[ARM] Define a subtarget feature that is used to avoid using movt/movw
[oota-llvm.git] / test / CodeGen / ARM / neon_ld2.ll
index 8d215a6e3cdfb571b580c6f990bc71586d4509d8..5bd6ae6d2a98641ebe51dade3df4b618eea5611a 100644 (file)
@@ -1,5 +1,5 @@
-; RUN: llc < %s -march=arm -float-abi=soft -mattr=+neon | FileCheck %s
-; RUN: llc < %s -march=arm -float-abi=soft -mcpu=swift | FileCheck %s --check-prefix=SWIFT
+; RUN: llc -mtriple=arm-eabi -float-abi=soft -mattr=+neon %s -o - | FileCheck %s
+; RUN: llc -mtriple=arm-eabi -float-abi=soft -mcpu=swift %s -o - | FileCheck %s --check-prefix=SWIFT
 
 ; CHECK: t1
 ; CHECK: vld1.64
@@ -13,8 +13,8 @@
 ; SWIFT: vst1.64 {{.d[0-9]+, d[0-9]+}, \[r[0-9]+:128\]}}
 define void @t1(<4 x i32>* %r, <2 x i64>* %a, <2 x i64>* %b) nounwind {
 entry:
-       %0 = load <2 x i64>* %a, align 16               ; <<2 x i64>> [#uses=1]
-       %1 = load <2 x i64>* %b, align 16               ; <<2 x i64>> [#uses=1]
+       %0 = load <2 x i64>, <2 x i64>* %a, align 16            ; <<2 x i64>> [#uses=1]
+       %1 = load <2 x i64>, <2 x i64>* %b, align 16            ; <<2 x i64>> [#uses=1]
        %2 = add <2 x i64> %0, %1               ; <<2 x i64>> [#uses=1]
        %3 = bitcast <2 x i64> %2 to <4 x i32>          ; <<4 x i32>> [#uses=1]
        store <4 x i32> %3, <4 x i32>* %r, align 16
@@ -35,8 +35,8 @@ entry:
 ; SWIFT: vmov r2, r3, d
 define <4 x i32> @t2(<2 x i64>* %a, <2 x i64>* %b) nounwind readonly {
 entry:
-       %0 = load <2 x i64>* %a, align 16               ; <<2 x i64>> [#uses=1]
-       %1 = load <2 x i64>* %b, align 16               ; <<2 x i64>> [#uses=1]
+       %0 = load <2 x i64>, <2 x i64>* %a, align 16            ; <<2 x i64>> [#uses=1]
+       %1 = load <2 x i64>, <2 x i64>* %b, align 16            ; <<2 x i64>> [#uses=1]
        %2 = sub <2 x i64> %0, %1               ; <<2 x i64>> [#uses=1]
        %3 = bitcast <2 x i64> %2 to <4 x i32>          ; <<4 x i32>> [#uses=1]
        ret <4 x i32> %3
@@ -50,8 +50,8 @@ entry:
 ; SWIFT: vst1.64 {{.d[0-9]+, d[0-9]+}, \[r[0-9]+}}
 define void @t3(<4 x i32>* %r, <2 x i64>* %a, <2 x i64>* %b) nounwind {
 entry:
-       %0 = load <2 x i64>* %a, align 8
-       %1 = load <2 x i64>* %b, align 8
+       %0 = load <2 x i64>, <2 x i64>* %a, align 8
+       %1 = load <2 x i64>, <2 x i64>* %b, align 8
        %2 = add <2 x i64> %0, %1
        %3 = bitcast <2 x i64> %2 to <4 x i32>
        store <4 x i32> %3, <4 x i32>* %r, align 8