[opaque pointer type] Add textual IR support for explicit type parameter to load...
[oota-llvm.git] / test / CodeGen / ARM / neon_ld1.ll
index 9fd3fc5f341a1ca11ebb624ed25af1553757e013..f4d60190553732fbf4900ded1f29fa894bc7d296 100644 (file)
@@ -7,8 +7,8 @@
 ; CHECK: vstr d
 define void @t1(<2 x i32>* %r, <4 x i16>* %a, <4 x i16>* %b) nounwind {
 entry:
-       %0 = load <4 x i16>* %a, align 8                ; <<4 x i16>> [#uses=1]
-       %1 = load <4 x i16>* %b, align 8                ; <<4 x i16>> [#uses=1]
+       %0 = load <4 x i16>, <4 x i16>* %a, align 8             ; <<4 x i16>> [#uses=1]
+       %1 = load <4 x i16>, <4 x i16>* %b, align 8             ; <<4 x i16>> [#uses=1]
        %2 = add <4 x i16> %0, %1               ; <<4 x i16>> [#uses=1]
        %3 = bitcast <4 x i16> %2 to <2 x i32>          ; <<2 x i32>> [#uses=1]
        store <2 x i32> %3, <2 x i32>* %r, align 8
@@ -22,8 +22,8 @@ entry:
 ; CHECK: vmov r0, r1, d
 define <2 x i32> @t2(<4 x i16>* %a, <4 x i16>* %b) nounwind readonly {
 entry:
-       %0 = load <4 x i16>* %a, align 8                ; <<4 x i16>> [#uses=1]
-       %1 = load <4 x i16>* %b, align 8                ; <<4 x i16>> [#uses=1]
+       %0 = load <4 x i16>, <4 x i16>* %a, align 8             ; <<4 x i16>> [#uses=1]
+       %1 = load <4 x i16>, <4 x i16>* %b, align 8             ; <<4 x i16>> [#uses=1]
        %2 = sub <4 x i16> %0, %1               ; <<4 x i16>> [#uses=1]
        %3 = bitcast <4 x i16> %2 to <2 x i32>          ; <<2 x i32>> [#uses=1]
        ret <2 x i32> %3