ARM: prefer allocating VFP regs at stride 4 on Darwin.
[oota-llvm.git] / test / CodeGen / ARM / fdivs.ll
index 0c31495792979b2a62c008fe10a35b4eaa288cad..7cab7668900af5b5e4278b826c41981752fef625 100644 (file)
@@ -1,7 +1,7 @@
-; RUN: llc < %s -march=arm -mattr=+vfp2 | FileCheck %s -check-prefix=VFP2
-; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s -check-prefix=NFP0
-; RUN: llc < %s -march=arm -mcpu=cortex-a8 | FileCheck %s -check-prefix=CORTEXA8
-; RUN: llc < %s -march=arm -mcpu=cortex-a9 | FileCheck %s -check-prefix=CORTEXA9
+; RUN: llc -mtriple=arm-eabi -mattr=+vfp2 %s -o - | FileCheck %s -check-prefix=VFP2
+; RUN: llc -mtriple=arm-eabi -mattr=+neon %s -o - | FileCheck %s -check-prefix=NFP0
+; RUN: llc -mtriple=arm-eabi -mcpu=cortex-a8 %s -o - | FileCheck %s -check-prefix=CORTEXA8
+; RUN: llc -mtriple=arm-eabi -mcpu=cortex-a9 %s -o - | FileCheck %s -check-prefix=CORTEXA9
 
 define float @test(float %a, float %b) {
 entry:
@@ -9,15 +9,15 @@ entry:
        ret float %0
 }
 
-; VFP2: test:
-; VFP2:        vdiv.f32        s0, s1, s0
+; VFP2-LABEL: test:
+; VFP2:        vdiv.f32        s{{.}}, s{{.}}, s{{.}}
 
-; NFP1: test:
-; NFP1:        vdiv.f32        s0, s1, s0
-; NFP0: test:
-; NFP0:        vdiv.f32        s0, s1, s0
+; NFP1-LABEL: test:
+; NFP1:        vdiv.f32        s{{.}}, s{{.}}, s{{.}}
+; NFP0-LABEL: test:
+; NFP0:        vdiv.f32        s{{.}}, s{{.}}, s{{.}}
 
-; CORTEXA8: test:
-; CORTEXA8:    vdiv.f32        s0, s1, s0
-; CORTEXA9: test:
-; CORTEXA9:    vdiv.f32        s0, s1, s0
+; CORTEXA8-LABEL: test:
+; CORTEXA8:    vdiv.f32        s{{.}}, s{{.}}, s{{.}}
+; CORTEXA9-LABEL: test:
+; CORTEXA9:    vdiv.f32        s{{.}}, s{{.}}, s{{.}}