Remove code for setting the VEX L-bit as a function of operand size from the code...
[oota-llvm.git] / utils / TableGen / X86RecognizableInstr.h
1 //===- X86RecognizableInstr.h - Disassembler instruction spec ----*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file is part of the X86 Disassembler Emitter.
11 // It contains the interface of a single recognizable instruction.
12 // Documentation for the disassembler emitter in general can be found in
13 //  X86DisasemblerEmitter.h.
14 //
15 //===----------------------------------------------------------------------===//
16
17 #ifndef X86RECOGNIZABLEINSTR_H
18 #define X86RECOGNIZABLEINSTR_H
19
20 #include "X86DisassemblerTables.h"
21
22 #include "CodeGenTarget.h"
23
24 #include "llvm/TableGen/Record.h"
25 #include "llvm/Support/DataTypes.h"
26 #include "llvm/ADT/SmallVector.h"
27
28 namespace llvm {
29
30 namespace X86Disassembler {
31
32 /// RecognizableInstr - Encapsulates all information required to decode a single
33 ///   instruction, as extracted from the LLVM instruction tables.  Has methods
34 ///   to interpret the information available in the LLVM tables, and to emit the
35 ///   instruction into DisassemblerTables.
36 class RecognizableInstr {
37 private:
38   /// The opcode of the instruction, as used in an MCInst
39   InstrUID UID;
40   /// The record from the .td files corresponding to this instruction
41   const Record* Rec;
42   /// The prefix field from the record
43   uint8_t Prefix;
44   /// The opcode field from the record; this is the opcode used in the Intel
45   /// encoding and therefore distinct from the UID
46   uint8_t Opcode;
47   /// The form field from the record
48   uint8_t Form;
49   /// The segment override field from the record
50   uint8_t SegOvr;
51   /// The hasOpSizePrefix field from the record
52   bool HasOpSizePrefix;
53   /// The hasAdSizePrefix field from the record
54   bool HasAdSizePrefix;
55   /// The hasREX_WPrefix field from the record
56   bool HasREX_WPrefix;
57   /// The hasVEXPrefix field from the record
58   bool HasVEXPrefix;
59   /// The hasVEX_4VPrefix field from the record
60   bool HasVEX_4VPrefix;
61   /// The hasVEX_4VOp3Prefix field from the record
62   bool HasVEX_4VOp3Prefix;
63   /// The hasVEX_WPrefix field from the record
64   bool HasVEX_WPrefix;
65   /// Inferred from the operands; indicates whether the L bit in the VEX prefix is set
66   bool HasVEX_LPrefix;
67   /// The hasMemOp4Prefix field from the record
68   bool HasMemOp4Prefix;
69   /// The ignoreVEX_L field from the record
70   bool IgnoresVEX_L;
71   /// The hasLockPrefix field from the record
72   bool HasLockPrefix;
73   /// The isCodeGenOnly filed from the record
74   bool IsCodeGenOnly;
75   // Whether the instruction has the predicate "In64BitMode"
76   bool Is64Bit;
77   // Whether the instruction has the predicate "In32BitMode"
78   bool Is32Bit;
79
80   /// The instruction name as listed in the tables
81   std::string Name;
82   /// The AT&T AsmString for the instruction
83   std::string AsmString;
84   
85   /// Indicates whether the instruction is SSE
86   bool IsSSE;
87   /// Indicates whether the instruction has FR operands - MOVs with FR operands
88   /// are typically ignored
89   bool HasFROperands;
90   /// Indicates whether the instruction should be emitted into the decode
91   /// tables; regardless, it will be emitted into the instruction info table
92   bool ShouldBeEmitted;
93   
94   /// The operands of the instruction, as listed in the CodeGenInstruction.
95   /// They are not one-to-one with operands listed in the MCInst; for example,
96   /// memory operands expand to 5 operands in the MCInst
97   const std::vector<CGIOperandList::OperandInfo>* Operands;
98   
99   /// The description of the instruction that is emitted into the instruction
100   /// info table
101   InstructionSpecifier* Spec;
102
103   /// insnContext - Returns the primary context in which the instruction is
104   ///   valid.
105   ///
106   /// @return - The context in which the instruction is valid.
107   InstructionContext insnContext() const;
108   
109   enum filter_ret {
110     FILTER_STRONG,    // instruction has no place in the instruction tables
111     FILTER_WEAK,      // instruction may conflict, and should be eliminated if
112                       // it does
113     FILTER_NORMAL     // instruction should have high priority and generate an
114                       // error if it conflcits with any other FILTER_NORMAL
115                       // instruction
116   };
117       
118   /// filter - Determines whether the instruction should be decodable.  Some 
119   ///   instructions are pure intrinsics and use unencodable operands; many
120   ///   synthetic instructions are duplicates of other instructions; other
121   ///   instructions only differ in the logical way in which they are used, and
122   ///   have the same decoding.  Because these would cause decode conflicts,
123   ///   they must be filtered out.
124   ///
125   /// @return - The degree of filtering to be applied (see filter_ret).
126   filter_ret filter() const;
127
128   /// hasFROperands - Returns true if any operand is a FR operand.
129   bool hasFROperands() const;
130
131   /// typeFromString - Translates an operand type from the string provided in
132   ///   the LLVM tables to an OperandType for use in the operand specifier.
133   ///
134   /// @param s              - The string, as extracted by calling Rec->getName()
135   ///                         on a CodeGenInstruction::OperandInfo.
136   /// @param isSSE          - Indicates whether the instruction is an SSE 
137   ///                         instruction.  For SSE instructions, immediates are 
138   ///                         fixed-size rather than being affected by the
139   ///                         mandatory OpSize prefix.
140   /// @param hasREX_WPrefix - Indicates whether the instruction has a REX.W
141   ///                         prefix.  If it does, 32-bit register operands stay
142   ///                         32-bit regardless of the operand size.
143   /// @param hasOpSizePrefix  Indicates whether the instruction has an OpSize
144   ///                         prefix.  If it does not, then 16-bit register
145   ///                         operands stay 16-bit.
146   /// @return               - The operand's type.
147   static OperandType typeFromString(const std::string& s, 
148                                     bool isSSE,
149                                     bool hasREX_WPrefix,
150                                     bool hasOpSizePrefix);
151   
152   /// immediateEncodingFromString - Translates an immediate encoding from the
153   ///   string provided in the LLVM tables to an OperandEncoding for use in
154   ///   the operand specifier.
155   ///
156   /// @param s                - See typeFromString().
157   /// @param hasOpSizePrefix  - Indicates whether the instruction has an OpSize
158   ///                           prefix.  If it does not, then 16-bit immediate
159   ///                           operands stay 16-bit.
160   /// @return                 - The operand's encoding.
161   static OperandEncoding immediateEncodingFromString(const std::string &s,
162                                                      bool hasOpSizePrefix);
163   
164   /// rmRegisterEncodingFromString - Like immediateEncodingFromString, but
165   ///   handles operands that are in the REG field of the ModR/M byte.
166   static OperandEncoding rmRegisterEncodingFromString(const std::string &s,
167                                                       bool hasOpSizePrefix);
168   
169   /// rmRegisterEncodingFromString - Like immediateEncodingFromString, but
170   ///   handles operands that are in the REG field of the ModR/M byte.
171   static OperandEncoding roRegisterEncodingFromString(const std::string &s,
172                                                       bool hasOpSizePrefix);
173   static OperandEncoding memoryEncodingFromString(const std::string &s,
174                                                   bool hasOpSizePrefix);
175   static OperandEncoding relocationEncodingFromString(const std::string &s,
176                                                       bool hasOpSizePrefix);
177   static OperandEncoding opcodeModifierEncodingFromString(const std::string &s,
178                                                           bool hasOpSizePrefix);
179   static OperandEncoding vvvvRegisterEncodingFromString(const std::string &s,
180                                                         bool HasOpSizePrefix);
181   
182   /// handleOperand - Converts a single operand from the LLVM table format to
183   ///   the emitted table format, handling any duplicate operands it encounters
184   ///   and then one non-duplicate.
185   ///
186   /// @param optional             - Determines whether to assert that the
187   ///                               operand exists.
188   /// @param operandIndex         - The index into the generated operand table.
189   ///                               Incremented by this function one or more
190   ///                               times to reflect possible duplicate 
191   ///                               operands).
192   /// @param physicalOperandIndex - The index of the current operand into the
193   ///                               set of non-duplicate ('physical') operands.
194   ///                               Incremented by this function once.
195   /// @param numPhysicalOperands  - The number of non-duplicate operands in the
196   ///                               instructions.
197   /// @param operandMapping       - The operand mapping, which has an entry for
198   ///                               each operand that indicates whether it is a
199   ///                               duplicate, and of what.
200   void handleOperand(bool optional,
201                      unsigned &operandIndex,
202                      unsigned &physicalOperandIndex,
203                      unsigned &numPhysicalOperands,
204                      const unsigned *operandMapping,
205                      OperandEncoding (*encodingFromString)
206                        (const std::string&,
207                         bool hasOpSizePrefix));
208   
209   /// shouldBeEmitted - Returns the shouldBeEmitted field.  Although filter()
210   ///   filters out many instructions, at various points in decoding we
211   ///   determine that the instruction should not actually be decodable.  In
212   ///   particular, MMX MOV instructions aren't emitted, but they're only
213   ///   identified during operand parsing.
214   ///
215   /// @return - true if at this point we believe the instruction should be
216   ///   emitted; false if not.  This will return false if filter() returns false
217   ///   once emitInstructionSpecifier() has been called.
218   bool shouldBeEmitted() const {
219     return ShouldBeEmitted;
220   }
221   
222   /// emitInstructionSpecifier - Loads the instruction specifier for the current
223   ///   instruction into a DisassemblerTables.
224   ///
225   /// \param tables The DisassemblerTables to populate with the specifier for
226   ///               the current instruction.
227   void emitInstructionSpecifier(DisassemblerTables &tables);
228   
229   /// emitDecodePath - Populates the proper fields in the decode tables
230   ///   corresponding to the decode paths for this instruction.
231   ///
232   /// \param tables The DisassemblerTables to populate with the decode
233   ///               decode information for the current instruction.
234   void emitDecodePath(DisassemblerTables &tables) const;
235
236   /// Constructor - Initializes a RecognizableInstr with the appropriate fields
237   ///   from a CodeGenInstruction.
238   ///
239   /// \param tables The DisassemblerTables that the specifier will be added to.
240   /// \param insn   The CodeGenInstruction to extract information from.
241   /// \param uid    The unique ID of the current instruction.
242   RecognizableInstr(DisassemblerTables &tables,
243                     const CodeGenInstruction &insn,
244                     InstrUID uid);
245 public:
246   /// processInstr - Accepts a CodeGenInstruction and loads decode information
247   ///   for it into a DisassemblerTables if appropriate.
248   ///
249   /// \param tables The DiassemblerTables to be populated with decode
250   ///               information.
251   /// \param insn   The CodeGenInstruction to be used as a source for this
252   ///               information.
253   /// \param uid    The unique ID of the instruction.
254   static void processInstr(DisassemblerTables &tables,
255                            const CodeGenInstruction &insn,
256                            InstrUID uid);
257 };
258   
259 } // namespace X86Disassembler
260
261 } // namespace llvm
262
263 #endif