Refactor the ARM 'setend' instruction pattern. Use a single instruction pattern
[oota-llvm.git] / test / MC / Disassembler / arm-tests.txt
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 | FileCheck %s
2
3 # CHECK:        b       #0
4 0xfe 0xff 0xff 0xea
5
6 # CHECK:        bfc     r8, #0, #16
7 0x1f 0x80 0xcf 0xe7
8
9 # CHECK:        bfi     r8, r0, #16, #1
10 0x10 0x88 0xd0 0xe7
11
12 # CHECK:        cmn     r0, #1
13 0x01 0x00 0x70 0xe3
14
15 # CHECK:        dmb
16 0x5f 0xf0 0x7f 0xf5
17
18 # CHECK:        dmb     nshst
19 0x56 0xf0 0x7f 0xf5
20
21 # CHECK:        dsb
22 0x4f 0xf0 0x7f 0xf5
23
24 # CHECK:        dsb     st
25 0x4e 0xf0 0x7f 0xf5
26
27 # CHECK:        isb
28 0x6f 0xf0 0x7f 0xf5
29
30 # CHECK:        ldclvc  p5, cr15, [r8], #-0
31 0x00 0xf5 0x78 0x7c
32
33 # CHECK:        ldr     r0, [r2], #15
34 0x0f 0x00 0x92 0xe4
35
36 # CHECK:        ldrh    r0, [r2], #0
37 0xb0 0x00 0xd2 0xe0
38
39 # CHECK:        ldrht   r0, [r2], #15
40 0xbf 0x00 0xf2 0xe0
41
42 # CHECK:        ldrsbtvs        lr, [r2], -r9
43 0xd9 0xe9 0x32 0x60
44
45 # CHECK:        lsls    r0, r2, #31
46 0x82 0x0f 0xb0 0xe1
47
48 # CHECK:        mcr2    p0, #0, r2, cr1, cr0, #7
49 0xf0 0x20 0x01 0xfe
50
51 # CHECK:        movt    r8, #65535
52 0xff 0x8f 0x4f 0xe3
53
54 # CHECK:        mvnpls  r7, #245, 2
55 0xf5 0x71 0xf0 0x53
56
57 # CHECK-NOT:    orr     r7, r8, r7, rrx #0
58 # CHECK:        orr     r7, r8, r7, rrx
59 0x67 0x70 0x88 0xe1
60
61 # CHECK:        pkhbt   r8, r9, r10, lsl #4
62 0x1a 0x82 0x89 0xe6
63
64 # CHECK-NOT:    pkhbtls pc, r11, r11, lsl #0
65 # CHECK:        pkhbtls pc, r11, r11
66 0x1b 0xf0 0x8b 0x96
67
68 # CHECK:        pop     {r0, r2, r4, r6, r8, r10}
69 0x55 0x05 0xbd 0xe8
70
71 # CHECK:        push    {r0, r2, r4, r6, r8, r10}
72 0x55 0x05 0x2d 0xe9
73
74 # CHECK:        qsax    r8, r9, r10
75 0x5a 0x8f 0x29 0xe6
76
77 # CHECK:        rfedb   r0!
78 0x00 0x0a 0x30 0xf9
79
80 # CHECK-NOT:    rsbeq   r0, r2, r0, lsl #0
81 # CHECK:        rsbeq   r0, r2, r0
82 0x00 0x00 0x62 0x00
83
84 # CHECK-NOT:    rsceqs  r0, r0, r1, lsl #0
85 # CHECK:        rsceqs  r0, r0, r1
86 0x01 0x00 0xf0 0x00
87
88 # CHECK:        sbcs    r0, pc, #1
89 0x01 0x00 0xdf 0xe2
90
91 # CHECK:        sbfx    r0, r1, #0, #8
92 0x51 0x00 0xa7 0xe7
93
94 # CHECK:        ssat    r8, #1, r10, lsl #8
95 0x1a 0x84 0xa0 0xe6
96
97 # CHECK-NOT:    ssatmi  r0, #17, r12, lsl #0
98 # CHECK:        ssatmi  r0, #17, r12
99 0x1c 0x00 0xb0 0x46
100
101 # CHECK:        stmdb   r10!, {r4, r5, r6, r7, lr}
102 0xf0 0x40 0x2a 0xe9
103
104 # CHECK:        teq     r0, #31
105 0x1f 0x00 0x30 0xe3
106
107 # CHECK:        ubfx    r0, r0, #16, #1
108 0x50 0x08 0xe0 0xe7
109
110 # CHECK:        usat    r8, #0, r10, asr #32
111 0x5a 0x80 0xe0 0xe6
112
113 # CHECK:        setend be
114 0x00 0x02 0x01 0xf1
115
116 # CHECK:        setend le
117 0x00 0x00 0x01 0xf1