[mips][microMIPSr6] Implement AND and ANDI instructions
[oota-llvm.git] / test / MC / Disassembler / Mips / micromips32r6.txt
1 # RUN: llvm-mc --disassemble %s -triple=mips-unknown-linux -mcpu=mips32r6 -mattr=micromips | FileCheck %s
2
3 0x00 0xa4 0x19 0x10 # CHECK: add $3, $4, $5
4
5 0x30 0x64 0x04 0xd2 # CHECK: addiu $3, $4, 1234
6
7 0x00 0xa4 0x19 0x50 # CHECK: addu $3, $4, $5
8
9 0x78 0x80 0x00 0x19 # CHECK: addiupc $4, 100
10
11 0x78 0x7f 0x00 0x38 # CHECK: aluipc $3, 56
12
13 0x78 0x7e 0xff 0xff # CHECK: auipc $3, -1
14
15 0x00 0x43 0x24 0x1f # CHECK: align $4, $2, $3, 2
16
17 0x00 0xa4 0x1a 0x50 # CHECK: and $3, $4, $5
18
19 0xd0 0x64 0x04 0xd2 # CHECK: andi $3, $4, 1234
20
21 0x10 0x62 0xff 0xe9 # CHECK: aui $3, $2, -23
22
23 # CHECK: balc 14572256
24 0xb4 0x37 0x96 0xb8
25
26 # CHECK: bc 14572256
27 0x94 0x37 0x96 0xb8
28
29 # CHECK: bitswap $4, $2
30 0x00 0x44 0x0b 0x3c
31
32 # CHECK: cache 1, 8($5)
33 0x20 0x25 0x60 0x08
34
35 0x01 0x65 0x4b 0x3c # CHECK: clo $11, $5
36
37 0x03 0x80 0xe8 0x50 # CHECK: clz $sp, $gp
38
39 0x00 0xa4 0x19 0x18 # CHECK: div $3, $4, $5
40
41 0x00 0xa4 0x19 0x98 # CHECK: divu $3, $4, $5
42
43 0x80 0x05 0x01 0x00 # CHECK: jialc $5, 256
44
45 0xa0 0x05 0x01 0x00 # CHECK: jic $5, 256
46
47 0x78 0x48 0x00 0x43 # CHECK: lwpc $2, 268
48
49 0x00 0x43 0x26 0x0f # CHECK: lsa $2, $3, $4, 3
50
51 0x00 0xa4 0x19 0x58 # CHECK: mod $3, $4, $5
52
53 0x00 0xa4 0x19 0xd8 # CHECK: modu $3, $4, $5
54
55 0x00 0xa4 0x18 0x18 # CHECK: mul $3, $4, $5
56
57 0x00 0xa4 0x18 0x58 # CHECK: muh $3, $4, $5
58
59 0x00 0xa4 0x18 0x98 # CHECK: mulu $3, $4, $5
60
61 0x00 0xa4,0x18,0xd8 # CHECK: muhu $3, $4, $5
62
63 # CHECK: pref 1, 8($5)
64 0x60 0x25 0x20 0x08
65
66 0x00 0x83 0x11 0x40 # CHECK: seleqz $2, $3, $4
67
68 0x00 0x83 0x11 0x80 # CHECK: selnez $2, $3, $4
69
70 0x00 0xa4 0x19 0x90 # CHECK: sub $3, $4, $5
71
72 0x00 0xa4 0x19 0xd0 # CHECK: subu $3, $4, $5
73