test commit
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-STRBrs-arm.txt
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 |& grep {invalid instruction encoding}
2
3 # Opcode=355 Name=STRBrs Format=ARM_FORMAT_STFRM(7)
4 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0
5 # -------------------------------------------------------------------------------------------------
6 # | 1: 1: 1: 0| 0: 1: 1: 1| 1: 1: 0: 0| 1: 1: 1: 1| 1: 1: 1: 1| 0: 0: 0: 0| 0: 0: 0: 0| 0: 0: 0: 0|
7 # -------------------------------------------------------------------------------------------------
8 #
9 # if t == 15 then UNPREDICTABLE
10 0x00 0xf0 0xcf 0xe7