Replace the existing ARM disassembler with a new one based on the FixedLenDecoderEmitter.
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-DSB-arm.txt
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 |& grep {invalid instruction encoding}
2 # XFAIL: *
3
4 # Opcode=102 Name=DSB Format=ARM_FORMAT_MISCFRM(26)
5 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
6 # -------------------------------------------------------------------------------------------------
7 # | 1: 1: 1: 1| 0: 1: 0: 1| 0: 1: 1: 1| 1: 1: 1: 1| 1: 1: 1: 1| 0: 0: 0: 0| 0: 1: 0: 0| 0: 0: 0: 0|
8 # -------------------------------------------------------------------------------------------------
9
10 # Inst{3-0} encodes the option: SY, ST, ISH, ISHST, NSH, NSHST, OSH, OSHST.
11 # Reject invalid encodings.
12 #
13 # See also A8.6.42 DSB
14 # All other encodings of option are reserved. It is IMPLEMENTATION DEFINED whether options
15 # other than SY are implemented. All unsupported and reserved options must execute as a full
16 # system DSB operation, but software must not rely on this behavior.
17 0x40 0xf0 0x7f 0xf5