Add and modify some tests.
[oota-llvm.git] / test / MC / Disassembler / ARM / arm-tests.txt
1 # RUN: llvm-mc --disassemble %s -triple=arm-apple-darwin9 | FileCheck %s
2
3 # CHECK:        addpl   r4, pc, #19, 8
4 0x4c 0x45 0x8f 0x52
5
6 # CHECK:        b       #0
7 0x00 0x00 0x00 0xea
8
9 # CHECK:        bl      #7732
10 0x8d 0x07 0x00 0xeb
11
12 # CHECK:        bleq    #-4
13 0xff 0xff 0xff 0x0b
14
15 # CHECK:        bfc     r8, #0, #16
16 0x1f 0x80 0xcf 0xe7
17
18 # CHECK:        bfi     r8, r0, #16, #1
19 0x10 0x88 0xd0 0xe7
20
21 # CHECK:        mov     pc, lr
22 0x0e 0xf0 0xa0 0xe1
23
24 # CHECK:        cmn     r0, #1
25 0x01 0x00 0x70 0xe3
26
27 # CHECK:        dmb
28 0x5f 0xf0 0x7f 0xf5
29
30 # CHECK:        dmb     nshst
31 0x56 0xf0 0x7f 0xf5
32
33 # CHECK:        dsb
34 0x4f 0xf0 0x7f 0xf5
35
36 # CHECK:        dsb     st
37 0x4e 0xf0 0x7f 0xf5
38
39 # CHECK:        isb
40 0x6f 0xf0 0x7f 0xf5
41
42 # CHECK:        ldclvc  p5, cr15, [r8], #-0
43 0x00 0xf5 0x78 0x7c
44
45 # CHECK:        ldr     r0, [r2], #15
46 0x0f 0x00 0x92 0xe4
47
48 # CHECK:        ldrh    r0, [r2], #0
49 0xb0 0x00 0xd2 0xe0
50
51 # CHECK:        ldrht   r0, [r2], #15
52 0xbf 0x00 0xf2 0xe0
53
54 # CHECK:        ldrsbtvs        lr, [r2], -r9
55 0xd9 0xe9 0x32 0x60
56
57 # CHECK:        lsls    r0, r2, #31
58 0x82 0x0f 0xb0 0xe1
59
60 # CHECK:        mcr2    p0, #0, r2, c1, c0, #7
61 0xf0 0x20 0x01 0xfe
62
63 # CHECK:        movt    r8, #65535
64 0xff 0x8f 0x4f 0xe3
65
66 # CHECK:        mvnspl  r7, #245, 2
67 0xf5 0x71 0xf0 0x53
68
69 # CHECK-NOT:    orr     r7, r8, r7, rrx #0
70 # CHECK:        orr     r7, r8, r7, rrx
71 0x67 0x70 0x88 0xe1
72
73 # CHECK:        pkhbt   r8, r9, r10, lsl #4
74 0x1a 0x82 0x89 0xe6
75
76 # CHECK-NOT:    pkhbtls pc, r11, r11, lsl #0
77 # CHECK:        pkhbtls pc, r11, r11
78 0x1b 0xf0 0x8b 0x96
79
80 # CHECK:        pop     {r0, r2, r4, r6, r8, r10}
81 0x55 0x05 0xbd 0xe8
82
83 # CHECK:        push    {r0, r2, r4, r6, r8, r10}
84 0x55 0x05 0x2d 0xe9
85
86 # CHECK:        qsax    r8, r9, r10
87 0x5a 0x8f 0x29 0xe6
88
89 # CHECK:        rfedb   r0!
90 0x00 0x0a 0x30 0xf9
91
92 # CHECK-NOT:    rsbeq   r0, r2, r0, lsl #0
93 # CHECK:        rsbeq   r0, r2, r0
94 0x00 0x00 0x62 0x00
95
96 # CHECK-NOT:    rscseq  r0, r0, r1, lsl #0
97 # CHECK:        rscseq  r0, r0, r1
98 0x01 0x00 0xf0 0x00
99
100 # CHECK:        sbcs    r0, pc, #1
101 0x01 0x00 0xdf 0xe2
102
103 # CHECK:        sbfx    r0, r1, #0, #8
104 0x51 0x00 0xa7 0xe7
105
106 # CHECK:        ssat    r8, #1, r10, lsl #8
107 0x1a 0x84 0xa0 0xe6
108
109 # CHECK-NOT:    ssatmi  r0, #17, r12, lsl #0
110 # CHECK:        ssatmi  r0, #17, r12
111 0x1c 0x00 0xb0 0x46
112
113 # CHECK:        stmdb   r10!, {r4, r5, r6, r7, lr}
114 0xf0 0x40 0x2a 0xe9
115
116 # CHECK:        teq     r0, #31
117 0x1f 0x00 0x30 0xe3
118
119 # CHECK:        ubfx    r0, r0, #16, #1
120 0x50 0x08 0xe0 0xe7
121
122 # CHECK:        usat    r8, #0, r10, asr #32
123 0x5a 0x80 0xe0 0xe6
124
125 # CHECK:        setend be
126 0x00 0x02 0x01 0xf1
127
128 # CHECK:        setend le
129 0x00 0x00 0x01 0xf1
130
131 # CHECK: cpsie  aif
132 0xc0 0x01 0x08 0xf1
133
134 # CHECK: cps  #15
135 0x0f 0x00 0x02 0xf1
136
137 # CHECK: cpsie if, #10
138 0xca 0x00 0x0a 0xf1
139
140 # CHECK: msr cpsr_fc, r0
141 0x00 0xf0 0x29 0xe1
142
143 # CHECK: rsbs r6, r7, r8
144 0x08 0x60 0x77 0xe0
145
146 # CHECK: blxeq r5
147 0x35 0xff 0x2f 0x01
148
149 # CHECK: bx r12
150 0x1c 0xff 0x2f 0xe1
151
152 # CHECK:        uqadd16mi       r6, r11, r8
153 0x18 0x60 0x6b 0x46
154
155 # CHECK:        str     r0, [sp, #4]
156 0x04 0x00 0x8d 0xe5
157
158 # CHECK:        str     r1, [sp]
159 0x00 0x10 0x8d 0xe5
160
161 # CHECK:        ldr     r3, [pc, #144]
162 0x90 0x30 0x9f 0xe5
163
164 # CHECK:        strdeq  r2, r3, [r0], -r8
165 0xf8 0x24 0x00 0x00
166
167 # CHECK:        ldrdeq  r2, [r0], -r12
168 0xdc 0x24 0x00 0x00
169
170 # CHECK:        ldrbt   r3, [r4], -r5, lsl #12
171 0x05 0x36 0x74 0xe6
172
173 # CHECK:        vcmpe.f64       d8, #0
174 0xc0 0x8b 0xb5 0xee
175
176 # CHECK:        vldmdb  r2!, {s7, s8, s9, s10, s11}
177 0x05 0x3a 0x72 0xed
178
179 # CHECK:        vldr.32 s23, [r2, #660]
180 0xa5 0xba 0xd2 0xed
181
182 # CHECK:        strtvc  r5, [r3], r0, lsr #20
183 0x30 0x5a 0xa3 0x76
184
185 # CHECK:        stmiblo sp, {r0, r4, r8, r11, r12, pc}
186 0x11 0x99 0x8d 0x39
187
188 # CHECK:        ldmdb   sp, {r0, r4, r8, r11, r12, pc}
189 0x11 0x99 0x1d 0xe9
190
191 # CHECK:        swpge   r3, r2, [r6]
192 0x92 0x30 0x06 0xa1
193
194 # CHECK:        umull   r1, r2, r3, r4
195 0x93 0x14 0x82 0xe0
196
197 # CHECK:        pld     [pc, #-0]
198 0x00 0xf0 0x1f 0xf5
199
200 # CHECK:        pli     [pc, #-0]
201 0x00 0xf0 0x5f 0xf4
202
203 # CHECK:        pli     [r3, r1, lsl #2]
204 0x01 0xf1 0xd3 0xf6