Fix a broadcast related regression on the vector shuffle lowering.
[oota-llvm.git] / test / CodeGen / X86 / vector-shuffle-256-v4.ll
1 ; RUN: llc < %s -mcpu=x86-64 -mattr=+avx -x86-experimental-vector-shuffle-lowering | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX1
2 ; RUN: llc < %s -mcpu=x86-64 -mattr=+avx2 -x86-experimental-vector-shuffle-lowering | FileCheck %s --check-prefix=ALL --check-prefix=AVX --check-prefix=AVX2
3
4 target triple = "x86_64-unknown-unknown"
5
6 define <4 x double> @shuffle_v4f64_0000(<4 x double> %a, <4 x double> %b) {
7 ; AVX1-LABEL: shuffle_v4f64_0000:
8 ; AVX1:       # BB#0:
9 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
10 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm0, %ymm0
11 ; AVX1-NEXT:    retq
12 ;
13 ; AVX2-LABEL: shuffle_v4f64_0000:
14 ; AVX2:       # BB#0:
15 ; AVX2-NEXT:    vbroadcastsd %xmm0, %ymm0
16 ; AVX2-NEXT:    retq
17   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 0>
18   ret <4 x double> %shuffle
19 }
20
21 define <4 x double> @shuffle_v4f64_0001(<4 x double> %a, <4 x double> %b) {
22 ; AVX1-LABEL: shuffle_v4f64_0001:
23 ; AVX1:       # BB#0:
24 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm1 = xmm0[0,0]
25 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
26 ; AVX1-NEXT:    retq
27 ;
28 ; AVX2-LABEL: shuffle_v4f64_0001:
29 ; AVX2:       # BB#0:
30 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[0,0,0,1]
31 ; AVX2-NEXT:    retq
32   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 1>
33   ret <4 x double> %shuffle
34 }
35
36 define <4 x double> @shuffle_v4f64_0020(<4 x double> %a, <4 x double> %b) {
37 ; AVX1-LABEL: shuffle_v4f64_0020:
38 ; AVX1:       # BB#0:
39 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
40 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm1 = xmm1[0],xmm0[0]
41 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
42 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
43 ; AVX1-NEXT:    retq
44 ;
45 ; AVX2-LABEL: shuffle_v4f64_0020:
46 ; AVX2:       # BB#0:
47 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[0,0,2,0]
48 ; AVX2-NEXT:    retq
49   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 0>
50   ret <4 x double> %shuffle
51 }
52
53 define <4 x double> @shuffle_v4f64_0300(<4 x double> %a, <4 x double> %b) {
54 ; AVX1-LABEL: shuffle_v4f64_0300:
55 ; AVX1:       # BB#0:
56 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm1 = ymm0[2,3,0,1]
57 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[0,1,2,2]
58 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2,3]
59 ; AVX1-NEXT:    retq
60 ;
61 ; AVX2-LABEL: shuffle_v4f64_0300:
62 ; AVX2:       # BB#0:
63 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[0,3,0,0]
64 ; AVX2-NEXT:    retq
65   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 3, i32 0, i32 0>
66   ret <4 x double> %shuffle
67 }
68
69 define <4 x double> @shuffle_v4f64_1000(<4 x double> %a, <4 x double> %b) {
70 ; AVX1-LABEL: shuffle_v4f64_1000:
71 ; AVX1:       # BB#0:
72 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm1 = xmm0[1,0]
73 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
74 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
75 ; AVX1-NEXT:    retq
76 ;
77 ; AVX2-LABEL: shuffle_v4f64_1000:
78 ; AVX2:       # BB#0:
79 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[1,0,0,0]
80 ; AVX2-NEXT:    retq
81   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 0, i32 0, i32 0>
82   ret <4 x double> %shuffle
83 }
84
85 define <4 x double> @shuffle_v4f64_2200(<4 x double> %a, <4 x double> %b) {
86 ; AVX1-LABEL: shuffle_v4f64_2200:
87 ; AVX1:       # BB#0:
88 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm0 = ymm0[2,3,0,1]
89 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,2,2]
90 ; AVX1-NEXT:    retq
91 ;
92 ; AVX2-LABEL: shuffle_v4f64_2200:
93 ; AVX2:       # BB#0:
94 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[2,2,0,0]
95 ; AVX2-NEXT:    retq
96   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 2, i32 2, i32 0, i32 0>
97   ret <4 x double> %shuffle
98 }
99
100 define <4 x double> @shuffle_v4f64_3330(<4 x double> %a, <4 x double> %b) {
101 ; AVX1-LABEL: shuffle_v4f64_3330:
102 ; AVX1:       # BB#0:
103 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm1 = ymm0[2,3,0,1]
104 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[1,1,2,2]
105 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,3,2]
106 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm1[0,1],ymm0[2],ymm1[3]
107 ; AVX1-NEXT:    retq
108 ;
109 ; AVX2-LABEL: shuffle_v4f64_3330:
110 ; AVX2:       # BB#0:
111 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[3,3,3,0]
112 ; AVX2-NEXT:    retq
113   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 3, i32 3, i32 3, i32 0>
114   ret <4 x double> %shuffle
115 }
116
117 define <4 x double> @shuffle_v4f64_3210(<4 x double> %a, <4 x double> %b) {
118 ; AVX1-LABEL: shuffle_v4f64_3210:
119 ; AVX1:       # BB#0:
120 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm0 = ymm0[2,3,0,1]
121 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,3,2]
122 ; AVX1-NEXT:    retq
123 ;
124 ; AVX2-LABEL: shuffle_v4f64_3210:
125 ; AVX2:       # BB#0:
126 ; AVX2-NEXT:    vpermpd {{.*#+}} ymm0 = ymm0[3,2,1,0]
127 ; AVX2-NEXT:    retq
128   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 3, i32 2, i32 1, i32 0>
129   ret <4 x double> %shuffle
130 }
131
132 define <4 x double> @shuffle_v4f64_0023(<4 x double> %a, <4 x double> %b) {
133 ; ALL-LABEL: shuffle_v4f64_0023:
134 ; ALL:       # BB#0:
135 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,2,3]
136 ; ALL-NEXT:    retq
137   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 3>
138   ret <4 x double> %shuffle
139 }
140
141 define <4 x double> @shuffle_v4f64_0022(<4 x double> %a, <4 x double> %b) {
142 ; ALL-LABEL: shuffle_v4f64_0022:
143 ; ALL:       # BB#0:
144 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,2,2]
145 ; ALL-NEXT:    retq
146   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 2>
147   ret <4 x double> %shuffle
148 }
149
150 define <4 x double> @shuffle_v4f64_1032(<4 x double> %a, <4 x double> %b) {
151 ; ALL-LABEL: shuffle_v4f64_1032:
152 ; ALL:       # BB#0:
153 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,3,2]
154 ; ALL-NEXT:    retq
155   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 0, i32 3, i32 2>
156   ret <4 x double> %shuffle
157 }
158
159 define <4 x double> @shuffle_v4f64_1133(<4 x double> %a, <4 x double> %b) {
160 ; ALL-LABEL: shuffle_v4f64_1133:
161 ; ALL:       # BB#0:
162 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,1,3,3]
163 ; ALL-NEXT:    retq
164   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 1, i32 3, i32 3>
165   ret <4 x double> %shuffle
166 }
167
168 define <4 x double> @shuffle_v4f64_1023(<4 x double> %a, <4 x double> %b) {
169 ; ALL-LABEL: shuffle_v4f64_1023:
170 ; ALL:       # BB#0:
171 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,2,3]
172 ; ALL-NEXT:    retq
173   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 0, i32 2, i32 3>
174   ret <4 x double> %shuffle
175 }
176
177 define <4 x double> @shuffle_v4f64_1022(<4 x double> %a, <4 x double> %b) {
178 ; ALL-LABEL: shuffle_v4f64_1022:
179 ; ALL:       # BB#0:
180 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,2,2]
181 ; ALL-NEXT:    retq
182   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 0, i32 2, i32 2>
183   ret <4 x double> %shuffle
184 }
185
186 define <4 x double> @shuffle_v4f64_0423(<4 x double> %a, <4 x double> %b) {
187 ; AVX1-LABEL: shuffle_v4f64_0423:
188 ; AVX1:       # BB#0:
189 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[0,0,2,2]
190 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1],ymm0[2,3]
191 ; AVX1-NEXT:    retq
192 ;
193 ; AVX2-LABEL: shuffle_v4f64_0423:
194 ; AVX2:       # BB#0:
195 ; AVX2-NEXT:    vbroadcastsd %xmm1, %ymm1
196 ; AVX2-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1],ymm0[2,3]
197 ; AVX2-NEXT:    retq
198   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 4, i32 2, i32 3>
199   ret <4 x double> %shuffle
200 }
201
202 define <4 x double> @shuffle_v4f64_0462(<4 x double> %a, <4 x double> %b) {
203 ; ALL-LABEL: shuffle_v4f64_0462:
204 ; ALL:       # BB#0:
205 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[0,0,2,2]
206 ; ALL-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,2,2]
207 ; ALL-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2],ymm0[3]
208 ; ALL-NEXT:    retq
209   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 4, i32 6, i32 2>
210   ret <4 x double> %shuffle
211 }
212
213 define <4 x double> @shuffle_v4f64_0426(<4 x double> %a, <4 x double> %b) {
214 ; ALL-LABEL: shuffle_v4f64_0426:
215 ; ALL:       # BB#0:
216 ; ALL-NEXT:    vunpcklpd {{.*#+}} ymm0 = ymm0[0],ymm1[0],ymm0[2],ymm1[2]
217 ; ALL-NEXT:    retq
218   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 4, i32 2, i32 6>
219   ret <4 x double> %shuffle
220 }
221
222 define <4 x double> @shuffle_v4f64_1537(<4 x double> %a, <4 x double> %b) {
223 ; ALL-LABEL: shuffle_v4f64_1537:
224 ; ALL:       # BB#0:
225 ; ALL-NEXT:    vunpckhpd {{.*#+}} ymm0 = ymm0[1],ymm1[1],ymm0[3],ymm1[3]
226 ; ALL-NEXT:    retq
227   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 1, i32 5, i32 3, i32 7>
228   ret <4 x double> %shuffle
229 }
230
231 define <4 x double> @shuffle_v4f64_4062(<4 x double> %a, <4 x double> %b) {
232 ; ALL-LABEL: shuffle_v4f64_4062:
233 ; ALL:       # BB#0:
234 ; ALL-NEXT:    vunpcklpd {{.*#+}} ymm0 = ymm1[0],ymm0[0],ymm1[2],ymm0[2]
235 ; ALL-NEXT:    retq
236   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 4, i32 0, i32 6, i32 2>
237   ret <4 x double> %shuffle
238 }
239
240 define <4 x double> @shuffle_v4f64_5173(<4 x double> %a, <4 x double> %b) {
241 ; ALL-LABEL: shuffle_v4f64_5173:
242 ; ALL:       # BB#0:
243 ; ALL-NEXT:    vunpckhpd {{.*#+}} ymm0 = ymm1[1],ymm0[1],ymm1[3],ymm0[3]
244 ; ALL-NEXT:    retq
245   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 5, i32 1, i32 7, i32 3>
246   ret <4 x double> %shuffle
247 }
248
249 define <4 x double> @shuffle_v4f64_5163(<4 x double> %a, <4 x double> %b) {
250 ; ALL-LABEL: shuffle_v4f64_5163:
251 ; ALL:       # BB#0:
252 ; ALL-NEXT:    vshufpd {{.*#+}} ymm0 = ymm1[1],ymm0[1],ymm1[2],ymm0[3]
253 ; ALL-NEXT:    retq
254   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 5, i32 1, i32 6, i32 3>
255   ret <4 x double> %shuffle
256 }
257
258 define <4 x double> @shuffle_v4f64_0527(<4 x double> %a, <4 x double> %b) {
259 ; ALL-LABEL: shuffle_v4f64_0527:
260 ; ALL:       # BB#0:
261 ; ALL-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1],ymm0[2],ymm1[3]
262 ; ALL-NEXT:    retq
263   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 5, i32 2, i32 7>
264   ret <4 x double> %shuffle
265 }
266
267 define <4 x double> @shuffle_v4f64_4163(<4 x double> %a, <4 x double> %b) {
268 ; ALL-LABEL: shuffle_v4f64_4163:
269 ; ALL:       # BB#0:
270 ; ALL-NEXT:    vblendpd {{.*#+}} ymm0 = ymm1[0],ymm0[1],ymm1[2],ymm0[3]
271 ; ALL-NEXT:    retq
272   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 4, i32 1, i32 6, i32 3>
273   ret <4 x double> %shuffle
274 }
275
276 define <4 x double> @shuffle_v4f64_0145(<4 x double> %a, <4 x double> %b) {
277 ; ALL-LABEL: shuffle_v4f64_0145:
278 ; ALL:       # BB#0:
279 ; ALL-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
280 ; ALL-NEXT:    retq
281   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 1, i32 4, i32 5>
282   ret <4 x double> %shuffle
283 }
284
285 define <4 x double> @shuffle_v4f64_4501(<4 x double> %a, <4 x double> %b) {
286 ; ALL-LABEL: shuffle_v4f64_4501:
287 ; ALL:       # BB#0:
288 ; ALL-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
289 ; ALL-NEXT:    retq
290   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
291   ret <4 x double> %shuffle
292 }
293
294 define <4 x double> @shuffle_v4f64_0167(<4 x double> %a, <4 x double> %b) {
295 ; ALL-LABEL: shuffle_v4f64_0167:
296 ; ALL:       # BB#0:
297 ; ALL-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3]
298 ; ALL-NEXT:    retq
299   %shuffle = shufflevector <4 x double> %a, <4 x double> %b, <4 x i32> <i32 0, i32 1, i32 6, i32 7>
300   ret <4 x double> %shuffle
301 }
302
303 define <4 x i64> @shuffle_v4i64_0000(<4 x i64> %a, <4 x i64> %b) {
304 ; AVX1-LABEL: shuffle_v4i64_0000:
305 ; AVX1:       # BB#0:
306 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
307 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm0, %ymm0
308 ; AVX1-NEXT:    retq
309 ;
310 ; AVX2-LABEL: shuffle_v4i64_0000:
311 ; AVX2:       # BB#0:
312 ; AVX2-NEXT:    vbroadcastsd %xmm0, %ymm0
313 ; AVX2-NEXT:    retq
314   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 0>
315   ret <4 x i64> %shuffle
316 }
317
318 define <4 x i64> @shuffle_v4i64_0001(<4 x i64> %a, <4 x i64> %b) {
319 ; AVX1-LABEL: shuffle_v4i64_0001:
320 ; AVX1:       # BB#0:
321 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm1 = xmm0[0,0]
322 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
323 ; AVX1-NEXT:    retq
324 ;
325 ; AVX2-LABEL: shuffle_v4i64_0001:
326 ; AVX2:       # BB#0:
327 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,0,0,1]
328 ; AVX2-NEXT:    retq
329   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 0, i32 0, i32 1>
330   ret <4 x i64> %shuffle
331 }
332
333 define <4 x i64> @shuffle_v4i64_0020(<4 x i64> %a, <4 x i64> %b) {
334 ; AVX1-LABEL: shuffle_v4i64_0020:
335 ; AVX1:       # BB#0:
336 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
337 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm1 = xmm1[0],xmm0[0]
338 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
339 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
340 ; AVX1-NEXT:    retq
341 ;
342 ; AVX2-LABEL: shuffle_v4i64_0020:
343 ; AVX2:       # BB#0:
344 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,0,2,0]
345 ; AVX2-NEXT:    retq
346   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 0, i32 2, i32 0>
347   ret <4 x i64> %shuffle
348 }
349
350 define <4 x i64> @shuffle_v4i64_0112(<4 x i64> %a, <4 x i64> %b) {
351 ; AVX1-LABEL: shuffle_v4i64_0112:
352 ; AVX1:       # BB#0:
353 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm1
354 ; AVX1-NEXT:    vshufpd {{.*#+}} xmm1 = xmm0[1],xmm1[0]
355 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
356 ; AVX1-NEXT:    retq
357 ;
358 ; AVX2-LABEL: shuffle_v4i64_0112:
359 ; AVX2:       # BB#0:
360 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,1,1,2]
361 ; AVX2-NEXT:    retq
362   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 1, i32 1, i32 2>
363   ret <4 x i64> %shuffle
364 }
365
366 define <4 x i64> @shuffle_v4i64_0300(<4 x i64> %a, <4 x i64> %b) {
367 ; AVX1-LABEL: shuffle_v4i64_0300:
368 ; AVX1:       # BB#0:
369 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm1 = ymm0[2,3,0,1]
370 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[0,1,2,2]
371 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2,3]
372 ; AVX1-NEXT:    retq
373 ;
374 ; AVX2-LABEL: shuffle_v4i64_0300:
375 ; AVX2:       # BB#0:
376 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,3,0,0]
377 ; AVX2-NEXT:    retq
378   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 3, i32 0, i32 0>
379   ret <4 x i64> %shuffle
380 }
381
382 define <4 x i64> @shuffle_v4i64_1000(<4 x i64> %a, <4 x i64> %b) {
383 ; AVX1-LABEL: shuffle_v4i64_1000:
384 ; AVX1:       # BB#0:
385 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm1 = xmm0[1,0]
386 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
387 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
388 ; AVX1-NEXT:    retq
389 ;
390 ; AVX2-LABEL: shuffle_v4i64_1000:
391 ; AVX2:       # BB#0:
392 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[1,0,0,0]
393 ; AVX2-NEXT:    retq
394   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 1, i32 0, i32 0, i32 0>
395   ret <4 x i64> %shuffle
396 }
397
398 define <4 x i64> @shuffle_v4i64_2200(<4 x i64> %a, <4 x i64> %b) {
399 ; AVX1-LABEL: shuffle_v4i64_2200:
400 ; AVX1:       # BB#0:
401 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm0 = ymm0[2,3,0,1]
402 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,2,2]
403 ; AVX1-NEXT:    retq
404 ;
405 ; AVX2-LABEL: shuffle_v4i64_2200:
406 ; AVX2:       # BB#0:
407 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[2,2,0,0]
408 ; AVX2-NEXT:    retq
409   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 2, i32 2, i32 0, i32 0>
410   ret <4 x i64> %shuffle
411 }
412
413 define <4 x i64> @shuffle_v4i64_3330(<4 x i64> %a, <4 x i64> %b) {
414 ; AVX1-LABEL: shuffle_v4i64_3330:
415 ; AVX1:       # BB#0:
416 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm1 = ymm0[2,3,0,1]
417 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[1,1,2,2]
418 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,0,3,2]
419 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm1[0,1],ymm0[2],ymm1[3]
420 ; AVX1-NEXT:    retq
421 ;
422 ; AVX2-LABEL: shuffle_v4i64_3330:
423 ; AVX2:       # BB#0:
424 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[3,3,3,0]
425 ; AVX2-NEXT:    retq
426   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 3, i32 3, i32 3, i32 0>
427   ret <4 x i64> %shuffle
428 }
429
430 define <4 x i64> @shuffle_v4i64_3210(<4 x i64> %a, <4 x i64> %b) {
431 ; AVX1-LABEL: shuffle_v4i64_3210:
432 ; AVX1:       # BB#0:
433 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm0 = ymm0[2,3,0,1]
434 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,3,2]
435 ; AVX1-NEXT:    retq
436 ;
437 ; AVX2-LABEL: shuffle_v4i64_3210:
438 ; AVX2:       # BB#0:
439 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[3,2,1,0]
440 ; AVX2-NEXT:    retq
441   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 3, i32 2, i32 1, i32 0>
442   ret <4 x i64> %shuffle
443 }
444
445 define <4 x i64> @shuffle_v4i64_0124(<4 x i64> %a, <4 x i64> %b) {
446 ; AVX1-LABEL: shuffle_v4i64_0124:
447 ; AVX1:       # BB#0:
448 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm1 = xmm1[0,0]
449 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm1
450 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0,1,2],ymm1[3]
451 ; AVX1-NEXT:    retq
452 ;
453 ; AVX2-LABEL: shuffle_v4i64_0124:
454 ; AVX2:       # BB#0:
455 ; AVX2-NEXT:    vpbroadcastq %xmm1, %ymm1
456 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1,2,3,4,5],ymm1[6,7]
457 ; AVX2-NEXT:    retq
458   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 1, i32 2, i32 4>
459   ret <4 x i64> %shuffle
460 }
461
462 define <4 x i64> @shuffle_v4i64_0142(<4 x i64> %a, <4 x i64> %b) {
463 ; AVX1-LABEL: shuffle_v4i64_0142:
464 ; AVX1:       # BB#0:
465 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm1, %ymm1
466 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[0,1,2,2]
467 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2],ymm0[3]
468 ; AVX1-NEXT:    retq
469 ;
470 ; AVX2-LABEL: shuffle_v4i64_0142:
471 ; AVX2:       # BB#0:
472 ; AVX2-NEXT:    vinserti128 $1, %xmm1, %ymm1, %ymm1
473 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,1,2,2]
474 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1,2,3],ymm1[4,5],ymm0[6,7]
475 ; AVX2-NEXT:    retq
476   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 1, i32 4, i32 2>
477   ret <4 x i64> %shuffle
478 }
479
480 define <4 x i64> @shuffle_v4i64_0412(<4 x i64> %a, <4 x i64> %b) {
481 ; AVX1-LABEL: shuffle_v4i64_0412:
482 ; AVX1:       # BB#0:
483 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm2
484 ; AVX1-NEXT:    vshufpd {{.*#+}} xmm2 = xmm0[1],xmm2[0]
485 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
486 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm1 = ymm1[0,0,2,2]
487 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1],ymm0[2,3]
488 ; AVX1-NEXT:    retq
489 ;
490 ; AVX2-LABEL: shuffle_v4i64_0412:
491 ; AVX2:       # BB#0:
492 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,1,1,2]
493 ; AVX2-NEXT:    vpbroadcastq %xmm1, %ymm1
494 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3],ymm0[4,5,6,7]
495 ; AVX2-NEXT:    retq
496   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 4, i32 1, i32 2>
497   ret <4 x i64> %shuffle
498 }
499
500 define <4 x i64> @shuffle_v4i64_4012(<4 x i64> %a, <4 x i64> %b) {
501 ; AVX1-LABEL: shuffle_v4i64_4012:
502 ; AVX1:       # BB#0:
503 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm2
504 ; AVX1-NEXT:    vshufpd {{.*#+}} xmm2 = xmm0[1],xmm2[0]
505 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
506 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
507 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm1[0],ymm0[1,2,3]
508 ; AVX1-NEXT:    retq
509 ;
510 ; AVX2-LABEL: shuffle_v4i64_4012:
511 ; AVX2:       # BB#0:
512 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,0,1,2]
513 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5,6,7]
514 ; AVX2-NEXT:    retq
515   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 4, i32 0, i32 1, i32 2>
516   ret <4 x i64> %shuffle
517 }
518
519 define <4 x i64> @shuffle_v4i64_0145(<4 x i64> %a, <4 x i64> %b) {
520 ; ALL-LABEL: shuffle_v4i64_0145:
521 ; ALL:       # BB#0:
522 ; ALL-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
523 ; ALL-NEXT:    retq
524   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 1, i32 4, i32 5>
525   ret <4 x i64> %shuffle
526 }
527
528 define <4 x i64> @shuffle_v4i64_0451(<4 x i64> %a, <4 x i64> %b) {
529 ; AVX1-LABEL: shuffle_v4i64_0451:
530 ; AVX1:       # BB#0:
531 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm0, %ymm0
532 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm2 = xmm1[0,0]
533 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm1 = xmm1[1,0]
534 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm2, %ymm1
535 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2],ymm0[3]
536 ; AVX1-NEXT:    retq
537 ;
538 ; AVX2-LABEL: shuffle_v4i64_0451:
539 ; AVX2:       # BB#0:
540 ; AVX2-NEXT:    vinserti128 $1, %xmm0, %ymm0, %ymm0
541 ; AVX2-NEXT:    vpermq {{.*#+}} ymm1 = ymm1[0,0,1,3]
542 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3,4,5],ymm0[6,7]
543 ; AVX2-NEXT:    retq
544   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 0, i32 4, i32 5, i32 1>
545   ret <4 x i64> %shuffle
546 }
547
548 define <4 x i64> @shuffle_v4i64_4501(<4 x i64> %a, <4 x i64> %b) {
549 ; ALL-LABEL: shuffle_v4i64_4501:
550 ; ALL:       # BB#0:
551 ; ALL-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
552 ; ALL-NEXT:    retq
553   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 4, i32 5, i32 0, i32 1>
554   ret <4 x i64> %shuffle
555 }
556
557 define <4 x i64> @shuffle_v4i64_4015(<4 x i64> %a, <4 x i64> %b) {
558 ; AVX1-LABEL: shuffle_v4i64_4015:
559 ; AVX1:       # BB#0:
560 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm1, %ymm1
561 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm2 = xmm0[0,0]
562 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm0 = xmm0[1,0]
563 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm2, %ymm0
564 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm1[0],ymm0[1,2],ymm1[3]
565 ; AVX1-NEXT:    retq
566 ;
567 ; AVX2-LABEL: shuffle_v4i64_4015:
568 ; AVX2:       # BB#0:
569 ; AVX2-NEXT:    vinserti128 $1, %xmm1, %ymm1, %ymm1
570 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,0,1,3]
571 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5],ymm1[6,7]
572 ; AVX2-NEXT:    retq
573   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 4, i32 0, i32 1, i32 5>
574   ret <4 x i64> %shuffle
575 }
576
577 define <4 x i64> @shuffle_v4i64_2u35(<4 x i64> %a, <4 x i64> %b) {
578 ; AVX1-LABEL: shuffle_v4i64_2u35:
579 ; AVX1:       # BB#0:
580 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm1, %ymm1
581 ; AVX1-NEXT:    vextractf128 $1, %ymm0, %xmm0
582 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm2 = xmm0[1,0]
583 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
584 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0,1,2],ymm1[3]
585 ; AVX1-NEXT:    retq
586 ;
587 ; AVX2-LABEL: shuffle_v4i64_2u35:
588 ; AVX2:       # BB#0:
589 ; AVX2-NEXT:    vinserti128 $1, %xmm1, %ymm1, %ymm1
590 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[2,1,3,3]
591 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1,2,3,4,5],ymm1[6,7]
592 ; AVX2-NEXT:    retq
593   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 2, i32 undef, i32 3, i32 5>
594   ret <4 x i64> %shuffle
595 }
596
597 define <4 x i64> @shuffle_v4i64_1251(<4 x i64> %a, <4 x i64> %b) {
598 ; AVX1-LABEL: shuffle_v4i64_1251:
599 ; AVX1:       # BB#0:
600 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm2 = ymm0[2,3,0,1]
601 ; AVX1-NEXT:    vshufpd {{.*#+}} ymm0 = ymm0[1],ymm2[0],ymm0[2],ymm2[3]
602 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm1 = xmm1[1,0]
603 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm1
604 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2],ymm0[3]
605 ; AVX1-NEXT:    retq
606 ;
607 ; AVX2-LABEL: shuffle_v4i64_1251:
608 ; AVX2:       # BB#0:
609 ; AVX2-NEXT:    vpermq {{.*#+}} ymm1 = ymm1[0,1,1,3]
610 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[1,2,2,1]
611 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1,2,3],ymm1[4,5],ymm0[6,7]
612 ; AVX2-NEXT:    retq
613   %shuffle = shufflevector <4 x i64> %a, <4 x i64> %b, <4 x i32> <i32 1, i32 2, i32 5, i32 1>
614   ret <4 x i64> %shuffle
615 }
616
617 define <4 x i64> @stress_test1(<4 x i64> %a, <4 x i64> %b) {
618 ; AVX1-LABEL: stress_test1:
619 ; AVX1:       # BB#0:
620 ; AVX1-NEXT:    vperm2f128 {{.*#+}} ymm0 = ymm1[2,3,0,1]
621 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm2 = ymm0[1,0,3,2]
622 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm1 = ymm2[0],ymm1[1],ymm2[2,3]
623 ; AVX1-NEXT:    vextractf128 $1, %ymm1, %xmm1
624 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm1 = xmm1[1,0]
625 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,1,3,2]
626 ; AVX1-NEXT:    vpermilpd {{.*#+}} xmm2 = xmm1[1,0]
627 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm1, %ymm1
628 ; AVX1-NEXT:    vpermilpd {{.*#+}} ymm0 = ymm0[1,0,2,2]
629 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2,3]
630 ; AVX1-NEXT:    retq
631 ;
632 ; AVX2-LABEL: stress_test1:
633 ; AVX2:       # BB#0:
634 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm1[3,1,1,0]
635 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[3,1,2,3]
636 ; AVX2-NEXT:    vpermq {{.*#+}} ymm1 = ymm1[3,3,1,3]
637 ; AVX2-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[2,3,2,3,6,7,6,7]
638 ; AVX2-NEXT:    vpermq {{.*#+}} ymm0 = ymm0[0,1,1,0]
639 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5,6,7]
640 ; AVX2-NEXT:    retq
641   %c = shufflevector <4 x i64> %b, <4 x i64> undef, <4 x i32> <i32 3, i32 1, i32 1, i32 0>
642   %d = shufflevector <4 x i64> %c, <4 x i64> undef, <4 x i32> <i32 3, i32 undef, i32 2, i32 undef>
643   %e = shufflevector <4 x i64> %b, <4 x i64> undef, <4 x i32> <i32 3, i32 3, i32 1, i32 undef>
644   %f = shufflevector <4 x i64> %d, <4 x i64> %e, <4 x i32> <i32 5, i32 1, i32 1, i32 0>
645
646   ret <4 x i64> %f
647 }
648
649 define <4 x i64> @insert_reg_and_zero_v4i64(i64 %a) {
650 ; AVX1-LABEL: insert_reg_and_zero_v4i64:
651 ; AVX1:       # BB#0:
652 ; AVX1-NEXT:    vmovq %rdi, %xmm0
653 ; AVX1-NEXT:    vxorpd %ymm1, %ymm1, %ymm1
654 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2,3]
655 ; AVX1-NEXT:    retq
656 ;
657 ; AVX2-LABEL: insert_reg_and_zero_v4i64:
658 ; AVX2:       # BB#0:
659 ; AVX2-NEXT:    vmovq %rdi, %xmm0
660 ; AVX2-NEXT:    vpxor %ymm1, %ymm1, %ymm1
661 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3,4,5,6,7]
662 ; AVX2-NEXT:    retq
663   %v = insertelement <4 x i64> undef, i64 %a, i64 0
664   %shuffle = shufflevector <4 x i64> %v, <4 x i64> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
665   ret <4 x i64> %shuffle
666 }
667
668 define <4 x i64> @insert_mem_and_zero_v4i64(i64* %ptr) {
669 ; AVX1-LABEL: insert_mem_and_zero_v4i64:
670 ; AVX1:       # BB#0:
671 ; AVX1-NEXT:    vmovq (%rdi), %xmm0
672 ; AVX1-NEXT:    vxorpd %ymm1, %ymm1, %ymm1
673 ; AVX1-NEXT:    vblendpd {{.*#+}} ymm0 = ymm0[0],ymm1[1,2,3]
674 ; AVX1-NEXT:    retq
675 ;
676 ; AVX2-LABEL: insert_mem_and_zero_v4i64:
677 ; AVX2:       # BB#0:
678 ; AVX2-NEXT:    vmovq (%rdi), %xmm0
679 ; AVX2-NEXT:    vpxor %ymm1, %ymm1, %ymm1
680 ; AVX2-NEXT:    vpblendd {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3,4,5,6,7]
681 ; AVX2-NEXT:    retq
682   %a = load i64* %ptr
683   %v = insertelement <4 x i64> undef, i64 %a, i64 0
684   %shuffle = shufflevector <4 x i64> %v, <4 x i64> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
685   ret <4 x i64> %shuffle
686 }
687
688 define <4 x double> @insert_reg_and_zero_v4f64(double %a) {
689 ; ALL-LABEL: insert_reg_and_zero_v4f64:
690 ; ALL:       # BB#0:
691 ; ALL-NEXT:    vxorps %xmm1, %xmm1, %xmm1
692 ; ALL-NEXT:    vmovsd %xmm0, %xmm1, %xmm0
693 ; ALL-NEXT:    retq
694   %v = insertelement <4 x double> undef, double %a, i32 0
695   %shuffle = shufflevector <4 x double> %v, <4 x double> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
696   ret <4 x double> %shuffle
697 }
698
699 define <4 x double> @insert_mem_and_zero_v4f64(double* %ptr) {
700 ; ALL-LABEL: insert_mem_and_zero_v4f64:
701 ; ALL:       # BB#0:
702 ; ALL-NEXT:    vmovsd (%rdi), %xmm0
703 ; ALL-NEXT:    retq
704   %a = load double* %ptr
705   %v = insertelement <4 x double> undef, double %a, i32 0
706   %shuffle = shufflevector <4 x double> %v, <4 x double> zeroinitializer, <4 x i32> <i32 0, i32 5, i32 6, i32 7>
707   ret <4 x double> %shuffle
708 }
709
710 define <4 x double> @splat_mem_v4f64(double* %ptr) {
711 ; ALL-LABEL: splat_mem_v4f64:
712 ; ALL:       # BB#0:
713 ; ALL-NEXT:    vbroadcastsd (%rdi), %ymm0
714 ; ALL-NEXT:    retq
715   %a = load double* %ptr
716   %v = insertelement <4 x double> undef, double %a, i32 0
717   %shuffle = shufflevector <4 x double> %v, <4 x double> undef, <4 x i32> <i32 0, i32 0, i32 0, i32 0>
718   ret <4 x double> %shuffle
719 }
720
721 define <4 x i64> @splat_mem_v4i64(i64* %ptr) {
722 ; AVX1-LABEL: splat_mem_v4i64:
723 ; AVX1:       # BB#0:
724 ; AVX1-NEXT:    vmovddup (%rdi), %xmm0
725 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm0, %ymm0
726 ; AVX1-NEXT:    retq
727 ;
728 ; AVX2-LABEL: splat_mem_v4i64:
729 ; AVX2:       # BB#0:
730 ; AVX2-NEXT:    vbroadcastsd (%rdi), %ymm0
731 ; AVX2-NEXT:    retq
732   %a = load i64* %ptr
733   %v = insertelement <4 x i64> undef, i64 %a, i64 0
734   %shuffle = shufflevector <4 x i64> %v, <4 x i64> undef, <4 x i32> <i32 0, i32 0, i32 0, i32 0>
735   ret <4 x i64> %shuffle
736 }
737
738 define <4 x double> @splat_mem_v4f64_2(double* %p) {
739 ; ALL-LABEL: splat_mem_v4f64_2:
740 ; ALL:       # BB#0:
741 ; ALL-NEXT:    vbroadcastsd (%rdi), %ymm0
742 ; ALL-NEXT:    retq
743   %1 = load double* %p
744   %2 = insertelement <2 x double> undef, double %1, i32 0
745   %3 = shufflevector <2 x double> %2, <2 x double> undef, <4 x i32> zeroinitializer
746   ret <4 x double> %3
747 }
748
749 define <4 x double> @splat_v4f64(<2 x double> %r) {
750 ; AVX1-LABEL: splat_v4f64:
751 ; AVX1:       # BB#0:
752 ; AVX1-NEXT:    vunpcklpd {{.*#+}} xmm0 = xmm0[0,0]
753 ; AVX1-NEXT:    vinsertf128 $1, %xmm0, %ymm0, %ymm0
754 ; AVX1-NEXT:    retq
755 ;
756 ; AVX2-LABEL: splat_v4f64:
757 ; AVX2:       # BB#0:
758 ; AVX2-NEXT:    vbroadcastsd %xmm0, %ymm0
759 ; AVX2-NEXT:    retq
760   %1 = shufflevector <2 x double> %r, <2 x double> undef, <4 x i32> zeroinitializer
761   ret <4 x double> %1
762 }