[x86] Teach the 128-bit vector shuffle lowering routines to take
[oota-llvm.git] / test / CodeGen / X86 / vector-idiv.ll
1 ; RUN: llc -march=x86-64 -mcpu=core2 -mattr=+sse4.1 < %s | FileCheck %s --check-prefix=SSE41
2 ; RUN: llc -march=x86-64 -mcpu=core2 < %s | FileCheck %s --check-prefix=SSE
3 ; RUN: llc -march=x86-64 -mcpu=core-avx2 < %s | FileCheck %s --check-prefix=AVX
4
5 target triple = "x86_64-unknown-unknown"
6
7 define <4 x i32> @test1(<4 x i32> %a) {
8 ; SSE41-LABEL: test1:
9 ; SSE41:       # BB#0:
10 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [613566757,613566757,613566757,613566757]
11 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
12 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
13 ; SSE41-NEXT:    pmuludq %xmm2, %xmm3
14 ; SSE41-NEXT:    pmuludq %xmm0, %xmm1
15 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
16 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
17 ; SSE41-NEXT:    psubd %xmm1, %xmm0
18 ; SSE41-NEXT:    psrld $1, %xmm0
19 ; SSE41-NEXT:    paddd %xmm1, %xmm0
20 ; SSE41-NEXT:    psrld $2, %xmm0
21 ; SSE41-NEXT:    retq
22 ;
23 ; SSE-LABEL: test1:
24 ; SSE:       # BB#0:
25 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [613566757,613566757,613566757,613566757]
26 ; SSE-NEXT:    movdqa %xmm0, %xmm2
27 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
28 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
29 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
30 ; SSE-NEXT:    pmuludq %xmm1, %xmm3
31 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[1,3],xmm3[1,3]
32 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2,1,3]
33 ; SSE-NEXT:    psubd %xmm2, %xmm0
34 ; SSE-NEXT:    psrld $1, %xmm0
35 ; SSE-NEXT:    paddd %xmm2, %xmm0
36 ; SSE-NEXT:    psrld $2, %xmm0
37 ; SSE-NEXT:    retq
38 ;
39 ; AVX-LABEL: test1:
40 ; AVX:       # BB#0:
41 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
42 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
43 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
44 ; AVX-NEXT:    vpmuludq %xmm2, %xmm3, %xmm2
45 ; AVX-NEXT:    vpmuludq %xmm1, %xmm0, %xmm1
46 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
47 ; AVX-NEXT:    vpblendd {{.*#+}} xmm1 = xmm1[0],xmm2[1],xmm1[2],xmm2[3]
48 ; AVX-NEXT:    vpsubd %xmm1, %xmm0, %xmm0
49 ; AVX-NEXT:    vpsrld $1, %xmm0, %xmm0
50 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
51 ; AVX-NEXT:    vpsrld $2, %xmm0, %xmm0
52 ; AVX-NEXT:    retq
53   %div = udiv <4 x i32> %a, <i32 7, i32 7, i32 7, i32 7>
54   ret <4 x i32> %div
55 }
56
57 define <8 x i32> @test2(<8 x i32> %a) {
58 ; SSE41-LABEL: test2:
59 ; SSE41:       # BB#0:
60 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
61 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
62 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
63 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
64 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
65 ; SSE41-NEXT:    pmuludq %xmm2, %xmm5
66 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
67 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
68 ; SSE41-NEXT:    psubd %xmm5, %xmm0
69 ; SSE41-NEXT:    psrld $1, %xmm0
70 ; SSE41-NEXT:    paddd %xmm5, %xmm0
71 ; SSE41-NEXT:    psrld $2, %xmm0
72 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm1[1,1,3,3]
73 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
74 ; SSE41-NEXT:    pmuludq %xmm1, %xmm2
75 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
76 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm4[2,3],xmm2[4,5],xmm4[6,7]
77 ; SSE41-NEXT:    psubd %xmm2, %xmm1
78 ; SSE41-NEXT:    psrld $1, %xmm1
79 ; SSE41-NEXT:    paddd %xmm2, %xmm1
80 ; SSE41-NEXT:    psrld $2, %xmm1
81 ; SSE41-NEXT:    retq
82 ;
83 ; SSE-LABEL: test2:
84 ; SSE:       # BB#0:
85 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
86 ; SSE-NEXT:    movdqa %xmm0, %xmm3
87 ; SSE-NEXT:    pmuludq %xmm2, %xmm3
88 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
89 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
90 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
91 ; SSE-NEXT:    shufps {{.*#+}} xmm3 = xmm3[1,3],xmm5[1,3]
92 ; SSE-NEXT:    shufps {{.*#+}} xmm3 = xmm3[0,2,1,3]
93 ; SSE-NEXT:    psubd %xmm3, %xmm0
94 ; SSE-NEXT:    psrld $1, %xmm0
95 ; SSE-NEXT:    paddd %xmm3, %xmm0
96 ; SSE-NEXT:    psrld $2, %xmm0
97 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
98 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm1[1,1,3,3]
99 ; SSE-NEXT:    pmuludq %xmm4, %xmm3
100 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[1,3],xmm3[1,3]
101 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2,1,3]
102 ; SSE-NEXT:    psubd %xmm2, %xmm1
103 ; SSE-NEXT:    psrld $1, %xmm1
104 ; SSE-NEXT:    paddd %xmm2, %xmm1
105 ; SSE-NEXT:    psrld $2, %xmm1
106 ; SSE-NEXT:    retq
107 ;
108 ; AVX-LABEL: test2:
109 ; AVX:       # BB#0:
110 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
111 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
112 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
113 ; AVX-NEXT:    vpmuludq %ymm2, %ymm3, %ymm2
114 ; AVX-NEXT:    vpmuludq %ymm1, %ymm0, %ymm1
115 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
116 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
117 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
118 ; AVX-NEXT:    vpsrld $1, %ymm0, %ymm0
119 ; AVX-NEXT:    vpaddd %ymm1, %ymm0, %ymm0
120 ; AVX-NEXT:    vpsrld $2, %ymm0, %ymm0
121 ; AVX-NEXT:    retq
122   %div = udiv <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
123   ret <8 x i32> %div
124 }
125
126 define <8 x i16> @test3(<8 x i16> %a) {
127 ; SSE41-LABEL: test3:
128 ; SSE41:       # BB#0:
129 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [9363,9363,9363,9363,9363,9363,9363,9363]
130 ; SSE41-NEXT:    pmulhuw %xmm0, %xmm1
131 ; SSE41-NEXT:    psubw %xmm1, %xmm0
132 ; SSE41-NEXT:    psrlw $1, %xmm0
133 ; SSE41-NEXT:    paddw %xmm1, %xmm0
134 ; SSE41-NEXT:    psrlw $2, %xmm0
135 ; SSE41-NEXT:    retq
136 ;
137 ; SSE-LABEL: test3:
138 ; SSE:       # BB#0:
139 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [9363,9363,9363,9363,9363,9363,9363,9363]
140 ; SSE-NEXT:    pmulhuw %xmm0, %xmm1
141 ; SSE-NEXT:    psubw %xmm1, %xmm0
142 ; SSE-NEXT:    psrlw $1, %xmm0
143 ; SSE-NEXT:    paddw %xmm1, %xmm0
144 ; SSE-NEXT:    psrlw $2, %xmm0
145 ; SSE-NEXT:    retq
146 ;
147 ; AVX-LABEL: test3:
148 ; AVX:       # BB#0:
149 ; AVX-NEXT:    vpmulhuw {{.*}}(%rip), %xmm0, %xmm1
150 ; AVX-NEXT:    vpsubw %xmm1, %xmm0, %xmm0
151 ; AVX-NEXT:    vpsrlw $1, %xmm0, %xmm0
152 ; AVX-NEXT:    vpaddw %xmm1, %xmm0, %xmm0
153 ; AVX-NEXT:    vpsrlw $2, %xmm0, %xmm0
154 ; AVX-NEXT:    retq
155   %div = udiv <8 x i16> %a, <i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7>
156   ret <8 x i16> %div
157 }
158
159 define <16 x i16> @test4(<16 x i16> %a) {
160 ; SSE41-LABEL: test4:
161 ; SSE41:       # BB#0:
162 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [9363,9363,9363,9363,9363,9363,9363,9363]
163 ; SSE41-NEXT:    movdqa %xmm0, %xmm3
164 ; SSE41-NEXT:    pmulhuw %xmm2, %xmm3
165 ; SSE41-NEXT:    psubw %xmm3, %xmm0
166 ; SSE41-NEXT:    psrlw $1, %xmm0
167 ; SSE41-NEXT:    paddw %xmm3, %xmm0
168 ; SSE41-NEXT:    psrlw $2, %xmm0
169 ; SSE41-NEXT:    pmulhuw %xmm1, %xmm2
170 ; SSE41-NEXT:    psubw %xmm2, %xmm1
171 ; SSE41-NEXT:    psrlw $1, %xmm1
172 ; SSE41-NEXT:    paddw %xmm2, %xmm1
173 ; SSE41-NEXT:    psrlw $2, %xmm1
174 ; SSE41-NEXT:    retq
175 ;
176 ; SSE-LABEL: test4:
177 ; SSE:       # BB#0:
178 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [9363,9363,9363,9363,9363,9363,9363,9363]
179 ; SSE-NEXT:    movdqa %xmm0, %xmm3
180 ; SSE-NEXT:    pmulhuw %xmm2, %xmm3
181 ; SSE-NEXT:    psubw %xmm3, %xmm0
182 ; SSE-NEXT:    psrlw $1, %xmm0
183 ; SSE-NEXT:    paddw %xmm3, %xmm0
184 ; SSE-NEXT:    psrlw $2, %xmm0
185 ; SSE-NEXT:    pmulhuw %xmm1, %xmm2
186 ; SSE-NEXT:    psubw %xmm2, %xmm1
187 ; SSE-NEXT:    psrlw $1, %xmm1
188 ; SSE-NEXT:    paddw %xmm2, %xmm1
189 ; SSE-NEXT:    psrlw $2, %xmm1
190 ; SSE-NEXT:    retq
191 ;
192 ; AVX-LABEL: test4:
193 ; AVX:       # BB#0:
194 ; AVX-NEXT:    vpmulhuw {{.*}}(%rip), %ymm0, %ymm1
195 ; AVX-NEXT:    vpsubw %ymm1, %ymm0, %ymm0
196 ; AVX-NEXT:    vpsrlw $1, %ymm0, %ymm0
197 ; AVX-NEXT:    vpaddw %ymm1, %ymm0, %ymm0
198 ; AVX-NEXT:    vpsrlw $2, %ymm0, %ymm0
199 ; AVX-NEXT:    retq
200   %div = udiv <16 x i16> %a, <i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7>
201   ret <16 x i16> %div
202 }
203
204 define <8 x i16> @test5(<8 x i16> %a) {
205 ; SSE41-LABEL: test5:
206 ; SSE41:       # BB#0:
207 ; SSE41-NEXT:    pmulhw {{.*}}(%rip), %xmm0
208 ; SSE41-NEXT:    movdqa %xmm0, %xmm1
209 ; SSE41-NEXT:    psrlw $15, %xmm1
210 ; SSE41-NEXT:    psraw $1, %xmm0
211 ; SSE41-NEXT:    paddw %xmm1, %xmm0
212 ; SSE41-NEXT:    retq
213 ;
214 ; SSE-LABEL: test5:
215 ; SSE:       # BB#0:
216 ; SSE-NEXT:    pmulhw {{.*}}(%rip), %xmm0
217 ; SSE-NEXT:    movdqa %xmm0, %xmm1
218 ; SSE-NEXT:    psrlw $15, %xmm1
219 ; SSE-NEXT:    psraw $1, %xmm0
220 ; SSE-NEXT:    paddw %xmm1, %xmm0
221 ; SSE-NEXT:    retq
222 ;
223 ; AVX-LABEL: test5:
224 ; AVX:       # BB#0:
225 ; AVX-NEXT:    vpmulhw {{.*}}(%rip), %xmm0, %xmm0
226 ; AVX-NEXT:    vpsrlw $15, %xmm0, %xmm1
227 ; AVX-NEXT:    vpsraw $1, %xmm0, %xmm0
228 ; AVX-NEXT:    vpaddw %xmm1, %xmm0, %xmm0
229 ; AVX-NEXT:    retq
230   %div = sdiv <8 x i16> %a, <i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7>
231   ret <8 x i16> %div
232 }
233
234 define <16 x i16> @test6(<16 x i16> %a) {
235 ; SSE41-LABEL: test6:
236 ; SSE41:       # BB#0:
237 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [18725,18725,18725,18725,18725,18725,18725,18725]
238 ; SSE41-NEXT:    pmulhw %xmm2, %xmm0
239 ; SSE41-NEXT:    movdqa %xmm0, %xmm3
240 ; SSE41-NEXT:    psrlw $15, %xmm3
241 ; SSE41-NEXT:    psraw $1, %xmm0
242 ; SSE41-NEXT:    paddw %xmm3, %xmm0
243 ; SSE41-NEXT:    pmulhw %xmm2, %xmm1
244 ; SSE41-NEXT:    movdqa %xmm1, %xmm2
245 ; SSE41-NEXT:    psrlw $15, %xmm2
246 ; SSE41-NEXT:    psraw $1, %xmm1
247 ; SSE41-NEXT:    paddw %xmm2, %xmm1
248 ; SSE41-NEXT:    retq
249 ;
250 ; SSE-LABEL: test6:
251 ; SSE:       # BB#0:
252 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [18725,18725,18725,18725,18725,18725,18725,18725]
253 ; SSE-NEXT:    pmulhw %xmm2, %xmm0
254 ; SSE-NEXT:    movdqa %xmm0, %xmm3
255 ; SSE-NEXT:    psrlw $15, %xmm3
256 ; SSE-NEXT:    psraw $1, %xmm0
257 ; SSE-NEXT:    paddw %xmm3, %xmm0
258 ; SSE-NEXT:    pmulhw %xmm2, %xmm1
259 ; SSE-NEXT:    movdqa %xmm1, %xmm2
260 ; SSE-NEXT:    psrlw $15, %xmm2
261 ; SSE-NEXT:    psraw $1, %xmm1
262 ; SSE-NEXT:    paddw %xmm2, %xmm1
263 ; SSE-NEXT:    retq
264 ;
265 ; AVX-LABEL: test6:
266 ; AVX:       # BB#0:
267 ; AVX-NEXT:    vpmulhw {{.*}}(%rip), %ymm0, %ymm0
268 ; AVX-NEXT:    vpsrlw $15, %ymm0, %ymm1
269 ; AVX-NEXT:    vpsraw $1, %ymm0, %ymm0
270 ; AVX-NEXT:    vpaddw %ymm1, %ymm0, %ymm0
271 ; AVX-NEXT:    retq
272   %div = sdiv <16 x i16> %a, <i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7, i16 7,i16 7, i16 7, i16 7, i16 7>
273   ret <16 x i16> %div
274 }
275
276 define <16 x i8> @test7(<16 x i8> %a) {
277 ; SSE41-LABEL: test7:
278 ; SSE41:       # BB#0:
279 ; SSE41-NEXT:    pextrb $1, %xmm0, %eax
280 ; SSE41-NEXT:    movsbl %al, %eax
281 ; SSE41-NEXT:    imull $-109, %eax, %ecx
282 ; SSE41-NEXT:    shrl $8, %ecx
283 ; SSE41-NEXT:    addb %cl, %al
284 ; SSE41-NEXT:    movb %al, %cl
285 ; SSE41-NEXT:    shrb $7, %cl
286 ; SSE41-NEXT:    sarb $2, %al
287 ; SSE41-NEXT:    addb %cl, %al
288 ; SSE41-NEXT:    movzbl %al, %eax
289 ; SSE41-NEXT:    pextrb $0, %xmm0, %ecx
290 ; SSE41-NEXT:    movsbl %cl, %ecx
291 ; SSE41-NEXT:    imull $-109, %ecx, %edx
292 ; SSE41-NEXT:    shrl $8, %edx
293 ; SSE41-NEXT:    addb %dl, %cl
294 ; SSE41-NEXT:    movb %cl, %dl
295 ; SSE41-NEXT:    shrb $7, %dl
296 ; SSE41-NEXT:    sarb $2, %cl
297 ; SSE41-NEXT:    addb %dl, %cl
298 ; SSE41-NEXT:    movzbl %cl, %ecx
299 ; SSE41-NEXT:    movd %ecx, %xmm1
300 ; SSE41-NEXT:    pinsrb $1, %eax, %xmm1
301 ; SSE41-NEXT:    pextrb $2, %xmm0, %eax
302 ; SSE41-NEXT:    movsbl %al, %eax
303 ; SSE41-NEXT:    imull $-109, %eax, %ecx
304 ; SSE41-NEXT:    shrl $8, %ecx
305 ; SSE41-NEXT:    addb %cl, %al
306 ; SSE41-NEXT:    movb %al, %cl
307 ; SSE41-NEXT:    shrb $7, %cl
308 ; SSE41-NEXT:    sarb $2, %al
309 ; SSE41-NEXT:    addb %cl, %al
310 ; SSE41-NEXT:    movzbl %al, %eax
311 ; SSE41-NEXT:    pinsrb $2, %eax, %xmm1
312 ; SSE41-NEXT:    pextrb $3, %xmm0, %eax
313 ; SSE41-NEXT:    movsbl %al, %eax
314 ; SSE41-NEXT:    imull $-109, %eax, %ecx
315 ; SSE41-NEXT:    shrl $8, %ecx
316 ; SSE41-NEXT:    addb %cl, %al
317 ; SSE41-NEXT:    movb %al, %cl
318 ; SSE41-NEXT:    shrb $7, %cl
319 ; SSE41-NEXT:    sarb $2, %al
320 ; SSE41-NEXT:    addb %cl, %al
321 ; SSE41-NEXT:    movzbl %al, %eax
322 ; SSE41-NEXT:    pinsrb $3, %eax, %xmm1
323 ; SSE41-NEXT:    pextrb $4, %xmm0, %eax
324 ; SSE41-NEXT:    movsbl %al, %eax
325 ; SSE41-NEXT:    imull $-109, %eax, %ecx
326 ; SSE41-NEXT:    shrl $8, %ecx
327 ; SSE41-NEXT:    addb %cl, %al
328 ; SSE41-NEXT:    movb %al, %cl
329 ; SSE41-NEXT:    shrb $7, %cl
330 ; SSE41-NEXT:    sarb $2, %al
331 ; SSE41-NEXT:    addb %cl, %al
332 ; SSE41-NEXT:    movzbl %al, %eax
333 ; SSE41-NEXT:    pinsrb $4, %eax, %xmm1
334 ; SSE41-NEXT:    pextrb $5, %xmm0, %eax
335 ; SSE41-NEXT:    movsbl %al, %eax
336 ; SSE41-NEXT:    imull $-109, %eax, %ecx
337 ; SSE41-NEXT:    shrl $8, %ecx
338 ; SSE41-NEXT:    addb %cl, %al
339 ; SSE41-NEXT:    movb %al, %cl
340 ; SSE41-NEXT:    shrb $7, %cl
341 ; SSE41-NEXT:    sarb $2, %al
342 ; SSE41-NEXT:    addb %cl, %al
343 ; SSE41-NEXT:    movzbl %al, %eax
344 ; SSE41-NEXT:    pinsrb $5, %eax, %xmm1
345 ; SSE41-NEXT:    pextrb $6, %xmm0, %eax
346 ; SSE41-NEXT:    movsbl %al, %eax
347 ; SSE41-NEXT:    imull $-109, %eax, %ecx
348 ; SSE41-NEXT:    shrl $8, %ecx
349 ; SSE41-NEXT:    addb %cl, %al
350 ; SSE41-NEXT:    movb %al, %cl
351 ; SSE41-NEXT:    shrb $7, %cl
352 ; SSE41-NEXT:    sarb $2, %al
353 ; SSE41-NEXT:    addb %cl, %al
354 ; SSE41-NEXT:    movzbl %al, %eax
355 ; SSE41-NEXT:    pinsrb $6, %eax, %xmm1
356 ; SSE41-NEXT:    pextrb $7, %xmm0, %eax
357 ; SSE41-NEXT:    movsbl %al, %eax
358 ; SSE41-NEXT:    imull $-109, %eax, %ecx
359 ; SSE41-NEXT:    shrl $8, %ecx
360 ; SSE41-NEXT:    addb %cl, %al
361 ; SSE41-NEXT:    movb %al, %cl
362 ; SSE41-NEXT:    shrb $7, %cl
363 ; SSE41-NEXT:    sarb $2, %al
364 ; SSE41-NEXT:    addb %cl, %al
365 ; SSE41-NEXT:    movzbl %al, %eax
366 ; SSE41-NEXT:    pinsrb $7, %eax, %xmm1
367 ; SSE41-NEXT:    pextrb $8, %xmm0, %eax
368 ; SSE41-NEXT:    movsbl %al, %eax
369 ; SSE41-NEXT:    imull $-109, %eax, %ecx
370 ; SSE41-NEXT:    shrl $8, %ecx
371 ; SSE41-NEXT:    addb %cl, %al
372 ; SSE41-NEXT:    movb %al, %cl
373 ; SSE41-NEXT:    shrb $7, %cl
374 ; SSE41-NEXT:    sarb $2, %al
375 ; SSE41-NEXT:    addb %cl, %al
376 ; SSE41-NEXT:    movzbl %al, %eax
377 ; SSE41-NEXT:    pinsrb $8, %eax, %xmm1
378 ; SSE41-NEXT:    pextrb $9, %xmm0, %eax
379 ; SSE41-NEXT:    movsbl %al, %eax
380 ; SSE41-NEXT:    imull $-109, %eax, %ecx
381 ; SSE41-NEXT:    shrl $8, %ecx
382 ; SSE41-NEXT:    addb %cl, %al
383 ; SSE41-NEXT:    movb %al, %cl
384 ; SSE41-NEXT:    shrb $7, %cl
385 ; SSE41-NEXT:    sarb $2, %al
386 ; SSE41-NEXT:    addb %cl, %al
387 ; SSE41-NEXT:    movzbl %al, %eax
388 ; SSE41-NEXT:    pinsrb $9, %eax, %xmm1
389 ; SSE41-NEXT:    pextrb $10, %xmm0, %eax
390 ; SSE41-NEXT:    movsbl %al, %eax
391 ; SSE41-NEXT:    imull $-109, %eax, %ecx
392 ; SSE41-NEXT:    shrl $8, %ecx
393 ; SSE41-NEXT:    addb %cl, %al
394 ; SSE41-NEXT:    movb %al, %cl
395 ; SSE41-NEXT:    shrb $7, %cl
396 ; SSE41-NEXT:    sarb $2, %al
397 ; SSE41-NEXT:    addb %cl, %al
398 ; SSE41-NEXT:    movzbl %al, %eax
399 ; SSE41-NEXT:    pinsrb $10, %eax, %xmm1
400 ; SSE41-NEXT:    pextrb $11, %xmm0, %eax
401 ; SSE41-NEXT:    movsbl %al, %eax
402 ; SSE41-NEXT:    imull $-109, %eax, %ecx
403 ; SSE41-NEXT:    shrl $8, %ecx
404 ; SSE41-NEXT:    addb %cl, %al
405 ; SSE41-NEXT:    movb %al, %cl
406 ; SSE41-NEXT:    shrb $7, %cl
407 ; SSE41-NEXT:    sarb $2, %al
408 ; SSE41-NEXT:    addb %cl, %al
409 ; SSE41-NEXT:    movzbl %al, %eax
410 ; SSE41-NEXT:    pinsrb $11, %eax, %xmm1
411 ; SSE41-NEXT:    pextrb $12, %xmm0, %eax
412 ; SSE41-NEXT:    movsbl %al, %eax
413 ; SSE41-NEXT:    imull $-109, %eax, %ecx
414 ; SSE41-NEXT:    shrl $8, %ecx
415 ; SSE41-NEXT:    addb %cl, %al
416 ; SSE41-NEXT:    movb %al, %cl
417 ; SSE41-NEXT:    shrb $7, %cl
418 ; SSE41-NEXT:    sarb $2, %al
419 ; SSE41-NEXT:    addb %cl, %al
420 ; SSE41-NEXT:    movzbl %al, %eax
421 ; SSE41-NEXT:    pinsrb $12, %eax, %xmm1
422 ; SSE41-NEXT:    pextrb $13, %xmm0, %eax
423 ; SSE41-NEXT:    movsbl %al, %eax
424 ; SSE41-NEXT:    imull $-109, %eax, %ecx
425 ; SSE41-NEXT:    shrl $8, %ecx
426 ; SSE41-NEXT:    addb %cl, %al
427 ; SSE41-NEXT:    movb %al, %cl
428 ; SSE41-NEXT:    shrb $7, %cl
429 ; SSE41-NEXT:    sarb $2, %al
430 ; SSE41-NEXT:    addb %cl, %al
431 ; SSE41-NEXT:    movzbl %al, %eax
432 ; SSE41-NEXT:    pinsrb $13, %eax, %xmm1
433 ; SSE41-NEXT:    pextrb $14, %xmm0, %eax
434 ; SSE41-NEXT:    movsbl %al, %eax
435 ; SSE41-NEXT:    imull $-109, %eax, %ecx
436 ; SSE41-NEXT:    shrl $8, %ecx
437 ; SSE41-NEXT:    addb %cl, %al
438 ; SSE41-NEXT:    movb %al, %cl
439 ; SSE41-NEXT:    shrb $7, %cl
440 ; SSE41-NEXT:    sarb $2, %al
441 ; SSE41-NEXT:    addb %cl, %al
442 ; SSE41-NEXT:    movzbl %al, %eax
443 ; SSE41-NEXT:    pinsrb $14, %eax, %xmm1
444 ; SSE41-NEXT:    pextrb $15, %xmm0, %eax
445 ; SSE41-NEXT:    movsbl %al, %eax
446 ; SSE41-NEXT:    imull $-109, %eax, %ecx
447 ; SSE41-NEXT:    shrl $8, %ecx
448 ; SSE41-NEXT:    addb %cl, %al
449 ; SSE41-NEXT:    movb %al, %cl
450 ; SSE41-NEXT:    shrb $7, %cl
451 ; SSE41-NEXT:    sarb $2, %al
452 ; SSE41-NEXT:    addb %cl, %al
453 ; SSE41-NEXT:    movzbl %al, %eax
454 ; SSE41-NEXT:    pinsrb $15, %eax, %xmm1
455 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
456 ; SSE41-NEXT:    retq
457 ;
458 ; SSE-LABEL: test7:
459 ; SSE:       # BB#0:
460 ; SSE-NEXT:    movaps %xmm0, -{{[0-9]+}}(%rsp)
461 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
462 ; SSE-NEXT:    imull $-109, %eax, %ecx
463 ; SSE-NEXT:    shrl $8, %ecx
464 ; SSE-NEXT:    addb %al, %cl
465 ; SSE-NEXT:    movb %cl, %al
466 ; SSE-NEXT:    shrb $7, %al
467 ; SSE-NEXT:    sarb $2, %cl
468 ; SSE-NEXT:    addb %al, %cl
469 ; SSE-NEXT:    movzbl %cl, %eax
470 ; SSE-NEXT:    movd %eax, %xmm0
471 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
472 ; SSE-NEXT:    imull $-109, %eax, %ecx
473 ; SSE-NEXT:    shrl $8, %ecx
474 ; SSE-NEXT:    addb %al, %cl
475 ; SSE-NEXT:    movb %cl, %al
476 ; SSE-NEXT:    shrb $7, %al
477 ; SSE-NEXT:    sarb $2, %cl
478 ; SSE-NEXT:    addb %al, %cl
479 ; SSE-NEXT:    movzbl %cl, %eax
480 ; SSE-NEXT:    movd %eax, %xmm1
481 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3],xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
482 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
483 ; SSE-NEXT:    imull $-109, %eax, %ecx
484 ; SSE-NEXT:    shrl $8, %ecx
485 ; SSE-NEXT:    addb %al, %cl
486 ; SSE-NEXT:    movb %cl, %al
487 ; SSE-NEXT:    shrb $7, %al
488 ; SSE-NEXT:    sarb $2, %cl
489 ; SSE-NEXT:    addb %al, %cl
490 ; SSE-NEXT:    movzbl %cl, %eax
491 ; SSE-NEXT:    movd %eax, %xmm2
492 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
493 ; SSE-NEXT:    imull $-109, %eax, %ecx
494 ; SSE-NEXT:    shrl $8, %ecx
495 ; SSE-NEXT:    addb %al, %cl
496 ; SSE-NEXT:    movb %cl, %al
497 ; SSE-NEXT:    shrb $7, %al
498 ; SSE-NEXT:    sarb $2, %cl
499 ; SSE-NEXT:    addb %al, %cl
500 ; SSE-NEXT:    movzbl %cl, %eax
501 ; SSE-NEXT:    movd %eax, %xmm0
502 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
503 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
504 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
505 ; SSE-NEXT:    imull $-109, %eax, %ecx
506 ; SSE-NEXT:    shrl $8, %ecx
507 ; SSE-NEXT:    addb %al, %cl
508 ; SSE-NEXT:    movb %cl, %al
509 ; SSE-NEXT:    shrb $7, %al
510 ; SSE-NEXT:    sarb $2, %cl
511 ; SSE-NEXT:    addb %al, %cl
512 ; SSE-NEXT:    movzbl %cl, %eax
513 ; SSE-NEXT:    movd %eax, %xmm1
514 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
515 ; SSE-NEXT:    imull $-109, %eax, %ecx
516 ; SSE-NEXT:    shrl $8, %ecx
517 ; SSE-NEXT:    addb %al, %cl
518 ; SSE-NEXT:    movb %cl, %al
519 ; SSE-NEXT:    shrb $7, %al
520 ; SSE-NEXT:    sarb $2, %cl
521 ; SSE-NEXT:    addb %al, %cl
522 ; SSE-NEXT:    movzbl %cl, %eax
523 ; SSE-NEXT:    movd %eax, %xmm2
524 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm1[0],xmm2[1],xmm1[1],xmm2[2],xmm1[2],xmm2[3],xmm1[3],xmm2[4],xmm1[4],xmm2[5],xmm1[5],xmm2[6],xmm1[6],xmm2[7],xmm1[7]
525 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
526 ; SSE-NEXT:    imull $-109, %eax, %ecx
527 ; SSE-NEXT:    shrl $8, %ecx
528 ; SSE-NEXT:    addb %al, %cl
529 ; SSE-NEXT:    movb %cl, %al
530 ; SSE-NEXT:    shrb $7, %al
531 ; SSE-NEXT:    sarb $2, %cl
532 ; SSE-NEXT:    addb %al, %cl
533 ; SSE-NEXT:    movzbl %cl, %eax
534 ; SSE-NEXT:    movd %eax, %xmm3
535 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
536 ; SSE-NEXT:    imull $-109, %eax, %ecx
537 ; SSE-NEXT:    shrl $8, %ecx
538 ; SSE-NEXT:    addb %al, %cl
539 ; SSE-NEXT:    movb %cl, %al
540 ; SSE-NEXT:    shrb $7, %al
541 ; SSE-NEXT:    sarb $2, %cl
542 ; SSE-NEXT:    addb %al, %cl
543 ; SSE-NEXT:    movzbl %cl, %eax
544 ; SSE-NEXT:    movd %eax, %xmm1
545 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm3[0],xmm1[1],xmm3[1],xmm1[2],xmm3[2],xmm1[3],xmm3[3],xmm1[4],xmm3[4],xmm1[5],xmm3[5],xmm1[6],xmm3[6],xmm1[7],xmm3[7]
546 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1],xmm1[2],xmm2[2],xmm1[3],xmm2[3],xmm1[4],xmm2[4],xmm1[5],xmm2[5],xmm1[6],xmm2[6],xmm1[7],xmm2[7]
547 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm1 = xmm1[0],xmm0[0],xmm1[1],xmm0[1],xmm1[2],xmm0[2],xmm1[3],xmm0[3],xmm1[4],xmm0[4],xmm1[5],xmm0[5],xmm1[6],xmm0[6],xmm1[7],xmm0[7]
548 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
549 ; SSE-NEXT:    imull $-109, %eax, %ecx
550 ; SSE-NEXT:    shrl $8, %ecx
551 ; SSE-NEXT:    addb %al, %cl
552 ; SSE-NEXT:    movb %cl, %al
553 ; SSE-NEXT:    shrb $7, %al
554 ; SSE-NEXT:    sarb $2, %cl
555 ; SSE-NEXT:    addb %al, %cl
556 ; SSE-NEXT:    movzbl %cl, %eax
557 ; SSE-NEXT:    movd %eax, %xmm2
558 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
559 ; SSE-NEXT:    imull $-109, %eax, %ecx
560 ; SSE-NEXT:    shrl $8, %ecx
561 ; SSE-NEXT:    addb %al, %cl
562 ; SSE-NEXT:    movb %cl, %al
563 ; SSE-NEXT:    shrb $7, %al
564 ; SSE-NEXT:    sarb $2, %cl
565 ; SSE-NEXT:    addb %al, %cl
566 ; SSE-NEXT:    movzbl %cl, %eax
567 ; SSE-NEXT:    movd %eax, %xmm0
568 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
569 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
570 ; SSE-NEXT:    imull $-109, %eax, %ecx
571 ; SSE-NEXT:    shrl $8, %ecx
572 ; SSE-NEXT:    addb %al, %cl
573 ; SSE-NEXT:    movb %cl, %al
574 ; SSE-NEXT:    shrb $7, %al
575 ; SSE-NEXT:    sarb $2, %cl
576 ; SSE-NEXT:    addb %al, %cl
577 ; SSE-NEXT:    movzbl %cl, %eax
578 ; SSE-NEXT:    movd %eax, %xmm3
579 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
580 ; SSE-NEXT:    imull $-109, %eax, %ecx
581 ; SSE-NEXT:    shrl $8, %ecx
582 ; SSE-NEXT:    addb %al, %cl
583 ; SSE-NEXT:    movb %cl, %al
584 ; SSE-NEXT:    shrb $7, %al
585 ; SSE-NEXT:    sarb $2, %cl
586 ; SSE-NEXT:    addb %al, %cl
587 ; SSE-NEXT:    movzbl %cl, %eax
588 ; SSE-NEXT:    movd %eax, %xmm2
589 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm3[0],xmm2[1],xmm3[1],xmm2[2],xmm3[2],xmm2[3],xmm3[3],xmm2[4],xmm3[4],xmm2[5],xmm3[5],xmm2[6],xmm3[6],xmm2[7],xmm3[7]
590 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3],xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
591 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
592 ; SSE-NEXT:    imull $-109, %eax, %ecx
593 ; SSE-NEXT:    shrl $8, %ecx
594 ; SSE-NEXT:    addb %al, %cl
595 ; SSE-NEXT:    movb %cl, %al
596 ; SSE-NEXT:    shrb $7, %al
597 ; SSE-NEXT:    sarb $2, %cl
598 ; SSE-NEXT:    addb %al, %cl
599 ; SSE-NEXT:    movzbl %cl, %eax
600 ; SSE-NEXT:    movd %eax, %xmm0
601 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
602 ; SSE-NEXT:    imull $-109, %eax, %ecx
603 ; SSE-NEXT:    shrl $8, %ecx
604 ; SSE-NEXT:    addb %al, %cl
605 ; SSE-NEXT:    movb %cl, %al
606 ; SSE-NEXT:    shrb $7, %al
607 ; SSE-NEXT:    sarb $2, %cl
608 ; SSE-NEXT:    addb %al, %cl
609 ; SSE-NEXT:    movzbl %cl, %eax
610 ; SSE-NEXT:    movd %eax, %xmm3
611 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm3 = xmm3[0],xmm0[0],xmm3[1],xmm0[1],xmm3[2],xmm0[2],xmm3[3],xmm0[3],xmm3[4],xmm0[4],xmm3[5],xmm0[5],xmm3[6],xmm0[6],xmm3[7],xmm0[7]
612 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
613 ; SSE-NEXT:    imull $-109, %eax, %ecx
614 ; SSE-NEXT:    shrl $8, %ecx
615 ; SSE-NEXT:    addb %al, %cl
616 ; SSE-NEXT:    movb %cl, %al
617 ; SSE-NEXT:    shrb $7, %al
618 ; SSE-NEXT:    sarb $2, %cl
619 ; SSE-NEXT:    addb %al, %cl
620 ; SSE-NEXT:    movzbl %cl, %eax
621 ; SSE-NEXT:    movd %eax, %xmm4
622 ; SSE-NEXT:    movsbl -{{[0-9]+}}(%rsp), %eax
623 ; SSE-NEXT:    imull $-109, %eax, %ecx
624 ; SSE-NEXT:    shrl $8, %ecx
625 ; SSE-NEXT:    addb %al, %cl
626 ; SSE-NEXT:    movb %cl, %al
627 ; SSE-NEXT:    shrb $7, %al
628 ; SSE-NEXT:    sarb $2, %cl
629 ; SSE-NEXT:    addb %al, %cl
630 ; SSE-NEXT:    movzbl %cl, %eax
631 ; SSE-NEXT:    movd %eax, %xmm0
632 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm4[0],xmm0[1],xmm4[1],xmm0[2],xmm4[2],xmm0[3],xmm4[3],xmm0[4],xmm4[4],xmm0[5],xmm4[5],xmm0[6],xmm4[6],xmm0[7],xmm4[7]
633 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm3[0],xmm0[1],xmm3[1],xmm0[2],xmm3[2],xmm0[3],xmm3[3],xmm0[4],xmm3[4],xmm0[5],xmm3[5],xmm0[6],xmm3[6],xmm0[7],xmm3[7]
634 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm2[0],xmm0[1],xmm2[1],xmm0[2],xmm2[2],xmm0[3],xmm2[3],xmm0[4],xmm2[4],xmm0[5],xmm2[5],xmm0[6],xmm2[6],xmm0[7],xmm2[7]
635 ; SSE-NEXT:    punpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
636 ; SSE-NEXT:    retq
637 ;
638 ; AVX-LABEL: test7:
639 ; AVX:       # BB#0:
640 ; AVX-NEXT:    vpextrb $1, %xmm0, %eax
641 ; AVX-NEXT:    movsbl %al, %eax
642 ; AVX-NEXT:    imull $-109, %eax, %ecx
643 ; AVX-NEXT:    shrl $8, %ecx
644 ; AVX-NEXT:    addb %cl, %al
645 ; AVX-NEXT:    movb %al, %cl
646 ; AVX-NEXT:    shrb $7, %cl
647 ; AVX-NEXT:    sarb $2, %al
648 ; AVX-NEXT:    addb %cl, %al
649 ; AVX-NEXT:    movzbl %al, %eax
650 ; AVX-NEXT:    vpextrb $0, %xmm0, %ecx
651 ; AVX-NEXT:    movsbl %cl, %ecx
652 ; AVX-NEXT:    imull $-109, %ecx, %edx
653 ; AVX-NEXT:    shrl $8, %edx
654 ; AVX-NEXT:    addb %dl, %cl
655 ; AVX-NEXT:    movb %cl, %dl
656 ; AVX-NEXT:    shrb $7, %dl
657 ; AVX-NEXT:    sarb $2, %cl
658 ; AVX-NEXT:    addb %dl, %cl
659 ; AVX-NEXT:    movzbl %cl, %ecx
660 ; AVX-NEXT:    vmovd %ecx, %xmm1
661 ; AVX-NEXT:    vpextrb $2, %xmm0, %ecx
662 ; AVX-NEXT:    movsbl %cl, %ecx
663 ; AVX-NEXT:    imull $-109, %ecx, %edx
664 ; AVX-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1
665 ; AVX-NEXT:    shrl $8, %edx
666 ; AVX-NEXT:    addb %dl, %cl
667 ; AVX-NEXT:    movb %cl, %al
668 ; AVX-NEXT:    shrb $7, %al
669 ; AVX-NEXT:    sarb $2, %cl
670 ; AVX-NEXT:    addb %al, %cl
671 ; AVX-NEXT:    movzbl %cl, %eax
672 ; AVX-NEXT:    vpextrb $3, %xmm0, %ecx
673 ; AVX-NEXT:    movsbl %cl, %ecx
674 ; AVX-NEXT:    imull $-109, %ecx, %edx
675 ; AVX-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1
676 ; AVX-NEXT:    shrl $8, %edx
677 ; AVX-NEXT:    addb %dl, %cl
678 ; AVX-NEXT:    movb %cl, %al
679 ; AVX-NEXT:    shrb $7, %al
680 ; AVX-NEXT:    sarb $2, %cl
681 ; AVX-NEXT:    addb %al, %cl
682 ; AVX-NEXT:    movzbl %cl, %eax
683 ; AVX-NEXT:    vpextrb $4, %xmm0, %ecx
684 ; AVX-NEXT:    movsbl %cl, %ecx
685 ; AVX-NEXT:    imull $-109, %ecx, %edx
686 ; AVX-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm1
687 ; AVX-NEXT:    shrl $8, %edx
688 ; AVX-NEXT:    addb %dl, %cl
689 ; AVX-NEXT:    movb %cl, %al
690 ; AVX-NEXT:    shrb $7, %al
691 ; AVX-NEXT:    sarb $2, %cl
692 ; AVX-NEXT:    addb %al, %cl
693 ; AVX-NEXT:    movzbl %cl, %eax
694 ; AVX-NEXT:    vpextrb $5, %xmm0, %ecx
695 ; AVX-NEXT:    movsbl %cl, %ecx
696 ; AVX-NEXT:    imull $-109, %ecx, %edx
697 ; AVX-NEXT:    vpinsrb $4, %eax, %xmm1, %xmm1
698 ; AVX-NEXT:    shrl $8, %edx
699 ; AVX-NEXT:    addb %dl, %cl
700 ; AVX-NEXT:    movb %cl, %al
701 ; AVX-NEXT:    shrb $7, %al
702 ; AVX-NEXT:    sarb $2, %cl
703 ; AVX-NEXT:    addb %al, %cl
704 ; AVX-NEXT:    movzbl %cl, %eax
705 ; AVX-NEXT:    vpextrb $6, %xmm0, %ecx
706 ; AVX-NEXT:    movsbl %cl, %ecx
707 ; AVX-NEXT:    imull $-109, %ecx, %edx
708 ; AVX-NEXT:    vpinsrb $5, %eax, %xmm1, %xmm1
709 ; AVX-NEXT:    shrl $8, %edx
710 ; AVX-NEXT:    addb %dl, %cl
711 ; AVX-NEXT:    movb %cl, %al
712 ; AVX-NEXT:    shrb $7, %al
713 ; AVX-NEXT:    sarb $2, %cl
714 ; AVX-NEXT:    addb %al, %cl
715 ; AVX-NEXT:    movzbl %cl, %eax
716 ; AVX-NEXT:    vpextrb $7, %xmm0, %ecx
717 ; AVX-NEXT:    movsbl %cl, %ecx
718 ; AVX-NEXT:    imull $-109, %ecx, %edx
719 ; AVX-NEXT:    vpinsrb $6, %eax, %xmm1, %xmm1
720 ; AVX-NEXT:    shrl $8, %edx
721 ; AVX-NEXT:    addb %dl, %cl
722 ; AVX-NEXT:    movb %cl, %al
723 ; AVX-NEXT:    shrb $7, %al
724 ; AVX-NEXT:    sarb $2, %cl
725 ; AVX-NEXT:    addb %al, %cl
726 ; AVX-NEXT:    movzbl %cl, %eax
727 ; AVX-NEXT:    vpextrb $8, %xmm0, %ecx
728 ; AVX-NEXT:    movsbl %cl, %ecx
729 ; AVX-NEXT:    imull $-109, %ecx, %edx
730 ; AVX-NEXT:    vpinsrb $7, %eax, %xmm1, %xmm1
731 ; AVX-NEXT:    shrl $8, %edx
732 ; AVX-NEXT:    addb %dl, %cl
733 ; AVX-NEXT:    movb %cl, %al
734 ; AVX-NEXT:    shrb $7, %al
735 ; AVX-NEXT:    sarb $2, %cl
736 ; AVX-NEXT:    addb %al, %cl
737 ; AVX-NEXT:    movzbl %cl, %eax
738 ; AVX-NEXT:    vpextrb $9, %xmm0, %ecx
739 ; AVX-NEXT:    movsbl %cl, %ecx
740 ; AVX-NEXT:    imull $-109, %ecx, %edx
741 ; AVX-NEXT:    vpinsrb $8, %eax, %xmm1, %xmm1
742 ; AVX-NEXT:    shrl $8, %edx
743 ; AVX-NEXT:    addb %dl, %cl
744 ; AVX-NEXT:    movb %cl, %al
745 ; AVX-NEXT:    shrb $7, %al
746 ; AVX-NEXT:    sarb $2, %cl
747 ; AVX-NEXT:    addb %al, %cl
748 ; AVX-NEXT:    movzbl %cl, %eax
749 ; AVX-NEXT:    vpextrb $10, %xmm0, %ecx
750 ; AVX-NEXT:    movsbl %cl, %ecx
751 ; AVX-NEXT:    imull $-109, %ecx, %edx
752 ; AVX-NEXT:    vpinsrb $9, %eax, %xmm1, %xmm1
753 ; AVX-NEXT:    shrl $8, %edx
754 ; AVX-NEXT:    addb %dl, %cl
755 ; AVX-NEXT:    movb %cl, %al
756 ; AVX-NEXT:    shrb $7, %al
757 ; AVX-NEXT:    sarb $2, %cl
758 ; AVX-NEXT:    addb %al, %cl
759 ; AVX-NEXT:    movzbl %cl, %eax
760 ; AVX-NEXT:    vpextrb $11, %xmm0, %ecx
761 ; AVX-NEXT:    movsbl %cl, %ecx
762 ; AVX-NEXT:    imull $-109, %ecx, %edx
763 ; AVX-NEXT:    vpinsrb $10, %eax, %xmm1, %xmm1
764 ; AVX-NEXT:    shrl $8, %edx
765 ; AVX-NEXT:    addb %dl, %cl
766 ; AVX-NEXT:    movb %cl, %al
767 ; AVX-NEXT:    shrb $7, %al
768 ; AVX-NEXT:    sarb $2, %cl
769 ; AVX-NEXT:    addb %al, %cl
770 ; AVX-NEXT:    movzbl %cl, %eax
771 ; AVX-NEXT:    vpextrb $12, %xmm0, %ecx
772 ; AVX-NEXT:    movsbl %cl, %ecx
773 ; AVX-NEXT:    imull $-109, %ecx, %edx
774 ; AVX-NEXT:    vpinsrb $11, %eax, %xmm1, %xmm1
775 ; AVX-NEXT:    shrl $8, %edx
776 ; AVX-NEXT:    addb %dl, %cl
777 ; AVX-NEXT:    movb %cl, %al
778 ; AVX-NEXT:    shrb $7, %al
779 ; AVX-NEXT:    sarb $2, %cl
780 ; AVX-NEXT:    addb %al, %cl
781 ; AVX-NEXT:    movzbl %cl, %eax
782 ; AVX-NEXT:    vpextrb $13, %xmm0, %ecx
783 ; AVX-NEXT:    movsbl %cl, %ecx
784 ; AVX-NEXT:    imull $-109, %ecx, %edx
785 ; AVX-NEXT:    vpinsrb $12, %eax, %xmm1, %xmm1
786 ; AVX-NEXT:    shrl $8, %edx
787 ; AVX-NEXT:    addb %dl, %cl
788 ; AVX-NEXT:    movb %cl, %al
789 ; AVX-NEXT:    shrb $7, %al
790 ; AVX-NEXT:    sarb $2, %cl
791 ; AVX-NEXT:    addb %al, %cl
792 ; AVX-NEXT:    movzbl %cl, %eax
793 ; AVX-NEXT:    vpextrb $14, %xmm0, %ecx
794 ; AVX-NEXT:    movsbl %cl, %ecx
795 ; AVX-NEXT:    imull $-109, %ecx, %edx
796 ; AVX-NEXT:    vpinsrb $13, %eax, %xmm1, %xmm1
797 ; AVX-NEXT:    shrl $8, %edx
798 ; AVX-NEXT:    addb %dl, %cl
799 ; AVX-NEXT:    movb %cl, %al
800 ; AVX-NEXT:    shrb $7, %al
801 ; AVX-NEXT:    sarb $2, %cl
802 ; AVX-NEXT:    addb %al, %cl
803 ; AVX-NEXT:    movzbl %cl, %eax
804 ; AVX-NEXT:    vpextrb $15, %xmm0, %ecx
805 ; AVX-NEXT:    movsbl %cl, %ecx
806 ; AVX-NEXT:    imull $-109, %ecx, %edx
807 ; AVX-NEXT:    vpinsrb $14, %eax, %xmm1, %xmm0
808 ; AVX-NEXT:    shrl $8, %edx
809 ; AVX-NEXT:    addb %dl, %cl
810 ; AVX-NEXT:    movb %cl, %al
811 ; AVX-NEXT:    shrb $7, %al
812 ; AVX-NEXT:    sarb $2, %cl
813 ; AVX-NEXT:    addb %al, %cl
814 ; AVX-NEXT:    movzbl %cl, %eax
815 ; AVX-NEXT:    vpinsrb $15, %eax, %xmm0, %xmm0
816 ; AVX-NEXT:    retq
817   %div = sdiv <16 x i8> %a, <i8 7, i8 7, i8 7, i8 7,i8 7, i8 7, i8 7, i8 7, i8 7, i8 7, i8 7, i8 7,i8 7, i8 7, i8 7, i8 7>
818   ret <16 x i8> %div
819 }
820
821 define <4 x i32> @test8(<4 x i32> %a) {
822 ; SSE41-LABEL: test8:
823 ; SSE41:       # BB#0:
824 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [2454267027,2454267027,2454267027,2454267027]
825 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
826 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
827 ; SSE41-NEXT:    pmuldq %xmm2, %xmm3
828 ; SSE41-NEXT:    pmuldq %xmm0, %xmm1
829 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
830 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
831 ; SSE41-NEXT:    paddd %xmm0, %xmm1
832 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
833 ; SSE41-NEXT:    psrld $31, %xmm0
834 ; SSE41-NEXT:    psrad $2, %xmm1
835 ; SSE41-NEXT:    paddd %xmm0, %xmm1
836 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
837 ; SSE41-NEXT:    retq
838 ;
839 ; SSE-LABEL: test8:
840 ; SSE:       # BB#0:
841 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [2454267027,2454267027,2454267027,2454267027]
842 ; SSE-NEXT:    movdqa %xmm0, %xmm3
843 ; SSE-NEXT:    psrad $31, %xmm3
844 ; SSE-NEXT:    pand %xmm2, %xmm3
845 ; SSE-NEXT:    movdqa %xmm0, %xmm1
846 ; SSE-NEXT:    pmuludq %xmm2, %xmm1
847 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
848 ; SSE-NEXT:    psrad $31, %xmm2
849 ; SSE-NEXT:    pand %xmm0, %xmm2
850 ; SSE-NEXT:    paddd %xmm2, %xmm3
851 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[1,1,3,3]
852 ; SSE-NEXT:    pmuludq %xmm4, %xmm2
853 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[1,3],xmm2[1,3]
854 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,2,1,3]
855 ; SSE-NEXT:    psubd %xmm3, %xmm1
856 ; SSE-NEXT:    paddd %xmm0, %xmm1
857 ; SSE-NEXT:    movdqa %xmm1, %xmm0
858 ; SSE-NEXT:    psrld $31, %xmm0
859 ; SSE-NEXT:    psrad $2, %xmm1
860 ; SSE-NEXT:    paddd %xmm0, %xmm1
861 ; SSE-NEXT:    movdqa %xmm1, %xmm0
862 ; SSE-NEXT:    retq
863 ;
864 ; AVX-LABEL: test8:
865 ; AVX:       # BB#0:
866 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
867 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
868 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
869 ; AVX-NEXT:    vpmuldq %xmm2, %xmm3, %xmm2
870 ; AVX-NEXT:    vpmuldq %xmm1, %xmm0, %xmm1
871 ; AVX-NEXT:    vpshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
872 ; AVX-NEXT:    vpblendd {{.*#+}} xmm1 = xmm1[0],xmm2[1],xmm1[2],xmm2[3]
873 ; AVX-NEXT:    vpaddd %xmm0, %xmm1, %xmm0
874 ; AVX-NEXT:    vpsrld $31, %xmm0, %xmm1
875 ; AVX-NEXT:    vpsrad $2, %xmm0, %xmm0
876 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
877 ; AVX-NEXT:    retq
878   %div = sdiv <4 x i32> %a, <i32 7, i32 7, i32 7, i32 7>
879   ret <4 x i32> %div
880 }
881
882 define <8 x i32> @test9(<8 x i32> %a) {
883 ; SSE41-LABEL: test9:
884 ; SSE41:       # BB#0:
885 ; SSE41-NEXT:    movdqa {{.*#+}} xmm3 = [2454267027,2454267027,2454267027,2454267027]
886 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm3[1,1,3,3]
887 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
888 ; SSE41-NEXT:    pmuldq %xmm4, %xmm5
889 ; SSE41-NEXT:    movdqa %xmm0, %xmm2
890 ; SSE41-NEXT:    pmuldq %xmm3, %xmm2
891 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
892 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm5[2,3],xmm2[4,5],xmm5[6,7]
893 ; SSE41-NEXT:    paddd %xmm0, %xmm2
894 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
895 ; SSE41-NEXT:    psrld $31, %xmm0
896 ; SSE41-NEXT:    psrad $2, %xmm2
897 ; SSE41-NEXT:    paddd %xmm0, %xmm2
898 ; SSE41-NEXT:    pshufd {{.*#+}} xmm0 = xmm1[1,1,3,3]
899 ; SSE41-NEXT:    pmuldq %xmm4, %xmm0
900 ; SSE41-NEXT:    pmuldq %xmm1, %xmm3
901 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm3[1,1,3,3]
902 ; SSE41-NEXT:    pblendw {{.*#+}} xmm3 = xmm3[0,1],xmm0[2,3],xmm3[4,5],xmm0[6,7]
903 ; SSE41-NEXT:    paddd %xmm1, %xmm3
904 ; SSE41-NEXT:    movdqa %xmm3, %xmm0
905 ; SSE41-NEXT:    psrld $31, %xmm0
906 ; SSE41-NEXT:    psrad $2, %xmm3
907 ; SSE41-NEXT:    paddd %xmm0, %xmm3
908 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
909 ; SSE41-NEXT:    movdqa %xmm3, %xmm1
910 ; SSE41-NEXT:    retq
911 ;
912 ; SSE-LABEL: test9:
913 ; SSE:       # BB#0:
914 ; SSE-NEXT:    movdqa %xmm1, %xmm2
915 ; SSE-NEXT:    movdqa %xmm0, %xmm3
916 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [2454267027,2454267027,2454267027,2454267027]
917 ; SSE-NEXT:    movdqa %xmm1, %xmm4
918 ; SSE-NEXT:    psrad $31, %xmm4
919 ; SSE-NEXT:    movdqa %xmm4, %xmm0
920 ; SSE-NEXT:    pand %xmm3, %xmm0
921 ; SSE-NEXT:    movdqa %xmm3, %xmm5
922 ; SSE-NEXT:    psrad $31, %xmm5
923 ; SSE-NEXT:    pand %xmm1, %xmm5
924 ; SSE-NEXT:    paddd %xmm0, %xmm5
925 ; SSE-NEXT:    movdqa %xmm3, %xmm0
926 ; SSE-NEXT:    pmuludq %xmm1, %xmm0
927 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm1[1,1,3,3]
928 ; SSE-NEXT:    pshufd {{.*#+}} xmm7 = xmm3[1,1,3,3]
929 ; SSE-NEXT:    pmuludq %xmm6, %xmm7
930 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,3],xmm7[1,3]
931 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2,1,3]
932 ; SSE-NEXT:    psubd %xmm5, %xmm0
933 ; SSE-NEXT:    paddd %xmm3, %xmm0
934 ; SSE-NEXT:    movdqa %xmm0, %xmm3
935 ; SSE-NEXT:    psrld $31, %xmm3
936 ; SSE-NEXT:    psrad $2, %xmm0
937 ; SSE-NEXT:    paddd %xmm3, %xmm0
938 ; SSE-NEXT:    pand %xmm2, %xmm4
939 ; SSE-NEXT:    movdqa %xmm2, %xmm3
940 ; SSE-NEXT:    psrad $31, %xmm3
941 ; SSE-NEXT:    pand %xmm1, %xmm3
942 ; SSE-NEXT:    paddd %xmm4, %xmm3
943 ; SSE-NEXT:    pmuludq %xmm2, %xmm1
944 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
945 ; SSE-NEXT:    pmuludq %xmm6, %xmm4
946 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[1,3],xmm4[1,3]
947 ; SSE-NEXT:    shufps {{.*#+}} xmm1 = xmm1[0,2,1,3]
948 ; SSE-NEXT:    psubd %xmm3, %xmm1
949 ; SSE-NEXT:    paddd %xmm2, %xmm1
950 ; SSE-NEXT:    movdqa %xmm1, %xmm2
951 ; SSE-NEXT:    psrld $31, %xmm2
952 ; SSE-NEXT:    psrad $2, %xmm1
953 ; SSE-NEXT:    paddd %xmm2, %xmm1
954 ; SSE-NEXT:    retq
955 ;
956 ; AVX-LABEL: test9:
957 ; AVX:       # BB#0:
958 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
959 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
960 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
961 ; AVX-NEXT:    vpmuldq %ymm2, %ymm3, %ymm2
962 ; AVX-NEXT:    vpmuldq %ymm1, %ymm0, %ymm1
963 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
964 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
965 ; AVX-NEXT:    vpaddd %ymm0, %ymm1, %ymm0
966 ; AVX-NEXT:    vpsrld $31, %ymm0, %ymm1
967 ; AVX-NEXT:    vpsrad $2, %ymm0, %ymm0
968 ; AVX-NEXT:    vpaddd %ymm1, %ymm0, %ymm0
969 ; AVX-NEXT:    retq
970   %div = sdiv <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
971   ret <8 x i32> %div
972 }
973
974 define <8 x i32> @test10(<8 x i32> %a) {
975 ; SSE41-LABEL: test10:
976 ; SSE41:       # BB#0:
977 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
978 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
979 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
980 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
981 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
982 ; SSE41-NEXT:    pmuludq %xmm2, %xmm5
983 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
984 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
985 ; SSE41-NEXT:    movdqa %xmm0, %xmm4
986 ; SSE41-NEXT:    psubd %xmm5, %xmm4
987 ; SSE41-NEXT:    psrld $1, %xmm4
988 ; SSE41-NEXT:    paddd %xmm5, %xmm4
989 ; SSE41-NEXT:    psrld $2, %xmm4
990 ; SSE41-NEXT:    movdqa {{.*#+}} xmm5 = [7,7,7,7]
991 ; SSE41-NEXT:    pmulld %xmm5, %xmm4
992 ; SSE41-NEXT:    psubd %xmm4, %xmm0
993 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm1[1,1,3,3]
994 ; SSE41-NEXT:    pmuludq %xmm3, %xmm4
995 ; SSE41-NEXT:    pmuludq %xmm1, %xmm2
996 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
997 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm4[2,3],xmm2[4,5],xmm4[6,7]
998 ; SSE41-NEXT:    movdqa %xmm1, %xmm3
999 ; SSE41-NEXT:    psubd %xmm2, %xmm3
1000 ; SSE41-NEXT:    psrld $1, %xmm3
1001 ; SSE41-NEXT:    paddd %xmm2, %xmm3
1002 ; SSE41-NEXT:    psrld $2, %xmm3
1003 ; SSE41-NEXT:    pmulld %xmm5, %xmm3
1004 ; SSE41-NEXT:    psubd %xmm3, %xmm1
1005 ; SSE41-NEXT:    retq
1006 ;
1007 ; SSE-LABEL: test10:
1008 ; SSE:       # BB#0:
1009 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [613566757,613566757,613566757,613566757]
1010 ; SSE-NEXT:    movdqa %xmm0, %xmm3
1011 ; SSE-NEXT:    pmuludq %xmm2, %xmm3
1012 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
1013 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm0[1,1,3,3]
1014 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
1015 ; SSE-NEXT:    shufps {{.*#+}} xmm3 = xmm3[1,3],xmm5[1,3]
1016 ; SSE-NEXT:    shufps {{.*#+}} xmm3 = xmm3[0,2,1,3]
1017 ; SSE-NEXT:    movdqa %xmm0, %xmm5
1018 ; SSE-NEXT:    psubd %xmm3, %xmm5
1019 ; SSE-NEXT:    psrld $1, %xmm5
1020 ; SSE-NEXT:    paddd %xmm3, %xmm5
1021 ; SSE-NEXT:    psrld $2, %xmm5
1022 ; SSE-NEXT:    movdqa {{.*#+}} xmm3 = [7,7,7,7]
1023 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm5[1,1,3,3]
1024 ; SSE-NEXT:    pmuludq %xmm3, %xmm5
1025 ; SSE-NEXT:    pmuludq %xmm3, %xmm6
1026 ; SSE-NEXT:    shufps {{.*#+}} xmm5 = xmm5[0,2],xmm6[0,2]
1027 ; SSE-NEXT:    shufps {{.*#+}} xmm5 = xmm5[0,2,1,3]
1028 ; SSE-NEXT:    psubd %xmm5, %xmm0
1029 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
1030 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm1[1,1,3,3]
1031 ; SSE-NEXT:    pmuludq %xmm4, %xmm5
1032 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[1,3],xmm5[1,3]
1033 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2,1,3]
1034 ; SSE-NEXT:    movdqa %xmm1, %xmm4
1035 ; SSE-NEXT:    psubd %xmm2, %xmm4
1036 ; SSE-NEXT:    psrld $1, %xmm4
1037 ; SSE-NEXT:    paddd %xmm2, %xmm4
1038 ; SSE-NEXT:    psrld $2, %xmm4
1039 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm4[1,1,3,3]
1040 ; SSE-NEXT:    pmuludq %xmm3, %xmm4
1041 ; SSE-NEXT:    pmuludq %xmm3, %xmm2
1042 ; SSE-NEXT:    shufps {{.*#+}} xmm4 = xmm4[0,2],xmm2[0,2]
1043 ; SSE-NEXT:    shufps {{.*#+}} xmm4 = xmm4[0,2,1,3]
1044 ; SSE-NEXT:    psubd %xmm4, %xmm1
1045 ; SSE-NEXT:    retq
1046 ;
1047 ; AVX-LABEL: test10:
1048 ; AVX:       # BB#0:
1049 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
1050 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
1051 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
1052 ; AVX-NEXT:    vpmuludq %ymm2, %ymm3, %ymm2
1053 ; AVX-NEXT:    vpmuludq %ymm1, %ymm0, %ymm1
1054 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
1055 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
1056 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm2
1057 ; AVX-NEXT:    vpsrld $1, %ymm2, %ymm2
1058 ; AVX-NEXT:    vpaddd %ymm1, %ymm2, %ymm1
1059 ; AVX-NEXT:    vpsrld $2, %ymm1, %ymm1
1060 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm2
1061 ; AVX-NEXT:    vpmulld %ymm2, %ymm1, %ymm1
1062 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
1063 ; AVX-NEXT:    retq
1064   %rem = urem <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
1065   ret <8 x i32> %rem
1066 }
1067
1068 define <8 x i32> @test11(<8 x i32> %a) {
1069 ; SSE41-LABEL: test11:
1070 ; SSE41:       # BB#0:
1071 ; SSE41-NEXT:    movdqa {{.*#+}} xmm2 = [2454267027,2454267027,2454267027,2454267027]
1072 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
1073 ; SSE41-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
1074 ; SSE41-NEXT:    pmuldq %xmm3, %xmm4
1075 ; SSE41-NEXT:    movdqa %xmm0, %xmm5
1076 ; SSE41-NEXT:    pmuldq %xmm2, %xmm5
1077 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm5[1,1,3,3]
1078 ; SSE41-NEXT:    pblendw {{.*#+}} xmm5 = xmm5[0,1],xmm4[2,3],xmm5[4,5],xmm4[6,7]
1079 ; SSE41-NEXT:    paddd %xmm0, %xmm5
1080 ; SSE41-NEXT:    movdqa %xmm5, %xmm4
1081 ; SSE41-NEXT:    psrld $31, %xmm4
1082 ; SSE41-NEXT:    psrad $2, %xmm5
1083 ; SSE41-NEXT:    paddd %xmm4, %xmm5
1084 ; SSE41-NEXT:    movdqa {{.*#+}} xmm4 = [7,7,7,7]
1085 ; SSE41-NEXT:    pmulld %xmm4, %xmm5
1086 ; SSE41-NEXT:    psubd %xmm5, %xmm0
1087 ; SSE41-NEXT:    pshufd {{.*#+}} xmm5 = xmm1[1,1,3,3]
1088 ; SSE41-NEXT:    pmuldq %xmm3, %xmm5
1089 ; SSE41-NEXT:    pmuldq %xmm1, %xmm2
1090 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm2[1,1,3,3]
1091 ; SSE41-NEXT:    pblendw {{.*#+}} xmm2 = xmm2[0,1],xmm5[2,3],xmm2[4,5],xmm5[6,7]
1092 ; SSE41-NEXT:    paddd %xmm1, %xmm2
1093 ; SSE41-NEXT:    movdqa %xmm2, %xmm3
1094 ; SSE41-NEXT:    psrld $31, %xmm3
1095 ; SSE41-NEXT:    psrad $2, %xmm2
1096 ; SSE41-NEXT:    paddd %xmm3, %xmm2
1097 ; SSE41-NEXT:    pmulld %xmm4, %xmm2
1098 ; SSE41-NEXT:    psubd %xmm2, %xmm1
1099 ; SSE41-NEXT:    retq
1100 ;
1101 ; SSE-LABEL: test11:
1102 ; SSE:       # BB#0:
1103 ; SSE-NEXT:    movdqa {{.*#+}} xmm2 = [2454267027,2454267027,2454267027,2454267027]
1104 ; SSE-NEXT:    movdqa %xmm2, %xmm3
1105 ; SSE-NEXT:    psrad $31, %xmm3
1106 ; SSE-NEXT:    movdqa %xmm3, %xmm4
1107 ; SSE-NEXT:    pand %xmm0, %xmm4
1108 ; SSE-NEXT:    movdqa %xmm0, %xmm6
1109 ; SSE-NEXT:    psrad $31, %xmm6
1110 ; SSE-NEXT:    pand %xmm2, %xmm6
1111 ; SSE-NEXT:    paddd %xmm4, %xmm6
1112 ; SSE-NEXT:    movdqa %xmm0, %xmm7
1113 ; SSE-NEXT:    pmuludq %xmm2, %xmm7
1114 ; SSE-NEXT:    pshufd {{.*#+}} xmm5 = xmm2[1,1,3,3]
1115 ; SSE-NEXT:    pshufd {{.*#+}} xmm4 = xmm0[1,1,3,3]
1116 ; SSE-NEXT:    pmuludq %xmm5, %xmm4
1117 ; SSE-NEXT:    shufps {{.*#+}} xmm7 = xmm7[1,3],xmm4[1,3]
1118 ; SSE-NEXT:    shufps {{.*#+}} xmm7 = xmm7[0,2,1,3]
1119 ; SSE-NEXT:    psubd %xmm6, %xmm7
1120 ; SSE-NEXT:    paddd %xmm0, %xmm7
1121 ; SSE-NEXT:    movdqa %xmm7, %xmm4
1122 ; SSE-NEXT:    psrld $31, %xmm4
1123 ; SSE-NEXT:    psrad $2, %xmm7
1124 ; SSE-NEXT:    paddd %xmm4, %xmm7
1125 ; SSE-NEXT:    movdqa {{.*#+}} xmm4 = [7,7,7,7]
1126 ; SSE-NEXT:    pshufd {{.*#+}} xmm6 = xmm7[1,1,3,3]
1127 ; SSE-NEXT:    pmuludq %xmm4, %xmm7
1128 ; SSE-NEXT:    pmuludq %xmm4, %xmm6
1129 ; SSE-NEXT:    shufps {{.*#+}} xmm7 = xmm7[0,2],xmm6[0,2]
1130 ; SSE-NEXT:    shufps {{.*#+}} xmm7 = xmm7[0,2,1,3]
1131 ; SSE-NEXT:    psubd %xmm7, %xmm0
1132 ; SSE-NEXT:    pand %xmm1, %xmm3
1133 ; SSE-NEXT:    movdqa %xmm1, %xmm6
1134 ; SSE-NEXT:    psrad $31, %xmm6
1135 ; SSE-NEXT:    pand %xmm2, %xmm6
1136 ; SSE-NEXT:    paddd %xmm3, %xmm6
1137 ; SSE-NEXT:    pmuludq %xmm1, %xmm2
1138 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm1[1,1,3,3]
1139 ; SSE-NEXT:    pmuludq %xmm5, %xmm3
1140 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[1,3],xmm3[1,3]
1141 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2,1,3]
1142 ; SSE-NEXT:    psubd %xmm6, %xmm2
1143 ; SSE-NEXT:    paddd %xmm1, %xmm2
1144 ; SSE-NEXT:    movdqa %xmm2, %xmm3
1145 ; SSE-NEXT:    psrld $31, %xmm3
1146 ; SSE-NEXT:    psrad $2, %xmm2
1147 ; SSE-NEXT:    paddd %xmm3, %xmm2
1148 ; SSE-NEXT:    pshufd {{.*#+}} xmm3 = xmm2[1,1,3,3]
1149 ; SSE-NEXT:    pmuludq %xmm4, %xmm2
1150 ; SSE-NEXT:    pmuludq %xmm4, %xmm3
1151 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2],xmm3[0,2]
1152 ; SSE-NEXT:    shufps {{.*#+}} xmm2 = xmm2[0,2,1,3]
1153 ; SSE-NEXT:    psubd %xmm2, %xmm1
1154 ; SSE-NEXT:    retq
1155 ;
1156 ; AVX-LABEL: test11:
1157 ; AVX:       # BB#0:
1158 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm1
1159 ; AVX-NEXT:    vpshufd {{.*#+}} ymm2 = ymm1[1,1,3,3,5,5,7,7]
1160 ; AVX-NEXT:    vpshufd {{.*#+}} ymm3 = ymm0[1,1,3,3,5,5,7,7]
1161 ; AVX-NEXT:    vpmuldq %ymm2, %ymm3, %ymm2
1162 ; AVX-NEXT:    vpmuldq %ymm1, %ymm0, %ymm1
1163 ; AVX-NEXT:    vpshufd {{.*#+}} ymm1 = ymm1[1,1,3,3,5,5,7,7]
1164 ; AVX-NEXT:    vpblendd {{.*#+}} ymm1 = ymm1[0],ymm2[1],ymm1[2],ymm2[3],ymm1[4],ymm2[5],ymm1[6],ymm2[7]
1165 ; AVX-NEXT:    vpaddd %ymm0, %ymm1, %ymm1
1166 ; AVX-NEXT:    vpsrld $31, %ymm1, %ymm2
1167 ; AVX-NEXT:    vpsrad $2, %ymm1, %ymm1
1168 ; AVX-NEXT:    vpaddd %ymm2, %ymm1, %ymm1
1169 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %ymm2
1170 ; AVX-NEXT:    vpmulld %ymm2, %ymm1, %ymm1
1171 ; AVX-NEXT:    vpsubd %ymm1, %ymm0, %ymm0
1172 ; AVX-NEXT:    retq
1173   %rem = srem <8 x i32> %a, <i32 7, i32 7, i32 7, i32 7,i32 7, i32 7, i32 7, i32 7>
1174   ret <8 x i32> %rem
1175 }
1176
1177 define <2 x i16> @test12() {
1178 ; SSE41-LABEL: test12:
1179 ; SSE41:       # BB#0:
1180 ; SSE41-NEXT:    xorps %xmm0, %xmm0
1181 ; SSE41-NEXT:    retq
1182 ;
1183 ; SSE-LABEL: test12:
1184 ; SSE:       # BB#0:
1185 ; SSE-NEXT:    xorps %xmm0, %xmm0
1186 ; SSE-NEXT:    retq
1187 ;
1188 ; AVX-LABEL: test12:
1189 ; AVX:       # BB#0:
1190 ; AVX-NEXT:    vxorps %xmm0, %xmm0, %xmm0
1191 ; AVX-NEXT:    retq
1192   %I8 = insertelement <2 x i16> zeroinitializer, i16 -1, i32 0
1193   %I9 = insertelement <2 x i16> %I8, i16 -1, i32 1
1194   %B9 = urem <2 x i16> %I9, %I9
1195   ret <2 x i16> %B9
1196 }
1197
1198 define <4 x i32> @PR20355(<4 x i32> %a) {
1199 ; SSE41-LABEL: PR20355:
1200 ; SSE41:       # BB#0: # %entry
1201 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [1431655766,1431655766,1431655766,1431655766]
1202 ; SSE41-NEXT:    pshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
1203 ; SSE41-NEXT:    pshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
1204 ; SSE41-NEXT:    pmuldq %xmm2, %xmm3
1205 ; SSE41-NEXT:    pmuldq %xmm1, %xmm0
1206 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[1,1,3,3]
1207 ; SSE41-NEXT:    pblendw {{.*#+}} xmm1 = xmm1[0,1],xmm3[2,3],xmm1[4,5],xmm3[6,7]
1208 ; SSE41-NEXT:    movdqa %xmm1, %xmm0
1209 ; SSE41-NEXT:    psrld $31, %xmm0
1210 ; SSE41-NEXT:    paddd %xmm1, %xmm0
1211 ; SSE41-NEXT:    retq
1212 ;
1213 ; SSE-LABEL: PR20355:
1214 ; SSE:       # BB#0: # %entry
1215 ; SSE-NEXT:    movdqa {{.*#+}} xmm1 = [1431655766,1431655766,1431655766,1431655766]
1216 ; SSE-NEXT:    movdqa %xmm1, %xmm2
1217 ; SSE-NEXT:    psrad $31, %xmm2
1218 ; SSE-NEXT:    pand %xmm0, %xmm2
1219 ; SSE-NEXT:    movdqa %xmm0, %xmm3
1220 ; SSE-NEXT:    psrad $31, %xmm3
1221 ; SSE-NEXT:    pand %xmm1, %xmm3
1222 ; SSE-NEXT:    paddd %xmm2, %xmm3
1223 ; SSE-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[1,1,3,3]
1224 ; SSE-NEXT:    pmuludq %xmm1, %xmm0
1225 ; SSE-NEXT:    pshufd {{.*#+}} xmm1 = xmm1[1,1,3,3]
1226 ; SSE-NEXT:    pmuludq %xmm2, %xmm1
1227 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[1,3],xmm1[1,3]
1228 ; SSE-NEXT:    shufps {{.*#+}} xmm0 = xmm0[0,2,1,3]
1229 ; SSE-NEXT:    psubd %xmm3, %xmm0
1230 ; SSE-NEXT:    movdqa %xmm0, %xmm1
1231 ; SSE-NEXT:    psrld $31, %xmm1
1232 ; SSE-NEXT:    paddd %xmm0, %xmm1
1233 ; SSE-NEXT:    movdqa %xmm1, %xmm0
1234 ; SSE-NEXT:    retq
1235 ;
1236 ; AVX-LABEL: PR20355:
1237 ; AVX:       # BB#0: # %entry
1238 ; AVX-NEXT:    vpbroadcastd {{.*}}(%rip), %xmm1
1239 ; AVX-NEXT:    vpshufd {{.*#+}} xmm2 = xmm1[1,1,3,3]
1240 ; AVX-NEXT:    vpshufd {{.*#+}} xmm3 = xmm0[1,1,3,3]
1241 ; AVX-NEXT:    vpmuldq %xmm2, %xmm3, %xmm2
1242 ; AVX-NEXT:    vpmuldq %xmm1, %xmm0, %xmm0
1243 ; AVX-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,1,3,3]
1244 ; AVX-NEXT:    vpblendd {{.*#+}} xmm0 = xmm0[0],xmm2[1],xmm0[2],xmm2[3]
1245 ; AVX-NEXT:    vpsrld $31, %xmm0, %xmm1
1246 ; AVX-NEXT:    vpaddd %xmm1, %xmm0, %xmm0
1247 ; AVX-NEXT:    retq
1248 entry:
1249   %sdiv = sdiv <4 x i32> %a, <i32 3, i32 3, i32 3, i32 3>
1250   ret <4 x i32> %sdiv
1251 }