add test to show suboptimal load merging behavior
[oota-llvm.git] / test / CodeGen / X86 / vec_set-H.ll
1 ; RUN: llc < %s -march=x86 -mattr=+sse2 | not grep movz
2
3 define <2 x i64> @doload64(i16 signext  %x) nounwind  {
4 entry:
5         %tmp36 = insertelement <8 x i16> undef, i16 %x, i32 0           ; <<8 x i16>> [#uses=1]
6         %tmp37 = insertelement <8 x i16> %tmp36, i16 %x, i32 1          ; <<8 x i16>> [#uses=1]
7         %tmp38 = insertelement <8 x i16> %tmp37, i16 %x, i32 2          ; <<8 x i16>> [#uses=1]
8         %tmp39 = insertelement <8 x i16> %tmp38, i16 %x, i32 3          ; <<8 x i16>> [#uses=1]
9         %tmp40 = insertelement <8 x i16> %tmp39, i16 %x, i32 4          ; <<8 x i16>> [#uses=1]
10         %tmp41 = insertelement <8 x i16> %tmp40, i16 %x, i32 5          ; <<8 x i16>> [#uses=1]
11         %tmp42 = insertelement <8 x i16> %tmp41, i16 %x, i32 6          ; <<8 x i16>> [#uses=1]
12         %tmp43 = insertelement <8 x i16> %tmp42, i16 %x, i32 7          ; <<8 x i16>> [#uses=1]
13         %tmp46 = bitcast <8 x i16> %tmp43 to <2 x i64>          ; <<2 x i64>> [#uses=1]
14         ret <2 x i64> %tmp46
15 }