AVX512: Implemented encoding and intrinsics for
[oota-llvm.git] / test / CodeGen / X86 / vec_cast2.ll
1 ; RUN: llc < %s -mtriple=i386-apple-darwin10 -mcpu=corei7-avx -mattr=+avx | FileCheck %s
2 ; RUN: llc < %s -mtriple=i386-apple-darwin10 -mcpu=corei7-avx -mattr=+avx -x86-experimental-vector-widening-legalization | FileCheck %s --check-prefix=CHECK-WIDE
3
4 define <8 x float> @foo1_8(<8 x i8> %src) {
5 ; CHECK-LABEL: foo1_8:
6 ; CHECK:       ## BB#0:
7 ; CHECK-NEXT:    vpunpckhwd {{.*#+}} xmm1 = xmm0[4,4,5,5,6,6,7,7]
8 ; CHECK-NEXT:    vpmovzxwd {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero
9 ; CHECK-NEXT:    vpslld $24, %xmm0, %xmm0
10 ; CHECK-NEXT:    vpsrad $24, %xmm0, %xmm0
11 ; CHECK-NEXT:    vpslld $24, %xmm1, %xmm1
12 ; CHECK-NEXT:    vpsrad $24, %xmm1, %xmm1
13 ; CHECK-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
14 ; CHECK-NEXT:    vcvtdq2ps %ymm0, %ymm0
15 ; CHECK-NEXT:    retl
16 ;
17 ; CHECK-WIDE-LABEL: foo1_8:
18 ; CHECK-WIDE:       ## BB#0:
19 ; CHECK-WIDE-NEXT:    vpmovsxbd %xmm0, %xmm1
20 ; CHECK-WIDE-NEXT:    vpshufd {{.*#+}} xmm0 = xmm0[1,1,2,3]
21 ; CHECK-WIDE-NEXT:    vpmovsxbd %xmm0, %xmm0
22 ; CHECK-WIDE-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
23 ; CHECK-WIDE-NEXT:    vcvtdq2ps %ymm0, %ymm0
24 ; CHECK-WIDE-NEXT:    retl
25   %res = sitofp <8 x i8> %src to <8 x float>
26   ret <8 x float> %res
27 }
28
29 define <4 x float> @foo1_4(<4 x i8> %src) {
30 ; CHECK-LABEL: foo1_4:
31 ; CHECK:       ## BB#0:
32 ; CHECK-NEXT:    vpslld $24, %xmm0, %xmm0
33 ; CHECK-NEXT:    vpsrad $24, %xmm0, %xmm0
34 ; CHECK-NEXT:    vcvtdq2ps %xmm0, %xmm0
35 ; CHECK-NEXT:    retl
36 ;
37 ; CHECK-WIDE-LABEL: foo1_4:
38 ; CHECK-WIDE:       ## BB#0:
39 ; CHECK-WIDE-NEXT:    vpmovsxbd %xmm0, %xmm0
40 ; CHECK-WIDE-NEXT:    vcvtdq2ps %xmm0, %xmm0
41 ; CHECK-WIDE-NEXT:    retl
42   %res = sitofp <4 x i8> %src to <4 x float>
43   ret <4 x float> %res
44 }
45
46 define <8 x float> @foo2_8(<8 x i8> %src) {
47 ; CHECK-LABEL: foo2_8:
48 ; CHECK:       ## BB#0:
49 ; CHECK-NEXT:    vpand LCPI2_0, %xmm0, %xmm0
50 ; CHECK-NEXT:    vpxor %xmm1, %xmm1, %xmm1
51 ; CHECK-NEXT:    vpunpckhwd {{.*#+}} xmm1 = xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
52 ; CHECK-NEXT:    vpmovzxwd {{.*#+}} xmm0 = xmm0[0],zero,xmm0[1],zero,xmm0[2],zero,xmm0[3],zero
53 ; CHECK-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
54 ; CHECK-NEXT:    vcvtdq2ps %ymm0, %ymm0
55 ; CHECK-NEXT:    retl
56 ;
57 ; CHECK-WIDE-LABEL: foo2_8:
58 ; CHECK-WIDE:       ## BB#0:
59 ; CHECK-WIDE-NEXT:    vpmovzxbd {{.*#+}} xmm1 = xmm0[0],zero,zero,zero,xmm0[1],zero,zero,zero,xmm0[2],zero,zero,zero,xmm0[3],zero,zero,zero
60 ; CHECK-WIDE-NEXT:    vpshufb {{.*#+}} xmm0 = xmm0[4],zero,zero,zero,xmm0[5],zero,zero,zero,xmm0[6],zero,zero,zero,xmm0[7],zero,zero,zero
61 ; CHECK-WIDE-NEXT:    vinsertf128 $1, %xmm0, %ymm1, %ymm0
62 ; CHECK-WIDE-NEXT:    vcvtdq2ps %ymm0, %ymm0
63 ; CHECK-WIDE-NEXT:    retl
64   %res = uitofp <8 x i8> %src to <8 x float>
65   ret <8 x float> %res
66 }
67
68 define <4 x float> @foo2_4(<4 x i8> %src) {
69 ; CHECK-LABEL: foo2_4:
70 ; CHECK:       ## BB#0:
71 ; CHECK-NEXT:    vandps LCPI3_0, %xmm0, %xmm0
72 ; CHECK-NEXT:    vcvtdq2ps %xmm0, %xmm0
73 ; CHECK-NEXT:    retl
74 ;
75 ; CHECK-WIDE-LABEL: foo2_4:
76 ; CHECK-WIDE:       ## BB#0:
77 ; CHECK-WIDE-NEXT:    vpmovzxbd {{.*#+}} xmm0 = xmm0[0],zero,zero,zero,xmm0[1],zero,zero,zero,xmm0[2],zero,zero,zero,xmm0[3],zero,zero,zero
78 ; CHECK-WIDE-NEXT:    vcvtdq2ps %xmm0, %xmm0
79 ; CHECK-WIDE-NEXT:    retl
80   %res = uitofp <4 x i8> %src to <4 x float>
81   ret <4 x float> %res
82 }
83
84 define <8 x i8> @foo3_8(<8 x float> %src) {
85 ; CHECK-LABEL: foo3_8:
86 ; CHECK:       ## BB#0:
87 ; CHECK-NEXT:    vcvttps2dq %ymm0, %ymm0
88 ; CHECK-NEXT:    vextractf128 $1, %ymm0, %xmm1
89 ; CHECK-NEXT:    vmovdqa {{.*#+}} xmm2 = [0,1,4,5,8,9,12,13,8,9,12,13,12,13,14,15]
90 ; CHECK-NEXT:    vpshufb %xmm2, %xmm1, %xmm1
91 ; CHECK-NEXT:    vpshufb %xmm2, %xmm0, %xmm0
92 ; CHECK-NEXT:    vpunpcklqdq {{.*#+}} xmm0 = xmm0[0],xmm1[0]
93 ; CHECK-NEXT:    vzeroupper
94 ; CHECK-NEXT:    retl
95 ;
96 ; CHECK-WIDE-LABEL: foo3_8:
97 ; CHECK-WIDE:       ## BB#0:
98 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm0, %eax
99 ; CHECK-WIDE-NEXT:    vpinsrb $0, %eax, %xmm0, %xmm1
100 ; CHECK-WIDE-NEXT:    vmovshdup {{.*#+}} xmm2 = xmm0[1,1,3,3]
101 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
102 ; CHECK-WIDE-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1
103 ; CHECK-WIDE-NEXT:    vpermilpd {{.*#+}} xmm2 = xmm0[1,0]
104 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
105 ; CHECK-WIDE-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1
106 ; CHECK-WIDE-NEXT:    vpermilps {{.*#+}} xmm2 = xmm0[3,1,2,3]
107 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
108 ; CHECK-WIDE-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm1
109 ; CHECK-WIDE-NEXT:    vextractf128 $1, %ymm0, %xmm0
110 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm0, %eax
111 ; CHECK-WIDE-NEXT:    vpinsrb $4, %eax, %xmm1, %xmm1
112 ; CHECK-WIDE-NEXT:    vmovshdup {{.*#+}} xmm2 = xmm0[1,1,3,3]
113 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
114 ; CHECK-WIDE-NEXT:    vpinsrb $5, %eax, %xmm1, %xmm1
115 ; CHECK-WIDE-NEXT:    vpermilpd {{.*#+}} xmm2 = xmm0[1,0]
116 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
117 ; CHECK-WIDE-NEXT:    vpinsrb $6, %eax, %xmm1, %xmm1
118 ; CHECK-WIDE-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[3,1,2,3]
119 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm0, %eax
120 ; CHECK-WIDE-NEXT:    vpinsrb $7, %eax, %xmm1, %xmm0
121 ; CHECK-WIDE-NEXT:    vzeroupper
122 ; CHECK-WIDE-NEXT:    retl
123   %res = fptosi <8 x float> %src to <8 x i8>
124   ret <8 x i8> %res
125 }
126
127 define <4 x i8> @foo3_4(<4 x float> %src) {
128 ; CHECK-LABEL: foo3_4:
129 ; CHECK:       ## BB#0:
130 ; CHECK-NEXT:    vcvttps2dq %xmm0, %xmm0
131 ; CHECK-NEXT:    retl
132 ;
133 ; CHECK-WIDE-LABEL: foo3_4:
134 ; CHECK-WIDE:       ## BB#0:
135 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm0, %eax
136 ; CHECK-WIDE-NEXT:    vpinsrb $0, %eax, %xmm0, %xmm1
137 ; CHECK-WIDE-NEXT:    vmovshdup {{.*#+}} xmm2 = xmm0[1,1,3,3]
138 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
139 ; CHECK-WIDE-NEXT:    vpinsrb $1, %eax, %xmm1, %xmm1
140 ; CHECK-WIDE-NEXT:    vpermilpd {{.*#+}} xmm2 = xmm0[1,0]
141 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm2, %eax
142 ; CHECK-WIDE-NEXT:    vpinsrb $2, %eax, %xmm1, %xmm1
143 ; CHECK-WIDE-NEXT:    vpermilps {{.*#+}} xmm0 = xmm0[3,1,2,3]
144 ; CHECK-WIDE-NEXT:    vcvttss2si %xmm0, %eax
145 ; CHECK-WIDE-NEXT:    vpinsrb $3, %eax, %xmm1, %xmm0
146 ; CHECK-WIDE-NEXT:    retl
147   %res = fptosi <4 x float> %src to <4 x i8>
148   ret <4 x i8> %res
149 }
150