Re-enable register pressure aware machine licm with fixes. Hoist() may have
[oota-llvm.git] / test / CodeGen / Thumb2 / machine-licm-vdup.ll
1 ; RUN: llc < %s -mtriple=thumbv7-apple-darwin -mcpu=cortex-a8 -disable-fp-elim                -arm-vdup-splat | FileCheck %s
2 ; RUN: llc < %s -mtriple=thumbv7-apple-darwin -mcpu=cortex-a8 -relocation-model=pic -disable-fp-elim -arm-vdup-splat | FileCheck %s 
3 ; Modified version of machine-licm.ll with -arm-vdup-splat turned on, 8003375.
4 ; Eventually this should become the default and be moved into machine-licm.ll.
5
6 define void @t2(i8* %ptr1, i8* %ptr2) nounwind {
7 entry:
8 ; CHECK: t2:
9 ; CHECK: mov.w r3, #1065353216
10 ; CHECK: vdup.32 q{{.*}}, r3
11   br i1 undef, label %bb1, label %bb2
12
13 bb1:
14 ; CHECK-NEXT: %bb1
15   %indvar = phi i32 [ %indvar.next, %bb1 ], [ 0, %entry ]
16   %tmp1 = shl i32 %indvar, 2
17   %gep1 = getelementptr i8* %ptr1, i32 %tmp1
18   %tmp2 = call <4 x float> @llvm.arm.neon.vld1.v4f32(i8* %gep1, i32 1)
19   %tmp3 = call <4 x float> @llvm.arm.neon.vmaxs.v4f32(<4 x float> <float 1.000000e+00, float 1.000000e+00, float 1.000000e+00, float 1.000000e+00>, <4 x float> %tmp2)
20   %gep2 = getelementptr i8* %ptr2, i32 %tmp1
21   call void @llvm.arm.neon.vst1.v4f32(i8* %gep2, <4 x float> %tmp3, i32 1)
22   %indvar.next = add i32 %indvar, 1
23   %cond = icmp eq i32 %indvar.next, 10
24   br i1 %cond, label %bb2, label %bb1
25
26 bb2:
27   ret void
28 }
29
30 ; CHECK-NOT: LCPI1_0:
31 ; CHECK: .subsections_via_symbols
32
33 declare <4 x float> @llvm.arm.neon.vld1.v4f32(i8*, i32) nounwind readonly
34
35 declare void @llvm.arm.neon.vst1.v4f32(i8*, <4 x float>, i32) nounwind
36
37 declare <4 x float> @llvm.arm.neon.vmaxs.v4f32(<4 x float>, <4 x float>) nounwind readnone