[SystemZ] Add CodeGen support for scalar f64 ops in vector registers
[oota-llvm.git] / test / CodeGen / SystemZ / vec-move-03.ll
1 ; Test vector stores.
2 ;
3 ; RUN: llc < %s -mtriple=s390x-linux-gnu -mcpu=z13 | FileCheck %s
4
5 ; Test v16i8 stores.
6 define void @f1(<16 x i8> %val, <16 x i8> *%ptr) {
7 ; CHECK-LABEL: f1:
8 ; CHECK: vst %v24, 0(%r2)
9 ; CHECK: br %r14
10   store <16 x i8> %val, <16 x i8> *%ptr
11   ret void
12 }
13
14 ; Test v8i16 stores.
15 define void @f2(<8 x i16> %val, <8 x i16> *%ptr) {
16 ; CHECK-LABEL: f2:
17 ; CHECK: vst %v24, 0(%r2)
18 ; CHECK: br %r14
19   store <8 x i16> %val, <8 x i16> *%ptr
20   ret void
21 }
22
23 ; Test v4i32 stores.
24 define void @f3(<4 x i32> %val, <4 x i32> *%ptr) {
25 ; CHECK-LABEL: f3:
26 ; CHECK: vst %v24, 0(%r2)
27 ; CHECK: br %r14
28   store <4 x i32> %val, <4 x i32> *%ptr
29   ret void
30 }
31
32 ; Test v2i64 stores.
33 define void @f4(<2 x i64> %val, <2 x i64> *%ptr) {
34 ; CHECK-LABEL: f4:
35 ; CHECK: vst %v24, 0(%r2)
36 ; CHECK: br %r14
37   store <2 x i64> %val, <2 x i64> *%ptr
38   ret void
39 }
40
41 ; Test v4f32 stores.
42 define void @f5(<4 x float> %val, <4 x float> *%ptr) {
43 ; CHECK-LABEL: f5:
44 ; CHECK: vst %v24, 0(%r2)
45 ; CHECK: br %r14
46   store <4 x float> %val, <4 x float> *%ptr
47   ret void
48 }
49
50 ; Test v2f64 stores.
51 define void @f6(<2 x double> %val, <2 x double> *%ptr) {
52 ; CHECK-LABEL: f6:
53 ; CHECK: vst %v24, 0(%r2)
54 ; CHECK: br %r14
55   store <2 x double> %val, <2 x double> *%ptr
56   ret void
57 }
58
59 ; Test the highest aligned in-range offset.
60 define void @f7(<16 x i8> %val, <16 x i8> *%base) {
61 ; CHECK-LABEL: f7:
62 ; CHECK: vst %v24, 4080(%r2)
63 ; CHECK: br %r14
64   %ptr = getelementptr <16 x i8>, <16 x i8> *%base, i64 255
65   store <16 x i8> %val, <16 x i8> *%ptr
66   ret void
67 }
68
69 ; Test the highest unaligned in-range offset.
70 define void @f8(<16 x i8> %val, i8 *%base) {
71 ; CHECK-LABEL: f8:
72 ; CHECK: vst %v24, 4095(%r2)
73 ; CHECK: br %r14
74   %addr = getelementptr i8, i8 *%base, i64 4095
75   %ptr = bitcast i8 *%addr to <16 x i8> *
76   store <16 x i8> %val, <16 x i8> *%ptr, align 1
77   ret void
78 }
79
80 ; Test the next offset up, which requires separate address logic,
81 define void @f9(<16 x i8> %val, <16 x i8> *%base) {
82 ; CHECK-LABEL: f9:
83 ; CHECK: aghi %r2, 4096
84 ; CHECK: vst %v24, 0(%r2)
85 ; CHECK: br %r14
86   %ptr = getelementptr <16 x i8>, <16 x i8> *%base, i64 256
87   store <16 x i8> %val, <16 x i8> *%ptr
88   ret void
89 }
90
91 ; Test negative offsets, which also require separate address logic,
92 define void @f10(<16 x i8> %val, <16 x i8> *%base) {
93 ; CHECK-LABEL: f10:
94 ; CHECK: aghi %r2, -16
95 ; CHECK: vst %v24, 0(%r2)
96 ; CHECK: br %r14
97   %ptr = getelementptr <16 x i8>, <16 x i8> *%base, i64 -1
98   store <16 x i8> %val, <16 x i8> *%ptr
99   ret void
100 }
101
102 ; Check that indexes are allowed.
103 define void @f11(<16 x i8> %val, i8 *%base, i64 %index) {
104 ; CHECK-LABEL: f11:
105 ; CHECK: vst %v24, 0(%r3,%r2)
106 ; CHECK: br %r14
107   %addr = getelementptr i8, i8 *%base, i64 %index
108   %ptr = bitcast i8 *%addr to <16 x i8> *
109   store <16 x i8> %val, <16 x i8> *%ptr, align 1
110   ret void
111 }