R600: Fix JUMP handling so that MachineInstr verification can occur
[oota-llvm.git] / test / CodeGen / R600 / schedule-fs-loop.ll
1 ;RUN: llc < %s -march=r600 -mcpu=cayman -stress-sched -verify-misched
2
3 define void @main() {
4 main_body:
5   %0 = load <4 x float> addrspace(9)* null
6   %1 = extractelement <4 x float> %0, i32 3
7   %2 = fptosi float %1 to i32
8   %3 = bitcast i32 %2 to float
9   %4 = load <4 x float> addrspace(9)* null
10   %5 = extractelement <4 x float> %4, i32 0
11   %6 = load <4 x float> addrspace(9)* null
12   %7 = extractelement <4 x float> %6, i32 1
13   %8 = load <4 x float> addrspace(9)* null
14   %9 = extractelement <4 x float> %8, i32 2
15   br label %LOOP
16
17 LOOP:                                             ; preds = %ENDIF, %main_body
18   %temp4.0 = phi float [ %5, %main_body ], [ %temp5.0, %ENDIF ]
19   %temp5.0 = phi float [ %7, %main_body ], [ %temp6.0, %ENDIF ]
20   %temp6.0 = phi float [ %9, %main_body ], [ %temp4.0, %ENDIF ]
21   %temp8.0 = phi float [ 0.000000e+00, %main_body ], [ %27, %ENDIF ]
22   %10 = bitcast float %temp8.0 to i32
23   %11 = bitcast float %3 to i32
24   %12 = icmp sge i32 %10, %11
25   %13 = sext i1 %12 to i32
26   %14 = bitcast i32 %13 to float
27   %15 = bitcast float %14 to i32
28   %16 = icmp ne i32 %15, 0
29   br i1 %16, label %IF, label %ENDIF
30
31 IF:                                               ; preds = %LOOP
32   %17 = call float @llvm.AMDIL.clamp.(float %temp4.0, float 0.000000e+00, float 1.000000e+00)
33   %18 = call float @llvm.AMDIL.clamp.(float %temp5.0, float 0.000000e+00, float 1.000000e+00)
34   %19 = call float @llvm.AMDIL.clamp.(float %temp6.0, float 0.000000e+00, float 1.000000e+00)
35   %20 = call float @llvm.AMDIL.clamp.(float 1.000000e+00, float 0.000000e+00, float 1.000000e+00)
36   %21 = insertelement <4 x float> undef, float %17, i32 0
37   %22 = insertelement <4 x float> %21, float %18, i32 1
38   %23 = insertelement <4 x float> %22, float %19, i32 2
39   %24 = insertelement <4 x float> %23, float %20, i32 3
40   call void @llvm.R600.store.swizzle(<4 x float> %24, i32 0, i32 0)
41   ret void
42
43 ENDIF:                                            ; preds = %LOOP
44   %25 = bitcast float %temp8.0 to i32
45   %26 = add i32 %25, 1
46   %27 = bitcast i32 %26 to float
47   br label %LOOP
48 }
49
50 declare float @llvm.AMDIL.clamp.(float, float, float) #0
51
52 declare void @llvm.R600.store.swizzle(<4 x float>, i32, i32)
53
54 attributes #0 = { readnone }