R600/SI: Change how DS offsets are printed
[oota-llvm.git] / test / CodeGen / R600 / local-memory-two-objects.ll
1 ; RUN: llc < %s -march=r600 -mcpu=redwood | FileCheck --check-prefix=EG-CHECK %s
2 ; RUN: llc < %s -march=r600 -mcpu=verde -verify-machineinstrs | FileCheck --check-prefix=SI-CHECK --check-prefix=SI %s
3 ; RUN: llc < %s -march=r600 -mcpu=bonaire -verify-machineinstrs | FileCheck --check-prefix=SI-CHECK --check-prefix=CI %s
4
5 @local_memory_two_objects.local_mem0 = internal unnamed_addr addrspace(3) global [4 x i32] zeroinitializer, align 4
6 @local_memory_two_objects.local_mem1 = internal unnamed_addr addrspace(3) global [4 x i32] zeroinitializer, align 4
7
8 ; EG-CHECK: {{^}}local_memory_two_objects:
9
10 ; Check that the LDS size emitted correctly
11 ; EG-CHECK: .long 166120
12 ; EG-CHECK-NEXT: .long 8
13 ; SI-CHECK: .long 47180
14 ; SI-CHECK-NEXT: .long 32768
15
16 ; We would like to check the the lds writes are using different
17 ; addresses, but due to variations in the scheduler, we can't do
18 ; this consistently on evergreen GPUs.
19 ; EG-CHECK: LDS_WRITE
20 ; EG-CHECK: LDS_WRITE
21 ; SI-CHECK: DS_WRITE_B32 {{v[0-9]*}}, v[[ADDRW:[0-9]*]]
22 ; SI-CHECK-NOT: DS_WRITE_B32 {{v[0-9]*}}, v[[ADDRW]]
23
24 ; GROUP_BARRIER must be the last instruction in a clause
25 ; EG-CHECK: GROUP_BARRIER
26 ; EG-CHECK-NEXT: ALU clause
27
28 ; Make sure the lds reads are using different addresses, at different
29 ; constant offsets.
30 ; EG-CHECK: LDS_READ_RET {{[*]*}} OQAP, {{PV|T}}[[ADDRR:[0-9]*\.[XYZW]]]
31 ; EG-CHECK-NOT: LDS_READ_RET {{[*]*}} OQAP, T[[ADDRR]]
32 ; SI: V_ADD_I32_e32 [[SIPTR:v[0-9]+]], 16, v{{[0-9]+}}
33 ; SI: DS_READ_B32 {{v[0-9]+}}, [[SIPTR]] [M0]
34 ; CI: DS_READ_B32 {{v[0-9]+}}, [[ADDRR:v[0-9]+]] offset:16 [M0]
35 ; CI: DS_READ_B32 {{v[0-9]+}}, [[ADDRR]] [M0]
36
37 define void @local_memory_two_objects(i32 addrspace(1)* %out) {
38 entry:
39   %x.i = call i32 @llvm.r600.read.tidig.x() #0
40   %arrayidx = getelementptr inbounds [4 x i32] addrspace(3)* @local_memory_two_objects.local_mem0, i32 0, i32 %x.i
41   store i32 %x.i, i32 addrspace(3)* %arrayidx, align 4
42   %mul = shl nsw i32 %x.i, 1
43   %arrayidx1 = getelementptr inbounds [4 x i32] addrspace(3)* @local_memory_two_objects.local_mem1, i32 0, i32 %x.i
44   store i32 %mul, i32 addrspace(3)* %arrayidx1, align 4
45   %sub = sub nsw i32 3, %x.i
46   call void @llvm.AMDGPU.barrier.local()
47   %arrayidx2 = getelementptr inbounds [4 x i32] addrspace(3)* @local_memory_two_objects.local_mem0, i32 0, i32 %sub
48   %0 = load i32 addrspace(3)* %arrayidx2, align 4
49   %arrayidx3 = getelementptr inbounds i32 addrspace(1)* %out, i32 %x.i
50   store i32 %0, i32 addrspace(1)* %arrayidx3, align 4
51   %arrayidx4 = getelementptr inbounds [4 x i32] addrspace(3)* @local_memory_two_objects.local_mem1, i32 0, i32 %sub
52   %1 = load i32 addrspace(3)* %arrayidx4, align 4
53   %add = add nsw i32 %x.i, 4
54   %arrayidx5 = getelementptr inbounds i32 addrspace(1)* %out, i32 %add
55   store i32 %1, i32 addrspace(1)* %arrayidx5, align 4
56   ret void
57 }
58
59 declare i32 @llvm.r600.read.tidig.x() #0
60 declare void @llvm.AMDGPU.barrier.local()
61
62 attributes #0 = { readnone }