[mips] Set flag neverHasSideEffects flag on some of the floating point instructions.
[oota-llvm.git] / test / CodeGen / Mips / 2010-07-20-Switch.ll
1 ; RUN: llc < %s -march=mips -relocation-model=static | FileCheck %s -check-prefix=STATIC-O32 
2 ; RUN: llc < %s -march=mips -relocation-model=pic | FileCheck %s -check-prefix=PIC-O32 
3 ; RUN: llc < %s -march=mips64 -relocation-model=pic -mcpu=mips64 -mattr=n64 | FileCheck %s -check-prefix=PIC-N64
4
5 define i32 @main() nounwind readnone {
6 entry:
7   %x = alloca i32, align 4                        ; <i32*> [#uses=2]
8   store volatile i32 2, i32* %x, align 4
9   %0 = load volatile i32* %x, align 4             ; <i32> [#uses=1]
10 ; STATIC-O32: sll $[[R0:[0-9]+]], ${{[0-9]+}}, 2
11 ; STATIC-O32: lui $[[R1:[0-9]+]], %hi($JTI0_0)
12 ; STATIC-O32: addu $[[R2:[0-9]+]], $[[R0]], $[[R1]]
13 ; STATIC-O32: lw $[[R3:[0-9]+]], %lo($JTI0_0)($[[R2]])
14 ; PIC-O32: sll $[[R0:[0-9]+]], ${{[0-9]+}}, 2
15 ; PIC-O32: lw $[[R1:[0-9]+]], %got($JTI0_0)
16 ; PIC-O32: addu $[[R2:[0-9]+]], $[[R0]], $[[R1]]
17 ; PIC-O32: lw $[[R4:[0-9]+]], %lo($JTI0_0)($[[R2]])
18 ; PIC-O32: addu $[[R5:[0-9]+]], $[[R4:[0-9]+]]
19 ; PIC-O32: jr  $[[R5]]
20 ; PIC-N64: dsll $[[R0:[0-9]+]], ${{[0-9]+}}, 3
21 ; PIC-N64: ld $[[R1:[0-9]+]], %got_page($JTI0_0)
22 ; PIC-N64: daddu $[[R2:[0-9]+]], $[[R0:[0-9]+]], $[[R1]]
23 ; PIC-N64: ld $[[R4:[0-9]+]], %got_ofst($JTI0_0)($[[R2]])
24 ; PIC-N64: daddu $[[R5:[0-9]+]], $[[R4:[0-9]+]]
25 ; PIC-N64: jr  $[[R5]]
26   switch i32 %0, label %bb4 [
27     i32 0, label %bb5
28     i32 1, label %bb1
29     i32 2, label %bb2
30     i32 3, label %bb3
31   ]
32
33 bb1:                                              ; preds = %entry
34   ret i32 2
35
36 bb2:                                              ; preds = %entry
37   ret i32 0
38
39 bb3:                                              ; preds = %entry
40   ret i32 3
41
42 bb4:                                              ; preds = %entry
43   ret i32 4
44
45 bb5:                                              ; preds = %entry
46   ret i32 1
47 }
48
49 ; STATIC-O32: .align  2
50 ; STATIC-O32: $JTI0_0:
51 ; STATIC-O32: .4byte
52 ; STATIC-O32: .4byte
53 ; STATIC-O32: .4byte
54 ; STATIC-O32: .4byte
55 ; PIC-O32: .align  2
56 ; PIC-O32: $JTI0_0:
57 ; PIC-O32: .gpword
58 ; PIC-O32: .gpword
59 ; PIC-O32: .gpword 
60 ; PIC-O32: .gpword 
61 ; PIC-N64: .align  3
62 ; PIC-N64: $JTI0_0:
63 ; PIC-N64: .gpdword
64 ; PIC-N64: .gpdword
65 ; PIC-N64: .gpdword 
66 ; PIC-N64: .gpdword 
67