MIR Serialization: Serialize the target index machine operands.
[oota-llvm.git] / test / CodeGen / MIR / AMDGPU / target-index-operands.mir
1 # RUN: llc -march=amdgcn -mcpu=SI -start-after postrapseudos -stop-after postrapseudos -o /dev/null %s | FileCheck %s
2 # This test verifies that the MIR parser can parse target index operands.
3
4 --- |
5
6   %struct.foo = type { float, [5 x i32] }
7
8   @float_gv = internal unnamed_addr addrspace(2) constant [5 x float] [float 0.000000e+00, float 1.000000e+00, float 2.000000e+00, float 3.000000e+00, float 4.000000e+00], align 4
9
10   define void @float(float addrspace(1)* %out, i32 %index) #0 {
11   entry:
12     %0 = getelementptr inbounds [5 x float], [5 x float] addrspace(2)* @float_gv, i32 0, i32 %index
13     %1 = load float, float addrspace(2)* %0
14     store float %1, float addrspace(1)* %out
15     ret void
16   }
17
18   declare { i1, i64 } @llvm.SI.if(i1)
19
20   declare { i1, i64 } @llvm.SI.else(i64)
21
22   declare i64 @llvm.SI.break(i64)
23
24   declare i64 @llvm.SI.if.break(i1, i64)
25
26   declare i64 @llvm.SI.else.break(i64, i64)
27
28   declare i1 @llvm.SI.loop(i64)
29
30   declare void @llvm.SI.end.cf(i64)
31
32   attributes #0 = { "target-cpu"="SI" }
33
34 ...
35 ---
36 name:            float
37 tracksSubRegLiveness: true
38 liveins:
39   - { reg: '%sgpr0_sgpr1' }
40 frameInfo:
41   maxAlignment:  8
42 body:
43   - id:          0
44     name:        entry
45     liveins:     [ '%sgpr0_sgpr1' ]
46     instructions:
47       - '%sgpr2_sgpr3 = S_GETPC_B64'
48 # CHECK: %sgpr2 = S_ADD_U32 %sgpr2, target-index(amdgpu-constdata-start), implicit-def %scc, implicit-def %scc
49       - '%sgpr2 = S_ADD_U32 %sgpr2, target-index(amdgpu-constdata-start), implicit-def %scc, implicit-def %scc'
50       - '%sgpr3 = S_ADDC_U32 %sgpr3, 0, implicit-def %scc, implicit %scc, implicit-def %scc, implicit %scc'
51       - '%sgpr4_sgpr5 = S_LSHR_B64 %sgpr2_sgpr3, 32, implicit-def dead %scc'
52       - '%sgpr6 = S_LOAD_DWORD_IMM %sgpr0_sgpr1, 11'
53       - '%sgpr7 = S_ASHR_I32 %sgpr6, 31, implicit-def dead %scc'
54       - '%sgpr6_sgpr7 = S_LSHL_B64 %sgpr6_sgpr7, 2, implicit-def dead %scc'
55       - '%sgpr2 = S_ADD_U32 %sgpr2, @float_gv, implicit-def %scc'
56       - '%sgpr3 = S_ADDC_U32 %sgpr4, 0, implicit-def dead %scc, implicit %scc'
57       - '%sgpr4 = S_ADD_U32 %sgpr2, %sgpr6, implicit-def %scc'
58       - '%sgpr5 = S_ADDC_U32 %sgpr3, %sgpr7, implicit-def dead %scc, implicit %scc'
59       - '%sgpr2 = S_LOAD_DWORD_IMM %sgpr4_sgpr5, 0'
60       - '%sgpr4_sgpr5 = S_LOAD_DWORDX2_IMM killed %sgpr0_sgpr1, 9'
61       - '%sgpr7 = S_MOV_B32 61440'
62       - '%sgpr6 = S_MOV_B32 -1'
63       - '%vgpr0 = V_MOV_B32_e32 killed %sgpr2, implicit %exec'
64       - 'BUFFER_STORE_DWORD_OFFSET killed %vgpr0, %sgpr4_sgpr5_sgpr6_sgpr7, 0, 0, 0, 0, 0, implicit %exec'
65       - S_ENDPGM
66 ...