ARM pop of a single register encodes as post-indexed LDR.
[oota-llvm.git] / test / CodeGen / ARM / neon_arith1.ll
1 ; RUN: llc < %s -march=arm -mattr=+neon | grep vadd
2
3 define <8 x i8> @t_i8x8(<8 x i8> %a, <8 x i8> %b) nounwind {
4 entry:
5         %0 = add <8 x i8> %a, %b
6         ret <8 x i8> %0
7 }