AArch64/ARM64: enable more AArch64 tests on ARM64.
[oota-llvm.git] / test / CodeGen / AArch64 / neon-misc-scalar.ll
1 ;RUN: llc < %s -verify-machineinstrs -mtriple=aarch64-none-linux-gnu -mattr=+neon | FileCheck %s
2
3 declare <1 x i64> @llvm.arm.neon.vqneg.v1i64(<1 x i64>)
4
5 declare <1 x i64> @llvm.arm.neon.vqabs.v1i64(<1 x i64>)
6
7 declare <1 x i64> @llvm.arm.neon.vabs.v1i64(<1 x i64>)
8
9 declare <1 x i64> @llvm.aarch64.neon.usqadd.v1i64(<1 x i64>, <1 x i64>)
10
11 declare <1 x i64> @llvm.aarch64.neon.suqadd.v1i64(<1 x i64>, <1 x i64>)
12
13 define <1 x i64> @test_vuqadd_s64(<1 x i64> %a, <1 x i64> %b) {
14 entry:
15   ; CHECK: test_vuqadd_s64
16   %vuqadd2.i = tail call <1 x i64> @llvm.aarch64.neon.suqadd.v1i64(<1 x i64> %a, <1 x i64> %b)
17   ; CHECK: suqadd d{{[0-9]+}}, d{{[0-9]+}}
18   ret <1 x i64> %vuqadd2.i
19 }
20
21 define <1 x i64> @test_vsqadd_u64(<1 x i64> %a, <1 x i64> %b) {
22 entry:
23   ; CHECK: test_vsqadd_u64
24   %vsqadd2.i = tail call <1 x i64> @llvm.aarch64.neon.usqadd.v1i64(<1 x i64> %a, <1 x i64> %b)
25   ; CHECK: usqadd d{{[0-9]+}}, d{{[0-9]+}}
26   ret <1 x i64> %vsqadd2.i
27 }
28
29 define <1 x i64> @test_vabs_s64(<1 x i64> %a) {
30   ; CHECK: test_vabs_s64
31 entry:
32   %vabs1.i = tail call <1 x i64> @llvm.arm.neon.vabs.v1i64(<1 x i64> %a)
33   ; CHECK: abs d{{[0-9]+}}, d{{[0-9]+}}
34   ret <1 x i64> %vabs1.i
35 }
36
37 define <1 x i64> @test_vqabs_s64(<1 x i64> %a) {
38   ; CHECK: test_vqabs_s64
39 entry:
40   %vqabs1.i = tail call <1 x i64> @llvm.arm.neon.vqabs.v1i64(<1 x i64> %a)
41   ; CHECK: sqabs d{{[0-9]+}}, d{{[0-9]+}}
42   ret <1 x i64> %vqabs1.i
43 }
44
45 define <1 x i64> @test_vqneg_s64(<1 x i64> %a) {
46   ; CHECK: test_vqneg_s64
47 entry:
48   %vqneg1.i = tail call <1 x i64> @llvm.arm.neon.vqneg.v1i64(<1 x i64> %a)
49   ; CHECK: sqneg d{{[0-9]+}}, d{{[0-9]+}}
50   ret <1 x i64> %vqneg1.i
51 }
52
53 define <1 x i64> @test_vneg_s64(<1 x i64> %a) {
54   ; CHECK: test_vneg_s64
55 entry:
56   %sub.i = sub <1 x i64> zeroinitializer, %a
57   ; CHECK: neg d{{[0-9]+}}, d{{[0-9]+}}
58   ret <1 x i64> %sub.i
59 }
60