Revert patch.
[oota-llvm.git] / lib / Target / X86 / X86TargetMachine.cpp
1 //===-- X86TargetMachine.cpp - Define TargetMachine for the X86 -----------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the X86 specific subclass of TargetMachine.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86TargetAsmInfo.h"
15 #include "X86TargetMachine.h"
16 #include "X86.h"
17 #include "llvm/Module.h"
18 #include "llvm/PassManager.h"
19 #include "llvm/CodeGen/MachineFunction.h"
20 #include "llvm/CodeGen/Passes.h"
21 #include "llvm/Target/TargetOptions.h"
22 #include "llvm/Target/TargetMachineRegistry.h"
23 #include "llvm/Transforms/Scalar.h"
24 using namespace llvm;
25
26 /// X86TargetMachineModule - Note that this is used on hosts that cannot link
27 /// in a library unless there are references into the library.  In particular,
28 /// it seems that it is not possible to get things to work on Win32 without
29 /// this.  Though it is unused, do not remove it.
30 extern "C" int X86TargetMachineModule;
31 int X86TargetMachineModule = 0;
32
33 namespace {
34   // Register the target.
35   RegisterTarget<X86_32TargetMachine>
36   X("x86",    "  32-bit X86: Pentium-Pro and above");
37   RegisterTarget<X86_64TargetMachine>
38   Y("x86-64", "  64-bit X86: EM64T and AMD64");
39 }
40
41 const TargetAsmInfo *X86TargetMachine::createTargetAsmInfo() const {
42   return new X86TargetAsmInfo(*this);
43 }
44
45 unsigned X86_32TargetMachine::getJITMatchQuality() {
46 #if defined(i386) || defined(__i386__) || defined(__x86__) || defined(_M_IX86)
47   return 10;
48 #endif
49   return 0;
50 }
51
52 unsigned X86_64TargetMachine::getJITMatchQuality() {
53 #if defined(__x86_64__)
54   return 10;
55 #endif
56   return 0;
57 }
58
59 unsigned X86_32TargetMachine::getModuleMatchQuality(const Module &M) {
60   // We strongly match "i[3-9]86-*".
61   std::string TT = M.getTargetTriple();
62   if (TT.size() >= 5 && TT[0] == 'i' && TT[2] == '8' && TT[3] == '6' &&
63       TT[4] == '-' && TT[1] - '3' < 6)
64     return 20;
65
66   if (M.getEndianness()  == Module::LittleEndian &&
67       M.getPointerSize() == Module::Pointer32)
68     return 10;                                   // Weak match
69   else if (M.getEndianness() != Module::AnyEndianness ||
70            M.getPointerSize() != Module::AnyPointerSize)
71     return 0;                                    // Match for some other target
72
73   return getJITMatchQuality()/2;
74 }
75
76 unsigned X86_64TargetMachine::getModuleMatchQuality(const Module &M) {
77   // We strongly match "x86_64-*".
78   std::string TT = M.getTargetTriple();
79   if (TT.size() >= 7 && TT[0] == 'x' && TT[1] == '8' && TT[2] == '6' &&
80       TT[3] == '_' && TT[4] == '6' && TT[5] == '4' && TT[6] == '-')
81     return 20;
82
83   // We strongly match "amd64-*".
84   if (TT.size() >= 6 && TT[0] == 'a' && TT[1] == 'm' && TT[2] == 'd' &&
85       TT[3] == '6' && TT[4] == '4' && TT[5] == '-')
86     return 20;
87   
88   if (M.getEndianness()  == Module::LittleEndian &&
89       M.getPointerSize() == Module::Pointer64)
90     return 10;                                   // Weak match
91   else if (M.getEndianness() != Module::AnyEndianness ||
92            M.getPointerSize() != Module::AnyPointerSize)
93     return 0;                                    // Match for some other target
94
95   return getJITMatchQuality()/2;
96 }
97
98 X86_32TargetMachine::X86_32TargetMachine(const Module &M, const std::string &FS) 
99   : X86TargetMachine(M, FS, false) {
100 }
101
102
103 X86_64TargetMachine::X86_64TargetMachine(const Module &M, const std::string &FS)
104   : X86TargetMachine(M, FS, true) {
105 }
106
107 /// X86TargetMachine ctor - Create an ILP32 architecture model
108 ///
109 X86TargetMachine::X86TargetMachine(const Module &M, const std::string &FS, bool is64Bit)
110   : Subtarget(M, FS, is64Bit),
111     DataLayout(Subtarget.is64Bit() ?
112                std::string("e-p:64:64-d:32-l:32") :
113                std::string("e-p:32:32-d:32-l:32")),
114     FrameInfo(TargetFrameInfo::StackGrowsDown,
115               Subtarget.getStackAlignment(), Subtarget.is64Bit() ? -8 : -4),
116     InstrInfo(*this), JITInfo(*this), TLInfo(*this) {
117   if (getRelocationModel() == Reloc::Default)
118     if (Subtarget.isTargetDarwin() || Subtarget.isTargetCygMing())
119       setRelocationModel(Reloc::DynamicNoPIC);
120     else
121       setRelocationModel(Reloc::Static);
122   if (Subtarget.is64Bit()) {
123     // No DynamicNoPIC support under X86-64.
124     if (getRelocationModel() == Reloc::DynamicNoPIC)
125       setRelocationModel(Reloc::PIC_);
126     // Default X86-64 code model is small.
127     if (getCodeModel() == CodeModel::Default)
128       setCodeModel(CodeModel::Small);
129   }
130
131   if (getRelocationModel() == Reloc::PIC_) {
132     if (Subtarget.isTargetDarwin()) {
133       if (Subtarget.is64Bit())
134         Subtarget.setPICStyle(PICStyle::RIPRel);
135       else
136         Subtarget.setPICStyle(PICStyle::Stub);
137     } else if (Subtarget.isTargetELF())
138       Subtarget.setPICStyle(PICStyle::GOT);
139     else
140       assert(0 && "Don't know how to generate PIC code for this target!");
141   } else if (getRelocationModel() == Reloc::DynamicNoPIC) {
142     if (Subtarget.isTargetDarwin())
143       Subtarget.setPICStyle(PICStyle::Stub);
144     else if (Subtarget.isTargetCygMing())
145       Subtarget.setPICStyle(PICStyle::WinPIC);
146     else
147       assert(0 && "Don't know how to generate PIC code for this target!");
148   }
149 }
150
151 //===----------------------------------------------------------------------===//
152 // Pass Pipeline Configuration
153 //===----------------------------------------------------------------------===//
154
155 bool X86TargetMachine::addInstSelector(FunctionPassManager &PM, bool Fast) {
156   // Install an instruction selector.
157   PM.add(createX86ISelDag(*this, Fast));
158   return false;
159 }
160
161 bool X86TargetMachine::addPostRegAlloc(FunctionPassManager &PM, bool Fast) {
162   PM.add(createX86FloatingPointStackifierPass());
163   return true;  // -print-machineinstr should print after this.
164 }
165
166 bool X86TargetMachine::addAssemblyEmitter(FunctionPassManager &PM, bool Fast, 
167                                           std::ostream &Out) {
168   PM.add(createX86CodePrinterPass(Out, *this));
169   return false;
170 }
171
172 bool X86TargetMachine::addObjectWriter(FunctionPassManager &PM, bool Fast,
173                                        std::ostream &Out) {
174   if (Subtarget.isTargetELF()) {
175     addX86ELFObjectWriterPass(PM, Out, *this);
176     return false;
177   }
178   return true;
179 }
180
181 bool X86TargetMachine::addCodeEmitter(FunctionPassManager &PM, bool Fast,
182                                       MachineCodeEmitter &MCE) {
183   // FIXME: Move this to TargetJITInfo!
184   setRelocationModel(Reloc::Static);
185   Subtarget.setPICStyle(PICStyle::None);
186   
187   // JIT cannot ensure globals are placed in the lower 4G of address.
188   if (Subtarget.is64Bit())
189     setCodeModel(CodeModel::Large);
190
191   PM.add(createX86CodeEmitterPass(*this, MCE));
192   return false;
193 }