Add Ivy Bridge 16-bit floating point conversion instructions for the X86 disassembler.
[oota-llvm.git] / lib / Target / X86 / X86Subtarget.h
1 //=====---- X86Subtarget.h - Define Subtarget for the X86 -----*- C++ -*--====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the X86 specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef X86SUBTARGET_H
15 #define X86SUBTARGET_H
16
17 #include "llvm/ADT/Triple.h"
18 #include "llvm/Target/TargetSubtargetInfo.h"
19 #include "llvm/CallingConv.h"
20 #include <string>
21
22 #define GET_SUBTARGETINFO_HEADER
23 #include "X86GenSubtargetInfo.inc"
24
25 namespace llvm {
26 class GlobalValue;
27 class StringRef;
28 class TargetMachine;
29
30 /// PICStyles - The X86 backend supports a number of different styles of PIC.
31 ///
32 namespace PICStyles {
33 enum Style {
34   StubPIC,          // Used on i386-darwin in -fPIC mode.
35   StubDynamicNoPIC, // Used on i386-darwin in -mdynamic-no-pic mode.
36   GOT,              // Used on many 32-bit unices in -fPIC mode.
37   RIPRel,           // Used on X86-64 when not in -static mode.
38   None              // Set when in -static mode (not PIC or DynamicNoPIC mode).
39 };
40 }
41
42 class X86Subtarget : public X86GenSubtargetInfo {
43 protected:
44   enum X86SSEEnum {
45     NoMMXSSE, MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42
46   };
47
48   enum X863DNowEnum {
49     NoThreeDNow, ThreeDNow, ThreeDNowA
50   };
51
52   /// PICStyle - Which PIC style to use
53   ///
54   PICStyles::Style PICStyle;
55
56   /// X86SSELevel - MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, or
57   /// none supported.
58   X86SSEEnum X86SSELevel;
59
60   /// X863DNowLevel - 3DNow or 3DNow Athlon, or none supported.
61   ///
62   X863DNowEnum X863DNowLevel;
63
64   /// HasCMov - True if this processor has conditional move instructions
65   /// (generally pentium pro+).
66   bool HasCMov;
67
68   /// HasX86_64 - True if the processor supports X86-64 instructions.
69   ///
70   bool HasX86_64;
71
72   /// HasPOPCNT - True if the processor supports POPCNT.
73   bool HasPOPCNT;
74
75   /// HasSSE4A - True if the processor supports SSE4A instructions.
76   bool HasSSE4A;
77
78   /// HasAVX - Target has AVX instructions
79   bool HasAVX;
80
81   /// HasAES - Target has AES instructions
82   bool HasAES;
83
84   /// HasCLMUL - Target has carry-less multiplication
85   bool HasCLMUL;
86
87   /// HasFMA3 - Target has 3-operand fused multiply-add
88   bool HasFMA3;
89
90   /// HasFMA4 - Target has 4-operand fused multiply-add
91   bool HasFMA4;
92
93   /// HasMOVBE - True if the processor has the MOVBE instruction.
94   bool HasMOVBE;
95
96   /// HasRDRAND - True if the processor has the RDRAND instruction.
97   bool HasRDRAND;
98
99   /// HasF16C - Processor has 16-bit floating point conversion instructions.
100   bool HasF16C;
101
102   /// IsBTMemSlow - True if BT (bit test) of memory instructions are slow.
103   bool IsBTMemSlow;
104
105   /// IsUAMemFast - True if unaligned memory access is fast.
106   bool IsUAMemFast;
107
108   /// HasVectorUAMem - True if SIMD operations can have unaligned memory
109   /// operands. This may require setting a feature bit in the processor.
110   bool HasVectorUAMem;
111
112   /// HasCmpxchg16b - True if this processor has the CMPXCHG16B instruction;
113   /// this is true for most x86-64 chips, but not the first AMD chips.
114   bool HasCmpxchg16b;
115
116   /// stackAlignment - The minimum alignment known to hold of the stack frame on
117   /// entry to the function and which must be maintained by every function.
118   unsigned stackAlignment;
119
120   /// Max. memset / memcpy size that is turned into rep/movs, rep/stos ops.
121   ///
122   unsigned MaxInlineSizeThreshold;
123
124   /// TargetTriple - What processor and OS we're targeting.
125   Triple TargetTriple;
126
127 private:
128   /// In64BitMode - True if compiling for 64-bit, false for 32-bit.
129   bool In64BitMode;
130
131   /// InNaClMode - True if compiling for Native Client target.
132   bool InNaClMode;
133
134 public:
135
136   /// This constructor initializes the data members to match that
137   /// of the specified triple.
138   ///
139   X86Subtarget(const std::string &TT, const std::string &CPU,
140                const std::string &FS,
141                unsigned StackAlignOverride, bool is64Bit);
142
143   /// getStackAlignment - Returns the minimum alignment known to hold of the
144   /// stack frame on entry to the function and which must be maintained by every
145   /// function for this subtarget.
146   unsigned getStackAlignment() const { return stackAlignment; }
147
148   /// getMaxInlineSizeThreshold - Returns the maximum memset / memcpy size
149   /// that still makes it profitable to inline the call.
150   unsigned getMaxInlineSizeThreshold() const { return MaxInlineSizeThreshold; }
151
152   /// ParseSubtargetFeatures - Parses features string setting specified
153   /// subtarget options.  Definition of function is auto generated by tblgen.
154   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
155
156   /// AutoDetectSubtargetFeatures - Auto-detect CPU features using CPUID
157   /// instruction.
158   void AutoDetectSubtargetFeatures();
159
160   bool is64Bit() const { return In64BitMode; }
161
162   PICStyles::Style getPICStyle() const { return PICStyle; }
163   void setPICStyle(PICStyles::Style Style)  { PICStyle = Style; }
164
165   bool hasCMov() const { return HasCMov; }
166   bool hasMMX() const { return X86SSELevel >= MMX; }
167   bool hasSSE1() const { return X86SSELevel >= SSE1; }
168   bool hasSSE2() const { return X86SSELevel >= SSE2; }
169   bool hasSSE3() const { return X86SSELevel >= SSE3; }
170   bool hasSSSE3() const { return X86SSELevel >= SSSE3; }
171   bool hasSSE41() const { return X86SSELevel >= SSE41; }
172   bool hasSSE42() const { return X86SSELevel >= SSE42; }
173   bool hasSSE4A() const { return HasSSE4A; }
174   bool has3DNow() const { return X863DNowLevel >= ThreeDNow; }
175   bool has3DNowA() const { return X863DNowLevel >= ThreeDNowA; }
176   bool hasPOPCNT() const { return HasPOPCNT; }
177   bool hasAVX() const { return HasAVX; }
178   bool hasXMM() const { return hasSSE1() || hasAVX(); }
179   bool hasXMMInt() const { return hasSSE2() || hasAVX(); }
180   bool hasAES() const { return HasAES; }
181   bool hasCLMUL() const { return HasCLMUL; }
182   bool hasFMA3() const { return HasFMA3; }
183   bool hasFMA4() const { return HasFMA4; }
184   bool hasMOVBE() const { return HasMOVBE; }
185   bool hasRDRAND() const { return HasRDRAND; }
186   bool hasF16C() const { return HasF16C; }
187   bool isBTMemSlow() const { return IsBTMemSlow; }
188   bool isUnalignedMemAccessFast() const { return IsUAMemFast; }
189   bool hasVectorUAMem() const { return HasVectorUAMem; }
190   bool hasCmpxchg16b() const { return HasCmpxchg16b; }
191
192   const Triple &getTargetTriple() const { return TargetTriple; }
193
194   bool isTargetDarwin() const { return TargetTriple.isOSDarwin(); }
195   bool isTargetFreeBSD() const {
196     return TargetTriple.getOS() == Triple::FreeBSD;
197   }
198   bool isTargetSolaris() const {
199     return TargetTriple.getOS() == Triple::Solaris;
200   }
201
202   // ELF is a reasonably sane default and the only other X86 targets we
203   // support are Darwin and Windows. Just use "not those".
204   bool isTargetELF() const {
205     return !isTargetDarwin() && !isTargetWindows() && !isTargetCygMing();
206   }
207   bool isTargetLinux() const { return TargetTriple.getOS() == Triple::Linux; }
208   bool isTargetNaCl() const {
209     return TargetTriple.getOS() == Triple::NativeClient;
210   }
211   bool isTargetNaCl32() const { return isTargetNaCl() && !is64Bit(); }
212   bool isTargetNaCl64() const { return isTargetNaCl() && is64Bit(); }
213
214   bool isTargetWindows() const { return TargetTriple.getOS() == Triple::Win32; }
215   bool isTargetMingw() const { return TargetTriple.getOS() == Triple::MinGW32; }
216   bool isTargetCygwin() const { return TargetTriple.getOS() == Triple::Cygwin; }
217   bool isTargetCygMing() const {
218     return isTargetMingw() || isTargetCygwin();
219   }
220
221   /// isTargetCOFF - Return true if this is any COFF/Windows target variant.
222   bool isTargetCOFF() const {
223     return isTargetMingw() || isTargetCygwin() || isTargetWindows();
224   }
225
226   bool isTargetWin64() const {
227     // FIXME: x86_64-cygwin has not been released yet.
228     return In64BitMode && (isTargetCygMing() || isTargetWindows());
229   }
230
231   bool isTargetEnvMacho() const {
232     return isTargetDarwin() || (TargetTriple.getEnvironment() == Triple::MachO);
233   }
234
235   bool isTargetWin32() const {
236     return !In64BitMode && (isTargetMingw() || isTargetWindows());
237   }
238
239   bool isPICStyleSet() const { return PICStyle != PICStyles::None; }
240   bool isPICStyleGOT() const { return PICStyle == PICStyles::GOT; }
241   bool isPICStyleRIPRel() const { return PICStyle == PICStyles::RIPRel; }
242
243   bool isPICStyleStubPIC() const {
244     return PICStyle == PICStyles::StubPIC;
245   }
246
247   bool isPICStyleStubNoDynamic() const {
248     return PICStyle == PICStyles::StubDynamicNoPIC;
249   }
250   bool isPICStyleStubAny() const {
251     return PICStyle == PICStyles::StubDynamicNoPIC ||
252            PICStyle == PICStyles::StubPIC; }
253
254   /// ClassifyGlobalReference - Classify a global variable reference for the
255   /// current subtarget according to how we should reference it in a non-pcrel
256   /// context.
257   unsigned char ClassifyGlobalReference(const GlobalValue *GV,
258                                         const TargetMachine &TM)const;
259
260   /// ClassifyBlockAddressReference - Classify a blockaddress reference for the
261   /// current subtarget according to how we should reference it in a non-pcrel
262   /// context.
263   unsigned char ClassifyBlockAddressReference() const;
264
265   /// IsLegalToCallImmediateAddr - Return true if the subtarget allows calls
266   /// to immediate address.
267   bool IsLegalToCallImmediateAddr(const TargetMachine &TM) const;
268
269   /// This function returns the name of a function which has an interface
270   /// like the non-standard bzero function, if such a function exists on
271   /// the current subtarget and it is considered prefereable over
272   /// memset with zero passed as the second argument. Otherwise it
273   /// returns null.
274   const char *getBZeroEntry() const;
275
276   /// getSpecialAddressLatency - For targets where it is beneficial to
277   /// backschedule instructions that compute addresses, return a value
278   /// indicating the number of scheduling cycles of backscheduling that
279   /// should be attempted.
280   unsigned getSpecialAddressLatency() const;
281 };
282
283 } // End llvm namespace
284
285 #endif