Add X86 BZHI instruction as well as BMI2 feature detection.
[oota-llvm.git] / lib / Target / X86 / X86Subtarget.h
1 //=====---- X86Subtarget.h - Define Subtarget for the X86 -----*- C++ -*--====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the X86 specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef X86SUBTARGET_H
15 #define X86SUBTARGET_H
16
17 #include "llvm/ADT/Triple.h"
18 #include "llvm/Target/TargetSubtargetInfo.h"
19 #include "llvm/CallingConv.h"
20 #include <string>
21
22 #define GET_SUBTARGETINFO_HEADER
23 #include "X86GenSubtargetInfo.inc"
24
25 namespace llvm {
26 class GlobalValue;
27 class StringRef;
28 class TargetMachine;
29
30 /// PICStyles - The X86 backend supports a number of different styles of PIC.
31 ///
32 namespace PICStyles {
33 enum Style {
34   StubPIC,          // Used on i386-darwin in -fPIC mode.
35   StubDynamicNoPIC, // Used on i386-darwin in -mdynamic-no-pic mode.
36   GOT,              // Used on many 32-bit unices in -fPIC mode.
37   RIPRel,           // Used on X86-64 when not in -static mode.
38   None              // Set when in -static mode (not PIC or DynamicNoPIC mode).
39 };
40 }
41
42 class X86Subtarget : public X86GenSubtargetInfo {
43 protected:
44   enum X86SSEEnum {
45     NoMMXSSE, MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42
46   };
47
48   enum X863DNowEnum {
49     NoThreeDNow, ThreeDNow, ThreeDNowA
50   };
51
52   /// PICStyle - Which PIC style to use
53   ///
54   PICStyles::Style PICStyle;
55
56   /// X86SSELevel - MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, or
57   /// none supported.
58   X86SSEEnum X86SSELevel;
59
60   /// X863DNowLevel - 3DNow or 3DNow Athlon, or none supported.
61   ///
62   X863DNowEnum X863DNowLevel;
63
64   /// HasCMov - True if this processor has conditional move instructions
65   /// (generally pentium pro+).
66   bool HasCMov;
67
68   /// HasX86_64 - True if the processor supports X86-64 instructions.
69   ///
70   bool HasX86_64;
71
72   /// HasPOPCNT - True if the processor supports POPCNT.
73   bool HasPOPCNT;
74
75   /// HasSSE4A - True if the processor supports SSE4A instructions.
76   bool HasSSE4A;
77
78   /// HasAVX - Target has AVX instructions
79   bool HasAVX;
80
81   /// HasAES - Target has AES instructions
82   bool HasAES;
83
84   /// HasCLMUL - Target has carry-less multiplication
85   bool HasCLMUL;
86
87   /// HasFMA3 - Target has 3-operand fused multiply-add
88   bool HasFMA3;
89
90   /// HasFMA4 - Target has 4-operand fused multiply-add
91   bool HasFMA4;
92
93   /// HasMOVBE - True if the processor has the MOVBE instruction.
94   bool HasMOVBE;
95
96   /// HasRDRAND - True if the processor has the RDRAND instruction.
97   bool HasRDRAND;
98
99   /// HasF16C - Processor has 16-bit floating point conversion instructions.
100   bool HasF16C;
101
102   /// HasLZCNT - Processor has LZCNT instruction.
103   bool HasLZCNT;
104
105   /// HasBMI - Processor has BMI1 instructions.
106   bool HasBMI;
107
108   /// HasBMI2 - Processor has BMI2 instructions.
109   bool HasBMI2;
110
111   /// IsBTMemSlow - True if BT (bit test) of memory instructions are slow.
112   bool IsBTMemSlow;
113
114   /// IsUAMemFast - True if unaligned memory access is fast.
115   bool IsUAMemFast;
116
117   /// HasVectorUAMem - True if SIMD operations can have unaligned memory
118   /// operands. This may require setting a feature bit in the processor.
119   bool HasVectorUAMem;
120
121   /// HasCmpxchg16b - True if this processor has the CMPXCHG16B instruction;
122   /// this is true for most x86-64 chips, but not the first AMD chips.
123   bool HasCmpxchg16b;
124
125   /// stackAlignment - The minimum alignment known to hold of the stack frame on
126   /// entry to the function and which must be maintained by every function.
127   unsigned stackAlignment;
128
129   /// Max. memset / memcpy size that is turned into rep/movs, rep/stos ops.
130   ///
131   unsigned MaxInlineSizeThreshold;
132
133   /// TargetTriple - What processor and OS we're targeting.
134   Triple TargetTriple;
135
136 private:
137   /// In64BitMode - True if compiling for 64-bit, false for 32-bit.
138   bool In64BitMode;
139
140   /// InNaClMode - True if compiling for Native Client target.
141   bool InNaClMode;
142
143 public:
144
145   /// This constructor initializes the data members to match that
146   /// of the specified triple.
147   ///
148   X86Subtarget(const std::string &TT, const std::string &CPU,
149                const std::string &FS,
150                unsigned StackAlignOverride, bool is64Bit);
151
152   /// getStackAlignment - Returns the minimum alignment known to hold of the
153   /// stack frame on entry to the function and which must be maintained by every
154   /// function for this subtarget.
155   unsigned getStackAlignment() const { return stackAlignment; }
156
157   /// getMaxInlineSizeThreshold - Returns the maximum memset / memcpy size
158   /// that still makes it profitable to inline the call.
159   unsigned getMaxInlineSizeThreshold() const { return MaxInlineSizeThreshold; }
160
161   /// ParseSubtargetFeatures - Parses features string setting specified
162   /// subtarget options.  Definition of function is auto generated by tblgen.
163   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
164
165   /// AutoDetectSubtargetFeatures - Auto-detect CPU features using CPUID
166   /// instruction.
167   void AutoDetectSubtargetFeatures();
168
169   bool is64Bit() const { return In64BitMode; }
170
171   PICStyles::Style getPICStyle() const { return PICStyle; }
172   void setPICStyle(PICStyles::Style Style)  { PICStyle = Style; }
173
174   bool hasCMov() const { return HasCMov; }
175   bool hasMMX() const { return X86SSELevel >= MMX; }
176   bool hasSSE1() const { return X86SSELevel >= SSE1; }
177   bool hasSSE2() const { return X86SSELevel >= SSE2; }
178   bool hasSSE3() const { return X86SSELevel >= SSE3; }
179   bool hasSSSE3() const { return X86SSELevel >= SSSE3; }
180   bool hasSSE41() const { return X86SSELevel >= SSE41; }
181   bool hasSSE42() const { return X86SSELevel >= SSE42; }
182   bool hasSSE4A() const { return HasSSE4A; }
183   bool has3DNow() const { return X863DNowLevel >= ThreeDNow; }
184   bool has3DNowA() const { return X863DNowLevel >= ThreeDNowA; }
185   bool hasPOPCNT() const { return HasPOPCNT; }
186   bool hasAVX() const { return HasAVX; }
187   bool hasXMM() const { return hasSSE1() || hasAVX(); }
188   bool hasXMMInt() const { return hasSSE2() || hasAVX(); }
189   bool hasAES() const { return HasAES; }
190   bool hasCLMUL() const { return HasCLMUL; }
191   bool hasFMA3() const { return HasFMA3; }
192   bool hasFMA4() const { return HasFMA4; }
193   bool hasMOVBE() const { return HasMOVBE; }
194   bool hasRDRAND() const { return HasRDRAND; }
195   bool hasF16C() const { return HasF16C; }
196   bool hasLZCNT() const { return HasLZCNT; }
197   bool hasBMI() const { return HasBMI; }
198   bool hasBMI2() const { return HasBMI2; }
199   bool isBTMemSlow() const { return IsBTMemSlow; }
200   bool isUnalignedMemAccessFast() const { return IsUAMemFast; }
201   bool hasVectorUAMem() const { return HasVectorUAMem; }
202   bool hasCmpxchg16b() const { return HasCmpxchg16b; }
203
204   const Triple &getTargetTriple() const { return TargetTriple; }
205
206   bool isTargetDarwin() const { return TargetTriple.isOSDarwin(); }
207   bool isTargetFreeBSD() const {
208     return TargetTriple.getOS() == Triple::FreeBSD;
209   }
210   bool isTargetSolaris() const {
211     return TargetTriple.getOS() == Triple::Solaris;
212   }
213
214   // ELF is a reasonably sane default and the only other X86 targets we
215   // support are Darwin and Windows. Just use "not those".
216   bool isTargetELF() const {
217     return !isTargetDarwin() && !isTargetWindows() && !isTargetCygMing();
218   }
219   bool isTargetLinux() const { return TargetTriple.getOS() == Triple::Linux; }
220   bool isTargetNaCl() const {
221     return TargetTriple.getOS() == Triple::NativeClient;
222   }
223   bool isTargetNaCl32() const { return isTargetNaCl() && !is64Bit(); }
224   bool isTargetNaCl64() const { return isTargetNaCl() && is64Bit(); }
225
226   bool isTargetWindows() const { return TargetTriple.getOS() == Triple::Win32; }
227   bool isTargetMingw() const { return TargetTriple.getOS() == Triple::MinGW32; }
228   bool isTargetCygwin() const { return TargetTriple.getOS() == Triple::Cygwin; }
229   bool isTargetCygMing() const {
230     return isTargetMingw() || isTargetCygwin();
231   }
232
233   /// isTargetCOFF - Return true if this is any COFF/Windows target variant.
234   bool isTargetCOFF() const {
235     return isTargetMingw() || isTargetCygwin() || isTargetWindows();
236   }
237
238   bool isTargetWin64() const {
239     // FIXME: x86_64-cygwin has not been released yet.
240     return In64BitMode && (isTargetCygMing() || isTargetWindows());
241   }
242
243   bool isTargetEnvMacho() const {
244     return isTargetDarwin() || (TargetTriple.getEnvironment() == Triple::MachO);
245   }
246
247   bool isTargetWin32() const {
248     return !In64BitMode && (isTargetMingw() || isTargetWindows());
249   }
250
251   bool isPICStyleSet() const { return PICStyle != PICStyles::None; }
252   bool isPICStyleGOT() const { return PICStyle == PICStyles::GOT; }
253   bool isPICStyleRIPRel() const { return PICStyle == PICStyles::RIPRel; }
254
255   bool isPICStyleStubPIC() const {
256     return PICStyle == PICStyles::StubPIC;
257   }
258
259   bool isPICStyleStubNoDynamic() const {
260     return PICStyle == PICStyles::StubDynamicNoPIC;
261   }
262   bool isPICStyleStubAny() const {
263     return PICStyle == PICStyles::StubDynamicNoPIC ||
264            PICStyle == PICStyles::StubPIC; }
265
266   /// ClassifyGlobalReference - Classify a global variable reference for the
267   /// current subtarget according to how we should reference it in a non-pcrel
268   /// context.
269   unsigned char ClassifyGlobalReference(const GlobalValue *GV,
270                                         const TargetMachine &TM)const;
271
272   /// ClassifyBlockAddressReference - Classify a blockaddress reference for the
273   /// current subtarget according to how we should reference it in a non-pcrel
274   /// context.
275   unsigned char ClassifyBlockAddressReference() const;
276
277   /// IsLegalToCallImmediateAddr - Return true if the subtarget allows calls
278   /// to immediate address.
279   bool IsLegalToCallImmediateAddr(const TargetMachine &TM) const;
280
281   /// This function returns the name of a function which has an interface
282   /// like the non-standard bzero function, if such a function exists on
283   /// the current subtarget and it is considered prefereable over
284   /// memset with zero passed as the second argument. Otherwise it
285   /// returns null.
286   const char *getBZeroEntry() const;
287
288   /// getSpecialAddressLatency - For targets where it is beneficial to
289   /// backschedule instructions that compute addresses, return a value
290   /// indicating the number of scheduling cycles of backscheduling that
291   /// should be attempted.
292   unsigned getSpecialAddressLatency() const;
293 };
294
295 } // End llvm namespace
296
297 #endif