Annotate X86InstrCompiler.td with SchedRW lists.
[oota-llvm.git] / lib / Target / X86 / X86Schedule.td
1 //===-- X86Schedule.td - X86 Scheduling Definitions --------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 // InstrSchedModel annotations for out-of-order CPUs.
11 //
12 // These annotations are independent of the itinerary classes defined below.
13
14 // Instructions with folded loads need to read the memory operand immediately,
15 // but other register operands don't have to be read until the load is ready.
16 // These operands are marked with ReadAfterLd.
17 def ReadAfterLd : SchedRead;
18
19 // Instructions with both a load and a store folded are modeled as a folded
20 // load + WriteRMW.
21 def WriteRMW : SchedWrite;
22
23 // Most instructions can fold loads, so almost every SchedWrite comes in two
24 // variants: With and without a folded load.
25 // An X86FoldableSchedWrite holds a reference to the corresponding SchedWrite
26 // with a folded load.
27 class X86FoldableSchedWrite : SchedWrite {
28   // The SchedWrite to use when a load is folded into the instruction.
29   SchedWrite Folded;
30 }
31
32 // Multiclass that produces a linked pair of SchedWrites.
33 multiclass X86SchedWritePair {
34   // Register-Memory operation.
35   def Ld : SchedWrite;
36   // Register-Register operation.
37   def NAME : X86FoldableSchedWrite {
38     let Folded = !cast<SchedWrite>(NAME#"Ld");
39   }
40 }
41
42 // Arithmetic.
43 defm WriteALU  : X86SchedWritePair; // Simple integer ALU op.
44 defm WriteIMul : X86SchedWritePair; // Integer multiplication.
45 defm WriteIDiv : X86SchedWritePair; // Integer division.
46 def  WriteLEA  : SchedWrite;        // LEA instructions can't fold loads.
47
48 // Integer shifts and rotates.
49 defm WriteShift : X86SchedWritePair;
50
51 // Loads, stores, and moves, not folded with other operations.
52 def WriteLoad  : SchedWrite;
53 def WriteStore : SchedWrite;
54 def WriteMove  : SchedWrite;
55
56 // Idioms that clear a register, like xorps %xmm0, %xmm0.
57 // These can often bypass execution ports completely.
58 def WriteZero : SchedWrite;
59
60 // Branches don't produce values, so they have no latency, but they still
61 // consume resources. Indirect branches can fold loads.
62 defm WriteJump : X86SchedWritePair;
63
64 // Floating point. This covers both scalar and vector operations.
65 defm WriteFAdd  : X86SchedWritePair; // Floating point add/sub/compare.
66 defm WriteFMul  : X86SchedWritePair; // Floating point multiplication.
67 defm WriteFDiv  : X86SchedWritePair; // Floating point division.
68 defm WriteFSqrt : X86SchedWritePair; // Floating point square root.
69 defm WriteFRcp  : X86SchedWritePair; // Floating point reciprocal.
70
71 // Vector integer operations.
72 defm WriteVecALU   : X86SchedWritePair; // Vector integer ALU op, no logicals.
73 defm WriteVecShift : X86SchedWritePair; // Vector integer shifts.
74 defm WriteVecIMul  : X86SchedWritePair; // Vector integer multiply.
75
76 // Vector bitwise operations.
77 // These are often used on both floating point and integer vectors.
78 defm WriteVecLogic : X86SchedWritePair; // Vector and/or/xor.
79 defm WriteShuffle  : X86SchedWritePair; // Vector shuffles and blends.
80
81 // Conversion between integer and float.
82 defm WriteCvtF2I : X86SchedWritePair; // Float -> Integer.
83 defm WriteCvtI2F : X86SchedWritePair; // Integer -> Float.
84 defm WriteCvtF2F : X86SchedWritePair; // Float -> Float size conversion.
85
86 //===----------------------------------------------------------------------===//
87 // Instruction Itinerary classes used for X86
88 def IIC_DEFAULT     : InstrItinClass;
89 def IIC_ALU_MEM     : InstrItinClass;
90 def IIC_ALU_NONMEM  : InstrItinClass;
91 def IIC_LEA         : InstrItinClass;
92 def IIC_LEA_16      : InstrItinClass;
93 def IIC_MUL8        : InstrItinClass;
94 def IIC_MUL16_MEM   : InstrItinClass;
95 def IIC_MUL16_REG   : InstrItinClass;
96 def IIC_MUL32_MEM   : InstrItinClass;
97 def IIC_MUL32_REG   : InstrItinClass;
98 def IIC_MUL64       : InstrItinClass;
99 // imul by al, ax, eax, tax
100 def IIC_IMUL8       : InstrItinClass;
101 def IIC_IMUL16_MEM  : InstrItinClass;
102 def IIC_IMUL16_REG  : InstrItinClass;
103 def IIC_IMUL32_MEM  : InstrItinClass;
104 def IIC_IMUL32_REG  : InstrItinClass;
105 def IIC_IMUL64      : InstrItinClass;
106 // imul reg by reg|mem
107 def IIC_IMUL16_RM   : InstrItinClass;
108 def IIC_IMUL16_RR   : InstrItinClass;
109 def IIC_IMUL32_RM   : InstrItinClass;
110 def IIC_IMUL32_RR   : InstrItinClass;
111 def IIC_IMUL64_RM   : InstrItinClass;
112 def IIC_IMUL64_RR   : InstrItinClass;
113 // imul reg = reg/mem * imm
114 def IIC_IMUL16_RMI  : InstrItinClass;
115 def IIC_IMUL16_RRI  : InstrItinClass;
116 def IIC_IMUL32_RMI  : InstrItinClass;
117 def IIC_IMUL32_RRI  : InstrItinClass;
118 def IIC_IMUL64_RMI  : InstrItinClass;
119 def IIC_IMUL64_RRI  : InstrItinClass;
120 // div
121 def IIC_DIV8_MEM    : InstrItinClass;
122 def IIC_DIV8_REG    : InstrItinClass;
123 def IIC_DIV16       : InstrItinClass;
124 def IIC_DIV32       : InstrItinClass;
125 def IIC_DIV64       : InstrItinClass;
126 // idiv
127 def IIC_IDIV8       : InstrItinClass;
128 def IIC_IDIV16      : InstrItinClass;
129 def IIC_IDIV32      : InstrItinClass;
130 def IIC_IDIV64      : InstrItinClass;
131 // neg/not/inc/dec
132 def IIC_UNARY_REG   : InstrItinClass;
133 def IIC_UNARY_MEM   : InstrItinClass;
134 // add/sub/and/or/xor/adc/sbc/cmp/test
135 def IIC_BIN_MEM     : InstrItinClass;
136 def IIC_BIN_NONMEM  : InstrItinClass;
137 // shift/rotate
138 def IIC_SR          : InstrItinClass;
139 // shift double
140 def IIC_SHD16_REG_IM : InstrItinClass;
141 def IIC_SHD16_REG_CL : InstrItinClass;
142 def IIC_SHD16_MEM_IM : InstrItinClass;
143 def IIC_SHD16_MEM_CL : InstrItinClass;
144 def IIC_SHD32_REG_IM : InstrItinClass;
145 def IIC_SHD32_REG_CL : InstrItinClass;
146 def IIC_SHD32_MEM_IM : InstrItinClass;
147 def IIC_SHD32_MEM_CL : InstrItinClass;
148 def IIC_SHD64_REG_IM : InstrItinClass;
149 def IIC_SHD64_REG_CL : InstrItinClass;
150 def IIC_SHD64_MEM_IM : InstrItinClass;
151 def IIC_SHD64_MEM_CL : InstrItinClass;
152 // cmov
153 def IIC_CMOV16_RM : InstrItinClass;
154 def IIC_CMOV16_RR : InstrItinClass;
155 def IIC_CMOV32_RM : InstrItinClass;
156 def IIC_CMOV32_RR : InstrItinClass;
157 def IIC_CMOV64_RM : InstrItinClass;
158 def IIC_CMOV64_RR : InstrItinClass;
159 // set
160 def IIC_SET_R : InstrItinClass;
161 def IIC_SET_M : InstrItinClass;
162 // jmp/jcc/jcxz
163 def IIC_Jcc : InstrItinClass;
164 def IIC_JCXZ : InstrItinClass;
165 def IIC_JMP_REL : InstrItinClass;
166 def IIC_JMP_REG : InstrItinClass;
167 def IIC_JMP_MEM : InstrItinClass;
168 def IIC_JMP_FAR_MEM : InstrItinClass;
169 def IIC_JMP_FAR_PTR : InstrItinClass;
170 // loop
171 def IIC_LOOP : InstrItinClass;
172 def IIC_LOOPE : InstrItinClass;
173 def IIC_LOOPNE : InstrItinClass;
174 // call
175 def IIC_CALL_RI : InstrItinClass;
176 def IIC_CALL_MEM : InstrItinClass;
177 def IIC_CALL_FAR_MEM : InstrItinClass;
178 def IIC_CALL_FAR_PTR : InstrItinClass;
179 // ret
180 def IIC_RET : InstrItinClass;
181 def IIC_RET_IMM : InstrItinClass;
182 //sign extension movs
183 def IIC_MOVSX : InstrItinClass;
184 def IIC_MOVSX_R16_R8 : InstrItinClass;
185 def IIC_MOVSX_R16_M8 : InstrItinClass;
186 def IIC_MOVSX_R16_R16 : InstrItinClass;
187 def IIC_MOVSX_R32_R32 : InstrItinClass;
188 //zero extension movs
189 def IIC_MOVZX : InstrItinClass;
190 def IIC_MOVZX_R16_R8 : InstrItinClass;
191 def IIC_MOVZX_R16_M8 : InstrItinClass;
192
193 def IIC_REP_MOVS : InstrItinClass;
194 def IIC_REP_STOS : InstrItinClass;
195
196 // SSE scalar/parallel binary operations
197 def IIC_SSE_ALU_F32S_RR : InstrItinClass;
198 def IIC_SSE_ALU_F32S_RM : InstrItinClass;
199 def IIC_SSE_ALU_F64S_RR : InstrItinClass;
200 def IIC_SSE_ALU_F64S_RM : InstrItinClass;
201 def IIC_SSE_MUL_F32S_RR : InstrItinClass;
202 def IIC_SSE_MUL_F32S_RM : InstrItinClass;
203 def IIC_SSE_MUL_F64S_RR : InstrItinClass;
204 def IIC_SSE_MUL_F64S_RM : InstrItinClass;
205 def IIC_SSE_DIV_F32S_RR : InstrItinClass;
206 def IIC_SSE_DIV_F32S_RM : InstrItinClass;
207 def IIC_SSE_DIV_F64S_RR : InstrItinClass;
208 def IIC_SSE_DIV_F64S_RM : InstrItinClass;
209 def IIC_SSE_ALU_F32P_RR : InstrItinClass;
210 def IIC_SSE_ALU_F32P_RM : InstrItinClass;
211 def IIC_SSE_ALU_F64P_RR : InstrItinClass;
212 def IIC_SSE_ALU_F64P_RM : InstrItinClass;
213 def IIC_SSE_MUL_F32P_RR : InstrItinClass;
214 def IIC_SSE_MUL_F32P_RM : InstrItinClass;
215 def IIC_SSE_MUL_F64P_RR : InstrItinClass;
216 def IIC_SSE_MUL_F64P_RM : InstrItinClass;
217 def IIC_SSE_DIV_F32P_RR : InstrItinClass;
218 def IIC_SSE_DIV_F32P_RM : InstrItinClass;
219 def IIC_SSE_DIV_F64P_RR : InstrItinClass;
220 def IIC_SSE_DIV_F64P_RM : InstrItinClass;
221
222 def IIC_SSE_COMIS_RR : InstrItinClass;
223 def IIC_SSE_COMIS_RM : InstrItinClass;
224
225 def IIC_SSE_HADDSUB_RR : InstrItinClass;
226 def IIC_SSE_HADDSUB_RM : InstrItinClass;
227
228 def IIC_SSE_BIT_P_RR  : InstrItinClass;
229 def IIC_SSE_BIT_P_RM  : InstrItinClass;
230
231 def IIC_SSE_INTALU_P_RR  : InstrItinClass;
232 def IIC_SSE_INTALU_P_RM  : InstrItinClass;
233 def IIC_SSE_INTALUQ_P_RR  : InstrItinClass;
234 def IIC_SSE_INTALUQ_P_RM  : InstrItinClass;
235
236 def IIC_SSE_INTMUL_P_RR : InstrItinClass;
237 def IIC_SSE_INTMUL_P_RM : InstrItinClass;
238
239 def IIC_SSE_INTSH_P_RR : InstrItinClass;
240 def IIC_SSE_INTSH_P_RM : InstrItinClass;
241 def IIC_SSE_INTSH_P_RI : InstrItinClass;
242
243 def IIC_SSE_CMPP_RR : InstrItinClass;
244 def IIC_SSE_CMPP_RM : InstrItinClass;
245
246 def IIC_SSE_SHUFP : InstrItinClass;
247 def IIC_SSE_PSHUF : InstrItinClass;
248
249 def IIC_SSE_UNPCK : InstrItinClass;
250
251 def IIC_SSE_MOVMSK : InstrItinClass;
252 def IIC_SSE_MASKMOV : InstrItinClass;
253
254 def IIC_SSE_PEXTRW : InstrItinClass;
255 def IIC_SSE_PINSRW : InstrItinClass;
256
257 def IIC_SSE_PABS_RR : InstrItinClass;
258 def IIC_SSE_PABS_RM : InstrItinClass;
259
260 def IIC_SSE_SQRTP_RR : InstrItinClass;
261 def IIC_SSE_SQRTP_RM : InstrItinClass;
262 def IIC_SSE_SQRTS_RR : InstrItinClass;
263 def IIC_SSE_SQRTS_RM : InstrItinClass;
264
265 def IIC_SSE_RCPP_RR : InstrItinClass;
266 def IIC_SSE_RCPP_RM : InstrItinClass;
267 def IIC_SSE_RCPS_RR : InstrItinClass;
268 def IIC_SSE_RCPS_RM : InstrItinClass;
269
270 def IIC_SSE_MOV_S_RR : InstrItinClass;
271 def IIC_SSE_MOV_S_RM : InstrItinClass;
272 def IIC_SSE_MOV_S_MR : InstrItinClass;
273
274 def IIC_SSE_MOVA_P_RR : InstrItinClass;
275 def IIC_SSE_MOVA_P_RM : InstrItinClass;
276 def IIC_SSE_MOVA_P_MR : InstrItinClass;
277
278 def IIC_SSE_MOVU_P_RR : InstrItinClass;
279 def IIC_SSE_MOVU_P_RM : InstrItinClass;
280 def IIC_SSE_MOVU_P_MR : InstrItinClass;
281
282 def IIC_SSE_MOVDQ : InstrItinClass;
283 def IIC_SSE_MOVD_ToGP : InstrItinClass;
284 def IIC_SSE_MOVQ_RR : InstrItinClass;
285
286 def IIC_SSE_MOV_LH : InstrItinClass;
287
288 def IIC_SSE_LDDQU : InstrItinClass;
289
290 def IIC_SSE_MOVNT : InstrItinClass;
291
292 def IIC_SSE_PHADDSUBD_RR : InstrItinClass;
293 def IIC_SSE_PHADDSUBD_RM : InstrItinClass;
294 def IIC_SSE_PHADDSUBSW_RR : InstrItinClass;
295 def IIC_SSE_PHADDSUBSW_RM : InstrItinClass;
296 def IIC_SSE_PHADDSUBW_RR : InstrItinClass;
297 def IIC_SSE_PHADDSUBW_RM : InstrItinClass;
298 def IIC_SSE_PSHUFB_RR : InstrItinClass;
299 def IIC_SSE_PSHUFB_RM : InstrItinClass;
300 def IIC_SSE_PSIGN_RR : InstrItinClass;
301 def IIC_SSE_PSIGN_RM : InstrItinClass;
302
303 def IIC_SSE_PMADD : InstrItinClass;
304 def IIC_SSE_PMULHRSW : InstrItinClass;
305 def IIC_SSE_PALIGNR : InstrItinClass;
306 def IIC_SSE_MWAIT : InstrItinClass;
307 def IIC_SSE_MONITOR : InstrItinClass;
308
309 def IIC_SSE_PREFETCH : InstrItinClass;
310 def IIC_SSE_PAUSE : InstrItinClass;
311 def IIC_SSE_LFENCE : InstrItinClass;
312 def IIC_SSE_MFENCE : InstrItinClass;
313 def IIC_SSE_SFENCE : InstrItinClass;
314 def IIC_SSE_LDMXCSR : InstrItinClass;
315 def IIC_SSE_STMXCSR : InstrItinClass;
316
317 def IIC_SSE_CVT_PD_RR : InstrItinClass;
318 def IIC_SSE_CVT_PD_RM : InstrItinClass;
319 def IIC_SSE_CVT_PS_RR : InstrItinClass;
320 def IIC_SSE_CVT_PS_RM : InstrItinClass;
321 def IIC_SSE_CVT_PI2PS_RR : InstrItinClass;
322 def IIC_SSE_CVT_PI2PS_RM : InstrItinClass;
323 def IIC_SSE_CVT_Scalar_RR : InstrItinClass;
324 def IIC_SSE_CVT_Scalar_RM : InstrItinClass;
325 def IIC_SSE_CVT_SS2SI32_RM : InstrItinClass;
326 def IIC_SSE_CVT_SS2SI32_RR : InstrItinClass;
327 def IIC_SSE_CVT_SS2SI64_RM : InstrItinClass;
328 def IIC_SSE_CVT_SS2SI64_RR : InstrItinClass;
329 def IIC_SSE_CVT_SD2SI_RM : InstrItinClass;
330 def IIC_SSE_CVT_SD2SI_RR : InstrItinClass;
331
332 // MMX
333 def IIC_MMX_MOV_MM_RM : InstrItinClass;
334 def IIC_MMX_MOV_REG_MM : InstrItinClass;
335 def IIC_MMX_MOVQ_RM : InstrItinClass;
336 def IIC_MMX_MOVQ_RR : InstrItinClass;
337
338 def IIC_MMX_ALU_RM : InstrItinClass;
339 def IIC_MMX_ALU_RR : InstrItinClass;
340 def IIC_MMX_ALUQ_RM : InstrItinClass;
341 def IIC_MMX_ALUQ_RR : InstrItinClass;
342 def IIC_MMX_PHADDSUBW_RM : InstrItinClass;
343 def IIC_MMX_PHADDSUBW_RR : InstrItinClass;
344 def IIC_MMX_PHADDSUBD_RM : InstrItinClass;
345 def IIC_MMX_PHADDSUBD_RR : InstrItinClass;
346 def IIC_MMX_PMUL : InstrItinClass;
347 def IIC_MMX_MISC_FUNC_MEM : InstrItinClass;
348 def IIC_MMX_MISC_FUNC_REG : InstrItinClass;
349 def IIC_MMX_PSADBW : InstrItinClass;
350 def IIC_MMX_SHIFT_RI : InstrItinClass;
351 def IIC_MMX_SHIFT_RM : InstrItinClass;
352 def IIC_MMX_SHIFT_RR : InstrItinClass;
353 def IIC_MMX_UNPCK_H_RM : InstrItinClass;
354 def IIC_MMX_UNPCK_H_RR : InstrItinClass;
355 def IIC_MMX_UNPCK_L : InstrItinClass;
356 def IIC_MMX_PCK_RM : InstrItinClass;
357 def IIC_MMX_PCK_RR : InstrItinClass;
358 def IIC_MMX_PSHUF : InstrItinClass;
359 def IIC_MMX_PEXTR : InstrItinClass;
360 def IIC_MMX_PINSRW : InstrItinClass;
361 def IIC_MMX_MASKMOV : InstrItinClass;
362
363 def IIC_MMX_CVT_PD_RR : InstrItinClass;
364 def IIC_MMX_CVT_PD_RM : InstrItinClass;
365 def IIC_MMX_CVT_PS_RR : InstrItinClass;
366 def IIC_MMX_CVT_PS_RM : InstrItinClass;
367
368 def IIC_CMPX_LOCK : InstrItinClass;
369 def IIC_CMPX_LOCK_8 : InstrItinClass;
370 def IIC_CMPX_LOCK_8B : InstrItinClass;
371 def IIC_CMPX_LOCK_16B : InstrItinClass;
372
373 def IIC_XADD_LOCK_MEM : InstrItinClass;
374 def IIC_XADD_LOCK_MEM8 : InstrItinClass;
375
376 def IIC_FILD : InstrItinClass;
377 def IIC_FLD : InstrItinClass;
378 def IIC_FLD80 : InstrItinClass;
379 def IIC_FST : InstrItinClass;
380 def IIC_FST80 : InstrItinClass;
381 def IIC_FIST : InstrItinClass;
382 def IIC_FLDZ : InstrItinClass;
383 def IIC_FUCOM : InstrItinClass;
384 def IIC_FUCOMI : InstrItinClass;
385 def IIC_FCOMI : InstrItinClass;
386 def IIC_FNSTSW : InstrItinClass;
387 def IIC_FNSTCW : InstrItinClass;
388 def IIC_FLDCW : InstrItinClass;
389 def IIC_FNINIT : InstrItinClass;
390 def IIC_FFREE : InstrItinClass;
391 def IIC_FNCLEX : InstrItinClass;
392 def IIC_WAIT : InstrItinClass;
393 def IIC_FXAM : InstrItinClass;
394 def IIC_FNOP : InstrItinClass;
395 def IIC_FLDL : InstrItinClass;
396 def IIC_F2XM1 : InstrItinClass;
397 def IIC_FYL2X : InstrItinClass;
398 def IIC_FPTAN : InstrItinClass;
399 def IIC_FPATAN : InstrItinClass;
400 def IIC_FXTRACT : InstrItinClass;
401 def IIC_FPREM1 : InstrItinClass;
402 def IIC_FPSTP : InstrItinClass;
403 def IIC_FPREM : InstrItinClass;
404 def IIC_FYL2XP1 : InstrItinClass;
405 def IIC_FSINCOS : InstrItinClass;
406 def IIC_FRNDINT : InstrItinClass;
407 def IIC_FSCALE : InstrItinClass;
408 def IIC_FCOMPP : InstrItinClass;
409 def IIC_FXSAVE : InstrItinClass;
410 def IIC_FXRSTOR : InstrItinClass;
411
412 def IIC_FXCH : InstrItinClass;
413
414 // System instructions
415 def IIC_CPUID : InstrItinClass;
416 def IIC_INT : InstrItinClass;
417 def IIC_INT3 : InstrItinClass;
418 def IIC_INVD : InstrItinClass;
419 def IIC_INVLPG : InstrItinClass;
420 def IIC_IRET : InstrItinClass;
421 def IIC_HLT : InstrItinClass;
422 def IIC_LXS : InstrItinClass;
423 def IIC_LTR : InstrItinClass;
424 def IIC_RDTSC : InstrItinClass;
425 def IIC_RSM : InstrItinClass;
426 def IIC_SIDT : InstrItinClass;
427 def IIC_SGDT : InstrItinClass;
428 def IIC_SLDT : InstrItinClass;
429 def IIC_STR : InstrItinClass;
430 def IIC_SWAPGS : InstrItinClass;
431 def IIC_SYSCALL : InstrItinClass;
432 def IIC_SYS_ENTER_EXIT : InstrItinClass;
433 def IIC_IN_RR : InstrItinClass;
434 def IIC_IN_RI : InstrItinClass;
435 def IIC_OUT_RR : InstrItinClass;
436 def IIC_OUT_IR : InstrItinClass;
437 def IIC_INS : InstrItinClass;
438 def IIC_MOV_REG_DR : InstrItinClass;
439 def IIC_MOV_DR_REG : InstrItinClass;
440 def IIC_MOV_REG_CR : InstrItinClass;
441 def IIC_MOV_CR_REG : InstrItinClass;
442 def IIC_MOV_REG_SR : InstrItinClass;
443 def IIC_MOV_MEM_SR : InstrItinClass;
444 def IIC_MOV_SR_REG : InstrItinClass;
445 def IIC_MOV_SR_MEM : InstrItinClass;
446 def IIC_LAR_RM : InstrItinClass;
447 def IIC_LAR_RR : InstrItinClass;
448 def IIC_LSL_RM : InstrItinClass;
449 def IIC_LSL_RR : InstrItinClass;
450 def IIC_LGDT : InstrItinClass;
451 def IIC_LIDT : InstrItinClass;
452 def IIC_LLDT_REG : InstrItinClass;
453 def IIC_LLDT_MEM : InstrItinClass;
454 def IIC_PUSH_CS : InstrItinClass;
455 def IIC_PUSH_SR : InstrItinClass;
456 def IIC_POP_SR : InstrItinClass;
457 def IIC_POP_SR_SS : InstrItinClass;
458 def IIC_VERR : InstrItinClass;
459 def IIC_VERW_REG : InstrItinClass;
460 def IIC_VERW_MEM : InstrItinClass;
461 def IIC_WRMSR : InstrItinClass;
462 def IIC_RDMSR : InstrItinClass;
463 def IIC_RDPMC : InstrItinClass;
464 def IIC_SMSW : InstrItinClass;
465 def IIC_LMSW_REG : InstrItinClass;
466 def IIC_LMSW_MEM : InstrItinClass;
467 def IIC_ENTER : InstrItinClass;
468 def IIC_LEAVE : InstrItinClass;
469 def IIC_POP_MEM : InstrItinClass;
470 def IIC_POP_REG16 : InstrItinClass;
471 def IIC_POP_REG : InstrItinClass;
472 def IIC_POP_F : InstrItinClass;
473 def IIC_POP_FD : InstrItinClass;
474 def IIC_POP_A : InstrItinClass;
475 def IIC_PUSH_IMM : InstrItinClass;
476 def IIC_PUSH_MEM : InstrItinClass;
477 def IIC_PUSH_REG : InstrItinClass;
478 def IIC_PUSH_F : InstrItinClass;
479 def IIC_PUSH_A : InstrItinClass;
480 def IIC_BSWAP : InstrItinClass;
481 def IIC_BSF : InstrItinClass;
482 def IIC_BSR : InstrItinClass;
483 def IIC_MOVS : InstrItinClass;
484 def IIC_STOS : InstrItinClass;
485 def IIC_SCAS : InstrItinClass;
486 def IIC_CMPS : InstrItinClass;
487 def IIC_MOV : InstrItinClass;
488 def IIC_MOV_MEM : InstrItinClass;
489 def IIC_AHF : InstrItinClass;
490 def IIC_BT_MI : InstrItinClass;
491 def IIC_BT_MR : InstrItinClass;
492 def IIC_BT_RI : InstrItinClass;
493 def IIC_BT_RR : InstrItinClass;
494 def IIC_BTX_MI : InstrItinClass;
495 def IIC_BTX_MR : InstrItinClass;
496 def IIC_BTX_RI : InstrItinClass;
497 def IIC_BTX_RR : InstrItinClass;
498 def IIC_XCHG_REG : InstrItinClass;
499 def IIC_XCHG_MEM : InstrItinClass;
500 def IIC_XADD_REG : InstrItinClass;
501 def IIC_XADD_MEM : InstrItinClass;
502 def IIC_CMPXCHG_MEM : InstrItinClass;
503 def IIC_CMPXCHG_REG : InstrItinClass;
504 def IIC_CMPXCHG_MEM8 : InstrItinClass;
505 def IIC_CMPXCHG_REG8 : InstrItinClass;
506 def IIC_CMPXCHG_8B : InstrItinClass;
507 def IIC_CMPXCHG_16B : InstrItinClass;
508 def IIC_LODS : InstrItinClass;
509 def IIC_OUTS : InstrItinClass;
510 def IIC_CLC : InstrItinClass;
511 def IIC_CLD : InstrItinClass;
512 def IIC_CLI : InstrItinClass;
513 def IIC_CMC : InstrItinClass;
514 def IIC_CLTS : InstrItinClass;
515 def IIC_STC : InstrItinClass;
516 def IIC_STI : InstrItinClass;
517 def IIC_STD : InstrItinClass;
518 def IIC_XLAT : InstrItinClass;
519 def IIC_AAA : InstrItinClass;
520 def IIC_AAD : InstrItinClass;
521 def IIC_AAM : InstrItinClass;
522 def IIC_AAS : InstrItinClass;
523 def IIC_DAA : InstrItinClass;
524 def IIC_DAS : InstrItinClass;
525 def IIC_BOUND : InstrItinClass;
526 def IIC_ARPL_REG : InstrItinClass;
527 def IIC_ARPL_MEM : InstrItinClass;
528 def IIC_MOVBE : InstrItinClass;
529
530 def IIC_NOP : InstrItinClass;
531
532 //===----------------------------------------------------------------------===//
533 // Processor instruction itineraries.
534
535 // IssueWidth is analagous to the number of decode units. Core and its
536 // descendents, including Nehalem and SandyBridge have 4 decoders.
537 // Resources beyond the decoder operate on micro-ops and are bufferred
538 // so adjacent micro-ops don't directly compete.
539 //
540 // MinLatency=0 indicates that RAW dependencies can be decoded in the
541 // same cycle.
542 //
543 // HighLatency=10 is optimistic. X86InstrInfo::isHighLatencyDef
544 // indicates high latency opcodes. Alternatively, InstrItinData
545 // entries may be included here to define specific operand
546 // latencies. Since these latencies are not used for pipeline hazards,
547 // they do not need to be exact.
548 //
549 // ILPWindow=10 is an arbitrary threshold that approximates cycles of
550 // latency hidden by instruction buffers. The actual value is not very
551 // important but should be zero for inorder and nonzero for OOO processors.
552 //
553 // The GenericModel contains no instruciton itineraries.
554 def GenericModel : SchedMachineModel {
555   let IssueWidth = 4;
556   let MinLatency = 0;
557   let LoadLatency = 4;
558   let HighLatency = 10;
559   let ILPWindow = 10;
560 }
561
562 include "X86ScheduleAtom.td"