Added "padd*" support for MMX. Added MMX move stuff to X86InstrInfo so that
[oota-llvm.git] / lib / Target / X86 / X86RegisterInfo.cpp
1 //===- X86RegisterInfo.cpp - X86 Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the MRegisterInfo class.  This
11 // file is responsible for the frame pointer elimination optimization on X86.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86RegisterInfo.h"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/Type.h"
24 #include "llvm/CodeGen/ValueTypes.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineFunction.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineLocation.h"
29 #include "llvm/Target/TargetFrameInfo.h"
30 #include "llvm/Target/TargetInstrInfo.h"
31 #include "llvm/Target/TargetMachine.h"
32 #include "llvm/Target/TargetOptions.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/ADT/BitVector.h"
35 #include "llvm/ADT/STLExtras.h"
36 using namespace llvm;
37
38 namespace {
39   cl::opt<bool>
40   NoFusing("disable-spill-fusing",
41            cl::desc("Disable fusing of spill code into instructions"));
42   cl::opt<bool>
43   PrintFailedFusing("print-failed-fuse-candidates",
44                     cl::desc("Print instructions that the allocator wants to"
45                              " fuse, but the X86 backend currently can't"),
46                     cl::Hidden);
47 }
48
49 X86RegisterInfo::X86RegisterInfo(X86TargetMachine &tm,
50                                  const TargetInstrInfo &tii)
51   : X86GenRegisterInfo(X86::ADJCALLSTACKDOWN, X86::ADJCALLSTACKUP),
52     TM(tm), TII(tii) {
53   // Cache some information.
54   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
55   Is64Bit = Subtarget->is64Bit();
56   if (Is64Bit) {
57     SlotSize = 8;
58     StackPtr = X86::RSP;
59     FramePtr = X86::RBP;
60   } else {
61     SlotSize = 4;
62     StackPtr = X86::ESP;
63     FramePtr = X86::EBP;
64   }
65 }
66
67 void X86RegisterInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
68                                           MachineBasicBlock::iterator MI,
69                                           unsigned SrcReg, int FrameIdx,
70                                           const TargetRegisterClass *RC) const {
71   unsigned Opc;
72   if (RC == &X86::GR64RegClass) {
73     Opc = X86::MOV64mr;
74   } else if (RC == &X86::GR32RegClass) {
75     Opc = X86::MOV32mr;
76   } else if (RC == &X86::GR16RegClass) {
77     Opc = X86::MOV16mr;
78   } else if (RC == &X86::GR8RegClass) {
79     Opc = X86::MOV8mr;
80   } else if (RC == &X86::GR32_RegClass) {
81     Opc = X86::MOV32_mr;
82   } else if (RC == &X86::GR16_RegClass) {
83     Opc = X86::MOV16_mr;
84   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
85     Opc = X86::FpST64m;
86   } else if (RC == &X86::FR32RegClass) {
87     Opc = X86::MOVSSmr;
88   } else if (RC == &X86::FR64RegClass) {
89     Opc = X86::MOVSDmr;
90   } else if (RC == &X86::VR128RegClass) {
91     Opc = X86::MOVAPSmr;
92   } else if (RC == &X86::VR64RegClass) {
93     Opc = X86::MOVQ64mr;
94   } else {
95     assert(0 && "Unknown regclass");
96     abort();
97   }
98   addFrameReference(BuildMI(MBB, MI, TII.get(Opc)), FrameIdx)
99     .addReg(SrcReg, false, false, true);
100 }
101
102 void X86RegisterInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
103                                            MachineBasicBlock::iterator MI,
104                                            unsigned DestReg, int FrameIdx,
105                                            const TargetRegisterClass *RC) const{
106   unsigned Opc;
107   if (RC == &X86::GR64RegClass) {
108     Opc = X86::MOV64rm;
109   } else if (RC == &X86::GR32RegClass) {
110     Opc = X86::MOV32rm;
111   } else if (RC == &X86::GR16RegClass) {
112     Opc = X86::MOV16rm;
113   } else if (RC == &X86::GR8RegClass) {
114     Opc = X86::MOV8rm;
115   } else if (RC == &X86::GR32_RegClass) {
116     Opc = X86::MOV32_rm;
117   } else if (RC == &X86::GR16_RegClass) {
118     Opc = X86::MOV16_rm;
119   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
120     Opc = X86::FpLD64m;
121   } else if (RC == &X86::FR32RegClass) {
122     Opc = X86::MOVSSrm;
123   } else if (RC == &X86::FR64RegClass) {
124     Opc = X86::MOVSDrm;
125   } else if (RC == &X86::VR128RegClass) {
126     Opc = X86::MOVAPSrm;
127   } else if (RC == &X86::VR64RegClass) {
128     Opc = X86::MOVQ64rm;
129   } else {
130     assert(0 && "Unknown regclass");
131     abort();
132   }
133   addFrameReference(BuildMI(MBB, MI, TII.get(Opc), DestReg), FrameIdx);
134 }
135
136 void X86RegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
137                                    MachineBasicBlock::iterator MI,
138                                    unsigned DestReg, unsigned SrcReg,
139                                    const TargetRegisterClass *RC) const {
140   unsigned Opc;
141   if (RC == &X86::GR64RegClass) {
142     Opc = X86::MOV64rr;
143   } else if (RC == &X86::GR32RegClass) {
144     Opc = X86::MOV32rr;
145   } else if (RC == &X86::GR16RegClass) {
146     Opc = X86::MOV16rr;
147   } else if (RC == &X86::GR8RegClass) {
148     Opc = X86::MOV8rr;
149   } else if (RC == &X86::GR32_RegClass) {
150     Opc = X86::MOV32_rr;
151   } else if (RC == &X86::GR16_RegClass) {
152     Opc = X86::MOV16_rr;
153   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
154     Opc = X86::FpMOV;
155   } else if (RC == &X86::FR32RegClass) {
156     Opc = X86::FsMOVAPSrr;
157   } else if (RC == &X86::FR64RegClass) {
158     Opc = X86::FsMOVAPDrr;
159   } else if (RC == &X86::VR128RegClass) {
160     Opc = X86::MOVAPSrr;
161   } else if (RC == &X86::VR64RegClass) {
162     Opc = X86::MOVQ64rr;
163   } else {
164     assert(0 && "Unknown regclass");
165     abort();
166   }
167   BuildMI(MBB, MI, TII.get(Opc), DestReg).addReg(SrcReg);
168 }
169
170 static MachineInstr *FuseTwoAddrInst(unsigned Opcode, unsigned FrameIndex,
171                                      MachineInstr *MI,
172                                      const TargetInstrInfo &TII) {
173   unsigned NumOps = TII.getNumOperands(MI->getOpcode())-2;
174   // Create the base instruction with the memory operand as the first part.
175   MachineInstrBuilder MIB = addFrameReference(BuildMI(TII.get(Opcode)),
176                                               FrameIndex);
177   
178   // Loop over the rest of the ri operands, converting them over.
179   for (unsigned i = 0; i != NumOps; ++i) {
180     MachineOperand &MO = MI->getOperand(i+2);
181     if (MO.isReg())
182       MIB = MIB.addReg(MO.getReg(), false, MO.isImplicit());
183     else if (MO.isImm())
184       MIB = MIB.addImm(MO.getImm());
185     else if (MO.isGlobalAddress())
186       MIB = MIB.addGlobalAddress(MO.getGlobal(), MO.getOffset());
187     else if (MO.isJumpTableIndex())
188       MIB = MIB.addJumpTableIndex(MO.getJumpTableIndex());
189     else if (MO.isExternalSymbol())
190       MIB = MIB.addExternalSymbol(MO.getSymbolName());
191     else
192       assert(0 && "Unknown operand type!");
193   }
194   return MIB;
195 }
196
197 static MachineInstr *FuseInst(unsigned Opcode, unsigned OpNo,
198                               unsigned FrameIndex, MachineInstr *MI,
199                               const TargetInstrInfo &TII) {
200   MachineInstrBuilder MIB = BuildMI(TII.get(Opcode));
201   
202   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
203     MachineOperand &MO = MI->getOperand(i);
204     if (i == OpNo) {
205       assert(MO.isReg() && "Expected to fold into reg operand!");
206       MIB = addFrameReference(MIB, FrameIndex);
207     } else if (MO.isReg())
208       MIB = MIB.addReg(MO.getReg(), MO.isDef(), MO.isImplicit());
209     else if (MO.isImm())
210       MIB = MIB.addImm(MO.getImm());
211     else if (MO.isGlobalAddress())
212       MIB = MIB.addGlobalAddress(MO.getGlobal(), MO.getOffset());
213     else if (MO.isJumpTableIndex())
214       MIB = MIB.addJumpTableIndex(MO.getJumpTableIndex());
215     else if (MO.isExternalSymbol())
216       MIB = MIB.addExternalSymbol(MO.getSymbolName());
217     else
218       assert(0 && "Unknown operand for FuseInst!");
219   }
220   return MIB;
221 }
222
223 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII,
224                                 unsigned Opcode, unsigned FrameIndex,
225                                 MachineInstr *MI) {
226   return addFrameReference(BuildMI(TII.get(Opcode)), FrameIndex).addImm(0);
227 }
228
229
230 //===----------------------------------------------------------------------===//
231 // Efficient Lookup Table Support
232 //===----------------------------------------------------------------------===//
233
234 namespace {
235   /// TableEntry - Maps the 'from' opcode to a fused form of the 'to' opcode.
236   ///
237   struct TableEntry {
238     unsigned from;                      // Original opcode.
239     unsigned to;                        // New opcode.
240                                         
241     // less operators used by STL search.                                    
242     bool operator<(const TableEntry &TE) const { return from < TE.from; }
243     friend bool operator<(const TableEntry &TE, unsigned V) {
244       return TE.from < V;
245     }
246     friend bool operator<(unsigned V, const TableEntry &TE) {
247       return V < TE.from;
248     }
249   };
250 }
251
252 /// TableIsSorted - Return true if the table is in 'from' opcode order.
253 ///
254 static bool TableIsSorted(const TableEntry *Table, unsigned NumEntries) {
255   for (unsigned i = 1; i != NumEntries; ++i)
256     if (!(Table[i-1] < Table[i])) {
257       cerr << "Entries out of order " << Table[i-1].from
258            << " " << Table[i].from << "\n";
259       return false;
260     }
261   return true;
262 }
263
264 /// TableLookup - Return the table entry matching the specified opcode.
265 /// Otherwise return NULL.
266 static const TableEntry *TableLookup(const TableEntry *Table, unsigned N,
267                                 unsigned Opcode) {
268   const TableEntry *I = std::lower_bound(Table, Table+N, Opcode);
269   if (I != Table+N && I->from == Opcode)
270     return I;
271   return NULL;
272 }
273
274 #define ARRAY_SIZE(TABLE)  \
275    (sizeof(TABLE)/sizeof(TABLE[0]))
276
277 #ifdef NDEBUG
278 #define ASSERT_SORTED(TABLE)
279 #else
280 #define ASSERT_SORTED(TABLE)                                              \
281   { static bool TABLE##Checked = false;                                   \
282     if (!TABLE##Checked) {                                                \
283        assert(TableIsSorted(TABLE, ARRAY_SIZE(TABLE)) &&                  \
284               "All lookup tables must be sorted for efficient access!");  \
285        TABLE##Checked = true;                                             \
286     }                                                                     \
287   }
288 #endif
289
290
291 MachineInstr* X86RegisterInfo::foldMemoryOperand(MachineInstr *MI,
292                                                  unsigned i,
293                                                  int FrameIndex) const {
294   // Check switch flag 
295   if (NoFusing) return NULL;
296
297   // Table (and size) to search
298   const TableEntry *OpcodeTablePtr = NULL;
299   unsigned OpcodeTableSize = 0;
300   bool isTwoAddrFold = false;
301   unsigned NumOps = TII.getNumOperands(MI->getOpcode());
302   bool isTwoAddr = NumOps > 1 &&
303     MI->getInstrDescriptor()->getOperandConstraint(1, TOI::TIED_TO) != -1;
304
305   MachineInstr *NewMI = NULL;
306   // Folding a memory location into the two-address part of a two-address
307   // instruction is different than folding it other places.  It requires
308   // replacing the *two* registers with the memory location.
309   if (isTwoAddr && NumOps >= 2 && i < 2 &&
310       MI->getOperand(0).isReg() && 
311       MI->getOperand(1).isReg() &&
312       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
313     static const TableEntry OpcodeTable[] = {
314       { X86::ADC32ri,     X86::ADC32mi },
315       { X86::ADC32ri8,    X86::ADC32mi8 },
316       { X86::ADC32rr,     X86::ADC32mr },
317       { X86::ADC64ri32,   X86::ADC64mi32 },
318       { X86::ADC64ri8,    X86::ADC64mi8 },
319       { X86::ADC64rr,     X86::ADC64mr },
320       { X86::ADD16ri,     X86::ADD16mi },
321       { X86::ADD16ri8,    X86::ADD16mi8 },
322       { X86::ADD16rr,     X86::ADD16mr },
323       { X86::ADD32ri,     X86::ADD32mi },
324       { X86::ADD32ri8,    X86::ADD32mi8 },
325       { X86::ADD32rr,     X86::ADD32mr },
326       { X86::ADD64ri32,   X86::ADD64mi32 },
327       { X86::ADD64ri8,    X86::ADD64mi8 },
328       { X86::ADD64rr,     X86::ADD64mr },
329       { X86::ADD8ri,      X86::ADD8mi },
330       { X86::ADD8rr,      X86::ADD8mr },
331       { X86::AND16ri,     X86::AND16mi },
332       { X86::AND16ri8,    X86::AND16mi8 },
333       { X86::AND16rr,     X86::AND16mr },
334       { X86::AND32ri,     X86::AND32mi },
335       { X86::AND32ri8,    X86::AND32mi8 },
336       { X86::AND32rr,     X86::AND32mr },
337       { X86::AND64ri32,   X86::AND64mi32 },
338       { X86::AND64ri8,    X86::AND64mi8 },
339       { X86::AND64rr,     X86::AND64mr },
340       { X86::AND8ri,      X86::AND8mi },
341       { X86::AND8rr,      X86::AND8mr },
342       { X86::DEC16r,      X86::DEC16m },
343       { X86::DEC32r,      X86::DEC32m },
344       { X86::DEC64_16r,   X86::DEC16m },
345       { X86::DEC64_32r,   X86::DEC32m },
346       { X86::DEC64r,      X86::DEC64m },
347       { X86::DEC8r,       X86::DEC8m },
348       { X86::INC16r,      X86::INC16m },
349       { X86::INC32r,      X86::INC32m },
350       { X86::INC64_16r,   X86::INC16m },
351       { X86::INC64_32r,   X86::INC32m },
352       { X86::INC64r,      X86::INC64m },
353       { X86::INC8r,       X86::INC8m },
354       { X86::NEG16r,      X86::NEG16m },
355       { X86::NEG32r,      X86::NEG32m },
356       { X86::NEG64r,      X86::NEG64m },
357       { X86::NEG8r,       X86::NEG8m },
358       { X86::NOT16r,      X86::NOT16m },
359       { X86::NOT32r,      X86::NOT32m },
360       { X86::NOT64r,      X86::NOT64m },
361       { X86::NOT8r,       X86::NOT8m },
362       { X86::OR16ri,      X86::OR16mi },
363       { X86::OR16ri8,     X86::OR16mi8 },
364       { X86::OR16rr,      X86::OR16mr },
365       { X86::OR32ri,      X86::OR32mi },
366       { X86::OR32ri8,     X86::OR32mi8 },
367       { X86::OR32rr,      X86::OR32mr },
368       { X86::OR64ri32,    X86::OR64mi32 },
369       { X86::OR64ri8,     X86::OR64mi8 },
370       { X86::OR64rr,      X86::OR64mr },
371       { X86::OR8ri,       X86::OR8mi },
372       { X86::OR8rr,       X86::OR8mr },
373       { X86::ROL16r1,     X86::ROL16m1 },
374       { X86::ROL16rCL,    X86::ROL16mCL },
375       { X86::ROL16ri,     X86::ROL16mi },
376       { X86::ROL32r1,     X86::ROL32m1 },
377       { X86::ROL32rCL,    X86::ROL32mCL },
378       { X86::ROL32ri,     X86::ROL32mi },
379       { X86::ROL64r1,     X86::ROL64m1 },
380       { X86::ROL64rCL,    X86::ROL64mCL },
381       { X86::ROL64ri,     X86::ROL64mi },
382       { X86::ROL8r1,      X86::ROL8m1 },
383       { X86::ROL8rCL,     X86::ROL8mCL },
384       { X86::ROL8ri,      X86::ROL8mi },
385       { X86::ROR16r1,     X86::ROR16m1 },
386       { X86::ROR16rCL,    X86::ROR16mCL },
387       { X86::ROR16ri,     X86::ROR16mi },
388       { X86::ROR32r1,     X86::ROR32m1 },
389       { X86::ROR32rCL,    X86::ROR32mCL },
390       { X86::ROR32ri,     X86::ROR32mi },
391       { X86::ROR64r1,     X86::ROR64m1 },
392       { X86::ROR64rCL,    X86::ROR64mCL },
393       { X86::ROR64ri,     X86::ROR64mi },
394       { X86::ROR8r1,      X86::ROR8m1 },
395       { X86::ROR8rCL,     X86::ROR8mCL },
396       { X86::ROR8ri,      X86::ROR8mi },
397       { X86::SAR16r1,     X86::SAR16m1 },
398       { X86::SAR16rCL,    X86::SAR16mCL },
399       { X86::SAR16ri,     X86::SAR16mi },
400       { X86::SAR32r1,     X86::SAR32m1 },
401       { X86::SAR32rCL,    X86::SAR32mCL },
402       { X86::SAR32ri,     X86::SAR32mi },
403       { X86::SAR64r1,     X86::SAR64m1 },
404       { X86::SAR64rCL,    X86::SAR64mCL },
405       { X86::SAR64ri,     X86::SAR64mi },
406       { X86::SAR8r1,      X86::SAR8m1 },
407       { X86::SAR8rCL,     X86::SAR8mCL },
408       { X86::SAR8ri,      X86::SAR8mi },
409       { X86::SBB32ri,     X86::SBB32mi },
410       { X86::SBB32ri8,    X86::SBB32mi8 },
411       { X86::SBB32rr,     X86::SBB32mr },
412       { X86::SBB64ri32,   X86::SBB64mi32 },
413       { X86::SBB64ri8,    X86::SBB64mi8 },
414       { X86::SBB64rr,     X86::SBB64mr },
415       { X86::SHL16r1,     X86::SHL16m1 },
416       { X86::SHL16rCL,    X86::SHL16mCL },
417       { X86::SHL16ri,     X86::SHL16mi },
418       { X86::SHL32r1,     X86::SHL32m1 },
419       { X86::SHL32rCL,    X86::SHL32mCL },
420       { X86::SHL32ri,     X86::SHL32mi },
421       { X86::SHL64r1,     X86::SHL64m1 },
422       { X86::SHL64rCL,    X86::SHL64mCL },
423       { X86::SHL64ri,     X86::SHL64mi },
424       { X86::SHL8r1,      X86::SHL8m1 },
425       { X86::SHL8rCL,     X86::SHL8mCL },
426       { X86::SHL8ri,      X86::SHL8mi },
427       { X86::SHLD16rrCL,  X86::SHLD16mrCL },
428       { X86::SHLD16rri8,  X86::SHLD16mri8 },
429       { X86::SHLD32rrCL,  X86::SHLD32mrCL },
430       { X86::SHLD32rri8,  X86::SHLD32mri8 },
431       { X86::SHLD64rrCL,  X86::SHLD64mrCL },
432       { X86::SHLD64rri8,  X86::SHLD64mri8 },
433       { X86::SHR16r1,     X86::SHR16m1 },
434       { X86::SHR16rCL,    X86::SHR16mCL },
435       { X86::SHR16ri,     X86::SHR16mi },
436       { X86::SHR32r1,     X86::SHR32m1 },
437       { X86::SHR32rCL,    X86::SHR32mCL },
438       { X86::SHR32ri,     X86::SHR32mi },
439       { X86::SHR64r1,     X86::SHR64m1 },
440       { X86::SHR64rCL,    X86::SHR64mCL },
441       { X86::SHR64ri,     X86::SHR64mi },
442       { X86::SHR8r1,      X86::SHR8m1 },
443       { X86::SHR8rCL,     X86::SHR8mCL },
444       { X86::SHR8ri,      X86::SHR8mi },
445       { X86::SHRD16rrCL,  X86::SHRD16mrCL },
446       { X86::SHRD16rri8,  X86::SHRD16mri8 },
447       { X86::SHRD32rrCL,  X86::SHRD32mrCL },
448       { X86::SHRD32rri8,  X86::SHRD32mri8 },
449       { X86::SHRD64rrCL,  X86::SHRD64mrCL },
450       { X86::SHRD64rri8,  X86::SHRD64mri8 },
451       { X86::SUB16ri,     X86::SUB16mi },
452       { X86::SUB16ri8,    X86::SUB16mi8 },
453       { X86::SUB16rr,     X86::SUB16mr },
454       { X86::SUB32ri,     X86::SUB32mi },
455       { X86::SUB32ri8,    X86::SUB32mi8 },
456       { X86::SUB32rr,     X86::SUB32mr },
457       { X86::SUB64ri32,   X86::SUB64mi32 },
458       { X86::SUB64ri8,    X86::SUB64mi8 },
459       { X86::SUB64rr,     X86::SUB64mr },
460       { X86::SUB8ri,      X86::SUB8mi },
461       { X86::SUB8rr,      X86::SUB8mr },
462       { X86::XOR16ri,     X86::XOR16mi },
463       { X86::XOR16ri8,    X86::XOR16mi8 },
464       { X86::XOR16rr,     X86::XOR16mr },
465       { X86::XOR32ri,     X86::XOR32mi },
466       { X86::XOR32ri8,    X86::XOR32mi8 },
467       { X86::XOR32rr,     X86::XOR32mr },
468       { X86::XOR64ri32,   X86::XOR64mi32 },
469       { X86::XOR64ri8,    X86::XOR64mi8 },
470       { X86::XOR64rr,     X86::XOR64mr },
471       { X86::XOR8ri,      X86::XOR8mi },
472       { X86::XOR8rr,      X86::XOR8mr }
473     };
474     ASSERT_SORTED(OpcodeTable);
475     OpcodeTablePtr = OpcodeTable;
476     OpcodeTableSize = ARRAY_SIZE(OpcodeTable);
477     isTwoAddrFold = true;
478   } else if (i == 0) { // If operand 0
479     if (MI->getOpcode() == X86::MOV16r0)
480       NewMI = MakeM0Inst(TII, X86::MOV16mi, FrameIndex, MI);
481     else if (MI->getOpcode() == X86::MOV32r0)
482       NewMI = MakeM0Inst(TII, X86::MOV32mi, FrameIndex, MI);
483     else if (MI->getOpcode() == X86::MOV64r0)
484       NewMI = MakeM0Inst(TII, X86::MOV64mi32, FrameIndex, MI);
485     else if (MI->getOpcode() == X86::MOV8r0)
486       NewMI = MakeM0Inst(TII, X86::MOV8mi, FrameIndex, MI);
487     if (NewMI) {
488       NewMI->copyKillDeadInfo(MI);
489       return NewMI;
490     }
491     
492     static const TableEntry OpcodeTable[] = {
493       { X86::CMP16ri,     X86::CMP16mi },
494       { X86::CMP16ri8,    X86::CMP16mi8 },
495       { X86::CMP32ri,     X86::CMP32mi },
496       { X86::CMP32ri8,    X86::CMP32mi8 },
497       { X86::CMP8ri,      X86::CMP8mi },
498       { X86::DIV16r,      X86::DIV16m },
499       { X86::DIV32r,      X86::DIV32m },
500       { X86::DIV64r,      X86::DIV64m },
501       { X86::DIV8r,       X86::DIV8m },
502       { X86::FsMOVAPDrr,  X86::MOVSDmr },
503       { X86::FsMOVAPSrr,  X86::MOVSSmr },
504       { X86::IDIV16r,     X86::IDIV16m },
505       { X86::IDIV32r,     X86::IDIV32m },
506       { X86::IDIV64r,     X86::IDIV64m },
507       { X86::IDIV8r,      X86::IDIV8m },
508       { X86::IMUL16r,     X86::IMUL16m },
509       { X86::IMUL32r,     X86::IMUL32m },
510       { X86::IMUL64r,     X86::IMUL64m },
511       { X86::IMUL8r,      X86::IMUL8m },
512       { X86::MOV16ri,     X86::MOV16mi },
513       { X86::MOV16rr,     X86::MOV16mr },
514       { X86::MOV32ri,     X86::MOV32mi },
515       { X86::MOV32rr,     X86::MOV32mr },
516       { X86::MOV64ri32,   X86::MOV64mi32 },
517       { X86::MOV64rr,     X86::MOV64mr },
518       { X86::MOV8ri,      X86::MOV8mi },
519       { X86::MOV8rr,      X86::MOV8mr },
520       { X86::MOVAPDrr,    X86::MOVAPDmr },
521       { X86::MOVAPSrr,    X86::MOVAPSmr },
522       { X86::MOVPDI2DIrr, X86::MOVPDI2DImr },
523       { X86::MOVPQIto64rr,X86::MOVPQIto64mr },
524       { X86::MOVPS2SSrr,  X86::MOVPS2SSmr },
525       { X86::MOVSDrr,     X86::MOVSDmr },
526       { X86::MOVSDto64rr, X86::MOVSDto64mr },
527       { X86::MOVSS2DIrr,  X86::MOVSS2DImr },
528       { X86::MOVSSrr,     X86::MOVSSmr },
529       { X86::MOVUPDrr,    X86::MOVUPDmr },
530       { X86::MOVUPSrr,    X86::MOVUPSmr },
531       { X86::MUL16r,      X86::MUL16m },
532       { X86::MUL32r,      X86::MUL32m },
533       { X86::MUL64r,      X86::MUL64m },
534       { X86::MUL8r,       X86::MUL8m },
535       { X86::SETAEr,      X86::SETAEm },
536       { X86::SETAr,       X86::SETAm },
537       { X86::SETBEr,      X86::SETBEm },
538       { X86::SETBr,       X86::SETBm },
539       { X86::SETEr,       X86::SETEm },
540       { X86::SETGEr,      X86::SETGEm },
541       { X86::SETGr,       X86::SETGm },
542       { X86::SETLEr,      X86::SETLEm },
543       { X86::SETLr,       X86::SETLm },
544       { X86::SETNEr,      X86::SETNEm },
545       { X86::SETNPr,      X86::SETNPm },
546       { X86::SETNSr,      X86::SETNSm },
547       { X86::SETPr,       X86::SETPm },
548       { X86::SETSr,       X86::SETSm },
549       { X86::TEST16ri,    X86::TEST16mi },
550       { X86::TEST32ri,    X86::TEST32mi },
551       { X86::TEST64ri32,  X86::TEST64mi32 },
552       { X86::TEST8ri,     X86::TEST8mi },
553       { X86::XCHG16rr,    X86::XCHG16mr },
554       { X86::XCHG32rr,    X86::XCHG32mr },
555       { X86::XCHG64rr,    X86::XCHG64mr },
556       { X86::XCHG8rr,     X86::XCHG8mr }
557     };
558     ASSERT_SORTED(OpcodeTable);
559     OpcodeTablePtr = OpcodeTable;
560     OpcodeTableSize = ARRAY_SIZE(OpcodeTable);
561   } else if (i == 1) {
562     static const TableEntry OpcodeTable[] = {
563       { X86::CMP16rr,         X86::CMP16rm },
564       { X86::CMP32rr,         X86::CMP32rm },
565       { X86::CMP64ri32,       X86::CMP64mi32 },
566       { X86::CMP64ri8,        X86::CMP64mi8 },
567       { X86::CMP64rr,         X86::CMP64rm },
568       { X86::CMP8rr,          X86::CMP8rm },
569       { X86::CMPPDrri,        X86::CMPPDrmi },
570       { X86::CMPPSrri,        X86::CMPPSrmi },
571       { X86::CMPSDrr,         X86::CMPSDrm },
572       { X86::CMPSSrr,         X86::CMPSSrm },
573       { X86::CVTSD2SSrr,      X86::CVTSD2SSrm },
574       { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm },
575       { X86::CVTSI2SDrr,      X86::CVTSI2SDrm },
576       { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm },
577       { X86::CVTSI2SSrr,      X86::CVTSI2SSrm },
578       { X86::CVTSS2SDrr,      X86::CVTSS2SDrm },
579       { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm },
580       { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm },
581       { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm },
582       { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm },
583       { X86::FsMOVAPDrr,      X86::MOVSDrm },
584       { X86::FsMOVAPSrr,      X86::MOVSSrm },
585       { X86::IMUL16rri,       X86::IMUL16rmi },
586       { X86::IMUL16rri8,      X86::IMUL16rmi8 },
587       { X86::IMUL32rri,       X86::IMUL32rmi },
588       { X86::IMUL32rri8,      X86::IMUL32rmi8 },
589       { X86::IMUL64rr,        X86::IMUL64rm },
590       { X86::IMUL64rri32,     X86::IMUL64rmi32 },
591       { X86::IMUL64rri8,      X86::IMUL64rmi8 },
592       { X86::Int_CMPSDrr,     X86::Int_CMPSDrm },
593       { X86::Int_CMPSSrr,     X86::Int_CMPSSrm },
594       { X86::Int_COMISDrr,    X86::Int_COMISDrm },
595       { X86::Int_COMISSrr,    X86::Int_COMISSrm },
596       { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm },
597       { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm },
598       { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm },
599       { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm },
600       { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm },
601       { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm },
602       { X86::Int_CVTSD2SI64rr,X86::Int_CVTSD2SI64rm },
603       { X86::Int_CVTSD2SIrr,  X86::Int_CVTSD2SIrm },
604       { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm },
605       { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm },
606       { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm },
607       { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm },
608       { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm },
609       { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm },
610       { X86::Int_CVTSS2SI64rr,X86::Int_CVTSS2SI64rm },
611       { X86::Int_CVTSS2SIrr,  X86::Int_CVTSS2SIrm },
612       { X86::Int_CVTTPD2DQrr, X86::Int_CVTTPD2DQrm },
613       { X86::Int_CVTTPS2DQrr, X86::Int_CVTTPS2DQrm },
614       { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm },
615       { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm },
616       { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm },
617       { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm },
618       { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm },
619       { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm },
620       { X86::MOV16rr,         X86::MOV16rm },
621       { X86::MOV32rr,         X86::MOV32rm },
622       { X86::MOV64rr,         X86::MOV64rm },
623       { X86::MOV64toPQIrr,    X86::MOV64toPQIrm },
624       { X86::MOV64toSDrr,     X86::MOV64toSDrm },
625       { X86::MOV8rr,          X86::MOV8rm },
626       { X86::MOVAPDrr,        X86::MOVAPDrm },
627       { X86::MOVAPSrr,        X86::MOVAPSrm },
628       { X86::MOVDDUPrr,       X86::MOVDDUPrm },
629       { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm },
630       { X86::MOVDI2SSrr,      X86::MOVDI2SSrm },
631       { X86::MOVSD2PDrr,      X86::MOVSD2PDrm },
632       { X86::MOVSDrr,         X86::MOVSDrm },
633       { X86::MOVSHDUPrr,      X86::MOVSHDUPrm },
634       { X86::MOVSLDUPrr,      X86::MOVSLDUPrm },
635       { X86::MOVSS2PSrr,      X86::MOVSS2PSrm },
636       { X86::MOVSSrr,         X86::MOVSSrm },
637       { X86::MOVSX16rr8,      X86::MOVSX16rm8 },
638       { X86::MOVSX32rr16,     X86::MOVSX32rm16 },
639       { X86::MOVSX32rr8,      X86::MOVSX32rm8 },
640       { X86::MOVSX64rr16,     X86::MOVSX64rm16 },
641       { X86::MOVSX64rr32,     X86::MOVSX64rm32 },
642       { X86::MOVSX64rr8,      X86::MOVSX64rm8 },
643       { X86::MOVUPDrr,        X86::MOVUPDrm },
644       { X86::MOVUPSrr,        X86::MOVUPSrm },
645       { X86::MOVZX16rr8,      X86::MOVZX16rm8 },
646       { X86::MOVZX32rr16,     X86::MOVZX32rm16 },
647       { X86::MOVZX32rr8,      X86::MOVZX32rm8 },
648       { X86::MOVZX64rr16,     X86::MOVZX64rm16 },
649       { X86::MOVZX64rr8,      X86::MOVZX64rm8 },
650       { X86::PSHUFDri,        X86::PSHUFDmi },
651       { X86::PSHUFHWri,       X86::PSHUFHWmi },
652       { X86::PSHUFLWri,       X86::PSHUFLWmi },
653       { X86::PsMOVZX64rr32,   X86::PsMOVZX64rm32 },
654       { X86::TEST16rr,        X86::TEST16rm },
655       { X86::TEST32rr,        X86::TEST32rm },
656       { X86::TEST64rr,        X86::TEST64rm },
657       { X86::TEST8rr,         X86::TEST8rm },
658       // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
659       { X86::UCOMISDrr,       X86::UCOMISDrm },
660       { X86::UCOMISSrr,       X86::UCOMISSrm },
661       { X86::XCHG16rr,        X86::XCHG16rm },
662       { X86::XCHG32rr,        X86::XCHG32rm },
663       { X86::XCHG64rr,        X86::XCHG64rm },
664       { X86::XCHG8rr,         X86::XCHG8rm }
665     };
666     ASSERT_SORTED(OpcodeTable);
667     OpcodeTablePtr = OpcodeTable;
668     OpcodeTableSize = ARRAY_SIZE(OpcodeTable);
669   } else if (i == 2) {
670     static const TableEntry OpcodeTable[] = {
671       { X86::ADC32rr,         X86::ADC32rm },
672       { X86::ADC64rr,         X86::ADC64rm },
673       { X86::ADD16rr,         X86::ADD16rm },
674       { X86::ADD32rr,         X86::ADD32rm },
675       { X86::ADD64rr,         X86::ADD64rm },
676       { X86::ADD8rr,          X86::ADD8rm },
677       { X86::ADDPDrr,         X86::ADDPDrm },
678       { X86::ADDPSrr,         X86::ADDPSrm },
679       { X86::ADDSDrr,         X86::ADDSDrm },
680       { X86::ADDSSrr,         X86::ADDSSrm },
681       { X86::ADDSUBPDrr,      X86::ADDSUBPDrm },
682       { X86::ADDSUBPSrr,      X86::ADDSUBPSrm },
683       { X86::AND16rr,         X86::AND16rm },
684       { X86::AND32rr,         X86::AND32rm },
685       { X86::AND64rr,         X86::AND64rm },
686       { X86::AND8rr,          X86::AND8rm },
687       { X86::ANDNPDrr,        X86::ANDNPDrm },
688       { X86::ANDNPSrr,        X86::ANDNPSrm },
689       { X86::ANDPDrr,         X86::ANDPDrm },
690       { X86::ANDPSrr,         X86::ANDPSrm },
691       { X86::CMOVA16rr,       X86::CMOVA16rm },
692       { X86::CMOVA32rr,       X86::CMOVA32rm },
693       { X86::CMOVA64rr,       X86::CMOVA64rm },
694       { X86::CMOVAE16rr,      X86::CMOVAE16rm },
695       { X86::CMOVAE32rr,      X86::CMOVAE32rm },
696       { X86::CMOVAE64rr,      X86::CMOVAE64rm },
697       { X86::CMOVB16rr,       X86::CMOVB16rm },
698       { X86::CMOVB32rr,       X86::CMOVB32rm },
699       { X86::CMOVB64rr,       X86::CMOVB64rm },
700       { X86::CMOVBE16rr,      X86::CMOVBE16rm },
701       { X86::CMOVBE32rr,      X86::CMOVBE32rm },
702       { X86::CMOVBE64rr,      X86::CMOVBE64rm },
703       { X86::CMOVE16rr,       X86::CMOVE16rm },
704       { X86::CMOVE32rr,       X86::CMOVE32rm },
705       { X86::CMOVE64rr,       X86::CMOVE64rm },
706       { X86::CMOVG16rr,       X86::CMOVG16rm },
707       { X86::CMOVG32rr,       X86::CMOVG32rm },
708       { X86::CMOVG64rr,       X86::CMOVG64rm },
709       { X86::CMOVGE16rr,      X86::CMOVGE16rm },
710       { X86::CMOVGE32rr,      X86::CMOVGE32rm },
711       { X86::CMOVGE64rr,      X86::CMOVGE64rm },
712       { X86::CMOVL16rr,       X86::CMOVL16rm },
713       { X86::CMOVL32rr,       X86::CMOVL32rm },
714       { X86::CMOVL64rr,       X86::CMOVL64rm },
715       { X86::CMOVLE16rr,      X86::CMOVLE16rm },
716       { X86::CMOVLE32rr,      X86::CMOVLE32rm },
717       { X86::CMOVLE64rr,      X86::CMOVLE64rm },
718       { X86::CMOVNE16rr,      X86::CMOVNE16rm },
719       { X86::CMOVNE32rr,      X86::CMOVNE32rm },
720       { X86::CMOVNE64rr,      X86::CMOVNE64rm },
721       { X86::CMOVNP16rr,      X86::CMOVNP16rm },
722       { X86::CMOVNP32rr,      X86::CMOVNP32rm },
723       { X86::CMOVNP64rr,      X86::CMOVNP64rm },
724       { X86::CMOVNS16rr,      X86::CMOVNS16rm },
725       { X86::CMOVNS32rr,      X86::CMOVNS32rm },
726       { X86::CMOVNS64rr,      X86::CMOVNS64rm },
727       { X86::CMOVP16rr,       X86::CMOVP16rm },
728       { X86::CMOVP32rr,       X86::CMOVP32rm },
729       { X86::CMOVP64rr,       X86::CMOVP64rm },
730       { X86::CMOVS16rr,       X86::CMOVS16rm },
731       { X86::CMOVS32rr,       X86::CMOVS32rm },
732       { X86::CMOVS64rr,       X86::CMOVS64rm },
733       { X86::DIVPDrr,         X86::DIVPDrm },
734       { X86::DIVPSrr,         X86::DIVPSrm },
735       { X86::DIVSDrr,         X86::DIVSDrm },
736       { X86::DIVSSrr,         X86::DIVSSrm },
737       { X86::HADDPDrr,        X86::HADDPDrm },
738       { X86::HADDPSrr,        X86::HADDPSrm },
739       { X86::HSUBPDrr,        X86::HSUBPDrm },
740       { X86::HSUBPSrr,        X86::HSUBPSrm },
741       { X86::IMUL16rr,        X86::IMUL16rm },
742       { X86::IMUL32rr,        X86::IMUL32rm },
743       { X86::MAXPDrr,         X86::MAXPDrm },
744       { X86::MAXPSrr,         X86::MAXPSrm },
745       { X86::MINPDrr,         X86::MINPDrm },
746       { X86::MINPSrr,         X86::MINPSrm },
747       { X86::MULPDrr,         X86::MULPDrm },
748       { X86::MULPSrr,         X86::MULPSrm },
749       { X86::MULSDrr,         X86::MULSDrm },
750       { X86::MULSSrr,         X86::MULSSrm },
751       { X86::OR16rr,          X86::OR16rm },
752       { X86::OR32rr,          X86::OR32rm },
753       { X86::OR64rr,          X86::OR64rm },
754       { X86::OR8rr,           X86::OR8rm },
755       { X86::ORPDrr,          X86::ORPDrm },
756       { X86::ORPSrr,          X86::ORPSrm },
757       { X86::PACKSSDWrr,      X86::PACKSSDWrm },
758       { X86::PACKSSWBrr,      X86::PACKSSWBrm },
759       { X86::PACKUSWBrr,      X86::PACKUSWBrm },
760       { X86::PADDBrr,         X86::PADDBrm },
761       { X86::PADDDrr,         X86::PADDDrm },
762       { X86::PADDSBrr,        X86::PADDSBrm },
763       { X86::PADDSWrr,        X86::PADDSWrm },
764       { X86::PADDWrr,         X86::PADDWrm },
765       { X86::PANDNrr,         X86::PANDNrm },
766       { X86::PANDrr,          X86::PANDrm },
767       { X86::PAVGBrr,         X86::PAVGBrm },
768       { X86::PAVGWrr,         X86::PAVGWrm },
769       { X86::PCMPEQBrr,       X86::PCMPEQBrm },
770       { X86::PCMPEQDrr,       X86::PCMPEQDrm },
771       { X86::PCMPEQWrr,       X86::PCMPEQWrm },
772       { X86::PCMPGTBrr,       X86::PCMPGTBrm },
773       { X86::PCMPGTDrr,       X86::PCMPGTDrm },
774       { X86::PCMPGTWrr,       X86::PCMPGTWrm },
775       { X86::PINSRWrri,       X86::PINSRWrmi },
776       { X86::PMADDWDrr,       X86::PMADDWDrm },
777       { X86::PMAXSWrr,        X86::PMAXSWrm },
778       { X86::PMAXUBrr,        X86::PMAXUBrm },
779       { X86::PMINSWrr,        X86::PMINSWrm },
780       { X86::PMINUBrr,        X86::PMINUBrm },
781       { X86::PMULHUWrr,       X86::PMULHUWrm },
782       { X86::PMULHWrr,        X86::PMULHWrm },
783       { X86::PMULLWrr,        X86::PMULLWrm },
784       { X86::PMULUDQrr,       X86::PMULUDQrm },
785       { X86::PORrr,           X86::PORrm },
786       { X86::PSADBWrr,        X86::PSADBWrm },
787       { X86::PSLLDrr,         X86::PSLLDrm },
788       { X86::PSLLQrr,         X86::PSLLQrm },
789       { X86::PSLLWrr,         X86::PSLLWrm },
790       { X86::PSRADrr,         X86::PSRADrm },
791       { X86::PSRAWrr,         X86::PSRAWrm },
792       { X86::PSRLDrr,         X86::PSRLDrm },
793       { X86::PSRLQrr,         X86::PSRLQrm },
794       { X86::PSRLWrr,         X86::PSRLWrm },
795       { X86::PSUBBrr,         X86::PSUBBrm },
796       { X86::PSUBDrr,         X86::PSUBDrm },
797       { X86::PSUBSBrr,        X86::PSUBSBrm },
798       { X86::PSUBSWrr,        X86::PSUBSWrm },
799       { X86::PSUBWrr,         X86::PSUBWrm },
800       { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm },
801       { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm },
802       { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm },
803       { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm },
804       { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm },
805       { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm },
806       { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm },
807       { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm },
808       { X86::PXORrr,          X86::PXORrm },
809       { X86::RCPPSr,          X86::RCPPSm },
810       { X86::RSQRTPSr,        X86::RSQRTPSm },
811       { X86::SBB32rr,         X86::SBB32rm },
812       { X86::SBB64rr,         X86::SBB64rm },
813       { X86::SHUFPDrri,       X86::SHUFPDrmi },
814       { X86::SHUFPSrri,       X86::SHUFPSrmi },
815       { X86::SQRTPDr,         X86::SQRTPDm },
816       { X86::SQRTPSr,         X86::SQRTPSm },
817       { X86::SQRTSDr,         X86::SQRTSDm },
818       { X86::SQRTSSr,         X86::SQRTSSm },
819       { X86::SUB16rr,         X86::SUB16rm },
820       { X86::SUB32rr,         X86::SUB32rm },
821       { X86::SUB64rr,         X86::SUB64rm },
822       { X86::SUB8rr,          X86::SUB8rm },
823       { X86::SUBPDrr,         X86::SUBPDrm },
824       { X86::SUBPSrr,         X86::SUBPSrm },
825       { X86::SUBSDrr,         X86::SUBSDrm },
826       { X86::SUBSSrr,         X86::SUBSSrm },
827       // FIXME: TEST*rr -> swapped operand of TEST*mr.
828       { X86::UNPCKHPDrr,      X86::UNPCKHPDrm },
829       { X86::UNPCKHPSrr,      X86::UNPCKHPSrm },
830       { X86::UNPCKLPDrr,      X86::UNPCKLPDrm },
831       { X86::UNPCKLPSrr,      X86::UNPCKLPSrm },
832       { X86::XOR16rr,         X86::XOR16rm },
833       { X86::XOR32rr,         X86::XOR32rm },
834       { X86::XOR64rr,         X86::XOR64rm },
835       { X86::XOR8rr,          X86::XOR8rm },
836       { X86::XORPDrr,         X86::XORPDrm },
837       { X86::XORPSrr,         X86::XORPSrm }
838     };
839     ASSERT_SORTED(OpcodeTable);
840     OpcodeTablePtr = OpcodeTable;
841     OpcodeTableSize = ARRAY_SIZE(OpcodeTable);
842   }
843   
844   // If table selected...
845   if (OpcodeTablePtr) {
846     // Find the Opcode to fuse
847     unsigned fromOpcode = MI->getOpcode();
848     // Lookup fromOpcode in table
849     if (const TableEntry *Entry = TableLookup(OpcodeTablePtr, OpcodeTableSize,
850                                               fromOpcode)) {
851       if (isTwoAddrFold)
852         NewMI = FuseTwoAddrInst(Entry->to, FrameIndex, MI, TII);
853       else
854         NewMI = FuseInst(Entry->to, i, FrameIndex, MI, TII);
855       NewMI->copyKillDeadInfo(MI);
856       return NewMI;
857     }
858   }
859   
860   // No fusion 
861   if (PrintFailedFusing)
862     cerr << "We failed to fuse ("
863          << ((i == 1) ? "r" : "s") << "): " << *MI;
864   return NULL;
865 }
866
867
868 const unsigned *X86RegisterInfo::getCalleeSavedRegs() const {
869   static const unsigned CalleeSavedRegs32Bit[] = {
870     X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
871   };
872   static const unsigned CalleeSavedRegs64Bit[] = {
873     X86::RBX, X86::R12, X86::R13, X86::R14, X86::R15, X86::RBP, 0
874   };
875
876   return Is64Bit ? CalleeSavedRegs64Bit : CalleeSavedRegs32Bit;
877 }
878
879 const TargetRegisterClass* const*
880 X86RegisterInfo::getCalleeSavedRegClasses() const {
881   static const TargetRegisterClass * const CalleeSavedRegClasses32Bit[] = {
882     &X86::GR32RegClass, &X86::GR32RegClass,
883     &X86::GR32RegClass, &X86::GR32RegClass,  0
884   };
885   static const TargetRegisterClass * const CalleeSavedRegClasses64Bit[] = {
886     &X86::GR64RegClass, &X86::GR64RegClass,
887     &X86::GR64RegClass, &X86::GR64RegClass,
888     &X86::GR64RegClass, &X86::GR64RegClass, 0
889   };
890
891   return Is64Bit ? CalleeSavedRegClasses64Bit : CalleeSavedRegClasses32Bit;
892 }
893
894 BitVector X86RegisterInfo::getReservedRegs(const MachineFunction &MF) const {
895   BitVector Reserved(getNumRegs());
896   Reserved.set(X86::RSP);
897   Reserved.set(X86::ESP);
898   Reserved.set(X86::SP);
899   Reserved.set(X86::SPL);
900   if (hasFP(MF)) {
901     Reserved.set(X86::RBP);
902     Reserved.set(X86::EBP);
903     Reserved.set(X86::BP);
904     Reserved.set(X86::BPL);
905   }
906   return Reserved;
907 }
908
909 //===----------------------------------------------------------------------===//
910 // Stack Frame Processing methods
911 //===----------------------------------------------------------------------===//
912
913 // hasFP - Return true if the specified function should have a dedicated frame
914 // pointer register.  This is true if the function has variable sized allocas or
915 // if frame pointer elimination is disabled.
916 //
917 bool X86RegisterInfo::hasFP(const MachineFunction &MF) const {
918   return (NoFramePointerElim || 
919           MF.getFrameInfo()->hasVarSizedObjects() ||
920           MF.getInfo<X86FunctionInfo>()->getForceFramePointer());
921 }
922
923 void X86RegisterInfo::
924 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
925                               MachineBasicBlock::iterator I) const {
926   if (hasFP(MF)) {
927     // If we have a frame pointer, turn the adjcallstackup instruction into a
928     // 'sub ESP, <amt>' and the adjcallstackdown instruction into 'add ESP,
929     // <amt>'
930     MachineInstr *Old = I;
931     unsigned Amount = Old->getOperand(0).getImmedValue();
932     if (Amount != 0) {
933       // We need to keep the stack aligned properly.  To do this, we round the
934       // amount of space needed for the outgoing arguments up to the next
935       // alignment boundary.
936       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
937       Amount = (Amount+Align-1)/Align*Align;
938
939       MachineInstr *New = 0;
940       if (Old->getOpcode() == X86::ADJCALLSTACKDOWN) {
941         New=BuildMI(TII.get(Is64Bit ? X86::SUB64ri32 : X86::SUB32ri), StackPtr)
942           .addReg(StackPtr).addImm(Amount);
943       } else {
944         assert(Old->getOpcode() == X86::ADJCALLSTACKUP);
945         // factor out the amount the callee already popped.
946         unsigned CalleeAmt = Old->getOperand(1).getImmedValue();
947         Amount -= CalleeAmt;
948         if (Amount) {
949           unsigned Opc = (Amount < 128) ?
950             (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
951             (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri);
952           New = BuildMI(TII.get(Opc),  StackPtr)
953                         .addReg(StackPtr).addImm(Amount);
954         }
955       }
956
957       // Replace the pseudo instruction with a new instruction...
958       if (New) MBB.insert(I, New);
959     }
960   } else if (I->getOpcode() == X86::ADJCALLSTACKUP) {
961     // If we are performing frame pointer elimination and if the callee pops
962     // something off the stack pointer, add it back.  We do this until we have
963     // more advanced stack pointer tracking ability.
964     if (unsigned CalleeAmt = I->getOperand(1).getImmedValue()) {
965       unsigned Opc = (CalleeAmt < 128) ?
966         (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
967         (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
968       MachineInstr *New =
969         BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(CalleeAmt);
970       MBB.insert(I, New);
971     }
972   }
973
974   MBB.erase(I);
975 }
976
977 void X86RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
978                                           RegScavenger *RS) const{
979   unsigned i = 0;
980   MachineInstr &MI = *II;
981   MachineFunction &MF = *MI.getParent()->getParent();
982   while (!MI.getOperand(i).isFrameIndex()) {
983     ++i;
984     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
985   }
986
987   int FrameIndex = MI.getOperand(i).getFrameIndex();
988   // This must be part of a four operand memory reference.  Replace the
989   // FrameIndex with base register with EBP.  Add an offset to the offset.
990   MI.getOperand(i).ChangeToRegister(hasFP(MF) ? FramePtr : StackPtr, false);
991
992   // Now add the frame object offset to the offset from EBP.
993   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
994                MI.getOperand(i+3).getImmedValue()+SlotSize;
995
996   if (!hasFP(MF))
997     Offset += MF.getFrameInfo()->getStackSize();
998   else
999     Offset += SlotSize;  // Skip the saved EBP
1000
1001   MI.getOperand(i+3).ChangeToImmediate(Offset);
1002 }
1003
1004 void
1005 X86RegisterInfo::processFunctionBeforeFrameFinalized(MachineFunction &MF) const{
1006   if (hasFP(MF)) {
1007     // Create a frame entry for the EBP register that must be saved.
1008     int FrameIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize,SlotSize * -2);
1009     assert(FrameIdx == MF.getFrameInfo()->getObjectIndexBegin() &&
1010            "Slot for EBP register must be last in order to be found!");
1011   }
1012 }
1013
1014 void X86RegisterInfo::emitPrologue(MachineFunction &MF) const {
1015   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
1016   MachineBasicBlock::iterator MBBI = MBB.begin();
1017   MachineFrameInfo *MFI = MF.getFrameInfo();
1018   unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
1019   const Function* Fn = MF.getFunction();
1020   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
1021   MachineInstr *MI;
1022   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
1023   
1024   // Prepare for frame info.
1025   unsigned FrameLabelId = 0;
1026   
1027   // Get the number of bytes to allocate from the FrameInfo
1028   unsigned NumBytes = MFI->getStackSize();
1029
1030   if (NumBytes) {   // adjust stack pointer: ESP -= numbytes
1031     if (NumBytes >= 4096 && Subtarget->isTargetCygMing()) {
1032       // Function prologue calls _alloca to probe the stack when allocating  
1033       // more than 4k bytes in one go. Touching the stack at 4K increments is  
1034       // necessary to ensure that the guard pages used by the OS virtual memory
1035       // manager are allocated in correct sequence.
1036       MI = BuildMI(TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes);
1037       MBB.insert(MBBI, MI);
1038       MI = BuildMI(TII.get(X86::CALLpcrel32)).addExternalSymbol("_alloca");
1039       MBB.insert(MBBI, MI);
1040     } else {
1041       unsigned Opc = (NumBytes < 128) ?
1042         (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
1043         (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
1044       MI= BuildMI(TII.get(Opc), StackPtr).addReg(StackPtr).addImm(NumBytes);
1045       MBB.insert(MBBI, MI);
1046     }
1047   }
1048
1049   if (MMI && MMI->needsFrameInfo()) {
1050     // Mark effective beginning of when frame pointer becomes valid.
1051     FrameLabelId = MMI->NextLabelID();
1052     BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(FrameLabelId);
1053   }
1054   
1055   if (hasFP(MF)) {
1056     // Get the offset of the stack slot for the EBP register... which is
1057     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
1058     int EBPOffset = MFI->getObjectOffset(MFI->getObjectIndexBegin())+SlotSize;
1059     // Update the frame offset adjustment.
1060     MFI->setOffsetAdjustment(SlotSize-NumBytes);
1061     
1062     // Save EBP into the appropriate stack slot...
1063     // mov [ESP-<offset>], EBP
1064     MI = addRegOffset(BuildMI(TII.get(Is64Bit ? X86::MOV64mr : X86::MOV32mr)),
1065                       StackPtr, EBPOffset+NumBytes).addReg(FramePtr);
1066     MBB.insert(MBBI, MI);
1067
1068     // Update EBP with the new base value...
1069     if (NumBytes == SlotSize)    // mov EBP, ESP
1070       MI = BuildMI(TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr), FramePtr).
1071         addReg(StackPtr);
1072     else                  // lea EBP, [ESP+StackSize]
1073       MI = addRegOffset(BuildMI(TII.get(Is64Bit ? X86::LEA64r : X86::LEA32r),
1074                                 FramePtr), StackPtr, NumBytes-SlotSize);
1075
1076     MBB.insert(MBBI, MI);
1077   }
1078
1079   if (MMI && MMI->needsFrameInfo()) {
1080     std::vector<MachineMove> &Moves = MMI->getFrameMoves();
1081     
1082     if (NumBytes) {
1083       // Show update of SP.
1084       MachineLocation SPDst(MachineLocation::VirtualFP);
1085       MachineLocation SPSrc(MachineLocation::VirtualFP, -NumBytes);
1086       Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
1087     } else {
1088       MachineLocation SP(StackPtr);
1089       Moves.push_back(MachineMove(FrameLabelId, SP, SP));
1090     }
1091
1092     // Add callee saved registers to move list.
1093     const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
1094     for (unsigned I = 0, E = CSI.size(); I != E; ++I) {
1095       int Offset = MFI->getObjectOffset(CSI[I].getFrameIdx());
1096       unsigned Reg = CSI[I].getReg();
1097       MachineLocation CSDst(MachineLocation::VirtualFP, Offset);
1098       MachineLocation CSSrc(Reg);
1099       Moves.push_back(MachineMove(FrameLabelId, CSDst, CSSrc));
1100     }
1101     
1102     // Mark effective beginning of when frame pointer is ready.
1103     unsigned ReadyLabelId = MMI->NextLabelID();
1104     BuildMI(MBB, MBBI, TII.get(X86::LABEL)).addImm(ReadyLabelId);
1105     
1106     MachineLocation FPDst(hasFP(MF) ? FramePtr : StackPtr);
1107     MachineLocation FPSrc(MachineLocation::VirtualFP);
1108     Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
1109   }
1110
1111   // If it's main() on Cygwin\Mingw32 we should align stack as well
1112   if (Fn->hasExternalLinkage() && Fn->getName() == "main" &&
1113       Subtarget->isTargetCygMing()) {
1114     MI= BuildMI(TII.get(X86::AND32ri), X86::ESP)
1115                 .addReg(X86::ESP).addImm(-Align);
1116     MBB.insert(MBBI, MI);
1117
1118     // Probe the stack
1119     MI = BuildMI(TII.get(X86::MOV32ri), X86::EAX).addImm(Align);
1120     MBB.insert(MBBI, MI);
1121     MI = BuildMI(TII.get(X86::CALLpcrel32)).addExternalSymbol("_alloca");
1122     MBB.insert(MBBI, MI);
1123   }
1124 }
1125
1126 void X86RegisterInfo::emitEpilogue(MachineFunction &MF,
1127                                    MachineBasicBlock &MBB) const {
1128   const MachineFrameInfo *MFI = MF.getFrameInfo();
1129   MachineBasicBlock::iterator MBBI = prior(MBB.end());
1130
1131   switch (MBBI->getOpcode()) {
1132   case X86::RET:
1133   case X86::RETI:
1134   case X86::TAILJMPd:
1135   case X86::TAILJMPr:
1136   case X86::TAILJMPm: break;  // These are ok
1137   default:
1138     assert(0 && "Can only insert epilog into returning blocks");
1139   }
1140
1141   if (hasFP(MF)) {
1142     // mov ESP, EBP
1143     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),StackPtr).
1144       addReg(FramePtr);
1145
1146     // pop EBP
1147     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::POP64r : X86::POP32r), FramePtr);
1148   } else {
1149     // Get the number of bytes allocated from the FrameInfo...
1150     unsigned NumBytes = MFI->getStackSize();
1151
1152     if (NumBytes) {    // adjust stack pointer back: ESP += numbytes
1153       // If there is an ADD32ri or SUB32ri of ESP immediately before this
1154       // instruction, merge the two instructions.
1155       if (MBBI != MBB.begin()) {
1156         MachineBasicBlock::iterator PI = prior(MBBI);
1157         unsigned Opc = PI->getOpcode();
1158         if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
1159              Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
1160             PI->getOperand(0).getReg() == StackPtr) {
1161           NumBytes += PI->getOperand(2).getImmedValue();
1162           MBB.erase(PI);
1163         } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
1164                     Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
1165                    PI->getOperand(0).getReg() == StackPtr) {
1166           NumBytes -= PI->getOperand(2).getImmedValue();
1167           MBB.erase(PI);
1168         }
1169       }
1170
1171       if (NumBytes > 0) {
1172         unsigned Opc = (NumBytes < 128) ?
1173           (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
1174           (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri);
1175         BuildMI(MBB, MBBI, TII.get(Opc), StackPtr)
1176                 .addReg(StackPtr).addImm(NumBytes);
1177       } else if ((int)NumBytes < 0) {
1178         unsigned Opc = (-NumBytes < 128) ?
1179           (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
1180           (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
1181         BuildMI(MBB, MBBI, TII.get(Opc), StackPtr)
1182                 .addReg(StackPtr).addImm(-NumBytes);
1183       }
1184     }
1185   }
1186 }
1187
1188 unsigned X86RegisterInfo::getRARegister() const {
1189   return X86::ST0;  // use a non-register register
1190 }
1191
1192 unsigned X86RegisterInfo::getFrameRegister(MachineFunction &MF) const {
1193   return hasFP(MF) ? FramePtr : StackPtr;
1194 }
1195
1196 void X86RegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves)
1197                                                                          const {
1198   // Initial state of the frame pointer is esp.
1199   MachineLocation Dst(MachineLocation::VirtualFP);
1200   MachineLocation Src(StackPtr, 0);
1201   Moves.push_back(MachineMove(0, Dst, Src));
1202 }
1203
1204 unsigned X86RegisterInfo::getEHExceptionRegister() const {
1205   assert(0 && "What is the exception register");
1206   return 0;
1207 }
1208
1209 unsigned X86RegisterInfo::getEHHandlerRegister() const {
1210   assert(0 && "What is the exception handler register");
1211   return 0;
1212 }
1213
1214 namespace llvm {
1215 unsigned getX86SubSuperRegister(unsigned Reg, MVT::ValueType VT, bool High) {
1216   switch (VT) {
1217   default: return Reg;
1218   case MVT::i8:
1219     if (High) {
1220       switch (Reg) {
1221       default: return 0;
1222       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1223         return X86::AH;
1224       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1225         return X86::DH;
1226       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1227         return X86::CH;
1228       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1229         return X86::BH;
1230       }
1231     } else {
1232       switch (Reg) {
1233       default: return 0;
1234       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1235         return X86::AL;
1236       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1237         return X86::DL;
1238       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1239         return X86::CL;
1240       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1241         return X86::BL;
1242       case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1243         return X86::SIL;
1244       case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1245         return X86::DIL;
1246       case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1247         return X86::BPL;
1248       case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1249         return X86::SPL;
1250       case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1251         return X86::R8B;
1252       case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1253         return X86::R9B;
1254       case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1255         return X86::R10B;
1256       case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1257         return X86::R11B;
1258       case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1259         return X86::R12B;
1260       case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1261         return X86::R13B;
1262       case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1263         return X86::R14B;
1264       case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1265         return X86::R15B;
1266       }
1267     }
1268   case MVT::i16:
1269     switch (Reg) {
1270     default: return Reg;
1271     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1272       return X86::AX;
1273     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1274       return X86::DX;
1275     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1276       return X86::CX;
1277     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1278       return X86::BX;
1279     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1280       return X86::SI;
1281     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1282       return X86::DI;
1283     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1284       return X86::BP;
1285     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1286       return X86::SP;
1287     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1288       return X86::R8W;
1289     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1290       return X86::R9W;
1291     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1292       return X86::R10W;
1293     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1294       return X86::R11W;
1295     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1296       return X86::R12W;
1297     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1298       return X86::R13W;
1299     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1300       return X86::R14W;
1301     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1302       return X86::R15W;
1303     }
1304   case MVT::i32:
1305     switch (Reg) {
1306     default: return Reg;
1307     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1308       return X86::EAX;
1309     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1310       return X86::EDX;
1311     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1312       return X86::ECX;
1313     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1314       return X86::EBX;
1315     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1316       return X86::ESI;
1317     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1318       return X86::EDI;
1319     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1320       return X86::EBP;
1321     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1322       return X86::ESP;
1323     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1324       return X86::R8D;
1325     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1326       return X86::R9D;
1327     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1328       return X86::R10D;
1329     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1330       return X86::R11D;
1331     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1332       return X86::R12D;
1333     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1334       return X86::R13D;
1335     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1336       return X86::R14D;
1337     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1338       return X86::R15D;
1339     }
1340   case MVT::i64:
1341     switch (Reg) {
1342     default: return Reg;
1343     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1344       return X86::RAX;
1345     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1346       return X86::RDX;
1347     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1348       return X86::RCX;
1349     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1350       return X86::RBX;
1351     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1352       return X86::RSI;
1353     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1354       return X86::RDI;
1355     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1356       return X86::RBP;
1357     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1358       return X86::RSP;
1359     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1360       return X86::R8;
1361     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1362       return X86::R9;
1363     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1364       return X86::R10;
1365     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1366       return X86::R11;
1367     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1368       return X86::R12;
1369     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1370       return X86::R13;
1371     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1372       return X86::R14;
1373     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1374       return X86::R15;
1375     }
1376   }
1377
1378   return Reg;
1379 }
1380 }
1381
1382 #include "X86GenRegisterInfo.inc"
1383