Move getPointerRegClass from TargetInstrInfo to TargetRegisterInfo.
[oota-llvm.git] / lib / Target / X86 / X86RegisterInfo.cpp
1 //===- X86RegisterInfo.cpp - X86 Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetRegisterInfo class.
11 // This file is responsible for the frame pointer elimination optimization
12 // on X86.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #include "X86.h"
17 #include "X86RegisterInfo.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86Subtarget.h"
21 #include "X86TargetMachine.h"
22 #include "llvm/Constants.h"
23 #include "llvm/Function.h"
24 #include "llvm/Type.h"
25 #include "llvm/CodeGen/ValueTypes.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineFunctionPass.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineLocation.h"
31 #include "llvm/CodeGen/MachineModuleInfo.h"
32 #include "llvm/CodeGen/MachineRegisterInfo.h"
33 #include "llvm/Target/TargetAsmInfo.h"
34 #include "llvm/Target/TargetFrameInfo.h"
35 #include "llvm/Target/TargetInstrInfo.h"
36 #include "llvm/Target/TargetMachine.h"
37 #include "llvm/Target/TargetOptions.h"
38 #include "llvm/ADT/BitVector.h"
39 #include "llvm/ADT/STLExtras.h"
40 #include "llvm/Support/Compiler.h"
41 using namespace llvm;
42
43 X86RegisterInfo::X86RegisterInfo(X86TargetMachine &tm,
44                                  const TargetInstrInfo &tii)
45   : X86GenRegisterInfo(tm.getSubtarget<X86Subtarget>().is64Bit() ?
46                          X86::ADJCALLSTACKDOWN64 :
47                          X86::ADJCALLSTACKDOWN32,
48                        tm.getSubtarget<X86Subtarget>().is64Bit() ?
49                          X86::ADJCALLSTACKUP64 :
50                          X86::ADJCALLSTACKUP32),
51     TM(tm), TII(tii) {
52   // Cache some information.
53   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
54   Is64Bit = Subtarget->is64Bit();
55   IsWin64 = Subtarget->isTargetWin64();
56   StackAlign = TM.getFrameInfo()->getStackAlignment();
57   if (Is64Bit) {
58     SlotSize = 8;
59     StackPtr = X86::RSP;
60     FramePtr = X86::RBP;
61   } else {
62     SlotSize = 4;
63     StackPtr = X86::ESP;
64     FramePtr = X86::EBP;
65   }
66 }
67
68 // getDwarfRegNum - This function maps LLVM register identifiers to the
69 // Dwarf specific numbering, used in debug info and exception tables.
70
71 int X86RegisterInfo::getDwarfRegNum(unsigned RegNo, bool isEH) const {
72   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
73   unsigned Flavour = DWARFFlavour::X86_64;
74   if (!Subtarget->is64Bit()) {
75     if (Subtarget->isTargetDarwin()) {
76       if (isEH)
77         Flavour = DWARFFlavour::X86_32_DarwinEH;
78       else
79         Flavour = DWARFFlavour::X86_32_Generic;
80     } else if (Subtarget->isTargetCygMing()) {
81       // Unsupported by now, just quick fallback
82       Flavour = DWARFFlavour::X86_32_Generic;
83     } else {
84       Flavour = DWARFFlavour::X86_32_Generic;
85     }
86   }
87
88   return X86GenRegisterInfo::getDwarfRegNumFull(RegNo, Flavour);
89 }
90
91 // getX86RegNum - This function maps LLVM register identifiers to their X86
92 // specific numbering, which is used in various places encoding instructions.
93 //
94 unsigned X86RegisterInfo::getX86RegNum(unsigned RegNo) {
95   switch(RegNo) {
96   case X86::RAX: case X86::EAX: case X86::AX: case X86::AL: return N86::EAX;
97   case X86::RCX: case X86::ECX: case X86::CX: case X86::CL: return N86::ECX;
98   case X86::RDX: case X86::EDX: case X86::DX: case X86::DL: return N86::EDX;
99   case X86::RBX: case X86::EBX: case X86::BX: case X86::BL: return N86::EBX;
100   case X86::RSP: case X86::ESP: case X86::SP: case X86::SPL: case X86::AH:
101     return N86::ESP;
102   case X86::RBP: case X86::EBP: case X86::BP: case X86::BPL: case X86::CH:
103     return N86::EBP;
104   case X86::RSI: case X86::ESI: case X86::SI: case X86::SIL: case X86::DH:
105     return N86::ESI;
106   case X86::RDI: case X86::EDI: case X86::DI: case X86::DIL: case X86::BH:
107     return N86::EDI;
108
109   case X86::R8:  case X86::R8D:  case X86::R8W:  case X86::R8B:
110     return N86::EAX;
111   case X86::R9:  case X86::R9D:  case X86::R9W:  case X86::R9B:
112     return N86::ECX;
113   case X86::R10: case X86::R10D: case X86::R10W: case X86::R10B:
114     return N86::EDX;
115   case X86::R11: case X86::R11D: case X86::R11W: case X86::R11B:
116     return N86::EBX;
117   case X86::R12: case X86::R12D: case X86::R12W: case X86::R12B:
118     return N86::ESP;
119   case X86::R13: case X86::R13D: case X86::R13W: case X86::R13B:
120     return N86::EBP;
121   case X86::R14: case X86::R14D: case X86::R14W: case X86::R14B:
122     return N86::ESI;
123   case X86::R15: case X86::R15D: case X86::R15W: case X86::R15B:
124     return N86::EDI;
125
126   case X86::ST0: case X86::ST1: case X86::ST2: case X86::ST3:
127   case X86::ST4: case X86::ST5: case X86::ST6: case X86::ST7:
128     return RegNo-X86::ST0;
129
130   case X86::XMM0: case X86::XMM8: case X86::MM0:
131     return 0;
132   case X86::XMM1: case X86::XMM9: case X86::MM1:
133     return 1;
134   case X86::XMM2: case X86::XMM10: case X86::MM2:
135     return 2;
136   case X86::XMM3: case X86::XMM11: case X86::MM3:
137     return 3;
138   case X86::XMM4: case X86::XMM12: case X86::MM4:
139     return 4;
140   case X86::XMM5: case X86::XMM13: case X86::MM5:
141     return 5;
142   case X86::XMM6: case X86::XMM14: case X86::MM6:
143     return 6;
144   case X86::XMM7: case X86::XMM15: case X86::MM7:
145     return 7;
146
147   default:
148     assert(isVirtualRegister(RegNo) && "Unknown physical register!");
149     assert(0 && "Register allocator hasn't allocated reg correctly yet!");
150     return 0;
151   }
152 }
153
154 const TargetRegisterClass *X86RegisterInfo::getPointerRegClass() const {
155   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
156   if (Subtarget->is64Bit())
157     return &X86::GR64RegClass;
158   else
159     return &X86::GR32RegClass;
160 }
161
162 const TargetRegisterClass *
163 X86RegisterInfo::getCrossCopyRegClass(const TargetRegisterClass *RC) const {
164   if (RC == &X86::CCRRegClass) {
165     if (Is64Bit)
166       return &X86::GR64RegClass;
167     else
168       return &X86::GR32RegClass;
169   }
170   return NULL;
171 }
172
173 const unsigned *
174 X86RegisterInfo::getCalleeSavedRegs(const MachineFunction *MF) const {
175   bool callsEHReturn = false;
176
177   if (MF) {
178     const MachineFrameInfo *MFI = MF->getFrameInfo();
179     const MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
180     callsEHReturn = (MMI ? MMI->callsEHReturn() : false);
181   }
182
183   static const unsigned CalleeSavedRegs32Bit[] = {
184     X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
185   };
186
187   static const unsigned CalleeSavedRegs32EHRet[] = {
188     X86::EAX, X86::EDX, X86::ESI, X86::EDI, X86::EBX, X86::EBP,  0
189   };
190
191   static const unsigned CalleeSavedRegs64Bit[] = {
192     X86::RBX, X86::R12, X86::R13, X86::R14, X86::R15, X86::RBP, 0
193   };
194
195   static const unsigned CalleeSavedRegs64EHRet[] = {
196     X86::RAX, X86::RDX, X86::RBX, X86::R12,
197     X86::R13, X86::R14, X86::R15, X86::RBP, 0
198   };
199
200   static const unsigned CalleeSavedRegsWin64[] = {
201     X86::RBX,   X86::RBP,   X86::RDI,   X86::RSI,
202     X86::R12,   X86::R13,   X86::R14,   X86::R15,
203     X86::XMM6,  X86::XMM7,  X86::XMM8,  X86::XMM9,
204     X86::XMM10, X86::XMM11, X86::XMM12, X86::XMM13,
205     X86::XMM14, X86::XMM15, 0
206   };
207
208   if (Is64Bit) {
209     if (IsWin64)
210       return CalleeSavedRegsWin64;
211     else
212       return (callsEHReturn ? CalleeSavedRegs64EHRet : CalleeSavedRegs64Bit);
213   } else {
214     return (callsEHReturn ? CalleeSavedRegs32EHRet : CalleeSavedRegs32Bit);
215   }
216 }
217
218 const TargetRegisterClass* const*
219 X86RegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
220   bool callsEHReturn = false;
221
222   if (MF) {
223     const MachineFrameInfo *MFI = MF->getFrameInfo();
224     const MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
225     callsEHReturn = (MMI ? MMI->callsEHReturn() : false);
226   }
227
228   static const TargetRegisterClass * const CalleeSavedRegClasses32Bit[] = {
229     &X86::GR32RegClass, &X86::GR32RegClass,
230     &X86::GR32RegClass, &X86::GR32RegClass,  0
231   };
232   static const TargetRegisterClass * const CalleeSavedRegClasses32EHRet[] = {
233     &X86::GR32RegClass, &X86::GR32RegClass,
234     &X86::GR32RegClass, &X86::GR32RegClass,
235     &X86::GR32RegClass, &X86::GR32RegClass,  0
236   };
237   static const TargetRegisterClass * const CalleeSavedRegClasses64Bit[] = {
238     &X86::GR64RegClass, &X86::GR64RegClass,
239     &X86::GR64RegClass, &X86::GR64RegClass,
240     &X86::GR64RegClass, &X86::GR64RegClass, 0
241   };
242   static const TargetRegisterClass * const CalleeSavedRegClasses64EHRet[] = {
243     &X86::GR64RegClass, &X86::GR64RegClass,
244     &X86::GR64RegClass, &X86::GR64RegClass,
245     &X86::GR64RegClass, &X86::GR64RegClass,
246     &X86::GR64RegClass, &X86::GR64RegClass, 0
247   };
248   static const TargetRegisterClass * const CalleeSavedRegClassesWin64[] = {
249     &X86::GR64RegClass,  &X86::GR64RegClass,
250     &X86::GR64RegClass,  &X86::GR64RegClass,
251     &X86::GR64RegClass,  &X86::GR64RegClass,
252     &X86::GR64RegClass,  &X86::GR64RegClass,
253     &X86::VR128RegClass, &X86::VR128RegClass,
254     &X86::VR128RegClass, &X86::VR128RegClass,
255     &X86::VR128RegClass, &X86::VR128RegClass,
256     &X86::VR128RegClass, &X86::VR128RegClass,
257     &X86::VR128RegClass, &X86::VR128RegClass, 0
258   };
259
260   if (Is64Bit) {
261     if (IsWin64)
262       return CalleeSavedRegClassesWin64;
263     else
264       return (callsEHReturn ?
265               CalleeSavedRegClasses64EHRet : CalleeSavedRegClasses64Bit);
266   } else {
267     return (callsEHReturn ?
268             CalleeSavedRegClasses32EHRet : CalleeSavedRegClasses32Bit);
269   }
270 }
271
272 BitVector X86RegisterInfo::getReservedRegs(const MachineFunction &MF) const {
273   BitVector Reserved(getNumRegs());
274   // Set the stack-pointer register and its aliases as reserved.
275   Reserved.set(X86::RSP);
276   Reserved.set(X86::ESP);
277   Reserved.set(X86::SP);
278   Reserved.set(X86::SPL);
279   // Set the frame-pointer register and its aliases as reserved if needed.
280   if (hasFP(MF)) {
281     Reserved.set(X86::RBP);
282     Reserved.set(X86::EBP);
283     Reserved.set(X86::BP);
284     Reserved.set(X86::BPL);
285   }
286   // Mark the x87 stack registers as reserved, since they don't
287   // behave normally with respect to liveness. We don't fully
288   // model the effects of x87 stack pushes and pops after
289   // stackification.
290   Reserved.set(X86::ST0);
291   Reserved.set(X86::ST1);
292   Reserved.set(X86::ST2);
293   Reserved.set(X86::ST3);
294   Reserved.set(X86::ST4);
295   Reserved.set(X86::ST5);
296   Reserved.set(X86::ST6);
297   Reserved.set(X86::ST7);
298   return Reserved;
299 }
300
301 //===----------------------------------------------------------------------===//
302 // Stack Frame Processing methods
303 //===----------------------------------------------------------------------===//
304
305 static unsigned calculateMaxStackAlignment(const MachineFrameInfo *FFI) {
306   unsigned MaxAlign = 0;
307   for (int i = FFI->getObjectIndexBegin(),
308          e = FFI->getObjectIndexEnd(); i != e; ++i) {
309     if (FFI->isDeadObjectIndex(i))
310       continue;
311     unsigned Align = FFI->getObjectAlignment(i);
312     MaxAlign = std::max(MaxAlign, Align);
313   }
314
315   return MaxAlign;
316 }
317
318 // hasFP - Return true if the specified function should have a dedicated frame
319 // pointer register.  This is true if the function has variable sized allocas or
320 // if frame pointer elimination is disabled.
321 //
322 bool X86RegisterInfo::hasFP(const MachineFunction &MF) const {
323   const MachineFrameInfo *MFI = MF.getFrameInfo();
324   const MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
325
326   return (NoFramePointerElim ||
327           needsStackRealignment(MF) ||
328           MFI->hasVarSizedObjects() ||
329           MFI->isFrameAddressTaken() ||
330           MF.getInfo<X86MachineFunctionInfo>()->getForceFramePointer() ||
331           (MMI && MMI->callsUnwindInit()));
332 }
333
334 bool X86RegisterInfo::needsStackRealignment(const MachineFunction &MF) const {
335   const MachineFrameInfo *MFI = MF.getFrameInfo();;
336
337   // FIXME: Currently we don't support stack realignment for functions with
338   // variable-sized allocas
339   return (RealignStack &&
340           (MFI->getMaxAlignment() > StackAlign &&
341            !MFI->hasVarSizedObjects()));
342 }
343
344 bool X86RegisterInfo::hasReservedCallFrame(MachineFunction &MF) const {
345   return !MF.getFrameInfo()->hasVarSizedObjects();
346 }
347
348 int
349 X86RegisterInfo::getFrameIndexOffset(MachineFunction &MF, int FI) const {
350   int Offset = MF.getFrameInfo()->getObjectOffset(FI) + SlotSize;
351   uint64_t StackSize = MF.getFrameInfo()->getStackSize();
352
353   if (needsStackRealignment(MF)) {
354     if (FI < 0)
355       // Skip the saved EBP
356       Offset += SlotSize;
357     else {
358       unsigned Align = MF.getFrameInfo()->getObjectAlignment(FI);
359       assert( (-(Offset + StackSize)) % Align == 0);
360       Align = 0;
361       return Offset + StackSize;
362     }
363
364     // FIXME: Support tail calls
365   } else {
366     if (!hasFP(MF))
367       return Offset + StackSize;
368
369     // Skip the saved EBP
370     Offset += SlotSize;
371
372     // Skip the RETADDR move area
373     X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
374     int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
375     if (TailCallReturnAddrDelta < 0) Offset -= TailCallReturnAddrDelta;
376   }
377
378   return Offset;
379 }
380
381 void X86RegisterInfo::
382 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
383                               MachineBasicBlock::iterator I) const {
384   if (!hasReservedCallFrame(MF)) {
385     // If the stack pointer can be changed after prologue, turn the
386     // adjcallstackup instruction into a 'sub ESP, <amt>' and the
387     // adjcallstackdown instruction into 'add ESP, <amt>'
388     // TODO: consider using push / pop instead of sub + store / add
389     MachineInstr *Old = I;
390     uint64_t Amount = Old->getOperand(0).getImm();
391     if (Amount != 0) {
392       // We need to keep the stack aligned properly.  To do this, we round the
393       // amount of space needed for the outgoing arguments up to the next
394       // alignment boundary.
395       Amount = (Amount+StackAlign-1)/StackAlign*StackAlign;
396
397       MachineInstr *New = 0;
398       if (Old->getOpcode() == getCallFrameSetupOpcode()) {
399         New = BuildMI(MF, TII.get(Is64Bit ? X86::SUB64ri32 : X86::SUB32ri),
400                       StackPtr).addReg(StackPtr).addImm(Amount);
401       } else {
402         assert(Old->getOpcode() == getCallFrameDestroyOpcode());
403         // factor out the amount the callee already popped.
404         uint64_t CalleeAmt = Old->getOperand(1).getImm();
405         Amount -= CalleeAmt;
406         if (Amount) {
407           unsigned Opc = (Amount < 128) ?
408             (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
409             (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri);
410           New = BuildMI(MF, TII.get(Opc), StackPtr)
411             .addReg(StackPtr).addImm(Amount);
412         }
413       }
414
415       // The EFLAGS implicit def is dead.
416       New->getOperand(3).setIsDead();
417
418       // Replace the pseudo instruction with a new instruction...
419       if (New) MBB.insert(I, New);
420     }
421   } else if (I->getOpcode() == getCallFrameDestroyOpcode()) {
422     // If we are performing frame pointer elimination and if the callee pops
423     // something off the stack pointer, add it back.  We do this until we have
424     // more advanced stack pointer tracking ability.
425     if (uint64_t CalleeAmt = I->getOperand(1).getImm()) {
426       unsigned Opc = (CalleeAmt < 128) ?
427         (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
428         (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri);
429       MachineInstr *New =
430         BuildMI(MF, TII.get(Opc), StackPtr).addReg(StackPtr).addImm(CalleeAmt);
431       // The EFLAGS implicit def is dead.
432       New->getOperand(3).setIsDead();
433
434       MBB.insert(I, New);
435     }
436   }
437
438   MBB.erase(I);
439 }
440
441 void X86RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
442                                           int SPAdj, RegScavenger *RS) const{
443   assert(SPAdj == 0 && "Unexpected");
444
445   unsigned i = 0;
446   MachineInstr &MI = *II;
447   MachineFunction &MF = *MI.getParent()->getParent();
448   while (!MI.getOperand(i).isFI()) {
449     ++i;
450     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
451   }
452
453   int FrameIndex = MI.getOperand(i).getIndex();
454
455   unsigned BasePtr;
456   if (needsStackRealignment(MF))
457     BasePtr = (FrameIndex < 0 ? FramePtr : StackPtr);
458   else
459     BasePtr = (hasFP(MF) ? FramePtr : StackPtr);
460
461   // This must be part of a four operand memory reference.  Replace the
462   // FrameIndex with base register with EBP.  Add an offset to the offset.
463   MI.getOperand(i).ChangeToRegister(BasePtr, false);
464
465   // Now add the frame object offset to the offset from EBP.
466   if (MI.getOperand(i+3).isImm()) {
467     // Offset is a 32-bit integer.
468     int Offset = getFrameIndexOffset(MF, FrameIndex) +
469       (int)(MI.getOperand(i+3).getImm());
470   
471      MI.getOperand(i+3).ChangeToImmediate(Offset);
472   } else {
473     // Offset is symbolic. This is extremely rare.
474     uint64_t Offset = getFrameIndexOffset(MF, FrameIndex) +
475                       (uint64_t)MI.getOperand(i+3).getOffset();
476     MI.getOperand(i+3).setOffset(Offset);
477   }
478 }
479
480 void
481 X86RegisterInfo::processFunctionBeforeCalleeSavedScan(MachineFunction &MF,
482                                                       RegScavenger *RS) const {
483   MachineFrameInfo *FFI = MF.getFrameInfo();
484
485   // Calculate and set max stack object alignment early, so we can decide
486   // whether we will need stack realignment (and thus FP).
487   unsigned MaxAlign = std::max(FFI->getMaxAlignment(),
488                                calculateMaxStackAlignment(FFI));
489
490   FFI->setMaxAlignment(MaxAlign);
491 }
492
493 void
494 X86RegisterInfo::processFunctionBeforeFrameFinalized(MachineFunction &MF) const{
495   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
496   int32_t TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
497   if (TailCallReturnAddrDelta < 0) {
498     // create RETURNADDR area
499     //   arg
500     //   arg
501     //   RETADDR
502     //   { ...
503     //     RETADDR area
504     //     ...
505     //   }
506     //   [EBP]
507     MF.getFrameInfo()->
508       CreateFixedObject(-TailCallReturnAddrDelta,
509                         (-1*SlotSize)+TailCallReturnAddrDelta);
510   }
511   if (hasFP(MF)) {
512     assert((TailCallReturnAddrDelta <= 0) &&
513            "The Delta should always be zero or negative");
514     // Create a frame entry for the EBP register that must be saved.
515     int FrameIdx = MF.getFrameInfo()->CreateFixedObject(SlotSize,
516                                                         (int)SlotSize * -2+
517                                                        TailCallReturnAddrDelta);
518     assert(FrameIdx == MF.getFrameInfo()->getObjectIndexBegin() &&
519            "Slot for EBP register must be last in order to be found!");
520     FrameIdx = 0;
521   }
522 }
523
524 /// emitSPUpdate - Emit a series of instructions to increment / decrement the
525 /// stack pointer by a constant value.
526 static
527 void emitSPUpdate(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
528                   unsigned StackPtr, int64_t NumBytes, bool Is64Bit,
529                   const TargetInstrInfo &TII) {
530   bool isSub = NumBytes < 0;
531   uint64_t Offset = isSub ? -NumBytes : NumBytes;
532   unsigned Opc = isSub
533     ? ((Offset < 128) ?
534        (Is64Bit ? X86::SUB64ri8 : X86::SUB32ri8) :
535        (Is64Bit ? X86::SUB64ri32 : X86::SUB32ri))
536     : ((Offset < 128) ?
537        (Is64Bit ? X86::ADD64ri8 : X86::ADD32ri8) :
538        (Is64Bit ? X86::ADD64ri32 : X86::ADD32ri));
539   uint64_t Chunk = (1LL << 31) - 1;
540
541   while (Offset) {
542     uint64_t ThisVal = (Offset > Chunk) ? Chunk : Offset;
543     MachineInstr *MI =
544       BuildMI(MBB, MBBI, TII.get(Opc), StackPtr).addReg(StackPtr).addImm(ThisVal);
545     // The EFLAGS implicit def is dead.
546     MI->getOperand(3).setIsDead();
547     Offset -= ThisVal;
548   }
549 }
550
551 // mergeSPUpdatesUp - Merge two stack-manipulating instructions upper iterator.
552 static
553 void mergeSPUpdatesUp(MachineBasicBlock &MBB, MachineBasicBlock::iterator &MBBI,
554                       unsigned StackPtr, uint64_t *NumBytes = NULL) {
555   if (MBBI == MBB.begin()) return;
556
557   MachineBasicBlock::iterator PI = prior(MBBI);
558   unsigned Opc = PI->getOpcode();
559   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
560        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
561       PI->getOperand(0).getReg() == StackPtr) {
562     if (NumBytes)
563       *NumBytes += PI->getOperand(2).getImm();
564     MBB.erase(PI);
565   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
566               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
567              PI->getOperand(0).getReg() == StackPtr) {
568     if (NumBytes)
569       *NumBytes -= PI->getOperand(2).getImm();
570     MBB.erase(PI);
571   }
572 }
573
574 // mergeSPUpdatesUp - Merge two stack-manipulating instructions lower iterator.
575 static
576 void mergeSPUpdatesDown(MachineBasicBlock &MBB,
577                         MachineBasicBlock::iterator &MBBI,
578                         unsigned StackPtr, uint64_t *NumBytes = NULL) {
579   return;
580
581   if (MBBI == MBB.end()) return;
582
583   MachineBasicBlock::iterator NI = next(MBBI);
584   if (NI == MBB.end()) return;
585
586   unsigned Opc = NI->getOpcode();
587   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
588        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
589       NI->getOperand(0).getReg() == StackPtr) {
590     if (NumBytes)
591       *NumBytes -= NI->getOperand(2).getImm();
592     MBB.erase(NI);
593     MBBI = NI;
594   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
595               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
596              NI->getOperand(0).getReg() == StackPtr) {
597     if (NumBytes)
598       *NumBytes += NI->getOperand(2).getImm();
599     MBB.erase(NI);
600     MBBI = NI;
601   }
602 }
603
604 /// mergeSPUpdates - Checks the instruction before/after the passed
605 /// instruction. If it is an ADD/SUB instruction it is deleted
606 /// argument and the stack adjustment is returned as a positive value for ADD
607 /// and a negative for SUB.
608 static int mergeSPUpdates(MachineBasicBlock &MBB,
609                            MachineBasicBlock::iterator &MBBI,
610                            unsigned StackPtr,
611                            bool doMergeWithPrevious) {
612
613   if ((doMergeWithPrevious && MBBI == MBB.begin()) ||
614       (!doMergeWithPrevious && MBBI == MBB.end()))
615     return 0;
616
617   int Offset = 0;
618
619   MachineBasicBlock::iterator PI = doMergeWithPrevious ? prior(MBBI) : MBBI;
620   MachineBasicBlock::iterator NI = doMergeWithPrevious ? 0 : next(MBBI);
621   unsigned Opc = PI->getOpcode();
622   if ((Opc == X86::ADD64ri32 || Opc == X86::ADD64ri8 ||
623        Opc == X86::ADD32ri || Opc == X86::ADD32ri8) &&
624       PI->getOperand(0).getReg() == StackPtr){
625     Offset += PI->getOperand(2).getImm();
626     MBB.erase(PI);
627     if (!doMergeWithPrevious) MBBI = NI;
628   } else if ((Opc == X86::SUB64ri32 || Opc == X86::SUB64ri8 ||
629               Opc == X86::SUB32ri || Opc == X86::SUB32ri8) &&
630              PI->getOperand(0).getReg() == StackPtr) {
631     Offset -= PI->getOperand(2).getImm();
632     MBB.erase(PI);
633     if (!doMergeWithPrevious) MBBI = NI;
634   }
635
636   return Offset;
637 }
638
639 void X86RegisterInfo::emitFrameMoves(MachineFunction &MF,
640                                      unsigned FrameLabelId,
641                                      unsigned ReadyLabelId) const {
642   MachineFrameInfo *MFI = MF.getFrameInfo();
643   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
644   if (!MMI)
645     return;
646
647   uint64_t StackSize = MFI->getStackSize();
648   std::vector<MachineMove> &Moves = MMI->getFrameMoves();
649   const TargetData *TD = MF.getTarget().getTargetData();
650
651   // Calculate amount of bytes used for return address storing
652   int stackGrowth =
653     (MF.getTarget().getFrameInfo()->getStackGrowthDirection() ==
654      TargetFrameInfo::StackGrowsUp ?
655      TD->getPointerSize() : -TD->getPointerSize());
656
657   if (StackSize) {
658     // Show update of SP.
659     if (hasFP(MF)) {
660       // Adjust SP
661       MachineLocation SPDst(MachineLocation::VirtualFP);
662       MachineLocation SPSrc(MachineLocation::VirtualFP, 2*stackGrowth);
663       Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
664     } else {
665       MachineLocation SPDst(MachineLocation::VirtualFP);
666       MachineLocation SPSrc(MachineLocation::VirtualFP,
667                             -StackSize+stackGrowth);
668       Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
669     }
670   } else {
671     //FIXME: Verify & implement for FP
672     MachineLocation SPDst(StackPtr);
673     MachineLocation SPSrc(StackPtr, stackGrowth);
674     Moves.push_back(MachineMove(FrameLabelId, SPDst, SPSrc));
675   }
676
677   // Add callee saved registers to move list.
678   const std::vector<CalleeSavedInfo> &CSI = MFI->getCalleeSavedInfo();
679
680   // FIXME: This is dirty hack. The code itself is pretty mess right now.
681   // It should be rewritten from scratch and generalized sometimes.
682
683   // Determine maximum offset (minumum due to stack growth)
684   int64_t MaxOffset = 0;
685   for (unsigned I = 0, E = CSI.size(); I!=E; ++I)
686     MaxOffset = std::min(MaxOffset,
687                          MFI->getObjectOffset(CSI[I].getFrameIdx()));
688
689   // Calculate offsets
690   int64_t saveAreaOffset = (hasFP(MF) ? 3 : 2)*stackGrowth;
691   for (unsigned I = 0, E = CSI.size(); I!=E; ++I) {
692     int64_t Offset = MFI->getObjectOffset(CSI[I].getFrameIdx());
693     unsigned Reg = CSI[I].getReg();
694     Offset = (MaxOffset-Offset+saveAreaOffset);
695     MachineLocation CSDst(MachineLocation::VirtualFP, Offset);
696     MachineLocation CSSrc(Reg);
697     Moves.push_back(MachineMove(FrameLabelId, CSDst, CSSrc));
698   }
699
700   if (hasFP(MF)) {
701     // Save FP
702     MachineLocation FPDst(MachineLocation::VirtualFP, 2*stackGrowth);
703     MachineLocation FPSrc(FramePtr);
704     Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
705   }
706
707   MachineLocation FPDst(hasFP(MF) ? FramePtr : StackPtr);
708   MachineLocation FPSrc(MachineLocation::VirtualFP);
709   Moves.push_back(MachineMove(ReadyLabelId, FPDst, FPSrc));
710 }
711
712
713 void X86RegisterInfo::emitPrologue(MachineFunction &MF) const {
714   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
715   MachineFrameInfo *MFI = MF.getFrameInfo();
716   const Function* Fn = MF.getFunction();
717   const X86Subtarget* Subtarget = &MF.getTarget().getSubtarget<X86Subtarget>();
718   MachineModuleInfo *MMI = MFI->getMachineModuleInfo();
719   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
720   MachineBasicBlock::iterator MBBI = MBB.begin();
721   bool needsFrameMoves = (MMI && MMI->hasDebugInfo()) ||
722                           !Fn->doesNotThrow() ||
723                           UnwindTablesMandatory;
724   // Prepare for frame info.
725   unsigned FrameLabelId = 0;
726
727   // Get the number of bytes to allocate from the FrameInfo.
728   uint64_t StackSize = MFI->getStackSize();
729   // Get desired stack alignment
730   uint64_t MaxAlign  = MFI->getMaxAlignment();
731
732   // Add RETADDR move area to callee saved frame size.
733   int TailCallReturnAddrDelta = X86FI->getTCReturnAddrDelta();
734   if (TailCallReturnAddrDelta < 0)
735     X86FI->setCalleeSavedFrameSize(
736           X86FI->getCalleeSavedFrameSize() +(-TailCallReturnAddrDelta));
737
738   // If this is x86-64 and the Red Zone is not disabled, if we are a leaf
739   // function, and use up to 128 bytes of stack space, don't have a frame
740   // pointer, calls, or dynamic alloca then we do not need to adjust the
741   // stack pointer (we fit in the Red Zone).
742   if (Is64Bit && !DisableRedZone &&
743       !needsStackRealignment(MF) &&
744       !MFI->hasVarSizedObjects() &&                // No dynamic alloca.
745       !MFI->hasCalls()) {                          // No calls.
746     uint64_t MinSize = X86FI->getCalleeSavedFrameSize();
747     if (hasFP(MF)) MinSize += SlotSize;
748     StackSize = std::max(MinSize,
749                          StackSize > 128 ? StackSize - 128 : 0);
750     MFI->setStackSize(StackSize);
751   }
752
753   // Insert stack pointer adjustment for later moving of return addr.  Only
754   // applies to tail call optimized functions where the callee argument stack
755   // size is bigger than the callers.
756   if (TailCallReturnAddrDelta < 0) {
757     MachineInstr *MI =
758       BuildMI(MBB, MBBI, TII.get(Is64Bit? X86::SUB64ri32 : X86::SUB32ri),
759               StackPtr).addReg(StackPtr).addImm(-TailCallReturnAddrDelta);
760     // The EFLAGS implicit def is dead.
761     MI->getOperand(3).setIsDead();
762   }
763
764   uint64_t NumBytes = 0;
765   if (hasFP(MF)) {
766     // Calculate required stack adjustment
767     uint64_t FrameSize = StackSize - SlotSize;
768     if (needsStackRealignment(MF))
769       FrameSize = (FrameSize + MaxAlign - 1)/MaxAlign*MaxAlign;
770
771     NumBytes = FrameSize - X86FI->getCalleeSavedFrameSize();
772
773     // Get the offset of the stack slot for the EBP register... which is
774     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
775     // Update the frame offset adjustment.
776     MFI->setOffsetAdjustment(-NumBytes);
777
778     // Save EBP into the appropriate stack slot...
779     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::PUSH64r : X86::PUSH32r))
780       .addReg(FramePtr, /*isDef=*/false, /*isImp=*/false, /*isKill=*/true);
781
782     if (needsFrameMoves) {
783       // Mark effective beginning of when frame pointer becomes valid.
784       FrameLabelId = MMI->NextLabelID();
785       BuildMI(MBB, MBBI, TII.get(X86::DBG_LABEL)).addImm(FrameLabelId);
786     }
787
788     // Update EBP with the new base value...
789     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr), FramePtr)
790       .addReg(StackPtr);
791
792     // Mark the FramePtr as live-in in every block except the entry.
793     for (MachineFunction::iterator I = next(MF.begin()), E = MF.end();
794          I != E; ++I)
795       I->addLiveIn(FramePtr);
796
797     // Realign stack
798     if (needsStackRealignment(MF)) {
799       MachineInstr *MI =
800         BuildMI(MBB, MBBI,
801                 TII.get(Is64Bit ? X86::AND64ri32 : X86::AND32ri),
802                 StackPtr).addReg(StackPtr).addImm(-MaxAlign);
803       // The EFLAGS implicit def is dead.
804       MI->getOperand(3).setIsDead();
805     }
806   } else
807     NumBytes = StackSize - X86FI->getCalleeSavedFrameSize();
808
809   unsigned ReadyLabelId = 0;
810   if (needsFrameMoves) {
811     // Mark effective beginning of when frame pointer is ready.
812     ReadyLabelId = MMI->NextLabelID();
813     BuildMI(MBB, MBBI, TII.get(X86::DBG_LABEL)).addImm(ReadyLabelId);
814   }
815
816   // Skip the callee-saved push instructions.
817   while (MBBI != MBB.end() &&
818          (MBBI->getOpcode() == X86::PUSH32r ||
819           MBBI->getOpcode() == X86::PUSH64r))
820     ++MBBI;
821
822   if (NumBytes) {   // adjust stack pointer: ESP -= numbytes
823     if (NumBytes >= 4096 && Subtarget->isTargetCygMing()) {
824       // Check, whether EAX is livein for this function
825       bool isEAXAlive = false;
826       for (MachineRegisterInfo::livein_iterator
827            II = MF.getRegInfo().livein_begin(),
828            EE = MF.getRegInfo().livein_end(); (II != EE) && !isEAXAlive; ++II) {
829         unsigned Reg = II->first;
830         isEAXAlive = (Reg == X86::EAX || Reg == X86::AX ||
831                       Reg == X86::AH || Reg == X86::AL);
832       }
833
834       // Function prologue calls _alloca to probe the stack when allocating
835       // more than 4k bytes in one go. Touching the stack at 4K increments is
836       // necessary to ensure that the guard pages used by the OS virtual memory
837       // manager are allocated in correct sequence.
838       if (!isEAXAlive) {
839         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes);
840         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
841           .addExternalSymbol("_alloca");
842       } else {
843         // Save EAX
844         BuildMI(MBB, MBBI, TII.get(X86::PUSH32r))
845           .addReg(X86::EAX, /*isDef=*/false, /*isImp=*/false, /*isKill=*/true);
846         // Allocate NumBytes-4 bytes on stack. We'll also use 4 already
847         // allocated bytes for EAX.
848         BuildMI(MBB, MBBI, TII.get(X86::MOV32ri), X86::EAX).addImm(NumBytes-4);
849         BuildMI(MBB, MBBI, TII.get(X86::CALLpcrel32))
850           .addExternalSymbol("_alloca");
851         // Restore EAX
852         MachineInstr *MI = addRegOffset(BuildMI(MF, TII.get(X86::MOV32rm),X86::EAX),
853                                         StackPtr, false, NumBytes-4);
854         MBB.insert(MBBI, MI);
855       }
856     } else {
857       // If there is an SUB32ri of ESP immediately before this instruction,
858       // merge the two. This can be the case when tail call elimination is
859       // enabled and the callee has more arguments then the caller.
860       NumBytes -= mergeSPUpdates(MBB, MBBI, StackPtr, true);
861       // If there is an ADD32ri or SUB32ri of ESP immediately after this
862       // instruction, merge the two instructions.
863       mergeSPUpdatesDown(MBB, MBBI, StackPtr, &NumBytes);
864
865       if (NumBytes)
866         emitSPUpdate(MBB, MBBI, StackPtr, -(int64_t)NumBytes, Is64Bit, TII);
867     }
868   }
869
870   if (needsFrameMoves)
871     emitFrameMoves(MF, FrameLabelId, ReadyLabelId);
872 }
873
874 void X86RegisterInfo::emitEpilogue(MachineFunction &MF,
875                                    MachineBasicBlock &MBB) const {
876   const MachineFrameInfo *MFI = MF.getFrameInfo();
877   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
878   MachineBasicBlock::iterator MBBI = prior(MBB.end());
879   unsigned RetOpcode = MBBI->getOpcode();
880
881   switch (RetOpcode) {
882   case X86::RET:
883   case X86::RETI:
884   case X86::TCRETURNdi:
885   case X86::TCRETURNri:
886   case X86::TCRETURNri64:
887   case X86::TCRETURNdi64:
888   case X86::EH_RETURN:
889   case X86::EH_RETURN64:
890   case X86::TAILJMPd:
891   case X86::TAILJMPr:
892   case X86::TAILJMPm: break;  // These are ok
893   default:
894     assert(0 && "Can only insert epilog into returning blocks");
895   }
896
897   // Get the number of bytes to allocate from the FrameInfo
898   uint64_t StackSize = MFI->getStackSize();
899   uint64_t MaxAlign  = MFI->getMaxAlignment();
900   unsigned CSSize = X86FI->getCalleeSavedFrameSize();
901   uint64_t NumBytes = 0;
902
903   if (hasFP(MF)) {
904     // Calculate required stack adjustment
905     uint64_t FrameSize = StackSize - SlotSize;
906     if (needsStackRealignment(MF))
907       FrameSize = (FrameSize + MaxAlign - 1)/MaxAlign*MaxAlign;
908
909     NumBytes = FrameSize - CSSize;
910
911     // pop EBP.
912     BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::POP64r : X86::POP32r), FramePtr);
913   } else
914     NumBytes = StackSize - CSSize;
915
916   // Skip the callee-saved pop instructions.
917   MachineBasicBlock::iterator LastCSPop = MBBI;
918   while (MBBI != MBB.begin()) {
919     MachineBasicBlock::iterator PI = prior(MBBI);
920     unsigned Opc = PI->getOpcode();
921     if (Opc != X86::POP32r && Opc != X86::POP64r &&
922         !PI->getDesc().isTerminator())
923       break;
924     --MBBI;
925   }
926
927   // If there is an ADD32ri or SUB32ri of ESP immediately before this
928   // instruction, merge the two instructions.
929   if (NumBytes || MFI->hasVarSizedObjects())
930     mergeSPUpdatesUp(MBB, MBBI, StackPtr, &NumBytes);
931
932   // If dynamic alloca is used, then reset esp to point to the last callee-saved
933   // slot before popping them off! Same applies for the case, when stack was
934   // realigned
935   if (needsStackRealignment(MF)) {
936     // We cannot use LEA here, because stack pointer was realigned. We need to
937     // deallocate local frame back
938     if (CSSize) {
939       emitSPUpdate(MBB, MBBI, StackPtr, NumBytes, Is64Bit, TII);
940       MBBI = prior(LastCSPop);
941     }
942
943     BuildMI(MBB, MBBI,
944             TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),
945             StackPtr).addReg(FramePtr);
946   } else if (MFI->hasVarSizedObjects()) {
947     if (CSSize) {
948       unsigned Opc = Is64Bit ? X86::LEA64r : X86::LEA32r;
949       MachineInstr *MI = addRegOffset(BuildMI(MF, TII.get(Opc), StackPtr),
950                                       FramePtr, false, -CSSize);
951       MBB.insert(MBBI, MI);
952     } else
953       BuildMI(MBB, MBBI, TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),
954               StackPtr).addReg(FramePtr);
955
956   } else {
957     // adjust stack pointer back: ESP += numbytes
958     if (NumBytes)
959       emitSPUpdate(MBB, MBBI, StackPtr, NumBytes, Is64Bit, TII);
960   }
961
962   // We're returning from function via eh_return.
963   if (RetOpcode == X86::EH_RETURN || RetOpcode == X86::EH_RETURN64) {
964     MBBI = prior(MBB.end());
965     MachineOperand &DestAddr  = MBBI->getOperand(0);
966     assert(DestAddr.isReg() && "Offset should be in register!");
967     BuildMI(MBB, MBBI,
968             TII.get(Is64Bit ? X86::MOV64rr : X86::MOV32rr),
969             StackPtr).addReg(DestAddr.getReg());
970   // Tail call return: adjust the stack pointer and jump to callee
971   } else if (RetOpcode == X86::TCRETURNri || RetOpcode == X86::TCRETURNdi ||
972              RetOpcode== X86::TCRETURNri64 || RetOpcode == X86::TCRETURNdi64) {
973     MBBI = prior(MBB.end());
974     MachineOperand &JumpTarget = MBBI->getOperand(0);
975     MachineOperand &StackAdjust = MBBI->getOperand(1);
976     assert(StackAdjust.isImm() && "Expecting immediate value.");
977
978     // Adjust stack pointer.
979     int StackAdj = StackAdjust.getImm();
980     int MaxTCDelta = X86FI->getTCReturnAddrDelta();
981     int Offset = 0;
982     assert(MaxTCDelta <= 0 && "MaxTCDelta should never be positive");
983     // Incoporate the retaddr area.
984     Offset = StackAdj-MaxTCDelta;
985     assert(Offset >= 0 && "Offset should never be negative");
986     if (Offset) {
987       // Check for possible merge with preceeding ADD instruction.
988       Offset += mergeSPUpdates(MBB, MBBI, StackPtr, true);
989       emitSPUpdate(MBB, MBBI, StackPtr, Offset, Is64Bit, TII);
990     }
991     // Jump to label or value in register.
992     if (RetOpcode == X86::TCRETURNdi|| RetOpcode == X86::TCRETURNdi64)
993       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPd)).
994         addGlobalAddress(JumpTarget.getGlobal(), JumpTarget.getOffset());
995     else if (RetOpcode== X86::TCRETURNri64) {
996       BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr64), JumpTarget.getReg());
997     } else
998        BuildMI(MBB, MBBI, TII.get(X86::TAILJMPr), JumpTarget.getReg());
999     // Delete the pseudo instruction TCRETURN.
1000     MBB.erase(MBBI);
1001   } else if ((RetOpcode == X86::RET || RetOpcode == X86::RETI) &&
1002              (X86FI->getTCReturnAddrDelta() < 0)) {
1003     // Add the return addr area delta back since we are not tail calling.
1004     int delta = -1*X86FI->getTCReturnAddrDelta();
1005     MBBI = prior(MBB.end());
1006     // Check for possible merge with preceeding ADD instruction.
1007     delta += mergeSPUpdates(MBB, MBBI, StackPtr, true);
1008     emitSPUpdate(MBB, MBBI, StackPtr, delta, Is64Bit, TII);
1009   }
1010 }
1011
1012 unsigned X86RegisterInfo::getRARegister() const {
1013   if (Is64Bit)
1014     return X86::RIP;  // Should have dwarf #16
1015   else
1016     return X86::EIP;  // Should have dwarf #8
1017 }
1018
1019 unsigned X86RegisterInfo::getFrameRegister(MachineFunction &MF) const {
1020   return hasFP(MF) ? FramePtr : StackPtr;
1021 }
1022
1023 void X86RegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves)
1024                                                                          const {
1025   // Calculate amount of bytes used for return address storing
1026   int stackGrowth = (Is64Bit ? -8 : -4);
1027
1028   // Initial state of the frame pointer is esp+4.
1029   MachineLocation Dst(MachineLocation::VirtualFP);
1030   MachineLocation Src(StackPtr, stackGrowth);
1031   Moves.push_back(MachineMove(0, Dst, Src));
1032
1033   // Add return address to move list
1034   MachineLocation CSDst(StackPtr, stackGrowth);
1035   MachineLocation CSSrc(getRARegister());
1036   Moves.push_back(MachineMove(0, CSDst, CSSrc));
1037 }
1038
1039 unsigned X86RegisterInfo::getEHExceptionRegister() const {
1040   assert(0 && "What is the exception register");
1041   return 0;
1042 }
1043
1044 unsigned X86RegisterInfo::getEHHandlerRegister() const {
1045   assert(0 && "What is the exception handler register");
1046   return 0;
1047 }
1048
1049 namespace llvm {
1050 unsigned getX86SubSuperRegister(unsigned Reg, MVT VT, bool High) {
1051   switch (VT.getSimpleVT()) {
1052   default: return Reg;
1053   case MVT::i8:
1054     if (High) {
1055       switch (Reg) {
1056       default: return 0;
1057       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1058         return X86::AH;
1059       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1060         return X86::DH;
1061       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1062         return X86::CH;
1063       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1064         return X86::BH;
1065       }
1066     } else {
1067       switch (Reg) {
1068       default: return 0;
1069       case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1070         return X86::AL;
1071       case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1072         return X86::DL;
1073       case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1074         return X86::CL;
1075       case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1076         return X86::BL;
1077       case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1078         return X86::SIL;
1079       case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1080         return X86::DIL;
1081       case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1082         return X86::BPL;
1083       case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1084         return X86::SPL;
1085       case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1086         return X86::R8B;
1087       case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1088         return X86::R9B;
1089       case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1090         return X86::R10B;
1091       case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1092         return X86::R11B;
1093       case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1094         return X86::R12B;
1095       case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1096         return X86::R13B;
1097       case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1098         return X86::R14B;
1099       case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1100         return X86::R15B;
1101       }
1102     }
1103   case MVT::i16:
1104     switch (Reg) {
1105     default: return Reg;
1106     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1107       return X86::AX;
1108     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1109       return X86::DX;
1110     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1111       return X86::CX;
1112     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1113       return X86::BX;
1114     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1115       return X86::SI;
1116     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1117       return X86::DI;
1118     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1119       return X86::BP;
1120     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1121       return X86::SP;
1122     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1123       return X86::R8W;
1124     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1125       return X86::R9W;
1126     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1127       return X86::R10W;
1128     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1129       return X86::R11W;
1130     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1131       return X86::R12W;
1132     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1133       return X86::R13W;
1134     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1135       return X86::R14W;
1136     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1137       return X86::R15W;
1138     }
1139   case MVT::i32:
1140     switch (Reg) {
1141     default: return Reg;
1142     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1143       return X86::EAX;
1144     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1145       return X86::EDX;
1146     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1147       return X86::ECX;
1148     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1149       return X86::EBX;
1150     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1151       return X86::ESI;
1152     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1153       return X86::EDI;
1154     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1155       return X86::EBP;
1156     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1157       return X86::ESP;
1158     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1159       return X86::R8D;
1160     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1161       return X86::R9D;
1162     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1163       return X86::R10D;
1164     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1165       return X86::R11D;
1166     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1167       return X86::R12D;
1168     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1169       return X86::R13D;
1170     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1171       return X86::R14D;
1172     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1173       return X86::R15D;
1174     }
1175   case MVT::i64:
1176     switch (Reg) {
1177     default: return Reg;
1178     case X86::AH: case X86::AL: case X86::AX: case X86::EAX: case X86::RAX:
1179       return X86::RAX;
1180     case X86::DH: case X86::DL: case X86::DX: case X86::EDX: case X86::RDX:
1181       return X86::RDX;
1182     case X86::CH: case X86::CL: case X86::CX: case X86::ECX: case X86::RCX:
1183       return X86::RCX;
1184     case X86::BH: case X86::BL: case X86::BX: case X86::EBX: case X86::RBX:
1185       return X86::RBX;
1186     case X86::SIL: case X86::SI: case X86::ESI: case X86::RSI:
1187       return X86::RSI;
1188     case X86::DIL: case X86::DI: case X86::EDI: case X86::RDI:
1189       return X86::RDI;
1190     case X86::BPL: case X86::BP: case X86::EBP: case X86::RBP:
1191       return X86::RBP;
1192     case X86::SPL: case X86::SP: case X86::ESP: case X86::RSP:
1193       return X86::RSP;
1194     case X86::R8B: case X86::R8W: case X86::R8D: case X86::R8:
1195       return X86::R8;
1196     case X86::R9B: case X86::R9W: case X86::R9D: case X86::R9:
1197       return X86::R9;
1198     case X86::R10B: case X86::R10W: case X86::R10D: case X86::R10:
1199       return X86::R10;
1200     case X86::R11B: case X86::R11W: case X86::R11D: case X86::R11:
1201       return X86::R11;
1202     case X86::R12B: case X86::R12W: case X86::R12D: case X86::R12:
1203       return X86::R12;
1204     case X86::R13B: case X86::R13W: case X86::R13D: case X86::R13:
1205       return X86::R13;
1206     case X86::R14B: case X86::R14W: case X86::R14D: case X86::R14:
1207       return X86::R14;
1208     case X86::R15B: case X86::R15W: case X86::R15D: case X86::R15:
1209       return X86::R15;
1210     }
1211   }
1212
1213   return Reg;
1214 }
1215 }
1216
1217 #include "X86GenRegisterInfo.inc"
1218
1219 namespace {
1220   struct VISIBILITY_HIDDEN MSAC : public MachineFunctionPass {
1221     static char ID;
1222     MSAC() : MachineFunctionPass(&ID) {}
1223
1224     virtual bool runOnMachineFunction(MachineFunction &MF) {
1225       MachineFrameInfo *FFI = MF.getFrameInfo();
1226       MachineRegisterInfo &RI = MF.getRegInfo();
1227
1228       // Calculate max stack alignment of all already allocated stack objects.
1229       unsigned MaxAlign = calculateMaxStackAlignment(FFI);
1230
1231       // Be over-conservative: scan over all vreg defs and find, whether vector
1232       // registers are used. If yes - there is probability, that vector register
1233       // will be spilled and thus stack needs to be aligned properly.
1234       for (unsigned RegNum = TargetRegisterInfo::FirstVirtualRegister;
1235            RegNum < RI.getLastVirtReg(); ++RegNum)
1236         MaxAlign = std::max(MaxAlign, RI.getRegClass(RegNum)->getAlignment());
1237
1238       FFI->setMaxAlignment(MaxAlign);
1239
1240       return false;
1241     }
1242
1243     virtual const char *getPassName() const {
1244       return "X86 Maximal Stack Alignment Calculator";
1245     }
1246   };
1247
1248   char MSAC::ID = 0;
1249 }
1250
1251 FunctionPass*
1252 llvm::createX86MaxStackAlignmentCalculatorPass() { return new MSAC(); }