Move non-temporal movs to their own section
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //====- X86InstrSSE.td - Describe the X86 Instruction Set --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16
17 //===----------------------------------------------------------------------===//
18 // SSE specific DAG Nodes.
19 //===----------------------------------------------------------------------===//
20
21 def SDTX86FPShiftOp : SDTypeProfile<1, 2, [ SDTCisSameAs<0, 1>,
22                                             SDTCisFP<0>, SDTCisInt<2> ]>;
23 def SDTX86VFCMP : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisSameAs<1, 2>,
24                                        SDTCisFP<1>, SDTCisVT<3, i8>]>;
25
26 def X86fmin    : SDNode<"X86ISD::FMIN",      SDTFPBinOp>;
27 def X86fmax    : SDNode<"X86ISD::FMAX",      SDTFPBinOp>;
28 def X86fand    : SDNode<"X86ISD::FAND",      SDTFPBinOp,
29                         [SDNPCommutative, SDNPAssociative]>;
30 def X86for     : SDNode<"X86ISD::FOR",       SDTFPBinOp,
31                         [SDNPCommutative, SDNPAssociative]>;
32 def X86fxor    : SDNode<"X86ISD::FXOR",      SDTFPBinOp,
33                         [SDNPCommutative, SDNPAssociative]>;
34 def X86frsqrt  : SDNode<"X86ISD::FRSQRT",    SDTFPUnaryOp>;
35 def X86frcp    : SDNode<"X86ISD::FRCP",      SDTFPUnaryOp>;
36 def X86fsrl    : SDNode<"X86ISD::FSRL",      SDTX86FPShiftOp>;
37 def X86comi    : SDNode<"X86ISD::COMI",      SDTX86CmpTest>;
38 def X86ucomi   : SDNode<"X86ISD::UCOMI",     SDTX86CmpTest>;
39 def X86pshufb  : SDNode<"X86ISD::PSHUFB",
40                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
41                                       SDTCisSameAs<0,2>]>>;
42 def X86pextrb  : SDNode<"X86ISD::PEXTRB",
43                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
44 def X86pextrw  : SDNode<"X86ISD::PEXTRW",
45                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
46 def X86pinsrb  : SDNode<"X86ISD::PINSRB",
47                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
48                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
49 def X86pinsrw  : SDNode<"X86ISD::PINSRW",
50                  SDTypeProfile<1, 3, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
51                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
52 def X86insrtps : SDNode<"X86ISD::INSERTPS",
53                  SDTypeProfile<1, 3, [SDTCisVT<0, v4f32>, SDTCisSameAs<0,1>,
54                                       SDTCisVT<2, v4f32>, SDTCisPtrTy<3>]>>;
55 def X86vzmovl  : SDNode<"X86ISD::VZEXT_MOVL",
56                  SDTypeProfile<1, 1, [SDTCisSameAs<0,1>]>>;
57 def X86vzload  : SDNode<"X86ISD::VZEXT_LOAD", SDTLoad,
58                         [SDNPHasChain, SDNPMayLoad]>;
59 def X86vshl    : SDNode<"X86ISD::VSHL",      SDTIntShiftOp>;
60 def X86vshr    : SDNode<"X86ISD::VSRL",      SDTIntShiftOp>;
61 def X86cmpps   : SDNode<"X86ISD::CMPPS",     SDTX86VFCMP>;
62 def X86cmppd   : SDNode<"X86ISD::CMPPD",     SDTX86VFCMP>;
63 def X86pcmpeqb : SDNode<"X86ISD::PCMPEQB", SDTIntBinOp, [SDNPCommutative]>;
64 def X86pcmpeqw : SDNode<"X86ISD::PCMPEQW", SDTIntBinOp, [SDNPCommutative]>;
65 def X86pcmpeqd : SDNode<"X86ISD::PCMPEQD", SDTIntBinOp, [SDNPCommutative]>;
66 def X86pcmpeqq : SDNode<"X86ISD::PCMPEQQ", SDTIntBinOp, [SDNPCommutative]>;
67 def X86pcmpgtb : SDNode<"X86ISD::PCMPGTB", SDTIntBinOp>;
68 def X86pcmpgtw : SDNode<"X86ISD::PCMPGTW", SDTIntBinOp>;
69 def X86pcmpgtd : SDNode<"X86ISD::PCMPGTD", SDTIntBinOp>;
70 def X86pcmpgtq : SDNode<"X86ISD::PCMPGTQ", SDTIntBinOp>;
71
72 def SDTX86CmpPTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>,
73                                           SDTCisVT<1, v4f32>,
74                                           SDTCisVT<2, v4f32>]>;
75 def X86ptest   : SDNode<"X86ISD::PTEST", SDTX86CmpPTest>;
76
77 //===----------------------------------------------------------------------===//
78 // SSE Complex Patterns
79 //===----------------------------------------------------------------------===//
80
81 // These are 'extloads' from a scalar to the low element of a vector, zeroing
82 // the top elements.  These are used for the SSE 'ss' and 'sd' instruction
83 // forms.
84 def sse_load_f32 : ComplexPattern<v4f32, 5, "SelectScalarSSELoad", [],
85                                   [SDNPHasChain, SDNPMayLoad]>;
86 def sse_load_f64 : ComplexPattern<v2f64, 5, "SelectScalarSSELoad", [],
87                                   [SDNPHasChain, SDNPMayLoad]>;
88
89 def ssmem : Operand<v4f32> {
90   let PrintMethod = "printf32mem";
91   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
92   let ParserMatchClass = X86MemAsmOperand;
93 }
94 def sdmem : Operand<v2f64> {
95   let PrintMethod = "printf64mem";
96   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
97   let ParserMatchClass = X86MemAsmOperand;
98 }
99
100 //===----------------------------------------------------------------------===//
101 // SSE pattern fragments
102 //===----------------------------------------------------------------------===//
103
104 def loadv4f32    : PatFrag<(ops node:$ptr), (v4f32 (load node:$ptr))>;
105 def loadv2f64    : PatFrag<(ops node:$ptr), (v2f64 (load node:$ptr))>;
106 def loadv4i32    : PatFrag<(ops node:$ptr), (v4i32 (load node:$ptr))>;
107 def loadv2i64    : PatFrag<(ops node:$ptr), (v2i64 (load node:$ptr))>;
108
109 // Like 'store', but always requires vector alignment.
110 def alignedstore : PatFrag<(ops node:$val, node:$ptr),
111                            (store node:$val, node:$ptr), [{
112   return cast<StoreSDNode>(N)->getAlignment() >= 16;
113 }]>;
114
115 // Like 'load', but always requires vector alignment.
116 def alignedload : PatFrag<(ops node:$ptr), (load node:$ptr), [{
117   return cast<LoadSDNode>(N)->getAlignment() >= 16;
118 }]>;
119
120 def alignedloadfsf32 : PatFrag<(ops node:$ptr),
121                                (f32 (alignedload node:$ptr))>;
122 def alignedloadfsf64 : PatFrag<(ops node:$ptr),
123                                (f64 (alignedload node:$ptr))>;
124 def alignedloadv4f32 : PatFrag<(ops node:$ptr),
125                                (v4f32 (alignedload node:$ptr))>;
126 def alignedloadv2f64 : PatFrag<(ops node:$ptr),
127                                (v2f64 (alignedload node:$ptr))>;
128 def alignedloadv4i32 : PatFrag<(ops node:$ptr),
129                                (v4i32 (alignedload node:$ptr))>;
130 def alignedloadv2i64 : PatFrag<(ops node:$ptr),
131                                (v2i64 (alignedload node:$ptr))>;
132
133 // Like 'load', but uses special alignment checks suitable for use in
134 // memory operands in most SSE instructions, which are required to
135 // be naturally aligned on some targets but not on others.  If the subtarget
136 // allows unaligned accesses, match any load, though this may require
137 // setting a feature bit in the processor (on startup, for example).
138 // Opteron 10h and later implement such a feature.
139 def memop : PatFrag<(ops node:$ptr), (load node:$ptr), [{
140   return    Subtarget->hasVectorUAMem()
141          || cast<LoadSDNode>(N)->getAlignment() >= 16;
142 }]>;
143
144 def memopfsf32 : PatFrag<(ops node:$ptr), (f32   (memop node:$ptr))>;
145 def memopfsf64 : PatFrag<(ops node:$ptr), (f64   (memop node:$ptr))>;
146 def memopv4f32 : PatFrag<(ops node:$ptr), (v4f32 (memop node:$ptr))>;
147 def memopv2f64 : PatFrag<(ops node:$ptr), (v2f64 (memop node:$ptr))>;
148 def memopv4i32 : PatFrag<(ops node:$ptr), (v4i32 (memop node:$ptr))>;
149 def memopv2i64 : PatFrag<(ops node:$ptr), (v2i64 (memop node:$ptr))>;
150 def memopv16i8 : PatFrag<(ops node:$ptr), (v16i8 (memop node:$ptr))>;
151
152 // SSSE3 uses MMX registers for some instructions. They aren't aligned on a
153 // 16-byte boundary.
154 // FIXME: 8 byte alignment for mmx reads is not required
155 def memop64 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
156   return cast<LoadSDNode>(N)->getAlignment() >= 8;
157 }]>;
158
159 def memopv8i8  : PatFrag<(ops node:$ptr), (v8i8  (memop64 node:$ptr))>;
160 def memopv4i16 : PatFrag<(ops node:$ptr), (v4i16 (memop64 node:$ptr))>;
161 def memopv8i16 : PatFrag<(ops node:$ptr), (v8i16 (memop64 node:$ptr))>;
162 def memopv2i32 : PatFrag<(ops node:$ptr), (v2i32 (memop64 node:$ptr))>;
163
164 // MOVNT Support
165 // Like 'store', but requires the non-temporal bit to be set
166 def nontemporalstore : PatFrag<(ops node:$val, node:$ptr),
167                            (st node:$val, node:$ptr), [{
168   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
169     return ST->isNonTemporal();
170   return false;
171 }]>;
172
173 def alignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
174                                    (st node:$val, node:$ptr), [{
175   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
176     return ST->isNonTemporal() && !ST->isTruncatingStore() &&
177            ST->getAddressingMode() == ISD::UNINDEXED &&
178            ST->getAlignment() >= 16;
179   return false;
180 }]>;
181
182 def unalignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
183                                    (st node:$val, node:$ptr), [{
184   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
185     return ST->isNonTemporal() &&
186            ST->getAlignment() < 16;
187   return false;
188 }]>;
189
190 def bc_v4f32 : PatFrag<(ops node:$in), (v4f32 (bitconvert node:$in))>;
191 def bc_v2f64 : PatFrag<(ops node:$in), (v2f64 (bitconvert node:$in))>;
192 def bc_v16i8 : PatFrag<(ops node:$in), (v16i8 (bitconvert node:$in))>;
193 def bc_v8i16 : PatFrag<(ops node:$in), (v8i16 (bitconvert node:$in))>;
194 def bc_v4i32 : PatFrag<(ops node:$in), (v4i32 (bitconvert node:$in))>;
195 def bc_v2i64 : PatFrag<(ops node:$in), (v2i64 (bitconvert node:$in))>;
196
197 def vzmovl_v2i64 : PatFrag<(ops node:$src),
198                            (bitconvert (v2i64 (X86vzmovl
199                              (v2i64 (scalar_to_vector (loadi64 node:$src))))))>;
200 def vzmovl_v4i32 : PatFrag<(ops node:$src),
201                            (bitconvert (v4i32 (X86vzmovl
202                              (v4i32 (scalar_to_vector (loadi32 node:$src))))))>;
203
204 def vzload_v2i64 : PatFrag<(ops node:$src),
205                            (bitconvert (v2i64 (X86vzload node:$src)))>;
206
207
208 def fp32imm0 : PatLeaf<(f32 fpimm), [{
209   return N->isExactlyValue(+0.0);
210 }]>;
211
212 // BYTE_imm - Transform bit immediates into byte immediates.
213 def BYTE_imm  : SDNodeXForm<imm, [{
214   // Transformation function: imm >> 3
215   return getI32Imm(N->getZExtValue() >> 3);
216 }]>;
217
218 // SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to PSHUF*,
219 // SHUFP* etc. imm.
220 def SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
221   return getI8Imm(X86::getShuffleSHUFImmediate(N));
222 }]>;
223
224 // SHUFFLE_get_pshufhw_imm xform function: convert vector_shuffle mask to
225 // PSHUFHW imm.
226 def SHUFFLE_get_pshufhw_imm : SDNodeXForm<vector_shuffle, [{
227   return getI8Imm(X86::getShufflePSHUFHWImmediate(N));
228 }]>;
229
230 // SHUFFLE_get_pshuflw_imm xform function: convert vector_shuffle mask to
231 // PSHUFLW imm.
232 def SHUFFLE_get_pshuflw_imm : SDNodeXForm<vector_shuffle, [{
233   return getI8Imm(X86::getShufflePSHUFLWImmediate(N));
234 }]>;
235
236 // SHUFFLE_get_palign_imm xform function: convert vector_shuffle mask to
237 // a PALIGNR imm.
238 def SHUFFLE_get_palign_imm : SDNodeXForm<vector_shuffle, [{
239   return getI8Imm(X86::getShufflePALIGNRImmediate(N));
240 }]>;
241
242 def splat_lo : PatFrag<(ops node:$lhs, node:$rhs),
243                        (vector_shuffle node:$lhs, node:$rhs), [{
244   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
245   return SVOp->isSplat() && SVOp->getSplatIndex() == 0;
246 }]>;
247
248 def movddup : PatFrag<(ops node:$lhs, node:$rhs),
249                       (vector_shuffle node:$lhs, node:$rhs), [{
250   return X86::isMOVDDUPMask(cast<ShuffleVectorSDNode>(N));
251 }]>;
252
253 def movhlps : PatFrag<(ops node:$lhs, node:$rhs),
254                       (vector_shuffle node:$lhs, node:$rhs), [{
255   return X86::isMOVHLPSMask(cast<ShuffleVectorSDNode>(N));
256 }]>;
257
258 def movhlps_undef : PatFrag<(ops node:$lhs, node:$rhs),
259                             (vector_shuffle node:$lhs, node:$rhs), [{
260   return X86::isMOVHLPS_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
261 }]>;
262
263 def movlhps : PatFrag<(ops node:$lhs, node:$rhs),
264                       (vector_shuffle node:$lhs, node:$rhs), [{
265   return X86::isMOVLHPSMask(cast<ShuffleVectorSDNode>(N));
266 }]>;
267
268 def movlp : PatFrag<(ops node:$lhs, node:$rhs),
269                     (vector_shuffle node:$lhs, node:$rhs), [{
270   return X86::isMOVLPMask(cast<ShuffleVectorSDNode>(N));
271 }]>;
272
273 def movl : PatFrag<(ops node:$lhs, node:$rhs),
274                    (vector_shuffle node:$lhs, node:$rhs), [{
275   return X86::isMOVLMask(cast<ShuffleVectorSDNode>(N));
276 }]>;
277
278 def movshdup : PatFrag<(ops node:$lhs, node:$rhs),
279                        (vector_shuffle node:$lhs, node:$rhs), [{
280   return X86::isMOVSHDUPMask(cast<ShuffleVectorSDNode>(N));
281 }]>;
282
283 def movsldup : PatFrag<(ops node:$lhs, node:$rhs),
284                        (vector_shuffle node:$lhs, node:$rhs), [{
285   return X86::isMOVSLDUPMask(cast<ShuffleVectorSDNode>(N));
286 }]>;
287
288 def unpckl : PatFrag<(ops node:$lhs, node:$rhs),
289                      (vector_shuffle node:$lhs, node:$rhs), [{
290   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
291 }]>;
292
293 def unpckh : PatFrag<(ops node:$lhs, node:$rhs),
294                      (vector_shuffle node:$lhs, node:$rhs), [{
295   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
296 }]>;
297
298 def unpckl_undef : PatFrag<(ops node:$lhs, node:$rhs),
299                            (vector_shuffle node:$lhs, node:$rhs), [{
300   return X86::isUNPCKL_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
301 }]>;
302
303 def unpckh_undef : PatFrag<(ops node:$lhs, node:$rhs),
304                            (vector_shuffle node:$lhs, node:$rhs), [{
305   return X86::isUNPCKH_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
306 }]>;
307
308 def pshufd : PatFrag<(ops node:$lhs, node:$rhs),
309                      (vector_shuffle node:$lhs, node:$rhs), [{
310   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
311 }], SHUFFLE_get_shuf_imm>;
312
313 def shufp : PatFrag<(ops node:$lhs, node:$rhs),
314                     (vector_shuffle node:$lhs, node:$rhs), [{
315   return X86::isSHUFPMask(cast<ShuffleVectorSDNode>(N));
316 }], SHUFFLE_get_shuf_imm>;
317
318 def pshufhw : PatFrag<(ops node:$lhs, node:$rhs),
319                       (vector_shuffle node:$lhs, node:$rhs), [{
320   return X86::isPSHUFHWMask(cast<ShuffleVectorSDNode>(N));
321 }], SHUFFLE_get_pshufhw_imm>;
322
323 def pshuflw : PatFrag<(ops node:$lhs, node:$rhs),
324                       (vector_shuffle node:$lhs, node:$rhs), [{
325   return X86::isPSHUFLWMask(cast<ShuffleVectorSDNode>(N));
326 }], SHUFFLE_get_pshuflw_imm>;
327
328 def palign : PatFrag<(ops node:$lhs, node:$rhs),
329                      (vector_shuffle node:$lhs, node:$rhs), [{
330   return X86::isPALIGNRMask(cast<ShuffleVectorSDNode>(N));
331 }], SHUFFLE_get_palign_imm>;
332
333 //===----------------------------------------------------------------------===//
334 // SSE scalar FP Instructions
335 //===----------------------------------------------------------------------===//
336
337 // CMOV* - Used to implement the SSE SELECT DAG operation.  Expanded after
338 // instruction selection into a branch sequence.
339 let Uses = [EFLAGS], usesCustomInserter = 1 in {
340   def CMOV_FR32 : I<0, Pseudo,
341                     (outs FR32:$dst), (ins FR32:$t, FR32:$f, i8imm:$cond),
342                     "#CMOV_FR32 PSEUDO!",
343                     [(set FR32:$dst, (X86cmov FR32:$t, FR32:$f, imm:$cond,
344                                                   EFLAGS))]>;
345   def CMOV_FR64 : I<0, Pseudo,
346                     (outs FR64:$dst), (ins FR64:$t, FR64:$f, i8imm:$cond),
347                     "#CMOV_FR64 PSEUDO!",
348                     [(set FR64:$dst, (X86cmov FR64:$t, FR64:$f, imm:$cond,
349                                                   EFLAGS))]>;
350   def CMOV_V4F32 : I<0, Pseudo,
351                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
352                     "#CMOV_V4F32 PSEUDO!",
353                     [(set VR128:$dst,
354                       (v4f32 (X86cmov VR128:$t, VR128:$f, imm:$cond,
355                                           EFLAGS)))]>;
356   def CMOV_V2F64 : I<0, Pseudo,
357                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
358                     "#CMOV_V2F64 PSEUDO!",
359                     [(set VR128:$dst,
360                       (v2f64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
361                                           EFLAGS)))]>;
362   def CMOV_V2I64 : I<0, Pseudo,
363                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
364                     "#CMOV_V2I64 PSEUDO!",
365                     [(set VR128:$dst,
366                       (v2i64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
367                                           EFLAGS)))]>;
368 }
369
370 //===----------------------------------------------------------------------===//
371 // SSE 1 & 2 Instructions Classes
372 //===----------------------------------------------------------------------===//
373
374 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
375 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
376                            RegisterClass RC, X86MemOperand x86memop> {
377   let isCommutable = 1 in {
378     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
379                 OpcodeStr, [(set RC:$dst, (OpNode RC:$src1, RC:$src2))]>;
380   }
381   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
382               OpcodeStr, [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))]>;
383 }
384
385 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
386 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
387                                string asm, string SSEVer, string FPSizeStr,
388                                Operand memopr, ComplexPattern mem_cpat> {
389   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
390                   asm, [(set RC:$dst, (
391                                 !nameconcat<Intrinsic>("int_x86_sse",
392                                 !strconcat(SSEVer, !strconcat("_",
393                                 !strconcat(OpcodeStr, FPSizeStr))))
394                          RC:$src1, RC:$src2))]>;
395   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
396                   asm, [(set RC:$dst, (
397                                 !nameconcat<Intrinsic>("int_x86_sse",
398                                 !strconcat(SSEVer, !strconcat("_",
399                                 !strconcat(OpcodeStr, FPSizeStr))))
400                          RC:$src1, mem_cpat:$src2))]>;
401 }
402
403 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
404 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
405                            RegisterClass RC, ValueType vt,
406                            X86MemOperand x86memop, PatFrag mem_frag,
407                            Domain d, bit MayLoad = 0> {
408   let isCommutable = 1 in
409     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
410                 OpcodeStr, [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))],d>;
411   let mayLoad = MayLoad in
412     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
413                 OpcodeStr, [(set RC:$dst, (OpNode RC:$src1,
414                                                   (mem_frag addr:$src2)))],d>;
415 }
416
417 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
418 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
419                                       string OpcodeStr, X86MemOperand x86memop,
420                                       list<dag> pat_rr, list<dag> pat_rm> {
421   let isCommutable = 1 in
422     def rr : PI<opc, MRMSrcReg, (outs RC:$dst),
423                 (ins RC:$src1, RC:$src2), OpcodeStr, pat_rr, d>;
424   def rm : PI<opc, MRMSrcMem, (outs RC:$dst),
425                 (ins RC:$src1, x86memop:$src2), OpcodeStr, pat_rm, d>;
426 }
427
428 /// sse12_fp_packed_int - SSE 1 & 2 packed instructions intrinsics class
429 multiclass sse12_fp_packed_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
430                                string asm, string SSEVer, string FPSizeStr,
431                                X86MemOperand x86memop, PatFrag mem_frag,
432                                Domain d> {
433   def rr_Int : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
434                   asm, [(set RC:$dst, (
435                                 !nameconcat<Intrinsic>("int_x86_sse",
436                                 !strconcat(SSEVer, !strconcat("_",
437                                 !strconcat(OpcodeStr, FPSizeStr))))
438                          RC:$src1, RC:$src2))], d>;
439   def rm_Int : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
440                   asm, [(set RC:$dst, (
441                                 !nameconcat<Intrinsic>("int_x86_sse",
442                                 !strconcat(SSEVer, !strconcat("_",
443                                 !strconcat(OpcodeStr, FPSizeStr))))
444                          RC:$src1, (mem_frag addr:$src2)))], d>;
445 }
446
447 //===----------------------------------------------------------------------===//
448 // SSE 1 & 2 - Move Instructions
449 //===----------------------------------------------------------------------===//
450
451 class sse12_move_rr<RegisterClass RC, ValueType vt, string asm> :
452       SI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, RC:$src2), asm,
453       [(set (vt VR128:$dst), (movl VR128:$src1, (scalar_to_vector RC:$src2)))]>;
454
455 // Loading from memory automatically zeroing upper bits.
456 class sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
457                     PatFrag mem_pat, string OpcodeStr> :
458       SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
459          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
460                         [(set RC:$dst, (mem_pat addr:$src))]>;
461
462 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
463 // register copies because it's a partial register update; FsMOVAPSrr/FsMOVAPDrr
464 // is used instead. Register-to-register movss/movsd is not modeled as an
465 // INSERT_SUBREG because INSERT_SUBREG requires that the insert be implementable
466 // in terms of a copy, and just mentioned, we don't use movss/movsd for copies.
467 let isAsmParserOnly = 1 in {
468   def VMOVSSrr : sse12_move_rr<FR32, v4f32,
469                   "movss\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS, VEX_4V;
470   def VMOVSDrr : sse12_move_rr<FR64, v2f64,
471                   "movsd\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD, VEX_4V;
472
473   let canFoldAsLoad = 1, isReMaterializable = 1 in {
474     def VMOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS, VEX;
475
476     let AddedComplexity = 20 in
477       def VMOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD, VEX;
478   }
479 }
480
481 let Constraints = "$src1 = $dst" in {
482   def MOVSSrr : sse12_move_rr<FR32, v4f32,
483                           "movss\t{$src2, $dst|$dst, $src2}">, XS;
484   def MOVSDrr : sse12_move_rr<FR64, v2f64,
485                           "movsd\t{$src2, $dst|$dst, $src2}">, XD;
486 }
487
488 let canFoldAsLoad = 1, isReMaterializable = 1 in {
489   def MOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS;
490
491   let AddedComplexity = 20 in
492     def MOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD;
493 }
494
495 let AddedComplexity = 15 in {
496 // Extract the low 32-bit value from one vector and insert it into another.
497 def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
498           (MOVSSrr (v4f32 VR128:$src1),
499                    (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
500 // Extract the low 64-bit value from one vector and insert it into another.
501 def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
502           (MOVSDrr (v2f64 VR128:$src1),
503                    (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
504 }
505
506 // Implicitly promote a 32-bit scalar to a vector.
507 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
508           (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
509 // Implicitly promote a 64-bit scalar to a vector.
510 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
511           (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
512
513 let AddedComplexity = 20 in {
514 // MOVSSrm zeros the high parts of the register; represent this
515 // with SUBREG_TO_REG.
516 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
517           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
518 def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
519           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
520 def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
521           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
522 // MOVSDrm zeros the high parts of the register; represent this
523 // with SUBREG_TO_REG.
524 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
525           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
526 def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
527           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
528 def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
529           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
530 def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
531           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
532 def : Pat<(v2f64 (X86vzload addr:$src)),
533           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
534 }
535
536 // Store scalar value to memory.
537 def MOVSSmr : SSI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
538                   "movss\t{$src, $dst|$dst, $src}",
539                   [(store FR32:$src, addr:$dst)]>;
540 def MOVSDmr : SDI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
541                   "movsd\t{$src, $dst|$dst, $src}",
542                   [(store FR64:$src, addr:$dst)]>;
543
544 let isAsmParserOnly = 1 in {
545 def VMOVSSmr : SI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
546                   "movss\t{$src, $dst|$dst, $src}",
547                   [(store FR32:$src, addr:$dst)]>, XS, VEX_4V;
548 def VMOVSDmr : SI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
549                   "movsd\t{$src, $dst|$dst, $src}",
550                   [(store FR64:$src, addr:$dst)]>, XD, VEX_4V;
551 }
552
553 // Extract and store.
554 def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
555                  addr:$dst),
556           (MOVSSmr addr:$dst,
557                    (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
558 def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
559                  addr:$dst),
560           (MOVSDmr addr:$dst,
561                    (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
562
563 // Move Aligned/Unaligned floating point values
564 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
565                             X86MemOperand x86memop, PatFrag ld_frag,
566                             string asm, Domain d,
567                             bit IsReMaterializable = 1> {
568 let neverHasSideEffects = 1 in
569   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
570               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>;
571 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
572   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
573               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
574                    [(set RC:$dst, (ld_frag addr:$src))], d>;
575 }
576
577 let isAsmParserOnly = 1 in {
578 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
579                               "movaps", SSEPackedSingle>, VEX;
580 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
581                               "movapd", SSEPackedDouble>, OpSize, VEX;
582 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
583                               "movups", SSEPackedSingle>, VEX;
584 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
585                               "movupd", SSEPackedDouble, 0>, OpSize, VEX;
586 }
587 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
588                               "movaps", SSEPackedSingle>, TB;
589 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
590                               "movapd", SSEPackedDouble>, TB, OpSize;
591 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
592                               "movups", SSEPackedSingle>, TB;
593 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
594                               "movupd", SSEPackedDouble, 0>, TB, OpSize;
595
596 let isAsmParserOnly = 1 in {
597 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
598                    "movaps\t{$src, $dst|$dst, $src}",
599                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>, VEX;
600 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
601                    "movapd\t{$src, $dst|$dst, $src}",
602                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>, VEX;
603 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
604                    "movups\t{$src, $dst|$dst, $src}",
605                    [(store (v4f32 VR128:$src), addr:$dst)]>, VEX;
606 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
607                    "movupd\t{$src, $dst|$dst, $src}",
608                    [(store (v2f64 VR128:$src), addr:$dst)]>, VEX;
609 }
610 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
611                    "movaps\t{$src, $dst|$dst, $src}",
612                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>;
613 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
614                    "movapd\t{$src, $dst|$dst, $src}",
615                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>;
616 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
617                    "movups\t{$src, $dst|$dst, $src}",
618                    [(store (v4f32 VR128:$src), addr:$dst)]>;
619 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
620                    "movupd\t{$src, $dst|$dst, $src}",
621                    [(store (v2f64 VR128:$src), addr:$dst)]>;
622
623 // Intrinsic forms of MOVUPS/D load and store
624 let isAsmParserOnly = 1 in {
625   let canFoldAsLoad = 1, isReMaterializable = 1 in
626   def VMOVUPSrm_Int : VPSI<0x10, MRMSrcMem, (outs VR128:$dst),
627              (ins f128mem:$src),
628              "movups\t{$src, $dst|$dst, $src}",
629              [(set VR128:$dst, (int_x86_sse_loadu_ps addr:$src))]>, VEX;
630   def VMOVUPDrm_Int : VPDI<0x10, MRMSrcMem, (outs VR128:$dst),
631              (ins f128mem:$src),
632              "movupd\t{$src, $dst|$dst, $src}",
633              [(set VR128:$dst, (int_x86_sse2_loadu_pd addr:$src))]>, VEX;
634   def VMOVUPSmr_Int : VPSI<0x11, MRMDestMem, (outs),
635              (ins f128mem:$dst, VR128:$src),
636              "movups\t{$src, $dst|$dst, $src}",
637              [(int_x86_sse_storeu_ps addr:$dst, VR128:$src)]>, VEX;
638   def VMOVUPDmr_Int : VPDI<0x11, MRMDestMem, (outs),
639              (ins f128mem:$dst, VR128:$src),
640              "movupd\t{$src, $dst|$dst, $src}",
641              [(int_x86_sse2_storeu_pd addr:$dst, VR128:$src)]>, VEX;
642 }
643 let canFoldAsLoad = 1, isReMaterializable = 1 in
644 def MOVUPSrm_Int : PSI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
645                        "movups\t{$src, $dst|$dst, $src}",
646                        [(set VR128:$dst, (int_x86_sse_loadu_ps addr:$src))]>;
647 def MOVUPDrm_Int : PDI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
648                        "movupd\t{$src, $dst|$dst, $src}",
649                        [(set VR128:$dst, (int_x86_sse2_loadu_pd addr:$src))]>;
650
651 def MOVUPSmr_Int : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
652                        "movups\t{$src, $dst|$dst, $src}",
653                        [(int_x86_sse_storeu_ps addr:$dst, VR128:$src)]>;
654 def MOVUPDmr_Int : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
655                        "movupd\t{$src, $dst|$dst, $src}",
656                        [(int_x86_sse2_storeu_pd addr:$dst, VR128:$src)]>;
657
658 // Move Low/High packed floating point values
659 multiclass sse12_mov_hilo_packed<bits<8>opc, RegisterClass RC,
660                                  PatFrag mov_frag, string base_opc,
661                                  string asm_opr> {
662   def PSrm : PI<opc, MRMSrcMem,
663          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
664          !strconcat(!strconcat(base_opc,"s"), asm_opr),
665      [(set RC:$dst,
666        (mov_frag RC:$src1,
667               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
668               SSEPackedSingle>, TB;
669
670   def PDrm : PI<opc, MRMSrcMem,
671          (outs RC:$dst), (ins RC:$src1, f64mem:$src2),
672          !strconcat(!strconcat(base_opc,"d"), asm_opr),
673      [(set RC:$dst, (v2f64 (mov_frag RC:$src1,
674                               (scalar_to_vector (loadf64 addr:$src2)))))],
675               SSEPackedDouble>, TB, OpSize;
676 }
677
678 let isAsmParserOnly = 1, AddedComplexity = 20 in {
679   defm VMOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
680                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
681   defm VMOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
682                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
683 }
684 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
685   defm MOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
686                                    "\t{$src2, $dst|$dst, $src2}">;
687   defm MOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
688                                    "\t{$src2, $dst|$dst, $src2}">;
689 }
690
691 let isAsmParserOnly = 1 in {
692 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
693                    "movlps\t{$src, $dst|$dst, $src}",
694                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
695                                  (iPTR 0))), addr:$dst)]>, VEX;
696 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
697                    "movlpd\t{$src, $dst|$dst, $src}",
698                    [(store (f64 (vector_extract (v2f64 VR128:$src),
699                                  (iPTR 0))), addr:$dst)]>, VEX;
700 }
701 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
702                    "movlps\t{$src, $dst|$dst, $src}",
703                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
704                                  (iPTR 0))), addr:$dst)]>;
705 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
706                    "movlpd\t{$src, $dst|$dst, $src}",
707                    [(store (f64 (vector_extract (v2f64 VR128:$src),
708                                  (iPTR 0))), addr:$dst)]>;
709
710 // v2f64 extract element 1 is always custom lowered to unpack high to low
711 // and extract element 0 so the non-store version isn't too horrible.
712 let isAsmParserOnly = 1 in {
713 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
714                    "movhps\t{$src, $dst|$dst, $src}",
715                    [(store (f64 (vector_extract
716                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
717                                          (undef)), (iPTR 0))), addr:$dst)]>,
718                    VEX;
719 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
720                    "movhpd\t{$src, $dst|$dst, $src}",
721                    [(store (f64 (vector_extract
722                                  (v2f64 (unpckh VR128:$src, (undef))),
723                                  (iPTR 0))), addr:$dst)]>,
724                    VEX;
725 }
726 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
727                    "movhps\t{$src, $dst|$dst, $src}",
728                    [(store (f64 (vector_extract
729                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
730                                          (undef)), (iPTR 0))), addr:$dst)]>;
731 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
732                    "movhpd\t{$src, $dst|$dst, $src}",
733                    [(store (f64 (vector_extract
734                                  (v2f64 (unpckh VR128:$src, (undef))),
735                                  (iPTR 0))), addr:$dst)]>;
736
737 let isAsmParserOnly = 1, AddedComplexity = 20 in {
738   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
739                                        (ins VR128:$src1, VR128:$src2),
740                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
741                       [(set VR128:$dst,
742                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>,
743                       VEX_4V;
744   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
745                                        (ins VR128:$src1, VR128:$src2),
746                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
747                       [(set VR128:$dst,
748                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>,
749                       VEX_4V;
750 }
751 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
752   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
753                                        (ins VR128:$src1, VR128:$src2),
754                       "movlhps\t{$src2, $dst|$dst, $src2}",
755                       [(set VR128:$dst,
756                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>;
757   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
758                                        (ins VR128:$src1, VR128:$src2),
759                       "movhlps\t{$src2, $dst|$dst, $src2}",
760                       [(set VR128:$dst,
761                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>;
762 }
763
764 def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
765           (MOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
766 let AddedComplexity = 20 in {
767   def : Pat<(v4f32 (movddup VR128:$src, (undef))),
768             (MOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
769   def : Pat<(v2i64 (movddup VR128:$src, (undef))),
770             (MOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
771 }
772
773 //===----------------------------------------------------------------------===//
774 // SSE 1 & 2 - Conversion Instructions
775 //===----------------------------------------------------------------------===//
776
777 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
778                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
779                      string asm> {
780   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
781                         [(set DstRC:$dst, (OpNode SrcRC:$src))]>;
782   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
783                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))]>;
784 }
785
786 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
787                          SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
788                          string asm, Domain d> {
789   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
790                         [(set DstRC:$dst, (OpNode SrcRC:$src))], d>;
791   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
792                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))], d>;
793 }
794
795 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
796                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
797                      string asm> {
798   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
799               asm, []>;
800   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
801               (ins DstRC:$src1, x86memop:$src), asm, []>;
802 }
803
804 let isAsmParserOnly = 1 in {
805 defm VCVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
806                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX;
807 defm VCVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
808                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD, VEX;
809 defm VCVTSI2SS  : sse12_vcvt_avx<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
810                       "cvtsi2ss\t{$src, $src1, $dst|$dst, $src1, $src}">, XS,
811                       VEX_4V;
812 defm VCVTSI2SD  : sse12_vcvt_avx<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
813                       "cvtsi2sd\t{$src, $src1, $dst|$dst, $src1, $src}">, XD,
814                       VEX_4V;
815 }
816
817 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
818                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS;
819 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
820                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD;
821 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
822                       "cvtsi2ss\t{$src, $dst|$dst, $src}">, XS;
823 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
824                       "cvtsi2sd\t{$src, $dst|$dst, $src}">, XD;
825
826 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
827 // and/or XMM operand(s).
828 multiclass sse12_cvt_pint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
829                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
830                          string asm, Domain d> {
831   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
832                         [(set DstRC:$dst, (Int SrcRC:$src))], d>;
833   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
834                         [(set DstRC:$dst, (Int (ld_frag addr:$src)))], d>;
835 }
836
837 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
838                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
839                          string asm> {
840   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
841                         [(set DstRC:$dst, (Int SrcRC:$src))]>;
842   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
843                         [(set DstRC:$dst, (Int (ld_frag addr:$src)))]>;
844 }
845
846 multiclass sse12_cvt_pint_3addr<bits<8> opc, RegisterClass SrcRC,
847                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
848                     PatFrag ld_frag, string asm, Domain d> {
849   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
850               asm, [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))], d>;
851   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst),
852                    (ins DstRC:$src1, x86memop:$src2), asm,
853               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))], d>;
854 }
855
856 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
857                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
858                     PatFrag ld_frag, string asm> {
859   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
860               asm, [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))]>;
861   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
862                    (ins DstRC:$src1, x86memop:$src2), asm,
863               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))]>;
864 }
865
866 let isAsmParserOnly = 1 in {
867   defm Int_VCVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
868                         f32mem, load, "cvtss2si\t{$src, $dst|$dst, $src}">, XS,
869                         VEX;
870   defm Int_VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
871                         f128mem, load, "cvtsd2si\t{$src, $dst|$dst, $src}">, XD,
872                         VEX;
873 }
874 defm Int_CVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
875                       f32mem, load, "cvtss2si\t{$src, $dst|$dst, $src}">, XS;
876 defm Int_CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
877                       f128mem, load, "cvtsd2si\t{$src, $dst|$dst, $src}">, XD;
878
879
880 let Constraints = "$src1 = $dst" in {
881   defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
882                         int_x86_sse_cvtsi2ss, i32mem, loadi32,
883                         "cvtsi2ss\t{$src2, $dst|$dst, $src2}">, XS;
884   defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
885                         int_x86_sse2_cvtsi2sd, i32mem, loadi32,
886                         "cvtsi2ss\t{$src2, $dst|$dst, $src2}">, XD;
887 }
888
889 // Instructions below don't have an AVX form.
890 defm Int_CVTPS2PI : sse12_cvt_pint<0x2D, VR128, VR64, int_x86_sse_cvtps2pi,
891                       f64mem, load, "cvtps2pi\t{$src, $dst|$dst, $src}",
892                       SSEPackedSingle>, TB;
893 defm Int_CVTPD2PI : sse12_cvt_pint<0x2D, VR128, VR64, int_x86_sse_cvtpd2pi,
894                       f128mem, memop, "cvtpd2pi\t{$src, $dst|$dst, $src}",
895                       SSEPackedDouble>, TB, OpSize;
896 defm Int_CVTTPS2PI : sse12_cvt_pint<0x2C, VR128, VR64, int_x86_sse_cvttps2pi,
897                        f64mem, load, "cvttps2pi\t{$src, $dst|$dst, $src}",
898                        SSEPackedSingle>, TB;
899 defm Int_CVTTPD2PI : sse12_cvt_pint<0x2C, VR128, VR64, int_x86_sse_cvttpd2pi,
900                        f128mem, memop, "cvttpd2pi\t{$src, $dst|$dst, $src}",
901                        SSEPackedDouble>, TB, OpSize;
902 defm Int_CVTPI2PD : sse12_cvt_pint<0x2A, VR64, VR128, int_x86_sse_cvtpi2pd,
903                          i64mem, load, "cvtpi2pd\t{$src, $dst|$dst, $src}",
904                          SSEPackedDouble>, TB, OpSize;
905 let Constraints = "$src1 = $dst" in {
906   defm Int_CVTPI2PS : sse12_cvt_pint_3addr<0x2A, VR64, VR128,
907                          int_x86_sse_cvtpi2ps,
908                          i64mem, load, "cvtpi2ps\t{$src2, $dst|$dst, $src2}",
909                          SSEPackedSingle>, TB;
910 }
911
912 /// SSE 1 Only
913
914 // Aliases for intrinsics
915 let isAsmParserOnly = 1, Pattern = []<dag> in {
916 defm Int_VCVTTSS2SI : sse12_cvt_sint_3addr<0x2C, VR128, GR32,
917                 int_x86_sse_cvttss2si, f32mem, load,
918                 "cvttss2si\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS;
919 defm Int_VCVTTSD2SI : sse12_cvt_sint_3addr<0x2C, VR128, GR32,
920                 int_x86_sse2_cvttsd2si, f128mem, load,
921                 "cvttss2si\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD;
922 }
923 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
924                           f32mem, load, "cvttss2si\t{$src, $dst|$dst, $src}">,
925                           XS;
926 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
927                           f128mem, load, "cvttss2si\t{$src, $dst|$dst, $src}">,
928                           XD;
929
930 let isAsmParserOnly = 1, Pattern = []<dag> in {
931 defm VCVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load,
932                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS, VEX;
933 defm VCVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, f128mem, load,
934                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
935                             SSEPackedSingle>, TB, VEX;
936 }
937 let Pattern = []<dag> in {
938 defm CVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load /*dummy*/,
939                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS;
940 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, f128mem, load /*dummy*/,
941                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
942                             SSEPackedSingle>, TB; /* PD SSE3 form is avaiable */
943 }
944
945 /// SSE 2 Only
946
947 // Convert scalar double to scalar single
948 let isAsmParserOnly = 1 in {
949 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
950                        (ins FR64:$src1, FR64:$src2),
951                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
952                       VEX_4V;
953 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
954                        (ins FR64:$src1, f64mem:$src2),
955                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
956                       []>, XD, Requires<[HasAVX, HasSSE2, OptForSize]>, VEX_4V;
957 }
958 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
959                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
960                       [(set FR32:$dst, (fround FR64:$src))]>;
961 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
962                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
963                       [(set FR32:$dst, (fround (loadf64 addr:$src)))]>, XD,
964                   Requires<[HasSSE2, OptForSize]>;
965
966 let isAsmParserOnly = 1 in
967 defm Int_VCVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
968                     int_x86_sse2_cvtsd2ss, f64mem, load,
969                     "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}">,
970                     XS, VEX_4V;
971 let Constraints = "$src1 = $dst" in
972 defm Int_CVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
973              int_x86_sse2_cvtsd2ss, f64mem, load,
974              "cvtsd2ss\t{$src2, $dst|$dst, $src2}">, XS;
975
976 // Convert scalar single to scalar double
977 let isAsmParserOnly = 1 in { // SSE2 instructions with XS prefix
978 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
979                     (ins FR32:$src1, FR32:$src2),
980                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
981                     []>, XS, Requires<[HasAVX, HasSSE2]>, VEX_4V;
982 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
983                     (ins FR32:$src1, f32mem:$src2),
984                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
985                     []>, XS, VEX_4V, Requires<[HasAVX, HasSSE2, OptForSize]>;
986 }
987 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
988                    "cvtss2sd\t{$src, $dst|$dst, $src}",
989                    [(set FR64:$dst, (fextend FR32:$src))]>, XS,
990                  Requires<[HasSSE2]>;
991 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
992                    "cvtss2sd\t{$src, $dst|$dst, $src}",
993                    [(set FR64:$dst, (extloadf32 addr:$src))]>, XS,
994                  Requires<[HasSSE2, OptForSize]>;
995
996 let isAsmParserOnly = 1 in {
997 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
998                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
999                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1000                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1001                                        VR128:$src2))]>, XS, VEX_4V,
1002                     Requires<[HasAVX, HasSSE2]>;
1003 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1004                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1005                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1006                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1007                                        (load addr:$src2)))]>, XS, VEX_4V,
1008                     Requires<[HasAVX, HasSSE2]>;
1009 }
1010 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1011 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1012                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1013                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1014                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1015                                        VR128:$src2))]>, XS,
1016                     Requires<[HasSSE2]>;
1017 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1018                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1019                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1020                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1021                                        (load addr:$src2)))]>, XS,
1022                     Requires<[HasSSE2]>;
1023 }
1024
1025 def : Pat<(extloadf32 addr:$src),
1026           (CVTSS2SDrr (MOVSSrm addr:$src))>,
1027       Requires<[HasSSE2, OptForSpeed]>;
1028
1029 // Convert doubleword to packed single/double fp
1030 let isAsmParserOnly = 1 in { // SSE2 instructions without OpSize prefix
1031 def Int_VCVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1032                        "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1033                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1034                      TB, VEX, Requires<[HasAVX, HasSSE2]>;
1035 def Int_VCVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1036                       "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1037                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1038                                         (bitconvert (memopv2i64 addr:$src))))]>,
1039                      TB, VEX, Requires<[HasAVX, HasSSE2]>;
1040 }
1041 def Int_CVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1042                        "cvtdq2ps\t{$src, $dst|$dst, $src}",
1043                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1044                      TB, Requires<[HasSSE2]>;
1045 def Int_CVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1046                       "cvtdq2ps\t{$src, $dst|$dst, $src}",
1047                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1048                                         (bitconvert (memopv2i64 addr:$src))))]>,
1049                      TB, Requires<[HasSSE2]>;
1050
1051 // FIXME: why the non-intrinsic version is described as SSE3?
1052 let isAsmParserOnly = 1 in { // SSE2 instructions with XS prefix
1053 def Int_VCVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1054                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1055                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1056                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
1057 def Int_VCVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1058                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1059                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1060                                         (bitconvert (memopv2i64 addr:$src))))]>,
1061                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
1062 }
1063 def Int_CVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1064                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
1065                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1066                      XS, Requires<[HasSSE2]>;
1067 def Int_CVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1068                      "cvtdq2pd\t{$src, $dst|$dst, $src}",
1069                      [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1070                                         (bitconvert (memopv2i64 addr:$src))))]>,
1071                      XS, Requires<[HasSSE2]>;
1072
1073 // Convert packed single/double fp to doubleword
1074 let isAsmParserOnly = 1 in {
1075 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1076                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1077 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1078                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1079 }
1080 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1081                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1082 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1083                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1084
1085 let isAsmParserOnly = 1 in {
1086 def Int_VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1087                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1088                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>,
1089                         VEX;
1090 def Int_VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst),
1091                          (ins f128mem:$src),
1092                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1093                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1094                                             (memop addr:$src)))]>, VEX;
1095 }
1096 def Int_CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1097                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1098                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>;
1099 def Int_CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1100                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1101                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1102                                             (memop addr:$src)))]>;
1103
1104 let isAsmParserOnly = 1 in { // SSE2 packed instructions with XD prefix
1105 def Int_VCVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1106                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1107                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1108                      XD, VEX, Requires<[HasAVX, HasSSE2]>;
1109 def Int_VCVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1110                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1111                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1112                                           (memop addr:$src)))]>,
1113                      XD, VEX, Requires<[HasAVX, HasSSE2]>;
1114 }
1115 def Int_CVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1116                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1117                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1118                      XD, Requires<[HasSSE2]>;
1119 def Int_CVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1120                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1121                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1122                                           (memop addr:$src)))]>,
1123                      XD, Requires<[HasSSE2]>;
1124
1125
1126 // Convert with truncation packed single/double fp to doubleword
1127 let isAsmParserOnly = 1 in { // SSE2 packed instructions with XS prefix
1128 def VCVTTPS2DQrr : VSSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1129                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1130 def VCVTTPS2DQrm : VSSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1131                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1132 }
1133 def CVTTPS2DQrr : SSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1134                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1135 def CVTTPS2DQrm : SSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1136                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1137
1138
1139 let isAsmParserOnly = 1 in {
1140 def Int_VCVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1141                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1142                         [(set VR128:$dst,
1143                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1144                       XS, VEX, Requires<[HasAVX, HasSSE2]>;
1145 def Int_VCVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1146                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1147                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1148                                            (memop addr:$src)))]>,
1149                       XS, VEX, Requires<[HasAVX, HasSSE2]>;
1150 }
1151 def Int_CVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1152                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1153                         [(set VR128:$dst,
1154                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1155                       XS, Requires<[HasSSE2]>;
1156 def Int_CVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1157                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1158                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1159                                            (memop addr:$src)))]>,
1160                       XS, Requires<[HasSSE2]>;
1161
1162 let isAsmParserOnly = 1 in {
1163 def Int_VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst),
1164                             (ins VR128:$src),
1165                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1166                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>,
1167                        VEX;
1168 def Int_VCVTTPD2DQrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst),
1169                           (ins f128mem:$src),
1170                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1171                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1172                                              (memop addr:$src)))]>, VEX;
1173 }
1174 def Int_CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1175                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1176                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>;
1177 def Int_CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
1178                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1179                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1180                                              (memop addr:$src)))]>;
1181
1182 // Convert packed single to packed double
1183 let isAsmParserOnly = 1 in { // SSE2 instructions without OpSize prefix
1184 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1185                        "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, VEX,
1186                        Requires<[HasAVX]>;
1187 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1188                        "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, VEX,
1189                        Requires<[HasAVX]>;
1190 }
1191 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1192                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1193 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1194                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1195
1196 let isAsmParserOnly = 1 in {
1197 def Int_VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1198                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1199                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1200                      VEX, Requires<[HasAVX, HasSSE2]>;
1201 def Int_VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1202                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1203                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1204                                           (load addr:$src)))]>,
1205                      VEX, Requires<[HasAVX, HasSSE2]>;
1206 }
1207 def Int_CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1208                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1209                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1210                      TB, Requires<[HasSSE2]>;
1211 def Int_CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1212                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1213                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1214                                           (load addr:$src)))]>,
1215                      TB, Requires<[HasSSE2]>;
1216
1217 // Convert packed double to packed single
1218 let isAsmParserOnly = 1 in {
1219 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1220                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
1221 // FIXME: the memory form of this instruction should described using
1222 // use extra asm syntax
1223 }
1224 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1225                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1226 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1227                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1228
1229
1230 let isAsmParserOnly = 1 in {
1231 def Int_VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1232                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1233                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1234 def Int_VCVTPD2PSrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst),
1235                          (ins f128mem:$src),
1236                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1237                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1238                                             (memop addr:$src)))]>;
1239 }
1240 def Int_CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1241                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1242                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1243 def Int_CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1244                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1245                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1246                                             (memop addr:$src)))]>;
1247
1248 //===----------------------------------------------------------------------===//
1249 // SSE 1 & 2 - Compare Instructions
1250 //===----------------------------------------------------------------------===//
1251
1252 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
1253 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
1254                             string asm, string asm_alt> {
1255   def rr : SIi8<0xC2, MRMSrcReg,
1256                     (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc),
1257                     asm, []>;
1258   let mayLoad = 1 in
1259   def rm : SIi8<0xC2, MRMSrcMem,
1260                     (outs RC:$dst), (ins RC:$src1, x86memop:$src, SSECC:$cc),
1261                     asm, []>;
1262   // Accept explicit immediate argument form instead of comparison code.
1263   let isAsmParserOnly = 1 in {
1264     def rr_alt : SIi8<0xC2, MRMSrcReg,
1265                   (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
1266                   asm_alt, []>;
1267     let mayLoad = 1 in
1268     def rm_alt : SIi8<0xC2, MRMSrcMem,
1269                   (outs RC:$dst), (ins RC:$src1, x86memop:$src, i8imm:$src2),
1270                   asm_alt, []>;
1271   }
1272 }
1273
1274 let neverHasSideEffects = 1, isAsmParserOnly = 1 in {
1275   defm VCMPSS  : sse12_cmp_scalar<FR32, f32mem,
1276                   "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1277                   "cmpss\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1278                   XS, VEX_4V;
1279   defm VCMPSD  : sse12_cmp_scalar<FR64, f64mem,
1280                   "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1281                   "cmpsd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1282                   XD, VEX_4V;
1283 }
1284
1285 let Constraints = "$src1 = $dst", neverHasSideEffects = 1 in {
1286   defm CMPSS  : sse12_cmp_scalar<FR32, f32mem,
1287                     "cmp${cc}ss\t{$src, $dst|$dst, $src}",
1288                     "cmpss\t{$src2, $src, $dst|$dst, $src, $src2}">, XS;
1289   defm CMPSD  : sse12_cmp_scalar<FR64, f64mem,
1290                     "cmp${cc}sd\t{$src, $dst|$dst, $src}",
1291                     "cmpsd\t{$src2, $src, $dst|$dst, $src, $src2}">, XD;
1292 }
1293
1294 multiclass sse12_cmp_scalar_int<RegisterClass RC, X86MemOperand x86memop,
1295                          Intrinsic Int, string asm> {
1296   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
1297                       (ins VR128:$src1, VR128:$src, SSECC:$cc), asm,
1298                         [(set VR128:$dst, (Int VR128:$src1,
1299                                                VR128:$src, imm:$cc))]>;
1300   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
1301                       (ins VR128:$src1, f32mem:$src, SSECC:$cc), asm,
1302                         [(set VR128:$dst, (Int VR128:$src1,
1303                                                (load addr:$src), imm:$cc))]>;
1304 }
1305
1306 // Aliases to match intrinsics which expect XMM operand(s).
1307 let isAsmParserOnly = 1 in {
1308   defm Int_VCMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1309                        "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}">,
1310                        XS, VEX_4V;
1311   defm Int_VCMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1312                        "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}">,
1313                        XD, VEX_4V;
1314 }
1315 let Constraints = "$src1 = $dst" in {
1316   defm Int_CMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1317                        "cmp${cc}ss\t{$src, $dst|$dst, $src}">, XS;
1318   defm Int_CMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1319                        "cmp${cc}sd\t{$src, $dst|$dst, $src}">, XD;
1320 }
1321
1322
1323 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
1324 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
1325                             ValueType vt, X86MemOperand x86memop,
1326                             PatFrag ld_frag, string OpcodeStr, Domain d> {
1327   def rr: PI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
1328                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1329                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))], d>;
1330   def rm: PI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
1331                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1332                      [(set EFLAGS, (OpNode (vt RC:$src1),
1333                                            (ld_frag addr:$src2)))], d>;
1334 }
1335
1336 let Defs = [EFLAGS] in {
1337   let isAsmParserOnly = 1 in {
1338     defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
1339                                     "ucomiss", SSEPackedSingle>, VEX;
1340     defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
1341                                     "ucomisd", SSEPackedDouble>, OpSize, VEX;
1342     let Pattern = []<dag> in {
1343       defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
1344                                       "comiss", SSEPackedSingle>, VEX;
1345       defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
1346                                       "comisd", SSEPackedDouble>, OpSize, VEX;
1347     }
1348
1349     defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
1350                               load, "ucomiss", SSEPackedSingle>, VEX;
1351     defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
1352                               load, "ucomisd", SSEPackedDouble>, OpSize, VEX;
1353
1354     defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
1355                               load, "comiss", SSEPackedSingle>, VEX;
1356     defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
1357                               load, "comisd", SSEPackedDouble>, OpSize, VEX;
1358   }
1359   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
1360                                   "ucomiss", SSEPackedSingle>, TB;
1361   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
1362                                   "ucomisd", SSEPackedDouble>, TB, OpSize;
1363
1364   let Pattern = []<dag> in {
1365     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
1366                                     "comiss", SSEPackedSingle>, TB;
1367     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
1368                                     "comisd", SSEPackedDouble>, TB, OpSize;
1369   }
1370
1371   defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
1372                               load, "ucomiss", SSEPackedSingle>, TB;
1373   defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
1374                               load, "ucomisd", SSEPackedDouble>, TB, OpSize;
1375
1376   defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
1377                                   "comiss", SSEPackedSingle>, TB;
1378   defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
1379                                   "comisd", SSEPackedDouble>, TB, OpSize;
1380 } // Defs = [EFLAGS]
1381
1382 // sse12_cmp_packed - sse 1 & 2 compared packed instructions
1383 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
1384                             Intrinsic Int, string asm, string asm_alt,
1385                             Domain d> {
1386   def rri : PIi8<0xC2, MRMSrcReg,
1387              (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc), asm,
1388              [(set RC:$dst, (Int RC:$src1, RC:$src, imm:$cc))], d>;
1389   def rmi : PIi8<0xC2, MRMSrcMem,
1390              (outs RC:$dst), (ins RC:$src1, f128mem:$src, SSECC:$cc), asm,
1391              [(set RC:$dst, (Int RC:$src1, (memop addr:$src), imm:$cc))], d>;
1392   // Accept explicit immediate argument form instead of comparison code.
1393   let isAsmParserOnly = 1 in {
1394     def rri_alt : PIi8<0xC2, MRMSrcReg,
1395                (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
1396                asm_alt, [], d>;
1397     def rmi_alt : PIi8<0xC2, MRMSrcMem,
1398                (outs RC:$dst), (ins RC:$src1, f128mem:$src, i8imm:$src2),
1399                asm_alt, [], d>;
1400   }
1401 }
1402
1403 let isAsmParserOnly = 1 in {
1404   defm VCMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
1405                  "cmp${cc}ps\t{$src, $src1, $dst|$dst, $src1, $src}",
1406                  "cmpps\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
1407                  SSEPackedSingle>, VEX_4V;
1408   defm VCMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
1409                  "cmp${cc}pd\t{$src, $src1, $dst|$dst, $src1, $src}",
1410                  "cmppd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
1411                  SSEPackedDouble>, OpSize, VEX_4V;
1412 }
1413 let Constraints = "$src1 = $dst" in {
1414   defm CMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
1415                  "cmp${cc}ps\t{$src, $dst|$dst, $src}",
1416                  "cmpps\t{$src2, $src, $dst|$dst, $src, $src2}",
1417                  SSEPackedSingle>, TB;
1418   defm CMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
1419                  "cmp${cc}pd\t{$src, $dst|$dst, $src}",
1420                  "cmppd\t{$src2, $src, $dst|$dst, $src, $src2}",
1421                  SSEPackedDouble>, TB, OpSize;
1422 }
1423
1424 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
1425           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
1426 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
1427           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
1428 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
1429           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
1430 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
1431           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
1432
1433 //===----------------------------------------------------------------------===//
1434 // SSE 1 & 2 - Shuffle Instructions
1435 //===----------------------------------------------------------------------===//
1436
1437 /// sse12_shuffle - sse 1 & 2 shuffle instructions
1438 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
1439                          ValueType vt, string asm, PatFrag mem_frag,
1440                          Domain d, bit IsConvertibleToThreeAddress = 0> {
1441   def rmi : PIi8<0xC6, MRMSrcMem, (outs VR128:$dst),
1442                    (ins VR128:$src1, f128mem:$src2, i8imm:$src3), asm,
1443                    [(set VR128:$dst, (vt (shufp:$src3
1444                             VR128:$src1, (mem_frag addr:$src2))))], d>;
1445   let isConvertibleToThreeAddress = IsConvertibleToThreeAddress in
1446     def rri : PIi8<0xC6, MRMSrcReg, (outs VR128:$dst),
1447                    (ins VR128:$src1, VR128:$src2, i8imm:$src3), asm,
1448                    [(set VR128:$dst,
1449                             (vt (shufp:$src3 VR128:$src1, VR128:$src2)))], d>;
1450 }
1451
1452 let isAsmParserOnly = 1 in {
1453   defm VSHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
1454             "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
1455             memopv4f32, SSEPackedSingle>, VEX_4V;
1456   defm VSHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
1457             "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
1458             memopv2f64, SSEPackedDouble>, OpSize, VEX_4V;
1459 }
1460
1461 let Constraints = "$src1 = $dst" in {
1462   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
1463                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1464                     memopv4f32, SSEPackedSingle, 1 /* cvt to pshufd */>,
1465                     TB;
1466   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
1467                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1468                     memopv2f64, SSEPackedDouble>, TB, OpSize;
1469 }
1470
1471 //===----------------------------------------------------------------------===//
1472 // SSE 1 & 2 - Unpack Instructions
1473 //===----------------------------------------------------------------------===//
1474
1475 /// sse12_unpack_interleave - sse 1 & 2 unpack and interleave
1476 multiclass sse12_unpack_interleave<bits<8> opc, PatFrag OpNode, ValueType vt,
1477                                    PatFrag mem_frag, RegisterClass RC,
1478                                    X86MemOperand x86memop, string asm,
1479                                    Domain d> {
1480     def rr : PI<opc, MRMSrcReg,
1481                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
1482                 asm, [(set RC:$dst,
1483                            (vt (OpNode RC:$src1, RC:$src2)))], d>;
1484     def rm : PI<opc, MRMSrcMem,
1485                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
1486                 asm, [(set RC:$dst,
1487                            (vt (OpNode RC:$src1,
1488                                        (mem_frag addr:$src2))))], d>;
1489 }
1490
1491 let AddedComplexity = 10 in {
1492   let isAsmParserOnly = 1 in {
1493     defm VUNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
1494           VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1495                          SSEPackedSingle>, VEX_4V;
1496     defm VUNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
1497           VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1498                          SSEPackedDouble>, OpSize, VEX_4V;
1499     defm VUNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
1500           VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1501                          SSEPackedSingle>, VEX_4V;
1502     defm VUNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
1503           VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1504                          SSEPackedDouble>, OpSize, VEX_4V;
1505   }
1506
1507   let Constraints = "$src1 = $dst" in {
1508     defm UNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
1509           VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
1510                          SSEPackedSingle>, TB;
1511     defm UNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
1512           VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
1513                          SSEPackedDouble>, TB, OpSize;
1514     defm UNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
1515           VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
1516                          SSEPackedSingle>, TB;
1517     defm UNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
1518           VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
1519                          SSEPackedDouble>, TB, OpSize;
1520   } // Constraints = "$src1 = $dst"
1521 } // AddedComplexity
1522
1523 //===----------------------------------------------------------------------===//
1524 // SSE 1 & 2 - Extract Floating-Point Sign mask
1525 //===----------------------------------------------------------------------===//
1526
1527 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
1528 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
1529                                 Domain d> {
1530   def rr : PI<0x50, MRMSrcReg, (outs GR32:$dst), (ins RC:$src),
1531               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1532                      [(set GR32:$dst, (Int RC:$src))], d>;
1533 }
1534
1535 // Mask creation
1536 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
1537                                      SSEPackedSingle>, TB;
1538 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
1539                                      SSEPackedDouble>, TB, OpSize;
1540
1541 let isAsmParserOnly = 1 in {
1542   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
1543                                         "movmskps", SSEPackedSingle>, VEX;
1544   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
1545                                         "movmskpd", SSEPackedDouble>, OpSize,
1546                                         VEX;
1547 }
1548
1549 //===----------------------------------------------------------------------===//
1550 // SSE 1 & 2 - Misc aliasing of packed SSE 1 & 2 instructions
1551 //===----------------------------------------------------------------------===//
1552
1553 // Aliases of packed SSE1 & SSE2 instructions for scalar use. These all have
1554 // names that start with 'Fs'.
1555
1556 // Alias instructions that map fld0 to pxor for sse.
1557 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 1,
1558     canFoldAsLoad = 1 in {
1559   // FIXME: Set encoding to pseudo!
1560 def FsFLD0SS : I<0xEF, MRMInitReg, (outs FR32:$dst), (ins), "",
1561                  [(set FR32:$dst, fp32imm0)]>,
1562                  Requires<[HasSSE1]>, TB, OpSize;
1563 def FsFLD0SD : I<0xEF, MRMInitReg, (outs FR64:$dst), (ins), "",
1564                  [(set FR64:$dst, fpimm0)]>,
1565                Requires<[HasSSE2]>, TB, OpSize;
1566 }
1567
1568 // Alias instruction to do FR32 or FR64 reg-to-reg copy using movaps. Upper
1569 // bits are disregarded.
1570 let neverHasSideEffects = 1 in {
1571 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1572                      "movaps\t{$src, $dst|$dst, $src}", []>;
1573 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1574                      "movapd\t{$src, $dst|$dst, $src}", []>;
1575 }
1576
1577 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
1578 // bits are disregarded.
1579 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1580 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1581                      "movaps\t{$src, $dst|$dst, $src}",
1582                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>;
1583 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1584                      "movapd\t{$src, $dst|$dst, $src}",
1585                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>;
1586 }
1587
1588 //===----------------------------------------------------------------------===//
1589 // SSE 1 & 2 - Logical Instructions
1590 //===----------------------------------------------------------------------===//
1591
1592 /// sse12_fp_alias_pack_logical - SSE 1 & 2 aliased packed FP logical ops
1593 ///
1594 multiclass sse12_fp_alias_pack_logical<bits<8> opc, string OpcodeStr,
1595                                        SDNode OpNode, bit MayLoad = 0> {
1596   let isAsmParserOnly = 1 in {
1597     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1598                 "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode, FR32,
1599                 f32, f128mem, memopfsf32, SSEPackedSingle, MayLoad>, VEX_4V;
1600
1601     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1602                 "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode, FR64,
1603                 f64, f128mem, memopfsf64, SSEPackedDouble, MayLoad>, OpSize,
1604                 VEX_4V;
1605   }
1606
1607   let Constraints = "$src1 = $dst" in {
1608     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1609                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, FR32, f32,
1610                 f128mem, memopfsf32, SSEPackedSingle, MayLoad>, TB;
1611
1612     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1613                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, FR64, f64,
1614                 f128mem, memopfsf64, SSEPackedDouble, MayLoad>, TB, OpSize;
1615   }
1616 }
1617
1618 // Alias bitwise logical operations using SSE logical ops on packed FP values.
1619 defm FsAND  : sse12_fp_alias_pack_logical<0x54, "and", X86fand>;
1620 defm FsOR   : sse12_fp_alias_pack_logical<0x56, "or", X86for>;
1621 defm FsXOR  : sse12_fp_alias_pack_logical<0x57, "xor", X86fxor>;
1622
1623 let neverHasSideEffects = 1, Pattern = []<dag>, isCommutable = 0 in
1624   defm FsANDN : sse12_fp_alias_pack_logical<0x55, "andn", undef, 1>;
1625
1626 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
1627 ///
1628 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
1629                                  SDNode OpNode, int HasPat = 0,
1630                                  list<list<dag>> Pattern = []> {
1631   let isAsmParserOnly = 1 in {
1632     defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
1633          !strconcat(OpcodeStr, "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1634          f128mem,
1635          !if(HasPat, Pattern[0], // rr
1636                      [(set VR128:$dst, (v2i64 (OpNode VR128:$src1,
1637                                                       VR128:$src2)))]),
1638          !if(HasPat, Pattern[2], // rm
1639                      [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
1640                                                (memopv2i64 addr:$src2)))])>,
1641                                                VEX_4V;
1642
1643     defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
1644          !strconcat(OpcodeStr, "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1645          f128mem,
1646          !if(HasPat, Pattern[1], // rr
1647                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1648                                                (bc_v2i64 (v2f64
1649                                                VR128:$src2))))]),
1650          !if(HasPat, Pattern[3], // rm
1651                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1652                                                (memopv2i64 addr:$src2)))])>,
1653                                                                OpSize, VEX_4V;
1654   }
1655   let Constraints = "$src1 = $dst" in {
1656     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
1657          !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"), f128mem,
1658          !if(HasPat, Pattern[0], // rr
1659                      [(set VR128:$dst, (v2i64 (OpNode VR128:$src1,
1660                                                       VR128:$src2)))]),
1661          !if(HasPat, Pattern[2], // rm
1662                      [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
1663                                                (memopv2i64 addr:$src2)))])>, TB;
1664
1665     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
1666          !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"), f128mem,
1667          !if(HasPat, Pattern[1], // rr
1668                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1669                                                (bc_v2i64 (v2f64
1670                                                VR128:$src2))))]),
1671          !if(HasPat, Pattern[3], // rm
1672                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1673                                                (memopv2i64 addr:$src2)))])>,
1674                                                                     TB, OpSize;
1675   }
1676 }
1677
1678 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
1679 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
1680 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
1681 let isCommutable = 0 in
1682   defm ANDN : sse12_fp_packed_logical<0x55, "andn", undef /* dummy */, 1, [
1683     // single r+r
1684     [(set VR128:$dst, (v2i64 (and (xor VR128:$src1,
1685                                        (bc_v2i64 (v4i32 immAllOnesV))),
1686                                    VR128:$src2)))],
1687     // double r+r
1688     [(set VR128:$dst, (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1689                                  (bc_v2i64 (v2f64 VR128:$src2))))],
1690     // single r+m
1691     [(set VR128:$dst, (v2i64 (and (xor (bc_v2i64 (v4f32 VR128:$src1)),
1692                                        (bc_v2i64 (v4i32 immAllOnesV))),
1693                                   (memopv2i64 addr:$src2))))],
1694     // double r+m
1695     [(set VR128:$dst, (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1696                            (memopv2i64 addr:$src2)))]]>;
1697
1698 //===----------------------------------------------------------------------===//
1699 // SSE 1 & 2 - Arithmetic Instructions
1700 //===----------------------------------------------------------------------===//
1701
1702 /// basic_sse12_fp_binop_rm - SSE 1 & 2 binops come in both scalar and
1703 /// vector forms.
1704 ///
1705 /// In addition, we also have a special variant of the scalar form here to
1706 /// represent the associated intrinsic operation.  This form is unlike the
1707 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
1708 /// and leaves the top elements unmodified (therefore these cannot be commuted).
1709 ///
1710 /// These three forms can each be reg+reg or reg+mem.
1711 ///
1712 multiclass basic_sse12_fp_binop_rm<bits<8> opc, string OpcodeStr,
1713                                    SDNode OpNode> {
1714
1715   let isAsmParserOnly = 1 in {
1716     defm V#NAME#SS : sse12_fp_scalar<opc,
1717         !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1718                    OpNode, FR32, f32mem>, XS, VEX_4V;
1719
1720     defm V#NAME#SD : sse12_fp_scalar<opc,
1721         !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1722                    OpNode, FR64, f64mem>, XD, VEX_4V;
1723
1724     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1725                       "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1726                       VR128, v4f32, f128mem, memopv4f32, SSEPackedSingle>,
1727                       VEX_4V;
1728
1729     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1730                       "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1731                       VR128, v2f64, f128mem, memopv2f64, SSEPackedDouble>,
1732                       OpSize, VEX_4V;
1733
1734     defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1735        !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1736                   "", "_ss", ssmem, sse_load_f32>, XS, VEX_4V;
1737
1738     defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1739        !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1740                   "2", "_sd", sdmem, sse_load_f64>, XD, VEX_4V;
1741   }
1742
1743   let Constraints = "$src1 = $dst" in {
1744     defm SS : sse12_fp_scalar<opc,
1745                     !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1746                     OpNode, FR32, f32mem>, XS;
1747
1748     defm SD : sse12_fp_scalar<opc,
1749                     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1750                     OpNode, FR64, f64mem>, XD;
1751
1752     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1753                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v4f32,
1754                 f128mem, memopv4f32, SSEPackedSingle>, TB;
1755
1756     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1757                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v2f64,
1758                 f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1759
1760     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1761        !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1762                   "", "_ss", ssmem, sse_load_f32>, XS;
1763
1764     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1765        !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1766                   "2", "_sd", sdmem, sse_load_f64>, XD;
1767   }
1768 }
1769
1770 // Arithmetic instructions
1771 defm ADD : basic_sse12_fp_binop_rm<0x58, "add", fadd>;
1772 defm MUL : basic_sse12_fp_binop_rm<0x59, "mul", fmul>;
1773
1774 let isCommutable = 0 in {
1775   defm SUB : basic_sse12_fp_binop_rm<0x5C, "sub", fsub>;
1776   defm DIV : basic_sse12_fp_binop_rm<0x5E, "div", fdiv>;
1777 }
1778
1779 /// sse12_fp_binop_rm - Other SSE 1 & 2 binops
1780 ///
1781 /// This multiclass is like basic_sse12_fp_binop_rm, with the addition of
1782 /// instructions for a full-vector intrinsic form.  Operations that map
1783 /// onto C operators don't use this form since they just use the plain
1784 /// vector form instead of having a separate vector intrinsic form.
1785 ///
1786 multiclass sse12_fp_binop_rm<bits<8> opc, string OpcodeStr,
1787                              SDNode OpNode> {
1788
1789   let isAsmParserOnly = 1 in {
1790     // Scalar operation, reg+reg.
1791     defm V#NAME#SS : sse12_fp_scalar<opc,
1792       !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1793                  OpNode, FR32, f32mem>, XS, VEX_4V;
1794
1795     defm V#NAME#SD : sse12_fp_scalar<opc,
1796       !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1797                  OpNode, FR64, f64mem>, XD, VEX_4V;
1798
1799     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1800                       "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1801                       VR128, v4f32, f128mem, memopv4f32, SSEPackedSingle>,
1802                       VEX_4V;
1803
1804     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1805                       "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1806                       VR128, v2f64, f128mem, memopv2f64, SSEPackedDouble>,
1807                       OpSize, VEX_4V;
1808
1809     defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1810        !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1811                   "", "_ss", ssmem, sse_load_f32>, XS, VEX_4V;
1812
1813     defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1814        !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1815                   "2", "_sd", sdmem, sse_load_f64>, XD, VEX_4V;
1816
1817     defm V#NAME#PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1818        !strconcat(OpcodeStr, "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1819                   "", "_ps", f128mem, memopv4f32, SSEPackedSingle>, VEX_4V;
1820
1821     defm V#NAME#PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1822        !strconcat(OpcodeStr, "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1823                   "2", "_pd", f128mem, memopv2f64, SSEPackedDouble>, OpSize,
1824                   VEX_4V;
1825   }
1826
1827   let Constraints = "$src1 = $dst" in {
1828     // Scalar operation, reg+reg.
1829     defm SS : sse12_fp_scalar<opc,
1830                     !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1831                     OpNode, FR32, f32mem>, XS;
1832     defm SD : sse12_fp_scalar<opc,
1833                     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1834                     OpNode, FR64, f64mem>, XD;
1835     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1836                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v4f32,
1837                 f128mem, memopv4f32, SSEPackedSingle>, TB;
1838
1839     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1840                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v2f64,
1841                 f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1842
1843     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1844        !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1845                   "", "_ss", ssmem, sse_load_f32>, XS;
1846
1847     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1848        !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1849                   "2", "_sd", sdmem, sse_load_f64>, XD;
1850
1851     defm PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1852        !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
1853                   "", "_ps", f128mem, memopv4f32, SSEPackedSingle>, TB;
1854
1855     defm PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1856        !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1857                   "2", "_pd", f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1858   }
1859 }
1860
1861 let isCommutable = 0 in {
1862   defm MAX : sse12_fp_binop_rm<0x5F, "max", X86fmax>;
1863   defm MIN : sse12_fp_binop_rm<0x5D, "min", X86fmin>;
1864 }
1865
1866 /// Unop Arithmetic
1867 /// In addition, we also have a special variant of the scalar form here to
1868 /// represent the associated intrinsic operation.  This form is unlike the
1869 /// plain scalar form, in that it takes an entire vector (instead of a
1870 /// scalar) and leaves the top elements undefined.
1871 ///
1872 /// And, we have a special variant form for a full-vector intrinsic form.
1873
1874 /// sse1_fp_unop_s - SSE1 unops in scalar form.
1875 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr,
1876                           SDNode OpNode, Intrinsic F32Int> {
1877   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1878                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1879                 [(set FR32:$dst, (OpNode FR32:$src))]>;
1880   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
1881                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1882                 [(set FR32:$dst, (OpNode (load addr:$src)))]>, XS,
1883             Requires<[HasSSE1, OptForSize]>;
1884   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1885                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1886                     [(set VR128:$dst, (F32Int VR128:$src))]>;
1887   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
1888                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1889                     [(set VR128:$dst, (F32Int sse_load_f32:$src))]>;
1890 }
1891
1892 /// sse1_fp_unop_p - SSE1 unops in scalar form.
1893 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr,
1894                           SDNode OpNode, Intrinsic V4F32Int> {
1895   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1896               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1897               [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))]>;
1898   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1899                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1900                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))]>;
1901   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1902                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1903                     [(set VR128:$dst, (V4F32Int VR128:$src))]>;
1904   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1905                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1906                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))]>;
1907 }
1908
1909 /// sse1_fp_unop_s_avx - AVX SSE1 unops in scalar form.
1910 multiclass sse1_fp_unop_s_avx<bits<8> opc, string OpcodeStr,
1911                               SDNode OpNode, Intrinsic F32Int> {
1912   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
1913                 !strconcat(!strconcat("v", OpcodeStr),
1914                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1915   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins FR32:$src1, f32mem:$src2),
1916                 !strconcat(!strconcat("v", OpcodeStr),
1917                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1918                 []>, XS, Requires<[HasAVX, HasSSE1, OptForSize]>;
1919   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
1920                 (ins VR128:$src1, VR128:$src2),
1921                 !strconcat(!strconcat("v", OpcodeStr),
1922                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1923   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
1924                 (ins VR128:$src1, ssmem:$src2),
1925                 !strconcat(!strconcat("v", OpcodeStr),
1926                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1927 }
1928
1929 /// sse2_fp_unop_s - SSE2 unops in scalar form.
1930 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
1931                           SDNode OpNode, Intrinsic F64Int> {
1932   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1933                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1934                 [(set FR64:$dst, (OpNode FR64:$src))]>;
1935   def SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
1936                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1937                 [(set FR64:$dst, (OpNode (load addr:$src)))]>;
1938   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1939                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1940                     [(set VR128:$dst, (F64Int VR128:$src))]>;
1941   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
1942                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1943                     [(set VR128:$dst, (F64Int sse_load_f64:$src))]>;
1944 }
1945
1946 /// sse2_fp_unop_p - SSE2 unops in vector forms.
1947 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
1948                           SDNode OpNode, Intrinsic V2F64Int> {
1949   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1950               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1951               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))]>;
1952   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1953                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1954                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))]>;
1955   def PDr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1956                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1957                     [(set VR128:$dst, (V2F64Int VR128:$src))]>;
1958   def PDm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1959                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1960                     [(set VR128:$dst, (V2F64Int (memopv2f64 addr:$src)))]>;
1961 }
1962
1963 /// sse2_fp_unop_s_avx - AVX SSE2 unops in scalar form.
1964 multiclass sse2_fp_unop_s_avx<bits<8> opc, string OpcodeStr,
1965                               SDNode OpNode, Intrinsic F64Int> {
1966   def SDr : VSDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
1967                 !strconcat(OpcodeStr,
1968                            "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1969   def SDm : VSDI<opc, MRMSrcMem, (outs FR64:$dst),
1970                 (ins FR64:$src1, f64mem:$src2),
1971                 !strconcat(OpcodeStr,
1972                            "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1973   def SDr_Int : VSDI<opc, MRMSrcReg, (outs VR128:$dst),
1974            (ins VR128:$src1, VR128:$src2),
1975            !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1976                     []>;
1977   def SDm_Int : VSDI<opc, MRMSrcMem, (outs VR128:$dst),
1978            (ins VR128:$src1, sdmem:$src2),
1979            !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1980                     []>;
1981 }
1982
1983 let isAsmParserOnly = 1 in {
1984   // Square root.
1985   let Predicates = [HasAVX, HasSSE2] in {
1986   defm VSQRT  : sse2_fp_unop_s_avx<0x51, "sqrt", fsqrt, int_x86_sse2_sqrt_sd>,
1987                   VEX_4V;
1988
1989   defm VSQRT  : sse2_fp_unop_p<0x51, "vsqrt", fsqrt, int_x86_sse2_sqrt_pd>, VEX;
1990   }
1991
1992   let Predicates = [HasAVX, HasSSE1] in {
1993   defm VSQRT  : sse1_fp_unop_s_avx<0x51, "sqrt", fsqrt, int_x86_sse_sqrt_ss>,
1994                   VEX_4V;
1995   defm VSQRT  : sse1_fp_unop_p<0x51, "vsqrt", fsqrt, int_x86_sse_sqrt_ps>, VEX;
1996   // Reciprocal approximations. Note that these typically require refinement
1997   // in order to obtain suitable precision.
1998   defm VRSQRT : sse1_fp_unop_s_avx<0x52, "rsqrt", X86frsqrt,
1999                                    int_x86_sse_rsqrt_ss>, VEX_4V;
2000   defm VRSQRT : sse1_fp_unop_p<0x52, "vrsqrt", X86frsqrt, int_x86_sse_rsqrt_ps>,
2001                                    VEX;
2002   defm VRCP   : sse1_fp_unop_s_avx<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
2003                                    VEX_4V;
2004   defm VRCP   : sse1_fp_unop_p<0x53, "vrcp", X86frcp, int_x86_sse_rcp_ps>,
2005                                    VEX;
2006   }
2007 }
2008
2009 // Square root.
2010 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ss>,
2011              sse1_fp_unop_p<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ps>,
2012              sse2_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_sd>,
2013              sse2_fp_unop_p<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_pd>;
2014
2015 // Reciprocal approximations. Note that these typically require refinement
2016 // in order to obtain suitable precision.
2017 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ss>,
2018              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ps>;
2019 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
2020              sse1_fp_unop_p<0x53, "rcp", X86frcp, int_x86_sse_rcp_ps>;
2021
2022 //===----------------------------------------------------------------------===//
2023 // SSE 1 & 2 - Non-temporal stores
2024 //===----------------------------------------------------------------------===//
2025
2026 def MOVNTPSmr_Int : PSI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2027                     "movntps\t{$src, $dst|$dst, $src}",
2028                     [(int_x86_sse_movnt_ps addr:$dst, VR128:$src)]>;
2029 def MOVNTPDmr_Int : PDI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2030                         "movntpd\t{$src, $dst|$dst, $src}",
2031                         [(int_x86_sse2_movnt_pd addr:$dst, VR128:$src)]>;
2032
2033 let AddedComplexity = 400 in { // Prefer non-temporal versions
2034 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2035                     "movntps\t{$src, $dst|$dst, $src}",
2036                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
2037 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2038                     "movntpd\t{$src, $dst|$dst, $src}",
2039                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)]>;
2040
2041 def MOVNTDQ_64mr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2042                     "movntdq\t{$src, $dst|$dst, $src}",
2043                     [(alignednontemporalstore (v2f64 VR128:$src), addr:$dst)]>;
2044
2045 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2046                  "movnti\t{$src, $dst|$dst, $src}",
2047                  [(nontemporalstore (i32 GR32:$src), addr:$dst)]>,
2048                TB, Requires<[HasSSE2]>;
2049
2050 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
2051                      "movnti\t{$src, $dst|$dst, $src}",
2052                      [(nontemporalstore (i64 GR64:$src), addr:$dst)]>,
2053                   TB, Requires<[HasSSE2]>;
2054
2055 let ExeDomain = SSEPackedInt in
2056 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2057                     "movntdq\t{$src, $dst|$dst, $src}",
2058                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
2059 }
2060
2061 let ExeDomain = SSEPackedInt in
2062 def MOVNTDQmr_Int : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2063                         "movntdq\t{$src, $dst|$dst, $src}",
2064                         [(int_x86_sse2_movnt_dq addr:$dst, VR128:$src)]>;
2065
2066 def MOVNTImr_Int  :   I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2067                     "movnti\t{$src, $dst|$dst, $src}",
2068                     [(int_x86_sse2_movnt_i addr:$dst, GR32:$src)]>,
2069                   TB, Requires<[HasSSE2]>;
2070
2071 //===----------------------------------------------------------------------===//
2072 // SSE 1 & 2 - Misc Instructions
2073 //===----------------------------------------------------------------------===//
2074
2075 // Prefetch intrinsic.
2076 def PREFETCHT0   : PSI<0x18, MRM1m, (outs), (ins i8mem:$src),
2077     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3))]>;
2078 def PREFETCHT1   : PSI<0x18, MRM2m, (outs), (ins i8mem:$src),
2079     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2))]>;
2080 def PREFETCHT2   : PSI<0x18, MRM3m, (outs), (ins i8mem:$src),
2081     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1))]>;
2082 def PREFETCHNTA  : PSI<0x18, MRM0m, (outs), (ins i8mem:$src),
2083     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0))]>;
2084
2085 // Load, store, and memory fence
2086 def SFENCE : I<0xAE, MRM_F8, (outs), (ins), "sfence", [(int_x86_sse_sfence)]>,
2087              TB, Requires<[HasSSE1]>;
2088
2089 // MXCSR register
2090 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
2091                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>;
2092 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
2093                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>;
2094
2095 // Alias instructions that map zero vector to pxor / xorp* for sse.
2096 // We set canFoldAsLoad because this can be converted to a constant-pool
2097 // load of an all-zeros value if folding it would be beneficial.
2098 // FIXME: Change encoding to pseudo!
2099 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
2100     isCodeGenOnly = 1 in {
2101 def V_SET0PS : PSI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
2102                  [(set VR128:$dst, (v4f32 immAllZerosV))]>;
2103 def V_SET0PD : PDI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
2104                  [(set VR128:$dst, (v2f64 immAllZerosV))]>;
2105 let ExeDomain = SSEPackedInt in
2106 def V_SET0PI : PDI<0xEF, MRMInitReg, (outs VR128:$dst), (ins), "",
2107                  [(set VR128:$dst, (v4i32 immAllZerosV))]>;
2108 }
2109
2110 def : Pat<(v2i64 immAllZerosV), (V_SET0PI)>;
2111 def : Pat<(v8i16 immAllZerosV), (V_SET0PI)>;
2112 def : Pat<(v16i8 immAllZerosV), (V_SET0PI)>;
2113
2114 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
2115           (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
2116
2117 //===---------------------------------------------------------------------===//
2118 // SSE2 Instructions
2119 //===---------------------------------------------------------------------===//
2120
2121
2122 // There is no f64 version of the reciprocal approximation instructions.
2123
2124 //===---------------------------------------------------------------------===//
2125 // SSE integer instructions
2126 let ExeDomain = SSEPackedInt in {
2127
2128 // Move Instructions
2129 let neverHasSideEffects = 1 in
2130 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2131                    "movdqa\t{$src, $dst|$dst, $src}", []>;
2132 let canFoldAsLoad = 1, mayLoad = 1 in
2133 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2134                    "movdqa\t{$src, $dst|$dst, $src}",
2135                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>;
2136 let mayStore = 1 in
2137 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2138                    "movdqa\t{$src, $dst|$dst, $src}",
2139                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>;
2140 let canFoldAsLoad = 1, mayLoad = 1 in
2141 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2142                    "movdqu\t{$src, $dst|$dst, $src}",
2143                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
2144                  XS, Requires<[HasSSE2]>;
2145 let mayStore = 1 in
2146 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2147                    "movdqu\t{$src, $dst|$dst, $src}",
2148                    [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
2149                  XS, Requires<[HasSSE2]>;
2150
2151 // Intrinsic forms of MOVDQU load and store
2152 let canFoldAsLoad = 1 in
2153 def MOVDQUrm_Int :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2154                        "movdqu\t{$src, $dst|$dst, $src}",
2155                        [(set VR128:$dst, (int_x86_sse2_loadu_dq addr:$src))]>,
2156                  XS, Requires<[HasSSE2]>;
2157 def MOVDQUmr_Int :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2158                        "movdqu\t{$src, $dst|$dst, $src}",
2159                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
2160                      XS, Requires<[HasSSE2]>;
2161
2162 let Constraints = "$src1 = $dst" in {
2163
2164 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
2165                             bit Commutable = 0> {
2166   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2167                                (ins VR128:$src1, VR128:$src2),
2168                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2169                [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]> {
2170     let isCommutable = Commutable;
2171   }
2172   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2173                                (ins VR128:$src1, i128mem:$src2),
2174                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2175                [(set VR128:$dst, (IntId VR128:$src1,
2176                                         (bitconvert (memopv2i64
2177                                                      addr:$src2))))]>;
2178 }
2179
2180 multiclass PDI_binop_rmi_int<bits<8> opc, bits<8> opc2, Format ImmForm,
2181                              string OpcodeStr,
2182                              Intrinsic IntId, Intrinsic IntId2> {
2183   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2184                                (ins VR128:$src1, VR128:$src2),
2185                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2186                [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
2187   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2188                                (ins VR128:$src1, i128mem:$src2),
2189                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2190                [(set VR128:$dst, (IntId VR128:$src1,
2191                                       (bitconvert (memopv2i64 addr:$src2))))]>;
2192   def ri : PDIi8<opc2, ImmForm, (outs VR128:$dst),
2193                                 (ins VR128:$src1, i32i8imm:$src2),
2194                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2195                [(set VR128:$dst, (IntId2 VR128:$src1, (i32 imm:$src2)))]>;
2196 }
2197
2198 /// PDI_binop_rm - Simple SSE2 binary operator.
2199 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2200                         ValueType OpVT, bit Commutable = 0> {
2201   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2202                                (ins VR128:$src1, VR128:$src2),
2203                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2204                [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]> {
2205     let isCommutable = Commutable;
2206   }
2207   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2208                                (ins VR128:$src1, i128mem:$src2),
2209                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2210                [(set VR128:$dst, (OpVT (OpNode VR128:$src1,
2211                                      (bitconvert (memopv2i64 addr:$src2)))))]>;
2212 }
2213
2214 /// PDI_binop_rm_v2i64 - Simple SSE2 binary operator whose type is v2i64.
2215 ///
2216 /// FIXME: we could eliminate this and use PDI_binop_rm instead if tblgen knew
2217 /// to collapse (bitconvert VT to VT) into its operand.
2218 ///
2219 multiclass PDI_binop_rm_v2i64<bits<8> opc, string OpcodeStr, SDNode OpNode,
2220                               bit Commutable = 0> {
2221   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2222                (ins VR128:$src1, VR128:$src2),
2223                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2224                [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))]> {
2225     let isCommutable = Commutable;
2226   }
2227   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2228                (ins VR128:$src1, i128mem:$src2),
2229                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2230                [(set VR128:$dst, (OpNode VR128:$src1,
2231                (memopv2i64 addr:$src2)))]>;
2232 }
2233
2234 } // Constraints = "$src1 = $dst"
2235 } // ExeDomain = SSEPackedInt
2236
2237 // 128-bit Integer Arithmetic
2238
2239 defm PADDB : PDI_binop_rm<0xFC, "paddb", add, v16i8, 1>;
2240 defm PADDW : PDI_binop_rm<0xFD, "paddw", add, v8i16, 1>;
2241 defm PADDD : PDI_binop_rm<0xFE, "paddd", add, v4i32, 1>;
2242 defm PADDQ : PDI_binop_rm_v2i64<0xD4, "paddq", add, 1>;
2243
2244 defm PADDSB  : PDI_binop_rm_int<0xEC, "paddsb" , int_x86_sse2_padds_b, 1>;
2245 defm PADDSW  : PDI_binop_rm_int<0xED, "paddsw" , int_x86_sse2_padds_w, 1>;
2246 defm PADDUSB : PDI_binop_rm_int<0xDC, "paddusb", int_x86_sse2_paddus_b, 1>;
2247 defm PADDUSW : PDI_binop_rm_int<0xDD, "paddusw", int_x86_sse2_paddus_w, 1>;
2248
2249 defm PSUBB : PDI_binop_rm<0xF8, "psubb", sub, v16i8>;
2250 defm PSUBW : PDI_binop_rm<0xF9, "psubw", sub, v8i16>;
2251 defm PSUBD : PDI_binop_rm<0xFA, "psubd", sub, v4i32>;
2252 defm PSUBQ : PDI_binop_rm_v2i64<0xFB, "psubq", sub>;
2253
2254 defm PSUBSB  : PDI_binop_rm_int<0xE8, "psubsb" , int_x86_sse2_psubs_b>;
2255 defm PSUBSW  : PDI_binop_rm_int<0xE9, "psubsw" , int_x86_sse2_psubs_w>;
2256 defm PSUBUSB : PDI_binop_rm_int<0xD8, "psubusb", int_x86_sse2_psubus_b>;
2257 defm PSUBUSW : PDI_binop_rm_int<0xD9, "psubusw", int_x86_sse2_psubus_w>;
2258
2259 defm PMULLW : PDI_binop_rm<0xD5, "pmullw", mul, v8i16, 1>;
2260
2261 defm PMULHUW : PDI_binop_rm_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w, 1>;
2262 defm PMULHW  : PDI_binop_rm_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w , 1>;
2263 defm PMULUDQ : PDI_binop_rm_int<0xF4, "pmuludq", int_x86_sse2_pmulu_dq, 1>;
2264
2265 defm PMADDWD : PDI_binop_rm_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd, 1>;
2266
2267 defm PAVGB  : PDI_binop_rm_int<0xE0, "pavgb", int_x86_sse2_pavg_b, 1>;
2268 defm PAVGW  : PDI_binop_rm_int<0xE3, "pavgw", int_x86_sse2_pavg_w, 1>;
2269
2270
2271 defm PMINUB : PDI_binop_rm_int<0xDA, "pminub", int_x86_sse2_pminu_b, 1>;
2272 defm PMINSW : PDI_binop_rm_int<0xEA, "pminsw", int_x86_sse2_pmins_w, 1>;
2273 defm PMAXUB : PDI_binop_rm_int<0xDE, "pmaxub", int_x86_sse2_pmaxu_b, 1>;
2274 defm PMAXSW : PDI_binop_rm_int<0xEE, "pmaxsw", int_x86_sse2_pmaxs_w, 1>;
2275 defm PSADBW : PDI_binop_rm_int<0xF6, "psadbw", int_x86_sse2_psad_bw, 1>;
2276
2277
2278 defm PSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "psllw",
2279                                int_x86_sse2_psll_w, int_x86_sse2_pslli_w>;
2280 defm PSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "pslld",
2281                                int_x86_sse2_psll_d, int_x86_sse2_pslli_d>;
2282 defm PSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "psllq",
2283                                int_x86_sse2_psll_q, int_x86_sse2_pslli_q>;
2284
2285 defm PSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "psrlw",
2286                                int_x86_sse2_psrl_w, int_x86_sse2_psrli_w>;
2287 defm PSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "psrld",
2288                                int_x86_sse2_psrl_d, int_x86_sse2_psrli_d>;
2289 defm PSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "psrlq",
2290                                int_x86_sse2_psrl_q, int_x86_sse2_psrli_q>;
2291
2292 defm PSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "psraw",
2293                                int_x86_sse2_psra_w, int_x86_sse2_psrai_w>;
2294 defm PSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "psrad",
2295                                int_x86_sse2_psra_d, int_x86_sse2_psrai_d>;
2296
2297 // 128-bit logical shifts.
2298 let Constraints = "$src1 = $dst", neverHasSideEffects = 1,
2299     ExeDomain = SSEPackedInt in {
2300   def PSLLDQri : PDIi8<0x73, MRM7r,
2301                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2302                        "pslldq\t{$src2, $dst|$dst, $src2}", []>;
2303   def PSRLDQri : PDIi8<0x73, MRM3r,
2304                        (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2305                        "psrldq\t{$src2, $dst|$dst, $src2}", []>;
2306   // PSRADQri doesn't exist in SSE[1-3].
2307 }
2308
2309 let Predicates = [HasSSE2] in {
2310   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
2311             (v2i64 (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2312   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
2313             (v2i64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2314   def : Pat<(int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2),
2315             (v2i64 (PSLLDQri VR128:$src1, imm:$src2))>;
2316   def : Pat<(int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2),
2317             (v2i64 (PSRLDQri VR128:$src1, imm:$src2))>;
2318   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
2319             (v2f64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2320
2321   // Shift up / down and insert zero's.
2322   def : Pat<(v2i64 (X86vshl  VR128:$src, (i8 imm:$amt))),
2323             (v2i64 (PSLLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2324   def : Pat<(v2i64 (X86vshr  VR128:$src, (i8 imm:$amt))),
2325             (v2i64 (PSRLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2326 }
2327
2328 // Logical
2329 defm PAND : PDI_binop_rm_v2i64<0xDB, "pand", and, 1>;
2330 defm POR  : PDI_binop_rm_v2i64<0xEB, "por" , or , 1>;
2331 defm PXOR : PDI_binop_rm_v2i64<0xEF, "pxor", xor, 1>;
2332
2333 let Constraints = "$src1 = $dst", ExeDomain = SSEPackedInt in {
2334   def PANDNrr : PDI<0xDF, MRMSrcReg,
2335                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2336                     "pandn\t{$src2, $dst|$dst, $src2}",
2337                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2338                                               VR128:$src2)))]>;
2339
2340   def PANDNrm : PDI<0xDF, MRMSrcMem,
2341                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2342                     "pandn\t{$src2, $dst|$dst, $src2}",
2343                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2344                                               (memopv2i64 addr:$src2))))]>;
2345 }
2346
2347 // SSE2 Integer comparison
2348 defm PCMPEQB  : PDI_binop_rm_int<0x74, "pcmpeqb", int_x86_sse2_pcmpeq_b, 1>;
2349 defm PCMPEQW  : PDI_binop_rm_int<0x75, "pcmpeqw", int_x86_sse2_pcmpeq_w, 1>;
2350 defm PCMPEQD  : PDI_binop_rm_int<0x76, "pcmpeqd", int_x86_sse2_pcmpeq_d, 1>;
2351 defm PCMPGTB  : PDI_binop_rm_int<0x64, "pcmpgtb", int_x86_sse2_pcmpgt_b>;
2352 defm PCMPGTW  : PDI_binop_rm_int<0x65, "pcmpgtw", int_x86_sse2_pcmpgt_w>;
2353 defm PCMPGTD  : PDI_binop_rm_int<0x66, "pcmpgtd", int_x86_sse2_pcmpgt_d>;
2354
2355 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
2356           (PCMPEQBrr VR128:$src1, VR128:$src2)>;
2357 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, (memop addr:$src2))),
2358           (PCMPEQBrm VR128:$src1, addr:$src2)>;
2359 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
2360           (PCMPEQWrr VR128:$src1, VR128:$src2)>;
2361 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, (memop addr:$src2))),
2362           (PCMPEQWrm VR128:$src1, addr:$src2)>;
2363 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
2364           (PCMPEQDrr VR128:$src1, VR128:$src2)>;
2365 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, (memop addr:$src2))),
2366           (PCMPEQDrm VR128:$src1, addr:$src2)>;
2367
2368 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
2369           (PCMPGTBrr VR128:$src1, VR128:$src2)>;
2370 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, (memop addr:$src2))),
2371           (PCMPGTBrm VR128:$src1, addr:$src2)>;
2372 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
2373           (PCMPGTWrr VR128:$src1, VR128:$src2)>;
2374 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, (memop addr:$src2))),
2375           (PCMPGTWrm VR128:$src1, addr:$src2)>;
2376 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
2377           (PCMPGTDrr VR128:$src1, VR128:$src2)>;
2378 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, (memop addr:$src2))),
2379           (PCMPGTDrm VR128:$src1, addr:$src2)>;
2380
2381
2382 // Pack instructions
2383 defm PACKSSWB : PDI_binop_rm_int<0x63, "packsswb", int_x86_sse2_packsswb_128>;
2384 defm PACKSSDW : PDI_binop_rm_int<0x6B, "packssdw", int_x86_sse2_packssdw_128>;
2385 defm PACKUSWB : PDI_binop_rm_int<0x67, "packuswb", int_x86_sse2_packuswb_128>;
2386
2387 let ExeDomain = SSEPackedInt in {
2388
2389 // Shuffle and unpack instructions
2390 let AddedComplexity = 5 in {
2391 def PSHUFDri : PDIi8<0x70, MRMSrcReg,
2392                      (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2393                      "pshufd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2394                      [(set VR128:$dst, (v4i32 (pshufd:$src2
2395                                                VR128:$src1, (undef))))]>;
2396 def PSHUFDmi : PDIi8<0x70, MRMSrcMem,
2397                      (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2398                      "pshufd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2399                      [(set VR128:$dst, (v4i32 (pshufd:$src2
2400                                              (bc_v4i32 (memopv2i64 addr:$src1)),
2401                                              (undef))))]>;
2402 }
2403
2404 // SSE2 with ImmT == Imm8 and XS prefix.
2405 def PSHUFHWri : Ii8<0x70, MRMSrcReg,
2406                     (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2407                     "pshufhw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2408                     [(set VR128:$dst, (v8i16 (pshufhw:$src2 VR128:$src1,
2409                                                             (undef))))]>,
2410                 XS, Requires<[HasSSE2]>;
2411 def PSHUFHWmi : Ii8<0x70, MRMSrcMem,
2412                     (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2413                     "pshufhw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2414                     [(set VR128:$dst, (v8i16 (pshufhw:$src2
2415                                             (bc_v8i16 (memopv2i64 addr:$src1)),
2416                                             (undef))))]>,
2417                 XS, Requires<[HasSSE2]>;
2418
2419 // SSE2 with ImmT == Imm8 and XD prefix.
2420 def PSHUFLWri : Ii8<0x70, MRMSrcReg,
2421                     (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2422                     "pshuflw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2423                     [(set VR128:$dst, (v8i16 (pshuflw:$src2 VR128:$src1,
2424                                                             (undef))))]>,
2425                 XD, Requires<[HasSSE2]>;
2426 def PSHUFLWmi : Ii8<0x70, MRMSrcMem,
2427                     (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2428                     "pshuflw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2429                     [(set VR128:$dst, (v8i16 (pshuflw:$src2
2430                                              (bc_v8i16 (memopv2i64 addr:$src1)),
2431                                              (undef))))]>,
2432                 XD, Requires<[HasSSE2]>;
2433
2434 // Unpack instructions
2435 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
2436                        PatFrag unp_frag, PatFrag bc_frag> {
2437   def rr : PDI<opc, MRMSrcReg,
2438                (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2439                !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
2440                [(set VR128:$dst, (vt (unp_frag VR128:$src1, VR128:$src2)))]>;
2441   def rm : PDI<opc, MRMSrcMem,
2442                (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2443                !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
2444                [(set VR128:$dst, (unp_frag VR128:$src1,
2445                                            (bc_frag (memopv2i64
2446                                                         addr:$src2))))]>;
2447 }
2448
2449 let Constraints = "$src1 = $dst" in {
2450   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, unpckl, bc_v16i8>;
2451   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, unpckl, bc_v8i16>;
2452   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, unpckl, bc_v4i32>;
2453
2454   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2455   /// knew to collapse (bitconvert VT to VT) into its operand.
2456   def PUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
2457                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2458                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2459                         [(set VR128:$dst,
2460                           (v2i64 (unpckl VR128:$src1, VR128:$src2)))]>;
2461   def PUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
2462                          (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2463                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2464                         [(set VR128:$dst,
2465                           (v2i64 (unpckl VR128:$src1,
2466                                          (memopv2i64 addr:$src2))))]>;
2467
2468   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, unpckh, bc_v16i8>;
2469   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, unpckh, bc_v8i16>;
2470   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, unpckh, bc_v4i32>;
2471
2472   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2473   /// knew to collapse (bitconvert VT to VT) into its operand.
2474   def PUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
2475                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2476                          "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2477                         [(set VR128:$dst,
2478                           (v2i64 (unpckh VR128:$src1, VR128:$src2)))]>;
2479   def PUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
2480                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2481                         "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2482                         [(set VR128:$dst,
2483                           (v2i64 (unpckh VR128:$src1,
2484                                          (memopv2i64 addr:$src2))))]>;
2485 }
2486
2487 // Extract / Insert
2488 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
2489                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
2490                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2491                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
2492                                                 imm:$src2))]>;
2493 let Constraints = "$src1 = $dst" in {
2494   def PINSRWrri : PDIi8<0xC4, MRMSrcReg,
2495                        (outs VR128:$dst), (ins VR128:$src1,
2496                         GR32:$src2, i32i8imm:$src3),
2497                        "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2498                        [(set VR128:$dst,
2499                          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))]>;
2500   def PINSRWrmi : PDIi8<0xC4, MRMSrcMem,
2501                        (outs VR128:$dst), (ins VR128:$src1,
2502                         i16mem:$src2, i32i8imm:$src3),
2503                        "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2504                        [(set VR128:$dst,
2505                          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
2506                                     imm:$src3))]>;
2507 }
2508
2509 // Mask creation
2510 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
2511                      "pmovmskb\t{$src, $dst|$dst, $src}",
2512                      [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>;
2513
2514 // Conditional store
2515 let Uses = [EDI] in
2516 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2517                      "maskmovdqu\t{$mask, $src|$src, $mask}",
2518                      [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>;
2519
2520 let Uses = [RDI] in
2521 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2522                      "maskmovdqu\t{$mask, $src|$src, $mask}",
2523                      [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>;
2524
2525 } // ExeDomain = SSEPackedInt
2526
2527 // Flush cache
2528 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
2529                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)]>,
2530               TB, Requires<[HasSSE2]>;
2531
2532 // Load, store, and memory fence
2533 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
2534                "lfence", [(int_x86_sse2_lfence)]>, TB, Requires<[HasSSE2]>;
2535 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
2536                "mfence", [(int_x86_sse2_mfence)]>, TB, Requires<[HasSSE2]>;
2537
2538 // Pause. This "instruction" is encoded as "rep; nop", so even though it
2539 // was introduced with SSE2, it's backward compatible.
2540 def PAUSE : I<0x90, RawFrm, (outs), (ins), "pause", []>, REP;
2541
2542 //TODO: custom lower this so as to never even generate the noop
2543 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
2544            (i8 0)), (NOOP)>;
2545 def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
2546 def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
2547 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
2548            (i8 1)), (MFENCE)>;
2549
2550 // Alias instructions that map zero vector to pxor / xorp* for sse.
2551 // We set canFoldAsLoad because this can be converted to a constant-pool
2552 // load of an all-ones value if folding it would be beneficial.
2553 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
2554     isCodeGenOnly = 1, ExeDomain = SSEPackedInt in
2555   // FIXME: Change encoding to pseudo.
2556   def V_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
2557                          [(set VR128:$dst, (v4i32 immAllOnesV))]>;
2558
2559 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2560                       "movd\t{$src, $dst|$dst, $src}",
2561                       [(set VR128:$dst,
2562                         (v4i32 (scalar_to_vector GR32:$src)))]>;
2563 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2564                       "movd\t{$src, $dst|$dst, $src}",
2565                       [(set VR128:$dst,
2566                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>;
2567
2568 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
2569                       "movd\t{$src, $dst|$dst, $src}",
2570                       [(set FR32:$dst, (bitconvert GR32:$src))]>;
2571
2572 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
2573                       "movd\t{$src, $dst|$dst, $src}",
2574                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>;
2575
2576 // SSE2 instructions with XS prefix
2577 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2578                     "movq\t{$src, $dst|$dst, $src}",
2579                     [(set VR128:$dst,
2580                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
2581                   Requires<[HasSSE2]>;
2582 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2583                       "movq\t{$src, $dst|$dst, $src}",
2584                       [(store (i64 (vector_extract (v2i64 VR128:$src),
2585                                     (iPTR 0))), addr:$dst)]>;
2586
2587 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
2588           (f64 (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
2589
2590 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
2591                        "movd\t{$src, $dst|$dst, $src}",
2592                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
2593                                         (iPTR 0)))]>;
2594 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
2595                        "movd\t{$src, $dst|$dst, $src}",
2596                        [(store (i32 (vector_extract (v4i32 VR128:$src),
2597                                      (iPTR 0))), addr:$dst)]>;
2598
2599 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
2600                       "movd\t{$src, $dst|$dst, $src}",
2601                       [(set GR32:$dst, (bitconvert FR32:$src))]>;
2602 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
2603                       "movd\t{$src, $dst|$dst, $src}",
2604                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>;
2605
2606 // Store / copy lower 64-bits of a XMM register.
2607 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2608                      "movq\t{$src, $dst|$dst, $src}",
2609                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>;
2610
2611 // movd / movq to XMM register zero-extends
2612 let AddedComplexity = 15 in {
2613 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2614                        "movd\t{$src, $dst|$dst, $src}",
2615                        [(set VR128:$dst, (v4i32 (X86vzmovl
2616                                       (v4i32 (scalar_to_vector GR32:$src)))))]>;
2617 // This is X86-64 only.
2618 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
2619                        "mov{d|q}\t{$src, $dst|$dst, $src}",
2620                        [(set VR128:$dst, (v2i64 (X86vzmovl
2621                                       (v2i64 (scalar_to_vector GR64:$src)))))]>;
2622 }
2623
2624 let AddedComplexity = 20 in {
2625 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2626                        "movd\t{$src, $dst|$dst, $src}",
2627                        [(set VR128:$dst,
2628                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
2629                                                    (loadi32 addr:$src))))))]>;
2630
2631 def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
2632             (MOVZDI2PDIrm addr:$src)>;
2633 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
2634             (MOVZDI2PDIrm addr:$src)>;
2635 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
2636             (MOVZDI2PDIrm addr:$src)>;
2637
2638 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2639                      "movq\t{$src, $dst|$dst, $src}",
2640                      [(set VR128:$dst,
2641                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
2642                                                  (loadi64 addr:$src))))))]>, XS,
2643                    Requires<[HasSSE2]>;
2644
2645 def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
2646             (MOVZQI2PQIrm addr:$src)>;
2647 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
2648             (MOVZQI2PQIrm addr:$src)>;
2649 def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
2650 }
2651
2652 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
2653 // IA32 document. movq xmm1, xmm2 does clear the high bits.
2654 let AddedComplexity = 15 in
2655 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2656                         "movq\t{$src, $dst|$dst, $src}",
2657                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
2658                       XS, Requires<[HasSSE2]>;
2659
2660 let AddedComplexity = 20 in {
2661 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2662                         "movq\t{$src, $dst|$dst, $src}",
2663                     [(set VR128:$dst, (v2i64 (X86vzmovl
2664                                              (loadv2i64 addr:$src))))]>,
2665                       XS, Requires<[HasSSE2]>;
2666
2667 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
2668             (MOVZPQILo2PQIrm addr:$src)>;
2669 }
2670
2671 // Instructions for the disassembler
2672 // xr = XMM register
2673 // xm = mem64
2674
2675 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2676                  "movq\t{$src, $dst|$dst, $src}", []>, XS;
2677
2678 //===---------------------------------------------------------------------===//
2679 // SSE3 Instructions
2680 //===---------------------------------------------------------------------===//
2681
2682 // Conversion Instructions
2683 def CVTPD2DQrm  : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2684                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
2685 def CVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2686                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
2687 def CVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2688                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
2689 def CVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2690                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
2691
2692 // Move Instructions
2693 def MOVSHDUPrr : S3SI<0x16, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2694                       "movshdup\t{$src, $dst|$dst, $src}",
2695                       [(set VR128:$dst, (v4f32 (movshdup
2696                                                 VR128:$src, (undef))))]>;
2697 def MOVSHDUPrm : S3SI<0x16, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2698                       "movshdup\t{$src, $dst|$dst, $src}",
2699                       [(set VR128:$dst, (movshdup
2700                                          (memopv4f32 addr:$src), (undef)))]>;
2701
2702 def MOVSLDUPrr : S3SI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2703                       "movsldup\t{$src, $dst|$dst, $src}",
2704                       [(set VR128:$dst, (v4f32 (movsldup
2705                                                 VR128:$src, (undef))))]>;
2706 def MOVSLDUPrm : S3SI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2707                       "movsldup\t{$src, $dst|$dst, $src}",
2708                       [(set VR128:$dst, (movsldup
2709                                          (memopv4f32 addr:$src), (undef)))]>;
2710
2711 def MOVDDUPrr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2712                       "movddup\t{$src, $dst|$dst, $src}",
2713                       [(set VR128:$dst,(v2f64 (movddup VR128:$src, (undef))))]>;
2714 def MOVDDUPrm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2715                       "movddup\t{$src, $dst|$dst, $src}",
2716                     [(set VR128:$dst,
2717                       (v2f64 (movddup (scalar_to_vector (loadf64 addr:$src)),
2718                                       (undef))))]>;
2719
2720 def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
2721                    (undef)),
2722           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2723
2724 let AddedComplexity = 5 in {
2725 def : Pat<(movddup (memopv2f64 addr:$src), (undef)),
2726           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2727 def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
2728           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2729 def : Pat<(movddup (memopv2i64 addr:$src), (undef)),
2730           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2731 def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
2732           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
2733 }
2734
2735 // Arithmetic
2736 let Constraints = "$src1 = $dst" in {
2737   def ADDSUBPSrr : S3DI<0xD0, MRMSrcReg,
2738                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2739                         "addsubps\t{$src2, $dst|$dst, $src2}",
2740                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
2741                                            VR128:$src2))]>;
2742   def ADDSUBPSrm : S3DI<0xD0, MRMSrcMem,
2743                         (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2744                         "addsubps\t{$src2, $dst|$dst, $src2}",
2745                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
2746                                            (memop addr:$src2)))]>;
2747   def ADDSUBPDrr : S3I<0xD0, MRMSrcReg,
2748                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2749                        "addsubpd\t{$src2, $dst|$dst, $src2}",
2750                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
2751                                           VR128:$src2))]>;
2752   def ADDSUBPDrm : S3I<0xD0, MRMSrcMem,
2753                        (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2754                        "addsubpd\t{$src2, $dst|$dst, $src2}",
2755                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
2756                                           (memop addr:$src2)))]>;
2757 }
2758
2759 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2760                    "lddqu\t{$src, $dst|$dst, $src}",
2761                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>;
2762
2763 // Horizontal ops
2764 class S3D_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
2765   : S3DI<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2766          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2767          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, VR128:$src2)))]>;
2768 class S3D_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
2769   : S3DI<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2770          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2771          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, (memop addr:$src2))))]>;
2772 class S3_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
2773   : S3I<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2774         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2775         [(set VR128:$dst, (v2f64 (IntId VR128:$src1, VR128:$src2)))]>;
2776 class S3_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
2777   : S3I<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
2778         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2779       [(set VR128:$dst, (v2f64 (IntId VR128:$src1, (memopv2f64 addr:$src2))))]>;
2780
2781 let Constraints = "$src1 = $dst" in {
2782   def HADDPSrr : S3D_Intrr<0x7C, "haddps", int_x86_sse3_hadd_ps>;
2783   def HADDPSrm : S3D_Intrm<0x7C, "haddps", int_x86_sse3_hadd_ps>;
2784   def HADDPDrr : S3_Intrr <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
2785   def HADDPDrm : S3_Intrm <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
2786   def HSUBPSrr : S3D_Intrr<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
2787   def HSUBPSrm : S3D_Intrm<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
2788   def HSUBPDrr : S3_Intrr <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
2789   def HSUBPDrm : S3_Intrm <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
2790 }
2791
2792 // Thread synchronization
2793 def MONITOR : I<0x01, MRM_C8, (outs), (ins), "monitor",
2794                 [(int_x86_sse3_monitor EAX, ECX, EDX)]>,TB, Requires<[HasSSE3]>;
2795 def MWAIT   : I<0x01, MRM_C9, (outs), (ins), "mwait",
2796                 [(int_x86_sse3_mwait ECX, EAX)]>, TB, Requires<[HasSSE3]>;
2797
2798 // vector_shuffle v1, <undef> <1, 1, 3, 3>
2799 let AddedComplexity = 15 in
2800 def : Pat<(v4i32 (movshdup VR128:$src, (undef))),
2801           (MOVSHDUPrr VR128:$src)>, Requires<[HasSSE3]>;
2802 let AddedComplexity = 20 in
2803 def : Pat<(v4i32 (movshdup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
2804           (MOVSHDUPrm addr:$src)>, Requires<[HasSSE3]>;
2805
2806 // vector_shuffle v1, <undef> <0, 0, 2, 2>
2807 let AddedComplexity = 15 in
2808   def : Pat<(v4i32 (movsldup VR128:$src, (undef))),
2809             (MOVSLDUPrr VR128:$src)>, Requires<[HasSSE3]>;
2810 let AddedComplexity = 20 in
2811   def : Pat<(v4i32 (movsldup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
2812             (MOVSLDUPrm addr:$src)>, Requires<[HasSSE3]>;
2813
2814 //===---------------------------------------------------------------------===//
2815 // SSSE3 Instructions
2816 //===---------------------------------------------------------------------===//
2817
2818 /// SS3I_unop_rm_int_8 - Simple SSSE3 unary operator whose type is v*i8.
2819 multiclass SS3I_unop_rm_int_8<bits<8> opc, string OpcodeStr,
2820                               Intrinsic IntId64, Intrinsic IntId128> {
2821   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst), (ins VR64:$src),
2822                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2823                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2824
2825   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst), (ins i64mem:$src),
2826                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2827                    [(set VR64:$dst,
2828                      (IntId64 (bitconvert (memopv8i8 addr:$src))))]>;
2829
2830   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2831                     (ins VR128:$src),
2832                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2833                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2834                     OpSize;
2835
2836   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2837                     (ins i128mem:$src),
2838                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2839                     [(set VR128:$dst,
2840                       (IntId128
2841                        (bitconvert (memopv16i8 addr:$src))))]>, OpSize;
2842 }
2843
2844 /// SS3I_unop_rm_int_16 - Simple SSSE3 unary operator whose type is v*i16.
2845 multiclass SS3I_unop_rm_int_16<bits<8> opc, string OpcodeStr,
2846                                Intrinsic IntId64, Intrinsic IntId128> {
2847   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2848                    (ins VR64:$src),
2849                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2850                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2851
2852   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2853                    (ins i64mem:$src),
2854                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2855                    [(set VR64:$dst,
2856                      (IntId64
2857                       (bitconvert (memopv4i16 addr:$src))))]>;
2858
2859   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2860                     (ins VR128:$src),
2861                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2862                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2863                     OpSize;
2864
2865   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2866                     (ins i128mem:$src),
2867                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2868                     [(set VR128:$dst,
2869                       (IntId128
2870                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
2871 }
2872
2873 /// SS3I_unop_rm_int_32 - Simple SSSE3 unary operator whose type is v*i32.
2874 multiclass SS3I_unop_rm_int_32<bits<8> opc, string OpcodeStr,
2875                                Intrinsic IntId64, Intrinsic IntId128> {
2876   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2877                    (ins VR64:$src),
2878                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2879                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
2880
2881   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2882                    (ins i64mem:$src),
2883                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2884                    [(set VR64:$dst,
2885                      (IntId64
2886                       (bitconvert (memopv2i32 addr:$src))))]>;
2887
2888   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2889                     (ins VR128:$src),
2890                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2891                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
2892                     OpSize;
2893
2894   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2895                     (ins i128mem:$src),
2896                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
2897                     [(set VR128:$dst,
2898                       (IntId128
2899                        (bitconvert (memopv4i32 addr:$src))))]>, OpSize;
2900 }
2901
2902 defm PABSB       : SS3I_unop_rm_int_8 <0x1C, "pabsb",
2903                                        int_x86_ssse3_pabs_b,
2904                                        int_x86_ssse3_pabs_b_128>;
2905 defm PABSW       : SS3I_unop_rm_int_16<0x1D, "pabsw",
2906                                        int_x86_ssse3_pabs_w,
2907                                        int_x86_ssse3_pabs_w_128>;
2908 defm PABSD       : SS3I_unop_rm_int_32<0x1E, "pabsd",
2909                                        int_x86_ssse3_pabs_d,
2910                                        int_x86_ssse3_pabs_d_128>;
2911
2912 /// SS3I_binop_rm_int_8 - Simple SSSE3 binary operator whose type is v*i8.
2913 let Constraints = "$src1 = $dst" in {
2914   multiclass SS3I_binop_rm_int_8<bits<8> opc, string OpcodeStr,
2915                                  Intrinsic IntId64, Intrinsic IntId128,
2916                                  bit Commutable = 0> {
2917     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2918                      (ins VR64:$src1, VR64:$src2),
2919                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2920                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2921       let isCommutable = Commutable;
2922     }
2923     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2924                      (ins VR64:$src1, i64mem:$src2),
2925                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2926                      [(set VR64:$dst,
2927                        (IntId64 VR64:$src1,
2928                         (bitconvert (memopv8i8 addr:$src2))))]>;
2929
2930     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2931                       (ins VR128:$src1, VR128:$src2),
2932                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2933                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
2934                       OpSize {
2935       let isCommutable = Commutable;
2936     }
2937     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2938                       (ins VR128:$src1, i128mem:$src2),
2939                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2940                       [(set VR128:$dst,
2941                         (IntId128 VR128:$src1,
2942                          (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
2943   }
2944 }
2945
2946 /// SS3I_binop_rm_int_16 - Simple SSSE3 binary operator whose type is v*i16.
2947 let Constraints = "$src1 = $dst" in {
2948   multiclass SS3I_binop_rm_int_16<bits<8> opc, string OpcodeStr,
2949                                   Intrinsic IntId64, Intrinsic IntId128,
2950                                   bit Commutable = 0> {
2951     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2952                      (ins VR64:$src1, VR64:$src2),
2953                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2954                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2955       let isCommutable = Commutable;
2956     }
2957     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2958                      (ins VR64:$src1, i64mem:$src2),
2959                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2960                      [(set VR64:$dst,
2961                        (IntId64 VR64:$src1,
2962                         (bitconvert (memopv4i16 addr:$src2))))]>;
2963
2964     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2965                       (ins VR128:$src1, VR128:$src2),
2966                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2967                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
2968                       OpSize {
2969       let isCommutable = Commutable;
2970     }
2971     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
2972                       (ins VR128:$src1, i128mem:$src2),
2973                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2974                       [(set VR128:$dst,
2975                         (IntId128 VR128:$src1,
2976                          (bitconvert (memopv8i16 addr:$src2))))]>, OpSize;
2977   }
2978 }
2979
2980 /// SS3I_binop_rm_int_32 - Simple SSSE3 binary operator whose type is v*i32.
2981 let Constraints = "$src1 = $dst" in {
2982   multiclass SS3I_binop_rm_int_32<bits<8> opc, string OpcodeStr,
2983                                   Intrinsic IntId64, Intrinsic IntId128,
2984                                   bit Commutable = 0> {
2985     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
2986                      (ins VR64:$src1, VR64:$src2),
2987                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2988                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
2989       let isCommutable = Commutable;
2990     }
2991     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
2992                      (ins VR64:$src1, i64mem:$src2),
2993                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2994                      [(set VR64:$dst,
2995                        (IntId64 VR64:$src1,
2996                         (bitconvert (memopv2i32 addr:$src2))))]>;
2997
2998     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
2999                       (ins VR128:$src1, VR128:$src2),
3000                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3001                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3002                       OpSize {
3003       let isCommutable = Commutable;
3004     }
3005     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3006                       (ins VR128:$src1, i128mem:$src2),
3007                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3008                       [(set VR128:$dst,
3009                         (IntId128 VR128:$src1,
3010                          (bitconvert (memopv4i32 addr:$src2))))]>, OpSize;
3011   }
3012 }
3013
3014 let ImmT = NoImm in {  // None of these have i8 immediate fields.
3015 defm PHADDW      : SS3I_binop_rm_int_16<0x01, "phaddw",
3016                                         int_x86_ssse3_phadd_w,
3017                                         int_x86_ssse3_phadd_w_128>;
3018 defm PHADDD      : SS3I_binop_rm_int_32<0x02, "phaddd",
3019                                         int_x86_ssse3_phadd_d,
3020                                         int_x86_ssse3_phadd_d_128>;
3021 defm PHADDSW     : SS3I_binop_rm_int_16<0x03, "phaddsw",
3022                                         int_x86_ssse3_phadd_sw,
3023                                         int_x86_ssse3_phadd_sw_128>;
3024 defm PHSUBW      : SS3I_binop_rm_int_16<0x05, "phsubw",
3025                                         int_x86_ssse3_phsub_w,
3026                                         int_x86_ssse3_phsub_w_128>;
3027 defm PHSUBD      : SS3I_binop_rm_int_32<0x06, "phsubd",
3028                                         int_x86_ssse3_phsub_d,
3029                                         int_x86_ssse3_phsub_d_128>;
3030 defm PHSUBSW     : SS3I_binop_rm_int_16<0x07, "phsubsw",
3031                                         int_x86_ssse3_phsub_sw,
3032                                         int_x86_ssse3_phsub_sw_128>;
3033 defm PMADDUBSW   : SS3I_binop_rm_int_8 <0x04, "pmaddubsw",
3034                                         int_x86_ssse3_pmadd_ub_sw,
3035                                         int_x86_ssse3_pmadd_ub_sw_128>;
3036 defm PMULHRSW    : SS3I_binop_rm_int_16<0x0B, "pmulhrsw",
3037                                         int_x86_ssse3_pmul_hr_sw,
3038                                         int_x86_ssse3_pmul_hr_sw_128, 1>;
3039
3040 defm PSHUFB      : SS3I_binop_rm_int_8 <0x00, "pshufb",
3041                                         int_x86_ssse3_pshuf_b,
3042                                         int_x86_ssse3_pshuf_b_128>;
3043 defm PSIGNB      : SS3I_binop_rm_int_8 <0x08, "psignb",
3044                                         int_x86_ssse3_psign_b,
3045                                         int_x86_ssse3_psign_b_128>;
3046 defm PSIGNW      : SS3I_binop_rm_int_16<0x09, "psignw",
3047                                         int_x86_ssse3_psign_w,
3048                                         int_x86_ssse3_psign_w_128>;
3049 defm PSIGND      : SS3I_binop_rm_int_32<0x0A, "psignd",
3050                                         int_x86_ssse3_psign_d,
3051                                         int_x86_ssse3_psign_d_128>;
3052 }
3053
3054 // palignr patterns.
3055 let Constraints = "$src1 = $dst" in {
3056   def PALIGNR64rr  : SS3AI<0x0F, MRMSrcReg, (outs VR64:$dst),
3057                            (ins VR64:$src1, VR64:$src2, i8imm:$src3),
3058                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3059                            []>;
3060   def PALIGNR64rm  : SS3AI<0x0F, MRMSrcMem, (outs VR64:$dst),
3061                            (ins VR64:$src1, i64mem:$src2, i8imm:$src3),
3062                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3063                            []>;
3064
3065   def PALIGNR128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
3066                            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3067                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3068                            []>, OpSize;
3069   def PALIGNR128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
3070                            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3071                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3072                            []>, OpSize;
3073 }
3074
3075 let AddedComplexity = 5 in {
3076
3077 def : Pat<(v1i64 (palign:$src3 VR64:$src1, VR64:$src2)),
3078           (PALIGNR64rr VR64:$src2, VR64:$src1,
3079                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3080           Requires<[HasSSSE3]>;
3081 def : Pat<(v2i32 (palign:$src3 VR64:$src1, VR64:$src2)),
3082           (PALIGNR64rr VR64:$src2, VR64:$src1,
3083                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3084           Requires<[HasSSSE3]>;
3085 def : Pat<(v2f32 (palign:$src3 VR64:$src1, VR64:$src2)),
3086           (PALIGNR64rr VR64:$src2, VR64:$src1,
3087                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3088           Requires<[HasSSSE3]>;
3089 def : Pat<(v4i16 (palign:$src3 VR64:$src1, VR64:$src2)),
3090           (PALIGNR64rr VR64:$src2, VR64:$src1,
3091                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3092           Requires<[HasSSSE3]>;
3093 def : Pat<(v8i8 (palign:$src3 VR64:$src1, VR64:$src2)),
3094           (PALIGNR64rr VR64:$src2, VR64:$src1,
3095                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3096           Requires<[HasSSSE3]>;
3097
3098 def : Pat<(v4i32 (palign:$src3 VR128:$src1, VR128:$src2)),
3099           (PALIGNR128rr VR128:$src2, VR128:$src1,
3100                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3101       Requires<[HasSSSE3]>;
3102 def : Pat<(v4f32 (palign:$src3 VR128:$src1, VR128:$src2)),
3103           (PALIGNR128rr VR128:$src2, VR128:$src1,
3104                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3105       Requires<[HasSSSE3]>;
3106 def : Pat<(v8i16 (palign:$src3 VR128:$src1, VR128:$src2)),
3107           (PALIGNR128rr VR128:$src2, VR128:$src1,
3108                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3109       Requires<[HasSSSE3]>;
3110 def : Pat<(v16i8 (palign:$src3 VR128:$src1, VR128:$src2)),
3111           (PALIGNR128rr VR128:$src2, VR128:$src1,
3112                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3113       Requires<[HasSSSE3]>;
3114 }
3115
3116 def : Pat<(X86pshufb VR128:$src, VR128:$mask),
3117           (PSHUFBrr128 VR128:$src, VR128:$mask)>, Requires<[HasSSSE3]>;
3118 def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
3119           (PSHUFBrm128 VR128:$src, addr:$mask)>, Requires<[HasSSSE3]>;
3120
3121 //===---------------------------------------------------------------------===//
3122 // Non-Instruction Patterns
3123 //===---------------------------------------------------------------------===//
3124
3125 // extload f32 -> f64.  This matches load+fextend because we have a hack in
3126 // the isel (PreprocessForFPConvert) that can introduce loads after dag
3127 // combine.
3128 // Since these loads aren't folded into the fextend, we have to match it
3129 // explicitly here.
3130 let Predicates = [HasSSE2] in
3131  def : Pat<(fextend (loadf32 addr:$src)),
3132            (CVTSS2SDrm addr:$src)>;
3133
3134 // bit_convert
3135 let Predicates = [HasSSE2] in {
3136   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
3137   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
3138   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
3139   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
3140   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
3141   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
3142   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
3143   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
3144   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
3145   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
3146   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
3147   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
3148   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
3149   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
3150   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
3151   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
3152   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
3153   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
3154   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
3155   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
3156   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
3157   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
3158   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
3159   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
3160   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
3161   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
3162   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
3163   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
3164   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
3165   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
3166 }
3167
3168 // Move scalar to XMM zero-extended
3169 // movd to XMM register zero-extends
3170 let AddedComplexity = 15 in {
3171 // Zeroing a VR128 then do a MOVS{S|D} to the lower bits.
3172 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
3173           (MOVSDrr (v2f64 (V_SET0PS)), FR64:$src)>;
3174 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
3175           (MOVSSrr (v4f32 (V_SET0PS)), FR32:$src)>;
3176 def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
3177           (MOVSSrr (v4f32 (V_SET0PS)),
3178                    (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
3179 def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
3180           (MOVSSrr (v4i32 (V_SET0PI)),
3181                    (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
3182 }
3183
3184 // Splat v2f64 / v2i64
3185 let AddedComplexity = 10 in {
3186 def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
3187           (UNPCKLPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3188 def : Pat<(unpckh (v2f64 VR128:$src), (undef)),
3189           (UNPCKHPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3190 def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
3191           (PUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3192 def : Pat<(unpckh (v2i64 VR128:$src), (undef)),
3193           (PUNPCKHQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3194 }
3195
3196 // Special unary SHUFPSrri case.
3197 def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
3198           (SHUFPSrri VR128:$src1, VR128:$src1,
3199                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3200 let AddedComplexity = 5 in
3201 def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
3202           (PSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3203       Requires<[HasSSE2]>;
3204 // Special unary SHUFPDrri case.
3205 def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
3206           (SHUFPDrri VR128:$src1, VR128:$src1,
3207                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3208       Requires<[HasSSE2]>;
3209 // Special unary SHUFPDrri case.
3210 def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
3211           (SHUFPDrri VR128:$src1, VR128:$src1,
3212                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3213       Requires<[HasSSE2]>;
3214 // Unary v4f32 shuffle with PSHUF* in order to fold a load.
3215 def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
3216           (PSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3217       Requires<[HasSSE2]>;
3218
3219 // Special binary v4i32 shuffle cases with SHUFPS.
3220 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
3221           (SHUFPSrri VR128:$src1, VR128:$src2,
3222                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3223            Requires<[HasSSE2]>;
3224 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3225           (SHUFPSrmi VR128:$src1, addr:$src2,
3226                     (SHUFFLE_get_shuf_imm VR128:$src3))>,
3227            Requires<[HasSSE2]>;
3228 // Special binary v2i64 shuffle cases using SHUFPDrri.
3229 def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
3230           (SHUFPDrri VR128:$src1, VR128:$src2,
3231                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3232           Requires<[HasSSE2]>;
3233
3234 // vector_shuffle v1, <undef>, <0, 0, 1, 1, ...>
3235 let AddedComplexity = 15 in {
3236 def : Pat<(v4i32 (unpckl_undef:$src2 VR128:$src, (undef))),
3237           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3238           Requires<[OptForSpeed, HasSSE2]>;
3239 def : Pat<(v4f32 (unpckl_undef:$src2 VR128:$src, (undef))),
3240           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3241           Requires<[OptForSpeed, HasSSE2]>;
3242 }
3243 let AddedComplexity = 10 in {
3244 def : Pat<(v4f32 (unpckl_undef VR128:$src, (undef))),
3245           (UNPCKLPSrr VR128:$src, VR128:$src)>;
3246 def : Pat<(v16i8 (unpckl_undef VR128:$src, (undef))),
3247           (PUNPCKLBWrr VR128:$src, VR128:$src)>;
3248 def : Pat<(v8i16 (unpckl_undef VR128:$src, (undef))),
3249           (PUNPCKLWDrr VR128:$src, VR128:$src)>;
3250 def : Pat<(v4i32 (unpckl_undef VR128:$src, (undef))),
3251           (PUNPCKLDQrr VR128:$src, VR128:$src)>;
3252 }
3253
3254 // vector_shuffle v1, <undef>, <2, 2, 3, 3, ...>
3255 let AddedComplexity = 15 in {
3256 def : Pat<(v4i32 (unpckh_undef:$src2 VR128:$src, (undef))),
3257           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3258           Requires<[OptForSpeed, HasSSE2]>;
3259 def : Pat<(v4f32 (unpckh_undef:$src2 VR128:$src, (undef))),
3260           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3261           Requires<[OptForSpeed, HasSSE2]>;
3262 }
3263 let AddedComplexity = 10 in {
3264 def : Pat<(v4f32 (unpckh_undef VR128:$src, (undef))),
3265           (UNPCKHPSrr VR128:$src, VR128:$src)>;
3266 def : Pat<(v16i8 (unpckh_undef VR128:$src, (undef))),
3267           (PUNPCKHBWrr VR128:$src, VR128:$src)>;
3268 def : Pat<(v8i16 (unpckh_undef VR128:$src, (undef))),
3269           (PUNPCKHWDrr VR128:$src, VR128:$src)>;
3270 def : Pat<(v4i32 (unpckh_undef VR128:$src, (undef))),
3271           (PUNPCKHDQrr VR128:$src, VR128:$src)>;
3272 }
3273
3274 let AddedComplexity = 20 in {
3275 // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
3276 def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
3277           (MOVLHPSrr VR128:$src1, VR128:$src2)>;
3278
3279 // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
3280 def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
3281           (MOVHLPSrr VR128:$src1, VR128:$src2)>;
3282
3283 // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
3284 def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
3285           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3286 def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
3287           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3288 }
3289
3290 let AddedComplexity = 20 in {
3291 // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
3292 def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
3293           (MOVLPSrm VR128:$src1, addr:$src2)>;
3294 def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
3295           (MOVLPDrm VR128:$src1, addr:$src2)>;
3296 def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
3297           (MOVLPSrm VR128:$src1, addr:$src2)>;
3298 def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
3299           (MOVLPDrm VR128:$src1, addr:$src2)>;
3300 }
3301
3302 // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
3303 def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3304           (MOVLPSmr addr:$src1, VR128:$src2)>;
3305 def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3306           (MOVLPDmr addr:$src1, VR128:$src2)>;
3307 def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
3308                  addr:$src1),
3309           (MOVLPSmr addr:$src1, VR128:$src2)>;
3310 def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3311           (MOVLPDmr addr:$src1, VR128:$src2)>;
3312
3313 let AddedComplexity = 15 in {
3314 // Setting the lowest element in the vector.
3315 def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
3316           (MOVSSrr (v4i32 VR128:$src1),
3317                    (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
3318 def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
3319           (MOVSDrr (v2i64 VR128:$src1),
3320                    (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
3321
3322 // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
3323 def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
3324           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>,
3325       Requires<[HasSSE2]>;
3326 def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
3327           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>,
3328       Requires<[HasSSE2]>;
3329 }
3330
3331 // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
3332 // fall back to this for SSE1)
3333 def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
3334           (SHUFPSrri VR128:$src2, VR128:$src1,
3335                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3336
3337 // Set lowest element and zero upper elements.
3338 def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
3339           (MOVZPQILo2PQIrr VR128:$src)>, Requires<[HasSSE2]>;
3340
3341 // Some special case pandn patterns.
3342 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3343                   VR128:$src2)),
3344           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3345 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3346                   VR128:$src2)),
3347           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3348 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3349                   VR128:$src2)),
3350           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3351
3352 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3353                   (memop addr:$src2))),
3354           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3355 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3356                   (memop addr:$src2))),
3357           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3358 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3359                   (memop addr:$src2))),
3360           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3361
3362 // vector -> vector casts
3363 def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
3364           (Int_CVTDQ2PSrr VR128:$src)>, Requires<[HasSSE2]>;
3365 def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
3366           (Int_CVTTPS2DQrr VR128:$src)>, Requires<[HasSSE2]>;
3367 def : Pat<(v2f64 (sint_to_fp (v2i32 VR64:$src))),
3368           (Int_CVTPI2PDrr VR64:$src)>, Requires<[HasSSE2]>;
3369 def : Pat<(v2i32 (fp_to_sint (v2f64 VR128:$src))),
3370           (Int_CVTTPD2PIrr VR128:$src)>, Requires<[HasSSE2]>;
3371
3372 // Use movaps / movups for SSE integer load / store (one byte shorter).
3373 def : Pat<(alignedloadv4i32 addr:$src),
3374           (MOVAPSrm addr:$src)>;
3375 def : Pat<(loadv4i32 addr:$src),
3376           (MOVUPSrm addr:$src)>;
3377 def : Pat<(alignedloadv2i64 addr:$src),
3378           (MOVAPSrm addr:$src)>;
3379 def : Pat<(loadv2i64 addr:$src),
3380           (MOVUPSrm addr:$src)>;
3381
3382 def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
3383           (MOVAPSmr addr:$dst, VR128:$src)>;
3384 def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
3385           (MOVAPSmr addr:$dst, VR128:$src)>;
3386 def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
3387           (MOVAPSmr addr:$dst, VR128:$src)>;
3388 def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
3389           (MOVAPSmr addr:$dst, VR128:$src)>;
3390 def : Pat<(store (v2i64 VR128:$src), addr:$dst),
3391           (MOVUPSmr addr:$dst, VR128:$src)>;
3392 def : Pat<(store (v4i32 VR128:$src), addr:$dst),
3393           (MOVUPSmr addr:$dst, VR128:$src)>;
3394 def : Pat<(store (v8i16 VR128:$src), addr:$dst),
3395           (MOVUPSmr addr:$dst, VR128:$src)>;
3396 def : Pat<(store (v16i8 VR128:$src), addr:$dst),
3397           (MOVUPSmr addr:$dst, VR128:$src)>;
3398
3399 //===----------------------------------------------------------------------===//
3400 // SSE4.1 Instructions
3401 //===----------------------------------------------------------------------===//
3402
3403 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd,
3404                             string OpcodeStr,
3405                             Intrinsic V4F32Int,
3406                             Intrinsic V2F64Int> {
3407   // Intrinsic operation, reg.
3408   // Vector intrinsic operation, reg
3409   def PSr_Int : SS4AIi8<opcps, MRMSrcReg,
3410                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3411                     !strconcat(OpcodeStr,
3412                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3413                     [(set VR128:$dst, (V4F32Int VR128:$src1, imm:$src2))]>,
3414                     OpSize;
3415
3416   // Vector intrinsic operation, mem
3417   def PSm_Int : Ii8<opcps, MRMSrcMem,
3418                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3419                     !strconcat(OpcodeStr,
3420                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3421                     [(set VR128:$dst,
3422                           (V4F32Int (memopv4f32 addr:$src1),imm:$src2))]>,
3423                     TA, OpSize,
3424                 Requires<[HasSSE41]>;
3425
3426   // Vector intrinsic operation, reg
3427   def PDr_Int : SS4AIi8<opcpd, MRMSrcReg,
3428                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3429                     !strconcat(OpcodeStr,
3430                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3431                     [(set VR128:$dst, (V2F64Int VR128:$src1, imm:$src2))]>,
3432                     OpSize;
3433
3434   // Vector intrinsic operation, mem
3435   def PDm_Int : SS4AIi8<opcpd, MRMSrcMem,
3436                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3437                     !strconcat(OpcodeStr,
3438                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3439                     [(set VR128:$dst,
3440                           (V2F64Int (memopv2f64 addr:$src1),imm:$src2))]>,
3441                     OpSize;
3442 }
3443
3444 let Constraints = "$src1 = $dst" in {
3445 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
3446                             string OpcodeStr,
3447                             Intrinsic F32Int,
3448                             Intrinsic F64Int> {
3449   // Intrinsic operation, reg.
3450   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
3451                     (outs VR128:$dst),
3452                                  (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3453                     !strconcat(OpcodeStr,
3454                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3455                     [(set VR128:$dst,
3456                             (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3457                     OpSize;
3458
3459   // Intrinsic operation, mem.
3460   def SSm_Int : SS4AIi8<opcss, MRMSrcMem,
3461                     (outs VR128:$dst),
3462                                 (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
3463                     !strconcat(OpcodeStr,
3464                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3465                     [(set VR128:$dst,
3466                          (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
3467                     OpSize;
3468
3469   // Intrinsic operation, reg.
3470   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
3471                     (outs VR128:$dst),
3472                             (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3473                     !strconcat(OpcodeStr,
3474                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3475                     [(set VR128:$dst,
3476                             (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3477                     OpSize;
3478
3479   // Intrinsic operation, mem.
3480   def SDm_Int : SS4AIi8<opcsd, MRMSrcMem,
3481                     (outs VR128:$dst),
3482                             (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
3483                     !strconcat(OpcodeStr,
3484                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3485                     [(set VR128:$dst,
3486                         (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
3487                     OpSize;
3488 }
3489 }
3490
3491 // FP round - roundss, roundps, roundsd, roundpd
3492 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round",
3493                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
3494 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
3495                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
3496
3497 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
3498 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
3499                                  Intrinsic IntId128> {
3500   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3501                     (ins VR128:$src),
3502                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3503                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
3504   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3505                      (ins i128mem:$src),
3506                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3507                      [(set VR128:$dst,
3508                        (IntId128
3509                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
3510 }
3511
3512 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
3513                                          int_x86_sse41_phminposuw>;
3514
3515 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3516 let Constraints = "$src1 = $dst" in {
3517   multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
3518                                 Intrinsic IntId128, bit Commutable = 0> {
3519     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3520                    (ins VR128:$src1, VR128:$src2),
3521                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3522                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3523                    OpSize {
3524       let isCommutable = Commutable;
3525     }
3526     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3527                    (ins VR128:$src1, i128mem:$src2),
3528                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3529                    [(set VR128:$dst,
3530                      (IntId128 VR128:$src1,
3531                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3532   }
3533 }
3534
3535 defm PCMPEQQ      : SS41I_binop_rm_int<0x29, "pcmpeqq",
3536                                        int_x86_sse41_pcmpeqq, 1>;
3537 defm PACKUSDW     : SS41I_binop_rm_int<0x2B, "packusdw",
3538                                        int_x86_sse41_packusdw, 0>;
3539 defm PMINSB       : SS41I_binop_rm_int<0x38, "pminsb",
3540                                        int_x86_sse41_pminsb, 1>;
3541 defm PMINSD       : SS41I_binop_rm_int<0x39, "pminsd",
3542                                        int_x86_sse41_pminsd, 1>;
3543 defm PMINUD       : SS41I_binop_rm_int<0x3B, "pminud",
3544                                        int_x86_sse41_pminud, 1>;
3545 defm PMINUW       : SS41I_binop_rm_int<0x3A, "pminuw",
3546                                        int_x86_sse41_pminuw, 1>;
3547 defm PMAXSB       : SS41I_binop_rm_int<0x3C, "pmaxsb",
3548                                        int_x86_sse41_pmaxsb, 1>;
3549 defm PMAXSD       : SS41I_binop_rm_int<0x3D, "pmaxsd",
3550                                        int_x86_sse41_pmaxsd, 1>;
3551 defm PMAXUD       : SS41I_binop_rm_int<0x3F, "pmaxud",
3552                                        int_x86_sse41_pmaxud, 1>;
3553 defm PMAXUW       : SS41I_binop_rm_int<0x3E, "pmaxuw",
3554                                        int_x86_sse41_pmaxuw, 1>;
3555
3556 defm PMULDQ       : SS41I_binop_rm_int<0x28, "pmuldq", int_x86_sse41_pmuldq, 1>;
3557
3558 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
3559           (PCMPEQQrr VR128:$src1, VR128:$src2)>;
3560 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
3561           (PCMPEQQrm VR128:$src1, addr:$src2)>;
3562
3563 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3564 let Constraints = "$src1 = $dst" in {
3565   multiclass SS41I_binop_patint<bits<8> opc, string OpcodeStr, ValueType OpVT,
3566                                 SDNode OpNode, Intrinsic IntId128,
3567                                 bit Commutable = 0> {
3568     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3569                    (ins VR128:$src1, VR128:$src2),
3570                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3571                    [(set VR128:$dst, (OpNode (OpVT VR128:$src1),
3572                                                    VR128:$src2))]>, OpSize {
3573       let isCommutable = Commutable;
3574     }
3575     def rr_int : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3576                       (ins VR128:$src1, VR128:$src2),
3577                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3578                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3579                       OpSize {
3580       let isCommutable = Commutable;
3581     }
3582     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3583                    (ins VR128:$src1, i128mem:$src2),
3584                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3585                    [(set VR128:$dst,
3586                      (OpVT (OpNode VR128:$src1, (memop addr:$src2))))]>, OpSize;
3587     def rm_int : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3588                        (ins VR128:$src1, i128mem:$src2),
3589                        !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3590                        [(set VR128:$dst,
3591                         (IntId128 VR128:$src1, (memop addr:$src2)))]>,
3592                        OpSize;
3593   }
3594 }
3595
3596 /// SS48I_binop_rm - Simple SSE41 binary operator.
3597 let Constraints = "$src1 = $dst" in {
3598 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
3599                         ValueType OpVT, bit Commutable = 0> {
3600   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3601                                  (ins VR128:$src1, VR128:$src2),
3602                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3603                [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>,
3604                OpSize {
3605     let isCommutable = Commutable;
3606   }
3607   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3608                                  (ins VR128:$src1, i128mem:$src2),
3609                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3610                [(set VR128:$dst, (OpNode VR128:$src1,
3611                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>,
3612                OpSize;
3613 }
3614 }
3615
3616 defm PMULLD         : SS48I_binop_rm<0x40, "pmulld", mul, v4i32, 1>;
3617
3618 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
3619 let Constraints = "$src1 = $dst" in {
3620   multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
3621                                  Intrinsic IntId128, bit Commutable = 0> {
3622     def rri : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3623                     (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3624                     !strconcat(OpcodeStr,
3625                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3626                     [(set VR128:$dst,
3627                       (IntId128 VR128:$src1, VR128:$src2, imm:$src3))]>,
3628                     OpSize {
3629       let isCommutable = Commutable;
3630     }
3631     def rmi : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3632                     (ins VR128:$src1, i128mem:$src2, i32i8imm:$src3),
3633                     !strconcat(OpcodeStr,
3634                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3635                     [(set VR128:$dst,
3636                       (IntId128 VR128:$src1,
3637                        (bitconvert (memopv16i8 addr:$src2)), imm:$src3))]>,
3638                     OpSize;
3639   }
3640 }
3641
3642 defm BLENDPS      : SS41I_binop_rmi_int<0x0C, "blendps",
3643                                         int_x86_sse41_blendps, 0>;
3644 defm BLENDPD      : SS41I_binop_rmi_int<0x0D, "blendpd",
3645                                         int_x86_sse41_blendpd, 0>;
3646 defm PBLENDW      : SS41I_binop_rmi_int<0x0E, "pblendw",
3647                                         int_x86_sse41_pblendw, 0>;
3648 defm DPPS         : SS41I_binop_rmi_int<0x40, "dpps",
3649                                         int_x86_sse41_dpps, 1>;
3650 defm DPPD         : SS41I_binop_rmi_int<0x41, "dppd",
3651                                         int_x86_sse41_dppd, 1>;
3652 defm MPSADBW      : SS41I_binop_rmi_int<0x42, "mpsadbw",
3653                                         int_x86_sse41_mpsadbw, 0>;
3654
3655
3656 /// SS41I_ternary_int - SSE 4.1 ternary operator
3657 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
3658   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3659     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3660                     (ins VR128:$src1, VR128:$src2),
3661                     !strconcat(OpcodeStr,
3662                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
3663                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
3664                     OpSize;
3665
3666     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3667                     (ins VR128:$src1, i128mem:$src2),
3668                     !strconcat(OpcodeStr,
3669                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
3670                     [(set VR128:$dst,
3671                       (IntId VR128:$src1,
3672                        (bitconvert (memopv16i8 addr:$src2)), XMM0))]>, OpSize;
3673   }
3674 }
3675
3676 defm BLENDVPD     : SS41I_ternary_int<0x15, "blendvpd", int_x86_sse41_blendvpd>;
3677 defm BLENDVPS     : SS41I_ternary_int<0x14, "blendvps", int_x86_sse41_blendvps>;
3678 defm PBLENDVB     : SS41I_ternary_int<0x10, "pblendvb", int_x86_sse41_pblendvb>;
3679
3680
3681 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3682   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3683                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3684                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3685
3686   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
3687                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3688        [(set VR128:$dst,
3689          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
3690        OpSize;
3691 }
3692
3693 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
3694 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
3695 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
3696 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
3697 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
3698 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
3699
3700 // Common patterns involving scalar load.
3701 def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
3702           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
3703 def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
3704           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
3705
3706 def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
3707           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
3708 def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
3709           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
3710
3711 def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
3712           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
3713 def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
3714           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
3715
3716 def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
3717           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
3718 def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
3719           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
3720
3721 def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
3722           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
3723 def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
3724           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
3725
3726 def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
3727           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
3728 def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
3729           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
3730
3731
3732 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3733   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3734                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3735                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3736
3737   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
3738                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3739        [(set VR128:$dst,
3740          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
3741           OpSize;
3742 }
3743
3744 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
3745 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
3746 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
3747 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
3748
3749 // Common patterns involving scalar load
3750 def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
3751           (PMOVSXBDrm addr:$src)>, Requires<[HasSSE41]>;
3752 def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
3753           (PMOVSXWQrm addr:$src)>, Requires<[HasSSE41]>;
3754
3755 def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
3756           (PMOVZXBDrm addr:$src)>, Requires<[HasSSE41]>;
3757 def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
3758           (PMOVZXWQrm addr:$src)>, Requires<[HasSSE41]>;
3759
3760
3761 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
3762   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3763                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3764                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
3765
3766   // Expecting a i16 load any extended to i32 value.
3767   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
3768                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3769                  [(set VR128:$dst, (IntId (bitconvert
3770                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
3771                  OpSize;
3772 }
3773
3774 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
3775 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
3776
3777 // Common patterns involving scalar load
3778 def : Pat<(int_x86_sse41_pmovsxbq
3779             (bitconvert (v4i32 (X86vzmovl
3780                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
3781           (PMOVSXBQrm addr:$src)>, Requires<[HasSSE41]>;
3782
3783 def : Pat<(int_x86_sse41_pmovzxbq
3784             (bitconvert (v4i32 (X86vzmovl
3785                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
3786           (PMOVZXBQrm addr:$src)>, Requires<[HasSSE41]>;
3787
3788
3789 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
3790 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
3791   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3792                  (ins VR128:$src1, i32i8imm:$src2),
3793                  !strconcat(OpcodeStr,
3794                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3795                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
3796                  OpSize;
3797   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3798                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
3799                  !strconcat(OpcodeStr,
3800                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3801                  []>, OpSize;
3802 // FIXME:
3803 // There's an AssertZext in the way of writing the store pattern
3804 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
3805 }
3806
3807 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
3808
3809
3810 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
3811 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
3812   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3813                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
3814                  !strconcat(OpcodeStr,
3815                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3816                  []>, OpSize;
3817 // FIXME:
3818 // There's an AssertZext in the way of writing the store pattern
3819 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
3820 }
3821
3822 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
3823
3824
3825 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
3826 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
3827   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3828                  (ins VR128:$src1, i32i8imm:$src2),
3829                  !strconcat(OpcodeStr,
3830                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3831                  [(set GR32:$dst,
3832                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
3833   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3834                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
3835                  !strconcat(OpcodeStr,
3836                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3837                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
3838                           addr:$dst)]>, OpSize;
3839 }
3840
3841 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
3842
3843
3844 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
3845 /// destination
3846 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
3847   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
3848                  (ins VR128:$src1, i32i8imm:$src2),
3849                  !strconcat(OpcodeStr,
3850                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3851                  [(set GR32:$dst,
3852                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
3853            OpSize;
3854   def mr : SS4AIi8<opc, MRMDestMem, (outs),
3855                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
3856                  !strconcat(OpcodeStr,
3857                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3858                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
3859                           addr:$dst)]>, OpSize;
3860 }
3861
3862 defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
3863
3864 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
3865 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
3866                                               imm:$src2))),
3867                  addr:$dst),
3868           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
3869          Requires<[HasSSE41]>;
3870
3871 let Constraints = "$src1 = $dst" in {
3872   multiclass SS41I_insert8<bits<8> opc, string OpcodeStr> {
3873     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3874                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
3875                    !strconcat(OpcodeStr,
3876                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3877                    [(set VR128:$dst,
3878                      (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
3879     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3880                    (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
3881                    !strconcat(OpcodeStr,
3882                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3883                    [(set VR128:$dst,
3884                      (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
3885                                 imm:$src3))]>, OpSize;
3886   }
3887 }
3888
3889 defm PINSRB      : SS41I_insert8<0x20, "pinsrb">;
3890
3891 let Constraints = "$src1 = $dst" in {
3892   multiclass SS41I_insert32<bits<8> opc, string OpcodeStr> {
3893     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3894                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
3895                    !strconcat(OpcodeStr,
3896                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3897                    [(set VR128:$dst,
3898                      (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
3899                    OpSize;
3900     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3901                    (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
3902                    !strconcat(OpcodeStr,
3903                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3904                    [(set VR128:$dst,
3905                      (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
3906                                        imm:$src3)))]>, OpSize;
3907   }
3908 }
3909
3910 defm PINSRD      : SS41I_insert32<0x22, "pinsrd">;
3911
3912 // insertps has a few different modes, there's the first two here below which
3913 // are optimized inserts that won't zero arbitrary elements in the destination
3914 // vector. The next one matches the intrinsic and could zero arbitrary elements
3915 // in the target vector.
3916 let Constraints = "$src1 = $dst" in {
3917   multiclass SS41I_insertf32<bits<8> opc, string OpcodeStr> {
3918     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3919                    (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3920                    !strconcat(OpcodeStr,
3921                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3922                    [(set VR128:$dst,
3923                      (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
3924       OpSize;
3925     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
3926                    (ins VR128:$src1, f32mem:$src2, i32i8imm:$src3),
3927                    !strconcat(OpcodeStr,
3928                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3929                    [(set VR128:$dst,
3930                      (X86insrtps VR128:$src1,
3931                                 (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
3932                                  imm:$src3))]>, OpSize;
3933   }
3934 }
3935
3936 defm INSERTPS    : SS41I_insertf32<0x21, "insertps">;
3937
3938 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
3939           (INSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>;
3940
3941 // ptest instruction we'll lower to this in X86ISelLowering primarily from
3942 // the intel intrinsic that corresponds to this.
3943 let Defs = [EFLAGS] in {
3944 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
3945                     "ptest \t{$src2, $src1|$src1, $src2}",
3946                     [(set EFLAGS, (X86ptest VR128:$src1, VR128:$src2))]>,
3947               OpSize;
3948 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, i128mem:$src2),
3949                     "ptest \t{$src2, $src1|$src1, $src2}",
3950                     [(set EFLAGS, (X86ptest VR128:$src1, (load addr:$src2)))]>,
3951               OpSize;
3952 }
3953
3954 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3955                        "movntdqa\t{$src, $dst|$dst, $src}",
3956                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
3957                        OpSize;
3958
3959
3960 //===----------------------------------------------------------------------===//
3961 // SSE4.2 Instructions
3962 //===----------------------------------------------------------------------===//
3963
3964 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
3965 let Constraints = "$src1 = $dst" in {
3966   multiclass SS42I_binop_rm_int<bits<8> opc, string OpcodeStr,
3967                                 Intrinsic IntId128, bit Commutable = 0> {
3968     def rr : SS428I<opc, MRMSrcReg, (outs VR128:$dst),
3969                    (ins VR128:$src1, VR128:$src2),
3970                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3971                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3972                    OpSize {
3973       let isCommutable = Commutable;
3974     }
3975     def rm : SS428I<opc, MRMSrcMem, (outs VR128:$dst),
3976                    (ins VR128:$src1, i128mem:$src2),
3977                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3978                    [(set VR128:$dst,
3979                      (IntId128 VR128:$src1,
3980                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3981   }
3982 }
3983
3984 defm PCMPGTQ      : SS42I_binop_rm_int<0x37, "pcmpgtq", int_x86_sse42_pcmpgtq>;
3985
3986 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
3987           (PCMPGTQrr VR128:$src1, VR128:$src2)>;
3988 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
3989           (PCMPGTQrm VR128:$src1, addr:$src2)>;
3990
3991 // crc intrinsic instruction
3992 // This set of instructions are only rm, the only difference is the size
3993 // of r and m.
3994 let Constraints = "$src1 = $dst" in {
3995   def CRC32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
3996                       (ins GR32:$src1, i8mem:$src2),
3997                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
3998                        [(set GR32:$dst,
3999                          (int_x86_sse42_crc32_8 GR32:$src1,
4000                          (load addr:$src2)))]>;
4001   def CRC32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
4002                       (ins GR32:$src1, GR8:$src2),
4003                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4004                        [(set GR32:$dst,
4005                          (int_x86_sse42_crc32_8 GR32:$src1, GR8:$src2))]>;
4006   def CRC32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
4007                       (ins GR32:$src1, i16mem:$src2),
4008                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
4009                        [(set GR32:$dst,
4010                          (int_x86_sse42_crc32_16 GR32:$src1,
4011                          (load addr:$src2)))]>,
4012                          OpSize;
4013   def CRC32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
4014                       (ins GR32:$src1, GR16:$src2),
4015                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
4016                        [(set GR32:$dst,
4017                          (int_x86_sse42_crc32_16 GR32:$src1, GR16:$src2))]>,
4018                          OpSize;
4019   def CRC32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
4020                       (ins GR32:$src1, i32mem:$src2),
4021                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
4022                        [(set GR32:$dst,
4023                          (int_x86_sse42_crc32_32 GR32:$src1,
4024                          (load addr:$src2)))]>;
4025   def CRC32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
4026                       (ins GR32:$src1, GR32:$src2),
4027                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
4028                        [(set GR32:$dst,
4029                          (int_x86_sse42_crc32_32 GR32:$src1, GR32:$src2))]>;
4030   def CRC64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
4031                       (ins GR64:$src1, i8mem:$src2),
4032                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4033                        [(set GR64:$dst,
4034                          (int_x86_sse42_crc64_8 GR64:$src1,
4035                          (load addr:$src2)))]>,
4036                          REX_W;
4037   def CRC64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
4038                       (ins GR64:$src1, GR8:$src2),
4039                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4040                        [(set GR64:$dst,
4041                          (int_x86_sse42_crc64_8 GR64:$src1, GR8:$src2))]>,
4042                          REX_W;
4043   def CRC64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
4044                       (ins GR64:$src1, i64mem:$src2),
4045                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
4046                        [(set GR64:$dst,
4047                          (int_x86_sse42_crc64_64 GR64:$src1,
4048                          (load addr:$src2)))]>,
4049                          REX_W;
4050   def CRC64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
4051                       (ins GR64:$src1, GR64:$src2),
4052                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
4053                        [(set GR64:$dst,
4054                          (int_x86_sse42_crc64_64 GR64:$src1, GR64:$src2))]>,
4055                          REX_W;
4056 }
4057
4058 // String/text processing instructions.
4059 let Defs = [EFLAGS], usesCustomInserter = 1 in {
4060 def PCMPISTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
4061   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4062   "#PCMPISTRM128rr PSEUDO!",
4063   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
4064                                                 imm:$src3))]>, OpSize;
4065 def PCMPISTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
4066   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4067   "#PCMPISTRM128rm PSEUDO!",
4068   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, (load addr:$src2),
4069                                                 imm:$src3))]>, OpSize;
4070 }
4071
4072 let Defs = [XMM0, EFLAGS] in {
4073 def PCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
4074   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4075    "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
4076 def PCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
4077   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4078   "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
4079 }
4080
4081 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
4082 def PCMPESTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
4083   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4084   "#PCMPESTRM128rr PSEUDO!",
4085   [(set VR128:$dst,
4086         (int_x86_sse42_pcmpestrm128
4087          VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>, OpSize;
4088
4089 def PCMPESTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
4090   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4091   "#PCMPESTRM128rm PSEUDO!",
4092   [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
4093                      VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5))]>,
4094   OpSize;
4095 }
4096
4097 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX] in {
4098 def PCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
4099   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4100   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
4101 def PCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
4102   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4103   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
4104 }
4105
4106 let Defs = [ECX, EFLAGS] in {
4107   multiclass SS42AI_pcmpistri<Intrinsic IntId128> {
4108     def rr : SS42AI<0x63, MRMSrcReg, (outs),
4109       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4110       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
4111       [(set ECX, (IntId128 VR128:$src1, VR128:$src2, imm:$src3)),
4112        (implicit EFLAGS)]>, OpSize;
4113     def rm : SS42AI<0x63, MRMSrcMem, (outs),
4114       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4115       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
4116       [(set ECX, (IntId128 VR128:$src1, (load addr:$src2), imm:$src3)),
4117        (implicit EFLAGS)]>, OpSize;
4118   }
4119 }
4120
4121 defm PCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128>;
4122 defm PCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128>;
4123 defm PCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128>;
4124 defm PCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128>;
4125 defm PCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128>;
4126 defm PCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128>;
4127
4128 let Defs = [ECX, EFLAGS] in {
4129 let Uses = [EAX, EDX] in {
4130   multiclass SS42AI_pcmpestri<Intrinsic IntId128> {
4131     def rr : SS42AI<0x61, MRMSrcReg, (outs),
4132       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4133       "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4134       [(set ECX, (IntId128 VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5)),
4135        (implicit EFLAGS)]>, OpSize;
4136     def rm : SS42AI<0x61, MRMSrcMem, (outs),
4137       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4138        "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4139        [(set ECX,
4140              (IntId128 VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5)),
4141         (implicit EFLAGS)]>, OpSize;
4142   }
4143 }
4144 }
4145
4146 defm PCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128>;
4147 defm PCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128>;
4148 defm PCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128>;
4149 defm PCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128>;
4150 defm PCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128>;
4151 defm PCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128>;
4152
4153 //===----------------------------------------------------------------------===//
4154 // AES-NI Instructions
4155 //===----------------------------------------------------------------------===//
4156
4157 let Constraints = "$src1 = $dst" in {
4158   multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr,
4159                                 Intrinsic IntId128, bit Commutable = 0> {
4160     def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
4161                    (ins VR128:$src1, VR128:$src2),
4162                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4163                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
4164                    OpSize {
4165       let isCommutable = Commutable;
4166     }
4167     def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
4168                    (ins VR128:$src1, i128mem:$src2),
4169                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4170                    [(set VR128:$dst,
4171                      (IntId128 VR128:$src1,
4172                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
4173   }
4174 }
4175
4176 defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
4177                        int_x86_aesni_aesenc>;
4178 defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
4179                        int_x86_aesni_aesenclast>;
4180 defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
4181                        int_x86_aesni_aesdec>;
4182 defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
4183                        int_x86_aesni_aesdeclast>;
4184
4185 def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, VR128:$src2)),
4186           (AESENCrr VR128:$src1, VR128:$src2)>;
4187 def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, (memop addr:$src2))),
4188           (AESENCrm VR128:$src1, addr:$src2)>;
4189 def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, VR128:$src2)),
4190           (AESENCLASTrr VR128:$src1, VR128:$src2)>;
4191 def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, (memop addr:$src2))),
4192           (AESENCLASTrm VR128:$src1, addr:$src2)>;
4193 def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, VR128:$src2)),
4194           (AESDECrr VR128:$src1, VR128:$src2)>;
4195 def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, (memop addr:$src2))),
4196           (AESDECrm VR128:$src1, addr:$src2)>;
4197 def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, VR128:$src2)),
4198           (AESDECLASTrr VR128:$src1, VR128:$src2)>;
4199 def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, (memop addr:$src2))),
4200           (AESDECLASTrm VR128:$src1, addr:$src2)>;
4201
4202 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
4203   (ins VR128:$src1),
4204   "aesimc\t{$src1, $dst|$dst, $src1}",
4205   [(set VR128:$dst,
4206     (int_x86_aesni_aesimc VR128:$src1))]>,
4207   OpSize;
4208
4209 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
4210   (ins i128mem:$src1),
4211   "aesimc\t{$src1, $dst|$dst, $src1}",
4212   [(set VR128:$dst,
4213     (int_x86_aesni_aesimc (bitconvert (memopv2i64 addr:$src1))))]>,
4214   OpSize;
4215
4216 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
4217   (ins VR128:$src1, i8imm:$src2),
4218   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4219   [(set VR128:$dst,
4220     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
4221   OpSize;
4222 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
4223   (ins i128mem:$src1, i8imm:$src2),
4224   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4225   [(set VR128:$dst,
4226     (int_x86_aesni_aeskeygenassist (bitconvert (memopv2i64 addr:$src1)),
4227                                     imm:$src2))]>,
4228   OpSize;