Move MOVD/MODQ code around, creating sections for each of them
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //====- X86InstrSSE.td - Describe the X86 Instruction Set --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16
17 //===----------------------------------------------------------------------===//
18 // SSE specific DAG Nodes.
19 //===----------------------------------------------------------------------===//
20
21 def SDTX86FPShiftOp : SDTypeProfile<1, 2, [ SDTCisSameAs<0, 1>,
22                                             SDTCisFP<0>, SDTCisInt<2> ]>;
23 def SDTX86VFCMP : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisSameAs<1, 2>,
24                                        SDTCisFP<1>, SDTCisVT<3, i8>]>;
25
26 def X86fmin    : SDNode<"X86ISD::FMIN",      SDTFPBinOp>;
27 def X86fmax    : SDNode<"X86ISD::FMAX",      SDTFPBinOp>;
28 def X86fand    : SDNode<"X86ISD::FAND",      SDTFPBinOp,
29                         [SDNPCommutative, SDNPAssociative]>;
30 def X86for     : SDNode<"X86ISD::FOR",       SDTFPBinOp,
31                         [SDNPCommutative, SDNPAssociative]>;
32 def X86fxor    : SDNode<"X86ISD::FXOR",      SDTFPBinOp,
33                         [SDNPCommutative, SDNPAssociative]>;
34 def X86frsqrt  : SDNode<"X86ISD::FRSQRT",    SDTFPUnaryOp>;
35 def X86frcp    : SDNode<"X86ISD::FRCP",      SDTFPUnaryOp>;
36 def X86fsrl    : SDNode<"X86ISD::FSRL",      SDTX86FPShiftOp>;
37 def X86comi    : SDNode<"X86ISD::COMI",      SDTX86CmpTest>;
38 def X86ucomi   : SDNode<"X86ISD::UCOMI",     SDTX86CmpTest>;
39 def X86pshufb  : SDNode<"X86ISD::PSHUFB",
40                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
41                                       SDTCisSameAs<0,2>]>>;
42 def X86pextrb  : SDNode<"X86ISD::PEXTRB",
43                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
44 def X86pextrw  : SDNode<"X86ISD::PEXTRW",
45                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
46 def X86pinsrb  : SDNode<"X86ISD::PINSRB",
47                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
48                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
49 def X86pinsrw  : SDNode<"X86ISD::PINSRW",
50                  SDTypeProfile<1, 3, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
51                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
52 def X86insrtps : SDNode<"X86ISD::INSERTPS",
53                  SDTypeProfile<1, 3, [SDTCisVT<0, v4f32>, SDTCisSameAs<0,1>,
54                                       SDTCisVT<2, v4f32>, SDTCisPtrTy<3>]>>;
55 def X86vzmovl  : SDNode<"X86ISD::VZEXT_MOVL",
56                  SDTypeProfile<1, 1, [SDTCisSameAs<0,1>]>>;
57 def X86vzload  : SDNode<"X86ISD::VZEXT_LOAD", SDTLoad,
58                         [SDNPHasChain, SDNPMayLoad]>;
59 def X86vshl    : SDNode<"X86ISD::VSHL",      SDTIntShiftOp>;
60 def X86vshr    : SDNode<"X86ISD::VSRL",      SDTIntShiftOp>;
61 def X86cmpps   : SDNode<"X86ISD::CMPPS",     SDTX86VFCMP>;
62 def X86cmppd   : SDNode<"X86ISD::CMPPD",     SDTX86VFCMP>;
63 def X86pcmpeqb : SDNode<"X86ISD::PCMPEQB", SDTIntBinOp, [SDNPCommutative]>;
64 def X86pcmpeqw : SDNode<"X86ISD::PCMPEQW", SDTIntBinOp, [SDNPCommutative]>;
65 def X86pcmpeqd : SDNode<"X86ISD::PCMPEQD", SDTIntBinOp, [SDNPCommutative]>;
66 def X86pcmpeqq : SDNode<"X86ISD::PCMPEQQ", SDTIntBinOp, [SDNPCommutative]>;
67 def X86pcmpgtb : SDNode<"X86ISD::PCMPGTB", SDTIntBinOp>;
68 def X86pcmpgtw : SDNode<"X86ISD::PCMPGTW", SDTIntBinOp>;
69 def X86pcmpgtd : SDNode<"X86ISD::PCMPGTD", SDTIntBinOp>;
70 def X86pcmpgtq : SDNode<"X86ISD::PCMPGTQ", SDTIntBinOp>;
71
72 def SDTX86CmpPTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>,
73                                           SDTCisVT<1, v4f32>,
74                                           SDTCisVT<2, v4f32>]>;
75 def X86ptest   : SDNode<"X86ISD::PTEST", SDTX86CmpPTest>;
76
77 //===----------------------------------------------------------------------===//
78 // SSE Complex Patterns
79 //===----------------------------------------------------------------------===//
80
81 // These are 'extloads' from a scalar to the low element of a vector, zeroing
82 // the top elements.  These are used for the SSE 'ss' and 'sd' instruction
83 // forms.
84 def sse_load_f32 : ComplexPattern<v4f32, 5, "SelectScalarSSELoad", [],
85                                   [SDNPHasChain, SDNPMayLoad]>;
86 def sse_load_f64 : ComplexPattern<v2f64, 5, "SelectScalarSSELoad", [],
87                                   [SDNPHasChain, SDNPMayLoad]>;
88
89 def ssmem : Operand<v4f32> {
90   let PrintMethod = "printf32mem";
91   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
92   let ParserMatchClass = X86MemAsmOperand;
93 }
94 def sdmem : Operand<v2f64> {
95   let PrintMethod = "printf64mem";
96   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
97   let ParserMatchClass = X86MemAsmOperand;
98 }
99
100 //===----------------------------------------------------------------------===//
101 // SSE pattern fragments
102 //===----------------------------------------------------------------------===//
103
104 def loadv4f32    : PatFrag<(ops node:$ptr), (v4f32 (load node:$ptr))>;
105 def loadv2f64    : PatFrag<(ops node:$ptr), (v2f64 (load node:$ptr))>;
106 def loadv4i32    : PatFrag<(ops node:$ptr), (v4i32 (load node:$ptr))>;
107 def loadv2i64    : PatFrag<(ops node:$ptr), (v2i64 (load node:$ptr))>;
108
109 // Like 'store', but always requires vector alignment.
110 def alignedstore : PatFrag<(ops node:$val, node:$ptr),
111                            (store node:$val, node:$ptr), [{
112   return cast<StoreSDNode>(N)->getAlignment() >= 16;
113 }]>;
114
115 // Like 'load', but always requires vector alignment.
116 def alignedload : PatFrag<(ops node:$ptr), (load node:$ptr), [{
117   return cast<LoadSDNode>(N)->getAlignment() >= 16;
118 }]>;
119
120 def alignedloadfsf32 : PatFrag<(ops node:$ptr),
121                                (f32 (alignedload node:$ptr))>;
122 def alignedloadfsf64 : PatFrag<(ops node:$ptr),
123                                (f64 (alignedload node:$ptr))>;
124 def alignedloadv4f32 : PatFrag<(ops node:$ptr),
125                                (v4f32 (alignedload node:$ptr))>;
126 def alignedloadv2f64 : PatFrag<(ops node:$ptr),
127                                (v2f64 (alignedload node:$ptr))>;
128 def alignedloadv4i32 : PatFrag<(ops node:$ptr),
129                                (v4i32 (alignedload node:$ptr))>;
130 def alignedloadv2i64 : PatFrag<(ops node:$ptr),
131                                (v2i64 (alignedload node:$ptr))>;
132
133 // Like 'load', but uses special alignment checks suitable for use in
134 // memory operands in most SSE instructions, which are required to
135 // be naturally aligned on some targets but not on others.  If the subtarget
136 // allows unaligned accesses, match any load, though this may require
137 // setting a feature bit in the processor (on startup, for example).
138 // Opteron 10h and later implement such a feature.
139 def memop : PatFrag<(ops node:$ptr), (load node:$ptr), [{
140   return    Subtarget->hasVectorUAMem()
141          || cast<LoadSDNode>(N)->getAlignment() >= 16;
142 }]>;
143
144 def memopfsf32 : PatFrag<(ops node:$ptr), (f32   (memop node:$ptr))>;
145 def memopfsf64 : PatFrag<(ops node:$ptr), (f64   (memop node:$ptr))>;
146 def memopv4f32 : PatFrag<(ops node:$ptr), (v4f32 (memop node:$ptr))>;
147 def memopv2f64 : PatFrag<(ops node:$ptr), (v2f64 (memop node:$ptr))>;
148 def memopv4i32 : PatFrag<(ops node:$ptr), (v4i32 (memop node:$ptr))>;
149 def memopv2i64 : PatFrag<(ops node:$ptr), (v2i64 (memop node:$ptr))>;
150 def memopv16i8 : PatFrag<(ops node:$ptr), (v16i8 (memop node:$ptr))>;
151
152 // SSSE3 uses MMX registers for some instructions. They aren't aligned on a
153 // 16-byte boundary.
154 // FIXME: 8 byte alignment for mmx reads is not required
155 def memop64 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
156   return cast<LoadSDNode>(N)->getAlignment() >= 8;
157 }]>;
158
159 def memopv8i8  : PatFrag<(ops node:$ptr), (v8i8  (memop64 node:$ptr))>;
160 def memopv4i16 : PatFrag<(ops node:$ptr), (v4i16 (memop64 node:$ptr))>;
161 def memopv8i16 : PatFrag<(ops node:$ptr), (v8i16 (memop64 node:$ptr))>;
162 def memopv2i32 : PatFrag<(ops node:$ptr), (v2i32 (memop64 node:$ptr))>;
163
164 // MOVNT Support
165 // Like 'store', but requires the non-temporal bit to be set
166 def nontemporalstore : PatFrag<(ops node:$val, node:$ptr),
167                            (st node:$val, node:$ptr), [{
168   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
169     return ST->isNonTemporal();
170   return false;
171 }]>;
172
173 def alignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
174                                    (st node:$val, node:$ptr), [{
175   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
176     return ST->isNonTemporal() && !ST->isTruncatingStore() &&
177            ST->getAddressingMode() == ISD::UNINDEXED &&
178            ST->getAlignment() >= 16;
179   return false;
180 }]>;
181
182 def unalignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
183                                    (st node:$val, node:$ptr), [{
184   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
185     return ST->isNonTemporal() &&
186            ST->getAlignment() < 16;
187   return false;
188 }]>;
189
190 def bc_v4f32 : PatFrag<(ops node:$in), (v4f32 (bitconvert node:$in))>;
191 def bc_v2f64 : PatFrag<(ops node:$in), (v2f64 (bitconvert node:$in))>;
192 def bc_v16i8 : PatFrag<(ops node:$in), (v16i8 (bitconvert node:$in))>;
193 def bc_v8i16 : PatFrag<(ops node:$in), (v8i16 (bitconvert node:$in))>;
194 def bc_v4i32 : PatFrag<(ops node:$in), (v4i32 (bitconvert node:$in))>;
195 def bc_v2i64 : PatFrag<(ops node:$in), (v2i64 (bitconvert node:$in))>;
196
197 def vzmovl_v2i64 : PatFrag<(ops node:$src),
198                            (bitconvert (v2i64 (X86vzmovl
199                              (v2i64 (scalar_to_vector (loadi64 node:$src))))))>;
200 def vzmovl_v4i32 : PatFrag<(ops node:$src),
201                            (bitconvert (v4i32 (X86vzmovl
202                              (v4i32 (scalar_to_vector (loadi32 node:$src))))))>;
203
204 def vzload_v2i64 : PatFrag<(ops node:$src),
205                            (bitconvert (v2i64 (X86vzload node:$src)))>;
206
207
208 def fp32imm0 : PatLeaf<(f32 fpimm), [{
209   return N->isExactlyValue(+0.0);
210 }]>;
211
212 // BYTE_imm - Transform bit immediates into byte immediates.
213 def BYTE_imm  : SDNodeXForm<imm, [{
214   // Transformation function: imm >> 3
215   return getI32Imm(N->getZExtValue() >> 3);
216 }]>;
217
218 // SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to PSHUF*,
219 // SHUFP* etc. imm.
220 def SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
221   return getI8Imm(X86::getShuffleSHUFImmediate(N));
222 }]>;
223
224 // SHUFFLE_get_pshufhw_imm xform function: convert vector_shuffle mask to
225 // PSHUFHW imm.
226 def SHUFFLE_get_pshufhw_imm : SDNodeXForm<vector_shuffle, [{
227   return getI8Imm(X86::getShufflePSHUFHWImmediate(N));
228 }]>;
229
230 // SHUFFLE_get_pshuflw_imm xform function: convert vector_shuffle mask to
231 // PSHUFLW imm.
232 def SHUFFLE_get_pshuflw_imm : SDNodeXForm<vector_shuffle, [{
233   return getI8Imm(X86::getShufflePSHUFLWImmediate(N));
234 }]>;
235
236 // SHUFFLE_get_palign_imm xform function: convert vector_shuffle mask to
237 // a PALIGNR imm.
238 def SHUFFLE_get_palign_imm : SDNodeXForm<vector_shuffle, [{
239   return getI8Imm(X86::getShufflePALIGNRImmediate(N));
240 }]>;
241
242 def splat_lo : PatFrag<(ops node:$lhs, node:$rhs),
243                        (vector_shuffle node:$lhs, node:$rhs), [{
244   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
245   return SVOp->isSplat() && SVOp->getSplatIndex() == 0;
246 }]>;
247
248 def movddup : PatFrag<(ops node:$lhs, node:$rhs),
249                       (vector_shuffle node:$lhs, node:$rhs), [{
250   return X86::isMOVDDUPMask(cast<ShuffleVectorSDNode>(N));
251 }]>;
252
253 def movhlps : PatFrag<(ops node:$lhs, node:$rhs),
254                       (vector_shuffle node:$lhs, node:$rhs), [{
255   return X86::isMOVHLPSMask(cast<ShuffleVectorSDNode>(N));
256 }]>;
257
258 def movhlps_undef : PatFrag<(ops node:$lhs, node:$rhs),
259                             (vector_shuffle node:$lhs, node:$rhs), [{
260   return X86::isMOVHLPS_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
261 }]>;
262
263 def movlhps : PatFrag<(ops node:$lhs, node:$rhs),
264                       (vector_shuffle node:$lhs, node:$rhs), [{
265   return X86::isMOVLHPSMask(cast<ShuffleVectorSDNode>(N));
266 }]>;
267
268 def movlp : PatFrag<(ops node:$lhs, node:$rhs),
269                     (vector_shuffle node:$lhs, node:$rhs), [{
270   return X86::isMOVLPMask(cast<ShuffleVectorSDNode>(N));
271 }]>;
272
273 def movl : PatFrag<(ops node:$lhs, node:$rhs),
274                    (vector_shuffle node:$lhs, node:$rhs), [{
275   return X86::isMOVLMask(cast<ShuffleVectorSDNode>(N));
276 }]>;
277
278 def movshdup : PatFrag<(ops node:$lhs, node:$rhs),
279                        (vector_shuffle node:$lhs, node:$rhs), [{
280   return X86::isMOVSHDUPMask(cast<ShuffleVectorSDNode>(N));
281 }]>;
282
283 def movsldup : PatFrag<(ops node:$lhs, node:$rhs),
284                        (vector_shuffle node:$lhs, node:$rhs), [{
285   return X86::isMOVSLDUPMask(cast<ShuffleVectorSDNode>(N));
286 }]>;
287
288 def unpckl : PatFrag<(ops node:$lhs, node:$rhs),
289                      (vector_shuffle node:$lhs, node:$rhs), [{
290   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
291 }]>;
292
293 def unpckh : PatFrag<(ops node:$lhs, node:$rhs),
294                      (vector_shuffle node:$lhs, node:$rhs), [{
295   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
296 }]>;
297
298 def unpckl_undef : PatFrag<(ops node:$lhs, node:$rhs),
299                            (vector_shuffle node:$lhs, node:$rhs), [{
300   return X86::isUNPCKL_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
301 }]>;
302
303 def unpckh_undef : PatFrag<(ops node:$lhs, node:$rhs),
304                            (vector_shuffle node:$lhs, node:$rhs), [{
305   return X86::isUNPCKH_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
306 }]>;
307
308 def pshufd : PatFrag<(ops node:$lhs, node:$rhs),
309                      (vector_shuffle node:$lhs, node:$rhs), [{
310   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
311 }], SHUFFLE_get_shuf_imm>;
312
313 def shufp : PatFrag<(ops node:$lhs, node:$rhs),
314                     (vector_shuffle node:$lhs, node:$rhs), [{
315   return X86::isSHUFPMask(cast<ShuffleVectorSDNode>(N));
316 }], SHUFFLE_get_shuf_imm>;
317
318 def pshufhw : PatFrag<(ops node:$lhs, node:$rhs),
319                       (vector_shuffle node:$lhs, node:$rhs), [{
320   return X86::isPSHUFHWMask(cast<ShuffleVectorSDNode>(N));
321 }], SHUFFLE_get_pshufhw_imm>;
322
323 def pshuflw : PatFrag<(ops node:$lhs, node:$rhs),
324                       (vector_shuffle node:$lhs, node:$rhs), [{
325   return X86::isPSHUFLWMask(cast<ShuffleVectorSDNode>(N));
326 }], SHUFFLE_get_pshuflw_imm>;
327
328 def palign : PatFrag<(ops node:$lhs, node:$rhs),
329                      (vector_shuffle node:$lhs, node:$rhs), [{
330   return X86::isPALIGNRMask(cast<ShuffleVectorSDNode>(N));
331 }], SHUFFLE_get_palign_imm>;
332
333 //===----------------------------------------------------------------------===//
334 // SSE scalar FP Instructions
335 //===----------------------------------------------------------------------===//
336
337 // CMOV* - Used to implement the SSE SELECT DAG operation.  Expanded after
338 // instruction selection into a branch sequence.
339 let Uses = [EFLAGS], usesCustomInserter = 1 in {
340   def CMOV_FR32 : I<0, Pseudo,
341                     (outs FR32:$dst), (ins FR32:$t, FR32:$f, i8imm:$cond),
342                     "#CMOV_FR32 PSEUDO!",
343                     [(set FR32:$dst, (X86cmov FR32:$t, FR32:$f, imm:$cond,
344                                                   EFLAGS))]>;
345   def CMOV_FR64 : I<0, Pseudo,
346                     (outs FR64:$dst), (ins FR64:$t, FR64:$f, i8imm:$cond),
347                     "#CMOV_FR64 PSEUDO!",
348                     [(set FR64:$dst, (X86cmov FR64:$t, FR64:$f, imm:$cond,
349                                                   EFLAGS))]>;
350   def CMOV_V4F32 : I<0, Pseudo,
351                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
352                     "#CMOV_V4F32 PSEUDO!",
353                     [(set VR128:$dst,
354                       (v4f32 (X86cmov VR128:$t, VR128:$f, imm:$cond,
355                                           EFLAGS)))]>;
356   def CMOV_V2F64 : I<0, Pseudo,
357                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
358                     "#CMOV_V2F64 PSEUDO!",
359                     [(set VR128:$dst,
360                       (v2f64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
361                                           EFLAGS)))]>;
362   def CMOV_V2I64 : I<0, Pseudo,
363                     (outs VR128:$dst), (ins VR128:$t, VR128:$f, i8imm:$cond),
364                     "#CMOV_V2I64 PSEUDO!",
365                     [(set VR128:$dst,
366                       (v2i64 (X86cmov VR128:$t, VR128:$f, imm:$cond,
367                                           EFLAGS)))]>;
368 }
369
370 //===----------------------------------------------------------------------===//
371 // SSE 1 & 2 Instructions Classes
372 //===----------------------------------------------------------------------===//
373
374 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
375 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
376                            RegisterClass RC, X86MemOperand x86memop> {
377   let isCommutable = 1 in {
378     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
379                 OpcodeStr, [(set RC:$dst, (OpNode RC:$src1, RC:$src2))]>;
380   }
381   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
382               OpcodeStr, [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))]>;
383 }
384
385 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
386 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
387                                string asm, string SSEVer, string FPSizeStr,
388                                Operand memopr, ComplexPattern mem_cpat> {
389   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
390                   asm, [(set RC:$dst, (
391                                 !nameconcat<Intrinsic>("int_x86_sse",
392                                 !strconcat(SSEVer, !strconcat("_",
393                                 !strconcat(OpcodeStr, FPSizeStr))))
394                          RC:$src1, RC:$src2))]>;
395   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
396                   asm, [(set RC:$dst, (
397                                 !nameconcat<Intrinsic>("int_x86_sse",
398                                 !strconcat(SSEVer, !strconcat("_",
399                                 !strconcat(OpcodeStr, FPSizeStr))))
400                          RC:$src1, mem_cpat:$src2))]>;
401 }
402
403 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
404 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
405                            RegisterClass RC, ValueType vt,
406                            X86MemOperand x86memop, PatFrag mem_frag,
407                            Domain d, bit MayLoad = 0> {
408   let isCommutable = 1 in
409     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
410                 OpcodeStr, [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))],d>;
411   let mayLoad = MayLoad in
412     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
413                 OpcodeStr, [(set RC:$dst, (OpNode RC:$src1,
414                                                   (mem_frag addr:$src2)))],d>;
415 }
416
417 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
418 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
419                                       string OpcodeStr, X86MemOperand x86memop,
420                                       list<dag> pat_rr, list<dag> pat_rm> {
421   let isCommutable = 1 in
422     def rr : PI<opc, MRMSrcReg, (outs RC:$dst),
423                 (ins RC:$src1, RC:$src2), OpcodeStr, pat_rr, d>;
424   def rm : PI<opc, MRMSrcMem, (outs RC:$dst),
425                 (ins RC:$src1, x86memop:$src2), OpcodeStr, pat_rm, d>;
426 }
427
428 /// sse12_fp_packed_int - SSE 1 & 2 packed instructions intrinsics class
429 multiclass sse12_fp_packed_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
430                                string asm, string SSEVer, string FPSizeStr,
431                                X86MemOperand x86memop, PatFrag mem_frag,
432                                Domain d> {
433   def rr_Int : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
434                   asm, [(set RC:$dst, (
435                                 !nameconcat<Intrinsic>("int_x86_sse",
436                                 !strconcat(SSEVer, !strconcat("_",
437                                 !strconcat(OpcodeStr, FPSizeStr))))
438                          RC:$src1, RC:$src2))], d>;
439   def rm_Int : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
440                   asm, [(set RC:$dst, (
441                                 !nameconcat<Intrinsic>("int_x86_sse",
442                                 !strconcat(SSEVer, !strconcat("_",
443                                 !strconcat(OpcodeStr, FPSizeStr))))
444                          RC:$src1, (mem_frag addr:$src2)))], d>;
445 }
446
447 //===----------------------------------------------------------------------===//
448 // SSE 1 & 2 - Move Instructions
449 //===----------------------------------------------------------------------===//
450
451 class sse12_move_rr<RegisterClass RC, ValueType vt, string asm> :
452       SI<0x10, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, RC:$src2), asm,
453       [(set (vt VR128:$dst), (movl VR128:$src1, (scalar_to_vector RC:$src2)))]>;
454
455 // Loading from memory automatically zeroing upper bits.
456 class sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
457                     PatFrag mem_pat, string OpcodeStr> :
458       SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
459          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
460                         [(set RC:$dst, (mem_pat addr:$src))]>;
461
462 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
463 // register copies because it's a partial register update; FsMOVAPSrr/FsMOVAPDrr
464 // is used instead. Register-to-register movss/movsd is not modeled as an
465 // INSERT_SUBREG because INSERT_SUBREG requires that the insert be implementable
466 // in terms of a copy, and just mentioned, we don't use movss/movsd for copies.
467 let isAsmParserOnly = 1 in {
468   def VMOVSSrr : sse12_move_rr<FR32, v4f32,
469                   "movss\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS, VEX_4V;
470   def VMOVSDrr : sse12_move_rr<FR64, v2f64,
471                   "movsd\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD, VEX_4V;
472
473   let canFoldAsLoad = 1, isReMaterializable = 1 in {
474     def VMOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS, VEX;
475
476     let AddedComplexity = 20 in
477       def VMOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD, VEX;
478   }
479 }
480
481 let Constraints = "$src1 = $dst" in {
482   def MOVSSrr : sse12_move_rr<FR32, v4f32,
483                           "movss\t{$src2, $dst|$dst, $src2}">, XS;
484   def MOVSDrr : sse12_move_rr<FR64, v2f64,
485                           "movsd\t{$src2, $dst|$dst, $src2}">, XD;
486 }
487
488 let canFoldAsLoad = 1, isReMaterializable = 1 in {
489   def MOVSSrm : sse12_move_rm<FR32, f32mem, loadf32, "movss">, XS;
490
491   let AddedComplexity = 20 in
492     def MOVSDrm : sse12_move_rm<FR64, f64mem, loadf64, "movsd">, XD;
493 }
494
495 let AddedComplexity = 15 in {
496 // Extract the low 32-bit value from one vector and insert it into another.
497 def : Pat<(v4f32 (movl VR128:$src1, VR128:$src2)),
498           (MOVSSrr (v4f32 VR128:$src1),
499                    (EXTRACT_SUBREG (v4f32 VR128:$src2), sub_ss))>;
500 // Extract the low 64-bit value from one vector and insert it into another.
501 def : Pat<(v2f64 (movl VR128:$src1, VR128:$src2)),
502           (MOVSDrr (v2f64 VR128:$src1),
503                    (EXTRACT_SUBREG (v2f64 VR128:$src2), sub_sd))>;
504 }
505
506 // Implicitly promote a 32-bit scalar to a vector.
507 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
508           (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)), FR32:$src, sub_ss)>;
509 // Implicitly promote a 64-bit scalar to a vector.
510 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
511           (INSERT_SUBREG (v2f64 (IMPLICIT_DEF)), FR64:$src, sub_sd)>;
512
513 let AddedComplexity = 20 in {
514 // MOVSSrm zeros the high parts of the register; represent this
515 // with SUBREG_TO_REG.
516 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
517           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
518 def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
519           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
520 def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
521           (SUBREG_TO_REG (i32 0), (MOVSSrm addr:$src), sub_ss)>;
522 // MOVSDrm zeros the high parts of the register; represent this
523 // with SUBREG_TO_REG.
524 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
525           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
526 def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
527           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
528 def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
529           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
530 def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
531           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
532 def : Pat<(v2f64 (X86vzload addr:$src)),
533           (SUBREG_TO_REG (i64 0), (MOVSDrm addr:$src), sub_sd)>;
534 }
535
536 // Store scalar value to memory.
537 def MOVSSmr : SSI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
538                   "movss\t{$src, $dst|$dst, $src}",
539                   [(store FR32:$src, addr:$dst)]>;
540 def MOVSDmr : SDI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
541                   "movsd\t{$src, $dst|$dst, $src}",
542                   [(store FR64:$src, addr:$dst)]>;
543
544 let isAsmParserOnly = 1 in {
545 def VMOVSSmr : SI<0x11, MRMDestMem, (outs), (ins f32mem:$dst, FR32:$src),
546                   "movss\t{$src, $dst|$dst, $src}",
547                   [(store FR32:$src, addr:$dst)]>, XS, VEX_4V;
548 def VMOVSDmr : SI<0x11, MRMDestMem, (outs), (ins f64mem:$dst, FR64:$src),
549                   "movsd\t{$src, $dst|$dst, $src}",
550                   [(store FR64:$src, addr:$dst)]>, XD, VEX_4V;
551 }
552
553 // Extract and store.
554 def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
555                  addr:$dst),
556           (MOVSSmr addr:$dst,
557                    (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
558 def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
559                  addr:$dst),
560           (MOVSDmr addr:$dst,
561                    (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
562
563 // Move Aligned/Unaligned floating point values
564 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
565                             X86MemOperand x86memop, PatFrag ld_frag,
566                             string asm, Domain d,
567                             bit IsReMaterializable = 1> {
568 let neverHasSideEffects = 1 in
569   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
570               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], d>;
571 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
572   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
573               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
574                    [(set RC:$dst, (ld_frag addr:$src))], d>;
575 }
576
577 let isAsmParserOnly = 1 in {
578 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
579                               "movaps", SSEPackedSingle>, VEX;
580 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
581                               "movapd", SSEPackedDouble>, OpSize, VEX;
582 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
583                               "movups", SSEPackedSingle>, VEX;
584 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
585                               "movupd", SSEPackedDouble, 0>, OpSize, VEX;
586 }
587 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
588                               "movaps", SSEPackedSingle>, TB;
589 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
590                               "movapd", SSEPackedDouble>, TB, OpSize;
591 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
592                               "movups", SSEPackedSingle>, TB;
593 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
594                               "movupd", SSEPackedDouble, 0>, TB, OpSize;
595
596 let isAsmParserOnly = 1 in {
597 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
598                    "movaps\t{$src, $dst|$dst, $src}",
599                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>, VEX;
600 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
601                    "movapd\t{$src, $dst|$dst, $src}",
602                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>, VEX;
603 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
604                    "movups\t{$src, $dst|$dst, $src}",
605                    [(store (v4f32 VR128:$src), addr:$dst)]>, VEX;
606 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
607                    "movupd\t{$src, $dst|$dst, $src}",
608                    [(store (v2f64 VR128:$src), addr:$dst)]>, VEX;
609 }
610 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
611                    "movaps\t{$src, $dst|$dst, $src}",
612                    [(alignedstore (v4f32 VR128:$src), addr:$dst)]>;
613 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
614                    "movapd\t{$src, $dst|$dst, $src}",
615                    [(alignedstore (v2f64 VR128:$src), addr:$dst)]>;
616 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
617                    "movups\t{$src, $dst|$dst, $src}",
618                    [(store (v4f32 VR128:$src), addr:$dst)]>;
619 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
620                    "movupd\t{$src, $dst|$dst, $src}",
621                    [(store (v2f64 VR128:$src), addr:$dst)]>;
622
623 // Intrinsic forms of MOVUPS/D load and store
624 let isAsmParserOnly = 1 in {
625   let canFoldAsLoad = 1, isReMaterializable = 1 in
626   def VMOVUPSrm_Int : VPSI<0x10, MRMSrcMem, (outs VR128:$dst),
627              (ins f128mem:$src),
628              "movups\t{$src, $dst|$dst, $src}",
629              [(set VR128:$dst, (int_x86_sse_loadu_ps addr:$src))]>, VEX;
630   def VMOVUPDrm_Int : VPDI<0x10, MRMSrcMem, (outs VR128:$dst),
631              (ins f128mem:$src),
632              "movupd\t{$src, $dst|$dst, $src}",
633              [(set VR128:$dst, (int_x86_sse2_loadu_pd addr:$src))]>, VEX;
634   def VMOVUPSmr_Int : VPSI<0x11, MRMDestMem, (outs),
635              (ins f128mem:$dst, VR128:$src),
636              "movups\t{$src, $dst|$dst, $src}",
637              [(int_x86_sse_storeu_ps addr:$dst, VR128:$src)]>, VEX;
638   def VMOVUPDmr_Int : VPDI<0x11, MRMDestMem, (outs),
639              (ins f128mem:$dst, VR128:$src),
640              "movupd\t{$src, $dst|$dst, $src}",
641              [(int_x86_sse2_storeu_pd addr:$dst, VR128:$src)]>, VEX;
642 }
643 let canFoldAsLoad = 1, isReMaterializable = 1 in
644 def MOVUPSrm_Int : PSI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
645                        "movups\t{$src, $dst|$dst, $src}",
646                        [(set VR128:$dst, (int_x86_sse_loadu_ps addr:$src))]>;
647 def MOVUPDrm_Int : PDI<0x10, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
648                        "movupd\t{$src, $dst|$dst, $src}",
649                        [(set VR128:$dst, (int_x86_sse2_loadu_pd addr:$src))]>;
650
651 def MOVUPSmr_Int : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
652                        "movups\t{$src, $dst|$dst, $src}",
653                        [(int_x86_sse_storeu_ps addr:$dst, VR128:$src)]>;
654 def MOVUPDmr_Int : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
655                        "movupd\t{$src, $dst|$dst, $src}",
656                        [(int_x86_sse2_storeu_pd addr:$dst, VR128:$src)]>;
657
658 // Move Low/High packed floating point values
659 multiclass sse12_mov_hilo_packed<bits<8>opc, RegisterClass RC,
660                                  PatFrag mov_frag, string base_opc,
661                                  string asm_opr> {
662   def PSrm : PI<opc, MRMSrcMem,
663          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
664          !strconcat(!strconcat(base_opc,"s"), asm_opr),
665      [(set RC:$dst,
666        (mov_frag RC:$src1,
667               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
668               SSEPackedSingle>, TB;
669
670   def PDrm : PI<opc, MRMSrcMem,
671          (outs RC:$dst), (ins RC:$src1, f64mem:$src2),
672          !strconcat(!strconcat(base_opc,"d"), asm_opr),
673      [(set RC:$dst, (v2f64 (mov_frag RC:$src1,
674                               (scalar_to_vector (loadf64 addr:$src2)))))],
675               SSEPackedDouble>, TB, OpSize;
676 }
677
678 let isAsmParserOnly = 1, AddedComplexity = 20 in {
679   defm VMOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
680                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
681   defm VMOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
682                      "\t{$src2, $src1, $dst|$dst, $src1, $src2}">, VEX_4V;
683 }
684 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
685   defm MOVL : sse12_mov_hilo_packed<0x12, VR128, movlp, "movlp",
686                                    "\t{$src2, $dst|$dst, $src2}">;
687   defm MOVH : sse12_mov_hilo_packed<0x16, VR128, movlhps, "movhp",
688                                    "\t{$src2, $dst|$dst, $src2}">;
689 }
690
691 let isAsmParserOnly = 1 in {
692 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
693                    "movlps\t{$src, $dst|$dst, $src}",
694                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
695                                  (iPTR 0))), addr:$dst)]>, VEX;
696 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
697                    "movlpd\t{$src, $dst|$dst, $src}",
698                    [(store (f64 (vector_extract (v2f64 VR128:$src),
699                                  (iPTR 0))), addr:$dst)]>, VEX;
700 }
701 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
702                    "movlps\t{$src, $dst|$dst, $src}",
703                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
704                                  (iPTR 0))), addr:$dst)]>;
705 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
706                    "movlpd\t{$src, $dst|$dst, $src}",
707                    [(store (f64 (vector_extract (v2f64 VR128:$src),
708                                  (iPTR 0))), addr:$dst)]>;
709
710 // v2f64 extract element 1 is always custom lowered to unpack high to low
711 // and extract element 0 so the non-store version isn't too horrible.
712 let isAsmParserOnly = 1 in {
713 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
714                    "movhps\t{$src, $dst|$dst, $src}",
715                    [(store (f64 (vector_extract
716                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
717                                          (undef)), (iPTR 0))), addr:$dst)]>,
718                    VEX;
719 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
720                    "movhpd\t{$src, $dst|$dst, $src}",
721                    [(store (f64 (vector_extract
722                                  (v2f64 (unpckh VR128:$src, (undef))),
723                                  (iPTR 0))), addr:$dst)]>,
724                    VEX;
725 }
726 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
727                    "movhps\t{$src, $dst|$dst, $src}",
728                    [(store (f64 (vector_extract
729                                  (unpckh (bc_v2f64 (v4f32 VR128:$src)),
730                                          (undef)), (iPTR 0))), addr:$dst)]>;
731 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
732                    "movhpd\t{$src, $dst|$dst, $src}",
733                    [(store (f64 (vector_extract
734                                  (v2f64 (unpckh VR128:$src, (undef))),
735                                  (iPTR 0))), addr:$dst)]>;
736
737 let isAsmParserOnly = 1, AddedComplexity = 20 in {
738   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
739                                        (ins VR128:$src1, VR128:$src2),
740                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
741                       [(set VR128:$dst,
742                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>,
743                       VEX_4V;
744   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
745                                        (ins VR128:$src1, VR128:$src2),
746                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
747                       [(set VR128:$dst,
748                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>,
749                       VEX_4V;
750 }
751 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
752   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
753                                        (ins VR128:$src1, VR128:$src2),
754                       "movlhps\t{$src2, $dst|$dst, $src2}",
755                       [(set VR128:$dst,
756                         (v4f32 (movlhps VR128:$src1, VR128:$src2)))]>;
757   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
758                                        (ins VR128:$src1, VR128:$src2),
759                       "movhlps\t{$src2, $dst|$dst, $src2}",
760                       [(set VR128:$dst,
761                         (v4f32 (movhlps VR128:$src1, VR128:$src2)))]>;
762 }
763
764 def : Pat<(movlhps VR128:$src1, (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
765           (MOVHPSrm (v4i32 VR128:$src1), addr:$src2)>;
766 let AddedComplexity = 20 in {
767   def : Pat<(v4f32 (movddup VR128:$src, (undef))),
768             (MOVLHPSrr (v4f32 VR128:$src), (v4f32 VR128:$src))>;
769   def : Pat<(v2i64 (movddup VR128:$src, (undef))),
770             (MOVLHPSrr (v2i64 VR128:$src), (v2i64 VR128:$src))>;
771 }
772
773 //===----------------------------------------------------------------------===//
774 // SSE 1 & 2 - Conversion Instructions
775 //===----------------------------------------------------------------------===//
776
777 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
778                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
779                      string asm> {
780   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
781                         [(set DstRC:$dst, (OpNode SrcRC:$src))]>;
782   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
783                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))]>;
784 }
785
786 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
787                          SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
788                          string asm, Domain d> {
789   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
790                         [(set DstRC:$dst, (OpNode SrcRC:$src))], d>;
791   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
792                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))], d>;
793 }
794
795 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
796                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
797                      string asm> {
798   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
799               asm, []>;
800   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
801               (ins DstRC:$src1, x86memop:$src), asm, []>;
802 }
803
804 let isAsmParserOnly = 1 in {
805 defm VCVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
806                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS, VEX;
807 defm VCVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
808                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD, VEX;
809 defm VCVTSI2SS  : sse12_vcvt_avx<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
810                       "cvtsi2ss\t{$src, $src1, $dst|$dst, $src1, $src}">, XS,
811                       VEX_4V;
812 defm VCVTSI2SD  : sse12_vcvt_avx<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
813                       "cvtsi2sd\t{$src, $src1, $dst|$dst, $src1, $src}">, XD,
814                       VEX_4V;
815 }
816
817 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
818                       "cvttss2si\t{$src, $dst|$dst, $src}">, XS;
819 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
820                       "cvttsd2si\t{$src, $dst|$dst, $src}">, XD;
821 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
822                       "cvtsi2ss\t{$src, $dst|$dst, $src}">, XS;
823 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
824                       "cvtsi2sd\t{$src, $dst|$dst, $src}">, XD;
825
826 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
827 // and/or XMM operand(s).
828 multiclass sse12_cvt_pint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
829                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
830                          string asm, Domain d> {
831   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
832                         [(set DstRC:$dst, (Int SrcRC:$src))], d>;
833   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
834                         [(set DstRC:$dst, (Int (ld_frag addr:$src)))], d>;
835 }
836
837 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
838                          Intrinsic Int, X86MemOperand x86memop, PatFrag ld_frag,
839                          string asm> {
840   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
841                         [(set DstRC:$dst, (Int SrcRC:$src))]>;
842   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
843                         [(set DstRC:$dst, (Int (ld_frag addr:$src)))]>;
844 }
845
846 multiclass sse12_cvt_pint_3addr<bits<8> opc, RegisterClass SrcRC,
847                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
848                     PatFrag ld_frag, string asm, Domain d> {
849   def rr : PI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
850               asm, [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))], d>;
851   def rm : PI<opc, MRMSrcMem, (outs DstRC:$dst),
852                    (ins DstRC:$src1, x86memop:$src2), asm,
853               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))], d>;
854 }
855
856 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
857                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
858                     PatFrag ld_frag, string asm> {
859   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
860               asm, [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))]>;
861   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
862                    (ins DstRC:$src1, x86memop:$src2), asm,
863               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))]>;
864 }
865
866 let isAsmParserOnly = 1 in {
867   defm Int_VCVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
868                         f32mem, load, "cvtss2si\t{$src, $dst|$dst, $src}">, XS,
869                         VEX;
870   defm Int_VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
871                         f128mem, load, "cvtsd2si\t{$src, $dst|$dst, $src}">, XD,
872                         VEX;
873 }
874 defm Int_CVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
875                       f32mem, load, "cvtss2si\t{$src, $dst|$dst, $src}">, XS;
876 defm Int_CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
877                       f128mem, load, "cvtsd2si\t{$src, $dst|$dst, $src}">, XD;
878
879
880 let Constraints = "$src1 = $dst" in {
881   defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
882                         int_x86_sse_cvtsi2ss, i32mem, loadi32,
883                         "cvtsi2ss\t{$src2, $dst|$dst, $src2}">, XS;
884   defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
885                         int_x86_sse2_cvtsi2sd, i32mem, loadi32,
886                         "cvtsi2ss\t{$src2, $dst|$dst, $src2}">, XD;
887 }
888
889 // Instructions below don't have an AVX form.
890 defm Int_CVTPS2PI : sse12_cvt_pint<0x2D, VR128, VR64, int_x86_sse_cvtps2pi,
891                       f64mem, load, "cvtps2pi\t{$src, $dst|$dst, $src}",
892                       SSEPackedSingle>, TB;
893 defm Int_CVTPD2PI : sse12_cvt_pint<0x2D, VR128, VR64, int_x86_sse_cvtpd2pi,
894                       f128mem, memop, "cvtpd2pi\t{$src, $dst|$dst, $src}",
895                       SSEPackedDouble>, TB, OpSize;
896 defm Int_CVTTPS2PI : sse12_cvt_pint<0x2C, VR128, VR64, int_x86_sse_cvttps2pi,
897                        f64mem, load, "cvttps2pi\t{$src, $dst|$dst, $src}",
898                        SSEPackedSingle>, TB;
899 defm Int_CVTTPD2PI : sse12_cvt_pint<0x2C, VR128, VR64, int_x86_sse_cvttpd2pi,
900                        f128mem, memop, "cvttpd2pi\t{$src, $dst|$dst, $src}",
901                        SSEPackedDouble>, TB, OpSize;
902 defm Int_CVTPI2PD : sse12_cvt_pint<0x2A, VR64, VR128, int_x86_sse_cvtpi2pd,
903                          i64mem, load, "cvtpi2pd\t{$src, $dst|$dst, $src}",
904                          SSEPackedDouble>, TB, OpSize;
905 let Constraints = "$src1 = $dst" in {
906   defm Int_CVTPI2PS : sse12_cvt_pint_3addr<0x2A, VR64, VR128,
907                          int_x86_sse_cvtpi2ps,
908                          i64mem, load, "cvtpi2ps\t{$src2, $dst|$dst, $src2}",
909                          SSEPackedSingle>, TB;
910 }
911
912 /// SSE 1 Only
913
914 // Aliases for intrinsics
915 let isAsmParserOnly = 1, Pattern = []<dag> in {
916 defm Int_VCVTTSS2SI : sse12_cvt_sint_3addr<0x2C, VR128, GR32,
917                 int_x86_sse_cvttss2si, f32mem, load,
918                 "cvttss2si\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XS;
919 defm Int_VCVTTSD2SI : sse12_cvt_sint_3addr<0x2C, VR128, GR32,
920                 int_x86_sse2_cvttsd2si, f128mem, load,
921                 "cvttss2si\t{$src2, $src1, $dst|$dst, $src1, $src2}">, XD;
922 }
923 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
924                           f32mem, load, "cvttss2si\t{$src, $dst|$dst, $src}">,
925                           XS;
926 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
927                           f128mem, load, "cvttss2si\t{$src, $dst|$dst, $src}">,
928                           XD;
929
930 let isAsmParserOnly = 1, Pattern = []<dag> in {
931 defm VCVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load,
932                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS, VEX;
933 defm VCVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, f128mem, load,
934                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
935                             SSEPackedSingle>, TB, VEX;
936 }
937 let Pattern = []<dag> in {
938 defm CVTSS2SI : sse12_cvt_s<0x2D, FR32, GR32, undef, f32mem, load /*dummy*/,
939                           "cvtss2si{l}\t{$src, $dst|$dst, $src}">, XS;
940 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, undef, f128mem, load /*dummy*/,
941                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
942                             SSEPackedSingle>, TB; /* PD SSE3 form is avaiable */
943 }
944
945 /// SSE 2 Only
946
947 // Convert scalar double to scalar single
948 let isAsmParserOnly = 1 in {
949 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
950                        (ins FR64:$src1, FR64:$src2),
951                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
952                       VEX_4V;
953 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
954                        (ins FR64:$src1, f64mem:$src2),
955                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
956                       []>, XD, Requires<[HasAVX, HasSSE2, OptForSize]>, VEX_4V;
957 }
958 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
959                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
960                       [(set FR32:$dst, (fround FR64:$src))]>;
961 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
962                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
963                       [(set FR32:$dst, (fround (loadf64 addr:$src)))]>, XD,
964                   Requires<[HasSSE2, OptForSize]>;
965
966 let isAsmParserOnly = 1 in
967 defm Int_VCVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
968                     int_x86_sse2_cvtsd2ss, f64mem, load,
969                     "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}">,
970                     XS, VEX_4V;
971 let Constraints = "$src1 = $dst" in
972 defm Int_CVTSD2SS: sse12_cvt_sint_3addr<0x5A, VR128, VR128,
973              int_x86_sse2_cvtsd2ss, f64mem, load,
974              "cvtsd2ss\t{$src2, $dst|$dst, $src2}">, XS;
975
976 // Convert scalar single to scalar double
977 let isAsmParserOnly = 1 in { // SSE2 instructions with XS prefix
978 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
979                     (ins FR32:$src1, FR32:$src2),
980                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
981                     []>, XS, Requires<[HasAVX, HasSSE2]>, VEX_4V;
982 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
983                     (ins FR32:$src1, f32mem:$src2),
984                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
985                     []>, XS, VEX_4V, Requires<[HasAVX, HasSSE2, OptForSize]>;
986 }
987 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
988                    "cvtss2sd\t{$src, $dst|$dst, $src}",
989                    [(set FR64:$dst, (fextend FR32:$src))]>, XS,
990                  Requires<[HasSSE2]>;
991 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
992                    "cvtss2sd\t{$src, $dst|$dst, $src}",
993                    [(set FR64:$dst, (extloadf32 addr:$src))]>, XS,
994                  Requires<[HasSSE2, OptForSize]>;
995
996 let isAsmParserOnly = 1 in {
997 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
998                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
999                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1000                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1001                                        VR128:$src2))]>, XS, VEX_4V,
1002                     Requires<[HasAVX, HasSSE2]>;
1003 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1004                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1005                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1006                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1007                                        (load addr:$src2)))]>, XS, VEX_4V,
1008                     Requires<[HasAVX, HasSSE2]>;
1009 }
1010 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1011 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1012                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1013                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1014                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1015                                        VR128:$src2))]>, XS,
1016                     Requires<[HasSSE2]>;
1017 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1018                       (outs VR128:$dst), (ins VR128:$src1, f32mem:$src2),
1019                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1020                     [(set VR128:$dst, (int_x86_sse2_cvtss2sd VR128:$src1,
1021                                        (load addr:$src2)))]>, XS,
1022                     Requires<[HasSSE2]>;
1023 }
1024
1025 def : Pat<(extloadf32 addr:$src),
1026           (CVTSS2SDrr (MOVSSrm addr:$src))>,
1027       Requires<[HasSSE2, OptForSpeed]>;
1028
1029 // Convert doubleword to packed single/double fp
1030 let isAsmParserOnly = 1 in { // SSE2 instructions without OpSize prefix
1031 def Int_VCVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1032                        "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1033                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1034                      TB, VEX, Requires<[HasAVX, HasSSE2]>;
1035 def Int_VCVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1036                       "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1037                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1038                                         (bitconvert (memopv2i64 addr:$src))))]>,
1039                      TB, VEX, Requires<[HasAVX, HasSSE2]>;
1040 }
1041 def Int_CVTDQ2PSrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1042                        "cvtdq2ps\t{$src, $dst|$dst, $src}",
1043                        [(set VR128:$dst, (int_x86_sse2_cvtdq2ps VR128:$src))]>,
1044                      TB, Requires<[HasSSE2]>;
1045 def Int_CVTDQ2PSrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
1046                       "cvtdq2ps\t{$src, $dst|$dst, $src}",
1047                       [(set VR128:$dst, (int_x86_sse2_cvtdq2ps
1048                                         (bitconvert (memopv2i64 addr:$src))))]>,
1049                      TB, Requires<[HasSSE2]>;
1050
1051 // FIXME: why the non-intrinsic version is described as SSE3?
1052 let isAsmParserOnly = 1 in { // SSE2 instructions with XS prefix
1053 def Int_VCVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1054                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1055                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1056                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
1057 def Int_VCVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1058                        "vcvtdq2pd\t{$src, $dst|$dst, $src}",
1059                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1060                                         (bitconvert (memopv2i64 addr:$src))))]>,
1061                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
1062 }
1063 def Int_CVTDQ2PDrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1064                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
1065                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))]>,
1066                      XS, Requires<[HasSSE2]>;
1067 def Int_CVTDQ2PDrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
1068                      "cvtdq2pd\t{$src, $dst|$dst, $src}",
1069                      [(set VR128:$dst, (int_x86_sse2_cvtdq2pd
1070                                         (bitconvert (memopv2i64 addr:$src))))]>,
1071                      XS, Requires<[HasSSE2]>;
1072
1073 // Convert packed single/double fp to doubleword
1074 let isAsmParserOnly = 1 in {
1075 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1076                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1077 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1078                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1079 }
1080 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1081                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1082 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1083                      "cvtps2dq\t{$src, $dst|$dst, $src}", []>;
1084
1085 let isAsmParserOnly = 1 in {
1086 def Int_VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1087                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1088                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>,
1089                         VEX;
1090 def Int_VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst),
1091                          (ins f128mem:$src),
1092                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1093                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1094                                             (memop addr:$src)))]>, VEX;
1095 }
1096 def Int_CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1097                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1098                         [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))]>;
1099 def Int_CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1100                          "cvtps2dq\t{$src, $dst|$dst, $src}",
1101                          [(set VR128:$dst, (int_x86_sse2_cvtps2dq
1102                                             (memop addr:$src)))]>;
1103
1104 let isAsmParserOnly = 1 in { // SSE2 packed instructions with XD prefix
1105 def Int_VCVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1106                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1107                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1108                      XD, VEX, Requires<[HasAVX, HasSSE2]>;
1109 def Int_VCVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1110                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
1111                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1112                                           (memop addr:$src)))]>,
1113                      XD, VEX, Requires<[HasAVX, HasSSE2]>;
1114 }
1115 def Int_CVTPD2DQrr : I<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1116                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1117                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
1118                      XD, Requires<[HasSSE2]>;
1119 def Int_CVTPD2DQrm : I<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1120                        "cvtpd2dq\t{$src, $dst|$dst, $src}",
1121                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq
1122                                           (memop addr:$src)))]>,
1123                      XD, Requires<[HasSSE2]>;
1124
1125
1126 // Convert with truncation packed single/double fp to doubleword
1127 let isAsmParserOnly = 1 in { // SSE2 packed instructions with XS prefix
1128 def VCVTTPS2DQrr : VSSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1129                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1130 def VCVTTPS2DQrm : VSSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1131                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>, VEX;
1132 }
1133 def CVTTPS2DQrr : SSI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1134                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1135 def CVTTPS2DQrm : SSI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1136                       "cvttps2dq\t{$src, $dst|$dst, $src}", []>;
1137
1138
1139 let isAsmParserOnly = 1 in {
1140 def Int_VCVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1141                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1142                         [(set VR128:$dst,
1143                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1144                       XS, VEX, Requires<[HasAVX, HasSSE2]>;
1145 def Int_VCVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1146                         "vcvttps2dq\t{$src, $dst|$dst, $src}",
1147                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1148                                            (memop addr:$src)))]>,
1149                       XS, VEX, Requires<[HasAVX, HasSSE2]>;
1150 }
1151 def Int_CVTTPS2DQrr : I<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1152                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1153                         [(set VR128:$dst,
1154                               (int_x86_sse2_cvttps2dq VR128:$src))]>,
1155                       XS, Requires<[HasSSE2]>;
1156 def Int_CVTTPS2DQrm : I<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1157                         "cvttps2dq\t{$src, $dst|$dst, $src}",
1158                         [(set VR128:$dst, (int_x86_sse2_cvttps2dq
1159                                            (memop addr:$src)))]>,
1160                       XS, Requires<[HasSSE2]>;
1161
1162 let isAsmParserOnly = 1 in {
1163 def Int_VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst),
1164                             (ins VR128:$src),
1165                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1166                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>,
1167                        VEX;
1168 def Int_VCVTTPD2DQrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst),
1169                           (ins f128mem:$src),
1170                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1171                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1172                                              (memop addr:$src)))]>, VEX;
1173 }
1174 def Int_CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1175                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1176                        [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))]>;
1177 def Int_CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
1178                           "cvttpd2dq\t{$src, $dst|$dst, $src}",
1179                           [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
1180                                              (memop addr:$src)))]>;
1181
1182 // Convert packed single to packed double
1183 let isAsmParserOnly = 1 in { // SSE2 instructions without OpSize prefix
1184 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1185                        "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, VEX,
1186                        Requires<[HasAVX]>;
1187 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1188                        "vcvtps2pd\t{$src, $dst|$dst, $src}", []>, VEX,
1189                        Requires<[HasAVX]>;
1190 }
1191 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1192                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1193 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1194                        "cvtps2pd\t{$src, $dst|$dst, $src}", []>, TB;
1195
1196 let isAsmParserOnly = 1 in {
1197 def Int_VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1198                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1199                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1200                      VEX, Requires<[HasAVX, HasSSE2]>;
1201 def Int_VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1202                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1203                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1204                                           (load addr:$src)))]>,
1205                      VEX, Requires<[HasAVX, HasSSE2]>;
1206 }
1207 def Int_CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1208                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1209                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))]>,
1210                      TB, Requires<[HasSSE2]>;
1211 def Int_CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
1212                        "cvtps2pd\t{$src, $dst|$dst, $src}",
1213                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd
1214                                           (load addr:$src)))]>,
1215                      TB, Requires<[HasSSE2]>;
1216
1217 // Convert packed double to packed single
1218 let isAsmParserOnly = 1 in {
1219 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1220                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>, VEX;
1221 // FIXME: the memory form of this instruction should described using
1222 // use extra asm syntax
1223 }
1224 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1225                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1226 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1227                      "cvtpd2ps\t{$src, $dst|$dst, $src}", []>;
1228
1229
1230 let isAsmParserOnly = 1 in {
1231 def Int_VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1232                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1233                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1234 def Int_VCVTPD2PSrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst),
1235                          (ins f128mem:$src),
1236                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1237                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1238                                             (memop addr:$src)))]>;
1239 }
1240 def Int_CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1241                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1242                         [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))]>;
1243 def Int_CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1244                          "cvtpd2ps\t{$src, $dst|$dst, $src}",
1245                          [(set VR128:$dst, (int_x86_sse2_cvtpd2ps
1246                                             (memop addr:$src)))]>;
1247
1248 //===----------------------------------------------------------------------===//
1249 // SSE 1 & 2 - Compare Instructions
1250 //===----------------------------------------------------------------------===//
1251
1252 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
1253 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
1254                             string asm, string asm_alt> {
1255   def rr : SIi8<0xC2, MRMSrcReg,
1256                     (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc),
1257                     asm, []>;
1258   let mayLoad = 1 in
1259   def rm : SIi8<0xC2, MRMSrcMem,
1260                     (outs RC:$dst), (ins RC:$src1, x86memop:$src, SSECC:$cc),
1261                     asm, []>;
1262   // Accept explicit immediate argument form instead of comparison code.
1263   let isAsmParserOnly = 1 in {
1264     def rr_alt : SIi8<0xC2, MRMSrcReg,
1265                   (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
1266                   asm_alt, []>;
1267     let mayLoad = 1 in
1268     def rm_alt : SIi8<0xC2, MRMSrcMem,
1269                   (outs RC:$dst), (ins RC:$src1, x86memop:$src, i8imm:$src2),
1270                   asm_alt, []>;
1271   }
1272 }
1273
1274 let neverHasSideEffects = 1, isAsmParserOnly = 1 in {
1275   defm VCMPSS  : sse12_cmp_scalar<FR32, f32mem,
1276                   "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1277                   "cmpss\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1278                   XS, VEX_4V;
1279   defm VCMPSD  : sse12_cmp_scalar<FR64, f64mem,
1280                   "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1281                   "cmpsd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}">,
1282                   XD, VEX_4V;
1283 }
1284
1285 let Constraints = "$src1 = $dst", neverHasSideEffects = 1 in {
1286   defm CMPSS  : sse12_cmp_scalar<FR32, f32mem,
1287                     "cmp${cc}ss\t{$src, $dst|$dst, $src}",
1288                     "cmpss\t{$src2, $src, $dst|$dst, $src, $src2}">, XS;
1289   defm CMPSD  : sse12_cmp_scalar<FR64, f64mem,
1290                     "cmp${cc}sd\t{$src, $dst|$dst, $src}",
1291                     "cmpsd\t{$src2, $src, $dst|$dst, $src, $src2}">, XD;
1292 }
1293
1294 multiclass sse12_cmp_scalar_int<RegisterClass RC, X86MemOperand x86memop,
1295                          Intrinsic Int, string asm> {
1296   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
1297                       (ins VR128:$src1, VR128:$src, SSECC:$cc), asm,
1298                         [(set VR128:$dst, (Int VR128:$src1,
1299                                                VR128:$src, imm:$cc))]>;
1300   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
1301                       (ins VR128:$src1, f32mem:$src, SSECC:$cc), asm,
1302                         [(set VR128:$dst, (Int VR128:$src1,
1303                                                (load addr:$src), imm:$cc))]>;
1304 }
1305
1306 // Aliases to match intrinsics which expect XMM operand(s).
1307 let isAsmParserOnly = 1 in {
1308   defm Int_VCMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1309                        "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}">,
1310                        XS, VEX_4V;
1311   defm Int_VCMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1312                        "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}">,
1313                        XD, VEX_4V;
1314 }
1315 let Constraints = "$src1 = $dst" in {
1316   defm Int_CMPSS  : sse12_cmp_scalar_int<VR128, f32mem, int_x86_sse_cmp_ss,
1317                        "cmp${cc}ss\t{$src, $dst|$dst, $src}">, XS;
1318   defm Int_CMPSD  : sse12_cmp_scalar_int<VR128, f64mem, int_x86_sse2_cmp_sd,
1319                        "cmp${cc}sd\t{$src, $dst|$dst, $src}">, XD;
1320 }
1321
1322
1323 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
1324 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
1325                             ValueType vt, X86MemOperand x86memop,
1326                             PatFrag ld_frag, string OpcodeStr, Domain d> {
1327   def rr: PI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
1328                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1329                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))], d>;
1330   def rm: PI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
1331                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
1332                      [(set EFLAGS, (OpNode (vt RC:$src1),
1333                                            (ld_frag addr:$src2)))], d>;
1334 }
1335
1336 let Defs = [EFLAGS] in {
1337   let isAsmParserOnly = 1 in {
1338     defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
1339                                     "ucomiss", SSEPackedSingle>, VEX;
1340     defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
1341                                     "ucomisd", SSEPackedDouble>, OpSize, VEX;
1342     let Pattern = []<dag> in {
1343       defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
1344                                       "comiss", SSEPackedSingle>, VEX;
1345       defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
1346                                       "comisd", SSEPackedDouble>, OpSize, VEX;
1347     }
1348
1349     defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
1350                               load, "ucomiss", SSEPackedSingle>, VEX;
1351     defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
1352                               load, "ucomisd", SSEPackedDouble>, OpSize, VEX;
1353
1354     defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
1355                               load, "comiss", SSEPackedSingle>, VEX;
1356     defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
1357                               load, "comisd", SSEPackedDouble>, OpSize, VEX;
1358   }
1359   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
1360                                   "ucomiss", SSEPackedSingle>, TB;
1361   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
1362                                   "ucomisd", SSEPackedDouble>, TB, OpSize;
1363
1364   let Pattern = []<dag> in {
1365     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
1366                                     "comiss", SSEPackedSingle>, TB;
1367     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
1368                                     "comisd", SSEPackedDouble>, TB, OpSize;
1369   }
1370
1371   defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
1372                               load, "ucomiss", SSEPackedSingle>, TB;
1373   defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
1374                               load, "ucomisd", SSEPackedDouble>, TB, OpSize;
1375
1376   defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
1377                                   "comiss", SSEPackedSingle>, TB;
1378   defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
1379                                   "comisd", SSEPackedDouble>, TB, OpSize;
1380 } // Defs = [EFLAGS]
1381
1382 // sse12_cmp_packed - sse 1 & 2 compared packed instructions
1383 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
1384                             Intrinsic Int, string asm, string asm_alt,
1385                             Domain d> {
1386   def rri : PIi8<0xC2, MRMSrcReg,
1387              (outs RC:$dst), (ins RC:$src1, RC:$src, SSECC:$cc), asm,
1388              [(set RC:$dst, (Int RC:$src1, RC:$src, imm:$cc))], d>;
1389   def rmi : PIi8<0xC2, MRMSrcMem,
1390              (outs RC:$dst), (ins RC:$src1, f128mem:$src, SSECC:$cc), asm,
1391              [(set RC:$dst, (Int RC:$src1, (memop addr:$src), imm:$cc))], d>;
1392   // Accept explicit immediate argument form instead of comparison code.
1393   let isAsmParserOnly = 1 in {
1394     def rri_alt : PIi8<0xC2, MRMSrcReg,
1395                (outs RC:$dst), (ins RC:$src1, RC:$src, i8imm:$src2),
1396                asm_alt, [], d>;
1397     def rmi_alt : PIi8<0xC2, MRMSrcMem,
1398                (outs RC:$dst), (ins RC:$src1, f128mem:$src, i8imm:$src2),
1399                asm_alt, [], d>;
1400   }
1401 }
1402
1403 let isAsmParserOnly = 1 in {
1404   defm VCMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
1405                  "cmp${cc}ps\t{$src, $src1, $dst|$dst, $src1, $src}",
1406                  "cmpps\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
1407                  SSEPackedSingle>, VEX_4V;
1408   defm VCMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
1409                  "cmp${cc}pd\t{$src, $src1, $dst|$dst, $src1, $src}",
1410                  "cmppd\t{$src2, $src, $src1, $dst|$dst, $src1, $src, $src2}",
1411                  SSEPackedDouble>, OpSize, VEX_4V;
1412 }
1413 let Constraints = "$src1 = $dst" in {
1414   defm CMPPS : sse12_cmp_packed<VR128, f128mem, int_x86_sse_cmp_ps,
1415                  "cmp${cc}ps\t{$src, $dst|$dst, $src}",
1416                  "cmpps\t{$src2, $src, $dst|$dst, $src, $src2}",
1417                  SSEPackedSingle>, TB;
1418   defm CMPPD : sse12_cmp_packed<VR128, f128mem, int_x86_sse2_cmp_pd,
1419                  "cmp${cc}pd\t{$src, $dst|$dst, $src}",
1420                  "cmppd\t{$src2, $src, $dst|$dst, $src, $src2}",
1421                  SSEPackedDouble>, TB, OpSize;
1422 }
1423
1424 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
1425           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
1426 def : Pat<(v4i32 (X86cmpps (v4f32 VR128:$src1), (memop addr:$src2), imm:$cc)),
1427           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
1428 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
1429           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
1430 def : Pat<(v2i64 (X86cmppd (v2f64 VR128:$src1), (memop addr:$src2), imm:$cc)),
1431           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
1432
1433 //===----------------------------------------------------------------------===//
1434 // SSE 1 & 2 - Shuffle Instructions
1435 //===----------------------------------------------------------------------===//
1436
1437 /// sse12_shuffle - sse 1 & 2 shuffle instructions
1438 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
1439                          ValueType vt, string asm, PatFrag mem_frag,
1440                          Domain d, bit IsConvertibleToThreeAddress = 0> {
1441   def rmi : PIi8<0xC6, MRMSrcMem, (outs VR128:$dst),
1442                    (ins VR128:$src1, f128mem:$src2, i8imm:$src3), asm,
1443                    [(set VR128:$dst, (vt (shufp:$src3
1444                             VR128:$src1, (mem_frag addr:$src2))))], d>;
1445   let isConvertibleToThreeAddress = IsConvertibleToThreeAddress in
1446     def rri : PIi8<0xC6, MRMSrcReg, (outs VR128:$dst),
1447                    (ins VR128:$src1, VR128:$src2, i8imm:$src3), asm,
1448                    [(set VR128:$dst,
1449                             (vt (shufp:$src3 VR128:$src1, VR128:$src2)))], d>;
1450 }
1451
1452 let isAsmParserOnly = 1 in {
1453   defm VSHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
1454             "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
1455             memopv4f32, SSEPackedSingle>, VEX_4V;
1456   defm VSHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
1457             "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src2, $src2, $src3}",
1458             memopv2f64, SSEPackedDouble>, OpSize, VEX_4V;
1459 }
1460
1461 let Constraints = "$src1 = $dst" in {
1462   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
1463                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1464                     memopv4f32, SSEPackedSingle, 1 /* cvt to pshufd */>,
1465                     TB;
1466   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
1467                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
1468                     memopv2f64, SSEPackedDouble>, TB, OpSize;
1469 }
1470
1471 //===----------------------------------------------------------------------===//
1472 // SSE 1 & 2 - Unpack Instructions
1473 //===----------------------------------------------------------------------===//
1474
1475 /// sse12_unpack_interleave - sse 1 & 2 unpack and interleave
1476 multiclass sse12_unpack_interleave<bits<8> opc, PatFrag OpNode, ValueType vt,
1477                                    PatFrag mem_frag, RegisterClass RC,
1478                                    X86MemOperand x86memop, string asm,
1479                                    Domain d> {
1480     def rr : PI<opc, MRMSrcReg,
1481                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
1482                 asm, [(set RC:$dst,
1483                            (vt (OpNode RC:$src1, RC:$src2)))], d>;
1484     def rm : PI<opc, MRMSrcMem,
1485                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
1486                 asm, [(set RC:$dst,
1487                            (vt (OpNode RC:$src1,
1488                                        (mem_frag addr:$src2))))], d>;
1489 }
1490
1491 let AddedComplexity = 10 in {
1492   let isAsmParserOnly = 1 in {
1493     defm VUNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
1494           VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1495                          SSEPackedSingle>, VEX_4V;
1496     defm VUNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
1497           VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1498                          SSEPackedDouble>, OpSize, VEX_4V;
1499     defm VUNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
1500           VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1501                          SSEPackedSingle>, VEX_4V;
1502     defm VUNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
1503           VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1504                          SSEPackedDouble>, OpSize, VEX_4V;
1505   }
1506
1507   let Constraints = "$src1 = $dst" in {
1508     defm UNPCKHPS: sse12_unpack_interleave<0x15, unpckh, v4f32, memopv4f32,
1509           VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
1510                          SSEPackedSingle>, TB;
1511     defm UNPCKHPD: sse12_unpack_interleave<0x15, unpckh, v2f64, memopv2f64,
1512           VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
1513                          SSEPackedDouble>, TB, OpSize;
1514     defm UNPCKLPS: sse12_unpack_interleave<0x14, unpckl, v4f32, memopv4f32,
1515           VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
1516                          SSEPackedSingle>, TB;
1517     defm UNPCKLPD: sse12_unpack_interleave<0x14, unpckl, v2f64, memopv2f64,
1518           VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
1519                          SSEPackedDouble>, TB, OpSize;
1520   } // Constraints = "$src1 = $dst"
1521 } // AddedComplexity
1522
1523 //===----------------------------------------------------------------------===//
1524 // SSE 1 & 2 - Extract Floating-Point Sign mask
1525 //===----------------------------------------------------------------------===//
1526
1527 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
1528 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
1529                                 Domain d> {
1530   def rr : PI<0x50, MRMSrcReg, (outs GR32:$dst), (ins RC:$src),
1531               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1532                      [(set GR32:$dst, (Int RC:$src))], d>;
1533 }
1534
1535 // Mask creation
1536 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
1537                                      SSEPackedSingle>, TB;
1538 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
1539                                      SSEPackedDouble>, TB, OpSize;
1540
1541 let isAsmParserOnly = 1 in {
1542   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
1543                                         "movmskps", SSEPackedSingle>, VEX;
1544   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
1545                                         "movmskpd", SSEPackedDouble>, OpSize,
1546                                         VEX;
1547 }
1548
1549 //===----------------------------------------------------------------------===//
1550 // SSE 1 & 2 - Misc aliasing of packed SSE 1 & 2 instructions
1551 //===----------------------------------------------------------------------===//
1552
1553 // Aliases of packed SSE1 & SSE2 instructions for scalar use. These all have
1554 // names that start with 'Fs'.
1555
1556 // Alias instructions that map fld0 to pxor for sse.
1557 let isReMaterializable = 1, isAsCheapAsAMove = 1, isCodeGenOnly = 1,
1558     canFoldAsLoad = 1 in {
1559   // FIXME: Set encoding to pseudo!
1560 def FsFLD0SS : I<0xEF, MRMInitReg, (outs FR32:$dst), (ins), "",
1561                  [(set FR32:$dst, fp32imm0)]>,
1562                  Requires<[HasSSE1]>, TB, OpSize;
1563 def FsFLD0SD : I<0xEF, MRMInitReg, (outs FR64:$dst), (ins), "",
1564                  [(set FR64:$dst, fpimm0)]>,
1565                Requires<[HasSSE2]>, TB, OpSize;
1566 }
1567
1568 // Alias instruction to do FR32 or FR64 reg-to-reg copy using movaps. Upper
1569 // bits are disregarded.
1570 let neverHasSideEffects = 1 in {
1571 def FsMOVAPSrr : PSI<0x28, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1572                      "movaps\t{$src, $dst|$dst, $src}", []>;
1573 def FsMOVAPDrr : PDI<0x28, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1574                      "movapd\t{$src, $dst|$dst, $src}", []>;
1575 }
1576
1577 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
1578 // bits are disregarded.
1579 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1580 def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1581                      "movaps\t{$src, $dst|$dst, $src}",
1582                      [(set FR32:$dst, (alignedloadfsf32 addr:$src))]>;
1583 def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1584                      "movapd\t{$src, $dst|$dst, $src}",
1585                      [(set FR64:$dst, (alignedloadfsf64 addr:$src))]>;
1586 }
1587
1588 //===----------------------------------------------------------------------===//
1589 // SSE 1 & 2 - Logical Instructions
1590 //===----------------------------------------------------------------------===//
1591
1592 /// sse12_fp_alias_pack_logical - SSE 1 & 2 aliased packed FP logical ops
1593 ///
1594 multiclass sse12_fp_alias_pack_logical<bits<8> opc, string OpcodeStr,
1595                                        SDNode OpNode, bit MayLoad = 0> {
1596   let isAsmParserOnly = 1 in {
1597     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1598                 "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode, FR32,
1599                 f32, f128mem, memopfsf32, SSEPackedSingle, MayLoad>, VEX_4V;
1600
1601     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1602                 "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode, FR64,
1603                 f64, f128mem, memopfsf64, SSEPackedDouble, MayLoad>, OpSize,
1604                 VEX_4V;
1605   }
1606
1607   let Constraints = "$src1 = $dst" in {
1608     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1609                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, FR32, f32,
1610                 f128mem, memopfsf32, SSEPackedSingle, MayLoad>, TB;
1611
1612     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1613                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, FR64, f64,
1614                 f128mem, memopfsf64, SSEPackedDouble, MayLoad>, TB, OpSize;
1615   }
1616 }
1617
1618 // Alias bitwise logical operations using SSE logical ops on packed FP values.
1619 defm FsAND  : sse12_fp_alias_pack_logical<0x54, "and", X86fand>;
1620 defm FsOR   : sse12_fp_alias_pack_logical<0x56, "or", X86for>;
1621 defm FsXOR  : sse12_fp_alias_pack_logical<0x57, "xor", X86fxor>;
1622
1623 let neverHasSideEffects = 1, Pattern = []<dag>, isCommutable = 0 in
1624   defm FsANDN : sse12_fp_alias_pack_logical<0x55, "andn", undef, 1>;
1625
1626 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
1627 ///
1628 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
1629                                  SDNode OpNode, int HasPat = 0,
1630                                  list<list<dag>> Pattern = []> {
1631   let isAsmParserOnly = 1 in {
1632     defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
1633          !strconcat(OpcodeStr, "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1634          f128mem,
1635          !if(HasPat, Pattern[0], // rr
1636                      [(set VR128:$dst, (v2i64 (OpNode VR128:$src1,
1637                                                       VR128:$src2)))]),
1638          !if(HasPat, Pattern[2], // rm
1639                      [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
1640                                                (memopv2i64 addr:$src2)))])>,
1641                                                VEX_4V;
1642
1643     defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
1644          !strconcat(OpcodeStr, "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1645          f128mem,
1646          !if(HasPat, Pattern[1], // rr
1647                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1648                                                (bc_v2i64 (v2f64
1649                                                VR128:$src2))))]),
1650          !if(HasPat, Pattern[3], // rm
1651                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1652                                                (memopv2i64 addr:$src2)))])>,
1653                                                                OpSize, VEX_4V;
1654   }
1655   let Constraints = "$src1 = $dst" in {
1656     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
1657          !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"), f128mem,
1658          !if(HasPat, Pattern[0], // rr
1659                      [(set VR128:$dst, (v2i64 (OpNode VR128:$src1,
1660                                                       VR128:$src2)))]),
1661          !if(HasPat, Pattern[2], // rm
1662                      [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
1663                                                (memopv2i64 addr:$src2)))])>, TB;
1664
1665     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
1666          !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"), f128mem,
1667          !if(HasPat, Pattern[1], // rr
1668                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1669                                                (bc_v2i64 (v2f64
1670                                                VR128:$src2))))]),
1671          !if(HasPat, Pattern[3], // rm
1672                      [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
1673                                                (memopv2i64 addr:$src2)))])>,
1674                                                                     TB, OpSize;
1675   }
1676 }
1677
1678 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
1679 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
1680 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
1681 let isCommutable = 0 in
1682   defm ANDN : sse12_fp_packed_logical<0x55, "andn", undef /* dummy */, 1, [
1683     // single r+r
1684     [(set VR128:$dst, (v2i64 (and (xor VR128:$src1,
1685                                        (bc_v2i64 (v4i32 immAllOnesV))),
1686                                    VR128:$src2)))],
1687     // double r+r
1688     [(set VR128:$dst, (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1689                                  (bc_v2i64 (v2f64 VR128:$src2))))],
1690     // single r+m
1691     [(set VR128:$dst, (v2i64 (and (xor (bc_v2i64 (v4f32 VR128:$src1)),
1692                                        (bc_v2i64 (v4i32 immAllOnesV))),
1693                                   (memopv2i64 addr:$src2))))],
1694     // double r+m
1695     [(set VR128:$dst, (and (vnot (bc_v2i64 (v2f64 VR128:$src1))),
1696                            (memopv2i64 addr:$src2)))]]>;
1697
1698 //===----------------------------------------------------------------------===//
1699 // SSE 1 & 2 - Arithmetic Instructions
1700 //===----------------------------------------------------------------------===//
1701
1702 /// basic_sse12_fp_binop_rm - SSE 1 & 2 binops come in both scalar and
1703 /// vector forms.
1704 ///
1705 /// In addition, we also have a special variant of the scalar form here to
1706 /// represent the associated intrinsic operation.  This form is unlike the
1707 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
1708 /// and leaves the top elements unmodified (therefore these cannot be commuted).
1709 ///
1710 /// These three forms can each be reg+reg or reg+mem.
1711 ///
1712 multiclass basic_sse12_fp_binop_rm<bits<8> opc, string OpcodeStr,
1713                                    SDNode OpNode> {
1714
1715   let isAsmParserOnly = 1 in {
1716     defm V#NAME#SS : sse12_fp_scalar<opc,
1717         !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1718                    OpNode, FR32, f32mem>, XS, VEX_4V;
1719
1720     defm V#NAME#SD : sse12_fp_scalar<opc,
1721         !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1722                    OpNode, FR64, f64mem>, XD, VEX_4V;
1723
1724     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1725                       "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1726                       VR128, v4f32, f128mem, memopv4f32, SSEPackedSingle>,
1727                       VEX_4V;
1728
1729     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1730                       "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1731                       VR128, v2f64, f128mem, memopv2f64, SSEPackedDouble>,
1732                       OpSize, VEX_4V;
1733
1734     defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1735        !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1736                   "", "_ss", ssmem, sse_load_f32>, XS, VEX_4V;
1737
1738     defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1739        !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1740                   "2", "_sd", sdmem, sse_load_f64>, XD, VEX_4V;
1741   }
1742
1743   let Constraints = "$src1 = $dst" in {
1744     defm SS : sse12_fp_scalar<opc,
1745                     !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1746                     OpNode, FR32, f32mem>, XS;
1747
1748     defm SD : sse12_fp_scalar<opc,
1749                     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1750                     OpNode, FR64, f64mem>, XD;
1751
1752     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1753                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v4f32,
1754                 f128mem, memopv4f32, SSEPackedSingle>, TB;
1755
1756     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1757                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v2f64,
1758                 f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1759
1760     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1761        !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1762                   "", "_ss", ssmem, sse_load_f32>, XS;
1763
1764     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1765        !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1766                   "2", "_sd", sdmem, sse_load_f64>, XD;
1767   }
1768 }
1769
1770 // Arithmetic instructions
1771 defm ADD : basic_sse12_fp_binop_rm<0x58, "add", fadd>;
1772 defm MUL : basic_sse12_fp_binop_rm<0x59, "mul", fmul>;
1773
1774 let isCommutable = 0 in {
1775   defm SUB : basic_sse12_fp_binop_rm<0x5C, "sub", fsub>;
1776   defm DIV : basic_sse12_fp_binop_rm<0x5E, "div", fdiv>;
1777 }
1778
1779 /// sse12_fp_binop_rm - Other SSE 1 & 2 binops
1780 ///
1781 /// This multiclass is like basic_sse12_fp_binop_rm, with the addition of
1782 /// instructions for a full-vector intrinsic form.  Operations that map
1783 /// onto C operators don't use this form since they just use the plain
1784 /// vector form instead of having a separate vector intrinsic form.
1785 ///
1786 multiclass sse12_fp_binop_rm<bits<8> opc, string OpcodeStr,
1787                              SDNode OpNode> {
1788
1789   let isAsmParserOnly = 1 in {
1790     // Scalar operation, reg+reg.
1791     defm V#NAME#SS : sse12_fp_scalar<opc,
1792       !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1793                  OpNode, FR32, f32mem>, XS, VEX_4V;
1794
1795     defm V#NAME#SD : sse12_fp_scalar<opc,
1796       !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1797                  OpNode, FR64, f64mem>, XD, VEX_4V;
1798
1799     defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1800                       "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1801                       VR128, v4f32, f128mem, memopv4f32, SSEPackedSingle>,
1802                       VEX_4V;
1803
1804     defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1805                       "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), OpNode,
1806                       VR128, v2f64, f128mem, memopv2f64, SSEPackedDouble>,
1807                       OpSize, VEX_4V;
1808
1809     defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1810        !strconcat(OpcodeStr, "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1811                   "", "_ss", ssmem, sse_load_f32>, XS, VEX_4V;
1812
1813     defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1814        !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1815                   "2", "_sd", sdmem, sse_load_f64>, XD, VEX_4V;
1816
1817     defm V#NAME#PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1818        !strconcat(OpcodeStr, "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1819                   "", "_ps", f128mem, memopv4f32, SSEPackedSingle>, VEX_4V;
1820
1821     defm V#NAME#PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1822        !strconcat(OpcodeStr, "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1823                   "2", "_pd", f128mem, memopv2f64, SSEPackedDouble>, OpSize,
1824                   VEX_4V;
1825   }
1826
1827   let Constraints = "$src1 = $dst" in {
1828     // Scalar operation, reg+reg.
1829     defm SS : sse12_fp_scalar<opc,
1830                     !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1831                     OpNode, FR32, f32mem>, XS;
1832     defm SD : sse12_fp_scalar<opc,
1833                     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1834                     OpNode, FR64, f64mem>, XD;
1835     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1836                 "ps\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v4f32,
1837                 f128mem, memopv4f32, SSEPackedSingle>, TB;
1838
1839     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr,
1840                 "pd\t{$src2, $dst|$dst, $src2}"), OpNode, VR128, v2f64,
1841                 f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1842
1843     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1844        !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
1845                   "", "_ss", ssmem, sse_load_f32>, XS;
1846
1847     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
1848        !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
1849                   "2", "_sd", sdmem, sse_load_f64>, XD;
1850
1851     defm PS : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1852        !strconcat(OpcodeStr, "ps\t{$src2, $dst|$dst, $src2}"),
1853                   "", "_ps", f128mem, memopv4f32, SSEPackedSingle>, TB;
1854
1855     defm PD : sse12_fp_packed_int<opc, OpcodeStr, VR128,
1856        !strconcat(OpcodeStr, "pd\t{$src2, $dst|$dst, $src2}"),
1857                   "2", "_pd", f128mem, memopv2f64, SSEPackedDouble>, TB, OpSize;
1858   }
1859 }
1860
1861 let isCommutable = 0 in {
1862   defm MAX : sse12_fp_binop_rm<0x5F, "max", X86fmax>;
1863   defm MIN : sse12_fp_binop_rm<0x5D, "min", X86fmin>;
1864 }
1865
1866 /// Unop Arithmetic
1867 /// In addition, we also have a special variant of the scalar form here to
1868 /// represent the associated intrinsic operation.  This form is unlike the
1869 /// plain scalar form, in that it takes an entire vector (instead of a
1870 /// scalar) and leaves the top elements undefined.
1871 ///
1872 /// And, we have a special variant form for a full-vector intrinsic form.
1873
1874 /// sse1_fp_unop_s - SSE1 unops in scalar form.
1875 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr,
1876                           SDNode OpNode, Intrinsic F32Int> {
1877   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
1878                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1879                 [(set FR32:$dst, (OpNode FR32:$src))]>;
1880   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
1881                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1882                 [(set FR32:$dst, (OpNode (load addr:$src)))]>, XS,
1883             Requires<[HasSSE1, OptForSize]>;
1884   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1885                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1886                     [(set VR128:$dst, (F32Int VR128:$src))]>;
1887   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst), (ins ssmem:$src),
1888                     !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
1889                     [(set VR128:$dst, (F32Int sse_load_f32:$src))]>;
1890 }
1891
1892 /// sse1_fp_unop_p - SSE1 unops in scalar form.
1893 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr,
1894                           SDNode OpNode, Intrinsic V4F32Int> {
1895   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1896               !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1897               [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))]>;
1898   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1899                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1900                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))]>;
1901   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1902                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1903                     [(set VR128:$dst, (V4F32Int VR128:$src))]>;
1904   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1905                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
1906                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))]>;
1907 }
1908
1909 /// sse1_fp_unop_s_avx - AVX SSE1 unops in scalar form.
1910 multiclass sse1_fp_unop_s_avx<bits<8> opc, string OpcodeStr,
1911                               SDNode OpNode, Intrinsic F32Int> {
1912   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src1, FR32:$src2),
1913                 !strconcat(!strconcat("v", OpcodeStr),
1914                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1915   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins FR32:$src1, f32mem:$src2),
1916                 !strconcat(!strconcat("v", OpcodeStr),
1917                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1918                 []>, XS, Requires<[HasAVX, HasSSE1, OptForSize]>;
1919   def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
1920                 (ins VR128:$src1, VR128:$src2),
1921                 !strconcat(!strconcat("v", OpcodeStr),
1922                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1923   def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
1924                 (ins VR128:$src1, ssmem:$src2),
1925                 !strconcat(!strconcat("v", OpcodeStr),
1926                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1927 }
1928
1929 /// sse2_fp_unop_s - SSE2 unops in scalar form.
1930 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
1931                           SDNode OpNode, Intrinsic F64Int> {
1932   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
1933                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1934                 [(set FR64:$dst, (OpNode FR64:$src))]>;
1935   def SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
1936                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1937                 [(set FR64:$dst, (OpNode (load addr:$src)))]>;
1938   def SDr_Int : SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1939                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1940                     [(set VR128:$dst, (F64Int VR128:$src))]>;
1941   def SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins sdmem:$src),
1942                     !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
1943                     [(set VR128:$dst, (F64Int sse_load_f64:$src))]>;
1944 }
1945
1946 /// sse2_fp_unop_p - SSE2 unops in vector forms.
1947 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
1948                           SDNode OpNode, Intrinsic V2F64Int> {
1949   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1950               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1951               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))]>;
1952   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1953                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1954                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))]>;
1955   def PDr_Int : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1956                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1957                     [(set VR128:$dst, (V2F64Int VR128:$src))]>;
1958   def PDm_Int : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1959                     !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
1960                     [(set VR128:$dst, (V2F64Int (memopv2f64 addr:$src)))]>;
1961 }
1962
1963 /// sse2_fp_unop_s_avx - AVX SSE2 unops in scalar form.
1964 multiclass sse2_fp_unop_s_avx<bits<8> opc, string OpcodeStr,
1965                               SDNode OpNode, Intrinsic F64Int> {
1966   def SDr : VSDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src1, FR64:$src2),
1967                 !strconcat(OpcodeStr,
1968                            "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1969   def SDm : VSDI<opc, MRMSrcMem, (outs FR64:$dst),
1970                 (ins FR64:$src1, f64mem:$src2),
1971                 !strconcat(OpcodeStr,
1972                            "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"), []>;
1973   def SDr_Int : VSDI<opc, MRMSrcReg, (outs VR128:$dst),
1974            (ins VR128:$src1, VR128:$src2),
1975            !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1976                     []>;
1977   def SDm_Int : VSDI<opc, MRMSrcMem, (outs VR128:$dst),
1978            (ins VR128:$src1, sdmem:$src2),
1979            !strconcat(OpcodeStr, "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1980                     []>;
1981 }
1982
1983 let isAsmParserOnly = 1 in {
1984   // Square root.
1985   let Predicates = [HasAVX, HasSSE2] in {
1986   defm VSQRT  : sse2_fp_unop_s_avx<0x51, "sqrt", fsqrt, int_x86_sse2_sqrt_sd>,
1987                   VEX_4V;
1988
1989   defm VSQRT  : sse2_fp_unop_p<0x51, "vsqrt", fsqrt, int_x86_sse2_sqrt_pd>, VEX;
1990   }
1991
1992   let Predicates = [HasAVX, HasSSE1] in {
1993   defm VSQRT  : sse1_fp_unop_s_avx<0x51, "sqrt", fsqrt, int_x86_sse_sqrt_ss>,
1994                   VEX_4V;
1995   defm VSQRT  : sse1_fp_unop_p<0x51, "vsqrt", fsqrt, int_x86_sse_sqrt_ps>, VEX;
1996   // Reciprocal approximations. Note that these typically require refinement
1997   // in order to obtain suitable precision.
1998   defm VRSQRT : sse1_fp_unop_s_avx<0x52, "rsqrt", X86frsqrt,
1999                                    int_x86_sse_rsqrt_ss>, VEX_4V;
2000   defm VRSQRT : sse1_fp_unop_p<0x52, "vrsqrt", X86frsqrt, int_x86_sse_rsqrt_ps>,
2001                                    VEX;
2002   defm VRCP   : sse1_fp_unop_s_avx<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
2003                                    VEX_4V;
2004   defm VRCP   : sse1_fp_unop_p<0x53, "vrcp", X86frcp, int_x86_sse_rcp_ps>,
2005                                    VEX;
2006   }
2007 }
2008
2009 // Square root.
2010 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ss>,
2011              sse1_fp_unop_p<0x51, "sqrt",  fsqrt, int_x86_sse_sqrt_ps>,
2012              sse2_fp_unop_s<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_sd>,
2013              sse2_fp_unop_p<0x51, "sqrt",  fsqrt, int_x86_sse2_sqrt_pd>;
2014
2015 // Reciprocal approximations. Note that these typically require refinement
2016 // in order to obtain suitable precision.
2017 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ss>,
2018              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt, int_x86_sse_rsqrt_ps>;
2019 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, int_x86_sse_rcp_ss>,
2020              sse1_fp_unop_p<0x53, "rcp", X86frcp, int_x86_sse_rcp_ps>;
2021
2022 // There is no f64 version of the reciprocal approximation instructions.
2023
2024 //===----------------------------------------------------------------------===//
2025 // SSE 1 & 2 - Non-temporal stores
2026 //===----------------------------------------------------------------------===//
2027
2028 let isAsmParserOnly = 1 in {
2029   def VMOVNTPSmr_Int : VPSI<0x2B, MRMDestMem, (outs),
2030                          (ins i128mem:$dst, VR128:$src),
2031                          "movntps\t{$src, $dst|$dst, $src}",
2032                          [(int_x86_sse_movnt_ps addr:$dst, VR128:$src)]>, VEX;
2033   def VMOVNTPDmr_Int : VPDI<0x2B, MRMDestMem, (outs),
2034                          (ins i128mem:$dst, VR128:$src),
2035                          "movntpd\t{$src, $dst|$dst, $src}",
2036                          [(int_x86_sse2_movnt_pd addr:$dst, VR128:$src)]>, VEX;
2037
2038   let ExeDomain = SSEPackedInt in
2039     def VMOVNTDQmr_Int : VPDI<0xE7, MRMDestMem, (outs),
2040                        (ins f128mem:$dst, VR128:$src),
2041                        "movntdq\t{$src, $dst|$dst, $src}",
2042                        [(int_x86_sse2_movnt_dq addr:$dst, VR128:$src)]>, VEX;
2043
2044   let AddedComplexity = 400 in { // Prefer non-temporal versions
2045     def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
2046                          (ins f128mem:$dst, VR128:$src),
2047                          "movntps\t{$src, $dst|$dst, $src}",
2048                          [(alignednontemporalstore (v4f32 VR128:$src),
2049                                                    addr:$dst)]>, VEX;
2050     def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
2051                          (ins f128mem:$dst, VR128:$src),
2052                          "movntpd\t{$src, $dst|$dst, $src}",
2053                          [(alignednontemporalstore (v2f64 VR128:$src),
2054                                                    addr:$dst)]>, VEX;
2055     def VMOVNTDQ_64mr : VPDI<0xE7, MRMDestMem, (outs),
2056                           (ins f128mem:$dst, VR128:$src),
2057                           "movntdq\t{$src, $dst|$dst, $src}",
2058                           [(alignednontemporalstore (v2f64 VR128:$src),
2059                                                     addr:$dst)]>, VEX;
2060     let ExeDomain = SSEPackedInt in
2061     def VMOVNTDQmr : VPDI<0xE7, MRMDestMem, (outs),
2062                         (ins f128mem:$dst, VR128:$src),
2063                         "movntdq\t{$src, $dst|$dst, $src}",
2064                         [(alignednontemporalstore (v4f32 VR128:$src),
2065                                                   addr:$dst)]>, VEX;
2066   }
2067 }
2068
2069 def MOVNTPSmr_Int : PSI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2070                     "movntps\t{$src, $dst|$dst, $src}",
2071                     [(int_x86_sse_movnt_ps addr:$dst, VR128:$src)]>;
2072 def MOVNTPDmr_Int : PDI<0x2B, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2073                         "movntpd\t{$src, $dst|$dst, $src}",
2074                         [(int_x86_sse2_movnt_pd addr:$dst, VR128:$src)]>;
2075
2076 let ExeDomain = SSEPackedInt in
2077 def MOVNTDQmr_Int : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2078                         "movntdq\t{$src, $dst|$dst, $src}",
2079                         [(int_x86_sse2_movnt_dq addr:$dst, VR128:$src)]>;
2080
2081 let AddedComplexity = 400 in { // Prefer non-temporal versions
2082 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2083                     "movntps\t{$src, $dst|$dst, $src}",
2084                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
2085 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2086                     "movntpd\t{$src, $dst|$dst, $src}",
2087                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)]>;
2088
2089 def MOVNTDQ_64mr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2090                     "movntdq\t{$src, $dst|$dst, $src}",
2091                     [(alignednontemporalstore (v2f64 VR128:$src), addr:$dst)]>;
2092
2093 let ExeDomain = SSEPackedInt in
2094 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
2095                     "movntdq\t{$src, $dst|$dst, $src}",
2096                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)]>;
2097
2098 // There is no AVX form for instructions below this point
2099 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2100                  "movnti\t{$src, $dst|$dst, $src}",
2101                  [(nontemporalstore (i32 GR32:$src), addr:$dst)]>,
2102                TB, Requires<[HasSSE2]>;
2103
2104 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
2105                      "movnti\t{$src, $dst|$dst, $src}",
2106                      [(nontemporalstore (i64 GR64:$src), addr:$dst)]>,
2107                   TB, Requires<[HasSSE2]>;
2108
2109 }
2110 def MOVNTImr_Int  :   I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2111                     "movnti\t{$src, $dst|$dst, $src}",
2112                     [(int_x86_sse2_movnt_i addr:$dst, GR32:$src)]>,
2113                   TB, Requires<[HasSSE2]>;
2114
2115 //===----------------------------------------------------------------------===//
2116 // SSE 1 & 2 - Misc Instructions (No AVX form)
2117 //===----------------------------------------------------------------------===//
2118
2119 // Prefetch intrinsic.
2120 def PREFETCHT0   : PSI<0x18, MRM1m, (outs), (ins i8mem:$src),
2121     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3))]>;
2122 def PREFETCHT1   : PSI<0x18, MRM2m, (outs), (ins i8mem:$src),
2123     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2))]>;
2124 def PREFETCHT2   : PSI<0x18, MRM3m, (outs), (ins i8mem:$src),
2125     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1))]>;
2126 def PREFETCHNTA  : PSI<0x18, MRM0m, (outs), (ins i8mem:$src),
2127     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0))]>;
2128
2129 // Load, store, and memory fence
2130 def SFENCE : I<0xAE, MRM_F8, (outs), (ins), "sfence", [(int_x86_sse_sfence)]>,
2131              TB, Requires<[HasSSE1]>;
2132
2133 // Alias instructions that map zero vector to pxor / xorp* for sse.
2134 // We set canFoldAsLoad because this can be converted to a constant-pool
2135 // load of an all-zeros value if folding it would be beneficial.
2136 // FIXME: Change encoding to pseudo!
2137 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
2138     isCodeGenOnly = 1 in {
2139 def V_SET0PS : PSI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
2140                  [(set VR128:$dst, (v4f32 immAllZerosV))]>;
2141 def V_SET0PD : PDI<0x57, MRMInitReg, (outs VR128:$dst), (ins), "",
2142                  [(set VR128:$dst, (v2f64 immAllZerosV))]>;
2143 let ExeDomain = SSEPackedInt in
2144 def V_SET0PI : PDI<0xEF, MRMInitReg, (outs VR128:$dst), (ins), "",
2145                  [(set VR128:$dst, (v4i32 immAllZerosV))]>;
2146 }
2147
2148 def : Pat<(v2i64 immAllZerosV), (V_SET0PI)>;
2149 def : Pat<(v8i16 immAllZerosV), (V_SET0PI)>;
2150 def : Pat<(v16i8 immAllZerosV), (V_SET0PI)>;
2151
2152 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
2153           (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss))>;
2154
2155 //===----------------------------------------------------------------------===//
2156 // SSE 1 & 2 - Load/Store XCSR register
2157 //===----------------------------------------------------------------------===//
2158
2159 let isAsmParserOnly = 1 in {
2160   def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
2161                     "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>, VEX;
2162   def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
2163                     "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>, VEX;
2164 }
2165
2166 def LDMXCSR : PSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
2167                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)]>;
2168 def STMXCSR : PSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
2169                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)]>;
2170
2171 //===---------------------------------------------------------------------===//
2172 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
2173 //===---------------------------------------------------------------------===//
2174 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2175
2176 let isAsmParserOnly = 1 in {
2177   let neverHasSideEffects = 1 in
2178   def VMOVDQArr : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2179                      "movdqa\t{$src, $dst|$dst, $src}", []>, VEX;
2180   def VMOVDQUrr : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2181                      "movdqu\t{$src, $dst|$dst, $src}", []>, XS, VEX;
2182
2183   let canFoldAsLoad = 1, mayLoad = 1 in {
2184   def VMOVDQArm : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2185                      "movdqa\t{$src, $dst|$dst, $src}",
2186                      [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>,
2187                      VEX;
2188   def VMOVDQUrm :  I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2189                      "vmovdqu\t{$src, $dst|$dst, $src}",
2190                      [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
2191                    XS, VEX, Requires<[HasAVX, HasSSE2]>;
2192   }
2193
2194   let mayStore = 1 in {
2195   def VMOVDQAmr : VPDI<0x7F, MRMDestMem, (outs),
2196                      (ins i128mem:$dst, VR128:$src),
2197                      "movdqa\t{$src, $dst|$dst, $src}",
2198                      [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>, VEX;
2199   def VMOVDQUmr :  I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2200                      "vmovdqu\t{$src, $dst|$dst, $src}",
2201                      [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
2202                    XS, VEX, Requires<[HasAVX, HasSSE2]>;
2203   }
2204 }
2205
2206 let neverHasSideEffects = 1 in
2207 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2208                    "movdqa\t{$src, $dst|$dst, $src}", []>;
2209
2210 let canFoldAsLoad = 1, mayLoad = 1 in {
2211 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2212                    "movdqa\t{$src, $dst|$dst, $src}",
2213                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/]>;
2214 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2215                    "movdqu\t{$src, $dst|$dst, $src}",
2216                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/]>,
2217                  XS, Requires<[HasSSE2]>;
2218 }
2219
2220 let mayStore = 1 in {
2221 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2222                    "movdqa\t{$src, $dst|$dst, $src}",
2223                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/]>;
2224 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2225                    "movdqu\t{$src, $dst|$dst, $src}",
2226                    [/*(store (v2i64 VR128:$src), addr:$dst)*/]>,
2227                  XS, Requires<[HasSSE2]>;
2228 }
2229
2230 // Intrinsic forms of MOVDQU load and store
2231 let isAsmParserOnly = 1 in {
2232 let canFoldAsLoad = 1 in
2233 def VMOVDQUrm_Int : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2234                        "vmovdqu\t{$src, $dst|$dst, $src}",
2235                        [(set VR128:$dst, (int_x86_sse2_loadu_dq addr:$src))]>,
2236                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
2237 def VMOVDQUmr_Int : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2238                        "vmovdqu\t{$src, $dst|$dst, $src}",
2239                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
2240                      XS, VEX, Requires<[HasAVX, HasSSE2]>;
2241 }
2242
2243 let canFoldAsLoad = 1 in
2244 def MOVDQUrm_Int :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
2245                        "movdqu\t{$src, $dst|$dst, $src}",
2246                        [(set VR128:$dst, (int_x86_sse2_loadu_dq addr:$src))]>,
2247                  XS, Requires<[HasSSE2]>;
2248 def MOVDQUmr_Int :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
2249                        "movdqu\t{$src, $dst|$dst, $src}",
2250                        [(int_x86_sse2_storeu_dq addr:$dst, VR128:$src)]>,
2251                      XS, Requires<[HasSSE2]>;
2252
2253 } // ExeDomain = SSEPackedInt
2254
2255 //===---------------------------------------------------------------------===//
2256 // SSE2 - Packed Integer Arithmetic Instructions
2257 //===---------------------------------------------------------------------===//
2258
2259 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2260
2261 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
2262                             bit IsCommutable = 0, bit Is2Addr = 1> {
2263   let isCommutable = IsCommutable in
2264   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2265        (ins VR128:$src1, VR128:$src2),
2266        !if(Is2Addr,
2267            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2268            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2269        [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
2270   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2271        (ins VR128:$src1, i128mem:$src2),
2272        !if(Is2Addr,
2273            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2274            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2275        [(set VR128:$dst, (IntId VR128:$src1,
2276                                 (bitconvert (memopv2i64 addr:$src2))))]>;
2277 }
2278
2279 multiclass PDI_binop_rmi_int<bits<8> opc, bits<8> opc2, Format ImmForm,
2280                              string OpcodeStr, Intrinsic IntId,
2281                              Intrinsic IntId2, bit Is2Addr = 1> {
2282   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2283        (ins VR128:$src1, VR128:$src2),
2284        !if(Is2Addr,
2285            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2286            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2287        [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2))]>;
2288   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2289        (ins VR128:$src1, i128mem:$src2),
2290        !if(Is2Addr,
2291            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2292            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2293        [(set VR128:$dst, (IntId VR128:$src1,
2294                                       (bitconvert (memopv2i64 addr:$src2))))]>;
2295   def ri : PDIi8<opc2, ImmForm, (outs VR128:$dst),
2296        (ins VR128:$src1, i32i8imm:$src2),
2297        !if(Is2Addr,
2298            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2299            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2300        [(set VR128:$dst, (IntId2 VR128:$src1, (i32 imm:$src2)))]>;
2301 }
2302
2303 /// PDI_binop_rm - Simple SSE2 binary operator.
2304 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2305                         ValueType OpVT, bit IsCommutable = 0, bit Is2Addr = 1> {
2306   let isCommutable = IsCommutable in
2307   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2308        (ins VR128:$src1, VR128:$src2),
2309        !if(Is2Addr,
2310            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2311            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2312        [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>;
2313   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2314        (ins VR128:$src1, i128mem:$src2),
2315        !if(Is2Addr,
2316            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2317            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2318        [(set VR128:$dst, (OpVT (OpNode VR128:$src1,
2319                                      (bitconvert (memopv2i64 addr:$src2)))))]>;
2320 }
2321
2322 /// PDI_binop_rm_v2i64 - Simple SSE2 binary operator whose type is v2i64.
2323 ///
2324 /// FIXME: we could eliminate this and use PDI_binop_rm instead if tblgen knew
2325 /// to collapse (bitconvert VT to VT) into its operand.
2326 ///
2327 multiclass PDI_binop_rm_v2i64<bits<8> opc, string OpcodeStr, SDNode OpNode,
2328                               bit IsCommutable = 0, bit Is2Addr = 1> {
2329   let isCommutable = IsCommutable in
2330   def rr : PDI<opc, MRMSrcReg, (outs VR128:$dst),
2331        (ins VR128:$src1, VR128:$src2),
2332        !if(Is2Addr,
2333            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2334            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2335        [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))]>;
2336   def rm : PDI<opc, MRMSrcMem, (outs VR128:$dst),
2337        (ins VR128:$src1, i128mem:$src2),
2338        !if(Is2Addr,
2339            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2340            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2341        [(set VR128:$dst, (OpNode VR128:$src1, (memopv2i64 addr:$src2)))]>;
2342 }
2343
2344 } // ExeDomain = SSEPackedInt
2345
2346 // 128-bit Integer Arithmetic
2347
2348 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2349 defm VPADDB  : PDI_binop_rm<0xFC, "vpaddb", add, v16i8, 1, 0 /*3addr*/>, VEX_4V;
2350 defm VPADDW  : PDI_binop_rm<0xFD, "vpaddw", add, v8i16, 1, 0>, VEX_4V;
2351 defm VPADDD  : PDI_binop_rm<0xFE, "vpaddd", add, v4i32, 1, 0>, VEX_4V;
2352 defm VPADDQ  : PDI_binop_rm_v2i64<0xD4, "vpaddq", add, 1, 0>, VEX_4V;
2353 defm VPMULLW : PDI_binop_rm<0xD5, "vpmullw", mul, v8i16, 1, 0>, VEX_4V;
2354 defm VPSUBB : PDI_binop_rm<0xF8, "vpsubb", sub, v16i8, 0, 0>, VEX_4V;
2355 defm VPSUBW : PDI_binop_rm<0xF9, "vpsubw", sub, v8i16, 0, 0>, VEX_4V;
2356 defm VPSUBD : PDI_binop_rm<0xFA, "vpsubd", sub, v4i32, 0, 0>, VEX_4V;
2357 defm VPSUBQ : PDI_binop_rm_v2i64<0xFB, "vpsubq", sub, 0, 0>, VEX_4V;
2358
2359 // Intrinsic forms
2360 defm VPSUBSB  : PDI_binop_rm_int<0xE8, "vpsubsb" , int_x86_sse2_psubs_b, 0, 0>,
2361                                  VEX_4V;
2362 defm VPSUBSW  : PDI_binop_rm_int<0xE9, "vpsubsw" , int_x86_sse2_psubs_w, 0, 0>,
2363                                  VEX_4V;
2364 defm VPSUBUSB : PDI_binop_rm_int<0xD8, "vpsubusb", int_x86_sse2_psubus_b, 0, 0>,
2365                                  VEX_4V;
2366 defm VPSUBUSW : PDI_binop_rm_int<0xD9, "vpsubusw", int_x86_sse2_psubus_w, 0, 0>,
2367                                  VEX_4V;
2368 defm VPADDSB  : PDI_binop_rm_int<0xEC, "vpaddsb" , int_x86_sse2_padds_b, 1, 0>,
2369                                  VEX_4V;
2370 defm VPADDSW  : PDI_binop_rm_int<0xED, "vpaddsw" , int_x86_sse2_padds_w, 1, 0>,
2371                                  VEX_4V;
2372 defm VPADDUSB : PDI_binop_rm_int<0xDC, "vpaddusb", int_x86_sse2_paddus_b, 1, 0>,
2373                                  VEX_4V;
2374 defm VPADDUSW : PDI_binop_rm_int<0xDD, "vpaddusw", int_x86_sse2_paddus_w, 1, 0>,
2375                                  VEX_4V;
2376 defm VPMULHUW : PDI_binop_rm_int<0xE4, "vpmulhuw", int_x86_sse2_pmulhu_w, 1, 0>,
2377                                  VEX_4V;
2378 defm VPMULHW  : PDI_binop_rm_int<0xE5, "vpmulhw" , int_x86_sse2_pmulh_w, 1, 0>,
2379                                  VEX_4V;
2380 defm VPMULUDQ : PDI_binop_rm_int<0xF4, "vpmuludq", int_x86_sse2_pmulu_dq, 1, 0>,
2381                                  VEX_4V;
2382 defm VPMADDWD : PDI_binop_rm_int<0xF5, "vpmaddwd", int_x86_sse2_pmadd_wd, 1, 0>,
2383                                  VEX_4V;
2384 defm VPAVGB   : PDI_binop_rm_int<0xE0, "vpavgb", int_x86_sse2_pavg_b, 1, 0>,
2385                                  VEX_4V;
2386 defm VPAVGW   : PDI_binop_rm_int<0xE3, "vpavgw", int_x86_sse2_pavg_w, 1, 0>,
2387                                  VEX_4V;
2388 defm VPMINUB  : PDI_binop_rm_int<0xDA, "vpminub", int_x86_sse2_pminu_b, 1, 0>,
2389                                  VEX_4V;
2390 defm VPMINSW  : PDI_binop_rm_int<0xEA, "vpminsw", int_x86_sse2_pmins_w, 1, 0>,
2391                                  VEX_4V;
2392 defm VPMAXUB  : PDI_binop_rm_int<0xDE, "vpmaxub", int_x86_sse2_pmaxu_b, 1, 0>,
2393                                  VEX_4V;
2394 defm VPMAXSW  : PDI_binop_rm_int<0xEE, "vpmaxsw", int_x86_sse2_pmaxs_w, 1, 0>,
2395                                  VEX_4V;
2396 defm VPSADBW  : PDI_binop_rm_int<0xF6, "vpsadbw", int_x86_sse2_psad_bw, 1, 0>,
2397                                  VEX_4V;
2398 }
2399
2400 let Constraints = "$src1 = $dst" in {
2401 defm PADDB  : PDI_binop_rm<0xFC, "paddb", add, v16i8, 1>;
2402 defm PADDW  : PDI_binop_rm<0xFD, "paddw", add, v8i16, 1>;
2403 defm PADDD  : PDI_binop_rm<0xFE, "paddd", add, v4i32, 1>;
2404 defm PADDQ  : PDI_binop_rm_v2i64<0xD4, "paddq", add, 1>;
2405 defm PMULLW : PDI_binop_rm<0xD5, "pmullw", mul, v8i16, 1>;
2406 defm PSUBB : PDI_binop_rm<0xF8, "psubb", sub, v16i8>;
2407 defm PSUBW : PDI_binop_rm<0xF9, "psubw", sub, v8i16>;
2408 defm PSUBD : PDI_binop_rm<0xFA, "psubd", sub, v4i32>;
2409 defm PSUBQ : PDI_binop_rm_v2i64<0xFB, "psubq", sub>;
2410
2411 // Intrinsic forms
2412 defm PSUBSB  : PDI_binop_rm_int<0xE8, "psubsb" , int_x86_sse2_psubs_b>;
2413 defm PSUBSW  : PDI_binop_rm_int<0xE9, "psubsw" , int_x86_sse2_psubs_w>;
2414 defm PSUBUSB : PDI_binop_rm_int<0xD8, "psubusb", int_x86_sse2_psubus_b>;
2415 defm PSUBUSW : PDI_binop_rm_int<0xD9, "psubusw", int_x86_sse2_psubus_w>;
2416 defm PADDSB  : PDI_binop_rm_int<0xEC, "paddsb" , int_x86_sse2_padds_b, 1>;
2417 defm PADDSW  : PDI_binop_rm_int<0xED, "paddsw" , int_x86_sse2_padds_w, 1>;
2418 defm PADDUSB : PDI_binop_rm_int<0xDC, "paddusb", int_x86_sse2_paddus_b, 1>;
2419 defm PADDUSW : PDI_binop_rm_int<0xDD, "paddusw", int_x86_sse2_paddus_w, 1>;
2420 defm PMULHUW : PDI_binop_rm_int<0xE4, "pmulhuw", int_x86_sse2_pmulhu_w, 1>;
2421 defm PMULHW  : PDI_binop_rm_int<0xE5, "pmulhw" , int_x86_sse2_pmulh_w, 1>;
2422 defm PMULUDQ : PDI_binop_rm_int<0xF4, "pmuludq", int_x86_sse2_pmulu_dq, 1>;
2423 defm PMADDWD : PDI_binop_rm_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd, 1>;
2424 defm PAVGB   : PDI_binop_rm_int<0xE0, "pavgb", int_x86_sse2_pavg_b, 1>;
2425 defm PAVGW   : PDI_binop_rm_int<0xE3, "pavgw", int_x86_sse2_pavg_w, 1>;
2426 defm PMINUB  : PDI_binop_rm_int<0xDA, "pminub", int_x86_sse2_pminu_b, 1>;
2427 defm PMINSW  : PDI_binop_rm_int<0xEA, "pminsw", int_x86_sse2_pmins_w, 1>;
2428 defm PMAXUB  : PDI_binop_rm_int<0xDE, "pmaxub", int_x86_sse2_pmaxu_b, 1>;
2429 defm PMAXSW  : PDI_binop_rm_int<0xEE, "pmaxsw", int_x86_sse2_pmaxs_w, 1>;
2430 defm PSADBW  : PDI_binop_rm_int<0xF6, "psadbw", int_x86_sse2_psad_bw, 1>;
2431
2432 } // Constraints = "$src1 = $dst"
2433
2434 //===---------------------------------------------------------------------===//
2435 // SSE2 - Packed Integer Logical Instructions
2436 //===---------------------------------------------------------------------===//
2437
2438 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2439 defm VPSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "vpsllw",
2440                                 int_x86_sse2_psll_w, int_x86_sse2_pslli_w, 0>,
2441                                 VEX_4V;
2442 defm VPSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "vpslld",
2443                                 int_x86_sse2_psll_d, int_x86_sse2_pslli_d, 0>,
2444                                 VEX_4V;
2445 defm VPSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "vpsllq",
2446                                 int_x86_sse2_psll_q, int_x86_sse2_pslli_q, 0>,
2447                                 VEX_4V;
2448
2449 defm VPSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "vpsrlw",
2450                                 int_x86_sse2_psrl_w, int_x86_sse2_psrli_w, 0>,
2451                                 VEX_4V;
2452 defm VPSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "vpsrld",
2453                                 int_x86_sse2_psrl_d, int_x86_sse2_psrli_d, 0>,
2454                                 VEX_4V;
2455 defm VPSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "vpsrlq",
2456                                 int_x86_sse2_psrl_q, int_x86_sse2_psrli_q, 0>,
2457                                 VEX_4V;
2458
2459 defm VPSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "vpsraw",
2460                                 int_x86_sse2_psra_w, int_x86_sse2_psrai_w, 0>,
2461                                 VEX_4V;
2462 defm VPSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "vpsrad",
2463                                 int_x86_sse2_psra_d, int_x86_sse2_psrai_d, 0>,
2464                                 VEX_4V;
2465
2466 defm VPAND : PDI_binop_rm_v2i64<0xDB, "vpand", and, 1, 0>, VEX_4V;
2467 defm VPOR  : PDI_binop_rm_v2i64<0xEB, "vpor" , or, 1, 0>, VEX_4V;
2468 defm VPXOR : PDI_binop_rm_v2i64<0xEF, "vpxor", xor, 1, 0>, VEX_4V;
2469
2470 let ExeDomain = SSEPackedInt in {
2471   let neverHasSideEffects = 1 in {
2472     // 128-bit logical shifts.
2473     def VPSLLDQri : PDIi8<0x73, MRM7r,
2474                       (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2475                       "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
2476                       VEX_4V;
2477     def VPSRLDQri : PDIi8<0x73, MRM3r,
2478                       (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2479                       "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
2480                       VEX_4V;
2481     // PSRADQri doesn't exist in SSE[1-3].
2482   }
2483   def VPANDNrr : PDI<0xDF, MRMSrcReg,
2484                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2485                     "vpandn\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2486                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2487                                               VR128:$src2)))]>, VEX_4V;
2488
2489   def VPANDNrm : PDI<0xDF, MRMSrcMem,
2490                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2491                     "vpandn\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2492                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2493                                               (memopv2i64 addr:$src2))))]>,
2494                                               VEX_4V;
2495 }
2496 }
2497
2498 let Constraints = "$src1 = $dst" in {
2499 defm PSLLW : PDI_binop_rmi_int<0xF1, 0x71, MRM6r, "psllw",
2500                                int_x86_sse2_psll_w, int_x86_sse2_pslli_w>;
2501 defm PSLLD : PDI_binop_rmi_int<0xF2, 0x72, MRM6r, "pslld",
2502                                int_x86_sse2_psll_d, int_x86_sse2_pslli_d>;
2503 defm PSLLQ : PDI_binop_rmi_int<0xF3, 0x73, MRM6r, "psllq",
2504                                int_x86_sse2_psll_q, int_x86_sse2_pslli_q>;
2505
2506 defm PSRLW : PDI_binop_rmi_int<0xD1, 0x71, MRM2r, "psrlw",
2507                                int_x86_sse2_psrl_w, int_x86_sse2_psrli_w>;
2508 defm PSRLD : PDI_binop_rmi_int<0xD2, 0x72, MRM2r, "psrld",
2509                                int_x86_sse2_psrl_d, int_x86_sse2_psrli_d>;
2510 defm PSRLQ : PDI_binop_rmi_int<0xD3, 0x73, MRM2r, "psrlq",
2511                                int_x86_sse2_psrl_q, int_x86_sse2_psrli_q>;
2512
2513 defm PSRAW : PDI_binop_rmi_int<0xE1, 0x71, MRM4r, "psraw",
2514                                int_x86_sse2_psra_w, int_x86_sse2_psrai_w>;
2515 defm PSRAD : PDI_binop_rmi_int<0xE2, 0x72, MRM4r, "psrad",
2516                                int_x86_sse2_psra_d, int_x86_sse2_psrai_d>;
2517
2518 defm PAND : PDI_binop_rm_v2i64<0xDB, "pand", and, 1>;
2519 defm POR  : PDI_binop_rm_v2i64<0xEB, "por" , or, 1>;
2520 defm PXOR : PDI_binop_rm_v2i64<0xEF, "pxor", xor, 1>;
2521
2522 let ExeDomain = SSEPackedInt in {
2523   let neverHasSideEffects = 1 in {
2524     // 128-bit logical shifts.
2525     def PSLLDQri : PDIi8<0x73, MRM7r,
2526                          (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2527                          "pslldq\t{$src2, $dst|$dst, $src2}", []>;
2528     def PSRLDQri : PDIi8<0x73, MRM3r,
2529                          (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
2530                          "psrldq\t{$src2, $dst|$dst, $src2}", []>;
2531     // PSRADQri doesn't exist in SSE[1-3].
2532   }
2533   def PANDNrr : PDI<0xDF, MRMSrcReg,
2534                     (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2535                     "pandn\t{$src2, $dst|$dst, $src2}",
2536                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2537                                               VR128:$src2)))]>;
2538
2539   def PANDNrm : PDI<0xDF, MRMSrcMem,
2540                     (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2541                     "pandn\t{$src2, $dst|$dst, $src2}",
2542                     [(set VR128:$dst, (v2i64 (and (vnot VR128:$src1),
2543                                               (memopv2i64 addr:$src2))))]>;
2544 }
2545 } // Constraints = "$src1 = $dst"
2546
2547 let Predicates = [HasSSE2] in {
2548   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
2549             (v2i64 (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2550   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
2551             (v2i64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2552   def : Pat<(int_x86_sse2_psll_dq_bs VR128:$src1, imm:$src2),
2553             (v2i64 (PSLLDQri VR128:$src1, imm:$src2))>;
2554   def : Pat<(int_x86_sse2_psrl_dq_bs VR128:$src1, imm:$src2),
2555             (v2i64 (PSRLDQri VR128:$src1, imm:$src2))>;
2556   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
2557             (v2f64 (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2)))>;
2558
2559   // Shift up / down and insert zero's.
2560   def : Pat<(v2i64 (X86vshl  VR128:$src, (i8 imm:$amt))),
2561             (v2i64 (PSLLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2562   def : Pat<(v2i64 (X86vshr  VR128:$src, (i8 imm:$amt))),
2563             (v2i64 (PSRLDQri VR128:$src, (BYTE_imm imm:$amt)))>;
2564 }
2565
2566 //===---------------------------------------------------------------------===//
2567 // SSE2 - Packed Integer Comparison Instructions
2568 //===---------------------------------------------------------------------===//
2569
2570 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2571   defm VPCMPEQB  : PDI_binop_rm_int<0x74, "vpcmpeqb", int_x86_sse2_pcmpeq_b, 1,
2572                                     0>, VEX_4V;
2573   defm VPCMPEQW  : PDI_binop_rm_int<0x75, "vpcmpeqw", int_x86_sse2_pcmpeq_w, 1,
2574                                     0>, VEX_4V;
2575   defm VPCMPEQD  : PDI_binop_rm_int<0x76, "vpcmpeqd", int_x86_sse2_pcmpeq_d, 1,
2576                                     0>, VEX_4V;
2577   defm VPCMPGTB  : PDI_binop_rm_int<0x64, "vpcmpgtb", int_x86_sse2_pcmpgt_b, 0,
2578                                     0>, VEX_4V;
2579   defm VPCMPGTW  : PDI_binop_rm_int<0x65, "vpcmpgtw", int_x86_sse2_pcmpgt_w, 0,
2580                                     0>, VEX_4V;
2581   defm VPCMPGTD  : PDI_binop_rm_int<0x66, "vpcmpgtd", int_x86_sse2_pcmpgt_d, 0,
2582                                     0>, VEX_4V;
2583 }
2584
2585 let Constraints = "$src1 = $dst" in {
2586   defm PCMPEQB  : PDI_binop_rm_int<0x74, "pcmpeqb", int_x86_sse2_pcmpeq_b, 1>;
2587   defm PCMPEQW  : PDI_binop_rm_int<0x75, "pcmpeqw", int_x86_sse2_pcmpeq_w, 1>;
2588   defm PCMPEQD  : PDI_binop_rm_int<0x76, "pcmpeqd", int_x86_sse2_pcmpeq_d, 1>;
2589   defm PCMPGTB  : PDI_binop_rm_int<0x64, "pcmpgtb", int_x86_sse2_pcmpgt_b>;
2590   defm PCMPGTW  : PDI_binop_rm_int<0x65, "pcmpgtw", int_x86_sse2_pcmpgt_w>;
2591   defm PCMPGTD  : PDI_binop_rm_int<0x66, "pcmpgtd", int_x86_sse2_pcmpgt_d>;
2592 } // Constraints = "$src1 = $dst"
2593
2594 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, VR128:$src2)),
2595           (PCMPEQBrr VR128:$src1, VR128:$src2)>;
2596 def : Pat<(v16i8 (X86pcmpeqb VR128:$src1, (memop addr:$src2))),
2597           (PCMPEQBrm VR128:$src1, addr:$src2)>;
2598 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, VR128:$src2)),
2599           (PCMPEQWrr VR128:$src1, VR128:$src2)>;
2600 def : Pat<(v8i16 (X86pcmpeqw VR128:$src1, (memop addr:$src2))),
2601           (PCMPEQWrm VR128:$src1, addr:$src2)>;
2602 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, VR128:$src2)),
2603           (PCMPEQDrr VR128:$src1, VR128:$src2)>;
2604 def : Pat<(v4i32 (X86pcmpeqd VR128:$src1, (memop addr:$src2))),
2605           (PCMPEQDrm VR128:$src1, addr:$src2)>;
2606
2607 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, VR128:$src2)),
2608           (PCMPGTBrr VR128:$src1, VR128:$src2)>;
2609 def : Pat<(v16i8 (X86pcmpgtb VR128:$src1, (memop addr:$src2))),
2610           (PCMPGTBrm VR128:$src1, addr:$src2)>;
2611 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, VR128:$src2)),
2612           (PCMPGTWrr VR128:$src1, VR128:$src2)>;
2613 def : Pat<(v8i16 (X86pcmpgtw VR128:$src1, (memop addr:$src2))),
2614           (PCMPGTWrm VR128:$src1, addr:$src2)>;
2615 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, VR128:$src2)),
2616           (PCMPGTDrr VR128:$src1, VR128:$src2)>;
2617 def : Pat<(v4i32 (X86pcmpgtd VR128:$src1, (memop addr:$src2))),
2618           (PCMPGTDrm VR128:$src1, addr:$src2)>;
2619
2620 //===---------------------------------------------------------------------===//
2621 // SSE2 - Packed Integer Pack Instructions
2622 //===---------------------------------------------------------------------===//
2623
2624 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2625 defm VPACKSSWB : PDI_binop_rm_int<0x63, "vpacksswb", int_x86_sse2_packsswb_128,
2626                                   0, 0>, VEX_4V;
2627 defm VPACKSSDW : PDI_binop_rm_int<0x6B, "vpackssdw", int_x86_sse2_packssdw_128,
2628                                   0, 0>, VEX_4V;
2629 defm VPACKUSWB : PDI_binop_rm_int<0x67, "vpackuswb", int_x86_sse2_packuswb_128,
2630                                   0, 0>, VEX_4V;
2631 }
2632
2633 let Constraints = "$src1 = $dst" in {
2634 defm PACKSSWB : PDI_binop_rm_int<0x63, "packsswb", int_x86_sse2_packsswb_128>;
2635 defm PACKSSDW : PDI_binop_rm_int<0x6B, "packssdw", int_x86_sse2_packssdw_128>;
2636 defm PACKUSWB : PDI_binop_rm_int<0x67, "packuswb", int_x86_sse2_packuswb_128>;
2637 } // Constraints = "$src1 = $dst"
2638
2639 //===---------------------------------------------------------------------===//
2640 // SSE2 - Packed Integer Shuffle Instructions
2641 //===---------------------------------------------------------------------===//
2642
2643 let ExeDomain = SSEPackedInt in {
2644 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt, PatFrag pshuf_frag,
2645                          PatFrag bc_frag> {
2646 def ri : Ii8<0x70, MRMSrcReg,
2647               (outs VR128:$dst), (ins VR128:$src1, i8imm:$src2),
2648               !strconcat(OpcodeStr,
2649                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2650               [(set VR128:$dst, (vt (pshuf_frag:$src2 VR128:$src1,
2651                                                       (undef))))]>;
2652 def mi : Ii8<0x70, MRMSrcMem,
2653               (outs VR128:$dst), (ins i128mem:$src1, i8imm:$src2),
2654               !strconcat(OpcodeStr,
2655                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2656               [(set VR128:$dst, (vt (pshuf_frag:$src2
2657                                       (bc_frag (memopv2i64 addr:$src1)),
2658                                       (undef))))]>;
2659 }
2660 } // ExeDomain = SSEPackedInt
2661
2662 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2663   let AddedComplexity = 5 in
2664   defm VPSHUFD : sse2_pshuffle<"vpshufd", v4i32, pshufd, bc_v4i32>, OpSize,
2665                                VEX;
2666
2667   // SSE2 with ImmT == Imm8 and XS prefix.
2668   defm VPSHUFHW : sse2_pshuffle<"vpshufhw", v8i16, pshufhw, bc_v8i16>, XS,
2669                                VEX;
2670
2671   // SSE2 with ImmT == Imm8 and XD prefix.
2672   defm VPSHUFLW : sse2_pshuffle<"vpshuflw", v8i16, pshuflw, bc_v8i16>, XD,
2673                                VEX;
2674 }
2675
2676 let Predicates = [HasSSE2] in {
2677   let AddedComplexity = 5 in
2678   defm PSHUFD : sse2_pshuffle<"pshufd", v4i32, pshufd, bc_v4i32>, TB, OpSize;
2679
2680   // SSE2 with ImmT == Imm8 and XS prefix.
2681   defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, pshufhw, bc_v8i16>, XS;
2682
2683   // SSE2 with ImmT == Imm8 and XD prefix.
2684   defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, pshuflw, bc_v8i16>, XD;
2685 }
2686
2687 //===---------------------------------------------------------------------===//
2688 // SSE2 - Packed Integer Unpack Instructions
2689 //===---------------------------------------------------------------------===//
2690
2691 let ExeDomain = SSEPackedInt in {
2692 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
2693                        PatFrag unp_frag, PatFrag bc_frag, bit Is2Addr = 1> {
2694   def rr : PDI<opc, MRMSrcReg,
2695       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2696       !if(Is2Addr,
2697           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
2698           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2699       [(set VR128:$dst, (vt (unp_frag VR128:$src1, VR128:$src2)))]>;
2700   def rm : PDI<opc, MRMSrcMem,
2701       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2702       !if(Is2Addr,
2703           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
2704           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2705       [(set VR128:$dst, (unp_frag VR128:$src1,
2706                                   (bc_frag (memopv2i64
2707                                                addr:$src2))))]>;
2708 }
2709
2710 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in {
2711   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, unpckl, bc_v16i8,
2712                                  0>, VEX_4V;
2713   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, unpckl, bc_v8i16,
2714                                  0>, VEX_4V;
2715   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, unpckl, bc_v4i32,
2716                                  0>, VEX_4V;
2717
2718   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2719   /// knew to collapse (bitconvert VT to VT) into its operand.
2720   def VPUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
2721                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2722                          "vpunpcklqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2723                         [(set VR128:$dst,
2724                           (v2i64 (unpckl VR128:$src1, VR128:$src2)))]>, VEX_4V;
2725   def VPUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
2726                          (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2727                          "vpunpcklqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2728                         [(set VR128:$dst,
2729                           (v2i64 (unpckl VR128:$src1,
2730                                          (memopv2i64 addr:$src2))))]>, VEX_4V;
2731
2732   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, unpckh, bc_v16i8,
2733                                  0>, VEX_4V;
2734   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, unpckh, bc_v8i16,
2735                                  0>, VEX_4V;
2736   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, unpckh, bc_v4i32,
2737                                  0>, VEX_4V;
2738
2739   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2740   /// knew to collapse (bitconvert VT to VT) into its operand.
2741   def VPUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
2742                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2743                          "vpunpckhqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2744                         [(set VR128:$dst,
2745                           (v2i64 (unpckh VR128:$src1, VR128:$src2)))]>, VEX_4V;
2746   def VPUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
2747                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2748                         "vpunpckhqdq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2749                         [(set VR128:$dst,
2750                           (v2i64 (unpckh VR128:$src1,
2751                                          (memopv2i64 addr:$src2))))]>, VEX_4V;
2752 }
2753
2754 let Constraints = "$src1 = $dst" in {
2755   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, unpckl, bc_v16i8>;
2756   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, unpckl, bc_v8i16>;
2757   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, unpckl, bc_v4i32>;
2758
2759   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2760   /// knew to collapse (bitconvert VT to VT) into its operand.
2761   def PUNPCKLQDQrr : PDI<0x6C, MRMSrcReg,
2762                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2763                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2764                         [(set VR128:$dst,
2765                           (v2i64 (unpckl VR128:$src1, VR128:$src2)))]>;
2766   def PUNPCKLQDQrm : PDI<0x6C, MRMSrcMem,
2767                          (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2768                          "punpcklqdq\t{$src2, $dst|$dst, $src2}",
2769                         [(set VR128:$dst,
2770                           (v2i64 (unpckl VR128:$src1,
2771                                          (memopv2i64 addr:$src2))))]>;
2772
2773   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, unpckh, bc_v16i8>;
2774   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, unpckh, bc_v8i16>;
2775   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, unpckh, bc_v4i32>;
2776
2777   /// FIXME: we could eliminate this and use sse2_unpack instead if tblgen
2778   /// knew to collapse (bitconvert VT to VT) into its operand.
2779   def PUNPCKHQDQrr : PDI<0x6D, MRMSrcReg,
2780                          (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
2781                          "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2782                         [(set VR128:$dst,
2783                           (v2i64 (unpckh VR128:$src1, VR128:$src2)))]>;
2784   def PUNPCKHQDQrm : PDI<0x6D, MRMSrcMem,
2785                         (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
2786                         "punpckhqdq\t{$src2, $dst|$dst, $src2}",
2787                         [(set VR128:$dst,
2788                           (v2i64 (unpckh VR128:$src1,
2789                                          (memopv2i64 addr:$src2))))]>;
2790 }
2791
2792 } // ExeDomain = SSEPackedInt
2793
2794 //===---------------------------------------------------------------------===//
2795 // SSE2 - Packed Integer Extract and Insert
2796 //===---------------------------------------------------------------------===//
2797
2798 let ExeDomain = SSEPackedInt in {
2799 multiclass sse2_pinsrw<bit Is2Addr = 1> {
2800   def rri : Ii8<0xC4, MRMSrcReg,
2801        (outs VR128:$dst), (ins VR128:$src1,
2802         GR32:$src2, i32i8imm:$src3),
2803        !if(Is2Addr,
2804            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2805            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
2806        [(set VR128:$dst,
2807          (X86pinsrw VR128:$src1, GR32:$src2, imm:$src3))]>;
2808   def rmi : Ii8<0xC4, MRMSrcMem,
2809                        (outs VR128:$dst), (ins VR128:$src1,
2810                         i16mem:$src2, i32i8imm:$src3),
2811        !if(Is2Addr,
2812            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2813            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
2814        [(set VR128:$dst,
2815          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
2816                     imm:$src3))]>;
2817 }
2818
2819 // Extract
2820 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in
2821 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
2822                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
2823                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2824                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
2825                                                 imm:$src2))]>, OpSize, VEX;
2826 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
2827                     (outs GR32:$dst), (ins VR128:$src1, i32i8imm:$src2),
2828                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2829                     [(set GR32:$dst, (X86pextrw (v8i16 VR128:$src1),
2830                                                 imm:$src2))]>;
2831
2832 // Insert
2833 let isAsmParserOnly = 1, Predicates = [HasAVX, HasSSE2] in
2834   defm PINSRW : sse2_pinsrw<0>, OpSize, VEX_4V;
2835
2836 let Constraints = "$src1 = $dst" in
2837   defm VPINSRW : sse2_pinsrw, TB, OpSize;
2838
2839 } // ExeDomain = SSEPackedInt
2840
2841 //===---------------------------------------------------------------------===//
2842 // SSE2 - Packed Mask Creation
2843 //===---------------------------------------------------------------------===//
2844
2845 let ExeDomain = SSEPackedInt in {
2846
2847 let isAsmParserOnly = 1 in
2848 def VPMOVMSKBrr : VPDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
2849            "pmovmskb\t{$src, $dst|$dst, $src}",
2850            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>, VEX;
2851 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32:$dst), (ins VR128:$src),
2852            "pmovmskb\t{$src, $dst|$dst, $src}",
2853            [(set GR32:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))]>;
2854
2855 } // ExeDomain = SSEPackedInt
2856
2857 //===---------------------------------------------------------------------===//
2858 // SSE2 - Conditional Store
2859 //===---------------------------------------------------------------------===//
2860
2861 let ExeDomain = SSEPackedInt in {
2862
2863 let isAsmParserOnly = 1 in {
2864 let Uses = [EDI] in
2865 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
2866            (ins VR128:$src, VR128:$mask),
2867            "maskmovdqu\t{$mask, $src|$src, $mask}",
2868            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>, VEX;
2869 let Uses = [RDI] in
2870 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
2871            (ins VR128:$src, VR128:$mask),
2872            "maskmovdqu\t{$mask, $src|$src, $mask}",
2873            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>, VEX;
2874 }
2875
2876 let Uses = [EDI] in
2877 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2878            "maskmovdqu\t{$mask, $src|$src, $mask}",
2879            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)]>;
2880 let Uses = [RDI] in
2881 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
2882            "maskmovdqu\t{$mask, $src|$src, $mask}",
2883            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)]>;
2884
2885 } // ExeDomain = SSEPackedInt
2886
2887 //===---------------------------------------------------------------------===//
2888 // SSE2 - Move Doubleword
2889 //===---------------------------------------------------------------------===//
2890
2891 def MOVDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2892                       "movd\t{$src, $dst|$dst, $src}",
2893                       [(set VR128:$dst,
2894                         (v4i32 (scalar_to_vector GR32:$src)))]>;
2895 def MOVDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2896                       "movd\t{$src, $dst|$dst, $src}",
2897                       [(set VR128:$dst,
2898                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))]>;
2899
2900 def MOVDI2SSrr  : PDI<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
2901                       "movd\t{$src, $dst|$dst, $src}",
2902                       [(set FR32:$dst, (bitconvert GR32:$src))]>;
2903
2904 def MOVDI2SSrm  : PDI<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
2905                       "movd\t{$src, $dst|$dst, $src}",
2906                       [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))]>;
2907
2908 def MOVPDI2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
2909                        "movd\t{$src, $dst|$dst, $src}",
2910                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
2911                                         (iPTR 0)))]>;
2912 def MOVPDI2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
2913                        "movd\t{$src, $dst|$dst, $src}",
2914                        [(store (i32 (vector_extract (v4i32 VR128:$src),
2915                                      (iPTR 0))), addr:$dst)]>;
2916
2917 def MOVSS2DIrr  : PDI<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
2918                       "movd\t{$src, $dst|$dst, $src}",
2919                       [(set GR32:$dst, (bitconvert FR32:$src))]>;
2920 def MOVSS2DImr  : PDI<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
2921                       "movd\t{$src, $dst|$dst, $src}",
2922                       [(store (i32 (bitconvert FR32:$src)), addr:$dst)]>;
2923
2924 // movd / movq to XMM register zero-extends
2925 let AddedComplexity = 15 in {
2926 def MOVZDI2PDIrr : PDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
2927                        "movd\t{$src, $dst|$dst, $src}",
2928                        [(set VR128:$dst, (v4i32 (X86vzmovl
2929                                       (v4i32 (scalar_to_vector GR32:$src)))))]>;
2930 // This is X86-64 only.
2931 def MOVZQI2PQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
2932                        "mov{d|q}\t{$src, $dst|$dst, $src}",
2933                        [(set VR128:$dst, (v2i64 (X86vzmovl
2934                                       (v2i64 (scalar_to_vector GR64:$src)))))]>;
2935 }
2936
2937 let AddedComplexity = 20 in {
2938 def MOVZDI2PDIrm : PDI<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
2939                        "movd\t{$src, $dst|$dst, $src}",
2940                        [(set VR128:$dst,
2941                          (v4i32 (X86vzmovl (v4i32 (scalar_to_vector
2942                                                    (loadi32 addr:$src))))))]>;
2943
2944 def : Pat<(v4i32 (X86vzmovl (loadv4i32 addr:$src))),
2945             (MOVZDI2PDIrm addr:$src)>;
2946 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
2947             (MOVZDI2PDIrm addr:$src)>;
2948 def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
2949             (MOVZDI2PDIrm addr:$src)>;
2950 }
2951
2952 //===---------------------------------------------------------------------===//
2953 // SSE2 - Move Quadword
2954 //===---------------------------------------------------------------------===//
2955
2956 // SSE2 instructions with XS prefix
2957 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2958                     "movq\t{$src, $dst|$dst, $src}",
2959                     [(set VR128:$dst,
2960                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
2961                   Requires<[HasSSE2]>;
2962 def MOVPQI2QImr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2963                       "movq\t{$src, $dst|$dst, $src}",
2964                       [(store (i64 (vector_extract (v2i64 VR128:$src),
2965                                     (iPTR 0))), addr:$dst)]>;
2966
2967 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
2968           (f64 (EXTRACT_SUBREG (v2f64 VR128:$src), sub_sd))>;
2969
2970 // Store / copy lower 64-bits of a XMM register.
2971 def MOVLQ128mr : PDI<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
2972                      "movq\t{$src, $dst|$dst, $src}",
2973                      [(int_x86_sse2_storel_dq addr:$dst, VR128:$src)]>;
2974
2975 let AddedComplexity = 20 in {
2976 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2977                      "movq\t{$src, $dst|$dst, $src}",
2978                      [(set VR128:$dst,
2979                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
2980                                                  (loadi64 addr:$src))))))]>, XS,
2981                    Requires<[HasSSE2]>;
2982
2983 def : Pat<(v2i64 (X86vzmovl (loadv2i64 addr:$src))),
2984             (MOVZQI2PQIrm addr:$src)>;
2985 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
2986             (MOVZQI2PQIrm addr:$src)>;
2987 def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
2988 }
2989
2990 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
2991 // IA32 document. movq xmm1, xmm2 does clear the high bits.
2992 let AddedComplexity = 15 in
2993 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2994                         "movq\t{$src, $dst|$dst, $src}",
2995                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))]>,
2996                       XS, Requires<[HasSSE2]>;
2997
2998 let AddedComplexity = 20 in {
2999 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3000                         "movq\t{$src, $dst|$dst, $src}",
3001                     [(set VR128:$dst, (v2i64 (X86vzmovl
3002                                              (loadv2i64 addr:$src))))]>,
3003                       XS, Requires<[HasSSE2]>;
3004
3005 def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4i32 addr:$src)))),
3006             (MOVZPQILo2PQIrm addr:$src)>;
3007 }
3008
3009 // Instructions for the disassembler
3010 // xr = XMM register
3011 // xm = mem64
3012
3013 def MOVQxrxr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3014                  "movq\t{$src, $dst|$dst, $src}", []>, XS;
3015
3016 //===---------------------------------------------------------------------===//
3017 // SSE2 - Misc Instructions
3018 //===---------------------------------------------------------------------===//
3019
3020 // Flush cache
3021 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3022                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)]>,
3023               TB, Requires<[HasSSE2]>;
3024
3025 // Load, store, and memory fence
3026 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3027                "lfence", [(int_x86_sse2_lfence)]>, TB, Requires<[HasSSE2]>;
3028 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3029                "mfence", [(int_x86_sse2_mfence)]>, TB, Requires<[HasSSE2]>;
3030
3031 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3032 // was introduced with SSE2, it's backward compatible.
3033 def PAUSE : I<0x90, RawFrm, (outs), (ins), "pause", []>, REP;
3034
3035 //TODO: custom lower this so as to never even generate the noop
3036 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
3037            (i8 0)), (NOOP)>;
3038 def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
3039 def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
3040 def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm),
3041            (i8 1)), (MFENCE)>;
3042
3043 // Alias instructions that map zero vector to pxor / xorp* for sse.
3044 // We set canFoldAsLoad because this can be converted to a constant-pool
3045 // load of an all-ones value if folding it would be beneficial.
3046 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
3047     isCodeGenOnly = 1, ExeDomain = SSEPackedInt in
3048   // FIXME: Change encoding to pseudo.
3049   def V_SETALLONES : PDI<0x76, MRMInitReg, (outs VR128:$dst), (ins), "",
3050                          [(set VR128:$dst, (v4i32 immAllOnesV))]>;
3051
3052 //===---------------------------------------------------------------------===//
3053 // SSE3 Instructions
3054 //===---------------------------------------------------------------------===//
3055
3056 // Conversion Instructions
3057 def CVTPD2DQrm  : S3DI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3058                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
3059 def CVTPD2DQrr  : S3DI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3060                        "cvtpd2dq\t{$src, $dst|$dst, $src}", []>;
3061 def CVTDQ2PDrm  : S3SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3062                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
3063 def CVTDQ2PDrr  : S3SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3064                        "cvtdq2pd\t{$src, $dst|$dst, $src}", []>;
3065
3066 // Move Instructions
3067 def MOVSHDUPrr : S3SI<0x16, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3068                       "movshdup\t{$src, $dst|$dst, $src}",
3069                       [(set VR128:$dst, (v4f32 (movshdup
3070                                                 VR128:$src, (undef))))]>;
3071 def MOVSHDUPrm : S3SI<0x16, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3072                       "movshdup\t{$src, $dst|$dst, $src}",
3073                       [(set VR128:$dst, (movshdup
3074                                          (memopv4f32 addr:$src), (undef)))]>;
3075
3076 def MOVSLDUPrr : S3SI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3077                       "movsldup\t{$src, $dst|$dst, $src}",
3078                       [(set VR128:$dst, (v4f32 (movsldup
3079                                                 VR128:$src, (undef))))]>;
3080 def MOVSLDUPrm : S3SI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3081                       "movsldup\t{$src, $dst|$dst, $src}",
3082                       [(set VR128:$dst, (movsldup
3083                                          (memopv4f32 addr:$src), (undef)))]>;
3084
3085 def MOVDDUPrr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3086                       "movddup\t{$src, $dst|$dst, $src}",
3087                       [(set VR128:$dst,(v2f64 (movddup VR128:$src, (undef))))]>;
3088 def MOVDDUPrm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
3089                       "movddup\t{$src, $dst|$dst, $src}",
3090                     [(set VR128:$dst,
3091                       (v2f64 (movddup (scalar_to_vector (loadf64 addr:$src)),
3092                                       (undef))))]>;
3093
3094 def : Pat<(movddup (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src)))),
3095                    (undef)),
3096           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
3097
3098 let AddedComplexity = 5 in {
3099 def : Pat<(movddup (memopv2f64 addr:$src), (undef)),
3100           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
3101 def : Pat<(movddup (bc_v4f32 (memopv2f64 addr:$src)), (undef)),
3102           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
3103 def : Pat<(movddup (memopv2i64 addr:$src), (undef)),
3104           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
3105 def : Pat<(movddup (bc_v4i32 (memopv2i64 addr:$src)), (undef)),
3106           (MOVDDUPrm addr:$src)>, Requires<[HasSSE3]>;
3107 }
3108
3109 // Arithmetic
3110 let Constraints = "$src1 = $dst" in {
3111   def ADDSUBPSrr : S3DI<0xD0, MRMSrcReg,
3112                         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3113                         "addsubps\t{$src2, $dst|$dst, $src2}",
3114                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
3115                                            VR128:$src2))]>;
3116   def ADDSUBPSrm : S3DI<0xD0, MRMSrcMem,
3117                         (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
3118                         "addsubps\t{$src2, $dst|$dst, $src2}",
3119                         [(set VR128:$dst, (int_x86_sse3_addsub_ps VR128:$src1,
3120                                            (memop addr:$src2)))]>;
3121   def ADDSUBPDrr : S3I<0xD0, MRMSrcReg,
3122                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3123                        "addsubpd\t{$src2, $dst|$dst, $src2}",
3124                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
3125                                           VR128:$src2))]>;
3126   def ADDSUBPDrm : S3I<0xD0, MRMSrcMem,
3127                        (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
3128                        "addsubpd\t{$src2, $dst|$dst, $src2}",
3129                        [(set VR128:$dst, (int_x86_sse3_addsub_pd VR128:$src1,
3130                                           (memop addr:$src2)))]>;
3131 }
3132
3133 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3134                    "lddqu\t{$src, $dst|$dst, $src}",
3135                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>;
3136
3137 // Horizontal ops
3138 class S3D_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
3139   : S3DI<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3140          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3141          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, VR128:$src2)))]>;
3142 class S3D_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
3143   : S3DI<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
3144          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3145          [(set VR128:$dst, (v4f32 (IntId VR128:$src1, (memop addr:$src2))))]>;
3146 class S3_Intrr<bits<8> o, string OpcodeStr, Intrinsic IntId>
3147   : S3I<o, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3148         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3149         [(set VR128:$dst, (v2f64 (IntId VR128:$src1, VR128:$src2)))]>;
3150 class S3_Intrm<bits<8> o, string OpcodeStr, Intrinsic IntId>
3151   : S3I<o, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, f128mem:$src2),
3152         !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3153       [(set VR128:$dst, (v2f64 (IntId VR128:$src1, (memopv2f64 addr:$src2))))]>;
3154
3155 let Constraints = "$src1 = $dst" in {
3156   def HADDPSrr : S3D_Intrr<0x7C, "haddps", int_x86_sse3_hadd_ps>;
3157   def HADDPSrm : S3D_Intrm<0x7C, "haddps", int_x86_sse3_hadd_ps>;
3158   def HADDPDrr : S3_Intrr <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
3159   def HADDPDrm : S3_Intrm <0x7C, "haddpd", int_x86_sse3_hadd_pd>;
3160   def HSUBPSrr : S3D_Intrr<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
3161   def HSUBPSrm : S3D_Intrm<0x7D, "hsubps", int_x86_sse3_hsub_ps>;
3162   def HSUBPDrr : S3_Intrr <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
3163   def HSUBPDrm : S3_Intrm <0x7D, "hsubpd", int_x86_sse3_hsub_pd>;
3164 }
3165
3166 // Thread synchronization
3167 def MONITOR : I<0x01, MRM_C8, (outs), (ins), "monitor",
3168                 [(int_x86_sse3_monitor EAX, ECX, EDX)]>,TB, Requires<[HasSSE3]>;
3169 def MWAIT   : I<0x01, MRM_C9, (outs), (ins), "mwait",
3170                 [(int_x86_sse3_mwait ECX, EAX)]>, TB, Requires<[HasSSE3]>;
3171
3172 // vector_shuffle v1, <undef> <1, 1, 3, 3>
3173 let AddedComplexity = 15 in
3174 def : Pat<(v4i32 (movshdup VR128:$src, (undef))),
3175           (MOVSHDUPrr VR128:$src)>, Requires<[HasSSE3]>;
3176 let AddedComplexity = 20 in
3177 def : Pat<(v4i32 (movshdup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
3178           (MOVSHDUPrm addr:$src)>, Requires<[HasSSE3]>;
3179
3180 // vector_shuffle v1, <undef> <0, 0, 2, 2>
3181 let AddedComplexity = 15 in
3182   def : Pat<(v4i32 (movsldup VR128:$src, (undef))),
3183             (MOVSLDUPrr VR128:$src)>, Requires<[HasSSE3]>;
3184 let AddedComplexity = 20 in
3185   def : Pat<(v4i32 (movsldup (bc_v4i32 (memopv2i64 addr:$src)), (undef))),
3186             (MOVSLDUPrm addr:$src)>, Requires<[HasSSE3]>;
3187
3188 //===---------------------------------------------------------------------===//
3189 // SSSE3 Instructions
3190 //===---------------------------------------------------------------------===//
3191
3192 /// SS3I_unop_rm_int_8 - Simple SSSE3 unary operator whose type is v*i8.
3193 multiclass SS3I_unop_rm_int_8<bits<8> opc, string OpcodeStr,
3194                               Intrinsic IntId64, Intrinsic IntId128> {
3195   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst), (ins VR64:$src),
3196                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3197                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
3198
3199   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst), (ins i64mem:$src),
3200                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3201                    [(set VR64:$dst,
3202                      (IntId64 (bitconvert (memopv8i8 addr:$src))))]>;
3203
3204   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3205                     (ins VR128:$src),
3206                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3207                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
3208                     OpSize;
3209
3210   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3211                     (ins i128mem:$src),
3212                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3213                     [(set VR128:$dst,
3214                       (IntId128
3215                        (bitconvert (memopv16i8 addr:$src))))]>, OpSize;
3216 }
3217
3218 /// SS3I_unop_rm_int_16 - Simple SSSE3 unary operator whose type is v*i16.
3219 multiclass SS3I_unop_rm_int_16<bits<8> opc, string OpcodeStr,
3220                                Intrinsic IntId64, Intrinsic IntId128> {
3221   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
3222                    (ins VR64:$src),
3223                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3224                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
3225
3226   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
3227                    (ins i64mem:$src),
3228                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3229                    [(set VR64:$dst,
3230                      (IntId64
3231                       (bitconvert (memopv4i16 addr:$src))))]>;
3232
3233   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3234                     (ins VR128:$src),
3235                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3236                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
3237                     OpSize;
3238
3239   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3240                     (ins i128mem:$src),
3241                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3242                     [(set VR128:$dst,
3243                       (IntId128
3244                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
3245 }
3246
3247 /// SS3I_unop_rm_int_32 - Simple SSSE3 unary operator whose type is v*i32.
3248 multiclass SS3I_unop_rm_int_32<bits<8> opc, string OpcodeStr,
3249                                Intrinsic IntId64, Intrinsic IntId128> {
3250   def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
3251                    (ins VR64:$src),
3252                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3253                    [(set VR64:$dst, (IntId64 VR64:$src))]>;
3254
3255   def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
3256                    (ins i64mem:$src),
3257                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3258                    [(set VR64:$dst,
3259                      (IntId64
3260                       (bitconvert (memopv2i32 addr:$src))))]>;
3261
3262   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3263                     (ins VR128:$src),
3264                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3265                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
3266                     OpSize;
3267
3268   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3269                     (ins i128mem:$src),
3270                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3271                     [(set VR128:$dst,
3272                       (IntId128
3273                        (bitconvert (memopv4i32 addr:$src))))]>, OpSize;
3274 }
3275
3276 defm PABSB       : SS3I_unop_rm_int_8 <0x1C, "pabsb",
3277                                        int_x86_ssse3_pabs_b,
3278                                        int_x86_ssse3_pabs_b_128>;
3279 defm PABSW       : SS3I_unop_rm_int_16<0x1D, "pabsw",
3280                                        int_x86_ssse3_pabs_w,
3281                                        int_x86_ssse3_pabs_w_128>;
3282 defm PABSD       : SS3I_unop_rm_int_32<0x1E, "pabsd",
3283                                        int_x86_ssse3_pabs_d,
3284                                        int_x86_ssse3_pabs_d_128>;
3285
3286 /// SS3I_binop_rm_int_8 - Simple SSSE3 binary operator whose type is v*i8.
3287 let Constraints = "$src1 = $dst" in {
3288   multiclass SS3I_binop_rm_int_8<bits<8> opc, string OpcodeStr,
3289                                  Intrinsic IntId64, Intrinsic IntId128,
3290                                  bit Commutable = 0> {
3291     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
3292                      (ins VR64:$src1, VR64:$src2),
3293                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3294                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
3295       let isCommutable = Commutable;
3296     }
3297     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
3298                      (ins VR64:$src1, i64mem:$src2),
3299                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3300                      [(set VR64:$dst,
3301                        (IntId64 VR64:$src1,
3302                         (bitconvert (memopv8i8 addr:$src2))))]>;
3303
3304     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3305                       (ins VR128:$src1, VR128:$src2),
3306                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3307                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3308                       OpSize {
3309       let isCommutable = Commutable;
3310     }
3311     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3312                       (ins VR128:$src1, i128mem:$src2),
3313                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3314                       [(set VR128:$dst,
3315                         (IntId128 VR128:$src1,
3316                          (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3317   }
3318 }
3319
3320 /// SS3I_binop_rm_int_16 - Simple SSSE3 binary operator whose type is v*i16.
3321 let Constraints = "$src1 = $dst" in {
3322   multiclass SS3I_binop_rm_int_16<bits<8> opc, string OpcodeStr,
3323                                   Intrinsic IntId64, Intrinsic IntId128,
3324                                   bit Commutable = 0> {
3325     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
3326                      (ins VR64:$src1, VR64:$src2),
3327                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3328                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
3329       let isCommutable = Commutable;
3330     }
3331     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
3332                      (ins VR64:$src1, i64mem:$src2),
3333                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3334                      [(set VR64:$dst,
3335                        (IntId64 VR64:$src1,
3336                         (bitconvert (memopv4i16 addr:$src2))))]>;
3337
3338     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3339                       (ins VR128:$src1, VR128:$src2),
3340                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3341                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3342                       OpSize {
3343       let isCommutable = Commutable;
3344     }
3345     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3346                       (ins VR128:$src1, i128mem:$src2),
3347                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3348                       [(set VR128:$dst,
3349                         (IntId128 VR128:$src1,
3350                          (bitconvert (memopv8i16 addr:$src2))))]>, OpSize;
3351   }
3352 }
3353
3354 /// SS3I_binop_rm_int_32 - Simple SSSE3 binary operator whose type is v*i32.
3355 let Constraints = "$src1 = $dst" in {
3356   multiclass SS3I_binop_rm_int_32<bits<8> opc, string OpcodeStr,
3357                                   Intrinsic IntId64, Intrinsic IntId128,
3358                                   bit Commutable = 0> {
3359     def rr64 : SS38I<opc, MRMSrcReg, (outs VR64:$dst),
3360                      (ins VR64:$src1, VR64:$src2),
3361                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3362                      [(set VR64:$dst, (IntId64 VR64:$src1, VR64:$src2))]> {
3363       let isCommutable = Commutable;
3364     }
3365     def rm64 : SS38I<opc, MRMSrcMem, (outs VR64:$dst),
3366                      (ins VR64:$src1, i64mem:$src2),
3367                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3368                      [(set VR64:$dst,
3369                        (IntId64 VR64:$src1,
3370                         (bitconvert (memopv2i32 addr:$src2))))]>;
3371
3372     def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
3373                       (ins VR128:$src1, VR128:$src2),
3374                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3375                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3376                       OpSize {
3377       let isCommutable = Commutable;
3378     }
3379     def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
3380                       (ins VR128:$src1, i128mem:$src2),
3381                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3382                       [(set VR128:$dst,
3383                         (IntId128 VR128:$src1,
3384                          (bitconvert (memopv4i32 addr:$src2))))]>, OpSize;
3385   }
3386 }
3387
3388 let ImmT = NoImm in {  // None of these have i8 immediate fields.
3389 defm PHADDW      : SS3I_binop_rm_int_16<0x01, "phaddw",
3390                                         int_x86_ssse3_phadd_w,
3391                                         int_x86_ssse3_phadd_w_128>;
3392 defm PHADDD      : SS3I_binop_rm_int_32<0x02, "phaddd",
3393                                         int_x86_ssse3_phadd_d,
3394                                         int_x86_ssse3_phadd_d_128>;
3395 defm PHADDSW     : SS3I_binop_rm_int_16<0x03, "phaddsw",
3396                                         int_x86_ssse3_phadd_sw,
3397                                         int_x86_ssse3_phadd_sw_128>;
3398 defm PHSUBW      : SS3I_binop_rm_int_16<0x05, "phsubw",
3399                                         int_x86_ssse3_phsub_w,
3400                                         int_x86_ssse3_phsub_w_128>;
3401 defm PHSUBD      : SS3I_binop_rm_int_32<0x06, "phsubd",
3402                                         int_x86_ssse3_phsub_d,
3403                                         int_x86_ssse3_phsub_d_128>;
3404 defm PHSUBSW     : SS3I_binop_rm_int_16<0x07, "phsubsw",
3405                                         int_x86_ssse3_phsub_sw,
3406                                         int_x86_ssse3_phsub_sw_128>;
3407 defm PMADDUBSW   : SS3I_binop_rm_int_8 <0x04, "pmaddubsw",
3408                                         int_x86_ssse3_pmadd_ub_sw,
3409                                         int_x86_ssse3_pmadd_ub_sw_128>;
3410 defm PMULHRSW    : SS3I_binop_rm_int_16<0x0B, "pmulhrsw",
3411                                         int_x86_ssse3_pmul_hr_sw,
3412                                         int_x86_ssse3_pmul_hr_sw_128, 1>;
3413
3414 defm PSHUFB      : SS3I_binop_rm_int_8 <0x00, "pshufb",
3415                                         int_x86_ssse3_pshuf_b,
3416                                         int_x86_ssse3_pshuf_b_128>;
3417 defm PSIGNB      : SS3I_binop_rm_int_8 <0x08, "psignb",
3418                                         int_x86_ssse3_psign_b,
3419                                         int_x86_ssse3_psign_b_128>;
3420 defm PSIGNW      : SS3I_binop_rm_int_16<0x09, "psignw",
3421                                         int_x86_ssse3_psign_w,
3422                                         int_x86_ssse3_psign_w_128>;
3423 defm PSIGND      : SS3I_binop_rm_int_32<0x0A, "psignd",
3424                                         int_x86_ssse3_psign_d,
3425                                         int_x86_ssse3_psign_d_128>;
3426 }
3427
3428 // palignr patterns.
3429 let Constraints = "$src1 = $dst" in {
3430   def PALIGNR64rr  : SS3AI<0x0F, MRMSrcReg, (outs VR64:$dst),
3431                            (ins VR64:$src1, VR64:$src2, i8imm:$src3),
3432                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3433                            []>;
3434   def PALIGNR64rm  : SS3AI<0x0F, MRMSrcMem, (outs VR64:$dst),
3435                            (ins VR64:$src1, i64mem:$src2, i8imm:$src3),
3436                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3437                            []>;
3438
3439   def PALIGNR128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
3440                            (ins VR128:$src1, VR128:$src2, i8imm:$src3),
3441                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3442                            []>, OpSize;
3443   def PALIGNR128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
3444                            (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
3445                            "palignr\t{$src3, $src2, $dst|$dst, $src2, $src3}",
3446                            []>, OpSize;
3447 }
3448
3449 let AddedComplexity = 5 in {
3450
3451 def : Pat<(v1i64 (palign:$src3 VR64:$src1, VR64:$src2)),
3452           (PALIGNR64rr VR64:$src2, VR64:$src1,
3453                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3454           Requires<[HasSSSE3]>;
3455 def : Pat<(v2i32 (palign:$src3 VR64:$src1, VR64:$src2)),
3456           (PALIGNR64rr VR64:$src2, VR64:$src1,
3457                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3458           Requires<[HasSSSE3]>;
3459 def : Pat<(v2f32 (palign:$src3 VR64:$src1, VR64:$src2)),
3460           (PALIGNR64rr VR64:$src2, VR64:$src1,
3461                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3462           Requires<[HasSSSE3]>;
3463 def : Pat<(v4i16 (palign:$src3 VR64:$src1, VR64:$src2)),
3464           (PALIGNR64rr VR64:$src2, VR64:$src1,
3465                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3466           Requires<[HasSSSE3]>;
3467 def : Pat<(v8i8 (palign:$src3 VR64:$src1, VR64:$src2)),
3468           (PALIGNR64rr VR64:$src2, VR64:$src1,
3469                        (SHUFFLE_get_palign_imm VR64:$src3))>,
3470           Requires<[HasSSSE3]>;
3471
3472 def : Pat<(v4i32 (palign:$src3 VR128:$src1, VR128:$src2)),
3473           (PALIGNR128rr VR128:$src2, VR128:$src1,
3474                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3475       Requires<[HasSSSE3]>;
3476 def : Pat<(v4f32 (palign:$src3 VR128:$src1, VR128:$src2)),
3477           (PALIGNR128rr VR128:$src2, VR128:$src1,
3478                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3479       Requires<[HasSSSE3]>;
3480 def : Pat<(v8i16 (palign:$src3 VR128:$src1, VR128:$src2)),
3481           (PALIGNR128rr VR128:$src2, VR128:$src1,
3482                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3483       Requires<[HasSSSE3]>;
3484 def : Pat<(v16i8 (palign:$src3 VR128:$src1, VR128:$src2)),
3485           (PALIGNR128rr VR128:$src2, VR128:$src1,
3486                         (SHUFFLE_get_palign_imm VR128:$src3))>,
3487       Requires<[HasSSSE3]>;
3488 }
3489
3490 def : Pat<(X86pshufb VR128:$src, VR128:$mask),
3491           (PSHUFBrr128 VR128:$src, VR128:$mask)>, Requires<[HasSSSE3]>;
3492 def : Pat<(X86pshufb VR128:$src, (bc_v16i8 (memopv2i64 addr:$mask))),
3493           (PSHUFBrm128 VR128:$src, addr:$mask)>, Requires<[HasSSSE3]>;
3494
3495 //===---------------------------------------------------------------------===//
3496 // Non-Instruction Patterns
3497 //===---------------------------------------------------------------------===//
3498
3499 // extload f32 -> f64.  This matches load+fextend because we have a hack in
3500 // the isel (PreprocessForFPConvert) that can introduce loads after dag
3501 // combine.
3502 // Since these loads aren't folded into the fextend, we have to match it
3503 // explicitly here.
3504 let Predicates = [HasSSE2] in
3505  def : Pat<(fextend (loadf32 addr:$src)),
3506            (CVTSS2SDrm addr:$src)>;
3507
3508 // bit_convert
3509 let Predicates = [HasSSE2] in {
3510   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
3511   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
3512   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
3513   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
3514   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
3515   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
3516   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
3517   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
3518   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
3519   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
3520   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
3521   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
3522   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
3523   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
3524   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
3525   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
3526   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
3527   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
3528   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
3529   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
3530   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
3531   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
3532   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
3533   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
3534   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
3535   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
3536   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
3537   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
3538   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
3539   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
3540 }
3541
3542 // Move scalar to XMM zero-extended
3543 // movd to XMM register zero-extends
3544 let AddedComplexity = 15 in {
3545 // Zeroing a VR128 then do a MOVS{S|D} to the lower bits.
3546 def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
3547           (MOVSDrr (v2f64 (V_SET0PS)), FR64:$src)>;
3548 def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
3549           (MOVSSrr (v4f32 (V_SET0PS)), FR32:$src)>;
3550 def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
3551           (MOVSSrr (v4f32 (V_SET0PS)),
3552                    (f32 (EXTRACT_SUBREG (v4f32 VR128:$src), sub_ss)))>;
3553 def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
3554           (MOVSSrr (v4i32 (V_SET0PI)),
3555                    (EXTRACT_SUBREG (v4i32 VR128:$src), sub_ss))>;
3556 }
3557
3558 // Splat v2f64 / v2i64
3559 let AddedComplexity = 10 in {
3560 def : Pat<(splat_lo (v2f64 VR128:$src), (undef)),
3561           (UNPCKLPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3562 def : Pat<(unpckh (v2f64 VR128:$src), (undef)),
3563           (UNPCKHPDrr VR128:$src, VR128:$src)>,   Requires<[HasSSE2]>;
3564 def : Pat<(splat_lo (v2i64 VR128:$src), (undef)),
3565           (PUNPCKLQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3566 def : Pat<(unpckh (v2i64 VR128:$src), (undef)),
3567           (PUNPCKHQDQrr VR128:$src, VR128:$src)>, Requires<[HasSSE2]>;
3568 }
3569
3570 // Special unary SHUFPSrri case.
3571 def : Pat<(v4f32 (pshufd:$src3 VR128:$src1, (undef))),
3572           (SHUFPSrri VR128:$src1, VR128:$src1,
3573                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3574 let AddedComplexity = 5 in
3575 def : Pat<(v4f32 (pshufd:$src2 VR128:$src1, (undef))),
3576           (PSHUFDri VR128:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3577       Requires<[HasSSE2]>;
3578 // Special unary SHUFPDrri case.
3579 def : Pat<(v2i64 (pshufd:$src3 VR128:$src1, (undef))),
3580           (SHUFPDrri VR128:$src1, VR128:$src1,
3581                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3582       Requires<[HasSSE2]>;
3583 // Special unary SHUFPDrri case.
3584 def : Pat<(v2f64 (pshufd:$src3 VR128:$src1, (undef))),
3585           (SHUFPDrri VR128:$src1, VR128:$src1,
3586                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3587       Requires<[HasSSE2]>;
3588 // Unary v4f32 shuffle with PSHUF* in order to fold a load.
3589 def : Pat<(pshufd:$src2 (bc_v4i32 (memopv4f32 addr:$src1)), (undef)),
3590           (PSHUFDmi addr:$src1, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3591       Requires<[HasSSE2]>;
3592
3593 // Special binary v4i32 shuffle cases with SHUFPS.
3594 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (v4i32 VR128:$src2))),
3595           (SHUFPSrri VR128:$src1, VR128:$src2,
3596                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3597            Requires<[HasSSE2]>;
3598 def : Pat<(v4i32 (shufp:$src3 VR128:$src1, (bc_v4i32 (memopv2i64 addr:$src2)))),
3599           (SHUFPSrmi VR128:$src1, addr:$src2,
3600                     (SHUFFLE_get_shuf_imm VR128:$src3))>,
3601            Requires<[HasSSE2]>;
3602 // Special binary v2i64 shuffle cases using SHUFPDrri.
3603 def : Pat<(v2i64 (shufp:$src3 VR128:$src1, VR128:$src2)),
3604           (SHUFPDrri VR128:$src1, VR128:$src2,
3605                      (SHUFFLE_get_shuf_imm VR128:$src3))>,
3606           Requires<[HasSSE2]>;
3607
3608 // vector_shuffle v1, <undef>, <0, 0, 1, 1, ...>
3609 let AddedComplexity = 15 in {
3610 def : Pat<(v4i32 (unpckl_undef:$src2 VR128:$src, (undef))),
3611           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3612           Requires<[OptForSpeed, HasSSE2]>;
3613 def : Pat<(v4f32 (unpckl_undef:$src2 VR128:$src, (undef))),
3614           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3615           Requires<[OptForSpeed, HasSSE2]>;
3616 }
3617 let AddedComplexity = 10 in {
3618 def : Pat<(v4f32 (unpckl_undef VR128:$src, (undef))),
3619           (UNPCKLPSrr VR128:$src, VR128:$src)>;
3620 def : Pat<(v16i8 (unpckl_undef VR128:$src, (undef))),
3621           (PUNPCKLBWrr VR128:$src, VR128:$src)>;
3622 def : Pat<(v8i16 (unpckl_undef VR128:$src, (undef))),
3623           (PUNPCKLWDrr VR128:$src, VR128:$src)>;
3624 def : Pat<(v4i32 (unpckl_undef VR128:$src, (undef))),
3625           (PUNPCKLDQrr VR128:$src, VR128:$src)>;
3626 }
3627
3628 // vector_shuffle v1, <undef>, <2, 2, 3, 3, ...>
3629 let AddedComplexity = 15 in {
3630 def : Pat<(v4i32 (unpckh_undef:$src2 VR128:$src, (undef))),
3631           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3632           Requires<[OptForSpeed, HasSSE2]>;
3633 def : Pat<(v4f32 (unpckh_undef:$src2 VR128:$src, (undef))),
3634           (PSHUFDri VR128:$src, (SHUFFLE_get_shuf_imm VR128:$src2))>,
3635           Requires<[OptForSpeed, HasSSE2]>;
3636 }
3637 let AddedComplexity = 10 in {
3638 def : Pat<(v4f32 (unpckh_undef VR128:$src, (undef))),
3639           (UNPCKHPSrr VR128:$src, VR128:$src)>;
3640 def : Pat<(v16i8 (unpckh_undef VR128:$src, (undef))),
3641           (PUNPCKHBWrr VR128:$src, VR128:$src)>;
3642 def : Pat<(v8i16 (unpckh_undef VR128:$src, (undef))),
3643           (PUNPCKHWDrr VR128:$src, VR128:$src)>;
3644 def : Pat<(v4i32 (unpckh_undef VR128:$src, (undef))),
3645           (PUNPCKHDQrr VR128:$src, VR128:$src)>;
3646 }
3647
3648 let AddedComplexity = 20 in {
3649 // vector_shuffle v1, v2 <0, 1, 4, 5> using MOVLHPS
3650 def : Pat<(v4i32 (movlhps VR128:$src1, VR128:$src2)),
3651           (MOVLHPSrr VR128:$src1, VR128:$src2)>;
3652
3653 // vector_shuffle v1, v2 <6, 7, 2, 3> using MOVHLPS
3654 def : Pat<(v4i32 (movhlps VR128:$src1, VR128:$src2)),
3655           (MOVHLPSrr VR128:$src1, VR128:$src2)>;
3656
3657 // vector_shuffle v1, undef <2, ?, ?, ?> using MOVHLPS
3658 def : Pat<(v4f32 (movhlps_undef VR128:$src1, (undef))),
3659           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3660 def : Pat<(v4i32 (movhlps_undef VR128:$src1, (undef))),
3661           (MOVHLPSrr VR128:$src1, VR128:$src1)>;
3662 }
3663
3664 let AddedComplexity = 20 in {
3665 // vector_shuffle v1, (load v2) <4, 5, 2, 3> using MOVLPS
3666 def : Pat<(v4f32 (movlp VR128:$src1, (load addr:$src2))),
3667           (MOVLPSrm VR128:$src1, addr:$src2)>;
3668 def : Pat<(v2f64 (movlp VR128:$src1, (load addr:$src2))),
3669           (MOVLPDrm VR128:$src1, addr:$src2)>;
3670 def : Pat<(v4i32 (movlp VR128:$src1, (load addr:$src2))),
3671           (MOVLPSrm VR128:$src1, addr:$src2)>;
3672 def : Pat<(v2i64 (movlp VR128:$src1, (load addr:$src2))),
3673           (MOVLPDrm VR128:$src1, addr:$src2)>;
3674 }
3675
3676 // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
3677 def : Pat<(store (v4f32 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3678           (MOVLPSmr addr:$src1, VR128:$src2)>;
3679 def : Pat<(store (v2f64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3680           (MOVLPDmr addr:$src1, VR128:$src2)>;
3681 def : Pat<(store (v4i32 (movlp (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
3682                  addr:$src1),
3683           (MOVLPSmr addr:$src1, VR128:$src2)>;
3684 def : Pat<(store (v2i64 (movlp (load addr:$src1), VR128:$src2)), addr:$src1),
3685           (MOVLPDmr addr:$src1, VR128:$src2)>;
3686
3687 let AddedComplexity = 15 in {
3688 // Setting the lowest element in the vector.
3689 def : Pat<(v4i32 (movl VR128:$src1, VR128:$src2)),
3690           (MOVSSrr (v4i32 VR128:$src1),
3691                    (EXTRACT_SUBREG (v4i32 VR128:$src2), sub_ss))>;
3692 def : Pat<(v2i64 (movl VR128:$src1, VR128:$src2)),
3693           (MOVSDrr (v2i64 VR128:$src1),
3694                    (EXTRACT_SUBREG (v2i64 VR128:$src2), sub_sd))>;
3695
3696 // vector_shuffle v1, v2 <4, 5, 2, 3> using movsd
3697 def : Pat<(v4f32 (movlp VR128:$src1, VR128:$src2)),
3698           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>,
3699       Requires<[HasSSE2]>;
3700 def : Pat<(v4i32 (movlp VR128:$src1, VR128:$src2)),
3701           (MOVSDrr VR128:$src1, (EXTRACT_SUBREG VR128:$src2, sub_sd))>,
3702       Requires<[HasSSE2]>;
3703 }
3704
3705 // vector_shuffle v1, v2 <4, 5, 2, 3> using SHUFPSrri (we prefer movsd, but
3706 // fall back to this for SSE1)
3707 def : Pat<(v4f32 (movlp:$src3 VR128:$src1, (v4f32 VR128:$src2))),
3708           (SHUFPSrri VR128:$src2, VR128:$src1,
3709                      (SHUFFLE_get_shuf_imm VR128:$src3))>;
3710
3711 // Set lowest element and zero upper elements.
3712 def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
3713           (MOVZPQILo2PQIrr VR128:$src)>, Requires<[HasSSE2]>;
3714
3715 // Some special case pandn patterns.
3716 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3717                   VR128:$src2)),
3718           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3719 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3720                   VR128:$src2)),
3721           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3722 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3723                   VR128:$src2)),
3724           (PANDNrr VR128:$src1, VR128:$src2)>, Requires<[HasSSE2]>;
3725
3726 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v4i32 immAllOnesV))),
3727                   (memop addr:$src2))),
3728           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3729 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v8i16 immAllOnesV))),
3730                   (memop addr:$src2))),
3731           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3732 def : Pat<(v2i64 (and (xor VR128:$src1, (bc_v2i64 (v16i8 immAllOnesV))),
3733                   (memop addr:$src2))),
3734           (PANDNrm VR128:$src1, addr:$src2)>, Requires<[HasSSE2]>;
3735
3736 // vector -> vector casts
3737 def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
3738           (Int_CVTDQ2PSrr VR128:$src)>, Requires<[HasSSE2]>;
3739 def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
3740           (Int_CVTTPS2DQrr VR128:$src)>, Requires<[HasSSE2]>;
3741 def : Pat<(v2f64 (sint_to_fp (v2i32 VR64:$src))),
3742           (Int_CVTPI2PDrr VR64:$src)>, Requires<[HasSSE2]>;
3743 def : Pat<(v2i32 (fp_to_sint (v2f64 VR128:$src))),
3744           (Int_CVTTPD2PIrr VR128:$src)>, Requires<[HasSSE2]>;
3745
3746 // Use movaps / movups for SSE integer load / store (one byte shorter).
3747 def : Pat<(alignedloadv4i32 addr:$src),
3748           (MOVAPSrm addr:$src)>;
3749 def : Pat<(loadv4i32 addr:$src),
3750           (MOVUPSrm addr:$src)>;
3751 def : Pat<(alignedloadv2i64 addr:$src),
3752           (MOVAPSrm addr:$src)>;
3753 def : Pat<(loadv2i64 addr:$src),
3754           (MOVUPSrm addr:$src)>;
3755
3756 def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
3757           (MOVAPSmr addr:$dst, VR128:$src)>;
3758 def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
3759           (MOVAPSmr addr:$dst, VR128:$src)>;
3760 def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
3761           (MOVAPSmr addr:$dst, VR128:$src)>;
3762 def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
3763           (MOVAPSmr addr:$dst, VR128:$src)>;
3764 def : Pat<(store (v2i64 VR128:$src), addr:$dst),
3765           (MOVUPSmr addr:$dst, VR128:$src)>;
3766 def : Pat<(store (v4i32 VR128:$src), addr:$dst),
3767           (MOVUPSmr addr:$dst, VR128:$src)>;
3768 def : Pat<(store (v8i16 VR128:$src), addr:$dst),
3769           (MOVUPSmr addr:$dst, VR128:$src)>;
3770 def : Pat<(store (v16i8 VR128:$src), addr:$dst),
3771           (MOVUPSmr addr:$dst, VR128:$src)>;
3772
3773 //===----------------------------------------------------------------------===//
3774 // SSE4.1 Instructions
3775 //===----------------------------------------------------------------------===//
3776
3777 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd,
3778                             string OpcodeStr,
3779                             Intrinsic V4F32Int,
3780                             Intrinsic V2F64Int> {
3781   // Intrinsic operation, reg.
3782   // Vector intrinsic operation, reg
3783   def PSr_Int : SS4AIi8<opcps, MRMSrcReg,
3784                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3785                     !strconcat(OpcodeStr,
3786                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3787                     [(set VR128:$dst, (V4F32Int VR128:$src1, imm:$src2))]>,
3788                     OpSize;
3789
3790   // Vector intrinsic operation, mem
3791   def PSm_Int : Ii8<opcps, MRMSrcMem,
3792                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3793                     !strconcat(OpcodeStr,
3794                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3795                     [(set VR128:$dst,
3796                           (V4F32Int (memopv4f32 addr:$src1),imm:$src2))]>,
3797                     TA, OpSize,
3798                 Requires<[HasSSE41]>;
3799
3800   // Vector intrinsic operation, reg
3801   def PDr_Int : SS4AIi8<opcpd, MRMSrcReg,
3802                     (outs VR128:$dst), (ins VR128:$src1, i32i8imm:$src2),
3803                     !strconcat(OpcodeStr,
3804                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3805                     [(set VR128:$dst, (V2F64Int VR128:$src1, imm:$src2))]>,
3806                     OpSize;
3807
3808   // Vector intrinsic operation, mem
3809   def PDm_Int : SS4AIi8<opcpd, MRMSrcMem,
3810                     (outs VR128:$dst), (ins f128mem:$src1, i32i8imm:$src2),
3811                     !strconcat(OpcodeStr,
3812                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3813                     [(set VR128:$dst,
3814                           (V2F64Int (memopv2f64 addr:$src1),imm:$src2))]>,
3815                     OpSize;
3816 }
3817
3818 let Constraints = "$src1 = $dst" in {
3819 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
3820                             string OpcodeStr,
3821                             Intrinsic F32Int,
3822                             Intrinsic F64Int> {
3823   // Intrinsic operation, reg.
3824   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
3825                     (outs VR128:$dst),
3826                                  (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3827                     !strconcat(OpcodeStr,
3828                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3829                     [(set VR128:$dst,
3830                             (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3831                     OpSize;
3832
3833   // Intrinsic operation, mem.
3834   def SSm_Int : SS4AIi8<opcss, MRMSrcMem,
3835                     (outs VR128:$dst),
3836                                 (ins VR128:$src1, ssmem:$src2, i32i8imm:$src3),
3837                     !strconcat(OpcodeStr,
3838                     "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3839                     [(set VR128:$dst,
3840                          (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
3841                     OpSize;
3842
3843   // Intrinsic operation, reg.
3844   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
3845                     (outs VR128:$dst),
3846                             (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3847                     !strconcat(OpcodeStr,
3848                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3849                     [(set VR128:$dst,
3850                             (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
3851                     OpSize;
3852
3853   // Intrinsic operation, mem.
3854   def SDm_Int : SS4AIi8<opcsd, MRMSrcMem,
3855                     (outs VR128:$dst),
3856                             (ins VR128:$src1, sdmem:$src2, i32i8imm:$src3),
3857                     !strconcat(OpcodeStr,
3858                     "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
3859                     [(set VR128:$dst,
3860                         (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
3861                     OpSize;
3862 }
3863 }
3864
3865 // FP round - roundss, roundps, roundsd, roundpd
3866 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round",
3867                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
3868 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
3869                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
3870
3871 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
3872 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
3873                                  Intrinsic IntId128> {
3874   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3875                     (ins VR128:$src),
3876                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3877                     [(set VR128:$dst, (IntId128 VR128:$src))]>, OpSize;
3878   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3879                      (ins i128mem:$src),
3880                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
3881                      [(set VR128:$dst,
3882                        (IntId128
3883                        (bitconvert (memopv8i16 addr:$src))))]>, OpSize;
3884 }
3885
3886 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
3887                                          int_x86_sse41_phminposuw>;
3888
3889 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3890 let Constraints = "$src1 = $dst" in {
3891   multiclass SS41I_binop_rm_int<bits<8> opc, string OpcodeStr,
3892                                 Intrinsic IntId128, bit Commutable = 0> {
3893     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3894                    (ins VR128:$src1, VR128:$src2),
3895                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3896                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3897                    OpSize {
3898       let isCommutable = Commutable;
3899     }
3900     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3901                    (ins VR128:$src1, i128mem:$src2),
3902                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3903                    [(set VR128:$dst,
3904                      (IntId128 VR128:$src1,
3905                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
3906   }
3907 }
3908
3909 defm PCMPEQQ      : SS41I_binop_rm_int<0x29, "pcmpeqq",
3910                                        int_x86_sse41_pcmpeqq, 1>;
3911 defm PACKUSDW     : SS41I_binop_rm_int<0x2B, "packusdw",
3912                                        int_x86_sse41_packusdw, 0>;
3913 defm PMINSB       : SS41I_binop_rm_int<0x38, "pminsb",
3914                                        int_x86_sse41_pminsb, 1>;
3915 defm PMINSD       : SS41I_binop_rm_int<0x39, "pminsd",
3916                                        int_x86_sse41_pminsd, 1>;
3917 defm PMINUD       : SS41I_binop_rm_int<0x3B, "pminud",
3918                                        int_x86_sse41_pminud, 1>;
3919 defm PMINUW       : SS41I_binop_rm_int<0x3A, "pminuw",
3920                                        int_x86_sse41_pminuw, 1>;
3921 defm PMAXSB       : SS41I_binop_rm_int<0x3C, "pmaxsb",
3922                                        int_x86_sse41_pmaxsb, 1>;
3923 defm PMAXSD       : SS41I_binop_rm_int<0x3D, "pmaxsd",
3924                                        int_x86_sse41_pmaxsd, 1>;
3925 defm PMAXUD       : SS41I_binop_rm_int<0x3F, "pmaxud",
3926                                        int_x86_sse41_pmaxud, 1>;
3927 defm PMAXUW       : SS41I_binop_rm_int<0x3E, "pmaxuw",
3928                                        int_x86_sse41_pmaxuw, 1>;
3929
3930 defm PMULDQ       : SS41I_binop_rm_int<0x28, "pmuldq", int_x86_sse41_pmuldq, 1>;
3931
3932 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, VR128:$src2)),
3933           (PCMPEQQrr VR128:$src1, VR128:$src2)>;
3934 def : Pat<(v2i64 (X86pcmpeqq VR128:$src1, (memop addr:$src2))),
3935           (PCMPEQQrm VR128:$src1, addr:$src2)>;
3936
3937 /// SS41I_binop_rm_int - Simple SSE 4.1 binary operator
3938 let Constraints = "$src1 = $dst" in {
3939   multiclass SS41I_binop_patint<bits<8> opc, string OpcodeStr, ValueType OpVT,
3940                                 SDNode OpNode, Intrinsic IntId128,
3941                                 bit Commutable = 0> {
3942     def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3943                    (ins VR128:$src1, VR128:$src2),
3944                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3945                    [(set VR128:$dst, (OpNode (OpVT VR128:$src1),
3946                                                    VR128:$src2))]>, OpSize {
3947       let isCommutable = Commutable;
3948     }
3949     def rr_int : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3950                       (ins VR128:$src1, VR128:$src2),
3951                       !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3952                       [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
3953                       OpSize {
3954       let isCommutable = Commutable;
3955     }
3956     def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3957                    (ins VR128:$src1, i128mem:$src2),
3958                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3959                    [(set VR128:$dst,
3960                      (OpVT (OpNode VR128:$src1, (memop addr:$src2))))]>, OpSize;
3961     def rm_int : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3962                        (ins VR128:$src1, i128mem:$src2),
3963                        !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3964                        [(set VR128:$dst,
3965                         (IntId128 VR128:$src1, (memop addr:$src2)))]>,
3966                        OpSize;
3967   }
3968 }
3969
3970 /// SS48I_binop_rm - Simple SSE41 binary operator.
3971 let Constraints = "$src1 = $dst" in {
3972 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
3973                         ValueType OpVT, bit Commutable = 0> {
3974   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
3975                                  (ins VR128:$src1, VR128:$src2),
3976                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3977                [(set VR128:$dst, (OpVT (OpNode VR128:$src1, VR128:$src2)))]>,
3978                OpSize {
3979     let isCommutable = Commutable;
3980   }
3981   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
3982                                  (ins VR128:$src1, i128mem:$src2),
3983                !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3984                [(set VR128:$dst, (OpNode VR128:$src1,
3985                                   (bc_v4i32 (memopv2i64 addr:$src2))))]>,
3986                OpSize;
3987 }
3988 }
3989
3990 defm PMULLD         : SS48I_binop_rm<0x40, "pmulld", mul, v4i32, 1>;
3991
3992 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
3993 let Constraints = "$src1 = $dst" in {
3994   multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
3995                                  Intrinsic IntId128, bit Commutable = 0> {
3996     def rri : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
3997                     (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
3998                     !strconcat(OpcodeStr,
3999                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4000                     [(set VR128:$dst,
4001                       (IntId128 VR128:$src1, VR128:$src2, imm:$src3))]>,
4002                     OpSize {
4003       let isCommutable = Commutable;
4004     }
4005     def rmi : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
4006                     (ins VR128:$src1, i128mem:$src2, i32i8imm:$src3),
4007                     !strconcat(OpcodeStr,
4008                      "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4009                     [(set VR128:$dst,
4010                       (IntId128 VR128:$src1,
4011                        (bitconvert (memopv16i8 addr:$src2)), imm:$src3))]>,
4012                     OpSize;
4013   }
4014 }
4015
4016 defm BLENDPS      : SS41I_binop_rmi_int<0x0C, "blendps",
4017                                         int_x86_sse41_blendps, 0>;
4018 defm BLENDPD      : SS41I_binop_rmi_int<0x0D, "blendpd",
4019                                         int_x86_sse41_blendpd, 0>;
4020 defm PBLENDW      : SS41I_binop_rmi_int<0x0E, "pblendw",
4021                                         int_x86_sse41_pblendw, 0>;
4022 defm DPPS         : SS41I_binop_rmi_int<0x40, "dpps",
4023                                         int_x86_sse41_dpps, 1>;
4024 defm DPPD         : SS41I_binop_rmi_int<0x41, "dppd",
4025                                         int_x86_sse41_dppd, 1>;
4026 defm MPSADBW      : SS41I_binop_rmi_int<0x42, "mpsadbw",
4027                                         int_x86_sse41_mpsadbw, 0>;
4028
4029
4030 /// SS41I_ternary_int - SSE 4.1 ternary operator
4031 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
4032   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
4033     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
4034                     (ins VR128:$src1, VR128:$src2),
4035                     !strconcat(OpcodeStr,
4036                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
4037                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))]>,
4038                     OpSize;
4039
4040     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
4041                     (ins VR128:$src1, i128mem:$src2),
4042                     !strconcat(OpcodeStr,
4043                      "\t{%xmm0, $src2, $dst|$dst, $src2, %xmm0}"),
4044                     [(set VR128:$dst,
4045                       (IntId VR128:$src1,
4046                        (bitconvert (memopv16i8 addr:$src2)), XMM0))]>, OpSize;
4047   }
4048 }
4049
4050 defm BLENDVPD     : SS41I_ternary_int<0x15, "blendvpd", int_x86_sse41_blendvpd>;
4051 defm BLENDVPS     : SS41I_ternary_int<0x14, "blendvps", int_x86_sse41_blendvps>;
4052 defm PBLENDVB     : SS41I_ternary_int<0x10, "pblendvb", int_x86_sse41_pblendvb>;
4053
4054
4055 multiclass SS41I_binop_rm_int8<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
4056   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4057                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4058                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
4059
4060   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4061                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4062        [(set VR128:$dst,
4063          (IntId (bitconvert (v2i64 (scalar_to_vector (loadi64 addr:$src))))))]>,
4064        OpSize;
4065 }
4066
4067 defm PMOVSXBW   : SS41I_binop_rm_int8<0x20, "pmovsxbw", int_x86_sse41_pmovsxbw>;
4068 defm PMOVSXWD   : SS41I_binop_rm_int8<0x23, "pmovsxwd", int_x86_sse41_pmovsxwd>;
4069 defm PMOVSXDQ   : SS41I_binop_rm_int8<0x25, "pmovsxdq", int_x86_sse41_pmovsxdq>;
4070 defm PMOVZXBW   : SS41I_binop_rm_int8<0x30, "pmovzxbw", int_x86_sse41_pmovzxbw>;
4071 defm PMOVZXWD   : SS41I_binop_rm_int8<0x33, "pmovzxwd", int_x86_sse41_pmovzxwd>;
4072 defm PMOVZXDQ   : SS41I_binop_rm_int8<0x35, "pmovzxdq", int_x86_sse41_pmovzxdq>;
4073
4074 // Common patterns involving scalar load.
4075 def : Pat<(int_x86_sse41_pmovsxbw (vzmovl_v2i64 addr:$src)),
4076           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
4077 def : Pat<(int_x86_sse41_pmovsxbw (vzload_v2i64 addr:$src)),
4078           (PMOVSXBWrm addr:$src)>, Requires<[HasSSE41]>;
4079
4080 def : Pat<(int_x86_sse41_pmovsxwd (vzmovl_v2i64 addr:$src)),
4081           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
4082 def : Pat<(int_x86_sse41_pmovsxwd (vzload_v2i64 addr:$src)),
4083           (PMOVSXWDrm addr:$src)>, Requires<[HasSSE41]>;
4084
4085 def : Pat<(int_x86_sse41_pmovsxdq (vzmovl_v2i64 addr:$src)),
4086           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
4087 def : Pat<(int_x86_sse41_pmovsxdq (vzload_v2i64 addr:$src)),
4088           (PMOVSXDQrm addr:$src)>, Requires<[HasSSE41]>;
4089
4090 def : Pat<(int_x86_sse41_pmovzxbw (vzmovl_v2i64 addr:$src)),
4091           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
4092 def : Pat<(int_x86_sse41_pmovzxbw (vzload_v2i64 addr:$src)),
4093           (PMOVZXBWrm addr:$src)>, Requires<[HasSSE41]>;
4094
4095 def : Pat<(int_x86_sse41_pmovzxwd (vzmovl_v2i64 addr:$src)),
4096           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
4097 def : Pat<(int_x86_sse41_pmovzxwd (vzload_v2i64 addr:$src)),
4098           (PMOVZXWDrm addr:$src)>, Requires<[HasSSE41]>;
4099
4100 def : Pat<(int_x86_sse41_pmovzxdq (vzmovl_v2i64 addr:$src)),
4101           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
4102 def : Pat<(int_x86_sse41_pmovzxdq (vzload_v2i64 addr:$src)),
4103           (PMOVZXDQrm addr:$src)>, Requires<[HasSSE41]>;
4104
4105
4106 multiclass SS41I_binop_rm_int4<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
4107   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4108                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4109                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
4110
4111   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4112                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4113        [(set VR128:$dst,
4114          (IntId (bitconvert (v4i32 (scalar_to_vector (loadi32 addr:$src))))))]>,
4115           OpSize;
4116 }
4117
4118 defm PMOVSXBD   : SS41I_binop_rm_int4<0x21, "pmovsxbd", int_x86_sse41_pmovsxbd>;
4119 defm PMOVSXWQ   : SS41I_binop_rm_int4<0x24, "pmovsxwq", int_x86_sse41_pmovsxwq>;
4120 defm PMOVZXBD   : SS41I_binop_rm_int4<0x31, "pmovzxbd", int_x86_sse41_pmovzxbd>;
4121 defm PMOVZXWQ   : SS41I_binop_rm_int4<0x34, "pmovzxwq", int_x86_sse41_pmovzxwq>;
4122
4123 // Common patterns involving scalar load
4124 def : Pat<(int_x86_sse41_pmovsxbd (vzmovl_v4i32 addr:$src)),
4125           (PMOVSXBDrm addr:$src)>, Requires<[HasSSE41]>;
4126 def : Pat<(int_x86_sse41_pmovsxwq (vzmovl_v4i32 addr:$src)),
4127           (PMOVSXWQrm addr:$src)>, Requires<[HasSSE41]>;
4128
4129 def : Pat<(int_x86_sse41_pmovzxbd (vzmovl_v4i32 addr:$src)),
4130           (PMOVZXBDrm addr:$src)>, Requires<[HasSSE41]>;
4131 def : Pat<(int_x86_sse41_pmovzxwq (vzmovl_v4i32 addr:$src)),
4132           (PMOVZXWQrm addr:$src)>, Requires<[HasSSE41]>;
4133
4134
4135 multiclass SS41I_binop_rm_int2<bits<8> opc, string OpcodeStr, Intrinsic IntId> {
4136   def rr : SS48I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
4137                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4138                  [(set VR128:$dst, (IntId VR128:$src))]>, OpSize;
4139
4140   // Expecting a i16 load any extended to i32 value.
4141   def rm : SS48I<opc, MRMSrcMem, (outs VR128:$dst), (ins i16mem:$src),
4142                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
4143                  [(set VR128:$dst, (IntId (bitconvert
4144                      (v4i32 (scalar_to_vector (loadi16_anyext addr:$src))))))]>,
4145                  OpSize;
4146 }
4147
4148 defm PMOVSXBQ   : SS41I_binop_rm_int2<0x22, "pmovsxbq", int_x86_sse41_pmovsxbq>;
4149 defm PMOVZXBQ   : SS41I_binop_rm_int2<0x32, "pmovzxbq", int_x86_sse41_pmovzxbq>;
4150
4151 // Common patterns involving scalar load
4152 def : Pat<(int_x86_sse41_pmovsxbq
4153             (bitconvert (v4i32 (X86vzmovl
4154                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
4155           (PMOVSXBQrm addr:$src)>, Requires<[HasSSE41]>;
4156
4157 def : Pat<(int_x86_sse41_pmovzxbq
4158             (bitconvert (v4i32 (X86vzmovl
4159                              (v4i32 (scalar_to_vector (loadi32 addr:$src))))))),
4160           (PMOVZXBQrm addr:$src)>, Requires<[HasSSE41]>;
4161
4162
4163 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
4164 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
4165   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
4166                  (ins VR128:$src1, i32i8imm:$src2),
4167                  !strconcat(OpcodeStr,
4168                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4169                  [(set GR32:$dst, (X86pextrb (v16i8 VR128:$src1), imm:$src2))]>,
4170                  OpSize;
4171   def mr : SS4AIi8<opc, MRMDestMem, (outs),
4172                  (ins i8mem:$dst, VR128:$src1, i32i8imm:$src2),
4173                  !strconcat(OpcodeStr,
4174                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4175                  []>, OpSize;
4176 // FIXME:
4177 // There's an AssertZext in the way of writing the store pattern
4178 // (store (i8 (trunc (X86pextrb (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
4179 }
4180
4181 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
4182
4183
4184 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
4185 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
4186   def mr : SS4AIi8<opc, MRMDestMem, (outs),
4187                  (ins i16mem:$dst, VR128:$src1, i32i8imm:$src2),
4188                  !strconcat(OpcodeStr,
4189                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4190                  []>, OpSize;
4191 // FIXME:
4192 // There's an AssertZext in the way of writing the store pattern
4193 // (store (i16 (trunc (X86pextrw (v16i8 VR128:$src1), imm:$src2))), addr:$dst)
4194 }
4195
4196 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
4197
4198
4199 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
4200 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
4201   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
4202                  (ins VR128:$src1, i32i8imm:$src2),
4203                  !strconcat(OpcodeStr,
4204                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4205                  [(set GR32:$dst,
4206                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>, OpSize;
4207   def mr : SS4AIi8<opc, MRMDestMem, (outs),
4208                  (ins i32mem:$dst, VR128:$src1, i32i8imm:$src2),
4209                  !strconcat(OpcodeStr,
4210                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4211                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
4212                           addr:$dst)]>, OpSize;
4213 }
4214
4215 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
4216
4217
4218 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
4219 /// destination
4220 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr> {
4221   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
4222                  (ins VR128:$src1, i32i8imm:$src2),
4223                  !strconcat(OpcodeStr,
4224                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4225                  [(set GR32:$dst,
4226                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))]>,
4227            OpSize;
4228   def mr : SS4AIi8<opc, MRMDestMem, (outs),
4229                  (ins f32mem:$dst, VR128:$src1, i32i8imm:$src2),
4230                  !strconcat(OpcodeStr,
4231                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4232                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
4233                           addr:$dst)]>, OpSize;
4234 }
4235
4236 defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps">;
4237
4238 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
4239 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
4240                                               imm:$src2))),
4241                  addr:$dst),
4242           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
4243          Requires<[HasSSE41]>;
4244
4245 let Constraints = "$src1 = $dst" in {
4246   multiclass SS41I_insert8<bits<8> opc, string OpcodeStr> {
4247     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
4248                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
4249                    !strconcat(OpcodeStr,
4250                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4251                    [(set VR128:$dst,
4252                      (X86pinsrb VR128:$src1, GR32:$src2, imm:$src3))]>, OpSize;
4253     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
4254                    (ins VR128:$src1, i8mem:$src2, i32i8imm:$src3),
4255                    !strconcat(OpcodeStr,
4256                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4257                    [(set VR128:$dst,
4258                      (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
4259                                 imm:$src3))]>, OpSize;
4260   }
4261 }
4262
4263 defm PINSRB      : SS41I_insert8<0x20, "pinsrb">;
4264
4265 let Constraints = "$src1 = $dst" in {
4266   multiclass SS41I_insert32<bits<8> opc, string OpcodeStr> {
4267     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
4268                    (ins VR128:$src1, GR32:$src2, i32i8imm:$src3),
4269                    !strconcat(OpcodeStr,
4270                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4271                    [(set VR128:$dst,
4272                      (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
4273                    OpSize;
4274     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
4275                    (ins VR128:$src1, i32mem:$src2, i32i8imm:$src3),
4276                    !strconcat(OpcodeStr,
4277                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4278                    [(set VR128:$dst,
4279                      (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
4280                                        imm:$src3)))]>, OpSize;
4281   }
4282 }
4283
4284 defm PINSRD      : SS41I_insert32<0x22, "pinsrd">;
4285
4286 // insertps has a few different modes, there's the first two here below which
4287 // are optimized inserts that won't zero arbitrary elements in the destination
4288 // vector. The next one matches the intrinsic and could zero arbitrary elements
4289 // in the target vector.
4290 let Constraints = "$src1 = $dst" in {
4291   multiclass SS41I_insertf32<bits<8> opc, string OpcodeStr> {
4292     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
4293                    (ins VR128:$src1, VR128:$src2, i32i8imm:$src3),
4294                    !strconcat(OpcodeStr,
4295                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4296                    [(set VR128:$dst,
4297                      (X86insrtps VR128:$src1, VR128:$src2, imm:$src3))]>,
4298       OpSize;
4299     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
4300                    (ins VR128:$src1, f32mem:$src2, i32i8imm:$src3),
4301                    !strconcat(OpcodeStr,
4302                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
4303                    [(set VR128:$dst,
4304                      (X86insrtps VR128:$src1,
4305                                 (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
4306                                  imm:$src3))]>, OpSize;
4307   }
4308 }
4309
4310 defm INSERTPS    : SS41I_insertf32<0x21, "insertps">;
4311
4312 def : Pat<(int_x86_sse41_insertps VR128:$src1, VR128:$src2, imm:$src3),
4313           (INSERTPSrr VR128:$src1, VR128:$src2, imm:$src3)>;
4314
4315 // ptest instruction we'll lower to this in X86ISelLowering primarily from
4316 // the intel intrinsic that corresponds to this.
4317 let Defs = [EFLAGS] in {
4318 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
4319                     "ptest \t{$src2, $src1|$src1, $src2}",
4320                     [(set EFLAGS, (X86ptest VR128:$src1, VR128:$src2))]>,
4321               OpSize;
4322 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, i128mem:$src2),
4323                     "ptest \t{$src2, $src1|$src1, $src2}",
4324                     [(set EFLAGS, (X86ptest VR128:$src1, (load addr:$src2)))]>,
4325               OpSize;
4326 }
4327
4328 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
4329                        "movntdqa\t{$src, $dst|$dst, $src}",
4330                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
4331                        OpSize;
4332
4333
4334 //===----------------------------------------------------------------------===//
4335 // SSE4.2 Instructions
4336 //===----------------------------------------------------------------------===//
4337
4338 /// SS42I_binop_rm_int - Simple SSE 4.2 binary operator
4339 let Constraints = "$src1 = $dst" in {
4340   multiclass SS42I_binop_rm_int<bits<8> opc, string OpcodeStr,
4341                                 Intrinsic IntId128, bit Commutable = 0> {
4342     def rr : SS428I<opc, MRMSrcReg, (outs VR128:$dst),
4343                    (ins VR128:$src1, VR128:$src2),
4344                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4345                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
4346                    OpSize {
4347       let isCommutable = Commutable;
4348     }
4349     def rm : SS428I<opc, MRMSrcMem, (outs VR128:$dst),
4350                    (ins VR128:$src1, i128mem:$src2),
4351                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4352                    [(set VR128:$dst,
4353                      (IntId128 VR128:$src1,
4354                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
4355   }
4356 }
4357
4358 defm PCMPGTQ      : SS42I_binop_rm_int<0x37, "pcmpgtq", int_x86_sse42_pcmpgtq>;
4359
4360 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, VR128:$src2)),
4361           (PCMPGTQrr VR128:$src1, VR128:$src2)>;
4362 def : Pat<(v2i64 (X86pcmpgtq VR128:$src1, (memop addr:$src2))),
4363           (PCMPGTQrm VR128:$src1, addr:$src2)>;
4364
4365 // crc intrinsic instruction
4366 // This set of instructions are only rm, the only difference is the size
4367 // of r and m.
4368 let Constraints = "$src1 = $dst" in {
4369   def CRC32m8  : SS42FI<0xF0, MRMSrcMem, (outs GR32:$dst),
4370                       (ins GR32:$src1, i8mem:$src2),
4371                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4372                        [(set GR32:$dst,
4373                          (int_x86_sse42_crc32_8 GR32:$src1,
4374                          (load addr:$src2)))]>;
4375   def CRC32r8  : SS42FI<0xF0, MRMSrcReg, (outs GR32:$dst),
4376                       (ins GR32:$src1, GR8:$src2),
4377                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4378                        [(set GR32:$dst,
4379                          (int_x86_sse42_crc32_8 GR32:$src1, GR8:$src2))]>;
4380   def CRC32m16  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
4381                       (ins GR32:$src1, i16mem:$src2),
4382                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
4383                        [(set GR32:$dst,
4384                          (int_x86_sse42_crc32_16 GR32:$src1,
4385                          (load addr:$src2)))]>,
4386                          OpSize;
4387   def CRC32r16  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
4388                       (ins GR32:$src1, GR16:$src2),
4389                       "crc32{w} \t{$src2, $src1|$src1, $src2}",
4390                        [(set GR32:$dst,
4391                          (int_x86_sse42_crc32_16 GR32:$src1, GR16:$src2))]>,
4392                          OpSize;
4393   def CRC32m32  : SS42FI<0xF1, MRMSrcMem, (outs GR32:$dst),
4394                       (ins GR32:$src1, i32mem:$src2),
4395                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
4396                        [(set GR32:$dst,
4397                          (int_x86_sse42_crc32_32 GR32:$src1,
4398                          (load addr:$src2)))]>;
4399   def CRC32r32  : SS42FI<0xF1, MRMSrcReg, (outs GR32:$dst),
4400                       (ins GR32:$src1, GR32:$src2),
4401                       "crc32{l} \t{$src2, $src1|$src1, $src2}",
4402                        [(set GR32:$dst,
4403                          (int_x86_sse42_crc32_32 GR32:$src1, GR32:$src2))]>;
4404   def CRC64m8  : SS42FI<0xF0, MRMSrcMem, (outs GR64:$dst),
4405                       (ins GR64:$src1, i8mem:$src2),
4406                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4407                        [(set GR64:$dst,
4408                          (int_x86_sse42_crc64_8 GR64:$src1,
4409                          (load addr:$src2)))]>,
4410                          REX_W;
4411   def CRC64r8  : SS42FI<0xF0, MRMSrcReg, (outs GR64:$dst),
4412                       (ins GR64:$src1, GR8:$src2),
4413                       "crc32{b} \t{$src2, $src1|$src1, $src2}",
4414                        [(set GR64:$dst,
4415                          (int_x86_sse42_crc64_8 GR64:$src1, GR8:$src2))]>,
4416                          REX_W;
4417   def CRC64m64  : SS42FI<0xF1, MRMSrcMem, (outs GR64:$dst),
4418                       (ins GR64:$src1, i64mem:$src2),
4419                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
4420                        [(set GR64:$dst,
4421                          (int_x86_sse42_crc64_64 GR64:$src1,
4422                          (load addr:$src2)))]>,
4423                          REX_W;
4424   def CRC64r64  : SS42FI<0xF1, MRMSrcReg, (outs GR64:$dst),
4425                       (ins GR64:$src1, GR64:$src2),
4426                       "crc32{q} \t{$src2, $src1|$src1, $src2}",
4427                        [(set GR64:$dst,
4428                          (int_x86_sse42_crc64_64 GR64:$src1, GR64:$src2))]>,
4429                          REX_W;
4430 }
4431
4432 // String/text processing instructions.
4433 let Defs = [EFLAGS], usesCustomInserter = 1 in {
4434 def PCMPISTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
4435   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4436   "#PCMPISTRM128rr PSEUDO!",
4437   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
4438                                                 imm:$src3))]>, OpSize;
4439 def PCMPISTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
4440   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4441   "#PCMPISTRM128rm PSEUDO!",
4442   [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, (load addr:$src2),
4443                                                 imm:$src3))]>, OpSize;
4444 }
4445
4446 let Defs = [XMM0, EFLAGS] in {
4447 def PCMPISTRM128rr : SS42AI<0x62, MRMSrcReg, (outs),
4448   (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4449    "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
4450 def PCMPISTRM128rm : SS42AI<0x62, MRMSrcMem, (outs),
4451   (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4452   "pcmpistrm\t{$src3, $src2, $src1|$src1, $src2, $src3}", []>, OpSize;
4453 }
4454
4455 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
4456 def PCMPESTRM128REG : SS42AI<0, Pseudo, (outs VR128:$dst),
4457   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4458   "#PCMPESTRM128rr PSEUDO!",
4459   [(set VR128:$dst,
4460         (int_x86_sse42_pcmpestrm128
4461          VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>, OpSize;
4462
4463 def PCMPESTRM128MEM : SS42AI<0, Pseudo, (outs VR128:$dst),
4464   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4465   "#PCMPESTRM128rm PSEUDO!",
4466   [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
4467                      VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5))]>,
4468   OpSize;
4469 }
4470
4471 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX] in {
4472 def PCMPESTRM128rr : SS42AI<0x60, MRMSrcReg, (outs),
4473   (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4474   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
4475 def PCMPESTRM128rm : SS42AI<0x60, MRMSrcMem, (outs),
4476   (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4477   "pcmpestrm\t{$src5, $src3, $src1|$src1, $src3, $src5}", []>, OpSize;
4478 }
4479
4480 let Defs = [ECX, EFLAGS] in {
4481   multiclass SS42AI_pcmpistri<Intrinsic IntId128> {
4482     def rr : SS42AI<0x63, MRMSrcReg, (outs),
4483       (ins VR128:$src1, VR128:$src2, i8imm:$src3),
4484       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
4485       [(set ECX, (IntId128 VR128:$src1, VR128:$src2, imm:$src3)),
4486        (implicit EFLAGS)]>, OpSize;
4487     def rm : SS42AI<0x63, MRMSrcMem, (outs),
4488       (ins VR128:$src1, i128mem:$src2, i8imm:$src3),
4489       "pcmpistri\t{$src3, $src2, $src1|$src1, $src2, $src3}",
4490       [(set ECX, (IntId128 VR128:$src1, (load addr:$src2), imm:$src3)),
4491        (implicit EFLAGS)]>, OpSize;
4492   }
4493 }
4494
4495 defm PCMPISTRI  : SS42AI_pcmpistri<int_x86_sse42_pcmpistri128>;
4496 defm PCMPISTRIA : SS42AI_pcmpistri<int_x86_sse42_pcmpistria128>;
4497 defm PCMPISTRIC : SS42AI_pcmpistri<int_x86_sse42_pcmpistric128>;
4498 defm PCMPISTRIO : SS42AI_pcmpistri<int_x86_sse42_pcmpistrio128>;
4499 defm PCMPISTRIS : SS42AI_pcmpistri<int_x86_sse42_pcmpistris128>;
4500 defm PCMPISTRIZ : SS42AI_pcmpistri<int_x86_sse42_pcmpistriz128>;
4501
4502 let Defs = [ECX, EFLAGS] in {
4503 let Uses = [EAX, EDX] in {
4504   multiclass SS42AI_pcmpestri<Intrinsic IntId128> {
4505     def rr : SS42AI<0x61, MRMSrcReg, (outs),
4506       (ins VR128:$src1, VR128:$src3, i8imm:$src5),
4507       "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4508       [(set ECX, (IntId128 VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5)),
4509        (implicit EFLAGS)]>, OpSize;
4510     def rm : SS42AI<0x61, MRMSrcMem, (outs),
4511       (ins VR128:$src1, i128mem:$src3, i8imm:$src5),
4512        "pcmpestri\t{$src5, $src3, $src1|$src1, $src3, $src5}",
4513        [(set ECX,
4514              (IntId128 VR128:$src1, EAX, (load addr:$src3), EDX, imm:$src5)),
4515         (implicit EFLAGS)]>, OpSize;
4516   }
4517 }
4518 }
4519
4520 defm PCMPESTRI  : SS42AI_pcmpestri<int_x86_sse42_pcmpestri128>;
4521 defm PCMPESTRIA : SS42AI_pcmpestri<int_x86_sse42_pcmpestria128>;
4522 defm PCMPESTRIC : SS42AI_pcmpestri<int_x86_sse42_pcmpestric128>;
4523 defm PCMPESTRIO : SS42AI_pcmpestri<int_x86_sse42_pcmpestrio128>;
4524 defm PCMPESTRIS : SS42AI_pcmpestri<int_x86_sse42_pcmpestris128>;
4525 defm PCMPESTRIZ : SS42AI_pcmpestri<int_x86_sse42_pcmpestriz128>;
4526
4527 //===----------------------------------------------------------------------===//
4528 // AES-NI Instructions
4529 //===----------------------------------------------------------------------===//
4530
4531 let Constraints = "$src1 = $dst" in {
4532   multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr,
4533                                 Intrinsic IntId128, bit Commutable = 0> {
4534     def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
4535                    (ins VR128:$src1, VR128:$src2),
4536                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4537                    [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
4538                    OpSize {
4539       let isCommutable = Commutable;
4540     }
4541     def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
4542                    (ins VR128:$src1, i128mem:$src2),
4543                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4544                    [(set VR128:$dst,
4545                      (IntId128 VR128:$src1,
4546                       (bitconvert (memopv16i8 addr:$src2))))]>, OpSize;
4547   }
4548 }
4549
4550 defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
4551                        int_x86_aesni_aesenc>;
4552 defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
4553                        int_x86_aesni_aesenclast>;
4554 defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
4555                        int_x86_aesni_aesdec>;
4556 defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
4557                        int_x86_aesni_aesdeclast>;
4558
4559 def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, VR128:$src2)),
4560           (AESENCrr VR128:$src1, VR128:$src2)>;
4561 def : Pat<(v2i64 (int_x86_aesni_aesenc VR128:$src1, (memop addr:$src2))),
4562           (AESENCrm VR128:$src1, addr:$src2)>;
4563 def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, VR128:$src2)),
4564           (AESENCLASTrr VR128:$src1, VR128:$src2)>;
4565 def : Pat<(v2i64 (int_x86_aesni_aesenclast VR128:$src1, (memop addr:$src2))),
4566           (AESENCLASTrm VR128:$src1, addr:$src2)>;
4567 def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, VR128:$src2)),
4568           (AESDECrr VR128:$src1, VR128:$src2)>;
4569 def : Pat<(v2i64 (int_x86_aesni_aesdec VR128:$src1, (memop addr:$src2))),
4570           (AESDECrm VR128:$src1, addr:$src2)>;
4571 def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, VR128:$src2)),
4572           (AESDECLASTrr VR128:$src1, VR128:$src2)>;
4573 def : Pat<(v2i64 (int_x86_aesni_aesdeclast VR128:$src1, (memop addr:$src2))),
4574           (AESDECLASTrm VR128:$src1, addr:$src2)>;
4575
4576 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
4577   (ins VR128:$src1),
4578   "aesimc\t{$src1, $dst|$dst, $src1}",
4579   [(set VR128:$dst,
4580     (int_x86_aesni_aesimc VR128:$src1))]>,
4581   OpSize;
4582
4583 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
4584   (ins i128mem:$src1),
4585   "aesimc\t{$src1, $dst|$dst, $src1}",
4586   [(set VR128:$dst,
4587     (int_x86_aesni_aesimc (bitconvert (memopv2i64 addr:$src1))))]>,
4588   OpSize;
4589
4590 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
4591   (ins VR128:$src1, i8imm:$src2),
4592   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4593   [(set VR128:$dst,
4594     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
4595   OpSize;
4596 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
4597   (ins i128mem:$src1, i8imm:$src2),
4598   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4599   [(set VR128:$dst,
4600     (int_x86_aesni_aeskeygenassist (bitconvert (memopv2i64 addr:$src1)),
4601                                     imm:$src2))]>,
4602   OpSize;