Fix llvm-mc handing of x86 instructions that take 8-bit unsigned immediates.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===- X86InstrInfo.td - Main X86 Instruction Definition ---*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // X86 specific DAG Nodes.
18 //
19
20 def SDTIntShiftDOp: SDTypeProfile<1, 3,
21                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
22                                    SDTCisInt<0>, SDTCisInt<3>]>;
23
24 def SDTX86CmpTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisSameAs<1, 2>]>;
25
26 def SDTX86Cmpsd : SDTypeProfile<1, 3, [SDTCisVT<0, f64>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
27 def SDTX86Cmpss : SDTypeProfile<1, 3, [SDTCisVT<0, f32>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
28
29 def SDTX86Cmov    : SDTypeProfile<1, 4,
30                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>,
31                                    SDTCisVT<3, i8>, SDTCisVT<4, i32>]>;
32
33 // Unary and binary operator instructions that set EFLAGS as a side-effect.
34 def SDTUnaryArithWithFlags : SDTypeProfile<2, 1,
35                                            [SDTCisInt<0>, SDTCisVT<1, i32>]>;
36
37 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
38                                             [SDTCisSameAs<0, 2>,
39                                              SDTCisSameAs<0, 3>,
40                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
41
42 // SDTBinaryArithWithFlagsInOut - RES1, EFLAGS = op LHS, RHS, EFLAGS
43 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
44                                             [SDTCisSameAs<0, 2>,
45                                              SDTCisSameAs<0, 3>,
46                                              SDTCisInt<0>,
47                                              SDTCisVT<1, i32>,
48                                              SDTCisVT<4, i32>]>;
49 // RES1, RES2, FLAGS = op LHS, RHS
50 def SDT2ResultBinaryArithWithFlags : SDTypeProfile<3, 2,
51                                             [SDTCisSameAs<0, 1>,
52                                              SDTCisSameAs<0, 2>,
53                                              SDTCisSameAs<0, 3>,
54                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
55 def SDTX86BrCond  : SDTypeProfile<0, 3,
56                                   [SDTCisVT<0, OtherVT>,
57                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
58
59 def SDTX86SetCC   : SDTypeProfile<1, 2,
60                                   [SDTCisVT<0, i8>,
61                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
62 def SDTX86SetCC_C : SDTypeProfile<1, 2,
63                                   [SDTCisInt<0>,
64                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
65
66 def SDTX86cas : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisInt<1>,
67                                      SDTCisVT<2, i8>]>;
68 def SDTX86cas8 : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
69
70 def SDTX86atomicBinary : SDTypeProfile<2, 3, [SDTCisInt<0>, SDTCisInt<1>,
71                                 SDTCisPtrTy<2>, SDTCisInt<3>,SDTCisInt<4>]>;
72 def SDTX86Ret     : SDTypeProfile<0, -1, [SDTCisVT<0, i16>]>;
73
74 def SDT_X86CallSeqStart : SDCallSeqStart<[SDTCisVT<0, i32>]>;
75 def SDT_X86CallSeqEnd   : SDCallSeqEnd<[SDTCisVT<0, i32>,
76                                         SDTCisVT<1, i32>]>;
77
78 def SDT_X86Call   : SDTypeProfile<0, -1, [SDTCisVT<0, iPTR>]>;
79
80 def SDT_X86VASTART_SAVE_XMM_REGS : SDTypeProfile<0, -1, [SDTCisVT<0, i8>,
81                                                          SDTCisVT<1, iPTR>,
82                                                          SDTCisVT<2, iPTR>]>;
83
84 def SDT_X86VAARG_64 : SDTypeProfile<1, -1, [SDTCisPtrTy<0>,
85                                             SDTCisPtrTy<1>,
86                                             SDTCisVT<2, i32>,
87                                             SDTCisVT<3, i8>,
88                                             SDTCisVT<4, i32>]>;
89
90 def SDTX86RepStr  : SDTypeProfile<0, 1, [SDTCisVT<0, OtherVT>]>;
91
92 def SDTX86Void    : SDTypeProfile<0, 0, []>;
93
94 def SDTX86Wrapper : SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>, SDTCisPtrTy<0>]>;
95
96 def SDT_X86TLSADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
97
98 def SDT_X86TLSCALL : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
99
100 def SDT_X86EHRET : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
101
102 def SDT_X86TCRET : SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisVT<1, i32>]>;
103
104 def SDT_X86MEMBARRIER : SDTypeProfile<0, 0, []>;
105 def SDT_X86MEMBARRIERNoSSE : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
106
107 def X86MemBarrier : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIER,
108                             [SDNPHasChain]>;
109 def X86MemBarrierNoSSE : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIERNoSSE,
110                                 [SDNPHasChain]>;
111 def X86MFence : SDNode<"X86ISD::MFENCE", SDT_X86MEMBARRIER,
112                         [SDNPHasChain]>;
113 def X86SFence : SDNode<"X86ISD::SFENCE", SDT_X86MEMBARRIER,
114                         [SDNPHasChain]>;
115 def X86LFence : SDNode<"X86ISD::LFENCE", SDT_X86MEMBARRIER,
116                         [SDNPHasChain]>;
117
118
119 def X86bsf     : SDNode<"X86ISD::BSF",      SDTUnaryArithWithFlags>;
120 def X86bsr     : SDNode<"X86ISD::BSR",      SDTUnaryArithWithFlags>;
121 def X86shld    : SDNode<"X86ISD::SHLD",     SDTIntShiftDOp>;
122 def X86shrd    : SDNode<"X86ISD::SHRD",     SDTIntShiftDOp>;
123
124 def X86cmp     : SDNode<"X86ISD::CMP" ,     SDTX86CmpTest>;
125 def X86bt      : SDNode<"X86ISD::BT",       SDTX86CmpTest>;
126
127 def X86cmov    : SDNode<"X86ISD::CMOV",     SDTX86Cmov>;
128 def X86brcond  : SDNode<"X86ISD::BRCOND",   SDTX86BrCond,
129                         [SDNPHasChain]>;
130 def X86setcc   : SDNode<"X86ISD::SETCC",    SDTX86SetCC>;
131 def X86setcc_c : SDNode<"X86ISD::SETCC_CARRY", SDTX86SetCC_C>;
132
133 def X86cas : SDNode<"X86ISD::LCMPXCHG_DAG", SDTX86cas,
134                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
135                          SDNPMayLoad, SDNPMemOperand]>;
136 def X86cas8 : SDNode<"X86ISD::LCMPXCHG8_DAG", SDTX86cas8,
137                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
138                          SDNPMayLoad, SDNPMemOperand]>;
139 def X86AtomAdd64 : SDNode<"X86ISD::ATOMADD64_DAG", SDTX86atomicBinary,
140                         [SDNPHasChain, SDNPMayStore,
141                          SDNPMayLoad, SDNPMemOperand]>;
142 def X86AtomSub64 : SDNode<"X86ISD::ATOMSUB64_DAG", SDTX86atomicBinary,
143                         [SDNPHasChain, SDNPMayStore,
144                          SDNPMayLoad, SDNPMemOperand]>;
145 def X86AtomOr64 : SDNode<"X86ISD::ATOMOR64_DAG", SDTX86atomicBinary,
146                         [SDNPHasChain, SDNPMayStore,
147                          SDNPMayLoad, SDNPMemOperand]>;
148 def X86AtomXor64 : SDNode<"X86ISD::ATOMXOR64_DAG", SDTX86atomicBinary,
149                         [SDNPHasChain, SDNPMayStore,
150                          SDNPMayLoad, SDNPMemOperand]>;
151 def X86AtomAnd64 : SDNode<"X86ISD::ATOMAND64_DAG", SDTX86atomicBinary,
152                         [SDNPHasChain, SDNPMayStore,
153                          SDNPMayLoad, SDNPMemOperand]>;
154 def X86AtomNand64 : SDNode<"X86ISD::ATOMNAND64_DAG", SDTX86atomicBinary,
155                         [SDNPHasChain, SDNPMayStore,
156                          SDNPMayLoad, SDNPMemOperand]>;
157 def X86AtomSwap64 : SDNode<"X86ISD::ATOMSWAP64_DAG", SDTX86atomicBinary,
158                         [SDNPHasChain, SDNPMayStore,
159                          SDNPMayLoad, SDNPMemOperand]>;
160 def X86retflag : SDNode<"X86ISD::RET_FLAG", SDTX86Ret,
161                         [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
162
163 def X86vastart_save_xmm_regs :
164                  SDNode<"X86ISD::VASTART_SAVE_XMM_REGS",
165                         SDT_X86VASTART_SAVE_XMM_REGS,
166                         [SDNPHasChain, SDNPVariadic]>;
167 def X86vaarg64 :
168                  SDNode<"X86ISD::VAARG_64", SDT_X86VAARG_64,
169                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
170                          SDNPMemOperand]>;
171 def X86callseq_start :
172                  SDNode<"ISD::CALLSEQ_START", SDT_X86CallSeqStart,
173                         [SDNPHasChain, SDNPOutGlue]>;
174 def X86callseq_end :
175                  SDNode<"ISD::CALLSEQ_END",   SDT_X86CallSeqEnd,
176                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
177
178 def X86call    : SDNode<"X86ISD::CALL",     SDT_X86Call,
179                         [SDNPHasChain, SDNPOutGlue, SDNPOptInGlue,
180                          SDNPVariadic]>;
181
182 def X86rep_stos: SDNode<"X86ISD::REP_STOS", SDTX86RepStr,
183                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore]>;
184 def X86rep_movs: SDNode<"X86ISD::REP_MOVS", SDTX86RepStr,
185                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
186                          SDNPMayLoad]>;
187
188 def X86rdtsc   : SDNode<"X86ISD::RDTSC_DAG", SDTX86Void,
189                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
190
191 def X86Wrapper    : SDNode<"X86ISD::Wrapper",     SDTX86Wrapper>;
192 def X86WrapperRIP : SDNode<"X86ISD::WrapperRIP",  SDTX86Wrapper>;
193
194 def X86tlsaddr : SDNode<"X86ISD::TLSADDR", SDT_X86TLSADDR,
195                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
196
197 def X86ehret : SDNode<"X86ISD::EH_RETURN", SDT_X86EHRET,
198                         [SDNPHasChain]>;
199
200 def X86tcret : SDNode<"X86ISD::TC_RETURN", SDT_X86TCRET,
201                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
202
203 def X86add_flag  : SDNode<"X86ISD::ADD",  SDTBinaryArithWithFlags,
204                           [SDNPCommutative]>;
205 def X86sub_flag  : SDNode<"X86ISD::SUB",  SDTBinaryArithWithFlags>;
206 def X86smul_flag : SDNode<"X86ISD::SMUL", SDTBinaryArithWithFlags,
207                           [SDNPCommutative]>;
208 def X86umul_flag : SDNode<"X86ISD::UMUL", SDT2ResultBinaryArithWithFlags,
209                           [SDNPCommutative]>;
210 def X86adc_flag  : SDNode<"X86ISD::ADC",  SDTBinaryArithWithFlagsInOut>;
211 def X86sbb_flag  : SDNode<"X86ISD::SBB",  SDTBinaryArithWithFlagsInOut>;
212
213 def X86inc_flag  : SDNode<"X86ISD::INC",  SDTUnaryArithWithFlags>;
214 def X86dec_flag  : SDNode<"X86ISD::DEC",  SDTUnaryArithWithFlags>;
215 def X86or_flag   : SDNode<"X86ISD::OR",   SDTBinaryArithWithFlags,
216                           [SDNPCommutative]>;
217 def X86xor_flag  : SDNode<"X86ISD::XOR",  SDTBinaryArithWithFlags,
218                           [SDNPCommutative]>;
219 def X86and_flag  : SDNode<"X86ISD::AND",  SDTBinaryArithWithFlags,
220                           [SDNPCommutative]>;
221
222 def X86mul_imm : SDNode<"X86ISD::MUL_IMM", SDTIntBinOp>;
223
224 def X86WinAlloca : SDNode<"X86ISD::WIN_ALLOCA", SDTX86Void,
225                           [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
226
227 def X86TLSCall : SDNode<"X86ISD::TLSCALL", SDT_X86TLSCALL,
228                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
229
230 //===----------------------------------------------------------------------===//
231 // X86 Operand Definitions.
232 //
233
234 // A version of ptr_rc which excludes SP, ESP, and RSP. This is used for
235 // the index operand of an address, to conform to x86 encoding restrictions.
236 def ptr_rc_nosp : PointerLikeRegClass<1>;
237
238 // *mem - Operand definitions for the funky X86 addressing mode operands.
239 //
240 def X86MemAsmOperand : AsmOperandClass {
241   let Name = "Mem";
242   let SuperClasses = [];
243 }
244 def X86AbsMemAsmOperand : AsmOperandClass {
245   let Name = "AbsMem";
246   let SuperClasses = [X86MemAsmOperand];
247 }
248 class X86MemOperand<string printMethod> : Operand<iPTR> {
249   let PrintMethod = printMethod;
250   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
251   let ParserMatchClass = X86MemAsmOperand;
252 }
253
254 let OperandType = "OPERAND_MEMORY" in {
255 def opaque32mem : X86MemOperand<"printopaquemem">;
256 def opaque48mem : X86MemOperand<"printopaquemem">;
257 def opaque80mem : X86MemOperand<"printopaquemem">;
258 def opaque512mem : X86MemOperand<"printopaquemem">;
259
260 def i8mem   : X86MemOperand<"printi8mem">;
261 def i16mem  : X86MemOperand<"printi16mem">;
262 def i32mem  : X86MemOperand<"printi32mem">;
263 def i64mem  : X86MemOperand<"printi64mem">;
264 def i128mem : X86MemOperand<"printi128mem">;
265 def i256mem : X86MemOperand<"printi256mem">;
266 def f32mem  : X86MemOperand<"printf32mem">;
267 def f64mem  : X86MemOperand<"printf64mem">;
268 def f80mem  : X86MemOperand<"printf80mem">;
269 def f128mem : X86MemOperand<"printf128mem">;
270 def f256mem : X86MemOperand<"printf256mem">;
271 }
272
273 // A version of i8mem for use on x86-64 that uses GR64_NOREX instead of
274 // plain GR64, so that it doesn't potentially require a REX prefix.
275 def i8mem_NOREX : Operand<i64> {
276   let PrintMethod = "printi8mem";
277   let MIOperandInfo = (ops GR64_NOREX, i8imm, GR64_NOREX_NOSP, i32imm, i8imm);
278   let ParserMatchClass = X86MemAsmOperand;
279   let OperandType = "OPERAND_MEMORY";
280 }
281
282 // GPRs available for tailcall.
283 // It represents GR64_TC or GR64_TCW64.
284 def ptr_rc_tailcall : PointerLikeRegClass<2>;
285
286 // Special i32mem for addresses of load folding tail calls. These are not
287 // allowed to use callee-saved registers since they must be scheduled
288 // after callee-saved register are popped.
289 def i32mem_TC : Operand<i32> {
290   let PrintMethod = "printi32mem";
291   let MIOperandInfo = (ops GR32_TC, i8imm, GR32_TC, i32imm, i8imm);
292   let ParserMatchClass = X86MemAsmOperand;
293   let OperandType = "OPERAND_MEMORY";
294 }
295
296 // Special i64mem for addresses of load folding tail calls. These are not
297 // allowed to use callee-saved registers since they must be scheduled
298 // after callee-saved register are popped.
299 def i64mem_TC : Operand<i64> {
300   let PrintMethod = "printi64mem";
301   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm,
302                        ptr_rc_tailcall, i32imm, i8imm);
303   let ParserMatchClass = X86MemAsmOperand;
304   let OperandType = "OPERAND_MEMORY";
305 }
306
307 let OperandType = "OPERAND_PCREL",
308     ParserMatchClass = X86AbsMemAsmOperand,
309     PrintMethod = "print_pcrel_imm" in {
310 def i32imm_pcrel : Operand<i32>;
311 def i16imm_pcrel : Operand<i16>;
312
313 def offset8 : Operand<i64>;
314 def offset16 : Operand<i64>;
315 def offset32 : Operand<i64>;
316 def offset64 : Operand<i64>;
317
318 // Branch targets have OtherVT type and print as pc-relative values.
319 def brtarget : Operand<OtherVT>;
320 def brtarget8 : Operand<OtherVT>;
321
322 }
323
324 def SSECC : Operand<i8> {
325   let PrintMethod = "printSSECC";
326   let OperandType = "OPERAND_IMMEDIATE";
327 }
328
329 class ImmSExtAsmOperandClass : AsmOperandClass {
330   let SuperClasses = [ImmAsmOperand];
331   let RenderMethod = "addImmOperands";
332 }
333
334 class ImmZExtAsmOperandClass : AsmOperandClass {
335   let SuperClasses = [ImmAsmOperand];
336   let RenderMethod = "addImmOperands";
337 }
338
339 // Sign-extended immediate classes. We don't need to define the full lattice
340 // here because there is no instruction with an ambiguity between ImmSExti64i32
341 // and ImmSExti32i8.
342 //
343 // The strange ranges come from the fact that the assembler always works with
344 // 64-bit immediates, but for a 16-bit target value we want to accept both "-1"
345 // (which will be a -1ULL), and "0xFF" (-1 in 16-bits).
346
347 // [0, 0x7FFFFFFF]                                            |
348 //   [0xFFFFFFFF80000000, 0xFFFFFFFFFFFFFFFF]
349 def ImmSExti64i32AsmOperand : ImmSExtAsmOperandClass {
350   let Name = "ImmSExti64i32";
351 }
352
353 // [0, 0x0000007F] | [0x000000000000FF80, 0x000000000000FFFF] |
354 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
355 def ImmSExti16i8AsmOperand : ImmSExtAsmOperandClass {
356   let Name = "ImmSExti16i8";
357   let SuperClasses = [ImmSExti64i32AsmOperand];
358 }
359
360 // [0, 0x0000007F] | [0x00000000FFFFFF80, 0x00000000FFFFFFFF] |
361 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
362 def ImmSExti32i8AsmOperand : ImmSExtAsmOperandClass {
363   let Name = "ImmSExti32i8";
364 }
365
366 // [0, 0x000000FF]
367 def ImmZExtu32u8AsmOperand : ImmZExtAsmOperandClass {
368   let Name = "ImmZExtu32u8";
369 }
370
371
372 // [0, 0x0000007F]                                            |
373 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
374 def ImmSExti64i8AsmOperand : ImmSExtAsmOperandClass {
375   let Name = "ImmSExti64i8";
376   let SuperClasses = [ImmSExti16i8AsmOperand, ImmSExti32i8AsmOperand,
377                       ImmSExti64i32AsmOperand];
378 }
379
380 // A couple of more descriptive operand definitions.
381 // 16-bits but only 8 bits are significant.
382 def i16i8imm  : Operand<i16> {
383   let ParserMatchClass = ImmSExti16i8AsmOperand;
384   let OperandType = "OPERAND_IMMEDIATE";
385 }
386 // 32-bits but only 8 bits are significant.
387 def i32i8imm  : Operand<i32> {
388   let ParserMatchClass = ImmSExti32i8AsmOperand;
389   let OperandType = "OPERAND_IMMEDIATE";
390 }
391 // 32-bits but only 8 bits are significant, and those 8 bits are unsigned.
392 def u32u8imm  : Operand<i32> {
393   let ParserMatchClass = ImmZExtu32u8AsmOperand;
394   let OperandType = "OPERAND_IMMEDIATE";
395 }
396
397 // 64-bits but only 32 bits are significant.
398 def i64i32imm  : Operand<i64> {
399   let ParserMatchClass = ImmSExti64i32AsmOperand;
400   let OperandType = "OPERAND_IMMEDIATE";
401 }
402
403 // 64-bits but only 32 bits are significant, and those bits are treated as being
404 // pc relative.
405 def i64i32imm_pcrel : Operand<i64> {
406   let PrintMethod = "print_pcrel_imm";
407   let ParserMatchClass = X86AbsMemAsmOperand;
408 }
409
410 // 64-bits but only 8 bits are significant.
411 def i64i8imm   : Operand<i64> {
412   let ParserMatchClass = ImmSExti64i8AsmOperand;
413 }
414
415 def lea64_32mem : Operand<i32> {
416   let PrintMethod = "printi32mem";
417   let AsmOperandLowerMethod = "lower_lea64_32mem";
418   let MIOperandInfo = (ops GR32, i8imm, GR32_NOSP, i32imm, i8imm);
419   let ParserMatchClass = X86MemAsmOperand;
420 }
421
422
423 //===----------------------------------------------------------------------===//
424 // X86 Complex Pattern Definitions.
425 //
426
427 // Define X86 specific addressing mode.
428 def addr      : ComplexPattern<iPTR, 5, "SelectAddr", [], [SDNPWantParent]>;
429 def lea32addr : ComplexPattern<i32, 5, "SelectLEAAddr",
430                                [add, sub, mul, X86mul_imm, shl, or, frameindex],
431                                []>;
432 def tls32addr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
433                                [tglobaltlsaddr], []>;
434
435 def lea64addr : ComplexPattern<i64, 5, "SelectLEAAddr",
436                         [add, sub, mul, X86mul_imm, shl, or, frameindex,
437                          X86WrapperRIP], []>;
438
439 def tls64addr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
440                                [tglobaltlsaddr], []>;
441
442 //===----------------------------------------------------------------------===//
443 // X86 Instruction Predicate Definitions.
444 def HasCMov      : Predicate<"Subtarget->hasCMov()">;
445 def NoCMov       : Predicate<"!Subtarget->hasCMov()">;
446
447 def HasMMX       : Predicate<"Subtarget->hasMMX()">;
448 def Has3DNow     : Predicate<"Subtarget->has3DNow()">;
449 def Has3DNowA    : Predicate<"Subtarget->has3DNowA()">;
450 def HasSSE1      : Predicate<"Subtarget->hasSSE1()">;
451 def HasSSE2      : Predicate<"Subtarget->hasSSE2()">;
452 def HasSSE3      : Predicate<"Subtarget->hasSSE3()">;
453 def HasSSSE3     : Predicate<"Subtarget->hasSSSE3()">;
454 def HasSSE41     : Predicate<"Subtarget->hasSSE41()">;
455 def HasSSE42     : Predicate<"Subtarget->hasSSE42()">;
456 def HasSSE4A     : Predicate<"Subtarget->hasSSE4A()">;
457
458 def HasAVX       : Predicate<"Subtarget->hasAVX()">;
459 def HasXMMInt    : Predicate<"Subtarget->hasXMMInt()">;
460
461 def HasAES       : Predicate<"Subtarget->hasAES()">;
462 def HasCLMUL     : Predicate<"Subtarget->hasCLMUL()">;
463 def HasFMA3      : Predicate<"Subtarget->hasFMA3()">;
464 def HasFMA4      : Predicate<"Subtarget->hasFMA4()">;
465 def FPStackf32   : Predicate<"!Subtarget->hasXMM()">;
466 def FPStackf64   : Predicate<"!Subtarget->hasXMMInt()">;
467 def In32BitMode  : Predicate<"!Subtarget->is64Bit()">,
468                              AssemblerPredicate<"!Mode64Bit">;
469 def In64BitMode  : Predicate<"Subtarget->is64Bit()">,
470                              AssemblerPredicate<"Mode64Bit">;
471 def IsWin64      : Predicate<"Subtarget->isTargetWin64()">;
472 def NotWin64     : Predicate<"!Subtarget->isTargetWin64()">;
473 def SmallCode    : Predicate<"TM.getCodeModel() == CodeModel::Small">;
474 def KernelCode   : Predicate<"TM.getCodeModel() == CodeModel::Kernel">;
475 def FarData      : Predicate<"TM.getCodeModel() != CodeModel::Small &&"
476                              "TM.getCodeModel() != CodeModel::Kernel">;
477 def NearData     : Predicate<"TM.getCodeModel() == CodeModel::Small ||"
478                              "TM.getCodeModel() == CodeModel::Kernel">;
479 def IsStatic     : Predicate<"TM.getRelocationModel() == Reloc::Static">;
480 def IsNotPIC     : Predicate<"TM.getRelocationModel() != Reloc::PIC_">;
481 def OptForSize   : Predicate<"OptForSize">;
482 def OptForSpeed  : Predicate<"!OptForSize">;
483 def FastBTMem    : Predicate<"!Subtarget->isBTMemSlow()">;
484 def CallImmAddr  : Predicate<"Subtarget->IsLegalToCallImmediateAddr(TM)">;
485
486 //===----------------------------------------------------------------------===//
487 // X86 Instruction Format Definitions.
488 //
489
490 include "X86InstrFormats.td"
491
492 //===----------------------------------------------------------------------===//
493 // Pattern fragments.
494 //
495
496 // X86 specific condition code. These correspond to CondCode in
497 // X86InstrInfo.h. They must be kept in synch.
498 def X86_COND_A   : PatLeaf<(i8 0)>;  // alt. COND_NBE
499 def X86_COND_AE  : PatLeaf<(i8 1)>;  // alt. COND_NC
500 def X86_COND_B   : PatLeaf<(i8 2)>;  // alt. COND_C
501 def X86_COND_BE  : PatLeaf<(i8 3)>;  // alt. COND_NA
502 def X86_COND_E   : PatLeaf<(i8 4)>;  // alt. COND_Z
503 def X86_COND_G   : PatLeaf<(i8 5)>;  // alt. COND_NLE
504 def X86_COND_GE  : PatLeaf<(i8 6)>;  // alt. COND_NL
505 def X86_COND_L   : PatLeaf<(i8 7)>;  // alt. COND_NGE
506 def X86_COND_LE  : PatLeaf<(i8 8)>;  // alt. COND_NG
507 def X86_COND_NE  : PatLeaf<(i8 9)>;  // alt. COND_NZ
508 def X86_COND_NO  : PatLeaf<(i8 10)>;
509 def X86_COND_NP  : PatLeaf<(i8 11)>; // alt. COND_PO
510 def X86_COND_NS  : PatLeaf<(i8 12)>;
511 def X86_COND_O   : PatLeaf<(i8 13)>;
512 def X86_COND_P   : PatLeaf<(i8 14)>; // alt. COND_PE
513 def X86_COND_S   : PatLeaf<(i8 15)>;
514
515 let FastIselShouldIgnore = 1 in { // FastIsel should ignore all simm8 instrs.
516   def i16immSExt8  : ImmLeaf<i16, [{ return Imm == (int8_t)Imm; }]>;
517   def i32immSExt8  : ImmLeaf<i32, [{ return Imm == (int8_t)Imm; }]>;
518   def i64immSExt8  : ImmLeaf<i64, [{ return Imm == (int8_t)Imm; }]>;
519 }
520
521 def i64immSExt32 : ImmLeaf<i64, [{ return Imm == (int32_t)Imm; }]>;
522
523
524 // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
525 // unsigned field.
526 def i64immZExt32 : ImmLeaf<i64, [{ return (uint64_t)Imm == (uint32_t)Imm; }]>;
527
528 def i64immZExt32SExt8 : ImmLeaf<i64, [{
529   return (uint64_t)Imm == (uint32_t)Imm && (int32_t)Imm == (int8_t)Imm;
530 }]>;
531
532 // Helper fragments for loads.
533 // It's always safe to treat a anyext i16 load as a i32 load if the i16 is
534 // known to be 32-bit aligned or better. Ditto for i8 to i16.
535 def loadi16 : PatFrag<(ops node:$ptr), (i16 (unindexedload node:$ptr)), [{
536   LoadSDNode *LD = cast<LoadSDNode>(N);
537   ISD::LoadExtType ExtType = LD->getExtensionType();
538   if (ExtType == ISD::NON_EXTLOAD)
539     return true;
540   if (ExtType == ISD::EXTLOAD)
541     return LD->getAlignment() >= 2 && !LD->isVolatile();
542   return false;
543 }]>;
544
545 def loadi16_anyext : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)),[{
546   LoadSDNode *LD = cast<LoadSDNode>(N);
547   ISD::LoadExtType ExtType = LD->getExtensionType();
548   if (ExtType == ISD::EXTLOAD)
549     return LD->getAlignment() >= 2 && !LD->isVolatile();
550   return false;
551 }]>;
552
553 def loadi32 : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)), [{
554   LoadSDNode *LD = cast<LoadSDNode>(N);
555   ISD::LoadExtType ExtType = LD->getExtensionType();
556   if (ExtType == ISD::NON_EXTLOAD)
557     return true;
558   if (ExtType == ISD::EXTLOAD)
559     return LD->getAlignment() >= 4 && !LD->isVolatile();
560   return false;
561 }]>;
562
563 def loadi8  : PatFrag<(ops node:$ptr), (i8  (load node:$ptr))>;
564 def loadi64 : PatFrag<(ops node:$ptr), (i64 (load node:$ptr))>;
565 def loadf32 : PatFrag<(ops node:$ptr), (f32 (load node:$ptr))>;
566 def loadf64 : PatFrag<(ops node:$ptr), (f64 (load node:$ptr))>;
567 def loadf80 : PatFrag<(ops node:$ptr), (f80 (load node:$ptr))>;
568
569 def sextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (sextloadi8 node:$ptr))>;
570 def sextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (sextloadi8 node:$ptr))>;
571 def sextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (sextloadi16 node:$ptr))>;
572 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
573 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
574 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
575
576 def zextloadi8i1   : PatFrag<(ops node:$ptr), (i8  (zextloadi1 node:$ptr))>;
577 def zextloadi16i1  : PatFrag<(ops node:$ptr), (i16 (zextloadi1 node:$ptr))>;
578 def zextloadi32i1  : PatFrag<(ops node:$ptr), (i32 (zextloadi1 node:$ptr))>;
579 def zextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (zextloadi8 node:$ptr))>;
580 def zextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (zextloadi8 node:$ptr))>;
581 def zextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (zextloadi16 node:$ptr))>;
582 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
583 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
584 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
585 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
586
587 def extloadi8i1    : PatFrag<(ops node:$ptr), (i8  (extloadi1 node:$ptr))>;
588 def extloadi16i1   : PatFrag<(ops node:$ptr), (i16 (extloadi1 node:$ptr))>;
589 def extloadi32i1   : PatFrag<(ops node:$ptr), (i32 (extloadi1 node:$ptr))>;
590 def extloadi16i8   : PatFrag<(ops node:$ptr), (i16 (extloadi8 node:$ptr))>;
591 def extloadi32i8   : PatFrag<(ops node:$ptr), (i32 (extloadi8 node:$ptr))>;
592 def extloadi32i16  : PatFrag<(ops node:$ptr), (i32 (extloadi16 node:$ptr))>;
593 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
594 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
595 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
596 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
597
598
599 // An 'and' node with a single use.
600 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
601   return N->hasOneUse();
602 }]>;
603 // An 'srl' node with a single use.
604 def srl_su : PatFrag<(ops node:$lhs, node:$rhs), (srl node:$lhs, node:$rhs), [{
605   return N->hasOneUse();
606 }]>;
607 // An 'trunc' node with a single use.
608 def trunc_su : PatFrag<(ops node:$src), (trunc node:$src), [{
609   return N->hasOneUse();
610 }]>;
611
612 //===----------------------------------------------------------------------===//
613 // Instruction list.
614 //
615
616 // Nop
617 let neverHasSideEffects = 1 in {
618   def NOOP : I<0x90, RawFrm, (outs), (ins), "nop", []>;
619   def NOOPW : I<0x1f, MRM0m, (outs), (ins i16mem:$zero),
620                 "nop{w}\t$zero", []>, TB, OpSize;
621   def NOOPL : I<0x1f, MRM0m, (outs), (ins i32mem:$zero),
622                 "nop{l}\t$zero", []>, TB;
623 }
624
625
626 // Constructing a stack frame.
627 def ENTER : Ii16<0xC8, RawFrmImm8, (outs), (ins i16imm:$len, i8imm:$lvl),
628                  "enter\t$len, $lvl", []>;
629
630 let Defs = [EBP, ESP], Uses = [EBP, ESP], mayLoad = 1, neverHasSideEffects=1 in
631 def LEAVE    : I<0xC9, RawFrm,
632                  (outs), (ins), "leave", []>, Requires<[In32BitMode]>;
633
634 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, neverHasSideEffects = 1 in
635 def LEAVE64  : I<0xC9, RawFrm,
636                  (outs), (ins), "leave", []>, Requires<[In64BitMode]>;
637
638 //===----------------------------------------------------------------------===//
639 //  Miscellaneous Instructions.
640 //
641
642 let Defs = [ESP], Uses = [ESP], neverHasSideEffects=1 in {
643 let mayLoad = 1 in {
644 def POP16r  : I<0x58, AddRegFrm, (outs GR16:$reg), (ins), "pop{w}\t$reg", []>,
645   OpSize;
646 def POP32r  : I<0x58, AddRegFrm, (outs GR32:$reg), (ins), "pop{l}\t$reg", []>;
647 def POP16rmr: I<0x8F, MRM0r, (outs GR16:$reg), (ins), "pop{w}\t$reg", []>,
648   OpSize;
649 def POP16rmm: I<0x8F, MRM0m, (outs i16mem:$dst), (ins), "pop{w}\t$dst", []>,
650   OpSize;
651 def POP32rmr: I<0x8F, MRM0r, (outs GR32:$reg), (ins), "pop{l}\t$reg", []>;
652 def POP32rmm: I<0x8F, MRM0m, (outs i32mem:$dst), (ins), "pop{l}\t$dst", []>;
653
654 def POPF16   : I<0x9D, RawFrm, (outs), (ins), "popf{w}", []>, OpSize;
655 def POPF32   : I<0x9D, RawFrm, (outs), (ins), "popf{l|d}", []>,
656                Requires<[In32BitMode]>;
657 }
658
659 let mayStore = 1 in {
660 def PUSH16r  : I<0x50, AddRegFrm, (outs), (ins GR16:$reg), "push{w}\t$reg",[]>,
661   OpSize;
662 def PUSH32r  : I<0x50, AddRegFrm, (outs), (ins GR32:$reg), "push{l}\t$reg",[]>;
663 def PUSH16rmr: I<0xFF, MRM6r, (outs), (ins GR16:$reg), "push{w}\t$reg",[]>,
664   OpSize;
665 def PUSH16rmm: I<0xFF, MRM6m, (outs), (ins i16mem:$src), "push{w}\t$src",[]>,
666   OpSize;
667 def PUSH32rmr: I<0xFF, MRM6r, (outs), (ins GR32:$reg), "push{l}\t$reg",[]>;
668 def PUSH32rmm: I<0xFF, MRM6m, (outs), (ins i32mem:$src), "push{l}\t$src",[]>;
669
670 def PUSHi8   : Ii8<0x6a, RawFrm, (outs), (ins i32i8imm:$imm),
671                       "push{l}\t$imm", []>;
672 def PUSHi16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
673                       "push{w}\t$imm", []>, OpSize;
674 def PUSHi32  : Ii32<0x68, RawFrm, (outs), (ins i32imm:$imm),
675                       "push{l}\t$imm", []>;
676
677 def PUSHF16  : I<0x9C, RawFrm, (outs), (ins), "pushf{w}", []>, OpSize;
678 def PUSHF32  : I<0x9C, RawFrm, (outs), (ins), "pushf{l|d}", []>,
679                Requires<[In32BitMode]>;
680
681 }
682 }
683
684 let Defs = [RSP], Uses = [RSP], neverHasSideEffects=1 in {
685 let mayLoad = 1 in {
686 def POP64r   : I<0x58, AddRegFrm,
687                  (outs GR64:$reg), (ins), "pop{q}\t$reg", []>;
688 def POP64rmr: I<0x8F, MRM0r, (outs GR64:$reg), (ins), "pop{q}\t$reg", []>;
689 def POP64rmm: I<0x8F, MRM0m, (outs i64mem:$dst), (ins), "pop{q}\t$dst", []>;
690 }
691 let mayStore = 1 in {
692 def PUSH64r  : I<0x50, AddRegFrm,
693                  (outs), (ins GR64:$reg), "push{q}\t$reg", []>;
694 def PUSH64rmr: I<0xFF, MRM6r, (outs), (ins GR64:$reg), "push{q}\t$reg", []>;
695 def PUSH64rmm: I<0xFF, MRM6m, (outs), (ins i64mem:$src), "push{q}\t$src", []>;
696 }
697 }
698
699 let Defs = [RSP], Uses = [RSP], neverHasSideEffects = 1, mayStore = 1 in {
700 def PUSH64i8   : Ii8<0x6a, RawFrm, (outs), (ins i64i8imm:$imm),
701                      "push{q}\t$imm", []>;
702 def PUSH64i16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
703                       "push{q}\t$imm", []>;
704 def PUSH64i32  : Ii32<0x68, RawFrm, (outs), (ins i64i32imm:$imm),
705                       "push{q}\t$imm", []>;
706 }
707
708 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1, neverHasSideEffects=1 in
709 def POPF64   : I<0x9D, RawFrm, (outs), (ins), "popfq", []>,
710                Requires<[In64BitMode]>;
711 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1, neverHasSideEffects=1 in
712 def PUSHF64    : I<0x9C, RawFrm, (outs), (ins), "pushfq", []>,
713                  Requires<[In64BitMode]>;
714
715
716
717 let Defs = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP], Uses = [ESP],
718     mayLoad=1, neverHasSideEffects=1 in {
719 def POPA32   : I<0x61, RawFrm, (outs), (ins), "popa{l}", []>,
720                Requires<[In32BitMode]>;
721 }
722 let Defs = [ESP], Uses = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP],
723     mayStore=1, neverHasSideEffects=1 in {
724 def PUSHA32  : I<0x60, RawFrm, (outs), (ins), "pusha{l}", []>,
725                Requires<[In32BitMode]>;
726 }
727
728 let Constraints = "$src = $dst" in {    // GR32 = bswap GR32
729 def BSWAP32r : I<0xC8, AddRegFrm,
730                  (outs GR32:$dst), (ins GR32:$src),
731                  "bswap{l}\t$dst",
732                  [(set GR32:$dst, (bswap GR32:$src))]>, TB;
733
734 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
735                   "bswap{q}\t$dst",
736                   [(set GR64:$dst, (bswap GR64:$src))]>, TB;
737 } // Constraints = "$src = $dst"
738
739 // Bit scan instructions.
740 let Defs = [EFLAGS] in {
741 def BSF16rr  : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
742                  "bsf{w}\t{$src, $dst|$dst, $src}",
743                  [(set GR16:$dst, EFLAGS, (X86bsf GR16:$src))]>, TB, OpSize;
744 def BSF16rm  : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
745                  "bsf{w}\t{$src, $dst|$dst, $src}",
746                  [(set GR16:$dst, EFLAGS, (X86bsf (loadi16 addr:$src)))]>, TB,
747                  OpSize;
748 def BSF32rr  : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
749                  "bsf{l}\t{$src, $dst|$dst, $src}",
750                  [(set GR32:$dst, EFLAGS, (X86bsf GR32:$src))]>, TB;
751 def BSF32rm  : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
752                  "bsf{l}\t{$src, $dst|$dst, $src}",
753                  [(set GR32:$dst, EFLAGS, (X86bsf (loadi32 addr:$src)))]>, TB;
754 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
755                   "bsf{q}\t{$src, $dst|$dst, $src}",
756                   [(set GR64:$dst, EFLAGS, (X86bsf GR64:$src))]>, TB;
757 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
758                   "bsf{q}\t{$src, $dst|$dst, $src}",
759                   [(set GR64:$dst, EFLAGS, (X86bsf (loadi64 addr:$src)))]>, TB;
760
761 def BSR16rr  : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
762                  "bsr{w}\t{$src, $dst|$dst, $src}",
763                  [(set GR16:$dst, EFLAGS, (X86bsr GR16:$src))]>, TB, OpSize;
764 def BSR16rm  : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
765                  "bsr{w}\t{$src, $dst|$dst, $src}",
766                  [(set GR16:$dst, EFLAGS, (X86bsr (loadi16 addr:$src)))]>, TB,
767                  OpSize;
768 def BSR32rr  : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
769                  "bsr{l}\t{$src, $dst|$dst, $src}",
770                  [(set GR32:$dst, EFLAGS, (X86bsr GR32:$src))]>, TB;
771 def BSR32rm  : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
772                  "bsr{l}\t{$src, $dst|$dst, $src}",
773                  [(set GR32:$dst, EFLAGS, (X86bsr (loadi32 addr:$src)))]>, TB;
774 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
775                   "bsr{q}\t{$src, $dst|$dst, $src}",
776                   [(set GR64:$dst, EFLAGS, (X86bsr GR64:$src))]>, TB;
777 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
778                   "bsr{q}\t{$src, $dst|$dst, $src}",
779                   [(set GR64:$dst, EFLAGS, (X86bsr (loadi64 addr:$src)))]>, TB;
780 } // Defs = [EFLAGS]
781
782
783 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
784 let Defs = [EDI,ESI], Uses = [EDI,ESI,EFLAGS] in {
785 def MOVSB : I<0xA4, RawFrm, (outs), (ins), "{movsb}", []>;
786 def MOVSW : I<0xA5, RawFrm, (outs), (ins), "{movsw}", []>, OpSize;
787 def MOVSD : I<0xA5, RawFrm, (outs), (ins), "{movsl|movsd}", []>;
788 def MOVSQ : RI<0xA5, RawFrm, (outs), (ins), "movsq", []>;
789 }
790
791 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
792 let Defs = [EDI], Uses = [AL,EDI,EFLAGS] in
793 def STOSB : I<0xAA, RawFrm, (outs), (ins), "{stosb}", []>;
794 let Defs = [EDI], Uses = [AX,EDI,EFLAGS] in
795 def STOSW : I<0xAB, RawFrm, (outs), (ins), "{stosw}", []>, OpSize;
796 let Defs = [EDI], Uses = [EAX,EDI,EFLAGS] in
797 def STOSD : I<0xAB, RawFrm, (outs), (ins), "{stosl|stosd}", []>;
798 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI,EFLAGS] in
799 def STOSQ : RI<0xAB, RawFrm, (outs), (ins), "stosq", []>;
800
801 def SCAS8 : I<0xAE, RawFrm, (outs), (ins), "scas{b}", []>;
802 def SCAS16 : I<0xAF, RawFrm, (outs), (ins), "scas{w}", []>, OpSize;
803 def SCAS32 : I<0xAF, RawFrm, (outs), (ins), "scas{l}", []>;
804 def SCAS64 : RI<0xAF, RawFrm, (outs), (ins), "scasq", []>;
805
806 def CMPS8 : I<0xA6, RawFrm, (outs), (ins), "cmps{b}", []>;
807 def CMPS16 : I<0xA7, RawFrm, (outs), (ins), "cmps{w}", []>, OpSize;
808 def CMPS32 : I<0xA7, RawFrm, (outs), (ins), "cmps{l}", []>;
809 def CMPS64 : RI<0xA7, RawFrm, (outs), (ins), "cmpsq", []>;
810
811
812 //===----------------------------------------------------------------------===//
813 //  Move Instructions.
814 //
815
816 let neverHasSideEffects = 1 in {
817 def MOV8rr  : I<0x88, MRMDestReg, (outs GR8 :$dst), (ins GR8 :$src),
818                 "mov{b}\t{$src, $dst|$dst, $src}", []>;
819 def MOV16rr : I<0x89, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
820                 "mov{w}\t{$src, $dst|$dst, $src}", []>, OpSize;
821 def MOV32rr : I<0x89, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
822                 "mov{l}\t{$src, $dst|$dst, $src}", []>;
823 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
824                  "mov{q}\t{$src, $dst|$dst, $src}", []>;
825 }
826 let isReMaterializable = 1, isAsCheapAsAMove = 1 in {
827 def MOV8ri  : Ii8 <0xB0, AddRegFrm, (outs GR8 :$dst), (ins i8imm :$src),
828                    "mov{b}\t{$src, $dst|$dst, $src}",
829                    [(set GR8:$dst, imm:$src)]>;
830 def MOV16ri : Ii16<0xB8, AddRegFrm, (outs GR16:$dst), (ins i16imm:$src),
831                    "mov{w}\t{$src, $dst|$dst, $src}",
832                    [(set GR16:$dst, imm:$src)]>, OpSize;
833 def MOV32ri : Ii32<0xB8, AddRegFrm, (outs GR32:$dst), (ins i32imm:$src),
834                    "mov{l}\t{$src, $dst|$dst, $src}",
835                    [(set GR32:$dst, imm:$src)]>;
836 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
837                     "movabs{q}\t{$src, $dst|$dst, $src}",
838                     [(set GR64:$dst, imm:$src)]>;
839 def MOV64ri32 : RIi32<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
840                       "mov{q}\t{$src, $dst|$dst, $src}",
841                       [(set GR64:$dst, i64immSExt32:$src)]>;
842 }
843
844 def MOV8mi  : Ii8 <0xC6, MRM0m, (outs), (ins i8mem :$dst, i8imm :$src),
845                    "mov{b}\t{$src, $dst|$dst, $src}",
846                    [(store (i8 imm:$src), addr:$dst)]>;
847 def MOV16mi : Ii16<0xC7, MRM0m, (outs), (ins i16mem:$dst, i16imm:$src),
848                    "mov{w}\t{$src, $dst|$dst, $src}",
849                    [(store (i16 imm:$src), addr:$dst)]>, OpSize;
850 def MOV32mi : Ii32<0xC7, MRM0m, (outs), (ins i32mem:$dst, i32imm:$src),
851                    "mov{l}\t{$src, $dst|$dst, $src}",
852                    [(store (i32 imm:$src), addr:$dst)]>;
853 def MOV64mi32 : RIi32<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
854                       "mov{q}\t{$src, $dst|$dst, $src}",
855                       [(store i64immSExt32:$src, addr:$dst)]>;
856
857 /// moffs8, moffs16 and moffs32 versions of moves.  The immediate is a
858 /// 32-bit offset from the PC.  These are only valid in x86-32 mode.
859 def MOV8o8a : Ii32 <0xA0, RawFrm, (outs), (ins offset8:$src),
860                    "mov{b}\t{$src, %al|%al, $src}", []>,
861                    Requires<[In32BitMode]>;
862 def MOV16o16a : Ii32 <0xA1, RawFrm, (outs), (ins offset16:$src),
863                       "mov{w}\t{$src, %ax|%ax, $src}", []>, OpSize,
864                      Requires<[In32BitMode]>;
865 def MOV32o32a : Ii32 <0xA1, RawFrm, (outs), (ins offset32:$src),
866                       "mov{l}\t{$src, %eax|%eax, $src}", []>,
867                      Requires<[In32BitMode]>;
868 def MOV8ao8 : Ii32 <0xA2, RawFrm, (outs offset8:$dst), (ins),
869                    "mov{b}\t{%al, $dst|$dst, %al}", []>,
870                   Requires<[In32BitMode]>;
871 def MOV16ao16 : Ii32 <0xA3, RawFrm, (outs offset16:$dst), (ins),
872                       "mov{w}\t{%ax, $dst|$dst, %ax}", []>, OpSize,
873                      Requires<[In32BitMode]>;
874 def MOV32ao32 : Ii32 <0xA3, RawFrm, (outs offset32:$dst), (ins),
875                       "mov{l}\t{%eax, $dst|$dst, %eax}", []>,
876                      Requires<[In32BitMode]>;
877
878 // FIXME: These definitions are utterly broken
879 // Just leave them commented out for now because they're useless outside
880 // of the large code model, and most compilers won't generate the instructions
881 // in question.
882 /*
883 def MOV64o8a : RIi8<0xA0, RawFrm, (outs), (ins offset8:$src),
884                       "mov{q}\t{$src, %rax|%rax, $src}", []>;
885 def MOV64o64a : RIi32<0xA1, RawFrm, (outs), (ins offset64:$src),
886                        "mov{q}\t{$src, %rax|%rax, $src}", []>;
887 def MOV64ao8 : RIi8<0xA2, RawFrm, (outs offset8:$dst), (ins),
888                        "mov{q}\t{%rax, $dst|$dst, %rax}", []>;
889 def MOV64ao64 : RIi32<0xA3, RawFrm, (outs offset64:$dst), (ins),
890                        "mov{q}\t{%rax, $dst|$dst, %rax}", []>;
891 */
892
893
894 let isCodeGenOnly = 1 in {
895 def MOV8rr_REV : I<0x8A, MRMSrcReg, (outs GR8:$dst), (ins GR8:$src),
896                    "mov{b}\t{$src, $dst|$dst, $src}", []>;
897 def MOV16rr_REV : I<0x8B, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
898                     "mov{w}\t{$src, $dst|$dst, $src}", []>, OpSize;
899 def MOV32rr_REV : I<0x8B, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
900                     "mov{l}\t{$src, $dst|$dst, $src}", []>;
901 def MOV64rr_REV : RI<0x8B, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
902                      "mov{q}\t{$src, $dst|$dst, $src}", []>;
903 }
904
905 let canFoldAsLoad = 1, isReMaterializable = 1 in {
906 def MOV8rm  : I<0x8A, MRMSrcMem, (outs GR8 :$dst), (ins i8mem :$src),
907                 "mov{b}\t{$src, $dst|$dst, $src}",
908                 [(set GR8:$dst, (loadi8 addr:$src))]>;
909 def MOV16rm : I<0x8B, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
910                 "mov{w}\t{$src, $dst|$dst, $src}",
911                 [(set GR16:$dst, (loadi16 addr:$src))]>, OpSize;
912 def MOV32rm : I<0x8B, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
913                 "mov{l}\t{$src, $dst|$dst, $src}",
914                 [(set GR32:$dst, (loadi32 addr:$src))]>;
915 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
916                  "mov{q}\t{$src, $dst|$dst, $src}",
917                  [(set GR64:$dst, (load addr:$src))]>;
918 }
919
920 def MOV8mr  : I<0x88, MRMDestMem, (outs), (ins i8mem :$dst, GR8 :$src),
921                 "mov{b}\t{$src, $dst|$dst, $src}",
922                 [(store GR8:$src, addr:$dst)]>;
923 def MOV16mr : I<0x89, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
924                 "mov{w}\t{$src, $dst|$dst, $src}",
925                 [(store GR16:$src, addr:$dst)]>, OpSize;
926 def MOV32mr : I<0x89, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
927                 "mov{l}\t{$src, $dst|$dst, $src}",
928                 [(store GR32:$src, addr:$dst)]>;
929 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
930                  "mov{q}\t{$src, $dst|$dst, $src}",
931                  [(store GR64:$src, addr:$dst)]>;
932
933 // Versions of MOV8rr, MOV8mr, and MOV8rm that use i8mem_NOREX and GR8_NOREX so
934 // that they can be used for copying and storing h registers, which can't be
935 // encoded when a REX prefix is present.
936 let isCodeGenOnly = 1 in {
937 let neverHasSideEffects = 1 in
938 def MOV8rr_NOREX : I<0x88, MRMDestReg,
939                      (outs GR8_NOREX:$dst), (ins GR8_NOREX:$src),
940                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", []>;
941 let mayStore = 1 in
942 def MOV8mr_NOREX : I<0x88, MRMDestMem,
943                      (outs), (ins i8mem_NOREX:$dst, GR8_NOREX:$src),
944                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", []>;
945 let mayLoad = 1,
946     canFoldAsLoad = 1, isReMaterializable = 1 in
947 def MOV8rm_NOREX : I<0x8A, MRMSrcMem,
948                      (outs GR8_NOREX:$dst), (ins i8mem_NOREX:$src),
949                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", []>;
950 }
951
952
953 // Condition code ops, incl. set if equal/not equal/...
954 let Defs = [EFLAGS], Uses = [AH], neverHasSideEffects = 1 in
955 def SAHF     : I<0x9E, RawFrm, (outs),  (ins), "sahf", []>;  // flags = AH
956 let Defs = [AH], Uses = [EFLAGS], neverHasSideEffects = 1 in
957 def LAHF     : I<0x9F, RawFrm, (outs),  (ins), "lahf", []>;  // AH = flags
958
959
960 //===----------------------------------------------------------------------===//
961 // Bit tests instructions: BT, BTS, BTR, BTC.
962
963 let Defs = [EFLAGS] in {
964 def BT16rr : I<0xA3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
965                "bt{w}\t{$src2, $src1|$src1, $src2}",
966                [(set EFLAGS, (X86bt GR16:$src1, GR16:$src2))]>, OpSize, TB;
967 def BT32rr : I<0xA3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
968                "bt{l}\t{$src2, $src1|$src1, $src2}",
969                [(set EFLAGS, (X86bt GR32:$src1, GR32:$src2))]>, TB;
970 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
971                "bt{q}\t{$src2, $src1|$src1, $src2}",
972                [(set EFLAGS, (X86bt GR64:$src1, GR64:$src2))]>, TB;
973
974 // Unlike with the register+register form, the memory+register form of the
975 // bt instruction does not ignore the high bits of the index. From ISel's
976 // perspective, this is pretty bizarre. Make these instructions disassembly
977 // only for now.
978
979 def BT16mr : I<0xA3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
980                "bt{w}\t{$src2, $src1|$src1, $src2}",
981 //               [(X86bt (loadi16 addr:$src1), GR16:$src2),
982 //                (implicit EFLAGS)]
983                []
984                >, OpSize, TB, Requires<[FastBTMem]>;
985 def BT32mr : I<0xA3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
986                "bt{l}\t{$src2, $src1|$src1, $src2}",
987 //               [(X86bt (loadi32 addr:$src1), GR32:$src2),
988 //                (implicit EFLAGS)]
989                []
990                >, TB, Requires<[FastBTMem]>;
991 def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
992                "bt{q}\t{$src2, $src1|$src1, $src2}",
993 //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
994 //                (implicit EFLAGS)]
995                 []
996                 >, TB;
997
998 def BT16ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR16:$src1, i16i8imm:$src2),
999                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1000                 [(set EFLAGS, (X86bt GR16:$src1, i16immSExt8:$src2))]>,
1001                 OpSize, TB;
1002 def BT32ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1003                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1004                 [(set EFLAGS, (X86bt GR32:$src1, i32immSExt8:$src2))]>, TB;
1005 def BT64ri8 : RIi8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1006                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1007                 [(set EFLAGS, (X86bt GR64:$src1, i64immSExt8:$src2))]>, TB;
1008
1009 // Note that these instructions don't need FastBTMem because that
1010 // only applies when the other operand is in a register. When it's
1011 // an immediate, bt is still fast.
1012 def BT16mi8 : Ii8<0xBA, MRM4m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1013                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1014                 [(set EFLAGS, (X86bt (loadi16 addr:$src1), i16immSExt8:$src2))
1015                  ]>, OpSize, TB;
1016 def BT32mi8 : Ii8<0xBA, MRM4m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1017                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1018                 [(set EFLAGS, (X86bt (loadi32 addr:$src1), i32immSExt8:$src2))
1019                  ]>, TB;
1020 def BT64mi8 : RIi8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1021                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1022                 [(set EFLAGS, (X86bt (loadi64 addr:$src1),
1023                                      i64immSExt8:$src2))]>, TB;
1024
1025
1026 def BTC16rr : I<0xBB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1027                 "btc{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1028 def BTC32rr : I<0xBB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1029                 "btc{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1030 def BTC64rr : RI<0xBB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1031                  "btc{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1032 def BTC16mr : I<0xBB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1033                 "btc{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1034 def BTC32mr : I<0xBB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1035                 "btc{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1036 def BTC64mr : RI<0xBB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1037                  "btc{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1038 def BTC16ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1039                     "btc{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1040 def BTC32ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1041                     "btc{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1042 def BTC64ri8 : RIi8<0xBA, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1043                     "btc{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1044 def BTC16mi8 : Ii8<0xBA, MRM7m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1045                     "btc{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1046 def BTC32mi8 : Ii8<0xBA, MRM7m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1047                     "btc{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1048 def BTC64mi8 : RIi8<0xBA, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1049                     "btc{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1050
1051 def BTR16rr : I<0xB3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1052                 "btr{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1053 def BTR32rr : I<0xB3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1054                 "btr{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1055 def BTR64rr : RI<0xB3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1056                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1057 def BTR16mr : I<0xB3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1058                 "btr{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1059 def BTR32mr : I<0xB3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1060                 "btr{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1061 def BTR64mr : RI<0xB3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1062                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1063 def BTR16ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1064                     "btr{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1065 def BTR32ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1066                     "btr{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1067 def BTR64ri8 : RIi8<0xBA, MRM6r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1068                     "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1069 def BTR16mi8 : Ii8<0xBA, MRM6m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1070                     "btr{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1071 def BTR32mi8 : Ii8<0xBA, MRM6m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1072                     "btr{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1073 def BTR64mi8 : RIi8<0xBA, MRM6m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1074                     "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1075
1076 def BTS16rr : I<0xAB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1077                 "bts{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1078 def BTS32rr : I<0xAB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1079                 "bts{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1080 def BTS64rr : RI<0xAB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1081                  "bts{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1082 def BTS16mr : I<0xAB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1083                 "bts{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1084 def BTS32mr : I<0xAB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1085                 "bts{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1086 def BTS64mr : RI<0xAB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1087                  "bts{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1088 def BTS16ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1089                     "bts{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1090 def BTS32ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1091                     "bts{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1092 def BTS64ri8 : RIi8<0xBA, MRM5r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1093                     "bts{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1094 def BTS16mi8 : Ii8<0xBA, MRM5m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1095                     "bts{w}\t{$src2, $src1|$src1, $src2}", []>, OpSize, TB;
1096 def BTS32mi8 : Ii8<0xBA, MRM5m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1097                     "bts{l}\t{$src2, $src1|$src1, $src2}", []>, TB;
1098 def BTS64mi8 : RIi8<0xBA, MRM5m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1099                     "bts{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1100 } // Defs = [EFLAGS]
1101
1102
1103 //===----------------------------------------------------------------------===//
1104 // Atomic support
1105 //
1106
1107
1108 // Atomic swap. These are just normal xchg instructions. But since a memory
1109 // operand is referenced, the atomicity is ensured.
1110 let Constraints = "$val = $dst" in {
1111 def XCHG8rm  : I<0x86, MRMSrcMem, (outs GR8:$dst), (ins GR8:$val, i8mem:$ptr),
1112                "xchg{b}\t{$val, $ptr|$ptr, $val}",
1113                [(set GR8:$dst, (atomic_swap_8 addr:$ptr, GR8:$val))]>;
1114 def XCHG16rm : I<0x87, MRMSrcMem, (outs GR16:$dst),(ins GR16:$val, i16mem:$ptr),
1115                "xchg{w}\t{$val, $ptr|$ptr, $val}",
1116                [(set GR16:$dst, (atomic_swap_16 addr:$ptr, GR16:$val))]>,
1117                 OpSize;
1118 def XCHG32rm : I<0x87, MRMSrcMem, (outs GR32:$dst),(ins GR32:$val, i32mem:$ptr),
1119                "xchg{l}\t{$val, $ptr|$ptr, $val}",
1120                [(set GR32:$dst, (atomic_swap_32 addr:$ptr, GR32:$val))]>;
1121 def XCHG64rm : RI<0x87, MRMSrcMem, (outs GR64:$dst),(ins GR64:$val,i64mem:$ptr),
1122                   "xchg{q}\t{$val, $ptr|$ptr, $val}",
1123                   [(set GR64:$dst, (atomic_swap_64 addr:$ptr, GR64:$val))]>;
1124
1125 def XCHG8rr : I<0x86, MRMSrcReg, (outs GR8:$dst), (ins GR8:$val, GR8:$src),
1126                 "xchg{b}\t{$val, $src|$src, $val}", []>;
1127 def XCHG16rr : I<0x87, MRMSrcReg, (outs GR16:$dst), (ins GR16:$val, GR16:$src),
1128                  "xchg{w}\t{$val, $src|$src, $val}", []>, OpSize;
1129 def XCHG32rr : I<0x87, MRMSrcReg, (outs GR32:$dst), (ins GR32:$val, GR32:$src),
1130                  "xchg{l}\t{$val, $src|$src, $val}", []>;
1131 def XCHG64rr : RI<0x87, MRMSrcReg, (outs GR64:$dst), (ins GR64:$val,GR64:$src),
1132                   "xchg{q}\t{$val, $src|$src, $val}", []>;
1133 }
1134
1135 def XCHG16ar : I<0x90, AddRegFrm, (outs), (ins GR16:$src),
1136                   "xchg{w}\t{$src, %ax|%ax, $src}", []>, OpSize;
1137 def XCHG32ar : I<0x90, AddRegFrm, (outs), (ins GR32:$src),
1138                   "xchg{l}\t{$src, %eax|%eax, $src}", []>;
1139 def XCHG64ar : RI<0x90, AddRegFrm, (outs), (ins GR64:$src),
1140                   "xchg{q}\t{$src, %rax|%rax, $src}", []>;
1141
1142
1143
1144 def XADD8rr : I<0xC0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1145                 "xadd{b}\t{$src, $dst|$dst, $src}", []>, TB;
1146 def XADD16rr : I<0xC1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1147                  "xadd{w}\t{$src, $dst|$dst, $src}", []>, TB, OpSize;
1148 def XADD32rr  : I<0xC1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1149                  "xadd{l}\t{$src, $dst|$dst, $src}", []>, TB;
1150 def XADD64rr  : RI<0xC1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1151                    "xadd{q}\t{$src, $dst|$dst, $src}", []>, TB;
1152
1153 let mayLoad = 1, mayStore = 1 in {
1154 def XADD8rm   : I<0xC0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1155                  "xadd{b}\t{$src, $dst|$dst, $src}", []>, TB;
1156 def XADD16rm  : I<0xC1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1157                  "xadd{w}\t{$src, $dst|$dst, $src}", []>, TB, OpSize;
1158 def XADD32rm  : I<0xC1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1159                  "xadd{l}\t{$src, $dst|$dst, $src}", []>, TB;
1160 def XADD64rm  : RI<0xC1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1161                    "xadd{q}\t{$src, $dst|$dst, $src}", []>, TB;
1162
1163 }
1164
1165 def CMPXCHG8rr : I<0xB0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1166                    "cmpxchg{b}\t{$src, $dst|$dst, $src}", []>, TB;
1167 def CMPXCHG16rr : I<0xB1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1168                     "cmpxchg{w}\t{$src, $dst|$dst, $src}", []>, TB, OpSize;
1169 def CMPXCHG32rr  : I<0xB1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1170                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", []>, TB;
1171 def CMPXCHG64rr  : RI<0xB1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1172                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", []>, TB;
1173
1174 let mayLoad = 1, mayStore = 1 in {
1175 def CMPXCHG8rm   : I<0xB0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1176                      "cmpxchg{b}\t{$src, $dst|$dst, $src}", []>, TB;
1177 def CMPXCHG16rm  : I<0xB1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1178                      "cmpxchg{w}\t{$src, $dst|$dst, $src}", []>, TB, OpSize;
1179 def CMPXCHG32rm  : I<0xB1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1180                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", []>, TB;
1181 def CMPXCHG64rm  : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1182                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", []>, TB;
1183 }
1184
1185 let Defs = [EAX, EDX, EFLAGS], Uses = [EAX, EBX, ECX, EDX] in
1186 def CMPXCHG8B : I<0xC7, MRM1m, (outs), (ins i64mem:$dst),
1187                   "cmpxchg8b\t$dst", []>, TB;
1188
1189 let Defs = [RAX, RDX, EFLAGS], Uses = [RAX, RBX, RCX, RDX] in
1190 def CMPXCHG16B : RI<0xC7, MRM1m, (outs), (ins i128mem:$dst),
1191                     "cmpxchg16b\t$dst", []>, TB;
1192
1193
1194
1195 // Lock instruction prefix
1196 def LOCK_PREFIX : I<0xF0, RawFrm, (outs),  (ins), "lock", []>;
1197
1198 // Rex64 instruction prefix
1199 def REX64_PREFIX : I<0x48, RawFrm, (outs),  (ins), "rex64", []>;
1200
1201 // Data16 instruction prefix
1202 def DATA16_PREFIX : I<0x66, RawFrm, (outs),  (ins), "data16", []>;
1203
1204 // Repeat string operation instruction prefixes
1205 // These uses the DF flag in the EFLAGS register to inc or dec ECX
1206 let Defs = [ECX], Uses = [ECX,EFLAGS] in {
1207 // Repeat (used with INS, OUTS, MOVS, LODS and STOS)
1208 def REP_PREFIX : I<0xF3, RawFrm, (outs),  (ins), "rep", []>;
1209 // Repeat while not equal (used with CMPS and SCAS)
1210 def REPNE_PREFIX : I<0xF2, RawFrm, (outs),  (ins), "repne", []>;
1211 }
1212
1213
1214 // String manipulation instructions
1215 def LODSB : I<0xAC, RawFrm, (outs), (ins), "lodsb", []>;
1216 def LODSW : I<0xAD, RawFrm, (outs), (ins), "lodsw", []>, OpSize;
1217 def LODSD : I<0xAD, RawFrm, (outs), (ins), "lods{l|d}", []>;
1218 def LODSQ : RI<0xAD, RawFrm, (outs), (ins), "lodsq", []>;
1219
1220 def OUTSB : I<0x6E, RawFrm, (outs), (ins), "outsb", []>;
1221 def OUTSW : I<0x6F, RawFrm, (outs), (ins), "outsw", []>, OpSize;
1222 def OUTSD : I<0x6F, RawFrm, (outs), (ins), "outs{l|d}", []>;
1223
1224
1225 // Flag instructions
1226 def CLC : I<0xF8, RawFrm, (outs), (ins), "clc", []>;
1227 def STC : I<0xF9, RawFrm, (outs), (ins), "stc", []>;
1228 def CLI : I<0xFA, RawFrm, (outs), (ins), "cli", []>;
1229 def STI : I<0xFB, RawFrm, (outs), (ins), "sti", []>;
1230 def CLD : I<0xFC, RawFrm, (outs), (ins), "cld", []>;
1231 def STD : I<0xFD, RawFrm, (outs), (ins), "std", []>;
1232 def CMC : I<0xF5, RawFrm, (outs), (ins), "cmc", []>;
1233
1234 def CLTS : I<0x06, RawFrm, (outs), (ins), "clts", []>, TB;
1235
1236 // Table lookup instructions
1237 def XLAT : I<0xD7, RawFrm, (outs), (ins), "xlatb", []>;
1238
1239 // ASCII Adjust After Addition
1240 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1241 def AAA : I<0x37, RawFrm, (outs), (ins), "aaa", []>, Requires<[In32BitMode]>;
1242
1243 // ASCII Adjust AX Before Division
1244 // sets AL, AH and EFLAGS and uses AL and AH
1245 def AAD8i8 : Ii8<0xD5, RawFrm, (outs), (ins i8imm:$src),
1246                  "aad\t$src", []>, Requires<[In32BitMode]>;
1247
1248 // ASCII Adjust AX After Multiply
1249 // sets AL, AH and EFLAGS and uses AL
1250 def AAM8i8 : Ii8<0xD4, RawFrm, (outs), (ins i8imm:$src),
1251                  "aam\t$src", []>, Requires<[In32BitMode]>;
1252
1253 // ASCII Adjust AL After Subtraction - sets
1254 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1255 def AAS : I<0x3F, RawFrm, (outs), (ins), "aas", []>, Requires<[In32BitMode]>;
1256
1257 // Decimal Adjust AL after Addition
1258 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1259 def DAA : I<0x27, RawFrm, (outs), (ins), "daa", []>, Requires<[In32BitMode]>;
1260
1261 // Decimal Adjust AL after Subtraction
1262 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1263 def DAS : I<0x2F, RawFrm, (outs), (ins), "das", []>, Requires<[In32BitMode]>;
1264
1265 // Check Array Index Against Bounds
1266 def BOUNDS16rm : I<0x62, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1267                    "bound\t{$src, $dst|$dst, $src}", []>, OpSize,
1268                    Requires<[In32BitMode]>;
1269 def BOUNDS32rm : I<0x62, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1270                    "bound\t{$src, $dst|$dst, $src}", []>,
1271                    Requires<[In32BitMode]>;
1272
1273 // Adjust RPL Field of Segment Selector
1274 def ARPL16rr : I<0x63, MRMDestReg, (outs GR16:$src), (ins GR16:$dst),
1275                  "arpl\t{$src, $dst|$dst, $src}", []>, Requires<[In32BitMode]>;
1276 def ARPL16mr : I<0x63, MRMSrcMem, (outs GR16:$src), (ins i16mem:$dst),
1277                  "arpl\t{$src, $dst|$dst, $src}", []>, Requires<[In32BitMode]>;
1278
1279 //===----------------------------------------------------------------------===//
1280 // Subsystems.
1281 //===----------------------------------------------------------------------===//
1282
1283 include "X86InstrArithmetic.td"
1284 include "X86InstrCMovSetCC.td"
1285 include "X86InstrExtension.td"
1286 include "X86InstrControl.td"
1287 include "X86InstrShiftRotate.td"
1288
1289 // X87 Floating Point Stack.
1290 include "X86InstrFPStack.td"
1291
1292 // SIMD support (SSE, MMX and AVX)
1293 include "X86InstrFragmentsSIMD.td"
1294
1295 // FMA - Fused Multiply-Add support (requires FMA)
1296 include "X86InstrFMA.td"
1297
1298 // SSE, MMX and 3DNow! vector support.
1299 include "X86InstrSSE.td"
1300 include "X86InstrMMX.td"
1301 include "X86Instr3DNow.td"
1302
1303 include "X86InstrVMX.td"
1304
1305 // System instructions.
1306 include "X86InstrSystem.td"
1307
1308 // Compiler Pseudo Instructions and Pat Patterns
1309 include "X86InstrCompiler.td"
1310
1311 //===----------------------------------------------------------------------===//
1312 // Assembler Mnemonic Aliases
1313 //===----------------------------------------------------------------------===//
1314
1315 def : MnemonicAlias<"call", "calll">, Requires<[In32BitMode]>;
1316 def : MnemonicAlias<"call", "callq">, Requires<[In64BitMode]>;
1317
1318 def : MnemonicAlias<"cbw",  "cbtw">;
1319 def : MnemonicAlias<"cwd",  "cwtd">;
1320 def : MnemonicAlias<"cdq", "cltd">;
1321 def : MnemonicAlias<"cwde", "cwtl">;
1322 def : MnemonicAlias<"cdqe", "cltq">;
1323
1324 // lret maps to lretl, it is not ambiguous with lretq.
1325 def : MnemonicAlias<"lret", "lretl">;
1326
1327 def : MnemonicAlias<"leavel", "leave">, Requires<[In32BitMode]>;
1328 def : MnemonicAlias<"leaveq", "leave">, Requires<[In64BitMode]>;
1329
1330 def : MnemonicAlias<"loopz", "loope">;
1331 def : MnemonicAlias<"loopnz", "loopne">;
1332
1333 def : MnemonicAlias<"pop", "popl">, Requires<[In32BitMode]>;
1334 def : MnemonicAlias<"pop", "popq">, Requires<[In64BitMode]>;
1335 def : MnemonicAlias<"popf", "popfl">, Requires<[In32BitMode]>;
1336 def : MnemonicAlias<"popf", "popfq">, Requires<[In64BitMode]>;
1337 def : MnemonicAlias<"popfd",  "popfl">;
1338
1339 // FIXME: This is wrong for "push reg".  "push %bx" should turn into pushw in
1340 // all modes.  However: "push (addr)" and "push $42" should default to
1341 // pushl/pushq depending on the current mode.  Similar for "pop %bx"
1342 def : MnemonicAlias<"push", "pushl">, Requires<[In32BitMode]>;
1343 def : MnemonicAlias<"push", "pushq">, Requires<[In64BitMode]>;
1344 def : MnemonicAlias<"pushf", "pushfl">, Requires<[In32BitMode]>;
1345 def : MnemonicAlias<"pushf", "pushfq">, Requires<[In64BitMode]>;
1346 def : MnemonicAlias<"pushfd", "pushfl">;
1347
1348 def : MnemonicAlias<"repe", "rep">;
1349 def : MnemonicAlias<"repz", "rep">;
1350 def : MnemonicAlias<"repnz", "repne">;
1351
1352 def : MnemonicAlias<"retl", "ret">, Requires<[In32BitMode]>;
1353 def : MnemonicAlias<"retq", "ret">, Requires<[In64BitMode]>;
1354
1355 def : MnemonicAlias<"salb", "shlb">;
1356 def : MnemonicAlias<"salw", "shlw">;
1357 def : MnemonicAlias<"sall", "shll">;
1358 def : MnemonicAlias<"salq", "shlq">;
1359
1360 def : MnemonicAlias<"smovb", "movsb">;
1361 def : MnemonicAlias<"smovw", "movsw">;
1362 def : MnemonicAlias<"smovl", "movsl">;
1363 def : MnemonicAlias<"smovq", "movsq">;
1364
1365 def : MnemonicAlias<"ud2a", "ud2">;
1366 def : MnemonicAlias<"verrw", "verr">;
1367
1368 // System instruction aliases.
1369 def : MnemonicAlias<"iret", "iretl">;
1370 def : MnemonicAlias<"sysret", "sysretl">;
1371
1372 def : MnemonicAlias<"lgdtl", "lgdt">, Requires<[In32BitMode]>;
1373 def : MnemonicAlias<"lgdtq", "lgdt">, Requires<[In64BitMode]>;
1374 def : MnemonicAlias<"lidtl", "lidt">, Requires<[In32BitMode]>;
1375 def : MnemonicAlias<"lidtq", "lidt">, Requires<[In64BitMode]>;
1376 def : MnemonicAlias<"sgdtl", "sgdt">, Requires<[In32BitMode]>;
1377 def : MnemonicAlias<"sgdtq", "sgdt">, Requires<[In64BitMode]>;
1378 def : MnemonicAlias<"sidtl", "sidt">, Requires<[In32BitMode]>;
1379 def : MnemonicAlias<"sidtq", "sidt">, Requires<[In64BitMode]>;
1380
1381
1382 // Floating point stack aliases.
1383 def : MnemonicAlias<"fcmovz",   "fcmove">;
1384 def : MnemonicAlias<"fcmova",   "fcmovnbe">;
1385 def : MnemonicAlias<"fcmovnae", "fcmovb">;
1386 def : MnemonicAlias<"fcmovna",  "fcmovbe">;
1387 def : MnemonicAlias<"fcmovae",  "fcmovnb">;
1388 def : MnemonicAlias<"fcomip",   "fcompi">;
1389 def : MnemonicAlias<"fildq",    "fildll">;
1390 def : MnemonicAlias<"fldcww",   "fldcw">;
1391 def : MnemonicAlias<"fnstcww", "fnstcw">;
1392 def : MnemonicAlias<"fnstsww", "fnstsw">;
1393 def : MnemonicAlias<"fucomip",  "fucompi">;
1394 def : MnemonicAlias<"fwait",    "wait">;
1395
1396
1397 class CondCodeAlias<string Prefix,string Suffix, string OldCond, string NewCond>
1398   : MnemonicAlias<!strconcat(Prefix, OldCond, Suffix),
1399                   !strconcat(Prefix, NewCond, Suffix)>;
1400
1401 /// IntegerCondCodeMnemonicAlias - This multiclass defines a bunch of
1402 /// MnemonicAlias's that canonicalize the condition code in a mnemonic, for
1403 /// example "setz" -> "sete".
1404 multiclass IntegerCondCodeMnemonicAlias<string Prefix, string Suffix> {
1405   def C   : CondCodeAlias<Prefix, Suffix, "c",   "b">;   // setc   -> setb
1406   def Z   : CondCodeAlias<Prefix, Suffix, "z" ,  "e">;   // setz   -> sete
1407   def NA  : CondCodeAlias<Prefix, Suffix, "na",  "be">;  // setna  -> setbe
1408   def NB  : CondCodeAlias<Prefix, Suffix, "nb",  "ae">;  // setnb  -> setae
1409   def NC  : CondCodeAlias<Prefix, Suffix, "nc",  "ae">;  // setnc  -> setae
1410   def NG  : CondCodeAlias<Prefix, Suffix, "ng",  "le">;  // setng  -> setle
1411   def NL  : CondCodeAlias<Prefix, Suffix, "nl",  "ge">;  // setnl  -> setge
1412   def NZ  : CondCodeAlias<Prefix, Suffix, "nz",  "ne">;  // setnz  -> setne
1413   def PE  : CondCodeAlias<Prefix, Suffix, "pe",  "p">;   // setpe  -> setp
1414   def PO  : CondCodeAlias<Prefix, Suffix, "po",  "np">;  // setpo  -> setnp
1415
1416   def NAE : CondCodeAlias<Prefix, Suffix, "nae", "b">;   // setnae -> setb
1417   def NBE : CondCodeAlias<Prefix, Suffix, "nbe", "a">;   // setnbe -> seta
1418   def NGE : CondCodeAlias<Prefix, Suffix, "nge", "l">;   // setnge -> setl
1419   def NLE : CondCodeAlias<Prefix, Suffix, "nle", "g">;   // setnle -> setg
1420 }
1421
1422 // Aliases for set<CC>
1423 defm : IntegerCondCodeMnemonicAlias<"set", "">;
1424 // Aliases for j<CC>
1425 defm : IntegerCondCodeMnemonicAlias<"j", "">;
1426 // Aliases for cmov<CC>{w,l,q}
1427 defm : IntegerCondCodeMnemonicAlias<"cmov", "w">;
1428 defm : IntegerCondCodeMnemonicAlias<"cmov", "l">;
1429 defm : IntegerCondCodeMnemonicAlias<"cmov", "q">;
1430
1431
1432 //===----------------------------------------------------------------------===//
1433 // Assembler Instruction Aliases
1434 //===----------------------------------------------------------------------===//
1435
1436 // aad/aam default to base 10 if no operand is specified.
1437 def : InstAlias<"aad", (AAD8i8 10)>;
1438 def : InstAlias<"aam", (AAM8i8 10)>;
1439
1440 // Disambiguate the mem/imm form of bt-without-a-suffix as btl.
1441 def : InstAlias<"bt $imm, $mem", (BT32mi8 i32mem:$mem, i32i8imm:$imm)>;
1442
1443 // clr aliases.
1444 def : InstAlias<"clrb $reg", (XOR8rr  GR8 :$reg, GR8 :$reg)>;
1445 def : InstAlias<"clrw $reg", (XOR16rr GR16:$reg, GR16:$reg)>;
1446 def : InstAlias<"clrl $reg", (XOR32rr GR32:$reg, GR32:$reg)>;
1447 def : InstAlias<"clrq $reg", (XOR64rr GR64:$reg, GR64:$reg)>;
1448
1449 // div and idiv aliases for explicit A register.
1450 def : InstAlias<"divb $src, %al",  (DIV8r  GR8 :$src)>;
1451 def : InstAlias<"divw $src, %ax",  (DIV16r GR16:$src)>;
1452 def : InstAlias<"divl $src, %eax", (DIV32r GR32:$src)>;
1453 def : InstAlias<"divq $src, %rax", (DIV64r GR64:$src)>;
1454 def : InstAlias<"divb $src, %al",  (DIV8m  i8mem :$src)>;
1455 def : InstAlias<"divw $src, %ax",  (DIV16m i16mem:$src)>;
1456 def : InstAlias<"divl $src, %eax", (DIV32m i32mem:$src)>;
1457 def : InstAlias<"divq $src, %rax", (DIV64m i64mem:$src)>;
1458 def : InstAlias<"idivb $src, %al",  (IDIV8r  GR8 :$src)>;
1459 def : InstAlias<"idivw $src, %ax",  (IDIV16r GR16:$src)>;
1460 def : InstAlias<"idivl $src, %eax", (IDIV32r GR32:$src)>;
1461 def : InstAlias<"idivq $src, %rax", (IDIV64r GR64:$src)>;
1462 def : InstAlias<"idivb $src, %al",  (IDIV8m  i8mem :$src)>;
1463 def : InstAlias<"idivw $src, %ax",  (IDIV16m i16mem:$src)>;
1464 def : InstAlias<"idivl $src, %eax", (IDIV32m i32mem:$src)>;
1465 def : InstAlias<"idivq $src, %rax", (IDIV64m i64mem:$src)>;
1466
1467
1468
1469 // Various unary fpstack operations default to operating on on ST1.
1470 // For example, "fxch" -> "fxch %st(1)"
1471 def : InstAlias<"faddp",        (ADD_FPrST0  ST1), 0>;
1472 def : InstAlias<"fsubp",        (SUBR_FPrST0 ST1)>;
1473 def : InstAlias<"fsubrp",       (SUB_FPrST0  ST1)>;
1474 def : InstAlias<"fmulp",        (MUL_FPrST0  ST1)>;
1475 def : InstAlias<"fdivp",        (DIVR_FPrST0 ST1)>;
1476 def : InstAlias<"fdivrp",       (DIV_FPrST0  ST1)>;
1477 def : InstAlias<"fxch",         (XCH_F       ST1)>;
1478 def : InstAlias<"fcomi",        (COM_FIr     ST1)>;
1479 def : InstAlias<"fcompi",       (COM_FIPr    ST1)>;
1480 def : InstAlias<"fucom",        (UCOM_Fr     ST1)>;
1481 def : InstAlias<"fucomp",       (UCOM_FPr    ST1)>;
1482 def : InstAlias<"fucomi",       (UCOM_FIr    ST1)>;
1483 def : InstAlias<"fucompi",      (UCOM_FIPr   ST1)>;
1484
1485 // Handle fmul/fadd/fsub/fdiv instructions with explicitly written st(0) op.
1486 // For example, "fadd %st(4), %st(0)" -> "fadd %st(4)".  We also disambiguate
1487 // instructions like "fadd %st(0), %st(0)" as "fadd %st(0)" for consistency with
1488 // gas.
1489 multiclass FpUnaryAlias<string Mnemonic, Instruction Inst, bit EmitAlias = 1> {
1490  def : InstAlias<!strconcat(Mnemonic, " $op, %st(0)"),
1491                  (Inst RST:$op), EmitAlias>;
1492  def : InstAlias<!strconcat(Mnemonic, " %st(0), %st(0)"),
1493                  (Inst ST0), EmitAlias>;
1494 }
1495
1496 defm : FpUnaryAlias<"fadd",   ADD_FST0r>;
1497 defm : FpUnaryAlias<"faddp",  ADD_FPrST0, 0>;
1498 defm : FpUnaryAlias<"fsub",   SUB_FST0r>;
1499 defm : FpUnaryAlias<"fsubp",  SUBR_FPrST0>;
1500 defm : FpUnaryAlias<"fsubr",  SUBR_FST0r>;
1501 defm : FpUnaryAlias<"fsubrp", SUB_FPrST0>;
1502 defm : FpUnaryAlias<"fmul",   MUL_FST0r>;
1503 defm : FpUnaryAlias<"fmulp",  MUL_FPrST0>;
1504 defm : FpUnaryAlias<"fdiv",   DIV_FST0r>;
1505 defm : FpUnaryAlias<"fdivp",  DIVR_FPrST0>;
1506 defm : FpUnaryAlias<"fdivr",  DIVR_FST0r>;
1507 defm : FpUnaryAlias<"fdivrp", DIV_FPrST0>;
1508 defm : FpUnaryAlias<"fcomi",   COM_FIr, 0>;
1509 defm : FpUnaryAlias<"fucomi",  UCOM_FIr, 0>;
1510 defm : FpUnaryAlias<"fcompi",   COM_FIPr>;
1511 defm : FpUnaryAlias<"fucompi",  UCOM_FIPr>;
1512
1513
1514 // Handle "f{mulp,addp} st(0), $op" the same as "f{mulp,addp} $op", since they
1515 // commute.  We also allow fdiv[r]p/fsubrp even though they don't commute,
1516 // solely because gas supports it.
1517 def : InstAlias<"faddp %st(0), $op", (ADD_FPrST0 RST:$op), 0>;
1518 def : InstAlias<"fmulp %st(0), $op", (MUL_FPrST0 RST:$op)>;
1519 def : InstAlias<"fsubp %st(0), $op", (SUBR_FPrST0 RST:$op)>;
1520 def : InstAlias<"fsubrp %st(0), $op", (SUB_FPrST0 RST:$op)>;
1521 def : InstAlias<"fdivp %st(0), $op", (DIVR_FPrST0 RST:$op)>;
1522 def : InstAlias<"fdivrp %st(0), $op", (DIV_FPrST0 RST:$op)>;
1523
1524 // We accept "fnstsw %eax" even though it only writes %ax.
1525 def : InstAlias<"fnstsw %eax", (FNSTSW8r)>;
1526 def : InstAlias<"fnstsw %al" , (FNSTSW8r)>;
1527 def : InstAlias<"fnstsw"     , (FNSTSW8r)>;
1528
1529 // lcall and ljmp aliases.  This seems to be an odd mapping in 64-bit mode, but
1530 // this is compatible with what GAS does.
1531 def : InstAlias<"lcall $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
1532 def : InstAlias<"ljmp $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1533 def : InstAlias<"lcall *$dst",      (FARCALL32m opaque48mem:$dst)>;
1534 def : InstAlias<"ljmp *$dst",       (FARJMP32m  opaque48mem:$dst)>;
1535
1536 // "imul <imm>, B" is an alias for "imul <imm>, B, B".
1537 def : InstAlias<"imulw $imm, $r", (IMUL16rri  GR16:$r, GR16:$r, i16imm:$imm)>;
1538 def : InstAlias<"imulw $imm, $r", (IMUL16rri8 GR16:$r, GR16:$r, i16i8imm:$imm)>;
1539 def : InstAlias<"imull $imm, $r", (IMUL32rri  GR32:$r, GR32:$r, i32imm:$imm)>;
1540 def : InstAlias<"imull $imm, $r", (IMUL32rri8 GR32:$r, GR32:$r, i32i8imm:$imm)>;
1541 def : InstAlias<"imulq $imm, $r",(IMUL64rri32 GR64:$r, GR64:$r,i64i32imm:$imm)>;
1542 def : InstAlias<"imulq $imm, $r", (IMUL64rri8 GR64:$r, GR64:$r, i64i8imm:$imm)>;
1543
1544 // inb %dx -> inb %al, %dx
1545 def : InstAlias<"inb %dx", (IN8rr)>;
1546 def : InstAlias<"inw %dx", (IN16rr)>;
1547 def : InstAlias<"inl %dx", (IN32rr)>;
1548 def : InstAlias<"inb $port", (IN8ri i8imm:$port)>;
1549 def : InstAlias<"inw $port", (IN16ri i8imm:$port)>;
1550 def : InstAlias<"inl $port", (IN32ri i8imm:$port)>;
1551
1552
1553 // jmp and call aliases for lcall and ljmp.  jmp $42,$5 -> ljmp
1554 def : InstAlias<"call $seg, $off",  (FARCALL32i i32imm:$off, i16imm:$seg)>;
1555 def : InstAlias<"jmp $seg, $off",   (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1556 def : InstAlias<"callw $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg)>;
1557 def : InstAlias<"jmpw $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg)>;
1558 def : InstAlias<"calll $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
1559 def : InstAlias<"jmpl $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1560
1561 // Force mov without a suffix with a segment and mem to prefer the 'l' form of
1562 // the move.  All segment/mem forms are equivalent, this has the shortest
1563 // encoding.
1564 def : InstAlias<"mov $mem, $seg", (MOV32sm SEGMENT_REG:$seg, i32mem:$mem)>;
1565 def : InstAlias<"mov $seg, $mem", (MOV32ms i32mem:$mem, SEGMENT_REG:$seg)>;
1566
1567 // Match 'movq <largeimm>, <reg>' as an alias for movabsq.
1568 def : InstAlias<"movq $imm, $reg", (MOV64ri GR64:$reg, i64imm:$imm)>;
1569
1570 // Match 'movq GR64, MMX' as an alias for movd.
1571 def : InstAlias<"movq $src, $dst",
1572                 (MMX_MOVD64to64rr VR64:$dst, GR64:$src), 0>;
1573 def : InstAlias<"movq $src, $dst",
1574                 (MMX_MOVD64from64rr GR64:$dst, VR64:$src), 0>;
1575
1576 // movsd with no operands (as opposed to the SSE scalar move of a double) is an
1577 // alias for movsl. (as in rep; movsd)
1578 def : InstAlias<"movsd", (MOVSD)>;
1579
1580 // movsx aliases
1581 def : InstAlias<"movsx $src, $dst", (MOVSX16rr8 GR16:$dst, GR8:$src), 0>;
1582 def : InstAlias<"movsx $src, $dst", (MOVSX16rm8 GR16:$dst, i8mem:$src), 0>;
1583 def : InstAlias<"movsx $src, $dst", (MOVSX32rr8 GR32:$dst, GR8:$src), 0>;
1584 def : InstAlias<"movsx $src, $dst", (MOVSX32rr16 GR32:$dst, GR16:$src), 0>;
1585 def : InstAlias<"movsx $src, $dst", (MOVSX64rr8 GR64:$dst, GR8:$src), 0>;
1586 def : InstAlias<"movsx $src, $dst", (MOVSX64rr16 GR64:$dst, GR16:$src), 0>;
1587 def : InstAlias<"movsx $src, $dst", (MOVSX64rr32 GR64:$dst, GR32:$src), 0>;
1588
1589 // movzx aliases
1590 def : InstAlias<"movzx $src, $dst", (MOVZX16rr8 GR16:$dst, GR8:$src), 0>;
1591 def : InstAlias<"movzx $src, $dst", (MOVZX16rm8 GR16:$dst, i8mem:$src), 0>;
1592 def : InstAlias<"movzx $src, $dst", (MOVZX32rr8 GR32:$dst, GR8:$src), 0>;
1593 def : InstAlias<"movzx $src, $dst", (MOVZX32rr16 GR32:$dst, GR16:$src), 0>;
1594 def : InstAlias<"movzx $src, $dst", (MOVZX64rr8_Q GR64:$dst, GR8:$src), 0>;
1595 def : InstAlias<"movzx $src, $dst", (MOVZX64rr16_Q GR64:$dst, GR16:$src), 0>;
1596 // Note: No GR32->GR64 movzx form.
1597
1598 // outb %dx -> outb %al, %dx
1599 def : InstAlias<"outb %dx", (OUT8rr)>;
1600 def : InstAlias<"outw %dx", (OUT16rr)>;
1601 def : InstAlias<"outl %dx", (OUT32rr)>;
1602 def : InstAlias<"outb $port", (OUT8ir i8imm:$port)>;
1603 def : InstAlias<"outw $port", (OUT16ir i8imm:$port)>;
1604 def : InstAlias<"outl $port", (OUT32ir i8imm:$port)>;
1605
1606 // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
1607 // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
1608 // errors, since its encoding is the most compact.
1609 def : InstAlias<"sldt $mem", (SLDT16m i16mem:$mem)>;
1610
1611 // shld/shrd op,op -> shld op, op, 1
1612 def : InstAlias<"shldw $r1, $r2", (SHLD16rri8 GR16:$r1, GR16:$r2, 1)>;
1613 def : InstAlias<"shldl $r1, $r2", (SHLD32rri8 GR32:$r1, GR32:$r2, 1)>;
1614 def : InstAlias<"shldq $r1, $r2", (SHLD64rri8 GR64:$r1, GR64:$r2, 1)>;
1615 def : InstAlias<"shrdw $r1, $r2", (SHRD16rri8 GR16:$r1, GR16:$r2, 1)>;
1616 def : InstAlias<"shrdl $r1, $r2", (SHRD32rri8 GR32:$r1, GR32:$r2, 1)>;
1617 def : InstAlias<"shrdq $r1, $r2", (SHRD64rri8 GR64:$r1, GR64:$r2, 1)>;
1618
1619 def : InstAlias<"shldw $mem, $reg", (SHLD16mri8 i16mem:$mem, GR16:$reg, 1)>;
1620 def : InstAlias<"shldl $mem, $reg", (SHLD32mri8 i32mem:$mem, GR32:$reg, 1)>;
1621 def : InstAlias<"shldq $mem, $reg", (SHLD64mri8 i64mem:$mem, GR64:$reg, 1)>;
1622 def : InstAlias<"shrdw $mem, $reg", (SHRD16mri8 i16mem:$mem, GR16:$reg, 1)>;
1623 def : InstAlias<"shrdl $mem, $reg", (SHRD32mri8 i32mem:$mem, GR32:$reg, 1)>;
1624 def : InstAlias<"shrdq $mem, $reg", (SHRD64mri8 i64mem:$mem, GR64:$reg, 1)>;
1625
1626 /*  FIXME: This is disabled because the asm matcher is currently incapable of
1627  *  matching a fixed immediate like $1.
1628 // "shl X, $1" is an alias for "shl X".
1629 multiclass ShiftRotateByOneAlias<string Mnemonic, string Opc> {
1630  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
1631                  (!cast<Instruction>(!strconcat(Opc, "8r1")) GR8:$op)>;
1632  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
1633                  (!cast<Instruction>(!strconcat(Opc, "16r1")) GR16:$op)>;
1634  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
1635                  (!cast<Instruction>(!strconcat(Opc, "32r1")) GR32:$op)>;
1636  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
1637                  (!cast<Instruction>(!strconcat(Opc, "64r1")) GR64:$op)>;
1638  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
1639                  (!cast<Instruction>(!strconcat(Opc, "8m1")) i8mem:$op)>;
1640  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
1641                  (!cast<Instruction>(!strconcat(Opc, "16m1")) i16mem:$op)>;
1642  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
1643                  (!cast<Instruction>(!strconcat(Opc, "32m1")) i32mem:$op)>;
1644  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
1645                  (!cast<Instruction>(!strconcat(Opc, "64m1")) i64mem:$op)>;
1646 }
1647
1648 defm : ShiftRotateByOneAlias<"rcl", "RCL">;
1649 defm : ShiftRotateByOneAlias<"rcr", "RCR">;
1650 defm : ShiftRotateByOneAlias<"rol", "ROL">;
1651 defm : ShiftRotateByOneAlias<"ror", "ROR">;
1652 FIXME */
1653
1654 // test: We accept "testX <reg>, <mem>" and "testX <mem>, <reg>" as synonyms.
1655 def : InstAlias<"testb $val, $mem", (TEST8rm  GR8 :$val, i8mem :$mem)>;
1656 def : InstAlias<"testw $val, $mem", (TEST16rm GR16:$val, i16mem:$mem)>;
1657 def : InstAlias<"testl $val, $mem", (TEST32rm GR32:$val, i32mem:$mem)>;
1658 def : InstAlias<"testq $val, $mem", (TEST64rm GR64:$val, i64mem:$mem)>;
1659
1660 // xchg: We accept "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as synonyms.
1661 def : InstAlias<"xchgb $mem, $val", (XCHG8rm  GR8 :$val, i8mem :$mem)>;
1662 def : InstAlias<"xchgw $mem, $val", (XCHG16rm GR16:$val, i16mem:$mem)>;
1663 def : InstAlias<"xchgl $mem, $val", (XCHG32rm GR32:$val, i32mem:$mem)>;
1664 def : InstAlias<"xchgq $mem, $val", (XCHG64rm GR64:$val, i64mem:$mem)>;