AVX : Fix ISA disabling in case AVX512VL , some instructions should be disabled only...
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===-- X86InstrInfo.td - Main X86 Instruction Definition --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // X86 specific DAG Nodes.
18 //
19
20 def SDTIntShiftDOp: SDTypeProfile<1, 3,
21                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
22                                    SDTCisInt<0>, SDTCisInt<3>]>;
23
24 def SDTX86CmpTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisSameAs<1, 2>]>;
25
26 def SDTX86Cmps : SDTypeProfile<1, 3, [SDTCisFP<0>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
27 //def SDTX86Cmpss : SDTypeProfile<1, 3, [SDTCisVT<0, f32>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
28
29 def SDTX86Cmov    : SDTypeProfile<1, 4,
30                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>,
31                                    SDTCisVT<3, i8>, SDTCisVT<4, i32>]>;
32
33 // Unary and binary operator instructions that set EFLAGS as a side-effect.
34 def SDTUnaryArithWithFlags : SDTypeProfile<2, 1,
35                                            [SDTCisSameAs<0, 2>,
36                                             SDTCisInt<0>, SDTCisVT<1, i32>]>;
37
38 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
39                                             [SDTCisSameAs<0, 2>,
40                                              SDTCisSameAs<0, 3>,
41                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
42
43 // SDTBinaryArithWithFlagsInOut - RES1, EFLAGS = op LHS, RHS, EFLAGS
44 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
45                                             [SDTCisSameAs<0, 2>,
46                                              SDTCisSameAs<0, 3>,
47                                              SDTCisInt<0>,
48                                              SDTCisVT<1, i32>,
49                                              SDTCisVT<4, i32>]>;
50 // RES1, RES2, FLAGS = op LHS, RHS
51 def SDT2ResultBinaryArithWithFlags : SDTypeProfile<3, 2,
52                                             [SDTCisSameAs<0, 1>,
53                                              SDTCisSameAs<0, 2>,
54                                              SDTCisSameAs<0, 3>,
55                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
56 def SDTX86BrCond  : SDTypeProfile<0, 3,
57                                   [SDTCisVT<0, OtherVT>,
58                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
59
60 def SDTX86SetCC   : SDTypeProfile<1, 2,
61                                   [SDTCisVT<0, i8>,
62                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
63 def SDTX86SetCC_C : SDTypeProfile<1, 2,
64                                   [SDTCisInt<0>,
65                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
66
67 def SDTX86sahf : SDTypeProfile<1, 1, [SDTCisVT<0, i32>, SDTCisVT<1, i8>]>;
68
69 def SDTX86rdrand : SDTypeProfile<2, 0, [SDTCisInt<0>, SDTCisVT<1, i32>]>;
70
71 def SDTX86cas : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisInt<1>,
72                                      SDTCisVT<2, i8>]>;
73 def SDTX86caspair : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
74
75 def SDTX86atomicBinary : SDTypeProfile<2, 3, [SDTCisInt<0>, SDTCisInt<1>,
76                                 SDTCisPtrTy<2>, SDTCisInt<3>,SDTCisInt<4>]>;
77 def SDTX86Ret     : SDTypeProfile<0, -1, [SDTCisVT<0, i16>]>;
78
79 def SDT_X86CallSeqStart : SDCallSeqStart<[SDTCisVT<0, i32>]>;
80 def SDT_X86CallSeqEnd   : SDCallSeqEnd<[SDTCisVT<0, i32>,
81                                         SDTCisVT<1, i32>]>;
82
83 def SDT_X86Call   : SDTypeProfile<0, -1, [SDTCisVT<0, iPTR>]>;
84
85 def SDT_X86VASTART_SAVE_XMM_REGS : SDTypeProfile<0, -1, [SDTCisVT<0, i8>,
86                                                          SDTCisVT<1, iPTR>,
87                                                          SDTCisVT<2, iPTR>]>;
88
89 def SDT_X86VAARG_64 : SDTypeProfile<1, -1, [SDTCisPtrTy<0>,
90                                             SDTCisPtrTy<1>,
91                                             SDTCisVT<2, i32>,
92                                             SDTCisVT<3, i8>,
93                                             SDTCisVT<4, i32>]>;
94
95 def SDTX86RepStr  : SDTypeProfile<0, 1, [SDTCisVT<0, OtherVT>]>;
96
97 def SDTX86Void    : SDTypeProfile<0, 0, []>;
98
99 def SDTX86Wrapper : SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>, SDTCisPtrTy<0>]>;
100
101 def SDT_X86TLSADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
102
103 def SDT_X86TLSBASEADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
104
105 def SDT_X86TLSCALL : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
106
107 def SDT_X86SEG_ALLOCA : SDTypeProfile<1, 1, [SDTCisVT<0, iPTR>, SDTCisVT<1, iPTR>]>;
108
109 def SDT_X86WIN_FTOL : SDTypeProfile<0, 1, [SDTCisFP<0>]>;
110
111 def SDT_X86EHRET : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
112
113 def SDT_X86TCRET : SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisVT<1, i32>]>;
114
115 def SDT_X86MEMBARRIER : SDTypeProfile<0, 0, []>;
116
117 def X86MemBarrier : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIER,
118                             [SDNPHasChain,SDNPSideEffect]>;
119 def X86MFence : SDNode<"X86ISD::MFENCE", SDT_X86MEMBARRIER,
120                         [SDNPHasChain]>;
121 def X86SFence : SDNode<"X86ISD::SFENCE", SDT_X86MEMBARRIER,
122                         [SDNPHasChain]>;
123 def X86LFence : SDNode<"X86ISD::LFENCE", SDT_X86MEMBARRIER,
124                         [SDNPHasChain]>;
125
126
127 def X86bsf     : SDNode<"X86ISD::BSF",      SDTUnaryArithWithFlags>;
128 def X86bsr     : SDNode<"X86ISD::BSR",      SDTUnaryArithWithFlags>;
129 def X86shld    : SDNode<"X86ISD::SHLD",     SDTIntShiftDOp>;
130 def X86shrd    : SDNode<"X86ISD::SHRD",     SDTIntShiftDOp>;
131
132 def X86cmp     : SDNode<"X86ISD::CMP" ,     SDTX86CmpTest>;
133 def X86bt      : SDNode<"X86ISD::BT",       SDTX86CmpTest>;
134
135 def X86cmov    : SDNode<"X86ISD::CMOV",     SDTX86Cmov>;
136 def X86brcond  : SDNode<"X86ISD::BRCOND",   SDTX86BrCond,
137                         [SDNPHasChain]>;
138 def X86setcc   : SDNode<"X86ISD::SETCC",    SDTX86SetCC>;
139 def X86setcc_c : SDNode<"X86ISD::SETCC_CARRY", SDTX86SetCC_C>;
140
141 def X86sahf    : SDNode<"X86ISD::SAHF",     SDTX86sahf>;
142
143 def X86rdrand  : SDNode<"X86ISD::RDRAND",   SDTX86rdrand,
144                         [SDNPHasChain, SDNPSideEffect]>;
145
146 def X86rdseed  : SDNode<"X86ISD::RDSEED",   SDTX86rdrand,
147                         [SDNPHasChain, SDNPSideEffect]>;
148
149 def X86cas : SDNode<"X86ISD::LCMPXCHG_DAG", SDTX86cas,
150                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
151                          SDNPMayLoad, SDNPMemOperand]>;
152 def X86cas8 : SDNode<"X86ISD::LCMPXCHG8_DAG", SDTX86caspair,
153                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
154                          SDNPMayLoad, SDNPMemOperand]>;
155 def X86cas16 : SDNode<"X86ISD::LCMPXCHG16_DAG", SDTX86caspair,
156                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
157                          SDNPMayLoad, SDNPMemOperand]>;
158
159 def X86retflag : SDNode<"X86ISD::RET_FLAG", SDTX86Ret,
160                         [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
161
162 def X86vastart_save_xmm_regs :
163                  SDNode<"X86ISD::VASTART_SAVE_XMM_REGS",
164                         SDT_X86VASTART_SAVE_XMM_REGS,
165                         [SDNPHasChain, SDNPVariadic]>;
166 def X86vaarg64 :
167                  SDNode<"X86ISD::VAARG_64", SDT_X86VAARG_64,
168                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
169                          SDNPMemOperand]>;
170 def X86callseq_start :
171                  SDNode<"ISD::CALLSEQ_START", SDT_X86CallSeqStart,
172                         [SDNPHasChain, SDNPOutGlue]>;
173 def X86callseq_end :
174                  SDNode<"ISD::CALLSEQ_END",   SDT_X86CallSeqEnd,
175                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
176
177 def X86call    : SDNode<"X86ISD::CALL",     SDT_X86Call,
178                         [SDNPHasChain, SDNPOutGlue, SDNPOptInGlue,
179                          SDNPVariadic]>;
180
181 def X86rep_stos: SDNode<"X86ISD::REP_STOS", SDTX86RepStr,
182                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore]>;
183 def X86rep_movs: SDNode<"X86ISD::REP_MOVS", SDTX86RepStr,
184                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
185                          SDNPMayLoad]>;
186
187 def X86rdtsc   : SDNode<"X86ISD::RDTSC_DAG", SDTX86Void,
188                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
189 def X86rdtscp  : SDNode<"X86ISD::RDTSCP_DAG", SDTX86Void,
190                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
191 def X86rdpmc   : SDNode<"X86ISD::RDPMC_DAG", SDTX86Void,
192                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
193
194 def X86Wrapper    : SDNode<"X86ISD::Wrapper",     SDTX86Wrapper>;
195 def X86WrapperRIP : SDNode<"X86ISD::WrapperRIP",  SDTX86Wrapper>;
196
197 def X86RecoverFrameAlloc : SDNode<"ISD::LOCAL_RECOVER",
198                                   SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>,
199                                                        SDTCisInt<1>]>>;
200
201 def X86tlsaddr : SDNode<"X86ISD::TLSADDR", SDT_X86TLSADDR,
202                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
203
204 def X86tlsbaseaddr : SDNode<"X86ISD::TLSBASEADDR", SDT_X86TLSBASEADDR,
205                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
206
207 def X86ehret : SDNode<"X86ISD::EH_RETURN", SDT_X86EHRET,
208                         [SDNPHasChain]>;
209
210 def X86eh_sjlj_setjmp  : SDNode<"X86ISD::EH_SJLJ_SETJMP",
211                                 SDTypeProfile<1, 1, [SDTCisInt<0>,
212                                                      SDTCisPtrTy<1>]>,
213                                 [SDNPHasChain, SDNPSideEffect]>;
214 def X86eh_sjlj_longjmp : SDNode<"X86ISD::EH_SJLJ_LONGJMP",
215                                 SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>,
216                                 [SDNPHasChain, SDNPSideEffect]>;
217
218 def X86tcret : SDNode<"X86ISD::TC_RETURN", SDT_X86TCRET,
219                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
220
221 def X86add_flag  : SDNode<"X86ISD::ADD",  SDTBinaryArithWithFlags,
222                           [SDNPCommutative]>;
223 def X86sub_flag  : SDNode<"X86ISD::SUB",  SDTBinaryArithWithFlags>;
224 def X86smul_flag : SDNode<"X86ISD::SMUL", SDTBinaryArithWithFlags,
225                           [SDNPCommutative]>;
226 def X86umul_flag : SDNode<"X86ISD::UMUL", SDT2ResultBinaryArithWithFlags,
227                           [SDNPCommutative]>;
228 def X86adc_flag  : SDNode<"X86ISD::ADC",  SDTBinaryArithWithFlagsInOut>;
229 def X86sbb_flag  : SDNode<"X86ISD::SBB",  SDTBinaryArithWithFlagsInOut>;
230
231 def X86inc_flag  : SDNode<"X86ISD::INC",  SDTUnaryArithWithFlags>;
232 def X86dec_flag  : SDNode<"X86ISD::DEC",  SDTUnaryArithWithFlags>;
233 def X86or_flag   : SDNode<"X86ISD::OR",   SDTBinaryArithWithFlags,
234                           [SDNPCommutative]>;
235 def X86xor_flag  : SDNode<"X86ISD::XOR",  SDTBinaryArithWithFlags,
236                           [SDNPCommutative]>;
237 def X86and_flag  : SDNode<"X86ISD::AND",  SDTBinaryArithWithFlags,
238                           [SDNPCommutative]>;
239
240 def X86bextr  : SDNode<"X86ISD::BEXTR",  SDTIntBinOp>;
241
242 def X86mul_imm : SDNode<"X86ISD::MUL_IMM", SDTIntBinOp>;
243
244 def X86WinAlloca : SDNode<"X86ISD::WIN_ALLOCA", SDTX86Void,
245                           [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
246
247 def X86SegAlloca : SDNode<"X86ISD::SEG_ALLOCA", SDT_X86SEG_ALLOCA,
248                           [SDNPHasChain]>;
249
250 def X86TLSCall : SDNode<"X86ISD::TLSCALL", SDT_X86TLSCALL,
251                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
252
253 def X86WinFTOL : SDNode<"X86ISD::WIN_FTOL", SDT_X86WIN_FTOL,
254                         [SDNPHasChain, SDNPOutGlue]>;
255
256 //===----------------------------------------------------------------------===//
257 // X86 Operand Definitions.
258 //
259
260 // A version of ptr_rc which excludes SP, ESP, and RSP. This is used for
261 // the index operand of an address, to conform to x86 encoding restrictions.
262 def ptr_rc_nosp : PointerLikeRegClass<1>;
263
264 // *mem - Operand definitions for the funky X86 addressing mode operands.
265 //
266 def X86MemAsmOperand : AsmOperandClass {
267  let Name = "Mem";
268 }
269 let RenderMethod = "addMemOperands" in {
270   def X86Mem8AsmOperand   : AsmOperandClass { let Name = "Mem8"; }
271   def X86Mem16AsmOperand  : AsmOperandClass { let Name = "Mem16"; }
272   def X86Mem32AsmOperand  : AsmOperandClass { let Name = "Mem32"; }
273   def X86Mem64AsmOperand  : AsmOperandClass { let Name = "Mem64"; }
274   def X86Mem80AsmOperand  : AsmOperandClass { let Name = "Mem80"; }
275   def X86Mem128AsmOperand : AsmOperandClass { let Name = "Mem128"; }
276   def X86Mem256AsmOperand : AsmOperandClass { let Name = "Mem256"; }
277   def X86Mem512AsmOperand : AsmOperandClass { let Name = "Mem512"; }
278   // Gather mem operands
279   def X86MemVX32Operand : AsmOperandClass { let Name = "MemVX32"; }
280   def X86MemVY32Operand : AsmOperandClass { let Name = "MemVY32"; }
281   def X86MemVZ32Operand : AsmOperandClass { let Name = "MemVZ32"; }
282   def X86MemVX64Operand : AsmOperandClass { let Name = "MemVX64"; }
283   def X86MemVY64Operand : AsmOperandClass { let Name = "MemVY64"; }
284   def X86MemVZ64Operand : AsmOperandClass { let Name = "MemVZ64"; }
285   def X86MemVX32XOperand : AsmOperandClass { let Name = "MemVX32X"; }
286   def X86MemVY32XOperand : AsmOperandClass { let Name = "MemVY32X"; }
287   def X86MemVX64XOperand : AsmOperandClass { let Name = "MemVX64X"; }
288   def X86MemVY64XOperand : AsmOperandClass { let Name = "MemVY64X"; }
289 }
290
291 def X86AbsMemAsmOperand : AsmOperandClass {
292   let Name = "AbsMem";
293   let SuperClasses = [X86MemAsmOperand];
294 }
295
296 class X86MemOperand<string printMethod,
297           AsmOperandClass parserMatchClass = X86MemAsmOperand> : Operand<iPTR> {
298   let PrintMethod = printMethod;
299   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
300   let ParserMatchClass = parserMatchClass;
301   let OperandType = "OPERAND_MEMORY";
302 }
303
304 // Gather mem operands
305 class X86VMemOperand<RegisterClass RC, string printMethod,
306                      AsmOperandClass parserMatchClass>
307     : X86MemOperand<printMethod, parserMatchClass> {
308   let MIOperandInfo = (ops ptr_rc, i8imm, RC, i32imm, i8imm);
309 }
310
311 def anymem : X86MemOperand<"printanymem">;
312
313 def opaque32mem : X86MemOperand<"printopaquemem">;
314 def opaque48mem : X86MemOperand<"printopaquemem">;
315 def opaque80mem : X86MemOperand<"printopaquemem">;
316 def opaque512mem : X86MemOperand<"printopaquemem">;
317
318 def i8mem   : X86MemOperand<"printi8mem",   X86Mem8AsmOperand>;
319 def i16mem  : X86MemOperand<"printi16mem",  X86Mem16AsmOperand>;
320 def i32mem  : X86MemOperand<"printi32mem",  X86Mem32AsmOperand>;
321 def i64mem  : X86MemOperand<"printi64mem",  X86Mem64AsmOperand>;
322 def i128mem : X86MemOperand<"printi128mem", X86Mem128AsmOperand>;
323 def i256mem : X86MemOperand<"printi256mem", X86Mem256AsmOperand>;
324 def i512mem : X86MemOperand<"printi512mem", X86Mem512AsmOperand>;
325 def f32mem  : X86MemOperand<"printf32mem",  X86Mem32AsmOperand>;
326 def f64mem  : X86MemOperand<"printf64mem",  X86Mem64AsmOperand>;
327 def f80mem  : X86MemOperand<"printf80mem",  X86Mem80AsmOperand>;
328 def f128mem : X86MemOperand<"printf128mem", X86Mem128AsmOperand>;
329 def f256mem : X86MemOperand<"printf256mem", X86Mem256AsmOperand>;
330 def f512mem : X86MemOperand<"printf512mem", X86Mem512AsmOperand>;
331
332 def v512mem : X86VMemOperand<VR512, "printf512mem", X86Mem512AsmOperand>;
333
334 // Gather mem operands
335 def vx32mem  : X86VMemOperand<VR128,  "printi32mem", X86MemVX32Operand>;
336 def vy32mem  : X86VMemOperand<VR256,  "printi32mem", X86MemVY32Operand>;
337 def vx64mem  : X86VMemOperand<VR128,  "printi64mem", X86MemVX64Operand>;
338 def vy64mem  : X86VMemOperand<VR256,  "printi64mem", X86MemVY64Operand>;
339
340 def vx32xmem : X86VMemOperand<VR128X, "printi32mem", X86MemVX32XOperand>;
341 def vx64xmem : X86VMemOperand<VR128X, "printi32mem", X86MemVX64XOperand>;
342 def vy32xmem : X86VMemOperand<VR256X, "printi32mem", X86MemVY32XOperand>;
343 def vy64xmem : X86VMemOperand<VR256X, "printi64mem", X86MemVY64XOperand>;
344 def vz32mem  : X86VMemOperand<VR512,  "printi32mem", X86MemVZ32Operand>;
345 def vz64mem  : X86VMemOperand<VR512,  "printi64mem", X86MemVZ64Operand>;
346
347 // A version of i8mem for use on x86-64 that uses GR64_NOREX instead of
348 // plain GR64, so that it doesn't potentially require a REX prefix.
349 def i8mem_NOREX : Operand<i64> {
350   let PrintMethod = "printi8mem";
351   let MIOperandInfo = (ops GR64_NOREX, i8imm, GR64_NOREX_NOSP, i32imm, i8imm);
352   let ParserMatchClass = X86Mem8AsmOperand;
353   let OperandType = "OPERAND_MEMORY";
354 }
355
356 // GPRs available for tailcall.
357 // It represents GR32_TC, GR64_TC or GR64_TCW64.
358 def ptr_rc_tailcall : PointerLikeRegClass<2>;
359
360 // Special i32mem for addresses of load folding tail calls. These are not
361 // allowed to use callee-saved registers since they must be scheduled
362 // after callee-saved register are popped.
363 def i32mem_TC : Operand<i32> {
364   let PrintMethod = "printi32mem";
365   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm, ptr_rc_tailcall,
366                        i32imm, i8imm);
367   let ParserMatchClass = X86Mem32AsmOperand;
368   let OperandType = "OPERAND_MEMORY";
369 }
370
371 // Special i64mem for addresses of load folding tail calls. These are not
372 // allowed to use callee-saved registers since they must be scheduled
373 // after callee-saved register are popped.
374 def i64mem_TC : Operand<i64> {
375   let PrintMethod = "printi64mem";
376   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm,
377                        ptr_rc_tailcall, i32imm, i8imm);
378   let ParserMatchClass = X86Mem64AsmOperand;
379   let OperandType = "OPERAND_MEMORY";
380 }
381
382 let OperandType = "OPERAND_PCREL",
383     ParserMatchClass = X86AbsMemAsmOperand,
384     PrintMethod = "printPCRelImm" in {
385 def i32imm_pcrel : Operand<i32>;
386 def i16imm_pcrel : Operand<i16>;
387
388 // Branch targets have OtherVT type and print as pc-relative values.
389 def brtarget : Operand<OtherVT>;
390 def brtarget8 : Operand<OtherVT>;
391
392 }
393
394 // Special parser to detect 16-bit mode to select 16-bit displacement.
395 def X86AbsMem16AsmOperand : AsmOperandClass {
396   let Name = "AbsMem16";
397   let RenderMethod = "addAbsMemOperands";
398   let SuperClasses = [X86AbsMemAsmOperand];
399 }
400
401 // Branch targets have OtherVT type and print as pc-relative values.
402 let OperandType = "OPERAND_PCREL",
403     PrintMethod = "printPCRelImm" in {
404 let ParserMatchClass = X86AbsMem16AsmOperand in
405   def brtarget16 : Operand<OtherVT>;
406 let ParserMatchClass = X86AbsMemAsmOperand in
407   def brtarget32 : Operand<OtherVT>;
408 }
409
410 let RenderMethod = "addSrcIdxOperands" in {
411   def X86SrcIdx8Operand : AsmOperandClass {
412     let Name = "SrcIdx8";
413     let SuperClasses = [X86Mem8AsmOperand];
414   }
415   def X86SrcIdx16Operand : AsmOperandClass {
416     let Name = "SrcIdx16";
417     let SuperClasses = [X86Mem16AsmOperand];
418   }
419   def X86SrcIdx32Operand : AsmOperandClass {
420     let Name = "SrcIdx32";
421     let SuperClasses = [X86Mem32AsmOperand];
422   }
423   def X86SrcIdx64Operand : AsmOperandClass {
424     let Name = "SrcIdx64";
425     let SuperClasses = [X86Mem64AsmOperand];
426   }
427 } // RenderMethod = "addSrcIdxOperands"
428
429 let RenderMethod = "addDstIdxOperands" in {
430  def X86DstIdx8Operand : AsmOperandClass {
431    let Name = "DstIdx8";
432    let SuperClasses = [X86Mem8AsmOperand];
433  }
434  def X86DstIdx16Operand : AsmOperandClass {
435    let Name = "DstIdx16";
436    let SuperClasses = [X86Mem16AsmOperand];
437  }
438  def X86DstIdx32Operand : AsmOperandClass {
439    let Name = "DstIdx32";
440    let SuperClasses = [X86Mem32AsmOperand];
441  }
442  def X86DstIdx64Operand : AsmOperandClass {
443    let Name = "DstIdx64";
444    let SuperClasses = [X86Mem64AsmOperand];
445  }
446 } // RenderMethod = "addDstIdxOperands"
447
448 let RenderMethod = "addMemOffsOperands" in {
449   def X86MemOffs16_8AsmOperand : AsmOperandClass {
450     let Name = "MemOffs16_8";
451     let SuperClasses = [X86Mem8AsmOperand];
452   }
453   def X86MemOffs16_16AsmOperand : AsmOperandClass {
454     let Name = "MemOffs16_16";
455     let SuperClasses = [X86Mem16AsmOperand];
456   }
457   def X86MemOffs16_32AsmOperand : AsmOperandClass {
458     let Name = "MemOffs16_32";
459     let SuperClasses = [X86Mem32AsmOperand];
460   }
461   def X86MemOffs32_8AsmOperand : AsmOperandClass {
462     let Name = "MemOffs32_8";
463     let SuperClasses = [X86Mem8AsmOperand];
464   }
465   def X86MemOffs32_16AsmOperand : AsmOperandClass {
466     let Name = "MemOffs32_16";
467     let SuperClasses = [X86Mem16AsmOperand];
468   }
469   def X86MemOffs32_32AsmOperand : AsmOperandClass {
470     let Name = "MemOffs32_32";
471     let SuperClasses = [X86Mem32AsmOperand];
472   }
473   def X86MemOffs32_64AsmOperand : AsmOperandClass {
474     let Name = "MemOffs32_64";
475     let SuperClasses = [X86Mem64AsmOperand];
476   }
477   def X86MemOffs64_8AsmOperand : AsmOperandClass {
478     let Name = "MemOffs64_8";
479     let SuperClasses = [X86Mem8AsmOperand];
480   }
481   def X86MemOffs64_16AsmOperand : AsmOperandClass {
482     let Name = "MemOffs64_16";
483     let SuperClasses = [X86Mem16AsmOperand];
484   }
485   def X86MemOffs64_32AsmOperand : AsmOperandClass {
486     let Name = "MemOffs64_32";
487     let SuperClasses = [X86Mem32AsmOperand];
488   }
489   def X86MemOffs64_64AsmOperand : AsmOperandClass {
490     let Name = "MemOffs64_64";
491     let SuperClasses = [X86Mem64AsmOperand];
492   }
493 } // RenderMethod = "addMemOffsOperands"
494
495 class X86SrcIdxOperand<string printMethod, AsmOperandClass parserMatchClass>
496     : X86MemOperand<printMethod, parserMatchClass> {
497   let MIOperandInfo = (ops ptr_rc, i8imm);
498 }
499
500 class X86DstIdxOperand<string printMethod, AsmOperandClass parserMatchClass>
501     : X86MemOperand<printMethod, parserMatchClass> {
502   let MIOperandInfo = (ops ptr_rc);
503 }
504
505 def srcidx8  : X86SrcIdxOperand<"printSrcIdx8",  X86SrcIdx8Operand>;
506 def srcidx16 : X86SrcIdxOperand<"printSrcIdx16", X86SrcIdx16Operand>;
507 def srcidx32 : X86SrcIdxOperand<"printSrcIdx32", X86SrcIdx32Operand>;
508 def srcidx64 : X86SrcIdxOperand<"printSrcIdx64", X86SrcIdx64Operand>;
509 def dstidx8  : X86DstIdxOperand<"printDstIdx8",  X86DstIdx8Operand>;
510 def dstidx16 : X86DstIdxOperand<"printDstIdx16", X86DstIdx16Operand>;
511 def dstidx32 : X86DstIdxOperand<"printDstIdx32", X86DstIdx32Operand>;
512 def dstidx64 : X86DstIdxOperand<"printDstIdx64", X86DstIdx64Operand>;
513
514 class X86MemOffsOperand<Operand immOperand, string printMethod,
515                         AsmOperandClass parserMatchClass>
516     : X86MemOperand<printMethod, parserMatchClass> {
517   let MIOperandInfo = (ops immOperand, i8imm);
518 }
519
520 def offset16_8  : X86MemOffsOperand<i16imm, "printMemOffs8",
521                                     X86MemOffs16_8AsmOperand>;
522 def offset16_16 : X86MemOffsOperand<i16imm, "printMemOffs16",
523                                     X86MemOffs16_16AsmOperand>;
524 def offset16_32 : X86MemOffsOperand<i16imm, "printMemOffs32",
525                                     X86MemOffs16_32AsmOperand>;
526 def offset32_8  : X86MemOffsOperand<i32imm, "printMemOffs8",
527                                     X86MemOffs32_8AsmOperand>;
528 def offset32_16 : X86MemOffsOperand<i32imm, "printMemOffs16",
529                                     X86MemOffs32_16AsmOperand>;
530 def offset32_32 : X86MemOffsOperand<i32imm, "printMemOffs32",
531                                     X86MemOffs32_32AsmOperand>;
532 def offset32_64 : X86MemOffsOperand<i32imm, "printMemOffs64",
533                                     X86MemOffs32_64AsmOperand>;
534 def offset64_8  : X86MemOffsOperand<i64imm, "printMemOffs8",
535                                     X86MemOffs64_8AsmOperand>;
536 def offset64_16 : X86MemOffsOperand<i64imm, "printMemOffs16",
537                                     X86MemOffs64_16AsmOperand>;
538 def offset64_32 : X86MemOffsOperand<i64imm, "printMemOffs32",
539                                     X86MemOffs64_32AsmOperand>;
540 def offset64_64 : X86MemOffsOperand<i64imm, "printMemOffs64",
541                                     X86MemOffs64_64AsmOperand>;
542
543 def SSECC : Operand<i8> {
544   let PrintMethod = "printSSEAVXCC";
545   let OperandType = "OPERAND_IMMEDIATE";
546 }
547
548 def i8immZExt3 : ImmLeaf<i8, [{
549   return Imm >= 0 && Imm < 8;
550 }]>;
551
552 def AVXCC : Operand<i8> {
553   let PrintMethod = "printSSEAVXCC";
554   let OperandType = "OPERAND_IMMEDIATE";
555 }
556
557 def i8immZExt5 : ImmLeaf<i8, [{
558   return Imm >= 0 && Imm < 32;
559 }]>;
560
561 def AVX512ICC : Operand<i8> {
562   let PrintMethod = "printSSEAVXCC";
563   let OperandType = "OPERAND_IMMEDIATE";
564 }
565
566 def XOPCC : Operand<i8> {
567   let PrintMethod = "printXOPCC";
568   let OperandType = "OPERAND_IMMEDIATE";
569 }
570
571 class ImmSExtAsmOperandClass : AsmOperandClass {
572   let SuperClasses = [ImmAsmOperand];
573   let RenderMethod = "addImmOperands";
574 }
575
576 def X86GR32orGR64AsmOperand : AsmOperandClass {
577   let Name = "GR32orGR64";
578 }
579
580 def GR32orGR64 : RegisterOperand<GR32> {
581   let ParserMatchClass = X86GR32orGR64AsmOperand;
582 }
583 def AVX512RCOperand : AsmOperandClass {
584   let Name = "AVX512RC";
585 }
586 def AVX512RC : Operand<i32> {
587   let PrintMethod = "printRoundingControl";
588   let OperandType = "OPERAND_IMMEDIATE";
589   let ParserMatchClass = AVX512RCOperand;
590 }
591
592 // Sign-extended immediate classes. We don't need to define the full lattice
593 // here because there is no instruction with an ambiguity between ImmSExti64i32
594 // and ImmSExti32i8.
595 //
596 // The strange ranges come from the fact that the assembler always works with
597 // 64-bit immediates, but for a 16-bit target value we want to accept both "-1"
598 // (which will be a -1ULL), and "0xFF" (-1 in 16-bits).
599
600 // [0, 0x7FFFFFFF]                                            |
601 //   [0xFFFFFFFF80000000, 0xFFFFFFFFFFFFFFFF]
602 def ImmSExti64i32AsmOperand : ImmSExtAsmOperandClass {
603   let Name = "ImmSExti64i32";
604 }
605
606 // [0, 0x0000007F] | [0x000000000000FF80, 0x000000000000FFFF] |
607 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
608 def ImmSExti16i8AsmOperand : ImmSExtAsmOperandClass {
609   let Name = "ImmSExti16i8";
610   let SuperClasses = [ImmSExti64i32AsmOperand];
611 }
612
613 // [0, 0x0000007F] | [0x00000000FFFFFF80, 0x00000000FFFFFFFF] |
614 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
615 def ImmSExti32i8AsmOperand : ImmSExtAsmOperandClass {
616   let Name = "ImmSExti32i8";
617 }
618
619 // [0, 0x0000007F]                                            |
620 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
621 def ImmSExti64i8AsmOperand : ImmSExtAsmOperandClass {
622   let Name = "ImmSExti64i8";
623   let SuperClasses = [ImmSExti16i8AsmOperand, ImmSExti32i8AsmOperand,
624                       ImmSExti64i32AsmOperand];
625 }
626
627 // Unsigned immediate used by SSE/AVX instructions
628 // [0, 0xFF]
629 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
630 def ImmUnsignedi8AsmOperand : AsmOperandClass {
631   let Name = "ImmUnsignedi8";
632   let RenderMethod = "addImmOperands";
633 }
634
635 // A couple of more descriptive operand definitions.
636 // 16-bits but only 8 bits are significant.
637 def i16i8imm  : Operand<i16> {
638   let ParserMatchClass = ImmSExti16i8AsmOperand;
639   let OperandType = "OPERAND_IMMEDIATE";
640 }
641 // 32-bits but only 8 bits are significant.
642 def i32i8imm  : Operand<i32> {
643   let ParserMatchClass = ImmSExti32i8AsmOperand;
644   let OperandType = "OPERAND_IMMEDIATE";
645 }
646
647 // 64-bits but only 32 bits are significant.
648 def i64i32imm  : Operand<i64> {
649   let ParserMatchClass = ImmSExti64i32AsmOperand;
650   let OperandType = "OPERAND_IMMEDIATE";
651 }
652
653 // 64-bits but only 8 bits are significant.
654 def i64i8imm   : Operand<i64> {
655   let ParserMatchClass = ImmSExti64i8AsmOperand;
656   let OperandType = "OPERAND_IMMEDIATE";
657 }
658
659 // Unsigned 8-bit immediate used by SSE/AVX instructions.
660 def u8imm : Operand<i8> {
661   let PrintMethod = "printU8Imm";
662   let ParserMatchClass = ImmUnsignedi8AsmOperand;
663   let OperandType = "OPERAND_IMMEDIATE";
664 }
665
666 // 32-bit immediate but only 8-bits are significant and they are unsigned.
667 // Used by some SSE/AVX instructions that use intrinsics.
668 def i32u8imm : Operand<i32> {
669   let PrintMethod = "printU8Imm";
670   let ParserMatchClass = ImmUnsignedi8AsmOperand;
671   let OperandType = "OPERAND_IMMEDIATE";
672 }
673
674 // 64-bits but only 32 bits are significant, and those bits are treated as being
675 // pc relative.
676 def i64i32imm_pcrel : Operand<i64> {
677   let PrintMethod = "printPCRelImm";
678   let ParserMatchClass = X86AbsMemAsmOperand;
679   let OperandType = "OPERAND_PCREL";
680 }
681
682 def lea64_32mem : Operand<i32> {
683   let PrintMethod = "printanymem";
684   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
685   let ParserMatchClass = X86MemAsmOperand;
686 }
687
688 // Memory operands that use 64-bit pointers in both ILP32 and LP64.
689 def lea64mem : Operand<i64> {
690   let PrintMethod = "printanymem";
691   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
692   let ParserMatchClass = X86MemAsmOperand;
693 }
694
695
696 //===----------------------------------------------------------------------===//
697 // X86 Complex Pattern Definitions.
698 //
699
700 // Define X86 specific addressing mode.
701 def addr      : ComplexPattern<iPTR, 5, "SelectAddr", [], [SDNPWantParent]>;
702 def lea32addr : ComplexPattern<i32, 5, "SelectLEAAddr",
703                                [add, sub, mul, X86mul_imm, shl, or, frameindex],
704                                []>;
705 // In 64-bit mode 32-bit LEAs can use RIP-relative addressing.
706 def lea64_32addr : ComplexPattern<i32, 5, "SelectLEA64_32Addr",
707                                   [add, sub, mul, X86mul_imm, shl, or,
708                                    frameindex, X86WrapperRIP],
709                                   []>;
710
711 def tls32addr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
712                                [tglobaltlsaddr], []>;
713
714 def tls32baseaddr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
715                                [tglobaltlsaddr], []>;
716
717 def lea64addr : ComplexPattern<i64, 5, "SelectLEAAddr",
718                         [add, sub, mul, X86mul_imm, shl, or, frameindex,
719                          X86WrapperRIP], []>;
720
721 def tls64addr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
722                                [tglobaltlsaddr], []>;
723
724 def tls64baseaddr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
725                                [tglobaltlsaddr], []>;
726
727 def vectoraddr : ComplexPattern<iPTR, 5, "SelectVectorAddr", [],[SDNPWantParent]>;
728
729 //===----------------------------------------------------------------------===//
730 // X86 Instruction Predicate Definitions.
731 def HasCMov      : Predicate<"Subtarget->hasCMov()">;
732 def NoCMov       : Predicate<"!Subtarget->hasCMov()">;
733
734 def HasMMX       : Predicate<"Subtarget->hasMMX()">;
735 def Has3DNow     : Predicate<"Subtarget->has3DNow()">;
736 def Has3DNowA    : Predicate<"Subtarget->has3DNowA()">;
737 def HasSSE1      : Predicate<"Subtarget->hasSSE1()">;
738 def UseSSE1      : Predicate<"Subtarget->hasSSE1() && !Subtarget->hasAVX()">;
739 def HasSSE2      : Predicate<"Subtarget->hasSSE2()">;
740 def UseSSE2      : Predicate<"Subtarget->hasSSE2() && !Subtarget->hasAVX()">;
741 def HasSSE3      : Predicate<"Subtarget->hasSSE3()">;
742 def UseSSE3      : Predicate<"Subtarget->hasSSE3() && !Subtarget->hasAVX()">;
743 def HasSSSE3     : Predicate<"Subtarget->hasSSSE3()">;
744 def UseSSSE3     : Predicate<"Subtarget->hasSSSE3() && !Subtarget->hasAVX()">;
745 def HasSSE41     : Predicate<"Subtarget->hasSSE41()">;
746 def NoSSE41      : Predicate<"!Subtarget->hasSSE41()">;
747 def UseSSE41     : Predicate<"Subtarget->hasSSE41() && !Subtarget->hasAVX()">;
748 def HasSSE42     : Predicate<"Subtarget->hasSSE42()">;
749 def UseSSE42     : Predicate<"Subtarget->hasSSE42() && !Subtarget->hasAVX()">;
750 def HasSSE4A     : Predicate<"Subtarget->hasSSE4A()">;
751 def HasAVX       : Predicate<"Subtarget->hasAVX()">;
752 def HasAVX2      : Predicate<"Subtarget->hasAVX2()">;
753 def HasAVX1Only  : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX2()">;
754 def HasAVX512    : Predicate<"Subtarget->hasAVX512()">,
755                      AssemblerPredicate<"FeatureAVX512", "AVX-512 ISA">;
756 def UseAVX       : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX512()">;
757 def UseAVX2      : Predicate<"Subtarget->hasAVX2() && !Subtarget->hasAVX512()">;
758 def NoAVX512     : Predicate<"!Subtarget->hasAVX512()">;
759 def HasCDI       : Predicate<"Subtarget->hasCDI()">,
760                      AssemblerPredicate<"FeatureCDI", "AVX-512 CD ISA">;
761 def HasPFI       : Predicate<"Subtarget->hasPFI()">,
762                      AssemblerPredicate<"FeaturePFI", "AVX-512 PF ISA">;
763 def HasERI       : Predicate<"Subtarget->hasERI()">,
764                      AssemblerPredicate<"FeatureERI", "AVX-512 ER ISA">;
765 def HasDQI       : Predicate<"Subtarget->hasDQI()">,
766                      AssemblerPredicate<"FeatureDQI", "AVX-512 DQ ISA">;
767 def NoDQI        : Predicate<"!Subtarget->hasDQI()">;
768 def HasBWI       : Predicate<"Subtarget->hasBWI()">,
769                      AssemblerPredicate<"FeatureBWI", "AVX-512 BW ISA">;
770 def NoBWI        : Predicate<"!Subtarget->hasBWI()">;
771 def HasVLX       : Predicate<"Subtarget->hasVLX()">,
772                      AssemblerPredicate<"FeatureVLX", "AVX-512 VL ISA">;
773 def NoVLX        : Predicate<"!Subtarget->hasVLX()">;
774 def NoVLX_Or_NoBWI : Predicate<"!Subtarget->hasVLX() || !Subtarget->hasBWI()">;
775
776 def HasPOPCNT    : Predicate<"Subtarget->hasPOPCNT()">;
777 def HasAES       : Predicate<"Subtarget->hasAES()">;
778 def HasPCLMUL    : Predicate<"Subtarget->hasPCLMUL()">;
779 def HasFMA       : Predicate<"Subtarget->hasFMA()">;
780 def UseFMAOnAVX  : Predicate<"Subtarget->hasFMA() && !Subtarget->hasAVX512()">;
781 def HasFMA4      : Predicate<"Subtarget->hasFMA4()">;
782 def HasXOP       : Predicate<"Subtarget->hasXOP()">;
783 def HasTBM       : Predicate<"Subtarget->hasTBM()">;
784 def HasMOVBE     : Predicate<"Subtarget->hasMOVBE()">;
785 def HasRDRAND    : Predicate<"Subtarget->hasRDRAND()">;
786 def HasF16C      : Predicate<"Subtarget->hasF16C()">;
787 def HasFSGSBase  : Predicate<"Subtarget->hasFSGSBase()">;
788 def HasLZCNT     : Predicate<"Subtarget->hasLZCNT()">;
789 def HasBMI       : Predicate<"Subtarget->hasBMI()">;
790 def HasBMI2      : Predicate<"Subtarget->hasBMI2()">;
791 def HasRTM       : Predicate<"Subtarget->hasRTM()">;
792 def HasHLE       : Predicate<"Subtarget->hasHLE()">;
793 def HasTSX       : Predicate<"Subtarget->hasRTM() || Subtarget->hasHLE()">;
794 def HasADX       : Predicate<"Subtarget->hasADX()">;
795 def HasSHA       : Predicate<"Subtarget->hasSHA()">;
796 def HasPRFCHW    : Predicate<"Subtarget->hasPRFCHW()">;
797 def HasRDSEED    : Predicate<"Subtarget->hasRDSEED()">;
798 def HasPrefetchW : Predicate<"Subtarget->hasPRFCHW()">;
799 def FPStackf32   : Predicate<"!Subtarget->hasSSE1()">;
800 def FPStackf64   : Predicate<"!Subtarget->hasSSE2()">;
801 def HasMPX       : Predicate<"Subtarget->hasMPX()">;
802 def HasCmpxchg16b: Predicate<"Subtarget->hasCmpxchg16b()">;
803 def Not64BitMode : Predicate<"!Subtarget->is64Bit()">,
804                              AssemblerPredicate<"!Mode64Bit", "Not 64-bit mode">;
805 def In64BitMode  : Predicate<"Subtarget->is64Bit()">,
806                              AssemblerPredicate<"Mode64Bit", "64-bit mode">;
807 def IsLP64  : Predicate<"Subtarget->isTarget64BitLP64()">;
808 def NotLP64 : Predicate<"!Subtarget->isTarget64BitLP64()">;
809 def In16BitMode  : Predicate<"Subtarget->is16Bit()">,
810                              AssemblerPredicate<"Mode16Bit", "16-bit mode">;
811 def Not16BitMode : Predicate<"!Subtarget->is16Bit()">,
812                              AssemblerPredicate<"!Mode16Bit", "Not 16-bit mode">;
813 def In32BitMode  : Predicate<"Subtarget->is32Bit()">,
814                              AssemblerPredicate<"Mode32Bit", "32-bit mode">;
815 def IsWin64      : Predicate<"Subtarget->isTargetWin64()">;
816 def NotWin64     : Predicate<"!Subtarget->isTargetWin64()">;
817 def IsPS4        : Predicate<"Subtarget->isTargetPS4()">;
818 def NotPS4       : Predicate<"!Subtarget->isTargetPS4()">;
819 def IsNaCl       : Predicate<"Subtarget->isTargetNaCl()">;
820 def NotNaCl      : Predicate<"!Subtarget->isTargetNaCl()">;
821 def SmallCode    : Predicate<"TM.getCodeModel() == CodeModel::Small">;
822 def KernelCode   : Predicate<"TM.getCodeModel() == CodeModel::Kernel">;
823 def FarData      : Predicate<"TM.getCodeModel() != CodeModel::Small &&"
824                              "TM.getCodeModel() != CodeModel::Kernel">;
825 def NearData     : Predicate<"TM.getCodeModel() == CodeModel::Small ||"
826                              "TM.getCodeModel() == CodeModel::Kernel">;
827 def IsStatic     : Predicate<"TM.getRelocationModel() == Reloc::Static">;
828 def IsNotPIC     : Predicate<"TM.getRelocationModel() != Reloc::PIC_">;
829 def OptForSize   : Predicate<"OptForSize">;
830 def OptForSpeed  : Predicate<"!OptForSize">;
831 def FastBTMem    : Predicate<"!Subtarget->isBTMemSlow()">;
832 def CallImmAddr  : Predicate<"Subtarget->IsLegalToCallImmediateAddr(TM)">;
833 def FavorMemIndirectCall  : Predicate<"!Subtarget->callRegIndirect()">;
834 def NotSlowIncDec : Predicate<"!Subtarget->slowIncDec()">;
835 def HasFastMem32 : Predicate<"!Subtarget->isUnalignedMem32Slow()">;
836
837 //===----------------------------------------------------------------------===//
838 // X86 Instruction Format Definitions.
839 //
840
841 include "X86InstrFormats.td"
842
843 //===----------------------------------------------------------------------===//
844 // Pattern fragments.
845 //
846
847 // X86 specific condition code. These correspond to CondCode in
848 // X86InstrInfo.h. They must be kept in synch.
849 def X86_COND_A   : PatLeaf<(i8 0)>;  // alt. COND_NBE
850 def X86_COND_AE  : PatLeaf<(i8 1)>;  // alt. COND_NC
851 def X86_COND_B   : PatLeaf<(i8 2)>;  // alt. COND_C
852 def X86_COND_BE  : PatLeaf<(i8 3)>;  // alt. COND_NA
853 def X86_COND_E   : PatLeaf<(i8 4)>;  // alt. COND_Z
854 def X86_COND_G   : PatLeaf<(i8 5)>;  // alt. COND_NLE
855 def X86_COND_GE  : PatLeaf<(i8 6)>;  // alt. COND_NL
856 def X86_COND_L   : PatLeaf<(i8 7)>;  // alt. COND_NGE
857 def X86_COND_LE  : PatLeaf<(i8 8)>;  // alt. COND_NG
858 def X86_COND_NE  : PatLeaf<(i8 9)>;  // alt. COND_NZ
859 def X86_COND_NO  : PatLeaf<(i8 10)>;
860 def X86_COND_NP  : PatLeaf<(i8 11)>; // alt. COND_PO
861 def X86_COND_NS  : PatLeaf<(i8 12)>;
862 def X86_COND_O   : PatLeaf<(i8 13)>;
863 def X86_COND_P   : PatLeaf<(i8 14)>; // alt. COND_PE
864 def X86_COND_S   : PatLeaf<(i8 15)>;
865
866 // Predicate used to help when pattern matching LZCNT/TZCNT.
867 def X86_COND_E_OR_NE : ImmLeaf<i8, [{
868   return (Imm == X86::COND_E) || (Imm == X86::COND_NE);
869 }]>;
870
871
872 def i16immSExt8  : ImmLeaf<i16, [{ return Imm == (int8_t)Imm; }]>;
873 def i32immSExt8  : ImmLeaf<i32, [{ return Imm == (int8_t)Imm; }]>;
874 def i64immSExt8  : ImmLeaf<i64, [{ return Imm == (int8_t)Imm; }]>;
875
876
877 def i64immSExt32 : ImmLeaf<i64, [{ return Imm == (int32_t)Imm; }]>;
878
879
880 // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
881 // unsigned field.
882 def i64immZExt32 : ImmLeaf<i64, [{ return (uint64_t)Imm == (uint32_t)Imm; }]>;
883
884 def i64immZExt32SExt8 : ImmLeaf<i64, [{
885   return (uint64_t)Imm == (uint32_t)Imm && (int32_t)Imm == (int8_t)Imm;
886 }]>;
887
888 // Helper fragments for loads.
889 // It's always safe to treat a anyext i16 load as a i32 load if the i16 is
890 // known to be 32-bit aligned or better. Ditto for i8 to i16.
891 def loadi16 : PatFrag<(ops node:$ptr), (i16 (unindexedload node:$ptr)), [{
892   LoadSDNode *LD = cast<LoadSDNode>(N);
893   ISD::LoadExtType ExtType = LD->getExtensionType();
894   if (ExtType == ISD::NON_EXTLOAD)
895     return true;
896   if (ExtType == ISD::EXTLOAD)
897     return LD->getAlignment() >= 2 && !LD->isVolatile();
898   return false;
899 }]>;
900
901 def loadi16_anyext : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)),[{
902   LoadSDNode *LD = cast<LoadSDNode>(N);
903   ISD::LoadExtType ExtType = LD->getExtensionType();
904   if (ExtType == ISD::EXTLOAD)
905     return LD->getAlignment() >= 2 && !LD->isVolatile();
906   return false;
907 }]>;
908
909 def loadi32 : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)), [{
910   LoadSDNode *LD = cast<LoadSDNode>(N);
911   ISD::LoadExtType ExtType = LD->getExtensionType();
912   if (ExtType == ISD::NON_EXTLOAD)
913     return true;
914   if (ExtType == ISD::EXTLOAD)
915     return LD->getAlignment() >= 4 && !LD->isVolatile();
916   return false;
917 }]>;
918
919 def loadi8  : PatFrag<(ops node:$ptr), (i8  (load node:$ptr))>;
920 def loadi64 : PatFrag<(ops node:$ptr), (i64 (load node:$ptr))>;
921 def loadf32 : PatFrag<(ops node:$ptr), (f32 (load node:$ptr))>;
922 def loadf64 : PatFrag<(ops node:$ptr), (f64 (load node:$ptr))>;
923 def loadf80 : PatFrag<(ops node:$ptr), (f80 (load node:$ptr))>;
924
925 def sextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (sextloadi8 node:$ptr))>;
926 def sextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (sextloadi8 node:$ptr))>;
927 def sextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (sextloadi16 node:$ptr))>;
928 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
929 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
930 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
931
932 def zextloadi8i1   : PatFrag<(ops node:$ptr), (i8  (zextloadi1 node:$ptr))>;
933 def zextloadi16i1  : PatFrag<(ops node:$ptr), (i16 (zextloadi1 node:$ptr))>;
934 def zextloadi32i1  : PatFrag<(ops node:$ptr), (i32 (zextloadi1 node:$ptr))>;
935 def zextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (zextloadi8 node:$ptr))>;
936 def zextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (zextloadi8 node:$ptr))>;
937 def zextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (zextloadi16 node:$ptr))>;
938 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
939 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
940 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
941 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
942
943 def extloadi8i1    : PatFrag<(ops node:$ptr), (i8  (extloadi1 node:$ptr))>;
944 def extloadi16i1   : PatFrag<(ops node:$ptr), (i16 (extloadi1 node:$ptr))>;
945 def extloadi32i1   : PatFrag<(ops node:$ptr), (i32 (extloadi1 node:$ptr))>;
946 def extloadi16i8   : PatFrag<(ops node:$ptr), (i16 (extloadi8 node:$ptr))>;
947 def extloadi32i8   : PatFrag<(ops node:$ptr), (i32 (extloadi8 node:$ptr))>;
948 def extloadi32i16  : PatFrag<(ops node:$ptr), (i32 (extloadi16 node:$ptr))>;
949 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
950 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
951 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
952 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
953
954
955 // An 'and' node with a single use.
956 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
957   return N->hasOneUse();
958 }]>;
959 // An 'srl' node with a single use.
960 def srl_su : PatFrag<(ops node:$lhs, node:$rhs), (srl node:$lhs, node:$rhs), [{
961   return N->hasOneUse();
962 }]>;
963 // An 'trunc' node with a single use.
964 def trunc_su : PatFrag<(ops node:$src), (trunc node:$src), [{
965   return N->hasOneUse();
966 }]>;
967
968 //===----------------------------------------------------------------------===//
969 // Instruction list.
970 //
971
972 // Nop
973 let hasSideEffects = 0, SchedRW = [WriteZero] in {
974   def NOOP : I<0x90, RawFrm, (outs), (ins), "nop", [], IIC_NOP>;
975   def NOOPW : I<0x1f, MRMXm, (outs), (ins i16mem:$zero),
976                 "nop{w}\t$zero", [], IIC_NOP>, TB, OpSize16;
977   def NOOPL : I<0x1f, MRMXm, (outs), (ins i32mem:$zero),
978                 "nop{l}\t$zero", [], IIC_NOP>, TB, OpSize32;
979 }
980
981
982 // Constructing a stack frame.
983 def ENTER : Ii16<0xC8, RawFrmImm8, (outs), (ins i16imm:$len, i8imm:$lvl),
984                  "enter\t$len, $lvl", [], IIC_ENTER>, Sched<[WriteMicrocoded]>;
985
986 let SchedRW = [WriteALU] in {
987 let Defs = [EBP, ESP], Uses = [EBP, ESP], mayLoad = 1, hasSideEffects=0 in
988 def LEAVE    : I<0xC9, RawFrm,
989                  (outs), (ins), "leave", [], IIC_LEAVE>,
990                  Requires<[Not64BitMode]>;
991
992 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, hasSideEffects = 0 in
993 def LEAVE64  : I<0xC9, RawFrm,
994                  (outs), (ins), "leave", [], IIC_LEAVE>,
995                  Requires<[In64BitMode]>;
996 } // SchedRW
997
998 //===----------------------------------------------------------------------===//
999 //  Miscellaneous Instructions.
1000 //
1001
1002 let Defs = [ESP], Uses = [ESP], hasSideEffects=0 in {
1003 let mayLoad = 1, SchedRW = [WriteLoad] in {
1004 def POP16r  : I<0x58, AddRegFrm, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
1005                 IIC_POP_REG16>, OpSize16;
1006 def POP32r  : I<0x58, AddRegFrm, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
1007                 IIC_POP_REG>, OpSize32, Requires<[Not64BitMode]>;
1008 def POP16rmr: I<0x8F, MRM0r, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
1009                 IIC_POP_REG>, OpSize16;
1010 def POP16rmm: I<0x8F, MRM0m, (outs), (ins i16mem:$dst), "pop{w}\t$dst", [],
1011                 IIC_POP_MEM>, OpSize16;
1012 def POP32rmr: I<0x8F, MRM0r, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
1013                 IIC_POP_REG>, OpSize32, Requires<[Not64BitMode]>;
1014 def POP32rmm: I<0x8F, MRM0m, (outs), (ins i32mem:$dst), "pop{l}\t$dst", [],
1015                 IIC_POP_MEM>, OpSize32, Requires<[Not64BitMode]>;
1016 } // mayLoad, SchedRW
1017
1018 let mayStore = 1, SchedRW = [WriteStore] in {
1019 def PUSH16r  : I<0x50, AddRegFrm, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
1020                  IIC_PUSH_REG>, OpSize16;
1021 def PUSH32r  : I<0x50, AddRegFrm, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
1022                  IIC_PUSH_REG>, OpSize32, Requires<[Not64BitMode]>;
1023 def PUSH16rmr: I<0xFF, MRM6r, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
1024                  IIC_PUSH_REG>, OpSize16;
1025 def PUSH16rmm: I<0xFF, MRM6m, (outs), (ins i16mem:$src), "push{w}\t$src",[],
1026                  IIC_PUSH_MEM>, OpSize16;
1027 def PUSH32rmr: I<0xFF, MRM6r, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
1028                  IIC_PUSH_REG>, OpSize32, Requires<[Not64BitMode]>;
1029 def PUSH32rmm: I<0xFF, MRM6m, (outs), (ins i32mem:$src), "push{l}\t$src",[],
1030                  IIC_PUSH_MEM>, OpSize32, Requires<[Not64BitMode]>;
1031
1032 def PUSH16i8 : Ii8<0x6a, RawFrm, (outs), (ins i16i8imm:$imm),
1033                    "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize16;
1034 def PUSHi16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
1035                    "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize16;
1036
1037 def PUSH32i8 : Ii8<0x6a, RawFrm, (outs), (ins i32i8imm:$imm),
1038                    "push{l}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1039                    Requires<[Not64BitMode]>;
1040 def PUSHi32  : Ii32<0x68, RawFrm, (outs), (ins i32imm:$imm),
1041                    "push{l}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1042                    Requires<[Not64BitMode]>;
1043 } // mayStore, SchedRW
1044 }
1045
1046 let Defs = [ESP, EFLAGS], Uses = [ESP], mayLoad = 1, hasSideEffects=0,
1047     SchedRW = [WriteLoad] in {
1048 def POPF16   : I<0x9D, RawFrm, (outs), (ins), "popf{w}", [], IIC_POP_F>,
1049                 OpSize16;
1050 def POPF32   : I<0x9D, RawFrm, (outs), (ins), "popf{l|d}", [], IIC_POP_FD>,
1051                 OpSize32, Requires<[Not64BitMode]>;
1052 }
1053
1054 let Defs = [ESP], Uses = [ESP, EFLAGS], mayStore = 1, hasSideEffects=0,
1055     SchedRW = [WriteStore] in {
1056 def PUSHF16  : I<0x9C, RawFrm, (outs), (ins), "pushf{w}", [], IIC_PUSH_F>,
1057                  OpSize16;
1058 def PUSHF32  : I<0x9C, RawFrm, (outs), (ins), "pushf{l|d}", [], IIC_PUSH_F>,
1059                OpSize32, Requires<[Not64BitMode]>;
1060 }
1061
1062 let Defs = [RSP], Uses = [RSP], hasSideEffects=0 in {
1063 let mayLoad = 1, SchedRW = [WriteLoad] in {
1064 def POP64r   : I<0x58, AddRegFrm, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
1065                  IIC_POP_REG>, OpSize32, Requires<[In64BitMode]>;
1066 def POP64rmr: I<0x8F, MRM0r, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
1067                 IIC_POP_REG>, OpSize32, Requires<[In64BitMode]>;
1068 def POP64rmm: I<0x8F, MRM0m, (outs), (ins i64mem:$dst), "pop{q}\t$dst", [],
1069                 IIC_POP_MEM>, OpSize32, Requires<[In64BitMode]>;
1070 } // mayLoad, SchedRW
1071 let mayStore = 1, SchedRW = [WriteStore] in {
1072 def PUSH64r  : I<0x50, AddRegFrm, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
1073                  IIC_PUSH_REG>, OpSize32, Requires<[In64BitMode]>;
1074 def PUSH64rmr: I<0xFF, MRM6r, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
1075                  IIC_PUSH_REG>, OpSize32, Requires<[In64BitMode]>;
1076 def PUSH64rmm: I<0xFF, MRM6m, (outs), (ins i64mem:$src), "push{q}\t$src", [],
1077                  IIC_PUSH_MEM>, OpSize32, Requires<[In64BitMode]>;
1078 } // mayStore, SchedRW
1079 }
1080
1081 let Defs = [RSP], Uses = [RSP], hasSideEffects = 0, mayStore = 1,
1082     SchedRW = [WriteStore] in {
1083 def PUSH64i8   : Ii8<0x6a, RawFrm, (outs), (ins i64i8imm:$imm),
1084                     "push{q}\t$imm", [], IIC_PUSH_IMM>, Requires<[In64BitMode]>;
1085 def PUSH64i32  : Ii32S<0x68, RawFrm, (outs), (ins i64i32imm:$imm),
1086                     "push{q}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1087                     Requires<[In64BitMode]>;
1088 }
1089
1090 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1, hasSideEffects=0 in
1091 def POPF64   : I<0x9D, RawFrm, (outs), (ins), "popfq", [], IIC_POP_FD>,
1092                OpSize32, Requires<[In64BitMode]>, Sched<[WriteLoad]>;
1093 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1, hasSideEffects=0 in
1094 def PUSHF64    : I<0x9C, RawFrm, (outs), (ins), "pushfq", [], IIC_PUSH_F>,
1095                  OpSize32, Requires<[In64BitMode]>, Sched<[WriteStore]>;
1096
1097 let Defs = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP], Uses = [ESP],
1098     mayLoad = 1, hasSideEffects = 0, SchedRW = [WriteLoad] in {
1099 def POPA32   : I<0x61, RawFrm, (outs), (ins), "popal", [], IIC_POP_A>,
1100                OpSize32, Requires<[Not64BitMode]>;
1101 def POPA16   : I<0x61, RawFrm, (outs), (ins), "popaw", [], IIC_POP_A>,
1102                OpSize16, Requires<[Not64BitMode]>;
1103 }
1104 let Defs = [ESP], Uses = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP],
1105     mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
1106 def PUSHA32  : I<0x60, RawFrm, (outs), (ins), "pushal", [], IIC_PUSH_A>,
1107                OpSize32, Requires<[Not64BitMode]>;
1108 def PUSHA16  : I<0x60, RawFrm, (outs), (ins), "pushaw", [], IIC_PUSH_A>,
1109                OpSize16, Requires<[Not64BitMode]>;
1110 }
1111
1112 let Constraints = "$src = $dst", SchedRW = [WriteALU] in {
1113 // GR32 = bswap GR32
1114 def BSWAP32r : I<0xC8, AddRegFrm,
1115                  (outs GR32:$dst), (ins GR32:$src),
1116                  "bswap{l}\t$dst",
1117                  [(set GR32:$dst, (bswap GR32:$src))], IIC_BSWAP>, OpSize32, TB;
1118
1119 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
1120                   "bswap{q}\t$dst",
1121                   [(set GR64:$dst, (bswap GR64:$src))], IIC_BSWAP>, TB;
1122 } // Constraints = "$src = $dst", SchedRW
1123
1124 // Bit scan instructions.
1125 let Defs = [EFLAGS] in {
1126 def BSF16rr  : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1127                  "bsf{w}\t{$src, $dst|$dst, $src}",
1128                  [(set GR16:$dst, EFLAGS, (X86bsf GR16:$src))],
1129                   IIC_BIT_SCAN_REG>, PS, OpSize16, Sched<[WriteShift]>;
1130 def BSF16rm  : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1131                  "bsf{w}\t{$src, $dst|$dst, $src}",
1132                  [(set GR16:$dst, EFLAGS, (X86bsf (loadi16 addr:$src)))],
1133                   IIC_BIT_SCAN_MEM>, PS, OpSize16, Sched<[WriteShiftLd]>;
1134 def BSF32rr  : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1135                  "bsf{l}\t{$src, $dst|$dst, $src}",
1136                  [(set GR32:$dst, EFLAGS, (X86bsf GR32:$src))],
1137                  IIC_BIT_SCAN_REG>, PS, OpSize32, Sched<[WriteShift]>;
1138 def BSF32rm  : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1139                  "bsf{l}\t{$src, $dst|$dst, $src}",
1140                  [(set GR32:$dst, EFLAGS, (X86bsf (loadi32 addr:$src)))],
1141                  IIC_BIT_SCAN_MEM>, PS, OpSize32, Sched<[WriteShiftLd]>;
1142 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1143                   "bsf{q}\t{$src, $dst|$dst, $src}",
1144                   [(set GR64:$dst, EFLAGS, (X86bsf GR64:$src))],
1145                   IIC_BIT_SCAN_REG>, PS, Sched<[WriteShift]>;
1146 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1147                   "bsf{q}\t{$src, $dst|$dst, $src}",
1148                   [(set GR64:$dst, EFLAGS, (X86bsf (loadi64 addr:$src)))],
1149                   IIC_BIT_SCAN_MEM>, PS, Sched<[WriteShiftLd]>;
1150
1151 def BSR16rr  : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1152                  "bsr{w}\t{$src, $dst|$dst, $src}",
1153                  [(set GR16:$dst, EFLAGS, (X86bsr GR16:$src))],
1154                  IIC_BIT_SCAN_REG>, PS, OpSize16, Sched<[WriteShift]>;
1155 def BSR16rm  : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1156                  "bsr{w}\t{$src, $dst|$dst, $src}",
1157                  [(set GR16:$dst, EFLAGS, (X86bsr (loadi16 addr:$src)))],
1158                  IIC_BIT_SCAN_MEM>, PS, OpSize16, Sched<[WriteShiftLd]>;
1159 def BSR32rr  : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1160                  "bsr{l}\t{$src, $dst|$dst, $src}",
1161                  [(set GR32:$dst, EFLAGS, (X86bsr GR32:$src))],
1162                  IIC_BIT_SCAN_REG>, PS, OpSize32, Sched<[WriteShift]>;
1163 def BSR32rm  : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1164                  "bsr{l}\t{$src, $dst|$dst, $src}",
1165                  [(set GR32:$dst, EFLAGS, (X86bsr (loadi32 addr:$src)))],
1166                  IIC_BIT_SCAN_MEM>, PS, OpSize32, Sched<[WriteShiftLd]>;
1167 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1168                   "bsr{q}\t{$src, $dst|$dst, $src}",
1169                   [(set GR64:$dst, EFLAGS, (X86bsr GR64:$src))],
1170                   IIC_BIT_SCAN_REG>, PS, Sched<[WriteShift]>;
1171 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1172                   "bsr{q}\t{$src, $dst|$dst, $src}",
1173                   [(set GR64:$dst, EFLAGS, (X86bsr (loadi64 addr:$src)))],
1174                   IIC_BIT_SCAN_MEM>, PS, Sched<[WriteShiftLd]>;
1175 } // Defs = [EFLAGS]
1176
1177 let SchedRW = [WriteMicrocoded] in {
1178 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1179 let Defs = [EDI,ESI], Uses = [EDI,ESI,EFLAGS] in {
1180 def MOVSB : I<0xA4, RawFrmDstSrc, (outs dstidx8:$dst), (ins srcidx8:$src),
1181               "movsb\t{$src, $dst|$dst, $src}", [], IIC_MOVS>;
1182 def MOVSW : I<0xA5, RawFrmDstSrc, (outs dstidx16:$dst), (ins srcidx16:$src),
1183               "movsw\t{$src, $dst|$dst, $src}", [], IIC_MOVS>, OpSize16;
1184 def MOVSL : I<0xA5, RawFrmDstSrc, (outs dstidx32:$dst), (ins srcidx32:$src),
1185               "movs{l|d}\t{$src, $dst|$dst, $src}", [], IIC_MOVS>, OpSize32;
1186 def MOVSQ : RI<0xA5, RawFrmDstSrc, (outs dstidx64:$dst), (ins srcidx64:$src),
1187                "movsq\t{$src, $dst|$dst, $src}", [], IIC_MOVS>;
1188 }
1189
1190 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1191 let Defs = [EDI], Uses = [AL,EDI,EFLAGS] in
1192 def STOSB : I<0xAA, RawFrmDst, (outs dstidx8:$dst), (ins),
1193               "stosb\t{%al, $dst|$dst, al}", [], IIC_STOS>;
1194 let Defs = [EDI], Uses = [AX,EDI,EFLAGS] in
1195 def STOSW : I<0xAB, RawFrmDst, (outs dstidx16:$dst), (ins),
1196               "stosw\t{%ax, $dst|$dst, ax}", [], IIC_STOS>, OpSize16;
1197 let Defs = [EDI], Uses = [EAX,EDI,EFLAGS] in
1198 def STOSL : I<0xAB, RawFrmDst, (outs dstidx32:$dst), (ins),
1199               "stos{l|d}\t{%eax, $dst|$dst, eax}", [], IIC_STOS>, OpSize32;
1200 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI,EFLAGS] in
1201 def STOSQ : RI<0xAB, RawFrmDst, (outs dstidx64:$dst), (ins),
1202                "stosq\t{%rax, $dst|$dst, rax}", [], IIC_STOS>;
1203
1204 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1205 let Defs = [EDI,EFLAGS], Uses = [AL,EDI,EFLAGS] in
1206 def SCASB : I<0xAE, RawFrmDst, (outs), (ins dstidx8:$dst),
1207               "scasb\t{$dst, %al|al, $dst}", [], IIC_SCAS>;
1208 let Defs = [EDI,EFLAGS], Uses = [AX,EDI,EFLAGS] in
1209 def SCASW : I<0xAF, RawFrmDst, (outs), (ins dstidx16:$dst),
1210               "scasw\t{$dst, %ax|ax, $dst}", [], IIC_SCAS>, OpSize16;
1211 let Defs = [EDI,EFLAGS], Uses = [EAX,EDI,EFLAGS] in
1212 def SCASL : I<0xAF, RawFrmDst, (outs), (ins dstidx32:$dst),
1213               "scas{l|d}\t{$dst, %eax|eax, $dst}", [], IIC_SCAS>, OpSize32;
1214 let Defs = [EDI,EFLAGS], Uses = [RAX,EDI,EFLAGS] in
1215 def SCASQ : RI<0xAF, RawFrmDst, (outs), (ins dstidx64:$dst),
1216                "scasq\t{$dst, %rax|rax, $dst}", [], IIC_SCAS>;
1217
1218 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1219 let Defs = [EDI,ESI,EFLAGS], Uses = [EDI,ESI,EFLAGS] in {
1220 def CMPSB : I<0xA6, RawFrmDstSrc, (outs), (ins dstidx8:$dst, srcidx8:$src),
1221               "cmpsb\t{$dst, $src|$src, $dst}", [], IIC_CMPS>;
1222 def CMPSW : I<0xA7, RawFrmDstSrc, (outs), (ins dstidx16:$dst, srcidx16:$src),
1223               "cmpsw\t{$dst, $src|$src, $dst}", [], IIC_CMPS>, OpSize16;
1224 def CMPSL : I<0xA7, RawFrmDstSrc, (outs), (ins dstidx32:$dst, srcidx32:$src),
1225               "cmps{l|d}\t{$dst, $src|$src, $dst}", [], IIC_CMPS>, OpSize32;
1226 def CMPSQ : RI<0xA7, RawFrmDstSrc, (outs), (ins dstidx64:$dst, srcidx64:$src),
1227                "cmpsq\t{$dst, $src|$src, $dst}", [], IIC_CMPS>;
1228 }
1229 } // SchedRW
1230
1231 //===----------------------------------------------------------------------===//
1232 //  Move Instructions.
1233 //
1234 let SchedRW = [WriteMove] in {
1235 let hasSideEffects = 0 in {
1236 def MOV8rr  : I<0x88, MRMDestReg, (outs GR8 :$dst), (ins GR8 :$src),
1237                 "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1238 def MOV16rr : I<0x89, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1239                 "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1240 def MOV32rr : I<0x89, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1241                 "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1242 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1243                  "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1244 }
1245
1246 let isReMaterializable = 1, isAsCheapAsAMove = 1 in {
1247 def MOV8ri  : Ii8 <0xB0, AddRegFrm, (outs GR8 :$dst), (ins i8imm :$src),
1248                    "mov{b}\t{$src, $dst|$dst, $src}",
1249                    [(set GR8:$dst, imm:$src)], IIC_MOV>;
1250 def MOV16ri : Ii16<0xB8, AddRegFrm, (outs GR16:$dst), (ins i16imm:$src),
1251                    "mov{w}\t{$src, $dst|$dst, $src}",
1252                    [(set GR16:$dst, imm:$src)], IIC_MOV>, OpSize16;
1253 def MOV32ri : Ii32<0xB8, AddRegFrm, (outs GR32:$dst), (ins i32imm:$src),
1254                    "mov{l}\t{$src, $dst|$dst, $src}",
1255                    [(set GR32:$dst, imm:$src)], IIC_MOV>, OpSize32;
1256 def MOV64ri32 : RIi32S<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
1257                        "mov{q}\t{$src, $dst|$dst, $src}",
1258                        [(set GR64:$dst, i64immSExt32:$src)], IIC_MOV>;
1259 }
1260 let isReMaterializable = 1 in {
1261 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
1262                     "movabs{q}\t{$src, $dst|$dst, $src}",
1263                     [(set GR64:$dst, imm:$src)], IIC_MOV>;
1264 }
1265
1266 // Longer forms that use a ModR/M byte. Needed for disassembler
1267 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in {
1268 def MOV8ri_alt  : Ii8 <0xC6, MRM0r, (outs GR8 :$dst), (ins i8imm :$src),
1269                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1270 def MOV16ri_alt : Ii16<0xC7, MRM0r, (outs GR16:$dst), (ins i16imm:$src),
1271                    "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1272 def MOV32ri_alt : Ii32<0xC7, MRM0r, (outs GR32:$dst), (ins i32imm:$src),
1273                    "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1274 }
1275 } // SchedRW
1276
1277 let SchedRW = [WriteStore] in {
1278 def MOV8mi  : Ii8 <0xC6, MRM0m, (outs), (ins i8mem :$dst, i8imm :$src),
1279                    "mov{b}\t{$src, $dst|$dst, $src}",
1280                    [(store (i8 imm:$src), addr:$dst)], IIC_MOV_MEM>;
1281 def MOV16mi : Ii16<0xC7, MRM0m, (outs), (ins i16mem:$dst, i16imm:$src),
1282                    "mov{w}\t{$src, $dst|$dst, $src}",
1283                    [(store (i16 imm:$src), addr:$dst)], IIC_MOV_MEM>, OpSize16;
1284 def MOV32mi : Ii32<0xC7, MRM0m, (outs), (ins i32mem:$dst, i32imm:$src),
1285                    "mov{l}\t{$src, $dst|$dst, $src}",
1286                    [(store (i32 imm:$src), addr:$dst)], IIC_MOV_MEM>, OpSize32;
1287 def MOV64mi32 : RIi32S<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
1288                        "mov{q}\t{$src, $dst|$dst, $src}",
1289                        [(store i64immSExt32:$src, addr:$dst)], IIC_MOV_MEM>;
1290 } // SchedRW
1291
1292 let hasSideEffects = 0 in {
1293
1294 /// Memory offset versions of moves. The immediate is an address mode sized
1295 /// offset from the segment base.
1296 let SchedRW = [WriteALU] in {
1297 let mayLoad = 1 in {
1298 let Defs = [AL] in
1299 def MOV8ao32 : Ii32<0xA0, RawFrmMemOffs, (outs), (ins offset32_8:$src),
1300                     "mov{b}\t{$src, %al|al, $src}", [], IIC_MOV_MEM>,
1301                     AdSize32;
1302 let Defs = [AX] in
1303 def MOV16ao32 : Ii32<0xA1, RawFrmMemOffs, (outs), (ins offset32_16:$src),
1304                      "mov{w}\t{$src, %ax|ax, $src}", [], IIC_MOV_MEM>,
1305                      OpSize16, AdSize32;
1306 let Defs = [EAX] in
1307 def MOV32ao32 : Ii32<0xA1, RawFrmMemOffs, (outs), (ins offset32_32:$src),
1308                      "mov{l}\t{$src, %eax|eax, $src}", [], IIC_MOV_MEM>,
1309                      OpSize32, AdSize32;
1310 let Defs = [RAX] in
1311 def MOV64ao32 : RIi32<0xA1, RawFrmMemOffs, (outs), (ins offset32_64:$src),
1312                       "mov{q}\t{$src, %rax|rax, $src}", [], IIC_MOV_MEM>,
1313                       AdSize32;
1314
1315 let Defs = [AL] in
1316 def MOV8ao16 : Ii16<0xA0, RawFrmMemOffs, (outs), (ins offset16_8:$src),
1317                     "mov{b}\t{$src, %al|al, $src}", [], IIC_MOV_MEM>, AdSize16;
1318 let Defs = [AX] in
1319 def MOV16ao16 : Ii16<0xA1, RawFrmMemOffs, (outs), (ins offset16_16:$src),
1320                      "mov{w}\t{$src, %ax|ax, $src}", [], IIC_MOV_MEM>,
1321                      OpSize16, AdSize16;
1322 let Defs = [EAX] in
1323 def MOV32ao16 : Ii16<0xA1, RawFrmMemOffs, (outs), (ins offset16_32:$src),
1324                      "mov{l}\t{$src, %eax|eax, $src}", [], IIC_MOV_MEM>,
1325                      AdSize16, OpSize32;
1326 }
1327 let mayStore = 1 in {
1328 let Uses = [AL] in
1329 def MOV8o32a : Ii32<0xA2, RawFrmMemOffs, (outs offset32_8:$dst), (ins),
1330                     "mov{b}\t{%al, $dst|$dst, al}", [], IIC_MOV_MEM>, AdSize32;
1331 let Uses = [AX] in
1332 def MOV16o32a : Ii32<0xA3, RawFrmMemOffs, (outs offset32_16:$dst), (ins),
1333                      "mov{w}\t{%ax, $dst|$dst, ax}", [], IIC_MOV_MEM>,
1334                      OpSize16, AdSize32;
1335 let Uses = [EAX] in
1336 def MOV32o32a : Ii32<0xA3, RawFrmMemOffs, (outs offset32_32:$dst), (ins),
1337                      "mov{l}\t{%eax, $dst|$dst, eax}", [], IIC_MOV_MEM>,
1338                      OpSize32, AdSize32;
1339 let Uses = [RAX] in
1340 def MOV64o32a : RIi32<0xA3, RawFrmMemOffs, (outs offset32_64:$dst), (ins),
1341                       "mov{q}\t{%rax, $dst|$dst, rax}", [], IIC_MOV_MEM>,
1342                       AdSize32;
1343
1344 let Uses = [AL] in
1345 def MOV8o16a : Ii16<0xA2, RawFrmMemOffs, (outs offset16_8:$dst), (ins),
1346                     "mov{b}\t{%al, $dst|$dst, al}", [], IIC_MOV_MEM>, AdSize16;
1347 let Uses = [AX] in
1348 def MOV16o16a : Ii16<0xA3, RawFrmMemOffs, (outs offset16_16:$dst), (ins),
1349                      "mov{w}\t{%ax, $dst|$dst, ax}", [], IIC_MOV_MEM>,
1350                      OpSize16, AdSize16;
1351 let Uses = [EAX] in
1352 def MOV32o16a : Ii16<0xA3, RawFrmMemOffs, (outs offset16_32:$dst), (ins),
1353                      "mov{l}\t{%eax, $dst|$dst, eax}", [], IIC_MOV_MEM>,
1354                      OpSize32, AdSize16;
1355 }
1356 }
1357
1358 // These forms all have full 64-bit absolute addresses in their instructions
1359 // and use the movabs mnemonic to indicate this specific form.
1360 let mayLoad = 1 in {
1361 let Defs = [AL] in
1362 def MOV8ao64 : RIi64_NOREX<0xA0, RawFrmMemOffs, (outs), (ins offset64_8:$src),
1363                      "movabs{b}\t{$src, %al|al, $src}", []>, AdSize64;
1364 let Defs = [AX] in
1365 def MOV16ao64 : RIi64_NOREX<0xA1, RawFrmMemOffs, (outs), (ins offset64_16:$src),
1366                      "movabs{w}\t{$src, %ax|ax, $src}", []>, OpSize16, AdSize64;
1367 let Defs = [EAX] in
1368 def MOV32ao64 : RIi64_NOREX<0xA1, RawFrmMemOffs, (outs), (ins offset64_32:$src),
1369                      "movabs{l}\t{$src, %eax|eax, $src}", []>, OpSize32,
1370                      AdSize64;
1371 let Defs = [RAX] in
1372 def MOV64ao64 : RIi64<0xA1, RawFrmMemOffs, (outs), (ins offset64_64:$src),
1373                      "movabs{q}\t{$src, %rax|rax, $src}", []>, AdSize64;
1374 }
1375
1376 let mayStore = 1 in {
1377 let Uses = [AL] in
1378 def MOV8o64a : RIi64_NOREX<0xA2, RawFrmMemOffs, (outs offset64_8:$dst), (ins),
1379                      "movabs{b}\t{%al, $dst|$dst, al}", []>, AdSize64;
1380 let Uses = [AX] in
1381 def MOV16o64a : RIi64_NOREX<0xA3, RawFrmMemOffs, (outs offset64_16:$dst), (ins),
1382                      "movabs{w}\t{%ax, $dst|$dst, ax}", []>, OpSize16, AdSize64;
1383 let Uses = [EAX] in
1384 def MOV32o64a : RIi64_NOREX<0xA3, RawFrmMemOffs, (outs offset64_32:$dst), (ins),
1385                      "movabs{l}\t{%eax, $dst|$dst, eax}", []>, OpSize32,
1386                      AdSize64;
1387 let Uses = [RAX] in
1388 def MOV64o64a : RIi64<0xA3, RawFrmMemOffs, (outs offset64_64:$dst), (ins),
1389                      "movabs{q}\t{%rax, $dst|$dst, rax}", []>, AdSize64;
1390 }
1391 } // hasSideEffects = 0
1392
1393 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
1394     SchedRW = [WriteMove] in {
1395 def MOV8rr_REV : I<0x8A, MRMSrcReg, (outs GR8:$dst), (ins GR8:$src),
1396                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1397 def MOV16rr_REV : I<0x8B, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1398                     "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1399 def MOV32rr_REV : I<0x8B, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1400                     "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1401 def MOV64rr_REV : RI<0x8B, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1402                      "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1403 }
1404
1405 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1406 def MOV8rm  : I<0x8A, MRMSrcMem, (outs GR8 :$dst), (ins i8mem :$src),
1407                 "mov{b}\t{$src, $dst|$dst, $src}",
1408                 [(set GR8:$dst, (loadi8 addr:$src))], IIC_MOV_MEM>;
1409 def MOV16rm : I<0x8B, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1410                 "mov{w}\t{$src, $dst|$dst, $src}",
1411                 [(set GR16:$dst, (loadi16 addr:$src))], IIC_MOV_MEM>, OpSize16;
1412 def MOV32rm : I<0x8B, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1413                 "mov{l}\t{$src, $dst|$dst, $src}",
1414                 [(set GR32:$dst, (loadi32 addr:$src))], IIC_MOV_MEM>, OpSize32;
1415 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1416                  "mov{q}\t{$src, $dst|$dst, $src}",
1417                  [(set GR64:$dst, (load addr:$src))], IIC_MOV_MEM>;
1418 }
1419
1420 let SchedRW = [WriteStore] in {
1421 def MOV8mr  : I<0x88, MRMDestMem, (outs), (ins i8mem :$dst, GR8 :$src),
1422                 "mov{b}\t{$src, $dst|$dst, $src}",
1423                 [(store GR8:$src, addr:$dst)], IIC_MOV_MEM>;
1424 def MOV16mr : I<0x89, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1425                 "mov{w}\t{$src, $dst|$dst, $src}",
1426                 [(store GR16:$src, addr:$dst)], IIC_MOV_MEM>, OpSize16;
1427 def MOV32mr : I<0x89, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1428                 "mov{l}\t{$src, $dst|$dst, $src}",
1429                 [(store GR32:$src, addr:$dst)], IIC_MOV_MEM>, OpSize32;
1430 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1431                  "mov{q}\t{$src, $dst|$dst, $src}",
1432                  [(store GR64:$src, addr:$dst)], IIC_MOV_MEM>;
1433 } // SchedRW
1434
1435 // Versions of MOV8rr, MOV8mr, and MOV8rm that use i8mem_NOREX and GR8_NOREX so
1436 // that they can be used for copying and storing h registers, which can't be
1437 // encoded when a REX prefix is present.
1438 let isCodeGenOnly = 1 in {
1439 let hasSideEffects = 0 in
1440 def MOV8rr_NOREX : I<0x88, MRMDestReg,
1441                      (outs GR8_NOREX:$dst), (ins GR8_NOREX:$src),
1442                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [], IIC_MOV>,
1443                    Sched<[WriteMove]>;
1444 let mayStore = 1, hasSideEffects = 0 in
1445 def MOV8mr_NOREX : I<0x88, MRMDestMem,
1446                      (outs), (ins i8mem_NOREX:$dst, GR8_NOREX:$src),
1447                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1448                      IIC_MOV_MEM>, Sched<[WriteStore]>;
1449 let mayLoad = 1, hasSideEffects = 0,
1450     canFoldAsLoad = 1, isReMaterializable = 1 in
1451 def MOV8rm_NOREX : I<0x8A, MRMSrcMem,
1452                      (outs GR8_NOREX:$dst), (ins i8mem_NOREX:$src),
1453                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1454                      IIC_MOV_MEM>, Sched<[WriteLoad]>;
1455 }
1456
1457
1458 // Condition code ops, incl. set if equal/not equal/...
1459 let SchedRW = [WriteALU] in {
1460 let Defs = [EFLAGS], Uses = [AH] in
1461 def SAHF     : I<0x9E, RawFrm, (outs),  (ins), "sahf",
1462                  [(set EFLAGS, (X86sahf AH))], IIC_AHF>;
1463 let Defs = [AH], Uses = [EFLAGS], hasSideEffects = 0 in
1464 def LAHF     : I<0x9F, RawFrm, (outs),  (ins), "lahf", [],
1465                 IIC_AHF>;  // AH = flags
1466 } // SchedRW
1467
1468 //===----------------------------------------------------------------------===//
1469 // Bit tests instructions: BT, BTS, BTR, BTC.
1470
1471 let Defs = [EFLAGS] in {
1472 let SchedRW = [WriteALU] in {
1473 def BT16rr : I<0xA3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1474                "bt{w}\t{$src2, $src1|$src1, $src2}",
1475                [(set EFLAGS, (X86bt GR16:$src1, GR16:$src2))], IIC_BT_RR>,
1476                OpSize16, TB;
1477 def BT32rr : I<0xA3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1478                "bt{l}\t{$src2, $src1|$src1, $src2}",
1479                [(set EFLAGS, (X86bt GR32:$src1, GR32:$src2))], IIC_BT_RR>,
1480                OpSize32, TB;
1481 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1482                "bt{q}\t{$src2, $src1|$src1, $src2}",
1483                [(set EFLAGS, (X86bt GR64:$src1, GR64:$src2))], IIC_BT_RR>, TB;
1484 } // SchedRW
1485
1486 // Unlike with the register+register form, the memory+register form of the
1487 // bt instruction does not ignore the high bits of the index. From ISel's
1488 // perspective, this is pretty bizarre. Make these instructions disassembly
1489 // only for now.
1490
1491 let mayLoad = 1, hasSideEffects = 0, SchedRW = [WriteALULd] in {
1492   def BT16mr : I<0xA3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1493                  "bt{w}\t{$src2, $src1|$src1, $src2}",
1494   //               [(X86bt (loadi16 addr:$src1), GR16:$src2),
1495   //                (implicit EFLAGS)]
1496                  [], IIC_BT_MR
1497                  >, OpSize16, TB, Requires<[FastBTMem]>;
1498   def BT32mr : I<0xA3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1499                  "bt{l}\t{$src2, $src1|$src1, $src2}",
1500   //               [(X86bt (loadi32 addr:$src1), GR32:$src2),
1501   //                (implicit EFLAGS)]
1502                  [], IIC_BT_MR
1503                  >, OpSize32, TB, Requires<[FastBTMem]>;
1504   def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1505                  "bt{q}\t{$src2, $src1|$src1, $src2}",
1506   //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
1507   //                (implicit EFLAGS)]
1508                   [], IIC_BT_MR
1509                   >, TB;
1510 }
1511
1512 let SchedRW = [WriteALU] in {
1513 def BT16ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1514                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1515                 [(set EFLAGS, (X86bt GR16:$src1, i16immSExt8:$src2))],
1516                 IIC_BT_RI>, OpSize16, TB;
1517 def BT32ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1518                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1519                 [(set EFLAGS, (X86bt GR32:$src1, i32immSExt8:$src2))],
1520                 IIC_BT_RI>, OpSize32, TB;
1521 def BT64ri8 : RIi8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1522                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1523                 [(set EFLAGS, (X86bt GR64:$src1, i64immSExt8:$src2))],
1524                 IIC_BT_RI>, TB;
1525 } // SchedRW
1526
1527 // Note that these instructions don't need FastBTMem because that
1528 // only applies when the other operand is in a register. When it's
1529 // an immediate, bt is still fast.
1530 let SchedRW = [WriteALU] in {
1531 def BT16mi8 : Ii8<0xBA, MRM4m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1532                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1533                 [(set EFLAGS, (X86bt (loadi16 addr:$src1), i16immSExt8:$src2))
1534                  ], IIC_BT_MI>, OpSize16, TB;
1535 def BT32mi8 : Ii8<0xBA, MRM4m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1536                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1537                 [(set EFLAGS, (X86bt (loadi32 addr:$src1), i32immSExt8:$src2))
1538                  ], IIC_BT_MI>, OpSize32, TB;
1539 def BT64mi8 : RIi8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1540                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1541                 [(set EFLAGS, (X86bt (loadi64 addr:$src1),
1542                                      i64immSExt8:$src2))], IIC_BT_MI>, TB;
1543 } // SchedRW
1544
1545 let hasSideEffects = 0 in {
1546 let SchedRW = [WriteALU] in {
1547 def BTC16rr : I<0xBB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1548                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1549                 OpSize16, TB;
1550 def BTC32rr : I<0xBB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1551                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1552                 OpSize32, TB;
1553 def BTC64rr : RI<0xBB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1554                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1555 } // SchedRW
1556
1557 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1558 def BTC16mr : I<0xBB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1559                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1560                 OpSize16, TB;
1561 def BTC32mr : I<0xBB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1562                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1563                 OpSize32, TB;
1564 def BTC64mr : RI<0xBB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1565                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1566 }
1567
1568 let SchedRW = [WriteALU] in {
1569 def BTC16ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1570                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1571                     OpSize16, TB;
1572 def BTC32ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1573                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1574                     OpSize32, TB;
1575 def BTC64ri8 : RIi8<0xBA, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1576                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1577 } // SchedRW
1578
1579 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1580 def BTC16mi8 : Ii8<0xBA, MRM7m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1581                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1582                     OpSize16, TB;
1583 def BTC32mi8 : Ii8<0xBA, MRM7m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1584                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1585                     OpSize32, TB;
1586 def BTC64mi8 : RIi8<0xBA, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1587                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1588 }
1589
1590 let SchedRW = [WriteALU] in {
1591 def BTR16rr : I<0xB3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1592                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1593                 OpSize16, TB;
1594 def BTR32rr : I<0xB3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1595                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1596                 OpSize32, TB;
1597 def BTR64rr : RI<0xB3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1598                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1599 } // SchedRW
1600
1601 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1602 def BTR16mr : I<0xB3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1603                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1604                 OpSize16, TB;
1605 def BTR32mr : I<0xB3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1606                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1607                 OpSize32, TB;
1608 def BTR64mr : RI<0xB3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1609                  "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1610 }
1611
1612 let SchedRW = [WriteALU] in {
1613 def BTR16ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1614                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1615                     OpSize16, TB;
1616 def BTR32ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1617                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1618                     OpSize32, TB;
1619 def BTR64ri8 : RIi8<0xBA, MRM6r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1620                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1621 } // SchedRW
1622
1623 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1624 def BTR16mi8 : Ii8<0xBA, MRM6m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1625                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1626                     OpSize16, TB;
1627 def BTR32mi8 : Ii8<0xBA, MRM6m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1628                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1629                     OpSize32, TB;
1630 def BTR64mi8 : RIi8<0xBA, MRM6m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1631                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1632 }
1633
1634 let SchedRW = [WriteALU] in {
1635 def BTS16rr : I<0xAB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1636                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1637                 OpSize16, TB;
1638 def BTS32rr : I<0xAB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1639                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1640               OpSize32, TB;
1641 def BTS64rr : RI<0xAB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1642                "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1643 } // SchedRW
1644
1645 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1646 def BTS16mr : I<0xAB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1647               "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1648               OpSize16, TB;
1649 def BTS32mr : I<0xAB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1650               "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1651               OpSize32, TB;
1652 def BTS64mr : RI<0xAB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1653                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1654 }
1655
1656 let SchedRW = [WriteALU] in {
1657 def BTS16ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1658                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1659                     OpSize16, TB;
1660 def BTS32ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1661                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1662                     OpSize32, TB;
1663 def BTS64ri8 : RIi8<0xBA, MRM5r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1664                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1665 } // SchedRW
1666
1667 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1668 def BTS16mi8 : Ii8<0xBA, MRM5m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1669                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1670                     OpSize16, TB;
1671 def BTS32mi8 : Ii8<0xBA, MRM5m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1672                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1673                     OpSize32, TB;
1674 def BTS64mi8 : RIi8<0xBA, MRM5m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1675                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1676 }
1677 } // hasSideEffects = 0
1678 } // Defs = [EFLAGS]
1679
1680
1681 //===----------------------------------------------------------------------===//
1682 // Atomic support
1683 //
1684
1685 // Atomic swap. These are just normal xchg instructions. But since a memory
1686 // operand is referenced, the atomicity is ensured.
1687 multiclass ATOMIC_SWAP<bits<8> opc8, bits<8> opc, string mnemonic, string frag,
1688                        InstrItinClass itin> {
1689   let Constraints = "$val = $dst", SchedRW = [WriteALULd, WriteRMW] in {
1690     def NAME#8rm  : I<opc8, MRMSrcMem, (outs GR8:$dst),
1691                       (ins GR8:$val, i8mem:$ptr),
1692                       !strconcat(mnemonic, "{b}\t{$val, $ptr|$ptr, $val}"),
1693                       [(set
1694                          GR8:$dst,
1695                          (!cast<PatFrag>(frag # "_8") addr:$ptr, GR8:$val))],
1696                       itin>;
1697     def NAME#16rm : I<opc, MRMSrcMem, (outs GR16:$dst),
1698                       (ins GR16:$val, i16mem:$ptr),
1699                       !strconcat(mnemonic, "{w}\t{$val, $ptr|$ptr, $val}"),
1700                       [(set
1701                          GR16:$dst,
1702                          (!cast<PatFrag>(frag # "_16") addr:$ptr, GR16:$val))],
1703                       itin>, OpSize16;
1704     def NAME#32rm : I<opc, MRMSrcMem, (outs GR32:$dst),
1705                       (ins GR32:$val, i32mem:$ptr),
1706                       !strconcat(mnemonic, "{l}\t{$val, $ptr|$ptr, $val}"),
1707                       [(set
1708                          GR32:$dst,
1709                          (!cast<PatFrag>(frag # "_32") addr:$ptr, GR32:$val))],
1710                       itin>, OpSize32;
1711     def NAME#64rm : RI<opc, MRMSrcMem, (outs GR64:$dst),
1712                        (ins GR64:$val, i64mem:$ptr),
1713                        !strconcat(mnemonic, "{q}\t{$val, $ptr|$ptr, $val}"),
1714                        [(set
1715                          GR64:$dst,
1716                          (!cast<PatFrag>(frag # "_64") addr:$ptr, GR64:$val))],
1717                        itin>;
1718   }
1719 }
1720
1721 defm XCHG    : ATOMIC_SWAP<0x86, 0x87, "xchg", "atomic_swap", IIC_XCHG_MEM>;
1722
1723 // Swap between registers.
1724 let SchedRW = [WriteALU] in {
1725 let Constraints = "$val = $dst" in {
1726 def XCHG8rr : I<0x86, MRMSrcReg, (outs GR8:$dst), (ins GR8:$val, GR8:$src),
1727                 "xchg{b}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1728 def XCHG16rr : I<0x87, MRMSrcReg, (outs GR16:$dst), (ins GR16:$val, GR16:$src),
1729                  "xchg{w}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>,
1730                  OpSize16;
1731 def XCHG32rr : I<0x87, MRMSrcReg, (outs GR32:$dst), (ins GR32:$val, GR32:$src),
1732                  "xchg{l}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>,
1733                  OpSize32;
1734 def XCHG64rr : RI<0x87, MRMSrcReg, (outs GR64:$dst), (ins GR64:$val,GR64:$src),
1735                   "xchg{q}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1736 }
1737
1738 // Swap between EAX and other registers.
1739 let Uses = [AX], Defs = [AX] in
1740 def XCHG16ar : I<0x90, AddRegFrm, (outs), (ins GR16:$src),
1741                   "xchg{w}\t{$src, %ax|ax, $src}", [], IIC_XCHG_REG>, OpSize16;
1742 let Uses = [EAX], Defs = [EAX] in
1743 def XCHG32ar : I<0x90, AddRegFrm, (outs), (ins GR32:$src),
1744                   "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1745                   OpSize32, Requires<[Not64BitMode]>;
1746 let Uses = [EAX], Defs = [EAX] in
1747 // Uses GR32_NOAX in 64-bit mode to prevent encoding using the 0x90 NOP encoding.
1748 // xchg %eax, %eax needs to clear upper 32-bits of RAX so is not a NOP.
1749 def XCHG32ar64 : I<0x90, AddRegFrm, (outs), (ins GR32_NOAX:$src),
1750                    "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1751                    OpSize32, Requires<[In64BitMode]>;
1752 let Uses = [RAX], Defs = [RAX] in
1753 def XCHG64ar : RI<0x90, AddRegFrm, (outs), (ins GR64:$src),
1754                   "xchg{q}\t{$src, %rax|rax, $src}", [], IIC_XCHG_REG>;
1755 } // SchedRW
1756
1757 let SchedRW = [WriteALU] in {
1758 def XADD8rr : I<0xC0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1759                 "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1760 def XADD16rr : I<0xC1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1761                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1762                  OpSize16;
1763 def XADD32rr  : I<0xC1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1764                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1765                  OpSize32;
1766 def XADD64rr  : RI<0xC1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1767                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1768 } // SchedRW
1769
1770 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1771 def XADD8rm   : I<0xC0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1772                  "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1773 def XADD16rm  : I<0xC1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1774                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1775                  OpSize16;
1776 def XADD32rm  : I<0xC1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1777                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1778                  OpSize32;
1779 def XADD64rm  : RI<0xC1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1780                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1781
1782 }
1783
1784 let SchedRW = [WriteALU] in {
1785 def CMPXCHG8rr : I<0xB0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1786                    "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1787                    IIC_CMPXCHG_REG8>, TB;
1788 def CMPXCHG16rr : I<0xB1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1789                     "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1790                     IIC_CMPXCHG_REG>, TB, OpSize16;
1791 def CMPXCHG32rr  : I<0xB1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1792                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1793                      IIC_CMPXCHG_REG>, TB, OpSize32;
1794 def CMPXCHG64rr  : RI<0xB1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1795                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1796                       IIC_CMPXCHG_REG>, TB;
1797 } // SchedRW
1798
1799 let SchedRW = [WriteALULd, WriteRMW] in {
1800 let mayLoad = 1, mayStore = 1 in {
1801 def CMPXCHG8rm   : I<0xB0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1802                      "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1803                      IIC_CMPXCHG_MEM8>, TB;
1804 def CMPXCHG16rm  : I<0xB1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1805                      "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1806                      IIC_CMPXCHG_MEM>, TB, OpSize16;
1807 def CMPXCHG32rm  : I<0xB1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1808                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1809                      IIC_CMPXCHG_MEM>, TB, OpSize32;
1810 def CMPXCHG64rm  : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1811                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1812                       IIC_CMPXCHG_MEM>, TB;
1813 }
1814
1815 let Defs = [EAX, EDX, EFLAGS], Uses = [EAX, EBX, ECX, EDX] in
1816 def CMPXCHG8B : I<0xC7, MRM1m, (outs), (ins i64mem:$dst),
1817                   "cmpxchg8b\t$dst", [], IIC_CMPXCHG_8B>, TB;
1818
1819 let Defs = [RAX, RDX, EFLAGS], Uses = [RAX, RBX, RCX, RDX] in
1820 def CMPXCHG16B : RI<0xC7, MRM1m, (outs), (ins i128mem:$dst),
1821                     "cmpxchg16b\t$dst", [], IIC_CMPXCHG_16B>,
1822                     TB, Requires<[HasCmpxchg16b]>;
1823 } // SchedRW
1824
1825
1826 // Lock instruction prefix
1827 def LOCK_PREFIX : I<0xF0, RawFrm, (outs),  (ins), "lock", []>;
1828
1829 // Rex64 instruction prefix
1830 def REX64_PREFIX : I<0x48, RawFrm, (outs),  (ins), "rex64", []>,
1831                      Requires<[In64BitMode]>;
1832
1833 // Data16 instruction prefix
1834 def DATA16_PREFIX : I<0x66, RawFrm, (outs),  (ins), "data16", []>;
1835
1836 // Repeat string operation instruction prefixes
1837 // These uses the DF flag in the EFLAGS register to inc or dec ECX
1838 let Defs = [ECX], Uses = [ECX,EFLAGS] in {
1839 // Repeat (used with INS, OUTS, MOVS, LODS and STOS)
1840 def REP_PREFIX : I<0xF3, RawFrm, (outs),  (ins), "rep", []>;
1841 // Repeat while not equal (used with CMPS and SCAS)
1842 def REPNE_PREFIX : I<0xF2, RawFrm, (outs),  (ins), "repne", []>;
1843 }
1844
1845
1846 // String manipulation instructions
1847 let SchedRW = [WriteMicrocoded] in {
1848 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1849 let Defs = [AL,ESI], Uses = [ESI,EFLAGS] in
1850 def LODSB : I<0xAC, RawFrmSrc, (outs), (ins srcidx8:$src),
1851               "lodsb\t{$src, %al|al, $src}", [], IIC_LODS>;
1852 let Defs = [AX,ESI], Uses = [ESI,EFLAGS] in
1853 def LODSW : I<0xAD, RawFrmSrc, (outs), (ins srcidx16:$src),
1854               "lodsw\t{$src, %ax|ax, $src}", [], IIC_LODS>, OpSize16;
1855 let Defs = [EAX,ESI], Uses = [ESI,EFLAGS] in
1856 def LODSL : I<0xAD, RawFrmSrc, (outs), (ins srcidx32:$src),
1857               "lods{l|d}\t{$src, %eax|eax, $src}", [], IIC_LODS>, OpSize32;
1858 let Defs = [RAX,ESI], Uses = [ESI,EFLAGS] in
1859 def LODSQ : RI<0xAD, RawFrmSrc, (outs), (ins srcidx64:$src),
1860                "lodsq\t{$src, %rax|rax, $src}", [], IIC_LODS>;
1861 }
1862
1863 let SchedRW = [WriteSystem] in {
1864 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1865 let Defs = [ESI], Uses = [DX,ESI,EFLAGS] in {
1866 def OUTSB : I<0x6E, RawFrmSrc, (outs), (ins srcidx8:$src),
1867              "outsb\t{$src, %dx|dx, $src}", [], IIC_OUTS>;
1868 def OUTSW : I<0x6F, RawFrmSrc, (outs), (ins srcidx16:$src),
1869               "outsw\t{$src, %dx|dx, $src}", [], IIC_OUTS>, OpSize16;
1870 def OUTSL : I<0x6F, RawFrmSrc, (outs), (ins srcidx32:$src),
1871               "outs{l|d}\t{$src, %dx|dx, $src}", [], IIC_OUTS>, OpSize32;
1872 }
1873
1874 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1875 let Defs = [EDI], Uses = [DX,EDI,EFLAGS] in {
1876 def INSB : I<0x6C, RawFrmDst, (outs dstidx8:$dst), (ins),
1877              "insb\t{%dx, $dst|$dst, dx}", [], IIC_INS>;
1878 def INSW : I<0x6D, RawFrmDst, (outs dstidx16:$dst), (ins),
1879              "insw\t{%dx, $dst|$dst, dx}", [], IIC_INS>,  OpSize16;
1880 def INSL : I<0x6D, RawFrmDst, (outs dstidx32:$dst), (ins),
1881              "ins{l|d}\t{%dx, $dst|$dst, dx}", [], IIC_INS>, OpSize32;
1882 }
1883 }
1884
1885 // Flag instructions
1886 let SchedRW = [WriteALU] in {
1887 def CLC : I<0xF8, RawFrm, (outs), (ins), "clc", [], IIC_CLC>;
1888 def STC : I<0xF9, RawFrm, (outs), (ins), "stc", [], IIC_STC>;
1889 def CLI : I<0xFA, RawFrm, (outs), (ins), "cli", [], IIC_CLI>;
1890 def STI : I<0xFB, RawFrm, (outs), (ins), "sti", [], IIC_STI>;
1891 def CLD : I<0xFC, RawFrm, (outs), (ins), "cld", [], IIC_CLD>;
1892 def STD : I<0xFD, RawFrm, (outs), (ins), "std", [], IIC_STD>;
1893 def CMC : I<0xF5, RawFrm, (outs), (ins), "cmc", [], IIC_CMC>;
1894
1895 def CLTS : I<0x06, RawFrm, (outs), (ins), "clts", [], IIC_CLTS>, TB;
1896 }
1897
1898 // Table lookup instructions
1899 def XLAT : I<0xD7, RawFrm, (outs), (ins), "xlatb", [], IIC_XLAT>,
1900            Sched<[WriteLoad]>;
1901
1902 let SchedRW = [WriteMicrocoded] in {
1903 // ASCII Adjust After Addition
1904 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1905 def AAA : I<0x37, RawFrm, (outs), (ins), "aaa", [], IIC_AAA>,
1906             Requires<[Not64BitMode]>;
1907
1908 // ASCII Adjust AX Before Division
1909 // sets AL, AH and EFLAGS and uses AL and AH
1910 def AAD8i8 : Ii8<0xD5, RawFrm, (outs), (ins i8imm:$src),
1911                  "aad\t$src", [], IIC_AAD>, Requires<[Not64BitMode]>;
1912
1913 // ASCII Adjust AX After Multiply
1914 // sets AL, AH and EFLAGS and uses AL
1915 def AAM8i8 : Ii8<0xD4, RawFrm, (outs), (ins i8imm:$src),
1916                  "aam\t$src", [], IIC_AAM>, Requires<[Not64BitMode]>;
1917
1918 // ASCII Adjust AL After Subtraction - sets
1919 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1920 def AAS : I<0x3F, RawFrm, (outs), (ins), "aas", [], IIC_AAS>,
1921             Requires<[Not64BitMode]>;
1922
1923 // Decimal Adjust AL after Addition
1924 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1925 def DAA : I<0x27, RawFrm, (outs), (ins), "daa", [], IIC_DAA>,
1926             Requires<[Not64BitMode]>;
1927
1928 // Decimal Adjust AL after Subtraction
1929 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1930 def DAS : I<0x2F, RawFrm, (outs), (ins), "das", [], IIC_DAS>,
1931             Requires<[Not64BitMode]>;
1932 } // SchedRW
1933
1934 let SchedRW = [WriteSystem] in {
1935 // Check Array Index Against Bounds
1936 def BOUNDS16rm : I<0x62, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1937                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize16,
1938                    Requires<[Not64BitMode]>;
1939 def BOUNDS32rm : I<0x62, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1940                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize32,
1941                    Requires<[Not64BitMode]>;
1942
1943 // Adjust RPL Field of Segment Selector
1944 def ARPL16rr : I<0x63, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1945                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_REG>,
1946                  Requires<[Not64BitMode]>;
1947 def ARPL16mr : I<0x63, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1948                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_MEM>,
1949                  Requires<[Not64BitMode]>;
1950 } // SchedRW
1951
1952 //===----------------------------------------------------------------------===//
1953 // MOVBE Instructions
1954 //
1955 let Predicates = [HasMOVBE] in {
1956   let SchedRW = [WriteALULd] in {
1957   def MOVBE16rm : I<0xF0, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1958                     "movbe{w}\t{$src, $dst|$dst, $src}",
1959                     [(set GR16:$dst, (bswap (loadi16 addr:$src)))], IIC_MOVBE>,
1960                     OpSize16, T8PS;
1961   def MOVBE32rm : I<0xF0, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1962                     "movbe{l}\t{$src, $dst|$dst, $src}",
1963                     [(set GR32:$dst, (bswap (loadi32 addr:$src)))], IIC_MOVBE>,
1964                     OpSize32, T8PS;
1965   def MOVBE64rm : RI<0xF0, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1966                      "movbe{q}\t{$src, $dst|$dst, $src}",
1967                      [(set GR64:$dst, (bswap (loadi64 addr:$src)))], IIC_MOVBE>,
1968                      T8PS;
1969   }
1970   let SchedRW = [WriteStore] in {
1971   def MOVBE16mr : I<0xF1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1972                     "movbe{w}\t{$src, $dst|$dst, $src}",
1973                     [(store (bswap GR16:$src), addr:$dst)], IIC_MOVBE>,
1974                     OpSize16, T8PS;
1975   def MOVBE32mr : I<0xF1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1976                     "movbe{l}\t{$src, $dst|$dst, $src}",
1977                     [(store (bswap GR32:$src), addr:$dst)], IIC_MOVBE>,
1978                     OpSize32, T8PS;
1979   def MOVBE64mr : RI<0xF1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1980                      "movbe{q}\t{$src, $dst|$dst, $src}",
1981                      [(store (bswap GR64:$src), addr:$dst)], IIC_MOVBE>,
1982                      T8PS;
1983   }
1984 }
1985
1986 //===----------------------------------------------------------------------===//
1987 // RDRAND Instruction
1988 //
1989 let Predicates = [HasRDRAND], Defs = [EFLAGS] in {
1990   def RDRAND16r : I<0xC7, MRM6r, (outs GR16:$dst), (ins),
1991                     "rdrand{w}\t$dst",
1992                     [(set GR16:$dst, EFLAGS, (X86rdrand))]>, OpSize16, TB;
1993   def RDRAND32r : I<0xC7, MRM6r, (outs GR32:$dst), (ins),
1994                     "rdrand{l}\t$dst",
1995                     [(set GR32:$dst, EFLAGS, (X86rdrand))]>, OpSize32, TB;
1996   def RDRAND64r : RI<0xC7, MRM6r, (outs GR64:$dst), (ins),
1997                      "rdrand{q}\t$dst",
1998                      [(set GR64:$dst, EFLAGS, (X86rdrand))]>, TB;
1999 }
2000
2001 //===----------------------------------------------------------------------===//
2002 // RDSEED Instruction
2003 //
2004 let Predicates = [HasRDSEED], Defs = [EFLAGS] in {
2005   def RDSEED16r : I<0xC7, MRM7r, (outs GR16:$dst), (ins),
2006                     "rdseed{w}\t$dst",
2007                     [(set GR16:$dst, EFLAGS, (X86rdseed))]>, OpSize16, TB;
2008   def RDSEED32r : I<0xC7, MRM7r, (outs GR32:$dst), (ins),
2009                     "rdseed{l}\t$dst",
2010                     [(set GR32:$dst, EFLAGS, (X86rdseed))]>, OpSize32, TB;
2011   def RDSEED64r : RI<0xC7, MRM7r, (outs GR64:$dst), (ins),
2012                      "rdseed{q}\t$dst",
2013                      [(set GR64:$dst, EFLAGS, (X86rdseed))]>, TB;
2014 }
2015
2016 //===----------------------------------------------------------------------===//
2017 // LZCNT Instruction
2018 //
2019 let Predicates = [HasLZCNT], Defs = [EFLAGS] in {
2020   def LZCNT16rr : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
2021                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
2022                     [(set GR16:$dst, (ctlz GR16:$src)), (implicit EFLAGS)]>, XS,
2023                     OpSize16;
2024   def LZCNT16rm : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
2025                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
2026                     [(set GR16:$dst, (ctlz (loadi16 addr:$src))),
2027                      (implicit EFLAGS)]>, XS, OpSize16;
2028
2029   def LZCNT32rr : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
2030                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
2031                     [(set GR32:$dst, (ctlz GR32:$src)), (implicit EFLAGS)]>, XS,
2032                     OpSize32;
2033   def LZCNT32rm : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
2034                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
2035                     [(set GR32:$dst, (ctlz (loadi32 addr:$src))),
2036                      (implicit EFLAGS)]>, XS, OpSize32;
2037
2038   def LZCNT64rr : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
2039                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
2040                      [(set GR64:$dst, (ctlz GR64:$src)), (implicit EFLAGS)]>,
2041                      XS;
2042   def LZCNT64rm : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
2043                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
2044                      [(set GR64:$dst, (ctlz (loadi64 addr:$src))),
2045                       (implicit EFLAGS)]>, XS;
2046 }
2047
2048 let Predicates = [HasLZCNT] in {
2049   def : Pat<(X86cmov (ctlz GR16:$src), (i16 16), (X86_COND_E_OR_NE),
2050               (X86cmp GR16:$src, (i16 0))),
2051             (LZCNT16rr GR16:$src)>;
2052   def : Pat<(X86cmov (ctlz GR32:$src), (i32 32), (X86_COND_E_OR_NE),
2053               (X86cmp GR32:$src, (i32 0))),
2054             (LZCNT32rr GR32:$src)>;
2055   def : Pat<(X86cmov (ctlz GR64:$src), (i64 64), (X86_COND_E_OR_NE),
2056               (X86cmp GR64:$src, (i64 0))),
2057             (LZCNT64rr GR64:$src)>;
2058   def : Pat<(X86cmov (i16 16), (ctlz GR16:$src), (X86_COND_E_OR_NE),
2059               (X86cmp GR16:$src, (i16 0))),
2060             (LZCNT16rr GR16:$src)>;
2061   def : Pat<(X86cmov (i32 32), (ctlz GR32:$src), (X86_COND_E_OR_NE),
2062               (X86cmp GR32:$src, (i32 0))),
2063             (LZCNT32rr GR32:$src)>;
2064   def : Pat<(X86cmov (i64 64), (ctlz GR64:$src), (X86_COND_E_OR_NE),
2065               (X86cmp GR64:$src, (i64 0))),
2066             (LZCNT64rr GR64:$src)>;
2067
2068   def : Pat<(X86cmov (ctlz (loadi16 addr:$src)), (i16 16), (X86_COND_E_OR_NE),
2069               (X86cmp (loadi16 addr:$src), (i16 0))),
2070             (LZCNT16rm addr:$src)>;
2071   def : Pat<(X86cmov (ctlz (loadi32 addr:$src)), (i32 32), (X86_COND_E_OR_NE),
2072               (X86cmp (loadi32 addr:$src), (i32 0))),
2073             (LZCNT32rm addr:$src)>;
2074   def : Pat<(X86cmov (ctlz (loadi64 addr:$src)), (i64 64), (X86_COND_E_OR_NE),
2075               (X86cmp (loadi64 addr:$src), (i64 0))),
2076             (LZCNT64rm addr:$src)>;
2077   def : Pat<(X86cmov (i16 16), (ctlz (loadi16 addr:$src)), (X86_COND_E_OR_NE),
2078               (X86cmp (loadi16 addr:$src), (i16 0))),
2079             (LZCNT16rm addr:$src)>;
2080   def : Pat<(X86cmov (i32 32), (ctlz (loadi32 addr:$src)), (X86_COND_E_OR_NE),
2081               (X86cmp (loadi32 addr:$src), (i32 0))),
2082             (LZCNT32rm addr:$src)>;
2083   def : Pat<(X86cmov (i64 64), (ctlz (loadi64 addr:$src)), (X86_COND_E_OR_NE),
2084               (X86cmp (loadi64 addr:$src), (i64 0))),
2085             (LZCNT64rm addr:$src)>;
2086 }
2087
2088 //===----------------------------------------------------------------------===//
2089 // BMI Instructions
2090 //
2091 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2092   def TZCNT16rr : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
2093                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
2094                     [(set GR16:$dst, (cttz GR16:$src)), (implicit EFLAGS)]>, XS,
2095                     OpSize16;
2096   def TZCNT16rm : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
2097                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
2098                     [(set GR16:$dst, (cttz (loadi16 addr:$src))),
2099                      (implicit EFLAGS)]>, XS, OpSize16;
2100
2101   def TZCNT32rr : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
2102                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
2103                     [(set GR32:$dst, (cttz GR32:$src)), (implicit EFLAGS)]>, XS,
2104                     OpSize32;
2105   def TZCNT32rm : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
2106                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
2107                     [(set GR32:$dst, (cttz (loadi32 addr:$src))),
2108                      (implicit EFLAGS)]>, XS, OpSize32;
2109
2110   def TZCNT64rr : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
2111                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
2112                      [(set GR64:$dst, (cttz GR64:$src)), (implicit EFLAGS)]>,
2113                      XS;
2114   def TZCNT64rm : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
2115                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
2116                      [(set GR64:$dst, (cttz (loadi64 addr:$src))),
2117                       (implicit EFLAGS)]>, XS;
2118 }
2119
2120 multiclass bmi_bls<string mnemonic, Format RegMRM, Format MemMRM,
2121                   RegisterClass RC, X86MemOperand x86memop> {
2122 let hasSideEffects = 0 in {
2123   def rr : I<0xF3, RegMRM, (outs RC:$dst), (ins RC:$src),
2124              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
2125              []>, T8PS, VEX_4V;
2126   let mayLoad = 1 in
2127   def rm : I<0xF3, MemMRM, (outs RC:$dst), (ins x86memop:$src),
2128              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
2129              []>, T8PS, VEX_4V;
2130 }
2131 }
2132
2133 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2134   defm BLSR32 : bmi_bls<"blsr{l}", MRM1r, MRM1m, GR32, i32mem>;
2135   defm BLSR64 : bmi_bls<"blsr{q}", MRM1r, MRM1m, GR64, i64mem>, VEX_W;
2136   defm BLSMSK32 : bmi_bls<"blsmsk{l}", MRM2r, MRM2m, GR32, i32mem>;
2137   defm BLSMSK64 : bmi_bls<"blsmsk{q}", MRM2r, MRM2m, GR64, i64mem>, VEX_W;
2138   defm BLSI32 : bmi_bls<"blsi{l}", MRM3r, MRM3m, GR32, i32mem>;
2139   defm BLSI64 : bmi_bls<"blsi{q}", MRM3r, MRM3m, GR64, i64mem>, VEX_W;
2140 }
2141
2142 //===----------------------------------------------------------------------===//
2143 // Pattern fragments to auto generate BMI instructions.
2144 //===----------------------------------------------------------------------===//
2145
2146 let Predicates = [HasBMI] in {
2147   // FIXME: patterns for the load versions are not implemented
2148   def : Pat<(and GR32:$src, (add GR32:$src, -1)),
2149             (BLSR32rr GR32:$src)>;
2150   def : Pat<(and GR64:$src, (add GR64:$src, -1)),
2151             (BLSR64rr GR64:$src)>;
2152
2153   def : Pat<(xor GR32:$src, (add GR32:$src, -1)),
2154             (BLSMSK32rr GR32:$src)>;
2155   def : Pat<(xor GR64:$src, (add GR64:$src, -1)),
2156             (BLSMSK64rr GR64:$src)>;
2157
2158   def : Pat<(and GR32:$src, (ineg GR32:$src)),
2159             (BLSI32rr GR32:$src)>;
2160   def : Pat<(and GR64:$src, (ineg GR64:$src)),
2161             (BLSI64rr GR64:$src)>;
2162 }
2163
2164 let Predicates = [HasBMI] in {
2165   def : Pat<(X86cmov (cttz GR16:$src), (i16 16), (X86_COND_E_OR_NE),
2166               (X86cmp GR16:$src, (i16 0))),
2167             (TZCNT16rr GR16:$src)>;
2168   def : Pat<(X86cmov (cttz GR32:$src), (i32 32), (X86_COND_E_OR_NE),
2169               (X86cmp GR32:$src, (i32 0))),
2170             (TZCNT32rr GR32:$src)>;
2171   def : Pat<(X86cmov (cttz GR64:$src), (i64 64), (X86_COND_E_OR_NE),
2172               (X86cmp GR64:$src, (i64 0))),
2173             (TZCNT64rr GR64:$src)>;
2174   def : Pat<(X86cmov (i16 16), (cttz GR16:$src), (X86_COND_E_OR_NE),
2175               (X86cmp GR16:$src, (i16 0))),
2176             (TZCNT16rr GR16:$src)>;
2177   def : Pat<(X86cmov (i32 32), (cttz GR32:$src), (X86_COND_E_OR_NE),
2178               (X86cmp GR32:$src, (i32 0))),
2179             (TZCNT32rr GR32:$src)>;
2180   def : Pat<(X86cmov (i64 64), (cttz GR64:$src), (X86_COND_E_OR_NE),
2181               (X86cmp GR64:$src, (i64 0))),
2182             (TZCNT64rr GR64:$src)>;
2183
2184   def : Pat<(X86cmov (cttz (loadi16 addr:$src)), (i16 16), (X86_COND_E_OR_NE),
2185               (X86cmp (loadi16 addr:$src), (i16 0))),
2186             (TZCNT16rm addr:$src)>;
2187   def : Pat<(X86cmov (cttz (loadi32 addr:$src)), (i32 32), (X86_COND_E_OR_NE),
2188               (X86cmp (loadi32 addr:$src), (i32 0))),
2189             (TZCNT32rm addr:$src)>;
2190   def : Pat<(X86cmov (cttz (loadi64 addr:$src)), (i64 64), (X86_COND_E_OR_NE),
2191               (X86cmp (loadi64 addr:$src), (i64 0))),
2192             (TZCNT64rm addr:$src)>;
2193   def : Pat<(X86cmov (i16 16), (cttz (loadi16 addr:$src)), (X86_COND_E_OR_NE),
2194               (X86cmp (loadi16 addr:$src), (i16 0))),
2195             (TZCNT16rm addr:$src)>;
2196   def : Pat<(X86cmov (i32 32), (cttz (loadi32 addr:$src)), (X86_COND_E_OR_NE),
2197               (X86cmp (loadi32 addr:$src), (i32 0))),
2198             (TZCNT32rm addr:$src)>;
2199   def : Pat<(X86cmov (i64 64), (cttz (loadi64 addr:$src)), (X86_COND_E_OR_NE),
2200               (X86cmp (loadi64 addr:$src), (i64 0))),
2201             (TZCNT64rm addr:$src)>;
2202 }
2203
2204
2205 multiclass bmi_bextr_bzhi<bits<8> opc, string mnemonic, RegisterClass RC,
2206                           X86MemOperand x86memop, Intrinsic Int,
2207                           PatFrag ld_frag> {
2208   def rr : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
2209              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2210              [(set RC:$dst, (Int RC:$src1, RC:$src2)), (implicit EFLAGS)]>,
2211              T8PS, VEX_4VOp3;
2212   def rm : I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src1, RC:$src2),
2213              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2214              [(set RC:$dst, (Int (ld_frag addr:$src1), RC:$src2)),
2215               (implicit EFLAGS)]>, T8PS, VEX_4VOp3;
2216 }
2217
2218 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2219   defm BEXTR32 : bmi_bextr_bzhi<0xF7, "bextr{l}", GR32, i32mem,
2220                                 int_x86_bmi_bextr_32, loadi32>;
2221   defm BEXTR64 : bmi_bextr_bzhi<0xF7, "bextr{q}", GR64, i64mem,
2222                                 int_x86_bmi_bextr_64, loadi64>, VEX_W;
2223 }
2224
2225 let Predicates = [HasBMI2], Defs = [EFLAGS] in {
2226   defm BZHI32 : bmi_bextr_bzhi<0xF5, "bzhi{l}", GR32, i32mem,
2227                                int_x86_bmi_bzhi_32, loadi32>;
2228   defm BZHI64 : bmi_bextr_bzhi<0xF5, "bzhi{q}", GR64, i64mem,
2229                                int_x86_bmi_bzhi_64, loadi64>, VEX_W;
2230 }
2231
2232
2233 def CountTrailingOnes : SDNodeXForm<imm, [{
2234   // Count the trailing ones in the immediate.
2235   return getI8Imm(countTrailingOnes(N->getZExtValue()), SDLoc(N));
2236 }]>;
2237
2238 def BZHIMask : ImmLeaf<i64, [{
2239   return isMask_64(Imm) && (countTrailingOnes<uint64_t>(Imm) > 32);
2240 }]>;
2241
2242 let Predicates = [HasBMI2] in {
2243   def : Pat<(and GR64:$src, BZHIMask:$mask),
2244             (BZHI64rr GR64:$src,
2245               (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2246                              (MOV8ri (CountTrailingOnes imm:$mask)), sub_8bit))>;
2247
2248   def : Pat<(and GR32:$src, (add (shl 1, GR8:$lz), -1)),
2249             (BZHI32rr GR32:$src,
2250               (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2251
2252   def : Pat<(and (loadi32 addr:$src), (add (shl 1, GR8:$lz), -1)),
2253             (BZHI32rm addr:$src,
2254               (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2255
2256   def : Pat<(and GR64:$src, (add (shl 1, GR8:$lz), -1)),
2257             (BZHI64rr GR64:$src,
2258               (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2259
2260   def : Pat<(and (loadi64 addr:$src), (add (shl 1, GR8:$lz), -1)),
2261             (BZHI64rm addr:$src,
2262               (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2263 } // HasBMI2
2264
2265 let Predicates = [HasBMI] in {
2266   def : Pat<(X86bextr GR32:$src1, GR32:$src2),
2267             (BEXTR32rr GR32:$src1, GR32:$src2)>;
2268   def : Pat<(X86bextr (loadi32 addr:$src1), GR32:$src2),
2269             (BEXTR32rm addr:$src1, GR32:$src2)>;
2270   def : Pat<(X86bextr GR64:$src1, GR64:$src2),
2271             (BEXTR64rr GR64:$src1, GR64:$src2)>;
2272   def : Pat<(X86bextr (loadi64 addr:$src1), GR64:$src2),
2273             (BEXTR64rm addr:$src1, GR64:$src2)>;
2274 } // HasBMI
2275
2276 multiclass bmi_pdep_pext<string mnemonic, RegisterClass RC,
2277                          X86MemOperand x86memop, Intrinsic Int,
2278                          PatFrag ld_frag> {
2279   def rr : I<0xF5, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
2280              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2281              [(set RC:$dst, (Int RC:$src1, RC:$src2))]>,
2282              VEX_4V;
2283   def rm : I<0xF5, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2284              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2285              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))]>, VEX_4V;
2286 }
2287
2288 let Predicates = [HasBMI2] in {
2289   defm PDEP32 : bmi_pdep_pext<"pdep{l}", GR32, i32mem,
2290                                int_x86_bmi_pdep_32, loadi32>, T8XD;
2291   defm PDEP64 : bmi_pdep_pext<"pdep{q}", GR64, i64mem,
2292                                int_x86_bmi_pdep_64, loadi64>, T8XD, VEX_W;
2293   defm PEXT32 : bmi_pdep_pext<"pext{l}", GR32, i32mem,
2294                                int_x86_bmi_pext_32, loadi32>, T8XS;
2295   defm PEXT64 : bmi_pdep_pext<"pext{q}", GR64, i64mem,
2296                                int_x86_bmi_pext_64, loadi64>, T8XS, VEX_W;
2297 }
2298
2299 //===----------------------------------------------------------------------===//
2300 // TBM Instructions
2301 //
2302 let Predicates = [HasTBM], Defs = [EFLAGS] in {
2303
2304 multiclass tbm_ternary_imm_intr<bits<8> opc, RegisterClass RC, string OpcodeStr,
2305                                 X86MemOperand x86memop, PatFrag ld_frag,
2306                                 Intrinsic Int, Operand immtype,
2307                                 SDPatternOperator immoperator> {
2308   def ri : Ii32<opc,  MRMSrcReg, (outs RC:$dst), (ins RC:$src1, immtype:$cntl),
2309                 !strconcat(OpcodeStr,
2310                            "\t{$cntl, $src1, $dst|$dst, $src1, $cntl}"),
2311                 [(set RC:$dst, (Int RC:$src1, immoperator:$cntl))]>,
2312            XOP, XOPA;
2313   def mi : Ii32<opc,  MRMSrcMem, (outs RC:$dst),
2314                 (ins x86memop:$src1, immtype:$cntl),
2315                 !strconcat(OpcodeStr,
2316                            "\t{$cntl, $src1, $dst|$dst, $src1, $cntl}"),
2317                 [(set RC:$dst, (Int (ld_frag addr:$src1), immoperator:$cntl))]>,
2318            XOP, XOPA;
2319 }
2320
2321 defm BEXTRI32 : tbm_ternary_imm_intr<0x10, GR32, "bextr", i32mem, loadi32,
2322                                      int_x86_tbm_bextri_u32, i32imm, imm>;
2323 let ImmT = Imm32S in
2324 defm BEXTRI64 : tbm_ternary_imm_intr<0x10, GR64, "bextr", i64mem, loadi64,
2325                                      int_x86_tbm_bextri_u64, i64i32imm,
2326                                      i64immSExt32>, VEX_W;
2327
2328 multiclass tbm_binary_rm<bits<8> opc, Format FormReg, Format FormMem,
2329                          RegisterClass RC, string OpcodeStr,
2330                          X86MemOperand x86memop, PatFrag ld_frag> {
2331 let hasSideEffects = 0 in {
2332   def rr : I<opc,  FormReg, (outs RC:$dst), (ins RC:$src),
2333              !strconcat(OpcodeStr,"\t{$src, $dst|$dst, $src}"),
2334              []>, XOP_4V, XOP9;
2335   let mayLoad = 1 in
2336   def rm : I<opc,  FormMem, (outs RC:$dst), (ins x86memop:$src),
2337              !strconcat(OpcodeStr,"\t{$src, $dst|$dst, $src}"),
2338              []>, XOP_4V, XOP9;
2339 }
2340 }
2341
2342 multiclass tbm_binary_intr<bits<8> opc, string OpcodeStr,
2343                            Format FormReg, Format FormMem> {
2344   defm NAME#32 : tbm_binary_rm<opc, FormReg, FormMem, GR32, OpcodeStr, i32mem,
2345                                loadi32>;
2346   defm NAME#64 : tbm_binary_rm<opc, FormReg, FormMem, GR64, OpcodeStr, i64mem,
2347                                loadi64>, VEX_W;
2348 }
2349
2350 defm BLCFILL : tbm_binary_intr<0x01, "blcfill", MRM1r, MRM1m>;
2351 defm BLCI    : tbm_binary_intr<0x02, "blci", MRM6r, MRM6m>;
2352 defm BLCIC   : tbm_binary_intr<0x01, "blcic", MRM5r, MRM5m>;
2353 defm BLCMSK  : tbm_binary_intr<0x02, "blcmsk", MRM1r, MRM1m>;
2354 defm BLCS    : tbm_binary_intr<0x01, "blcs", MRM3r, MRM3m>;
2355 defm BLSFILL : tbm_binary_intr<0x01, "blsfill", MRM2r, MRM2m>;
2356 defm BLSIC   : tbm_binary_intr<0x01, "blsic", MRM6r, MRM6m>;
2357 defm T1MSKC  : tbm_binary_intr<0x01, "t1mskc", MRM7r, MRM7m>;
2358 defm TZMSK   : tbm_binary_intr<0x01, "tzmsk", MRM4r, MRM4m>;
2359 } // HasTBM, EFLAGS
2360
2361 //===----------------------------------------------------------------------===//
2362 // Pattern fragments to auto generate TBM instructions.
2363 //===----------------------------------------------------------------------===//
2364
2365 let Predicates = [HasTBM] in {
2366   def : Pat<(X86bextr GR32:$src1, (i32 imm:$src2)),
2367             (BEXTRI32ri GR32:$src1, imm:$src2)>;
2368   def : Pat<(X86bextr (loadi32 addr:$src1), (i32 imm:$src2)),
2369             (BEXTRI32mi addr:$src1, imm:$src2)>;
2370   def : Pat<(X86bextr GR64:$src1, i64immSExt32:$src2),
2371             (BEXTRI64ri GR64:$src1, i64immSExt32:$src2)>;
2372   def : Pat<(X86bextr (loadi64 addr:$src1), i64immSExt32:$src2),
2373             (BEXTRI64mi addr:$src1, i64immSExt32:$src2)>;
2374
2375   // FIXME: patterns for the load versions are not implemented
2376   def : Pat<(and GR32:$src, (add GR32:$src, 1)),
2377             (BLCFILL32rr GR32:$src)>;
2378   def : Pat<(and GR64:$src, (add GR64:$src, 1)),
2379             (BLCFILL64rr GR64:$src)>;
2380
2381   def : Pat<(or GR32:$src, (not (add GR32:$src, 1))),
2382             (BLCI32rr GR32:$src)>;
2383   def : Pat<(or GR64:$src, (not (add GR64:$src, 1))),
2384             (BLCI64rr GR64:$src)>;
2385
2386   // Extra patterns because opt can optimize the above patterns to this.
2387   def : Pat<(or GR32:$src, (sub -2, GR32:$src)),
2388             (BLCI32rr GR32:$src)>;
2389   def : Pat<(or GR64:$src, (sub -2, GR64:$src)),
2390             (BLCI64rr GR64:$src)>;
2391
2392   def : Pat<(and (not GR32:$src), (add GR32:$src, 1)),
2393             (BLCIC32rr GR32:$src)>;
2394   def : Pat<(and (not GR64:$src), (add GR64:$src, 1)),
2395             (BLCIC64rr GR64:$src)>;
2396
2397   def : Pat<(xor GR32:$src, (add GR32:$src, 1)),
2398             (BLCMSK32rr GR32:$src)>;
2399   def : Pat<(xor GR64:$src, (add GR64:$src, 1)),
2400             (BLCMSK64rr GR64:$src)>;
2401
2402   def : Pat<(or GR32:$src, (add GR32:$src, 1)),
2403             (BLCS32rr GR32:$src)>;
2404   def : Pat<(or GR64:$src, (add GR64:$src, 1)),
2405             (BLCS64rr GR64:$src)>;
2406
2407   def : Pat<(or GR32:$src, (add GR32:$src, -1)),
2408             (BLSFILL32rr GR32:$src)>;
2409   def : Pat<(or GR64:$src, (add GR64:$src, -1)),
2410             (BLSFILL64rr GR64:$src)>;
2411
2412   def : Pat<(or (not GR32:$src), (add GR32:$src, -1)),
2413             (BLSIC32rr GR32:$src)>;
2414   def : Pat<(or (not GR64:$src), (add GR64:$src, -1)),
2415             (BLSIC64rr GR64:$src)>;
2416
2417   def : Pat<(or (not GR32:$src), (add GR32:$src, 1)),
2418             (T1MSKC32rr GR32:$src)>;
2419   def : Pat<(or (not GR64:$src), (add GR64:$src, 1)),
2420             (T1MSKC64rr GR64:$src)>;
2421
2422   def : Pat<(and (not GR32:$src), (add GR32:$src, -1)),
2423             (TZMSK32rr GR32:$src)>;
2424   def : Pat<(and (not GR64:$src), (add GR64:$src, -1)),
2425             (TZMSK64rr GR64:$src)>;
2426 } // HasTBM
2427
2428 //===----------------------------------------------------------------------===//
2429 // Memory Instructions
2430 //
2431
2432 def CLFLUSHOPT : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
2433                    "clflushopt\t$src", []>, PD;
2434 def CLWB       : I<0xAE, MRM6m, (outs), (ins i8mem:$src), "clwb\t$src", []>, PD;
2435 def PCOMMIT    : I<0xAE, MRM_F8, (outs), (ins), "pcommit", []>, PD;
2436
2437
2438 //===----------------------------------------------------------------------===//
2439 // Subsystems.
2440 //===----------------------------------------------------------------------===//
2441
2442 include "X86InstrArithmetic.td"
2443 include "X86InstrCMovSetCC.td"
2444 include "X86InstrExtension.td"
2445 include "X86InstrControl.td"
2446 include "X86InstrShiftRotate.td"
2447
2448 // X87 Floating Point Stack.
2449 include "X86InstrFPStack.td"
2450
2451 // SIMD support (SSE, MMX and AVX)
2452 include "X86InstrFragmentsSIMD.td"
2453
2454 // FMA - Fused Multiply-Add support (requires FMA)
2455 include "X86InstrFMA.td"
2456
2457 // XOP
2458 include "X86InstrXOP.td"
2459
2460 // SSE, MMX and 3DNow! vector support.
2461 include "X86InstrSSE.td"
2462 include "X86InstrAVX512.td"
2463 include "X86InstrMMX.td"
2464 include "X86Instr3DNow.td"
2465
2466 // MPX instructions
2467 include "X86InstrMPX.td"
2468
2469 include "X86InstrVMX.td"
2470 include "X86InstrSVM.td"
2471
2472 include "X86InstrTSX.td"
2473 include "X86InstrSGX.td"
2474
2475 // System instructions.
2476 include "X86InstrSystem.td"
2477
2478 // Compiler Pseudo Instructions and Pat Patterns
2479 include "X86InstrCompiler.td"
2480
2481 //===----------------------------------------------------------------------===//
2482 // Assembler Mnemonic Aliases
2483 //===----------------------------------------------------------------------===//
2484
2485 def : MnemonicAlias<"call", "callw", "att">, Requires<[In16BitMode]>;
2486 def : MnemonicAlias<"call", "calll", "att">, Requires<[In32BitMode]>;
2487 def : MnemonicAlias<"call", "callq", "att">, Requires<[In64BitMode]>;
2488
2489 def : MnemonicAlias<"cbw",  "cbtw", "att">;
2490 def : MnemonicAlias<"cwde", "cwtl", "att">;
2491 def : MnemonicAlias<"cwd",  "cwtd", "att">;
2492 def : MnemonicAlias<"cdq",  "cltd", "att">;
2493 def : MnemonicAlias<"cdqe", "cltq", "att">;
2494 def : MnemonicAlias<"cqo",  "cqto", "att">;
2495
2496 // In 64-bit mode lret maps to lretl; it is not ambiguous with lretq.
2497 def : MnemonicAlias<"lret", "lretw", "att">, Requires<[In16BitMode]>;
2498 def : MnemonicAlias<"lret", "lretl", "att">, Requires<[Not16BitMode]>;
2499
2500 def : MnemonicAlias<"leavel", "leave", "att">, Requires<[Not64BitMode]>;
2501 def : MnemonicAlias<"leaveq", "leave", "att">, Requires<[In64BitMode]>;
2502
2503 def : MnemonicAlias<"loopz",  "loope",  "att">;
2504 def : MnemonicAlias<"loopnz", "loopne", "att">;
2505
2506 def : MnemonicAlias<"pop",   "popw",  "att">, Requires<[In16BitMode]>;
2507 def : MnemonicAlias<"pop",   "popl",  "att">, Requires<[In32BitMode]>;
2508 def : MnemonicAlias<"pop",   "popq",  "att">, Requires<[In64BitMode]>;
2509 def : MnemonicAlias<"popf",  "popfw", "att">, Requires<[In16BitMode]>;
2510 def : MnemonicAlias<"popf",  "popfl", "att">, Requires<[In32BitMode]>;
2511 def : MnemonicAlias<"popf",  "popfq", "att">, Requires<[In64BitMode]>;
2512 def : MnemonicAlias<"popfd", "popfl", "att">;
2513
2514 // FIXME: This is wrong for "push reg".  "push %bx" should turn into pushw in
2515 // all modes.  However: "push (addr)" and "push $42" should default to
2516 // pushl/pushq depending on the current mode.  Similar for "pop %bx"
2517 def : MnemonicAlias<"push",   "pushw",  "att">, Requires<[In16BitMode]>;
2518 def : MnemonicAlias<"push",   "pushl",  "att">, Requires<[In32BitMode]>;
2519 def : MnemonicAlias<"push",   "pushq",  "att">, Requires<[In64BitMode]>;
2520 def : MnemonicAlias<"pushf",  "pushfw", "att">, Requires<[In16BitMode]>;
2521 def : MnemonicAlias<"pushf",  "pushfl", "att">, Requires<[In32BitMode]>;
2522 def : MnemonicAlias<"pushf",  "pushfq", "att">, Requires<[In64BitMode]>;
2523 def : MnemonicAlias<"pushfd", "pushfl", "att">;
2524
2525 def : MnemonicAlias<"popad",  "popal",  "intel">, Requires<[Not64BitMode]>;
2526 def : MnemonicAlias<"pushad", "pushal", "intel">, Requires<[Not64BitMode]>;
2527 def : MnemonicAlias<"popa",   "popaw",  "intel">, Requires<[In16BitMode]>;
2528 def : MnemonicAlias<"pusha",  "pushaw", "intel">, Requires<[In16BitMode]>;
2529 def : MnemonicAlias<"popa",   "popal",  "intel">, Requires<[In32BitMode]>;
2530 def : MnemonicAlias<"pusha",  "pushal", "intel">, Requires<[In32BitMode]>;
2531
2532 def : MnemonicAlias<"popa",   "popaw",  "att">, Requires<[In16BitMode]>;
2533 def : MnemonicAlias<"pusha",  "pushaw", "att">, Requires<[In16BitMode]>;
2534 def : MnemonicAlias<"popa",   "popal",  "att">, Requires<[In32BitMode]>;
2535 def : MnemonicAlias<"pusha",  "pushal", "att">, Requires<[In32BitMode]>;
2536
2537 def : MnemonicAlias<"repe",  "rep",   "att">;
2538 def : MnemonicAlias<"repz",  "rep",   "att">;
2539 def : MnemonicAlias<"repnz", "repne", "att">;
2540
2541 def : MnemonicAlias<"ret", "retw", "att">, Requires<[In16BitMode]>;
2542 def : MnemonicAlias<"ret", "retl", "att">, Requires<[In32BitMode]>;
2543 def : MnemonicAlias<"ret", "retq", "att">, Requires<[In64BitMode]>;
2544
2545 def : MnemonicAlias<"salb", "shlb", "att">;
2546 def : MnemonicAlias<"salw", "shlw", "att">;
2547 def : MnemonicAlias<"sall", "shll", "att">;
2548 def : MnemonicAlias<"salq", "shlq", "att">;
2549
2550 def : MnemonicAlias<"smovb", "movsb", "att">;
2551 def : MnemonicAlias<"smovw", "movsw", "att">;
2552 def : MnemonicAlias<"smovl", "movsl", "att">;
2553 def : MnemonicAlias<"smovq", "movsq", "att">;
2554
2555 def : MnemonicAlias<"ud2a",  "ud2",  "att">;
2556 def : MnemonicAlias<"verrw", "verr", "att">;
2557
2558 // System instruction aliases.
2559 def : MnemonicAlias<"iret",    "iretw",    "att">, Requires<[In16BitMode]>;
2560 def : MnemonicAlias<"iret",    "iretl",    "att">, Requires<[Not16BitMode]>;
2561 def : MnemonicAlias<"sysret",  "sysretl",  "att">;
2562 def : MnemonicAlias<"sysexit", "sysexitl", "att">;
2563
2564 def : MnemonicAlias<"lgdt", "lgdtw", "att">, Requires<[In16BitMode]>;
2565 def : MnemonicAlias<"lgdt", "lgdtl", "att">, Requires<[In32BitMode]>;
2566 def : MnemonicAlias<"lgdt", "lgdtq", "att">, Requires<[In64BitMode]>;
2567 def : MnemonicAlias<"lidt", "lidtw", "att">, Requires<[In16BitMode]>;
2568 def : MnemonicAlias<"lidt", "lidtl", "att">, Requires<[In32BitMode]>;
2569 def : MnemonicAlias<"lidt", "lidtq", "att">, Requires<[In64BitMode]>;
2570 def : MnemonicAlias<"sgdt", "sgdtw", "att">, Requires<[In16BitMode]>;
2571 def : MnemonicAlias<"sgdt", "sgdtl", "att">, Requires<[In32BitMode]>;
2572 def : MnemonicAlias<"sgdt", "sgdtq", "att">, Requires<[In64BitMode]>;
2573 def : MnemonicAlias<"sidt", "sidtw", "att">, Requires<[In16BitMode]>;
2574 def : MnemonicAlias<"sidt", "sidtl", "att">, Requires<[In32BitMode]>;
2575 def : MnemonicAlias<"sidt", "sidtq", "att">, Requires<[In64BitMode]>;
2576
2577
2578 // Floating point stack aliases.
2579 def : MnemonicAlias<"fcmovz",   "fcmove",   "att">;
2580 def : MnemonicAlias<"fcmova",   "fcmovnbe", "att">;
2581 def : MnemonicAlias<"fcmovnae", "fcmovb",   "att">;
2582 def : MnemonicAlias<"fcmovna",  "fcmovbe",  "att">;
2583 def : MnemonicAlias<"fcmovae",  "fcmovnb",  "att">;
2584 def : MnemonicAlias<"fcomip",   "fcompi",   "att">;
2585 def : MnemonicAlias<"fildq",    "fildll",   "att">;
2586 def : MnemonicAlias<"fistpq",   "fistpll",  "att">;
2587 def : MnemonicAlias<"fisttpq",  "fisttpll", "att">;
2588 def : MnemonicAlias<"fldcww",   "fldcw",    "att">;
2589 def : MnemonicAlias<"fnstcww",  "fnstcw",   "att">;
2590 def : MnemonicAlias<"fnstsww",  "fnstsw",   "att">;
2591 def : MnemonicAlias<"fucomip",  "fucompi",  "att">;
2592 def : MnemonicAlias<"fwait",    "wait">;
2593
2594 def : MnemonicAlias<"fxsaveq",   "fxsave64",   "att">;
2595 def : MnemonicAlias<"fxrstorq",  "fxrstor64",  "att">;
2596 def : MnemonicAlias<"xsaveq",    "xsave64",    "att">;
2597 def : MnemonicAlias<"xrstorq",   "xrstor64",   "att">;
2598 def : MnemonicAlias<"xsaveoptq", "xsaveopt64", "att">;
2599
2600
2601 class CondCodeAlias<string Prefix,string Suffix, string OldCond, string NewCond,
2602                     string VariantName>
2603   : MnemonicAlias<!strconcat(Prefix, OldCond, Suffix),
2604                   !strconcat(Prefix, NewCond, Suffix), VariantName>;
2605
2606 /// IntegerCondCodeMnemonicAlias - This multiclass defines a bunch of
2607 /// MnemonicAlias's that canonicalize the condition code in a mnemonic, for
2608 /// example "setz" -> "sete".
2609 multiclass IntegerCondCodeMnemonicAlias<string Prefix, string Suffix,
2610                                         string V = ""> {
2611   def C   : CondCodeAlias<Prefix, Suffix, "c",   "b",  V>; // setc   -> setb
2612   def Z   : CondCodeAlias<Prefix, Suffix, "z" ,  "e",  V>; // setz   -> sete
2613   def NA  : CondCodeAlias<Prefix, Suffix, "na",  "be", V>; // setna  -> setbe
2614   def NB  : CondCodeAlias<Prefix, Suffix, "nb",  "ae", V>; // setnb  -> setae
2615   def NC  : CondCodeAlias<Prefix, Suffix, "nc",  "ae", V>; // setnc  -> setae
2616   def NG  : CondCodeAlias<Prefix, Suffix, "ng",  "le", V>; // setng  -> setle
2617   def NL  : CondCodeAlias<Prefix, Suffix, "nl",  "ge", V>; // setnl  -> setge
2618   def NZ  : CondCodeAlias<Prefix, Suffix, "nz",  "ne", V>; // setnz  -> setne
2619   def PE  : CondCodeAlias<Prefix, Suffix, "pe",  "p",  V>; // setpe  -> setp
2620   def PO  : CondCodeAlias<Prefix, Suffix, "po",  "np", V>; // setpo  -> setnp
2621
2622   def NAE : CondCodeAlias<Prefix, Suffix, "nae", "b",  V>; // setnae -> setb
2623   def NBE : CondCodeAlias<Prefix, Suffix, "nbe", "a",  V>; // setnbe -> seta
2624   def NGE : CondCodeAlias<Prefix, Suffix, "nge", "l",  V>; // setnge -> setl
2625   def NLE : CondCodeAlias<Prefix, Suffix, "nle", "g",  V>; // setnle -> setg
2626 }
2627
2628 // Aliases for set<CC>
2629 defm : IntegerCondCodeMnemonicAlias<"set", "">;
2630 // Aliases for j<CC>
2631 defm : IntegerCondCodeMnemonicAlias<"j", "">;
2632 // Aliases for cmov<CC>{w,l,q}
2633 defm : IntegerCondCodeMnemonicAlias<"cmov", "w", "att">;
2634 defm : IntegerCondCodeMnemonicAlias<"cmov", "l", "att">;
2635 defm : IntegerCondCodeMnemonicAlias<"cmov", "q", "att">;
2636 // No size suffix for intel-style asm.
2637 defm : IntegerCondCodeMnemonicAlias<"cmov", "", "intel">;
2638
2639
2640 //===----------------------------------------------------------------------===//
2641 // Assembler Instruction Aliases
2642 //===----------------------------------------------------------------------===//
2643
2644 // aad/aam default to base 10 if no operand is specified.
2645 def : InstAlias<"aad", (AAD8i8 10)>;
2646 def : InstAlias<"aam", (AAM8i8 10)>;
2647
2648 // Disambiguate the mem/imm form of bt-without-a-suffix as btl.
2649 // Likewise for btc/btr/bts.
2650 def : InstAlias<"bt {$imm, $mem|$mem, $imm}",
2651                 (BT32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2652 def : InstAlias<"btc {$imm, $mem|$mem, $imm}",
2653                 (BTC32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2654 def : InstAlias<"btr {$imm, $mem|$mem, $imm}",
2655                 (BTR32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2656 def : InstAlias<"bts {$imm, $mem|$mem, $imm}",
2657                 (BTS32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2658
2659 // clr aliases.
2660 def : InstAlias<"clrb $reg", (XOR8rr  GR8 :$reg, GR8 :$reg), 0>;
2661 def : InstAlias<"clrw $reg", (XOR16rr GR16:$reg, GR16:$reg), 0>;
2662 def : InstAlias<"clrl $reg", (XOR32rr GR32:$reg, GR32:$reg), 0>;
2663 def : InstAlias<"clrq $reg", (XOR64rr GR64:$reg, GR64:$reg), 0>;
2664
2665 // lods aliases. Accept the destination being omitted because it's implicit
2666 // in the mnemonic, or the mnemonic suffix being omitted because it's implicit
2667 // in the destination.
2668 def : InstAlias<"lodsb $src", (LODSB srcidx8:$src),  0>;
2669 def : InstAlias<"lodsw $src", (LODSW srcidx16:$src), 0>;
2670 def : InstAlias<"lods{l|d} $src", (LODSL srcidx32:$src), 0>;
2671 def : InstAlias<"lodsq $src", (LODSQ srcidx64:$src), 0>, Requires<[In64BitMode]>;
2672 def : InstAlias<"lods {$src, %al|al, $src}", (LODSB srcidx8:$src),  0>;
2673 def : InstAlias<"lods {$src, %ax|ax, $src}", (LODSW srcidx16:$src), 0>;
2674 def : InstAlias<"lods {$src, %eax|eax, $src}", (LODSL srcidx32:$src), 0>;
2675 def : InstAlias<"lods {$src, %rax|rax, $src}", (LODSQ srcidx64:$src), 0>, Requires<[In64BitMode]>;
2676
2677 // stos aliases. Accept the source being omitted because it's implicit in
2678 // the mnemonic, or the mnemonic suffix being omitted because it's implicit
2679 // in the source.
2680 def : InstAlias<"stosb $dst", (STOSB dstidx8:$dst),  0>;
2681 def : InstAlias<"stosw $dst", (STOSW dstidx16:$dst), 0>;
2682 def : InstAlias<"stos{l|d} $dst", (STOSL dstidx32:$dst), 0>;
2683 def : InstAlias<"stosq $dst", (STOSQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2684 def : InstAlias<"stos {%al, $dst|$dst, al}", (STOSB dstidx8:$dst),  0>;
2685 def : InstAlias<"stos {%ax, $dst|$dst, ax}", (STOSW dstidx16:$dst), 0>;
2686 def : InstAlias<"stos {%eax, $dst|$dst, eax}", (STOSL dstidx32:$dst), 0>;
2687 def : InstAlias<"stos {%rax, $dst|$dst, rax}", (STOSQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2688
2689 // scas aliases. Accept the destination being omitted because it's implicit
2690 // in the mnemonic, or the mnemonic suffix being omitted because it's implicit
2691 // in the destination.
2692 def : InstAlias<"scasb $dst", (SCASB dstidx8:$dst),  0>;
2693 def : InstAlias<"scasw $dst", (SCASW dstidx16:$dst), 0>;
2694 def : InstAlias<"scas{l|d} $dst", (SCASL dstidx32:$dst), 0>;
2695 def : InstAlias<"scasq $dst", (SCASQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2696 def : InstAlias<"scas {$dst, %al|al, $dst}", (SCASB dstidx8:$dst),  0>;
2697 def : InstAlias<"scas {$dst, %ax|ax, $dst}", (SCASW dstidx16:$dst), 0>;
2698 def : InstAlias<"scas {$dst, %eax|eax, $dst}", (SCASL dstidx32:$dst), 0>;
2699 def : InstAlias<"scas {$dst, %rax|rax, $dst}", (SCASQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2700
2701 // div and idiv aliases for explicit A register.
2702 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8r  GR8 :$src)>;
2703 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16r GR16:$src)>;
2704 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32r GR32:$src)>;
2705 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64r GR64:$src)>;
2706 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8m  i8mem :$src)>;
2707 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16m i16mem:$src)>;
2708 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32m i32mem:$src)>;
2709 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64m i64mem:$src)>;
2710 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8r  GR8 :$src)>;
2711 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16r GR16:$src)>;
2712 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32r GR32:$src)>;
2713 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64r GR64:$src)>;
2714 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8m  i8mem :$src)>;
2715 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16m i16mem:$src)>;
2716 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32m i32mem:$src)>;
2717 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64m i64mem:$src)>;
2718
2719
2720
2721 // Various unary fpstack operations default to operating on on ST1.
2722 // For example, "fxch" -> "fxch %st(1)"
2723 def : InstAlias<"faddp",        (ADD_FPrST0  ST1), 0>;
2724 def : InstAlias<"fsub{|r}p",    (SUBR_FPrST0 ST1), 0>;
2725 def : InstAlias<"fsub{r|}p",    (SUB_FPrST0  ST1), 0>;
2726 def : InstAlias<"fmulp",        (MUL_FPrST0  ST1), 0>;
2727 def : InstAlias<"fdiv{|r}p",    (DIVR_FPrST0 ST1), 0>;
2728 def : InstAlias<"fdiv{r|}p",    (DIV_FPrST0  ST1), 0>;
2729 def : InstAlias<"fxch",         (XCH_F       ST1), 0>;
2730 def : InstAlias<"fcom",         (COM_FST0r   ST1), 0>;
2731 def : InstAlias<"fcomp",        (COMP_FST0r  ST1), 0>;
2732 def : InstAlias<"fcomi",        (COM_FIr     ST1), 0>;
2733 def : InstAlias<"fcompi",       (COM_FIPr    ST1), 0>;
2734 def : InstAlias<"fucom",        (UCOM_Fr     ST1), 0>;
2735 def : InstAlias<"fucomp",       (UCOM_FPr    ST1), 0>;
2736 def : InstAlias<"fucomi",       (UCOM_FIr    ST1), 0>;
2737 def : InstAlias<"fucompi",      (UCOM_FIPr   ST1), 0>;
2738
2739 // Handle fmul/fadd/fsub/fdiv instructions with explicitly written st(0) op.
2740 // For example, "fadd %st(4), %st(0)" -> "fadd %st(4)".  We also disambiguate
2741 // instructions like "fadd %st(0), %st(0)" as "fadd %st(0)" for consistency with
2742 // gas.
2743 multiclass FpUnaryAlias<string Mnemonic, Instruction Inst, bit EmitAlias = 1> {
2744  def : InstAlias<!strconcat(Mnemonic, "\t{$op, %st(0)|st(0), $op}"),
2745                  (Inst RST:$op), EmitAlias>;
2746  def : InstAlias<!strconcat(Mnemonic, "\t{%st(0), %st(0)|st(0), st(0)}"),
2747                  (Inst ST0), EmitAlias>;
2748 }
2749
2750 defm : FpUnaryAlias<"fadd",   ADD_FST0r>;
2751 defm : FpUnaryAlias<"faddp",  ADD_FPrST0, 0>;
2752 defm : FpUnaryAlias<"fsub",   SUB_FST0r>;
2753 defm : FpUnaryAlias<"fsub{|r}p",  SUBR_FPrST0>;
2754 defm : FpUnaryAlias<"fsubr",  SUBR_FST0r>;
2755 defm : FpUnaryAlias<"fsub{r|}p", SUB_FPrST0>;
2756 defm : FpUnaryAlias<"fmul",   MUL_FST0r>;
2757 defm : FpUnaryAlias<"fmulp",  MUL_FPrST0>;
2758 defm : FpUnaryAlias<"fdiv",   DIV_FST0r>;
2759 defm : FpUnaryAlias<"fdiv{|r}p",  DIVR_FPrST0>;
2760 defm : FpUnaryAlias<"fdivr",  DIVR_FST0r>;
2761 defm : FpUnaryAlias<"fdiv{r|}p", DIV_FPrST0>;
2762 defm : FpUnaryAlias<"fcomi",   COM_FIr, 0>;
2763 defm : FpUnaryAlias<"fucomi",  UCOM_FIr, 0>;
2764 defm : FpUnaryAlias<"fcompi",   COM_FIPr>;
2765 defm : FpUnaryAlias<"fucompi",  UCOM_FIPr>;
2766
2767
2768 // Handle "f{mulp,addp} st(0), $op" the same as "f{mulp,addp} $op", since they
2769 // commute.  We also allow fdiv[r]p/fsubrp even though they don't commute,
2770 // solely because gas supports it.
2771 def : InstAlias<"faddp\t{%st(0), $op|$op, st(0)}", (ADD_FPrST0 RST:$op), 0>;
2772 def : InstAlias<"fmulp\t{%st(0), $op|$op, st(0)}", (MUL_FPrST0 RST:$op)>;
2773 def : InstAlias<"fsub{|r}p\t{%st(0), $op|$op, st(0)}", (SUBR_FPrST0 RST:$op)>;
2774 def : InstAlias<"fsub{r|}p\t{%st(0), $op|$op, st(0)}", (SUB_FPrST0 RST:$op)>;
2775 def : InstAlias<"fdiv{|r}p\t{%st(0), $op|$op, st(0)}", (DIVR_FPrST0 RST:$op)>;
2776 def : InstAlias<"fdiv{r|}p\t{%st(0), $op|$op, st(0)}", (DIV_FPrST0 RST:$op)>;
2777
2778 // We accept "fnstsw %eax" even though it only writes %ax.
2779 def : InstAlias<"fnstsw\t{%eax|eax}", (FNSTSW16r)>;
2780 def : InstAlias<"fnstsw\t{%al|al}" , (FNSTSW16r)>;
2781 def : InstAlias<"fnstsw"     , (FNSTSW16r)>;
2782
2783 // lcall and ljmp aliases.  This seems to be an odd mapping in 64-bit mode, but
2784 // this is compatible with what GAS does.
2785 def : InstAlias<"lcall $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg), 0>, Requires<[Not16BitMode]>;
2786 def : InstAlias<"ljmp $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg), 0>, Requires<[Not16BitMode]>;
2787 def : InstAlias<"lcall {*}$dst",    (FARCALL32m opaque48mem:$dst), 0>, Requires<[Not16BitMode]>;
2788 def : InstAlias<"ljmp {*}$dst",     (FARJMP32m  opaque48mem:$dst), 0>, Requires<[Not16BitMode]>;
2789 def : InstAlias<"lcall $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg), 0>, Requires<[In16BitMode]>;
2790 def : InstAlias<"ljmp $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg), 0>, Requires<[In16BitMode]>;
2791 def : InstAlias<"lcall {*}$dst",    (FARCALL16m opaque32mem:$dst), 0>, Requires<[In16BitMode]>;
2792 def : InstAlias<"ljmp {*}$dst",     (FARJMP16m  opaque32mem:$dst), 0>, Requires<[In16BitMode]>;
2793
2794 def : InstAlias<"call {*}$dst",     (CALL64m i64mem:$dst), 0>, Requires<[In64BitMode]>;
2795 def : InstAlias<"jmp {*}$dst",      (JMP64m  i64mem:$dst), 0>, Requires<[In64BitMode]>;
2796 def : InstAlias<"call {*}$dst",     (CALL32m i32mem:$dst), 0>, Requires<[In32BitMode]>;
2797 def : InstAlias<"jmp {*}$dst",      (JMP32m  i32mem:$dst), 0>, Requires<[In32BitMode]>;
2798 def : InstAlias<"call {*}$dst",     (CALL16m i16mem:$dst), 0>, Requires<[In16BitMode]>;
2799 def : InstAlias<"jmp {*}$dst",      (JMP16m  i16mem:$dst), 0>, Requires<[In16BitMode]>;
2800
2801
2802 // "imul <imm>, B" is an alias for "imul <imm>, B, B".
2803 def : InstAlias<"imulw {$imm, $r|$r, $imm}", (IMUL16rri  GR16:$r, GR16:$r, i16imm:$imm), 0>;
2804 def : InstAlias<"imulw {$imm, $r|$r, $imm}", (IMUL16rri8 GR16:$r, GR16:$r, i16i8imm:$imm), 0>;
2805 def : InstAlias<"imull {$imm, $r|$r, $imm}", (IMUL32rri  GR32:$r, GR32:$r, i32imm:$imm), 0>;
2806 def : InstAlias<"imull {$imm, $r|$r, $imm}", (IMUL32rri8 GR32:$r, GR32:$r, i32i8imm:$imm), 0>;
2807 def : InstAlias<"imulq {$imm, $r|$r, $imm}", (IMUL64rri32 GR64:$r, GR64:$r, i64i32imm:$imm), 0>;
2808 def : InstAlias<"imulq {$imm, $r|$r, $imm}", (IMUL64rri8 GR64:$r, GR64:$r, i64i8imm:$imm), 0>;
2809
2810 // inb %dx -> inb %al, %dx
2811 def : InstAlias<"inb\t{%dx|dx}", (IN8rr), 0>;
2812 def : InstAlias<"inw\t{%dx|dx}", (IN16rr), 0>;
2813 def : InstAlias<"inl\t{%dx|dx}", (IN32rr), 0>;
2814 def : InstAlias<"inb\t$port", (IN8ri i8imm:$port), 0>;
2815 def : InstAlias<"inw\t$port", (IN16ri i8imm:$port), 0>;
2816 def : InstAlias<"inl\t$port", (IN32ri i8imm:$port), 0>;
2817
2818
2819 // jmp and call aliases for lcall and ljmp.  jmp $42,$5 -> ljmp
2820 def : InstAlias<"call $seg, $off",  (FARCALL16i i16imm:$off, i16imm:$seg)>, Requires<[In16BitMode]>;
2821 def : InstAlias<"jmp $seg, $off",   (FARJMP16i  i16imm:$off, i16imm:$seg)>, Requires<[In16BitMode]>;
2822 def : InstAlias<"call $seg, $off",  (FARCALL32i i32imm:$off, i16imm:$seg)>, Requires<[Not16BitMode]>;
2823 def : InstAlias<"jmp $seg, $off",   (FARJMP32i  i32imm:$off, i16imm:$seg)>, Requires<[Not16BitMode]>;
2824 def : InstAlias<"callw $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg)>;
2825 def : InstAlias<"jmpw $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg)>;
2826 def : InstAlias<"calll $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
2827 def : InstAlias<"jmpl $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
2828
2829 // Force mov without a suffix with a segment and mem to prefer the 'l' form of
2830 // the move.  All segment/mem forms are equivalent, this has the shortest
2831 // encoding.
2832 def : InstAlias<"mov {$mem, $seg|$seg, $mem}", (MOV32sm SEGMENT_REG:$seg, i32mem:$mem), 0>;
2833 def : InstAlias<"mov {$seg, $mem|$mem, $seg}", (MOV32ms i32mem:$mem, SEGMENT_REG:$seg), 0>;
2834
2835 // Match 'movq <largeimm>, <reg>' as an alias for movabsq.
2836 def : InstAlias<"movq {$imm, $reg|$reg, $imm}", (MOV64ri GR64:$reg, i64imm:$imm), 0>;
2837
2838 // Match 'movq GR64, MMX' as an alias for movd.
2839 def : InstAlias<"movq {$src, $dst|$dst, $src}",
2840                 (MMX_MOVD64to64rr VR64:$dst, GR64:$src), 0>;
2841 def : InstAlias<"movq {$src, $dst|$dst, $src}",
2842                 (MMX_MOVD64from64rr GR64:$dst, VR64:$src), 0>;
2843
2844 // movsx aliases
2845 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX16rr8 GR16:$dst, GR8:$src), 0>;
2846 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX16rm8 GR16:$dst, i8mem:$src), 0>;
2847 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX32rr8 GR32:$dst, GR8:$src), 0>;
2848 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX32rr16 GR32:$dst, GR16:$src), 0>;
2849 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr8 GR64:$dst, GR8:$src), 0>;
2850 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr16 GR64:$dst, GR16:$src), 0>;
2851 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr32 GR64:$dst, GR32:$src), 0>;
2852
2853 // movzx aliases
2854 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX16rr8 GR16:$dst, GR8:$src), 0>;
2855 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX16rm8 GR16:$dst, i8mem:$src), 0>;
2856 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX32rr8 GR32:$dst, GR8:$src), 0>;
2857 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX32rr16 GR32:$dst, GR16:$src), 0>;
2858 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX64rr8_Q GR64:$dst, GR8:$src), 0>;
2859 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX64rr16_Q GR64:$dst, GR16:$src), 0>;
2860 // Note: No GR32->GR64 movzx form.
2861
2862 // outb %dx -> outb %al, %dx
2863 def : InstAlias<"outb\t{%dx|dx}", (OUT8rr), 0>;
2864 def : InstAlias<"outw\t{%dx|dx}", (OUT16rr), 0>;
2865 def : InstAlias<"outl\t{%dx|dx}", (OUT32rr), 0>;
2866 def : InstAlias<"outb\t$port", (OUT8ir i8imm:$port), 0>;
2867 def : InstAlias<"outw\t$port", (OUT16ir i8imm:$port), 0>;
2868 def : InstAlias<"outl\t$port", (OUT32ir i8imm:$port), 0>;
2869
2870 // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
2871 // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
2872 // errors, since its encoding is the most compact.
2873 def : InstAlias<"sldt $mem", (SLDT16m i16mem:$mem), 0>;
2874
2875 // shld/shrd op,op -> shld op, op, CL
2876 def : InstAlias<"shld{w}\t{$r2, $r1|$r1, $r2}", (SHLD16rrCL GR16:$r1, GR16:$r2), 0>;
2877 def : InstAlias<"shld{l}\t{$r2, $r1|$r1, $r2}", (SHLD32rrCL GR32:$r1, GR32:$r2), 0>;
2878 def : InstAlias<"shld{q}\t{$r2, $r1|$r1, $r2}", (SHLD64rrCL GR64:$r1, GR64:$r2), 0>;
2879 def : InstAlias<"shrd{w}\t{$r2, $r1|$r1, $r2}", (SHRD16rrCL GR16:$r1, GR16:$r2), 0>;
2880 def : InstAlias<"shrd{l}\t{$r2, $r1|$r1, $r2}", (SHRD32rrCL GR32:$r1, GR32:$r2), 0>;
2881 def : InstAlias<"shrd{q}\t{$r2, $r1|$r1, $r2}", (SHRD64rrCL GR64:$r1, GR64:$r2), 0>;
2882
2883 def : InstAlias<"shld{w}\t{$reg, $mem|$mem, $reg}", (SHLD16mrCL i16mem:$mem, GR16:$reg), 0>;
2884 def : InstAlias<"shld{l}\t{$reg, $mem|$mem, $reg}", (SHLD32mrCL i32mem:$mem, GR32:$reg), 0>;
2885 def : InstAlias<"shld{q}\t{$reg, $mem|$mem, $reg}", (SHLD64mrCL i64mem:$mem, GR64:$reg), 0>;
2886 def : InstAlias<"shrd{w}\t{$reg, $mem|$mem, $reg}", (SHRD16mrCL i16mem:$mem, GR16:$reg), 0>;
2887 def : InstAlias<"shrd{l}\t{$reg, $mem|$mem, $reg}", (SHRD32mrCL i32mem:$mem, GR32:$reg), 0>;
2888 def : InstAlias<"shrd{q}\t{$reg, $mem|$mem, $reg}", (SHRD64mrCL i64mem:$mem, GR64:$reg), 0>;
2889
2890 /*  FIXME: This is disabled because the asm matcher is currently incapable of
2891  *  matching a fixed immediate like $1.
2892 // "shl X, $1" is an alias for "shl X".
2893 multiclass ShiftRotateByOneAlias<string Mnemonic, string Opc> {
2894  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2895                  (!cast<Instruction>(!strconcat(Opc, "8r1")) GR8:$op)>;
2896  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2897                  (!cast<Instruction>(!strconcat(Opc, "16r1")) GR16:$op)>;
2898  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2899                  (!cast<Instruction>(!strconcat(Opc, "32r1")) GR32:$op)>;
2900  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2901                  (!cast<Instruction>(!strconcat(Opc, "64r1")) GR64:$op)>;
2902  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2903                  (!cast<Instruction>(!strconcat(Opc, "8m1")) i8mem:$op)>;
2904  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2905                  (!cast<Instruction>(!strconcat(Opc, "16m1")) i16mem:$op)>;
2906  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2907                  (!cast<Instruction>(!strconcat(Opc, "32m1")) i32mem:$op)>;
2908  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2909                  (!cast<Instruction>(!strconcat(Opc, "64m1")) i64mem:$op)>;
2910 }
2911
2912 defm : ShiftRotateByOneAlias<"rcl", "RCL">;
2913 defm : ShiftRotateByOneAlias<"rcr", "RCR">;
2914 defm : ShiftRotateByOneAlias<"rol", "ROL">;
2915 defm : ShiftRotateByOneAlias<"ror", "ROR">;
2916 FIXME */
2917
2918 // test: We accept "testX <reg>, <mem>" and "testX <mem>, <reg>" as synonyms.
2919 def : InstAlias<"test{b}\t{$val, $mem|$mem, $val}",
2920                 (TEST8rm  GR8 :$val, i8mem :$mem), 0>;
2921 def : InstAlias<"test{w}\t{$val, $mem|$mem, $val}",
2922                 (TEST16rm GR16:$val, i16mem:$mem), 0>;
2923 def : InstAlias<"test{l}\t{$val, $mem|$mem, $val}",
2924                 (TEST32rm GR32:$val, i32mem:$mem), 0>;
2925 def : InstAlias<"test{q}\t{$val, $mem|$mem, $val}",
2926                 (TEST64rm GR64:$val, i64mem:$mem), 0>;
2927
2928 // xchg: We accept "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as synonyms.
2929 def : InstAlias<"xchg{b}\t{$mem, $val|$val, $mem}",
2930                 (XCHG8rm  GR8 :$val, i8mem :$mem), 0>;
2931 def : InstAlias<"xchg{w}\t{$mem, $val|$val, $mem}",
2932                 (XCHG16rm GR16:$val, i16mem:$mem), 0>;
2933 def : InstAlias<"xchg{l}\t{$mem, $val|$val, $mem}",
2934                 (XCHG32rm GR32:$val, i32mem:$mem), 0>;
2935 def : InstAlias<"xchg{q}\t{$mem, $val|$val, $mem}",
2936                 (XCHG64rm GR64:$val, i64mem:$mem), 0>;
2937
2938 // xchg: We accept "xchgX <reg>, %eax" and "xchgX %eax, <reg>" as synonyms.
2939 def : InstAlias<"xchg{w}\t{%ax, $src|$src, ax}", (XCHG16ar GR16:$src), 0>;
2940 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}",
2941                 (XCHG32ar GR32:$src), 0>, Requires<[Not64BitMode]>;
2942 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}",
2943                 (XCHG32ar64 GR32_NOAX:$src), 0>, Requires<[In64BitMode]>;
2944 def : InstAlias<"xchg{q}\t{%rax, $src|$src, rax}", (XCHG64ar GR64:$src), 0>;