don't repeat function names in comments; NFC
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===-- X86InstrInfo.td - Main X86 Instruction Definition --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // X86 specific DAG Nodes.
18 //
19
20 def SDTIntShiftDOp: SDTypeProfile<1, 3,
21                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
22                                    SDTCisInt<0>, SDTCisInt<3>]>;
23
24 def SDTX86CmpTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisSameAs<1, 2>]>;
25
26 def SDTX86Cmps : SDTypeProfile<1, 3, [SDTCisFP<0>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
27 //def SDTX86Cmpss : SDTypeProfile<1, 3, [SDTCisVT<0, f32>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
28
29 def SDTX86Cmov    : SDTypeProfile<1, 4,
30                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>,
31                                    SDTCisVT<3, i8>, SDTCisVT<4, i32>]>;
32
33 // Unary and binary operator instructions that set EFLAGS as a side-effect.
34 def SDTUnaryArithWithFlags : SDTypeProfile<2, 1,
35                                            [SDTCisSameAs<0, 2>,
36                                             SDTCisInt<0>, SDTCisVT<1, i32>]>;
37
38 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
39                                             [SDTCisSameAs<0, 2>,
40                                              SDTCisSameAs<0, 3>,
41                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
42
43 // SDTBinaryArithWithFlagsInOut - RES1, EFLAGS = op LHS, RHS, EFLAGS
44 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
45                                             [SDTCisSameAs<0, 2>,
46                                              SDTCisSameAs<0, 3>,
47                                              SDTCisInt<0>,
48                                              SDTCisVT<1, i32>,
49                                              SDTCisVT<4, i32>]>;
50 // RES1, RES2, FLAGS = op LHS, RHS
51 def SDT2ResultBinaryArithWithFlags : SDTypeProfile<3, 2,
52                                             [SDTCisSameAs<0, 1>,
53                                              SDTCisSameAs<0, 2>,
54                                              SDTCisSameAs<0, 3>,
55                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
56 def SDTX86BrCond  : SDTypeProfile<0, 3,
57                                   [SDTCisVT<0, OtherVT>,
58                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
59
60 def SDTX86SetCC   : SDTypeProfile<1, 2,
61                                   [SDTCisVT<0, i8>,
62                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
63 def SDTX86SetCC_C : SDTypeProfile<1, 2,
64                                   [SDTCisInt<0>,
65                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
66
67 def SDTX86sahf : SDTypeProfile<1, 1, [SDTCisVT<0, i32>, SDTCisVT<1, i8>]>;
68
69 def SDTX86rdrand : SDTypeProfile<2, 0, [SDTCisInt<0>, SDTCisVT<1, i32>]>;
70
71 def SDTX86cas : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisInt<1>,
72                                      SDTCisVT<2, i8>]>;
73 def SDTX86caspair : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
74
75 def SDTX86atomicBinary : SDTypeProfile<2, 3, [SDTCisInt<0>, SDTCisInt<1>,
76                                 SDTCisPtrTy<2>, SDTCisInt<3>,SDTCisInt<4>]>;
77 def SDTX86Ret     : SDTypeProfile<0, -1, [SDTCisVT<0, i16>]>;
78
79 def SDT_X86CallSeqStart : SDCallSeqStart<[SDTCisVT<0, i32>]>;
80 def SDT_X86CallSeqEnd   : SDCallSeqEnd<[SDTCisVT<0, i32>,
81                                         SDTCisVT<1, i32>]>;
82
83 def SDT_X86Call   : SDTypeProfile<0, -1, [SDTCisVT<0, iPTR>]>;
84
85 def SDT_X86VASTART_SAVE_XMM_REGS : SDTypeProfile<0, -1, [SDTCisVT<0, i8>,
86                                                          SDTCisVT<1, iPTR>,
87                                                          SDTCisVT<2, iPTR>]>;
88
89 def SDT_X86VAARG_64 : SDTypeProfile<1, -1, [SDTCisPtrTy<0>,
90                                             SDTCisPtrTy<1>,
91                                             SDTCisVT<2, i32>,
92                                             SDTCisVT<3, i8>,
93                                             SDTCisVT<4, i32>]>;
94
95 def SDTX86RepStr  : SDTypeProfile<0, 1, [SDTCisVT<0, OtherVT>]>;
96
97 def SDTX86Void    : SDTypeProfile<0, 0, []>;
98
99 def SDTX86Wrapper : SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>, SDTCisPtrTy<0>]>;
100
101 def SDT_X86TLSADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
102
103 def SDT_X86TLSBASEADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
104
105 def SDT_X86TLSCALL : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
106
107 def SDT_X86SEG_ALLOCA : SDTypeProfile<1, 1, [SDTCisVT<0, iPTR>, SDTCisVT<1, iPTR>]>;
108
109 def SDT_X86EHRET : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
110
111 def SDT_X86TCRET : SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisVT<1, i32>]>;
112
113 def SDT_X86MEMBARRIER : SDTypeProfile<0, 0, []>;
114
115 def X86MemBarrier : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIER,
116                             [SDNPHasChain,SDNPSideEffect]>;
117 def X86MFence : SDNode<"X86ISD::MFENCE", SDT_X86MEMBARRIER,
118                         [SDNPHasChain]>;
119 def X86SFence : SDNode<"X86ISD::SFENCE", SDT_X86MEMBARRIER,
120                         [SDNPHasChain]>;
121 def X86LFence : SDNode<"X86ISD::LFENCE", SDT_X86MEMBARRIER,
122                         [SDNPHasChain]>;
123
124
125 def X86bsf     : SDNode<"X86ISD::BSF",      SDTUnaryArithWithFlags>;
126 def X86bsr     : SDNode<"X86ISD::BSR",      SDTUnaryArithWithFlags>;
127 def X86shld    : SDNode<"X86ISD::SHLD",     SDTIntShiftDOp>;
128 def X86shrd    : SDNode<"X86ISD::SHRD",     SDTIntShiftDOp>;
129
130 def X86cmp     : SDNode<"X86ISD::CMP" ,     SDTX86CmpTest>;
131 def X86bt      : SDNode<"X86ISD::BT",       SDTX86CmpTest>;
132
133 def X86cmov    : SDNode<"X86ISD::CMOV",     SDTX86Cmov>;
134 def X86brcond  : SDNode<"X86ISD::BRCOND",   SDTX86BrCond,
135                         [SDNPHasChain]>;
136 def X86setcc   : SDNode<"X86ISD::SETCC",    SDTX86SetCC>;
137 def X86setcc_c : SDNode<"X86ISD::SETCC_CARRY", SDTX86SetCC_C>;
138
139 def X86sahf    : SDNode<"X86ISD::SAHF",     SDTX86sahf>;
140
141 def X86rdrand  : SDNode<"X86ISD::RDRAND",   SDTX86rdrand,
142                         [SDNPHasChain, SDNPSideEffect]>;
143
144 def X86rdseed  : SDNode<"X86ISD::RDSEED",   SDTX86rdrand,
145                         [SDNPHasChain, SDNPSideEffect]>;
146
147 def X86cas : SDNode<"X86ISD::LCMPXCHG_DAG", SDTX86cas,
148                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
149                          SDNPMayLoad, SDNPMemOperand]>;
150 def X86cas8 : SDNode<"X86ISD::LCMPXCHG8_DAG", SDTX86caspair,
151                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
152                          SDNPMayLoad, SDNPMemOperand]>;
153 def X86cas16 : SDNode<"X86ISD::LCMPXCHG16_DAG", SDTX86caspair,
154                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
155                          SDNPMayLoad, SDNPMemOperand]>;
156
157 def X86retflag : SDNode<"X86ISD::RET_FLAG", SDTX86Ret,
158                         [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
159
160 def X86vastart_save_xmm_regs :
161                  SDNode<"X86ISD::VASTART_SAVE_XMM_REGS",
162                         SDT_X86VASTART_SAVE_XMM_REGS,
163                         [SDNPHasChain, SDNPVariadic]>;
164 def X86vaarg64 :
165                  SDNode<"X86ISD::VAARG_64", SDT_X86VAARG_64,
166                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
167                          SDNPMemOperand]>;
168 def X86callseq_start :
169                  SDNode<"ISD::CALLSEQ_START", SDT_X86CallSeqStart,
170                         [SDNPHasChain, SDNPOutGlue]>;
171 def X86callseq_end :
172                  SDNode<"ISD::CALLSEQ_END",   SDT_X86CallSeqEnd,
173                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
174
175 def X86call    : SDNode<"X86ISD::CALL",     SDT_X86Call,
176                         [SDNPHasChain, SDNPOutGlue, SDNPOptInGlue,
177                          SDNPVariadic]>;
178
179 def X86rep_stos: SDNode<"X86ISD::REP_STOS", SDTX86RepStr,
180                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore]>;
181 def X86rep_movs: SDNode<"X86ISD::REP_MOVS", SDTX86RepStr,
182                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
183                          SDNPMayLoad]>;
184
185 def X86rdtsc   : SDNode<"X86ISD::RDTSC_DAG", SDTX86Void,
186                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
187 def X86rdtscp  : SDNode<"X86ISD::RDTSCP_DAG", SDTX86Void,
188                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
189 def X86rdpmc   : SDNode<"X86ISD::RDPMC_DAG", SDTX86Void,
190                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
191
192 def X86Wrapper    : SDNode<"X86ISD::Wrapper",     SDTX86Wrapper>;
193 def X86WrapperRIP : SDNode<"X86ISD::WrapperRIP",  SDTX86Wrapper>;
194
195 def X86RecoverFrameAlloc : SDNode<"ISD::LOCAL_RECOVER",
196                                   SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>,
197                                                        SDTCisInt<1>]>>;
198
199 def X86tlsaddr : SDNode<"X86ISD::TLSADDR", SDT_X86TLSADDR,
200                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
201
202 def X86tlsbaseaddr : SDNode<"X86ISD::TLSBASEADDR", SDT_X86TLSBASEADDR,
203                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
204
205 def X86ehret : SDNode<"X86ISD::EH_RETURN", SDT_X86EHRET,
206                         [SDNPHasChain]>;
207
208 def X86eh_sjlj_setjmp  : SDNode<"X86ISD::EH_SJLJ_SETJMP",
209                                 SDTypeProfile<1, 1, [SDTCisInt<0>,
210                                                      SDTCisPtrTy<1>]>,
211                                 [SDNPHasChain, SDNPSideEffect]>;
212 def X86eh_sjlj_longjmp : SDNode<"X86ISD::EH_SJLJ_LONGJMP",
213                                 SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>,
214                                 [SDNPHasChain, SDNPSideEffect]>;
215
216 def X86tcret : SDNode<"X86ISD::TC_RETURN", SDT_X86TCRET,
217                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
218
219 def X86add_flag  : SDNode<"X86ISD::ADD",  SDTBinaryArithWithFlags,
220                           [SDNPCommutative]>;
221 def X86sub_flag  : SDNode<"X86ISD::SUB",  SDTBinaryArithWithFlags>;
222 def X86smul_flag : SDNode<"X86ISD::SMUL", SDTBinaryArithWithFlags,
223                           [SDNPCommutative]>;
224 def X86umul_flag : SDNode<"X86ISD::UMUL", SDT2ResultBinaryArithWithFlags,
225                           [SDNPCommutative]>;
226 def X86adc_flag  : SDNode<"X86ISD::ADC",  SDTBinaryArithWithFlagsInOut>;
227 def X86sbb_flag  : SDNode<"X86ISD::SBB",  SDTBinaryArithWithFlagsInOut>;
228
229 def X86inc_flag  : SDNode<"X86ISD::INC",  SDTUnaryArithWithFlags>;
230 def X86dec_flag  : SDNode<"X86ISD::DEC",  SDTUnaryArithWithFlags>;
231 def X86or_flag   : SDNode<"X86ISD::OR",   SDTBinaryArithWithFlags,
232                           [SDNPCommutative]>;
233 def X86xor_flag  : SDNode<"X86ISD::XOR",  SDTBinaryArithWithFlags,
234                           [SDNPCommutative]>;
235 def X86and_flag  : SDNode<"X86ISD::AND",  SDTBinaryArithWithFlags,
236                           [SDNPCommutative]>;
237
238 def X86bextr  : SDNode<"X86ISD::BEXTR",  SDTIntBinOp>;
239
240 def X86mul_imm : SDNode<"X86ISD::MUL_IMM", SDTIntBinOp>;
241
242 def X86WinAlloca : SDNode<"X86ISD::WIN_ALLOCA", SDTX86Void,
243                           [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
244
245 def X86SegAlloca : SDNode<"X86ISD::SEG_ALLOCA", SDT_X86SEG_ALLOCA,
246                           [SDNPHasChain]>;
247
248 def X86TLSCall : SDNode<"X86ISD::TLSCALL", SDT_X86TLSCALL,
249                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
250
251 //===----------------------------------------------------------------------===//
252 // X86 Operand Definitions.
253 //
254
255 // A version of ptr_rc which excludes SP, ESP, and RSP. This is used for
256 // the index operand of an address, to conform to x86 encoding restrictions.
257 def ptr_rc_nosp : PointerLikeRegClass<1>;
258
259 // *mem - Operand definitions for the funky X86 addressing mode operands.
260 //
261 def X86MemAsmOperand : AsmOperandClass {
262  let Name = "Mem";
263 }
264 let RenderMethod = "addMemOperands" in {
265   def X86Mem8AsmOperand   : AsmOperandClass { let Name = "Mem8"; }
266   def X86Mem16AsmOperand  : AsmOperandClass { let Name = "Mem16"; }
267   def X86Mem32AsmOperand  : AsmOperandClass { let Name = "Mem32"; }
268   def X86Mem64AsmOperand  : AsmOperandClass { let Name = "Mem64"; }
269   def X86Mem80AsmOperand  : AsmOperandClass { let Name = "Mem80"; }
270   def X86Mem128AsmOperand : AsmOperandClass { let Name = "Mem128"; }
271   def X86Mem256AsmOperand : AsmOperandClass { let Name = "Mem256"; }
272   def X86Mem512AsmOperand : AsmOperandClass { let Name = "Mem512"; }
273   // Gather mem operands
274   def X86MemVX32Operand : AsmOperandClass { let Name = "MemVX32"; }
275   def X86MemVY32Operand : AsmOperandClass { let Name = "MemVY32"; }
276   def X86MemVZ32Operand : AsmOperandClass { let Name = "MemVZ32"; }
277   def X86MemVX64Operand : AsmOperandClass { let Name = "MemVX64"; }
278   def X86MemVY64Operand : AsmOperandClass { let Name = "MemVY64"; }
279   def X86MemVZ64Operand : AsmOperandClass { let Name = "MemVZ64"; }
280   def X86MemVX32XOperand : AsmOperandClass { let Name = "MemVX32X"; }
281   def X86MemVY32XOperand : AsmOperandClass { let Name = "MemVY32X"; }
282   def X86MemVX64XOperand : AsmOperandClass { let Name = "MemVX64X"; }
283   def X86MemVY64XOperand : AsmOperandClass { let Name = "MemVY64X"; }
284 }
285
286 def X86AbsMemAsmOperand : AsmOperandClass {
287   let Name = "AbsMem";
288   let SuperClasses = [X86MemAsmOperand];
289 }
290
291 class X86MemOperand<string printMethod,
292           AsmOperandClass parserMatchClass = X86MemAsmOperand> : Operand<iPTR> {
293   let PrintMethod = printMethod;
294   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
295   let ParserMatchClass = parserMatchClass;
296   let OperandType = "OPERAND_MEMORY";
297 }
298
299 // Gather mem operands
300 class X86VMemOperand<RegisterClass RC, string printMethod,
301                      AsmOperandClass parserMatchClass>
302     : X86MemOperand<printMethod, parserMatchClass> {
303   let MIOperandInfo = (ops ptr_rc, i8imm, RC, i32imm, i8imm);
304 }
305
306 def anymem : X86MemOperand<"printanymem">;
307
308 def opaque32mem : X86MemOperand<"printopaquemem">;
309 def opaque48mem : X86MemOperand<"printopaquemem">;
310 def opaque80mem : X86MemOperand<"printopaquemem">;
311 def opaque512mem : X86MemOperand<"printopaquemem">;
312
313 def i8mem   : X86MemOperand<"printi8mem",   X86Mem8AsmOperand>;
314 def i16mem  : X86MemOperand<"printi16mem",  X86Mem16AsmOperand>;
315 def i32mem  : X86MemOperand<"printi32mem",  X86Mem32AsmOperand>;
316 def i64mem  : X86MemOperand<"printi64mem",  X86Mem64AsmOperand>;
317 def i128mem : X86MemOperand<"printi128mem", X86Mem128AsmOperand>;
318 def i256mem : X86MemOperand<"printi256mem", X86Mem256AsmOperand>;
319 def i512mem : X86MemOperand<"printi512mem", X86Mem512AsmOperand>;
320 def f32mem  : X86MemOperand<"printf32mem",  X86Mem32AsmOperand>;
321 def f64mem  : X86MemOperand<"printf64mem",  X86Mem64AsmOperand>;
322 def f80mem  : X86MemOperand<"printf80mem",  X86Mem80AsmOperand>;
323 def f128mem : X86MemOperand<"printf128mem", X86Mem128AsmOperand>;
324 def f256mem : X86MemOperand<"printf256mem", X86Mem256AsmOperand>;
325 def f512mem : X86MemOperand<"printf512mem", X86Mem512AsmOperand>;
326
327 def v512mem : X86VMemOperand<VR512, "printf512mem", X86Mem512AsmOperand>;
328
329 // Gather mem operands
330 def vx32mem  : X86VMemOperand<VR128,  "printi32mem", X86MemVX32Operand>;
331 def vy32mem  : X86VMemOperand<VR256,  "printi32mem", X86MemVY32Operand>;
332 def vx64mem  : X86VMemOperand<VR128,  "printi64mem", X86MemVX64Operand>;
333 def vy64mem  : X86VMemOperand<VR256,  "printi64mem", X86MemVY64Operand>;
334
335 def vx32xmem : X86VMemOperand<VR128X, "printi32mem", X86MemVX32XOperand>;
336 def vx64xmem : X86VMemOperand<VR128X, "printi32mem", X86MemVX64XOperand>;
337 def vy32xmem : X86VMemOperand<VR256X, "printi32mem", X86MemVY32XOperand>;
338 def vy64xmem : X86VMemOperand<VR256X, "printi64mem", X86MemVY64XOperand>;
339 def vz32mem  : X86VMemOperand<VR512,  "printi32mem", X86MemVZ32Operand>;
340 def vz64mem  : X86VMemOperand<VR512,  "printi64mem", X86MemVZ64Operand>;
341
342 // A version of i8mem for use on x86-64 and x32 that uses a NOREX GPR instead
343 // of a plain GPR, so that it doesn't potentially require a REX prefix.
344 def ptr_rc_norex : PointerLikeRegClass<2>;
345 def ptr_rc_norex_nosp : PointerLikeRegClass<3>;
346
347 def i8mem_NOREX : Operand<iPTR> {
348   let PrintMethod = "printi8mem";
349   let MIOperandInfo = (ops ptr_rc_norex, i8imm, ptr_rc_norex_nosp, i32imm, i8imm);
350   let ParserMatchClass = X86Mem8AsmOperand;
351   let OperandType = "OPERAND_MEMORY";
352 }
353
354 // GPRs available for tailcall.
355 // It represents GR32_TC, GR64_TC or GR64_TCW64.
356 def ptr_rc_tailcall : PointerLikeRegClass<4>;
357
358 // Special i32mem for addresses of load folding tail calls. These are not
359 // allowed to use callee-saved registers since they must be scheduled
360 // after callee-saved register are popped.
361 def i32mem_TC : Operand<i32> {
362   let PrintMethod = "printi32mem";
363   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm, ptr_rc_tailcall,
364                        i32imm, i8imm);
365   let ParserMatchClass = X86Mem32AsmOperand;
366   let OperandType = "OPERAND_MEMORY";
367 }
368
369 // Special i64mem for addresses of load folding tail calls. These are not
370 // allowed to use callee-saved registers since they must be scheduled
371 // after callee-saved register are popped.
372 def i64mem_TC : Operand<i64> {
373   let PrintMethod = "printi64mem";
374   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm,
375                        ptr_rc_tailcall, i32imm, i8imm);
376   let ParserMatchClass = X86Mem64AsmOperand;
377   let OperandType = "OPERAND_MEMORY";
378 }
379
380 let OperandType = "OPERAND_PCREL",
381     ParserMatchClass = X86AbsMemAsmOperand,
382     PrintMethod = "printPCRelImm" in {
383 def i32imm_pcrel : Operand<i32>;
384 def i16imm_pcrel : Operand<i16>;
385
386 // Branch targets have OtherVT type and print as pc-relative values.
387 def brtarget : Operand<OtherVT>;
388 def brtarget8 : Operand<OtherVT>;
389
390 }
391
392 // Special parser to detect 16-bit mode to select 16-bit displacement.
393 def X86AbsMem16AsmOperand : AsmOperandClass {
394   let Name = "AbsMem16";
395   let RenderMethod = "addAbsMemOperands";
396   let SuperClasses = [X86AbsMemAsmOperand];
397 }
398
399 // Branch targets have OtherVT type and print as pc-relative values.
400 let OperandType = "OPERAND_PCREL",
401     PrintMethod = "printPCRelImm" in {
402 let ParserMatchClass = X86AbsMem16AsmOperand in
403   def brtarget16 : Operand<OtherVT>;
404 let ParserMatchClass = X86AbsMemAsmOperand in
405   def brtarget32 : Operand<OtherVT>;
406 }
407
408 let RenderMethod = "addSrcIdxOperands" in {
409   def X86SrcIdx8Operand : AsmOperandClass {
410     let Name = "SrcIdx8";
411     let SuperClasses = [X86Mem8AsmOperand];
412   }
413   def X86SrcIdx16Operand : AsmOperandClass {
414     let Name = "SrcIdx16";
415     let SuperClasses = [X86Mem16AsmOperand];
416   }
417   def X86SrcIdx32Operand : AsmOperandClass {
418     let Name = "SrcIdx32";
419     let SuperClasses = [X86Mem32AsmOperand];
420   }
421   def X86SrcIdx64Operand : AsmOperandClass {
422     let Name = "SrcIdx64";
423     let SuperClasses = [X86Mem64AsmOperand];
424   }
425 } // RenderMethod = "addSrcIdxOperands"
426
427 let RenderMethod = "addDstIdxOperands" in {
428  def X86DstIdx8Operand : AsmOperandClass {
429    let Name = "DstIdx8";
430    let SuperClasses = [X86Mem8AsmOperand];
431  }
432  def X86DstIdx16Operand : AsmOperandClass {
433    let Name = "DstIdx16";
434    let SuperClasses = [X86Mem16AsmOperand];
435  }
436  def X86DstIdx32Operand : AsmOperandClass {
437    let Name = "DstIdx32";
438    let SuperClasses = [X86Mem32AsmOperand];
439  }
440  def X86DstIdx64Operand : AsmOperandClass {
441    let Name = "DstIdx64";
442    let SuperClasses = [X86Mem64AsmOperand];
443  }
444 } // RenderMethod = "addDstIdxOperands"
445
446 let RenderMethod = "addMemOffsOperands" in {
447   def X86MemOffs16_8AsmOperand : AsmOperandClass {
448     let Name = "MemOffs16_8";
449     let SuperClasses = [X86Mem8AsmOperand];
450   }
451   def X86MemOffs16_16AsmOperand : AsmOperandClass {
452     let Name = "MemOffs16_16";
453     let SuperClasses = [X86Mem16AsmOperand];
454   }
455   def X86MemOffs16_32AsmOperand : AsmOperandClass {
456     let Name = "MemOffs16_32";
457     let SuperClasses = [X86Mem32AsmOperand];
458   }
459   def X86MemOffs32_8AsmOperand : AsmOperandClass {
460     let Name = "MemOffs32_8";
461     let SuperClasses = [X86Mem8AsmOperand];
462   }
463   def X86MemOffs32_16AsmOperand : AsmOperandClass {
464     let Name = "MemOffs32_16";
465     let SuperClasses = [X86Mem16AsmOperand];
466   }
467   def X86MemOffs32_32AsmOperand : AsmOperandClass {
468     let Name = "MemOffs32_32";
469     let SuperClasses = [X86Mem32AsmOperand];
470   }
471   def X86MemOffs32_64AsmOperand : AsmOperandClass {
472     let Name = "MemOffs32_64";
473     let SuperClasses = [X86Mem64AsmOperand];
474   }
475   def X86MemOffs64_8AsmOperand : AsmOperandClass {
476     let Name = "MemOffs64_8";
477     let SuperClasses = [X86Mem8AsmOperand];
478   }
479   def X86MemOffs64_16AsmOperand : AsmOperandClass {
480     let Name = "MemOffs64_16";
481     let SuperClasses = [X86Mem16AsmOperand];
482   }
483   def X86MemOffs64_32AsmOperand : AsmOperandClass {
484     let Name = "MemOffs64_32";
485     let SuperClasses = [X86Mem32AsmOperand];
486   }
487   def X86MemOffs64_64AsmOperand : AsmOperandClass {
488     let Name = "MemOffs64_64";
489     let SuperClasses = [X86Mem64AsmOperand];
490   }
491 } // RenderMethod = "addMemOffsOperands"
492
493 class X86SrcIdxOperand<string printMethod, AsmOperandClass parserMatchClass>
494     : X86MemOperand<printMethod, parserMatchClass> {
495   let MIOperandInfo = (ops ptr_rc, i8imm);
496 }
497
498 class X86DstIdxOperand<string printMethod, AsmOperandClass parserMatchClass>
499     : X86MemOperand<printMethod, parserMatchClass> {
500   let MIOperandInfo = (ops ptr_rc);
501 }
502
503 def srcidx8  : X86SrcIdxOperand<"printSrcIdx8",  X86SrcIdx8Operand>;
504 def srcidx16 : X86SrcIdxOperand<"printSrcIdx16", X86SrcIdx16Operand>;
505 def srcidx32 : X86SrcIdxOperand<"printSrcIdx32", X86SrcIdx32Operand>;
506 def srcidx64 : X86SrcIdxOperand<"printSrcIdx64", X86SrcIdx64Operand>;
507 def dstidx8  : X86DstIdxOperand<"printDstIdx8",  X86DstIdx8Operand>;
508 def dstidx16 : X86DstIdxOperand<"printDstIdx16", X86DstIdx16Operand>;
509 def dstidx32 : X86DstIdxOperand<"printDstIdx32", X86DstIdx32Operand>;
510 def dstidx64 : X86DstIdxOperand<"printDstIdx64", X86DstIdx64Operand>;
511
512 class X86MemOffsOperand<Operand immOperand, string printMethod,
513                         AsmOperandClass parserMatchClass>
514     : X86MemOperand<printMethod, parserMatchClass> {
515   let MIOperandInfo = (ops immOperand, i8imm);
516 }
517
518 def offset16_8  : X86MemOffsOperand<i16imm, "printMemOffs8",
519                                     X86MemOffs16_8AsmOperand>;
520 def offset16_16 : X86MemOffsOperand<i16imm, "printMemOffs16",
521                                     X86MemOffs16_16AsmOperand>;
522 def offset16_32 : X86MemOffsOperand<i16imm, "printMemOffs32",
523                                     X86MemOffs16_32AsmOperand>;
524 def offset32_8  : X86MemOffsOperand<i32imm, "printMemOffs8",
525                                     X86MemOffs32_8AsmOperand>;
526 def offset32_16 : X86MemOffsOperand<i32imm, "printMemOffs16",
527                                     X86MemOffs32_16AsmOperand>;
528 def offset32_32 : X86MemOffsOperand<i32imm, "printMemOffs32",
529                                     X86MemOffs32_32AsmOperand>;
530 def offset32_64 : X86MemOffsOperand<i32imm, "printMemOffs64",
531                                     X86MemOffs32_64AsmOperand>;
532 def offset64_8  : X86MemOffsOperand<i64imm, "printMemOffs8",
533                                     X86MemOffs64_8AsmOperand>;
534 def offset64_16 : X86MemOffsOperand<i64imm, "printMemOffs16",
535                                     X86MemOffs64_16AsmOperand>;
536 def offset64_32 : X86MemOffsOperand<i64imm, "printMemOffs32",
537                                     X86MemOffs64_32AsmOperand>;
538 def offset64_64 : X86MemOffsOperand<i64imm, "printMemOffs64",
539                                     X86MemOffs64_64AsmOperand>;
540
541 def SSECC : Operand<i8> {
542   let PrintMethod = "printSSEAVXCC";
543   let OperandType = "OPERAND_IMMEDIATE";
544 }
545
546 def i8immZExt3 : ImmLeaf<i8, [{
547   return Imm >= 0 && Imm < 8;
548 }]>;
549
550 def AVXCC : Operand<i8> {
551   let PrintMethod = "printSSEAVXCC";
552   let OperandType = "OPERAND_IMMEDIATE";
553 }
554
555 def i8immZExt5 : ImmLeaf<i8, [{
556   return Imm >= 0 && Imm < 32;
557 }]>;
558
559 def AVX512ICC : Operand<i8> {
560   let PrintMethod = "printSSEAVXCC";
561   let OperandType = "OPERAND_IMMEDIATE";
562 }
563
564 def XOPCC : Operand<i8> {
565   let PrintMethod = "printXOPCC";
566   let OperandType = "OPERAND_IMMEDIATE";
567 }
568
569 class ImmSExtAsmOperandClass : AsmOperandClass {
570   let SuperClasses = [ImmAsmOperand];
571   let RenderMethod = "addImmOperands";
572 }
573
574 def X86GR32orGR64AsmOperand : AsmOperandClass {
575   let Name = "GR32orGR64";
576 }
577
578 def GR32orGR64 : RegisterOperand<GR32> {
579   let ParserMatchClass = X86GR32orGR64AsmOperand;
580 }
581 def AVX512RCOperand : AsmOperandClass {
582   let Name = "AVX512RC";
583 }
584 def AVX512RC : Operand<i32> {
585   let PrintMethod = "printRoundingControl";
586   let OperandType = "OPERAND_IMMEDIATE";
587   let ParserMatchClass = AVX512RCOperand;
588 }
589
590 // Sign-extended immediate classes. We don't need to define the full lattice
591 // here because there is no instruction with an ambiguity between ImmSExti64i32
592 // and ImmSExti32i8.
593 //
594 // The strange ranges come from the fact that the assembler always works with
595 // 64-bit immediates, but for a 16-bit target value we want to accept both "-1"
596 // (which will be a -1ULL), and "0xFF" (-1 in 16-bits).
597
598 // [0, 0x7FFFFFFF]                                            |
599 //   [0xFFFFFFFF80000000, 0xFFFFFFFFFFFFFFFF]
600 def ImmSExti64i32AsmOperand : ImmSExtAsmOperandClass {
601   let Name = "ImmSExti64i32";
602 }
603
604 // [0, 0x0000007F] | [0x000000000000FF80, 0x000000000000FFFF] |
605 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
606 def ImmSExti16i8AsmOperand : ImmSExtAsmOperandClass {
607   let Name = "ImmSExti16i8";
608   let SuperClasses = [ImmSExti64i32AsmOperand];
609 }
610
611 // [0, 0x0000007F] | [0x00000000FFFFFF80, 0x00000000FFFFFFFF] |
612 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
613 def ImmSExti32i8AsmOperand : ImmSExtAsmOperandClass {
614   let Name = "ImmSExti32i8";
615 }
616
617 // [0, 0x0000007F]                                            |
618 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
619 def ImmSExti64i8AsmOperand : ImmSExtAsmOperandClass {
620   let Name = "ImmSExti64i8";
621   let SuperClasses = [ImmSExti16i8AsmOperand, ImmSExti32i8AsmOperand,
622                       ImmSExti64i32AsmOperand];
623 }
624
625 // Unsigned immediate used by SSE/AVX instructions
626 // [0, 0xFF]
627 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
628 def ImmUnsignedi8AsmOperand : AsmOperandClass {
629   let Name = "ImmUnsignedi8";
630   let RenderMethod = "addImmOperands";
631 }
632
633 // A couple of more descriptive operand definitions.
634 // 16-bits but only 8 bits are significant.
635 def i16i8imm  : Operand<i16> {
636   let ParserMatchClass = ImmSExti16i8AsmOperand;
637   let OperandType = "OPERAND_IMMEDIATE";
638 }
639 // 32-bits but only 8 bits are significant.
640 def i32i8imm  : Operand<i32> {
641   let ParserMatchClass = ImmSExti32i8AsmOperand;
642   let OperandType = "OPERAND_IMMEDIATE";
643 }
644
645 // 64-bits but only 32 bits are significant.
646 def i64i32imm  : Operand<i64> {
647   let ParserMatchClass = ImmSExti64i32AsmOperand;
648   let OperandType = "OPERAND_IMMEDIATE";
649 }
650
651 // 64-bits but only 8 bits are significant.
652 def i64i8imm   : Operand<i64> {
653   let ParserMatchClass = ImmSExti64i8AsmOperand;
654   let OperandType = "OPERAND_IMMEDIATE";
655 }
656
657 // Unsigned 8-bit immediate used by SSE/AVX instructions.
658 def u8imm : Operand<i8> {
659   let PrintMethod = "printU8Imm";
660   let ParserMatchClass = ImmUnsignedi8AsmOperand;
661   let OperandType = "OPERAND_IMMEDIATE";
662 }
663
664 // 32-bit immediate but only 8-bits are significant and they are unsigned.
665 // Used by some SSE/AVX instructions that use intrinsics.
666 def i32u8imm : Operand<i32> {
667   let PrintMethod = "printU8Imm";
668   let ParserMatchClass = ImmUnsignedi8AsmOperand;
669   let OperandType = "OPERAND_IMMEDIATE";
670 }
671
672 // 64-bits but only 32 bits are significant, and those bits are treated as being
673 // pc relative.
674 def i64i32imm_pcrel : Operand<i64> {
675   let PrintMethod = "printPCRelImm";
676   let ParserMatchClass = X86AbsMemAsmOperand;
677   let OperandType = "OPERAND_PCREL";
678 }
679
680 def lea64_32mem : Operand<i32> {
681   let PrintMethod = "printanymem";
682   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
683   let ParserMatchClass = X86MemAsmOperand;
684 }
685
686 // Memory operands that use 64-bit pointers in both ILP32 and LP64.
687 def lea64mem : Operand<i64> {
688   let PrintMethod = "printanymem";
689   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
690   let ParserMatchClass = X86MemAsmOperand;
691 }
692
693
694 //===----------------------------------------------------------------------===//
695 // X86 Complex Pattern Definitions.
696 //
697
698 // Define X86-specific addressing mode.
699 def addr      : ComplexPattern<iPTR, 5, "selectAddr", [], [SDNPWantParent]>;
700 def lea32addr : ComplexPattern<i32, 5, "selectLEAAddr",
701                                [add, sub, mul, X86mul_imm, shl, or, frameindex],
702                                []>;
703 // In 64-bit mode 32-bit LEAs can use RIP-relative addressing.
704 def lea64_32addr : ComplexPattern<i32, 5, "selectLEA64_32Addr",
705                                   [add, sub, mul, X86mul_imm, shl, or,
706                                    frameindex, X86WrapperRIP],
707                                   []>;
708
709 def tls32addr : ComplexPattern<i32, 5, "selectTLSADDRAddr",
710                                [tglobaltlsaddr], []>;
711
712 def tls32baseaddr : ComplexPattern<i32, 5, "selectTLSADDRAddr",
713                                [tglobaltlsaddr], []>;
714
715 def lea64addr : ComplexPattern<i64, 5, "selectLEAAddr",
716                         [add, sub, mul, X86mul_imm, shl, or, frameindex,
717                          X86WrapperRIP], []>;
718
719 def tls64addr : ComplexPattern<i64, 5, "selectTLSADDRAddr",
720                                [tglobaltlsaddr], []>;
721
722 def tls64baseaddr : ComplexPattern<i64, 5, "selectTLSADDRAddr",
723                                [tglobaltlsaddr], []>;
724
725 def vectoraddr : ComplexPattern<iPTR, 5, "selectVectorAddr", [],[SDNPWantParent]>;
726
727 //===----------------------------------------------------------------------===//
728 // X86 Instruction Predicate Definitions.
729 def HasCMov      : Predicate<"Subtarget->hasCMov()">;
730 def NoCMov       : Predicate<"!Subtarget->hasCMov()">;
731
732 def HasMMX       : Predicate<"Subtarget->hasMMX()">;
733 def Has3DNow     : Predicate<"Subtarget->has3DNow()">;
734 def Has3DNowA    : Predicate<"Subtarget->has3DNowA()">;
735 def HasSSE1      : Predicate<"Subtarget->hasSSE1()">;
736 def UseSSE1      : Predicate<"Subtarget->hasSSE1() && !Subtarget->hasAVX()">;
737 def HasSSE2      : Predicate<"Subtarget->hasSSE2()">;
738 def UseSSE2      : Predicate<"Subtarget->hasSSE2() && !Subtarget->hasAVX()">;
739 def HasSSE3      : Predicate<"Subtarget->hasSSE3()">;
740 def UseSSE3      : Predicate<"Subtarget->hasSSE3() && !Subtarget->hasAVX()">;
741 def HasSSSE3     : Predicate<"Subtarget->hasSSSE3()">;
742 def UseSSSE3     : Predicate<"Subtarget->hasSSSE3() && !Subtarget->hasAVX()">;
743 def HasSSE41     : Predicate<"Subtarget->hasSSE41()">;
744 def NoSSE41      : Predicate<"!Subtarget->hasSSE41()">;
745 def UseSSE41     : Predicate<"Subtarget->hasSSE41() && !Subtarget->hasAVX()">;
746 def HasSSE42     : Predicate<"Subtarget->hasSSE42()">;
747 def UseSSE42     : Predicate<"Subtarget->hasSSE42() && !Subtarget->hasAVX()">;
748 def HasSSE4A     : Predicate<"Subtarget->hasSSE4A()">;
749 def HasAVX       : Predicate<"Subtarget->hasAVX()">;
750 def HasAVX2      : Predicate<"Subtarget->hasAVX2()">;
751 def HasAVX1Only  : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX2()">;
752 def HasAVX512    : Predicate<"Subtarget->hasAVX512()">,
753                      AssemblerPredicate<"FeatureAVX512", "AVX-512 ISA">;
754 def UseAVX       : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX512()">;
755 def UseAVX2      : Predicate<"Subtarget->hasAVX2() && !Subtarget->hasAVX512()">;
756 def NoAVX512     : Predicate<"!Subtarget->hasAVX512()">;
757 def HasCDI       : Predicate<"Subtarget->hasCDI()">,
758                      AssemblerPredicate<"FeatureCDI", "AVX-512 CD ISA">;
759 def HasPFI       : Predicate<"Subtarget->hasPFI()">,
760                      AssemblerPredicate<"FeaturePFI", "AVX-512 PF ISA">;
761 def HasERI       : Predicate<"Subtarget->hasERI()">,
762                      AssemblerPredicate<"FeatureERI", "AVX-512 ER ISA">;
763 def HasDQI       : Predicate<"Subtarget->hasDQI()">,
764                      AssemblerPredicate<"FeatureDQI", "AVX-512 DQ ISA">;
765 def NoDQI        : Predicate<"!Subtarget->hasDQI()">;
766 def HasBWI       : Predicate<"Subtarget->hasBWI()">,
767                      AssemblerPredicate<"FeatureBWI", "AVX-512 BW ISA">;
768 def NoBWI        : Predicate<"!Subtarget->hasBWI()">;
769 def HasVLX       : Predicate<"Subtarget->hasVLX()">,
770                      AssemblerPredicate<"FeatureVLX", "AVX-512 VL ISA">;
771 def NoVLX        : Predicate<"!Subtarget->hasVLX()">;
772 def NoVLX_Or_NoBWI : Predicate<"!Subtarget->hasVLX() || !Subtarget->hasBWI()">;
773 def NoVLX_Or_NoDQI : Predicate<"!Subtarget->hasVLX() || !Subtarget->hasDQI()">;
774
775 def HasPOPCNT    : Predicate<"Subtarget->hasPOPCNT()">;
776 def HasAES       : Predicate<"Subtarget->hasAES()">;
777 def HasFXSR      : Predicate<"Subtarget->hasFXSR()">;
778 def HasXSAVE     : Predicate<"Subtarget->hasXSAVE()">;
779 def HasXSAVEOPT  : Predicate<"Subtarget->hasXSAVEOPT()">;
780 def HasXSAVEC    : Predicate<"Subtarget->hasXSAVEC()">;
781 def HasXSAVES    : Predicate<"Subtarget->hasXSAVES()">;
782 def HasPCLMUL    : Predicate<"Subtarget->hasPCLMUL()">;
783 def HasFMA       : Predicate<"Subtarget->hasFMA()">;
784 def UseFMAOnAVX  : Predicate<"Subtarget->hasFMA() && !Subtarget->hasAVX512()">;
785 def HasFMA4      : Predicate<"Subtarget->hasFMA4()">;
786 def HasXOP       : Predicate<"Subtarget->hasXOP()">;
787 def HasTBM       : Predicate<"Subtarget->hasTBM()">;
788 def HasMOVBE     : Predicate<"Subtarget->hasMOVBE()">;
789 def HasRDRAND    : Predicate<"Subtarget->hasRDRAND()">;
790 def HasF16C      : Predicate<"Subtarget->hasF16C()">;
791 def HasFSGSBase  : Predicate<"Subtarget->hasFSGSBase()">;
792 def HasLZCNT     : Predicate<"Subtarget->hasLZCNT()">;
793 def HasBMI       : Predicate<"Subtarget->hasBMI()">;
794 def HasBMI2      : Predicate<"Subtarget->hasBMI2()">;
795 def HasRTM       : Predicate<"Subtarget->hasRTM()">;
796 def HasHLE       : Predicate<"Subtarget->hasHLE()">;
797 def HasTSX       : Predicate<"Subtarget->hasRTM() || Subtarget->hasHLE()">;
798 def HasADX       : Predicate<"Subtarget->hasADX()">;
799 def HasSHA       : Predicate<"Subtarget->hasSHA()">;
800 def HasPRFCHW    : Predicate<"Subtarget->hasPRFCHW()">;
801 def HasRDSEED    : Predicate<"Subtarget->hasRDSEED()">;
802 def HasPrefetchW : Predicate<"Subtarget->hasPRFCHW()">;
803 def HasLAHFSAHF  : Predicate<"Subtarget->hasLAHFSAHF()">;
804 def FPStackf32   : Predicate<"!Subtarget->hasSSE1()">;
805 def FPStackf64   : Predicate<"!Subtarget->hasSSE2()">;
806 def HasMPX       : Predicate<"Subtarget->hasMPX()">;
807 def HasCmpxchg16b: Predicate<"Subtarget->hasCmpxchg16b()">;
808 def Not64BitMode : Predicate<"!Subtarget->is64Bit()">,
809                              AssemblerPredicate<"!Mode64Bit", "Not 64-bit mode">;
810 def In64BitMode  : Predicate<"Subtarget->is64Bit()">,
811                              AssemblerPredicate<"Mode64Bit", "64-bit mode">;
812 def IsLP64  : Predicate<"Subtarget->isTarget64BitLP64()">;
813 def NotLP64 : Predicate<"!Subtarget->isTarget64BitLP64()">;
814 def In16BitMode  : Predicate<"Subtarget->is16Bit()">,
815                              AssemblerPredicate<"Mode16Bit", "16-bit mode">;
816 def Not16BitMode : Predicate<"!Subtarget->is16Bit()">,
817                              AssemblerPredicate<"!Mode16Bit", "Not 16-bit mode">;
818 def In32BitMode  : Predicate<"Subtarget->is32Bit()">,
819                              AssemblerPredicate<"Mode32Bit", "32-bit mode">;
820 def IsWin64      : Predicate<"Subtarget->isTargetWin64()">;
821 def NotWin64     : Predicate<"!Subtarget->isTargetWin64()">;
822 def IsPS4        : Predicate<"Subtarget->isTargetPS4()">;
823 def NotPS4       : Predicate<"!Subtarget->isTargetPS4()">;
824 def IsNaCl       : Predicate<"Subtarget->isTargetNaCl()">;
825 def NotNaCl      : Predicate<"!Subtarget->isTargetNaCl()">;
826 def SmallCode    : Predicate<"TM.getCodeModel() == CodeModel::Small">;
827 def KernelCode   : Predicate<"TM.getCodeModel() == CodeModel::Kernel">;
828 def FarData      : Predicate<"TM.getCodeModel() != CodeModel::Small &&"
829                              "TM.getCodeModel() != CodeModel::Kernel">;
830 def NearData     : Predicate<"TM.getCodeModel() == CodeModel::Small ||"
831                              "TM.getCodeModel() == CodeModel::Kernel">;
832 def IsStatic     : Predicate<"TM.getRelocationModel() == Reloc::Static">;
833 def IsNotPIC     : Predicate<"TM.getRelocationModel() != Reloc::PIC_">;
834 def OptForSize   : Predicate<"OptForSize">;
835 def OptForSpeed  : Predicate<"!OptForSize">;
836 def FastBTMem    : Predicate<"!Subtarget->isBTMemSlow()">;
837 def CallImmAddr  : Predicate<"Subtarget->IsLegalToCallImmediateAddr(TM)">;
838 def FavorMemIndirectCall  : Predicate<"!Subtarget->callRegIndirect()">;
839 def NotSlowIncDec : Predicate<"!Subtarget->slowIncDec()">;
840 def HasFastMem32 : Predicate<"!Subtarget->isUnalignedMem32Slow()">;
841
842 //===----------------------------------------------------------------------===//
843 // X86 Instruction Format Definitions.
844 //
845
846 include "X86InstrFormats.td"
847
848 //===----------------------------------------------------------------------===//
849 // Pattern fragments.
850 //
851
852 // X86 specific condition code. These correspond to CondCode in
853 // X86InstrInfo.h. They must be kept in synch.
854 def X86_COND_A   : PatLeaf<(i8 0)>;  // alt. COND_NBE
855 def X86_COND_AE  : PatLeaf<(i8 1)>;  // alt. COND_NC
856 def X86_COND_B   : PatLeaf<(i8 2)>;  // alt. COND_C
857 def X86_COND_BE  : PatLeaf<(i8 3)>;  // alt. COND_NA
858 def X86_COND_E   : PatLeaf<(i8 4)>;  // alt. COND_Z
859 def X86_COND_G   : PatLeaf<(i8 5)>;  // alt. COND_NLE
860 def X86_COND_GE  : PatLeaf<(i8 6)>;  // alt. COND_NL
861 def X86_COND_L   : PatLeaf<(i8 7)>;  // alt. COND_NGE
862 def X86_COND_LE  : PatLeaf<(i8 8)>;  // alt. COND_NG
863 def X86_COND_NE  : PatLeaf<(i8 9)>;  // alt. COND_NZ
864 def X86_COND_NO  : PatLeaf<(i8 10)>;
865 def X86_COND_NP  : PatLeaf<(i8 11)>; // alt. COND_PO
866 def X86_COND_NS  : PatLeaf<(i8 12)>;
867 def X86_COND_O   : PatLeaf<(i8 13)>;
868 def X86_COND_P   : PatLeaf<(i8 14)>; // alt. COND_PE
869 def X86_COND_S   : PatLeaf<(i8 15)>;
870
871 // Predicate used to help when pattern matching LZCNT/TZCNT.
872 def X86_COND_E_OR_NE : ImmLeaf<i8, [{
873   return (Imm == X86::COND_E) || (Imm == X86::COND_NE);
874 }]>;
875
876
877 def i16immSExt8  : ImmLeaf<i16, [{ return isInt<8>(Imm); }]>;
878 def i32immSExt8  : ImmLeaf<i32, [{ return isInt<8>(Imm); }]>;
879 def i64immSExt8  : ImmLeaf<i64, [{ return isInt<8>(Imm); }]>;
880
881 // If we have multiple users of an immediate, it's much smaller to reuse
882 // the register, rather than encode the immediate in every instruction.
883 // This has the risk of increasing register pressure from stretched live
884 // ranges, however, the immediates should be trivial to rematerialize by
885 // the RA in the event of high register pressure.
886 // TODO : This is currently enabled for stores and binary ops. There are more
887 // cases for which this can be enabled, though this catches the bulk of the
888 // issues.
889 // TODO2 : This should really also be enabled under O2, but there's currently
890 // an issue with RA where we don't pull the constants into their users
891 // when we rematerialize them. I'll follow-up on enabling O2 after we fix that
892 // issue.
893 // TODO3 : This is currently limited to single basic blocks (DAG creation
894 // pulls block immediates to the top and merges them if necessary).
895 // Eventually, it would be nice to allow ConstantHoisting to merge constants
896 // globally for potentially added savings.
897 //
898 def imm8_su : PatLeaf<(i8 imm), [{
899     return !shouldAvoidImmediateInstFormsForSize(N);
900 }]>;
901 def imm16_su : PatLeaf<(i16 imm), [{
902     return !shouldAvoidImmediateInstFormsForSize(N);
903 }]>;
904 def imm32_su : PatLeaf<(i32 imm), [{
905     return !shouldAvoidImmediateInstFormsForSize(N);
906 }]>;
907
908 def i16immSExt8_su : PatLeaf<(i16immSExt8), [{
909     return !shouldAvoidImmediateInstFormsForSize(N);
910 }]>;
911 def i32immSExt8_su : PatLeaf<(i32immSExt8), [{
912     return !shouldAvoidImmediateInstFormsForSize(N);
913 }]>;
914
915
916 def i64immSExt32 : ImmLeaf<i64, [{ return isInt<32>(Imm); }]>;
917
918
919 // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
920 // unsigned field.
921 def i64immZExt32 : ImmLeaf<i64, [{ return isUInt<32>(Imm); }]>;
922
923 def i64immZExt32SExt8 : ImmLeaf<i64, [{
924   return isUInt<32>(Imm) && isInt<8>(static_cast<int32_t>(Imm));
925 }]>;
926
927 // Helper fragments for loads.
928 // It's always safe to treat a anyext i16 load as a i32 load if the i16 is
929 // known to be 32-bit aligned or better. Ditto for i8 to i16.
930 def loadi16 : PatFrag<(ops node:$ptr), (i16 (unindexedload node:$ptr)), [{
931   LoadSDNode *LD = cast<LoadSDNode>(N);
932   ISD::LoadExtType ExtType = LD->getExtensionType();
933   if (ExtType == ISD::NON_EXTLOAD)
934     return true;
935   if (ExtType == ISD::EXTLOAD)
936     return LD->getAlignment() >= 2 && !LD->isVolatile();
937   return false;
938 }]>;
939
940 def loadi16_anyext : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)),[{
941   LoadSDNode *LD = cast<LoadSDNode>(N);
942   ISD::LoadExtType ExtType = LD->getExtensionType();
943   if (ExtType == ISD::EXTLOAD)
944     return LD->getAlignment() >= 2 && !LD->isVolatile();
945   return false;
946 }]>;
947
948 def loadi32 : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)), [{
949   LoadSDNode *LD = cast<LoadSDNode>(N);
950   ISD::LoadExtType ExtType = LD->getExtensionType();
951   if (ExtType == ISD::NON_EXTLOAD)
952     return true;
953   if (ExtType == ISD::EXTLOAD)
954     return LD->getAlignment() >= 4 && !LD->isVolatile();
955   return false;
956 }]>;
957
958 def loadi8  : PatFrag<(ops node:$ptr), (i8  (load node:$ptr))>;
959 def loadi64 : PatFrag<(ops node:$ptr), (i64 (load node:$ptr))>;
960 def loadf32 : PatFrag<(ops node:$ptr), (f32 (load node:$ptr))>;
961 def loadf64 : PatFrag<(ops node:$ptr), (f64 (load node:$ptr))>;
962 def loadf80 : PatFrag<(ops node:$ptr), (f80 (load node:$ptr))>;
963
964 def sextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (sextloadi8 node:$ptr))>;
965 def sextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (sextloadi8 node:$ptr))>;
966 def sextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (sextloadi16 node:$ptr))>;
967 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
968 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
969 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
970
971 def zextloadi8i1   : PatFrag<(ops node:$ptr), (i8  (zextloadi1 node:$ptr))>;
972 def zextloadi16i1  : PatFrag<(ops node:$ptr), (i16 (zextloadi1 node:$ptr))>;
973 def zextloadi32i1  : PatFrag<(ops node:$ptr), (i32 (zextloadi1 node:$ptr))>;
974 def zextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (zextloadi8 node:$ptr))>;
975 def zextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (zextloadi8 node:$ptr))>;
976 def zextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (zextloadi16 node:$ptr))>;
977 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
978 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
979 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
980 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
981
982 def extloadi8i1    : PatFrag<(ops node:$ptr), (i8  (extloadi1 node:$ptr))>;
983 def extloadi16i1   : PatFrag<(ops node:$ptr), (i16 (extloadi1 node:$ptr))>;
984 def extloadi32i1   : PatFrag<(ops node:$ptr), (i32 (extloadi1 node:$ptr))>;
985 def extloadi16i8   : PatFrag<(ops node:$ptr), (i16 (extloadi8 node:$ptr))>;
986 def extloadi32i8   : PatFrag<(ops node:$ptr), (i32 (extloadi8 node:$ptr))>;
987 def extloadi32i16  : PatFrag<(ops node:$ptr), (i32 (extloadi16 node:$ptr))>;
988 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
989 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
990 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
991 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
992
993
994 // An 'and' node with a single use.
995 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
996   return N->hasOneUse();
997 }]>;
998 // An 'srl' node with a single use.
999 def srl_su : PatFrag<(ops node:$lhs, node:$rhs), (srl node:$lhs, node:$rhs), [{
1000   return N->hasOneUse();
1001 }]>;
1002 // An 'trunc' node with a single use.
1003 def trunc_su : PatFrag<(ops node:$src), (trunc node:$src), [{
1004   return N->hasOneUse();
1005 }]>;
1006
1007 //===----------------------------------------------------------------------===//
1008 // Instruction list.
1009 //
1010
1011 // Nop
1012 let hasSideEffects = 0, SchedRW = [WriteZero] in {
1013   def NOOP : I<0x90, RawFrm, (outs), (ins), "nop", [], IIC_NOP>;
1014   def NOOPW : I<0x1f, MRMXm, (outs), (ins i16mem:$zero),
1015                 "nop{w}\t$zero", [], IIC_NOP>, TB, OpSize16;
1016   def NOOPL : I<0x1f, MRMXm, (outs), (ins i32mem:$zero),
1017                 "nop{l}\t$zero", [], IIC_NOP>, TB, OpSize32;
1018 }
1019
1020
1021 // Constructing a stack frame.
1022 def ENTER : Ii16<0xC8, RawFrmImm8, (outs), (ins i16imm:$len, i8imm:$lvl),
1023                  "enter\t$len, $lvl", [], IIC_ENTER>, Sched<[WriteMicrocoded]>;
1024
1025 let SchedRW = [WriteALU] in {
1026 let Defs = [EBP, ESP], Uses = [EBP, ESP], mayLoad = 1, hasSideEffects=0 in
1027 def LEAVE    : I<0xC9, RawFrm,
1028                  (outs), (ins), "leave", [], IIC_LEAVE>,
1029                  Requires<[Not64BitMode]>;
1030
1031 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, hasSideEffects = 0 in
1032 def LEAVE64  : I<0xC9, RawFrm,
1033                  (outs), (ins), "leave", [], IIC_LEAVE>,
1034                  Requires<[In64BitMode]>;
1035 } // SchedRW
1036
1037 //===----------------------------------------------------------------------===//
1038 //  Miscellaneous Instructions.
1039 //
1040
1041 let Defs = [ESP], Uses = [ESP], hasSideEffects=0 in {
1042 let mayLoad = 1, SchedRW = [WriteLoad] in {
1043 def POP16r  : I<0x58, AddRegFrm, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
1044                 IIC_POP_REG16>, OpSize16;
1045 def POP32r  : I<0x58, AddRegFrm, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
1046                 IIC_POP_REG>, OpSize32, Requires<[Not64BitMode]>;
1047 def POP16rmr: I<0x8F, MRM0r, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
1048                 IIC_POP_REG>, OpSize16;
1049 def POP16rmm: I<0x8F, MRM0m, (outs), (ins i16mem:$dst), "pop{w}\t$dst", [],
1050                 IIC_POP_MEM>, OpSize16;
1051 def POP32rmr: I<0x8F, MRM0r, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
1052                 IIC_POP_REG>, OpSize32, Requires<[Not64BitMode]>;
1053 def POP32rmm: I<0x8F, MRM0m, (outs), (ins i32mem:$dst), "pop{l}\t$dst", [],
1054                 IIC_POP_MEM>, OpSize32, Requires<[Not64BitMode]>;
1055 } // mayLoad, SchedRW
1056
1057 let mayStore = 1, SchedRW = [WriteStore] in {
1058 def PUSH16r  : I<0x50, AddRegFrm, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
1059                  IIC_PUSH_REG>, OpSize16;
1060 def PUSH32r  : I<0x50, AddRegFrm, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
1061                  IIC_PUSH_REG>, OpSize32, Requires<[Not64BitMode]>;
1062 def PUSH16rmr: I<0xFF, MRM6r, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
1063                  IIC_PUSH_REG>, OpSize16;
1064 def PUSH32rmr: I<0xFF, MRM6r, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
1065                  IIC_PUSH_REG>, OpSize32, Requires<[Not64BitMode]>;
1066
1067 def PUSH16i8 : Ii8<0x6a, RawFrm, (outs), (ins i16i8imm:$imm),
1068                    "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize16;
1069 def PUSHi16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
1070                    "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize16;
1071
1072 def PUSH32i8 : Ii8<0x6a, RawFrm, (outs), (ins i32i8imm:$imm),
1073                    "push{l}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1074                    Requires<[Not64BitMode]>;
1075 def PUSHi32  : Ii32<0x68, RawFrm, (outs), (ins i32imm:$imm),
1076                    "push{l}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1077                    Requires<[Not64BitMode]>;
1078 } // mayStore, SchedRW
1079
1080 let mayLoad = 1, mayStore = 1, SchedRW = [WriteRMW] in {
1081 def PUSH16rmm: I<0xFF, MRM6m, (outs), (ins i16mem:$src), "push{w}\t$src",[],
1082                  IIC_PUSH_MEM>, OpSize16;
1083 def PUSH32rmm: I<0xFF, MRM6m, (outs), (ins i32mem:$src), "push{l}\t$src",[],
1084                  IIC_PUSH_MEM>, OpSize32, Requires<[Not64BitMode]>;
1085 } // mayLoad, mayStore, SchedRW
1086
1087 }
1088
1089 let Defs = [ESP, EFLAGS], Uses = [ESP], mayLoad = 1, hasSideEffects=0,
1090     SchedRW = [WriteLoad] in {
1091 def POPF16   : I<0x9D, RawFrm, (outs), (ins), "popf{w}", [], IIC_POP_F>,
1092                 OpSize16;
1093 def POPF32   : I<0x9D, RawFrm, (outs), (ins), "popf{l|d}", [], IIC_POP_FD>,
1094                 OpSize32, Requires<[Not64BitMode]>;
1095 }
1096
1097 let Defs = [ESP], Uses = [ESP, EFLAGS], mayStore = 1, hasSideEffects=0,
1098     SchedRW = [WriteStore] in {
1099 def PUSHF16  : I<0x9C, RawFrm, (outs), (ins), "pushf{w}", [], IIC_PUSH_F>,
1100                  OpSize16;
1101 def PUSHF32  : I<0x9C, RawFrm, (outs), (ins), "pushf{l|d}", [], IIC_PUSH_F>,
1102                OpSize32, Requires<[Not64BitMode]>;
1103 }
1104
1105 let Defs = [RSP], Uses = [RSP], hasSideEffects=0 in {
1106 let mayLoad = 1, SchedRW = [WriteLoad] in {
1107 def POP64r   : I<0x58, AddRegFrm, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
1108                  IIC_POP_REG>, OpSize32, Requires<[In64BitMode]>;
1109 def POP64rmr: I<0x8F, MRM0r, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
1110                 IIC_POP_REG>, OpSize32, Requires<[In64BitMode]>;
1111 def POP64rmm: I<0x8F, MRM0m, (outs), (ins i64mem:$dst), "pop{q}\t$dst", [],
1112                 IIC_POP_MEM>, OpSize32, Requires<[In64BitMode]>;
1113 } // mayLoad, SchedRW
1114 let mayStore = 1, SchedRW = [WriteStore] in {
1115 def PUSH64r  : I<0x50, AddRegFrm, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
1116                  IIC_PUSH_REG>, OpSize32, Requires<[In64BitMode]>;
1117 def PUSH64rmr: I<0xFF, MRM6r, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
1118                  IIC_PUSH_REG>, OpSize32, Requires<[In64BitMode]>;
1119 } // mayStore, SchedRW
1120 let mayLoad = 1, mayStore = 1, SchedRW = [WriteRMW] in {
1121 def PUSH64rmm: I<0xFF, MRM6m, (outs), (ins i64mem:$src), "push{q}\t$src", [],
1122                  IIC_PUSH_MEM>, OpSize32, Requires<[In64BitMode]>;
1123 } // mayLoad, mayStore, SchedRW
1124 }
1125
1126 let Defs = [RSP], Uses = [RSP], hasSideEffects = 0, mayStore = 1,
1127     SchedRW = [WriteStore] in {
1128 def PUSH64i8   : Ii8<0x6a, RawFrm, (outs), (ins i64i8imm:$imm),
1129                     "push{q}\t$imm", [], IIC_PUSH_IMM>, Requires<[In64BitMode]>;
1130 def PUSH64i32  : Ii32S<0x68, RawFrm, (outs), (ins i64i32imm:$imm),
1131                     "push{q}\t$imm", [], IIC_PUSH_IMM>, OpSize32,
1132                     Requires<[In64BitMode]>;
1133 }
1134
1135 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1, hasSideEffects=0 in
1136 def POPF64   : I<0x9D, RawFrm, (outs), (ins), "popfq", [], IIC_POP_FD>,
1137                OpSize32, Requires<[In64BitMode]>, Sched<[WriteLoad]>;
1138 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1, hasSideEffects=0 in
1139 def PUSHF64    : I<0x9C, RawFrm, (outs), (ins), "pushfq", [], IIC_PUSH_F>,
1140                  OpSize32, Requires<[In64BitMode]>, Sched<[WriteStore]>;
1141
1142 let Defs = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP], Uses = [ESP],
1143     mayLoad = 1, hasSideEffects = 0, SchedRW = [WriteLoad] in {
1144 def POPA32   : I<0x61, RawFrm, (outs), (ins), "popal", [], IIC_POP_A>,
1145                OpSize32, Requires<[Not64BitMode]>;
1146 def POPA16   : I<0x61, RawFrm, (outs), (ins), "popaw", [], IIC_POP_A>,
1147                OpSize16, Requires<[Not64BitMode]>;
1148 }
1149 let Defs = [ESP], Uses = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP],
1150     mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
1151 def PUSHA32  : I<0x60, RawFrm, (outs), (ins), "pushal", [], IIC_PUSH_A>,
1152                OpSize32, Requires<[Not64BitMode]>;
1153 def PUSHA16  : I<0x60, RawFrm, (outs), (ins), "pushaw", [], IIC_PUSH_A>,
1154                OpSize16, Requires<[Not64BitMode]>;
1155 }
1156
1157 let Constraints = "$src = $dst", SchedRW = [WriteALU] in {
1158 // GR32 = bswap GR32
1159 def BSWAP32r : I<0xC8, AddRegFrm,
1160                  (outs GR32:$dst), (ins GR32:$src),
1161                  "bswap{l}\t$dst",
1162                  [(set GR32:$dst, (bswap GR32:$src))], IIC_BSWAP>, OpSize32, TB;
1163
1164 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
1165                   "bswap{q}\t$dst",
1166                   [(set GR64:$dst, (bswap GR64:$src))], IIC_BSWAP>, TB;
1167 } // Constraints = "$src = $dst", SchedRW
1168
1169 // Bit scan instructions.
1170 let Defs = [EFLAGS] in {
1171 def BSF16rr  : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1172                  "bsf{w}\t{$src, $dst|$dst, $src}",
1173                  [(set GR16:$dst, EFLAGS, (X86bsf GR16:$src))],
1174                   IIC_BIT_SCAN_REG>, PS, OpSize16, Sched<[WriteShift]>;
1175 def BSF16rm  : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1176                  "bsf{w}\t{$src, $dst|$dst, $src}",
1177                  [(set GR16:$dst, EFLAGS, (X86bsf (loadi16 addr:$src)))],
1178                   IIC_BIT_SCAN_MEM>, PS, OpSize16, Sched<[WriteShiftLd]>;
1179 def BSF32rr  : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1180                  "bsf{l}\t{$src, $dst|$dst, $src}",
1181                  [(set GR32:$dst, EFLAGS, (X86bsf GR32:$src))],
1182                  IIC_BIT_SCAN_REG>, PS, OpSize32, Sched<[WriteShift]>;
1183 def BSF32rm  : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1184                  "bsf{l}\t{$src, $dst|$dst, $src}",
1185                  [(set GR32:$dst, EFLAGS, (X86bsf (loadi32 addr:$src)))],
1186                  IIC_BIT_SCAN_MEM>, PS, OpSize32, Sched<[WriteShiftLd]>;
1187 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1188                   "bsf{q}\t{$src, $dst|$dst, $src}",
1189                   [(set GR64:$dst, EFLAGS, (X86bsf GR64:$src))],
1190                   IIC_BIT_SCAN_REG>, PS, Sched<[WriteShift]>;
1191 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1192                   "bsf{q}\t{$src, $dst|$dst, $src}",
1193                   [(set GR64:$dst, EFLAGS, (X86bsf (loadi64 addr:$src)))],
1194                   IIC_BIT_SCAN_MEM>, PS, Sched<[WriteShiftLd]>;
1195
1196 def BSR16rr  : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1197                  "bsr{w}\t{$src, $dst|$dst, $src}",
1198                  [(set GR16:$dst, EFLAGS, (X86bsr GR16:$src))],
1199                  IIC_BIT_SCAN_REG>, PS, OpSize16, Sched<[WriteShift]>;
1200 def BSR16rm  : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1201                  "bsr{w}\t{$src, $dst|$dst, $src}",
1202                  [(set GR16:$dst, EFLAGS, (X86bsr (loadi16 addr:$src)))],
1203                  IIC_BIT_SCAN_MEM>, PS, OpSize16, Sched<[WriteShiftLd]>;
1204 def BSR32rr  : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1205                  "bsr{l}\t{$src, $dst|$dst, $src}",
1206                  [(set GR32:$dst, EFLAGS, (X86bsr GR32:$src))],
1207                  IIC_BIT_SCAN_REG>, PS, OpSize32, Sched<[WriteShift]>;
1208 def BSR32rm  : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1209                  "bsr{l}\t{$src, $dst|$dst, $src}",
1210                  [(set GR32:$dst, EFLAGS, (X86bsr (loadi32 addr:$src)))],
1211                  IIC_BIT_SCAN_MEM>, PS, OpSize32, Sched<[WriteShiftLd]>;
1212 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1213                   "bsr{q}\t{$src, $dst|$dst, $src}",
1214                   [(set GR64:$dst, EFLAGS, (X86bsr GR64:$src))],
1215                   IIC_BIT_SCAN_REG>, PS, Sched<[WriteShift]>;
1216 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1217                   "bsr{q}\t{$src, $dst|$dst, $src}",
1218                   [(set GR64:$dst, EFLAGS, (X86bsr (loadi64 addr:$src)))],
1219                   IIC_BIT_SCAN_MEM>, PS, Sched<[WriteShiftLd]>;
1220 } // Defs = [EFLAGS]
1221
1222 let SchedRW = [WriteMicrocoded] in {
1223 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1224 let Defs = [EDI,ESI], Uses = [EDI,ESI,EFLAGS] in {
1225 def MOVSB : I<0xA4, RawFrmDstSrc, (outs dstidx8:$dst), (ins srcidx8:$src),
1226               "movsb\t{$src, $dst|$dst, $src}", [], IIC_MOVS>;
1227 def MOVSW : I<0xA5, RawFrmDstSrc, (outs dstidx16:$dst), (ins srcidx16:$src),
1228               "movsw\t{$src, $dst|$dst, $src}", [], IIC_MOVS>, OpSize16;
1229 def MOVSL : I<0xA5, RawFrmDstSrc, (outs dstidx32:$dst), (ins srcidx32:$src),
1230               "movs{l|d}\t{$src, $dst|$dst, $src}", [], IIC_MOVS>, OpSize32;
1231 def MOVSQ : RI<0xA5, RawFrmDstSrc, (outs dstidx64:$dst), (ins srcidx64:$src),
1232                "movsq\t{$src, $dst|$dst, $src}", [], IIC_MOVS>;
1233 }
1234
1235 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1236 let Defs = [EDI], Uses = [AL,EDI,EFLAGS] in
1237 def STOSB : I<0xAA, RawFrmDst, (outs dstidx8:$dst), (ins),
1238               "stosb\t{%al, $dst|$dst, al}", [], IIC_STOS>;
1239 let Defs = [EDI], Uses = [AX,EDI,EFLAGS] in
1240 def STOSW : I<0xAB, RawFrmDst, (outs dstidx16:$dst), (ins),
1241               "stosw\t{%ax, $dst|$dst, ax}", [], IIC_STOS>, OpSize16;
1242 let Defs = [EDI], Uses = [EAX,EDI,EFLAGS] in
1243 def STOSL : I<0xAB, RawFrmDst, (outs dstidx32:$dst), (ins),
1244               "stos{l|d}\t{%eax, $dst|$dst, eax}", [], IIC_STOS>, OpSize32;
1245 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI,EFLAGS] in
1246 def STOSQ : RI<0xAB, RawFrmDst, (outs dstidx64:$dst), (ins),
1247                "stosq\t{%rax, $dst|$dst, rax}", [], IIC_STOS>;
1248
1249 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1250 let Defs = [EDI,EFLAGS], Uses = [AL,EDI,EFLAGS] in
1251 def SCASB : I<0xAE, RawFrmDst, (outs), (ins dstidx8:$dst),
1252               "scasb\t{$dst, %al|al, $dst}", [], IIC_SCAS>;
1253 let Defs = [EDI,EFLAGS], Uses = [AX,EDI,EFLAGS] in
1254 def SCASW : I<0xAF, RawFrmDst, (outs), (ins dstidx16:$dst),
1255               "scasw\t{$dst, %ax|ax, $dst}", [], IIC_SCAS>, OpSize16;
1256 let Defs = [EDI,EFLAGS], Uses = [EAX,EDI,EFLAGS] in
1257 def SCASL : I<0xAF, RawFrmDst, (outs), (ins dstidx32:$dst),
1258               "scas{l|d}\t{$dst, %eax|eax, $dst}", [], IIC_SCAS>, OpSize32;
1259 let Defs = [EDI,EFLAGS], Uses = [RAX,EDI,EFLAGS] in
1260 def SCASQ : RI<0xAF, RawFrmDst, (outs), (ins dstidx64:$dst),
1261                "scasq\t{$dst, %rax|rax, $dst}", [], IIC_SCAS>;
1262
1263 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1264 let Defs = [EDI,ESI,EFLAGS], Uses = [EDI,ESI,EFLAGS] in {
1265 def CMPSB : I<0xA6, RawFrmDstSrc, (outs), (ins dstidx8:$dst, srcidx8:$src),
1266               "cmpsb\t{$dst, $src|$src, $dst}", [], IIC_CMPS>;
1267 def CMPSW : I<0xA7, RawFrmDstSrc, (outs), (ins dstidx16:$dst, srcidx16:$src),
1268               "cmpsw\t{$dst, $src|$src, $dst}", [], IIC_CMPS>, OpSize16;
1269 def CMPSL : I<0xA7, RawFrmDstSrc, (outs), (ins dstidx32:$dst, srcidx32:$src),
1270               "cmps{l|d}\t{$dst, $src|$src, $dst}", [], IIC_CMPS>, OpSize32;
1271 def CMPSQ : RI<0xA7, RawFrmDstSrc, (outs), (ins dstidx64:$dst, srcidx64:$src),
1272                "cmpsq\t{$dst, $src|$src, $dst}", [], IIC_CMPS>;
1273 }
1274 } // SchedRW
1275
1276 //===----------------------------------------------------------------------===//
1277 //  Move Instructions.
1278 //
1279 let SchedRW = [WriteMove] in {
1280 let hasSideEffects = 0 in {
1281 def MOV8rr  : I<0x88, MRMDestReg, (outs GR8 :$dst), (ins GR8 :$src),
1282                 "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1283 def MOV16rr : I<0x89, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1284                 "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1285 def MOV32rr : I<0x89, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1286                 "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1287 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1288                  "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1289 }
1290
1291 let isReMaterializable = 1, isAsCheapAsAMove = 1 in {
1292 def MOV8ri  : Ii8 <0xB0, AddRegFrm, (outs GR8 :$dst), (ins i8imm :$src),
1293                    "mov{b}\t{$src, $dst|$dst, $src}",
1294                    [(set GR8:$dst, imm:$src)], IIC_MOV>;
1295 def MOV16ri : Ii16<0xB8, AddRegFrm, (outs GR16:$dst), (ins i16imm:$src),
1296                    "mov{w}\t{$src, $dst|$dst, $src}",
1297                    [(set GR16:$dst, imm:$src)], IIC_MOV>, OpSize16;
1298 def MOV32ri : Ii32<0xB8, AddRegFrm, (outs GR32:$dst), (ins i32imm:$src),
1299                    "mov{l}\t{$src, $dst|$dst, $src}",
1300                    [(set GR32:$dst, imm:$src)], IIC_MOV>, OpSize32;
1301 def MOV64ri32 : RIi32S<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
1302                        "mov{q}\t{$src, $dst|$dst, $src}",
1303                        [(set GR64:$dst, i64immSExt32:$src)], IIC_MOV>;
1304 }
1305 let isReMaterializable = 1 in {
1306 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
1307                     "movabs{q}\t{$src, $dst|$dst, $src}",
1308                     [(set GR64:$dst, imm:$src)], IIC_MOV>;
1309 }
1310
1311 // Longer forms that use a ModR/M byte. Needed for disassembler
1312 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in {
1313 def MOV8ri_alt  : Ii8 <0xC6, MRM0r, (outs GR8 :$dst), (ins i8imm :$src),
1314                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1315 def MOV16ri_alt : Ii16<0xC7, MRM0r, (outs GR16:$dst), (ins i16imm:$src),
1316                    "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1317 def MOV32ri_alt : Ii32<0xC7, MRM0r, (outs GR32:$dst), (ins i32imm:$src),
1318                    "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1319 }
1320 } // SchedRW
1321
1322 let SchedRW = [WriteStore] in {
1323 def MOV8mi  : Ii8 <0xC6, MRM0m, (outs), (ins i8mem :$dst, i8imm :$src),
1324                    "mov{b}\t{$src, $dst|$dst, $src}",
1325                    [(store (i8 imm8_su:$src), addr:$dst)], IIC_MOV_MEM>;
1326 def MOV16mi : Ii16<0xC7, MRM0m, (outs), (ins i16mem:$dst, i16imm:$src),
1327                    "mov{w}\t{$src, $dst|$dst, $src}",
1328                    [(store (i16 imm16_su:$src), addr:$dst)], IIC_MOV_MEM>, OpSize16;
1329 def MOV32mi : Ii32<0xC7, MRM0m, (outs), (ins i32mem:$dst, i32imm:$src),
1330                    "mov{l}\t{$src, $dst|$dst, $src}",
1331                    [(store (i32 imm32_su:$src), addr:$dst)], IIC_MOV_MEM>, OpSize32;
1332 def MOV64mi32 : RIi32S<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
1333                        "mov{q}\t{$src, $dst|$dst, $src}",
1334                        [(store i64immSExt32:$src, addr:$dst)], IIC_MOV_MEM>;
1335 } // SchedRW
1336
1337 let hasSideEffects = 0 in {
1338
1339 /// Memory offset versions of moves. The immediate is an address mode sized
1340 /// offset from the segment base.
1341 let SchedRW = [WriteALU] in {
1342 let mayLoad = 1 in {
1343 let Defs = [AL] in
1344 def MOV8ao32 : Ii32<0xA0, RawFrmMemOffs, (outs), (ins offset32_8:$src),
1345                     "mov{b}\t{$src, %al|al, $src}", [], IIC_MOV_MEM>,
1346                     AdSize32;
1347 let Defs = [AX] in
1348 def MOV16ao32 : Ii32<0xA1, RawFrmMemOffs, (outs), (ins offset32_16:$src),
1349                      "mov{w}\t{$src, %ax|ax, $src}", [], IIC_MOV_MEM>,
1350                      OpSize16, AdSize32;
1351 let Defs = [EAX] in
1352 def MOV32ao32 : Ii32<0xA1, RawFrmMemOffs, (outs), (ins offset32_32:$src),
1353                      "mov{l}\t{$src, %eax|eax, $src}", [], IIC_MOV_MEM>,
1354                      OpSize32, AdSize32;
1355 let Defs = [RAX] in
1356 def MOV64ao32 : RIi32<0xA1, RawFrmMemOffs, (outs), (ins offset32_64:$src),
1357                       "mov{q}\t{$src, %rax|rax, $src}", [], IIC_MOV_MEM>,
1358                       AdSize32;
1359
1360 let Defs = [AL] in
1361 def MOV8ao16 : Ii16<0xA0, RawFrmMemOffs, (outs), (ins offset16_8:$src),
1362                     "mov{b}\t{$src, %al|al, $src}", [], IIC_MOV_MEM>, AdSize16;
1363 let Defs = [AX] in
1364 def MOV16ao16 : Ii16<0xA1, RawFrmMemOffs, (outs), (ins offset16_16:$src),
1365                      "mov{w}\t{$src, %ax|ax, $src}", [], IIC_MOV_MEM>,
1366                      OpSize16, AdSize16;
1367 let Defs = [EAX] in
1368 def MOV32ao16 : Ii16<0xA1, RawFrmMemOffs, (outs), (ins offset16_32:$src),
1369                      "mov{l}\t{$src, %eax|eax, $src}", [], IIC_MOV_MEM>,
1370                      AdSize16, OpSize32;
1371 }
1372 let mayStore = 1 in {
1373 let Uses = [AL] in
1374 def MOV8o32a : Ii32<0xA2, RawFrmMemOffs, (outs offset32_8:$dst), (ins),
1375                     "mov{b}\t{%al, $dst|$dst, al}", [], IIC_MOV_MEM>, AdSize32;
1376 let Uses = [AX] in
1377 def MOV16o32a : Ii32<0xA3, RawFrmMemOffs, (outs offset32_16:$dst), (ins),
1378                      "mov{w}\t{%ax, $dst|$dst, ax}", [], IIC_MOV_MEM>,
1379                      OpSize16, AdSize32;
1380 let Uses = [EAX] in
1381 def MOV32o32a : Ii32<0xA3, RawFrmMemOffs, (outs offset32_32:$dst), (ins),
1382                      "mov{l}\t{%eax, $dst|$dst, eax}", [], IIC_MOV_MEM>,
1383                      OpSize32, AdSize32;
1384 let Uses = [RAX] in
1385 def MOV64o32a : RIi32<0xA3, RawFrmMemOffs, (outs offset32_64:$dst), (ins),
1386                       "mov{q}\t{%rax, $dst|$dst, rax}", [], IIC_MOV_MEM>,
1387                       AdSize32;
1388
1389 let Uses = [AL] in
1390 def MOV8o16a : Ii16<0xA2, RawFrmMemOffs, (outs offset16_8:$dst), (ins),
1391                     "mov{b}\t{%al, $dst|$dst, al}", [], IIC_MOV_MEM>, AdSize16;
1392 let Uses = [AX] in
1393 def MOV16o16a : Ii16<0xA3, RawFrmMemOffs, (outs offset16_16:$dst), (ins),
1394                      "mov{w}\t{%ax, $dst|$dst, ax}", [], IIC_MOV_MEM>,
1395                      OpSize16, AdSize16;
1396 let Uses = [EAX] in
1397 def MOV32o16a : Ii16<0xA3, RawFrmMemOffs, (outs offset16_32:$dst), (ins),
1398                      "mov{l}\t{%eax, $dst|$dst, eax}", [], IIC_MOV_MEM>,
1399                      OpSize32, AdSize16;
1400 }
1401 }
1402
1403 // These forms all have full 64-bit absolute addresses in their instructions
1404 // and use the movabs mnemonic to indicate this specific form.
1405 let mayLoad = 1 in {
1406 let Defs = [AL] in
1407 def MOV8ao64 : RIi64_NOREX<0xA0, RawFrmMemOffs, (outs), (ins offset64_8:$src),
1408                      "movabs{b}\t{$src, %al|al, $src}", []>, AdSize64;
1409 let Defs = [AX] in
1410 def MOV16ao64 : RIi64_NOREX<0xA1, RawFrmMemOffs, (outs), (ins offset64_16:$src),
1411                      "movabs{w}\t{$src, %ax|ax, $src}", []>, OpSize16, AdSize64;
1412 let Defs = [EAX] in
1413 def MOV32ao64 : RIi64_NOREX<0xA1, RawFrmMemOffs, (outs), (ins offset64_32:$src),
1414                      "movabs{l}\t{$src, %eax|eax, $src}", []>, OpSize32,
1415                      AdSize64;
1416 let Defs = [RAX] in
1417 def MOV64ao64 : RIi64<0xA1, RawFrmMemOffs, (outs), (ins offset64_64:$src),
1418                      "movabs{q}\t{$src, %rax|rax, $src}", []>, AdSize64;
1419 }
1420
1421 let mayStore = 1 in {
1422 let Uses = [AL] in
1423 def MOV8o64a : RIi64_NOREX<0xA2, RawFrmMemOffs, (outs offset64_8:$dst), (ins),
1424                      "movabs{b}\t{%al, $dst|$dst, al}", []>, AdSize64;
1425 let Uses = [AX] in
1426 def MOV16o64a : RIi64_NOREX<0xA3, RawFrmMemOffs, (outs offset64_16:$dst), (ins),
1427                      "movabs{w}\t{%ax, $dst|$dst, ax}", []>, OpSize16, AdSize64;
1428 let Uses = [EAX] in
1429 def MOV32o64a : RIi64_NOREX<0xA3, RawFrmMemOffs, (outs offset64_32:$dst), (ins),
1430                      "movabs{l}\t{%eax, $dst|$dst, eax}", []>, OpSize32,
1431                      AdSize64;
1432 let Uses = [RAX] in
1433 def MOV64o64a : RIi64<0xA3, RawFrmMemOffs, (outs offset64_64:$dst), (ins),
1434                      "movabs{q}\t{%rax, $dst|$dst, rax}", []>, AdSize64;
1435 }
1436 } // hasSideEffects = 0
1437
1438 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
1439     SchedRW = [WriteMove] in {
1440 def MOV8rr_REV : I<0x8A, MRMSrcReg, (outs GR8:$dst), (ins GR8:$src),
1441                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1442 def MOV16rr_REV : I<0x8B, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1443                     "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize16;
1444 def MOV32rr_REV : I<0x8B, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1445                     "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize32;
1446 def MOV64rr_REV : RI<0x8B, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1447                      "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1448 }
1449
1450 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1451 def MOV8rm  : I<0x8A, MRMSrcMem, (outs GR8 :$dst), (ins i8mem :$src),
1452                 "mov{b}\t{$src, $dst|$dst, $src}",
1453                 [(set GR8:$dst, (loadi8 addr:$src))], IIC_MOV_MEM>;
1454 def MOV16rm : I<0x8B, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1455                 "mov{w}\t{$src, $dst|$dst, $src}",
1456                 [(set GR16:$dst, (loadi16 addr:$src))], IIC_MOV_MEM>, OpSize16;
1457 def MOV32rm : I<0x8B, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1458                 "mov{l}\t{$src, $dst|$dst, $src}",
1459                 [(set GR32:$dst, (loadi32 addr:$src))], IIC_MOV_MEM>, OpSize32;
1460 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1461                  "mov{q}\t{$src, $dst|$dst, $src}",
1462                  [(set GR64:$dst, (load addr:$src))], IIC_MOV_MEM>;
1463 }
1464
1465 let SchedRW = [WriteStore] in {
1466 def MOV8mr  : I<0x88, MRMDestMem, (outs), (ins i8mem :$dst, GR8 :$src),
1467                 "mov{b}\t{$src, $dst|$dst, $src}",
1468                 [(store GR8:$src, addr:$dst)], IIC_MOV_MEM>;
1469 def MOV16mr : I<0x89, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1470                 "mov{w}\t{$src, $dst|$dst, $src}",
1471                 [(store GR16:$src, addr:$dst)], IIC_MOV_MEM>, OpSize16;
1472 def MOV32mr : I<0x89, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1473                 "mov{l}\t{$src, $dst|$dst, $src}",
1474                 [(store GR32:$src, addr:$dst)], IIC_MOV_MEM>, OpSize32;
1475 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1476                  "mov{q}\t{$src, $dst|$dst, $src}",
1477                  [(store GR64:$src, addr:$dst)], IIC_MOV_MEM>;
1478 } // SchedRW
1479
1480 // Versions of MOV8rr, MOV8mr, and MOV8rm that use i8mem_NOREX and GR8_NOREX so
1481 // that they can be used for copying and storing h registers, which can't be
1482 // encoded when a REX prefix is present.
1483 let isCodeGenOnly = 1 in {
1484 let hasSideEffects = 0 in
1485 def MOV8rr_NOREX : I<0x88, MRMDestReg,
1486                      (outs GR8_NOREX:$dst), (ins GR8_NOREX:$src),
1487                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [], IIC_MOV>,
1488                    Sched<[WriteMove]>;
1489 let mayStore = 1, hasSideEffects = 0 in
1490 def MOV8mr_NOREX : I<0x88, MRMDestMem,
1491                      (outs), (ins i8mem_NOREX:$dst, GR8_NOREX:$src),
1492                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1493                      IIC_MOV_MEM>, Sched<[WriteStore]>;
1494 let mayLoad = 1, hasSideEffects = 0,
1495     canFoldAsLoad = 1, isReMaterializable = 1 in
1496 def MOV8rm_NOREX : I<0x8A, MRMSrcMem,
1497                      (outs GR8_NOREX:$dst), (ins i8mem_NOREX:$src),
1498                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1499                      IIC_MOV_MEM>, Sched<[WriteLoad]>;
1500 }
1501
1502
1503 // Condition code ops, incl. set if equal/not equal/...
1504 let SchedRW = [WriteALU] in {
1505 let Defs = [EFLAGS], Uses = [AH] in
1506 def SAHF     : I<0x9E, RawFrm, (outs),  (ins), "sahf",
1507                  [(set EFLAGS, (X86sahf AH))], IIC_AHF>,
1508                Requires<[HasLAHFSAHF]>;
1509 let Defs = [AH], Uses = [EFLAGS], hasSideEffects = 0 in
1510 def LAHF     : I<0x9F, RawFrm, (outs),  (ins), "lahf", [],
1511                 IIC_AHF>,  // AH = flags
1512                Requires<[HasLAHFSAHF]>;
1513 } // SchedRW
1514
1515 //===----------------------------------------------------------------------===//
1516 // Bit tests instructions: BT, BTS, BTR, BTC.
1517
1518 let Defs = [EFLAGS] in {
1519 let SchedRW = [WriteALU] in {
1520 def BT16rr : I<0xA3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1521                "bt{w}\t{$src2, $src1|$src1, $src2}",
1522                [(set EFLAGS, (X86bt GR16:$src1, GR16:$src2))], IIC_BT_RR>,
1523                OpSize16, TB;
1524 def BT32rr : I<0xA3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1525                "bt{l}\t{$src2, $src1|$src1, $src2}",
1526                [(set EFLAGS, (X86bt GR32:$src1, GR32:$src2))], IIC_BT_RR>,
1527                OpSize32, TB;
1528 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1529                "bt{q}\t{$src2, $src1|$src1, $src2}",
1530                [(set EFLAGS, (X86bt GR64:$src1, GR64:$src2))], IIC_BT_RR>, TB;
1531 } // SchedRW
1532
1533 // Unlike with the register+register form, the memory+register form of the
1534 // bt instruction does not ignore the high bits of the index. From ISel's
1535 // perspective, this is pretty bizarre. Make these instructions disassembly
1536 // only for now.
1537
1538 let mayLoad = 1, hasSideEffects = 0, SchedRW = [WriteALULd] in {
1539   def BT16mr : I<0xA3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1540                  "bt{w}\t{$src2, $src1|$src1, $src2}",
1541   //               [(X86bt (loadi16 addr:$src1), GR16:$src2),
1542   //                (implicit EFLAGS)]
1543                  [], IIC_BT_MR
1544                  >, OpSize16, TB, Requires<[FastBTMem]>;
1545   def BT32mr : I<0xA3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1546                  "bt{l}\t{$src2, $src1|$src1, $src2}",
1547   //               [(X86bt (loadi32 addr:$src1), GR32:$src2),
1548   //                (implicit EFLAGS)]
1549                  [], IIC_BT_MR
1550                  >, OpSize32, TB, Requires<[FastBTMem]>;
1551   def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1552                  "bt{q}\t{$src2, $src1|$src1, $src2}",
1553   //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
1554   //                (implicit EFLAGS)]
1555                   [], IIC_BT_MR
1556                   >, TB;
1557 }
1558
1559 let SchedRW = [WriteALU] in {
1560 def BT16ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1561                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1562                 [(set EFLAGS, (X86bt GR16:$src1, i16immSExt8:$src2))],
1563                 IIC_BT_RI>, OpSize16, TB;
1564 def BT32ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1565                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1566                 [(set EFLAGS, (X86bt GR32:$src1, i32immSExt8:$src2))],
1567                 IIC_BT_RI>, OpSize32, TB;
1568 def BT64ri8 : RIi8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1569                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1570                 [(set EFLAGS, (X86bt GR64:$src1, i64immSExt8:$src2))],
1571                 IIC_BT_RI>, TB;
1572 } // SchedRW
1573
1574 // Note that these instructions don't need FastBTMem because that
1575 // only applies when the other operand is in a register. When it's
1576 // an immediate, bt is still fast.
1577 let SchedRW = [WriteALU] in {
1578 def BT16mi8 : Ii8<0xBA, MRM4m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1579                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1580                 [(set EFLAGS, (X86bt (loadi16 addr:$src1), i16immSExt8:$src2))
1581                  ], IIC_BT_MI>, OpSize16, TB;
1582 def BT32mi8 : Ii8<0xBA, MRM4m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1583                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1584                 [(set EFLAGS, (X86bt (loadi32 addr:$src1), i32immSExt8:$src2))
1585                  ], IIC_BT_MI>, OpSize32, TB;
1586 def BT64mi8 : RIi8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1587                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1588                 [(set EFLAGS, (X86bt (loadi64 addr:$src1),
1589                                      i64immSExt8:$src2))], IIC_BT_MI>, TB;
1590 } // SchedRW
1591
1592 let hasSideEffects = 0 in {
1593 let SchedRW = [WriteALU] in {
1594 def BTC16rr : I<0xBB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1595                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1596                 OpSize16, TB;
1597 def BTC32rr : I<0xBB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1598                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1599                 OpSize32, TB;
1600 def BTC64rr : RI<0xBB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1601                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1602 } // SchedRW
1603
1604 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1605 def BTC16mr : I<0xBB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1606                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1607                 OpSize16, TB;
1608 def BTC32mr : I<0xBB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1609                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1610                 OpSize32, TB;
1611 def BTC64mr : RI<0xBB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1612                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1613 }
1614
1615 let SchedRW = [WriteALU] in {
1616 def BTC16ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1617                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1618                     OpSize16, TB;
1619 def BTC32ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1620                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1621                     OpSize32, TB;
1622 def BTC64ri8 : RIi8<0xBA, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1623                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1624 } // SchedRW
1625
1626 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1627 def BTC16mi8 : Ii8<0xBA, MRM7m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1628                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1629                     OpSize16, TB;
1630 def BTC32mi8 : Ii8<0xBA, MRM7m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1631                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1632                     OpSize32, TB;
1633 def BTC64mi8 : RIi8<0xBA, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1634                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1635 }
1636
1637 let SchedRW = [WriteALU] in {
1638 def BTR16rr : I<0xB3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1639                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1640                 OpSize16, TB;
1641 def BTR32rr : I<0xB3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1642                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1643                 OpSize32, TB;
1644 def BTR64rr : RI<0xB3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1645                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1646 } // SchedRW
1647
1648 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1649 def BTR16mr : I<0xB3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1650                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1651                 OpSize16, TB;
1652 def BTR32mr : I<0xB3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1653                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1654                 OpSize32, TB;
1655 def BTR64mr : RI<0xB3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1656                  "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1657 }
1658
1659 let SchedRW = [WriteALU] in {
1660 def BTR16ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1661                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1662                     OpSize16, TB;
1663 def BTR32ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1664                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1665                     OpSize32, TB;
1666 def BTR64ri8 : RIi8<0xBA, MRM6r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1667                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1668 } // SchedRW
1669
1670 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1671 def BTR16mi8 : Ii8<0xBA, MRM6m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1672                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1673                     OpSize16, TB;
1674 def BTR32mi8 : Ii8<0xBA, MRM6m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1675                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1676                     OpSize32, TB;
1677 def BTR64mi8 : RIi8<0xBA, MRM6m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1678                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1679 }
1680
1681 let SchedRW = [WriteALU] in {
1682 def BTS16rr : I<0xAB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1683                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1684                 OpSize16, TB;
1685 def BTS32rr : I<0xAB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1686                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1687               OpSize32, TB;
1688 def BTS64rr : RI<0xAB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1689                "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1690 } // SchedRW
1691
1692 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1693 def BTS16mr : I<0xAB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1694               "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1695               OpSize16, TB;
1696 def BTS32mr : I<0xAB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1697               "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1698               OpSize32, TB;
1699 def BTS64mr : RI<0xAB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1700                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1701 }
1702
1703 let SchedRW = [WriteALU] in {
1704 def BTS16ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1705                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1706                     OpSize16, TB;
1707 def BTS32ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1708                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1709                     OpSize32, TB;
1710 def BTS64ri8 : RIi8<0xBA, MRM5r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1711                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1712 } // SchedRW
1713
1714 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1715 def BTS16mi8 : Ii8<0xBA, MRM5m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1716                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1717                     OpSize16, TB;
1718 def BTS32mi8 : Ii8<0xBA, MRM5m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1719                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1720                     OpSize32, TB;
1721 def BTS64mi8 : RIi8<0xBA, MRM5m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1722                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1723 }
1724 } // hasSideEffects = 0
1725 } // Defs = [EFLAGS]
1726
1727
1728 //===----------------------------------------------------------------------===//
1729 // Atomic support
1730 //
1731
1732 // Atomic swap. These are just normal xchg instructions. But since a memory
1733 // operand is referenced, the atomicity is ensured.
1734 multiclass ATOMIC_SWAP<bits<8> opc8, bits<8> opc, string mnemonic, string frag,
1735                        InstrItinClass itin> {
1736   let Constraints = "$val = $dst", SchedRW = [WriteALULd, WriteRMW] in {
1737     def NAME#8rm  : I<opc8, MRMSrcMem, (outs GR8:$dst),
1738                       (ins GR8:$val, i8mem:$ptr),
1739                       !strconcat(mnemonic, "{b}\t{$val, $ptr|$ptr, $val}"),
1740                       [(set
1741                          GR8:$dst,
1742                          (!cast<PatFrag>(frag # "_8") addr:$ptr, GR8:$val))],
1743                       itin>;
1744     def NAME#16rm : I<opc, MRMSrcMem, (outs GR16:$dst),
1745                       (ins GR16:$val, i16mem:$ptr),
1746                       !strconcat(mnemonic, "{w}\t{$val, $ptr|$ptr, $val}"),
1747                       [(set
1748                          GR16:$dst,
1749                          (!cast<PatFrag>(frag # "_16") addr:$ptr, GR16:$val))],
1750                       itin>, OpSize16;
1751     def NAME#32rm : I<opc, MRMSrcMem, (outs GR32:$dst),
1752                       (ins GR32:$val, i32mem:$ptr),
1753                       !strconcat(mnemonic, "{l}\t{$val, $ptr|$ptr, $val}"),
1754                       [(set
1755                          GR32:$dst,
1756                          (!cast<PatFrag>(frag # "_32") addr:$ptr, GR32:$val))],
1757                       itin>, OpSize32;
1758     def NAME#64rm : RI<opc, MRMSrcMem, (outs GR64:$dst),
1759                        (ins GR64:$val, i64mem:$ptr),
1760                        !strconcat(mnemonic, "{q}\t{$val, $ptr|$ptr, $val}"),
1761                        [(set
1762                          GR64:$dst,
1763                          (!cast<PatFrag>(frag # "_64") addr:$ptr, GR64:$val))],
1764                        itin>;
1765   }
1766 }
1767
1768 defm XCHG    : ATOMIC_SWAP<0x86, 0x87, "xchg", "atomic_swap", IIC_XCHG_MEM>;
1769
1770 // Swap between registers.
1771 let SchedRW = [WriteALU] in {
1772 let Constraints = "$val = $dst" in {
1773 def XCHG8rr : I<0x86, MRMSrcReg, (outs GR8:$dst), (ins GR8:$val, GR8:$src),
1774                 "xchg{b}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1775 def XCHG16rr : I<0x87, MRMSrcReg, (outs GR16:$dst), (ins GR16:$val, GR16:$src),
1776                  "xchg{w}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>,
1777                  OpSize16;
1778 def XCHG32rr : I<0x87, MRMSrcReg, (outs GR32:$dst), (ins GR32:$val, GR32:$src),
1779                  "xchg{l}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>,
1780                  OpSize32;
1781 def XCHG64rr : RI<0x87, MRMSrcReg, (outs GR64:$dst), (ins GR64:$val,GR64:$src),
1782                   "xchg{q}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1783 }
1784
1785 // Swap between EAX and other registers.
1786 let Uses = [AX], Defs = [AX] in
1787 def XCHG16ar : I<0x90, AddRegFrm, (outs), (ins GR16:$src),
1788                   "xchg{w}\t{$src, %ax|ax, $src}", [], IIC_XCHG_REG>, OpSize16;
1789 let Uses = [EAX], Defs = [EAX] in
1790 def XCHG32ar : I<0x90, AddRegFrm, (outs), (ins GR32:$src),
1791                   "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1792                   OpSize32, Requires<[Not64BitMode]>;
1793 let Uses = [EAX], Defs = [EAX] in
1794 // Uses GR32_NOAX in 64-bit mode to prevent encoding using the 0x90 NOP encoding.
1795 // xchg %eax, %eax needs to clear upper 32-bits of RAX so is not a NOP.
1796 def XCHG32ar64 : I<0x90, AddRegFrm, (outs), (ins GR32_NOAX:$src),
1797                    "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1798                    OpSize32, Requires<[In64BitMode]>;
1799 let Uses = [RAX], Defs = [RAX] in
1800 def XCHG64ar : RI<0x90, AddRegFrm, (outs), (ins GR64:$src),
1801                   "xchg{q}\t{$src, %rax|rax, $src}", [], IIC_XCHG_REG>;
1802 } // SchedRW
1803
1804 let SchedRW = [WriteALU] in {
1805 def XADD8rr : I<0xC0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1806                 "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1807 def XADD16rr : I<0xC1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1808                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1809                  OpSize16;
1810 def XADD32rr  : I<0xC1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1811                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1812                  OpSize32;
1813 def XADD64rr  : RI<0xC1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1814                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1815 } // SchedRW
1816
1817 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1818 def XADD8rm   : I<0xC0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1819                  "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1820 def XADD16rm  : I<0xC1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1821                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1822                  OpSize16;
1823 def XADD32rm  : I<0xC1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1824                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1825                  OpSize32;
1826 def XADD64rm  : RI<0xC1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1827                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1828
1829 }
1830
1831 let SchedRW = [WriteALU] in {
1832 def CMPXCHG8rr : I<0xB0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1833                    "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1834                    IIC_CMPXCHG_REG8>, TB;
1835 def CMPXCHG16rr : I<0xB1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1836                     "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1837                     IIC_CMPXCHG_REG>, TB, OpSize16;
1838 def CMPXCHG32rr  : I<0xB1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1839                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1840                      IIC_CMPXCHG_REG>, TB, OpSize32;
1841 def CMPXCHG64rr  : RI<0xB1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1842                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1843                       IIC_CMPXCHG_REG>, TB;
1844 } // SchedRW
1845
1846 let SchedRW = [WriteALULd, WriteRMW] in {
1847 let mayLoad = 1, mayStore = 1 in {
1848 def CMPXCHG8rm   : I<0xB0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1849                      "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1850                      IIC_CMPXCHG_MEM8>, TB;
1851 def CMPXCHG16rm  : I<0xB1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1852                      "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1853                      IIC_CMPXCHG_MEM>, TB, OpSize16;
1854 def CMPXCHG32rm  : I<0xB1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1855                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1856                      IIC_CMPXCHG_MEM>, TB, OpSize32;
1857 def CMPXCHG64rm  : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1858                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1859                       IIC_CMPXCHG_MEM>, TB;
1860 }
1861
1862 let Defs = [EAX, EDX, EFLAGS], Uses = [EAX, EBX, ECX, EDX] in
1863 def CMPXCHG8B : I<0xC7, MRM1m, (outs), (ins i64mem:$dst),
1864                   "cmpxchg8b\t$dst", [], IIC_CMPXCHG_8B>, TB;
1865
1866 let Defs = [RAX, RDX, EFLAGS], Uses = [RAX, RBX, RCX, RDX] in
1867 def CMPXCHG16B : RI<0xC7, MRM1m, (outs), (ins i128mem:$dst),
1868                     "cmpxchg16b\t$dst", [], IIC_CMPXCHG_16B>,
1869                     TB, Requires<[HasCmpxchg16b]>;
1870 } // SchedRW
1871
1872
1873 // Lock instruction prefix
1874 def LOCK_PREFIX : I<0xF0, RawFrm, (outs),  (ins), "lock", []>;
1875
1876 // Rex64 instruction prefix
1877 def REX64_PREFIX : I<0x48, RawFrm, (outs),  (ins), "rex64", []>,
1878                      Requires<[In64BitMode]>;
1879
1880 // Data16 instruction prefix
1881 def DATA16_PREFIX : I<0x66, RawFrm, (outs),  (ins), "data16", []>;
1882
1883 // Repeat string operation instruction prefixes
1884 // These uses the DF flag in the EFLAGS register to inc or dec ECX
1885 let Defs = [ECX], Uses = [ECX,EFLAGS] in {
1886 // Repeat (used with INS, OUTS, MOVS, LODS and STOS)
1887 def REP_PREFIX : I<0xF3, RawFrm, (outs),  (ins), "rep", []>;
1888 // Repeat while not equal (used with CMPS and SCAS)
1889 def REPNE_PREFIX : I<0xF2, RawFrm, (outs),  (ins), "repne", []>;
1890 }
1891
1892
1893 // String manipulation instructions
1894 let SchedRW = [WriteMicrocoded] in {
1895 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1896 let Defs = [AL,ESI], Uses = [ESI,EFLAGS] in
1897 def LODSB : I<0xAC, RawFrmSrc, (outs), (ins srcidx8:$src),
1898               "lodsb\t{$src, %al|al, $src}", [], IIC_LODS>;
1899 let Defs = [AX,ESI], Uses = [ESI,EFLAGS] in
1900 def LODSW : I<0xAD, RawFrmSrc, (outs), (ins srcidx16:$src),
1901               "lodsw\t{$src, %ax|ax, $src}", [], IIC_LODS>, OpSize16;
1902 let Defs = [EAX,ESI], Uses = [ESI,EFLAGS] in
1903 def LODSL : I<0xAD, RawFrmSrc, (outs), (ins srcidx32:$src),
1904               "lods{l|d}\t{$src, %eax|eax, $src}", [], IIC_LODS>, OpSize32;
1905 let Defs = [RAX,ESI], Uses = [ESI,EFLAGS] in
1906 def LODSQ : RI<0xAD, RawFrmSrc, (outs), (ins srcidx64:$src),
1907                "lodsq\t{$src, %rax|rax, $src}", [], IIC_LODS>;
1908 }
1909
1910 let SchedRW = [WriteSystem] in {
1911 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1912 let Defs = [ESI], Uses = [DX,ESI,EFLAGS] in {
1913 def OUTSB : I<0x6E, RawFrmSrc, (outs), (ins srcidx8:$src),
1914              "outsb\t{$src, %dx|dx, $src}", [], IIC_OUTS>;
1915 def OUTSW : I<0x6F, RawFrmSrc, (outs), (ins srcidx16:$src),
1916               "outsw\t{$src, %dx|dx, $src}", [], IIC_OUTS>, OpSize16;
1917 def OUTSL : I<0x6F, RawFrmSrc, (outs), (ins srcidx32:$src),
1918               "outs{l|d}\t{$src, %dx|dx, $src}", [], IIC_OUTS>, OpSize32;
1919 }
1920
1921 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1922 let Defs = [EDI], Uses = [DX,EDI,EFLAGS] in {
1923 def INSB : I<0x6C, RawFrmDst, (outs dstidx8:$dst), (ins),
1924              "insb\t{%dx, $dst|$dst, dx}", [], IIC_INS>;
1925 def INSW : I<0x6D, RawFrmDst, (outs dstidx16:$dst), (ins),
1926              "insw\t{%dx, $dst|$dst, dx}", [], IIC_INS>,  OpSize16;
1927 def INSL : I<0x6D, RawFrmDst, (outs dstidx32:$dst), (ins),
1928              "ins{l|d}\t{%dx, $dst|$dst, dx}", [], IIC_INS>, OpSize32;
1929 }
1930 }
1931
1932 // Flag instructions
1933 let SchedRW = [WriteALU] in {
1934 def CLC : I<0xF8, RawFrm, (outs), (ins), "clc", [], IIC_CLC>;
1935 def STC : I<0xF9, RawFrm, (outs), (ins), "stc", [], IIC_STC>;
1936 def CLI : I<0xFA, RawFrm, (outs), (ins), "cli", [], IIC_CLI>;
1937 def STI : I<0xFB, RawFrm, (outs), (ins), "sti", [], IIC_STI>;
1938 def CLD : I<0xFC, RawFrm, (outs), (ins), "cld", [], IIC_CLD>;
1939 def STD : I<0xFD, RawFrm, (outs), (ins), "std", [], IIC_STD>;
1940 def CMC : I<0xF5, RawFrm, (outs), (ins), "cmc", [], IIC_CMC>;
1941
1942 def CLTS : I<0x06, RawFrm, (outs), (ins), "clts", [], IIC_CLTS>, TB;
1943 }
1944
1945 // Table lookup instructions
1946 def XLAT : I<0xD7, RawFrm, (outs), (ins), "xlatb", [], IIC_XLAT>,
1947            Sched<[WriteLoad]>;
1948
1949 let SchedRW = [WriteMicrocoded] in {
1950 // ASCII Adjust After Addition
1951 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1952 def AAA : I<0x37, RawFrm, (outs), (ins), "aaa", [], IIC_AAA>,
1953             Requires<[Not64BitMode]>;
1954
1955 // ASCII Adjust AX Before Division
1956 // sets AL, AH and EFLAGS and uses AL and AH
1957 def AAD8i8 : Ii8<0xD5, RawFrm, (outs), (ins i8imm:$src),
1958                  "aad\t$src", [], IIC_AAD>, Requires<[Not64BitMode]>;
1959
1960 // ASCII Adjust AX After Multiply
1961 // sets AL, AH and EFLAGS and uses AL
1962 def AAM8i8 : Ii8<0xD4, RawFrm, (outs), (ins i8imm:$src),
1963                  "aam\t$src", [], IIC_AAM>, Requires<[Not64BitMode]>;
1964
1965 // ASCII Adjust AL After Subtraction - sets
1966 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1967 def AAS : I<0x3F, RawFrm, (outs), (ins), "aas", [], IIC_AAS>,
1968             Requires<[Not64BitMode]>;
1969
1970 // Decimal Adjust AL after Addition
1971 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1972 def DAA : I<0x27, RawFrm, (outs), (ins), "daa", [], IIC_DAA>,
1973             Requires<[Not64BitMode]>;
1974
1975 // Decimal Adjust AL after Subtraction
1976 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1977 def DAS : I<0x2F, RawFrm, (outs), (ins), "das", [], IIC_DAS>,
1978             Requires<[Not64BitMode]>;
1979 } // SchedRW
1980
1981 let SchedRW = [WriteSystem] in {
1982 // Check Array Index Against Bounds
1983 def BOUNDS16rm : I<0x62, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1984                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize16,
1985                    Requires<[Not64BitMode]>;
1986 def BOUNDS32rm : I<0x62, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1987                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize32,
1988                    Requires<[Not64BitMode]>;
1989
1990 // Adjust RPL Field of Segment Selector
1991 def ARPL16rr : I<0x63, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1992                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_REG>,
1993                  Requires<[Not64BitMode]>;
1994 def ARPL16mr : I<0x63, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1995                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_MEM>,
1996                  Requires<[Not64BitMode]>;
1997 } // SchedRW
1998
1999 //===----------------------------------------------------------------------===//
2000 // MOVBE Instructions
2001 //
2002 let Predicates = [HasMOVBE] in {
2003   let SchedRW = [WriteALULd] in {
2004   def MOVBE16rm : I<0xF0, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
2005                     "movbe{w}\t{$src, $dst|$dst, $src}",
2006                     [(set GR16:$dst, (bswap (loadi16 addr:$src)))], IIC_MOVBE>,
2007                     OpSize16, T8PS;
2008   def MOVBE32rm : I<0xF0, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
2009                     "movbe{l}\t{$src, $dst|$dst, $src}",
2010                     [(set GR32:$dst, (bswap (loadi32 addr:$src)))], IIC_MOVBE>,
2011                     OpSize32, T8PS;
2012   def MOVBE64rm : RI<0xF0, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
2013                      "movbe{q}\t{$src, $dst|$dst, $src}",
2014                      [(set GR64:$dst, (bswap (loadi64 addr:$src)))], IIC_MOVBE>,
2015                      T8PS;
2016   }
2017   let SchedRW = [WriteStore] in {
2018   def MOVBE16mr : I<0xF1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
2019                     "movbe{w}\t{$src, $dst|$dst, $src}",
2020                     [(store (bswap GR16:$src), addr:$dst)], IIC_MOVBE>,
2021                     OpSize16, T8PS;
2022   def MOVBE32mr : I<0xF1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
2023                     "movbe{l}\t{$src, $dst|$dst, $src}",
2024                     [(store (bswap GR32:$src), addr:$dst)], IIC_MOVBE>,
2025                     OpSize32, T8PS;
2026   def MOVBE64mr : RI<0xF1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
2027                      "movbe{q}\t{$src, $dst|$dst, $src}",
2028                      [(store (bswap GR64:$src), addr:$dst)], IIC_MOVBE>,
2029                      T8PS;
2030   }
2031 }
2032
2033 //===----------------------------------------------------------------------===//
2034 // RDRAND Instruction
2035 //
2036 let Predicates = [HasRDRAND], Defs = [EFLAGS] in {
2037   def RDRAND16r : I<0xC7, MRM6r, (outs GR16:$dst), (ins),
2038                     "rdrand{w}\t$dst",
2039                     [(set GR16:$dst, EFLAGS, (X86rdrand))]>, OpSize16, TB;
2040   def RDRAND32r : I<0xC7, MRM6r, (outs GR32:$dst), (ins),
2041                     "rdrand{l}\t$dst",
2042                     [(set GR32:$dst, EFLAGS, (X86rdrand))]>, OpSize32, TB;
2043   def RDRAND64r : RI<0xC7, MRM6r, (outs GR64:$dst), (ins),
2044                      "rdrand{q}\t$dst",
2045                      [(set GR64:$dst, EFLAGS, (X86rdrand))]>, TB;
2046 }
2047
2048 //===----------------------------------------------------------------------===//
2049 // RDSEED Instruction
2050 //
2051 let Predicates = [HasRDSEED], Defs = [EFLAGS] in {
2052   def RDSEED16r : I<0xC7, MRM7r, (outs GR16:$dst), (ins),
2053                     "rdseed{w}\t$dst",
2054                     [(set GR16:$dst, EFLAGS, (X86rdseed))]>, OpSize16, TB;
2055   def RDSEED32r : I<0xC7, MRM7r, (outs GR32:$dst), (ins),
2056                     "rdseed{l}\t$dst",
2057                     [(set GR32:$dst, EFLAGS, (X86rdseed))]>, OpSize32, TB;
2058   def RDSEED64r : RI<0xC7, MRM7r, (outs GR64:$dst), (ins),
2059                      "rdseed{q}\t$dst",
2060                      [(set GR64:$dst, EFLAGS, (X86rdseed))]>, TB;
2061 }
2062
2063 //===----------------------------------------------------------------------===//
2064 // LZCNT Instruction
2065 //
2066 let Predicates = [HasLZCNT], Defs = [EFLAGS] in {
2067   def LZCNT16rr : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
2068                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
2069                     [(set GR16:$dst, (ctlz GR16:$src)), (implicit EFLAGS)]>, XS,
2070                     OpSize16;
2071   def LZCNT16rm : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
2072                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
2073                     [(set GR16:$dst, (ctlz (loadi16 addr:$src))),
2074                      (implicit EFLAGS)]>, XS, OpSize16;
2075
2076   def LZCNT32rr : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
2077                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
2078                     [(set GR32:$dst, (ctlz GR32:$src)), (implicit EFLAGS)]>, XS,
2079                     OpSize32;
2080   def LZCNT32rm : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
2081                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
2082                     [(set GR32:$dst, (ctlz (loadi32 addr:$src))),
2083                      (implicit EFLAGS)]>, XS, OpSize32;
2084
2085   def LZCNT64rr : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
2086                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
2087                      [(set GR64:$dst, (ctlz GR64:$src)), (implicit EFLAGS)]>,
2088                      XS;
2089   def LZCNT64rm : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
2090                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
2091                      [(set GR64:$dst, (ctlz (loadi64 addr:$src))),
2092                       (implicit EFLAGS)]>, XS;
2093 }
2094
2095 let Predicates = [HasLZCNT] in {
2096   def : Pat<(X86cmov (ctlz GR16:$src), (i16 16), (X86_COND_E_OR_NE),
2097               (X86cmp GR16:$src, (i16 0))),
2098             (LZCNT16rr GR16:$src)>;
2099   def : Pat<(X86cmov (ctlz GR32:$src), (i32 32), (X86_COND_E_OR_NE),
2100               (X86cmp GR32:$src, (i32 0))),
2101             (LZCNT32rr GR32:$src)>;
2102   def : Pat<(X86cmov (ctlz GR64:$src), (i64 64), (X86_COND_E_OR_NE),
2103               (X86cmp GR64:$src, (i64 0))),
2104             (LZCNT64rr GR64:$src)>;
2105   def : Pat<(X86cmov (i16 16), (ctlz GR16:$src), (X86_COND_E_OR_NE),
2106               (X86cmp GR16:$src, (i16 0))),
2107             (LZCNT16rr GR16:$src)>;
2108   def : Pat<(X86cmov (i32 32), (ctlz GR32:$src), (X86_COND_E_OR_NE),
2109               (X86cmp GR32:$src, (i32 0))),
2110             (LZCNT32rr GR32:$src)>;
2111   def : Pat<(X86cmov (i64 64), (ctlz GR64:$src), (X86_COND_E_OR_NE),
2112               (X86cmp GR64:$src, (i64 0))),
2113             (LZCNT64rr GR64:$src)>;
2114
2115   def : Pat<(X86cmov (ctlz (loadi16 addr:$src)), (i16 16), (X86_COND_E_OR_NE),
2116               (X86cmp (loadi16 addr:$src), (i16 0))),
2117             (LZCNT16rm addr:$src)>;
2118   def : Pat<(X86cmov (ctlz (loadi32 addr:$src)), (i32 32), (X86_COND_E_OR_NE),
2119               (X86cmp (loadi32 addr:$src), (i32 0))),
2120             (LZCNT32rm addr:$src)>;
2121   def : Pat<(X86cmov (ctlz (loadi64 addr:$src)), (i64 64), (X86_COND_E_OR_NE),
2122               (X86cmp (loadi64 addr:$src), (i64 0))),
2123             (LZCNT64rm addr:$src)>;
2124   def : Pat<(X86cmov (i16 16), (ctlz (loadi16 addr:$src)), (X86_COND_E_OR_NE),
2125               (X86cmp (loadi16 addr:$src), (i16 0))),
2126             (LZCNT16rm addr:$src)>;
2127   def : Pat<(X86cmov (i32 32), (ctlz (loadi32 addr:$src)), (X86_COND_E_OR_NE),
2128               (X86cmp (loadi32 addr:$src), (i32 0))),
2129             (LZCNT32rm addr:$src)>;
2130   def : Pat<(X86cmov (i64 64), (ctlz (loadi64 addr:$src)), (X86_COND_E_OR_NE),
2131               (X86cmp (loadi64 addr:$src), (i64 0))),
2132             (LZCNT64rm addr:$src)>;
2133 }
2134
2135 //===----------------------------------------------------------------------===//
2136 // BMI Instructions
2137 //
2138 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2139   def TZCNT16rr : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
2140                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
2141                     [(set GR16:$dst, (cttz GR16:$src)), (implicit EFLAGS)]>, XS,
2142                     OpSize16;
2143   def TZCNT16rm : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
2144                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
2145                     [(set GR16:$dst, (cttz (loadi16 addr:$src))),
2146                      (implicit EFLAGS)]>, XS, OpSize16;
2147
2148   def TZCNT32rr : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
2149                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
2150                     [(set GR32:$dst, (cttz GR32:$src)), (implicit EFLAGS)]>, XS,
2151                     OpSize32;
2152   def TZCNT32rm : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
2153                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
2154                     [(set GR32:$dst, (cttz (loadi32 addr:$src))),
2155                      (implicit EFLAGS)]>, XS, OpSize32;
2156
2157   def TZCNT64rr : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
2158                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
2159                      [(set GR64:$dst, (cttz GR64:$src)), (implicit EFLAGS)]>,
2160                      XS;
2161   def TZCNT64rm : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
2162                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
2163                      [(set GR64:$dst, (cttz (loadi64 addr:$src))),
2164                       (implicit EFLAGS)]>, XS;
2165 }
2166
2167 multiclass bmi_bls<string mnemonic, Format RegMRM, Format MemMRM,
2168                   RegisterClass RC, X86MemOperand x86memop> {
2169 let hasSideEffects = 0 in {
2170   def rr : I<0xF3, RegMRM, (outs RC:$dst), (ins RC:$src),
2171              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
2172              []>, T8PS, VEX_4V;
2173   let mayLoad = 1 in
2174   def rm : I<0xF3, MemMRM, (outs RC:$dst), (ins x86memop:$src),
2175              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
2176              []>, T8PS, VEX_4V;
2177 }
2178 }
2179
2180 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2181   defm BLSR32 : bmi_bls<"blsr{l}", MRM1r, MRM1m, GR32, i32mem>;
2182   defm BLSR64 : bmi_bls<"blsr{q}", MRM1r, MRM1m, GR64, i64mem>, VEX_W;
2183   defm BLSMSK32 : bmi_bls<"blsmsk{l}", MRM2r, MRM2m, GR32, i32mem>;
2184   defm BLSMSK64 : bmi_bls<"blsmsk{q}", MRM2r, MRM2m, GR64, i64mem>, VEX_W;
2185   defm BLSI32 : bmi_bls<"blsi{l}", MRM3r, MRM3m, GR32, i32mem>;
2186   defm BLSI64 : bmi_bls<"blsi{q}", MRM3r, MRM3m, GR64, i64mem>, VEX_W;
2187 }
2188
2189 //===----------------------------------------------------------------------===//
2190 // Pattern fragments to auto generate BMI instructions.
2191 //===----------------------------------------------------------------------===//
2192
2193 let Predicates = [HasBMI] in {
2194   // FIXME: patterns for the load versions are not implemented
2195   def : Pat<(and GR32:$src, (add GR32:$src, -1)),
2196             (BLSR32rr GR32:$src)>;
2197   def : Pat<(and GR64:$src, (add GR64:$src, -1)),
2198             (BLSR64rr GR64:$src)>;
2199
2200   def : Pat<(xor GR32:$src, (add GR32:$src, -1)),
2201             (BLSMSK32rr GR32:$src)>;
2202   def : Pat<(xor GR64:$src, (add GR64:$src, -1)),
2203             (BLSMSK64rr GR64:$src)>;
2204
2205   def : Pat<(and GR32:$src, (ineg GR32:$src)),
2206             (BLSI32rr GR32:$src)>;
2207   def : Pat<(and GR64:$src, (ineg GR64:$src)),
2208             (BLSI64rr GR64:$src)>;
2209 }
2210
2211 let Predicates = [HasBMI] in {
2212   def : Pat<(X86cmov (cttz GR16:$src), (i16 16), (X86_COND_E_OR_NE),
2213               (X86cmp GR16:$src, (i16 0))),
2214             (TZCNT16rr GR16:$src)>;
2215   def : Pat<(X86cmov (cttz GR32:$src), (i32 32), (X86_COND_E_OR_NE),
2216               (X86cmp GR32:$src, (i32 0))),
2217             (TZCNT32rr GR32:$src)>;
2218   def : Pat<(X86cmov (cttz GR64:$src), (i64 64), (X86_COND_E_OR_NE),
2219               (X86cmp GR64:$src, (i64 0))),
2220             (TZCNT64rr GR64:$src)>;
2221   def : Pat<(X86cmov (i16 16), (cttz GR16:$src), (X86_COND_E_OR_NE),
2222               (X86cmp GR16:$src, (i16 0))),
2223             (TZCNT16rr GR16:$src)>;
2224   def : Pat<(X86cmov (i32 32), (cttz GR32:$src), (X86_COND_E_OR_NE),
2225               (X86cmp GR32:$src, (i32 0))),
2226             (TZCNT32rr GR32:$src)>;
2227   def : Pat<(X86cmov (i64 64), (cttz GR64:$src), (X86_COND_E_OR_NE),
2228               (X86cmp GR64:$src, (i64 0))),
2229             (TZCNT64rr GR64:$src)>;
2230
2231   def : Pat<(X86cmov (cttz (loadi16 addr:$src)), (i16 16), (X86_COND_E_OR_NE),
2232               (X86cmp (loadi16 addr:$src), (i16 0))),
2233             (TZCNT16rm addr:$src)>;
2234   def : Pat<(X86cmov (cttz (loadi32 addr:$src)), (i32 32), (X86_COND_E_OR_NE),
2235               (X86cmp (loadi32 addr:$src), (i32 0))),
2236             (TZCNT32rm addr:$src)>;
2237   def : Pat<(X86cmov (cttz (loadi64 addr:$src)), (i64 64), (X86_COND_E_OR_NE),
2238               (X86cmp (loadi64 addr:$src), (i64 0))),
2239             (TZCNT64rm addr:$src)>;
2240   def : Pat<(X86cmov (i16 16), (cttz (loadi16 addr:$src)), (X86_COND_E_OR_NE),
2241               (X86cmp (loadi16 addr:$src), (i16 0))),
2242             (TZCNT16rm addr:$src)>;
2243   def : Pat<(X86cmov (i32 32), (cttz (loadi32 addr:$src)), (X86_COND_E_OR_NE),
2244               (X86cmp (loadi32 addr:$src), (i32 0))),
2245             (TZCNT32rm addr:$src)>;
2246   def : Pat<(X86cmov (i64 64), (cttz (loadi64 addr:$src)), (X86_COND_E_OR_NE),
2247               (X86cmp (loadi64 addr:$src), (i64 0))),
2248             (TZCNT64rm addr:$src)>;
2249 }
2250
2251
2252 multiclass bmi_bextr_bzhi<bits<8> opc, string mnemonic, RegisterClass RC,
2253                           X86MemOperand x86memop, Intrinsic Int,
2254                           PatFrag ld_frag> {
2255   def rr : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
2256              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2257              [(set RC:$dst, (Int RC:$src1, RC:$src2)), (implicit EFLAGS)]>,
2258              T8PS, VEX_4VOp3;
2259   def rm : I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src1, RC:$src2),
2260              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2261              [(set RC:$dst, (Int (ld_frag addr:$src1), RC:$src2)),
2262               (implicit EFLAGS)]>, T8PS, VEX_4VOp3;
2263 }
2264
2265 let Predicates = [HasBMI], Defs = [EFLAGS] in {
2266   defm BEXTR32 : bmi_bextr_bzhi<0xF7, "bextr{l}", GR32, i32mem,
2267                                 int_x86_bmi_bextr_32, loadi32>;
2268   defm BEXTR64 : bmi_bextr_bzhi<0xF7, "bextr{q}", GR64, i64mem,
2269                                 int_x86_bmi_bextr_64, loadi64>, VEX_W;
2270 }
2271
2272 let Predicates = [HasBMI2], Defs = [EFLAGS] in {
2273   defm BZHI32 : bmi_bextr_bzhi<0xF5, "bzhi{l}", GR32, i32mem,
2274                                int_x86_bmi_bzhi_32, loadi32>;
2275   defm BZHI64 : bmi_bextr_bzhi<0xF5, "bzhi{q}", GR64, i64mem,
2276                                int_x86_bmi_bzhi_64, loadi64>, VEX_W;
2277 }
2278
2279
2280 def CountTrailingOnes : SDNodeXForm<imm, [{
2281   // Count the trailing ones in the immediate.
2282   return getI8Imm(countTrailingOnes(N->getZExtValue()), SDLoc(N));
2283 }]>;
2284
2285 def BZHIMask : ImmLeaf<i64, [{
2286   return isMask_64(Imm) && (countTrailingOnes<uint64_t>(Imm) > 32);
2287 }]>;
2288
2289 let Predicates = [HasBMI2] in {
2290   def : Pat<(and GR64:$src, BZHIMask:$mask),
2291             (BZHI64rr GR64:$src,
2292               (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2293                              (MOV8ri (CountTrailingOnes imm:$mask)), sub_8bit))>;
2294
2295   def : Pat<(and GR32:$src, (add (shl 1, GR8:$lz), -1)),
2296             (BZHI32rr GR32:$src,
2297               (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2298
2299   def : Pat<(and (loadi32 addr:$src), (add (shl 1, GR8:$lz), -1)),
2300             (BZHI32rm addr:$src,
2301               (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2302
2303   def : Pat<(and GR64:$src, (add (shl 1, GR8:$lz), -1)),
2304             (BZHI64rr GR64:$src,
2305               (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2306
2307   def : Pat<(and (loadi64 addr:$src), (add (shl 1, GR8:$lz), -1)),
2308             (BZHI64rm addr:$src,
2309               (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$lz, sub_8bit))>;
2310 } // HasBMI2
2311
2312 let Predicates = [HasBMI] in {
2313   def : Pat<(X86bextr GR32:$src1, GR32:$src2),
2314             (BEXTR32rr GR32:$src1, GR32:$src2)>;
2315   def : Pat<(X86bextr (loadi32 addr:$src1), GR32:$src2),
2316             (BEXTR32rm addr:$src1, GR32:$src2)>;
2317   def : Pat<(X86bextr GR64:$src1, GR64:$src2),
2318             (BEXTR64rr GR64:$src1, GR64:$src2)>;
2319   def : Pat<(X86bextr (loadi64 addr:$src1), GR64:$src2),
2320             (BEXTR64rm addr:$src1, GR64:$src2)>;
2321 } // HasBMI
2322
2323 multiclass bmi_pdep_pext<string mnemonic, RegisterClass RC,
2324                          X86MemOperand x86memop, Intrinsic Int,
2325                          PatFrag ld_frag> {
2326   def rr : I<0xF5, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
2327              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2328              [(set RC:$dst, (Int RC:$src1, RC:$src2))]>,
2329              VEX_4V;
2330   def rm : I<0xF5, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2331              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
2332              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))]>, VEX_4V;
2333 }
2334
2335 let Predicates = [HasBMI2] in {
2336   defm PDEP32 : bmi_pdep_pext<"pdep{l}", GR32, i32mem,
2337                                int_x86_bmi_pdep_32, loadi32>, T8XD;
2338   defm PDEP64 : bmi_pdep_pext<"pdep{q}", GR64, i64mem,
2339                                int_x86_bmi_pdep_64, loadi64>, T8XD, VEX_W;
2340   defm PEXT32 : bmi_pdep_pext<"pext{l}", GR32, i32mem,
2341                                int_x86_bmi_pext_32, loadi32>, T8XS;
2342   defm PEXT64 : bmi_pdep_pext<"pext{q}", GR64, i64mem,
2343                                int_x86_bmi_pext_64, loadi64>, T8XS, VEX_W;
2344 }
2345
2346 //===----------------------------------------------------------------------===//
2347 // TBM Instructions
2348 //
2349 let Predicates = [HasTBM], Defs = [EFLAGS] in {
2350
2351 multiclass tbm_ternary_imm_intr<bits<8> opc, RegisterClass RC, string OpcodeStr,
2352                                 X86MemOperand x86memop, PatFrag ld_frag,
2353                                 Intrinsic Int, Operand immtype,
2354                                 SDPatternOperator immoperator> {
2355   def ri : Ii32<opc,  MRMSrcReg, (outs RC:$dst), (ins RC:$src1, immtype:$cntl),
2356                 !strconcat(OpcodeStr,
2357                            "\t{$cntl, $src1, $dst|$dst, $src1, $cntl}"),
2358                 [(set RC:$dst, (Int RC:$src1, immoperator:$cntl))]>,
2359            XOP, XOPA;
2360   def mi : Ii32<opc,  MRMSrcMem, (outs RC:$dst),
2361                 (ins x86memop:$src1, immtype:$cntl),
2362                 !strconcat(OpcodeStr,
2363                            "\t{$cntl, $src1, $dst|$dst, $src1, $cntl}"),
2364                 [(set RC:$dst, (Int (ld_frag addr:$src1), immoperator:$cntl))]>,
2365            XOP, XOPA;
2366 }
2367
2368 defm BEXTRI32 : tbm_ternary_imm_intr<0x10, GR32, "bextr", i32mem, loadi32,
2369                                      int_x86_tbm_bextri_u32, i32imm, imm>;
2370 let ImmT = Imm32S in
2371 defm BEXTRI64 : tbm_ternary_imm_intr<0x10, GR64, "bextr", i64mem, loadi64,
2372                                      int_x86_tbm_bextri_u64, i64i32imm,
2373                                      i64immSExt32>, VEX_W;
2374
2375 multiclass tbm_binary_rm<bits<8> opc, Format FormReg, Format FormMem,
2376                          RegisterClass RC, string OpcodeStr,
2377                          X86MemOperand x86memop, PatFrag ld_frag> {
2378 let hasSideEffects = 0 in {
2379   def rr : I<opc,  FormReg, (outs RC:$dst), (ins RC:$src),
2380              !strconcat(OpcodeStr,"\t{$src, $dst|$dst, $src}"),
2381              []>, XOP_4V, XOP9;
2382   let mayLoad = 1 in
2383   def rm : I<opc,  FormMem, (outs RC:$dst), (ins x86memop:$src),
2384              !strconcat(OpcodeStr,"\t{$src, $dst|$dst, $src}"),
2385              []>, XOP_4V, XOP9;
2386 }
2387 }
2388
2389 multiclass tbm_binary_intr<bits<8> opc, string OpcodeStr,
2390                            Format FormReg, Format FormMem> {
2391   defm NAME#32 : tbm_binary_rm<opc, FormReg, FormMem, GR32, OpcodeStr, i32mem,
2392                                loadi32>;
2393   defm NAME#64 : tbm_binary_rm<opc, FormReg, FormMem, GR64, OpcodeStr, i64mem,
2394                                loadi64>, VEX_W;
2395 }
2396
2397 defm BLCFILL : tbm_binary_intr<0x01, "blcfill", MRM1r, MRM1m>;
2398 defm BLCI    : tbm_binary_intr<0x02, "blci", MRM6r, MRM6m>;
2399 defm BLCIC   : tbm_binary_intr<0x01, "blcic", MRM5r, MRM5m>;
2400 defm BLCMSK  : tbm_binary_intr<0x02, "blcmsk", MRM1r, MRM1m>;
2401 defm BLCS    : tbm_binary_intr<0x01, "blcs", MRM3r, MRM3m>;
2402 defm BLSFILL : tbm_binary_intr<0x01, "blsfill", MRM2r, MRM2m>;
2403 defm BLSIC   : tbm_binary_intr<0x01, "blsic", MRM6r, MRM6m>;
2404 defm T1MSKC  : tbm_binary_intr<0x01, "t1mskc", MRM7r, MRM7m>;
2405 defm TZMSK   : tbm_binary_intr<0x01, "tzmsk", MRM4r, MRM4m>;
2406 } // HasTBM, EFLAGS
2407
2408 //===----------------------------------------------------------------------===//
2409 // MONITORX/MWAITX Instructions
2410 //
2411 let SchedRW = [WriteSystem] in {
2412 let Uses = [EAX, ECX, EDX] in
2413 def MONITORXrrr : I<0x01, MRM_FA, (outs), (ins), "monitorx", [],
2414                     IIC_SSE_MONITOR>, TB;
2415 let Uses = [ECX, EAX, EBX] in
2416 def MWAITXrr   : I<0x01, MRM_FB, (outs), (ins), "mwaitx", [], IIC_SSE_MWAIT>,
2417                  TB;
2418 } // SchedRW
2419
2420 def : InstAlias<"mwaitx\t{%eax, %ecx, %ebx|ebx, ecx, eax}", (MWAITXrr)>, Requires<[Not64BitMode]>;
2421 def : InstAlias<"mwaitx\t{%rax, %rcx, %rbx|rbx, rcx, rax}", (MWAITXrr)>, Requires<[In64BitMode]>;
2422
2423 def : InstAlias<"monitorx\t{%eax, %ecx, %edx|edx, ecx, eax}", (MONITORXrrr)>,
2424       Requires<[Not64BitMode]>;
2425 def : InstAlias<"monitorx\t{%rax, %rcx, %rdx|rdx, rcx, rax}", (MONITORXrrr)>,
2426       Requires<[In64BitMode]>;
2427
2428 //===----------------------------------------------------------------------===//
2429 // CLZERO Instruction
2430 //
2431 let Uses = [EAX] in
2432 def CLZEROr : I<0x01, MRM_FC, (outs), (ins), "clzero", []>, TB;
2433
2434 //===----------------------------------------------------------------------===//
2435 // Pattern fragments to auto generate TBM instructions.
2436 //===----------------------------------------------------------------------===//
2437
2438 let Predicates = [HasTBM] in {
2439   def : Pat<(X86bextr GR32:$src1, (i32 imm:$src2)),
2440             (BEXTRI32ri GR32:$src1, imm:$src2)>;
2441   def : Pat<(X86bextr (loadi32 addr:$src1), (i32 imm:$src2)),
2442             (BEXTRI32mi addr:$src1, imm:$src2)>;
2443   def : Pat<(X86bextr GR64:$src1, i64immSExt32:$src2),
2444             (BEXTRI64ri GR64:$src1, i64immSExt32:$src2)>;
2445   def : Pat<(X86bextr (loadi64 addr:$src1), i64immSExt32:$src2),
2446             (BEXTRI64mi addr:$src1, i64immSExt32:$src2)>;
2447
2448   // FIXME: patterns for the load versions are not implemented
2449   def : Pat<(and GR32:$src, (add GR32:$src, 1)),
2450             (BLCFILL32rr GR32:$src)>;
2451   def : Pat<(and GR64:$src, (add GR64:$src, 1)),
2452             (BLCFILL64rr GR64:$src)>;
2453
2454   def : Pat<(or GR32:$src, (not (add GR32:$src, 1))),
2455             (BLCI32rr GR32:$src)>;
2456   def : Pat<(or GR64:$src, (not (add GR64:$src, 1))),
2457             (BLCI64rr GR64:$src)>;
2458
2459   // Extra patterns because opt can optimize the above patterns to this.
2460   def : Pat<(or GR32:$src, (sub -2, GR32:$src)),
2461             (BLCI32rr GR32:$src)>;
2462   def : Pat<(or GR64:$src, (sub -2, GR64:$src)),
2463             (BLCI64rr GR64:$src)>;
2464
2465   def : Pat<(and (not GR32:$src), (add GR32:$src, 1)),
2466             (BLCIC32rr GR32:$src)>;
2467   def : Pat<(and (not GR64:$src), (add GR64:$src, 1)),
2468             (BLCIC64rr GR64:$src)>;
2469
2470   def : Pat<(xor GR32:$src, (add GR32:$src, 1)),
2471             (BLCMSK32rr GR32:$src)>;
2472   def : Pat<(xor GR64:$src, (add GR64:$src, 1)),
2473             (BLCMSK64rr GR64:$src)>;
2474
2475   def : Pat<(or GR32:$src, (add GR32:$src, 1)),
2476             (BLCS32rr GR32:$src)>;
2477   def : Pat<(or GR64:$src, (add GR64:$src, 1)),
2478             (BLCS64rr GR64:$src)>;
2479
2480   def : Pat<(or GR32:$src, (add GR32:$src, -1)),
2481             (BLSFILL32rr GR32:$src)>;
2482   def : Pat<(or GR64:$src, (add GR64:$src, -1)),
2483             (BLSFILL64rr GR64:$src)>;
2484
2485   def : Pat<(or (not GR32:$src), (add GR32:$src, -1)),
2486             (BLSIC32rr GR32:$src)>;
2487   def : Pat<(or (not GR64:$src), (add GR64:$src, -1)),
2488             (BLSIC64rr GR64:$src)>;
2489
2490   def : Pat<(or (not GR32:$src), (add GR32:$src, 1)),
2491             (T1MSKC32rr GR32:$src)>;
2492   def : Pat<(or (not GR64:$src), (add GR64:$src, 1)),
2493             (T1MSKC64rr GR64:$src)>;
2494
2495   def : Pat<(and (not GR32:$src), (add GR32:$src, -1)),
2496             (TZMSK32rr GR32:$src)>;
2497   def : Pat<(and (not GR64:$src), (add GR64:$src, -1)),
2498             (TZMSK64rr GR64:$src)>;
2499 } // HasTBM
2500
2501 //===----------------------------------------------------------------------===//
2502 // Memory Instructions
2503 //
2504
2505 def CLFLUSHOPT : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
2506                    "clflushopt\t$src", []>, PD;
2507 def CLWB       : I<0xAE, MRM6m, (outs), (ins i8mem:$src), "clwb\t$src", []>, PD;
2508 def PCOMMIT    : I<0xAE, MRM_F8, (outs), (ins), "pcommit", []>, PD;
2509
2510
2511 //===----------------------------------------------------------------------===//
2512 // Subsystems.
2513 //===----------------------------------------------------------------------===//
2514
2515 include "X86InstrArithmetic.td"
2516 include "X86InstrCMovSetCC.td"
2517 include "X86InstrExtension.td"
2518 include "X86InstrControl.td"
2519 include "X86InstrShiftRotate.td"
2520
2521 // X87 Floating Point Stack.
2522 include "X86InstrFPStack.td"
2523
2524 // SIMD support (SSE, MMX and AVX)
2525 include "X86InstrFragmentsSIMD.td"
2526
2527 // FMA - Fused Multiply-Add support (requires FMA)
2528 include "X86InstrFMA.td"
2529
2530 // XOP
2531 include "X86InstrXOP.td"
2532
2533 // SSE, MMX and 3DNow! vector support.
2534 include "X86InstrSSE.td"
2535 include "X86InstrAVX512.td"
2536 include "X86InstrMMX.td"
2537 include "X86Instr3DNow.td"
2538
2539 // MPX instructions
2540 include "X86InstrMPX.td"
2541
2542 include "X86InstrVMX.td"
2543 include "X86InstrSVM.td"
2544
2545 include "X86InstrTSX.td"
2546 include "X86InstrSGX.td"
2547
2548 // System instructions.
2549 include "X86InstrSystem.td"
2550
2551 // Compiler Pseudo Instructions and Pat Patterns
2552 include "X86InstrCompiler.td"
2553
2554 //===----------------------------------------------------------------------===//
2555 // Assembler Mnemonic Aliases
2556 //===----------------------------------------------------------------------===//
2557
2558 def : MnemonicAlias<"call", "callw", "att">, Requires<[In16BitMode]>;
2559 def : MnemonicAlias<"call", "calll", "att">, Requires<[In32BitMode]>;
2560 def : MnemonicAlias<"call", "callq", "att">, Requires<[In64BitMode]>;
2561
2562 def : MnemonicAlias<"cbw",  "cbtw", "att">;
2563 def : MnemonicAlias<"cwde", "cwtl", "att">;
2564 def : MnemonicAlias<"cwd",  "cwtd", "att">;
2565 def : MnemonicAlias<"cdq",  "cltd", "att">;
2566 def : MnemonicAlias<"cdqe", "cltq", "att">;
2567 def : MnemonicAlias<"cqo",  "cqto", "att">;
2568
2569 // In 64-bit mode lret maps to lretl; it is not ambiguous with lretq.
2570 def : MnemonicAlias<"lret", "lretw", "att">, Requires<[In16BitMode]>;
2571 def : MnemonicAlias<"lret", "lretl", "att">, Requires<[Not16BitMode]>;
2572
2573 def : MnemonicAlias<"leavel", "leave", "att">, Requires<[Not64BitMode]>;
2574 def : MnemonicAlias<"leaveq", "leave", "att">, Requires<[In64BitMode]>;
2575
2576 def : MnemonicAlias<"loopz",  "loope">;
2577 def : MnemonicAlias<"loopnz", "loopne">;
2578
2579 def : MnemonicAlias<"pop",   "popw",  "att">, Requires<[In16BitMode]>;
2580 def : MnemonicAlias<"pop",   "popl",  "att">, Requires<[In32BitMode]>;
2581 def : MnemonicAlias<"pop",   "popq",  "att">, Requires<[In64BitMode]>;
2582 def : MnemonicAlias<"popf",  "popfw", "att">, Requires<[In16BitMode]>;
2583 def : MnemonicAlias<"popf",  "popfl", "att">, Requires<[In32BitMode]>;
2584 def : MnemonicAlias<"popf",  "popfq", "att">, Requires<[In64BitMode]>;
2585 def : MnemonicAlias<"popfd", "popfl", "att">;
2586
2587 // FIXME: This is wrong for "push reg".  "push %bx" should turn into pushw in
2588 // all modes.  However: "push (addr)" and "push $42" should default to
2589 // pushl/pushq depending on the current mode.  Similar for "pop %bx"
2590 def : MnemonicAlias<"push",   "pushw",  "att">, Requires<[In16BitMode]>;
2591 def : MnemonicAlias<"push",   "pushl",  "att">, Requires<[In32BitMode]>;
2592 def : MnemonicAlias<"push",   "pushq",  "att">, Requires<[In64BitMode]>;
2593 def : MnemonicAlias<"pushf",  "pushfw", "att">, Requires<[In16BitMode]>;
2594 def : MnemonicAlias<"pushf",  "pushfl", "att">, Requires<[In32BitMode]>;
2595 def : MnemonicAlias<"pushf",  "pushfq", "att">, Requires<[In64BitMode]>;
2596 def : MnemonicAlias<"pushfd", "pushfl", "att">;
2597
2598 def : MnemonicAlias<"popad",  "popal",  "intel">, Requires<[Not64BitMode]>;
2599 def : MnemonicAlias<"pushad", "pushal", "intel">, Requires<[Not64BitMode]>;
2600 def : MnemonicAlias<"popa",   "popaw",  "intel">, Requires<[In16BitMode]>;
2601 def : MnemonicAlias<"pusha",  "pushaw", "intel">, Requires<[In16BitMode]>;
2602 def : MnemonicAlias<"popa",   "popal",  "intel">, Requires<[In32BitMode]>;
2603 def : MnemonicAlias<"pusha",  "pushal", "intel">, Requires<[In32BitMode]>;
2604
2605 def : MnemonicAlias<"popa",   "popaw",  "att">, Requires<[In16BitMode]>;
2606 def : MnemonicAlias<"pusha",  "pushaw", "att">, Requires<[In16BitMode]>;
2607 def : MnemonicAlias<"popa",   "popal",  "att">, Requires<[In32BitMode]>;
2608 def : MnemonicAlias<"pusha",  "pushal", "att">, Requires<[In32BitMode]>;
2609
2610 def : MnemonicAlias<"repe",  "rep">;
2611 def : MnemonicAlias<"repz",  "rep">;
2612 def : MnemonicAlias<"repnz", "repne">;
2613
2614 def : MnemonicAlias<"ret", "retw", "att">, Requires<[In16BitMode]>;
2615 def : MnemonicAlias<"ret", "retl", "att">, Requires<[In32BitMode]>;
2616 def : MnemonicAlias<"ret", "retq", "att">, Requires<[In64BitMode]>;
2617
2618 def : MnemonicAlias<"sal", "shl", "intel">;
2619 def : MnemonicAlias<"salb", "shlb", "att">;
2620 def : MnemonicAlias<"salw", "shlw", "att">;
2621 def : MnemonicAlias<"sall", "shll", "att">;
2622 def : MnemonicAlias<"salq", "shlq", "att">;
2623
2624 def : MnemonicAlias<"smovb", "movsb", "att">;
2625 def : MnemonicAlias<"smovw", "movsw", "att">;
2626 def : MnemonicAlias<"smovl", "movsl", "att">;
2627 def : MnemonicAlias<"smovq", "movsq", "att">;
2628
2629 def : MnemonicAlias<"ud2a",  "ud2",  "att">;
2630 def : MnemonicAlias<"verrw", "verr", "att">;
2631
2632 // System instruction aliases.
2633 def : MnemonicAlias<"iret",    "iretw",    "att">, Requires<[In16BitMode]>;
2634 def : MnemonicAlias<"iret",    "iretl",    "att">, Requires<[Not16BitMode]>;
2635 def : MnemonicAlias<"sysret",  "sysretl",  "att">;
2636 def : MnemonicAlias<"sysexit", "sysexitl", "att">;
2637
2638 def : MnemonicAlias<"lgdt", "lgdtw", "att">, Requires<[In16BitMode]>;
2639 def : MnemonicAlias<"lgdt", "lgdtl", "att">, Requires<[In32BitMode]>;
2640 def : MnemonicAlias<"lgdt", "lgdtq", "att">, Requires<[In64BitMode]>;
2641 def : MnemonicAlias<"lidt", "lidtw", "att">, Requires<[In16BitMode]>;
2642 def : MnemonicAlias<"lidt", "lidtl", "att">, Requires<[In32BitMode]>;
2643 def : MnemonicAlias<"lidt", "lidtq", "att">, Requires<[In64BitMode]>;
2644 def : MnemonicAlias<"sgdt", "sgdtw", "att">, Requires<[In16BitMode]>;
2645 def : MnemonicAlias<"sgdt", "sgdtl", "att">, Requires<[In32BitMode]>;
2646 def : MnemonicAlias<"sgdt", "sgdtq", "att">, Requires<[In64BitMode]>;
2647 def : MnemonicAlias<"sidt", "sidtw", "att">, Requires<[In16BitMode]>;
2648 def : MnemonicAlias<"sidt", "sidtl", "att">, Requires<[In32BitMode]>;
2649 def : MnemonicAlias<"sidt", "sidtq", "att">, Requires<[In64BitMode]>;
2650
2651
2652 // Floating point stack aliases.
2653 def : MnemonicAlias<"fcmovz",   "fcmove",   "att">;
2654 def : MnemonicAlias<"fcmova",   "fcmovnbe", "att">;
2655 def : MnemonicAlias<"fcmovnae", "fcmovb",   "att">;
2656 def : MnemonicAlias<"fcmovna",  "fcmovbe",  "att">;
2657 def : MnemonicAlias<"fcmovae",  "fcmovnb",  "att">;
2658 def : MnemonicAlias<"fcomip",   "fcompi">;
2659 def : MnemonicAlias<"fildq",    "fildll",   "att">;
2660 def : MnemonicAlias<"fistpq",   "fistpll",  "att">;
2661 def : MnemonicAlias<"fisttpq",  "fisttpll", "att">;
2662 def : MnemonicAlias<"fldcww",   "fldcw",    "att">;
2663 def : MnemonicAlias<"fnstcww",  "fnstcw",   "att">;
2664 def : MnemonicAlias<"fnstsww",  "fnstsw",   "att">;
2665 def : MnemonicAlias<"fucomip",  "fucompi">;
2666 def : MnemonicAlias<"fwait",    "wait">;
2667
2668 def : MnemonicAlias<"fxsaveq",   "fxsave64",   "att">;
2669 def : MnemonicAlias<"fxrstorq",  "fxrstor64",  "att">;
2670 def : MnemonicAlias<"xsaveq",    "xsave64",    "att">;
2671 def : MnemonicAlias<"xrstorq",   "xrstor64",   "att">;
2672 def : MnemonicAlias<"xsaveoptq", "xsaveopt64", "att">;
2673 def : MnemonicAlias<"xrstorsq",  "xrstors64",  "att">;
2674 def : MnemonicAlias<"xsavecq",   "xsavec64",   "att">;
2675 def : MnemonicAlias<"xsavesq",   "xsaves64",   "att">;
2676
2677 class CondCodeAlias<string Prefix,string Suffix, string OldCond, string NewCond,
2678                     string VariantName>
2679   : MnemonicAlias<!strconcat(Prefix, OldCond, Suffix),
2680                   !strconcat(Prefix, NewCond, Suffix), VariantName>;
2681
2682 /// IntegerCondCodeMnemonicAlias - This multiclass defines a bunch of
2683 /// MnemonicAlias's that canonicalize the condition code in a mnemonic, for
2684 /// example "setz" -> "sete".
2685 multiclass IntegerCondCodeMnemonicAlias<string Prefix, string Suffix,
2686                                         string V = ""> {
2687   def C   : CondCodeAlias<Prefix, Suffix, "c",   "b",  V>; // setc   -> setb
2688   def Z   : CondCodeAlias<Prefix, Suffix, "z" ,  "e",  V>; // setz   -> sete
2689   def NA  : CondCodeAlias<Prefix, Suffix, "na",  "be", V>; // setna  -> setbe
2690   def NB  : CondCodeAlias<Prefix, Suffix, "nb",  "ae", V>; // setnb  -> setae
2691   def NC  : CondCodeAlias<Prefix, Suffix, "nc",  "ae", V>; // setnc  -> setae
2692   def NG  : CondCodeAlias<Prefix, Suffix, "ng",  "le", V>; // setng  -> setle
2693   def NL  : CondCodeAlias<Prefix, Suffix, "nl",  "ge", V>; // setnl  -> setge
2694   def NZ  : CondCodeAlias<Prefix, Suffix, "nz",  "ne", V>; // setnz  -> setne
2695   def PE  : CondCodeAlias<Prefix, Suffix, "pe",  "p",  V>; // setpe  -> setp
2696   def PO  : CondCodeAlias<Prefix, Suffix, "po",  "np", V>; // setpo  -> setnp
2697
2698   def NAE : CondCodeAlias<Prefix, Suffix, "nae", "b",  V>; // setnae -> setb
2699   def NBE : CondCodeAlias<Prefix, Suffix, "nbe", "a",  V>; // setnbe -> seta
2700   def NGE : CondCodeAlias<Prefix, Suffix, "nge", "l",  V>; // setnge -> setl
2701   def NLE : CondCodeAlias<Prefix, Suffix, "nle", "g",  V>; // setnle -> setg
2702 }
2703
2704 // Aliases for set<CC>
2705 defm : IntegerCondCodeMnemonicAlias<"set", "">;
2706 // Aliases for j<CC>
2707 defm : IntegerCondCodeMnemonicAlias<"j", "">;
2708 // Aliases for cmov<CC>{w,l,q}
2709 defm : IntegerCondCodeMnemonicAlias<"cmov", "w", "att">;
2710 defm : IntegerCondCodeMnemonicAlias<"cmov", "l", "att">;
2711 defm : IntegerCondCodeMnemonicAlias<"cmov", "q", "att">;
2712 // No size suffix for intel-style asm.
2713 defm : IntegerCondCodeMnemonicAlias<"cmov", "", "intel">;
2714
2715
2716 //===----------------------------------------------------------------------===//
2717 // Assembler Instruction Aliases
2718 //===----------------------------------------------------------------------===//
2719
2720 // aad/aam default to base 10 if no operand is specified.
2721 def : InstAlias<"aad", (AAD8i8 10)>, Requires<[Not64BitMode]>;
2722 def : InstAlias<"aam", (AAM8i8 10)>, Requires<[Not64BitMode]>;
2723
2724 // Disambiguate the mem/imm form of bt-without-a-suffix as btl.
2725 // Likewise for btc/btr/bts.
2726 def : InstAlias<"bt {$imm, $mem|$mem, $imm}",
2727                 (BT32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2728 def : InstAlias<"btc {$imm, $mem|$mem, $imm}",
2729                 (BTC32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2730 def : InstAlias<"btr {$imm, $mem|$mem, $imm}",
2731                 (BTR32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2732 def : InstAlias<"bts {$imm, $mem|$mem, $imm}",
2733                 (BTS32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2734
2735 // clr aliases.
2736 def : InstAlias<"clrb $reg", (XOR8rr  GR8 :$reg, GR8 :$reg), 0>;
2737 def : InstAlias<"clrw $reg", (XOR16rr GR16:$reg, GR16:$reg), 0>;
2738 def : InstAlias<"clrl $reg", (XOR32rr GR32:$reg, GR32:$reg), 0>;
2739 def : InstAlias<"clrq $reg", (XOR64rr GR64:$reg, GR64:$reg), 0>;
2740
2741 // lods aliases. Accept the destination being omitted because it's implicit
2742 // in the mnemonic, or the mnemonic suffix being omitted because it's implicit
2743 // in the destination.
2744 def : InstAlias<"lodsb $src", (LODSB srcidx8:$src),  0>;
2745 def : InstAlias<"lodsw $src", (LODSW srcidx16:$src), 0>;
2746 def : InstAlias<"lods{l|d} $src", (LODSL srcidx32:$src), 0>;
2747 def : InstAlias<"lodsq $src", (LODSQ srcidx64:$src), 0>, Requires<[In64BitMode]>;
2748 def : InstAlias<"lods {$src, %al|al, $src}", (LODSB srcidx8:$src),  0>;
2749 def : InstAlias<"lods {$src, %ax|ax, $src}", (LODSW srcidx16:$src), 0>;
2750 def : InstAlias<"lods {$src, %eax|eax, $src}", (LODSL srcidx32:$src), 0>;
2751 def : InstAlias<"lods {$src, %rax|rax, $src}", (LODSQ srcidx64:$src), 0>, Requires<[In64BitMode]>;
2752
2753 // stos aliases. Accept the source being omitted because it's implicit in
2754 // the mnemonic, or the mnemonic suffix being omitted because it's implicit
2755 // in the source.
2756 def : InstAlias<"stosb $dst", (STOSB dstidx8:$dst),  0>;
2757 def : InstAlias<"stosw $dst", (STOSW dstidx16:$dst), 0>;
2758 def : InstAlias<"stos{l|d} $dst", (STOSL dstidx32:$dst), 0>;
2759 def : InstAlias<"stosq $dst", (STOSQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2760 def : InstAlias<"stos {%al, $dst|$dst, al}", (STOSB dstidx8:$dst),  0>;
2761 def : InstAlias<"stos {%ax, $dst|$dst, ax}", (STOSW dstidx16:$dst), 0>;
2762 def : InstAlias<"stos {%eax, $dst|$dst, eax}", (STOSL dstidx32:$dst), 0>;
2763 def : InstAlias<"stos {%rax, $dst|$dst, rax}", (STOSQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2764
2765 // scas aliases. Accept the destination being omitted because it's implicit
2766 // in the mnemonic, or the mnemonic suffix being omitted because it's implicit
2767 // in the destination.
2768 def : InstAlias<"scasb $dst", (SCASB dstidx8:$dst),  0>;
2769 def : InstAlias<"scasw $dst", (SCASW dstidx16:$dst), 0>;
2770 def : InstAlias<"scas{l|d} $dst", (SCASL dstidx32:$dst), 0>;
2771 def : InstAlias<"scasq $dst", (SCASQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2772 def : InstAlias<"scas {$dst, %al|al, $dst}", (SCASB dstidx8:$dst),  0>;
2773 def : InstAlias<"scas {$dst, %ax|ax, $dst}", (SCASW dstidx16:$dst), 0>;
2774 def : InstAlias<"scas {$dst, %eax|eax, $dst}", (SCASL dstidx32:$dst), 0>;
2775 def : InstAlias<"scas {$dst, %rax|rax, $dst}", (SCASQ dstidx64:$dst), 0>, Requires<[In64BitMode]>;
2776
2777 // div and idiv aliases for explicit A register.
2778 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8r  GR8 :$src)>;
2779 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16r GR16:$src)>;
2780 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32r GR32:$src)>;
2781 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64r GR64:$src)>;
2782 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8m  i8mem :$src)>;
2783 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16m i16mem:$src)>;
2784 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32m i32mem:$src)>;
2785 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64m i64mem:$src)>;
2786 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8r  GR8 :$src)>;
2787 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16r GR16:$src)>;
2788 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32r GR32:$src)>;
2789 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64r GR64:$src)>;
2790 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8m  i8mem :$src)>;
2791 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16m i16mem:$src)>;
2792 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32m i32mem:$src)>;
2793 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64m i64mem:$src)>;
2794
2795
2796
2797 // Various unary fpstack operations default to operating on on ST1.
2798 // For example, "fxch" -> "fxch %st(1)"
2799 def : InstAlias<"faddp",        (ADD_FPrST0  ST1), 0>;
2800 def:  InstAlias<"fadd",         (ADD_FPrST0  ST1), 0>;
2801 def : InstAlias<"fsub{|r}p",    (SUBR_FPrST0 ST1), 0>;
2802 def : InstAlias<"fsub{r|}p",    (SUB_FPrST0  ST1), 0>;
2803 def : InstAlias<"fmul",         (MUL_FPrST0  ST1), 0>;
2804 def : InstAlias<"fmulp",        (MUL_FPrST0  ST1), 0>;
2805 def : InstAlias<"fdiv{|r}p",    (DIVR_FPrST0 ST1), 0>;
2806 def : InstAlias<"fdiv{r|}p",    (DIV_FPrST0  ST1), 0>;
2807 def : InstAlias<"fxch",         (XCH_F       ST1), 0>;
2808 def : InstAlias<"fcom",         (COM_FST0r   ST1), 0>;
2809 def : InstAlias<"fcomp",        (COMP_FST0r  ST1), 0>;
2810 def : InstAlias<"fcomi",        (COM_FIr     ST1), 0>;
2811 def : InstAlias<"fcompi",       (COM_FIPr    ST1), 0>;
2812 def : InstAlias<"fucom",        (UCOM_Fr     ST1), 0>;
2813 def : InstAlias<"fucomp",       (UCOM_FPr    ST1), 0>;
2814 def : InstAlias<"fucomi",       (UCOM_FIr    ST1), 0>;
2815 def : InstAlias<"fucompi",      (UCOM_FIPr   ST1), 0>;
2816
2817 // Handle fmul/fadd/fsub/fdiv instructions with explicitly written st(0) op.
2818 // For example, "fadd %st(4), %st(0)" -> "fadd %st(4)".  We also disambiguate
2819 // instructions like "fadd %st(0), %st(0)" as "fadd %st(0)" for consistency with
2820 // gas.
2821 multiclass FpUnaryAlias<string Mnemonic, Instruction Inst, bit EmitAlias = 1> {
2822  def : InstAlias<!strconcat(Mnemonic, "\t{$op, %st(0)|st(0), $op}"),
2823                  (Inst RST:$op), EmitAlias>;
2824  def : InstAlias<!strconcat(Mnemonic, "\t{%st(0), %st(0)|st(0), st(0)}"),
2825                  (Inst ST0), EmitAlias>;
2826 }
2827
2828 defm : FpUnaryAlias<"fadd",   ADD_FST0r>;
2829 defm : FpUnaryAlias<"faddp",  ADD_FPrST0, 0>;
2830 defm : FpUnaryAlias<"fsub",   SUB_FST0r>;
2831 defm : FpUnaryAlias<"fsub{|r}p",  SUBR_FPrST0>;
2832 defm : FpUnaryAlias<"fsubr",  SUBR_FST0r>;
2833 defm : FpUnaryAlias<"fsub{r|}p", SUB_FPrST0>;
2834 defm : FpUnaryAlias<"fmul",   MUL_FST0r>;
2835 defm : FpUnaryAlias<"fmulp",  MUL_FPrST0>;
2836 defm : FpUnaryAlias<"fdiv",   DIV_FST0r>;
2837 defm : FpUnaryAlias<"fdiv{|r}p",  DIVR_FPrST0>;
2838 defm : FpUnaryAlias<"fdivr",  DIVR_FST0r>;
2839 defm : FpUnaryAlias<"fdiv{r|}p", DIV_FPrST0>;
2840 defm : FpUnaryAlias<"fcomi",   COM_FIr, 0>;
2841 defm : FpUnaryAlias<"fucomi",  UCOM_FIr, 0>;
2842 defm : FpUnaryAlias<"fcompi",   COM_FIPr>;
2843 defm : FpUnaryAlias<"fucompi",  UCOM_FIPr>;
2844
2845
2846 // Handle "f{mulp,addp} st(0), $op" the same as "f{mulp,addp} $op", since they
2847 // commute.  We also allow fdiv[r]p/fsubrp even though they don't commute,
2848 // solely because gas supports it.
2849 def : InstAlias<"faddp\t{%st(0), $op|$op, st(0)}", (ADD_FPrST0 RST:$op), 0>;
2850 def : InstAlias<"fmulp\t{%st(0), $op|$op, st(0)}", (MUL_FPrST0 RST:$op)>;
2851 def : InstAlias<"fsub{|r}p\t{%st(0), $op|$op, st(0)}", (SUBR_FPrST0 RST:$op)>;
2852 def : InstAlias<"fsub{r|}p\t{%st(0), $op|$op, st(0)}", (SUB_FPrST0 RST:$op)>;
2853 def : InstAlias<"fdiv{|r}p\t{%st(0), $op|$op, st(0)}", (DIVR_FPrST0 RST:$op)>;
2854 def : InstAlias<"fdiv{r|}p\t{%st(0), $op|$op, st(0)}", (DIV_FPrST0 RST:$op)>;
2855
2856 // We accept "fnstsw %eax" even though it only writes %ax.
2857 def : InstAlias<"fnstsw\t{%eax|eax}", (FNSTSW16r)>;
2858 def : InstAlias<"fnstsw\t{%al|al}" , (FNSTSW16r)>;
2859 def : InstAlias<"fnstsw"     , (FNSTSW16r)>;
2860
2861 // lcall and ljmp aliases.  This seems to be an odd mapping in 64-bit mode, but
2862 // this is compatible with what GAS does.
2863 def : InstAlias<"lcall $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg), 0>, Requires<[Not16BitMode]>;
2864 def : InstAlias<"ljmp $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg), 0>, Requires<[Not16BitMode]>;
2865 def : InstAlias<"lcall {*}$dst",    (FARCALL32m opaque48mem:$dst), 0>, Requires<[Not16BitMode]>;
2866 def : InstAlias<"ljmp {*}$dst",     (FARJMP32m  opaque48mem:$dst), 0>, Requires<[Not16BitMode]>;
2867 def : InstAlias<"lcall $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg), 0>, Requires<[In16BitMode]>;
2868 def : InstAlias<"ljmp $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg), 0>, Requires<[In16BitMode]>;
2869 def : InstAlias<"lcall {*}$dst",    (FARCALL16m opaque32mem:$dst), 0>, Requires<[In16BitMode]>;
2870 def : InstAlias<"ljmp {*}$dst",     (FARJMP16m  opaque32mem:$dst), 0>, Requires<[In16BitMode]>;
2871
2872 def : InstAlias<"call {*}$dst",     (CALL64m i64mem:$dst), 0>, Requires<[In64BitMode]>;
2873 def : InstAlias<"jmp {*}$dst",      (JMP64m  i64mem:$dst), 0>, Requires<[In64BitMode]>;
2874 def : InstAlias<"call {*}$dst",     (CALL32m i32mem:$dst), 0>, Requires<[In32BitMode]>;
2875 def : InstAlias<"jmp {*}$dst",      (JMP32m  i32mem:$dst), 0>, Requires<[In32BitMode]>;
2876 def : InstAlias<"call {*}$dst",     (CALL16m i16mem:$dst), 0>, Requires<[In16BitMode]>;
2877 def : InstAlias<"jmp {*}$dst",      (JMP16m  i16mem:$dst), 0>, Requires<[In16BitMode]>;
2878
2879
2880 // "imul <imm>, B" is an alias for "imul <imm>, B, B".
2881 def : InstAlias<"imul{w} {$imm, $r|$r, $imm}", (IMUL16rri  GR16:$r, GR16:$r, i16imm:$imm), 0>;
2882 def : InstAlias<"imul{w} {$imm, $r|$r, $imm}", (IMUL16rri8 GR16:$r, GR16:$r, i16i8imm:$imm), 0>;
2883 def : InstAlias<"imul{l} {$imm, $r|$r, $imm}", (IMUL32rri  GR32:$r, GR32:$r, i32imm:$imm), 0>;
2884 def : InstAlias<"imul{l} {$imm, $r|$r, $imm}", (IMUL32rri8 GR32:$r, GR32:$r, i32i8imm:$imm), 0>;
2885 def : InstAlias<"imul{q} {$imm, $r|$r, $imm}", (IMUL64rri32 GR64:$r, GR64:$r, i64i32imm:$imm), 0>;
2886 def : InstAlias<"imul{q} {$imm, $r|$r, $imm}", (IMUL64rri8 GR64:$r, GR64:$r, i64i8imm:$imm), 0>;
2887
2888 // inb %dx -> inb %al, %dx
2889 def : InstAlias<"inb\t{%dx|dx}", (IN8rr), 0>;
2890 def : InstAlias<"inw\t{%dx|dx}", (IN16rr), 0>;
2891 def : InstAlias<"inl\t{%dx|dx}", (IN32rr), 0>;
2892 def : InstAlias<"inb\t$port", (IN8ri u8imm:$port), 0>;
2893 def : InstAlias<"inw\t$port", (IN16ri u8imm:$port), 0>;
2894 def : InstAlias<"inl\t$port", (IN32ri u8imm:$port), 0>;
2895
2896
2897 // jmp and call aliases for lcall and ljmp.  jmp $42,$5 -> ljmp
2898 def : InstAlias<"call $seg, $off",  (FARCALL16i i16imm:$off, i16imm:$seg)>, Requires<[In16BitMode]>;
2899 def : InstAlias<"jmp $seg, $off",   (FARJMP16i  i16imm:$off, i16imm:$seg)>, Requires<[In16BitMode]>;
2900 def : InstAlias<"call $seg, $off",  (FARCALL32i i32imm:$off, i16imm:$seg)>, Requires<[Not16BitMode]>;
2901 def : InstAlias<"jmp $seg, $off",   (FARJMP32i  i32imm:$off, i16imm:$seg)>, Requires<[Not16BitMode]>;
2902 def : InstAlias<"callw $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg)>;
2903 def : InstAlias<"jmpw $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg)>;
2904 def : InstAlias<"calll $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
2905 def : InstAlias<"jmpl $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
2906
2907 // Force mov without a suffix with a segment and mem to prefer the 'l' form of
2908 // the move.  All segment/mem forms are equivalent, this has the shortest
2909 // encoding.
2910 def : InstAlias<"mov {$mem, $seg|$seg, $mem}", (MOV32sm SEGMENT_REG:$seg, i32mem:$mem), 0>;
2911 def : InstAlias<"mov {$seg, $mem|$mem, $seg}", (MOV32ms i32mem:$mem, SEGMENT_REG:$seg), 0>;
2912
2913 // Match 'movq <largeimm>, <reg>' as an alias for movabsq.
2914 def : InstAlias<"movq {$imm, $reg|$reg, $imm}", (MOV64ri GR64:$reg, i64imm:$imm), 0>;
2915
2916 // Match 'movq GR64, MMX' as an alias for movd.
2917 def : InstAlias<"movq {$src, $dst|$dst, $src}",
2918                 (MMX_MOVD64to64rr VR64:$dst, GR64:$src), 0>;
2919 def : InstAlias<"movq {$src, $dst|$dst, $src}",
2920                 (MMX_MOVD64from64rr GR64:$dst, VR64:$src), 0>;
2921
2922 // movsx aliases
2923 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX16rr8 GR16:$dst, GR8:$src), 0>;
2924 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX16rm8 GR16:$dst, i8mem:$src), 0>;
2925 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX32rr8 GR32:$dst, GR8:$src), 0>;
2926 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX32rr16 GR32:$dst, GR16:$src), 0>;
2927 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr8 GR64:$dst, GR8:$src), 0>;
2928 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr16 GR64:$dst, GR16:$src), 0>;
2929 def : InstAlias<"movsx {$src, $dst|$dst, $src}", (MOVSX64rr32 GR64:$dst, GR32:$src), 0>;
2930
2931 // movzx aliases
2932 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX16rr8 GR16:$dst, GR8:$src), 0>;
2933 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX16rm8 GR16:$dst, i8mem:$src), 0>;
2934 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX32rr8 GR32:$dst, GR8:$src), 0>;
2935 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX32rr16 GR32:$dst, GR16:$src), 0>;
2936 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX64rr8_Q GR64:$dst, GR8:$src), 0>;
2937 def : InstAlias<"movzx {$src, $dst|$dst, $src}", (MOVZX64rr16_Q GR64:$dst, GR16:$src), 0>;
2938 // Note: No GR32->GR64 movzx form.
2939
2940 // outb %dx -> outb %al, %dx
2941 def : InstAlias<"outb\t{%dx|dx}", (OUT8rr), 0>;
2942 def : InstAlias<"outw\t{%dx|dx}", (OUT16rr), 0>;
2943 def : InstAlias<"outl\t{%dx|dx}", (OUT32rr), 0>;
2944 def : InstAlias<"outb\t$port", (OUT8ir u8imm:$port), 0>;
2945 def : InstAlias<"outw\t$port", (OUT16ir u8imm:$port), 0>;
2946 def : InstAlias<"outl\t$port", (OUT32ir u8imm:$port), 0>;
2947
2948 // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
2949 // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
2950 // errors, since its encoding is the most compact.
2951 def : InstAlias<"sldt $mem", (SLDT16m i16mem:$mem), 0>;
2952
2953 // shld/shrd op,op -> shld op, op, CL
2954 def : InstAlias<"shld{w}\t{$r2, $r1|$r1, $r2}", (SHLD16rrCL GR16:$r1, GR16:$r2), 0>;
2955 def : InstAlias<"shld{l}\t{$r2, $r1|$r1, $r2}", (SHLD32rrCL GR32:$r1, GR32:$r2), 0>;
2956 def : InstAlias<"shld{q}\t{$r2, $r1|$r1, $r2}", (SHLD64rrCL GR64:$r1, GR64:$r2), 0>;
2957 def : InstAlias<"shrd{w}\t{$r2, $r1|$r1, $r2}", (SHRD16rrCL GR16:$r1, GR16:$r2), 0>;
2958 def : InstAlias<"shrd{l}\t{$r2, $r1|$r1, $r2}", (SHRD32rrCL GR32:$r1, GR32:$r2), 0>;
2959 def : InstAlias<"shrd{q}\t{$r2, $r1|$r1, $r2}", (SHRD64rrCL GR64:$r1, GR64:$r2), 0>;
2960
2961 def : InstAlias<"shld{w}\t{$reg, $mem|$mem, $reg}", (SHLD16mrCL i16mem:$mem, GR16:$reg), 0>;
2962 def : InstAlias<"shld{l}\t{$reg, $mem|$mem, $reg}", (SHLD32mrCL i32mem:$mem, GR32:$reg), 0>;
2963 def : InstAlias<"shld{q}\t{$reg, $mem|$mem, $reg}", (SHLD64mrCL i64mem:$mem, GR64:$reg), 0>;
2964 def : InstAlias<"shrd{w}\t{$reg, $mem|$mem, $reg}", (SHRD16mrCL i16mem:$mem, GR16:$reg), 0>;
2965 def : InstAlias<"shrd{l}\t{$reg, $mem|$mem, $reg}", (SHRD32mrCL i32mem:$mem, GR32:$reg), 0>;
2966 def : InstAlias<"shrd{q}\t{$reg, $mem|$mem, $reg}", (SHRD64mrCL i64mem:$mem, GR64:$reg), 0>;
2967
2968 /*  FIXME: This is disabled because the asm matcher is currently incapable of
2969  *  matching a fixed immediate like $1.
2970 // "shl X, $1" is an alias for "shl X".
2971 multiclass ShiftRotateByOneAlias<string Mnemonic, string Opc> {
2972  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2973                  (!cast<Instruction>(!strconcat(Opc, "8r1")) GR8:$op)>;
2974  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2975                  (!cast<Instruction>(!strconcat(Opc, "16r1")) GR16:$op)>;
2976  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2977                  (!cast<Instruction>(!strconcat(Opc, "32r1")) GR32:$op)>;
2978  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2979                  (!cast<Instruction>(!strconcat(Opc, "64r1")) GR64:$op)>;
2980  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2981                  (!cast<Instruction>(!strconcat(Opc, "8m1")) i8mem:$op)>;
2982  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2983                  (!cast<Instruction>(!strconcat(Opc, "16m1")) i16mem:$op)>;
2984  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2985                  (!cast<Instruction>(!strconcat(Opc, "32m1")) i32mem:$op)>;
2986  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2987                  (!cast<Instruction>(!strconcat(Opc, "64m1")) i64mem:$op)>;
2988 }
2989
2990 defm : ShiftRotateByOneAlias<"rcl", "RCL">;
2991 defm : ShiftRotateByOneAlias<"rcr", "RCR">;
2992 defm : ShiftRotateByOneAlias<"rol", "ROL">;
2993 defm : ShiftRotateByOneAlias<"ror", "ROR">;
2994 FIXME */
2995
2996 // test: We accept "testX <reg>, <mem>" and "testX <mem>, <reg>" as synonyms.
2997 def : InstAlias<"test{b}\t{$val, $mem|$mem, $val}",
2998                 (TEST8rm  GR8 :$val, i8mem :$mem), 0>;
2999 def : InstAlias<"test{w}\t{$val, $mem|$mem, $val}",
3000                 (TEST16rm GR16:$val, i16mem:$mem), 0>;
3001 def : InstAlias<"test{l}\t{$val, $mem|$mem, $val}",
3002                 (TEST32rm GR32:$val, i32mem:$mem), 0>;
3003 def : InstAlias<"test{q}\t{$val, $mem|$mem, $val}",
3004                 (TEST64rm GR64:$val, i64mem:$mem), 0>;
3005
3006 // xchg: We accept "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as synonyms.
3007 def : InstAlias<"xchg{b}\t{$mem, $val|$val, $mem}",
3008                 (XCHG8rm  GR8 :$val, i8mem :$mem), 0>;
3009 def : InstAlias<"xchg{w}\t{$mem, $val|$val, $mem}",
3010                 (XCHG16rm GR16:$val, i16mem:$mem), 0>;
3011 def : InstAlias<"xchg{l}\t{$mem, $val|$val, $mem}",
3012                 (XCHG32rm GR32:$val, i32mem:$mem), 0>;
3013 def : InstAlias<"xchg{q}\t{$mem, $val|$val, $mem}",
3014                 (XCHG64rm GR64:$val, i64mem:$mem), 0>;
3015
3016 // xchg: We accept "xchgX <reg>, %eax" and "xchgX %eax, <reg>" as synonyms.
3017 def : InstAlias<"xchg{w}\t{%ax, $src|$src, ax}", (XCHG16ar GR16:$src), 0>;
3018 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}",
3019                 (XCHG32ar GR32:$src), 0>, Requires<[Not64BitMode]>;
3020 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}",
3021                 (XCHG32ar64 GR32_NOAX:$src), 0>, Requires<[In64BitMode]>;
3022 def : InstAlias<"xchg{q}\t{%rax, $src|$src, rax}", (XCHG64ar GR64:$src), 0>;
3023
3024 // These aliases exist to get the parser to prioritize matching 8-bit
3025 // immediate encodings over matching the implicit ax/eax/rax encodings. By
3026 // explicitly mentioning the A register here, these entries will be ordered
3027 // first due to the more explicit immediate type.
3028 def : InstAlias<"adc{w}\t{$imm, %ax|ax, $imm}", (ADC16ri8 AX, i16i8imm:$imm), 0>;
3029 def : InstAlias<"add{w}\t{$imm, %ax|ax, $imm}", (ADD16ri8 AX, i16i8imm:$imm), 0>;
3030 def : InstAlias<"and{w}\t{$imm, %ax|ax, $imm}", (AND16ri8 AX, i16i8imm:$imm), 0>;
3031 def : InstAlias<"cmp{w}\t{$imm, %ax|ax, $imm}", (CMP16ri8 AX, i16i8imm:$imm), 0>;
3032 def : InstAlias<"or{w}\t{$imm, %ax|ax, $imm}",  (OR16ri8 AX,  i16i8imm:$imm), 0>;
3033 def : InstAlias<"sbb{w}\t{$imm, %ax|ax, $imm}", (SBB16ri8 AX, i16i8imm:$imm), 0>;
3034 def : InstAlias<"sub{w}\t{$imm, %ax|ax, $imm}", (SUB16ri8 AX, i16i8imm:$imm), 0>;
3035 def : InstAlias<"xor{w}\t{$imm, %ax|ax, $imm}", (XOR16ri8 AX, i16i8imm:$imm), 0>;
3036
3037 def : InstAlias<"adc{l}\t{$imm, %eax|eax, $imm}", (ADC32ri8 EAX, i32i8imm:$imm), 0>;
3038 def : InstAlias<"add{l}\t{$imm, %eax|eax, $imm}", (ADD32ri8 EAX, i32i8imm:$imm), 0>;
3039 def : InstAlias<"and{l}\t{$imm, %eax|eax, $imm}", (AND32ri8 EAX, i32i8imm:$imm), 0>;
3040 def : InstAlias<"cmp{l}\t{$imm, %eax|eax, $imm}", (CMP32ri8 EAX, i32i8imm:$imm), 0>;
3041 def : InstAlias<"or{l}\t{$imm, %eax|eax, $imm}",  (OR32ri8 EAX,  i32i8imm:$imm), 0>;
3042 def : InstAlias<"sbb{l}\t{$imm, %eax|eax, $imm}", (SBB32ri8 EAX, i32i8imm:$imm), 0>;
3043 def : InstAlias<"sub{l}\t{$imm, %eax|eax, $imm}", (SUB32ri8 EAX, i32i8imm:$imm), 0>;
3044 def : InstAlias<"xor{l}\t{$imm, %eax|eax, $imm}", (XOR32ri8 EAX, i32i8imm:$imm), 0>;
3045
3046 def : InstAlias<"adc{q}\t{$imm, %rax|rax, $imm}", (ADC64ri8 RAX, i64i8imm:$imm), 0>;
3047 def : InstAlias<"add{q}\t{$imm, %rax|rax, $imm}", (ADD64ri8 RAX, i64i8imm:$imm), 0>;
3048 def : InstAlias<"and{q}\t{$imm, %rax|rax, $imm}", (AND64ri8 RAX, i64i8imm:$imm), 0>;
3049 def : InstAlias<"cmp{q}\t{$imm, %rax|rax, $imm}", (CMP64ri8 RAX, i64i8imm:$imm), 0>;
3050 def : InstAlias<"or{q}\t{$imm, %rax|rax, $imm}",  (OR64ri8 RAX,  i64i8imm:$imm), 0>;
3051 def : InstAlias<"sbb{q}\t{$imm, %rax|rax, $imm}", (SBB64ri8 RAX, i64i8imm:$imm), 0>;
3052 def : InstAlias<"sub{q}\t{$imm, %rax|rax, $imm}", (SUB64ri8 RAX, i64i8imm:$imm), 0>;
3053 def : InstAlias<"xor{q}\t{$imm, %rax|rax, $imm}", (XOR64ri8 RAX, i64i8imm:$imm), 0>;