Switch the MachineOperand accessors back to the short names like
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===- X86InstrInfo.cpp - X86 Instruction Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86GenInstrInfo.inc"
17 #include "X86InstrBuilder.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86Subtarget.h"
20 #include "X86TargetMachine.h"
21 #include "llvm/ADT/STLExtras.h"
22 #include "llvm/CodeGen/MachineFrameInfo.h"
23 #include "llvm/CodeGen/MachineInstrBuilder.h"
24 #include "llvm/CodeGen/MachineRegisterInfo.h"
25 #include "llvm/CodeGen/LiveVariables.h"
26 #include "llvm/Support/CommandLine.h"
27 #include "llvm/Target/TargetOptions.h"
28 #include "llvm/Target/TargetAsmInfo.h"
29
30 using namespace llvm;
31
32 namespace {
33   cl::opt<bool>
34   NoFusing("disable-spill-fusing",
35            cl::desc("Disable fusing of spill code into instructions"));
36   cl::opt<bool>
37   PrintFailedFusing("print-failed-fuse-candidates",
38                     cl::desc("Print instructions that the allocator wants to"
39                              " fuse, but the X86 backend currently can't"),
40                     cl::Hidden);
41   cl::opt<bool>
42   ReMatPICStubLoad("remat-pic-stub-load",
43                    cl::desc("Re-materialize load from stub in PIC mode"),
44                    cl::init(false), cl::Hidden);
45 }
46
47 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
48   : TargetInstrInfoImpl(X86Insts, array_lengthof(X86Insts)),
49     TM(tm), RI(tm, *this) {
50   SmallVector<unsigned,16> AmbEntries;
51   static const unsigned OpTbl2Addr[][2] = {
52     { X86::ADC32ri,     X86::ADC32mi },
53     { X86::ADC32ri8,    X86::ADC32mi8 },
54     { X86::ADC32rr,     X86::ADC32mr },
55     { X86::ADC64ri32,   X86::ADC64mi32 },
56     { X86::ADC64ri8,    X86::ADC64mi8 },
57     { X86::ADC64rr,     X86::ADC64mr },
58     { X86::ADD16ri,     X86::ADD16mi },
59     { X86::ADD16ri8,    X86::ADD16mi8 },
60     { X86::ADD16rr,     X86::ADD16mr },
61     { X86::ADD32ri,     X86::ADD32mi },
62     { X86::ADD32ri8,    X86::ADD32mi8 },
63     { X86::ADD32rr,     X86::ADD32mr },
64     { X86::ADD64ri32,   X86::ADD64mi32 },
65     { X86::ADD64ri8,    X86::ADD64mi8 },
66     { X86::ADD64rr,     X86::ADD64mr },
67     { X86::ADD8ri,      X86::ADD8mi },
68     { X86::ADD8rr,      X86::ADD8mr },
69     { X86::AND16ri,     X86::AND16mi },
70     { X86::AND16ri8,    X86::AND16mi8 },
71     { X86::AND16rr,     X86::AND16mr },
72     { X86::AND32ri,     X86::AND32mi },
73     { X86::AND32ri8,    X86::AND32mi8 },
74     { X86::AND32rr,     X86::AND32mr },
75     { X86::AND64ri32,   X86::AND64mi32 },
76     { X86::AND64ri8,    X86::AND64mi8 },
77     { X86::AND64rr,     X86::AND64mr },
78     { X86::AND8ri,      X86::AND8mi },
79     { X86::AND8rr,      X86::AND8mr },
80     { X86::DEC16r,      X86::DEC16m },
81     { X86::DEC32r,      X86::DEC32m },
82     { X86::DEC64_16r,   X86::DEC64_16m },
83     { X86::DEC64_32r,   X86::DEC64_32m },
84     { X86::DEC64r,      X86::DEC64m },
85     { X86::DEC8r,       X86::DEC8m },
86     { X86::INC16r,      X86::INC16m },
87     { X86::INC32r,      X86::INC32m },
88     { X86::INC64_16r,   X86::INC64_16m },
89     { X86::INC64_32r,   X86::INC64_32m },
90     { X86::INC64r,      X86::INC64m },
91     { X86::INC8r,       X86::INC8m },
92     { X86::NEG16r,      X86::NEG16m },
93     { X86::NEG32r,      X86::NEG32m },
94     { X86::NEG64r,      X86::NEG64m },
95     { X86::NEG8r,       X86::NEG8m },
96     { X86::NOT16r,      X86::NOT16m },
97     { X86::NOT32r,      X86::NOT32m },
98     { X86::NOT64r,      X86::NOT64m },
99     { X86::NOT8r,       X86::NOT8m },
100     { X86::OR16ri,      X86::OR16mi },
101     { X86::OR16ri8,     X86::OR16mi8 },
102     { X86::OR16rr,      X86::OR16mr },
103     { X86::OR32ri,      X86::OR32mi },
104     { X86::OR32ri8,     X86::OR32mi8 },
105     { X86::OR32rr,      X86::OR32mr },
106     { X86::OR64ri32,    X86::OR64mi32 },
107     { X86::OR64ri8,     X86::OR64mi8 },
108     { X86::OR64rr,      X86::OR64mr },
109     { X86::OR8ri,       X86::OR8mi },
110     { X86::OR8rr,       X86::OR8mr },
111     { X86::ROL16r1,     X86::ROL16m1 },
112     { X86::ROL16rCL,    X86::ROL16mCL },
113     { X86::ROL16ri,     X86::ROL16mi },
114     { X86::ROL32r1,     X86::ROL32m1 },
115     { X86::ROL32rCL,    X86::ROL32mCL },
116     { X86::ROL32ri,     X86::ROL32mi },
117     { X86::ROL64r1,     X86::ROL64m1 },
118     { X86::ROL64rCL,    X86::ROL64mCL },
119     { X86::ROL64ri,     X86::ROL64mi },
120     { X86::ROL8r1,      X86::ROL8m1 },
121     { X86::ROL8rCL,     X86::ROL8mCL },
122     { X86::ROL8ri,      X86::ROL8mi },
123     { X86::ROR16r1,     X86::ROR16m1 },
124     { X86::ROR16rCL,    X86::ROR16mCL },
125     { X86::ROR16ri,     X86::ROR16mi },
126     { X86::ROR32r1,     X86::ROR32m1 },
127     { X86::ROR32rCL,    X86::ROR32mCL },
128     { X86::ROR32ri,     X86::ROR32mi },
129     { X86::ROR64r1,     X86::ROR64m1 },
130     { X86::ROR64rCL,    X86::ROR64mCL },
131     { X86::ROR64ri,     X86::ROR64mi },
132     { X86::ROR8r1,      X86::ROR8m1 },
133     { X86::ROR8rCL,     X86::ROR8mCL },
134     { X86::ROR8ri,      X86::ROR8mi },
135     { X86::SAR16r1,     X86::SAR16m1 },
136     { X86::SAR16rCL,    X86::SAR16mCL },
137     { X86::SAR16ri,     X86::SAR16mi },
138     { X86::SAR32r1,     X86::SAR32m1 },
139     { X86::SAR32rCL,    X86::SAR32mCL },
140     { X86::SAR32ri,     X86::SAR32mi },
141     { X86::SAR64r1,     X86::SAR64m1 },
142     { X86::SAR64rCL,    X86::SAR64mCL },
143     { X86::SAR64ri,     X86::SAR64mi },
144     { X86::SAR8r1,      X86::SAR8m1 },
145     { X86::SAR8rCL,     X86::SAR8mCL },
146     { X86::SAR8ri,      X86::SAR8mi },
147     { X86::SBB32ri,     X86::SBB32mi },
148     { X86::SBB32ri8,    X86::SBB32mi8 },
149     { X86::SBB32rr,     X86::SBB32mr },
150     { X86::SBB64ri32,   X86::SBB64mi32 },
151     { X86::SBB64ri8,    X86::SBB64mi8 },
152     { X86::SBB64rr,     X86::SBB64mr },
153     { X86::SHL16rCL,    X86::SHL16mCL },
154     { X86::SHL16ri,     X86::SHL16mi },
155     { X86::SHL32rCL,    X86::SHL32mCL },
156     { X86::SHL32ri,     X86::SHL32mi },
157     { X86::SHL64rCL,    X86::SHL64mCL },
158     { X86::SHL64ri,     X86::SHL64mi },
159     { X86::SHL8rCL,     X86::SHL8mCL },
160     { X86::SHL8ri,      X86::SHL8mi },
161     { X86::SHLD16rrCL,  X86::SHLD16mrCL },
162     { X86::SHLD16rri8,  X86::SHLD16mri8 },
163     { X86::SHLD32rrCL,  X86::SHLD32mrCL },
164     { X86::SHLD32rri8,  X86::SHLD32mri8 },
165     { X86::SHLD64rrCL,  X86::SHLD64mrCL },
166     { X86::SHLD64rri8,  X86::SHLD64mri8 },
167     { X86::SHR16r1,     X86::SHR16m1 },
168     { X86::SHR16rCL,    X86::SHR16mCL },
169     { X86::SHR16ri,     X86::SHR16mi },
170     { X86::SHR32r1,     X86::SHR32m1 },
171     { X86::SHR32rCL,    X86::SHR32mCL },
172     { X86::SHR32ri,     X86::SHR32mi },
173     { X86::SHR64r1,     X86::SHR64m1 },
174     { X86::SHR64rCL,    X86::SHR64mCL },
175     { X86::SHR64ri,     X86::SHR64mi },
176     { X86::SHR8r1,      X86::SHR8m1 },
177     { X86::SHR8rCL,     X86::SHR8mCL },
178     { X86::SHR8ri,      X86::SHR8mi },
179     { X86::SHRD16rrCL,  X86::SHRD16mrCL },
180     { X86::SHRD16rri8,  X86::SHRD16mri8 },
181     { X86::SHRD32rrCL,  X86::SHRD32mrCL },
182     { X86::SHRD32rri8,  X86::SHRD32mri8 },
183     { X86::SHRD64rrCL,  X86::SHRD64mrCL },
184     { X86::SHRD64rri8,  X86::SHRD64mri8 },
185     { X86::SUB16ri,     X86::SUB16mi },
186     { X86::SUB16ri8,    X86::SUB16mi8 },
187     { X86::SUB16rr,     X86::SUB16mr },
188     { X86::SUB32ri,     X86::SUB32mi },
189     { X86::SUB32ri8,    X86::SUB32mi8 },
190     { X86::SUB32rr,     X86::SUB32mr },
191     { X86::SUB64ri32,   X86::SUB64mi32 },
192     { X86::SUB64ri8,    X86::SUB64mi8 },
193     { X86::SUB64rr,     X86::SUB64mr },
194     { X86::SUB8ri,      X86::SUB8mi },
195     { X86::SUB8rr,      X86::SUB8mr },
196     { X86::XOR16ri,     X86::XOR16mi },
197     { X86::XOR16ri8,    X86::XOR16mi8 },
198     { X86::XOR16rr,     X86::XOR16mr },
199     { X86::XOR32ri,     X86::XOR32mi },
200     { X86::XOR32ri8,    X86::XOR32mi8 },
201     { X86::XOR32rr,     X86::XOR32mr },
202     { X86::XOR64ri32,   X86::XOR64mi32 },
203     { X86::XOR64ri8,    X86::XOR64mi8 },
204     { X86::XOR64rr,     X86::XOR64mr },
205     { X86::XOR8ri,      X86::XOR8mi },
206     { X86::XOR8rr,      X86::XOR8mr }
207   };
208
209   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
210     unsigned RegOp = OpTbl2Addr[i][0];
211     unsigned MemOp = OpTbl2Addr[i][1];
212     if (!RegOp2MemOpTable2Addr.insert(std::make_pair((unsigned*)RegOp,
213                                                      MemOp)).second)
214       assert(false && "Duplicated entries?");
215     unsigned AuxInfo = 0 | (1 << 4) | (1 << 5); // Index 0,folded load and store
216     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
217                                                 std::make_pair(RegOp,
218                                                               AuxInfo))).second)
219       AmbEntries.push_back(MemOp);
220   }
221
222   // If the third value is 1, then it's folding either a load or a store.
223   static const unsigned OpTbl0[][3] = {
224     { X86::CALL32r,     X86::CALL32m, 1 },
225     { X86::CALL64r,     X86::CALL64m, 1 },
226     { X86::CMP16ri,     X86::CMP16mi, 1 },
227     { X86::CMP16ri8,    X86::CMP16mi8, 1 },
228     { X86::CMP16rr,     X86::CMP16mr, 1 },
229     { X86::CMP32ri,     X86::CMP32mi, 1 },
230     { X86::CMP32ri8,    X86::CMP32mi8, 1 },
231     { X86::CMP32rr,     X86::CMP32mr, 1 },
232     { X86::CMP64ri32,   X86::CMP64mi32, 1 },
233     { X86::CMP64ri8,    X86::CMP64mi8, 1 },
234     { X86::CMP64rr,     X86::CMP64mr, 1 },
235     { X86::CMP8ri,      X86::CMP8mi, 1 },
236     { X86::CMP8rr,      X86::CMP8mr, 1 },
237     { X86::DIV16r,      X86::DIV16m, 1 },
238     { X86::DIV32r,      X86::DIV32m, 1 },
239     { X86::DIV64r,      X86::DIV64m, 1 },
240     { X86::DIV8r,       X86::DIV8m, 1 },
241     { X86::EXTRACTPSrr, X86::EXTRACTPSmr, 0 },
242     { X86::FsMOVAPDrr,  X86::MOVSDmr, 0 },
243     { X86::FsMOVAPSrr,  X86::MOVSSmr, 0 },
244     { X86::IDIV16r,     X86::IDIV16m, 1 },
245     { X86::IDIV32r,     X86::IDIV32m, 1 },
246     { X86::IDIV64r,     X86::IDIV64m, 1 },
247     { X86::IDIV8r,      X86::IDIV8m, 1 },
248     { X86::IMUL16r,     X86::IMUL16m, 1 },
249     { X86::IMUL32r,     X86::IMUL32m, 1 },
250     { X86::IMUL64r,     X86::IMUL64m, 1 },
251     { X86::IMUL8r,      X86::IMUL8m, 1 },
252     { X86::JMP32r,      X86::JMP32m, 1 },
253     { X86::JMP64r,      X86::JMP64m, 1 },
254     { X86::MOV16ri,     X86::MOV16mi, 0 },
255     { X86::MOV16rr,     X86::MOV16mr, 0 },
256     { X86::MOV16to16_,  X86::MOV16_mr, 0 },
257     { X86::MOV32ri,     X86::MOV32mi, 0 },
258     { X86::MOV32rr,     X86::MOV32mr, 0 },
259     { X86::MOV32to32_,  X86::MOV32_mr, 0 },
260     { X86::MOV64ri32,   X86::MOV64mi32, 0 },
261     { X86::MOV64rr,     X86::MOV64mr, 0 },
262     { X86::MOV8ri,      X86::MOV8mi, 0 },
263     { X86::MOV8rr,      X86::MOV8mr, 0 },
264     { X86::MOVAPDrr,    X86::MOVAPDmr, 0 },
265     { X86::MOVAPSrr,    X86::MOVAPSmr, 0 },
266     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr, 0 },
267     { X86::MOVPQIto64rr,X86::MOVPQI2QImr, 0 },
268     { X86::MOVPS2SSrr,  X86::MOVPS2SSmr, 0 },
269     { X86::MOVSDrr,     X86::MOVSDmr, 0 },
270     { X86::MOVSDto64rr, X86::MOVSDto64mr, 0 },
271     { X86::MOVSS2DIrr,  X86::MOVSS2DImr, 0 },
272     { X86::MOVSSrr,     X86::MOVSSmr, 0 },
273     { X86::MOVUPDrr,    X86::MOVUPDmr, 0 },
274     { X86::MOVUPSrr,    X86::MOVUPSmr, 0 },
275     { X86::MUL16r,      X86::MUL16m, 1 },
276     { X86::MUL32r,      X86::MUL32m, 1 },
277     { X86::MUL64r,      X86::MUL64m, 1 },
278     { X86::MUL8r,       X86::MUL8m, 1 },
279     { X86::SETAEr,      X86::SETAEm, 0 },
280     { X86::SETAr,       X86::SETAm, 0 },
281     { X86::SETBEr,      X86::SETBEm, 0 },
282     { X86::SETBr,       X86::SETBm, 0 },
283     { X86::SETEr,       X86::SETEm, 0 },
284     { X86::SETGEr,      X86::SETGEm, 0 },
285     { X86::SETGr,       X86::SETGm, 0 },
286     { X86::SETLEr,      X86::SETLEm, 0 },
287     { X86::SETLr,       X86::SETLm, 0 },
288     { X86::SETNEr,      X86::SETNEm, 0 },
289     { X86::SETNPr,      X86::SETNPm, 0 },
290     { X86::SETNSr,      X86::SETNSm, 0 },
291     { X86::SETPr,       X86::SETPm, 0 },
292     { X86::SETSr,       X86::SETSm, 0 },
293     { X86::TAILJMPr,    X86::TAILJMPm, 1 },
294     { X86::TEST16ri,    X86::TEST16mi, 1 },
295     { X86::TEST32ri,    X86::TEST32mi, 1 },
296     { X86::TEST64ri32,  X86::TEST64mi32, 1 },
297     { X86::TEST8ri,     X86::TEST8mi, 1 }
298   };
299
300   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
301     unsigned RegOp = OpTbl0[i][0];
302     unsigned MemOp = OpTbl0[i][1];
303     if (!RegOp2MemOpTable0.insert(std::make_pair((unsigned*)RegOp,
304                                                  MemOp)).second)
305       assert(false && "Duplicated entries?");
306     unsigned FoldedLoad = OpTbl0[i][2];
307     // Index 0, folded load or store.
308     unsigned AuxInfo = 0 | (FoldedLoad << 4) | ((FoldedLoad^1) << 5);
309     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
310       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
311                                      std::make_pair(RegOp, AuxInfo))).second)
312         AmbEntries.push_back(MemOp);
313   }
314
315   static const unsigned OpTbl1[][2] = {
316     { X86::CMP16rr,         X86::CMP16rm },
317     { X86::CMP32rr,         X86::CMP32rm },
318     { X86::CMP64rr,         X86::CMP64rm },
319     { X86::CMP8rr,          X86::CMP8rm },
320     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm },
321     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm },
322     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm },
323     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm },
324     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm },
325     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm },
326     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm },
327     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm },
328     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm },
329     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm },
330     { X86::FsMOVAPDrr,      X86::MOVSDrm },
331     { X86::FsMOVAPSrr,      X86::MOVSSrm },
332     { X86::IMUL16rri,       X86::IMUL16rmi },
333     { X86::IMUL16rri8,      X86::IMUL16rmi8 },
334     { X86::IMUL32rri,       X86::IMUL32rmi },
335     { X86::IMUL32rri8,      X86::IMUL32rmi8 },
336     { X86::IMUL64rri32,     X86::IMUL64rmi32 },
337     { X86::IMUL64rri8,      X86::IMUL64rmi8 },
338     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm },
339     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm },
340     { X86::Int_COMISDrr,    X86::Int_COMISDrm },
341     { X86::Int_COMISSrr,    X86::Int_COMISSrm },
342     { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm },
343     { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm },
344     { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm },
345     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm },
346     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm },
347     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm },
348     { X86::Int_CVTSD2SI64rr,X86::Int_CVTSD2SI64rm },
349     { X86::Int_CVTSD2SIrr,  X86::Int_CVTSD2SIrm },
350     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm },
351     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm },
352     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm },
353     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm },
354     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm },
355     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm },
356     { X86::Int_CVTSS2SI64rr,X86::Int_CVTSS2SI64rm },
357     { X86::Int_CVTSS2SIrr,  X86::Int_CVTSS2SIrm },
358     { X86::Int_CVTTPD2DQrr, X86::Int_CVTTPD2DQrm },
359     { X86::Int_CVTTPS2DQrr, X86::Int_CVTTPS2DQrm },
360     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm },
361     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm },
362     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm },
363     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm },
364     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm },
365     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm },
366     { X86::MOV16rr,         X86::MOV16rm },
367     { X86::MOV16to16_,      X86::MOV16_rm },
368     { X86::MOV32rr,         X86::MOV32rm },
369     { X86::MOV32to32_,      X86::MOV32_rm },
370     { X86::MOV64rr,         X86::MOV64rm },
371     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm },
372     { X86::MOV64toSDrr,     X86::MOV64toSDrm },
373     { X86::MOV8rr,          X86::MOV8rm },
374     { X86::MOVAPDrr,        X86::MOVAPDrm },
375     { X86::MOVAPSrr,        X86::MOVAPSrm },
376     { X86::MOVDDUPrr,       X86::MOVDDUPrm },
377     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm },
378     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm },
379     { X86::MOVSD2PDrr,      X86::MOVSD2PDrm },
380     { X86::MOVSDrr,         X86::MOVSDrm },
381     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm },
382     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm },
383     { X86::MOVSS2PSrr,      X86::MOVSS2PSrm },
384     { X86::MOVSSrr,         X86::MOVSSrm },
385     { X86::MOVSX16rr8,      X86::MOVSX16rm8 },
386     { X86::MOVSX32rr16,     X86::MOVSX32rm16 },
387     { X86::MOVSX32rr8,      X86::MOVSX32rm8 },
388     { X86::MOVSX64rr16,     X86::MOVSX64rm16 },
389     { X86::MOVSX64rr32,     X86::MOVSX64rm32 },
390     { X86::MOVSX64rr8,      X86::MOVSX64rm8 },
391     { X86::MOVUPDrr,        X86::MOVUPDrm },
392     { X86::MOVUPSrr,        X86::MOVUPSrm },
393     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm },
394     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm },
395     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm },
396     { X86::MOVZX16rr8,      X86::MOVZX16rm8 },
397     { X86::MOVZX32rr16,     X86::MOVZX32rm16 },
398     { X86::MOVZX32rr8,      X86::MOVZX32rm8 },
399     { X86::MOVZX64rr16,     X86::MOVZX64rm16 },
400     { X86::MOVZX64rr32,     X86::MOVZX64rm32 },
401     { X86::MOVZX64rr8,      X86::MOVZX64rm8 },
402     { X86::PSHUFDri,        X86::PSHUFDmi },
403     { X86::PSHUFHWri,       X86::PSHUFHWmi },
404     { X86::PSHUFLWri,       X86::PSHUFLWmi },
405     { X86::RCPPSr,          X86::RCPPSm },
406     { X86::RCPPSr_Int,      X86::RCPPSm_Int },
407     { X86::RSQRTPSr,        X86::RSQRTPSm },
408     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int },
409     { X86::RSQRTSSr,        X86::RSQRTSSm },
410     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int },
411     { X86::SQRTPDr,         X86::SQRTPDm },
412     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int },
413     { X86::SQRTPSr,         X86::SQRTPSm },
414     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int },
415     { X86::SQRTSDr,         X86::SQRTSDm },
416     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int },
417     { X86::SQRTSSr,         X86::SQRTSSm },
418     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int },
419     { X86::TEST16rr,        X86::TEST16rm },
420     { X86::TEST32rr,        X86::TEST32rm },
421     { X86::TEST64rr,        X86::TEST64rm },
422     { X86::TEST8rr,         X86::TEST8rm },
423     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
424     { X86::UCOMISDrr,       X86::UCOMISDrm },
425     { X86::UCOMISSrr,       X86::UCOMISSrm }
426   };
427
428   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
429     unsigned RegOp = OpTbl1[i][0];
430     unsigned MemOp = OpTbl1[i][1];
431     if (!RegOp2MemOpTable1.insert(std::make_pair((unsigned*)RegOp,
432                                                  MemOp)).second)
433       assert(false && "Duplicated entries?");
434     unsigned AuxInfo = 1 | (1 << 4); // Index 1, folded load
435     if (RegOp != X86::FsMOVAPDrr && RegOp != X86::FsMOVAPSrr)
436       if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
437                                      std::make_pair(RegOp, AuxInfo))).second)
438         AmbEntries.push_back(MemOp);
439   }
440
441   static const unsigned OpTbl2[][2] = {
442     { X86::ADC32rr,         X86::ADC32rm },
443     { X86::ADC64rr,         X86::ADC64rm },
444     { X86::ADD16rr,         X86::ADD16rm },
445     { X86::ADD32rr,         X86::ADD32rm },
446     { X86::ADD64rr,         X86::ADD64rm },
447     { X86::ADD8rr,          X86::ADD8rm },
448     { X86::ADDPDrr,         X86::ADDPDrm },
449     { X86::ADDPSrr,         X86::ADDPSrm },
450     { X86::ADDSDrr,         X86::ADDSDrm },
451     { X86::ADDSSrr,         X86::ADDSSrm },
452     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm },
453     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm },
454     { X86::AND16rr,         X86::AND16rm },
455     { X86::AND32rr,         X86::AND32rm },
456     { X86::AND64rr,         X86::AND64rm },
457     { X86::AND8rr,          X86::AND8rm },
458     { X86::ANDNPDrr,        X86::ANDNPDrm },
459     { X86::ANDNPSrr,        X86::ANDNPSrm },
460     { X86::ANDPDrr,         X86::ANDPDrm },
461     { X86::ANDPSrr,         X86::ANDPSrm },
462     { X86::CMOVA16rr,       X86::CMOVA16rm },
463     { X86::CMOVA32rr,       X86::CMOVA32rm },
464     { X86::CMOVA64rr,       X86::CMOVA64rm },
465     { X86::CMOVAE16rr,      X86::CMOVAE16rm },
466     { X86::CMOVAE32rr,      X86::CMOVAE32rm },
467     { X86::CMOVAE64rr,      X86::CMOVAE64rm },
468     { X86::CMOVB16rr,       X86::CMOVB16rm },
469     { X86::CMOVB32rr,       X86::CMOVB32rm },
470     { X86::CMOVB64rr,       X86::CMOVB64rm },
471     { X86::CMOVBE16rr,      X86::CMOVBE16rm },
472     { X86::CMOVBE32rr,      X86::CMOVBE32rm },
473     { X86::CMOVBE64rr,      X86::CMOVBE64rm },
474     { X86::CMOVE16rr,       X86::CMOVE16rm },
475     { X86::CMOVE32rr,       X86::CMOVE32rm },
476     { X86::CMOVE64rr,       X86::CMOVE64rm },
477     { X86::CMOVG16rr,       X86::CMOVG16rm },
478     { X86::CMOVG32rr,       X86::CMOVG32rm },
479     { X86::CMOVG64rr,       X86::CMOVG64rm },
480     { X86::CMOVGE16rr,      X86::CMOVGE16rm },
481     { X86::CMOVGE32rr,      X86::CMOVGE32rm },
482     { X86::CMOVGE64rr,      X86::CMOVGE64rm },
483     { X86::CMOVL16rr,       X86::CMOVL16rm },
484     { X86::CMOVL32rr,       X86::CMOVL32rm },
485     { X86::CMOVL64rr,       X86::CMOVL64rm },
486     { X86::CMOVLE16rr,      X86::CMOVLE16rm },
487     { X86::CMOVLE32rr,      X86::CMOVLE32rm },
488     { X86::CMOVLE64rr,      X86::CMOVLE64rm },
489     { X86::CMOVNE16rr,      X86::CMOVNE16rm },
490     { X86::CMOVNE32rr,      X86::CMOVNE32rm },
491     { X86::CMOVNE64rr,      X86::CMOVNE64rm },
492     { X86::CMOVNP16rr,      X86::CMOVNP16rm },
493     { X86::CMOVNP32rr,      X86::CMOVNP32rm },
494     { X86::CMOVNP64rr,      X86::CMOVNP64rm },
495     { X86::CMOVNS16rr,      X86::CMOVNS16rm },
496     { X86::CMOVNS32rr,      X86::CMOVNS32rm },
497     { X86::CMOVNS64rr,      X86::CMOVNS64rm },
498     { X86::CMOVP16rr,       X86::CMOVP16rm },
499     { X86::CMOVP32rr,       X86::CMOVP32rm },
500     { X86::CMOVP64rr,       X86::CMOVP64rm },
501     { X86::CMOVS16rr,       X86::CMOVS16rm },
502     { X86::CMOVS32rr,       X86::CMOVS32rm },
503     { X86::CMOVS64rr,       X86::CMOVS64rm },
504     { X86::CMPPDrri,        X86::CMPPDrmi },
505     { X86::CMPPSrri,        X86::CMPPSrmi },
506     { X86::CMPSDrr,         X86::CMPSDrm },
507     { X86::CMPSSrr,         X86::CMPSSrm },
508     { X86::DIVPDrr,         X86::DIVPDrm },
509     { X86::DIVPSrr,         X86::DIVPSrm },
510     { X86::DIVSDrr,         X86::DIVSDrm },
511     { X86::DIVSSrr,         X86::DIVSSrm },
512     { X86::FsANDNPDrr,      X86::FsANDNPDrm },
513     { X86::FsANDNPSrr,      X86::FsANDNPSrm },
514     { X86::FsANDPDrr,       X86::FsANDPDrm },
515     { X86::FsANDPSrr,       X86::FsANDPSrm },
516     { X86::FsORPDrr,        X86::FsORPDrm },
517     { X86::FsORPSrr,        X86::FsORPSrm },
518     { X86::FsXORPDrr,       X86::FsXORPDrm },
519     { X86::FsXORPSrr,       X86::FsXORPSrm },
520     { X86::HADDPDrr,        X86::HADDPDrm },
521     { X86::HADDPSrr,        X86::HADDPSrm },
522     { X86::HSUBPDrr,        X86::HSUBPDrm },
523     { X86::HSUBPSrr,        X86::HSUBPSrm },
524     { X86::IMUL16rr,        X86::IMUL16rm },
525     { X86::IMUL32rr,        X86::IMUL32rm },
526     { X86::IMUL64rr,        X86::IMUL64rm },
527     { X86::MAXPDrr,         X86::MAXPDrm },
528     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int },
529     { X86::MAXPSrr,         X86::MAXPSrm },
530     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int },
531     { X86::MAXSDrr,         X86::MAXSDrm },
532     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int },
533     { X86::MAXSSrr,         X86::MAXSSrm },
534     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int },
535     { X86::MINPDrr,         X86::MINPDrm },
536     { X86::MINPDrr_Int,     X86::MINPDrm_Int },
537     { X86::MINPSrr,         X86::MINPSrm },
538     { X86::MINPSrr_Int,     X86::MINPSrm_Int },
539     { X86::MINSDrr,         X86::MINSDrm },
540     { X86::MINSDrr_Int,     X86::MINSDrm_Int },
541     { X86::MINSSrr,         X86::MINSSrm },
542     { X86::MINSSrr_Int,     X86::MINSSrm_Int },
543     { X86::MULPDrr,         X86::MULPDrm },
544     { X86::MULPSrr,         X86::MULPSrm },
545     { X86::MULSDrr,         X86::MULSDrm },
546     { X86::MULSSrr,         X86::MULSSrm },
547     { X86::OR16rr,          X86::OR16rm },
548     { X86::OR32rr,          X86::OR32rm },
549     { X86::OR64rr,          X86::OR64rm },
550     { X86::OR8rr,           X86::OR8rm },
551     { X86::ORPDrr,          X86::ORPDrm },
552     { X86::ORPSrr,          X86::ORPSrm },
553     { X86::PACKSSDWrr,      X86::PACKSSDWrm },
554     { X86::PACKSSWBrr,      X86::PACKSSWBrm },
555     { X86::PACKUSWBrr,      X86::PACKUSWBrm },
556     { X86::PADDBrr,         X86::PADDBrm },
557     { X86::PADDDrr,         X86::PADDDrm },
558     { X86::PADDQrr,         X86::PADDQrm },
559     { X86::PADDSBrr,        X86::PADDSBrm },
560     { X86::PADDSWrr,        X86::PADDSWrm },
561     { X86::PADDWrr,         X86::PADDWrm },
562     { X86::PANDNrr,         X86::PANDNrm },
563     { X86::PANDrr,          X86::PANDrm },
564     { X86::PAVGBrr,         X86::PAVGBrm },
565     { X86::PAVGWrr,         X86::PAVGWrm },
566     { X86::PCMPEQBrr,       X86::PCMPEQBrm },
567     { X86::PCMPEQDrr,       X86::PCMPEQDrm },
568     { X86::PCMPEQWrr,       X86::PCMPEQWrm },
569     { X86::PCMPGTBrr,       X86::PCMPGTBrm },
570     { X86::PCMPGTDrr,       X86::PCMPGTDrm },
571     { X86::PCMPGTWrr,       X86::PCMPGTWrm },
572     { X86::PINSRWrri,       X86::PINSRWrmi },
573     { X86::PMADDWDrr,       X86::PMADDWDrm },
574     { X86::PMAXSWrr,        X86::PMAXSWrm },
575     { X86::PMAXUBrr,        X86::PMAXUBrm },
576     { X86::PMINSWrr,        X86::PMINSWrm },
577     { X86::PMINUBrr,        X86::PMINUBrm },
578     { X86::PMULDQrr,        X86::PMULDQrm },
579     { X86::PMULDQrr_int,    X86::PMULDQrm_int },
580     { X86::PMULHUWrr,       X86::PMULHUWrm },
581     { X86::PMULHWrr,        X86::PMULHWrm },
582     { X86::PMULLDrr,        X86::PMULLDrm },
583     { X86::PMULLDrr_int,    X86::PMULLDrm_int },
584     { X86::PMULLWrr,        X86::PMULLWrm },
585     { X86::PMULUDQrr,       X86::PMULUDQrm },
586     { X86::PORrr,           X86::PORrm },
587     { X86::PSADBWrr,        X86::PSADBWrm },
588     { X86::PSLLDrr,         X86::PSLLDrm },
589     { X86::PSLLQrr,         X86::PSLLQrm },
590     { X86::PSLLWrr,         X86::PSLLWrm },
591     { X86::PSRADrr,         X86::PSRADrm },
592     { X86::PSRAWrr,         X86::PSRAWrm },
593     { X86::PSRLDrr,         X86::PSRLDrm },
594     { X86::PSRLQrr,         X86::PSRLQrm },
595     { X86::PSRLWrr,         X86::PSRLWrm },
596     { X86::PSUBBrr,         X86::PSUBBrm },
597     { X86::PSUBDrr,         X86::PSUBDrm },
598     { X86::PSUBSBrr,        X86::PSUBSBrm },
599     { X86::PSUBSWrr,        X86::PSUBSWrm },
600     { X86::PSUBWrr,         X86::PSUBWrm },
601     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm },
602     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm },
603     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm },
604     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm },
605     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm },
606     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm },
607     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm },
608     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm },
609     { X86::PXORrr,          X86::PXORrm },
610     { X86::SBB32rr,         X86::SBB32rm },
611     { X86::SBB64rr,         X86::SBB64rm },
612     { X86::SHUFPDrri,       X86::SHUFPDrmi },
613     { X86::SHUFPSrri,       X86::SHUFPSrmi },
614     { X86::SUB16rr,         X86::SUB16rm },
615     { X86::SUB32rr,         X86::SUB32rm },
616     { X86::SUB64rr,         X86::SUB64rm },
617     { X86::SUB8rr,          X86::SUB8rm },
618     { X86::SUBPDrr,         X86::SUBPDrm },
619     { X86::SUBPSrr,         X86::SUBPSrm },
620     { X86::SUBSDrr,         X86::SUBSDrm },
621     { X86::SUBSSrr,         X86::SUBSSrm },
622     // FIXME: TEST*rr -> swapped operand of TEST*mr.
623     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm },
624     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm },
625     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm },
626     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm },
627     { X86::XOR16rr,         X86::XOR16rm },
628     { X86::XOR32rr,         X86::XOR32rm },
629     { X86::XOR64rr,         X86::XOR64rm },
630     { X86::XOR8rr,          X86::XOR8rm },
631     { X86::XORPDrr,         X86::XORPDrm },
632     { X86::XORPSrr,         X86::XORPSrm }
633   };
634
635   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
636     unsigned RegOp = OpTbl2[i][0];
637     unsigned MemOp = OpTbl2[i][1];
638     if (!RegOp2MemOpTable2.insert(std::make_pair((unsigned*)RegOp,
639                                                  MemOp)).second)
640       assert(false && "Duplicated entries?");
641     unsigned AuxInfo = 2 | (1 << 4); // Index 1, folded load
642     if (!MemOp2RegOpTable.insert(std::make_pair((unsigned*)MemOp,
643                                    std::make_pair(RegOp, AuxInfo))).second)
644       AmbEntries.push_back(MemOp);
645   }
646
647   // Remove ambiguous entries.
648   assert(AmbEntries.empty() && "Duplicated entries in unfolding maps?");
649 }
650
651 bool X86InstrInfo::isMoveInstr(const MachineInstr& MI,
652                                unsigned& sourceReg,
653                                unsigned& destReg) const {
654   switch (MI.getOpcode()) {
655   default:
656     return false;
657   case X86::MOV8rr:
658   case X86::MOV16rr:
659   case X86::MOV32rr: 
660   case X86::MOV64rr:
661   case X86::MOV16to16_:
662   case X86::MOV32to32_:
663   case X86::MOVSSrr:
664   case X86::MOVSDrr:
665
666   // FP Stack register class copies
667   case X86::MOV_Fp3232: case X86::MOV_Fp6464: case X86::MOV_Fp8080:
668   case X86::MOV_Fp3264: case X86::MOV_Fp3280:
669   case X86::MOV_Fp6432: case X86::MOV_Fp8032:
670       
671   case X86::FsMOVAPSrr:
672   case X86::FsMOVAPDrr:
673   case X86::MOVAPSrr:
674   case X86::MOVAPDrr:
675   case X86::MOVSS2PSrr:
676   case X86::MOVSD2PDrr:
677   case X86::MOVPS2SSrr:
678   case X86::MOVPD2SDrr:
679   case X86::MMX_MOVD64rr:
680   case X86::MMX_MOVQ64rr:
681     assert(MI.getNumOperands() >= 2 &&
682            MI.getOperand(0).isReg() &&
683            MI.getOperand(1).isReg() &&
684            "invalid register-register move instruction");
685     sourceReg = MI.getOperand(1).getReg();
686     destReg = MI.getOperand(0).getReg();
687     return true;
688   }
689 }
690
691 unsigned X86InstrInfo::isLoadFromStackSlot(MachineInstr *MI, 
692                                            int &FrameIndex) const {
693   switch (MI->getOpcode()) {
694   default: break;
695   case X86::MOV8rm:
696   case X86::MOV16rm:
697   case X86::MOV16_rm:
698   case X86::MOV32rm:
699   case X86::MOV32_rm:
700   case X86::MOV64rm:
701   case X86::LD_Fp64m:
702   case X86::MOVSSrm:
703   case X86::MOVSDrm:
704   case X86::MOVAPSrm:
705   case X86::MOVAPDrm:
706   case X86::MMX_MOVD64rm:
707   case X86::MMX_MOVQ64rm:
708     if (MI->getOperand(1).isFI() && MI->getOperand(2).isImm() &&
709         MI->getOperand(3).isReg() && MI->getOperand(4).isImm() &&
710         MI->getOperand(2).getImm() == 1 &&
711         MI->getOperand(3).getReg() == 0 &&
712         MI->getOperand(4).getImm() == 0) {
713       FrameIndex = MI->getOperand(1).getIndex();
714       return MI->getOperand(0).getReg();
715     }
716     break;
717   }
718   return 0;
719 }
720
721 unsigned X86InstrInfo::isStoreToStackSlot(MachineInstr *MI,
722                                           int &FrameIndex) const {
723   switch (MI->getOpcode()) {
724   default: break;
725   case X86::MOV8mr:
726   case X86::MOV16mr:
727   case X86::MOV16_mr:
728   case X86::MOV32mr:
729   case X86::MOV32_mr:
730   case X86::MOV64mr:
731   case X86::ST_FpP64m:
732   case X86::MOVSSmr:
733   case X86::MOVSDmr:
734   case X86::MOVAPSmr:
735   case X86::MOVAPDmr:
736   case X86::MMX_MOVD64mr:
737   case X86::MMX_MOVQ64mr:
738   case X86::MMX_MOVNTQmr:
739     if (MI->getOperand(0).isFI() && MI->getOperand(1).isImm() &&
740         MI->getOperand(2).isReg() && MI->getOperand(3).isImm() &&
741         MI->getOperand(1).getImm() == 1 &&
742         MI->getOperand(2).getReg() == 0 &&
743         MI->getOperand(3).getImm() == 0) {
744       FrameIndex = MI->getOperand(0).getIndex();
745       return MI->getOperand(4).getReg();
746     }
747     break;
748   }
749   return 0;
750 }
751
752
753 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
754 /// X86::MOVPC32r.
755 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
756   bool isPICBase = false;
757   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
758          E = MRI.def_end(); I != E; ++I) {
759     MachineInstr *DefMI = I.getOperand().getParent();
760     if (DefMI->getOpcode() != X86::MOVPC32r)
761       return false;
762     assert(!isPICBase && "More than one PIC base?");
763     isPICBase = true;
764   }
765   return isPICBase;
766 }
767
768 /// isGVStub - Return true if the GV requires an extra load to get the
769 /// real address.
770 static inline bool isGVStub(GlobalValue *GV, X86TargetMachine &TM) {
771   return TM.getSubtarget<X86Subtarget>().GVRequiresExtraLoad(GV, TM, false);
772 }
773  
774 bool
775 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI) const {
776   switch (MI->getOpcode()) {
777   default: break;
778     case X86::MOV8rm:
779     case X86::MOV16rm:
780     case X86::MOV16_rm:
781     case X86::MOV32rm:
782     case X86::MOV32_rm:
783     case X86::MOV64rm:
784     case X86::LD_Fp64m:
785     case X86::MOVSSrm:
786     case X86::MOVSDrm:
787     case X86::MOVAPSrm:
788     case X86::MOVAPDrm:
789     case X86::MMX_MOVD64rm:
790     case X86::MMX_MOVQ64rm: {
791       // Loads from constant pools are trivially rematerializable.
792       if (MI->getOperand(1).isReg() &&
793           MI->getOperand(2).isImm() &&
794           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
795           (MI->getOperand(4).isCPI() ||
796            (MI->getOperand(4).isGlobal() &&
797             isGVStub(MI->getOperand(4).getGlobal(), TM)))) {
798         unsigned BaseReg = MI->getOperand(1).getReg();
799         if (BaseReg == 0)
800           return true;
801         // Allow re-materialization of PIC load.
802         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
803           return false;
804         const MachineFunction &MF = *MI->getParent()->getParent();
805         const MachineRegisterInfo &MRI = MF.getRegInfo();
806         bool isPICBase = false;
807         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
808                E = MRI.def_end(); I != E; ++I) {
809           MachineInstr *DefMI = I.getOperand().getParent();
810           if (DefMI->getOpcode() != X86::MOVPC32r)
811             return false;
812           assert(!isPICBase && "More than one PIC base?");
813           isPICBase = true;
814         }
815         return isPICBase;
816       } 
817       return false;
818     }
819  
820      case X86::LEA32r:
821      case X86::LEA64r: {
822        if (MI->getOperand(2).isImm() &&
823            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
824            !MI->getOperand(4).isReg()) {
825          // lea fi#, lea GV, etc. are all rematerializable.
826          if (!MI->getOperand(1).isReg())
827            return true;
828          unsigned BaseReg = MI->getOperand(1).getReg();
829          if (BaseReg == 0)
830            return true;
831          // Allow re-materialization of lea PICBase + x.
832          const MachineFunction &MF = *MI->getParent()->getParent();
833          const MachineRegisterInfo &MRI = MF.getRegInfo();
834          return regIsPICBase(BaseReg, MRI);
835        }
836        return false;
837      }
838   }
839
840   // All other instructions marked M_REMATERIALIZABLE are always trivially
841   // rematerializable.
842   return true;
843 }
844
845 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
846 /// would clobber the EFLAGS condition register. Note the result may be
847 /// conservative. If it cannot definitely determine the safety after visiting
848 /// two instructions it assumes it's not safe.
849 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
850                                   MachineBasicBlock::iterator I) {
851   // For compile time consideration, if we are not able to determine the
852   // safety after visiting 2 instructions, we will assume it's not safe.
853   for (unsigned i = 0; i < 2; ++i) {
854     if (I == MBB.end())
855       // Reached end of block, it's safe.
856       return true;
857     bool SeenDef = false;
858     for (unsigned j = 0, e = I->getNumOperands(); j != e; ++j) {
859       MachineOperand &MO = I->getOperand(j);
860       if (!MO.isReg())
861         continue;
862       if (MO.getReg() == X86::EFLAGS) {
863         if (MO.isUse())
864           return false;
865         SeenDef = true;
866       }
867     }
868
869     if (SeenDef)
870       // This instruction defines EFLAGS, no need to look any further.
871       return true;
872     ++I;
873   }
874
875   // Conservative answer.
876   return false;
877 }
878
879 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
880                                  MachineBasicBlock::iterator I,
881                                  unsigned DestReg,
882                                  const MachineInstr *Orig) const {
883   unsigned SubIdx = Orig->getOperand(0).isReg()
884     ? Orig->getOperand(0).getSubReg() : 0;
885   bool ChangeSubIdx = SubIdx != 0;
886   if (SubIdx && TargetRegisterInfo::isPhysicalRegister(DestReg)) {
887     DestReg = RI.getSubReg(DestReg, SubIdx);
888     SubIdx = 0;
889   }
890
891   // MOV32r0 etc. are implemented with xor which clobbers condition code.
892   // Re-materialize them as movri instructions to avoid side effects.
893   bool Emitted = false;
894   switch (Orig->getOpcode()) {
895   default: break;
896   case X86::MOV8r0:
897   case X86::MOV16r0:
898   case X86::MOV32r0:
899   case X86::MOV64r0: {
900     if (!isSafeToClobberEFLAGS(MBB, I)) {
901       unsigned Opc = 0;
902       switch (Orig->getOpcode()) {
903       default: break;
904       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
905       case X86::MOV16r0: Opc = X86::MOV16ri; break;
906       case X86::MOV32r0: Opc = X86::MOV32ri; break;
907       case X86::MOV64r0: Opc = X86::MOV64ri32; break;
908       }
909       BuildMI(MBB, I, get(Opc), DestReg).addImm(0);
910       Emitted = true;
911     }
912     break;
913   }
914   }
915
916   if (!Emitted) {
917     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
918     MI->getOperand(0).setReg(DestReg);
919     MBB.insert(I, MI);
920   }
921
922   if (ChangeSubIdx) {
923     MachineInstr *NewMI = prior(I);
924     NewMI->getOperand(0).setSubReg(SubIdx);
925   }
926 }
927
928 /// isInvariantLoad - Return true if the specified instruction (which is marked
929 /// mayLoad) is loading from a location whose value is invariant across the
930 /// function.  For example, loading a value from the constant pool or from
931 /// from the argument area of a function if it does not change.  This should
932 /// only return true of *all* loads the instruction does are invariant (if it
933 /// does multiple loads).
934 bool X86InstrInfo::isInvariantLoad(MachineInstr *MI) const {
935   // This code cares about loads from three cases: constant pool entries,
936   // invariant argument slots, and global stubs.  In order to handle these cases
937   // for all of the myriad of X86 instructions, we just scan for a CP/FI/GV
938   // operand and base our analysis on it.  This is safe because the address of
939   // none of these three cases is ever used as anything other than a load base
940   // and X86 doesn't have any instructions that load from multiple places.
941   
942   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
943     const MachineOperand &MO = MI->getOperand(i);
944     // Loads from constant pools are trivially invariant.
945     if (MO.isCPI())
946       return true;
947
948     if (MO.isGlobal())
949       return isGVStub(MO.getGlobal(), TM);
950
951     // If this is a load from an invariant stack slot, the load is a constant.
952     if (MO.isFI()) {
953       const MachineFrameInfo &MFI =
954         *MI->getParent()->getParent()->getFrameInfo();
955       int Idx = MO.getIndex();
956       return MFI.isFixedObjectIndex(Idx) && MFI.isImmutableObjectIndex(Idx);
957     }
958   }
959   
960   // All other instances of these instructions are presumed to have other
961   // issues.
962   return false;
963 }
964
965 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
966 /// is not marked dead.
967 static bool hasLiveCondCodeDef(MachineInstr *MI) {
968   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
969     MachineOperand &MO = MI->getOperand(i);
970     if (MO.isReg() && MO.isDef() &&
971         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
972       return true;
973     }
974   }
975   return false;
976 }
977
978 /// convertToThreeAddress - This method must be implemented by targets that
979 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
980 /// may be able to convert a two-address instruction into a true
981 /// three-address instruction on demand.  This allows the X86 target (for
982 /// example) to convert ADD and SHL instructions into LEA instructions if they
983 /// would require register copies due to two-addressness.
984 ///
985 /// This method returns a null pointer if the transformation cannot be
986 /// performed, otherwise it returns the new instruction.
987 ///
988 MachineInstr *
989 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
990                                     MachineBasicBlock::iterator &MBBI,
991                                     LiveVariables *LV) const {
992   MachineInstr *MI = MBBI;
993   MachineFunction &MF = *MI->getParent()->getParent();
994   // All instructions input are two-addr instructions.  Get the known operands.
995   unsigned Dest = MI->getOperand(0).getReg();
996   unsigned Src = MI->getOperand(1).getReg();
997   bool isDead = MI->getOperand(0).isDead();
998   bool isKill = MI->getOperand(1).isKill();
999
1000   MachineInstr *NewMI = NULL;
1001   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1002   // we have better subtarget support, enable the 16-bit LEA generation here.
1003   bool DisableLEA16 = true;
1004
1005   unsigned MIOpc = MI->getOpcode();
1006   switch (MIOpc) {
1007   case X86::SHUFPSrri: {
1008     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1009     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1010     
1011     unsigned B = MI->getOperand(1).getReg();
1012     unsigned C = MI->getOperand(2).getReg();
1013     if (B != C) return 0;
1014     unsigned A = MI->getOperand(0).getReg();
1015     unsigned M = MI->getOperand(3).getImm();
1016     NewMI = BuildMI(MF, get(X86::PSHUFDri)).addReg(A, true, false, false, isDead)
1017       .addReg(B, false, false, isKill).addImm(M);
1018     break;
1019   }
1020   case X86::SHL64ri: {
1021     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1022     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1023     // the flags produced by a shift yet, so this is safe.
1024     unsigned ShAmt = MI->getOperand(2).getImm();
1025     if (ShAmt == 0 || ShAmt >= 4) return 0;
1026
1027     NewMI = BuildMI(MF, get(X86::LEA64r)).addReg(Dest, true, false, false, isDead)
1028       .addReg(0).addImm(1 << ShAmt).addReg(Src, false, false, isKill).addImm(0);
1029     break;
1030   }
1031   case X86::SHL32ri: {
1032     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1033     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1034     // the flags produced by a shift yet, so this is safe.
1035     unsigned ShAmt = MI->getOperand(2).getImm();
1036     if (ShAmt == 0 || ShAmt >= 4) return 0;
1037
1038     unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit() ?
1039       X86::LEA64_32r : X86::LEA32r;
1040     NewMI = BuildMI(MF, get(Opc)).addReg(Dest, true, false, false, isDead)
1041       .addReg(0).addImm(1 << ShAmt)
1042       .addReg(Src, false, false, isKill).addImm(0);
1043     break;
1044   }
1045   case X86::SHL16ri: {
1046     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1047     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1048     // the flags produced by a shift yet, so this is safe.
1049     unsigned ShAmt = MI->getOperand(2).getImm();
1050     if (ShAmt == 0 || ShAmt >= 4) return 0;
1051
1052     if (DisableLEA16) {
1053       // If 16-bit LEA is disabled, use 32-bit LEA via subregisters.
1054       MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1055       unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1056         ? X86::LEA64_32r : X86::LEA32r;
1057       unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1058       unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1059             
1060       // Build and insert into an implicit UNDEF value. This is OK because
1061       // well be shifting and then extracting the lower 16-bits. 
1062       BuildMI(*MFI, MBBI, get(X86::IMPLICIT_DEF), leaInReg);      
1063       MachineInstr *InsMI =  BuildMI(*MFI, MBBI, get(X86::INSERT_SUBREG),leaInReg)
1064         .addReg(leaInReg).addReg(Src, false, false, isKill)
1065         .addImm(X86::SUBREG_16BIT);
1066       
1067       NewMI = BuildMI(*MFI, MBBI, get(Opc), leaOutReg).addReg(0).addImm(1 << ShAmt)
1068         .addReg(leaInReg, false, false, true).addImm(0);
1069       
1070       MachineInstr *ExtMI = BuildMI(*MFI, MBBI, get(X86::EXTRACT_SUBREG))
1071         .addReg(Dest, true, false, false, isDead)
1072         .addReg(leaOutReg, false, false, true).addImm(X86::SUBREG_16BIT);
1073       if (LV) {
1074         // Update live variables
1075         LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1076         LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1077         if (isKill)
1078           LV->replaceKillInstruction(Src, MI, InsMI);
1079         if (isDead)
1080           LV->replaceKillInstruction(Dest, MI, ExtMI);
1081       }
1082       return ExtMI;
1083     } else {
1084       NewMI = BuildMI(MF, get(X86::LEA16r)).addReg(Dest, true, false, false, isDead)
1085         .addReg(0).addImm(1 << ShAmt)
1086         .addReg(Src, false, false, isKill).addImm(0);
1087     }
1088     break;
1089   }
1090   default: {
1091     // The following opcodes also sets the condition code register(s). Only
1092     // convert them to equivalent lea if the condition code register def's
1093     // are dead!
1094     if (hasLiveCondCodeDef(MI))
1095       return 0;
1096
1097     bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1098     switch (MIOpc) {
1099     default: return 0;
1100     case X86::INC64r:
1101     case X86::INC32r: {
1102       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1103       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1104         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1105       NewMI = addRegOffset(BuildMI(MF, get(Opc))
1106                            .addReg(Dest, true, false, false, isDead),
1107                            Src, isKill, 1);
1108       break;
1109     }
1110     case X86::INC16r:
1111     case X86::INC64_16r:
1112       if (DisableLEA16) return 0;
1113       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1114       NewMI = addRegOffset(BuildMI(MF, get(X86::LEA16r))
1115                            .addReg(Dest, true, false, false, isDead),
1116                            Src, isKill, 1);
1117       break;
1118     case X86::DEC64r:
1119     case X86::DEC32r: {
1120       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1121       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1122         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1123       NewMI = addRegOffset(BuildMI(MF, get(Opc))
1124                            .addReg(Dest, true, false, false, isDead),
1125                            Src, isKill, -1);
1126       break;
1127     }
1128     case X86::DEC16r:
1129     case X86::DEC64_16r:
1130       if (DisableLEA16) return 0;
1131       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1132       NewMI = addRegOffset(BuildMI(MF, get(X86::LEA16r))
1133                            .addReg(Dest, true, false, false, isDead),
1134                            Src, isKill, -1);
1135       break;
1136     case X86::ADD64rr:
1137     case X86::ADD32rr: {
1138       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1139       unsigned Opc = MIOpc == X86::ADD64rr ? X86::LEA64r
1140         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1141       unsigned Src2 = MI->getOperand(2).getReg();
1142       bool isKill2 = MI->getOperand(2).isKill();
1143       NewMI = addRegReg(BuildMI(MF, get(Opc))
1144                         .addReg(Dest, true, false, false, isDead),
1145                         Src, isKill, Src2, isKill2);
1146       if (LV && isKill2)
1147         LV->replaceKillInstruction(Src2, MI, NewMI);
1148       break;
1149     }
1150     case X86::ADD16rr: {
1151       if (DisableLEA16) return 0;
1152       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1153       unsigned Src2 = MI->getOperand(2).getReg();
1154       bool isKill2 = MI->getOperand(2).isKill();
1155       NewMI = addRegReg(BuildMI(MF, get(X86::LEA16r))
1156                         .addReg(Dest, true, false, false, isDead),
1157                         Src, isKill, Src2, isKill2);
1158       if (LV && isKill2)
1159         LV->replaceKillInstruction(Src2, MI, NewMI);
1160       break;
1161     }
1162     case X86::ADD64ri32:
1163     case X86::ADD64ri8:
1164       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1165       if (MI->getOperand(2).isImm())
1166         NewMI = addRegOffset(BuildMI(MF, get(X86::LEA64r))
1167                              .addReg(Dest, true, false, false, isDead),
1168                              Src, isKill, MI->getOperand(2).getImm());
1169       break;
1170     case X86::ADD32ri:
1171     case X86::ADD32ri8:
1172       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1173       if (MI->getOperand(2).isImm()) {
1174         unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1175         NewMI = addRegOffset(BuildMI(MF, get(Opc))
1176                              .addReg(Dest, true, false, false, isDead),
1177                              Src, isKill, MI->getOperand(2).getImm());
1178       }
1179       break;
1180     case X86::ADD16ri:
1181     case X86::ADD16ri8:
1182       if (DisableLEA16) return 0;
1183       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1184       if (MI->getOperand(2).isImm())
1185         NewMI = addRegOffset(BuildMI(MF, get(X86::LEA16r))
1186                              .addReg(Dest, true, false, false, isDead),
1187                              Src, isKill, MI->getOperand(2).getImm());
1188       break;
1189     case X86::SHL16ri:
1190       if (DisableLEA16) return 0;
1191     case X86::SHL32ri:
1192     case X86::SHL64ri: {
1193       assert(MI->getNumOperands() >= 3 && MI->getOperand(2).isImm() &&
1194              "Unknown shl instruction!");
1195       unsigned ShAmt = MI->getOperand(2).getImm();
1196       if (ShAmt == 1 || ShAmt == 2 || ShAmt == 3) {
1197         X86AddressMode AM;
1198         AM.Scale = 1 << ShAmt;
1199         AM.IndexReg = Src;
1200         unsigned Opc = MIOpc == X86::SHL64ri ? X86::LEA64r
1201           : (MIOpc == X86::SHL32ri
1202              ? (is64Bit ? X86::LEA64_32r : X86::LEA32r) : X86::LEA16r);
1203         NewMI = addFullAddress(BuildMI(MF, get(Opc))
1204                                .addReg(Dest, true, false, false, isDead), AM);
1205         if (isKill)
1206           NewMI->getOperand(3).setIsKill(true);
1207       }
1208       break;
1209     }
1210     }
1211   }
1212   }
1213
1214   if (!NewMI) return 0;
1215
1216   if (LV) {  // Update live variables
1217     if (isKill)
1218       LV->replaceKillInstruction(Src, MI, NewMI);
1219     if (isDead)
1220       LV->replaceKillInstruction(Dest, MI, NewMI);
1221   }
1222
1223   MFI->insert(MBBI, NewMI);          // Insert the new inst    
1224   return NewMI;
1225 }
1226
1227 /// commuteInstruction - We have a few instructions that must be hacked on to
1228 /// commute them.
1229 ///
1230 MachineInstr *
1231 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
1232   switch (MI->getOpcode()) {
1233   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
1234   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
1235   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
1236   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
1237   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
1238   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
1239     unsigned Opc;
1240     unsigned Size;
1241     switch (MI->getOpcode()) {
1242     default: assert(0 && "Unreachable!");
1243     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
1244     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
1245     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
1246     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
1247     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
1248     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
1249     }
1250     unsigned Amt = MI->getOperand(3).getImm();
1251     unsigned A = MI->getOperand(0).getReg();
1252     unsigned B = MI->getOperand(1).getReg();
1253     unsigned C = MI->getOperand(2).getReg();
1254     bool AisDead = MI->getOperand(0).isDead();
1255     bool BisKill = MI->getOperand(1).isKill();
1256     bool CisKill = MI->getOperand(2).isKill();
1257     // If machine instrs are no longer in two-address forms, update
1258     // destination register as well.
1259     if (A == B) {
1260       // Must be two address instruction!
1261       assert(MI->getDesc().getOperandConstraint(0, TOI::TIED_TO) &&
1262              "Expecting a two-address instruction!");
1263       A = C;
1264       CisKill = false;
1265     }
1266     MachineFunction &MF = *MI->getParent()->getParent();
1267     return BuildMI(MF, get(Opc))
1268       .addReg(A, true, false, false, AisDead)
1269       .addReg(C, false, false, CisKill)
1270       .addReg(B, false, false, BisKill).addImm(Size-Amt);
1271   }
1272   case X86::CMOVB16rr:
1273   case X86::CMOVB32rr:
1274   case X86::CMOVB64rr:
1275   case X86::CMOVAE16rr:
1276   case X86::CMOVAE32rr:
1277   case X86::CMOVAE64rr:
1278   case X86::CMOVE16rr:
1279   case X86::CMOVE32rr:
1280   case X86::CMOVE64rr:
1281   case X86::CMOVNE16rr:
1282   case X86::CMOVNE32rr:
1283   case X86::CMOVNE64rr:
1284   case X86::CMOVBE16rr:
1285   case X86::CMOVBE32rr:
1286   case X86::CMOVBE64rr:
1287   case X86::CMOVA16rr:
1288   case X86::CMOVA32rr:
1289   case X86::CMOVA64rr:
1290   case X86::CMOVL16rr:
1291   case X86::CMOVL32rr:
1292   case X86::CMOVL64rr:
1293   case X86::CMOVGE16rr:
1294   case X86::CMOVGE32rr:
1295   case X86::CMOVGE64rr:
1296   case X86::CMOVLE16rr:
1297   case X86::CMOVLE32rr:
1298   case X86::CMOVLE64rr:
1299   case X86::CMOVG16rr:
1300   case X86::CMOVG32rr:
1301   case X86::CMOVG64rr:
1302   case X86::CMOVS16rr:
1303   case X86::CMOVS32rr:
1304   case X86::CMOVS64rr:
1305   case X86::CMOVNS16rr:
1306   case X86::CMOVNS32rr:
1307   case X86::CMOVNS64rr:
1308   case X86::CMOVP16rr:
1309   case X86::CMOVP32rr:
1310   case X86::CMOVP64rr:
1311   case X86::CMOVNP16rr:
1312   case X86::CMOVNP32rr:
1313   case X86::CMOVNP64rr: {
1314     unsigned Opc = 0;
1315     switch (MI->getOpcode()) {
1316     default: break;
1317     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
1318     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
1319     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
1320     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
1321     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
1322     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
1323     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
1324     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
1325     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
1326     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
1327     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
1328     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
1329     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
1330     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
1331     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
1332     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
1333     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
1334     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
1335     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
1336     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
1337     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
1338     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
1339     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
1340     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
1341     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
1342     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
1343     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
1344     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
1345     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
1346     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
1347     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
1348     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
1349     case X86::CMOVS64rr:  Opc = X86::CMOVNS32rr; break;
1350     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
1351     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
1352     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
1353     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
1354     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
1355     case X86::CMOVP64rr:  Opc = X86::CMOVNP32rr; break;
1356     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
1357     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
1358     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
1359     }
1360
1361     MI->setDesc(get(Opc));
1362     // Fallthrough intended.
1363   }
1364   default:
1365     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1366   }
1367 }
1368
1369 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
1370   switch (BrOpc) {
1371   default: return X86::COND_INVALID;
1372   case X86::JE:  return X86::COND_E;
1373   case X86::JNE: return X86::COND_NE;
1374   case X86::JL:  return X86::COND_L;
1375   case X86::JLE: return X86::COND_LE;
1376   case X86::JG:  return X86::COND_G;
1377   case X86::JGE: return X86::COND_GE;
1378   case X86::JB:  return X86::COND_B;
1379   case X86::JBE: return X86::COND_BE;
1380   case X86::JA:  return X86::COND_A;
1381   case X86::JAE: return X86::COND_AE;
1382   case X86::JS:  return X86::COND_S;
1383   case X86::JNS: return X86::COND_NS;
1384   case X86::JP:  return X86::COND_P;
1385   case X86::JNP: return X86::COND_NP;
1386   case X86::JO:  return X86::COND_O;
1387   case X86::JNO: return X86::COND_NO;
1388   }
1389 }
1390
1391 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
1392   switch (CC) {
1393   default: assert(0 && "Illegal condition code!");
1394   case X86::COND_E:  return X86::JE;
1395   case X86::COND_NE: return X86::JNE;
1396   case X86::COND_L:  return X86::JL;
1397   case X86::COND_LE: return X86::JLE;
1398   case X86::COND_G:  return X86::JG;
1399   case X86::COND_GE: return X86::JGE;
1400   case X86::COND_B:  return X86::JB;
1401   case X86::COND_BE: return X86::JBE;
1402   case X86::COND_A:  return X86::JA;
1403   case X86::COND_AE: return X86::JAE;
1404   case X86::COND_S:  return X86::JS;
1405   case X86::COND_NS: return X86::JNS;
1406   case X86::COND_P:  return X86::JP;
1407   case X86::COND_NP: return X86::JNP;
1408   case X86::COND_O:  return X86::JO;
1409   case X86::COND_NO: return X86::JNO;
1410   }
1411 }
1412
1413 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
1414 /// e.g. turning COND_E to COND_NE.
1415 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
1416   switch (CC) {
1417   default: assert(0 && "Illegal condition code!");
1418   case X86::COND_E:  return X86::COND_NE;
1419   case X86::COND_NE: return X86::COND_E;
1420   case X86::COND_L:  return X86::COND_GE;
1421   case X86::COND_LE: return X86::COND_G;
1422   case X86::COND_G:  return X86::COND_LE;
1423   case X86::COND_GE: return X86::COND_L;
1424   case X86::COND_B:  return X86::COND_AE;
1425   case X86::COND_BE: return X86::COND_A;
1426   case X86::COND_A:  return X86::COND_BE;
1427   case X86::COND_AE: return X86::COND_B;
1428   case X86::COND_S:  return X86::COND_NS;
1429   case X86::COND_NS: return X86::COND_S;
1430   case X86::COND_P:  return X86::COND_NP;
1431   case X86::COND_NP: return X86::COND_P;
1432   case X86::COND_O:  return X86::COND_NO;
1433   case X86::COND_NO: return X86::COND_O;
1434   }
1435 }
1436
1437 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
1438   const TargetInstrDesc &TID = MI->getDesc();
1439   if (!TID.isTerminator()) return false;
1440   
1441   // Conditional branch is a special case.
1442   if (TID.isBranch() && !TID.isBarrier())
1443     return true;
1444   if (!TID.isPredicable())
1445     return true;
1446   return !isPredicated(MI);
1447 }
1448
1449 // For purposes of branch analysis do not count FP_REG_KILL as a terminator.
1450 static bool isBrAnalysisUnpredicatedTerminator(const MachineInstr *MI,
1451                                                const X86InstrInfo &TII) {
1452   if (MI->getOpcode() == X86::FP_REG_KILL)
1453     return false;
1454   return TII.isUnpredicatedTerminator(MI);
1455 }
1456
1457 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB, 
1458                                  MachineBasicBlock *&TBB,
1459                                  MachineBasicBlock *&FBB,
1460                                  SmallVectorImpl<MachineOperand> &Cond) const {
1461   // If the block has no terminators, it just falls into the block after it.
1462   MachineBasicBlock::iterator I = MBB.end();
1463   if (I == MBB.begin() || !isBrAnalysisUnpredicatedTerminator(--I, *this))
1464     return false;
1465
1466   // Get the last instruction in the block.
1467   MachineInstr *LastInst = I;
1468   
1469   // If there is only one terminator instruction, process it.
1470   if (I == MBB.begin() || !isBrAnalysisUnpredicatedTerminator(--I, *this)) {
1471     if (!LastInst->getDesc().isBranch())
1472       return true;
1473     
1474     // If the block ends with a branch there are 3 possibilities:
1475     // it's an unconditional, conditional, or indirect branch.
1476     
1477     if (LastInst->getOpcode() == X86::JMP) {
1478       TBB = LastInst->getOperand(0).getMBB();
1479       return false;
1480     }
1481     X86::CondCode BranchCode = GetCondFromBranchOpc(LastInst->getOpcode());
1482     if (BranchCode == X86::COND_INVALID)
1483       return true;  // Can't handle indirect branch.
1484
1485     // Otherwise, block ends with fall-through condbranch.
1486     TBB = LastInst->getOperand(0).getMBB();
1487     Cond.push_back(MachineOperand::CreateImm(BranchCode));
1488     return false;
1489   }
1490   
1491   // Get the instruction before it if it's a terminator.
1492   MachineInstr *SecondLastInst = I;
1493   
1494   // If there are three terminators, we don't know what sort of block this is.
1495   if (SecondLastInst && I != MBB.begin() &&
1496       isBrAnalysisUnpredicatedTerminator(--I, *this))
1497     return true;
1498
1499   // If the block ends with X86::JMP and a conditional branch, handle it.
1500   X86::CondCode BranchCode = GetCondFromBranchOpc(SecondLastInst->getOpcode());
1501   if (BranchCode != X86::COND_INVALID && LastInst->getOpcode() == X86::JMP) {
1502     TBB = SecondLastInst->getOperand(0).getMBB();
1503     Cond.push_back(MachineOperand::CreateImm(BranchCode));
1504     FBB = LastInst->getOperand(0).getMBB();
1505     return false;
1506   }
1507
1508   // If the block ends with two X86::JMPs, handle it.  The second one is not
1509   // executed, so remove it.
1510   if (SecondLastInst->getOpcode() == X86::JMP && 
1511       LastInst->getOpcode() == X86::JMP) {
1512     TBB = SecondLastInst->getOperand(0).getMBB();
1513     I = LastInst;
1514     I->eraseFromParent();
1515     return false;
1516   }
1517
1518   // Otherwise, can't handle this.
1519   return true;
1520 }
1521
1522 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
1523   MachineBasicBlock::iterator I = MBB.end();
1524   if (I == MBB.begin()) return 0;
1525   --I;
1526   if (I->getOpcode() != X86::JMP && 
1527       GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
1528     return 0;
1529   
1530   // Remove the branch.
1531   I->eraseFromParent();
1532   
1533   I = MBB.end();
1534   
1535   if (I == MBB.begin()) return 1;
1536   --I;
1537   if (GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
1538     return 1;
1539   
1540   // Remove the branch.
1541   I->eraseFromParent();
1542   return 2;
1543 }
1544
1545 static const MachineInstrBuilder &X86InstrAddOperand(MachineInstrBuilder &MIB,
1546                                                      MachineOperand &MO) {
1547   if (MO.isReg())
1548     MIB = MIB.addReg(MO.getReg(), MO.isDef(), MO.isImplicit(),
1549                      MO.isKill(), MO.isDead(), MO.getSubReg());
1550   else if (MO.isImm())
1551     MIB = MIB.addImm(MO.getImm());
1552   else if (MO.isFI())
1553     MIB = MIB.addFrameIndex(MO.getIndex());
1554   else if (MO.isGlobal())
1555     MIB = MIB.addGlobalAddress(MO.getGlobal(), MO.getOffset());
1556   else if (MO.isCPI())
1557     MIB = MIB.addConstantPoolIndex(MO.getIndex(), MO.getOffset());
1558   else if (MO.isJTI())
1559     MIB = MIB.addJumpTableIndex(MO.getIndex());
1560   else if (MO.isSymbol())
1561     MIB = MIB.addExternalSymbol(MO.getSymbolName());
1562   else
1563     assert(0 && "Unknown operand for X86InstrAddOperand!");
1564
1565   return MIB;
1566 }
1567
1568 unsigned
1569 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
1570                            MachineBasicBlock *FBB,
1571                            const SmallVectorImpl<MachineOperand> &Cond) const {
1572   // Shouldn't be a fall through.
1573   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
1574   assert((Cond.size() == 1 || Cond.size() == 0) &&
1575          "X86 branch conditions have one component!");
1576
1577   if (FBB == 0) { // One way branch.
1578     if (Cond.empty()) {
1579       // Unconditional branch?
1580       BuildMI(&MBB, get(X86::JMP)).addMBB(TBB);
1581     } else {
1582       // Conditional branch.
1583       unsigned Opc = GetCondBranchFromCond((X86::CondCode)Cond[0].getImm());
1584       BuildMI(&MBB, get(Opc)).addMBB(TBB);
1585     }
1586     return 1;
1587   }
1588   
1589   // Two-way Conditional branch.
1590   unsigned Opc = GetCondBranchFromCond((X86::CondCode)Cond[0].getImm());
1591   BuildMI(&MBB, get(Opc)).addMBB(TBB);
1592   BuildMI(&MBB, get(X86::JMP)).addMBB(FBB);
1593   return 2;
1594 }
1595
1596 bool X86InstrInfo::copyRegToReg(MachineBasicBlock &MBB,
1597                                 MachineBasicBlock::iterator MI,
1598                                 unsigned DestReg, unsigned SrcReg,
1599                                 const TargetRegisterClass *DestRC,
1600                                 const TargetRegisterClass *SrcRC) const {
1601   if (DestRC == SrcRC) {
1602     unsigned Opc;
1603     if (DestRC == &X86::GR64RegClass) {
1604       Opc = X86::MOV64rr;
1605     } else if (DestRC == &X86::GR32RegClass) {
1606       Opc = X86::MOV32rr;
1607     } else if (DestRC == &X86::GR16RegClass) {
1608       Opc = X86::MOV16rr;
1609     } else if (DestRC == &X86::GR8RegClass) {
1610       Opc = X86::MOV8rr;
1611     } else if (DestRC == &X86::GR32_RegClass) {
1612       Opc = X86::MOV32_rr;
1613     } else if (DestRC == &X86::GR16_RegClass) {
1614       Opc = X86::MOV16_rr;
1615     } else if (DestRC == &X86::RFP32RegClass) {
1616       Opc = X86::MOV_Fp3232;
1617     } else if (DestRC == &X86::RFP64RegClass || DestRC == &X86::RSTRegClass) {
1618       Opc = X86::MOV_Fp6464;
1619     } else if (DestRC == &X86::RFP80RegClass) {
1620       Opc = X86::MOV_Fp8080;
1621     } else if (DestRC == &X86::FR32RegClass) {
1622       Opc = X86::FsMOVAPSrr;
1623     } else if (DestRC == &X86::FR64RegClass) {
1624       Opc = X86::FsMOVAPDrr;
1625     } else if (DestRC == &X86::VR128RegClass) {
1626       Opc = X86::MOVAPSrr;
1627     } else if (DestRC == &X86::VR64RegClass) {
1628       Opc = X86::MMX_MOVQ64rr;
1629     } else {
1630       return false;
1631     }
1632     BuildMI(MBB, MI, get(Opc), DestReg).addReg(SrcReg);
1633     return true;
1634   }
1635   
1636   // Moving EFLAGS to / from another register requires a push and a pop.
1637   if (SrcRC == &X86::CCRRegClass) {
1638     if (SrcReg != X86::EFLAGS)
1639       return false;
1640     if (DestRC == &X86::GR64RegClass) {
1641       BuildMI(MBB, MI, get(X86::PUSHFQ));
1642       BuildMI(MBB, MI, get(X86::POP64r), DestReg);
1643       return true;
1644     } else if (DestRC == &X86::GR32RegClass) {
1645       BuildMI(MBB, MI, get(X86::PUSHFD));
1646       BuildMI(MBB, MI, get(X86::POP32r), DestReg);
1647       return true;
1648     }
1649   } else if (DestRC == &X86::CCRRegClass) {
1650     if (DestReg != X86::EFLAGS)
1651       return false;
1652     if (SrcRC == &X86::GR64RegClass) {
1653       BuildMI(MBB, MI, get(X86::PUSH64r)).addReg(SrcReg);
1654       BuildMI(MBB, MI, get(X86::POPFQ));
1655       return true;
1656     } else if (SrcRC == &X86::GR32RegClass) {
1657       BuildMI(MBB, MI, get(X86::PUSH32r)).addReg(SrcReg);
1658       BuildMI(MBB, MI, get(X86::POPFD));
1659       return true;
1660     }
1661   }
1662   
1663   // Moving from ST(0) turns into FpGET_ST0_32 etc.
1664   if (SrcRC == &X86::RSTRegClass) {
1665     // Copying from ST(0)/ST(1).
1666     if (SrcReg != X86::ST0 && SrcReg != X86::ST1)
1667       // Can only copy from ST(0)/ST(1) right now
1668       return false;
1669     bool isST0 = SrcReg == X86::ST0;
1670     unsigned Opc;
1671     if (DestRC == &X86::RFP32RegClass)
1672       Opc = isST0 ? X86::FpGET_ST0_32 : X86::FpGET_ST1_32;
1673     else if (DestRC == &X86::RFP64RegClass)
1674       Opc = isST0 ? X86::FpGET_ST0_64 : X86::FpGET_ST1_64;
1675     else {
1676       if (DestRC != &X86::RFP80RegClass)
1677         return false;
1678       Opc = isST0 ? X86::FpGET_ST0_80 : X86::FpGET_ST1_80;
1679     }
1680     BuildMI(MBB, MI, get(Opc), DestReg);
1681     return true;
1682   }
1683
1684   // Moving to ST(0) turns into FpSET_ST0_32 etc.
1685   if (DestRC == &X86::RSTRegClass) {
1686     // Copying to ST(0).  FIXME: handle ST(1) also
1687     if (DestReg != X86::ST0)
1688       // Can only copy to TOS right now
1689       return false;
1690     unsigned Opc;
1691     if (SrcRC == &X86::RFP32RegClass)
1692       Opc = X86::FpSET_ST0_32;
1693     else if (SrcRC == &X86::RFP64RegClass)
1694       Opc = X86::FpSET_ST0_64;
1695     else {
1696       if (SrcRC != &X86::RFP80RegClass)
1697         return false;
1698       Opc = X86::FpSET_ST0_80;
1699     }
1700     BuildMI(MBB, MI, get(Opc)).addReg(SrcReg);
1701     return true;
1702   }
1703   
1704   // Not yet supported!
1705   return false;
1706 }
1707
1708 static unsigned getStoreRegOpcode(const TargetRegisterClass *RC,
1709                                   bool isStackAligned) {
1710   unsigned Opc = 0;
1711   if (RC == &X86::GR64RegClass) {
1712     Opc = X86::MOV64mr;
1713   } else if (RC == &X86::GR32RegClass) {
1714     Opc = X86::MOV32mr;
1715   } else if (RC == &X86::GR16RegClass) {
1716     Opc = X86::MOV16mr;
1717   } else if (RC == &X86::GR8RegClass) {
1718     Opc = X86::MOV8mr;
1719   } else if (RC == &X86::GR32_RegClass) {
1720     Opc = X86::MOV32_mr;
1721   } else if (RC == &X86::GR16_RegClass) {
1722     Opc = X86::MOV16_mr;
1723   } else if (RC == &X86::RFP80RegClass) {
1724     Opc = X86::ST_FpP80m;   // pops
1725   } else if (RC == &X86::RFP64RegClass) {
1726     Opc = X86::ST_Fp64m;
1727   } else if (RC == &X86::RFP32RegClass) {
1728     Opc = X86::ST_Fp32m;
1729   } else if (RC == &X86::FR32RegClass) {
1730     Opc = X86::MOVSSmr;
1731   } else if (RC == &X86::FR64RegClass) {
1732     Opc = X86::MOVSDmr;
1733   } else if (RC == &X86::VR128RegClass) {
1734     // If stack is realigned we can use aligned stores.
1735     Opc = isStackAligned ? X86::MOVAPSmr : X86::MOVUPSmr;
1736   } else if (RC == &X86::VR64RegClass) {
1737     Opc = X86::MMX_MOVQ64mr;
1738   } else {
1739     assert(0 && "Unknown regclass");
1740     abort();
1741   }
1742
1743   return Opc;
1744 }
1745
1746 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
1747                                        MachineBasicBlock::iterator MI,
1748                                        unsigned SrcReg, bool isKill, int FrameIdx,
1749                                        const TargetRegisterClass *RC) const {
1750   const MachineFunction &MF = *MBB.getParent();
1751   bool isAligned = (RI.getStackAlignment() >= 16) ||
1752     RI.needsStackRealignment(MF);
1753   unsigned Opc = getStoreRegOpcode(RC, isAligned);
1754   addFrameReference(BuildMI(MBB, MI, get(Opc)), FrameIdx)
1755     .addReg(SrcReg, false, false, isKill);
1756 }
1757
1758 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
1759                                   bool isKill,
1760                                   SmallVectorImpl<MachineOperand> &Addr,
1761                                   const TargetRegisterClass *RC,
1762                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
1763   bool isAligned = (RI.getStackAlignment() >= 16) ||
1764     RI.needsStackRealignment(MF);
1765   unsigned Opc = getStoreRegOpcode(RC, isAligned);
1766   MachineInstrBuilder MIB = BuildMI(MF, get(Opc));
1767   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
1768     MIB = X86InstrAddOperand(MIB, Addr[i]);
1769   MIB.addReg(SrcReg, false, false, isKill);
1770   NewMIs.push_back(MIB);
1771 }
1772
1773 static unsigned getLoadRegOpcode(const TargetRegisterClass *RC,
1774                                  bool isStackAligned) {
1775   unsigned Opc = 0;
1776   if (RC == &X86::GR64RegClass) {
1777     Opc = X86::MOV64rm;
1778   } else if (RC == &X86::GR32RegClass) {
1779     Opc = X86::MOV32rm;
1780   } else if (RC == &X86::GR16RegClass) {
1781     Opc = X86::MOV16rm;
1782   } else if (RC == &X86::GR8RegClass) {
1783     Opc = X86::MOV8rm;
1784   } else if (RC == &X86::GR32_RegClass) {
1785     Opc = X86::MOV32_rm;
1786   } else if (RC == &X86::GR16_RegClass) {
1787     Opc = X86::MOV16_rm;
1788   } else if (RC == &X86::RFP80RegClass) {
1789     Opc = X86::LD_Fp80m;
1790   } else if (RC == &X86::RFP64RegClass) {
1791     Opc = X86::LD_Fp64m;
1792   } else if (RC == &X86::RFP32RegClass) {
1793     Opc = X86::LD_Fp32m;
1794   } else if (RC == &X86::FR32RegClass) {
1795     Opc = X86::MOVSSrm;
1796   } else if (RC == &X86::FR64RegClass) {
1797     Opc = X86::MOVSDrm;
1798   } else if (RC == &X86::VR128RegClass) {
1799     // If stack is realigned we can use aligned loads.
1800     Opc = isStackAligned ? X86::MOVAPSrm : X86::MOVUPSrm;
1801   } else if (RC == &X86::VR64RegClass) {
1802     Opc = X86::MMX_MOVQ64rm;
1803   } else {
1804     assert(0 && "Unknown regclass");
1805     abort();
1806   }
1807
1808   return Opc;
1809 }
1810
1811 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
1812                                         MachineBasicBlock::iterator MI,
1813                                         unsigned DestReg, int FrameIdx,
1814                                         const TargetRegisterClass *RC) const{
1815   const MachineFunction &MF = *MBB.getParent();
1816   bool isAligned = (RI.getStackAlignment() >= 16) ||
1817     RI.needsStackRealignment(MF);
1818   unsigned Opc = getLoadRegOpcode(RC, isAligned);
1819   addFrameReference(BuildMI(MBB, MI, get(Opc), DestReg), FrameIdx);
1820 }
1821
1822 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
1823                                  SmallVectorImpl<MachineOperand> &Addr,
1824                                  const TargetRegisterClass *RC,
1825                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
1826   bool isAligned = (RI.getStackAlignment() >= 16) ||
1827     RI.needsStackRealignment(MF);
1828   unsigned Opc = getLoadRegOpcode(RC, isAligned);
1829   MachineInstrBuilder MIB = BuildMI(MF, get(Opc), DestReg);
1830   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
1831     MIB = X86InstrAddOperand(MIB, Addr[i]);
1832   NewMIs.push_back(MIB);
1833 }
1834
1835 bool X86InstrInfo::spillCalleeSavedRegisters(MachineBasicBlock &MBB,
1836                                              MachineBasicBlock::iterator MI,
1837                                 const std::vector<CalleeSavedInfo> &CSI) const {
1838   if (CSI.empty())
1839     return false;
1840
1841   MachineFunction &MF = *MBB.getParent();
1842   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1843   unsigned FrameReg = is64Bit ? X86::RBP : X86::EBP;
1844   unsigned Opc = is64Bit ? X86::PUSH64r : X86::PUSH32r;
1845   unsigned CSSize = 0;
1846   for (unsigned i = CSI.size(); i != 0; --i) {
1847     unsigned Reg = CSI[i-1].getReg();
1848     if (Reg == FrameReg && RI.hasFP(MF))
1849       // It will be saved as part of the prologue.
1850       continue;
1851     // Add the callee-saved register as live-in. It's killed at the spill.
1852     MBB.addLiveIn(Reg);
1853     BuildMI(MBB, MI, get(Opc)).addReg(Reg);
1854     ++CSSize;
1855   }
1856
1857   X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
1858   unsigned SlotSize = is64Bit ? 8 : 4;
1859   X86FI->setCalleeSavedFrameSize(CSSize * SlotSize);
1860   return true;
1861 }
1862
1863 bool X86InstrInfo::restoreCalleeSavedRegisters(MachineBasicBlock &MBB,
1864                                                MachineBasicBlock::iterator MI,
1865                                 const std::vector<CalleeSavedInfo> &CSI) const {
1866   if (CSI.empty())
1867     return false;
1868     
1869   MachineFunction &MF = *MBB.getParent();
1870   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1871   unsigned FrameReg = is64Bit ? X86::RBP : X86::EBP;
1872
1873   unsigned Opc = is64Bit ? X86::POP64r : X86::POP32r;
1874   for (unsigned i = 0, e = CSI.size(); i != e; ++i) {
1875     unsigned Reg = CSI[i].getReg();
1876     if (Reg == FrameReg && RI.hasFP(MF))
1877       // It will be restored as part of the epilogue.
1878       continue;
1879     BuildMI(MBB, MI, get(Opc), Reg);
1880   }
1881   return true;
1882 }
1883
1884 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
1885                                      SmallVector<MachineOperand,4> &MOs,
1886                                  MachineInstr *MI, const TargetInstrInfo &TII) {
1887   // Create the base instruction with the memory operand as the first part.
1888   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode), true);
1889   MachineInstrBuilder MIB(NewMI);
1890   unsigned NumAddrOps = MOs.size();
1891   for (unsigned i = 0; i != NumAddrOps; ++i)
1892     MIB = X86InstrAddOperand(MIB, MOs[i]);
1893   if (NumAddrOps < 4)  // FrameIndex only
1894     MIB.addImm(1).addReg(0).addImm(0);
1895   
1896   // Loop over the rest of the ri operands, converting them over.
1897   unsigned NumOps = MI->getDesc().getNumOperands()-2;
1898   for (unsigned i = 0; i != NumOps; ++i) {
1899     MachineOperand &MO = MI->getOperand(i+2);
1900     MIB = X86InstrAddOperand(MIB, MO);
1901   }
1902   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
1903     MachineOperand &MO = MI->getOperand(i);
1904     MIB = X86InstrAddOperand(MIB, MO);
1905   }
1906   return MIB;
1907 }
1908
1909 static MachineInstr *FuseInst(MachineFunction &MF,
1910                               unsigned Opcode, unsigned OpNo,
1911                               SmallVector<MachineOperand,4> &MOs,
1912                               MachineInstr *MI, const TargetInstrInfo &TII) {
1913   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode), true);
1914   MachineInstrBuilder MIB(NewMI);
1915   
1916   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1917     MachineOperand &MO = MI->getOperand(i);
1918     if (i == OpNo) {
1919       assert(MO.isReg() && "Expected to fold into reg operand!");
1920       unsigned NumAddrOps = MOs.size();
1921       for (unsigned i = 0; i != NumAddrOps; ++i)
1922         MIB = X86InstrAddOperand(MIB, MOs[i]);
1923       if (NumAddrOps < 4)  // FrameIndex only
1924         MIB.addImm(1).addReg(0).addImm(0);
1925     } else {
1926       MIB = X86InstrAddOperand(MIB, MO);
1927     }
1928   }
1929   return MIB;
1930 }
1931
1932 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
1933                                 SmallVector<MachineOperand,4> &MOs,
1934                                 MachineInstr *MI) {
1935   MachineFunction &MF = *MI->getParent()->getParent();
1936   MachineInstrBuilder MIB = BuildMI(MF, TII.get(Opcode));
1937
1938   unsigned NumAddrOps = MOs.size();
1939   for (unsigned i = 0; i != NumAddrOps; ++i)
1940     MIB = X86InstrAddOperand(MIB, MOs[i]);
1941   if (NumAddrOps < 4)  // FrameIndex only
1942     MIB.addImm(1).addReg(0).addImm(0);
1943   return MIB.addImm(0);
1944 }
1945
1946 MachineInstr*
1947 X86InstrInfo::foldMemoryOperand(MachineFunction &MF,
1948                                 MachineInstr *MI, unsigned i,
1949                                 SmallVector<MachineOperand,4> &MOs) const {
1950   const DenseMap<unsigned*, unsigned> *OpcodeTablePtr = NULL;
1951   bool isTwoAddrFold = false;
1952   unsigned NumOps = MI->getDesc().getNumOperands();
1953   bool isTwoAddr = NumOps > 1 &&
1954     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
1955
1956   MachineInstr *NewMI = NULL;
1957   // Folding a memory location into the two-address part of a two-address
1958   // instruction is different than folding it other places.  It requires
1959   // replacing the *two* registers with the memory location.
1960   if (isTwoAddr && NumOps >= 2 && i < 2 &&
1961       MI->getOperand(0).isReg() &&
1962       MI->getOperand(1).isReg() &&
1963       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) { 
1964     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
1965     isTwoAddrFold = true;
1966   } else if (i == 0) { // If operand 0
1967     if (MI->getOpcode() == X86::MOV16r0)
1968       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
1969     else if (MI->getOpcode() == X86::MOV32r0)
1970       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
1971     else if (MI->getOpcode() == X86::MOV64r0)
1972       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
1973     else if (MI->getOpcode() == X86::MOV8r0)
1974       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
1975     if (NewMI)
1976       return NewMI;
1977     
1978     OpcodeTablePtr = &RegOp2MemOpTable0;
1979   } else if (i == 1) {
1980     OpcodeTablePtr = &RegOp2MemOpTable1;
1981   } else if (i == 2) {
1982     OpcodeTablePtr = &RegOp2MemOpTable2;
1983   }
1984   
1985   // If table selected...
1986   if (OpcodeTablePtr) {
1987     // Find the Opcode to fuse
1988     DenseMap<unsigned*, unsigned>::iterator I =
1989       OpcodeTablePtr->find((unsigned*)MI->getOpcode());
1990     if (I != OpcodeTablePtr->end()) {
1991       if (isTwoAddrFold)
1992         NewMI = FuseTwoAddrInst(MF, I->second, MOs, MI, *this);
1993       else
1994         NewMI = FuseInst(MF, I->second, i, MOs, MI, *this);
1995       return NewMI;
1996     }
1997   }
1998   
1999   // No fusion 
2000   if (PrintFailedFusing)
2001     cerr << "We failed to fuse operand " << i << *MI;
2002   return NULL;
2003 }
2004
2005
2006 MachineInstr* X86InstrInfo::foldMemoryOperand(MachineFunction &MF,
2007                                               MachineInstr *MI,
2008                                               SmallVectorImpl<unsigned> &Ops,
2009                                               int FrameIndex) const {
2010   // Check switch flag 
2011   if (NoFusing) return NULL;
2012
2013   const MachineFrameInfo *MFI = MF.getFrameInfo();
2014   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
2015   // FIXME: Move alignment requirement into tables?
2016   if (Alignment < 16) {
2017     switch (MI->getOpcode()) {
2018     default: break;
2019     // Not always safe to fold movsd into these instructions since their load
2020     // folding variants expects the address to be 16 byte aligned.
2021     case X86::FsANDNPDrr:
2022     case X86::FsANDNPSrr:
2023     case X86::FsANDPDrr:
2024     case X86::FsANDPSrr:
2025     case X86::FsORPDrr:
2026     case X86::FsORPSrr:
2027     case X86::FsXORPDrr:
2028     case X86::FsXORPSrr:
2029       return NULL;
2030     }
2031   }
2032
2033   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2034     unsigned NewOpc = 0;
2035     switch (MI->getOpcode()) {
2036     default: return NULL;
2037     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
2038     case X86::TEST16rr: NewOpc = X86::CMP16ri; break;
2039     case X86::TEST32rr: NewOpc = X86::CMP32ri; break;
2040     case X86::TEST64rr: NewOpc = X86::CMP64ri32; break;
2041     }
2042     // Change to CMPXXri r, 0 first.
2043     MI->setDesc(get(NewOpc));
2044     MI->getOperand(1).ChangeToImmediate(0);
2045   } else if (Ops.size() != 1)
2046     return NULL;
2047
2048   SmallVector<MachineOperand,4> MOs;
2049   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
2050   return foldMemoryOperand(MF, MI, Ops[0], MOs);
2051 }
2052
2053 MachineInstr* X86InstrInfo::foldMemoryOperand(MachineFunction &MF,
2054                                               MachineInstr *MI,
2055                                               SmallVectorImpl<unsigned> &Ops,
2056                                               MachineInstr *LoadMI) const {
2057   // Check switch flag 
2058   if (NoFusing) return NULL;
2059
2060   // Determine the alignment of the load.
2061   unsigned Alignment = 0;
2062   if (LoadMI->hasOneMemOperand())
2063     Alignment = LoadMI->memoperands_begin()->getAlignment();
2064
2065   // FIXME: Move alignment requirement into tables?
2066   if (Alignment < 16) {
2067     switch (MI->getOpcode()) {
2068     default: break;
2069     // Not always safe to fold movsd into these instructions since their load
2070     // folding variants expects the address to be 16 byte aligned.
2071     case X86::FsANDNPDrr:
2072     case X86::FsANDNPSrr:
2073     case X86::FsANDPDrr:
2074     case X86::FsANDPSrr:
2075     case X86::FsORPDrr:
2076     case X86::FsORPSrr:
2077     case X86::FsXORPDrr:
2078     case X86::FsXORPSrr:
2079       return NULL;
2080     }
2081   }
2082
2083   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2084     unsigned NewOpc = 0;
2085     switch (MI->getOpcode()) {
2086     default: return NULL;
2087     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
2088     case X86::TEST16rr: NewOpc = X86::CMP16ri; break;
2089     case X86::TEST32rr: NewOpc = X86::CMP32ri; break;
2090     case X86::TEST64rr: NewOpc = X86::CMP64ri32; break;
2091     }
2092     // Change to CMPXXri r, 0 first.
2093     MI->setDesc(get(NewOpc));
2094     MI->getOperand(1).ChangeToImmediate(0);
2095   } else if (Ops.size() != 1)
2096     return NULL;
2097
2098   SmallVector<MachineOperand,4> MOs;
2099   unsigned NumOps = LoadMI->getDesc().getNumOperands();
2100   for (unsigned i = NumOps - 4; i != NumOps; ++i)
2101     MOs.push_back(LoadMI->getOperand(i));
2102   return foldMemoryOperand(MF, MI, Ops[0], MOs);
2103 }
2104
2105
2106 bool X86InstrInfo::canFoldMemoryOperand(MachineInstr *MI,
2107                                         SmallVectorImpl<unsigned> &Ops) const {
2108   // Check switch flag 
2109   if (NoFusing) return 0;
2110
2111   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2112     switch (MI->getOpcode()) {
2113     default: return false;
2114     case X86::TEST8rr: 
2115     case X86::TEST16rr:
2116     case X86::TEST32rr:
2117     case X86::TEST64rr:
2118       return true;
2119     }
2120   }
2121
2122   if (Ops.size() != 1)
2123     return false;
2124
2125   unsigned OpNum = Ops[0];
2126   unsigned Opc = MI->getOpcode();
2127   unsigned NumOps = MI->getDesc().getNumOperands();
2128   bool isTwoAddr = NumOps > 1 &&
2129     MI->getDesc().getOperandConstraint(1, TOI::TIED_TO) != -1;
2130
2131   // Folding a memory location into the two-address part of a two-address
2132   // instruction is different than folding it other places.  It requires
2133   // replacing the *two* registers with the memory location.
2134   const DenseMap<unsigned*, unsigned> *OpcodeTablePtr = NULL;
2135   if (isTwoAddr && NumOps >= 2 && OpNum < 2) { 
2136     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2137   } else if (OpNum == 0) { // If operand 0
2138     switch (Opc) {
2139     case X86::MOV16r0:
2140     case X86::MOV32r0:
2141     case X86::MOV64r0:
2142     case X86::MOV8r0:
2143       return true;
2144     default: break;
2145     }
2146     OpcodeTablePtr = &RegOp2MemOpTable0;
2147   } else if (OpNum == 1) {
2148     OpcodeTablePtr = &RegOp2MemOpTable1;
2149   } else if (OpNum == 2) {
2150     OpcodeTablePtr = &RegOp2MemOpTable2;
2151   }
2152   
2153   if (OpcodeTablePtr) {
2154     // Find the Opcode to fuse
2155     DenseMap<unsigned*, unsigned>::iterator I =
2156       OpcodeTablePtr->find((unsigned*)Opc);
2157     if (I != OpcodeTablePtr->end())
2158       return true;
2159   }
2160   return false;
2161 }
2162
2163 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
2164                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
2165                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2166   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
2167     MemOp2RegOpTable.find((unsigned*)MI->getOpcode());
2168   if (I == MemOp2RegOpTable.end())
2169     return false;
2170   unsigned Opc = I->second.first;
2171   unsigned Index = I->second.second & 0xf;
2172   bool FoldedLoad = I->second.second & (1 << 4);
2173   bool FoldedStore = I->second.second & (1 << 5);
2174   if (UnfoldLoad && !FoldedLoad)
2175     return false;
2176   UnfoldLoad &= FoldedLoad;
2177   if (UnfoldStore && !FoldedStore)
2178     return false;
2179   UnfoldStore &= FoldedStore;
2180
2181   const TargetInstrDesc &TID = get(Opc);
2182   const TargetOperandInfo &TOI = TID.OpInfo[Index];
2183   const TargetRegisterClass *RC = TOI.isLookupPtrRegClass()
2184     ? getPointerRegClass() : RI.getRegClass(TOI.RegClass);
2185   SmallVector<MachineOperand,4> AddrOps;
2186   SmallVector<MachineOperand,2> BeforeOps;
2187   SmallVector<MachineOperand,2> AfterOps;
2188   SmallVector<MachineOperand,4> ImpOps;
2189   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2190     MachineOperand &Op = MI->getOperand(i);
2191     if (i >= Index && i < Index+4)
2192       AddrOps.push_back(Op);
2193     else if (Op.isReg() && Op.isImplicit())
2194       ImpOps.push_back(Op);
2195     else if (i < Index)
2196       BeforeOps.push_back(Op);
2197     else if (i > Index)
2198       AfterOps.push_back(Op);
2199   }
2200
2201   // Emit the load instruction.
2202   if (UnfoldLoad) {
2203     loadRegFromAddr(MF, Reg, AddrOps, RC, NewMIs);
2204     if (UnfoldStore) {
2205       // Address operands cannot be marked isKill.
2206       for (unsigned i = 1; i != 5; ++i) {
2207         MachineOperand &MO = NewMIs[0]->getOperand(i);
2208         if (MO.isReg())
2209           MO.setIsKill(false);
2210       }
2211     }
2212   }
2213
2214   // Emit the data processing instruction.
2215   MachineInstr *DataMI = MF.CreateMachineInstr(TID, true);
2216   MachineInstrBuilder MIB(DataMI);
2217   
2218   if (FoldedStore)
2219     MIB.addReg(Reg, true);
2220   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
2221     MIB = X86InstrAddOperand(MIB, BeforeOps[i]);
2222   if (FoldedLoad)
2223     MIB.addReg(Reg);
2224   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
2225     MIB = X86InstrAddOperand(MIB, AfterOps[i]);
2226   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
2227     MachineOperand &MO = ImpOps[i];
2228     MIB.addReg(MO.getReg(), MO.isDef(), true, MO.isKill(), MO.isDead());
2229   }
2230   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
2231   unsigned NewOpc = 0;
2232   switch (DataMI->getOpcode()) {
2233   default: break;
2234   case X86::CMP64ri32:
2235   case X86::CMP32ri:
2236   case X86::CMP16ri:
2237   case X86::CMP8ri: {
2238     MachineOperand &MO0 = DataMI->getOperand(0);
2239     MachineOperand &MO1 = DataMI->getOperand(1);
2240     if (MO1.getImm() == 0) {
2241       switch (DataMI->getOpcode()) {
2242       default: break;
2243       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
2244       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
2245       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
2246       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
2247       }
2248       DataMI->setDesc(get(NewOpc));
2249       MO1.ChangeToRegister(MO0.getReg(), false);
2250     }
2251   }
2252   }
2253   NewMIs.push_back(DataMI);
2254
2255   // Emit the store instruction.
2256   if (UnfoldStore) {
2257     const TargetOperandInfo &DstTOI = TID.OpInfo[0];
2258     const TargetRegisterClass *DstRC = DstTOI.isLookupPtrRegClass()
2259       ? getPointerRegClass() : RI.getRegClass(DstTOI.RegClass);
2260     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, NewMIs);
2261   }
2262
2263   return true;
2264 }
2265
2266 bool
2267 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
2268                                      SmallVectorImpl<SDNode*> &NewNodes) const {
2269   if (!N->isMachineOpcode())
2270     return false;
2271
2272   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
2273     MemOp2RegOpTable.find((unsigned*)N->getMachineOpcode());
2274   if (I == MemOp2RegOpTable.end())
2275     return false;
2276   unsigned Opc = I->second.first;
2277   unsigned Index = I->second.second & 0xf;
2278   bool FoldedLoad = I->second.second & (1 << 4);
2279   bool FoldedStore = I->second.second & (1 << 5);
2280   const TargetInstrDesc &TID = get(Opc);
2281   const TargetOperandInfo &TOI = TID.OpInfo[Index];
2282   const TargetRegisterClass *RC = TOI.isLookupPtrRegClass()
2283     ? getPointerRegClass() : RI.getRegClass(TOI.RegClass);
2284   std::vector<SDValue> AddrOps;
2285   std::vector<SDValue> BeforeOps;
2286   std::vector<SDValue> AfterOps;
2287   unsigned NumOps = N->getNumOperands();
2288   for (unsigned i = 0; i != NumOps-1; ++i) {
2289     SDValue Op = N->getOperand(i);
2290     if (i >= Index && i < Index+4)
2291       AddrOps.push_back(Op);
2292     else if (i < Index)
2293       BeforeOps.push_back(Op);
2294     else if (i > Index)
2295       AfterOps.push_back(Op);
2296   }
2297   SDValue Chain = N->getOperand(NumOps-1);
2298   AddrOps.push_back(Chain);
2299
2300   // Emit the load instruction.
2301   SDNode *Load = 0;
2302   const MachineFunction &MF = DAG.getMachineFunction();
2303   if (FoldedLoad) {
2304     MVT VT = *RC->vt_begin();
2305     bool isAligned = (RI.getStackAlignment() >= 16) ||
2306       RI.needsStackRealignment(MF);
2307     Load = DAG.getTargetNode(getLoadRegOpcode(RC, isAligned),
2308                              VT, MVT::Other,
2309                              &AddrOps[0], AddrOps.size());
2310     NewNodes.push_back(Load);
2311   }
2312
2313   // Emit the data processing instruction.
2314   std::vector<MVT> VTs;
2315   const TargetRegisterClass *DstRC = 0;
2316   if (TID.getNumDefs() > 0) {
2317     const TargetOperandInfo &DstTOI = TID.OpInfo[0];
2318     DstRC = DstTOI.isLookupPtrRegClass()
2319       ? getPointerRegClass() : RI.getRegClass(DstTOI.RegClass);
2320     VTs.push_back(*DstRC->vt_begin());
2321   }
2322   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
2323     MVT VT = N->getValueType(i);
2324     if (VT != MVT::Other && i >= (unsigned)TID.getNumDefs())
2325       VTs.push_back(VT);
2326   }
2327   if (Load)
2328     BeforeOps.push_back(SDValue(Load, 0));
2329   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
2330   SDNode *NewNode= DAG.getTargetNode(Opc, VTs, &BeforeOps[0], BeforeOps.size());
2331   NewNodes.push_back(NewNode);
2332
2333   // Emit the store instruction.
2334   if (FoldedStore) {
2335     AddrOps.pop_back();
2336     AddrOps.push_back(SDValue(NewNode, 0));
2337     AddrOps.push_back(Chain);
2338     bool isAligned = (RI.getStackAlignment() >= 16) ||
2339       RI.needsStackRealignment(MF);
2340     SDNode *Store = DAG.getTargetNode(getStoreRegOpcode(DstRC, isAligned),
2341                                       MVT::Other, &AddrOps[0], AddrOps.size());
2342     NewNodes.push_back(Store);
2343   }
2344
2345   return true;
2346 }
2347
2348 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
2349                                       bool UnfoldLoad, bool UnfoldStore) const {
2350   DenseMap<unsigned*, std::pair<unsigned,unsigned> >::iterator I =
2351     MemOp2RegOpTable.find((unsigned*)Opc);
2352   if (I == MemOp2RegOpTable.end())
2353     return 0;
2354   bool FoldedLoad = I->second.second & (1 << 4);
2355   bool FoldedStore = I->second.second & (1 << 5);
2356   if (UnfoldLoad && !FoldedLoad)
2357     return 0;
2358   if (UnfoldStore && !FoldedStore)
2359     return 0;
2360   return I->second.first;
2361 }
2362
2363 bool X86InstrInfo::BlockHasNoFallThrough(MachineBasicBlock &MBB) const {
2364   if (MBB.empty()) return false;
2365   
2366   switch (MBB.back().getOpcode()) {
2367   case X86::TCRETURNri:
2368   case X86::TCRETURNdi:
2369   case X86::RET:     // Return.
2370   case X86::RETI:
2371   case X86::TAILJMPd:
2372   case X86::TAILJMPr:
2373   case X86::TAILJMPm:
2374   case X86::JMP:     // Uncond branch.
2375   case X86::JMP32r:  // Indirect branch.
2376   case X86::JMP64r:  // Indirect branch (64-bit).
2377   case X86::JMP32m:  // Indirect branch through mem.
2378   case X86::JMP64m:  // Indirect branch through mem (64-bit).
2379     return true;
2380   default: return false;
2381   }
2382 }
2383
2384 bool X86InstrInfo::
2385 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
2386   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
2387   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
2388   Cond[0].setImm(GetOppositeBranchCondition(CC));
2389   return false;
2390 }
2391
2392 const TargetRegisterClass *X86InstrInfo::getPointerRegClass() const {
2393   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
2394   if (Subtarget->is64Bit())
2395     return &X86::GR64RegClass;
2396   else
2397     return &X86::GR32RegClass;
2398 }
2399
2400 unsigned X86InstrInfo::sizeOfImm(const TargetInstrDesc *Desc) {
2401   switch (Desc->TSFlags & X86II::ImmMask) {
2402   case X86II::Imm8:   return 1;
2403   case X86II::Imm16:  return 2;
2404   case X86II::Imm32:  return 4;
2405   case X86II::Imm64:  return 8;
2406   default: assert(0 && "Immediate size not set!");
2407     return 0;
2408   }
2409 }
2410
2411 /// isX86_64ExtendedReg - Is the MachineOperand a x86-64 extended register?
2412 /// e.g. r8, xmm8, etc.
2413 bool X86InstrInfo::isX86_64ExtendedReg(const MachineOperand &MO) {
2414   if (!MO.isReg()) return false;
2415   switch (MO.getReg()) {
2416   default: break;
2417   case X86::R8:    case X86::R9:    case X86::R10:   case X86::R11:
2418   case X86::R12:   case X86::R13:   case X86::R14:   case X86::R15:
2419   case X86::R8D:   case X86::R9D:   case X86::R10D:  case X86::R11D:
2420   case X86::R12D:  case X86::R13D:  case X86::R14D:  case X86::R15D:
2421   case X86::R8W:   case X86::R9W:   case X86::R10W:  case X86::R11W:
2422   case X86::R12W:  case X86::R13W:  case X86::R14W:  case X86::R15W:
2423   case X86::R8B:   case X86::R9B:   case X86::R10B:  case X86::R11B:
2424   case X86::R12B:  case X86::R13B:  case X86::R14B:  case X86::R15B:
2425   case X86::XMM8:  case X86::XMM9:  case X86::XMM10: case X86::XMM11:
2426   case X86::XMM12: case X86::XMM13: case X86::XMM14: case X86::XMM15:
2427     return true;
2428   }
2429   return false;
2430 }
2431
2432
2433 /// determineREX - Determine if the MachineInstr has to be encoded with a X86-64
2434 /// REX prefix which specifies 1) 64-bit instructions, 2) non-default operand
2435 /// size, and 3) use of X86-64 extended registers.
2436 unsigned X86InstrInfo::determineREX(const MachineInstr &MI) {
2437   unsigned REX = 0;
2438   const TargetInstrDesc &Desc = MI.getDesc();
2439
2440   // Pseudo instructions do not need REX prefix byte.
2441   if ((Desc.TSFlags & X86II::FormMask) == X86II::Pseudo)
2442     return 0;
2443   if (Desc.TSFlags & X86II::REX_W)
2444     REX |= 1 << 3;
2445
2446   unsigned NumOps = Desc.getNumOperands();
2447   if (NumOps) {
2448     bool isTwoAddr = NumOps > 1 &&
2449       Desc.getOperandConstraint(1, TOI::TIED_TO) != -1;
2450
2451     // If it accesses SPL, BPL, SIL, or DIL, then it requires a 0x40 REX prefix.
2452     unsigned i = isTwoAddr ? 1 : 0;
2453     for (unsigned e = NumOps; i != e; ++i) {
2454       const MachineOperand& MO = MI.getOperand(i);
2455       if (MO.isReg()) {
2456         unsigned Reg = MO.getReg();
2457         if (isX86_64NonExtLowByteReg(Reg))
2458           REX |= 0x40;
2459       }
2460     }
2461
2462     switch (Desc.TSFlags & X86II::FormMask) {
2463     case X86II::MRMInitReg:
2464       if (isX86_64ExtendedReg(MI.getOperand(0)))
2465         REX |= (1 << 0) | (1 << 2);
2466       break;
2467     case X86II::MRMSrcReg: {
2468       if (isX86_64ExtendedReg(MI.getOperand(0)))
2469         REX |= 1 << 2;
2470       i = isTwoAddr ? 2 : 1;
2471       for (unsigned e = NumOps; i != e; ++i) {
2472         const MachineOperand& MO = MI.getOperand(i);
2473         if (isX86_64ExtendedReg(MO))
2474           REX |= 1 << 0;
2475       }
2476       break;
2477     }
2478     case X86II::MRMSrcMem: {
2479       if (isX86_64ExtendedReg(MI.getOperand(0)))
2480         REX |= 1 << 2;
2481       unsigned Bit = 0;
2482       i = isTwoAddr ? 2 : 1;
2483       for (; i != NumOps; ++i) {
2484         const MachineOperand& MO = MI.getOperand(i);
2485         if (MO.isReg()) {
2486           if (isX86_64ExtendedReg(MO))
2487             REX |= 1 << Bit;
2488           Bit++;
2489         }
2490       }
2491       break;
2492     }
2493     case X86II::MRM0m: case X86II::MRM1m:
2494     case X86II::MRM2m: case X86II::MRM3m:
2495     case X86II::MRM4m: case X86II::MRM5m:
2496     case X86II::MRM6m: case X86II::MRM7m:
2497     case X86II::MRMDestMem: {
2498       unsigned e = isTwoAddr ? 5 : 4;
2499       i = isTwoAddr ? 1 : 0;
2500       if (NumOps > e && isX86_64ExtendedReg(MI.getOperand(e)))
2501         REX |= 1 << 2;
2502       unsigned Bit = 0;
2503       for (; i != e; ++i) {
2504         const MachineOperand& MO = MI.getOperand(i);
2505         if (MO.isReg()) {
2506           if (isX86_64ExtendedReg(MO))
2507             REX |= 1 << Bit;
2508           Bit++;
2509         }
2510       }
2511       break;
2512     }
2513     default: {
2514       if (isX86_64ExtendedReg(MI.getOperand(0)))
2515         REX |= 1 << 0;
2516       i = isTwoAddr ? 2 : 1;
2517       for (unsigned e = NumOps; i != e; ++i) {
2518         const MachineOperand& MO = MI.getOperand(i);
2519         if (isX86_64ExtendedReg(MO))
2520           REX |= 1 << 2;
2521       }
2522       break;
2523     }
2524     }
2525   }
2526   return REX;
2527 }
2528
2529 /// sizePCRelativeBlockAddress - This method returns the size of a PC
2530 /// relative block address instruction
2531 ///
2532 static unsigned sizePCRelativeBlockAddress() {
2533   return 4;
2534 }
2535
2536 /// sizeGlobalAddress - Give the size of the emission of this global address
2537 ///
2538 static unsigned sizeGlobalAddress(bool dword) {
2539   return dword ? 8 : 4;
2540 }
2541
2542 /// sizeConstPoolAddress - Give the size of the emission of this constant
2543 /// pool address
2544 ///
2545 static unsigned sizeConstPoolAddress(bool dword) {
2546   return dword ? 8 : 4;
2547 }
2548
2549 /// sizeExternalSymbolAddress - Give the size of the emission of this external
2550 /// symbol
2551 ///
2552 static unsigned sizeExternalSymbolAddress(bool dword) {
2553   return dword ? 8 : 4;
2554 }
2555
2556 /// sizeJumpTableAddress - Give the size of the emission of this jump
2557 /// table address
2558 ///
2559 static unsigned sizeJumpTableAddress(bool dword) {
2560   return dword ? 8 : 4;
2561 }
2562
2563 static unsigned sizeConstant(unsigned Size) {
2564   return Size;
2565 }
2566
2567 static unsigned sizeRegModRMByte(){
2568   return 1;
2569 }
2570
2571 static unsigned sizeSIBByte(){
2572   return 1;
2573 }
2574
2575 static unsigned getDisplacementFieldSize(const MachineOperand *RelocOp) {
2576   unsigned FinalSize = 0;
2577   // If this is a simple integer displacement that doesn't require a relocation.
2578   if (!RelocOp) {
2579     FinalSize += sizeConstant(4);
2580     return FinalSize;
2581   }
2582   
2583   // Otherwise, this is something that requires a relocation.
2584   if (RelocOp->isGlobal()) {
2585     FinalSize += sizeGlobalAddress(false);
2586   } else if (RelocOp->isCPI()) {
2587     FinalSize += sizeConstPoolAddress(false);
2588   } else if (RelocOp->isJTI()) {
2589     FinalSize += sizeJumpTableAddress(false);
2590   } else {
2591     assert(0 && "Unknown value to relocate!");
2592   }
2593   return FinalSize;
2594 }
2595
2596 static unsigned getMemModRMByteSize(const MachineInstr &MI, unsigned Op,
2597                                     bool IsPIC, bool Is64BitMode) {
2598   const MachineOperand &Op3 = MI.getOperand(Op+3);
2599   int DispVal = 0;
2600   const MachineOperand *DispForReloc = 0;
2601   unsigned FinalSize = 0;
2602   
2603   // Figure out what sort of displacement we have to handle here.
2604   if (Op3.isGlobal()) {
2605     DispForReloc = &Op3;
2606   } else if (Op3.isCPI()) {
2607     if (Is64BitMode || IsPIC) {
2608       DispForReloc = &Op3;
2609     } else {
2610       DispVal = 1;
2611     }
2612   } else if (Op3.isJTI()) {
2613     if (Is64BitMode || IsPIC) {
2614       DispForReloc = &Op3;
2615     } else {
2616       DispVal = 1; 
2617     }
2618   } else {
2619     DispVal = 1;
2620   }
2621
2622   const MachineOperand &Base     = MI.getOperand(Op);
2623   const MachineOperand &IndexReg = MI.getOperand(Op+2);
2624
2625   unsigned BaseReg = Base.getReg();
2626
2627   // Is a SIB byte needed?
2628   if (IndexReg.getReg() == 0 &&
2629       (BaseReg == 0 || X86RegisterInfo::getX86RegNum(BaseReg) != N86::ESP)) {
2630     if (BaseReg == 0) {  // Just a displacement?
2631       // Emit special case [disp32] encoding
2632       ++FinalSize; 
2633       FinalSize += getDisplacementFieldSize(DispForReloc);
2634     } else {
2635       unsigned BaseRegNo = X86RegisterInfo::getX86RegNum(BaseReg);
2636       if (!DispForReloc && DispVal == 0 && BaseRegNo != N86::EBP) {
2637         // Emit simple indirect register encoding... [EAX] f.e.
2638         ++FinalSize;
2639       // Be pessimistic and assume it's a disp32, not a disp8
2640       } else {
2641         // Emit the most general non-SIB encoding: [REG+disp32]
2642         ++FinalSize;
2643         FinalSize += getDisplacementFieldSize(DispForReloc);
2644       }
2645     }
2646
2647   } else {  // We need a SIB byte, so start by outputting the ModR/M byte first
2648     assert(IndexReg.getReg() != X86::ESP &&
2649            IndexReg.getReg() != X86::RSP && "Cannot use ESP as index reg!");
2650
2651     bool ForceDisp32 = false;
2652     if (BaseReg == 0 || DispForReloc) {
2653       // Emit the normal disp32 encoding.
2654       ++FinalSize;
2655       ForceDisp32 = true;
2656     } else {
2657       ++FinalSize;
2658     }
2659
2660     FinalSize += sizeSIBByte();
2661
2662     // Do we need to output a displacement?
2663     if (DispVal != 0 || ForceDisp32) {
2664       FinalSize += getDisplacementFieldSize(DispForReloc);
2665     }
2666   }
2667   return FinalSize;
2668 }
2669
2670
2671 static unsigned GetInstSizeWithDesc(const MachineInstr &MI,
2672                                     const TargetInstrDesc *Desc,
2673                                     bool IsPIC, bool Is64BitMode) {
2674   
2675   unsigned Opcode = Desc->Opcode;
2676   unsigned FinalSize = 0;
2677
2678   // Emit the lock opcode prefix as needed.
2679   if (Desc->TSFlags & X86II::LOCK) ++FinalSize;
2680
2681   // Emit the repeat opcode prefix as needed.
2682   if ((Desc->TSFlags & X86II::Op0Mask) == X86II::REP) ++FinalSize;
2683
2684   // Emit the operand size opcode prefix as needed.
2685   if (Desc->TSFlags & X86II::OpSize) ++FinalSize;
2686
2687   // Emit the address size opcode prefix as needed.
2688   if (Desc->TSFlags & X86II::AdSize) ++FinalSize;
2689
2690   bool Need0FPrefix = false;
2691   switch (Desc->TSFlags & X86II::Op0Mask) {
2692   case X86II::TB:  // Two-byte opcode prefix
2693   case X86II::T8:  // 0F 38
2694   case X86II::TA:  // 0F 3A
2695     Need0FPrefix = true;
2696     break;
2697   case X86II::REP: break; // already handled.
2698   case X86II::XS:   // F3 0F
2699     ++FinalSize;
2700     Need0FPrefix = true;
2701     break;
2702   case X86II::XD:   // F2 0F
2703     ++FinalSize;
2704     Need0FPrefix = true;
2705     break;
2706   case X86II::D8: case X86II::D9: case X86II::DA: case X86II::DB:
2707   case X86II::DC: case X86II::DD: case X86II::DE: case X86II::DF:
2708     ++FinalSize;
2709     break; // Two-byte opcode prefix
2710   default: assert(0 && "Invalid prefix!");
2711   case 0: break;  // No prefix!
2712   }
2713
2714   if (Is64BitMode) {
2715     // REX prefix
2716     unsigned REX = X86InstrInfo::determineREX(MI);
2717     if (REX)
2718       ++FinalSize;
2719   }
2720
2721   // 0x0F escape code must be emitted just before the opcode.
2722   if (Need0FPrefix)
2723     ++FinalSize;
2724
2725   switch (Desc->TSFlags & X86II::Op0Mask) {
2726   case X86II::T8:  // 0F 38
2727     ++FinalSize;
2728     break;
2729   case X86II::TA:    // 0F 3A
2730     ++FinalSize;
2731     break;
2732   }
2733
2734   // If this is a two-address instruction, skip one of the register operands.
2735   unsigned NumOps = Desc->getNumOperands();
2736   unsigned CurOp = 0;
2737   if (NumOps > 1 && Desc->getOperandConstraint(1, TOI::TIED_TO) != -1)
2738     CurOp++;
2739
2740   switch (Desc->TSFlags & X86II::FormMask) {
2741   default: assert(0 && "Unknown FormMask value in X86 MachineCodeEmitter!");
2742   case X86II::Pseudo:
2743     // Remember the current PC offset, this is the PIC relocation
2744     // base address.
2745     switch (Opcode) {
2746     default: 
2747       break;
2748     case TargetInstrInfo::INLINEASM: {
2749       const MachineFunction *MF = MI.getParent()->getParent();
2750       const char *AsmStr = MI.getOperand(0).getSymbolName();
2751       const TargetAsmInfo* AI = MF->getTarget().getTargetAsmInfo();
2752       FinalSize += AI->getInlineAsmLength(AsmStr);
2753       break;
2754     }
2755     case TargetInstrInfo::DBG_LABEL:
2756     case TargetInstrInfo::EH_LABEL:
2757       break;
2758     case TargetInstrInfo::IMPLICIT_DEF:
2759     case TargetInstrInfo::DECLARE:
2760     case X86::DWARF_LOC:
2761     case X86::FP_REG_KILL:
2762       break;
2763     case X86::MOVPC32r: {
2764       // This emits the "call" portion of this pseudo instruction.
2765       ++FinalSize;
2766       FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2767       break;
2768     }
2769     }
2770     CurOp = NumOps;
2771     break;
2772   case X86II::RawFrm:
2773     ++FinalSize;
2774
2775     if (CurOp != NumOps) {
2776       const MachineOperand &MO = MI.getOperand(CurOp++);
2777       if (MO.isMBB()) {
2778         FinalSize += sizePCRelativeBlockAddress();
2779       } else if (MO.isGlobal()) {
2780         FinalSize += sizeGlobalAddress(false);
2781       } else if (MO.isSymbol()) {
2782         FinalSize += sizeExternalSymbolAddress(false);
2783       } else if (MO.isImm()) {
2784         FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2785       } else {
2786         assert(0 && "Unknown RawFrm operand!");
2787       }
2788     }
2789     break;
2790
2791   case X86II::AddRegFrm:
2792     ++FinalSize;
2793     ++CurOp;
2794     
2795     if (CurOp != NumOps) {
2796       const MachineOperand &MO1 = MI.getOperand(CurOp++);
2797       unsigned Size = X86InstrInfo::sizeOfImm(Desc);
2798       if (MO1.isImm())
2799         FinalSize += sizeConstant(Size);
2800       else {
2801         bool dword = false;
2802         if (Opcode == X86::MOV64ri)
2803           dword = true; 
2804         if (MO1.isGlobal()) {
2805           FinalSize += sizeGlobalAddress(dword);
2806         } else if (MO1.isSymbol())
2807           FinalSize += sizeExternalSymbolAddress(dword);
2808         else if (MO1.isCPI())
2809           FinalSize += sizeConstPoolAddress(dword);
2810         else if (MO1.isJTI())
2811           FinalSize += sizeJumpTableAddress(dword);
2812       }
2813     }
2814     break;
2815
2816   case X86II::MRMDestReg: {
2817     ++FinalSize; 
2818     FinalSize += sizeRegModRMByte();
2819     CurOp += 2;
2820     if (CurOp != NumOps) {
2821       ++CurOp;
2822       FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2823     }
2824     break;
2825   }
2826   case X86II::MRMDestMem: {
2827     ++FinalSize;
2828     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
2829     CurOp += 5;
2830     if (CurOp != NumOps) {
2831       ++CurOp;
2832       FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2833     }
2834     break;
2835   }
2836
2837   case X86II::MRMSrcReg:
2838     ++FinalSize;
2839     FinalSize += sizeRegModRMByte();
2840     CurOp += 2;
2841     if (CurOp != NumOps) {
2842       ++CurOp;
2843       FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2844     }
2845     break;
2846
2847   case X86II::MRMSrcMem: {
2848
2849     ++FinalSize;
2850     FinalSize += getMemModRMByteSize(MI, CurOp+1, IsPIC, Is64BitMode);
2851     CurOp += 5;
2852     if (CurOp != NumOps) {
2853       ++CurOp;
2854       FinalSize += sizeConstant(X86InstrInfo::sizeOfImm(Desc));
2855     }
2856     break;
2857   }
2858
2859   case X86II::MRM0r: case X86II::MRM1r:
2860   case X86II::MRM2r: case X86II::MRM3r:
2861   case X86II::MRM4r: case X86II::MRM5r:
2862   case X86II::MRM6r: case X86II::MRM7r:
2863     ++FinalSize;
2864     ++CurOp;
2865     FinalSize += sizeRegModRMByte();
2866
2867     if (CurOp != NumOps) {
2868       const MachineOperand &MO1 = MI.getOperand(CurOp++);
2869       unsigned Size = X86InstrInfo::sizeOfImm(Desc);
2870       if (MO1.isImm())
2871         FinalSize += sizeConstant(Size);
2872       else {
2873         bool dword = false;
2874         if (Opcode == X86::MOV64ri32)
2875           dword = true;
2876         if (MO1.isGlobal()) {
2877           FinalSize += sizeGlobalAddress(dword);
2878         } else if (MO1.isSymbol())
2879           FinalSize += sizeExternalSymbolAddress(dword);
2880         else if (MO1.isCPI())
2881           FinalSize += sizeConstPoolAddress(dword);
2882         else if (MO1.isJTI())
2883           FinalSize += sizeJumpTableAddress(dword);
2884       }
2885     }
2886     break;
2887
2888   case X86II::MRM0m: case X86II::MRM1m:
2889   case X86II::MRM2m: case X86II::MRM3m:
2890   case X86II::MRM4m: case X86II::MRM5m:
2891   case X86II::MRM6m: case X86II::MRM7m: {
2892     
2893     ++FinalSize;
2894     FinalSize += getMemModRMByteSize(MI, CurOp, IsPIC, Is64BitMode);
2895     CurOp += 4;
2896
2897     if (CurOp != NumOps) {
2898       const MachineOperand &MO = MI.getOperand(CurOp++);
2899       unsigned Size = X86InstrInfo::sizeOfImm(Desc);
2900       if (MO.isImm())
2901         FinalSize += sizeConstant(Size);
2902       else {
2903         bool dword = false;
2904         if (Opcode == X86::MOV64mi32)
2905           dword = true;
2906         if (MO.isGlobal()) {
2907           FinalSize += sizeGlobalAddress(dword);
2908         } else if (MO.isSymbol())
2909           FinalSize += sizeExternalSymbolAddress(dword);
2910         else if (MO.isCPI())
2911           FinalSize += sizeConstPoolAddress(dword);
2912         else if (MO.isJTI())
2913           FinalSize += sizeJumpTableAddress(dword);
2914       }
2915     }
2916     break;
2917   }
2918
2919   case X86II::MRMInitReg:
2920     ++FinalSize;
2921     // Duplicate register, used by things like MOV8r0 (aka xor reg,reg).
2922     FinalSize += sizeRegModRMByte();
2923     ++CurOp;
2924     break;
2925   }
2926
2927   if (!Desc->isVariadic() && CurOp != NumOps) {
2928     cerr << "Cannot determine size: ";
2929     MI.dump();
2930     cerr << '\n';
2931     abort();
2932   }
2933   
2934
2935   return FinalSize;
2936 }
2937
2938
2939 unsigned X86InstrInfo::GetInstSizeInBytes(const MachineInstr *MI) const {
2940   const TargetInstrDesc &Desc = MI->getDesc();
2941   bool IsPIC = (TM.getRelocationModel() == Reloc::PIC_);
2942   bool Is64BitMode = TM.getSubtargetImpl()->is64Bit();
2943   unsigned Size = GetInstSizeWithDesc(*MI, &Desc, IsPIC, Is64BitMode);
2944   if (Desc.getOpcode() == X86::MOVPC32r) {
2945     Size += GetInstSizeWithDesc(*MI, &get(X86::POP32r), IsPIC, Is64BitMode);
2946   }
2947   return Size;
2948 }
2949
2950 /// getGlobalBaseReg - Return a virtual register initialized with the
2951 /// the global base register value. Output instructions required to
2952 /// initialize the register in the function entry block, if necessary.
2953 ///
2954 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
2955   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
2956          "X86-64 PIC uses RIP relative addressing");
2957
2958   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
2959   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
2960   if (GlobalBaseReg != 0)
2961     return GlobalBaseReg;
2962
2963   // Insert the set of GlobalBaseReg into the first MBB of the function
2964   MachineBasicBlock &FirstMBB = MF->front();
2965   MachineBasicBlock::iterator MBBI = FirstMBB.begin();
2966   MachineRegisterInfo &RegInfo = MF->getRegInfo();
2967   unsigned PC = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
2968   
2969   const TargetInstrInfo *TII = TM.getInstrInfo();
2970   // Operand of MovePCtoStack is completely ignored by asm printer. It's
2971   // only used in JIT code emission as displacement to pc.
2972   BuildMI(FirstMBB, MBBI, TII->get(X86::MOVPC32r), PC).addImm(0);
2973   
2974   // If we're using vanilla 'GOT' PIC style, we should use relative addressing
2975   // not to pc, but to _GLOBAL_ADDRESS_TABLE_ external
2976   if (TM.getRelocationModel() == Reloc::PIC_ &&
2977       TM.getSubtarget<X86Subtarget>().isPICStyleGOT()) {
2978     GlobalBaseReg =
2979       RegInfo.createVirtualRegister(X86::GR32RegisterClass);
2980     BuildMI(FirstMBB, MBBI, TII->get(X86::ADD32ri), GlobalBaseReg)
2981       .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_");
2982   } else {
2983     GlobalBaseReg = PC;
2984   }
2985
2986   X86FI->setGlobalBaseReg(GlobalBaseReg);
2987   return GlobalBaseReg;
2988 }