Use MOVLHPS and MOVHLPS x86 nodes whenever possible. Also remove some useless nodes
[oota-llvm.git] / lib / Target / X86 / X86InstrFragmentsSIMD.td
1 //======- X86InstrFragmentsSIMD.td - x86 ISA -------------*- tablegen -*-=====//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file provides pattern fragments useful for SIMD instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 //===----------------------------------------------------------------------===//
15 // MMX Pattern Fragments
16 //===----------------------------------------------------------------------===//
17
18 def load_mmx : PatFrag<(ops node:$ptr), (v1i64 (load node:$ptr))>;
19
20 def bc_v8i8  : PatFrag<(ops node:$in), (v8i8  (bitconvert node:$in))>;
21 def bc_v4i16 : PatFrag<(ops node:$in), (v4i16 (bitconvert node:$in))>;
22 def bc_v2i32 : PatFrag<(ops node:$in), (v2i32 (bitconvert node:$in))>;
23 def bc_v1i64 : PatFrag<(ops node:$in), (v1i64 (bitconvert node:$in))>;
24
25 //===----------------------------------------------------------------------===//
26 // MMX Masks
27 //===----------------------------------------------------------------------===//
28
29 // MMX_SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to
30 // PSHUFW imm.
31 def MMX_SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
32   return getI8Imm(X86::getShuffleSHUFImmediate(N));
33 }]>;
34
35 // Patterns for: vector_shuffle v1, v2, <2, 6, 3, 7, ...>
36 def mmx_unpckh : PatFrag<(ops node:$lhs, node:$rhs),
37                          (vector_shuffle node:$lhs, node:$rhs), [{
38   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
39 }]>;
40
41 // Patterns for: vector_shuffle v1, v2, <0, 4, 2, 5, ...>
42 def mmx_unpckl : PatFrag<(ops node:$lhs, node:$rhs),
43                          (vector_shuffle node:$lhs, node:$rhs), [{
44   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
45 }]>;
46
47 // Patterns for: vector_shuffle v1, <undef>, <0, 0, 1, 1, ...>
48 def mmx_unpckh_undef : PatFrag<(ops node:$lhs, node:$rhs),
49                                (vector_shuffle node:$lhs, node:$rhs), [{
50   return X86::isUNPCKH_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
51 }]>;
52
53 // Patterns for: vector_shuffle v1, <undef>, <2, 2, 3, 3, ...>
54 def mmx_unpckl_undef : PatFrag<(ops node:$lhs, node:$rhs),
55                                (vector_shuffle node:$lhs, node:$rhs), [{
56   return X86::isUNPCKL_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
57 }]>;
58
59 def mmx_pshufw : PatFrag<(ops node:$lhs, node:$rhs),
60                          (vector_shuffle node:$lhs, node:$rhs), [{
61   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
62 }], MMX_SHUFFLE_get_shuf_imm>;
63
64 //===----------------------------------------------------------------------===//
65 // SSE specific DAG Nodes.
66 //===----------------------------------------------------------------------===//
67
68 def SDTX86FPShiftOp : SDTypeProfile<1, 2, [ SDTCisSameAs<0, 1>,
69                                             SDTCisFP<0>, SDTCisInt<2> ]>;
70 def SDTX86VFCMP : SDTypeProfile<1, 3, [SDTCisInt<0>, SDTCisSameAs<1, 2>,
71                                        SDTCisFP<1>, SDTCisVT<3, i8>]>;
72
73 def X86fmin    : SDNode<"X86ISD::FMIN",      SDTFPBinOp>;
74 def X86fmax    : SDNode<"X86ISD::FMAX",      SDTFPBinOp>;
75 def X86fand    : SDNode<"X86ISD::FAND",      SDTFPBinOp,
76                         [SDNPCommutative, SDNPAssociative]>;
77 def X86for     : SDNode<"X86ISD::FOR",       SDTFPBinOp,
78                         [SDNPCommutative, SDNPAssociative]>;
79 def X86fxor    : SDNode<"X86ISD::FXOR",      SDTFPBinOp,
80                         [SDNPCommutative, SDNPAssociative]>;
81 def X86frsqrt  : SDNode<"X86ISD::FRSQRT",    SDTFPUnaryOp>;
82 def X86frcp    : SDNode<"X86ISD::FRCP",      SDTFPUnaryOp>;
83 def X86fsrl    : SDNode<"X86ISD::FSRL",      SDTX86FPShiftOp>;
84 def X86comi    : SDNode<"X86ISD::COMI",      SDTX86CmpTest>;
85 def X86ucomi   : SDNode<"X86ISD::UCOMI",     SDTX86CmpTest>;
86 def X86pshufb  : SDNode<"X86ISD::PSHUFB",
87                  SDTypeProfile<1, 2, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
88                                       SDTCisSameAs<0,2>]>>;
89 def X86pextrb  : SDNode<"X86ISD::PEXTRB",
90                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
91 def X86pextrw  : SDNode<"X86ISD::PEXTRW",
92                  SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisPtrTy<2>]>>;
93 def X86pinsrb  : SDNode<"X86ISD::PINSRB",
94                  SDTypeProfile<1, 3, [SDTCisVT<0, v16i8>, SDTCisSameAs<0,1>,
95                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
96 def X86pinsrw  : SDNode<"X86ISD::PINSRW",
97                  SDTypeProfile<1, 3, [SDTCisVT<0, v8i16>, SDTCisSameAs<0,1>,
98                                       SDTCisVT<2, i32>, SDTCisPtrTy<3>]>>;
99 def X86insrtps : SDNode<"X86ISD::INSERTPS",
100                  SDTypeProfile<1, 3, [SDTCisVT<0, v4f32>, SDTCisSameAs<0,1>,
101                                       SDTCisVT<2, v4f32>, SDTCisPtrTy<3>]>>;
102 def X86vzmovl  : SDNode<"X86ISD::VZEXT_MOVL",
103                  SDTypeProfile<1, 1, [SDTCisSameAs<0,1>]>>;
104 def X86vzload  : SDNode<"X86ISD::VZEXT_LOAD", SDTLoad,
105                         [SDNPHasChain, SDNPMayLoad]>;
106 def X86vshl    : SDNode<"X86ISD::VSHL",      SDTIntShiftOp>;
107 def X86vshr    : SDNode<"X86ISD::VSRL",      SDTIntShiftOp>;
108 def X86cmpps   : SDNode<"X86ISD::CMPPS",     SDTX86VFCMP>;
109 def X86cmppd   : SDNode<"X86ISD::CMPPD",     SDTX86VFCMP>;
110 def X86pcmpeqb : SDNode<"X86ISD::PCMPEQB", SDTIntBinOp, [SDNPCommutative]>;
111 def X86pcmpeqw : SDNode<"X86ISD::PCMPEQW", SDTIntBinOp, [SDNPCommutative]>;
112 def X86pcmpeqd : SDNode<"X86ISD::PCMPEQD", SDTIntBinOp, [SDNPCommutative]>;
113 def X86pcmpeqq : SDNode<"X86ISD::PCMPEQQ", SDTIntBinOp, [SDNPCommutative]>;
114 def X86pcmpgtb : SDNode<"X86ISD::PCMPGTB", SDTIntBinOp>;
115 def X86pcmpgtw : SDNode<"X86ISD::PCMPGTW", SDTIntBinOp>;
116 def X86pcmpgtd : SDNode<"X86ISD::PCMPGTD", SDTIntBinOp>;
117 def X86pcmpgtq : SDNode<"X86ISD::PCMPGTQ", SDTIntBinOp>;
118
119 def SDTX86CmpPTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>,
120                                           SDTCisVec<1>,
121                                           SDTCisSameAs<2, 1>]>;
122 def X86ptest   : SDNode<"X86ISD::PTEST", SDTX86CmpPTest>;
123 def X86testp   : SDNode<"X86ISD::TESTP", SDTX86CmpPTest>;
124
125 // Specific shuffle nodes - At some point ISD::VECTOR_SHUFFLE will always get
126 // translated into one of the target nodes below during lowering.
127 // Note: this is a work in progress...
128 def SDTShuff1Op : SDTypeProfile<1, 1, [SDTCisVec<0>, SDTCisSameAs<0,1>]>;
129 def SDTShuff2Op : SDTypeProfile<1, 2, [SDTCisVec<0>, SDTCisSameAs<0,1>,
130                                 SDTCisSameAs<0,2>]>;
131
132 def SDTShuff2OpI : SDTypeProfile<1, 2, [SDTCisVec<0>,
133                                  SDTCisSameAs<0,1>, SDTCisInt<2>]>;
134 def SDTShuff3OpI : SDTypeProfile<1, 3, [SDTCisVec<0>, SDTCisSameAs<0,1>,
135                                  SDTCisSameAs<0,2>, SDTCisInt<3>]>;
136
137 def SDTShuff1OpLd : SDTypeProfile<1, 1, [SDTCisVec<0>, SDTCisPtrTy<1>]>;
138 def SDTShuff2OpLd : SDTypeProfile<1, 2, [SDTCisVec<0>, SDTCisSameAs<0,1>,
139                                   SDTCisPtrTy<2>]>;
140
141 def SDTShuff2OpLdI : SDTypeProfile<1, 2, [SDTCisVec<0>, SDTCisPtrTy<1>,
142                                   SDTCisInt<2>]>;
143
144 def X86PAlign : SDNode<"X86ISD::PALIGN", SDTShuff3OpI>;
145
146 def X86PShufd  : SDNode<"X86ISD::PSHUFD", SDTShuff2OpI>;
147 def X86PShufhw : SDNode<"X86ISD::PSHUFHW", SDTShuff2OpI>;
148 def X86PShuflw : SDNode<"X86ISD::PSHUFLW", SDTShuff2OpI>;
149
150 def X86PShufhwLd : SDNode<"X86ISD::PSHUFHW_LD", SDTShuff2OpLdI>;
151 def X86PShuflwLd : SDNode<"X86ISD::PSHUFLW_LD", SDTShuff2OpLdI>;
152
153 def X86Shufpd : SDNode<"X86ISD::SHUFPD", SDTShuff3OpI>;
154 def X86Shufps : SDNode<"X86ISD::SHUFPS", SDTShuff3OpI>;
155
156 def X86Movddup  : SDNode<"X86ISD::MOVDDUP", SDTShuff1Op>;
157 def X86Movshdup : SDNode<"X86ISD::MOVSHDUP", SDTShuff1Op>;
158 def X86Movsldup : SDNode<"X86ISD::MOVSLDUP", SDTShuff1Op>;
159
160 def X86MovshdupLd : SDNode<"X86ISD::MOVSHDUP_LD", SDTShuff1OpLd,
161                           [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
162 def X86MovsldupLd : SDNode<"X86ISD::MOVSLDUP_LD", SDTShuff1OpLd,
163                           [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
164
165 def X86Movsd : SDNode<"X86ISD::MOVSD", SDTShuff2Op>;
166 def X86Movss : SDNode<"X86ISD::MOVSS", SDTShuff2Op>;
167
168 def X86Movlhps : SDNode<"X86ISD::MOVLHPS", SDTShuff2Op>;
169 def X86Movlhpd : SDNode<"X86ISD::MOVLHPD", SDTShuff2Op>;
170
171 def X86Movhlps : SDNode<"X86ISD::MOVHLPS", SDTShuff2Op>;
172 def X86Movhlpd : SDNode<"X86ISD::MOVHLPD", SDTShuff2Op>;
173
174 def X86MovlpsLd : SDNode<"X86ISD::MOVLPS", SDTShuff2OpLd,
175                         [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
176 def X86MovlpdLd : SDNode<"X86ISD::MOVLPD", SDTShuff2OpLd,
177                         [SDNPHasChain, SDNPMayLoad, SDNPMemOperand]>;
178
179 def X86Unpcklps : SDNode<"X86ISD::UNPCKLPS", SDTShuff2Op>;
180 def X86Unpcklpd : SDNode<"X86ISD::UNPCKLPD", SDTShuff2Op>;
181 def X86Unpckhps : SDNode<"X86ISD::UNPCKHPS", SDTShuff2Op>;
182 def X86Unpckhpd : SDNode<"X86ISD::UNPCKHPD", SDTShuff2Op>;
183
184 def X86Punpcklbw  : SDNode<"X86ISD::PUNPCKLBW", SDTShuff2Op>;
185 def X86Punpcklwd  : SDNode<"X86ISD::PUNPCKLWD", SDTShuff2Op>;
186 def X86Punpckldq  : SDNode<"X86ISD::PUNPCKLDQ", SDTShuff2Op>;
187 def X86Punpcklqdq : SDNode<"X86ISD::PUNPCKLQDQ", SDTShuff2Op>;
188
189 def X86Punpckhbw  : SDNode<"X86ISD::PUNPCKHBW", SDTShuff2Op>;
190 def X86Punpckhwd  : SDNode<"X86ISD::PUNPCKHWD", SDTShuff2Op>;
191 def X86Punpckhdq  : SDNode<"X86ISD::PUNPCKHDQ", SDTShuff2Op>;
192 def X86Punpckhqdq : SDNode<"X86ISD::PUNPCKHQDQ", SDTShuff2Op>;
193
194 //===----------------------------------------------------------------------===//
195 // SSE Complex Patterns
196 //===----------------------------------------------------------------------===//
197
198 // These are 'extloads' from a scalar to the low element of a vector, zeroing
199 // the top elements.  These are used for the SSE 'ss' and 'sd' instruction
200 // forms.
201 def sse_load_f32 : ComplexPattern<v4f32, 5, "SelectScalarSSELoad", [],
202                                   [SDNPHasChain, SDNPMayLoad]>;
203 def sse_load_f64 : ComplexPattern<v2f64, 5, "SelectScalarSSELoad", [],
204                                   [SDNPHasChain, SDNPMayLoad]>;
205
206 def ssmem : Operand<v4f32> {
207   let PrintMethod = "printf32mem";
208   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
209   let ParserMatchClass = X86MemAsmOperand;
210 }
211 def sdmem : Operand<v2f64> {
212   let PrintMethod = "printf64mem";
213   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
214   let ParserMatchClass = X86MemAsmOperand;
215 }
216
217 //===----------------------------------------------------------------------===//
218 // SSE pattern fragments
219 //===----------------------------------------------------------------------===//
220
221 // 128-bit load pattern fragments
222 def loadv4f32    : PatFrag<(ops node:$ptr), (v4f32 (load node:$ptr))>;
223 def loadv2f64    : PatFrag<(ops node:$ptr), (v2f64 (load node:$ptr))>;
224 def loadv4i32    : PatFrag<(ops node:$ptr), (v4i32 (load node:$ptr))>;
225 def loadv2i64    : PatFrag<(ops node:$ptr), (v2i64 (load node:$ptr))>;
226
227 // 256-bit load pattern fragments
228 def loadv8f32    : PatFrag<(ops node:$ptr), (v8f32 (load node:$ptr))>;
229 def loadv4f64    : PatFrag<(ops node:$ptr), (v4f64 (load node:$ptr))>;
230 def loadv8i32    : PatFrag<(ops node:$ptr), (v8i32 (load node:$ptr))>;
231 def loadv4i64    : PatFrag<(ops node:$ptr), (v4i64 (load node:$ptr))>;
232
233 // Like 'store', but always requires vector alignment.
234 def alignedstore : PatFrag<(ops node:$val, node:$ptr),
235                            (store node:$val, node:$ptr), [{
236   return cast<StoreSDNode>(N)->getAlignment() >= 16;
237 }]>;
238
239 // Like 'load', but always requires vector alignment.
240 def alignedload : PatFrag<(ops node:$ptr), (load node:$ptr), [{
241   return cast<LoadSDNode>(N)->getAlignment() >= 16;
242 }]>;
243
244 def alignedloadfsf32 : PatFrag<(ops node:$ptr),
245                                (f32 (alignedload node:$ptr))>;
246 def alignedloadfsf64 : PatFrag<(ops node:$ptr),
247                                (f64 (alignedload node:$ptr))>;
248
249 // 128-bit aligned load pattern fragments
250 def alignedloadv4f32 : PatFrag<(ops node:$ptr),
251                                (v4f32 (alignedload node:$ptr))>;
252 def alignedloadv2f64 : PatFrag<(ops node:$ptr),
253                                (v2f64 (alignedload node:$ptr))>;
254 def alignedloadv4i32 : PatFrag<(ops node:$ptr),
255                                (v4i32 (alignedload node:$ptr))>;
256 def alignedloadv2i64 : PatFrag<(ops node:$ptr),
257                                (v2i64 (alignedload node:$ptr))>;
258
259 // 256-bit aligned load pattern fragments
260 def alignedloadv8f32 : PatFrag<(ops node:$ptr),
261                                (v8f32 (alignedload node:$ptr))>;
262 def alignedloadv4f64 : PatFrag<(ops node:$ptr),
263                                (v4f64 (alignedload node:$ptr))>;
264 def alignedloadv8i32 : PatFrag<(ops node:$ptr),
265                                (v8i32 (alignedload node:$ptr))>;
266 def alignedloadv4i64 : PatFrag<(ops node:$ptr),
267                                (v4i64 (alignedload node:$ptr))>;
268
269 // Like 'load', but uses special alignment checks suitable for use in
270 // memory operands in most SSE instructions, which are required to
271 // be naturally aligned on some targets but not on others.  If the subtarget
272 // allows unaligned accesses, match any load, though this may require
273 // setting a feature bit in the processor (on startup, for example).
274 // Opteron 10h and later implement such a feature.
275 def memop : PatFrag<(ops node:$ptr), (load node:$ptr), [{
276   return    Subtarget->hasVectorUAMem()
277          || cast<LoadSDNode>(N)->getAlignment() >= 16;
278 }]>;
279
280 def memopfsf32 : PatFrag<(ops node:$ptr), (f32   (memop node:$ptr))>;
281 def memopfsf64 : PatFrag<(ops node:$ptr), (f64   (memop node:$ptr))>;
282
283 // 128-bit memop pattern fragments
284 def memopv4f32 : PatFrag<(ops node:$ptr), (v4f32 (memop node:$ptr))>;
285 def memopv2f64 : PatFrag<(ops node:$ptr), (v2f64 (memop node:$ptr))>;
286 def memopv4i32 : PatFrag<(ops node:$ptr), (v4i32 (memop node:$ptr))>;
287 def memopv2i64 : PatFrag<(ops node:$ptr), (v2i64 (memop node:$ptr))>;
288 def memopv16i8 : PatFrag<(ops node:$ptr), (v16i8 (memop node:$ptr))>;
289
290 // 256-bit memop pattern fragments
291 def memopv32i8 : PatFrag<(ops node:$ptr), (v32i8 (memop node:$ptr))>;
292 def memopv8f32 : PatFrag<(ops node:$ptr), (v8f32 (memop node:$ptr))>;
293 def memopv4f64 : PatFrag<(ops node:$ptr), (v4f64 (memop node:$ptr))>;
294 def memopv4i64 : PatFrag<(ops node:$ptr), (v4i64 (memop node:$ptr))>;
295 def memopv8i32 : PatFrag<(ops node:$ptr), (v8i32 (memop node:$ptr))>;
296
297 // SSSE3 uses MMX registers for some instructions. They aren't aligned on a
298 // 16-byte boundary.
299 // FIXME: 8 byte alignment for mmx reads is not required
300 def memop64 : PatFrag<(ops node:$ptr), (load node:$ptr), [{
301   return cast<LoadSDNode>(N)->getAlignment() >= 8;
302 }]>;
303
304 def memopv8i8  : PatFrag<(ops node:$ptr), (v8i8  (memop64 node:$ptr))>;
305 def memopv4i16 : PatFrag<(ops node:$ptr), (v4i16 (memop64 node:$ptr))>;
306 def memopv8i16 : PatFrag<(ops node:$ptr), (v8i16 (memop64 node:$ptr))>;
307 def memopv2i32 : PatFrag<(ops node:$ptr), (v2i32 (memop64 node:$ptr))>;
308
309 // MOVNT Support
310 // Like 'store', but requires the non-temporal bit to be set
311 def nontemporalstore : PatFrag<(ops node:$val, node:$ptr),
312                            (st node:$val, node:$ptr), [{
313   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
314     return ST->isNonTemporal();
315   return false;
316 }]>;
317
318 def alignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
319                                    (st node:$val, node:$ptr), [{
320   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
321     return ST->isNonTemporal() && !ST->isTruncatingStore() &&
322            ST->getAddressingMode() == ISD::UNINDEXED &&
323            ST->getAlignment() >= 16;
324   return false;
325 }]>;
326
327 def unalignednontemporalstore : PatFrag<(ops node:$val, node:$ptr),
328                                    (st node:$val, node:$ptr), [{
329   if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N))
330     return ST->isNonTemporal() &&
331            ST->getAlignment() < 16;
332   return false;
333 }]>;
334
335 // 128-bit bitconvert pattern fragments
336 def bc_v4f32 : PatFrag<(ops node:$in), (v4f32 (bitconvert node:$in))>;
337 def bc_v2f64 : PatFrag<(ops node:$in), (v2f64 (bitconvert node:$in))>;
338 def bc_v16i8 : PatFrag<(ops node:$in), (v16i8 (bitconvert node:$in))>;
339 def bc_v8i16 : PatFrag<(ops node:$in), (v8i16 (bitconvert node:$in))>;
340 def bc_v4i32 : PatFrag<(ops node:$in), (v4i32 (bitconvert node:$in))>;
341 def bc_v2i64 : PatFrag<(ops node:$in), (v2i64 (bitconvert node:$in))>;
342
343 // 256-bit bitconvert pattern fragments
344 def bc_v8i32 : PatFrag<(ops node:$in), (v8i32 (bitconvert node:$in))>;
345
346 def vzmovl_v2i64 : PatFrag<(ops node:$src),
347                            (bitconvert (v2i64 (X86vzmovl
348                              (v2i64 (scalar_to_vector (loadi64 node:$src))))))>;
349 def vzmovl_v4i32 : PatFrag<(ops node:$src),
350                            (bitconvert (v4i32 (X86vzmovl
351                              (v4i32 (scalar_to_vector (loadi32 node:$src))))))>;
352
353 def vzload_v2i64 : PatFrag<(ops node:$src),
354                            (bitconvert (v2i64 (X86vzload node:$src)))>;
355
356
357 def fp32imm0 : PatLeaf<(f32 fpimm), [{
358   return N->isExactlyValue(+0.0);
359 }]>;
360
361 // BYTE_imm - Transform bit immediates into byte immediates.
362 def BYTE_imm  : SDNodeXForm<imm, [{
363   // Transformation function: imm >> 3
364   return getI32Imm(N->getZExtValue() >> 3);
365 }]>;
366
367 // SHUFFLE_get_shuf_imm xform function: convert vector_shuffle mask to PSHUF*,
368 // SHUFP* etc. imm.
369 def SHUFFLE_get_shuf_imm : SDNodeXForm<vector_shuffle, [{
370   return getI8Imm(X86::getShuffleSHUFImmediate(N));
371 }]>;
372
373 // SHUFFLE_get_pshufhw_imm xform function: convert vector_shuffle mask to
374 // PSHUFHW imm.
375 def SHUFFLE_get_pshufhw_imm : SDNodeXForm<vector_shuffle, [{
376   return getI8Imm(X86::getShufflePSHUFHWImmediate(N));
377 }]>;
378
379 // SHUFFLE_get_pshuflw_imm xform function: convert vector_shuffle mask to
380 // PSHUFLW imm.
381 def SHUFFLE_get_pshuflw_imm : SDNodeXForm<vector_shuffle, [{
382   return getI8Imm(X86::getShufflePSHUFLWImmediate(N));
383 }]>;
384
385 // SHUFFLE_get_palign_imm xform function: convert vector_shuffle mask to
386 // a PALIGNR imm.
387 def SHUFFLE_get_palign_imm : SDNodeXForm<vector_shuffle, [{
388   return getI8Imm(X86::getShufflePALIGNRImmediate(N));
389 }]>;
390
391 def splat_lo : PatFrag<(ops node:$lhs, node:$rhs),
392                        (vector_shuffle node:$lhs, node:$rhs), [{
393   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
394   return SVOp->isSplat() && SVOp->getSplatIndex() == 0;
395 }]>;
396
397 def movddup : PatFrag<(ops node:$lhs, node:$rhs),
398                       (vector_shuffle node:$lhs, node:$rhs), [{
399   return X86::isMOVDDUPMask(cast<ShuffleVectorSDNode>(N));
400 }]>;
401
402 def movhlps : PatFrag<(ops node:$lhs, node:$rhs),
403                       (vector_shuffle node:$lhs, node:$rhs), [{
404   return X86::isMOVHLPSMask(cast<ShuffleVectorSDNode>(N));
405 }]>;
406
407 def movhlps_undef : PatFrag<(ops node:$lhs, node:$rhs),
408                             (vector_shuffle node:$lhs, node:$rhs), [{
409   return X86::isMOVHLPS_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
410 }]>;
411
412 def movlhps : PatFrag<(ops node:$lhs, node:$rhs),
413                       (vector_shuffle node:$lhs, node:$rhs), [{
414   return X86::isMOVLHPSMask(cast<ShuffleVectorSDNode>(N));
415 }]>;
416
417 def movlp : PatFrag<(ops node:$lhs, node:$rhs),
418                     (vector_shuffle node:$lhs, node:$rhs), [{
419   return X86::isMOVLPMask(cast<ShuffleVectorSDNode>(N));
420 }]>;
421
422 def movl : PatFrag<(ops node:$lhs, node:$rhs),
423                    (vector_shuffle node:$lhs, node:$rhs), [{
424   return X86::isMOVLMask(cast<ShuffleVectorSDNode>(N));
425 }]>;
426
427 def movshdup : PatFrag<(ops node:$lhs, node:$rhs),
428                        (vector_shuffle node:$lhs, node:$rhs), [{
429   return X86::isMOVSHDUPMask(cast<ShuffleVectorSDNode>(N));
430 }]>;
431
432 def movsldup : PatFrag<(ops node:$lhs, node:$rhs),
433                        (vector_shuffle node:$lhs, node:$rhs), [{
434   return X86::isMOVSLDUPMask(cast<ShuffleVectorSDNode>(N));
435 }]>;
436
437 def unpckl : PatFrag<(ops node:$lhs, node:$rhs),
438                      (vector_shuffle node:$lhs, node:$rhs), [{
439   return X86::isUNPCKLMask(cast<ShuffleVectorSDNode>(N));
440 }]>;
441
442 def unpckh : PatFrag<(ops node:$lhs, node:$rhs),
443                      (vector_shuffle node:$lhs, node:$rhs), [{
444   return X86::isUNPCKHMask(cast<ShuffleVectorSDNode>(N));
445 }]>;
446
447 def unpckl_undef : PatFrag<(ops node:$lhs, node:$rhs),
448                            (vector_shuffle node:$lhs, node:$rhs), [{
449   return X86::isUNPCKL_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
450 }]>;
451
452 def unpckh_undef : PatFrag<(ops node:$lhs, node:$rhs),
453                            (vector_shuffle node:$lhs, node:$rhs), [{
454   return X86::isUNPCKH_v_undef_Mask(cast<ShuffleVectorSDNode>(N));
455 }]>;
456
457 def pshufd : PatFrag<(ops node:$lhs, node:$rhs),
458                      (vector_shuffle node:$lhs, node:$rhs), [{
459   return X86::isPSHUFDMask(cast<ShuffleVectorSDNode>(N));
460 }], SHUFFLE_get_shuf_imm>;
461
462 def shufp : PatFrag<(ops node:$lhs, node:$rhs),
463                     (vector_shuffle node:$lhs, node:$rhs), [{
464   return X86::isSHUFPMask(cast<ShuffleVectorSDNode>(N));
465 }], SHUFFLE_get_shuf_imm>;
466
467 def pshufhw : PatFrag<(ops node:$lhs, node:$rhs),
468                       (vector_shuffle node:$lhs, node:$rhs), [{
469   return X86::isPSHUFHWMask(cast<ShuffleVectorSDNode>(N));
470 }], SHUFFLE_get_pshufhw_imm>;
471
472 def pshuflw : PatFrag<(ops node:$lhs, node:$rhs),
473                       (vector_shuffle node:$lhs, node:$rhs), [{
474   return X86::isPSHUFLWMask(cast<ShuffleVectorSDNode>(N));
475 }], SHUFFLE_get_pshuflw_imm>;
476
477 def palign : PatFrag<(ops node:$lhs, node:$rhs),
478                      (vector_shuffle node:$lhs, node:$rhs), [{
479   return X86::isPALIGNRMask(cast<ShuffleVectorSDNode>(N));
480 }], SHUFFLE_get_palign_imm>;