[x86] Explicitly lower to a blend early if it is trivial to do so for
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallBitVector.h"
23 #include "llvm/ADT/SmallSet.h"
24 #include "llvm/ADT/Statistic.h"
25 #include "llvm/ADT/StringExtras.h"
26 #include "llvm/ADT/StringSwitch.h"
27 #include "llvm/ADT/VariadicFunction.h"
28 #include "llvm/CodeGen/IntrinsicLowering.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/IR/CallSite.h"
36 #include "llvm/IR/CallingConv.h"
37 #include "llvm/IR/Constants.h"
38 #include "llvm/IR/DerivedTypes.h"
39 #include "llvm/IR/Function.h"
40 #include "llvm/IR/GlobalAlias.h"
41 #include "llvm/IR/GlobalVariable.h"
42 #include "llvm/IR/Instructions.h"
43 #include "llvm/IR/Intrinsics.h"
44 #include "llvm/MC/MCAsmInfo.h"
45 #include "llvm/MC/MCContext.h"
46 #include "llvm/MC/MCExpr.h"
47 #include "llvm/MC/MCSymbol.h"
48 #include "llvm/Support/CommandLine.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "X86IntrinsicsInfo.h"
54 #include <bitset>
55 #include <numeric>
56 #include <cctype>
57 using namespace llvm;
58
59 #define DEBUG_TYPE "x86-isel"
60
61 STATISTIC(NumTailCalls, "Number of tail calls");
62
63 static cl::opt<bool> ExperimentalVectorWideningLegalization(
64     "x86-experimental-vector-widening-legalization", cl::init(false),
65     cl::desc("Enable an experimental vector type legalization through widening "
66              "rather than promotion."),
67     cl::Hidden);
68
69 static cl::opt<bool> ExperimentalVectorShuffleLowering(
70     "x86-experimental-vector-shuffle-lowering", cl::init(false),
71     cl::desc("Enable an experimental vector shuffle lowering code path."),
72     cl::Hidden);
73
74 // Forward declarations.
75 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
76                        SDValue V2);
77
78 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
79                                 SelectionDAG &DAG, SDLoc dl,
80                                 unsigned vectorWidth) {
81   assert((vectorWidth == 128 || vectorWidth == 256) &&
82          "Unsupported vector width");
83   EVT VT = Vec.getValueType();
84   EVT ElVT = VT.getVectorElementType();
85   unsigned Factor = VT.getSizeInBits()/vectorWidth;
86   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
87                                   VT.getVectorNumElements()/Factor);
88
89   // Extract from UNDEF is UNDEF.
90   if (Vec.getOpcode() == ISD::UNDEF)
91     return DAG.getUNDEF(ResultVT);
92
93   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
94   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
95
96   // This is the index of the first element of the vectorWidth-bit chunk
97   // we want.
98   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
99                                * ElemsPerChunk);
100
101   // If the input is a buildvector just emit a smaller one.
102   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
103     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
104                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
105                                     ElemsPerChunk));
106
107   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
108   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                VecIdx);
110
111   return Result;
112
113 }
114 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
115 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
116 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
117 /// instructions or a simple subregister reference. Idx is an index in the
118 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
119 /// lowering EXTRACT_VECTOR_ELT operations easier.
120 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
121                                    SelectionDAG &DAG, SDLoc dl) {
122   assert((Vec.getValueType().is256BitVector() ||
123           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
124   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
125 }
126
127 /// Generate a DAG to grab 256-bits from a 512-bit vector.
128 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
129                                    SelectionDAG &DAG, SDLoc dl) {
130   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
131   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
132 }
133
134 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
135                                unsigned IdxVal, SelectionDAG &DAG,
136                                SDLoc dl, unsigned vectorWidth) {
137   assert((vectorWidth == 128 || vectorWidth == 256) &&
138          "Unsupported vector width");
139   // Inserting UNDEF is Result
140   if (Vec.getOpcode() == ISD::UNDEF)
141     return Result;
142   EVT VT = Vec.getValueType();
143   EVT ElVT = VT.getVectorElementType();
144   EVT ResultVT = Result.getValueType();
145
146   // Insert the relevant vectorWidth bits.
147   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
148
149   // This is the index of the first element of the vectorWidth-bit chunk
150   // we want.
151   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
152                                * ElemsPerChunk);
153
154   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
155   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
156                      VecIdx);
157 }
158 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
159 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
160 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
161 /// simple superregister reference.  Idx is an index in the 128 bits
162 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
163 /// lowering INSERT_VECTOR_ELT operations easier.
164 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
165                                   unsigned IdxVal, SelectionDAG &DAG,
166                                   SDLoc dl) {
167   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
168   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
169 }
170
171 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
172                                   unsigned IdxVal, SelectionDAG &DAG,
173                                   SDLoc dl) {
174   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
175   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
176 }
177
178 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
179 /// instructions. This is used because creating CONCAT_VECTOR nodes of
180 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
181 /// large BUILD_VECTORS.
182 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
183                                    unsigned NumElems, SelectionDAG &DAG,
184                                    SDLoc dl) {
185   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
186   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
187 }
188
189 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
190                                    unsigned NumElems, SelectionDAG &DAG,
191                                    SDLoc dl) {
192   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
193   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
194 }
195
196 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
197   if (TT.isOSBinFormatMachO()) {
198     if (TT.getArch() == Triple::x86_64)
199       return new X86_64MachoTargetObjectFile();
200     return new TargetLoweringObjectFileMachO();
201   }
202
203   if (TT.isOSLinux())
204     return new X86LinuxTargetObjectFile();
205   if (TT.isOSBinFormatELF())
206     return new TargetLoweringObjectFileELF();
207   if (TT.isKnownWindowsMSVCEnvironment())
208     return new X86WindowsTargetObjectFile();
209   if (TT.isOSBinFormatCOFF())
210     return new TargetLoweringObjectFileCOFF();
211   llvm_unreachable("unknown subtarget type");
212 }
213
214 // FIXME: This should stop caching the target machine as soon as
215 // we can remove resetOperationActions et al.
216 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
217   : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
218   Subtarget = &TM.getSubtarget<X86Subtarget>();
219   X86ScalarSSEf64 = Subtarget->hasSSE2();
220   X86ScalarSSEf32 = Subtarget->hasSSE1();
221   TD = getDataLayout();
222
223   resetOperationActions();
224 }
225
226 void X86TargetLowering::resetOperationActions() {
227   const TargetMachine &TM = getTargetMachine();
228   static bool FirstTimeThrough = true;
229
230   // If none of the target options have changed, then we don't need to reset the
231   // operation actions.
232   if (!FirstTimeThrough && TO == TM.Options) return;
233
234   if (!FirstTimeThrough) {
235     // Reinitialize the actions.
236     initActions();
237     FirstTimeThrough = false;
238   }
239
240   TO = TM.Options;
241
242   // Set up the TargetLowering object.
243   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
244
245   // X86 is weird, it always uses i8 for shift amounts and setcc results.
246   setBooleanContents(ZeroOrOneBooleanContent);
247   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
248   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
249
250   // For 64-bit since we have so many registers use the ILP scheduler, for
251   // 32-bit code use the register pressure specific scheduling.
252   // For Atom, always use ILP scheduling.
253   if (Subtarget->isAtom())
254     setSchedulingPreference(Sched::ILP);
255   else if (Subtarget->is64Bit())
256     setSchedulingPreference(Sched::ILP);
257   else
258     setSchedulingPreference(Sched::RegPressure);
259   const X86RegisterInfo *RegInfo =
260       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
261   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
262
263   // Bypass expensive divides on Atom when compiling with O2
264   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
265     addBypassSlowDiv(32, 8);
266     if (Subtarget->is64Bit())
267       addBypassSlowDiv(64, 16);
268   }
269
270   if (Subtarget->isTargetKnownWindowsMSVC()) {
271     // Setup Windows compiler runtime calls.
272     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
273     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
274     setLibcallName(RTLIB::SREM_I64, "_allrem");
275     setLibcallName(RTLIB::UREM_I64, "_aullrem");
276     setLibcallName(RTLIB::MUL_I64, "_allmul");
277     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
280     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
281     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
282
283     // The _ftol2 runtime function has an unusual calling conv, which
284     // is modeled by a special pseudo-instruction.
285     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
287     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
288     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
289   }
290
291   if (Subtarget->isTargetDarwin()) {
292     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
293     setUseUnderscoreSetJmp(false);
294     setUseUnderscoreLongJmp(false);
295   } else if (Subtarget->isTargetWindowsGNU()) {
296     // MS runtime is weird: it exports _setjmp, but longjmp!
297     setUseUnderscoreSetJmp(true);
298     setUseUnderscoreLongJmp(false);
299   } else {
300     setUseUnderscoreSetJmp(true);
301     setUseUnderscoreLongJmp(true);
302   }
303
304   // Set up the register classes.
305   addRegisterClass(MVT::i8, &X86::GR8RegClass);
306   addRegisterClass(MVT::i16, &X86::GR16RegClass);
307   addRegisterClass(MVT::i32, &X86::GR32RegClass);
308   if (Subtarget->is64Bit())
309     addRegisterClass(MVT::i64, &X86::GR64RegClass);
310
311   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
312
313   // We don't accept any truncstore of integer registers.
314   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
315   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
318   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
319   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
320
321   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
322
323   // SETOEQ and SETUNE require checking two conditions.
324   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
325   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
326   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
327   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
328   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
329   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
330
331   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
332   // operation.
333   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
334   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
335   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
336
337   if (Subtarget->is64Bit()) {
338     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340   } else if (!TM.Options.UseSoftFloat) {
341     // We have an algorithm for SSE2->double, and we turn this into a
342     // 64-bit FILD followed by conditional FADD for other targets.
343     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
344     // We have an algorithm for SSE2, and we turn this into a 64-bit
345     // FILD for other targets.
346     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
347   }
348
349   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
350   // this operation.
351   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
352   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
353
354   if (!TM.Options.UseSoftFloat) {
355     // SSE has no i16 to fp conversion, only i32
356     if (X86ScalarSSEf32) {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
358       // f32 and f64 cases are Legal, f80 case is not
359       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
360     } else {
361       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
362       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
363     }
364   } else {
365     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
366     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
367   }
368
369   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
370   // are Legal, f80 is custom lowered.
371   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
372   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
373
374   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
375   // this operation.
376   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
377   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
378
379   if (X86ScalarSSEf32) {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
381     // f32 and f64 cases are Legal, f80 case is not
382     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
383   } else {
384     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
385     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
386   }
387
388   // Handle FP_TO_UINT by promoting the destination to a larger signed
389   // conversion.
390   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
391   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
392   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
393
394   if (Subtarget->is64Bit()) {
395     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
396     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
397   } else if (!TM.Options.UseSoftFloat) {
398     // Since AVX is a superset of SSE3, only check for SSE here.
399     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
400       // Expand FP_TO_UINT into a select.
401       // FIXME: We would like to use a Custom expander here eventually to do
402       // the optimal thing for SSE vs. the default expansion in the legalizer.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
404     else
405       // With SSE3 we can use fisttpll to convert to a signed i64; without
406       // SSE, we're stuck with a fistpll.
407       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
408   }
409
410   if (isTargetFTOL()) {
411     // Use the _ftol2 runtime function, which has a pseudo-instruction
412     // to handle its weird calling convention.
413     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
414   }
415
416   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
417   if (!X86ScalarSSEf64) {
418     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
419     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
420     if (Subtarget->is64Bit()) {
421       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
422       // Without SSE, i64->f64 goes through memory.
423       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
424     }
425   }
426
427   // Scalar integer divide and remainder are lowered to use operations that
428   // produce two results, to match the available instructions. This exposes
429   // the two-result form to trivial CSE, which is able to combine x/y and x%y
430   // into a single instruction.
431   //
432   // Scalar integer multiply-high is also lowered to use two-result
433   // operations, to match the available instructions. However, plain multiply
434   // (low) operations are left as Legal, as there are single-result
435   // instructions for this in x86. Using the two-result multiply instructions
436   // when both high and low results are needed must be arranged by dagcombine.
437   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
438     MVT VT = IntVTs[i];
439     setOperationAction(ISD::MULHS, VT, Expand);
440     setOperationAction(ISD::MULHU, VT, Expand);
441     setOperationAction(ISD::SDIV, VT, Expand);
442     setOperationAction(ISD::UDIV, VT, Expand);
443     setOperationAction(ISD::SREM, VT, Expand);
444     setOperationAction(ISD::UREM, VT, Expand);
445
446     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
447     setOperationAction(ISD::ADDC, VT, Custom);
448     setOperationAction(ISD::ADDE, VT, Custom);
449     setOperationAction(ISD::SUBC, VT, Custom);
450     setOperationAction(ISD::SUBE, VT, Custom);
451   }
452
453   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
454   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
455   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
458   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
459   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
460   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
461   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
465   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
466   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
467   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
468   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
469   if (Subtarget->is64Bit())
470     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
471   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
472   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
473   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
474   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
475   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
476   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
477   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
478   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
479
480   // Promote the i8 variants and force them on up to i32 which has a shorter
481   // encoding.
482   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
483   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
484   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
485   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
486   if (Subtarget->hasBMI()) {
487     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
488     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
489     if (Subtarget->is64Bit())
490       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
491   } else {
492     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
493     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
494     if (Subtarget->is64Bit())
495       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
496   }
497
498   if (Subtarget->hasLZCNT()) {
499     // When promoting the i8 variants, force them to i32 for a shorter
500     // encoding.
501     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
502     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
503     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
504     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
505     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
506     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
507     if (Subtarget->is64Bit())
508       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
509   } else {
510     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
511     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
512     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
513     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
514     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
515     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
516     if (Subtarget->is64Bit()) {
517       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
518       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
519     }
520   }
521
522   // Special handling for half-precision floating point conversions.
523   // If we don't have F16C support, then lower half float conversions
524   // into library calls.
525   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
526     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
527     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
528   }
529
530   // There's never any support for operations beyond MVT::f32.
531   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
532   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
533   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
534   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
535
536   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
537   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
538   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
539   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
540
541   if (Subtarget->hasPOPCNT()) {
542     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
543   } else {
544     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
545     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
546     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
547     if (Subtarget->is64Bit())
548       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
549   }
550
551   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
552
553   if (!Subtarget->hasMOVBE())
554     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
555
556   // These should be promoted to a larger select which is supported.
557   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
558   // X86 wants to expand cmov itself.
559   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
560   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
561   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
562   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
563   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
564   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
566   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
567   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
568   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
569   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
570   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
571   if (Subtarget->is64Bit()) {
572     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
573     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
574   }
575   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
576   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
577   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
578   // support continuation, user-level threading, and etc.. As a result, no
579   // other SjLj exception interfaces are implemented and please don't build
580   // your own exception handling based on them.
581   // LLVM/Clang supports zero-cost DWARF exception handling.
582   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
583   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
584
585   // Darwin ABI issue.
586   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
587   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
588   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
589   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
590   if (Subtarget->is64Bit())
591     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
592   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
593   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
594   if (Subtarget->is64Bit()) {
595     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
596     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
597     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
598     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
599     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
600   }
601   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
602   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
603   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
604   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
605   if (Subtarget->is64Bit()) {
606     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
607     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
608     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
609   }
610
611   if (Subtarget->hasSSE1())
612     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
613
614   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
615
616   // Expand certain atomics
617   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
618     MVT VT = IntVTs[i];
619     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
620     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
621     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
622   }
623
624   if (Subtarget->hasCmpxchg16b()) {
625     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
626   }
627
628   // FIXME - use subtarget debug flags
629   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
630       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
631     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
632   }
633
634   if (Subtarget->is64Bit()) {
635     setExceptionPointerRegister(X86::RAX);
636     setExceptionSelectorRegister(X86::RDX);
637   } else {
638     setExceptionPointerRegister(X86::EAX);
639     setExceptionSelectorRegister(X86::EDX);
640   }
641   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
642   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
643
644   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
645   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
646
647   setOperationAction(ISD::TRAP, MVT::Other, Legal);
648   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
649
650   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
651   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
652   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
653   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
654     // TargetInfo::X86_64ABIBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
657   } else {
658     // TargetInfo::CharPtrBuiltinVaList
659     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
660     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
661   }
662
663   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
664   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
665
666   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
667
668   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
669     // f32 and f64 use SSE.
670     // Set up the FP register classes.
671     addRegisterClass(MVT::f32, &X86::FR32RegClass);
672     addRegisterClass(MVT::f64, &X86::FR64RegClass);
673
674     // Use ANDPD to simulate FABS.
675     setOperationAction(ISD::FABS , MVT::f64, Custom);
676     setOperationAction(ISD::FABS , MVT::f32, Custom);
677
678     // Use XORP to simulate FNEG.
679     setOperationAction(ISD::FNEG , MVT::f64, Custom);
680     setOperationAction(ISD::FNEG , MVT::f32, Custom);
681
682     // Use ANDPD and ORPD to simulate FCOPYSIGN.
683     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
684     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
685
686     // Lower this to FGETSIGNx86 plus an AND.
687     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
688     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
689
690     // We don't support sin/cos/fmod
691     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
692     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
693     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
694     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
695     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
696     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
697
698     // Expand FP immediates into loads from the stack, except for the special
699     // cases we handle.
700     addLegalFPImmediate(APFloat(+0.0)); // xorpd
701     addLegalFPImmediate(APFloat(+0.0f)); // xorps
702   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
703     // Use SSE for f32, x87 for f64.
704     // Set up the FP register classes.
705     addRegisterClass(MVT::f32, &X86::FR32RegClass);
706     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
707
708     // Use ANDPS to simulate FABS.
709     setOperationAction(ISD::FABS , MVT::f32, Custom);
710
711     // Use XORP to simulate FNEG.
712     setOperationAction(ISD::FNEG , MVT::f32, Custom);
713
714     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
715
716     // Use ANDPS and ORPS to simulate FCOPYSIGN.
717     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
718     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
719
720     // We don't support sin/cos/fmod
721     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
722     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
723     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
724
725     // Special cases we handle for FP constants.
726     addLegalFPImmediate(APFloat(+0.0f)); // xorps
727     addLegalFPImmediate(APFloat(+0.0)); // FLD0
728     addLegalFPImmediate(APFloat(+1.0)); // FLD1
729     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
730     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
731
732     if (!TM.Options.UnsafeFPMath) {
733       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
734       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
735       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
736     }
737   } else if (!TM.Options.UseSoftFloat) {
738     // f32 and f64 in x87.
739     // Set up the FP register classes.
740     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
741     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
742
743     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
744     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
745     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
746     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
747
748     if (!TM.Options.UnsafeFPMath) {
749       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
750       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
751       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
752       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
753       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
754       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
755     }
756     addLegalFPImmediate(APFloat(+0.0)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
760     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
761     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
762     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
763     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
764   }
765
766   // We don't support FMA.
767   setOperationAction(ISD::FMA, MVT::f64, Expand);
768   setOperationAction(ISD::FMA, MVT::f32, Expand);
769
770   // Long double always uses X87.
771   if (!TM.Options.UseSoftFloat) {
772     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
773     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
774     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
775     {
776       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
777       addLegalFPImmediate(TmpFlt);  // FLD0
778       TmpFlt.changeSign();
779       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
780
781       bool ignored;
782       APFloat TmpFlt2(+1.0);
783       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
784                       &ignored);
785       addLegalFPImmediate(TmpFlt2);  // FLD1
786       TmpFlt2.changeSign();
787       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
788     }
789
790     if (!TM.Options.UnsafeFPMath) {
791       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
792       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
793       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
794     }
795
796     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
797     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
798     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
799     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
800     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
801     setOperationAction(ISD::FMA, MVT::f80, Expand);
802   }
803
804   // Always use a library call for pow.
805   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
806   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
807   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
808
809   setOperationAction(ISD::FLOG, MVT::f80, Expand);
810   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
811   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
812   setOperationAction(ISD::FEXP, MVT::f80, Expand);
813   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
814
815   // First set operation action for all vector types to either promote
816   // (for widening) or expand (for scalarization). Then we will selectively
817   // turn on ones that can be effectively codegen'd.
818   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
819            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
820     MVT VT = (MVT::SimpleValueType)i;
821     setOperationAction(ISD::ADD , VT, Expand);
822     setOperationAction(ISD::SUB , VT, Expand);
823     setOperationAction(ISD::FADD, VT, Expand);
824     setOperationAction(ISD::FNEG, VT, Expand);
825     setOperationAction(ISD::FSUB, VT, Expand);
826     setOperationAction(ISD::MUL , VT, Expand);
827     setOperationAction(ISD::FMUL, VT, Expand);
828     setOperationAction(ISD::SDIV, VT, Expand);
829     setOperationAction(ISD::UDIV, VT, Expand);
830     setOperationAction(ISD::FDIV, VT, Expand);
831     setOperationAction(ISD::SREM, VT, Expand);
832     setOperationAction(ISD::UREM, VT, Expand);
833     setOperationAction(ISD::LOAD, VT, Expand);
834     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
835     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
836     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
837     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
838     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
839     setOperationAction(ISD::FABS, VT, Expand);
840     setOperationAction(ISD::FSIN, VT, Expand);
841     setOperationAction(ISD::FSINCOS, VT, Expand);
842     setOperationAction(ISD::FCOS, VT, Expand);
843     setOperationAction(ISD::FSINCOS, VT, Expand);
844     setOperationAction(ISD::FREM, VT, Expand);
845     setOperationAction(ISD::FMA,  VT, Expand);
846     setOperationAction(ISD::FPOWI, VT, Expand);
847     setOperationAction(ISD::FSQRT, VT, Expand);
848     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
849     setOperationAction(ISD::FFLOOR, VT, Expand);
850     setOperationAction(ISD::FCEIL, VT, Expand);
851     setOperationAction(ISD::FTRUNC, VT, Expand);
852     setOperationAction(ISD::FRINT, VT, Expand);
853     setOperationAction(ISD::FNEARBYINT, VT, Expand);
854     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
855     setOperationAction(ISD::MULHS, VT, Expand);
856     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
857     setOperationAction(ISD::MULHU, VT, Expand);
858     setOperationAction(ISD::SDIVREM, VT, Expand);
859     setOperationAction(ISD::UDIVREM, VT, Expand);
860     setOperationAction(ISD::FPOW, VT, Expand);
861     setOperationAction(ISD::CTPOP, VT, Expand);
862     setOperationAction(ISD::CTTZ, VT, Expand);
863     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
864     setOperationAction(ISD::CTLZ, VT, Expand);
865     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
866     setOperationAction(ISD::SHL, VT, Expand);
867     setOperationAction(ISD::SRA, VT, Expand);
868     setOperationAction(ISD::SRL, VT, Expand);
869     setOperationAction(ISD::ROTL, VT, Expand);
870     setOperationAction(ISD::ROTR, VT, Expand);
871     setOperationAction(ISD::BSWAP, VT, Expand);
872     setOperationAction(ISD::SETCC, VT, Expand);
873     setOperationAction(ISD::FLOG, VT, Expand);
874     setOperationAction(ISD::FLOG2, VT, Expand);
875     setOperationAction(ISD::FLOG10, VT, Expand);
876     setOperationAction(ISD::FEXP, VT, Expand);
877     setOperationAction(ISD::FEXP2, VT, Expand);
878     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
879     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
880     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
881     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
882     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
883     setOperationAction(ISD::TRUNCATE, VT, Expand);
884     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
885     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
886     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
887     setOperationAction(ISD::VSELECT, VT, Expand);
888     setOperationAction(ISD::SELECT_CC, VT, Expand);
889     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
890              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
891       setTruncStoreAction(VT,
892                           (MVT::SimpleValueType)InnerVT, Expand);
893     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
894     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
895
896     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
897     // we have to deal with them whether we ask for Expansion or not. Setting
898     // Expand causes its own optimisation problems though, so leave them legal.
899     if (VT.getVectorElementType() == MVT::i1)
900       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
901   }
902
903   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
904   // with -msoft-float, disable use of MMX as well.
905   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
906     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
907     // No operations on x86mmx supported, everything uses intrinsics.
908   }
909
910   // MMX-sized vectors (other than x86mmx) are expected to be expanded
911   // into smaller operations.
912   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
913   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
914   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
915   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
916   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
917   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
918   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
919   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
920   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
921   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
922   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
923   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
924   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
925   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
926   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
927   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
928   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
929   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
930   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
931   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
932   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
933   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
934   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
935   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
936   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
937   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
938   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
939   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
940   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
941
942   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
943     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
944
945     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
946     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
947     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
948     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
949     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
950     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
951     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
952     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
953     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
954     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
955     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
956     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
957   }
958
959   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
960     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
961
962     // FIXME: Unfortunately, -soft-float and -no-implicit-float mean XMM
963     // registers cannot be used even for integer operations.
964     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
965     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
966     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
967     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
968
969     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
970     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
971     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
972     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
973     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
974     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
975     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
976     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
977     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
978     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
979     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
980     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
981     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
982     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
983     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
984     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
985     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
986     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
987     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
988     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
989     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
990     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
991
992     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
993     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
994     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
995     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
996
997     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
998     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
999     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1000     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1001     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1002
1003     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1004     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1005       MVT VT = (MVT::SimpleValueType)i;
1006       // Do not attempt to custom lower non-power-of-2 vectors
1007       if (!isPowerOf2_32(VT.getVectorNumElements()))
1008         continue;
1009       // Do not attempt to custom lower non-128-bit vectors
1010       if (!VT.is128BitVector())
1011         continue;
1012       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1013       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1014       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1015     }
1016
1017     // We support custom legalizing of sext and anyext loads for specific
1018     // memory vector types which we can load as a scalar (or sequence of
1019     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1020     // loads these must work with a single scalar load.
1021     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1022     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1023     setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1028     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1029     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1030
1031     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1032     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1033     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1034     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1035     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1036     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1037
1038     if (Subtarget->is64Bit()) {
1039       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1040       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1041     }
1042
1043     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1044     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1045       MVT VT = (MVT::SimpleValueType)i;
1046
1047       // Do not attempt to promote non-128-bit vectors
1048       if (!VT.is128BitVector())
1049         continue;
1050
1051       setOperationAction(ISD::AND,    VT, Promote);
1052       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1053       setOperationAction(ISD::OR,     VT, Promote);
1054       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1055       setOperationAction(ISD::XOR,    VT, Promote);
1056       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1057       setOperationAction(ISD::LOAD,   VT, Promote);
1058       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1059       setOperationAction(ISD::SELECT, VT, Promote);
1060       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1061     }
1062
1063     // Custom lower v2i64 and v2f64 selects.
1064     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1065     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1066     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1067     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1068
1069     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1070     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1071
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1073     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1074     // As there is no 64-bit GPR available, we need build a special custom
1075     // sequence to convert from v2i32 to v2f32.
1076     if (!Subtarget->is64Bit())
1077       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1078
1079     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1080     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1081
1082     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1083
1084     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1086     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1087   }
1088
1089   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1090     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1091     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1092     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1095     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1096     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1097     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1100
1101     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1102     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1103     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1106     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1107     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1108     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1111
1112     // FIXME: Do we need to handle scalar-to-vector here?
1113     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1114
1115     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1120     // There is no BLENDI for byte vectors. We don't need to custom lower
1121     // some vselects for now.
1122     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1123
1124     // SSE41 brings specific instructions for doing vector sign extend even in
1125     // cases where we don't have SRA.
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1129
1130     // i8 and i16 vectors are custom because the source register and source
1131     // source memory operand types are not the same width.  f32 vectors are
1132     // custom since the immediate controlling the insert encodes additional
1133     // information.
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1138
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1143
1144     // FIXME: these should be Legal, but that's only for the case where
1145     // the index is constant.  For now custom expand to deal with that.
1146     if (Subtarget->is64Bit()) {
1147       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1148       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1149     }
1150   }
1151
1152   if (Subtarget->hasSSE2()) {
1153     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1154     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1155
1156     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1157     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1158
1159     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1160     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1161
1162     // In the customized shift lowering, the legal cases in AVX2 will be
1163     // recognized.
1164     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1165     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1166
1167     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1168     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1169
1170     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1171   }
1172
1173   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1174     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1175     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1180
1181     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1183     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1184
1185     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1190     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1191     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1195     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1196     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1197
1198     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1203     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1204     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1208     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1209     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1210
1211     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1212     // even though v8i16 is a legal type.
1213     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1216
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1218     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1219     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1220
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1222     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1223
1224     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1225
1226     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1227     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1228
1229     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1230     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1231
1232     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1233     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1234
1235     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1239
1240     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1242     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1243
1244     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1248
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1261
1262     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1263       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1269     }
1270
1271     if (Subtarget->hasInt256()) {
1272       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1276
1277       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1281
1282       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1283       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1284       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1285       // Don't lower v32i8 because there is no 128-bit byte mul
1286
1287       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1289       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1290       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1291
1292       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1293       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1294     } else {
1295       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1299
1300       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1304
1305       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1307       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1308       // Don't lower v32i8 because there is no 128-bit byte mul
1309     }
1310
1311     // In the customized shift lowering, the legal cases in AVX2 will be
1312     // recognized.
1313     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1314     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1315
1316     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1317     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1318
1319     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1320
1321     // Custom lower several nodes for 256-bit types.
1322     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1323              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1324       MVT VT = (MVT::SimpleValueType)i;
1325
1326       // Extract subvector is special because the value type
1327       // (result) is 128-bit but the source is 256-bit wide.
1328       if (VT.is128BitVector())
1329         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1330
1331       // Do not attempt to custom lower other non-256-bit vectors
1332       if (!VT.is256BitVector())
1333         continue;
1334
1335       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1336       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1337       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1338       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1339       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1340       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1341       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1342     }
1343
1344     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1345     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1346       MVT VT = (MVT::SimpleValueType)i;
1347
1348       // Do not attempt to promote non-256-bit vectors
1349       if (!VT.is256BitVector())
1350         continue;
1351
1352       setOperationAction(ISD::AND,    VT, Promote);
1353       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1354       setOperationAction(ISD::OR,     VT, Promote);
1355       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1356       setOperationAction(ISD::XOR,    VT, Promote);
1357       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1358       setOperationAction(ISD::LOAD,   VT, Promote);
1359       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1360       setOperationAction(ISD::SELECT, VT, Promote);
1361       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1362     }
1363   }
1364
1365   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1366     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1369     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1370
1371     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1372     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1373     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1374
1375     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1376     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1377     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1378     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1379     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1380     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1386
1387     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1392     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1393
1394     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1399     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1400     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1401     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1402
1403     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1405     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1406     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1407     if (Subtarget->is64Bit()) {
1408       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1410       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1411       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1412     }
1413     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1417     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1421     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1422     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1423
1424     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1431     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1437
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1444
1445     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1446     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1447
1448     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1449
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1451     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1453     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1455     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1459
1460     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1461     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1462
1463     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1464     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1465
1466     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1469     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1470
1471     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1472     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1473
1474     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1475     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1476
1477     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1478     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1479     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1481     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1482     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1483
1484     if (Subtarget->hasCDI()) {
1485       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1486       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1487     }
1488
1489     // Custom lower several nodes.
1490     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1491              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1492       MVT VT = (MVT::SimpleValueType)i;
1493
1494       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1495       // Extract subvector is special because the value type
1496       // (result) is 256/128-bit but the source is 512-bit wide.
1497       if (VT.is128BitVector() || VT.is256BitVector())
1498         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1499
1500       if (VT.getVectorElementType() == MVT::i1)
1501         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1502
1503       // Do not attempt to custom lower other non-512-bit vectors
1504       if (!VT.is512BitVector())
1505         continue;
1506
1507       if ( EltSize >= 32) {
1508         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1509         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1510         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1511         setOperationAction(ISD::VSELECT,             VT, Legal);
1512         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1513         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1514         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1515       }
1516     }
1517     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1518       MVT VT = (MVT::SimpleValueType)i;
1519
1520       // Do not attempt to promote non-256-bit vectors
1521       if (!VT.is512BitVector())
1522         continue;
1523
1524       setOperationAction(ISD::SELECT, VT, Promote);
1525       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1526     }
1527   }// has  AVX-512
1528
1529   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1530     addRegisterClass(MVT::v32i16, &X86::VR512RegClass);
1531     addRegisterClass(MVT::v64i8,  &X86::VR512RegClass);
1532
1533     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1534     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1535
1536     setOperationAction(ISD::LOAD,               MVT::v32i16, Legal);
1537     setOperationAction(ISD::LOAD,               MVT::v64i8, Legal);
1538     setOperationAction(ISD::SETCC,              MVT::v32i1, Custom);
1539     setOperationAction(ISD::SETCC,              MVT::v64i1, Custom);
1540
1541     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1542       const MVT VT = (MVT::SimpleValueType)i;
1543
1544       const unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1545
1546       // Do not attempt to promote non-256-bit vectors
1547       if (!VT.is512BitVector())
1548         continue;
1549
1550       if ( EltSize < 32) {
1551         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1552         setOperationAction(ISD::VSELECT,             VT, Legal);
1553       }
1554     }
1555   }
1556
1557   if (!TM.Options.UseSoftFloat && Subtarget->hasVLX()) {
1558     addRegisterClass(MVT::v4i1,   &X86::VK4RegClass);
1559     addRegisterClass(MVT::v2i1,   &X86::VK2RegClass);
1560
1561     setOperationAction(ISD::SETCC,              MVT::v4i1, Custom);
1562     setOperationAction(ISD::SETCC,              MVT::v2i1, Custom);
1563   }
1564
1565   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1566   // of this type with custom code.
1567   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1568            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1569     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1570                        Custom);
1571   }
1572
1573   // We want to custom lower some of our intrinsics.
1574   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1575   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1576   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1577   if (!Subtarget->is64Bit())
1578     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1579
1580   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1581   // handle type legalization for these operations here.
1582   //
1583   // FIXME: We really should do custom legalization for addition and
1584   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1585   // than generic legalization for 64-bit multiplication-with-overflow, though.
1586   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1587     // Add/Sub/Mul with overflow operations are custom lowered.
1588     MVT VT = IntVTs[i];
1589     setOperationAction(ISD::SADDO, VT, Custom);
1590     setOperationAction(ISD::UADDO, VT, Custom);
1591     setOperationAction(ISD::SSUBO, VT, Custom);
1592     setOperationAction(ISD::USUBO, VT, Custom);
1593     setOperationAction(ISD::SMULO, VT, Custom);
1594     setOperationAction(ISD::UMULO, VT, Custom);
1595   }
1596
1597   // There are no 8-bit 3-address imul/mul instructions
1598   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1599   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1600
1601   if (!Subtarget->is64Bit()) {
1602     // These libcalls are not available in 32-bit.
1603     setLibcallName(RTLIB::SHL_I128, nullptr);
1604     setLibcallName(RTLIB::SRL_I128, nullptr);
1605     setLibcallName(RTLIB::SRA_I128, nullptr);
1606   }
1607
1608   // Combine sin / cos into one node or libcall if possible.
1609   if (Subtarget->hasSinCos()) {
1610     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1611     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1612     if (Subtarget->isTargetDarwin()) {
1613       // For MacOSX, we don't want to the normal expansion of a libcall to
1614       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1615       // traffic.
1616       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1617       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1618     }
1619   }
1620
1621   if (Subtarget->isTargetWin64()) {
1622     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1623     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1624     setOperationAction(ISD::SREM, MVT::i128, Custom);
1625     setOperationAction(ISD::UREM, MVT::i128, Custom);
1626     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1627     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1628   }
1629
1630   // We have target-specific dag combine patterns for the following nodes:
1631   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1632   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1633   setTargetDAGCombine(ISD::VSELECT);
1634   setTargetDAGCombine(ISD::SELECT);
1635   setTargetDAGCombine(ISD::SHL);
1636   setTargetDAGCombine(ISD::SRA);
1637   setTargetDAGCombine(ISD::SRL);
1638   setTargetDAGCombine(ISD::OR);
1639   setTargetDAGCombine(ISD::AND);
1640   setTargetDAGCombine(ISD::ADD);
1641   setTargetDAGCombine(ISD::FADD);
1642   setTargetDAGCombine(ISD::FSUB);
1643   setTargetDAGCombine(ISD::FMA);
1644   setTargetDAGCombine(ISD::SUB);
1645   setTargetDAGCombine(ISD::LOAD);
1646   setTargetDAGCombine(ISD::STORE);
1647   setTargetDAGCombine(ISD::ZERO_EXTEND);
1648   setTargetDAGCombine(ISD::ANY_EXTEND);
1649   setTargetDAGCombine(ISD::SIGN_EXTEND);
1650   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1651   setTargetDAGCombine(ISD::TRUNCATE);
1652   setTargetDAGCombine(ISD::SINT_TO_FP);
1653   setTargetDAGCombine(ISD::SETCC);
1654   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1655   setTargetDAGCombine(ISD::BUILD_VECTOR);
1656   if (Subtarget->is64Bit())
1657     setTargetDAGCombine(ISD::MUL);
1658   setTargetDAGCombine(ISD::XOR);
1659
1660   computeRegisterProperties();
1661
1662   // On Darwin, -Os means optimize for size without hurting performance,
1663   // do not reduce the limit.
1664   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1665   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1666   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1667   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1668   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1669   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1670   setPrefLoopAlignment(4); // 2^4 bytes.
1671
1672   // Predictable cmov don't hurt on atom because it's in-order.
1673   PredictableSelectIsExpensive = !Subtarget->isAtom();
1674
1675   setPrefFunctionAlignment(4); // 2^4 bytes.
1676
1677   verifyIntrinsicTables();
1678 }
1679
1680 // This has so far only been implemented for 64-bit MachO.
1681 bool X86TargetLowering::useLoadStackGuardNode() const {
1682   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1683          Subtarget->is64Bit();
1684 }
1685
1686 TargetLoweringBase::LegalizeTypeAction
1687 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1688   if (ExperimentalVectorWideningLegalization &&
1689       VT.getVectorNumElements() != 1 &&
1690       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1691     return TypeWidenVector;
1692
1693   return TargetLoweringBase::getPreferredVectorAction(VT);
1694 }
1695
1696 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1697   if (!VT.isVector())
1698     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1699
1700   const unsigned NumElts = VT.getVectorNumElements();
1701   const EVT EltVT = VT.getVectorElementType();
1702   if (VT.is512BitVector()) {
1703     if (Subtarget->hasAVX512())
1704       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1705           EltVT == MVT::f32 || EltVT == MVT::f64)
1706         switch(NumElts) {
1707         case  8: return MVT::v8i1;
1708         case 16: return MVT::v16i1;
1709       }
1710     if (Subtarget->hasBWI())
1711       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1712         switch(NumElts) {
1713         case 32: return MVT::v32i1;
1714         case 64: return MVT::v64i1;
1715       }
1716   }
1717
1718   if (VT.is256BitVector() || VT.is128BitVector()) {
1719     if (Subtarget->hasVLX())
1720       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1721           EltVT == MVT::f32 || EltVT == MVT::f64)
1722         switch(NumElts) {
1723         case 2: return MVT::v2i1;
1724         case 4: return MVT::v4i1;
1725         case 8: return MVT::v8i1;
1726       }
1727     if (Subtarget->hasBWI() && Subtarget->hasVLX())
1728       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1729         switch(NumElts) {
1730         case  8: return MVT::v8i1;
1731         case 16: return MVT::v16i1;
1732         case 32: return MVT::v32i1;
1733       }
1734   }
1735
1736   return VT.changeVectorElementTypeToInteger();
1737 }
1738
1739 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1740 /// the desired ByVal argument alignment.
1741 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1742   if (MaxAlign == 16)
1743     return;
1744   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1745     if (VTy->getBitWidth() == 128)
1746       MaxAlign = 16;
1747   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1748     unsigned EltAlign = 0;
1749     getMaxByValAlign(ATy->getElementType(), EltAlign);
1750     if (EltAlign > MaxAlign)
1751       MaxAlign = EltAlign;
1752   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1753     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1754       unsigned EltAlign = 0;
1755       getMaxByValAlign(STy->getElementType(i), EltAlign);
1756       if (EltAlign > MaxAlign)
1757         MaxAlign = EltAlign;
1758       if (MaxAlign == 16)
1759         break;
1760     }
1761   }
1762 }
1763
1764 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1765 /// function arguments in the caller parameter area. For X86, aggregates
1766 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1767 /// are at 4-byte boundaries.
1768 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1769   if (Subtarget->is64Bit()) {
1770     // Max of 8 and alignment of type.
1771     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1772     if (TyAlign > 8)
1773       return TyAlign;
1774     return 8;
1775   }
1776
1777   unsigned Align = 4;
1778   if (Subtarget->hasSSE1())
1779     getMaxByValAlign(Ty, Align);
1780   return Align;
1781 }
1782
1783 /// getOptimalMemOpType - Returns the target specific optimal type for load
1784 /// and store operations as a result of memset, memcpy, and memmove
1785 /// lowering. If DstAlign is zero that means it's safe to destination
1786 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1787 /// means there isn't a need to check it against alignment requirement,
1788 /// probably because the source does not need to be loaded. If 'IsMemset' is
1789 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1790 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1791 /// source is constant so it does not need to be loaded.
1792 /// It returns EVT::Other if the type should be determined using generic
1793 /// target-independent logic.
1794 EVT
1795 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1796                                        unsigned DstAlign, unsigned SrcAlign,
1797                                        bool IsMemset, bool ZeroMemset,
1798                                        bool MemcpyStrSrc,
1799                                        MachineFunction &MF) const {
1800   const Function *F = MF.getFunction();
1801   if ((!IsMemset || ZeroMemset) &&
1802       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1803                                        Attribute::NoImplicitFloat)) {
1804     if (Size >= 16 &&
1805         (Subtarget->isUnalignedMemAccessFast() ||
1806          ((DstAlign == 0 || DstAlign >= 16) &&
1807           (SrcAlign == 0 || SrcAlign >= 16)))) {
1808       if (Size >= 32) {
1809         if (Subtarget->hasInt256())
1810           return MVT::v8i32;
1811         if (Subtarget->hasFp256())
1812           return MVT::v8f32;
1813       }
1814       if (Subtarget->hasSSE2())
1815         return MVT::v4i32;
1816       if (Subtarget->hasSSE1())
1817         return MVT::v4f32;
1818     } else if (!MemcpyStrSrc && Size >= 8 &&
1819                !Subtarget->is64Bit() &&
1820                Subtarget->hasSSE2()) {
1821       // Do not use f64 to lower memcpy if source is string constant. It's
1822       // better to use i32 to avoid the loads.
1823       return MVT::f64;
1824     }
1825   }
1826   if (Subtarget->is64Bit() && Size >= 8)
1827     return MVT::i64;
1828   return MVT::i32;
1829 }
1830
1831 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1832   if (VT == MVT::f32)
1833     return X86ScalarSSEf32;
1834   else if (VT == MVT::f64)
1835     return X86ScalarSSEf64;
1836   return true;
1837 }
1838
1839 bool
1840 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1841                                                   unsigned,
1842                                                   unsigned,
1843                                                   bool *Fast) const {
1844   if (Fast)
1845     *Fast = Subtarget->isUnalignedMemAccessFast();
1846   return true;
1847 }
1848
1849 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1850 /// current function.  The returned value is a member of the
1851 /// MachineJumpTableInfo::JTEntryKind enum.
1852 unsigned X86TargetLowering::getJumpTableEncoding() const {
1853   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1854   // symbol.
1855   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1856       Subtarget->isPICStyleGOT())
1857     return MachineJumpTableInfo::EK_Custom32;
1858
1859   // Otherwise, use the normal jump table encoding heuristics.
1860   return TargetLowering::getJumpTableEncoding();
1861 }
1862
1863 const MCExpr *
1864 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1865                                              const MachineBasicBlock *MBB,
1866                                              unsigned uid,MCContext &Ctx) const{
1867   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1868          Subtarget->isPICStyleGOT());
1869   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1870   // entries.
1871   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1872                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1873 }
1874
1875 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1876 /// jumptable.
1877 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1878                                                     SelectionDAG &DAG) const {
1879   if (!Subtarget->is64Bit())
1880     // This doesn't have SDLoc associated with it, but is not really the
1881     // same as a Register.
1882     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1883   return Table;
1884 }
1885
1886 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1887 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1888 /// MCExpr.
1889 const MCExpr *X86TargetLowering::
1890 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1891                              MCContext &Ctx) const {
1892   // X86-64 uses RIP relative addressing based on the jump table label.
1893   if (Subtarget->isPICStyleRIPRel())
1894     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1895
1896   // Otherwise, the reference is relative to the PIC base.
1897   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1898 }
1899
1900 // FIXME: Why this routine is here? Move to RegInfo!
1901 std::pair<const TargetRegisterClass*, uint8_t>
1902 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1903   const TargetRegisterClass *RRC = nullptr;
1904   uint8_t Cost = 1;
1905   switch (VT.SimpleTy) {
1906   default:
1907     return TargetLowering::findRepresentativeClass(VT);
1908   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1909     RRC = Subtarget->is64Bit() ? &X86::GR64RegClass : &X86::GR32RegClass;
1910     break;
1911   case MVT::x86mmx:
1912     RRC = &X86::VR64RegClass;
1913     break;
1914   case MVT::f32: case MVT::f64:
1915   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1916   case MVT::v4f32: case MVT::v2f64:
1917   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1918   case MVT::v4f64:
1919     RRC = &X86::VR128RegClass;
1920     break;
1921   }
1922   return std::make_pair(RRC, Cost);
1923 }
1924
1925 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1926                                                unsigned &Offset) const {
1927   if (!Subtarget->isTargetLinux())
1928     return false;
1929
1930   if (Subtarget->is64Bit()) {
1931     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1932     Offset = 0x28;
1933     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1934       AddressSpace = 256;
1935     else
1936       AddressSpace = 257;
1937   } else {
1938     // %gs:0x14 on i386
1939     Offset = 0x14;
1940     AddressSpace = 256;
1941   }
1942   return true;
1943 }
1944
1945 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1946                                             unsigned DestAS) const {
1947   assert(SrcAS != DestAS && "Expected different address spaces!");
1948
1949   return SrcAS < 256 && DestAS < 256;
1950 }
1951
1952 //===----------------------------------------------------------------------===//
1953 //               Return Value Calling Convention Implementation
1954 //===----------------------------------------------------------------------===//
1955
1956 #include "X86GenCallingConv.inc"
1957
1958 bool
1959 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1960                                   MachineFunction &MF, bool isVarArg,
1961                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1962                         LLVMContext &Context) const {
1963   SmallVector<CCValAssign, 16> RVLocs;
1964   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1965   return CCInfo.CheckReturn(Outs, RetCC_X86);
1966 }
1967
1968 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1969   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1970   return ScratchRegs;
1971 }
1972
1973 SDValue
1974 X86TargetLowering::LowerReturn(SDValue Chain,
1975                                CallingConv::ID CallConv, bool isVarArg,
1976                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1977                                const SmallVectorImpl<SDValue> &OutVals,
1978                                SDLoc dl, SelectionDAG &DAG) const {
1979   MachineFunction &MF = DAG.getMachineFunction();
1980   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1981
1982   SmallVector<CCValAssign, 16> RVLocs;
1983   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1984   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1985
1986   SDValue Flag;
1987   SmallVector<SDValue, 6> RetOps;
1988   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1989   // Operand #1 = Bytes To Pop
1990   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1991                    MVT::i16));
1992
1993   // Copy the result values into the output registers.
1994   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1995     CCValAssign &VA = RVLocs[i];
1996     assert(VA.isRegLoc() && "Can only return in registers!");
1997     SDValue ValToCopy = OutVals[i];
1998     EVT ValVT = ValToCopy.getValueType();
1999
2000     // Promote values to the appropriate types
2001     if (VA.getLocInfo() == CCValAssign::SExt)
2002       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
2003     else if (VA.getLocInfo() == CCValAssign::ZExt)
2004       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
2005     else if (VA.getLocInfo() == CCValAssign::AExt)
2006       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
2007     else if (VA.getLocInfo() == CCValAssign::BCvt)
2008       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
2009
2010     assert(VA.getLocInfo() != CCValAssign::FPExt &&
2011            "Unexpected FP-extend for return value.");  
2012
2013     // If this is x86-64, and we disabled SSE, we can't return FP values,
2014     // or SSE or MMX vectors.
2015     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
2016          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
2017           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
2018       report_fatal_error("SSE register return with SSE disabled");
2019     }
2020     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
2021     // llvm-gcc has never done it right and no one has noticed, so this
2022     // should be OK for now.
2023     if (ValVT == MVT::f64 &&
2024         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
2025       report_fatal_error("SSE2 register return with SSE2 disabled");
2026
2027     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
2028     // the RET instruction and handled by the FP Stackifier.
2029     if (VA.getLocReg() == X86::FP0 ||
2030         VA.getLocReg() == X86::FP1) {
2031       // If this is a copy from an xmm register to ST(0), use an FPExtend to
2032       // change the value to the FP stack register class.
2033       if (isScalarFPTypeInSSEReg(VA.getValVT()))
2034         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
2035       RetOps.push_back(ValToCopy);
2036       // Don't emit a copytoreg.
2037       continue;
2038     }
2039
2040     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
2041     // which is returned in RAX / RDX.
2042     if (Subtarget->is64Bit()) {
2043       if (ValVT == MVT::x86mmx) {
2044         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
2045           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
2046           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
2047                                   ValToCopy);
2048           // If we don't have SSE2 available, convert to v4f32 so the generated
2049           // register is legal.
2050           if (!Subtarget->hasSSE2())
2051             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
2052         }
2053       }
2054     }
2055
2056     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
2057     Flag = Chain.getValue(1);
2058     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2059   }
2060
2061   // The x86-64 ABIs require that for returning structs by value we copy
2062   // the sret argument into %rax/%eax (depending on ABI) for the return.
2063   // Win32 requires us to put the sret argument to %eax as well.
2064   // We saved the argument into a virtual register in the entry block,
2065   // so now we copy the value out and into %rax/%eax.
2066   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2067       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2068     MachineFunction &MF = DAG.getMachineFunction();
2069     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2070     unsigned Reg = FuncInfo->getSRetReturnReg();
2071     assert(Reg &&
2072            "SRetReturnReg should have been set in LowerFormalArguments().");
2073     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2074
2075     unsigned RetValReg
2076         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2077           X86::RAX : X86::EAX;
2078     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2079     Flag = Chain.getValue(1);
2080
2081     // RAX/EAX now acts like a return value.
2082     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2083   }
2084
2085   RetOps[0] = Chain;  // Update chain.
2086
2087   // Add the flag if we have it.
2088   if (Flag.getNode())
2089     RetOps.push_back(Flag);
2090
2091   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2092 }
2093
2094 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2095   if (N->getNumValues() != 1)
2096     return false;
2097   if (!N->hasNUsesOfValue(1, 0))
2098     return false;
2099
2100   SDValue TCChain = Chain;
2101   SDNode *Copy = *N->use_begin();
2102   if (Copy->getOpcode() == ISD::CopyToReg) {
2103     // If the copy has a glue operand, we conservatively assume it isn't safe to
2104     // perform a tail call.
2105     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2106       return false;
2107     TCChain = Copy->getOperand(0);
2108   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2109     return false;
2110
2111   bool HasRet = false;
2112   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2113        UI != UE; ++UI) {
2114     if (UI->getOpcode() != X86ISD::RET_FLAG)
2115       return false;
2116     // If we are returning more than one value, we can definitely
2117     // not make a tail call see PR19530
2118     if (UI->getNumOperands() > 4)
2119       return false;
2120     if (UI->getNumOperands() == 4 &&
2121         UI->getOperand(UI->getNumOperands()-1).getValueType() != MVT::Glue)
2122       return false;
2123     HasRet = true;
2124   }
2125
2126   if (!HasRet)
2127     return false;
2128
2129   Chain = TCChain;
2130   return true;
2131 }
2132
2133 EVT
2134 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2135                                             ISD::NodeType ExtendKind) const {
2136   MVT ReturnMVT;
2137   // TODO: Is this also valid on 32-bit?
2138   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2139     ReturnMVT = MVT::i8;
2140   else
2141     ReturnMVT = MVT::i32;
2142
2143   EVT MinVT = getRegisterType(Context, ReturnMVT);
2144   return VT.bitsLT(MinVT) ? MinVT : VT;
2145 }
2146
2147 /// LowerCallResult - Lower the result values of a call into the
2148 /// appropriate copies out of appropriate physical registers.
2149 ///
2150 SDValue
2151 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2152                                    CallingConv::ID CallConv, bool isVarArg,
2153                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2154                                    SDLoc dl, SelectionDAG &DAG,
2155                                    SmallVectorImpl<SDValue> &InVals) const {
2156
2157   // Assign locations to each value returned by this call.
2158   SmallVector<CCValAssign, 16> RVLocs;
2159   bool Is64Bit = Subtarget->is64Bit();
2160   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2161                  *DAG.getContext());
2162   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2163
2164   // Copy all of the result registers out of their specified physreg.
2165   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2166     CCValAssign &VA = RVLocs[i];
2167     EVT CopyVT = VA.getValVT();
2168
2169     // If this is x86-64, and we disabled SSE, we can't return FP values
2170     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2171         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2172       report_fatal_error("SSE register return with SSE disabled");
2173     }
2174
2175     // If we prefer to use the value in xmm registers, copy it out as f80 and
2176     // use a truncate to move it from fp stack reg to xmm reg.
2177     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2178         isScalarFPTypeInSSEReg(VA.getValVT()))
2179       CopyVT = MVT::f80;
2180
2181     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2182                                CopyVT, InFlag).getValue(1);
2183     SDValue Val = Chain.getValue(0);
2184
2185     if (CopyVT != VA.getValVT())
2186       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2187                         // This truncation won't change the value.
2188                         DAG.getIntPtrConstant(1));
2189
2190     InFlag = Chain.getValue(2);
2191     InVals.push_back(Val);
2192   }
2193
2194   return Chain;
2195 }
2196
2197 //===----------------------------------------------------------------------===//
2198 //                C & StdCall & Fast Calling Convention implementation
2199 //===----------------------------------------------------------------------===//
2200 //  StdCall calling convention seems to be standard for many Windows' API
2201 //  routines and around. It differs from C calling convention just a little:
2202 //  callee should clean up the stack, not caller. Symbols should be also
2203 //  decorated in some fancy way :) It doesn't support any vector arguments.
2204 //  For info on fast calling convention see Fast Calling Convention (tail call)
2205 //  implementation LowerX86_32FastCCCallTo.
2206
2207 /// CallIsStructReturn - Determines whether a call uses struct return
2208 /// semantics.
2209 enum StructReturnType {
2210   NotStructReturn,
2211   RegStructReturn,
2212   StackStructReturn
2213 };
2214 static StructReturnType
2215 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2216   if (Outs.empty())
2217     return NotStructReturn;
2218
2219   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2220   if (!Flags.isSRet())
2221     return NotStructReturn;
2222   if (Flags.isInReg())
2223     return RegStructReturn;
2224   return StackStructReturn;
2225 }
2226
2227 /// ArgsAreStructReturn - Determines whether a function uses struct
2228 /// return semantics.
2229 static StructReturnType
2230 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2231   if (Ins.empty())
2232     return NotStructReturn;
2233
2234   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2235   if (!Flags.isSRet())
2236     return NotStructReturn;
2237   if (Flags.isInReg())
2238     return RegStructReturn;
2239   return StackStructReturn;
2240 }
2241
2242 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2243 /// by "Src" to address "Dst" with size and alignment information specified by
2244 /// the specific parameter attribute. The copy will be passed as a byval
2245 /// function parameter.
2246 static SDValue
2247 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2248                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2249                           SDLoc dl) {
2250   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2251
2252   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2253                        /*isVolatile*/false, /*AlwaysInline=*/true,
2254                        MachinePointerInfo(), MachinePointerInfo());
2255 }
2256
2257 /// IsTailCallConvention - Return true if the calling convention is one that
2258 /// supports tail call optimization.
2259 static bool IsTailCallConvention(CallingConv::ID CC) {
2260   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2261           CC == CallingConv::HiPE);
2262 }
2263
2264 /// \brief Return true if the calling convention is a C calling convention.
2265 static bool IsCCallConvention(CallingConv::ID CC) {
2266   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2267           CC == CallingConv::X86_64_SysV);
2268 }
2269
2270 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2271   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2272     return false;
2273
2274   CallSite CS(CI);
2275   CallingConv::ID CalleeCC = CS.getCallingConv();
2276   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2277     return false;
2278
2279   return true;
2280 }
2281
2282 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2283 /// a tailcall target by changing its ABI.
2284 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2285                                    bool GuaranteedTailCallOpt) {
2286   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2287 }
2288
2289 SDValue
2290 X86TargetLowering::LowerMemArgument(SDValue Chain,
2291                                     CallingConv::ID CallConv,
2292                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2293                                     SDLoc dl, SelectionDAG &DAG,
2294                                     const CCValAssign &VA,
2295                                     MachineFrameInfo *MFI,
2296                                     unsigned i) const {
2297   // Create the nodes corresponding to a load from this parameter slot.
2298   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2299   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2300       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2301   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2302   EVT ValVT;
2303
2304   // If value is passed by pointer we have address passed instead of the value
2305   // itself.
2306   if (VA.getLocInfo() == CCValAssign::Indirect)
2307     ValVT = VA.getLocVT();
2308   else
2309     ValVT = VA.getValVT();
2310
2311   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2312   // changed with more analysis.
2313   // In case of tail call optimization mark all arguments mutable. Since they
2314   // could be overwritten by lowering of arguments in case of a tail call.
2315   if (Flags.isByVal()) {
2316     unsigned Bytes = Flags.getByValSize();
2317     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2318     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2319     return DAG.getFrameIndex(FI, getPointerTy());
2320   } else {
2321     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2322                                     VA.getLocMemOffset(), isImmutable);
2323     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2324     return DAG.getLoad(ValVT, dl, Chain, FIN,
2325                        MachinePointerInfo::getFixedStack(FI),
2326                        false, false, false, 0);
2327   }
2328 }
2329
2330 // FIXME: Get this from tablegen.
2331 static ArrayRef<MCPhysReg> get64BitArgumentGPRs(CallingConv::ID CallConv,
2332                                                 const X86Subtarget *Subtarget) {
2333   assert(Subtarget->is64Bit());
2334
2335   if (Subtarget->isCallingConvWin64(CallConv)) {
2336     static const MCPhysReg GPR64ArgRegsWin64[] = {
2337       X86::RCX, X86::RDX, X86::R8,  X86::R9
2338     };
2339     return makeArrayRef(std::begin(GPR64ArgRegsWin64), std::end(GPR64ArgRegsWin64));
2340   }
2341
2342   static const MCPhysReg GPR64ArgRegs64Bit[] = {
2343     X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2344   };
2345   return makeArrayRef(std::begin(GPR64ArgRegs64Bit), std::end(GPR64ArgRegs64Bit));
2346 }
2347
2348 // FIXME: Get this from tablegen.
2349 static ArrayRef<MCPhysReg> get64BitArgumentXMMs(MachineFunction &MF,
2350                                                 CallingConv::ID CallConv,
2351                                                 const X86Subtarget *Subtarget) {
2352   assert(Subtarget->is64Bit());
2353   if (Subtarget->isCallingConvWin64(CallConv)) {
2354     // The XMM registers which might contain var arg parameters are shadowed
2355     // in their paired GPR.  So we only need to save the GPR to their home
2356     // slots.
2357     // TODO: __vectorcall will change this.
2358     return None;
2359   }
2360
2361   const Function *Fn = MF.getFunction();
2362   bool NoImplicitFloatOps = Fn->getAttributes().
2363       hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2364   assert(!(MF.getTarget().Options.UseSoftFloat && NoImplicitFloatOps) &&
2365          "SSE register cannot be used when SSE is disabled!");
2366   if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2367       !Subtarget->hasSSE1())
2368     // Kernel mode asks for SSE to be disabled, so there are no XMM argument
2369     // registers.
2370     return None;
2371
2372   static const MCPhysReg XMMArgRegs64Bit[] = {
2373     X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2374     X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2375   };
2376   return makeArrayRef(std::begin(XMMArgRegs64Bit), std::end(XMMArgRegs64Bit));
2377 }
2378
2379 SDValue
2380 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2381                                         CallingConv::ID CallConv,
2382                                         bool isVarArg,
2383                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2384                                         SDLoc dl,
2385                                         SelectionDAG &DAG,
2386                                         SmallVectorImpl<SDValue> &InVals)
2387                                           const {
2388   MachineFunction &MF = DAG.getMachineFunction();
2389   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2390
2391   const Function* Fn = MF.getFunction();
2392   if (Fn->hasExternalLinkage() &&
2393       Subtarget->isTargetCygMing() &&
2394       Fn->getName() == "main")
2395     FuncInfo->setForceFramePointer(true);
2396
2397   MachineFrameInfo *MFI = MF.getFrameInfo();
2398   bool Is64Bit = Subtarget->is64Bit();
2399   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2400
2401   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2402          "Var args not supported with calling convention fastcc, ghc or hipe");
2403
2404   // Assign locations to all of the incoming arguments.
2405   SmallVector<CCValAssign, 16> ArgLocs;
2406   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2407
2408   // Allocate shadow area for Win64
2409   if (IsWin64)
2410     CCInfo.AllocateStack(32, 8);
2411
2412   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2413
2414   unsigned LastVal = ~0U;
2415   SDValue ArgValue;
2416   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2417     CCValAssign &VA = ArgLocs[i];
2418     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2419     // places.
2420     assert(VA.getValNo() != LastVal &&
2421            "Don't support value assigned to multiple locs yet");
2422     (void)LastVal;
2423     LastVal = VA.getValNo();
2424
2425     if (VA.isRegLoc()) {
2426       EVT RegVT = VA.getLocVT();
2427       const TargetRegisterClass *RC;
2428       if (RegVT == MVT::i32)
2429         RC = &X86::GR32RegClass;
2430       else if (Is64Bit && RegVT == MVT::i64)
2431         RC = &X86::GR64RegClass;
2432       else if (RegVT == MVT::f32)
2433         RC = &X86::FR32RegClass;
2434       else if (RegVT == MVT::f64)
2435         RC = &X86::FR64RegClass;
2436       else if (RegVT.is512BitVector())
2437         RC = &X86::VR512RegClass;
2438       else if (RegVT.is256BitVector())
2439         RC = &X86::VR256RegClass;
2440       else if (RegVT.is128BitVector())
2441         RC = &X86::VR128RegClass;
2442       else if (RegVT == MVT::x86mmx)
2443         RC = &X86::VR64RegClass;
2444       else if (RegVT == MVT::i1)
2445         RC = &X86::VK1RegClass;
2446       else if (RegVT == MVT::v8i1)
2447         RC = &X86::VK8RegClass;
2448       else if (RegVT == MVT::v16i1)
2449         RC = &X86::VK16RegClass;
2450       else if (RegVT == MVT::v32i1)
2451         RC = &X86::VK32RegClass;
2452       else if (RegVT == MVT::v64i1)
2453         RC = &X86::VK64RegClass;
2454       else
2455         llvm_unreachable("Unknown argument type!");
2456
2457       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2458       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2459
2460       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2461       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2462       // right size.
2463       if (VA.getLocInfo() == CCValAssign::SExt)
2464         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2465                                DAG.getValueType(VA.getValVT()));
2466       else if (VA.getLocInfo() == CCValAssign::ZExt)
2467         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2468                                DAG.getValueType(VA.getValVT()));
2469       else if (VA.getLocInfo() == CCValAssign::BCvt)
2470         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2471
2472       if (VA.isExtInLoc()) {
2473         // Handle MMX values passed in XMM regs.
2474         if (RegVT.isVector())
2475           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2476         else
2477           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2478       }
2479     } else {
2480       assert(VA.isMemLoc());
2481       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2482     }
2483
2484     // If value is passed via pointer - do a load.
2485     if (VA.getLocInfo() == CCValAssign::Indirect)
2486       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2487                              MachinePointerInfo(), false, false, false, 0);
2488
2489     InVals.push_back(ArgValue);
2490   }
2491
2492   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2493     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2494       // The x86-64 ABIs require that for returning structs by value we copy
2495       // the sret argument into %rax/%eax (depending on ABI) for the return.
2496       // Win32 requires us to put the sret argument to %eax as well.
2497       // Save the argument into a virtual register so that we can access it
2498       // from the return points.
2499       if (Ins[i].Flags.isSRet()) {
2500         unsigned Reg = FuncInfo->getSRetReturnReg();
2501         if (!Reg) {
2502           MVT PtrTy = getPointerTy();
2503           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2504           FuncInfo->setSRetReturnReg(Reg);
2505         }
2506         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2507         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2508         break;
2509       }
2510     }
2511   }
2512
2513   unsigned StackSize = CCInfo.getNextStackOffset();
2514   // Align stack specially for tail calls.
2515   if (FuncIsMadeTailCallSafe(CallConv,
2516                              MF.getTarget().Options.GuaranteedTailCallOpt))
2517     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2518
2519   // If the function takes variable number of arguments, make a frame index for
2520   // the start of the first vararg value... for expansion of llvm.va_start. We
2521   // can skip this if there are no va_start calls.
2522   if (MFI->hasVAStart() &&
2523       (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2524                    CallConv != CallingConv::X86_ThisCall))) {
2525     FuncInfo->setVarArgsFrameIndex(
2526         MFI->CreateFixedObject(1, StackSize, true));
2527   }
2528
2529   // 64-bit calling conventions support varargs and register parameters, so we
2530   // have to do extra work to spill them in the prologue or forward them to
2531   // musttail calls.
2532   if (Is64Bit && isVarArg &&
2533       (MFI->hasVAStart() || MFI->hasMustTailInVarArgFunc())) {
2534     // Find the first unallocated argument registers.
2535     ArrayRef<MCPhysReg> ArgGPRs = get64BitArgumentGPRs(CallConv, Subtarget);
2536     ArrayRef<MCPhysReg> ArgXMMs = get64BitArgumentXMMs(MF, CallConv, Subtarget);
2537     unsigned NumIntRegs =
2538         CCInfo.getFirstUnallocated(ArgGPRs.data(), ArgGPRs.size());
2539     unsigned NumXMMRegs =
2540         CCInfo.getFirstUnallocated(ArgXMMs.data(), ArgXMMs.size());
2541     assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2542            "SSE register cannot be used when SSE is disabled!");
2543
2544     // Gather all the live in physical registers.
2545     SmallVector<SDValue, 6> LiveGPRs;
2546     SmallVector<SDValue, 8> LiveXMMRegs;
2547     SDValue ALVal;
2548     for (MCPhysReg Reg : ArgGPRs.slice(NumIntRegs)) {
2549       unsigned GPR = MF.addLiveIn(Reg, &X86::GR64RegClass);
2550       LiveGPRs.push_back(
2551           DAG.getCopyFromReg(Chain, dl, GPR, MVT::i64));
2552     }
2553     if (!ArgXMMs.empty()) {
2554       unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2555       ALVal = DAG.getCopyFromReg(Chain, dl, AL, MVT::i8);
2556       for (MCPhysReg Reg : ArgXMMs.slice(NumXMMRegs)) {
2557         unsigned XMMReg = MF.addLiveIn(Reg, &X86::VR128RegClass);
2558         LiveXMMRegs.push_back(
2559             DAG.getCopyFromReg(Chain, dl, XMMReg, MVT::v4f32));
2560       }
2561     }
2562
2563     // Store them to the va_list returned by va_start.
2564     if (MFI->hasVAStart()) {
2565       if (IsWin64) {
2566         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2567         // Get to the caller-allocated home save location.  Add 8 to account
2568         // for the return address.
2569         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2570         FuncInfo->setRegSaveFrameIndex(
2571           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2572         // Fixup to set vararg frame on shadow area (4 x i64).
2573         if (NumIntRegs < 4)
2574           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2575       } else {
2576         // For X86-64, if there are vararg parameters that are passed via
2577         // registers, then we must store them to their spots on the stack so
2578         // they may be loaded by deferencing the result of va_next.
2579         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2580         FuncInfo->setVarArgsFPOffset(ArgGPRs.size() * 8 + NumXMMRegs * 16);
2581         FuncInfo->setRegSaveFrameIndex(MFI->CreateStackObject(
2582             ArgGPRs.size() * 8 + ArgXMMs.size() * 16, 16, false));
2583       }
2584
2585       // Store the integer parameter registers.
2586       SmallVector<SDValue, 8> MemOps;
2587       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2588                                         getPointerTy());
2589       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2590       for (SDValue Val : LiveGPRs) {
2591         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2592                                   DAG.getIntPtrConstant(Offset));
2593         SDValue Store =
2594           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2595                        MachinePointerInfo::getFixedStack(
2596                          FuncInfo->getRegSaveFrameIndex(), Offset),
2597                        false, false, 0);
2598         MemOps.push_back(Store);
2599         Offset += 8;
2600       }
2601
2602       if (!ArgXMMs.empty() && NumXMMRegs != ArgXMMs.size()) {
2603         // Now store the XMM (fp + vector) parameter registers.
2604         SmallVector<SDValue, 12> SaveXMMOps;
2605         SaveXMMOps.push_back(Chain);
2606         SaveXMMOps.push_back(ALVal);
2607         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2608                                FuncInfo->getRegSaveFrameIndex()));
2609         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2610                                FuncInfo->getVarArgsFPOffset()));
2611         SaveXMMOps.insert(SaveXMMOps.end(), LiveXMMRegs.begin(),
2612                           LiveXMMRegs.end());
2613         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2614                                      MVT::Other, SaveXMMOps));
2615       }
2616
2617       if (!MemOps.empty())
2618         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2619     } else {
2620       // Add all GPRs, al, and XMMs to the list of forwards.  We will add then
2621       // to the liveout set on a musttail call.
2622       assert(MFI->hasMustTailInVarArgFunc());
2623       auto &Forwards = FuncInfo->getForwardedMustTailRegParms();
2624       typedef X86MachineFunctionInfo::Forward Forward;
2625
2626       for (unsigned I = 0, E = LiveGPRs.size(); I != E; ++I) {
2627         unsigned VReg =
2628             MF.getRegInfo().createVirtualRegister(&X86::GR64RegClass);
2629         Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveGPRs[I]);
2630         Forwards.push_back(Forward(VReg, ArgGPRs[NumIntRegs + I], MVT::i64));
2631       }
2632
2633       if (!ArgXMMs.empty()) {
2634         unsigned ALVReg =
2635             MF.getRegInfo().createVirtualRegister(&X86::GR8RegClass);
2636         Chain = DAG.getCopyToReg(Chain, dl, ALVReg, ALVal);
2637         Forwards.push_back(Forward(ALVReg, X86::AL, MVT::i8));
2638
2639         for (unsigned I = 0, E = LiveXMMRegs.size(); I != E; ++I) {
2640           unsigned VReg =
2641               MF.getRegInfo().createVirtualRegister(&X86::VR128RegClass);
2642           Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveXMMRegs[I]);
2643           Forwards.push_back(
2644               Forward(VReg, ArgXMMs[NumXMMRegs + I], MVT::v4f32));
2645         }
2646       }
2647     }
2648   }
2649
2650   // Some CCs need callee pop.
2651   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2652                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2653     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2654   } else {
2655     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2656     // If this is an sret function, the return should pop the hidden pointer.
2657     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2658         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2659         argsAreStructReturn(Ins) == StackStructReturn)
2660       FuncInfo->setBytesToPopOnReturn(4);
2661   }
2662
2663   if (!Is64Bit) {
2664     // RegSaveFrameIndex is X86-64 only.
2665     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2666     if (CallConv == CallingConv::X86_FastCall ||
2667         CallConv == CallingConv::X86_ThisCall)
2668       // fastcc functions can't have varargs.
2669       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2670   }
2671
2672   FuncInfo->setArgumentStackSize(StackSize);
2673
2674   return Chain;
2675 }
2676
2677 SDValue
2678 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2679                                     SDValue StackPtr, SDValue Arg,
2680                                     SDLoc dl, SelectionDAG &DAG,
2681                                     const CCValAssign &VA,
2682                                     ISD::ArgFlagsTy Flags) const {
2683   unsigned LocMemOffset = VA.getLocMemOffset();
2684   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2685   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2686   if (Flags.isByVal())
2687     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2688
2689   return DAG.getStore(Chain, dl, Arg, PtrOff,
2690                       MachinePointerInfo::getStack(LocMemOffset),
2691                       false, false, 0);
2692 }
2693
2694 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2695 /// optimization is performed and it is required.
2696 SDValue
2697 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2698                                            SDValue &OutRetAddr, SDValue Chain,
2699                                            bool IsTailCall, bool Is64Bit,
2700                                            int FPDiff, SDLoc dl) const {
2701   // Adjust the Return address stack slot.
2702   EVT VT = getPointerTy();
2703   OutRetAddr = getReturnAddressFrameIndex(DAG);
2704
2705   // Load the "old" Return address.
2706   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2707                            false, false, false, 0);
2708   return SDValue(OutRetAddr.getNode(), 1);
2709 }
2710
2711 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2712 /// optimization is performed and it is required (FPDiff!=0).
2713 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2714                                         SDValue Chain, SDValue RetAddrFrIdx,
2715                                         EVT PtrVT, unsigned SlotSize,
2716                                         int FPDiff, SDLoc dl) {
2717   // Store the return address to the appropriate stack slot.
2718   if (!FPDiff) return Chain;
2719   // Calculate the new stack slot for the return address.
2720   int NewReturnAddrFI =
2721     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2722                                          false);
2723   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2724   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2725                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2726                        false, false, 0);
2727   return Chain;
2728 }
2729
2730 SDValue
2731 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2732                              SmallVectorImpl<SDValue> &InVals) const {
2733   SelectionDAG &DAG                     = CLI.DAG;
2734   SDLoc &dl                             = CLI.DL;
2735   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2736   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2737   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2738   SDValue Chain                         = CLI.Chain;
2739   SDValue Callee                        = CLI.Callee;
2740   CallingConv::ID CallConv              = CLI.CallConv;
2741   bool &isTailCall                      = CLI.IsTailCall;
2742   bool isVarArg                         = CLI.IsVarArg;
2743
2744   MachineFunction &MF = DAG.getMachineFunction();
2745   bool Is64Bit        = Subtarget->is64Bit();
2746   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2747   StructReturnType SR = callIsStructReturn(Outs);
2748   bool IsSibcall      = false;
2749   X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2750
2751   if (MF.getTarget().Options.DisableTailCalls)
2752     isTailCall = false;
2753
2754   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2755   if (IsMustTail) {
2756     // Force this to be a tail call.  The verifier rules are enough to ensure
2757     // that we can lower this successfully without moving the return address
2758     // around.
2759     isTailCall = true;
2760   } else if (isTailCall) {
2761     // Check if it's really possible to do a tail call.
2762     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2763                     isVarArg, SR != NotStructReturn,
2764                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2765                     Outs, OutVals, Ins, DAG);
2766
2767     // Sibcalls are automatically detected tailcalls which do not require
2768     // ABI changes.
2769     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2770       IsSibcall = true;
2771
2772     if (isTailCall)
2773       ++NumTailCalls;
2774   }
2775
2776   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2777          "Var args not supported with calling convention fastcc, ghc or hipe");
2778
2779   // Analyze operands of the call, assigning locations to each operand.
2780   SmallVector<CCValAssign, 16> ArgLocs;
2781   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2782
2783   // Allocate shadow area for Win64
2784   if (IsWin64)
2785     CCInfo.AllocateStack(32, 8);
2786
2787   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2788
2789   // Get a count of how many bytes are to be pushed on the stack.
2790   unsigned NumBytes = CCInfo.getNextStackOffset();
2791   if (IsSibcall)
2792     // This is a sibcall. The memory operands are available in caller's
2793     // own caller's stack.
2794     NumBytes = 0;
2795   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2796            IsTailCallConvention(CallConv))
2797     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2798
2799   int FPDiff = 0;
2800   if (isTailCall && !IsSibcall && !IsMustTail) {
2801     // Lower arguments at fp - stackoffset + fpdiff.
2802     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2803
2804     FPDiff = NumBytesCallerPushed - NumBytes;
2805
2806     // Set the delta of movement of the returnaddr stackslot.
2807     // But only set if delta is greater than previous delta.
2808     if (FPDiff < X86Info->getTCReturnAddrDelta())
2809       X86Info->setTCReturnAddrDelta(FPDiff);
2810   }
2811
2812   unsigned NumBytesToPush = NumBytes;
2813   unsigned NumBytesToPop = NumBytes;
2814
2815   // If we have an inalloca argument, all stack space has already been allocated
2816   // for us and be right at the top of the stack.  We don't support multiple
2817   // arguments passed in memory when using inalloca.
2818   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2819     NumBytesToPush = 0;
2820     if (!ArgLocs.back().isMemLoc())
2821       report_fatal_error("cannot use inalloca attribute on a register "
2822                          "parameter");
2823     if (ArgLocs.back().getLocMemOffset() != 0)
2824       report_fatal_error("any parameter with the inalloca attribute must be "
2825                          "the only memory argument");
2826   }
2827
2828   if (!IsSibcall)
2829     Chain = DAG.getCALLSEQ_START(
2830         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2831
2832   SDValue RetAddrFrIdx;
2833   // Load return address for tail calls.
2834   if (isTailCall && FPDiff)
2835     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2836                                     Is64Bit, FPDiff, dl);
2837
2838   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2839   SmallVector<SDValue, 8> MemOpChains;
2840   SDValue StackPtr;
2841
2842   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2843   // of tail call optimization arguments are handle later.
2844   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2845       DAG.getSubtarget().getRegisterInfo());
2846   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2847     // Skip inalloca arguments, they have already been written.
2848     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2849     if (Flags.isInAlloca())
2850       continue;
2851
2852     CCValAssign &VA = ArgLocs[i];
2853     EVT RegVT = VA.getLocVT();
2854     SDValue Arg = OutVals[i];
2855     bool isByVal = Flags.isByVal();
2856
2857     // Promote the value if needed.
2858     switch (VA.getLocInfo()) {
2859     default: llvm_unreachable("Unknown loc info!");
2860     case CCValAssign::Full: break;
2861     case CCValAssign::SExt:
2862       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2863       break;
2864     case CCValAssign::ZExt:
2865       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2866       break;
2867     case CCValAssign::AExt:
2868       if (RegVT.is128BitVector()) {
2869         // Special case: passing MMX values in XMM registers.
2870         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2871         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2872         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2873       } else
2874         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2875       break;
2876     case CCValAssign::BCvt:
2877       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2878       break;
2879     case CCValAssign::Indirect: {
2880       // Store the argument.
2881       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2882       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2883       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2884                            MachinePointerInfo::getFixedStack(FI),
2885                            false, false, 0);
2886       Arg = SpillSlot;
2887       break;
2888     }
2889     }
2890
2891     if (VA.isRegLoc()) {
2892       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2893       if (isVarArg && IsWin64) {
2894         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2895         // shadow reg if callee is a varargs function.
2896         unsigned ShadowReg = 0;
2897         switch (VA.getLocReg()) {
2898         case X86::XMM0: ShadowReg = X86::RCX; break;
2899         case X86::XMM1: ShadowReg = X86::RDX; break;
2900         case X86::XMM2: ShadowReg = X86::R8; break;
2901         case X86::XMM3: ShadowReg = X86::R9; break;
2902         }
2903         if (ShadowReg)
2904           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2905       }
2906     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2907       assert(VA.isMemLoc());
2908       if (!StackPtr.getNode())
2909         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2910                                       getPointerTy());
2911       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2912                                              dl, DAG, VA, Flags));
2913     }
2914   }
2915
2916   if (!MemOpChains.empty())
2917     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2918
2919   if (Subtarget->isPICStyleGOT()) {
2920     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2921     // GOT pointer.
2922     if (!isTailCall) {
2923       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2924                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2925     } else {
2926       // If we are tail calling and generating PIC/GOT style code load the
2927       // address of the callee into ECX. The value in ecx is used as target of
2928       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2929       // for tail calls on PIC/GOT architectures. Normally we would just put the
2930       // address of GOT into ebx and then call target@PLT. But for tail calls
2931       // ebx would be restored (since ebx is callee saved) before jumping to the
2932       // target@PLT.
2933
2934       // Note: The actual moving to ECX is done further down.
2935       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2936       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2937           !G->getGlobal()->hasProtectedVisibility())
2938         Callee = LowerGlobalAddress(Callee, DAG);
2939       else if (isa<ExternalSymbolSDNode>(Callee))
2940         Callee = LowerExternalSymbol(Callee, DAG);
2941     }
2942   }
2943
2944   if (Is64Bit && isVarArg && !IsWin64 && !IsMustTail) {
2945     // From AMD64 ABI document:
2946     // For calls that may call functions that use varargs or stdargs
2947     // (prototype-less calls or calls to functions containing ellipsis (...) in
2948     // the declaration) %al is used as hidden argument to specify the number
2949     // of SSE registers used. The contents of %al do not need to match exactly
2950     // the number of registers, but must be an ubound on the number of SSE
2951     // registers used and is in the range 0 - 8 inclusive.
2952
2953     // Count the number of XMM registers allocated.
2954     static const MCPhysReg XMMArgRegs[] = {
2955       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2956       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2957     };
2958     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2959     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2960            && "SSE registers cannot be used when SSE is disabled");
2961
2962     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2963                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2964   }
2965
2966   if (Is64Bit && isVarArg && IsMustTail) {
2967     const auto &Forwards = X86Info->getForwardedMustTailRegParms();
2968     for (const auto &F : Forwards) {
2969       SDValue Val = DAG.getCopyFromReg(Chain, dl, F.VReg, F.VT);
2970       RegsToPass.push_back(std::make_pair(unsigned(F.PReg), Val));
2971     }
2972   }
2973
2974   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2975   // don't need this because the eligibility check rejects calls that require
2976   // shuffling arguments passed in memory.
2977   if (!IsSibcall && isTailCall) {
2978     // Force all the incoming stack arguments to be loaded from the stack
2979     // before any new outgoing arguments are stored to the stack, because the
2980     // outgoing stack slots may alias the incoming argument stack slots, and
2981     // the alias isn't otherwise explicit. This is slightly more conservative
2982     // than necessary, because it means that each store effectively depends
2983     // on every argument instead of just those arguments it would clobber.
2984     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2985
2986     SmallVector<SDValue, 8> MemOpChains2;
2987     SDValue FIN;
2988     int FI = 0;
2989     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2990       CCValAssign &VA = ArgLocs[i];
2991       if (VA.isRegLoc())
2992         continue;
2993       assert(VA.isMemLoc());
2994       SDValue Arg = OutVals[i];
2995       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2996       // Skip inalloca arguments.  They don't require any work.
2997       if (Flags.isInAlloca())
2998         continue;
2999       // Create frame index.
3000       int32_t Offset = VA.getLocMemOffset()+FPDiff;
3001       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
3002       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3003       FIN = DAG.getFrameIndex(FI, getPointerTy());
3004
3005       if (Flags.isByVal()) {
3006         // Copy relative to framepointer.
3007         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
3008         if (!StackPtr.getNode())
3009           StackPtr = DAG.getCopyFromReg(Chain, dl,
3010                                         RegInfo->getStackRegister(),
3011                                         getPointerTy());
3012         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
3013
3014         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
3015                                                          ArgChain,
3016                                                          Flags, DAG, dl));
3017       } else {
3018         // Store relative to framepointer.
3019         MemOpChains2.push_back(
3020           DAG.getStore(ArgChain, dl, Arg, FIN,
3021                        MachinePointerInfo::getFixedStack(FI),
3022                        false, false, 0));
3023       }
3024     }
3025
3026     if (!MemOpChains2.empty())
3027       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3028
3029     // Store the return address to the appropriate stack slot.
3030     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
3031                                      getPointerTy(), RegInfo->getSlotSize(),
3032                                      FPDiff, dl);
3033   }
3034
3035   // Build a sequence of copy-to-reg nodes chained together with token chain
3036   // and flag operands which copy the outgoing args into registers.
3037   SDValue InFlag;
3038   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
3039     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
3040                              RegsToPass[i].second, InFlag);
3041     InFlag = Chain.getValue(1);
3042   }
3043
3044   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
3045     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
3046     // In the 64-bit large code model, we have to make all calls
3047     // through a register, since the call instruction's 32-bit
3048     // pc-relative offset may not be large enough to hold the whole
3049     // address.
3050   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3051     // If the callee is a GlobalAddress node (quite common, every direct call
3052     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
3053     // it.
3054
3055     // We should use extra load for direct calls to dllimported functions in
3056     // non-JIT mode.
3057     const GlobalValue *GV = G->getGlobal();
3058     if (!GV->hasDLLImportStorageClass()) {
3059       unsigned char OpFlags = 0;
3060       bool ExtraLoad = false;
3061       unsigned WrapperKind = ISD::DELETED_NODE;
3062
3063       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
3064       // external symbols most go through the PLT in PIC mode.  If the symbol
3065       // has hidden or protected visibility, or if it is static or local, then
3066       // we don't need to use the PLT - we can directly call it.
3067       if (Subtarget->isTargetELF() &&
3068           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
3069           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
3070         OpFlags = X86II::MO_PLT;
3071       } else if (Subtarget->isPICStyleStubAny() &&
3072                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
3073                  (!Subtarget->getTargetTriple().isMacOSX() ||
3074                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3075         // PC-relative references to external symbols should go through $stub,
3076         // unless we're building with the leopard linker or later, which
3077         // automatically synthesizes these stubs.
3078         OpFlags = X86II::MO_DARWIN_STUB;
3079       } else if (Subtarget->isPICStyleRIPRel() &&
3080                  isa<Function>(GV) &&
3081                  cast<Function>(GV)->getAttributes().
3082                    hasAttribute(AttributeSet::FunctionIndex,
3083                                 Attribute::NonLazyBind)) {
3084         // If the function is marked as non-lazy, generate an indirect call
3085         // which loads from the GOT directly. This avoids runtime overhead
3086         // at the cost of eager binding (and one extra byte of encoding).
3087         OpFlags = X86II::MO_GOTPCREL;
3088         WrapperKind = X86ISD::WrapperRIP;
3089         ExtraLoad = true;
3090       }
3091
3092       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
3093                                           G->getOffset(), OpFlags);
3094
3095       // Add a wrapper if needed.
3096       if (WrapperKind != ISD::DELETED_NODE)
3097         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
3098       // Add extra indirection if needed.
3099       if (ExtraLoad)
3100         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
3101                              MachinePointerInfo::getGOT(),
3102                              false, false, false, 0);
3103     }
3104   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3105     unsigned char OpFlags = 0;
3106
3107     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
3108     // external symbols should go through the PLT.
3109     if (Subtarget->isTargetELF() &&
3110         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
3111       OpFlags = X86II::MO_PLT;
3112     } else if (Subtarget->isPICStyleStubAny() &&
3113                (!Subtarget->getTargetTriple().isMacOSX() ||
3114                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3115       // PC-relative references to external symbols should go through $stub,
3116       // unless we're building with the leopard linker or later, which
3117       // automatically synthesizes these stubs.
3118       OpFlags = X86II::MO_DARWIN_STUB;
3119     }
3120
3121     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
3122                                          OpFlags);
3123   } else if (Subtarget->isTarget64BitILP32() && Callee->getValueType(0) == MVT::i32) {
3124     // Zero-extend the 32-bit Callee address into a 64-bit according to x32 ABI
3125     Callee = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i64, Callee);
3126   }
3127
3128   // Returns a chain & a flag for retval copy to use.
3129   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3130   SmallVector<SDValue, 8> Ops;
3131
3132   if (!IsSibcall && isTailCall) {
3133     Chain = DAG.getCALLSEQ_END(Chain,
3134                                DAG.getIntPtrConstant(NumBytesToPop, true),
3135                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3136     InFlag = Chain.getValue(1);
3137   }
3138
3139   Ops.push_back(Chain);
3140   Ops.push_back(Callee);
3141
3142   if (isTailCall)
3143     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3144
3145   // Add argument registers to the end of the list so that they are known live
3146   // into the call.
3147   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3148     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3149                                   RegsToPass[i].second.getValueType()));
3150
3151   // Add a register mask operand representing the call-preserved registers.
3152   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3153   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3154   assert(Mask && "Missing call preserved mask for calling convention");
3155   Ops.push_back(DAG.getRegisterMask(Mask));
3156
3157   if (InFlag.getNode())
3158     Ops.push_back(InFlag);
3159
3160   if (isTailCall) {
3161     // We used to do:
3162     //// If this is the first return lowered for this function, add the regs
3163     //// to the liveout set for the function.
3164     // This isn't right, although it's probably harmless on x86; liveouts
3165     // should be computed from returns not tail calls.  Consider a void
3166     // function making a tail call to a function returning int.
3167     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3168   }
3169
3170   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3171   InFlag = Chain.getValue(1);
3172
3173   // Create the CALLSEQ_END node.
3174   unsigned NumBytesForCalleeToPop;
3175   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3176                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3177     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3178   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3179            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3180            SR == StackStructReturn)
3181     // If this is a call to a struct-return function, the callee
3182     // pops the hidden struct pointer, so we have to push it back.
3183     // This is common for Darwin/X86, Linux & Mingw32 targets.
3184     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3185     NumBytesForCalleeToPop = 4;
3186   else
3187     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3188
3189   // Returns a flag for retval copy to use.
3190   if (!IsSibcall) {
3191     Chain = DAG.getCALLSEQ_END(Chain,
3192                                DAG.getIntPtrConstant(NumBytesToPop, true),
3193                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3194                                                      true),
3195                                InFlag, dl);
3196     InFlag = Chain.getValue(1);
3197   }
3198
3199   // Handle result values, copying them out of physregs into vregs that we
3200   // return.
3201   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3202                          Ins, dl, DAG, InVals);
3203 }
3204
3205 //===----------------------------------------------------------------------===//
3206 //                Fast Calling Convention (tail call) implementation
3207 //===----------------------------------------------------------------------===//
3208
3209 //  Like std call, callee cleans arguments, convention except that ECX is
3210 //  reserved for storing the tail called function address. Only 2 registers are
3211 //  free for argument passing (inreg). Tail call optimization is performed
3212 //  provided:
3213 //                * tailcallopt is enabled
3214 //                * caller/callee are fastcc
3215 //  On X86_64 architecture with GOT-style position independent code only local
3216 //  (within module) calls are supported at the moment.
3217 //  To keep the stack aligned according to platform abi the function
3218 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3219 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3220 //  If a tail called function callee has more arguments than the caller the
3221 //  caller needs to make sure that there is room to move the RETADDR to. This is
3222 //  achieved by reserving an area the size of the argument delta right after the
3223 //  original RETADDR, but before the saved framepointer or the spilled registers
3224 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3225 //  stack layout:
3226 //    arg1
3227 //    arg2
3228 //    RETADDR
3229 //    [ new RETADDR
3230 //      move area ]
3231 //    (possible EBP)
3232 //    ESI
3233 //    EDI
3234 //    local1 ..
3235
3236 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3237 /// for a 16 byte align requirement.
3238 unsigned
3239 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3240                                                SelectionDAG& DAG) const {
3241   MachineFunction &MF = DAG.getMachineFunction();
3242   const TargetMachine &TM = MF.getTarget();
3243   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3244       TM.getSubtargetImpl()->getRegisterInfo());
3245   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3246   unsigned StackAlignment = TFI.getStackAlignment();
3247   uint64_t AlignMask = StackAlignment - 1;
3248   int64_t Offset = StackSize;
3249   unsigned SlotSize = RegInfo->getSlotSize();
3250   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3251     // Number smaller than 12 so just add the difference.
3252     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3253   } else {
3254     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3255     Offset = ((~AlignMask) & Offset) + StackAlignment +
3256       (StackAlignment-SlotSize);
3257   }
3258   return Offset;
3259 }
3260
3261 /// MatchingStackOffset - Return true if the given stack call argument is
3262 /// already available in the same position (relatively) of the caller's
3263 /// incoming argument stack.
3264 static
3265 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3266                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3267                          const X86InstrInfo *TII) {
3268   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3269   int FI = INT_MAX;
3270   if (Arg.getOpcode() == ISD::CopyFromReg) {
3271     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3272     if (!TargetRegisterInfo::isVirtualRegister(VR))
3273       return false;
3274     MachineInstr *Def = MRI->getVRegDef(VR);
3275     if (!Def)
3276       return false;
3277     if (!Flags.isByVal()) {
3278       if (!TII->isLoadFromStackSlot(Def, FI))
3279         return false;
3280     } else {
3281       unsigned Opcode = Def->getOpcode();
3282       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3283           Def->getOperand(1).isFI()) {
3284         FI = Def->getOperand(1).getIndex();
3285         Bytes = Flags.getByValSize();
3286       } else
3287         return false;
3288     }
3289   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3290     if (Flags.isByVal())
3291       // ByVal argument is passed in as a pointer but it's now being
3292       // dereferenced. e.g.
3293       // define @foo(%struct.X* %A) {
3294       //   tail call @bar(%struct.X* byval %A)
3295       // }
3296       return false;
3297     SDValue Ptr = Ld->getBasePtr();
3298     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3299     if (!FINode)
3300       return false;
3301     FI = FINode->getIndex();
3302   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3303     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3304     FI = FINode->getIndex();
3305     Bytes = Flags.getByValSize();
3306   } else
3307     return false;
3308
3309   assert(FI != INT_MAX);
3310   if (!MFI->isFixedObjectIndex(FI))
3311     return false;
3312   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3313 }
3314
3315 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3316 /// for tail call optimization. Targets which want to do tail call
3317 /// optimization should implement this function.
3318 bool
3319 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3320                                                      CallingConv::ID CalleeCC,
3321                                                      bool isVarArg,
3322                                                      bool isCalleeStructRet,
3323                                                      bool isCallerStructRet,
3324                                                      Type *RetTy,
3325                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3326                                     const SmallVectorImpl<SDValue> &OutVals,
3327                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3328                                                      SelectionDAG &DAG) const {
3329   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3330     return false;
3331
3332   // If -tailcallopt is specified, make fastcc functions tail-callable.
3333   const MachineFunction &MF = DAG.getMachineFunction();
3334   const Function *CallerF = MF.getFunction();
3335
3336   // If the function return type is x86_fp80 and the callee return type is not,
3337   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3338   // perform a tailcall optimization here.
3339   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3340     return false;
3341
3342   CallingConv::ID CallerCC = CallerF->getCallingConv();
3343   bool CCMatch = CallerCC == CalleeCC;
3344   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3345   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3346
3347   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3348     if (IsTailCallConvention(CalleeCC) && CCMatch)
3349       return true;
3350     return false;
3351   }
3352
3353   // Look for obvious safe cases to perform tail call optimization that do not
3354   // require ABI changes. This is what gcc calls sibcall.
3355
3356   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3357   // emit a special epilogue.
3358   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3359       DAG.getSubtarget().getRegisterInfo());
3360   if (RegInfo->needsStackRealignment(MF))
3361     return false;
3362
3363   // Also avoid sibcall optimization if either caller or callee uses struct
3364   // return semantics.
3365   if (isCalleeStructRet || isCallerStructRet)
3366     return false;
3367
3368   // An stdcall/thiscall caller is expected to clean up its arguments; the
3369   // callee isn't going to do that.
3370   // FIXME: this is more restrictive than needed. We could produce a tailcall
3371   // when the stack adjustment matches. For example, with a thiscall that takes
3372   // only one argument.
3373   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3374                    CallerCC == CallingConv::X86_ThisCall))
3375     return false;
3376
3377   // Do not sibcall optimize vararg calls unless all arguments are passed via
3378   // registers.
3379   if (isVarArg && !Outs.empty()) {
3380
3381     // Optimizing for varargs on Win64 is unlikely to be safe without
3382     // additional testing.
3383     if (IsCalleeWin64 || IsCallerWin64)
3384       return false;
3385
3386     SmallVector<CCValAssign, 16> ArgLocs;
3387     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3388                    *DAG.getContext());
3389
3390     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3391     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3392       if (!ArgLocs[i].isRegLoc())
3393         return false;
3394   }
3395
3396   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3397   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3398   // this into a sibcall.
3399   bool Unused = false;
3400   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3401     if (!Ins[i].Used) {
3402       Unused = true;
3403       break;
3404     }
3405   }
3406   if (Unused) {
3407     SmallVector<CCValAssign, 16> RVLocs;
3408     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3409                    *DAG.getContext());
3410     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3411     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3412       CCValAssign &VA = RVLocs[i];
3413       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3414         return false;
3415     }
3416   }
3417
3418   // If the calling conventions do not match, then we'd better make sure the
3419   // results are returned in the same way as what the caller expects.
3420   if (!CCMatch) {
3421     SmallVector<CCValAssign, 16> RVLocs1;
3422     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3423                     *DAG.getContext());
3424     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3425
3426     SmallVector<CCValAssign, 16> RVLocs2;
3427     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3428                     *DAG.getContext());
3429     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3430
3431     if (RVLocs1.size() != RVLocs2.size())
3432       return false;
3433     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3434       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3435         return false;
3436       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3437         return false;
3438       if (RVLocs1[i].isRegLoc()) {
3439         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3440           return false;
3441       } else {
3442         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3443           return false;
3444       }
3445     }
3446   }
3447
3448   // If the callee takes no arguments then go on to check the results of the
3449   // call.
3450   if (!Outs.empty()) {
3451     // Check if stack adjustment is needed. For now, do not do this if any
3452     // argument is passed on the stack.
3453     SmallVector<CCValAssign, 16> ArgLocs;
3454     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3455                    *DAG.getContext());
3456
3457     // Allocate shadow area for Win64
3458     if (IsCalleeWin64)
3459       CCInfo.AllocateStack(32, 8);
3460
3461     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3462     if (CCInfo.getNextStackOffset()) {
3463       MachineFunction &MF = DAG.getMachineFunction();
3464       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3465         return false;
3466
3467       // Check if the arguments are already laid out in the right way as
3468       // the caller's fixed stack objects.
3469       MachineFrameInfo *MFI = MF.getFrameInfo();
3470       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3471       const X86InstrInfo *TII =
3472           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3473       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3474         CCValAssign &VA = ArgLocs[i];
3475         SDValue Arg = OutVals[i];
3476         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3477         if (VA.getLocInfo() == CCValAssign::Indirect)
3478           return false;
3479         if (!VA.isRegLoc()) {
3480           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3481                                    MFI, MRI, TII))
3482             return false;
3483         }
3484       }
3485     }
3486
3487     // If the tailcall address may be in a register, then make sure it's
3488     // possible to register allocate for it. In 32-bit, the call address can
3489     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3490     // callee-saved registers are restored. These happen to be the same
3491     // registers used to pass 'inreg' arguments so watch out for those.
3492     if (!Subtarget->is64Bit() &&
3493         ((!isa<GlobalAddressSDNode>(Callee) &&
3494           !isa<ExternalSymbolSDNode>(Callee)) ||
3495          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3496       unsigned NumInRegs = 0;
3497       // In PIC we need an extra register to formulate the address computation
3498       // for the callee.
3499       unsigned MaxInRegs =
3500         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3501
3502       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3503         CCValAssign &VA = ArgLocs[i];
3504         if (!VA.isRegLoc())
3505           continue;
3506         unsigned Reg = VA.getLocReg();
3507         switch (Reg) {
3508         default: break;
3509         case X86::EAX: case X86::EDX: case X86::ECX:
3510           if (++NumInRegs == MaxInRegs)
3511             return false;
3512           break;
3513         }
3514       }
3515     }
3516   }
3517
3518   return true;
3519 }
3520
3521 FastISel *
3522 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3523                                   const TargetLibraryInfo *libInfo) const {
3524   return X86::createFastISel(funcInfo, libInfo);
3525 }
3526
3527 //===----------------------------------------------------------------------===//
3528 //                           Other Lowering Hooks
3529 //===----------------------------------------------------------------------===//
3530
3531 static bool MayFoldLoad(SDValue Op) {
3532   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3533 }
3534
3535 static bool MayFoldIntoStore(SDValue Op) {
3536   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3537 }
3538
3539 static bool isTargetShuffle(unsigned Opcode) {
3540   switch(Opcode) {
3541   default: return false;
3542   case X86ISD::PSHUFB:
3543   case X86ISD::PSHUFD:
3544   case X86ISD::PSHUFHW:
3545   case X86ISD::PSHUFLW:
3546   case X86ISD::SHUFP:
3547   case X86ISD::PALIGNR:
3548   case X86ISD::MOVLHPS:
3549   case X86ISD::MOVLHPD:
3550   case X86ISD::MOVHLPS:
3551   case X86ISD::MOVLPS:
3552   case X86ISD::MOVLPD:
3553   case X86ISD::MOVSHDUP:
3554   case X86ISD::MOVSLDUP:
3555   case X86ISD::MOVDDUP:
3556   case X86ISD::MOVSS:
3557   case X86ISD::MOVSD:
3558   case X86ISD::UNPCKL:
3559   case X86ISD::UNPCKH:
3560   case X86ISD::VPERMILP:
3561   case X86ISD::VPERM2X128:
3562   case X86ISD::VPERMI:
3563     return true;
3564   }
3565 }
3566
3567 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3568                                     SDValue V1, SelectionDAG &DAG) {
3569   switch(Opc) {
3570   default: llvm_unreachable("Unknown x86 shuffle node");
3571   case X86ISD::MOVSHDUP:
3572   case X86ISD::MOVSLDUP:
3573   case X86ISD::MOVDDUP:
3574     return DAG.getNode(Opc, dl, VT, V1);
3575   }
3576 }
3577
3578 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3579                                     SDValue V1, unsigned TargetMask,
3580                                     SelectionDAG &DAG) {
3581   switch(Opc) {
3582   default: llvm_unreachable("Unknown x86 shuffle node");
3583   case X86ISD::PSHUFD:
3584   case X86ISD::PSHUFHW:
3585   case X86ISD::PSHUFLW:
3586   case X86ISD::VPERMILP:
3587   case X86ISD::VPERMI:
3588     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3589   }
3590 }
3591
3592 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3593                                     SDValue V1, SDValue V2, unsigned TargetMask,
3594                                     SelectionDAG &DAG) {
3595   switch(Opc) {
3596   default: llvm_unreachable("Unknown x86 shuffle node");
3597   case X86ISD::PALIGNR:
3598   case X86ISD::VALIGN:
3599   case X86ISD::SHUFP:
3600   case X86ISD::VPERM2X128:
3601     return DAG.getNode(Opc, dl, VT, V1, V2,
3602                        DAG.getConstant(TargetMask, MVT::i8));
3603   }
3604 }
3605
3606 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3607                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3608   switch(Opc) {
3609   default: llvm_unreachable("Unknown x86 shuffle node");
3610   case X86ISD::MOVLHPS:
3611   case X86ISD::MOVLHPD:
3612   case X86ISD::MOVHLPS:
3613   case X86ISD::MOVLPS:
3614   case X86ISD::MOVLPD:
3615   case X86ISD::MOVSS:
3616   case X86ISD::MOVSD:
3617   case X86ISD::UNPCKL:
3618   case X86ISD::UNPCKH:
3619     return DAG.getNode(Opc, dl, VT, V1, V2);
3620   }
3621 }
3622
3623 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3624   MachineFunction &MF = DAG.getMachineFunction();
3625   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3626       DAG.getSubtarget().getRegisterInfo());
3627   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3628   int ReturnAddrIndex = FuncInfo->getRAIndex();
3629
3630   if (ReturnAddrIndex == 0) {
3631     // Set up a frame object for the return address.
3632     unsigned SlotSize = RegInfo->getSlotSize();
3633     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3634                                                            -(int64_t)SlotSize,
3635                                                            false);
3636     FuncInfo->setRAIndex(ReturnAddrIndex);
3637   }
3638
3639   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3640 }
3641
3642 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3643                                        bool hasSymbolicDisplacement) {
3644   // Offset should fit into 32 bit immediate field.
3645   if (!isInt<32>(Offset))
3646     return false;
3647
3648   // If we don't have a symbolic displacement - we don't have any extra
3649   // restrictions.
3650   if (!hasSymbolicDisplacement)
3651     return true;
3652
3653   // FIXME: Some tweaks might be needed for medium code model.
3654   if (M != CodeModel::Small && M != CodeModel::Kernel)
3655     return false;
3656
3657   // For small code model we assume that latest object is 16MB before end of 31
3658   // bits boundary. We may also accept pretty large negative constants knowing
3659   // that all objects are in the positive half of address space.
3660   if (M == CodeModel::Small && Offset < 16*1024*1024)
3661     return true;
3662
3663   // For kernel code model we know that all object resist in the negative half
3664   // of 32bits address space. We may not accept negative offsets, since they may
3665   // be just off and we may accept pretty large positive ones.
3666   if (M == CodeModel::Kernel && Offset > 0)
3667     return true;
3668
3669   return false;
3670 }
3671
3672 /// isCalleePop - Determines whether the callee is required to pop its
3673 /// own arguments. Callee pop is necessary to support tail calls.
3674 bool X86::isCalleePop(CallingConv::ID CallingConv,
3675                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3676   switch (CallingConv) {
3677   default:
3678     return false;
3679   case CallingConv::X86_StdCall:
3680   case CallingConv::X86_FastCall:
3681   case CallingConv::X86_ThisCall:
3682     return !is64Bit;
3683   case CallingConv::Fast:
3684   case CallingConv::GHC:
3685   case CallingConv::HiPE:
3686     if (IsVarArg)
3687       return false;
3688     return TailCallOpt;
3689   }
3690 }
3691
3692 /// \brief Return true if the condition is an unsigned comparison operation.
3693 static bool isX86CCUnsigned(unsigned X86CC) {
3694   switch (X86CC) {
3695   default: llvm_unreachable("Invalid integer condition!");
3696   case X86::COND_E:     return true;
3697   case X86::COND_G:     return false;
3698   case X86::COND_GE:    return false;
3699   case X86::COND_L:     return false;
3700   case X86::COND_LE:    return false;
3701   case X86::COND_NE:    return true;
3702   case X86::COND_B:     return true;
3703   case X86::COND_A:     return true;
3704   case X86::COND_BE:    return true;
3705   case X86::COND_AE:    return true;
3706   }
3707   llvm_unreachable("covered switch fell through?!");
3708 }
3709
3710 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3711 /// specific condition code, returning the condition code and the LHS/RHS of the
3712 /// comparison to make.
3713 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3714                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3715   if (!isFP) {
3716     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3717       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3718         // X > -1   -> X == 0, jump !sign.
3719         RHS = DAG.getConstant(0, RHS.getValueType());
3720         return X86::COND_NS;
3721       }
3722       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3723         // X < 0   -> X == 0, jump on sign.
3724         return X86::COND_S;
3725       }
3726       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3727         // X < 1   -> X <= 0
3728         RHS = DAG.getConstant(0, RHS.getValueType());
3729         return X86::COND_LE;
3730       }
3731     }
3732
3733     switch (SetCCOpcode) {
3734     default: llvm_unreachable("Invalid integer condition!");
3735     case ISD::SETEQ:  return X86::COND_E;
3736     case ISD::SETGT:  return X86::COND_G;
3737     case ISD::SETGE:  return X86::COND_GE;
3738     case ISD::SETLT:  return X86::COND_L;
3739     case ISD::SETLE:  return X86::COND_LE;
3740     case ISD::SETNE:  return X86::COND_NE;
3741     case ISD::SETULT: return X86::COND_B;
3742     case ISD::SETUGT: return X86::COND_A;
3743     case ISD::SETULE: return X86::COND_BE;
3744     case ISD::SETUGE: return X86::COND_AE;
3745     }
3746   }
3747
3748   // First determine if it is required or is profitable to flip the operands.
3749
3750   // If LHS is a foldable load, but RHS is not, flip the condition.
3751   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3752       !ISD::isNON_EXTLoad(RHS.getNode())) {
3753     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3754     std::swap(LHS, RHS);
3755   }
3756
3757   switch (SetCCOpcode) {
3758   default: break;
3759   case ISD::SETOLT:
3760   case ISD::SETOLE:
3761   case ISD::SETUGT:
3762   case ISD::SETUGE:
3763     std::swap(LHS, RHS);
3764     break;
3765   }
3766
3767   // On a floating point condition, the flags are set as follows:
3768   // ZF  PF  CF   op
3769   //  0 | 0 | 0 | X > Y
3770   //  0 | 0 | 1 | X < Y
3771   //  1 | 0 | 0 | X == Y
3772   //  1 | 1 | 1 | unordered
3773   switch (SetCCOpcode) {
3774   default: llvm_unreachable("Condcode should be pre-legalized away");
3775   case ISD::SETUEQ:
3776   case ISD::SETEQ:   return X86::COND_E;
3777   case ISD::SETOLT:              // flipped
3778   case ISD::SETOGT:
3779   case ISD::SETGT:   return X86::COND_A;
3780   case ISD::SETOLE:              // flipped
3781   case ISD::SETOGE:
3782   case ISD::SETGE:   return X86::COND_AE;
3783   case ISD::SETUGT:              // flipped
3784   case ISD::SETULT:
3785   case ISD::SETLT:   return X86::COND_B;
3786   case ISD::SETUGE:              // flipped
3787   case ISD::SETULE:
3788   case ISD::SETLE:   return X86::COND_BE;
3789   case ISD::SETONE:
3790   case ISD::SETNE:   return X86::COND_NE;
3791   case ISD::SETUO:   return X86::COND_P;
3792   case ISD::SETO:    return X86::COND_NP;
3793   case ISD::SETOEQ:
3794   case ISD::SETUNE:  return X86::COND_INVALID;
3795   }
3796 }
3797
3798 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3799 /// code. Current x86 isa includes the following FP cmov instructions:
3800 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3801 static bool hasFPCMov(unsigned X86CC) {
3802   switch (X86CC) {
3803   default:
3804     return false;
3805   case X86::COND_B:
3806   case X86::COND_BE:
3807   case X86::COND_E:
3808   case X86::COND_P:
3809   case X86::COND_A:
3810   case X86::COND_AE:
3811   case X86::COND_NE:
3812   case X86::COND_NP:
3813     return true;
3814   }
3815 }
3816
3817 /// isFPImmLegal - Returns true if the target can instruction select the
3818 /// specified FP immediate natively. If false, the legalizer will
3819 /// materialize the FP immediate as a load from a constant pool.
3820 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3821   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3822     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3823       return true;
3824   }
3825   return false;
3826 }
3827
3828 /// \brief Returns true if it is beneficial to convert a load of a constant
3829 /// to just the constant itself.
3830 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3831                                                           Type *Ty) const {
3832   assert(Ty->isIntegerTy());
3833
3834   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3835   if (BitSize == 0 || BitSize > 64)
3836     return false;
3837   return true;
3838 }
3839
3840 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3841 /// the specified range (L, H].
3842 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3843   return (Val < 0) || (Val >= Low && Val < Hi);
3844 }
3845
3846 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3847 /// specified value.
3848 static bool isUndefOrEqual(int Val, int CmpVal) {
3849   return (Val < 0 || Val == CmpVal);
3850 }
3851
3852 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3853 /// from position Pos and ending in Pos+Size, falls within the specified
3854 /// sequential range (L, L+Pos]. or is undef.
3855 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3856                                        unsigned Pos, unsigned Size, int Low) {
3857   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3858     if (!isUndefOrEqual(Mask[i], Low))
3859       return false;
3860   return true;
3861 }
3862
3863 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3864 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3865 /// the second operand.
3866 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3867   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3868     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3869   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3870     return (Mask[0] < 2 && Mask[1] < 2);
3871   return false;
3872 }
3873
3874 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3875 /// is suitable for input to PSHUFHW.
3876 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3877   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3878     return false;
3879
3880   // Lower quadword copied in order or undef.
3881   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3882     return false;
3883
3884   // Upper quadword shuffled.
3885   for (unsigned i = 4; i != 8; ++i)
3886     if (!isUndefOrInRange(Mask[i], 4, 8))
3887       return false;
3888
3889   if (VT == MVT::v16i16) {
3890     // Lower quadword copied in order or undef.
3891     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3892       return false;
3893
3894     // Upper quadword shuffled.
3895     for (unsigned i = 12; i != 16; ++i)
3896       if (!isUndefOrInRange(Mask[i], 12, 16))
3897         return false;
3898   }
3899
3900   return true;
3901 }
3902
3903 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3904 /// is suitable for input to PSHUFLW.
3905 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3906   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3907     return false;
3908
3909   // Upper quadword copied in order.
3910   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3911     return false;
3912
3913   // Lower quadword shuffled.
3914   for (unsigned i = 0; i != 4; ++i)
3915     if (!isUndefOrInRange(Mask[i], 0, 4))
3916       return false;
3917
3918   if (VT == MVT::v16i16) {
3919     // Upper quadword copied in order.
3920     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3921       return false;
3922
3923     // Lower quadword shuffled.
3924     for (unsigned i = 8; i != 12; ++i)
3925       if (!isUndefOrInRange(Mask[i], 8, 12))
3926         return false;
3927   }
3928
3929   return true;
3930 }
3931
3932 /// \brief Return true if the mask specifies a shuffle of elements that is
3933 /// suitable for input to intralane (palignr) or interlane (valign) vector
3934 /// right-shift.
3935 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3936   unsigned NumElts = VT.getVectorNumElements();
3937   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3938   unsigned NumLaneElts = NumElts/NumLanes;
3939
3940   // Do not handle 64-bit element shuffles with palignr.
3941   if (NumLaneElts == 2)
3942     return false;
3943
3944   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3945     unsigned i;
3946     for (i = 0; i != NumLaneElts; ++i) {
3947       if (Mask[i+l] >= 0)
3948         break;
3949     }
3950
3951     // Lane is all undef, go to next lane
3952     if (i == NumLaneElts)
3953       continue;
3954
3955     int Start = Mask[i+l];
3956
3957     // Make sure its in this lane in one of the sources
3958     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3959         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3960       return false;
3961
3962     // If not lane 0, then we must match lane 0
3963     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3964       return false;
3965
3966     // Correct second source to be contiguous with first source
3967     if (Start >= (int)NumElts)
3968       Start -= NumElts - NumLaneElts;
3969
3970     // Make sure we're shifting in the right direction.
3971     if (Start <= (int)(i+l))
3972       return false;
3973
3974     Start -= i;
3975
3976     // Check the rest of the elements to see if they are consecutive.
3977     for (++i; i != NumLaneElts; ++i) {
3978       int Idx = Mask[i+l];
3979
3980       // Make sure its in this lane
3981       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3982           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3983         return false;
3984
3985       // If not lane 0, then we must match lane 0
3986       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3987         return false;
3988
3989       if (Idx >= (int)NumElts)
3990         Idx -= NumElts - NumLaneElts;
3991
3992       if (!isUndefOrEqual(Idx, Start+i))
3993         return false;
3994
3995     }
3996   }
3997
3998   return true;
3999 }
4000
4001 /// \brief Return true if the node specifies a shuffle of elements that is
4002 /// suitable for input to PALIGNR.
4003 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
4004                           const X86Subtarget *Subtarget) {
4005   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
4006       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
4007       VT.is512BitVector())
4008     // FIXME: Add AVX512BW.
4009     return false;
4010
4011   return isAlignrMask(Mask, VT, false);
4012 }
4013
4014 /// \brief Return true if the node specifies a shuffle of elements that is
4015 /// suitable for input to VALIGN.
4016 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
4017                           const X86Subtarget *Subtarget) {
4018   // FIXME: Add AVX512VL.
4019   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
4020     return false;
4021   return isAlignrMask(Mask, VT, true);
4022 }
4023
4024 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4025 /// the two vector operands have swapped position.
4026 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
4027                                      unsigned NumElems) {
4028   for (unsigned i = 0; i != NumElems; ++i) {
4029     int idx = Mask[i];
4030     if (idx < 0)
4031       continue;
4032     else if (idx < (int)NumElems)
4033       Mask[i] = idx + NumElems;
4034     else
4035       Mask[i] = idx - NumElems;
4036   }
4037 }
4038
4039 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
4040 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
4041 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
4042 /// reverse of what x86 shuffles want.
4043 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
4044
4045   unsigned NumElems = VT.getVectorNumElements();
4046   unsigned NumLanes = VT.getSizeInBits()/128;
4047   unsigned NumLaneElems = NumElems/NumLanes;
4048
4049   if (NumLaneElems != 2 && NumLaneElems != 4)
4050     return false;
4051
4052   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4053   bool symetricMaskRequired =
4054     (VT.getSizeInBits() >= 256) && (EltSize == 32);
4055
4056   // VSHUFPSY divides the resulting vector into 4 chunks.
4057   // The sources are also splitted into 4 chunks, and each destination
4058   // chunk must come from a different source chunk.
4059   //
4060   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
4061   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
4062   //
4063   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
4064   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
4065   //
4066   // VSHUFPDY divides the resulting vector into 4 chunks.
4067   // The sources are also splitted into 4 chunks, and each destination
4068   // chunk must come from a different source chunk.
4069   //
4070   //  SRC1 =>      X3       X2       X1       X0
4071   //  SRC2 =>      Y3       Y2       Y1       Y0
4072   //
4073   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
4074   //
4075   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
4076   unsigned HalfLaneElems = NumLaneElems/2;
4077   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
4078     for (unsigned i = 0; i != NumLaneElems; ++i) {
4079       int Idx = Mask[i+l];
4080       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
4081       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
4082         return false;
4083       // For VSHUFPSY, the mask of the second half must be the same as the
4084       // first but with the appropriate offsets. This works in the same way as
4085       // VPERMILPS works with masks.
4086       if (!symetricMaskRequired || Idx < 0)
4087         continue;
4088       if (MaskVal[i] < 0) {
4089         MaskVal[i] = Idx - l;
4090         continue;
4091       }
4092       if ((signed)(Idx - l) != MaskVal[i])
4093         return false;
4094     }
4095   }
4096
4097   return true;
4098 }
4099
4100 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
4101 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
4102 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
4103   if (!VT.is128BitVector())
4104     return false;
4105
4106   unsigned NumElems = VT.getVectorNumElements();
4107
4108   if (NumElems != 4)
4109     return false;
4110
4111   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
4112   return isUndefOrEqual(Mask[0], 6) &&
4113          isUndefOrEqual(Mask[1], 7) &&
4114          isUndefOrEqual(Mask[2], 2) &&
4115          isUndefOrEqual(Mask[3], 3);
4116 }
4117
4118 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
4119 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
4120 /// <2, 3, 2, 3>
4121 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
4122   if (!VT.is128BitVector())
4123     return false;
4124
4125   unsigned NumElems = VT.getVectorNumElements();
4126
4127   if (NumElems != 4)
4128     return false;
4129
4130   return isUndefOrEqual(Mask[0], 2) &&
4131          isUndefOrEqual(Mask[1], 3) &&
4132          isUndefOrEqual(Mask[2], 2) &&
4133          isUndefOrEqual(Mask[3], 3);
4134 }
4135
4136 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4137 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4138 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4139   if (!VT.is128BitVector())
4140     return false;
4141
4142   unsigned NumElems = VT.getVectorNumElements();
4143
4144   if (NumElems != 2 && NumElems != 4)
4145     return false;
4146
4147   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4148     if (!isUndefOrEqual(Mask[i], i + NumElems))
4149       return false;
4150
4151   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4152     if (!isUndefOrEqual(Mask[i], i))
4153       return false;
4154
4155   return true;
4156 }
4157
4158 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4159 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4160 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4161   if (!VT.is128BitVector())
4162     return false;
4163
4164   unsigned NumElems = VT.getVectorNumElements();
4165
4166   if (NumElems != 2 && NumElems != 4)
4167     return false;
4168
4169   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4170     if (!isUndefOrEqual(Mask[i], i))
4171       return false;
4172
4173   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4174     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4175       return false;
4176
4177   return true;
4178 }
4179
4180 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4181 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4182 /// i. e: If all but one element come from the same vector.
4183 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4184   // TODO: Deal with AVX's VINSERTPS
4185   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4186     return false;
4187
4188   unsigned CorrectPosV1 = 0;
4189   unsigned CorrectPosV2 = 0;
4190   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4191     if (Mask[i] == -1) {
4192       ++CorrectPosV1;
4193       ++CorrectPosV2;
4194       continue;
4195     }
4196
4197     if (Mask[i] == i)
4198       ++CorrectPosV1;
4199     else if (Mask[i] == i + 4)
4200       ++CorrectPosV2;
4201   }
4202
4203   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4204     // We have 3 elements (undefs count as elements from any vector) from one
4205     // vector, and one from another.
4206     return true;
4207
4208   return false;
4209 }
4210
4211 //
4212 // Some special combinations that can be optimized.
4213 //
4214 static
4215 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4216                                SelectionDAG &DAG) {
4217   MVT VT = SVOp->getSimpleValueType(0);
4218   SDLoc dl(SVOp);
4219
4220   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4221     return SDValue();
4222
4223   ArrayRef<int> Mask = SVOp->getMask();
4224
4225   // These are the special masks that may be optimized.
4226   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4227   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4228   bool MatchEvenMask = true;
4229   bool MatchOddMask  = true;
4230   for (int i=0; i<8; ++i) {
4231     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4232       MatchEvenMask = false;
4233     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4234       MatchOddMask = false;
4235   }
4236
4237   if (!MatchEvenMask && !MatchOddMask)
4238     return SDValue();
4239
4240   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4241
4242   SDValue Op0 = SVOp->getOperand(0);
4243   SDValue Op1 = SVOp->getOperand(1);
4244
4245   if (MatchEvenMask) {
4246     // Shift the second operand right to 32 bits.
4247     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4248     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4249   } else {
4250     // Shift the first operand left to 32 bits.
4251     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4252     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4253   }
4254   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4255   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4256 }
4257
4258 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4259 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4260 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4261                          bool HasInt256, bool V2IsSplat = false) {
4262
4263   assert(VT.getSizeInBits() >= 128 &&
4264          "Unsupported vector type for unpckl");
4265
4266   unsigned NumElts = VT.getVectorNumElements();
4267   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4268       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4269     return false;
4270
4271   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4272          "Unsupported vector type for unpckh");
4273
4274   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4275   unsigned NumLanes = VT.getSizeInBits()/128;
4276   unsigned NumLaneElts = NumElts/NumLanes;
4277
4278   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4279     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4280       int BitI  = Mask[l+i];
4281       int BitI1 = Mask[l+i+1];
4282       if (!isUndefOrEqual(BitI, j))
4283         return false;
4284       if (V2IsSplat) {
4285         if (!isUndefOrEqual(BitI1, NumElts))
4286           return false;
4287       } else {
4288         if (!isUndefOrEqual(BitI1, j + NumElts))
4289           return false;
4290       }
4291     }
4292   }
4293
4294   return true;
4295 }
4296
4297 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4298 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4299 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4300                          bool HasInt256, bool V2IsSplat = false) {
4301   assert(VT.getSizeInBits() >= 128 &&
4302          "Unsupported vector type for unpckh");
4303
4304   unsigned NumElts = VT.getVectorNumElements();
4305   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4306       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4307     return false;
4308
4309   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4310          "Unsupported vector type for unpckh");
4311
4312   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4313   unsigned NumLanes = VT.getSizeInBits()/128;
4314   unsigned NumLaneElts = NumElts/NumLanes;
4315
4316   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4317     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4318       int BitI  = Mask[l+i];
4319       int BitI1 = Mask[l+i+1];
4320       if (!isUndefOrEqual(BitI, j))
4321         return false;
4322       if (V2IsSplat) {
4323         if (isUndefOrEqual(BitI1, NumElts))
4324           return false;
4325       } else {
4326         if (!isUndefOrEqual(BitI1, j+NumElts))
4327           return false;
4328       }
4329     }
4330   }
4331   return true;
4332 }
4333
4334 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4335 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4336 /// <0, 0, 1, 1>
4337 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4338   unsigned NumElts = VT.getVectorNumElements();
4339   bool Is256BitVec = VT.is256BitVector();
4340
4341   if (VT.is512BitVector())
4342     return false;
4343   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4344          "Unsupported vector type for unpckh");
4345
4346   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4347       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4348     return false;
4349
4350   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4351   // FIXME: Need a better way to get rid of this, there's no latency difference
4352   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4353   // the former later. We should also remove the "_undef" special mask.
4354   if (NumElts == 4 && Is256BitVec)
4355     return false;
4356
4357   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4358   // independently on 128-bit lanes.
4359   unsigned NumLanes = VT.getSizeInBits()/128;
4360   unsigned NumLaneElts = NumElts/NumLanes;
4361
4362   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4363     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4364       int BitI  = Mask[l+i];
4365       int BitI1 = Mask[l+i+1];
4366
4367       if (!isUndefOrEqual(BitI, j))
4368         return false;
4369       if (!isUndefOrEqual(BitI1, j))
4370         return false;
4371     }
4372   }
4373
4374   return true;
4375 }
4376
4377 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4378 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4379 /// <2, 2, 3, 3>
4380 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4381   unsigned NumElts = VT.getVectorNumElements();
4382
4383   if (VT.is512BitVector())
4384     return false;
4385
4386   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4387          "Unsupported vector type for unpckh");
4388
4389   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4390       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4391     return false;
4392
4393   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4394   // independently on 128-bit lanes.
4395   unsigned NumLanes = VT.getSizeInBits()/128;
4396   unsigned NumLaneElts = NumElts/NumLanes;
4397
4398   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4399     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4400       int BitI  = Mask[l+i];
4401       int BitI1 = Mask[l+i+1];
4402       if (!isUndefOrEqual(BitI, j))
4403         return false;
4404       if (!isUndefOrEqual(BitI1, j))
4405         return false;
4406     }
4407   }
4408   return true;
4409 }
4410
4411 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4412 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4413 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4414   if (!VT.is512BitVector())
4415     return false;
4416
4417   unsigned NumElts = VT.getVectorNumElements();
4418   unsigned HalfSize = NumElts/2;
4419   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4420     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4421       *Imm = 1;
4422       return true;
4423     }
4424   }
4425   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4426     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4427       *Imm = 0;
4428       return true;
4429     }
4430   }
4431   return false;
4432 }
4433
4434 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4435 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4436 /// MOVSD, and MOVD, i.e. setting the lowest element.
4437 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4438   if (VT.getVectorElementType().getSizeInBits() < 32)
4439     return false;
4440   if (!VT.is128BitVector())
4441     return false;
4442
4443   unsigned NumElts = VT.getVectorNumElements();
4444
4445   if (!isUndefOrEqual(Mask[0], NumElts))
4446     return false;
4447
4448   for (unsigned i = 1; i != NumElts; ++i)
4449     if (!isUndefOrEqual(Mask[i], i))
4450       return false;
4451
4452   return true;
4453 }
4454
4455 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4456 /// as permutations between 128-bit chunks or halves. As an example: this
4457 /// shuffle bellow:
4458 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4459 /// The first half comes from the second half of V1 and the second half from the
4460 /// the second half of V2.
4461 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4462   if (!HasFp256 || !VT.is256BitVector())
4463     return false;
4464
4465   // The shuffle result is divided into half A and half B. In total the two
4466   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4467   // B must come from C, D, E or F.
4468   unsigned HalfSize = VT.getVectorNumElements()/2;
4469   bool MatchA = false, MatchB = false;
4470
4471   // Check if A comes from one of C, D, E, F.
4472   for (unsigned Half = 0; Half != 4; ++Half) {
4473     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4474       MatchA = true;
4475       break;
4476     }
4477   }
4478
4479   // Check if B comes from one of C, D, E, F.
4480   for (unsigned Half = 0; Half != 4; ++Half) {
4481     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4482       MatchB = true;
4483       break;
4484     }
4485   }
4486
4487   return MatchA && MatchB;
4488 }
4489
4490 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4491 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4492 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4493   MVT VT = SVOp->getSimpleValueType(0);
4494
4495   unsigned HalfSize = VT.getVectorNumElements()/2;
4496
4497   unsigned FstHalf = 0, SndHalf = 0;
4498   for (unsigned i = 0; i < HalfSize; ++i) {
4499     if (SVOp->getMaskElt(i) > 0) {
4500       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4501       break;
4502     }
4503   }
4504   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4505     if (SVOp->getMaskElt(i) > 0) {
4506       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4507       break;
4508     }
4509   }
4510
4511   return (FstHalf | (SndHalf << 4));
4512 }
4513
4514 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4515 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4516   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4517   if (EltSize < 32)
4518     return false;
4519
4520   unsigned NumElts = VT.getVectorNumElements();
4521   Imm8 = 0;
4522   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4523     for (unsigned i = 0; i != NumElts; ++i) {
4524       if (Mask[i] < 0)
4525         continue;
4526       Imm8 |= Mask[i] << (i*2);
4527     }
4528     return true;
4529   }
4530
4531   unsigned LaneSize = 4;
4532   SmallVector<int, 4> MaskVal(LaneSize, -1);
4533
4534   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4535     for (unsigned i = 0; i != LaneSize; ++i) {
4536       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4537         return false;
4538       if (Mask[i+l] < 0)
4539         continue;
4540       if (MaskVal[i] < 0) {
4541         MaskVal[i] = Mask[i+l] - l;
4542         Imm8 |= MaskVal[i] << (i*2);
4543         continue;
4544       }
4545       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4546         return false;
4547     }
4548   }
4549   return true;
4550 }
4551
4552 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4553 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4554 /// Note that VPERMIL mask matching is different depending whether theunderlying
4555 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4556 /// to the same elements of the low, but to the higher half of the source.
4557 /// In VPERMILPD the two lanes could be shuffled independently of each other
4558 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4559 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4560   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4561   if (VT.getSizeInBits() < 256 || EltSize < 32)
4562     return false;
4563   bool symetricMaskRequired = (EltSize == 32);
4564   unsigned NumElts = VT.getVectorNumElements();
4565
4566   unsigned NumLanes = VT.getSizeInBits()/128;
4567   unsigned LaneSize = NumElts/NumLanes;
4568   // 2 or 4 elements in one lane
4569
4570   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4571   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4572     for (unsigned i = 0; i != LaneSize; ++i) {
4573       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4574         return false;
4575       if (symetricMaskRequired) {
4576         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4577           ExpectedMaskVal[i] = Mask[i+l] - l;
4578           continue;
4579         }
4580         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4581           return false;
4582       }
4583     }
4584   }
4585   return true;
4586 }
4587
4588 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4589 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4590 /// element of vector 2 and the other elements to come from vector 1 in order.
4591 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4592                                bool V2IsSplat = false, bool V2IsUndef = false) {
4593   if (!VT.is128BitVector())
4594     return false;
4595
4596   unsigned NumOps = VT.getVectorNumElements();
4597   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4598     return false;
4599
4600   if (!isUndefOrEqual(Mask[0], 0))
4601     return false;
4602
4603   for (unsigned i = 1; i != NumOps; ++i)
4604     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4605           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4606           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4607       return false;
4608
4609   return true;
4610 }
4611
4612 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4613 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4614 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4615 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4616                            const X86Subtarget *Subtarget) {
4617   if (!Subtarget->hasSSE3())
4618     return false;
4619
4620   unsigned NumElems = VT.getVectorNumElements();
4621
4622   if ((VT.is128BitVector() && NumElems != 4) ||
4623       (VT.is256BitVector() && NumElems != 8) ||
4624       (VT.is512BitVector() && NumElems != 16))
4625     return false;
4626
4627   // "i+1" is the value the indexed mask element must have
4628   for (unsigned i = 0; i != NumElems; i += 2)
4629     if (!isUndefOrEqual(Mask[i], i+1) ||
4630         !isUndefOrEqual(Mask[i+1], i+1))
4631       return false;
4632
4633   return true;
4634 }
4635
4636 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4637 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4638 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4639 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4640                            const X86Subtarget *Subtarget) {
4641   if (!Subtarget->hasSSE3())
4642     return false;
4643
4644   unsigned NumElems = VT.getVectorNumElements();
4645
4646   if ((VT.is128BitVector() && NumElems != 4) ||
4647       (VT.is256BitVector() && NumElems != 8) ||
4648       (VT.is512BitVector() && NumElems != 16))
4649     return false;
4650
4651   // "i" is the value the indexed mask element must have
4652   for (unsigned i = 0; i != NumElems; i += 2)
4653     if (!isUndefOrEqual(Mask[i], i) ||
4654         !isUndefOrEqual(Mask[i+1], i))
4655       return false;
4656
4657   return true;
4658 }
4659
4660 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4661 /// specifies a shuffle of elements that is suitable for input to 256-bit
4662 /// version of MOVDDUP.
4663 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4664   if (!HasFp256 || !VT.is256BitVector())
4665     return false;
4666
4667   unsigned NumElts = VT.getVectorNumElements();
4668   if (NumElts != 4)
4669     return false;
4670
4671   for (unsigned i = 0; i != NumElts/2; ++i)
4672     if (!isUndefOrEqual(Mask[i], 0))
4673       return false;
4674   for (unsigned i = NumElts/2; i != NumElts; ++i)
4675     if (!isUndefOrEqual(Mask[i], NumElts/2))
4676       return false;
4677   return true;
4678 }
4679
4680 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4681 /// specifies a shuffle of elements that is suitable for input to 128-bit
4682 /// version of MOVDDUP.
4683 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4684   if (!VT.is128BitVector())
4685     return false;
4686
4687   unsigned e = VT.getVectorNumElements() / 2;
4688   for (unsigned i = 0; i != e; ++i)
4689     if (!isUndefOrEqual(Mask[i], i))
4690       return false;
4691   for (unsigned i = 0; i != e; ++i)
4692     if (!isUndefOrEqual(Mask[e+i], i))
4693       return false;
4694   return true;
4695 }
4696
4697 /// isVEXTRACTIndex - Return true if the specified
4698 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4699 /// suitable for instruction that extract 128 or 256 bit vectors
4700 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4701   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4702   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4703     return false;
4704
4705   // The index should be aligned on a vecWidth-bit boundary.
4706   uint64_t Index =
4707     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4708
4709   MVT VT = N->getSimpleValueType(0);
4710   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4711   bool Result = (Index * ElSize) % vecWidth == 0;
4712
4713   return Result;
4714 }
4715
4716 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4717 /// operand specifies a subvector insert that is suitable for input to
4718 /// insertion of 128 or 256-bit subvectors
4719 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4720   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4721   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4722     return false;
4723   // The index should be aligned on a vecWidth-bit boundary.
4724   uint64_t Index =
4725     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4726
4727   MVT VT = N->getSimpleValueType(0);
4728   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4729   bool Result = (Index * ElSize) % vecWidth == 0;
4730
4731   return Result;
4732 }
4733
4734 bool X86::isVINSERT128Index(SDNode *N) {
4735   return isVINSERTIndex(N, 128);
4736 }
4737
4738 bool X86::isVINSERT256Index(SDNode *N) {
4739   return isVINSERTIndex(N, 256);
4740 }
4741
4742 bool X86::isVEXTRACT128Index(SDNode *N) {
4743   return isVEXTRACTIndex(N, 128);
4744 }
4745
4746 bool X86::isVEXTRACT256Index(SDNode *N) {
4747   return isVEXTRACTIndex(N, 256);
4748 }
4749
4750 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4751 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4752 /// Handles 128-bit and 256-bit.
4753 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4754   MVT VT = N->getSimpleValueType(0);
4755
4756   assert((VT.getSizeInBits() >= 128) &&
4757          "Unsupported vector type for PSHUF/SHUFP");
4758
4759   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4760   // independently on 128-bit lanes.
4761   unsigned NumElts = VT.getVectorNumElements();
4762   unsigned NumLanes = VT.getSizeInBits()/128;
4763   unsigned NumLaneElts = NumElts/NumLanes;
4764
4765   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4766          "Only supports 2, 4 or 8 elements per lane");
4767
4768   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4769   unsigned Mask = 0;
4770   for (unsigned i = 0; i != NumElts; ++i) {
4771     int Elt = N->getMaskElt(i);
4772     if (Elt < 0) continue;
4773     Elt &= NumLaneElts - 1;
4774     unsigned ShAmt = (i << Shift) % 8;
4775     Mask |= Elt << ShAmt;
4776   }
4777
4778   return Mask;
4779 }
4780
4781 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4782 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4783 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4784   MVT VT = N->getSimpleValueType(0);
4785
4786   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4787          "Unsupported vector type for PSHUFHW");
4788
4789   unsigned NumElts = VT.getVectorNumElements();
4790
4791   unsigned Mask = 0;
4792   for (unsigned l = 0; l != NumElts; l += 8) {
4793     // 8 nodes per lane, but we only care about the last 4.
4794     for (unsigned i = 0; i < 4; ++i) {
4795       int Elt = N->getMaskElt(l+i+4);
4796       if (Elt < 0) continue;
4797       Elt &= 0x3; // only 2-bits.
4798       Mask |= Elt << (i * 2);
4799     }
4800   }
4801
4802   return Mask;
4803 }
4804
4805 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4806 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4807 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4808   MVT VT = N->getSimpleValueType(0);
4809
4810   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4811          "Unsupported vector type for PSHUFHW");
4812
4813   unsigned NumElts = VT.getVectorNumElements();
4814
4815   unsigned Mask = 0;
4816   for (unsigned l = 0; l != NumElts; l += 8) {
4817     // 8 nodes per lane, but we only care about the first 4.
4818     for (unsigned i = 0; i < 4; ++i) {
4819       int Elt = N->getMaskElt(l+i);
4820       if (Elt < 0) continue;
4821       Elt &= 0x3; // only 2-bits
4822       Mask |= Elt << (i * 2);
4823     }
4824   }
4825
4826   return Mask;
4827 }
4828
4829 /// \brief Return the appropriate immediate to shuffle the specified
4830 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4831 /// VALIGN (if Interlane is true) instructions.
4832 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4833                                            bool InterLane) {
4834   MVT VT = SVOp->getSimpleValueType(0);
4835   unsigned EltSize = InterLane ? 1 :
4836     VT.getVectorElementType().getSizeInBits() >> 3;
4837
4838   unsigned NumElts = VT.getVectorNumElements();
4839   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4840   unsigned NumLaneElts = NumElts/NumLanes;
4841
4842   int Val = 0;
4843   unsigned i;
4844   for (i = 0; i != NumElts; ++i) {
4845     Val = SVOp->getMaskElt(i);
4846     if (Val >= 0)
4847       break;
4848   }
4849   if (Val >= (int)NumElts)
4850     Val -= NumElts - NumLaneElts;
4851
4852   assert(Val - i > 0 && "PALIGNR imm should be positive");
4853   return (Val - i) * EltSize;
4854 }
4855
4856 /// \brief Return the appropriate immediate to shuffle the specified
4857 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4858 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4859   return getShuffleAlignrImmediate(SVOp, false);
4860 }
4861
4862 /// \brief Return the appropriate immediate to shuffle the specified
4863 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4864 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4865   return getShuffleAlignrImmediate(SVOp, true);
4866 }
4867
4868
4869 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4870   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4871   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4872     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4873
4874   uint64_t Index =
4875     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4876
4877   MVT VecVT = N->getOperand(0).getSimpleValueType();
4878   MVT ElVT = VecVT.getVectorElementType();
4879
4880   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4881   return Index / NumElemsPerChunk;
4882 }
4883
4884 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4885   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4886   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4887     llvm_unreachable("Illegal insert subvector for VINSERT");
4888
4889   uint64_t Index =
4890     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4891
4892   MVT VecVT = N->getSimpleValueType(0);
4893   MVT ElVT = VecVT.getVectorElementType();
4894
4895   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4896   return Index / NumElemsPerChunk;
4897 }
4898
4899 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4900 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4901 /// and VINSERTI128 instructions.
4902 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4903   return getExtractVEXTRACTImmediate(N, 128);
4904 }
4905
4906 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4907 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4908 /// and VINSERTI64x4 instructions.
4909 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4910   return getExtractVEXTRACTImmediate(N, 256);
4911 }
4912
4913 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4914 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4915 /// and VINSERTI128 instructions.
4916 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4917   return getInsertVINSERTImmediate(N, 128);
4918 }
4919
4920 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4921 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4922 /// and VINSERTI64x4 instructions.
4923 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4924   return getInsertVINSERTImmediate(N, 256);
4925 }
4926
4927 /// isZero - Returns true if Elt is a constant integer zero
4928 static bool isZero(SDValue V) {
4929   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4930   return C && C->isNullValue();
4931 }
4932
4933 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4934 /// constant +0.0.
4935 bool X86::isZeroNode(SDValue Elt) {
4936   if (isZero(Elt))
4937     return true;
4938   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4939     return CFP->getValueAPF().isPosZero();
4940   return false;
4941 }
4942
4943 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4944 /// match movhlps. The lower half elements should come from upper half of
4945 /// V1 (and in order), and the upper half elements should come from the upper
4946 /// half of V2 (and in order).
4947 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4948   if (!VT.is128BitVector())
4949     return false;
4950   if (VT.getVectorNumElements() != 4)
4951     return false;
4952   for (unsigned i = 0, e = 2; i != e; ++i)
4953     if (!isUndefOrEqual(Mask[i], i+2))
4954       return false;
4955   for (unsigned i = 2; i != 4; ++i)
4956     if (!isUndefOrEqual(Mask[i], i+4))
4957       return false;
4958   return true;
4959 }
4960
4961 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4962 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4963 /// required.
4964 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4965   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4966     return false;
4967   N = N->getOperand(0).getNode();
4968   if (!ISD::isNON_EXTLoad(N))
4969     return false;
4970   if (LD)
4971     *LD = cast<LoadSDNode>(N);
4972   return true;
4973 }
4974
4975 // Test whether the given value is a vector value which will be legalized
4976 // into a load.
4977 static bool WillBeConstantPoolLoad(SDNode *N) {
4978   if (N->getOpcode() != ISD::BUILD_VECTOR)
4979     return false;
4980
4981   // Check for any non-constant elements.
4982   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4983     switch (N->getOperand(i).getNode()->getOpcode()) {
4984     case ISD::UNDEF:
4985     case ISD::ConstantFP:
4986     case ISD::Constant:
4987       break;
4988     default:
4989       return false;
4990     }
4991
4992   // Vectors of all-zeros and all-ones are materialized with special
4993   // instructions rather than being loaded.
4994   return !ISD::isBuildVectorAllZeros(N) &&
4995          !ISD::isBuildVectorAllOnes(N);
4996 }
4997
4998 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4999 /// match movlp{s|d}. The lower half elements should come from lower half of
5000 /// V1 (and in order), and the upper half elements should come from the upper
5001 /// half of V2 (and in order). And since V1 will become the source of the
5002 /// MOVLP, it must be either a vector load or a scalar load to vector.
5003 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
5004                                ArrayRef<int> Mask, MVT VT) {
5005   if (!VT.is128BitVector())
5006     return false;
5007
5008   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
5009     return false;
5010   // Is V2 is a vector load, don't do this transformation. We will try to use
5011   // load folding shufps op.
5012   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
5013     return false;
5014
5015   unsigned NumElems = VT.getVectorNumElements();
5016
5017   if (NumElems != 2 && NumElems != 4)
5018     return false;
5019   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
5020     if (!isUndefOrEqual(Mask[i], i))
5021       return false;
5022   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
5023     if (!isUndefOrEqual(Mask[i], i+NumElems))
5024       return false;
5025   return true;
5026 }
5027
5028 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
5029 /// to an zero vector.
5030 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
5031 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
5032   SDValue V1 = N->getOperand(0);
5033   SDValue V2 = N->getOperand(1);
5034   unsigned NumElems = N->getValueType(0).getVectorNumElements();
5035   for (unsigned i = 0; i != NumElems; ++i) {
5036     int Idx = N->getMaskElt(i);
5037     if (Idx >= (int)NumElems) {
5038       unsigned Opc = V2.getOpcode();
5039       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
5040         continue;
5041       if (Opc != ISD::BUILD_VECTOR ||
5042           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
5043         return false;
5044     } else if (Idx >= 0) {
5045       unsigned Opc = V1.getOpcode();
5046       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
5047         continue;
5048       if (Opc != ISD::BUILD_VECTOR ||
5049           !X86::isZeroNode(V1.getOperand(Idx)))
5050         return false;
5051     }
5052   }
5053   return true;
5054 }
5055
5056 /// getZeroVector - Returns a vector of specified type with all zero elements.
5057 ///
5058 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
5059                              SelectionDAG &DAG, SDLoc dl) {
5060   assert(VT.isVector() && "Expected a vector type");
5061
5062   // Always build SSE zero vectors as <4 x i32> bitcasted
5063   // to their dest type. This ensures they get CSE'd.
5064   SDValue Vec;
5065   if (VT.is128BitVector()) {  // SSE
5066     if (Subtarget->hasSSE2()) {  // SSE2
5067       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5068       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5069     } else { // SSE1
5070       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5071       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
5072     }
5073   } else if (VT.is256BitVector()) { // AVX
5074     if (Subtarget->hasInt256()) { // AVX2
5075       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5076       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5077       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5078     } else {
5079       // 256-bit logic and arithmetic instructions in AVX are all
5080       // floating-point, no support for integer ops. Emit fp zeroed vectors.
5081       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5082       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5083       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
5084     }
5085   } else if (VT.is512BitVector()) { // AVX-512
5086       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5087       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
5088                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5089       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
5090   } else if (VT.getScalarType() == MVT::i1) {
5091     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
5092     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
5093     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
5094     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5095   } else
5096     llvm_unreachable("Unexpected vector type");
5097
5098   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5099 }
5100
5101 /// getOnesVector - Returns a vector of specified type with all bits set.
5102 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
5103 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
5104 /// Then bitcast to their original type, ensuring they get CSE'd.
5105 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
5106                              SDLoc dl) {
5107   assert(VT.isVector() && "Expected a vector type");
5108
5109   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
5110   SDValue Vec;
5111   if (VT.is256BitVector()) {
5112     if (HasInt256) { // AVX2
5113       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5114       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5115     } else { // AVX
5116       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5117       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5118     }
5119   } else if (VT.is128BitVector()) {
5120     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5121   } else
5122     llvm_unreachable("Unexpected vector type");
5123
5124   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5125 }
5126
5127 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5128 /// that point to V2 points to its first element.
5129 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5130   for (unsigned i = 0; i != NumElems; ++i) {
5131     if (Mask[i] > (int)NumElems) {
5132       Mask[i] = NumElems;
5133     }
5134   }
5135 }
5136
5137 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5138 /// operation of specified width.
5139 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5140                        SDValue V2) {
5141   unsigned NumElems = VT.getVectorNumElements();
5142   SmallVector<int, 8> Mask;
5143   Mask.push_back(NumElems);
5144   for (unsigned i = 1; i != NumElems; ++i)
5145     Mask.push_back(i);
5146   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5147 }
5148
5149 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5150 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5151                           SDValue V2) {
5152   unsigned NumElems = VT.getVectorNumElements();
5153   SmallVector<int, 8> Mask;
5154   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5155     Mask.push_back(i);
5156     Mask.push_back(i + NumElems);
5157   }
5158   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5159 }
5160
5161 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5162 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5163                           SDValue V2) {
5164   unsigned NumElems = VT.getVectorNumElements();
5165   SmallVector<int, 8> Mask;
5166   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5167     Mask.push_back(i + Half);
5168     Mask.push_back(i + NumElems + Half);
5169   }
5170   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5171 }
5172
5173 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5174 // a generic shuffle instruction because the target has no such instructions.
5175 // Generate shuffles which repeat i16 and i8 several times until they can be
5176 // represented by v4f32 and then be manipulated by target suported shuffles.
5177 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5178   MVT VT = V.getSimpleValueType();
5179   int NumElems = VT.getVectorNumElements();
5180   SDLoc dl(V);
5181
5182   while (NumElems > 4) {
5183     if (EltNo < NumElems/2) {
5184       V = getUnpackl(DAG, dl, VT, V, V);
5185     } else {
5186       V = getUnpackh(DAG, dl, VT, V, V);
5187       EltNo -= NumElems/2;
5188     }
5189     NumElems >>= 1;
5190   }
5191   return V;
5192 }
5193
5194 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5195 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5196   MVT VT = V.getSimpleValueType();
5197   SDLoc dl(V);
5198
5199   if (VT.is128BitVector()) {
5200     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5201     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5202     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5203                              &SplatMask[0]);
5204   } else if (VT.is256BitVector()) {
5205     // To use VPERMILPS to splat scalars, the second half of indicies must
5206     // refer to the higher part, which is a duplication of the lower one,
5207     // because VPERMILPS can only handle in-lane permutations.
5208     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5209                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5210
5211     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5212     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5213                              &SplatMask[0]);
5214   } else
5215     llvm_unreachable("Vector size not supported");
5216
5217   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5218 }
5219
5220 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5221 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5222   MVT SrcVT = SV->getSimpleValueType(0);
5223   SDValue V1 = SV->getOperand(0);
5224   SDLoc dl(SV);
5225
5226   int EltNo = SV->getSplatIndex();
5227   int NumElems = SrcVT.getVectorNumElements();
5228   bool Is256BitVec = SrcVT.is256BitVector();
5229
5230   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5231          "Unknown how to promote splat for type");
5232
5233   // Extract the 128-bit part containing the splat element and update
5234   // the splat element index when it refers to the higher register.
5235   if (Is256BitVec) {
5236     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5237     if (EltNo >= NumElems/2)
5238       EltNo -= NumElems/2;
5239   }
5240
5241   // All i16 and i8 vector types can't be used directly by a generic shuffle
5242   // instruction because the target has no such instruction. Generate shuffles
5243   // which repeat i16 and i8 several times until they fit in i32, and then can
5244   // be manipulated by target suported shuffles.
5245   MVT EltVT = SrcVT.getVectorElementType();
5246   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5247     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5248
5249   // Recreate the 256-bit vector and place the same 128-bit vector
5250   // into the low and high part. This is necessary because we want
5251   // to use VPERM* to shuffle the vectors
5252   if (Is256BitVec) {
5253     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5254   }
5255
5256   return getLegalSplat(DAG, V1, EltNo);
5257 }
5258
5259 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5260 /// vector of zero or undef vector.  This produces a shuffle where the low
5261 /// element of V2 is swizzled into the zero/undef vector, landing at element
5262 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5263 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5264                                            bool IsZero,
5265                                            const X86Subtarget *Subtarget,
5266                                            SelectionDAG &DAG) {
5267   MVT VT = V2.getSimpleValueType();
5268   SDValue V1 = IsZero
5269     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5270   unsigned NumElems = VT.getVectorNumElements();
5271   SmallVector<int, 16> MaskVec;
5272   for (unsigned i = 0; i != NumElems; ++i)
5273     // If this is the insertion idx, put the low elt of V2 here.
5274     MaskVec.push_back(i == Idx ? NumElems : i);
5275   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5276 }
5277
5278 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5279 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5280 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5281 /// shuffles which use a single input multiple times, and in those cases it will
5282 /// adjust the mask to only have indices within that single input.
5283 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5284                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5285   unsigned NumElems = VT.getVectorNumElements();
5286   SDValue ImmN;
5287
5288   IsUnary = false;
5289   bool IsFakeUnary = false;
5290   switch(N->getOpcode()) {
5291   case X86ISD::SHUFP:
5292     ImmN = N->getOperand(N->getNumOperands()-1);
5293     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5294     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5295     break;
5296   case X86ISD::UNPCKH:
5297     DecodeUNPCKHMask(VT, Mask);
5298     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5299     break;
5300   case X86ISD::UNPCKL:
5301     DecodeUNPCKLMask(VT, Mask);
5302     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5303     break;
5304   case X86ISD::MOVHLPS:
5305     DecodeMOVHLPSMask(NumElems, Mask);
5306     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5307     break;
5308   case X86ISD::MOVLHPS:
5309     DecodeMOVLHPSMask(NumElems, Mask);
5310     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5311     break;
5312   case X86ISD::PALIGNR:
5313     ImmN = N->getOperand(N->getNumOperands()-1);
5314     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5315     break;
5316   case X86ISD::PSHUFD:
5317   case X86ISD::VPERMILP:
5318     ImmN = N->getOperand(N->getNumOperands()-1);
5319     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5320     IsUnary = true;
5321     break;
5322   case X86ISD::PSHUFHW:
5323     ImmN = N->getOperand(N->getNumOperands()-1);
5324     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5325     IsUnary = true;
5326     break;
5327   case X86ISD::PSHUFLW:
5328     ImmN = N->getOperand(N->getNumOperands()-1);
5329     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5330     IsUnary = true;
5331     break;
5332   case X86ISD::PSHUFB: {
5333     IsUnary = true;
5334     SDValue MaskNode = N->getOperand(1);
5335     while (MaskNode->getOpcode() == ISD::BITCAST)
5336       MaskNode = MaskNode->getOperand(0);
5337
5338     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5339       // If we have a build-vector, then things are easy.
5340       EVT VT = MaskNode.getValueType();
5341       assert(VT.isVector() &&
5342              "Can't produce a non-vector with a build_vector!");
5343       if (!VT.isInteger())
5344         return false;
5345
5346       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5347
5348       SmallVector<uint64_t, 32> RawMask;
5349       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5350         auto *CN = dyn_cast<ConstantSDNode>(MaskNode->getOperand(i));
5351         if (!CN)
5352           return false;
5353         APInt MaskElement = CN->getAPIntValue();
5354
5355         // We now have to decode the element which could be any integer size and
5356         // extract each byte of it.
5357         for (int j = 0; j < NumBytesPerElement; ++j) {
5358           // Note that this is x86 and so always little endian: the low byte is
5359           // the first byte of the mask.
5360           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5361           MaskElement = MaskElement.lshr(8);
5362         }
5363       }
5364       DecodePSHUFBMask(RawMask, Mask);
5365       break;
5366     }
5367
5368     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5369     if (!MaskLoad)
5370       return false;
5371
5372     SDValue Ptr = MaskLoad->getBasePtr();
5373     if (Ptr->getOpcode() == X86ISD::Wrapper)
5374       Ptr = Ptr->getOperand(0);
5375
5376     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5377     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5378       return false;
5379
5380     if (auto *C = dyn_cast<ConstantDataSequential>(MaskCP->getConstVal())) {
5381       // FIXME: Support AVX-512 here.
5382       if (!C->getType()->isVectorTy() ||
5383           (C->getNumElements() != 16 && C->getNumElements() != 32))
5384         return false;
5385
5386       assert(C->getType()->isVectorTy() && "Expected a vector constant.");
5387       DecodePSHUFBMask(C, Mask);
5388       break;
5389     }
5390
5391     return false;
5392   }
5393   case X86ISD::VPERMI:
5394     ImmN = N->getOperand(N->getNumOperands()-1);
5395     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5396     IsUnary = true;
5397     break;
5398   case X86ISD::MOVSS:
5399   case X86ISD::MOVSD: {
5400     // The index 0 always comes from the first element of the second source,
5401     // this is why MOVSS and MOVSD are used in the first place. The other
5402     // elements come from the other positions of the first source vector
5403     Mask.push_back(NumElems);
5404     for (unsigned i = 1; i != NumElems; ++i) {
5405       Mask.push_back(i);
5406     }
5407     break;
5408   }
5409   case X86ISD::VPERM2X128:
5410     ImmN = N->getOperand(N->getNumOperands()-1);
5411     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5412     if (Mask.empty()) return false;
5413     break;
5414   case X86ISD::MOVSLDUP:
5415     DecodeMOVSLDUPMask(VT, Mask);
5416     break;
5417   case X86ISD::MOVSHDUP:
5418     DecodeMOVSHDUPMask(VT, Mask);
5419     break;
5420   case X86ISD::MOVDDUP:
5421   case X86ISD::MOVLHPD:
5422   case X86ISD::MOVLPD:
5423   case X86ISD::MOVLPS:
5424     // Not yet implemented
5425     return false;
5426   default: llvm_unreachable("unknown target shuffle node");
5427   }
5428
5429   // If we have a fake unary shuffle, the shuffle mask is spread across two
5430   // inputs that are actually the same node. Re-map the mask to always point
5431   // into the first input.
5432   if (IsFakeUnary)
5433     for (int &M : Mask)
5434       if (M >= (int)Mask.size())
5435         M -= Mask.size();
5436
5437   return true;
5438 }
5439
5440 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5441 /// element of the result of the vector shuffle.
5442 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5443                                    unsigned Depth) {
5444   if (Depth == 6)
5445     return SDValue();  // Limit search depth.
5446
5447   SDValue V = SDValue(N, 0);
5448   EVT VT = V.getValueType();
5449   unsigned Opcode = V.getOpcode();
5450
5451   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5452   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5453     int Elt = SV->getMaskElt(Index);
5454
5455     if (Elt < 0)
5456       return DAG.getUNDEF(VT.getVectorElementType());
5457
5458     unsigned NumElems = VT.getVectorNumElements();
5459     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5460                                          : SV->getOperand(1);
5461     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5462   }
5463
5464   // Recurse into target specific vector shuffles to find scalars.
5465   if (isTargetShuffle(Opcode)) {
5466     MVT ShufVT = V.getSimpleValueType();
5467     unsigned NumElems = ShufVT.getVectorNumElements();
5468     SmallVector<int, 16> ShuffleMask;
5469     bool IsUnary;
5470
5471     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5472       return SDValue();
5473
5474     int Elt = ShuffleMask[Index];
5475     if (Elt < 0)
5476       return DAG.getUNDEF(ShufVT.getVectorElementType());
5477
5478     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5479                                          : N->getOperand(1);
5480     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5481                                Depth+1);
5482   }
5483
5484   // Actual nodes that may contain scalar elements
5485   if (Opcode == ISD::BITCAST) {
5486     V = V.getOperand(0);
5487     EVT SrcVT = V.getValueType();
5488     unsigned NumElems = VT.getVectorNumElements();
5489
5490     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5491       return SDValue();
5492   }
5493
5494   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5495     return (Index == 0) ? V.getOperand(0)
5496                         : DAG.getUNDEF(VT.getVectorElementType());
5497
5498   if (V.getOpcode() == ISD::BUILD_VECTOR)
5499     return V.getOperand(Index);
5500
5501   return SDValue();
5502 }
5503
5504 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5505 /// shuffle operation which come from a consecutively from a zero. The
5506 /// search can start in two different directions, from left or right.
5507 /// We count undefs as zeros until PreferredNum is reached.
5508 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5509                                          unsigned NumElems, bool ZerosFromLeft,
5510                                          SelectionDAG &DAG,
5511                                          unsigned PreferredNum = -1U) {
5512   unsigned NumZeros = 0;
5513   for (unsigned i = 0; i != NumElems; ++i) {
5514     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5515     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5516     if (!Elt.getNode())
5517       break;
5518
5519     if (X86::isZeroNode(Elt))
5520       ++NumZeros;
5521     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5522       NumZeros = std::min(NumZeros + 1, PreferredNum);
5523     else
5524       break;
5525   }
5526
5527   return NumZeros;
5528 }
5529
5530 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5531 /// correspond consecutively to elements from one of the vector operands,
5532 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5533 static
5534 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5535                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5536                               unsigned NumElems, unsigned &OpNum) {
5537   bool SeenV1 = false;
5538   bool SeenV2 = false;
5539
5540   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5541     int Idx = SVOp->getMaskElt(i);
5542     // Ignore undef indicies
5543     if (Idx < 0)
5544       continue;
5545
5546     if (Idx < (int)NumElems)
5547       SeenV1 = true;
5548     else
5549       SeenV2 = true;
5550
5551     // Only accept consecutive elements from the same vector
5552     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5553       return false;
5554   }
5555
5556   OpNum = SeenV1 ? 0 : 1;
5557   return true;
5558 }
5559
5560 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5561 /// logical left shift of a vector.
5562 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5563                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5564   unsigned NumElems =
5565     SVOp->getSimpleValueType(0).getVectorNumElements();
5566   unsigned NumZeros = getNumOfConsecutiveZeros(
5567       SVOp, NumElems, false /* check zeros from right */, DAG,
5568       SVOp->getMaskElt(0));
5569   unsigned OpSrc;
5570
5571   if (!NumZeros)
5572     return false;
5573
5574   // Considering the elements in the mask that are not consecutive zeros,
5575   // check if they consecutively come from only one of the source vectors.
5576   //
5577   //               V1 = {X, A, B, C}     0
5578   //                         \  \  \    /
5579   //   vector_shuffle V1, V2 <1, 2, 3, X>
5580   //
5581   if (!isShuffleMaskConsecutive(SVOp,
5582             0,                   // Mask Start Index
5583             NumElems-NumZeros,   // Mask End Index(exclusive)
5584             NumZeros,            // Where to start looking in the src vector
5585             NumElems,            // Number of elements in vector
5586             OpSrc))              // Which source operand ?
5587     return false;
5588
5589   isLeft = false;
5590   ShAmt = NumZeros;
5591   ShVal = SVOp->getOperand(OpSrc);
5592   return true;
5593 }
5594
5595 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5596 /// logical left shift of a vector.
5597 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5598                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5599   unsigned NumElems =
5600     SVOp->getSimpleValueType(0).getVectorNumElements();
5601   unsigned NumZeros = getNumOfConsecutiveZeros(
5602       SVOp, NumElems, true /* check zeros from left */, DAG,
5603       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5604   unsigned OpSrc;
5605
5606   if (!NumZeros)
5607     return false;
5608
5609   // Considering the elements in the mask that are not consecutive zeros,
5610   // check if they consecutively come from only one of the source vectors.
5611   //
5612   //                           0    { A, B, X, X } = V2
5613   //                          / \    /  /
5614   //   vector_shuffle V1, V2 <X, X, 4, 5>
5615   //
5616   if (!isShuffleMaskConsecutive(SVOp,
5617             NumZeros,     // Mask Start Index
5618             NumElems,     // Mask End Index(exclusive)
5619             0,            // Where to start looking in the src vector
5620             NumElems,     // Number of elements in vector
5621             OpSrc))       // Which source operand ?
5622     return false;
5623
5624   isLeft = true;
5625   ShAmt = NumZeros;
5626   ShVal = SVOp->getOperand(OpSrc);
5627   return true;
5628 }
5629
5630 /// isVectorShift - Returns true if the shuffle can be implemented as a
5631 /// logical left or right shift of a vector.
5632 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5633                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5634   // Although the logic below support any bitwidth size, there are no
5635   // shift instructions which handle more than 128-bit vectors.
5636   if (!SVOp->getSimpleValueType(0).is128BitVector())
5637     return false;
5638
5639   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5640       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5641     return true;
5642
5643   return false;
5644 }
5645
5646 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5647 ///
5648 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5649                                        unsigned NumNonZero, unsigned NumZero,
5650                                        SelectionDAG &DAG,
5651                                        const X86Subtarget* Subtarget,
5652                                        const TargetLowering &TLI) {
5653   if (NumNonZero > 8)
5654     return SDValue();
5655
5656   SDLoc dl(Op);
5657   SDValue V;
5658   bool First = true;
5659   for (unsigned i = 0; i < 16; ++i) {
5660     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5661     if (ThisIsNonZero && First) {
5662       if (NumZero)
5663         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5664       else
5665         V = DAG.getUNDEF(MVT::v8i16);
5666       First = false;
5667     }
5668
5669     if ((i & 1) != 0) {
5670       SDValue ThisElt, LastElt;
5671       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5672       if (LastIsNonZero) {
5673         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5674                               MVT::i16, Op.getOperand(i-1));
5675       }
5676       if (ThisIsNonZero) {
5677         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5678         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5679                               ThisElt, DAG.getConstant(8, MVT::i8));
5680         if (LastIsNonZero)
5681           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5682       } else
5683         ThisElt = LastElt;
5684
5685       if (ThisElt.getNode())
5686         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5687                         DAG.getIntPtrConstant(i/2));
5688     }
5689   }
5690
5691   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5692 }
5693
5694 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5695 ///
5696 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5697                                      unsigned NumNonZero, unsigned NumZero,
5698                                      SelectionDAG &DAG,
5699                                      const X86Subtarget* Subtarget,
5700                                      const TargetLowering &TLI) {
5701   if (NumNonZero > 4)
5702     return SDValue();
5703
5704   SDLoc dl(Op);
5705   SDValue V;
5706   bool First = true;
5707   for (unsigned i = 0; i < 8; ++i) {
5708     bool isNonZero = (NonZeros & (1 << i)) != 0;
5709     if (isNonZero) {
5710       if (First) {
5711         if (NumZero)
5712           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5713         else
5714           V = DAG.getUNDEF(MVT::v8i16);
5715         First = false;
5716       }
5717       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5718                       MVT::v8i16, V, Op.getOperand(i),
5719                       DAG.getIntPtrConstant(i));
5720     }
5721   }
5722
5723   return V;
5724 }
5725
5726 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5727 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5728                                      unsigned NonZeros, unsigned NumNonZero,
5729                                      unsigned NumZero, SelectionDAG &DAG,
5730                                      const X86Subtarget *Subtarget,
5731                                      const TargetLowering &TLI) {
5732   // We know there's at least one non-zero element
5733   unsigned FirstNonZeroIdx = 0;
5734   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5735   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5736          X86::isZeroNode(FirstNonZero)) {
5737     ++FirstNonZeroIdx;
5738     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5739   }
5740
5741   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5742       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5743     return SDValue();
5744
5745   SDValue V = FirstNonZero.getOperand(0);
5746   MVT VVT = V.getSimpleValueType();
5747   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5748     return SDValue();
5749
5750   unsigned FirstNonZeroDst =
5751       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5752   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5753   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5754   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5755
5756   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5757     SDValue Elem = Op.getOperand(Idx);
5758     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5759       continue;
5760
5761     // TODO: What else can be here? Deal with it.
5762     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5763       return SDValue();
5764
5765     // TODO: Some optimizations are still possible here
5766     // ex: Getting one element from a vector, and the rest from another.
5767     if (Elem.getOperand(0) != V)
5768       return SDValue();
5769
5770     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5771     if (Dst == Idx)
5772       ++CorrectIdx;
5773     else if (IncorrectIdx == -1U) {
5774       IncorrectIdx = Idx;
5775       IncorrectDst = Dst;
5776     } else
5777       // There was already one element with an incorrect index.
5778       // We can't optimize this case to an insertps.
5779       return SDValue();
5780   }
5781
5782   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5783     SDLoc dl(Op);
5784     EVT VT = Op.getSimpleValueType();
5785     unsigned ElementMoveMask = 0;
5786     if (IncorrectIdx == -1U)
5787       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5788     else
5789       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5790
5791     SDValue InsertpsMask =
5792         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5793     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5794   }
5795
5796   return SDValue();
5797 }
5798
5799 /// getVShift - Return a vector logical shift node.
5800 ///
5801 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5802                          unsigned NumBits, SelectionDAG &DAG,
5803                          const TargetLowering &TLI, SDLoc dl) {
5804   assert(VT.is128BitVector() && "Unknown type for VShift");
5805   EVT ShVT = MVT::v2i64;
5806   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5807   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5808   return DAG.getNode(ISD::BITCAST, dl, VT,
5809                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5810                              DAG.getConstant(NumBits,
5811                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5812 }
5813
5814 static SDValue
5815 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5816
5817   // Check if the scalar load can be widened into a vector load. And if
5818   // the address is "base + cst" see if the cst can be "absorbed" into
5819   // the shuffle mask.
5820   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5821     SDValue Ptr = LD->getBasePtr();
5822     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5823       return SDValue();
5824     EVT PVT = LD->getValueType(0);
5825     if (PVT != MVT::i32 && PVT != MVT::f32)
5826       return SDValue();
5827
5828     int FI = -1;
5829     int64_t Offset = 0;
5830     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5831       FI = FINode->getIndex();
5832       Offset = 0;
5833     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5834                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5835       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5836       Offset = Ptr.getConstantOperandVal(1);
5837       Ptr = Ptr.getOperand(0);
5838     } else {
5839       return SDValue();
5840     }
5841
5842     // FIXME: 256-bit vector instructions don't require a strict alignment,
5843     // improve this code to support it better.
5844     unsigned RequiredAlign = VT.getSizeInBits()/8;
5845     SDValue Chain = LD->getChain();
5846     // Make sure the stack object alignment is at least 16 or 32.
5847     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5848     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5849       if (MFI->isFixedObjectIndex(FI)) {
5850         // Can't change the alignment. FIXME: It's possible to compute
5851         // the exact stack offset and reference FI + adjust offset instead.
5852         // If someone *really* cares about this. That's the way to implement it.
5853         return SDValue();
5854       } else {
5855         MFI->setObjectAlignment(FI, RequiredAlign);
5856       }
5857     }
5858
5859     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5860     // Ptr + (Offset & ~15).
5861     if (Offset < 0)
5862       return SDValue();
5863     if ((Offset % RequiredAlign) & 3)
5864       return SDValue();
5865     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5866     if (StartOffset)
5867       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5868                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5869
5870     int EltNo = (Offset - StartOffset) >> 2;
5871     unsigned NumElems = VT.getVectorNumElements();
5872
5873     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5874     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5875                              LD->getPointerInfo().getWithOffset(StartOffset),
5876                              false, false, false, 0);
5877
5878     SmallVector<int, 8> Mask;
5879     for (unsigned i = 0; i != NumElems; ++i)
5880       Mask.push_back(EltNo);
5881
5882     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5883   }
5884
5885   return SDValue();
5886 }
5887
5888 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5889 /// vector of type 'VT', see if the elements can be replaced by a single large
5890 /// load which has the same value as a build_vector whose operands are 'elts'.
5891 ///
5892 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5893 ///
5894 /// FIXME: we'd also like to handle the case where the last elements are zero
5895 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5896 /// There's even a handy isZeroNode for that purpose.
5897 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5898                                         SDLoc &DL, SelectionDAG &DAG,
5899                                         bool isAfterLegalize) {
5900   EVT EltVT = VT.getVectorElementType();
5901   unsigned NumElems = Elts.size();
5902
5903   LoadSDNode *LDBase = nullptr;
5904   unsigned LastLoadedElt = -1U;
5905
5906   // For each element in the initializer, see if we've found a load or an undef.
5907   // If we don't find an initial load element, or later load elements are
5908   // non-consecutive, bail out.
5909   for (unsigned i = 0; i < NumElems; ++i) {
5910     SDValue Elt = Elts[i];
5911
5912     if (!Elt.getNode() ||
5913         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5914       return SDValue();
5915     if (!LDBase) {
5916       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5917         return SDValue();
5918       LDBase = cast<LoadSDNode>(Elt.getNode());
5919       LastLoadedElt = i;
5920       continue;
5921     }
5922     if (Elt.getOpcode() == ISD::UNDEF)
5923       continue;
5924
5925     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5926     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5927       return SDValue();
5928     LastLoadedElt = i;
5929   }
5930
5931   // If we have found an entire vector of loads and undefs, then return a large
5932   // load of the entire vector width starting at the base pointer.  If we found
5933   // consecutive loads for the low half, generate a vzext_load node.
5934   if (LastLoadedElt == NumElems - 1) {
5935
5936     if (isAfterLegalize &&
5937         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5938       return SDValue();
5939
5940     SDValue NewLd = SDValue();
5941
5942     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5943       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5944                           LDBase->getPointerInfo(),
5945                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5946                           LDBase->isInvariant(), 0);
5947     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5948                         LDBase->getPointerInfo(),
5949                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5950                         LDBase->isInvariant(), LDBase->getAlignment());
5951
5952     if (LDBase->hasAnyUseOfValue(1)) {
5953       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5954                                      SDValue(LDBase, 1),
5955                                      SDValue(NewLd.getNode(), 1));
5956       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5957       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5958                              SDValue(NewLd.getNode(), 1));
5959     }
5960
5961     return NewLd;
5962   }
5963   if (NumElems == 4 && LastLoadedElt == 1 &&
5964       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5965     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5966     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5967     SDValue ResNode =
5968         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5969                                 LDBase->getPointerInfo(),
5970                                 LDBase->getAlignment(),
5971                                 false/*isVolatile*/, true/*ReadMem*/,
5972                                 false/*WriteMem*/);
5973
5974     // Make sure the newly-created LOAD is in the same position as LDBase in
5975     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5976     // update uses of LDBase's output chain to use the TokenFactor.
5977     if (LDBase->hasAnyUseOfValue(1)) {
5978       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5979                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5980       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5981       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5982                              SDValue(ResNode.getNode(), 1));
5983     }
5984
5985     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5986   }
5987   return SDValue();
5988 }
5989
5990 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
5991 /// to generate a splat value for the following cases:
5992 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
5993 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
5994 /// a scalar load, or a constant.
5995 /// The VBROADCAST node is returned when a pattern is found,
5996 /// or SDValue() otherwise.
5997 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
5998                                     SelectionDAG &DAG) {
5999   if (!Subtarget->hasFp256())
6000     return SDValue();
6001
6002   MVT VT = Op.getSimpleValueType();
6003   SDLoc dl(Op);
6004
6005   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
6006          "Unsupported vector type for broadcast.");
6007
6008   SDValue Ld;
6009   bool ConstSplatVal;
6010
6011   switch (Op.getOpcode()) {
6012     default:
6013       // Unknown pattern found.
6014       return SDValue();
6015
6016     case ISD::BUILD_VECTOR: {
6017       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
6018       BitVector UndefElements;
6019       SDValue Splat = BVOp->getSplatValue(&UndefElements);
6020
6021       // We need a splat of a single value to use broadcast, and it doesn't
6022       // make any sense if the value is only in one element of the vector.
6023       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
6024         return SDValue();
6025
6026       Ld = Splat;
6027       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6028                        Ld.getOpcode() == ISD::ConstantFP);
6029
6030       // Make sure that all of the users of a non-constant load are from the
6031       // BUILD_VECTOR node.
6032       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
6033         return SDValue();
6034       break;
6035     }
6036
6037     case ISD::VECTOR_SHUFFLE: {
6038       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6039
6040       // Shuffles must have a splat mask where the first element is
6041       // broadcasted.
6042       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
6043         return SDValue();
6044
6045       SDValue Sc = Op.getOperand(0);
6046       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
6047           Sc.getOpcode() != ISD::BUILD_VECTOR) {
6048
6049         if (!Subtarget->hasInt256())
6050           return SDValue();
6051
6052         // Use the register form of the broadcast instruction available on AVX2.
6053         if (VT.getSizeInBits() >= 256)
6054           Sc = Extract128BitVector(Sc, 0, DAG, dl);
6055         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
6056       }
6057
6058       Ld = Sc.getOperand(0);
6059       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6060                        Ld.getOpcode() == ISD::ConstantFP);
6061
6062       // The scalar_to_vector node and the suspected
6063       // load node must have exactly one user.
6064       // Constants may have multiple users.
6065
6066       // AVX-512 has register version of the broadcast
6067       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
6068         Ld.getValueType().getSizeInBits() >= 32;
6069       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
6070           !hasRegVer))
6071         return SDValue();
6072       break;
6073     }
6074   }
6075
6076   bool IsGE256 = (VT.getSizeInBits() >= 256);
6077
6078   // Handle the broadcasting a single constant scalar from the constant pool
6079   // into a vector. On Sandybridge it is still better to load a constant vector
6080   // from the constant pool and not to broadcast it from a scalar.
6081   if (ConstSplatVal && Subtarget->hasInt256()) {
6082     EVT CVT = Ld.getValueType();
6083     assert(!CVT.isVector() && "Must not broadcast a vector type");
6084     unsigned ScalarSize = CVT.getSizeInBits();
6085
6086     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)) {
6087       const Constant *C = nullptr;
6088       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
6089         C = CI->getConstantIntValue();
6090       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
6091         C = CF->getConstantFPValue();
6092
6093       assert(C && "Invalid constant type");
6094
6095       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6096       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
6097       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
6098       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
6099                        MachinePointerInfo::getConstantPool(),
6100                        false, false, false, Alignment);
6101
6102       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6103     }
6104   }
6105
6106   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
6107   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
6108
6109   // Handle AVX2 in-register broadcasts.
6110   if (!IsLoad && Subtarget->hasInt256() &&
6111       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
6112     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6113
6114   // The scalar source must be a normal load.
6115   if (!IsLoad)
6116     return SDValue();
6117
6118   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6119     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6120
6121   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6122   // double since there is no vbroadcastsd xmm
6123   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6124     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6125       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6126   }
6127
6128   // Unsupported broadcast.
6129   return SDValue();
6130 }
6131
6132 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6133 /// underlying vector and index.
6134 ///
6135 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6136 /// index.
6137 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6138                                          SDValue ExtIdx) {
6139   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6140   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6141     return Idx;
6142
6143   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6144   // lowered this:
6145   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6146   // to:
6147   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6148   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6149   //                           undef)
6150   //                       Constant<0>)
6151   // In this case the vector is the extract_subvector expression and the index
6152   // is 2, as specified by the shuffle.
6153   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6154   SDValue ShuffleVec = SVOp->getOperand(0);
6155   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6156   assert(ShuffleVecVT.getVectorElementType() ==
6157          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6158
6159   int ShuffleIdx = SVOp->getMaskElt(Idx);
6160   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6161     ExtractedFromVec = ShuffleVec;
6162     return ShuffleIdx;
6163   }
6164   return Idx;
6165 }
6166
6167 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6168   MVT VT = Op.getSimpleValueType();
6169
6170   // Skip if insert_vec_elt is not supported.
6171   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6172   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6173     return SDValue();
6174
6175   SDLoc DL(Op);
6176   unsigned NumElems = Op.getNumOperands();
6177
6178   SDValue VecIn1;
6179   SDValue VecIn2;
6180   SmallVector<unsigned, 4> InsertIndices;
6181   SmallVector<int, 8> Mask(NumElems, -1);
6182
6183   for (unsigned i = 0; i != NumElems; ++i) {
6184     unsigned Opc = Op.getOperand(i).getOpcode();
6185
6186     if (Opc == ISD::UNDEF)
6187       continue;
6188
6189     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6190       // Quit if more than 1 elements need inserting.
6191       if (InsertIndices.size() > 1)
6192         return SDValue();
6193
6194       InsertIndices.push_back(i);
6195       continue;
6196     }
6197
6198     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6199     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6200     // Quit if non-constant index.
6201     if (!isa<ConstantSDNode>(ExtIdx))
6202       return SDValue();
6203     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6204
6205     // Quit if extracted from vector of different type.
6206     if (ExtractedFromVec.getValueType() != VT)
6207       return SDValue();
6208
6209     if (!VecIn1.getNode())
6210       VecIn1 = ExtractedFromVec;
6211     else if (VecIn1 != ExtractedFromVec) {
6212       if (!VecIn2.getNode())
6213         VecIn2 = ExtractedFromVec;
6214       else if (VecIn2 != ExtractedFromVec)
6215         // Quit if more than 2 vectors to shuffle
6216         return SDValue();
6217     }
6218
6219     if (ExtractedFromVec == VecIn1)
6220       Mask[i] = Idx;
6221     else if (ExtractedFromVec == VecIn2)
6222       Mask[i] = Idx + NumElems;
6223   }
6224
6225   if (!VecIn1.getNode())
6226     return SDValue();
6227
6228   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6229   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6230   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6231     unsigned Idx = InsertIndices[i];
6232     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6233                      DAG.getIntPtrConstant(Idx));
6234   }
6235
6236   return NV;
6237 }
6238
6239 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6240 SDValue
6241 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6242
6243   MVT VT = Op.getSimpleValueType();
6244   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6245          "Unexpected type in LowerBUILD_VECTORvXi1!");
6246
6247   SDLoc dl(Op);
6248   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6249     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6250     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6251     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6252   }
6253
6254   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6255     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6256     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6257     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6258   }
6259
6260   bool AllContants = true;
6261   uint64_t Immediate = 0;
6262   int NonConstIdx = -1;
6263   bool IsSplat = true;
6264   unsigned NumNonConsts = 0;
6265   unsigned NumConsts = 0;
6266   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6267     SDValue In = Op.getOperand(idx);
6268     if (In.getOpcode() == ISD::UNDEF)
6269       continue;
6270     if (!isa<ConstantSDNode>(In)) {
6271       AllContants = false;
6272       NonConstIdx = idx;
6273       NumNonConsts++;
6274     }
6275     else {
6276       NumConsts++;
6277       if (cast<ConstantSDNode>(In)->getZExtValue())
6278       Immediate |= (1ULL << idx);
6279     }
6280     if (In != Op.getOperand(0))
6281       IsSplat = false;
6282   }
6283
6284   if (AllContants) {
6285     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6286       DAG.getConstant(Immediate, MVT::i16));
6287     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6288                        DAG.getIntPtrConstant(0));
6289   }
6290
6291   if (NumNonConsts == 1 && NonConstIdx != 0) {
6292     SDValue DstVec;
6293     if (NumConsts) {
6294       SDValue VecAsImm = DAG.getConstant(Immediate,
6295                                          MVT::getIntegerVT(VT.getSizeInBits()));
6296       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6297     }
6298     else 
6299       DstVec = DAG.getUNDEF(VT);
6300     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6301                        Op.getOperand(NonConstIdx),
6302                        DAG.getIntPtrConstant(NonConstIdx));
6303   }
6304   if (!IsSplat && (NonConstIdx != 0))
6305     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6306   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6307   SDValue Select;
6308   if (IsSplat)
6309     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6310                           DAG.getConstant(-1, SelectVT),
6311                           DAG.getConstant(0, SelectVT));
6312   else
6313     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6314                          DAG.getConstant((Immediate | 1), SelectVT),
6315                          DAG.getConstant(Immediate, SelectVT));
6316   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6317 }
6318
6319 /// \brief Return true if \p N implements a horizontal binop and return the
6320 /// operands for the horizontal binop into V0 and V1.
6321 /// 
6322 /// This is a helper function of PerformBUILD_VECTORCombine.
6323 /// This function checks that the build_vector \p N in input implements a
6324 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6325 /// operation to match.
6326 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6327 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6328 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6329 /// arithmetic sub.
6330 ///
6331 /// This function only analyzes elements of \p N whose indices are
6332 /// in range [BaseIdx, LastIdx).
6333 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6334                               SelectionDAG &DAG,
6335                               unsigned BaseIdx, unsigned LastIdx,
6336                               SDValue &V0, SDValue &V1) {
6337   EVT VT = N->getValueType(0);
6338
6339   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6340   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6341          "Invalid Vector in input!");
6342   
6343   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6344   bool CanFold = true;
6345   unsigned ExpectedVExtractIdx = BaseIdx;
6346   unsigned NumElts = LastIdx - BaseIdx;
6347   V0 = DAG.getUNDEF(VT);
6348   V1 = DAG.getUNDEF(VT);
6349
6350   // Check if N implements a horizontal binop.
6351   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6352     SDValue Op = N->getOperand(i + BaseIdx);
6353
6354     // Skip UNDEFs.
6355     if (Op->getOpcode() == ISD::UNDEF) {
6356       // Update the expected vector extract index.
6357       if (i * 2 == NumElts)
6358         ExpectedVExtractIdx = BaseIdx;
6359       ExpectedVExtractIdx += 2;
6360       continue;
6361     }
6362
6363     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6364
6365     if (!CanFold)
6366       break;
6367
6368     SDValue Op0 = Op.getOperand(0);
6369     SDValue Op1 = Op.getOperand(1);
6370
6371     // Try to match the following pattern:
6372     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6373     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6374         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6375         Op0.getOperand(0) == Op1.getOperand(0) &&
6376         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6377         isa<ConstantSDNode>(Op1.getOperand(1)));
6378     if (!CanFold)
6379       break;
6380
6381     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6382     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6383
6384     if (i * 2 < NumElts) {
6385       if (V0.getOpcode() == ISD::UNDEF)
6386         V0 = Op0.getOperand(0);
6387     } else {
6388       if (V1.getOpcode() == ISD::UNDEF)
6389         V1 = Op0.getOperand(0);
6390       if (i * 2 == NumElts)
6391         ExpectedVExtractIdx = BaseIdx;
6392     }
6393
6394     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6395     if (I0 == ExpectedVExtractIdx)
6396       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6397     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6398       // Try to match the following dag sequence:
6399       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6400       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6401     } else
6402       CanFold = false;
6403
6404     ExpectedVExtractIdx += 2;
6405   }
6406
6407   return CanFold;
6408 }
6409
6410 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6411 /// a concat_vector. 
6412 ///
6413 /// This is a helper function of PerformBUILD_VECTORCombine.
6414 /// This function expects two 256-bit vectors called V0 and V1.
6415 /// At first, each vector is split into two separate 128-bit vectors.
6416 /// Then, the resulting 128-bit vectors are used to implement two
6417 /// horizontal binary operations. 
6418 ///
6419 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6420 ///
6421 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6422 /// the two new horizontal binop.
6423 /// When Mode is set, the first horizontal binop dag node would take as input
6424 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6425 /// horizontal binop dag node would take as input the lower 128-bit of V1
6426 /// and the upper 128-bit of V1.
6427 ///   Example:
6428 ///     HADD V0_LO, V0_HI
6429 ///     HADD V1_LO, V1_HI
6430 ///
6431 /// Otherwise, the first horizontal binop dag node takes as input the lower
6432 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6433 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6434 ///   Example:
6435 ///     HADD V0_LO, V1_LO
6436 ///     HADD V0_HI, V1_HI
6437 ///
6438 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6439 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6440 /// the upper 128-bits of the result.
6441 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6442                                      SDLoc DL, SelectionDAG &DAG,
6443                                      unsigned X86Opcode, bool Mode,
6444                                      bool isUndefLO, bool isUndefHI) {
6445   EVT VT = V0.getValueType();
6446   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6447          "Invalid nodes in input!");
6448
6449   unsigned NumElts = VT.getVectorNumElements();
6450   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6451   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6452   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6453   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6454   EVT NewVT = V0_LO.getValueType();
6455
6456   SDValue LO = DAG.getUNDEF(NewVT);
6457   SDValue HI = DAG.getUNDEF(NewVT);
6458
6459   if (Mode) {
6460     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6461     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6462       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6463     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6464       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6465   } else {
6466     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6467     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6468                        V1_LO->getOpcode() != ISD::UNDEF))
6469       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6470
6471     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6472                        V1_HI->getOpcode() != ISD::UNDEF))
6473       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6474   }
6475
6476   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6477 }
6478
6479 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6480 /// sequence of 'vadd + vsub + blendi'.
6481 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6482                            const X86Subtarget *Subtarget) {
6483   SDLoc DL(BV);
6484   EVT VT = BV->getValueType(0);
6485   unsigned NumElts = VT.getVectorNumElements();
6486   SDValue InVec0 = DAG.getUNDEF(VT);
6487   SDValue InVec1 = DAG.getUNDEF(VT);
6488
6489   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6490           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6491
6492   // Odd-numbered elements in the input build vector are obtained from
6493   // adding two integer/float elements.
6494   // Even-numbered elements in the input build vector are obtained from
6495   // subtracting two integer/float elements.
6496   unsigned ExpectedOpcode = ISD::FSUB;
6497   unsigned NextExpectedOpcode = ISD::FADD;
6498   bool AddFound = false;
6499   bool SubFound = false;
6500
6501   for (unsigned i = 0, e = NumElts; i != e; i++) {
6502     SDValue Op = BV->getOperand(i);
6503
6504     // Skip 'undef' values.
6505     unsigned Opcode = Op.getOpcode();
6506     if (Opcode == ISD::UNDEF) {
6507       std::swap(ExpectedOpcode, NextExpectedOpcode);
6508       continue;
6509     }
6510
6511     // Early exit if we found an unexpected opcode.
6512     if (Opcode != ExpectedOpcode)
6513       return SDValue();
6514
6515     SDValue Op0 = Op.getOperand(0);
6516     SDValue Op1 = Op.getOperand(1);
6517
6518     // Try to match the following pattern:
6519     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6520     // Early exit if we cannot match that sequence.
6521     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6522         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6523         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6524         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6525         Op0.getOperand(1) != Op1.getOperand(1))
6526       return SDValue();
6527
6528     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6529     if (I0 != i)
6530       return SDValue();
6531
6532     // We found a valid add/sub node. Update the information accordingly.
6533     if (i & 1)
6534       AddFound = true;
6535     else
6536       SubFound = true;
6537
6538     // Update InVec0 and InVec1.
6539     if (InVec0.getOpcode() == ISD::UNDEF)
6540       InVec0 = Op0.getOperand(0);
6541     if (InVec1.getOpcode() == ISD::UNDEF)
6542       InVec1 = Op1.getOperand(0);
6543
6544     // Make sure that operands in input to each add/sub node always
6545     // come from a same pair of vectors.
6546     if (InVec0 != Op0.getOperand(0)) {
6547       if (ExpectedOpcode == ISD::FSUB)
6548         return SDValue();
6549
6550       // FADD is commutable. Try to commute the operands
6551       // and then test again.
6552       std::swap(Op0, Op1);
6553       if (InVec0 != Op0.getOperand(0))
6554         return SDValue();
6555     }
6556
6557     if (InVec1 != Op1.getOperand(0))
6558       return SDValue();
6559
6560     // Update the pair of expected opcodes.
6561     std::swap(ExpectedOpcode, NextExpectedOpcode);
6562   }
6563
6564   // Don't try to fold this build_vector into an ADDSUB if the inputs are undef.
6565   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6566       InVec1.getOpcode() != ISD::UNDEF)
6567     return DAG.getNode(X86ISD::ADDSUB, DL, VT, InVec0, InVec1);
6568
6569   return SDValue();
6570 }
6571
6572 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6573                                           const X86Subtarget *Subtarget) {
6574   SDLoc DL(N);
6575   EVT VT = N->getValueType(0);
6576   unsigned NumElts = VT.getVectorNumElements();
6577   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6578   SDValue InVec0, InVec1;
6579
6580   // Try to match an ADDSUB.
6581   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6582       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6583     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6584     if (Value.getNode())
6585       return Value;
6586   }
6587
6588   // Try to match horizontal ADD/SUB.
6589   unsigned NumUndefsLO = 0;
6590   unsigned NumUndefsHI = 0;
6591   unsigned Half = NumElts/2;
6592
6593   // Count the number of UNDEF operands in the build_vector in input.
6594   for (unsigned i = 0, e = Half; i != e; ++i)
6595     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6596       NumUndefsLO++;
6597
6598   for (unsigned i = Half, e = NumElts; i != e; ++i)
6599     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6600       NumUndefsHI++;
6601
6602   // Early exit if this is either a build_vector of all UNDEFs or all the
6603   // operands but one are UNDEF.
6604   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6605     return SDValue();
6606
6607   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6608     // Try to match an SSE3 float HADD/HSUB.
6609     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6610       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6611     
6612     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6613       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6614   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6615     // Try to match an SSSE3 integer HADD/HSUB.
6616     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6617       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6618     
6619     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6620       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6621   }
6622   
6623   if (!Subtarget->hasAVX())
6624     return SDValue();
6625
6626   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6627     // Try to match an AVX horizontal add/sub of packed single/double
6628     // precision floating point values from 256-bit vectors.
6629     SDValue InVec2, InVec3;
6630     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6631         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6632         ((InVec0.getOpcode() == ISD::UNDEF ||
6633           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6634         ((InVec1.getOpcode() == ISD::UNDEF ||
6635           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6636       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6637
6638     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6639         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6640         ((InVec0.getOpcode() == ISD::UNDEF ||
6641           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6642         ((InVec1.getOpcode() == ISD::UNDEF ||
6643           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6644       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6645   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6646     // Try to match an AVX2 horizontal add/sub of signed integers.
6647     SDValue InVec2, InVec3;
6648     unsigned X86Opcode;
6649     bool CanFold = true;
6650
6651     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6652         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6653         ((InVec0.getOpcode() == ISD::UNDEF ||
6654           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6655         ((InVec1.getOpcode() == ISD::UNDEF ||
6656           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6657       X86Opcode = X86ISD::HADD;
6658     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6659         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6660         ((InVec0.getOpcode() == ISD::UNDEF ||
6661           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6662         ((InVec1.getOpcode() == ISD::UNDEF ||
6663           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6664       X86Opcode = X86ISD::HSUB;
6665     else
6666       CanFold = false;
6667
6668     if (CanFold) {
6669       // Fold this build_vector into a single horizontal add/sub.
6670       // Do this only if the target has AVX2.
6671       if (Subtarget->hasAVX2())
6672         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6673  
6674       // Do not try to expand this build_vector into a pair of horizontal
6675       // add/sub if we can emit a pair of scalar add/sub.
6676       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6677         return SDValue();
6678
6679       // Convert this build_vector into a pair of horizontal binop followed by
6680       // a concat vector.
6681       bool isUndefLO = NumUndefsLO == Half;
6682       bool isUndefHI = NumUndefsHI == Half;
6683       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6684                                    isUndefLO, isUndefHI);
6685     }
6686   }
6687
6688   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6689        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6690     unsigned X86Opcode;
6691     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6692       X86Opcode = X86ISD::HADD;
6693     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6694       X86Opcode = X86ISD::HSUB;
6695     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6696       X86Opcode = X86ISD::FHADD;
6697     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6698       X86Opcode = X86ISD::FHSUB;
6699     else
6700       return SDValue();
6701
6702     // Don't try to expand this build_vector into a pair of horizontal add/sub
6703     // if we can simply emit a pair of scalar add/sub.
6704     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6705       return SDValue();
6706
6707     // Convert this build_vector into two horizontal add/sub followed by
6708     // a concat vector.
6709     bool isUndefLO = NumUndefsLO == Half;
6710     bool isUndefHI = NumUndefsHI == Half;
6711     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6712                                  isUndefLO, isUndefHI);
6713   }
6714
6715   return SDValue();
6716 }
6717
6718 SDValue
6719 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6720   SDLoc dl(Op);
6721
6722   MVT VT = Op.getSimpleValueType();
6723   MVT ExtVT = VT.getVectorElementType();
6724   unsigned NumElems = Op.getNumOperands();
6725
6726   // Generate vectors for predicate vectors.
6727   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6728     return LowerBUILD_VECTORvXi1(Op, DAG);
6729
6730   // Vectors containing all zeros can be matched by pxor and xorps later
6731   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6732     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6733     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6734     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6735       return Op;
6736
6737     return getZeroVector(VT, Subtarget, DAG, dl);
6738   }
6739
6740   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6741   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6742   // vpcmpeqd on 256-bit vectors.
6743   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6744     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6745       return Op;
6746
6747     if (!VT.is512BitVector())
6748       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6749   }
6750
6751   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6752   if (Broadcast.getNode())
6753     return Broadcast;
6754
6755   unsigned EVTBits = ExtVT.getSizeInBits();
6756
6757   unsigned NumZero  = 0;
6758   unsigned NumNonZero = 0;
6759   unsigned NonZeros = 0;
6760   bool IsAllConstants = true;
6761   SmallSet<SDValue, 8> Values;
6762   for (unsigned i = 0; i < NumElems; ++i) {
6763     SDValue Elt = Op.getOperand(i);
6764     if (Elt.getOpcode() == ISD::UNDEF)
6765       continue;
6766     Values.insert(Elt);
6767     if (Elt.getOpcode() != ISD::Constant &&
6768         Elt.getOpcode() != ISD::ConstantFP)
6769       IsAllConstants = false;
6770     if (X86::isZeroNode(Elt))
6771       NumZero++;
6772     else {
6773       NonZeros |= (1 << i);
6774       NumNonZero++;
6775     }
6776   }
6777
6778   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6779   if (NumNonZero == 0)
6780     return DAG.getUNDEF(VT);
6781
6782   // Special case for single non-zero, non-undef, element.
6783   if (NumNonZero == 1) {
6784     unsigned Idx = countTrailingZeros(NonZeros);
6785     SDValue Item = Op.getOperand(Idx);
6786
6787     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6788     // the value are obviously zero, truncate the value to i32 and do the
6789     // insertion that way.  Only do this if the value is non-constant or if the
6790     // value is a constant being inserted into element 0.  It is cheaper to do
6791     // a constant pool load than it is to do a movd + shuffle.
6792     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6793         (!IsAllConstants || Idx == 0)) {
6794       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6795         // Handle SSE only.
6796         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6797         EVT VecVT = MVT::v4i32;
6798         unsigned VecElts = 4;
6799
6800         // Truncate the value (which may itself be a constant) to i32, and
6801         // convert it to a vector with movd (S2V+shuffle to zero extend).
6802         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6803         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6804
6805         // If using the new shuffle lowering, just directly insert this.
6806         if (ExperimentalVectorShuffleLowering)
6807           return DAG.getNode(
6808               ISD::BITCAST, dl, VT,
6809               getShuffleVectorZeroOrUndef(Item, Idx * 2, true, Subtarget, DAG));
6810
6811         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6812
6813         // Now we have our 32-bit value zero extended in the low element of
6814         // a vector.  If Idx != 0, swizzle it into place.
6815         if (Idx != 0) {
6816           SmallVector<int, 4> Mask;
6817           Mask.push_back(Idx);
6818           for (unsigned i = 1; i != VecElts; ++i)
6819             Mask.push_back(i);
6820           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6821                                       &Mask[0]);
6822         }
6823         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6824       }
6825     }
6826
6827     // If we have a constant or non-constant insertion into the low element of
6828     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6829     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6830     // depending on what the source datatype is.
6831     if (Idx == 0) {
6832       if (NumZero == 0)
6833         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6834
6835       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6836           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6837         if (VT.is256BitVector() || VT.is512BitVector()) {
6838           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6839           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6840                              Item, DAG.getIntPtrConstant(0));
6841         }
6842         assert(VT.is128BitVector() && "Expected an SSE value type!");
6843         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6844         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6845         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6846       }
6847
6848       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6849         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6850         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6851         if (VT.is256BitVector()) {
6852           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6853           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6854         } else {
6855           assert(VT.is128BitVector() && "Expected an SSE value type!");
6856           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6857         }
6858         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6859       }
6860     }
6861
6862     // Is it a vector logical left shift?
6863     if (NumElems == 2 && Idx == 1 &&
6864         X86::isZeroNode(Op.getOperand(0)) &&
6865         !X86::isZeroNode(Op.getOperand(1))) {
6866       unsigned NumBits = VT.getSizeInBits();
6867       return getVShift(true, VT,
6868                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6869                                    VT, Op.getOperand(1)),
6870                        NumBits/2, DAG, *this, dl);
6871     }
6872
6873     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6874       return SDValue();
6875
6876     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6877     // is a non-constant being inserted into an element other than the low one,
6878     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6879     // movd/movss) to move this into the low element, then shuffle it into
6880     // place.
6881     if (EVTBits == 32) {
6882       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6883
6884       // If using the new shuffle lowering, just directly insert this.
6885       if (ExperimentalVectorShuffleLowering)
6886         return getShuffleVectorZeroOrUndef(Item, Idx, NumZero > 0, Subtarget, DAG);
6887
6888       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6889       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6890       SmallVector<int, 8> MaskVec;
6891       for (unsigned i = 0; i != NumElems; ++i)
6892         MaskVec.push_back(i == Idx ? 0 : 1);
6893       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6894     }
6895   }
6896
6897   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6898   if (Values.size() == 1) {
6899     if (EVTBits == 32) {
6900       // Instead of a shuffle like this:
6901       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6902       // Check if it's possible to issue this instead.
6903       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6904       unsigned Idx = countTrailingZeros(NonZeros);
6905       SDValue Item = Op.getOperand(Idx);
6906       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6907         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6908     }
6909     return SDValue();
6910   }
6911
6912   // A vector full of immediates; various special cases are already
6913   // handled, so this is best done with a single constant-pool load.
6914   if (IsAllConstants)
6915     return SDValue();
6916
6917   // For AVX-length vectors, build the individual 128-bit pieces and use
6918   // shuffles to put them in place.
6919   if (VT.is256BitVector() || VT.is512BitVector()) {
6920     SmallVector<SDValue, 64> V;
6921     for (unsigned i = 0; i != NumElems; ++i)
6922       V.push_back(Op.getOperand(i));
6923
6924     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6925
6926     // Build both the lower and upper subvector.
6927     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6928                                 makeArrayRef(&V[0], NumElems/2));
6929     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6930                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6931
6932     // Recreate the wider vector with the lower and upper part.
6933     if (VT.is256BitVector())
6934       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6935     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6936   }
6937
6938   // Let legalizer expand 2-wide build_vectors.
6939   if (EVTBits == 64) {
6940     if (NumNonZero == 1) {
6941       // One half is zero or undef.
6942       unsigned Idx = countTrailingZeros(NonZeros);
6943       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6944                                  Op.getOperand(Idx));
6945       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6946     }
6947     return SDValue();
6948   }
6949
6950   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6951   if (EVTBits == 8 && NumElems == 16) {
6952     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6953                                         Subtarget, *this);
6954     if (V.getNode()) return V;
6955   }
6956
6957   if (EVTBits == 16 && NumElems == 8) {
6958     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6959                                       Subtarget, *this);
6960     if (V.getNode()) return V;
6961   }
6962
6963   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6964   if (EVTBits == 32 && NumElems == 4) {
6965     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6966                                       NumZero, DAG, Subtarget, *this);
6967     if (V.getNode())
6968       return V;
6969   }
6970
6971   // If element VT is == 32 bits, turn it into a number of shuffles.
6972   SmallVector<SDValue, 8> V(NumElems);
6973   if (NumElems == 4 && NumZero > 0) {
6974     for (unsigned i = 0; i < 4; ++i) {
6975       bool isZero = !(NonZeros & (1 << i));
6976       if (isZero)
6977         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
6978       else
6979         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6980     }
6981
6982     for (unsigned i = 0; i < 2; ++i) {
6983       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
6984         default: break;
6985         case 0:
6986           V[i] = V[i*2];  // Must be a zero vector.
6987           break;
6988         case 1:
6989           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
6990           break;
6991         case 2:
6992           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
6993           break;
6994         case 3:
6995           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
6996           break;
6997       }
6998     }
6999
7000     bool Reverse1 = (NonZeros & 0x3) == 2;
7001     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
7002     int MaskVec[] = {
7003       Reverse1 ? 1 : 0,
7004       Reverse1 ? 0 : 1,
7005       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
7006       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
7007     };
7008     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
7009   }
7010
7011   if (Values.size() > 1 && VT.is128BitVector()) {
7012     // Check for a build vector of consecutive loads.
7013     for (unsigned i = 0; i < NumElems; ++i)
7014       V[i] = Op.getOperand(i);
7015
7016     // Check for elements which are consecutive loads.
7017     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
7018     if (LD.getNode())
7019       return LD;
7020
7021     // Check for a build vector from mostly shuffle plus few inserting.
7022     SDValue Sh = buildFromShuffleMostly(Op, DAG);
7023     if (Sh.getNode())
7024       return Sh;
7025
7026     // For SSE 4.1, use insertps to put the high elements into the low element.
7027     if (getSubtarget()->hasSSE41()) {
7028       SDValue Result;
7029       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
7030         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
7031       else
7032         Result = DAG.getUNDEF(VT);
7033
7034       for (unsigned i = 1; i < NumElems; ++i) {
7035         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
7036         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
7037                              Op.getOperand(i), DAG.getIntPtrConstant(i));
7038       }
7039       return Result;
7040     }
7041
7042     // Otherwise, expand into a number of unpckl*, start by extending each of
7043     // our (non-undef) elements to the full vector width with the element in the
7044     // bottom slot of the vector (which generates no code for SSE).
7045     for (unsigned i = 0; i < NumElems; ++i) {
7046       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
7047         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7048       else
7049         V[i] = DAG.getUNDEF(VT);
7050     }
7051
7052     // Next, we iteratively mix elements, e.g. for v4f32:
7053     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
7054     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
7055     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
7056     unsigned EltStride = NumElems >> 1;
7057     while (EltStride != 0) {
7058       for (unsigned i = 0; i < EltStride; ++i) {
7059         // If V[i+EltStride] is undef and this is the first round of mixing,
7060         // then it is safe to just drop this shuffle: V[i] is already in the
7061         // right place, the one element (since it's the first round) being
7062         // inserted as undef can be dropped.  This isn't safe for successive
7063         // rounds because they will permute elements within both vectors.
7064         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
7065             EltStride == NumElems/2)
7066           continue;
7067
7068         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
7069       }
7070       EltStride >>= 1;
7071     }
7072     return V[0];
7073   }
7074   return SDValue();
7075 }
7076
7077 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
7078 // to create 256-bit vectors from two other 128-bit ones.
7079 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7080   SDLoc dl(Op);
7081   MVT ResVT = Op.getSimpleValueType();
7082
7083   assert((ResVT.is256BitVector() ||
7084           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
7085
7086   SDValue V1 = Op.getOperand(0);
7087   SDValue V2 = Op.getOperand(1);
7088   unsigned NumElems = ResVT.getVectorNumElements();
7089   if(ResVT.is256BitVector())
7090     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7091
7092   if (Op.getNumOperands() == 4) {
7093     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
7094                                 ResVT.getVectorNumElements()/2);
7095     SDValue V3 = Op.getOperand(2);
7096     SDValue V4 = Op.getOperand(3);
7097     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
7098       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7099   }
7100   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7101 }
7102
7103 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7104   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7105   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7106          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7107           Op.getNumOperands() == 4)));
7108
7109   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7110   // from two other 128-bit ones.
7111
7112   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7113   return LowerAVXCONCAT_VECTORS(Op, DAG);
7114 }
7115
7116
7117 //===----------------------------------------------------------------------===//
7118 // Vector shuffle lowering
7119 //
7120 // This is an experimental code path for lowering vector shuffles on x86. It is
7121 // designed to handle arbitrary vector shuffles and blends, gracefully
7122 // degrading performance as necessary. It works hard to recognize idiomatic
7123 // shuffles and lower them to optimal instruction patterns without leaving
7124 // a framework that allows reasonably efficient handling of all vector shuffle
7125 // patterns.
7126 //===----------------------------------------------------------------------===//
7127
7128 /// \brief Tiny helper function to identify a no-op mask.
7129 ///
7130 /// This is a somewhat boring predicate function. It checks whether the mask
7131 /// array input, which is assumed to be a single-input shuffle mask of the kind
7132 /// used by the X86 shuffle instructions (not a fully general
7133 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7134 /// in-place shuffle are 'no-op's.
7135 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7136   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7137     if (Mask[i] != -1 && Mask[i] != i)
7138       return false;
7139   return true;
7140 }
7141
7142 /// \brief Helper function to classify a mask as a single-input mask.
7143 ///
7144 /// This isn't a generic single-input test because in the vector shuffle
7145 /// lowering we canonicalize single inputs to be the first input operand. This
7146 /// means we can more quickly test for a single input by only checking whether
7147 /// an input from the second operand exists. We also assume that the size of
7148 /// mask corresponds to the size of the input vectors which isn't true in the
7149 /// fully general case.
7150 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7151   for (int M : Mask)
7152     if (M >= (int)Mask.size())
7153       return false;
7154   return true;
7155 }
7156
7157 // Hide this symbol with an anonymous namespace instead of 'static' so that MSVC
7158 // 2013 will allow us to use it as a non-type template parameter.
7159 namespace {
7160
7161 /// \brief Implementation of the \c isShuffleEquivalent variadic functor.
7162 ///
7163 /// See its documentation for details.
7164 bool isShuffleEquivalentImpl(ArrayRef<int> Mask, ArrayRef<const int *> Args) {
7165   if (Mask.size() != Args.size())
7166     return false;
7167   for (int i = 0, e = Mask.size(); i < e; ++i) {
7168     assert(*Args[i] >= 0 && "Arguments must be positive integers!");
7169     assert(*Args[i] < (int)Args.size() * 2 &&
7170            "Argument outside the range of possible shuffle inputs!");
7171     if (Mask[i] != -1 && Mask[i] != *Args[i])
7172       return false;
7173   }
7174   return true;
7175 }
7176
7177 } // namespace
7178
7179 /// \brief Checks whether a shuffle mask is equivalent to an explicit list of
7180 /// arguments.
7181 ///
7182 /// This is a fast way to test a shuffle mask against a fixed pattern:
7183 ///
7184 ///   if (isShuffleEquivalent(Mask, 3, 2, 1, 0)) { ... }
7185 ///
7186 /// It returns true if the mask is exactly as wide as the argument list, and
7187 /// each element of the mask is either -1 (signifying undef) or the value given
7188 /// in the argument.
7189 static const VariadicFunction1<
7190     bool, ArrayRef<int>, int, isShuffleEquivalentImpl> isShuffleEquivalent = {};
7191
7192 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7193 ///
7194 /// This helper function produces an 8-bit shuffle immediate corresponding to
7195 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7196 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7197 /// example.
7198 ///
7199 /// NB: We rely heavily on "undef" masks preserving the input lane.
7200 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7201                                           SelectionDAG &DAG) {
7202   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7203   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7204   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7205   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7206   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7207
7208   unsigned Imm = 0;
7209   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7210   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7211   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7212   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7213   return DAG.getConstant(Imm, MVT::i8);
7214 }
7215
7216 /// \brief Try to emit a blend instruction for a shuffle.
7217 ///
7218 /// This doesn't do any checks for the availability of instructions for blending
7219 /// these values. It relies on the availability of the X86ISD::BLENDI pattern to
7220 /// be matched in the backend with the type given. What it does check for is
7221 /// that the shuffle mask is in fact a blend.
7222 static SDValue lowerVectorShuffleAsBlend(SDLoc DL, MVT VT, SDValue V1,
7223                                          SDValue V2, ArrayRef<int> Mask,
7224                                          SelectionDAG &DAG) {
7225
7226   unsigned BlendMask = 0;
7227   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7228     if (Mask[i] >= Size) {
7229       if (Mask[i] != i + Size)
7230         return SDValue(); // Shuffled V2 input!
7231       BlendMask |= 1u << i;
7232       continue;
7233     }
7234     if (Mask[i] >= 0 && Mask[i] != i)
7235       return SDValue(); // Shuffled V1 input!
7236   }
7237   switch (VT.SimpleTy) {
7238   case MVT::v2f64:
7239   case MVT::v4f32:
7240   case MVT::v4f64:
7241   case MVT::v8f32:
7242     return DAG.getNode(X86ISD::BLENDI, DL, VT, V1, V2,
7243                        DAG.getConstant(BlendMask, MVT::i8));
7244
7245   case MVT::v8i16:
7246   case MVT::v4i32:
7247   case MVT::v2i64: {
7248     // For integer shuffles we need to expand the mask and cast the inputs to
7249     // v8i16s prior to blending.
7250     int Scale = 8 / VT.getVectorNumElements();
7251     BlendMask = 0;
7252     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7253       if (Mask[i] >= Size)
7254         for (int j = 0; j < Scale; ++j)
7255           BlendMask |= 1u << (i * Scale + j);
7256
7257     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
7258     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
7259     return DAG.getNode(ISD::BITCAST, DL, VT,
7260                        DAG.getNode(X86ISD::BLENDI, DL, MVT::v8i16, V1, V2,
7261                                    DAG.getConstant(BlendMask, MVT::i8)));
7262   }
7263
7264   default:
7265     llvm_unreachable("Not a supported integer vector type!");
7266   }
7267 }
7268
7269 /// \brief Try to lower a vector shuffle as a byte rotation.
7270 ///
7271 /// We have a generic PALIGNR instruction in x86 that will do an arbitrary
7272 /// byte-rotation of a the concatentation of two vectors. This routine will
7273 /// try to generically lower a vector shuffle through such an instruction. It
7274 /// does not check for the availability of PALIGNR-based lowerings, only the
7275 /// applicability of this strategy to the given mask. This matches shuffle
7276 /// vectors that look like:
7277 /// 
7278 ///   v8i16 [11, 12, 13, 14, 15, 0, 1, 2]
7279 /// 
7280 /// Essentially it concatenates V1 and V2, shifts right by some number of
7281 /// elements, and takes the low elements as the result. Note that while this is
7282 /// specified as a *right shift* because x86 is little-endian, it is a *left
7283 /// rotate* of the vector lanes.
7284 ///
7285 /// Note that this only handles 128-bit vector widths currently.
7286 static SDValue lowerVectorShuffleAsByteRotate(SDLoc DL, MVT VT, SDValue V1,
7287                                               SDValue V2,
7288                                               ArrayRef<int> Mask,
7289                                               SelectionDAG &DAG) {
7290   assert(!isNoopShuffleMask(Mask) && "We shouldn't lower no-op shuffles!");
7291
7292   // We need to detect various ways of spelling a rotation:
7293   //   [11, 12, 13, 14, 15,  0,  1,  2]
7294   //   [-1, 12, 13, 14, -1, -1,  1, -1]
7295   //   [-1, -1, -1, -1, -1, -1,  1,  2]
7296   //   [ 3,  4,  5,  6,  7,  8,  9, 10]
7297   //   [-1,  4,  5,  6, -1, -1,  9, -1]
7298   //   [-1,  4,  5,  6, -1, -1, -1, -1]
7299   int Rotation = 0;
7300   SDValue Lo, Hi;
7301   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7302     if (Mask[i] == -1)
7303       continue;
7304     assert(Mask[i] >= 0 && "Only -1 is a valid negative mask element!");
7305
7306     // Based on the mod-Size value of this mask element determine where
7307     // a rotated vector would have started.
7308     int StartIdx = i - (Mask[i] % Size);
7309     if (StartIdx == 0)
7310       // The identity rotation isn't interesting, stop.
7311       return SDValue();
7312
7313     // If we found the tail of a vector the rotation must be the missing
7314     // front. If we found the head of a vector, it must be how much of the head.
7315     int CandidateRotation = StartIdx < 0 ? -StartIdx : Size - StartIdx;
7316
7317     if (Rotation == 0)
7318       Rotation = CandidateRotation;
7319     else if (Rotation != CandidateRotation)
7320       // The rotations don't match, so we can't match this mask.
7321       return SDValue();
7322
7323     // Compute which value this mask is pointing at.
7324     SDValue MaskV = Mask[i] < Size ? V1 : V2;
7325
7326     // Compute which of the two target values this index should be assigned to.
7327     // This reflects whether the high elements are remaining or the low elements
7328     // are remaining.
7329     SDValue &TargetV = StartIdx < 0 ? Hi : Lo;
7330
7331     // Either set up this value if we've not encountered it before, or check
7332     // that it remains consistent.
7333     if (!TargetV)
7334       TargetV = MaskV;
7335     else if (TargetV != MaskV)
7336       // This may be a rotation, but it pulls from the inputs in some
7337       // unsupported interleaving.
7338       return SDValue();
7339   }
7340
7341   // Check that we successfully analyzed the mask, and normalize the results.
7342   assert(Rotation != 0 && "Failed to locate a viable rotation!");
7343   assert((Lo || Hi) && "Failed to find a rotated input vector!");
7344   if (!Lo)
7345     Lo = Hi;
7346   else if (!Hi)
7347     Hi = Lo;
7348
7349   // Cast the inputs to v16i8 to match PALIGNR.
7350   Lo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Lo);
7351   Hi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Hi);
7352
7353   assert(VT.getSizeInBits() == 128 &&
7354          "Rotate-based lowering only supports 128-bit lowering!");
7355   assert(Mask.size() <= 16 &&
7356          "Can shuffle at most 16 bytes in a 128-bit vector!");
7357   // The actual rotate instruction rotates bytes, so we need to scale the
7358   // rotation based on how many bytes are in the vector.
7359   int Scale = 16 / Mask.size();
7360
7361   return DAG.getNode(ISD::BITCAST, DL, VT,
7362                      DAG.getNode(X86ISD::PALIGNR, DL, MVT::v16i8, Hi, Lo,
7363                                  DAG.getConstant(Rotation * Scale, MVT::i8)));
7364 }
7365
7366 /// \brief Compute whether each element of a shuffle is zeroable.
7367 ///
7368 /// A "zeroable" vector shuffle element is one which can be lowered to zero.
7369 /// Either it is an undef element in the shuffle mask, the element of the input
7370 /// referenced is undef, or the element of the input referenced is known to be
7371 /// zero. Many x86 shuffles can zero lanes cheaply and we often want to handle
7372 /// as many lanes with this technique as possible to simplify the remaining
7373 /// shuffle.
7374 static SmallBitVector computeZeroableShuffleElements(ArrayRef<int> Mask,
7375                                                      SDValue V1, SDValue V2) {
7376   SmallBitVector Zeroable(Mask.size(), false);
7377
7378   bool V1IsZero = ISD::isBuildVectorAllZeros(V1.getNode());
7379   bool V2IsZero = ISD::isBuildVectorAllZeros(V2.getNode());
7380
7381   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7382     int M = Mask[i];
7383     // Handle the easy cases.
7384     if (M < 0 || (M >= 0 && M < Size && V1IsZero) || (M >= Size && V2IsZero)) {
7385       Zeroable[i] = true;
7386       continue;
7387     }
7388
7389     // If this is an index into a build_vector node, dig out the input value and
7390     // use it.
7391     SDValue V = M < Size ? V1 : V2;
7392     if (V.getOpcode() != ISD::BUILD_VECTOR)
7393       continue;
7394
7395     SDValue Input = V.getOperand(M % Size);
7396     // The UNDEF opcode check really should be dead code here, but not quite
7397     // worth asserting on (it isn't invalid, just unexpected).
7398     if (Input.getOpcode() == ISD::UNDEF || X86::isZeroNode(Input))
7399       Zeroable[i] = true;
7400   }
7401
7402   return Zeroable;
7403 }
7404
7405 /// \brief Lower a vector shuffle as a zero or any extension.
7406 ///
7407 /// Given a specific number of elements, element bit width, and extension
7408 /// stride, produce either a zero or any extension based on the available
7409 /// features of the subtarget.
7410 static SDValue lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7411     SDLoc DL, MVT VT, int NumElements, int Scale, bool AnyExt, SDValue InputV,
7412     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7413   assert(Scale > 1 && "Need a scale to extend.");
7414   int EltBits = VT.getSizeInBits() / NumElements;
7415   assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
7416          "Only 8, 16, and 32 bit elements can be extended.");
7417   assert(Scale * EltBits <= 64 && "Cannot zero extend past 64 bits.");
7418
7419   // Found a valid zext mask! Try various lowering strategies based on the
7420   // input type and available ISA extensions.
7421   if (Subtarget->hasSSE41()) {
7422     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7423     MVT ExtVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits * Scale),
7424                                  NumElements / Scale);
7425     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7426     return DAG.getNode(ISD::BITCAST, DL, VT,
7427                        DAG.getNode(X86ISD::VZEXT, DL, ExtVT, InputV));
7428   }
7429
7430   // For any extends we can cheat for larger element sizes and use shuffle
7431   // instructions that can fold with a load and/or copy.
7432   if (AnyExt && EltBits == 32) {
7433     int PSHUFDMask[4] = {0, -1, 1, -1};
7434     return DAG.getNode(
7435         ISD::BITCAST, DL, VT,
7436         DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7437                     DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7438                     getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7439   }
7440   if (AnyExt && EltBits == 16 && Scale > 2) {
7441     int PSHUFDMask[4] = {0, -1, 0, -1};
7442     InputV = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7443                          DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7444                          getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG));
7445     int PSHUFHWMask[4] = {1, -1, -1, -1};
7446     return DAG.getNode(
7447         ISD::BITCAST, DL, VT,
7448         DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16,
7449                     DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, InputV),
7450                     getV4X86ShuffleImm8ForMask(PSHUFHWMask, DAG)));
7451   }
7452
7453   // If this would require more than 2 unpack instructions to expand, use
7454   // pshufb when available. We can only use more than 2 unpack instructions
7455   // when zero extending i8 elements which also makes it easier to use pshufb.
7456   if (Scale > 4 && EltBits == 8 && Subtarget->hasSSSE3()) {
7457     assert(NumElements == 16 && "Unexpected byte vector width!");
7458     SDValue PSHUFBMask[16];
7459     for (int i = 0; i < 16; ++i)
7460       PSHUFBMask[i] =
7461           DAG.getConstant((i % Scale == 0) ? i / Scale : 0x80, MVT::i8);
7462     InputV = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, InputV);
7463     return DAG.getNode(ISD::BITCAST, DL, VT,
7464                        DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, InputV,
7465                                    DAG.getNode(ISD::BUILD_VECTOR, DL,
7466                                                MVT::v16i8, PSHUFBMask)));
7467   }
7468
7469   // Otherwise emit a sequence of unpacks.
7470   do {
7471     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7472     SDValue Ext = AnyExt ? DAG.getUNDEF(InputVT)
7473                          : getZeroVector(InputVT, Subtarget, DAG, DL);
7474     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7475     InputV = DAG.getNode(X86ISD::UNPCKL, DL, InputVT, InputV, Ext);
7476     Scale /= 2;
7477     EltBits *= 2;
7478     NumElements /= 2;
7479   } while (Scale > 1);
7480   return DAG.getNode(ISD::BITCAST, DL, VT, InputV);
7481 }
7482
7483 /// \brief Try to lower a vector shuffle as a zero extension on any micrarch.
7484 ///
7485 /// This routine will try to do everything in its power to cleverly lower
7486 /// a shuffle which happens to match the pattern of a zero extend. It doesn't
7487 /// check for the profitability of this lowering,  it tries to aggressively
7488 /// match this pattern. It will use all of the micro-architectural details it
7489 /// can to emit an efficient lowering. It handles both blends with all-zero
7490 /// inputs to explicitly zero-extend and undef-lanes (sometimes undef due to
7491 /// masking out later).
7492 ///
7493 /// The reason we have dedicated lowering for zext-style shuffles is that they
7494 /// are both incredibly common and often quite performance sensitive.
7495 static SDValue lowerVectorShuffleAsZeroOrAnyExtend(
7496     SDLoc DL, MVT VT, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7497     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7498   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7499
7500   int Bits = VT.getSizeInBits();
7501   int NumElements = Mask.size();
7502
7503   // Define a helper function to check a particular ext-scale and lower to it if
7504   // valid.
7505   auto Lower = [&](int Scale) -> SDValue {
7506     SDValue InputV;
7507     bool AnyExt = true;
7508     for (int i = 0; i < NumElements; ++i) {
7509       if (Mask[i] == -1)
7510         continue; // Valid anywhere but doesn't tell us anything.
7511       if (i % Scale != 0) {
7512         // Each of the extend elements needs to be zeroable.
7513         if (!Zeroable[i])
7514           return SDValue();
7515
7516         // We no lorger are in the anyext case.
7517         AnyExt = false;
7518         continue;
7519       }
7520
7521       // Each of the base elements needs to be consecutive indices into the
7522       // same input vector.
7523       SDValue V = Mask[i] < NumElements ? V1 : V2;
7524       if (!InputV)
7525         InputV = V;
7526       else if (InputV != V)
7527         return SDValue(); // Flip-flopping inputs.
7528
7529       if (Mask[i] % NumElements != i / Scale)
7530         return SDValue(); // Non-consecutive strided elemenst.
7531     }
7532
7533     // If we fail to find an input, we have a zero-shuffle which should always
7534     // have already been handled.
7535     // FIXME: Maybe handle this here in case during blending we end up with one?
7536     if (!InputV)
7537       return SDValue();
7538
7539     return lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7540         DL, VT, NumElements, Scale, AnyExt, InputV, Subtarget, DAG);
7541   };
7542
7543   // The widest scale possible for extending is to a 64-bit integer.
7544   assert(Bits % 64 == 0 &&
7545          "The number of bits in a vector must be divisible by 64 on x86!");
7546   int NumExtElements = Bits / 64;
7547
7548   // Each iteration, try extending the elements half as much, but into twice as
7549   // many elements.
7550   for (; NumExtElements < NumElements; NumExtElements *= 2) {
7551     assert(NumElements % NumExtElements == 0 &&
7552            "The input vector size must be divisble by the extended size.");
7553     if (SDValue V = Lower(NumElements / NumExtElements))
7554       return V;
7555   }
7556
7557   // No viable ext lowering found.
7558   return SDValue();
7559 }
7560
7561 /// \brief Try to lower insertion of a single element into a zero vector.
7562 ///
7563 /// This is a common pattern that we have especially efficient patterns to lower
7564 /// across all subtarget feature sets.
7565 static SDValue lowerVectorShuffleAsElementInsertion(
7566     MVT VT, SDLoc DL, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7567     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7568   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7569
7570   int V2Index = std::find_if(Mask.begin(), Mask.end(),
7571                              [&Mask](int M) { return M >= (int)Mask.size(); }) -
7572                 Mask.begin();
7573   if (Mask.size() == 2) {
7574     if (!Zeroable[V2Index ^ 1]) {
7575       // For 2-wide masks we may be able to just invert the inputs. We use an xor
7576       // with 2 to flip from {2,3} to {0,1} and vice versa.
7577       int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
7578                             Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
7579       if (Zeroable[V2Index])
7580         return lowerVectorShuffleAsElementInsertion(VT, DL, V2, V1, InverseMask,
7581                                                     Subtarget, DAG);
7582       else
7583         return SDValue();
7584     }
7585   } else {
7586     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7587       if (i != V2Index && !Zeroable[i])
7588         return SDValue(); // Not inserting into a zero vector.
7589   }
7590
7591   // Step over any bitcasts on either input so we can scan the actual
7592   // BUILD_VECTOR nodes.
7593   while (V1.getOpcode() == ISD::BITCAST)
7594     V1 = V1.getOperand(0);
7595   while (V2.getOpcode() == ISD::BITCAST)
7596     V2 = V2.getOperand(0);
7597
7598   // Check for a single input from a SCALAR_TO_VECTOR node.
7599   // FIXME: All of this should be canonicalized into INSERT_VECTOR_ELT and
7600   // all the smarts here sunk into that routine. However, the current
7601   // lowering of BUILD_VECTOR makes that nearly impossible until the old
7602   // vector shuffle lowering is dead.
7603   if (!((V2.getOpcode() == ISD::SCALAR_TO_VECTOR &&
7604          Mask[V2Index] == (int)Mask.size()) ||
7605         V2.getOpcode() == ISD::BUILD_VECTOR))
7606     return SDValue();
7607
7608   SDValue V2S = V2.getOperand(Mask[V2Index] - Mask.size());
7609
7610   // First, we need to zext the scalar if it is smaller than an i32.
7611   MVT ExtVT = VT;
7612   MVT EltVT = VT.getVectorElementType();
7613   V2S = DAG.getNode(ISD::BITCAST, DL, EltVT, V2S);
7614   if (EltVT == MVT::i8 || EltVT == MVT::i16) {
7615     // Zero-extend directly to i32.
7616     ExtVT = MVT::v4i32;
7617     V2S = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, V2S);
7618   }
7619
7620   V2 = DAG.getNode(X86ISD::VZEXT_MOVL, DL, ExtVT,
7621                    DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, ExtVT, V2S));
7622   if (ExtVT != VT)
7623     V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7624
7625   if (V2Index != 0) {
7626     // If we have 4 or fewer lanes we can cheaply shuffle the element into
7627     // the desired position. Otherwise it is more efficient to do a vector
7628     // shift left. We know that we can do a vector shift left because all
7629     // the inputs are zero.
7630     if (VT.isFloatingPoint() || VT.getVectorNumElements() <= 4) {
7631       SmallVector<int, 4> V2Shuffle(Mask.size(), 1);
7632       V2Shuffle[V2Index] = 0;
7633       V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Shuffle);
7634     } else {
7635       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, V2);
7636       V2 = DAG.getNode(
7637           X86ISD::VSHLDQ, DL, MVT::v2i64, V2,
7638           DAG.getConstant(
7639               V2Index * EltVT.getSizeInBits(),
7640               DAG.getTargetLoweringInfo().getScalarShiftAmountTy(MVT::v2i64)));
7641       V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7642     }
7643   }
7644   return V2;
7645 }
7646
7647 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7648 ///
7649 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7650 /// support for floating point shuffles but not integer shuffles. These
7651 /// instructions will incur a domain crossing penalty on some chips though so
7652 /// it is better to avoid lowering through this for integer vectors where
7653 /// possible.
7654 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7655                                        const X86Subtarget *Subtarget,
7656                                        SelectionDAG &DAG) {
7657   SDLoc DL(Op);
7658   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7659   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7660   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7661   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7662   ArrayRef<int> Mask = SVOp->getMask();
7663   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7664
7665   if (isSingleInputShuffleMask(Mask)) {
7666     // Straight shuffle of a single input vector. Simulate this by using the
7667     // single input as both of the "inputs" to this instruction..
7668     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7669
7670     if (Subtarget->hasAVX()) {
7671       // If we have AVX, we can use VPERMILPS which will allow folding a load
7672       // into the shuffle.
7673       return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v2f64, V1,
7674                          DAG.getConstant(SHUFPDMask, MVT::i8));
7675     }
7676
7677     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7678                        DAG.getConstant(SHUFPDMask, MVT::i8));
7679   }
7680   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7681   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7682
7683   // Use dedicated unpack instructions for masks that match their pattern.
7684   if (isShuffleEquivalent(Mask, 0, 2))
7685     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2f64, V1, V2);
7686   if (isShuffleEquivalent(Mask, 1, 3))
7687     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2f64, V1, V2);
7688
7689   // If we have a single input, insert that into V1 if we can do so cheaply.
7690   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1)
7691     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7692             MVT::v2f64, DL, V1, V2, Mask, Subtarget, DAG))
7693       return Insertion;
7694
7695   if (Subtarget->hasSSE41())
7696     if (SDValue Blend =
7697             lowerVectorShuffleAsBlend(DL, MVT::v2f64, V1, V2, Mask, DAG))
7698       return Blend;
7699
7700   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7701   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7702                      DAG.getConstant(SHUFPDMask, MVT::i8));
7703 }
7704
7705 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7706 ///
7707 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7708 /// the integer unit to minimize domain crossing penalties. However, for blends
7709 /// it falls back to the floating point shuffle operation with appropriate bit
7710 /// casting.
7711 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7712                                        const X86Subtarget *Subtarget,
7713                                        SelectionDAG &DAG) {
7714   SDLoc DL(Op);
7715   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
7716   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7717   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7718   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7719   ArrayRef<int> Mask = SVOp->getMask();
7720   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7721
7722   if (isSingleInputShuffleMask(Mask)) {
7723     // Straight shuffle of a single input vector. For everything from SSE2
7724     // onward this has a single fast instruction with no scary immediates.
7725     // We have to map the mask as it is actually a v4i32 shuffle instruction.
7726     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
7727     int WidenedMask[4] = {
7728         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
7729         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
7730     return DAG.getNode(
7731         ISD::BITCAST, DL, MVT::v2i64,
7732         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
7733                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
7734   }
7735
7736   // Use dedicated unpack instructions for masks that match their pattern.
7737   if (isShuffleEquivalent(Mask, 0, 2))
7738     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, V1, V2);
7739   if (isShuffleEquivalent(Mask, 1, 3))
7740     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2i64, V1, V2);
7741
7742   // If we have a single input from V2 insert that into V1 if we can do so
7743   // cheaply.
7744   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1)
7745     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7746             MVT::v2i64, DL, V1, V2, Mask, Subtarget, DAG))
7747       return Insertion;
7748
7749   if (Subtarget->hasSSE41())
7750     if (SDValue Blend =
7751             lowerVectorShuffleAsBlend(DL, MVT::v2i64, V1, V2, Mask, DAG))
7752       return Blend;
7753
7754   // Try to use rotation instructions if available.
7755   if (Subtarget->hasSSSE3())
7756     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
7757             DL, MVT::v2i64, V1, V2, Mask, DAG))
7758       return Rotate;
7759
7760   // We implement this with SHUFPD which is pretty lame because it will likely
7761   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
7762   // However, all the alternatives are still more cycles and newer chips don't
7763   // have this problem. It would be really nice if x86 had better shuffles here.
7764   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
7765   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
7766   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
7767                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
7768 }
7769
7770 /// \brief Lower 4-lane 32-bit floating point shuffles.
7771 ///
7772 /// Uses instructions exclusively from the floating point unit to minimize
7773 /// domain crossing penalties, as these are sufficient to implement all v4f32
7774 /// shuffles.
7775 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7776                                        const X86Subtarget *Subtarget,
7777                                        SelectionDAG &DAG) {
7778   SDLoc DL(Op);
7779   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
7780   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7781   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7782   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7783   ArrayRef<int> Mask = SVOp->getMask();
7784   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7785
7786   SDValue LowV = V1, HighV = V2;
7787   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
7788
7789   int NumV2Elements =
7790       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7791
7792   if (NumV2Elements == 0) {
7793     if (Subtarget->hasAVX()) {
7794       // If we have AVX, we can use VPERMILPS which will allow folding a load
7795       // into the shuffle.
7796       return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v4f32, V1,
7797                          getV4X86ShuffleImm8ForMask(Mask, DAG));
7798     }
7799
7800     // Otherwise, use a straight shuffle of a single input vector. We pass the
7801     // input vector to both operands to simulate this with a SHUFPS.
7802     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
7803                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7804   }
7805
7806   // Use dedicated unpack instructions for masks that match their pattern.
7807   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7808     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f32, V1, V2);
7809   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7810     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f32, V1, V2);
7811
7812   // There are special ways we can lower some single-element blends. However, we
7813   // have custom ways we can lower more complex single-element blends below that
7814   // we defer to if both this and BLENDPS fail to match, so restrict this to
7815   // when the V2 input is targeting element 0 of the mask -- that is the fast
7816   // case here.
7817   if (NumV2Elements == 1 && Mask[0] >= 4)
7818     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4f32, DL, V1, V2,
7819                                                          Mask, Subtarget, DAG))
7820       return V;
7821
7822   if (Subtarget->hasSSE41())
7823     if (SDValue Blend =
7824             lowerVectorShuffleAsBlend(DL, MVT::v4f32, V1, V2, Mask, DAG))
7825       return Blend;
7826
7827   if (NumV2Elements == 1) {
7828     int V2Index =
7829         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7830         Mask.begin();
7831
7832     // Check for whether we can use INSERTPS to perform the blend. We only use
7833     // INSERTPS when the V1 elements are already in the correct locations
7834     // because otherwise we can just always use two SHUFPS instructions which
7835     // are much smaller to encode than a SHUFPS and an INSERTPS.
7836     if (Subtarget->hasSSE41()) {
7837       // When using INSERTPS we can zero any lane of the destination. Collect
7838       // the zero inputs into a mask and drop them from the lanes of V1 which
7839       // actually need to be present as inputs to the INSERTPS.
7840       SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7841
7842       // Synthesize a shuffle mask for the non-zero and non-v2 inputs.
7843       bool InsertNeedsShuffle = false;
7844       unsigned ZMask = 0;
7845       for (int i = 0; i < 4; ++i)
7846         if (i != V2Index) {
7847           if (Zeroable[i]) {
7848             ZMask |= 1 << i;
7849           } else if (Mask[i] != i) {
7850             InsertNeedsShuffle = true;
7851             break;
7852           }
7853         }
7854
7855       // We don't want to use INSERTPS or other insertion techniques if it will
7856       // require shuffling anyways.
7857       if (!InsertNeedsShuffle) {
7858         // If all of V1 is zeroable, replace it with undef.
7859         if ((ZMask | 1 << V2Index) == 0xF)
7860           V1 = DAG.getUNDEF(MVT::v4f32);
7861
7862         unsigned InsertPSMask = (Mask[V2Index] - 4) << 6 | V2Index << 4 | ZMask;
7863         assert((InsertPSMask & ~0xFFu) == 0 && "Invalid mask!");
7864
7865         // Insert the V2 element into the desired position.
7866         return DAG.getNode(X86ISD::INSERTPS, DL, MVT::v4f32, V1, V2,
7867                            DAG.getConstant(InsertPSMask, MVT::i8));
7868       }
7869     }
7870
7871     // Compute the index adjacent to V2Index and in the same half by toggling
7872     // the low bit.
7873     int V2AdjIndex = V2Index ^ 1;
7874
7875     if (Mask[V2AdjIndex] == -1) {
7876       // Handles all the cases where we have a single V2 element and an undef.
7877       // This will only ever happen in the high lanes because we commute the
7878       // vector otherwise.
7879       if (V2Index < 2)
7880         std::swap(LowV, HighV);
7881       NewMask[V2Index] -= 4;
7882     } else {
7883       // Handle the case where the V2 element ends up adjacent to a V1 element.
7884       // To make this work, blend them together as the first step.
7885       int V1Index = V2AdjIndex;
7886       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
7887       V2 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V2, V1,
7888                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7889
7890       // Now proceed to reconstruct the final blend as we have the necessary
7891       // high or low half formed.
7892       if (V2Index < 2) {
7893         LowV = V2;
7894         HighV = V1;
7895       } else {
7896         HighV = V2;
7897       }
7898       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
7899       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
7900     }
7901   } else if (NumV2Elements == 2) {
7902     if (Mask[0] < 4 && Mask[1] < 4) {
7903       // Handle the easy case where we have V1 in the low lanes and V2 in the
7904       // high lanes. We never see this reversed because we sort the shuffle.
7905       NewMask[2] -= 4;
7906       NewMask[3] -= 4;
7907     } else {
7908       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
7909       // trying to place elements directly, just blend them and set up the final
7910       // shuffle to place them.
7911
7912       // The first two blend mask elements are for V1, the second two are for
7913       // V2.
7914       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
7915                           Mask[2] < 4 ? Mask[2] : Mask[3],
7916                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
7917                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
7918       V1 = DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V2,
7919                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7920
7921       // Now we do a normal shuffle of V1 by giving V1 as both operands to
7922       // a blend.
7923       LowV = HighV = V1;
7924       NewMask[0] = Mask[0] < 4 ? 0 : 2;
7925       NewMask[1] = Mask[0] < 4 ? 2 : 0;
7926       NewMask[2] = Mask[2] < 4 ? 1 : 3;
7927       NewMask[3] = Mask[2] < 4 ? 3 : 1;
7928     }
7929   }
7930   return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, LowV, HighV,
7931                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
7932 }
7933
7934 /// \brief Lower 4-lane i32 vector shuffles.
7935 ///
7936 /// We try to handle these with integer-domain shuffles where we can, but for
7937 /// blends we use the floating point domain blend instructions.
7938 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7939                                        const X86Subtarget *Subtarget,
7940                                        SelectionDAG &DAG) {
7941   SDLoc DL(Op);
7942   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
7943   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7944   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7945   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7946   ArrayRef<int> Mask = SVOp->getMask();
7947   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7948
7949   int NumV2Elements =
7950       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7951
7952   if (NumV2Elements == 0) {
7953     // Straight shuffle of a single input vector. For everything from SSE2
7954     // onward this has a single fast instruction with no scary immediates.
7955     // We coerce the shuffle pattern to be compatible with UNPCK instructions
7956     // but we aren't actually going to use the UNPCK instruction because doing
7957     // so prevents folding a load into this instruction or making a copy.
7958     const int UnpackLoMask[] = {0, 0, 1, 1};
7959     const int UnpackHiMask[] = {2, 2, 3, 3};
7960     if (isShuffleEquivalent(Mask, 0, 0, 1, 1))
7961       Mask = UnpackLoMask;
7962     else if (isShuffleEquivalent(Mask, 2, 2, 3, 3))
7963       Mask = UnpackHiMask;
7964
7965     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
7966                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7967   }
7968
7969   // Whenever we can lower this as a zext, that instruction is strictly faster
7970   // than any alternative.
7971   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(DL, MVT::v4i32, V1, V2,
7972                                                          Mask, Subtarget, DAG))
7973     return ZExt;
7974
7975   // Use dedicated unpack instructions for masks that match their pattern.
7976   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7977     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i32, V1, V2);
7978   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7979     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i32, V1, V2);
7980
7981   // There are special ways we can lower some single-element blends.
7982   if (NumV2Elements == 1)
7983     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4i32, DL, V1, V2,
7984                                                          Mask, Subtarget, DAG))
7985       return V;
7986
7987   if (Subtarget->hasSSE41())
7988     if (SDValue Blend =
7989             lowerVectorShuffleAsBlend(DL, MVT::v4i32, V1, V2, Mask, DAG))
7990       return Blend;
7991
7992   // Try to use rotation instructions if available.
7993   if (Subtarget->hasSSSE3())
7994     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
7995             DL, MVT::v4i32, V1, V2, Mask, DAG))
7996       return Rotate;
7997
7998   // We implement this with SHUFPS because it can blend from two vectors.
7999   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
8000   // up the inputs, bypassing domain shift penalties that we would encur if we
8001   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
8002   // relevant.
8003   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
8004                      DAG.getVectorShuffle(
8005                          MVT::v4f32, DL,
8006                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
8007                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
8008 }
8009
8010 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
8011 /// shuffle lowering, and the most complex part.
8012 ///
8013 /// The lowering strategy is to try to form pairs of input lanes which are
8014 /// targeted at the same half of the final vector, and then use a dword shuffle
8015 /// to place them onto the right half, and finally unpack the paired lanes into
8016 /// their final position.
8017 ///
8018 /// The exact breakdown of how to form these dword pairs and align them on the
8019 /// correct sides is really tricky. See the comments within the function for
8020 /// more of the details.
8021 static SDValue lowerV8I16SingleInputVectorShuffle(
8022     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
8023     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
8024   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8025   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
8026   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
8027
8028   SmallVector<int, 4> LoInputs;
8029   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
8030                [](int M) { return M >= 0; });
8031   std::sort(LoInputs.begin(), LoInputs.end());
8032   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
8033   SmallVector<int, 4> HiInputs;
8034   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
8035                [](int M) { return M >= 0; });
8036   std::sort(HiInputs.begin(), HiInputs.end());
8037   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
8038   int NumLToL =
8039       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
8040   int NumHToL = LoInputs.size() - NumLToL;
8041   int NumLToH =
8042       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
8043   int NumHToH = HiInputs.size() - NumLToH;
8044   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
8045   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
8046   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
8047   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
8048
8049   // Use dedicated unpack instructions for masks that match their pattern.
8050   if (isShuffleEquivalent(Mask, 0, 0, 1, 1, 2, 2, 3, 3))
8051     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, V, V);
8052   if (isShuffleEquivalent(Mask, 4, 4, 5, 5, 6, 6, 7, 7))
8053     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i16, V, V);
8054
8055   // Try to use rotation instructions if available.
8056   if (Subtarget->hasSSSE3())
8057     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8058             DL, MVT::v8i16, V, V, Mask, DAG))
8059       return Rotate;
8060
8061   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
8062   // such inputs we can swap two of the dwords across the half mark and end up
8063   // with <=2 inputs to each half in each half. Once there, we can fall through
8064   // to the generic code below. For example:
8065   //
8066   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8067   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
8068   //
8069   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
8070   // and an existing 2-into-2 on the other half. In this case we may have to
8071   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
8072   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
8073   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
8074   // because any other situation (including a 3-into-1 or 1-into-3 in the other
8075   // half than the one we target for fixing) will be fixed when we re-enter this
8076   // path. We will also combine away any sequence of PSHUFD instructions that
8077   // result into a single instruction. Here is an example of the tricky case:
8078   //
8079   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8080   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
8081   //
8082   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
8083   //
8084   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
8085   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
8086   //
8087   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
8088   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
8089   //
8090   // The result is fine to be handled by the generic logic.
8091   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
8092                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
8093                           int AOffset, int BOffset) {
8094     assert((AToAInputs.size() == 3 || AToAInputs.size() == 1) &&
8095            "Must call this with A having 3 or 1 inputs from the A half.");
8096     assert((BToAInputs.size() == 1 || BToAInputs.size() == 3) &&
8097            "Must call this with B having 1 or 3 inputs from the B half.");
8098     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
8099            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
8100
8101     // Compute the index of dword with only one word among the three inputs in
8102     // a half by taking the sum of the half with three inputs and subtracting
8103     // the sum of the actual three inputs. The difference is the remaining
8104     // slot.
8105     int ADWord, BDWord;
8106     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
8107     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
8108     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
8109     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
8110     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
8111     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
8112     int TripleNonInputIdx =
8113         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
8114     TripleDWord = TripleNonInputIdx / 2;
8115
8116     // We use xor with one to compute the adjacent DWord to whichever one the
8117     // OneInput is in.
8118     OneInputDWord = (OneInput / 2) ^ 1;
8119
8120     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
8121     // and BToA inputs. If there is also such a problem with the BToB and AToB
8122     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
8123     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
8124     // is essential that we don't *create* a 3<-1 as then we might oscillate.
8125     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
8126       // Compute how many inputs will be flipped by swapping these DWords. We
8127       // need
8128       // to balance this to ensure we don't form a 3-1 shuffle in the other
8129       // half.
8130       int NumFlippedAToBInputs =
8131           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
8132           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
8133       int NumFlippedBToBInputs =
8134           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
8135           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
8136       if ((NumFlippedAToBInputs == 1 &&
8137            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
8138           (NumFlippedBToBInputs == 1 &&
8139            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
8140         // We choose whether to fix the A half or B half based on whether that
8141         // half has zero flipped inputs. At zero, we may not be able to fix it
8142         // with that half. We also bias towards fixing the B half because that
8143         // will more commonly be the high half, and we have to bias one way.
8144         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
8145                                                        ArrayRef<int> Inputs) {
8146           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
8147           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
8148                                          PinnedIdx ^ 1) != Inputs.end();
8149           // Determine whether the free index is in the flipped dword or the
8150           // unflipped dword based on where the pinned index is. We use this bit
8151           // in an xor to conditionally select the adjacent dword.
8152           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
8153           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8154                                              FixFreeIdx) != Inputs.end();
8155           if (IsFixIdxInput == IsFixFreeIdxInput)
8156             FixFreeIdx += 1;
8157           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8158                                         FixFreeIdx) != Inputs.end();
8159           assert(IsFixIdxInput != IsFixFreeIdxInput &&
8160                  "We need to be changing the number of flipped inputs!");
8161           int PSHUFHalfMask[] = {0, 1, 2, 3};
8162           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
8163           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
8164                           MVT::v8i16, V,
8165                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
8166
8167           for (int &M : Mask)
8168             if (M != -1 && M == FixIdx)
8169               M = FixFreeIdx;
8170             else if (M != -1 && M == FixFreeIdx)
8171               M = FixIdx;
8172         };
8173         if (NumFlippedBToBInputs != 0) {
8174           int BPinnedIdx =
8175               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8176           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
8177         } else {
8178           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
8179           int APinnedIdx =
8180               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8181           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
8182         }
8183       }
8184     }
8185
8186     int PSHUFDMask[] = {0, 1, 2, 3};
8187     PSHUFDMask[ADWord] = BDWord;
8188     PSHUFDMask[BDWord] = ADWord;
8189     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8190                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8191                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8192                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8193
8194     // Adjust the mask to match the new locations of A and B.
8195     for (int &M : Mask)
8196       if (M != -1 && M/2 == ADWord)
8197         M = 2 * BDWord + M % 2;
8198       else if (M != -1 && M/2 == BDWord)
8199         M = 2 * ADWord + M % 2;
8200
8201     // Recurse back into this routine to re-compute state now that this isn't
8202     // a 3 and 1 problem.
8203     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8204                                 Mask);
8205   };
8206   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
8207     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
8208   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
8209     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
8210
8211   // At this point there are at most two inputs to the low and high halves from
8212   // each half. That means the inputs can always be grouped into dwords and
8213   // those dwords can then be moved to the correct half with a dword shuffle.
8214   // We use at most one low and one high word shuffle to collect these paired
8215   // inputs into dwords, and finally a dword shuffle to place them.
8216   int PSHUFLMask[4] = {-1, -1, -1, -1};
8217   int PSHUFHMask[4] = {-1, -1, -1, -1};
8218   int PSHUFDMask[4] = {-1, -1, -1, -1};
8219
8220   // First fix the masks for all the inputs that are staying in their
8221   // original halves. This will then dictate the targets of the cross-half
8222   // shuffles.
8223   auto fixInPlaceInputs =
8224       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
8225                     MutableArrayRef<int> SourceHalfMask,
8226                     MutableArrayRef<int> HalfMask, int HalfOffset) {
8227     if (InPlaceInputs.empty())
8228       return;
8229     if (InPlaceInputs.size() == 1) {
8230       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8231           InPlaceInputs[0] - HalfOffset;
8232       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
8233       return;
8234     }
8235     if (IncomingInputs.empty()) {
8236       // Just fix all of the in place inputs.
8237       for (int Input : InPlaceInputs) {
8238         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
8239         PSHUFDMask[Input / 2] = Input / 2;
8240       }
8241       return;
8242     }
8243
8244     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
8245     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8246         InPlaceInputs[0] - HalfOffset;
8247     // Put the second input next to the first so that they are packed into
8248     // a dword. We find the adjacent index by toggling the low bit.
8249     int AdjIndex = InPlaceInputs[0] ^ 1;
8250     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
8251     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
8252     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
8253   };
8254   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
8255   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
8256
8257   // Now gather the cross-half inputs and place them into a free dword of
8258   // their target half.
8259   // FIXME: This operation could almost certainly be simplified dramatically to
8260   // look more like the 3-1 fixing operation.
8261   auto moveInputsToRightHalf = [&PSHUFDMask](
8262       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
8263       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
8264       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
8265       int DestOffset) {
8266     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
8267       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
8268     };
8269     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
8270                                                int Word) {
8271       int LowWord = Word & ~1;
8272       int HighWord = Word | 1;
8273       return isWordClobbered(SourceHalfMask, LowWord) ||
8274              isWordClobbered(SourceHalfMask, HighWord);
8275     };
8276
8277     if (IncomingInputs.empty())
8278       return;
8279
8280     if (ExistingInputs.empty()) {
8281       // Map any dwords with inputs from them into the right half.
8282       for (int Input : IncomingInputs) {
8283         // If the source half mask maps over the inputs, turn those into
8284         // swaps and use the swapped lane.
8285         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
8286           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
8287             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
8288                 Input - SourceOffset;
8289             // We have to swap the uses in our half mask in one sweep.
8290             for (int &M : HalfMask)
8291               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
8292                 M = Input;
8293               else if (M == Input)
8294                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8295           } else {
8296             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
8297                        Input - SourceOffset &&
8298                    "Previous placement doesn't match!");
8299           }
8300           // Note that this correctly re-maps both when we do a swap and when
8301           // we observe the other side of the swap above. We rely on that to
8302           // avoid swapping the members of the input list directly.
8303           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8304         }
8305
8306         // Map the input's dword into the correct half.
8307         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
8308           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
8309         else
8310           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
8311                      Input / 2 &&
8312                  "Previous placement doesn't match!");
8313       }
8314
8315       // And just directly shift any other-half mask elements to be same-half
8316       // as we will have mirrored the dword containing the element into the
8317       // same position within that half.
8318       for (int &M : HalfMask)
8319         if (M >= SourceOffset && M < SourceOffset + 4) {
8320           M = M - SourceOffset + DestOffset;
8321           assert(M >= 0 && "This should never wrap below zero!");
8322         }
8323       return;
8324     }
8325
8326     // Ensure we have the input in a viable dword of its current half. This
8327     // is particularly tricky because the original position may be clobbered
8328     // by inputs being moved and *staying* in that half.
8329     if (IncomingInputs.size() == 1) {
8330       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8331         int InputFixed = std::find(std::begin(SourceHalfMask),
8332                                    std::end(SourceHalfMask), -1) -
8333                          std::begin(SourceHalfMask) + SourceOffset;
8334         SourceHalfMask[InputFixed - SourceOffset] =
8335             IncomingInputs[0] - SourceOffset;
8336         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
8337                      InputFixed);
8338         IncomingInputs[0] = InputFixed;
8339       }
8340     } else if (IncomingInputs.size() == 2) {
8341       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
8342           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8343         // We have two non-adjacent or clobbered inputs we need to extract from
8344         // the source half. To do this, we need to map them into some adjacent
8345         // dword slot in the source mask.
8346         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
8347                               IncomingInputs[1] - SourceOffset};
8348
8349         // If there is a free slot in the source half mask adjacent to one of
8350         // the inputs, place the other input in it. We use (Index XOR 1) to
8351         // compute an adjacent index.
8352         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
8353             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
8354           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
8355           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8356           InputsFixed[1] = InputsFixed[0] ^ 1;
8357         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
8358                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
8359           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
8360           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
8361           InputsFixed[0] = InputsFixed[1] ^ 1;
8362         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
8363                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
8364           // The two inputs are in the same DWord but it is clobbered and the
8365           // adjacent DWord isn't used at all. Move both inputs to the free
8366           // slot.
8367           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
8368           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
8369           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
8370           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
8371         } else {
8372           // The only way we hit this point is if there is no clobbering
8373           // (because there are no off-half inputs to this half) and there is no
8374           // free slot adjacent to one of the inputs. In this case, we have to
8375           // swap an input with a non-input.
8376           for (int i = 0; i < 4; ++i)
8377             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
8378                    "We can't handle any clobbers here!");
8379           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
8380                  "Cannot have adjacent inputs here!");
8381
8382           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8383           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
8384
8385           // We also have to update the final source mask in this case because
8386           // it may need to undo the above swap.
8387           for (int &M : FinalSourceHalfMask)
8388             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
8389               M = InputsFixed[1] + SourceOffset;
8390             else if (M == InputsFixed[1] + SourceOffset)
8391               M = (InputsFixed[0] ^ 1) + SourceOffset;
8392
8393           InputsFixed[1] = InputsFixed[0] ^ 1;
8394         }
8395
8396         // Point everything at the fixed inputs.
8397         for (int &M : HalfMask)
8398           if (M == IncomingInputs[0])
8399             M = InputsFixed[0] + SourceOffset;
8400           else if (M == IncomingInputs[1])
8401             M = InputsFixed[1] + SourceOffset;
8402
8403         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
8404         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
8405       }
8406     } else {
8407       llvm_unreachable("Unhandled input size!");
8408     }
8409
8410     // Now hoist the DWord down to the right half.
8411     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
8412     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
8413     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
8414     for (int &M : HalfMask)
8415       for (int Input : IncomingInputs)
8416         if (M == Input)
8417           M = FreeDWord * 2 + Input % 2;
8418   };
8419   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
8420                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
8421   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
8422                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
8423
8424   // Now enact all the shuffles we've computed to move the inputs into their
8425   // target half.
8426   if (!isNoopShuffleMask(PSHUFLMask))
8427     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8428                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
8429   if (!isNoopShuffleMask(PSHUFHMask))
8430     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8431                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
8432   if (!isNoopShuffleMask(PSHUFDMask))
8433     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8434                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8435                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8436                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8437
8438   // At this point, each half should contain all its inputs, and we can then
8439   // just shuffle them into their final position.
8440   assert(std::count_if(LoMask.begin(), LoMask.end(),
8441                        [](int M) { return M >= 4; }) == 0 &&
8442          "Failed to lift all the high half inputs to the low mask!");
8443   assert(std::count_if(HiMask.begin(), HiMask.end(),
8444                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
8445          "Failed to lift all the low half inputs to the high mask!");
8446
8447   // Do a half shuffle for the low mask.
8448   if (!isNoopShuffleMask(LoMask))
8449     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8450                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
8451
8452   // Do a half shuffle with the high mask after shifting its values down.
8453   for (int &M : HiMask)
8454     if (M >= 0)
8455       M -= 4;
8456   if (!isNoopShuffleMask(HiMask))
8457     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8458                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
8459
8460   return V;
8461 }
8462
8463 /// \brief Detect whether the mask pattern should be lowered through
8464 /// interleaving.
8465 ///
8466 /// This essentially tests whether viewing the mask as an interleaving of two
8467 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
8468 /// lowering it through interleaving is a significantly better strategy.
8469 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
8470   int NumEvenInputs[2] = {0, 0};
8471   int NumOddInputs[2] = {0, 0};
8472   int NumLoInputs[2] = {0, 0};
8473   int NumHiInputs[2] = {0, 0};
8474   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
8475     if (Mask[i] < 0)
8476       continue;
8477
8478     int InputIdx = Mask[i] >= Size;
8479
8480     if (i < Size / 2)
8481       ++NumLoInputs[InputIdx];
8482     else
8483       ++NumHiInputs[InputIdx];
8484
8485     if ((i % 2) == 0)
8486       ++NumEvenInputs[InputIdx];
8487     else
8488       ++NumOddInputs[InputIdx];
8489   }
8490
8491   // The minimum number of cross-input results for both the interleaved and
8492   // split cases. If interleaving results in fewer cross-input results, return
8493   // true.
8494   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
8495                                     NumEvenInputs[0] + NumOddInputs[1]);
8496   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
8497                               NumLoInputs[0] + NumHiInputs[1]);
8498   return InterleavedCrosses < SplitCrosses;
8499 }
8500
8501 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
8502 ///
8503 /// This strategy only works when the inputs from each vector fit into a single
8504 /// half of that vector, and generally there are not so many inputs as to leave
8505 /// the in-place shuffles required highly constrained (and thus expensive). It
8506 /// shifts all the inputs into a single side of both input vectors and then
8507 /// uses an unpack to interleave these inputs in a single vector. At that
8508 /// point, we will fall back on the generic single input shuffle lowering.
8509 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
8510                                                  SDValue V2,
8511                                                  MutableArrayRef<int> Mask,
8512                                                  const X86Subtarget *Subtarget,
8513                                                  SelectionDAG &DAG) {
8514   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8515   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8516   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
8517   for (int i = 0; i < 8; ++i)
8518     if (Mask[i] >= 0 && Mask[i] < 4)
8519       LoV1Inputs.push_back(i);
8520     else if (Mask[i] >= 4 && Mask[i] < 8)
8521       HiV1Inputs.push_back(i);
8522     else if (Mask[i] >= 8 && Mask[i] < 12)
8523       LoV2Inputs.push_back(i);
8524     else if (Mask[i] >= 12)
8525       HiV2Inputs.push_back(i);
8526
8527   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
8528   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
8529   (void)NumV1Inputs;
8530   (void)NumV2Inputs;
8531   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
8532   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
8533   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
8534
8535   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
8536                      HiV1Inputs.size() + HiV2Inputs.size();
8537
8538   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
8539                               ArrayRef<int> HiInputs, bool MoveToLo,
8540                               int MaskOffset) {
8541     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
8542     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
8543     if (BadInputs.empty())
8544       return V;
8545
8546     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8547     int MoveOffset = MoveToLo ? 0 : 4;
8548
8549     if (GoodInputs.empty()) {
8550       for (int BadInput : BadInputs) {
8551         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
8552         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
8553       }
8554     } else {
8555       if (GoodInputs.size() == 2) {
8556         // If the low inputs are spread across two dwords, pack them into
8557         // a single dword.
8558         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
8559         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
8560         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
8561         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
8562       } else {
8563         // Otherwise pin the good inputs.
8564         for (int GoodInput : GoodInputs)
8565           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
8566       }
8567
8568       if (BadInputs.size() == 2) {
8569         // If we have two bad inputs then there may be either one or two good
8570         // inputs fixed in place. Find a fixed input, and then find the *other*
8571         // two adjacent indices by using modular arithmetic.
8572         int GoodMaskIdx =
8573             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
8574                          [](int M) { return M >= 0; }) -
8575             std::begin(MoveMask);
8576         int MoveMaskIdx =
8577             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
8578         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
8579         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
8580         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8581         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
8582         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8583         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
8584       } else {
8585         assert(BadInputs.size() == 1 && "All sizes handled");
8586         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
8587                                     std::end(MoveMask), -1) -
8588                           std::begin(MoveMask);
8589         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8590         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8591       }
8592     }
8593
8594     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8595                                 MoveMask);
8596   };
8597   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
8598                         /*MaskOffset*/ 0);
8599   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
8600                         /*MaskOffset*/ 8);
8601
8602   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
8603   // cross-half traffic in the final shuffle.
8604
8605   // Munge the mask to be a single-input mask after the unpack merges the
8606   // results.
8607   for (int &M : Mask)
8608     if (M != -1)
8609       M = 2 * (M % 4) + (M / 8);
8610
8611   return DAG.getVectorShuffle(
8612       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
8613                                   DL, MVT::v8i16, V1, V2),
8614       DAG.getUNDEF(MVT::v8i16), Mask);
8615 }
8616
8617 /// \brief Generic lowering of 8-lane i16 shuffles.
8618 ///
8619 /// This handles both single-input shuffles and combined shuffle/blends with
8620 /// two inputs. The single input shuffles are immediately delegated to
8621 /// a dedicated lowering routine.
8622 ///
8623 /// The blends are lowered in one of three fundamental ways. If there are few
8624 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
8625 /// of the input is significantly cheaper when lowered as an interleaving of
8626 /// the two inputs, try to interleave them. Otherwise, blend the low and high
8627 /// halves of the inputs separately (making them have relatively few inputs)
8628 /// and then concatenate them.
8629 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8630                                        const X86Subtarget *Subtarget,
8631                                        SelectionDAG &DAG) {
8632   SDLoc DL(Op);
8633   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
8634   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8635   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8636   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8637   ArrayRef<int> OrigMask = SVOp->getMask();
8638   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
8639                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
8640   MutableArrayRef<int> Mask(MaskStorage);
8641
8642   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
8643
8644   // Whenever we can lower this as a zext, that instruction is strictly faster
8645   // than any alternative.
8646   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
8647           DL, MVT::v8i16, V1, V2, OrigMask, Subtarget, DAG))
8648     return ZExt;
8649
8650   auto isV1 = [](int M) { return M >= 0 && M < 8; };
8651   auto isV2 = [](int M) { return M >= 8; };
8652
8653   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
8654   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
8655
8656   if (NumV2Inputs == 0)
8657     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
8658
8659   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
8660                             "to be V1-input shuffles.");
8661
8662   // There are special ways we can lower some single-element blends.
8663   if (NumV2Inputs == 1)
8664     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v8i16, DL, V1, V2,
8665                                                          Mask, Subtarget, DAG))
8666       return V;
8667
8668   if (Subtarget->hasSSE41())
8669     if (SDValue Blend =
8670             lowerVectorShuffleAsBlend(DL, MVT::v8i16, V1, V2, Mask, DAG))
8671       return Blend;
8672
8673   // Try to use rotation instructions if available.
8674   if (Subtarget->hasSSSE3())
8675     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v8i16, V1, V2, Mask, DAG))
8676       return Rotate;
8677
8678   if (NumV1Inputs + NumV2Inputs <= 4)
8679     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
8680
8681   // Check whether an interleaving lowering is likely to be more efficient.
8682   // This isn't perfect but it is a strong heuristic that tends to work well on
8683   // the kinds of shuffles that show up in practice.
8684   //
8685   // FIXME: Handle 1x, 2x, and 4x interleaving.
8686   if (shouldLowerAsInterleaving(Mask)) {
8687     // FIXME: Figure out whether we should pack these into the low or high
8688     // halves.
8689
8690     int EMask[8], OMask[8];
8691     for (int i = 0; i < 4; ++i) {
8692       EMask[i] = Mask[2*i];
8693       OMask[i] = Mask[2*i + 1];
8694       EMask[i + 4] = -1;
8695       OMask[i + 4] = -1;
8696     }
8697
8698     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
8699     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
8700
8701     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
8702   }
8703
8704   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8705   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8706
8707   for (int i = 0; i < 4; ++i) {
8708     LoBlendMask[i] = Mask[i];
8709     HiBlendMask[i] = Mask[i + 4];
8710   }
8711
8712   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8713   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8714   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
8715   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
8716
8717   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8718                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
8719 }
8720
8721 /// \brief Check whether a compaction lowering can be done by dropping even
8722 /// elements and compute how many times even elements must be dropped.
8723 ///
8724 /// This handles shuffles which take every Nth element where N is a power of
8725 /// two. Example shuffle masks:
8726 ///
8727 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
8728 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
8729 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
8730 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
8731 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
8732 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
8733 ///
8734 /// Any of these lanes can of course be undef.
8735 ///
8736 /// This routine only supports N <= 3.
8737 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
8738 /// for larger N.
8739 ///
8740 /// \returns N above, or the number of times even elements must be dropped if
8741 /// there is such a number. Otherwise returns zero.
8742 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
8743   // Figure out whether we're looping over two inputs or just one.
8744   bool IsSingleInput = isSingleInputShuffleMask(Mask);
8745
8746   // The modulus for the shuffle vector entries is based on whether this is
8747   // a single input or not.
8748   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
8749   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
8750          "We should only be called with masks with a power-of-2 size!");
8751
8752   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
8753
8754   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
8755   // and 2^3 simultaneously. This is because we may have ambiguity with
8756   // partially undef inputs.
8757   bool ViableForN[3] = {true, true, true};
8758
8759   for (int i = 0, e = Mask.size(); i < e; ++i) {
8760     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
8761     // want.
8762     if (Mask[i] == -1)
8763       continue;
8764
8765     bool IsAnyViable = false;
8766     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8767       if (ViableForN[j]) {
8768         uint64_t N = j + 1;
8769
8770         // The shuffle mask must be equal to (i * 2^N) % M.
8771         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
8772           IsAnyViable = true;
8773         else
8774           ViableForN[j] = false;
8775       }
8776     // Early exit if we exhaust the possible powers of two.
8777     if (!IsAnyViable)
8778       break;
8779   }
8780
8781   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8782     if (ViableForN[j])
8783       return j + 1;
8784
8785   // Return 0 as there is no viable power of two.
8786   return 0;
8787 }
8788
8789 /// \brief Generic lowering of v16i8 shuffles.
8790 ///
8791 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
8792 /// detect any complexity reducing interleaving. If that doesn't help, it uses
8793 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
8794 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
8795 /// back together.
8796 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8797                                        const X86Subtarget *Subtarget,
8798                                        SelectionDAG &DAG) {
8799   SDLoc DL(Op);
8800   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
8801   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8802   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8803   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8804   ArrayRef<int> OrigMask = SVOp->getMask();
8805   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
8806
8807   // Try to use rotation instructions if available.
8808   if (Subtarget->hasSSSE3())
8809     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v16i8, V1, V2,
8810                                                         OrigMask, DAG))
8811       return Rotate;
8812
8813   // Try to use a zext lowering.
8814   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
8815           DL, MVT::v16i8, V1, V2, OrigMask, Subtarget, DAG))
8816     return ZExt;
8817
8818   int MaskStorage[16] = {
8819       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
8820       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
8821       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
8822       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
8823   MutableArrayRef<int> Mask(MaskStorage);
8824   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
8825   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
8826
8827   int NumV2Elements =
8828       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 16; });
8829
8830   // For single-input shuffles, there are some nicer lowering tricks we can use.
8831   if (NumV2Elements == 0) {
8832     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
8833     // Notably, this handles splat and partial-splat shuffles more efficiently.
8834     // However, it only makes sense if the pre-duplication shuffle simplifies
8835     // things significantly. Currently, this means we need to be able to
8836     // express the pre-duplication shuffle as an i16 shuffle.
8837     //
8838     // FIXME: We should check for other patterns which can be widened into an
8839     // i16 shuffle as well.
8840     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
8841       for (int i = 0; i < 16; i += 2)
8842         if (Mask[i] != -1 && Mask[i + 1] != -1 && Mask[i] != Mask[i + 1])
8843           return false;
8844
8845       return true;
8846     };
8847     auto tryToWidenViaDuplication = [&]() -> SDValue {
8848       if (!canWidenViaDuplication(Mask))
8849         return SDValue();
8850       SmallVector<int, 4> LoInputs;
8851       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
8852                    [](int M) { return M >= 0 && M < 8; });
8853       std::sort(LoInputs.begin(), LoInputs.end());
8854       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
8855                      LoInputs.end());
8856       SmallVector<int, 4> HiInputs;
8857       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
8858                    [](int M) { return M >= 8; });
8859       std::sort(HiInputs.begin(), HiInputs.end());
8860       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
8861                      HiInputs.end());
8862
8863       bool TargetLo = LoInputs.size() >= HiInputs.size();
8864       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
8865       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
8866
8867       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8868       SmallDenseMap<int, int, 8> LaneMap;
8869       for (int I : InPlaceInputs) {
8870         PreDupI16Shuffle[I/2] = I/2;
8871         LaneMap[I] = I;
8872       }
8873       int j = TargetLo ? 0 : 4, je = j + 4;
8874       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
8875         // Check if j is already a shuffle of this input. This happens when
8876         // there are two adjacent bytes after we move the low one.
8877         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
8878           // If we haven't yet mapped the input, search for a slot into which
8879           // we can map it.
8880           while (j < je && PreDupI16Shuffle[j] != -1)
8881             ++j;
8882
8883           if (j == je)
8884             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
8885             return SDValue();
8886
8887           // Map this input with the i16 shuffle.
8888           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
8889         }
8890
8891         // Update the lane map based on the mapping we ended up with.
8892         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
8893       }
8894       V1 = DAG.getNode(
8895           ISD::BITCAST, DL, MVT::v16i8,
8896           DAG.getVectorShuffle(MVT::v8i16, DL,
8897                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8898                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
8899
8900       // Unpack the bytes to form the i16s that will be shuffled into place.
8901       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
8902                        MVT::v16i8, V1, V1);
8903
8904       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8905       for (int i = 0; i < 16; i += 2) {
8906         if (Mask[i] != -1)
8907           PostDupI16Shuffle[i / 2] = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
8908         assert(PostDupI16Shuffle[i / 2] < 8 && "Invalid v8 shuffle mask!");
8909       }
8910       return DAG.getNode(
8911           ISD::BITCAST, DL, MVT::v16i8,
8912           DAG.getVectorShuffle(MVT::v8i16, DL,
8913                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8914                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
8915     };
8916     if (SDValue V = tryToWidenViaDuplication())
8917       return V;
8918   }
8919
8920   // Check whether an interleaving lowering is likely to be more efficient.
8921   // This isn't perfect but it is a strong heuristic that tends to work well on
8922   // the kinds of shuffles that show up in practice.
8923   //
8924   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
8925   if (shouldLowerAsInterleaving(Mask)) {
8926     // FIXME: Figure out whether we should pack these into the low or high
8927     // halves.
8928
8929     int EMask[16], OMask[16];
8930     for (int i = 0; i < 8; ++i) {
8931       EMask[i] = Mask[2*i];
8932       OMask[i] = Mask[2*i + 1];
8933       EMask[i + 8] = -1;
8934       OMask[i + 8] = -1;
8935     }
8936
8937     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
8938     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
8939
8940     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
8941   }
8942
8943   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
8944   // with PSHUFB. It is important to do this before we attempt to generate any
8945   // blends but after all of the single-input lowerings. If the single input
8946   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
8947   // want to preserve that and we can DAG combine any longer sequences into
8948   // a PSHUFB in the end. But once we start blending from multiple inputs,
8949   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
8950   // and there are *very* few patterns that would actually be faster than the
8951   // PSHUFB approach because of its ability to zero lanes.
8952   //
8953   // FIXME: The only exceptions to the above are blends which are exact
8954   // interleavings with direct instructions supporting them. We currently don't
8955   // handle those well here.
8956   if (Subtarget->hasSSSE3()) {
8957     SDValue V1Mask[16];
8958     SDValue V2Mask[16];
8959     for (int i = 0; i < 16; ++i)
8960       if (Mask[i] == -1) {
8961         V1Mask[i] = V2Mask[i] = DAG.getConstant(0x80, MVT::i8);
8962       } else {
8963         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
8964         V2Mask[i] =
8965             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
8966       }
8967     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
8968                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
8969     if (isSingleInputShuffleMask(Mask))
8970       return V1; // Single inputs are easy.
8971
8972     // Otherwise, blend the two.
8973     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
8974                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
8975     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
8976   }
8977
8978   // There are special ways we can lower some single-element blends.
8979   if (NumV2Elements == 1)
8980     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v16i8, DL, V1, V2,
8981                                                          Mask, Subtarget, DAG))
8982       return V;
8983
8984   // Check whether a compaction lowering can be done. This handles shuffles
8985   // which take every Nth element for some even N. See the helper function for
8986   // details.
8987   //
8988   // We special case these as they can be particularly efficiently handled with
8989   // the PACKUSB instruction on x86 and they show up in common patterns of
8990   // rearranging bytes to truncate wide elements.
8991   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
8992     // NumEvenDrops is the power of two stride of the elements. Another way of
8993     // thinking about it is that we need to drop the even elements this many
8994     // times to get the original input.
8995     bool IsSingleInput = isSingleInputShuffleMask(Mask);
8996
8997     // First we need to zero all the dropped bytes.
8998     assert(NumEvenDrops <= 3 &&
8999            "No support for dropping even elements more than 3 times.");
9000     // We use the mask type to pick which bytes are preserved based on how many
9001     // elements are dropped.
9002     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
9003     SDValue ByteClearMask =
9004         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
9005                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
9006     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
9007     if (!IsSingleInput)
9008       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
9009
9010     // Now pack things back together.
9011     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
9012     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
9013     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
9014     for (int i = 1; i < NumEvenDrops; ++i) {
9015       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
9016       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
9017     }
9018
9019     return Result;
9020   }
9021
9022   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9023   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9024   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9025   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9026
9027   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
9028                             MutableArrayRef<int> V1HalfBlendMask,
9029                             MutableArrayRef<int> V2HalfBlendMask) {
9030     for (int i = 0; i < 8; ++i)
9031       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
9032         V1HalfBlendMask[i] = HalfMask[i];
9033         HalfMask[i] = i;
9034       } else if (HalfMask[i] >= 16) {
9035         V2HalfBlendMask[i] = HalfMask[i] - 16;
9036         HalfMask[i] = i + 8;
9037       }
9038   };
9039   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
9040   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
9041
9042   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
9043
9044   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
9045                              MutableArrayRef<int> HiBlendMask) {
9046     SDValue V1, V2;
9047     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
9048     // them out and avoid using UNPCK{L,H} to extract the elements of V as
9049     // i16s.
9050     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
9051                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
9052         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
9053                      [](int M) { return M >= 0 && M % 2 == 1; })) {
9054       // Use a mask to drop the high bytes.
9055       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
9056       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
9057                        DAG.getConstant(0x00FF, MVT::v8i16));
9058
9059       // This will be a single vector shuffle instead of a blend so nuke V2.
9060       V2 = DAG.getUNDEF(MVT::v8i16);
9061
9062       // Squash the masks to point directly into V1.
9063       for (int &M : LoBlendMask)
9064         if (M >= 0)
9065           M /= 2;
9066       for (int &M : HiBlendMask)
9067         if (M >= 0)
9068           M /= 2;
9069     } else {
9070       // Otherwise just unpack the low half of V into V1 and the high half into
9071       // V2 so that we can blend them as i16s.
9072       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9073                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
9074       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9075                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
9076     }
9077
9078     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9079     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9080     return std::make_pair(BlendedLo, BlendedHi);
9081   };
9082   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
9083   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
9084   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
9085
9086   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
9087   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
9088
9089   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
9090 }
9091
9092 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
9093 ///
9094 /// This routine breaks down the specific type of 128-bit shuffle and
9095 /// dispatches to the lowering routines accordingly.
9096 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9097                                         MVT VT, const X86Subtarget *Subtarget,
9098                                         SelectionDAG &DAG) {
9099   switch (VT.SimpleTy) {
9100   case MVT::v2i64:
9101     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9102   case MVT::v2f64:
9103     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9104   case MVT::v4i32:
9105     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9106   case MVT::v4f32:
9107     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9108   case MVT::v8i16:
9109     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
9110   case MVT::v16i8:
9111     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
9112
9113   default:
9114     llvm_unreachable("Unimplemented!");
9115   }
9116 }
9117
9118 /// \brief Test whether there are elements crossing 128-bit lanes in this
9119 /// shuffle mask.
9120 ///
9121 /// X86 divides up its shuffles into in-lane and cross-lane shuffle operations
9122 /// and we routinely test for these.
9123 static bool is128BitLaneCrossingShuffleMask(MVT VT, ArrayRef<int> Mask) {
9124   int LaneSize = 128 / VT.getScalarSizeInBits();
9125   int Size = Mask.size();
9126   for (int i = 0; i < Size; ++i)
9127     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
9128       return true;
9129   return false;
9130 }
9131
9132 /// \brief Generic routine to split a 256-bit vector shuffle into 128-bit
9133 /// shuffles.
9134 ///
9135 /// There is a severely limited set of shuffles available in AVX1 for 256-bit
9136 /// vectors resulting in routinely needing to split the shuffle into two 128-bit
9137 /// shuffles. This can be done generically for any 256-bit vector shuffle and so
9138 /// we encode the logic here for specific shuffle lowering routines to bail to
9139 /// when they exhaust the features avaible to more directly handle the shuffle.
9140 static SDValue splitAndLower256BitVectorShuffle(SDValue Op, SDValue V1,
9141                                                 SDValue V2,
9142                                                 const X86Subtarget *Subtarget,
9143                                                 SelectionDAG &DAG) {
9144   SDLoc DL(Op);
9145   MVT VT = Op.getSimpleValueType();
9146   assert(VT.getSizeInBits() == 256 && "Only for 256-bit vector shuffles!");
9147   assert(V1.getSimpleValueType() == VT && "Bad operand type!");
9148   assert(V2.getSimpleValueType() == VT && "Bad operand type!");
9149   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9150   ArrayRef<int> Mask = SVOp->getMask();
9151
9152   ArrayRef<int> LoMask = Mask.slice(0, Mask.size()/2);
9153   ArrayRef<int> HiMask = Mask.slice(Mask.size()/2);
9154
9155   int NumElements = VT.getVectorNumElements();
9156   int SplitNumElements = NumElements / 2;
9157   MVT ScalarVT = VT.getScalarType();
9158   MVT SplitVT = MVT::getVectorVT(ScalarVT, NumElements / 2);
9159
9160   SDValue LoV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9161                              DAG.getIntPtrConstant(0));
9162   SDValue HiV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9163                              DAG.getIntPtrConstant(SplitNumElements));
9164   SDValue LoV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9165                              DAG.getIntPtrConstant(0));
9166   SDValue HiV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9167                              DAG.getIntPtrConstant(SplitNumElements));
9168
9169   // Now create two 4-way blends of these half-width vectors.
9170   auto HalfBlend = [&](ArrayRef<int> HalfMask) {
9171     SmallVector<int, 16> V1BlendMask, V2BlendMask, BlendMask;
9172     for (int i = 0; i < SplitNumElements; ++i) {
9173       int M = HalfMask[i];
9174       if (M >= NumElements) {
9175         V2BlendMask.push_back(M - NumElements);
9176         V1BlendMask.push_back(-1);
9177         BlendMask.push_back(SplitNumElements + i);
9178       } else if (M >= 0) {
9179         V2BlendMask.push_back(-1);
9180         V1BlendMask.push_back(M);
9181         BlendMask.push_back(i);
9182       } else {
9183         V2BlendMask.push_back(-1);
9184         V1BlendMask.push_back(-1);
9185         BlendMask.push_back(-1);
9186       }
9187     }
9188     SDValue V1Blend = DAG.getVectorShuffle(SplitVT, DL, LoV1, HiV1, V1BlendMask);
9189     SDValue V2Blend = DAG.getVectorShuffle(SplitVT, DL, LoV2, HiV2, V2BlendMask);
9190     return DAG.getVectorShuffle(SplitVT, DL, V1Blend, V2Blend, BlendMask);
9191   };
9192   SDValue Lo = HalfBlend(LoMask);
9193   SDValue Hi = HalfBlend(HiMask);
9194   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, Lo, Hi);
9195 }
9196
9197 /// \brief Handle lowering of 4-lane 64-bit floating point shuffles.
9198 ///
9199 /// Also ends up handling lowering of 4-lane 64-bit integer shuffles when AVX2
9200 /// isn't available.
9201 static SDValue lowerV4F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9202                                        const X86Subtarget *Subtarget,
9203                                        SelectionDAG &DAG) {
9204   SDLoc DL(Op);
9205   assert(V1.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9206   assert(V2.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9207   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9208   ArrayRef<int> Mask = SVOp->getMask();
9209   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9210
9211   if (is128BitLaneCrossingShuffleMask(MVT::v4f64, Mask))
9212     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9213
9214   if (isSingleInputShuffleMask(Mask)) {
9215     // Non-half-crossing single input shuffles can be lowerid with an
9216     // interleaved permutation.
9217     unsigned VPERMILPMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1) |
9218                             ((Mask[2] == 3) << 2) | ((Mask[3] == 3) << 3);
9219     return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v4f64, V1,
9220                        DAG.getConstant(VPERMILPMask, MVT::i8));
9221   }
9222
9223   // X86 has dedicated unpack instructions that can handle specific blend
9224   // operations: UNPCKH and UNPCKL.
9225   if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9226     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V1, V2);
9227   if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9228     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V1, V2);
9229   if (isShuffleEquivalent(Mask, 4, 0, 6, 2))
9230     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V2, V1);
9231   if (isShuffleEquivalent(Mask, 5, 1, 7, 3))
9232     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V2, V1);
9233
9234   if (SDValue Blend =
9235           lowerVectorShuffleAsBlend(DL, MVT::v4f64, V1, V2, Mask, DAG))
9236     return Blend;
9237
9238   // Check if the blend happens to exactly fit that of SHUFPD.
9239   if (Mask[0] < 4 && (Mask[1] == -1 || Mask[1] >= 4) &&
9240       Mask[2] < 4 && (Mask[3] == -1 || Mask[3] >= 4)) {
9241     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 5) << 1) |
9242                           ((Mask[2] == 3) << 2) | ((Mask[3] == 7) << 3);
9243     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V1, V2,
9244                        DAG.getConstant(SHUFPDMask, MVT::i8));
9245   }
9246   if ((Mask[0] == -1 || Mask[0] >= 4) && Mask[1] < 4 &&
9247       (Mask[2] == -1 || Mask[2] >= 4) && Mask[3] < 4) {
9248     unsigned SHUFPDMask = (Mask[0] == 5) | ((Mask[1] == 1) << 1) |
9249                           ((Mask[2] == 7) << 2) | ((Mask[3] == 3) << 3);
9250     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V2, V1,
9251                        DAG.getConstant(SHUFPDMask, MVT::i8));
9252   }
9253
9254   // Shuffle the input elements into the desired positions in V1 and V2 and
9255   // blend them together.
9256   int V1Mask[] = {-1, -1, -1, -1};
9257   int V2Mask[] = {-1, -1, -1, -1};
9258   for (int i = 0; i < 4; ++i)
9259     if (Mask[i] >= 0 && Mask[i] < 4)
9260       V1Mask[i] = Mask[i];
9261     else if (Mask[i] >= 4)
9262       V2Mask[i] = Mask[i] - 4;
9263
9264   V1 = DAG.getVectorShuffle(MVT::v4f64, DL, V1, DAG.getUNDEF(MVT::v4f64), V1Mask);
9265   V2 = DAG.getVectorShuffle(MVT::v4f64, DL, V2, DAG.getUNDEF(MVT::v4f64), V2Mask);
9266
9267   unsigned BlendMask = 0;
9268   for (int i = 0; i < 4; ++i)
9269     if (Mask[i] >= 4)
9270       BlendMask |= 1 << i;
9271
9272   return DAG.getNode(X86ISD::BLENDI, DL, MVT::v4f64, V1, V2,
9273                      DAG.getConstant(BlendMask, MVT::i8));
9274 }
9275
9276 /// \brief Handle lowering of 4-lane 64-bit integer shuffles.
9277 ///
9278 /// Largely delegates to common code when we have AVX2 and to the floating-point
9279 /// code when we only have AVX.
9280 static SDValue lowerV4I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9281                                        const X86Subtarget *Subtarget,
9282                                        SelectionDAG &DAG) {
9283   SDLoc DL(Op);
9284   assert(Op.getSimpleValueType() == MVT::v4i64 && "Bad shuffle type!");
9285   assert(V1.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9286   assert(V2.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9287   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9288   ArrayRef<int> Mask = SVOp->getMask();
9289   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9290
9291   // FIXME: If we have AVX2, we should delegate to generic code as crossing
9292   // shuffles aren't a problem and FP and int have the same patterns.
9293
9294   if (is128BitLaneCrossingShuffleMask(MVT::v4i64, Mask))
9295     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9296
9297   // AVX1 doesn't provide any facilities for v4i64 shuffles, bitcast and
9298   // delegate to floating point code.
9299   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f64, V1);
9300   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f64, V2);
9301   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i64,
9302                      lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG));
9303 }
9304
9305 /// \brief Handle lowering of 8-lane 32-bit floating point shuffles.
9306 ///
9307 /// Also ends up handling lowering of 8-lane 32-bit integer shuffles when AVX2
9308 /// isn't available.
9309 static SDValue lowerV8F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9310                                        const X86Subtarget *Subtarget,
9311                                        SelectionDAG &DAG) {
9312   SDLoc DL(Op);
9313   assert(V1.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9314   assert(V2.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9315   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9316   ArrayRef<int> Mask = SVOp->getMask();
9317   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9318
9319   if (is128BitLaneCrossingShuffleMask(MVT::v8f32, Mask) ||
9320       isSingleInputShuffleMask(Mask))
9321     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9322
9323   if (SDValue Blend =
9324           lowerVectorShuffleAsBlend(DL, MVT::v8f32, V1, V2, Mask, DAG))
9325     return Blend;
9326
9327   // Shuffle the input elements into the desired positions in V1 and V2 and
9328   // blend them together.
9329   int V1Mask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9330   int V2Mask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9331   unsigned BlendMask = 0;
9332   for (int i = 0; i < 8; ++i)
9333     if (Mask[i] >= 0 && Mask[i] < 8) {
9334       V1Mask[i] = Mask[i];
9335     } else if (Mask[i] >= 8) {
9336       V2Mask[i] = Mask[i] - 8;
9337       BlendMask |= 1 << i;
9338     }
9339
9340   V1 = DAG.getVectorShuffle(MVT::v8f32, DL, V1, DAG.getUNDEF(MVT::v8f32), V1Mask);
9341   V2 = DAG.getVectorShuffle(MVT::v8f32, DL, V2, DAG.getUNDEF(MVT::v8f32), V2Mask);
9342
9343   return DAG.getNode(X86ISD::BLENDI, DL, MVT::v8f32, V1, V2,
9344                      DAG.getConstant(BlendMask, MVT::i8));
9345 }
9346
9347 /// \brief High-level routine to lower various 256-bit x86 vector shuffles.
9348 ///
9349 /// This routine either breaks down the specific type of a 256-bit x86 vector
9350 /// shuffle or splits it into two 128-bit shuffles and fuses the results back
9351 /// together based on the available instructions.
9352 static SDValue lower256BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9353                                         MVT VT, const X86Subtarget *Subtarget,
9354                                         SelectionDAG &DAG) {
9355   switch (VT.SimpleTy) {
9356   case MVT::v4f64:
9357     return lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9358   case MVT::v4i64:
9359     return lowerV4I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9360   case MVT::v8f32:
9361     return lowerV8F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9362   case MVT::v8i32:
9363   case MVT::v16i16:
9364   case MVT::v32i8:
9365     // Fall back to the basic pattern of extracting the high half and forming
9366     // a 4-way blend.
9367     // FIXME: Add targeted lowering for each type that can document rationale
9368     // for delegating to this when necessary.
9369     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9370
9371   default:
9372     llvm_unreachable("Not a valid 256-bit x86 vector type!");
9373   }
9374 }
9375
9376 /// \brief Tiny helper function to test whether a shuffle mask could be
9377 /// simplified by widening the elements being shuffled.
9378 static bool canWidenShuffleElements(ArrayRef<int> Mask) {
9379   for (int i = 0, Size = Mask.size(); i < Size; i += 2)
9380     if ((Mask[i] != -1 && Mask[i] % 2 != 0) ||
9381         (Mask[i + 1] != -1 && (Mask[i + 1] % 2 != 1 ||
9382                                (Mask[i] != -1 && Mask[i] + 1 != Mask[i + 1]))))
9383       return false;
9384
9385   return true;
9386 }
9387
9388 /// \brief Top-level lowering for x86 vector shuffles.
9389 ///
9390 /// This handles decomposition, canonicalization, and lowering of all x86
9391 /// vector shuffles. Most of the specific lowering strategies are encapsulated
9392 /// above in helper routines. The canonicalization attempts to widen shuffles
9393 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
9394 /// s.t. only one of the two inputs needs to be tested, etc.
9395 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
9396                                   SelectionDAG &DAG) {
9397   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9398   ArrayRef<int> Mask = SVOp->getMask();
9399   SDValue V1 = Op.getOperand(0);
9400   SDValue V2 = Op.getOperand(1);
9401   MVT VT = Op.getSimpleValueType();
9402   int NumElements = VT.getVectorNumElements();
9403   SDLoc dl(Op);
9404
9405   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
9406
9407   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
9408   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
9409   if (V1IsUndef && V2IsUndef)
9410     return DAG.getUNDEF(VT);
9411
9412   // When we create a shuffle node we put the UNDEF node to second operand,
9413   // but in some cases the first operand may be transformed to UNDEF.
9414   // In this case we should just commute the node.
9415   if (V1IsUndef)
9416     return DAG.getCommutedVectorShuffle(*SVOp);
9417
9418   // Check for non-undef masks pointing at an undef vector and make the masks
9419   // undef as well. This makes it easier to match the shuffle based solely on
9420   // the mask.
9421   if (V2IsUndef)
9422     for (int M : Mask)
9423       if (M >= NumElements) {
9424         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
9425         for (int &M : NewMask)
9426           if (M >= NumElements)
9427             M = -1;
9428         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
9429       }
9430
9431   // For integer vector shuffles, try to collapse them into a shuffle of fewer
9432   // lanes but wider integers. We cap this to not form integers larger than i64
9433   // but it might be interesting to form i128 integers to handle flipping the
9434   // low and high halves of AVX 256-bit vectors.
9435   if (VT.isInteger() && VT.getScalarSizeInBits() < 64 &&
9436       canWidenShuffleElements(Mask)) {
9437     SmallVector<int, 8> NewMask;
9438     for (int i = 0, Size = Mask.size(); i < Size; i += 2)
9439       NewMask.push_back(Mask[i] != -1
9440                             ? Mask[i] / 2
9441                             : (Mask[i + 1] != -1 ? Mask[i + 1] / 2 : -1));
9442     MVT NewVT =
9443         MVT::getVectorVT(MVT::getIntegerVT(VT.getScalarSizeInBits() * 2),
9444                          VT.getVectorNumElements() / 2);
9445     V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
9446     V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
9447     return DAG.getNode(ISD::BITCAST, dl, VT,
9448                        DAG.getVectorShuffle(NewVT, dl, V1, V2, NewMask));
9449   }
9450
9451   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
9452   for (int M : SVOp->getMask())
9453     if (M < 0)
9454       ++NumUndefElements;
9455     else if (M < NumElements)
9456       ++NumV1Elements;
9457     else
9458       ++NumV2Elements;
9459
9460   // Commute the shuffle as needed such that more elements come from V1 than
9461   // V2. This allows us to match the shuffle pattern strictly on how many
9462   // elements come from V1 without handling the symmetric cases.
9463   if (NumV2Elements > NumV1Elements)
9464     return DAG.getCommutedVectorShuffle(*SVOp);
9465
9466   // When the number of V1 and V2 elements are the same, try to minimize the
9467   // number of uses of V2 in the low half of the vector.
9468   if (NumV1Elements == NumV2Elements) {
9469     int LowV1Elements = 0, LowV2Elements = 0;
9470     for (int M : SVOp->getMask().slice(0, NumElements / 2))
9471       if (M >= NumElements)
9472         ++LowV2Elements;
9473       else if (M >= 0)
9474         ++LowV1Elements;
9475     if (LowV2Elements > LowV1Elements)
9476       return DAG.getCommutedVectorShuffle(*SVOp);
9477   }
9478
9479   // For each vector width, delegate to a specialized lowering routine.
9480   if (VT.getSizeInBits() == 128)
9481     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
9482
9483   if (VT.getSizeInBits() == 256)
9484     return lower256BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
9485
9486   llvm_unreachable("Unimplemented!");
9487 }
9488
9489
9490 //===----------------------------------------------------------------------===//
9491 // Legacy vector shuffle lowering
9492 //
9493 // This code is the legacy code handling vector shuffles until the above
9494 // replaces its functionality and performance.
9495 //===----------------------------------------------------------------------===//
9496
9497 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
9498                         bool hasInt256, unsigned *MaskOut = nullptr) {
9499   MVT EltVT = VT.getVectorElementType();
9500
9501   // There is no blend with immediate in AVX-512.
9502   if (VT.is512BitVector())
9503     return false;
9504
9505   if (!hasSSE41 || EltVT == MVT::i8)
9506     return false;
9507   if (!hasInt256 && VT == MVT::v16i16)
9508     return false;
9509
9510   unsigned MaskValue = 0;
9511   unsigned NumElems = VT.getVectorNumElements();
9512   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
9513   unsigned NumLanes = (NumElems - 1) / 8 + 1;
9514   unsigned NumElemsInLane = NumElems / NumLanes;
9515
9516   // Blend for v16i16 should be symetric for the both lanes.
9517   for (unsigned i = 0; i < NumElemsInLane; ++i) {
9518
9519     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
9520     int EltIdx = MaskVals[i];
9521
9522     if ((EltIdx < 0 || EltIdx == (int)i) &&
9523         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
9524       continue;
9525
9526     if (((unsigned)EltIdx == (i + NumElems)) &&
9527         (SndLaneEltIdx < 0 ||
9528          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
9529       MaskValue |= (1 << i);
9530     else
9531       return false;
9532   }
9533
9534   if (MaskOut)
9535     *MaskOut = MaskValue;
9536   return true;
9537 }
9538
9539 // Try to lower a shuffle node into a simple blend instruction.
9540 // This function assumes isBlendMask returns true for this
9541 // SuffleVectorSDNode
9542 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
9543                                           unsigned MaskValue,
9544                                           const X86Subtarget *Subtarget,
9545                                           SelectionDAG &DAG) {
9546   MVT VT = SVOp->getSimpleValueType(0);
9547   MVT EltVT = VT.getVectorElementType();
9548   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
9549                      Subtarget->hasInt256() && "Trying to lower a "
9550                                                "VECTOR_SHUFFLE to a Blend but "
9551                                                "with the wrong mask"));
9552   SDValue V1 = SVOp->getOperand(0);
9553   SDValue V2 = SVOp->getOperand(1);
9554   SDLoc dl(SVOp);
9555   unsigned NumElems = VT.getVectorNumElements();
9556
9557   // Convert i32 vectors to floating point if it is not AVX2.
9558   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
9559   MVT BlendVT = VT;
9560   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
9561     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
9562                                NumElems);
9563     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
9564     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
9565   }
9566
9567   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
9568                             DAG.getConstant(MaskValue, MVT::i32));
9569   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
9570 }
9571
9572 /// In vector type \p VT, return true if the element at index \p InputIdx
9573 /// falls on a different 128-bit lane than \p OutputIdx.
9574 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
9575                                      unsigned OutputIdx) {
9576   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
9577   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
9578 }
9579
9580 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
9581 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
9582 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
9583 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
9584 /// zero.
9585 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
9586                          SelectionDAG &DAG) {
9587   MVT VT = V1.getSimpleValueType();
9588   assert(VT.is128BitVector() || VT.is256BitVector());
9589
9590   MVT EltVT = VT.getVectorElementType();
9591   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
9592   unsigned NumElts = VT.getVectorNumElements();
9593
9594   SmallVector<SDValue, 32> PshufbMask;
9595   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
9596     int InputIdx = MaskVals[OutputIdx];
9597     unsigned InputByteIdx;
9598
9599     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
9600       InputByteIdx = 0x80;
9601     else {
9602       // Cross lane is not allowed.
9603       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
9604         return SDValue();
9605       InputByteIdx = InputIdx * EltSizeInBytes;
9606       // Index is an byte offset within the 128-bit lane.
9607       InputByteIdx &= 0xf;
9608     }
9609
9610     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
9611       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
9612       if (InputByteIdx != 0x80)
9613         ++InputByteIdx;
9614     }
9615   }
9616
9617   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
9618   if (ShufVT != VT)
9619     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
9620   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
9621                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
9622 }
9623
9624 // v8i16 shuffles - Prefer shuffles in the following order:
9625 // 1. [all]   pshuflw, pshufhw, optional move
9626 // 2. [ssse3] 1 x pshufb
9627 // 3. [ssse3] 2 x pshufb + 1 x por
9628 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
9629 static SDValue
9630 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
9631                          SelectionDAG &DAG) {
9632   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9633   SDValue V1 = SVOp->getOperand(0);
9634   SDValue V2 = SVOp->getOperand(1);
9635   SDLoc dl(SVOp);
9636   SmallVector<int, 8> MaskVals;
9637
9638   // Determine if more than 1 of the words in each of the low and high quadwords
9639   // of the result come from the same quadword of one of the two inputs.  Undef
9640   // mask values count as coming from any quadword, for better codegen.
9641   //
9642   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
9643   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
9644   unsigned LoQuad[] = { 0, 0, 0, 0 };
9645   unsigned HiQuad[] = { 0, 0, 0, 0 };
9646   // Indices of quads used.
9647   std::bitset<4> InputQuads;
9648   for (unsigned i = 0; i < 8; ++i) {
9649     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
9650     int EltIdx = SVOp->getMaskElt(i);
9651     MaskVals.push_back(EltIdx);
9652     if (EltIdx < 0) {
9653       ++Quad[0];
9654       ++Quad[1];
9655       ++Quad[2];
9656       ++Quad[3];
9657       continue;
9658     }
9659     ++Quad[EltIdx / 4];
9660     InputQuads.set(EltIdx / 4);
9661   }
9662
9663   int BestLoQuad = -1;
9664   unsigned MaxQuad = 1;
9665   for (unsigned i = 0; i < 4; ++i) {
9666     if (LoQuad[i] > MaxQuad) {
9667       BestLoQuad = i;
9668       MaxQuad = LoQuad[i];
9669     }
9670   }
9671
9672   int BestHiQuad = -1;
9673   MaxQuad = 1;
9674   for (unsigned i = 0; i < 4; ++i) {
9675     if (HiQuad[i] > MaxQuad) {
9676       BestHiQuad = i;
9677       MaxQuad = HiQuad[i];
9678     }
9679   }
9680
9681   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
9682   // of the two input vectors, shuffle them into one input vector so only a
9683   // single pshufb instruction is necessary. If there are more than 2 input
9684   // quads, disable the next transformation since it does not help SSSE3.
9685   bool V1Used = InputQuads[0] || InputQuads[1];
9686   bool V2Used = InputQuads[2] || InputQuads[3];
9687   if (Subtarget->hasSSSE3()) {
9688     if (InputQuads.count() == 2 && V1Used && V2Used) {
9689       BestLoQuad = InputQuads[0] ? 0 : 1;
9690       BestHiQuad = InputQuads[2] ? 2 : 3;
9691     }
9692     if (InputQuads.count() > 2) {
9693       BestLoQuad = -1;
9694       BestHiQuad = -1;
9695     }
9696   }
9697
9698   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
9699   // the shuffle mask.  If a quad is scored as -1, that means that it contains
9700   // words from all 4 input quadwords.
9701   SDValue NewV;
9702   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
9703     int MaskV[] = {
9704       BestLoQuad < 0 ? 0 : BestLoQuad,
9705       BestHiQuad < 0 ? 1 : BestHiQuad
9706     };
9707     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
9708                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
9709                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
9710     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
9711
9712     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
9713     // source words for the shuffle, to aid later transformations.
9714     bool AllWordsInNewV = true;
9715     bool InOrder[2] = { true, true };
9716     for (unsigned i = 0; i != 8; ++i) {
9717       int idx = MaskVals[i];
9718       if (idx != (int)i)
9719         InOrder[i/4] = false;
9720       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
9721         continue;
9722       AllWordsInNewV = false;
9723       break;
9724     }
9725
9726     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
9727     if (AllWordsInNewV) {
9728       for (int i = 0; i != 8; ++i) {
9729         int idx = MaskVals[i];
9730         if (idx < 0)
9731           continue;
9732         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
9733         if ((idx != i) && idx < 4)
9734           pshufhw = false;
9735         if ((idx != i) && idx > 3)
9736           pshuflw = false;
9737       }
9738       V1 = NewV;
9739       V2Used = false;
9740       BestLoQuad = 0;
9741       BestHiQuad = 1;
9742     }
9743
9744     // If we've eliminated the use of V2, and the new mask is a pshuflw or
9745     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
9746     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
9747       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
9748       unsigned TargetMask = 0;
9749       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
9750                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
9751       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9752       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
9753                              getShufflePSHUFLWImmediate(SVOp);
9754       V1 = NewV.getOperand(0);
9755       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
9756     }
9757   }
9758
9759   // Promote splats to a larger type which usually leads to more efficient code.
9760   // FIXME: Is this true if pshufb is available?
9761   if (SVOp->isSplat())
9762     return PromoteSplat(SVOp, DAG);
9763
9764   // If we have SSSE3, and all words of the result are from 1 input vector,
9765   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
9766   // is present, fall back to case 4.
9767   if (Subtarget->hasSSSE3()) {
9768     SmallVector<SDValue,16> pshufbMask;
9769
9770     // If we have elements from both input vectors, set the high bit of the
9771     // shuffle mask element to zero out elements that come from V2 in the V1
9772     // mask, and elements that come from V1 in the V2 mask, so that the two
9773     // results can be OR'd together.
9774     bool TwoInputs = V1Used && V2Used;
9775     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
9776     if (!TwoInputs)
9777       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9778
9779     // Calculate the shuffle mask for the second input, shuffle it, and
9780     // OR it with the first shuffled input.
9781     CommuteVectorShuffleMask(MaskVals, 8);
9782     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
9783     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
9784     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9785   }
9786
9787   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
9788   // and update MaskVals with new element order.
9789   std::bitset<8> InOrder;
9790   if (BestLoQuad >= 0) {
9791     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
9792     for (int i = 0; i != 4; ++i) {
9793       int idx = MaskVals[i];
9794       if (idx < 0) {
9795         InOrder.set(i);
9796       } else if ((idx / 4) == BestLoQuad) {
9797         MaskV[i] = idx & 3;
9798         InOrder.set(i);
9799       }
9800     }
9801     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9802                                 &MaskV[0]);
9803
9804     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9805       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9806       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
9807                                   NewV.getOperand(0),
9808                                   getShufflePSHUFLWImmediate(SVOp), DAG);
9809     }
9810   }
9811
9812   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
9813   // and update MaskVals with the new element order.
9814   if (BestHiQuad >= 0) {
9815     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
9816     for (unsigned i = 4; i != 8; ++i) {
9817       int idx = MaskVals[i];
9818       if (idx < 0) {
9819         InOrder.set(i);
9820       } else if ((idx / 4) == BestHiQuad) {
9821         MaskV[i] = (idx & 3) + 4;
9822         InOrder.set(i);
9823       }
9824     }
9825     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9826                                 &MaskV[0]);
9827
9828     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9829       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9830       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
9831                                   NewV.getOperand(0),
9832                                   getShufflePSHUFHWImmediate(SVOp), DAG);
9833     }
9834   }
9835
9836   // In case BestHi & BestLo were both -1, which means each quadword has a word
9837   // from each of the four input quadwords, calculate the InOrder bitvector now
9838   // before falling through to the insert/extract cleanup.
9839   if (BestLoQuad == -1 && BestHiQuad == -1) {
9840     NewV = V1;
9841     for (int i = 0; i != 8; ++i)
9842       if (MaskVals[i] < 0 || MaskVals[i] == i)
9843         InOrder.set(i);
9844   }
9845
9846   // The other elements are put in the right place using pextrw and pinsrw.
9847   for (unsigned i = 0; i != 8; ++i) {
9848     if (InOrder[i])
9849       continue;
9850     int EltIdx = MaskVals[i];
9851     if (EltIdx < 0)
9852       continue;
9853     SDValue ExtOp = (EltIdx < 8) ?
9854       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
9855                   DAG.getIntPtrConstant(EltIdx)) :
9856       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
9857                   DAG.getIntPtrConstant(EltIdx - 8));
9858     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
9859                        DAG.getIntPtrConstant(i));
9860   }
9861   return NewV;
9862 }
9863
9864 /// \brief v16i16 shuffles
9865 ///
9866 /// FIXME: We only support generation of a single pshufb currently.  We can
9867 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
9868 /// well (e.g 2 x pshufb + 1 x por).
9869 static SDValue
9870 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
9871   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9872   SDValue V1 = SVOp->getOperand(0);
9873   SDValue V2 = SVOp->getOperand(1);
9874   SDLoc dl(SVOp);
9875
9876   if (V2.getOpcode() != ISD::UNDEF)
9877     return SDValue();
9878
9879   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
9880   return getPSHUFB(MaskVals, V1, dl, DAG);
9881 }
9882
9883 // v16i8 shuffles - Prefer shuffles in the following order:
9884 // 1. [ssse3] 1 x pshufb
9885 // 2. [ssse3] 2 x pshufb + 1 x por
9886 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
9887 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
9888                                         const X86Subtarget* Subtarget,
9889                                         SelectionDAG &DAG) {
9890   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
9891   SDValue V1 = SVOp->getOperand(0);
9892   SDValue V2 = SVOp->getOperand(1);
9893   SDLoc dl(SVOp);
9894   ArrayRef<int> MaskVals = SVOp->getMask();
9895
9896   // Promote splats to a larger type which usually leads to more efficient code.
9897   // FIXME: Is this true if pshufb is available?
9898   if (SVOp->isSplat())
9899     return PromoteSplat(SVOp, DAG);
9900
9901   // If we have SSSE3, case 1 is generated when all result bytes come from
9902   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
9903   // present, fall back to case 3.
9904
9905   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
9906   if (Subtarget->hasSSSE3()) {
9907     SmallVector<SDValue,16> pshufbMask;
9908
9909     // If all result elements are from one input vector, then only translate
9910     // undef mask values to 0x80 (zero out result) in the pshufb mask.
9911     //
9912     // Otherwise, we have elements from both input vectors, and must zero out
9913     // elements that come from V2 in the first mask, and V1 in the second mask
9914     // so that we can OR them together.
9915     for (unsigned i = 0; i != 16; ++i) {
9916       int EltIdx = MaskVals[i];
9917       if (EltIdx < 0 || EltIdx >= 16)
9918         EltIdx = 0x80;
9919       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
9920     }
9921     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
9922                      DAG.getNode(ISD::BUILD_VECTOR, dl,
9923                                  MVT::v16i8, pshufbMask));
9924
9925     // As PSHUFB will zero elements with negative indices, it's safe to ignore
9926     // the 2nd operand if it's undefined or zero.
9927     if (V2.getOpcode() == ISD::UNDEF ||
9928         ISD::isBuildVectorAllZeros(V2.getNode()))
9929       return V1;
9930
9931     // Calculate the shuffle mask for the second input, shuffle it, and
9932     // OR it with the first shuffled input.
9933     pshufbMask.clear();
9934     for (unsigned i = 0; i != 16; ++i) {
9935       int EltIdx = MaskVals[i];
9936       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
9937       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
9938     }
9939     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
9940                      DAG.getNode(ISD::BUILD_VECTOR, dl,
9941                                  MVT::v16i8, pshufbMask));
9942     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
9943   }
9944
9945   // No SSSE3 - Calculate in place words and then fix all out of place words
9946   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
9947   // the 16 different words that comprise the two doublequadword input vectors.
9948   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9949   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
9950   SDValue NewV = V1;
9951   for (int i = 0; i != 8; ++i) {
9952     int Elt0 = MaskVals[i*2];
9953     int Elt1 = MaskVals[i*2+1];
9954
9955     // This word of the result is all undef, skip it.
9956     if (Elt0 < 0 && Elt1 < 0)
9957       continue;
9958
9959     // This word of the result is already in the correct place, skip it.
9960     if ((Elt0 == i*2) && (Elt1 == i*2+1))
9961       continue;
9962
9963     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
9964     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
9965     SDValue InsElt;
9966
9967     // If Elt0 and Elt1 are defined, are consecutive, and can be load
9968     // using a single extract together, load it and store it.
9969     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
9970       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
9971                            DAG.getIntPtrConstant(Elt1 / 2));
9972       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
9973                         DAG.getIntPtrConstant(i));
9974       continue;
9975     }
9976
9977     // If Elt1 is defined, extract it from the appropriate source.  If the
9978     // source byte is not also odd, shift the extracted word left 8 bits
9979     // otherwise clear the bottom 8 bits if we need to do an or.
9980     if (Elt1 >= 0) {
9981       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
9982                            DAG.getIntPtrConstant(Elt1 / 2));
9983       if ((Elt1 & 1) == 0)
9984         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
9985                              DAG.getConstant(8,
9986                                   TLI.getShiftAmountTy(InsElt.getValueType())));
9987       else if (Elt0 >= 0)
9988         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
9989                              DAG.getConstant(0xFF00, MVT::i16));
9990     }
9991     // If Elt0 is defined, extract it from the appropriate source.  If the
9992     // source byte is not also even, shift the extracted word right 8 bits. If
9993     // Elt1 was also defined, OR the extracted values together before
9994     // inserting them in the result.
9995     if (Elt0 >= 0) {
9996       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
9997                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
9998       if ((Elt0 & 1) != 0)
9999         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
10000                               DAG.getConstant(8,
10001                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
10002       else if (Elt1 >= 0)
10003         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
10004                              DAG.getConstant(0x00FF, MVT::i16));
10005       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
10006                          : InsElt0;
10007     }
10008     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10009                        DAG.getIntPtrConstant(i));
10010   }
10011   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
10012 }
10013
10014 // v32i8 shuffles - Translate to VPSHUFB if possible.
10015 static
10016 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
10017                                  const X86Subtarget *Subtarget,
10018                                  SelectionDAG &DAG) {
10019   MVT VT = SVOp->getSimpleValueType(0);
10020   SDValue V1 = SVOp->getOperand(0);
10021   SDValue V2 = SVOp->getOperand(1);
10022   SDLoc dl(SVOp);
10023   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10024
10025   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10026   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
10027   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
10028
10029   // VPSHUFB may be generated if
10030   // (1) one of input vector is undefined or zeroinitializer.
10031   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
10032   // And (2) the mask indexes don't cross the 128-bit lane.
10033   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
10034       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
10035     return SDValue();
10036
10037   if (V1IsAllZero && !V2IsAllZero) {
10038     CommuteVectorShuffleMask(MaskVals, 32);
10039     V1 = V2;
10040   }
10041   return getPSHUFB(MaskVals, V1, dl, DAG);
10042 }
10043
10044 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
10045 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
10046 /// done when every pair / quad of shuffle mask elements point to elements in
10047 /// the right sequence. e.g.
10048 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
10049 static
10050 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
10051                                  SelectionDAG &DAG) {
10052   MVT VT = SVOp->getSimpleValueType(0);
10053   SDLoc dl(SVOp);
10054   unsigned NumElems = VT.getVectorNumElements();
10055   MVT NewVT;
10056   unsigned Scale;
10057   switch (VT.SimpleTy) {
10058   default: llvm_unreachable("Unexpected!");
10059   case MVT::v2i64:
10060   case MVT::v2f64:
10061            return SDValue(SVOp, 0);
10062   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
10063   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
10064   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
10065   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
10066   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
10067   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
10068   }
10069
10070   SmallVector<int, 8> MaskVec;
10071   for (unsigned i = 0; i != NumElems; i += Scale) {
10072     int StartIdx = -1;
10073     for (unsigned j = 0; j != Scale; ++j) {
10074       int EltIdx = SVOp->getMaskElt(i+j);
10075       if (EltIdx < 0)
10076         continue;
10077       if (StartIdx < 0)
10078         StartIdx = (EltIdx / Scale);
10079       if (EltIdx != (int)(StartIdx*Scale + j))
10080         return SDValue();
10081     }
10082     MaskVec.push_back(StartIdx);
10083   }
10084
10085   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
10086   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
10087   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
10088 }
10089
10090 /// getVZextMovL - Return a zero-extending vector move low node.
10091 ///
10092 static SDValue getVZextMovL(MVT VT, MVT OpVT,
10093                             SDValue SrcOp, SelectionDAG &DAG,
10094                             const X86Subtarget *Subtarget, SDLoc dl) {
10095   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
10096     LoadSDNode *LD = nullptr;
10097     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
10098       LD = dyn_cast<LoadSDNode>(SrcOp);
10099     if (!LD) {
10100       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
10101       // instead.
10102       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
10103       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
10104           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
10105           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
10106           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
10107         // PR2108
10108         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
10109         return DAG.getNode(ISD::BITCAST, dl, VT,
10110                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
10111                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
10112                                                    OpVT,
10113                                                    SrcOp.getOperand(0)
10114                                                           .getOperand(0))));
10115       }
10116     }
10117   }
10118
10119   return DAG.getNode(ISD::BITCAST, dl, VT,
10120                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
10121                                  DAG.getNode(ISD::BITCAST, dl,
10122                                              OpVT, SrcOp)));
10123 }
10124
10125 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
10126 /// which could not be matched by any known target speficic shuffle
10127 static SDValue
10128 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
10129
10130   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
10131   if (NewOp.getNode())
10132     return NewOp;
10133
10134   MVT VT = SVOp->getSimpleValueType(0);
10135
10136   unsigned NumElems = VT.getVectorNumElements();
10137   unsigned NumLaneElems = NumElems / 2;
10138
10139   SDLoc dl(SVOp);
10140   MVT EltVT = VT.getVectorElementType();
10141   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
10142   SDValue Output[2];
10143
10144   SmallVector<int, 16> Mask;
10145   for (unsigned l = 0; l < 2; ++l) {
10146     // Build a shuffle mask for the output, discovering on the fly which
10147     // input vectors to use as shuffle operands (recorded in InputUsed).
10148     // If building a suitable shuffle vector proves too hard, then bail
10149     // out with UseBuildVector set.
10150     bool UseBuildVector = false;
10151     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
10152     unsigned LaneStart = l * NumLaneElems;
10153     for (unsigned i = 0; i != NumLaneElems; ++i) {
10154       // The mask element.  This indexes into the input.
10155       int Idx = SVOp->getMaskElt(i+LaneStart);
10156       if (Idx < 0) {
10157         // the mask element does not index into any input vector.
10158         Mask.push_back(-1);
10159         continue;
10160       }
10161
10162       // The input vector this mask element indexes into.
10163       int Input = Idx / NumLaneElems;
10164
10165       // Turn the index into an offset from the start of the input vector.
10166       Idx -= Input * NumLaneElems;
10167
10168       // Find or create a shuffle vector operand to hold this input.
10169       unsigned OpNo;
10170       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
10171         if (InputUsed[OpNo] == Input)
10172           // This input vector is already an operand.
10173           break;
10174         if (InputUsed[OpNo] < 0) {
10175           // Create a new operand for this input vector.
10176           InputUsed[OpNo] = Input;
10177           break;
10178         }
10179       }
10180
10181       if (OpNo >= array_lengthof(InputUsed)) {
10182         // More than two input vectors used!  Give up on trying to create a
10183         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
10184         UseBuildVector = true;
10185         break;
10186       }
10187
10188       // Add the mask index for the new shuffle vector.
10189       Mask.push_back(Idx + OpNo * NumLaneElems);
10190     }
10191
10192     if (UseBuildVector) {
10193       SmallVector<SDValue, 16> SVOps;
10194       for (unsigned i = 0; i != NumLaneElems; ++i) {
10195         // The mask element.  This indexes into the input.
10196         int Idx = SVOp->getMaskElt(i+LaneStart);
10197         if (Idx < 0) {
10198           SVOps.push_back(DAG.getUNDEF(EltVT));
10199           continue;
10200         }
10201
10202         // The input vector this mask element indexes into.
10203         int Input = Idx / NumElems;
10204
10205         // Turn the index into an offset from the start of the input vector.
10206         Idx -= Input * NumElems;
10207
10208         // Extract the vector element by hand.
10209         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
10210                                     SVOp->getOperand(Input),
10211                                     DAG.getIntPtrConstant(Idx)));
10212       }
10213
10214       // Construct the output using a BUILD_VECTOR.
10215       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
10216     } else if (InputUsed[0] < 0) {
10217       // No input vectors were used! The result is undefined.
10218       Output[l] = DAG.getUNDEF(NVT);
10219     } else {
10220       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
10221                                         (InputUsed[0] % 2) * NumLaneElems,
10222                                         DAG, dl);
10223       // If only one input was used, use an undefined vector for the other.
10224       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
10225         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
10226                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
10227       // At least one input vector was used. Create a new shuffle vector.
10228       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
10229     }
10230
10231     Mask.clear();
10232   }
10233
10234   // Concatenate the result back
10235   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
10236 }
10237
10238 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
10239 /// 4 elements, and match them with several different shuffle types.
10240 static SDValue
10241 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
10242   SDValue V1 = SVOp->getOperand(0);
10243   SDValue V2 = SVOp->getOperand(1);
10244   SDLoc dl(SVOp);
10245   MVT VT = SVOp->getSimpleValueType(0);
10246
10247   assert(VT.is128BitVector() && "Unsupported vector size");
10248
10249   std::pair<int, int> Locs[4];
10250   int Mask1[] = { -1, -1, -1, -1 };
10251   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
10252
10253   unsigned NumHi = 0;
10254   unsigned NumLo = 0;
10255   for (unsigned i = 0; i != 4; ++i) {
10256     int Idx = PermMask[i];
10257     if (Idx < 0) {
10258       Locs[i] = std::make_pair(-1, -1);
10259     } else {
10260       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
10261       if (Idx < 4) {
10262         Locs[i] = std::make_pair(0, NumLo);
10263         Mask1[NumLo] = Idx;
10264         NumLo++;
10265       } else {
10266         Locs[i] = std::make_pair(1, NumHi);
10267         if (2+NumHi < 4)
10268           Mask1[2+NumHi] = Idx;
10269         NumHi++;
10270       }
10271     }
10272   }
10273
10274   if (NumLo <= 2 && NumHi <= 2) {
10275     // If no more than two elements come from either vector. This can be
10276     // implemented with two shuffles. First shuffle gather the elements.
10277     // The second shuffle, which takes the first shuffle as both of its
10278     // vector operands, put the elements into the right order.
10279     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10280
10281     int Mask2[] = { -1, -1, -1, -1 };
10282
10283     for (unsigned i = 0; i != 4; ++i)
10284       if (Locs[i].first != -1) {
10285         unsigned Idx = (i < 2) ? 0 : 4;
10286         Idx += Locs[i].first * 2 + Locs[i].second;
10287         Mask2[i] = Idx;
10288       }
10289
10290     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
10291   }
10292
10293   if (NumLo == 3 || NumHi == 3) {
10294     // Otherwise, we must have three elements from one vector, call it X, and
10295     // one element from the other, call it Y.  First, use a shufps to build an
10296     // intermediate vector with the one element from Y and the element from X
10297     // that will be in the same half in the final destination (the indexes don't
10298     // matter). Then, use a shufps to build the final vector, taking the half
10299     // containing the element from Y from the intermediate, and the other half
10300     // from X.
10301     if (NumHi == 3) {
10302       // Normalize it so the 3 elements come from V1.
10303       CommuteVectorShuffleMask(PermMask, 4);
10304       std::swap(V1, V2);
10305     }
10306
10307     // Find the element from V2.
10308     unsigned HiIndex;
10309     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
10310       int Val = PermMask[HiIndex];
10311       if (Val < 0)
10312         continue;
10313       if (Val >= 4)
10314         break;
10315     }
10316
10317     Mask1[0] = PermMask[HiIndex];
10318     Mask1[1] = -1;
10319     Mask1[2] = PermMask[HiIndex^1];
10320     Mask1[3] = -1;
10321     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10322
10323     if (HiIndex >= 2) {
10324       Mask1[0] = PermMask[0];
10325       Mask1[1] = PermMask[1];
10326       Mask1[2] = HiIndex & 1 ? 6 : 4;
10327       Mask1[3] = HiIndex & 1 ? 4 : 6;
10328       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10329     }
10330
10331     Mask1[0] = HiIndex & 1 ? 2 : 0;
10332     Mask1[1] = HiIndex & 1 ? 0 : 2;
10333     Mask1[2] = PermMask[2];
10334     Mask1[3] = PermMask[3];
10335     if (Mask1[2] >= 0)
10336       Mask1[2] += 4;
10337     if (Mask1[3] >= 0)
10338       Mask1[3] += 4;
10339     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
10340   }
10341
10342   // Break it into (shuffle shuffle_hi, shuffle_lo).
10343   int LoMask[] = { -1, -1, -1, -1 };
10344   int HiMask[] = { -1, -1, -1, -1 };
10345
10346   int *MaskPtr = LoMask;
10347   unsigned MaskIdx = 0;
10348   unsigned LoIdx = 0;
10349   unsigned HiIdx = 2;
10350   for (unsigned i = 0; i != 4; ++i) {
10351     if (i == 2) {
10352       MaskPtr = HiMask;
10353       MaskIdx = 1;
10354       LoIdx = 0;
10355       HiIdx = 2;
10356     }
10357     int Idx = PermMask[i];
10358     if (Idx < 0) {
10359       Locs[i] = std::make_pair(-1, -1);
10360     } else if (Idx < 4) {
10361       Locs[i] = std::make_pair(MaskIdx, LoIdx);
10362       MaskPtr[LoIdx] = Idx;
10363       LoIdx++;
10364     } else {
10365       Locs[i] = std::make_pair(MaskIdx, HiIdx);
10366       MaskPtr[HiIdx] = Idx;
10367       HiIdx++;
10368     }
10369   }
10370
10371   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
10372   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
10373   int MaskOps[] = { -1, -1, -1, -1 };
10374   for (unsigned i = 0; i != 4; ++i)
10375     if (Locs[i].first != -1)
10376       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
10377   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
10378 }
10379
10380 static bool MayFoldVectorLoad(SDValue V) {
10381   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
10382     V = V.getOperand(0);
10383
10384   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
10385     V = V.getOperand(0);
10386   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
10387       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
10388     // BUILD_VECTOR (load), undef
10389     V = V.getOperand(0);
10390
10391   return MayFoldLoad(V);
10392 }
10393
10394 static
10395 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
10396   MVT VT = Op.getSimpleValueType();
10397
10398   // Canonizalize to v2f64.
10399   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
10400   return DAG.getNode(ISD::BITCAST, dl, VT,
10401                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
10402                                           V1, DAG));
10403 }
10404
10405 static
10406 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
10407                         bool HasSSE2) {
10408   SDValue V1 = Op.getOperand(0);
10409   SDValue V2 = Op.getOperand(1);
10410   MVT VT = Op.getSimpleValueType();
10411
10412   assert(VT != MVT::v2i64 && "unsupported shuffle type");
10413
10414   if (HasSSE2 && VT == MVT::v2f64)
10415     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
10416
10417   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
10418   return DAG.getNode(ISD::BITCAST, dl, VT,
10419                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
10420                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
10421                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
10422 }
10423
10424 static
10425 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
10426   SDValue V1 = Op.getOperand(0);
10427   SDValue V2 = Op.getOperand(1);
10428   MVT VT = Op.getSimpleValueType();
10429
10430   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
10431          "unsupported shuffle type");
10432
10433   if (V2.getOpcode() == ISD::UNDEF)
10434     V2 = V1;
10435
10436   // v4i32 or v4f32
10437   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
10438 }
10439
10440 static
10441 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
10442   SDValue V1 = Op.getOperand(0);
10443   SDValue V2 = Op.getOperand(1);
10444   MVT VT = Op.getSimpleValueType();
10445   unsigned NumElems = VT.getVectorNumElements();
10446
10447   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
10448   // operand of these instructions is only memory, so check if there's a
10449   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
10450   // same masks.
10451   bool CanFoldLoad = false;
10452
10453   // Trivial case, when V2 comes from a load.
10454   if (MayFoldVectorLoad(V2))
10455     CanFoldLoad = true;
10456
10457   // When V1 is a load, it can be folded later into a store in isel, example:
10458   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
10459   //    turns into:
10460   //  (MOVLPSmr addr:$src1, VR128:$src2)
10461   // So, recognize this potential and also use MOVLPS or MOVLPD
10462   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
10463     CanFoldLoad = true;
10464
10465   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10466   if (CanFoldLoad) {
10467     if (HasSSE2 && NumElems == 2)
10468       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
10469
10470     if (NumElems == 4)
10471       // If we don't care about the second element, proceed to use movss.
10472       if (SVOp->getMaskElt(1) != -1)
10473         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
10474   }
10475
10476   // movl and movlp will both match v2i64, but v2i64 is never matched by
10477   // movl earlier because we make it strict to avoid messing with the movlp load
10478   // folding logic (see the code above getMOVLP call). Match it here then,
10479   // this is horrible, but will stay like this until we move all shuffle
10480   // matching to x86 specific nodes. Note that for the 1st condition all
10481   // types are matched with movsd.
10482   if (HasSSE2) {
10483     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
10484     // as to remove this logic from here, as much as possible
10485     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
10486       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
10487     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
10488   }
10489
10490   assert(VT != MVT::v4i32 && "unsupported shuffle type");
10491
10492   // Invert the operand order and use SHUFPS to match it.
10493   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
10494                               getShuffleSHUFImmediate(SVOp), DAG);
10495 }
10496
10497 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
10498                                          SelectionDAG &DAG) {
10499   SDLoc dl(Load);
10500   MVT VT = Load->getSimpleValueType(0);
10501   MVT EVT = VT.getVectorElementType();
10502   SDValue Addr = Load->getOperand(1);
10503   SDValue NewAddr = DAG.getNode(
10504       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
10505       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
10506
10507   SDValue NewLoad =
10508       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
10509                   DAG.getMachineFunction().getMachineMemOperand(
10510                       Load->getMemOperand(), 0, EVT.getStoreSize()));
10511   return NewLoad;
10512 }
10513
10514 // It is only safe to call this function if isINSERTPSMask is true for
10515 // this shufflevector mask.
10516 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
10517                            SelectionDAG &DAG) {
10518   // Generate an insertps instruction when inserting an f32 from memory onto a
10519   // v4f32 or when copying a member from one v4f32 to another.
10520   // We also use it for transferring i32 from one register to another,
10521   // since it simply copies the same bits.
10522   // If we're transferring an i32 from memory to a specific element in a
10523   // register, we output a generic DAG that will match the PINSRD
10524   // instruction.
10525   MVT VT = SVOp->getSimpleValueType(0);
10526   MVT EVT = VT.getVectorElementType();
10527   SDValue V1 = SVOp->getOperand(0);
10528   SDValue V2 = SVOp->getOperand(1);
10529   auto Mask = SVOp->getMask();
10530   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
10531          "unsupported vector type for insertps/pinsrd");
10532
10533   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
10534   auto FromV2Predicate = [](const int &i) { return i >= 4; };
10535   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
10536
10537   SDValue From;
10538   SDValue To;
10539   unsigned DestIndex;
10540   if (FromV1 == 1) {
10541     From = V1;
10542     To = V2;
10543     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
10544                 Mask.begin();
10545
10546     // If we have 1 element from each vector, we have to check if we're
10547     // changing V1's element's place. If so, we're done. Otherwise, we
10548     // should assume we're changing V2's element's place and behave
10549     // accordingly.
10550     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
10551     assert(DestIndex <= INT32_MAX && "truncated destination index");
10552     if (FromV1 == FromV2 &&
10553         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
10554       From = V2;
10555       To = V1;
10556       DestIndex =
10557           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10558     }
10559   } else {
10560     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
10561            "More than one element from V1 and from V2, or no elements from one "
10562            "of the vectors. This case should not have returned true from "
10563            "isINSERTPSMask");
10564     From = V2;
10565     To = V1;
10566     DestIndex =
10567         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10568   }
10569
10570   // Get an index into the source vector in the range [0,4) (the mask is
10571   // in the range [0,8) because it can address V1 and V2)
10572   unsigned SrcIndex = Mask[DestIndex] % 4;
10573   if (MayFoldLoad(From)) {
10574     // Trivial case, when From comes from a load and is only used by the
10575     // shuffle. Make it use insertps from the vector that we need from that
10576     // load.
10577     SDValue NewLoad =
10578         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
10579     if (!NewLoad.getNode())
10580       return SDValue();
10581
10582     if (EVT == MVT::f32) {
10583       // Create this as a scalar to vector to match the instruction pattern.
10584       SDValue LoadScalarToVector =
10585           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
10586       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
10587       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
10588                          InsertpsMask);
10589     } else { // EVT == MVT::i32
10590       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
10591       // instruction, to match the PINSRD instruction, which loads an i32 to a
10592       // certain vector element.
10593       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
10594                          DAG.getConstant(DestIndex, MVT::i32));
10595     }
10596   }
10597
10598   // Vector-element-to-vector
10599   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
10600   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
10601 }
10602
10603 // Reduce a vector shuffle to zext.
10604 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
10605                                     SelectionDAG &DAG) {
10606   // PMOVZX is only available from SSE41.
10607   if (!Subtarget->hasSSE41())
10608     return SDValue();
10609
10610   MVT VT = Op.getSimpleValueType();
10611
10612   // Only AVX2 support 256-bit vector integer extending.
10613   if (!Subtarget->hasInt256() && VT.is256BitVector())
10614     return SDValue();
10615
10616   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10617   SDLoc DL(Op);
10618   SDValue V1 = Op.getOperand(0);
10619   SDValue V2 = Op.getOperand(1);
10620   unsigned NumElems = VT.getVectorNumElements();
10621
10622   // Extending is an unary operation and the element type of the source vector
10623   // won't be equal to or larger than i64.
10624   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
10625       VT.getVectorElementType() == MVT::i64)
10626     return SDValue();
10627
10628   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
10629   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
10630   while ((1U << Shift) < NumElems) {
10631     if (SVOp->getMaskElt(1U << Shift) == 1)
10632       break;
10633     Shift += 1;
10634     // The maximal ratio is 8, i.e. from i8 to i64.
10635     if (Shift > 3)
10636       return SDValue();
10637   }
10638
10639   // Check the shuffle mask.
10640   unsigned Mask = (1U << Shift) - 1;
10641   for (unsigned i = 0; i != NumElems; ++i) {
10642     int EltIdx = SVOp->getMaskElt(i);
10643     if ((i & Mask) != 0 && EltIdx != -1)
10644       return SDValue();
10645     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
10646       return SDValue();
10647   }
10648
10649   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
10650   MVT NeVT = MVT::getIntegerVT(NBits);
10651   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
10652
10653   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
10654     return SDValue();
10655
10656   // Simplify the operand as it's prepared to be fed into shuffle.
10657   unsigned SignificantBits = NVT.getSizeInBits() >> Shift;
10658   if (V1.getOpcode() == ISD::BITCAST &&
10659       V1.getOperand(0).getOpcode() == ISD::SCALAR_TO_VECTOR &&
10660       V1.getOperand(0).getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
10661       V1.getOperand(0).getOperand(0)
10662         .getSimpleValueType().getSizeInBits() == SignificantBits) {
10663     // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
10664     SDValue V = V1.getOperand(0).getOperand(0).getOperand(0);
10665     ConstantSDNode *CIdx =
10666       dyn_cast<ConstantSDNode>(V1.getOperand(0).getOperand(0).getOperand(1));
10667     // If it's foldable, i.e. normal load with single use, we will let code
10668     // selection to fold it. Otherwise, we will short the conversion sequence.
10669     if (CIdx && CIdx->getZExtValue() == 0 &&
10670         (!ISD::isNormalLoad(V.getNode()) || !V.hasOneUse())) {
10671       MVT FullVT = V.getSimpleValueType();
10672       MVT V1VT = V1.getSimpleValueType();
10673       if (FullVT.getSizeInBits() > V1VT.getSizeInBits()) {
10674         // The "ext_vec_elt" node is wider than the result node.
10675         // In this case we should extract subvector from V.
10676         // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast (extract_subvector x)).
10677         unsigned Ratio = FullVT.getSizeInBits() / V1VT.getSizeInBits();
10678         MVT SubVecVT = MVT::getVectorVT(FullVT.getVectorElementType(),
10679                                         FullVT.getVectorNumElements()/Ratio);
10680         V = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVecVT, V,
10681                         DAG.getIntPtrConstant(0));
10682       }
10683       V1 = DAG.getNode(ISD::BITCAST, DL, V1VT, V);
10684     }
10685   }
10686
10687   return DAG.getNode(ISD::BITCAST, DL, VT,
10688                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
10689 }
10690
10691 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
10692                                       SelectionDAG &DAG) {
10693   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10694   MVT VT = Op.getSimpleValueType();
10695   SDLoc dl(Op);
10696   SDValue V1 = Op.getOperand(0);
10697   SDValue V2 = Op.getOperand(1);
10698
10699   if (isZeroShuffle(SVOp))
10700     return getZeroVector(VT, Subtarget, DAG, dl);
10701
10702   // Handle splat operations
10703   if (SVOp->isSplat()) {
10704     // Use vbroadcast whenever the splat comes from a foldable load
10705     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
10706     if (Broadcast.getNode())
10707       return Broadcast;
10708   }
10709
10710   // Check integer expanding shuffles.
10711   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
10712   if (NewOp.getNode())
10713     return NewOp;
10714
10715   // If the shuffle can be profitably rewritten as a narrower shuffle, then
10716   // do it!
10717   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
10718       VT == MVT::v32i8) {
10719     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10720     if (NewOp.getNode())
10721       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
10722   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
10723     // FIXME: Figure out a cleaner way to do this.
10724     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
10725       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10726       if (NewOp.getNode()) {
10727         MVT NewVT = NewOp.getSimpleValueType();
10728         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
10729                                NewVT, true, false))
10730           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
10731                               dl);
10732       }
10733     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
10734       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10735       if (NewOp.getNode()) {
10736         MVT NewVT = NewOp.getSimpleValueType();
10737         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
10738           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
10739                               dl);
10740       }
10741     }
10742   }
10743   return SDValue();
10744 }
10745
10746 SDValue
10747 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
10748   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10749   SDValue V1 = Op.getOperand(0);
10750   SDValue V2 = Op.getOperand(1);
10751   MVT VT = Op.getSimpleValueType();
10752   SDLoc dl(Op);
10753   unsigned NumElems = VT.getVectorNumElements();
10754   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
10755   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10756   bool V1IsSplat = false;
10757   bool V2IsSplat = false;
10758   bool HasSSE2 = Subtarget->hasSSE2();
10759   bool HasFp256    = Subtarget->hasFp256();
10760   bool HasInt256   = Subtarget->hasInt256();
10761   MachineFunction &MF = DAG.getMachineFunction();
10762   bool OptForSize = MF.getFunction()->getAttributes().
10763     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
10764
10765   // Check if we should use the experimental vector shuffle lowering. If so,
10766   // delegate completely to that code path.
10767   if (ExperimentalVectorShuffleLowering)
10768     return lowerVectorShuffle(Op, Subtarget, DAG);
10769
10770   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
10771
10772   if (V1IsUndef && V2IsUndef)
10773     return DAG.getUNDEF(VT);
10774
10775   // When we create a shuffle node we put the UNDEF node to second operand,
10776   // but in some cases the first operand may be transformed to UNDEF.
10777   // In this case we should just commute the node.
10778   if (V1IsUndef)
10779     return DAG.getCommutedVectorShuffle(*SVOp);
10780
10781   // Vector shuffle lowering takes 3 steps:
10782   //
10783   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
10784   //    narrowing and commutation of operands should be handled.
10785   // 2) Matching of shuffles with known shuffle masks to x86 target specific
10786   //    shuffle nodes.
10787   // 3) Rewriting of unmatched masks into new generic shuffle operations,
10788   //    so the shuffle can be broken into other shuffles and the legalizer can
10789   //    try the lowering again.
10790   //
10791   // The general idea is that no vector_shuffle operation should be left to
10792   // be matched during isel, all of them must be converted to a target specific
10793   // node here.
10794
10795   // Normalize the input vectors. Here splats, zeroed vectors, profitable
10796   // narrowing and commutation of operands should be handled. The actual code
10797   // doesn't include all of those, work in progress...
10798   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
10799   if (NewOp.getNode())
10800     return NewOp;
10801
10802   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
10803
10804   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
10805   // unpckh_undef). Only use pshufd if speed is more important than size.
10806   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
10807     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10808   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
10809     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10810
10811   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
10812       V2IsUndef && MayFoldVectorLoad(V1))
10813     return getMOVDDup(Op, dl, V1, DAG);
10814
10815   if (isMOVHLPS_v_undef_Mask(M, VT))
10816     return getMOVHighToLow(Op, dl, DAG);
10817
10818   // Use to match splats
10819   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
10820       (VT == MVT::v2f64 || VT == MVT::v2i64))
10821     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10822
10823   if (isPSHUFDMask(M, VT)) {
10824     // The actual implementation will match the mask in the if above and then
10825     // during isel it can match several different instructions, not only pshufd
10826     // as its name says, sad but true, emulate the behavior for now...
10827     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
10828       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
10829
10830     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
10831
10832     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
10833       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
10834
10835     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
10836       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask,
10837                                   DAG);
10838
10839     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
10840                                 TargetMask, DAG);
10841   }
10842
10843   if (isPALIGNRMask(M, VT, Subtarget))
10844     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
10845                                 getShufflePALIGNRImmediate(SVOp),
10846                                 DAG);
10847
10848   if (isVALIGNMask(M, VT, Subtarget))
10849     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
10850                                 getShuffleVALIGNImmediate(SVOp),
10851                                 DAG);
10852
10853   // Check if this can be converted into a logical shift.
10854   bool isLeft = false;
10855   unsigned ShAmt = 0;
10856   SDValue ShVal;
10857   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
10858   if (isShift && ShVal.hasOneUse()) {
10859     // If the shifted value has multiple uses, it may be cheaper to use
10860     // v_set0 + movlhps or movhlps, etc.
10861     MVT EltVT = VT.getVectorElementType();
10862     ShAmt *= EltVT.getSizeInBits();
10863     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10864   }
10865
10866   if (isMOVLMask(M, VT)) {
10867     if (ISD::isBuildVectorAllZeros(V1.getNode()))
10868       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
10869     if (!isMOVLPMask(M, VT)) {
10870       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
10871         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
10872
10873       if (VT == MVT::v4i32 || VT == MVT::v4f32)
10874         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
10875     }
10876   }
10877
10878   // FIXME: fold these into legal mask.
10879   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
10880     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
10881
10882   if (isMOVHLPSMask(M, VT))
10883     return getMOVHighToLow(Op, dl, DAG);
10884
10885   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
10886     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
10887
10888   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
10889     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
10890
10891   if (isMOVLPMask(M, VT))
10892     return getMOVLP(Op, dl, DAG, HasSSE2);
10893
10894   if (ShouldXformToMOVHLPS(M, VT) ||
10895       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
10896     return DAG.getCommutedVectorShuffle(*SVOp);
10897
10898   if (isShift) {
10899     // No better options. Use a vshldq / vsrldq.
10900     MVT EltVT = VT.getVectorElementType();
10901     ShAmt *= EltVT.getSizeInBits();
10902     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10903   }
10904
10905   bool Commuted = false;
10906   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
10907   // 1,1,1,1 -> v8i16 though.
10908   BitVector UndefElements;
10909   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
10910     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10911       V1IsSplat = true;
10912   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
10913     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10914       V2IsSplat = true;
10915
10916   // Canonicalize the splat or undef, if present, to be on the RHS.
10917   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
10918     CommuteVectorShuffleMask(M, NumElems);
10919     std::swap(V1, V2);
10920     std::swap(V1IsSplat, V2IsSplat);
10921     Commuted = true;
10922   }
10923
10924   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
10925     // Shuffling low element of v1 into undef, just return v1.
10926     if (V2IsUndef)
10927       return V1;
10928     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
10929     // the instruction selector will not match, so get a canonical MOVL with
10930     // swapped operands to undo the commute.
10931     return getMOVL(DAG, dl, VT, V2, V1);
10932   }
10933
10934   if (isUNPCKLMask(M, VT, HasInt256))
10935     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10936
10937   if (isUNPCKHMask(M, VT, HasInt256))
10938     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10939
10940   if (V2IsSplat) {
10941     // Normalize mask so all entries that point to V2 points to its first
10942     // element then try to match unpck{h|l} again. If match, return a
10943     // new vector_shuffle with the corrected mask.p
10944     SmallVector<int, 8> NewMask(M.begin(), M.end());
10945     NormalizeMask(NewMask, NumElems);
10946     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
10947       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10948     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
10949       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10950   }
10951
10952   if (Commuted) {
10953     // Commute is back and try unpck* again.
10954     // FIXME: this seems wrong.
10955     CommuteVectorShuffleMask(M, NumElems);
10956     std::swap(V1, V2);
10957     std::swap(V1IsSplat, V2IsSplat);
10958
10959     if (isUNPCKLMask(M, VT, HasInt256))
10960       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
10961
10962     if (isUNPCKHMask(M, VT, HasInt256))
10963       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
10964   }
10965
10966   // Normalize the node to match x86 shuffle ops if needed
10967   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
10968     return DAG.getCommutedVectorShuffle(*SVOp);
10969
10970   // The checks below are all present in isShuffleMaskLegal, but they are
10971   // inlined here right now to enable us to directly emit target specific
10972   // nodes, and remove one by one until they don't return Op anymore.
10973
10974   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
10975       SVOp->getSplatIndex() == 0 && V2IsUndef) {
10976     if (VT == MVT::v2f64 || VT == MVT::v2i64)
10977       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10978   }
10979
10980   if (isPSHUFHWMask(M, VT, HasInt256))
10981     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
10982                                 getShufflePSHUFHWImmediate(SVOp),
10983                                 DAG);
10984
10985   if (isPSHUFLWMask(M, VT, HasInt256))
10986     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
10987                                 getShufflePSHUFLWImmediate(SVOp),
10988                                 DAG);
10989
10990   unsigned MaskValue;
10991   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
10992                   &MaskValue))
10993     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
10994
10995   if (isSHUFPMask(M, VT))
10996     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
10997                                 getShuffleSHUFImmediate(SVOp), DAG);
10998
10999   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11000     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11001   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11002     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11003
11004   //===--------------------------------------------------------------------===//
11005   // Generate target specific nodes for 128 or 256-bit shuffles only
11006   // supported in the AVX instruction set.
11007   //
11008
11009   // Handle VMOVDDUPY permutations
11010   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
11011     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
11012
11013   // Handle VPERMILPS/D* permutations
11014   if (isVPERMILPMask(M, VT)) {
11015     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
11016       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
11017                                   getShuffleSHUFImmediate(SVOp), DAG);
11018     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
11019                                 getShuffleSHUFImmediate(SVOp), DAG);
11020   }
11021
11022   unsigned Idx;
11023   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
11024     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
11025                               Idx*(NumElems/2), DAG, dl);
11026
11027   // Handle VPERM2F128/VPERM2I128 permutations
11028   if (isVPERM2X128Mask(M, VT, HasFp256))
11029     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
11030                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
11031
11032   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
11033     return getINSERTPS(SVOp, dl, DAG);
11034
11035   unsigned Imm8;
11036   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
11037     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
11038
11039   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
11040       VT.is512BitVector()) {
11041     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
11042     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
11043     SmallVector<SDValue, 16> permclMask;
11044     for (unsigned i = 0; i != NumElems; ++i) {
11045       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
11046     }
11047
11048     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
11049     if (V2IsUndef)
11050       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
11051       return DAG.getNode(X86ISD::VPERMV, dl, VT,
11052                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
11053     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
11054                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
11055   }
11056
11057   //===--------------------------------------------------------------------===//
11058   // Since no target specific shuffle was selected for this generic one,
11059   // lower it into other known shuffles. FIXME: this isn't true yet, but
11060   // this is the plan.
11061   //
11062
11063   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
11064   if (VT == MVT::v8i16) {
11065     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
11066     if (NewOp.getNode())
11067       return NewOp;
11068   }
11069
11070   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
11071     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
11072     if (NewOp.getNode())
11073       return NewOp;
11074   }
11075
11076   if (VT == MVT::v16i8) {
11077     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
11078     if (NewOp.getNode())
11079       return NewOp;
11080   }
11081
11082   if (VT == MVT::v32i8) {
11083     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
11084     if (NewOp.getNode())
11085       return NewOp;
11086   }
11087
11088   // Handle all 128-bit wide vectors with 4 elements, and match them with
11089   // several different shuffle types.
11090   if (NumElems == 4 && VT.is128BitVector())
11091     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
11092
11093   // Handle general 256-bit shuffles
11094   if (VT.is256BitVector())
11095     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
11096
11097   return SDValue();
11098 }
11099
11100 // This function assumes its argument is a BUILD_VECTOR of constants or
11101 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
11102 // true.
11103 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
11104                                     unsigned &MaskValue) {
11105   MaskValue = 0;
11106   unsigned NumElems = BuildVector->getNumOperands();
11107   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
11108   unsigned NumLanes = (NumElems - 1) / 8 + 1;
11109   unsigned NumElemsInLane = NumElems / NumLanes;
11110
11111   // Blend for v16i16 should be symetric for the both lanes.
11112   for (unsigned i = 0; i < NumElemsInLane; ++i) {
11113     SDValue EltCond = BuildVector->getOperand(i);
11114     SDValue SndLaneEltCond =
11115         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
11116
11117     int Lane1Cond = -1, Lane2Cond = -1;
11118     if (isa<ConstantSDNode>(EltCond))
11119       Lane1Cond = !isZero(EltCond);
11120     if (isa<ConstantSDNode>(SndLaneEltCond))
11121       Lane2Cond = !isZero(SndLaneEltCond);
11122
11123     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
11124       // Lane1Cond != 0, means we want the first argument.
11125       // Lane1Cond == 0, means we want the second argument.
11126       // The encoding of this argument is 0 for the first argument, 1
11127       // for the second. Therefore, invert the condition.
11128       MaskValue |= !Lane1Cond << i;
11129     else if (Lane1Cond < 0)
11130       MaskValue |= !Lane2Cond << i;
11131     else
11132       return false;
11133   }
11134   return true;
11135 }
11136
11137 // Try to lower a vselect node into a simple blend instruction.
11138 static SDValue LowerVSELECTtoBlend(SDValue Op, const X86Subtarget *Subtarget,
11139                                    SelectionDAG &DAG) {
11140   SDValue Cond = Op.getOperand(0);
11141   SDValue LHS = Op.getOperand(1);
11142   SDValue RHS = Op.getOperand(2);
11143   SDLoc dl(Op);
11144   MVT VT = Op.getSimpleValueType();
11145   MVT EltVT = VT.getVectorElementType();
11146   unsigned NumElems = VT.getVectorNumElements();
11147
11148   // There is no blend with immediate in AVX-512.
11149   if (VT.is512BitVector())
11150     return SDValue();
11151
11152   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
11153     return SDValue();
11154   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
11155     return SDValue();
11156
11157   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
11158     return SDValue();
11159
11160   // Check the mask for BLEND and build the value.
11161   unsigned MaskValue = 0;
11162   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
11163     return SDValue();
11164
11165   // Convert i32 vectors to floating point if it is not AVX2.
11166   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
11167   MVT BlendVT = VT;
11168   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
11169     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
11170                                NumElems);
11171     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
11172     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
11173   }
11174
11175   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
11176                             DAG.getConstant(MaskValue, MVT::i32));
11177   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
11178 }
11179
11180 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
11181   // A vselect where all conditions and data are constants can be optimized into
11182   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
11183   if (ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(0).getNode()) &&
11184       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(1).getNode()) &&
11185       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(2).getNode()))
11186     return SDValue();
11187   
11188   SDValue BlendOp = LowerVSELECTtoBlend(Op, Subtarget, DAG);
11189   if (BlendOp.getNode())
11190     return BlendOp;
11191
11192   // Some types for vselect were previously set to Expand, not Legal or
11193   // Custom. Return an empty SDValue so we fall-through to Expand, after
11194   // the Custom lowering phase.
11195   MVT VT = Op.getSimpleValueType();
11196   switch (VT.SimpleTy) {
11197   default:
11198     break;
11199   case MVT::v8i16:
11200   case MVT::v16i16:
11201     if (Subtarget->hasBWI() && Subtarget->hasVLX())
11202       break;
11203     return SDValue();
11204   }
11205
11206   // We couldn't create a "Blend with immediate" node.
11207   // This node should still be legal, but we'll have to emit a blendv*
11208   // instruction.
11209   return Op;
11210 }
11211
11212 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
11213   MVT VT = Op.getSimpleValueType();
11214   SDLoc dl(Op);
11215
11216   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
11217     return SDValue();
11218
11219   if (VT.getSizeInBits() == 8) {
11220     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
11221                                   Op.getOperand(0), Op.getOperand(1));
11222     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
11223                                   DAG.getValueType(VT));
11224     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11225   }
11226
11227   if (VT.getSizeInBits() == 16) {
11228     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11229     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
11230     if (Idx == 0)
11231       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
11232                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11233                                      DAG.getNode(ISD::BITCAST, dl,
11234                                                  MVT::v4i32,
11235                                                  Op.getOperand(0)),
11236                                      Op.getOperand(1)));
11237     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
11238                                   Op.getOperand(0), Op.getOperand(1));
11239     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
11240                                   DAG.getValueType(VT));
11241     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11242   }
11243
11244   if (VT == MVT::f32) {
11245     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
11246     // the result back to FR32 register. It's only worth matching if the
11247     // result has a single use which is a store or a bitcast to i32.  And in
11248     // the case of a store, it's not worth it if the index is a constant 0,
11249     // because a MOVSSmr can be used instead, which is smaller and faster.
11250     if (!Op.hasOneUse())
11251       return SDValue();
11252     SDNode *User = *Op.getNode()->use_begin();
11253     if ((User->getOpcode() != ISD::STORE ||
11254          (isa<ConstantSDNode>(Op.getOperand(1)) &&
11255           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
11256         (User->getOpcode() != ISD::BITCAST ||
11257          User->getValueType(0) != MVT::i32))
11258       return SDValue();
11259     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11260                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
11261                                               Op.getOperand(0)),
11262                                               Op.getOperand(1));
11263     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
11264   }
11265
11266   if (VT == MVT::i32 || VT == MVT::i64) {
11267     // ExtractPS/pextrq works with constant index.
11268     if (isa<ConstantSDNode>(Op.getOperand(1)))
11269       return Op;
11270   }
11271   return SDValue();
11272 }
11273
11274 /// Extract one bit from mask vector, like v16i1 or v8i1.
11275 /// AVX-512 feature.
11276 SDValue
11277 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
11278   SDValue Vec = Op.getOperand(0);
11279   SDLoc dl(Vec);
11280   MVT VecVT = Vec.getSimpleValueType();
11281   SDValue Idx = Op.getOperand(1);
11282   MVT EltVT = Op.getSimpleValueType();
11283
11284   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
11285
11286   // variable index can't be handled in mask registers,
11287   // extend vector to VR512
11288   if (!isa<ConstantSDNode>(Idx)) {
11289     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
11290     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
11291     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
11292                               ExtVT.getVectorElementType(), Ext, Idx);
11293     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
11294   }
11295
11296   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11297   const TargetRegisterClass* rc = getRegClassFor(VecVT);
11298   unsigned MaxSift = rc->getSize()*8 - 1;
11299   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
11300                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
11301   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
11302                     DAG.getConstant(MaxSift, MVT::i8));
11303   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
11304                        DAG.getIntPtrConstant(0));
11305 }
11306
11307 SDValue
11308 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
11309                                            SelectionDAG &DAG) const {
11310   SDLoc dl(Op);
11311   SDValue Vec = Op.getOperand(0);
11312   MVT VecVT = Vec.getSimpleValueType();
11313   SDValue Idx = Op.getOperand(1);
11314
11315   if (Op.getSimpleValueType() == MVT::i1)
11316     return ExtractBitFromMaskVector(Op, DAG);
11317
11318   if (!isa<ConstantSDNode>(Idx)) {
11319     if (VecVT.is512BitVector() ||
11320         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
11321          VecVT.getVectorElementType().getSizeInBits() == 32)) {
11322
11323       MVT MaskEltVT =
11324         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
11325       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
11326                                     MaskEltVT.getSizeInBits());
11327
11328       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
11329       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
11330                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
11331                                 Idx, DAG.getConstant(0, getPointerTy()));
11332       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
11333       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
11334                         Perm, DAG.getConstant(0, getPointerTy()));
11335     }
11336     return SDValue();
11337   }
11338
11339   // If this is a 256-bit vector result, first extract the 128-bit vector and
11340   // then extract the element from the 128-bit vector.
11341   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
11342
11343     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11344     // Get the 128-bit vector.
11345     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
11346     MVT EltVT = VecVT.getVectorElementType();
11347
11348     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
11349
11350     //if (IdxVal >= NumElems/2)
11351     //  IdxVal -= NumElems/2;
11352     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
11353     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
11354                        DAG.getConstant(IdxVal, MVT::i32));
11355   }
11356
11357   assert(VecVT.is128BitVector() && "Unexpected vector length");
11358
11359   if (Subtarget->hasSSE41()) {
11360     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
11361     if (Res.getNode())
11362       return Res;
11363   }
11364
11365   MVT VT = Op.getSimpleValueType();
11366   // TODO: handle v16i8.
11367   if (VT.getSizeInBits() == 16) {
11368     SDValue Vec = Op.getOperand(0);
11369     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11370     if (Idx == 0)
11371       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
11372                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11373                                      DAG.getNode(ISD::BITCAST, dl,
11374                                                  MVT::v4i32, Vec),
11375                                      Op.getOperand(1)));
11376     // Transform it so it match pextrw which produces a 32-bit result.
11377     MVT EltVT = MVT::i32;
11378     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
11379                                   Op.getOperand(0), Op.getOperand(1));
11380     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
11381                                   DAG.getValueType(VT));
11382     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11383   }
11384
11385   if (VT.getSizeInBits() == 32) {
11386     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11387     if (Idx == 0)
11388       return Op;
11389
11390     // SHUFPS the element to the lowest double word, then movss.
11391     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
11392     MVT VVT = Op.getOperand(0).getSimpleValueType();
11393     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
11394                                        DAG.getUNDEF(VVT), Mask);
11395     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
11396                        DAG.getIntPtrConstant(0));
11397   }
11398
11399   if (VT.getSizeInBits() == 64) {
11400     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
11401     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
11402     //        to match extract_elt for f64.
11403     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11404     if (Idx == 0)
11405       return Op;
11406
11407     // UNPCKHPD the element to the lowest double word, then movsd.
11408     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
11409     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
11410     int Mask[2] = { 1, -1 };
11411     MVT VVT = Op.getOperand(0).getSimpleValueType();
11412     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
11413                                        DAG.getUNDEF(VVT), Mask);
11414     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
11415                        DAG.getIntPtrConstant(0));
11416   }
11417
11418   return SDValue();
11419 }
11420
11421 /// Insert one bit to mask vector, like v16i1 or v8i1.
11422 /// AVX-512 feature.
11423 SDValue 
11424 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
11425   SDLoc dl(Op);
11426   SDValue Vec = Op.getOperand(0);
11427   SDValue Elt = Op.getOperand(1);
11428   SDValue Idx = Op.getOperand(2);
11429   MVT VecVT = Vec.getSimpleValueType();
11430
11431   if (!isa<ConstantSDNode>(Idx)) {
11432     // Non constant index. Extend source and destination,
11433     // insert element and then truncate the result.
11434     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
11435     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
11436     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
11437       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
11438       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
11439     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
11440   }
11441
11442   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11443   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
11444   if (Vec.getOpcode() == ISD::UNDEF)
11445     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
11446                        DAG.getConstant(IdxVal, MVT::i8));
11447   const TargetRegisterClass* rc = getRegClassFor(VecVT);
11448   unsigned MaxSift = rc->getSize()*8 - 1;
11449   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
11450                     DAG.getConstant(MaxSift, MVT::i8));
11451   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
11452                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
11453   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
11454 }
11455
11456 SDValue X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
11457                                                   SelectionDAG &DAG) const {
11458   MVT VT = Op.getSimpleValueType();
11459   MVT EltVT = VT.getVectorElementType();
11460
11461   if (EltVT == MVT::i1)
11462     return InsertBitToMaskVector(Op, DAG);
11463
11464   SDLoc dl(Op);
11465   SDValue N0 = Op.getOperand(0);
11466   SDValue N1 = Op.getOperand(1);
11467   SDValue N2 = Op.getOperand(2);
11468   if (!isa<ConstantSDNode>(N2))
11469     return SDValue();
11470   auto *N2C = cast<ConstantSDNode>(N2);
11471   unsigned IdxVal = N2C->getZExtValue();
11472
11473   // If the vector is wider than 128 bits, extract the 128-bit subvector, insert
11474   // into that, and then insert the subvector back into the result.
11475   if (VT.is256BitVector() || VT.is512BitVector()) {
11476     // Get the desired 128-bit vector half.
11477     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
11478
11479     // Insert the element into the desired half.
11480     unsigned NumEltsIn128 = 128 / EltVT.getSizeInBits();
11481     unsigned IdxIn128 = IdxVal - (IdxVal / NumEltsIn128) * NumEltsIn128;
11482
11483     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
11484                     DAG.getConstant(IdxIn128, MVT::i32));
11485
11486     // Insert the changed part back to the 256-bit vector
11487     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
11488   }
11489   assert(VT.is128BitVector() && "Only 128-bit vector types should be left!");
11490
11491   if (Subtarget->hasSSE41()) {
11492     if (EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) {
11493       unsigned Opc;
11494       if (VT == MVT::v8i16) {
11495         Opc = X86ISD::PINSRW;
11496       } else {
11497         assert(VT == MVT::v16i8);
11498         Opc = X86ISD::PINSRB;
11499       }
11500
11501       // Transform it so it match pinsr{b,w} which expects a GR32 as its second
11502       // argument.
11503       if (N1.getValueType() != MVT::i32)
11504         N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
11505       if (N2.getValueType() != MVT::i32)
11506         N2 = DAG.getIntPtrConstant(IdxVal);
11507       return DAG.getNode(Opc, dl, VT, N0, N1, N2);
11508     }
11509
11510     if (EltVT == MVT::f32) {
11511       // Bits [7:6] of the constant are the source select.  This will always be
11512       //  zero here.  The DAG Combiner may combine an extract_elt index into
11513       //  these
11514       //  bits.  For example (insert (extract, 3), 2) could be matched by
11515       //  putting
11516       //  the '3' into bits [7:6] of X86ISD::INSERTPS.
11517       // Bits [5:4] of the constant are the destination select.  This is the
11518       //  value of the incoming immediate.
11519       // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
11520       //   combine either bitwise AND or insert of float 0.0 to set these bits.
11521       N2 = DAG.getIntPtrConstant(IdxVal << 4);
11522       // Create this as a scalar to vector..
11523       N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
11524       return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
11525     }
11526
11527     if (EltVT == MVT::i32 || EltVT == MVT::i64) {
11528       // PINSR* works with constant index.
11529       return Op;
11530     }
11531   }
11532
11533   if (EltVT == MVT::i8)
11534     return SDValue();
11535
11536   if (EltVT.getSizeInBits() == 16) {
11537     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
11538     // as its second argument.
11539     if (N1.getValueType() != MVT::i32)
11540       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
11541     if (N2.getValueType() != MVT::i32)
11542       N2 = DAG.getIntPtrConstant(IdxVal);
11543     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
11544   }
11545   return SDValue();
11546 }
11547
11548 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
11549   SDLoc dl(Op);
11550   MVT OpVT = Op.getSimpleValueType();
11551
11552   // If this is a 256-bit vector result, first insert into a 128-bit
11553   // vector and then insert into the 256-bit vector.
11554   if (!OpVT.is128BitVector()) {
11555     // Insert into a 128-bit vector.
11556     unsigned SizeFactor = OpVT.getSizeInBits()/128;
11557     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
11558                                  OpVT.getVectorNumElements() / SizeFactor);
11559
11560     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
11561
11562     // Insert the 128-bit vector.
11563     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
11564   }
11565
11566   if (OpVT == MVT::v1i64 &&
11567       Op.getOperand(0).getValueType() == MVT::i64)
11568     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
11569
11570   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
11571   assert(OpVT.is128BitVector() && "Expected an SSE type!");
11572   return DAG.getNode(ISD::BITCAST, dl, OpVT,
11573                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
11574 }
11575
11576 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
11577 // a simple subregister reference or explicit instructions to grab
11578 // upper bits of a vector.
11579 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11580                                       SelectionDAG &DAG) {
11581   SDLoc dl(Op);
11582   SDValue In =  Op.getOperand(0);
11583   SDValue Idx = Op.getOperand(1);
11584   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11585   MVT ResVT   = Op.getSimpleValueType();
11586   MVT InVT    = In.getSimpleValueType();
11587
11588   if (Subtarget->hasFp256()) {
11589     if (ResVT.is128BitVector() &&
11590         (InVT.is256BitVector() || InVT.is512BitVector()) &&
11591         isa<ConstantSDNode>(Idx)) {
11592       return Extract128BitVector(In, IdxVal, DAG, dl);
11593     }
11594     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
11595         isa<ConstantSDNode>(Idx)) {
11596       return Extract256BitVector(In, IdxVal, DAG, dl);
11597     }
11598   }
11599   return SDValue();
11600 }
11601
11602 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
11603 // simple superregister reference or explicit instructions to insert
11604 // the upper bits of a vector.
11605 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11606                                      SelectionDAG &DAG) {
11607   if (Subtarget->hasFp256()) {
11608     SDLoc dl(Op.getNode());
11609     SDValue Vec = Op.getNode()->getOperand(0);
11610     SDValue SubVec = Op.getNode()->getOperand(1);
11611     SDValue Idx = Op.getNode()->getOperand(2);
11612
11613     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
11614          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
11615         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
11616         isa<ConstantSDNode>(Idx)) {
11617       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11618       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
11619     }
11620
11621     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
11622         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
11623         isa<ConstantSDNode>(Idx)) {
11624       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11625       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
11626     }
11627   }
11628   return SDValue();
11629 }
11630
11631 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
11632 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
11633 // one of the above mentioned nodes. It has to be wrapped because otherwise
11634 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
11635 // be used to form addressing mode. These wrapped nodes will be selected
11636 // into MOV32ri.
11637 SDValue
11638 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
11639   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
11640
11641   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11642   // global base reg.
11643   unsigned char OpFlag = 0;
11644   unsigned WrapperKind = X86ISD::Wrapper;
11645   CodeModel::Model M = DAG.getTarget().getCodeModel();
11646
11647   if (Subtarget->isPICStyleRIPRel() &&
11648       (M == CodeModel::Small || M == CodeModel::Kernel))
11649     WrapperKind = X86ISD::WrapperRIP;
11650   else if (Subtarget->isPICStyleGOT())
11651     OpFlag = X86II::MO_GOTOFF;
11652   else if (Subtarget->isPICStyleStubPIC())
11653     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11654
11655   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
11656                                              CP->getAlignment(),
11657                                              CP->getOffset(), OpFlag);
11658   SDLoc DL(CP);
11659   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11660   // With PIC, the address is actually $g + Offset.
11661   if (OpFlag) {
11662     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11663                          DAG.getNode(X86ISD::GlobalBaseReg,
11664                                      SDLoc(), getPointerTy()),
11665                          Result);
11666   }
11667
11668   return Result;
11669 }
11670
11671 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
11672   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
11673
11674   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11675   // global base reg.
11676   unsigned char OpFlag = 0;
11677   unsigned WrapperKind = X86ISD::Wrapper;
11678   CodeModel::Model M = DAG.getTarget().getCodeModel();
11679
11680   if (Subtarget->isPICStyleRIPRel() &&
11681       (M == CodeModel::Small || M == CodeModel::Kernel))
11682     WrapperKind = X86ISD::WrapperRIP;
11683   else if (Subtarget->isPICStyleGOT())
11684     OpFlag = X86II::MO_GOTOFF;
11685   else if (Subtarget->isPICStyleStubPIC())
11686     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11687
11688   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
11689                                           OpFlag);
11690   SDLoc DL(JT);
11691   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11692
11693   // With PIC, the address is actually $g + Offset.
11694   if (OpFlag)
11695     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11696                          DAG.getNode(X86ISD::GlobalBaseReg,
11697                                      SDLoc(), getPointerTy()),
11698                          Result);
11699
11700   return Result;
11701 }
11702
11703 SDValue
11704 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
11705   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
11706
11707   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11708   // global base reg.
11709   unsigned char OpFlag = 0;
11710   unsigned WrapperKind = X86ISD::Wrapper;
11711   CodeModel::Model M = DAG.getTarget().getCodeModel();
11712
11713   if (Subtarget->isPICStyleRIPRel() &&
11714       (M == CodeModel::Small || M == CodeModel::Kernel)) {
11715     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
11716       OpFlag = X86II::MO_GOTPCREL;
11717     WrapperKind = X86ISD::WrapperRIP;
11718   } else if (Subtarget->isPICStyleGOT()) {
11719     OpFlag = X86II::MO_GOT;
11720   } else if (Subtarget->isPICStyleStubPIC()) {
11721     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
11722   } else if (Subtarget->isPICStyleStubNoDynamic()) {
11723     OpFlag = X86II::MO_DARWIN_NONLAZY;
11724   }
11725
11726   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
11727
11728   SDLoc DL(Op);
11729   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11730
11731   // With PIC, the address is actually $g + Offset.
11732   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
11733       !Subtarget->is64Bit()) {
11734     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11735                          DAG.getNode(X86ISD::GlobalBaseReg,
11736                                      SDLoc(), getPointerTy()),
11737                          Result);
11738   }
11739
11740   // For symbols that require a load from a stub to get the address, emit the
11741   // load.
11742   if (isGlobalStubReference(OpFlag))
11743     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
11744                          MachinePointerInfo::getGOT(), false, false, false, 0);
11745
11746   return Result;
11747 }
11748
11749 SDValue
11750 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
11751   // Create the TargetBlockAddressAddress node.
11752   unsigned char OpFlags =
11753     Subtarget->ClassifyBlockAddressReference();
11754   CodeModel::Model M = DAG.getTarget().getCodeModel();
11755   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
11756   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
11757   SDLoc dl(Op);
11758   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
11759                                              OpFlags);
11760
11761   if (Subtarget->isPICStyleRIPRel() &&
11762       (M == CodeModel::Small || M == CodeModel::Kernel))
11763     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11764   else
11765     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11766
11767   // With PIC, the address is actually $g + Offset.
11768   if (isGlobalRelativeToPICBase(OpFlags)) {
11769     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11770                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11771                          Result);
11772   }
11773
11774   return Result;
11775 }
11776
11777 SDValue
11778 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
11779                                       int64_t Offset, SelectionDAG &DAG) const {
11780   // Create the TargetGlobalAddress node, folding in the constant
11781   // offset if it is legal.
11782   unsigned char OpFlags =
11783       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
11784   CodeModel::Model M = DAG.getTarget().getCodeModel();
11785   SDValue Result;
11786   if (OpFlags == X86II::MO_NO_FLAG &&
11787       X86::isOffsetSuitableForCodeModel(Offset, M)) {
11788     // A direct static reference to a global.
11789     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
11790     Offset = 0;
11791   } else {
11792     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
11793   }
11794
11795   if (Subtarget->isPICStyleRIPRel() &&
11796       (M == CodeModel::Small || M == CodeModel::Kernel))
11797     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11798   else
11799     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11800
11801   // With PIC, the address is actually $g + Offset.
11802   if (isGlobalRelativeToPICBase(OpFlags)) {
11803     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11804                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11805                          Result);
11806   }
11807
11808   // For globals that require a load from a stub to get the address, emit the
11809   // load.
11810   if (isGlobalStubReference(OpFlags))
11811     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
11812                          MachinePointerInfo::getGOT(), false, false, false, 0);
11813
11814   // If there was a non-zero offset that we didn't fold, create an explicit
11815   // addition for it.
11816   if (Offset != 0)
11817     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
11818                          DAG.getConstant(Offset, getPointerTy()));
11819
11820   return Result;
11821 }
11822
11823 SDValue
11824 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
11825   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
11826   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
11827   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
11828 }
11829
11830 static SDValue
11831 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
11832            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
11833            unsigned char OperandFlags, bool LocalDynamic = false) {
11834   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
11835   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
11836   SDLoc dl(GA);
11837   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11838                                            GA->getValueType(0),
11839                                            GA->getOffset(),
11840                                            OperandFlags);
11841
11842   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
11843                                            : X86ISD::TLSADDR;
11844
11845   if (InFlag) {
11846     SDValue Ops[] = { Chain,  TGA, *InFlag };
11847     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11848   } else {
11849     SDValue Ops[]  = { Chain, TGA };
11850     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11851   }
11852
11853   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
11854   MFI->setAdjustsStack(true);
11855
11856   SDValue Flag = Chain.getValue(1);
11857   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
11858 }
11859
11860 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
11861 static SDValue
11862 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11863                                 const EVT PtrVT) {
11864   SDValue InFlag;
11865   SDLoc dl(GA);  // ? function entry point might be better
11866   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11867                                    DAG.getNode(X86ISD::GlobalBaseReg,
11868                                                SDLoc(), PtrVT), InFlag);
11869   InFlag = Chain.getValue(1);
11870
11871   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
11872 }
11873
11874 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
11875 static SDValue
11876 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11877                                 const EVT PtrVT) {
11878   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
11879                     X86::RAX, X86II::MO_TLSGD);
11880 }
11881
11882 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
11883                                            SelectionDAG &DAG,
11884                                            const EVT PtrVT,
11885                                            bool is64Bit) {
11886   SDLoc dl(GA);
11887
11888   // Get the start address of the TLS block for this module.
11889   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
11890       .getInfo<X86MachineFunctionInfo>();
11891   MFI->incNumLocalDynamicTLSAccesses();
11892
11893   SDValue Base;
11894   if (is64Bit) {
11895     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
11896                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
11897   } else {
11898     SDValue InFlag;
11899     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11900         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
11901     InFlag = Chain.getValue(1);
11902     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
11903                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
11904   }
11905
11906   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
11907   // of Base.
11908
11909   // Build x@dtpoff.
11910   unsigned char OperandFlags = X86II::MO_DTPOFF;
11911   unsigned WrapperKind = X86ISD::Wrapper;
11912   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11913                                            GA->getValueType(0),
11914                                            GA->getOffset(), OperandFlags);
11915   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
11916
11917   // Add x@dtpoff with the base.
11918   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
11919 }
11920
11921 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
11922 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11923                                    const EVT PtrVT, TLSModel::Model model,
11924                                    bool is64Bit, bool isPIC) {
11925   SDLoc dl(GA);
11926
11927   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
11928   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
11929                                                          is64Bit ? 257 : 256));
11930
11931   SDValue ThreadPointer =
11932       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
11933                   MachinePointerInfo(Ptr), false, false, false, 0);
11934
11935   unsigned char OperandFlags = 0;
11936   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
11937   // initialexec.
11938   unsigned WrapperKind = X86ISD::Wrapper;
11939   if (model == TLSModel::LocalExec) {
11940     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
11941   } else if (model == TLSModel::InitialExec) {
11942     if (is64Bit) {
11943       OperandFlags = X86II::MO_GOTTPOFF;
11944       WrapperKind = X86ISD::WrapperRIP;
11945     } else {
11946       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
11947     }
11948   } else {
11949     llvm_unreachable("Unexpected model");
11950   }
11951
11952   // emit "addl x@ntpoff,%eax" (local exec)
11953   // or "addl x@indntpoff,%eax" (initial exec)
11954   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
11955   SDValue TGA =
11956       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
11957                                  GA->getOffset(), OperandFlags);
11958   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
11959
11960   if (model == TLSModel::InitialExec) {
11961     if (isPIC && !is64Bit) {
11962       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
11963                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
11964                            Offset);
11965     }
11966
11967     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
11968                          MachinePointerInfo::getGOT(), false, false, false, 0);
11969   }
11970
11971   // The address of the thread local variable is the add of the thread
11972   // pointer with the offset of the variable.
11973   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
11974 }
11975
11976 SDValue
11977 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
11978
11979   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
11980   const GlobalValue *GV = GA->getGlobal();
11981
11982   if (Subtarget->isTargetELF()) {
11983     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
11984
11985     switch (model) {
11986       case TLSModel::GeneralDynamic:
11987         if (Subtarget->is64Bit())
11988           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
11989         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
11990       case TLSModel::LocalDynamic:
11991         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
11992                                            Subtarget->is64Bit());
11993       case TLSModel::InitialExec:
11994       case TLSModel::LocalExec:
11995         return LowerToTLSExecModel(
11996             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
11997             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
11998     }
11999     llvm_unreachable("Unknown TLS model.");
12000   }
12001
12002   if (Subtarget->isTargetDarwin()) {
12003     // Darwin only has one model of TLS.  Lower to that.
12004     unsigned char OpFlag = 0;
12005     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
12006                            X86ISD::WrapperRIP : X86ISD::Wrapper;
12007
12008     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12009     // global base reg.
12010     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
12011                  !Subtarget->is64Bit();
12012     if (PIC32)
12013       OpFlag = X86II::MO_TLVP_PIC_BASE;
12014     else
12015       OpFlag = X86II::MO_TLVP;
12016     SDLoc DL(Op);
12017     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
12018                                                 GA->getValueType(0),
12019                                                 GA->getOffset(), OpFlag);
12020     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12021
12022     // With PIC32, the address is actually $g + Offset.
12023     if (PIC32)
12024       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12025                            DAG.getNode(X86ISD::GlobalBaseReg,
12026                                        SDLoc(), getPointerTy()),
12027                            Offset);
12028
12029     // Lowering the machine isd will make sure everything is in the right
12030     // location.
12031     SDValue Chain = DAG.getEntryNode();
12032     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12033     SDValue Args[] = { Chain, Offset };
12034     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
12035
12036     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
12037     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12038     MFI->setAdjustsStack(true);
12039
12040     // And our return value (tls address) is in the standard call return value
12041     // location.
12042     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
12043     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
12044                               Chain.getValue(1));
12045   }
12046
12047   if (Subtarget->isTargetKnownWindowsMSVC() ||
12048       Subtarget->isTargetWindowsGNU()) {
12049     // Just use the implicit TLS architecture
12050     // Need to generate someting similar to:
12051     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
12052     //                                  ; from TEB
12053     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
12054     //   mov     rcx, qword [rdx+rcx*8]
12055     //   mov     eax, .tls$:tlsvar
12056     //   [rax+rcx] contains the address
12057     // Windows 64bit: gs:0x58
12058     // Windows 32bit: fs:__tls_array
12059
12060     SDLoc dl(GA);
12061     SDValue Chain = DAG.getEntryNode();
12062
12063     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
12064     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
12065     // use its literal value of 0x2C.
12066     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
12067                                         ? Type::getInt8PtrTy(*DAG.getContext(),
12068                                                              256)
12069                                         : Type::getInt32PtrTy(*DAG.getContext(),
12070                                                               257));
12071
12072     SDValue TlsArray =
12073         Subtarget->is64Bit()
12074             ? DAG.getIntPtrConstant(0x58)
12075             : (Subtarget->isTargetWindowsGNU()
12076                    ? DAG.getIntPtrConstant(0x2C)
12077                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
12078
12079     SDValue ThreadPointer =
12080         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
12081                     MachinePointerInfo(Ptr), false, false, false, 0);
12082
12083     // Load the _tls_index variable
12084     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
12085     if (Subtarget->is64Bit())
12086       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
12087                            IDX, MachinePointerInfo(), MVT::i32,
12088                            false, false, false, 0);
12089     else
12090       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
12091                         false, false, false, 0);
12092
12093     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
12094                                     getPointerTy());
12095     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
12096
12097     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
12098     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
12099                       false, false, false, 0);
12100
12101     // Get the offset of start of .tls section
12102     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12103                                              GA->getValueType(0),
12104                                              GA->getOffset(), X86II::MO_SECREL);
12105     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
12106
12107     // The address of the thread local variable is the add of the thread
12108     // pointer with the offset of the variable.
12109     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
12110   }
12111
12112   llvm_unreachable("TLS not implemented for this target.");
12113 }
12114
12115 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
12116 /// and take a 2 x i32 value to shift plus a shift amount.
12117 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
12118   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
12119   MVT VT = Op.getSimpleValueType();
12120   unsigned VTBits = VT.getSizeInBits();
12121   SDLoc dl(Op);
12122   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
12123   SDValue ShOpLo = Op.getOperand(0);
12124   SDValue ShOpHi = Op.getOperand(1);
12125   SDValue ShAmt  = Op.getOperand(2);
12126   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
12127   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
12128   // during isel.
12129   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
12130                                   DAG.getConstant(VTBits - 1, MVT::i8));
12131   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
12132                                      DAG.getConstant(VTBits - 1, MVT::i8))
12133                        : DAG.getConstant(0, VT);
12134
12135   SDValue Tmp2, Tmp3;
12136   if (Op.getOpcode() == ISD::SHL_PARTS) {
12137     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
12138     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
12139   } else {
12140     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
12141     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
12142   }
12143
12144   // If the shift amount is larger or equal than the width of a part we can't
12145   // rely on the results of shld/shrd. Insert a test and select the appropriate
12146   // values for large shift amounts.
12147   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
12148                                 DAG.getConstant(VTBits, MVT::i8));
12149   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
12150                              AndNode, DAG.getConstant(0, MVT::i8));
12151
12152   SDValue Hi, Lo;
12153   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
12154   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
12155   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
12156
12157   if (Op.getOpcode() == ISD::SHL_PARTS) {
12158     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
12159     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
12160   } else {
12161     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
12162     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
12163   }
12164
12165   SDValue Ops[2] = { Lo, Hi };
12166   return DAG.getMergeValues(Ops, dl);
12167 }
12168
12169 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
12170                                            SelectionDAG &DAG) const {
12171   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
12172
12173   if (SrcVT.isVector())
12174     return SDValue();
12175
12176   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
12177          "Unknown SINT_TO_FP to lower!");
12178
12179   // These are really Legal; return the operand so the caller accepts it as
12180   // Legal.
12181   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
12182     return Op;
12183   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
12184       Subtarget->is64Bit()) {
12185     return Op;
12186   }
12187
12188   SDLoc dl(Op);
12189   unsigned Size = SrcVT.getSizeInBits()/8;
12190   MachineFunction &MF = DAG.getMachineFunction();
12191   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
12192   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12193   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12194                                StackSlot,
12195                                MachinePointerInfo::getFixedStack(SSFI),
12196                                false, false, 0);
12197   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
12198 }
12199
12200 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
12201                                      SDValue StackSlot,
12202                                      SelectionDAG &DAG) const {
12203   // Build the FILD
12204   SDLoc DL(Op);
12205   SDVTList Tys;
12206   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
12207   if (useSSE)
12208     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
12209   else
12210     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
12211
12212   unsigned ByteSize = SrcVT.getSizeInBits()/8;
12213
12214   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
12215   MachineMemOperand *MMO;
12216   if (FI) {
12217     int SSFI = FI->getIndex();
12218     MMO =
12219       DAG.getMachineFunction()
12220       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12221                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
12222   } else {
12223     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
12224     StackSlot = StackSlot.getOperand(1);
12225   }
12226   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
12227   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
12228                                            X86ISD::FILD, DL,
12229                                            Tys, Ops, SrcVT, MMO);
12230
12231   if (useSSE) {
12232     Chain = Result.getValue(1);
12233     SDValue InFlag = Result.getValue(2);
12234
12235     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
12236     // shouldn't be necessary except that RFP cannot be live across
12237     // multiple blocks. When stackifier is fixed, they can be uncoupled.
12238     MachineFunction &MF = DAG.getMachineFunction();
12239     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
12240     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
12241     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12242     Tys = DAG.getVTList(MVT::Other);
12243     SDValue Ops[] = {
12244       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
12245     };
12246     MachineMemOperand *MMO =
12247       DAG.getMachineFunction()
12248       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12249                             MachineMemOperand::MOStore, SSFISize, SSFISize);
12250
12251     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
12252                                     Ops, Op.getValueType(), MMO);
12253     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
12254                          MachinePointerInfo::getFixedStack(SSFI),
12255                          false, false, false, 0);
12256   }
12257
12258   return Result;
12259 }
12260
12261 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
12262 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
12263                                                SelectionDAG &DAG) const {
12264   // This algorithm is not obvious. Here it is what we're trying to output:
12265   /*
12266      movq       %rax,  %xmm0
12267      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
12268      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
12269      #ifdef __SSE3__
12270        haddpd   %xmm0, %xmm0
12271      #else
12272        pshufd   $0x4e, %xmm0, %xmm1
12273        addpd    %xmm1, %xmm0
12274      #endif
12275   */
12276
12277   SDLoc dl(Op);
12278   LLVMContext *Context = DAG.getContext();
12279
12280   // Build some magic constants.
12281   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
12282   Constant *C0 = ConstantDataVector::get(*Context, CV0);
12283   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
12284
12285   SmallVector<Constant*,2> CV1;
12286   CV1.push_back(
12287     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
12288                                       APInt(64, 0x4330000000000000ULL))));
12289   CV1.push_back(
12290     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
12291                                       APInt(64, 0x4530000000000000ULL))));
12292   Constant *C1 = ConstantVector::get(CV1);
12293   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
12294
12295   // Load the 64-bit value into an XMM register.
12296   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
12297                             Op.getOperand(0));
12298   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
12299                               MachinePointerInfo::getConstantPool(),
12300                               false, false, false, 16);
12301   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
12302                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
12303                               CLod0);
12304
12305   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
12306                               MachinePointerInfo::getConstantPool(),
12307                               false, false, false, 16);
12308   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
12309   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
12310   SDValue Result;
12311
12312   if (Subtarget->hasSSE3()) {
12313     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
12314     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
12315   } else {
12316     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
12317     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
12318                                            S2F, 0x4E, DAG);
12319     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
12320                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
12321                          Sub);
12322   }
12323
12324   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
12325                      DAG.getIntPtrConstant(0));
12326 }
12327
12328 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
12329 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
12330                                                SelectionDAG &DAG) const {
12331   SDLoc dl(Op);
12332   // FP constant to bias correct the final result.
12333   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
12334                                    MVT::f64);
12335
12336   // Load the 32-bit value into an XMM register.
12337   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
12338                              Op.getOperand(0));
12339
12340   // Zero out the upper parts of the register.
12341   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
12342
12343   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
12344                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
12345                      DAG.getIntPtrConstant(0));
12346
12347   // Or the load with the bias.
12348   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
12349                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
12350                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
12351                                                    MVT::v2f64, Load)),
12352                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
12353                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
12354                                                    MVT::v2f64, Bias)));
12355   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
12356                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
12357                    DAG.getIntPtrConstant(0));
12358
12359   // Subtract the bias.
12360   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
12361
12362   // Handle final rounding.
12363   EVT DestVT = Op.getValueType();
12364
12365   if (DestVT.bitsLT(MVT::f64))
12366     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
12367                        DAG.getIntPtrConstant(0));
12368   if (DestVT.bitsGT(MVT::f64))
12369     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
12370
12371   // Handle final rounding.
12372   return Sub;
12373 }
12374
12375 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
12376                                                SelectionDAG &DAG) const {
12377   SDValue N0 = Op.getOperand(0);
12378   MVT SVT = N0.getSimpleValueType();
12379   SDLoc dl(Op);
12380
12381   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
12382           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
12383          "Custom UINT_TO_FP is not supported!");
12384
12385   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
12386   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
12387                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
12388 }
12389
12390 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
12391                                            SelectionDAG &DAG) const {
12392   SDValue N0 = Op.getOperand(0);
12393   SDLoc dl(Op);
12394
12395   if (Op.getValueType().isVector())
12396     return lowerUINT_TO_FP_vec(Op, DAG);
12397
12398   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
12399   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
12400   // the optimization here.
12401   if (DAG.SignBitIsZero(N0))
12402     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
12403
12404   MVT SrcVT = N0.getSimpleValueType();
12405   MVT DstVT = Op.getSimpleValueType();
12406   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
12407     return LowerUINT_TO_FP_i64(Op, DAG);
12408   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
12409     return LowerUINT_TO_FP_i32(Op, DAG);
12410   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
12411     return SDValue();
12412
12413   // Make a 64-bit buffer, and use it to build an FILD.
12414   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
12415   if (SrcVT == MVT::i32) {
12416     SDValue WordOff = DAG.getConstant(4, getPointerTy());
12417     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
12418                                      getPointerTy(), StackSlot, WordOff);
12419     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12420                                   StackSlot, MachinePointerInfo(),
12421                                   false, false, 0);
12422     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
12423                                   OffsetSlot, MachinePointerInfo(),
12424                                   false, false, 0);
12425     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
12426     return Fild;
12427   }
12428
12429   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
12430   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12431                                StackSlot, MachinePointerInfo(),
12432                                false, false, 0);
12433   // For i64 source, we need to add the appropriate power of 2 if the input
12434   // was negative.  This is the same as the optimization in
12435   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
12436   // we must be careful to do the computation in x87 extended precision, not
12437   // in SSE. (The generic code can't know it's OK to do this, or how to.)
12438   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
12439   MachineMemOperand *MMO =
12440     DAG.getMachineFunction()
12441     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12442                           MachineMemOperand::MOLoad, 8, 8);
12443
12444   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
12445   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
12446   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
12447                                          MVT::i64, MMO);
12448
12449   APInt FF(32, 0x5F800000ULL);
12450
12451   // Check whether the sign bit is set.
12452   SDValue SignSet = DAG.getSetCC(dl,
12453                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
12454                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
12455                                  ISD::SETLT);
12456
12457   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
12458   SDValue FudgePtr = DAG.getConstantPool(
12459                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
12460                                          getPointerTy());
12461
12462   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
12463   SDValue Zero = DAG.getIntPtrConstant(0);
12464   SDValue Four = DAG.getIntPtrConstant(4);
12465   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
12466                                Zero, Four);
12467   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
12468
12469   // Load the value out, extending it from f32 to f80.
12470   // FIXME: Avoid the extend by constructing the right constant pool?
12471   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
12472                                  FudgePtr, MachinePointerInfo::getConstantPool(),
12473                                  MVT::f32, false, false, false, 4);
12474   // Extend everything to 80 bits to force it to be done on x87.
12475   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
12476   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
12477 }
12478
12479 std::pair<SDValue,SDValue>
12480 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
12481                                     bool IsSigned, bool IsReplace) const {
12482   SDLoc DL(Op);
12483
12484   EVT DstTy = Op.getValueType();
12485
12486   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
12487     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
12488     DstTy = MVT::i64;
12489   }
12490
12491   assert(DstTy.getSimpleVT() <= MVT::i64 &&
12492          DstTy.getSimpleVT() >= MVT::i16 &&
12493          "Unknown FP_TO_INT to lower!");
12494
12495   // These are really Legal.
12496   if (DstTy == MVT::i32 &&
12497       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
12498     return std::make_pair(SDValue(), SDValue());
12499   if (Subtarget->is64Bit() &&
12500       DstTy == MVT::i64 &&
12501       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
12502     return std::make_pair(SDValue(), SDValue());
12503
12504   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
12505   // stack slot, or into the FTOL runtime function.
12506   MachineFunction &MF = DAG.getMachineFunction();
12507   unsigned MemSize = DstTy.getSizeInBits()/8;
12508   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
12509   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12510
12511   unsigned Opc;
12512   if (!IsSigned && isIntegerTypeFTOL(DstTy))
12513     Opc = X86ISD::WIN_FTOL;
12514   else
12515     switch (DstTy.getSimpleVT().SimpleTy) {
12516     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
12517     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
12518     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
12519     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
12520     }
12521
12522   SDValue Chain = DAG.getEntryNode();
12523   SDValue Value = Op.getOperand(0);
12524   EVT TheVT = Op.getOperand(0).getValueType();
12525   // FIXME This causes a redundant load/store if the SSE-class value is already
12526   // in memory, such as if it is on the callstack.
12527   if (isScalarFPTypeInSSEReg(TheVT)) {
12528     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
12529     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
12530                          MachinePointerInfo::getFixedStack(SSFI),
12531                          false, false, 0);
12532     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
12533     SDValue Ops[] = {
12534       Chain, StackSlot, DAG.getValueType(TheVT)
12535     };
12536
12537     MachineMemOperand *MMO =
12538       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12539                               MachineMemOperand::MOLoad, MemSize, MemSize);
12540     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
12541     Chain = Value.getValue(1);
12542     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
12543     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12544   }
12545
12546   MachineMemOperand *MMO =
12547     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12548                             MachineMemOperand::MOStore, MemSize, MemSize);
12549
12550   if (Opc != X86ISD::WIN_FTOL) {
12551     // Build the FP_TO_INT*_IN_MEM
12552     SDValue Ops[] = { Chain, Value, StackSlot };
12553     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
12554                                            Ops, DstTy, MMO);
12555     return std::make_pair(FIST, StackSlot);
12556   } else {
12557     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
12558       DAG.getVTList(MVT::Other, MVT::Glue),
12559       Chain, Value);
12560     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
12561       MVT::i32, ftol.getValue(1));
12562     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
12563       MVT::i32, eax.getValue(2));
12564     SDValue Ops[] = { eax, edx };
12565     SDValue pair = IsReplace
12566       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
12567       : DAG.getMergeValues(Ops, DL);
12568     return std::make_pair(pair, SDValue());
12569   }
12570 }
12571
12572 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
12573                               const X86Subtarget *Subtarget) {
12574   MVT VT = Op->getSimpleValueType(0);
12575   SDValue In = Op->getOperand(0);
12576   MVT InVT = In.getSimpleValueType();
12577   SDLoc dl(Op);
12578
12579   // Optimize vectors in AVX mode:
12580   //
12581   //   v8i16 -> v8i32
12582   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
12583   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
12584   //   Concat upper and lower parts.
12585   //
12586   //   v4i32 -> v4i64
12587   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
12588   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
12589   //   Concat upper and lower parts.
12590   //
12591
12592   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
12593       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
12594       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
12595     return SDValue();
12596
12597   if (Subtarget->hasInt256())
12598     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
12599
12600   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
12601   SDValue Undef = DAG.getUNDEF(InVT);
12602   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
12603   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12604   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12605
12606   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
12607                              VT.getVectorNumElements()/2);
12608
12609   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
12610   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
12611
12612   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
12613 }
12614
12615 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
12616                                         SelectionDAG &DAG) {
12617   MVT VT = Op->getSimpleValueType(0);
12618   SDValue In = Op->getOperand(0);
12619   MVT InVT = In.getSimpleValueType();
12620   SDLoc DL(Op);
12621   unsigned int NumElts = VT.getVectorNumElements();
12622   if (NumElts != 8 && NumElts != 16)
12623     return SDValue();
12624
12625   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
12626     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
12627
12628   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
12629   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12630   // Now we have only mask extension
12631   assert(InVT.getVectorElementType() == MVT::i1);
12632   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
12633   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12634   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
12635   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12636   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12637                            MachinePointerInfo::getConstantPool(),
12638                            false, false, false, Alignment);
12639
12640   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
12641   if (VT.is512BitVector())
12642     return Brcst;
12643   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
12644 }
12645
12646 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12647                                SelectionDAG &DAG) {
12648   if (Subtarget->hasFp256()) {
12649     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12650     if (Res.getNode())
12651       return Res;
12652   }
12653
12654   return SDValue();
12655 }
12656
12657 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12658                                 SelectionDAG &DAG) {
12659   SDLoc DL(Op);
12660   MVT VT = Op.getSimpleValueType();
12661   SDValue In = Op.getOperand(0);
12662   MVT SVT = In.getSimpleValueType();
12663
12664   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
12665     return LowerZERO_EXTEND_AVX512(Op, DAG);
12666
12667   if (Subtarget->hasFp256()) {
12668     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12669     if (Res.getNode())
12670       return Res;
12671   }
12672
12673   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
12674          VT.getVectorNumElements() != SVT.getVectorNumElements());
12675   return SDValue();
12676 }
12677
12678 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
12679   SDLoc DL(Op);
12680   MVT VT = Op.getSimpleValueType();
12681   SDValue In = Op.getOperand(0);
12682   MVT InVT = In.getSimpleValueType();
12683
12684   if (VT == MVT::i1) {
12685     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
12686            "Invalid scalar TRUNCATE operation");
12687     if (InVT.getSizeInBits() >= 32)
12688       return SDValue();
12689     In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
12690     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
12691   }
12692   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
12693          "Invalid TRUNCATE operation");
12694
12695   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
12696     if (VT.getVectorElementType().getSizeInBits() >=8)
12697       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
12698
12699     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
12700     unsigned NumElts = InVT.getVectorNumElements();
12701     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
12702     if (InVT.getSizeInBits() < 512) {
12703       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
12704       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
12705       InVT = ExtVT;
12706     }
12707     
12708     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
12709     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12710     SDValue CP = DAG.getConstantPool(C, getPointerTy());
12711     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12712     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12713                            MachinePointerInfo::getConstantPool(),
12714                            false, false, false, Alignment);
12715     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
12716     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
12717     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
12718   }
12719
12720   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
12721     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
12722     if (Subtarget->hasInt256()) {
12723       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
12724       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
12725       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
12726                                 ShufMask);
12727       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
12728                          DAG.getIntPtrConstant(0));
12729     }
12730
12731     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12732                                DAG.getIntPtrConstant(0));
12733     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12734                                DAG.getIntPtrConstant(2));
12735     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12736     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12737     static const int ShufMask[] = {0, 2, 4, 6};
12738     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
12739   }
12740
12741   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
12742     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
12743     if (Subtarget->hasInt256()) {
12744       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
12745
12746       SmallVector<SDValue,32> pshufbMask;
12747       for (unsigned i = 0; i < 2; ++i) {
12748         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
12749         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
12750         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
12751         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
12752         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
12753         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
12754         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
12755         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
12756         for (unsigned j = 0; j < 8; ++j)
12757           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
12758       }
12759       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
12760       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
12761       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
12762
12763       static const int ShufMask[] = {0,  2,  -1,  -1};
12764       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
12765                                 &ShufMask[0]);
12766       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12767                        DAG.getIntPtrConstant(0));
12768       return DAG.getNode(ISD::BITCAST, DL, VT, In);
12769     }
12770
12771     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12772                                DAG.getIntPtrConstant(0));
12773
12774     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12775                                DAG.getIntPtrConstant(4));
12776
12777     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
12778     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
12779
12780     // The PSHUFB mask:
12781     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
12782                                    -1, -1, -1, -1, -1, -1, -1, -1};
12783
12784     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
12785     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
12786     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
12787
12788     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12789     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12790
12791     // The MOVLHPS Mask:
12792     static const int ShufMask2[] = {0, 1, 4, 5};
12793     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
12794     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
12795   }
12796
12797   // Handle truncation of V256 to V128 using shuffles.
12798   if (!VT.is128BitVector() || !InVT.is256BitVector())
12799     return SDValue();
12800
12801   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
12802
12803   unsigned NumElems = VT.getVectorNumElements();
12804   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
12805
12806   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
12807   // Prepare truncation shuffle mask
12808   for (unsigned i = 0; i != NumElems; ++i)
12809     MaskVec[i] = i * 2;
12810   SDValue V = DAG.getVectorShuffle(NVT, DL,
12811                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
12812                                    DAG.getUNDEF(NVT), &MaskVec[0]);
12813   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
12814                      DAG.getIntPtrConstant(0));
12815 }
12816
12817 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
12818                                            SelectionDAG &DAG) const {
12819   assert(!Op.getSimpleValueType().isVector());
12820
12821   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12822     /*IsSigned=*/ true, /*IsReplace=*/ false);
12823   SDValue FIST = Vals.first, StackSlot = Vals.second;
12824   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
12825   if (!FIST.getNode()) return Op;
12826
12827   if (StackSlot.getNode())
12828     // Load the result.
12829     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12830                        FIST, StackSlot, MachinePointerInfo(),
12831                        false, false, false, 0);
12832
12833   // The node is the result.
12834   return FIST;
12835 }
12836
12837 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
12838                                            SelectionDAG &DAG) const {
12839   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12840     /*IsSigned=*/ false, /*IsReplace=*/ false);
12841   SDValue FIST = Vals.first, StackSlot = Vals.second;
12842   assert(FIST.getNode() && "Unexpected failure");
12843
12844   if (StackSlot.getNode())
12845     // Load the result.
12846     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12847                        FIST, StackSlot, MachinePointerInfo(),
12848                        false, false, false, 0);
12849
12850   // The node is the result.
12851   return FIST;
12852 }
12853
12854 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
12855   SDLoc DL(Op);
12856   MVT VT = Op.getSimpleValueType();
12857   SDValue In = Op.getOperand(0);
12858   MVT SVT = In.getSimpleValueType();
12859
12860   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
12861
12862   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
12863                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
12864                                  In, DAG.getUNDEF(SVT)));
12865 }
12866
12867 // The only differences between FABS and FNEG are the mask and the logic op.
12868 static SDValue LowerFABSorFNEG(SDValue Op, SelectionDAG &DAG) {
12869   assert((Op.getOpcode() == ISD::FABS || Op.getOpcode() == ISD::FNEG) &&
12870          "Wrong opcode for lowering FABS or FNEG.");
12871
12872   bool IsFABS = (Op.getOpcode() == ISD::FABS);
12873   SDLoc dl(Op);
12874   MVT VT = Op.getSimpleValueType();
12875   // Assume scalar op for initialization; update for vector if needed.
12876   // Note that there are no scalar bitwise logical SSE/AVX instructions, so we
12877   // generate a 16-byte vector constant and logic op even for the scalar case.
12878   // Using a 16-byte mask allows folding the load of the mask with
12879   // the logic op, so it can save (~4 bytes) on code size.
12880   MVT EltVT = VT;
12881   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
12882   // FIXME: Use function attribute "OptimizeForSize" and/or CodeGenOpt::Level to
12883   // decide if we should generate a 16-byte constant mask when we only need 4 or
12884   // 8 bytes for the scalar case.
12885   if (VT.isVector()) {
12886     EltVT = VT.getVectorElementType();
12887     NumElts = VT.getVectorNumElements();
12888   }
12889   
12890   unsigned EltBits = EltVT.getSizeInBits();
12891   LLVMContext *Context = DAG.getContext();
12892   // For FABS, mask is 0x7f...; for FNEG, mask is 0x80...
12893   APInt MaskElt =
12894     IsFABS ? APInt::getSignedMaxValue(EltBits) : APInt::getSignBit(EltBits);
12895   Constant *C = ConstantInt::get(*Context, MaskElt);
12896   C = ConstantVector::getSplat(NumElts, C);
12897   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12898   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
12899   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
12900   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
12901                              MachinePointerInfo::getConstantPool(),
12902                              false, false, false, Alignment);
12903
12904   if (VT.isVector()) {
12905     // For a vector, cast operands to a vector type, perform the logic op,
12906     // and cast the result back to the original value type.
12907     MVT VecVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits() / 64);
12908     SDValue Op0Casted = DAG.getNode(ISD::BITCAST, dl, VecVT, Op.getOperand(0));
12909     SDValue MaskCasted = DAG.getNode(ISD::BITCAST, dl, VecVT, Mask);
12910     unsigned LogicOp = IsFABS ? ISD::AND : ISD::XOR;
12911     return DAG.getNode(ISD::BITCAST, dl, VT,
12912                        DAG.getNode(LogicOp, dl, VecVT, Op0Casted, MaskCasted));
12913   }
12914   // If not vector, then scalar.
12915   unsigned LogicOp = IsFABS ? X86ISD::FAND : X86ISD::FXOR;
12916   return DAG.getNode(LogicOp, dl, VT, Op.getOperand(0), Mask);
12917 }
12918
12919 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
12920   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12921   LLVMContext *Context = DAG.getContext();
12922   SDValue Op0 = Op.getOperand(0);
12923   SDValue Op1 = Op.getOperand(1);
12924   SDLoc dl(Op);
12925   MVT VT = Op.getSimpleValueType();
12926   MVT SrcVT = Op1.getSimpleValueType();
12927
12928   // If second operand is smaller, extend it first.
12929   if (SrcVT.bitsLT(VT)) {
12930     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
12931     SrcVT = VT;
12932   }
12933   // And if it is bigger, shrink it first.
12934   if (SrcVT.bitsGT(VT)) {
12935     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
12936     SrcVT = VT;
12937   }
12938
12939   // At this point the operands and the result should have the same
12940   // type, and that won't be f80 since that is not custom lowered.
12941
12942   // First get the sign bit of second operand.
12943   SmallVector<Constant*,4> CV;
12944   if (SrcVT == MVT::f64) {
12945     const fltSemantics &Sem = APFloat::IEEEdouble;
12946     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
12947     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
12948   } else {
12949     const fltSemantics &Sem = APFloat::IEEEsingle;
12950     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
12951     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12952     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12953     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12954   }
12955   Constant *C = ConstantVector::get(CV);
12956   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
12957   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
12958                               MachinePointerInfo::getConstantPool(),
12959                               false, false, false, 16);
12960   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
12961
12962   // Shift sign bit right or left if the two operands have different types.
12963   if (SrcVT.bitsGT(VT)) {
12964     // Op0 is MVT::f32, Op1 is MVT::f64.
12965     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
12966     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
12967                           DAG.getConstant(32, MVT::i32));
12968     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
12969     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
12970                           DAG.getIntPtrConstant(0));
12971   }
12972
12973   // Clear first operand sign bit.
12974   CV.clear();
12975   if (VT == MVT::f64) {
12976     const fltSemantics &Sem = APFloat::IEEEdouble;
12977     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
12978                                                    APInt(64, ~(1ULL << 63)))));
12979     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
12980   } else {
12981     const fltSemantics &Sem = APFloat::IEEEsingle;
12982     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
12983                                                    APInt(32, ~(1U << 31)))));
12984     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12985     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12986     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
12987   }
12988   C = ConstantVector::get(CV);
12989   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
12990   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
12991                               MachinePointerInfo::getConstantPool(),
12992                               false, false, false, 16);
12993   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
12994
12995   // Or the value with the sign bit.
12996   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
12997 }
12998
12999 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
13000   SDValue N0 = Op.getOperand(0);
13001   SDLoc dl(Op);
13002   MVT VT = Op.getSimpleValueType();
13003
13004   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
13005   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
13006                                   DAG.getConstant(1, VT));
13007   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
13008 }
13009
13010 // LowerVectorAllZeroTest - Check whether an OR'd tree is PTEST-able.
13011 //
13012 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
13013                                       SelectionDAG &DAG) {
13014   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
13015
13016   if (!Subtarget->hasSSE41())
13017     return SDValue();
13018
13019   if (!Op->hasOneUse())
13020     return SDValue();
13021
13022   SDNode *N = Op.getNode();
13023   SDLoc DL(N);
13024
13025   SmallVector<SDValue, 8> Opnds;
13026   DenseMap<SDValue, unsigned> VecInMap;
13027   SmallVector<SDValue, 8> VecIns;
13028   EVT VT = MVT::Other;
13029
13030   // Recognize a special case where a vector is casted into wide integer to
13031   // test all 0s.
13032   Opnds.push_back(N->getOperand(0));
13033   Opnds.push_back(N->getOperand(1));
13034
13035   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
13036     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
13037     // BFS traverse all OR'd operands.
13038     if (I->getOpcode() == ISD::OR) {
13039       Opnds.push_back(I->getOperand(0));
13040       Opnds.push_back(I->getOperand(1));
13041       // Re-evaluate the number of nodes to be traversed.
13042       e += 2; // 2 more nodes (LHS and RHS) are pushed.
13043       continue;
13044     }
13045
13046     // Quit if a non-EXTRACT_VECTOR_ELT
13047     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13048       return SDValue();
13049
13050     // Quit if without a constant index.
13051     SDValue Idx = I->getOperand(1);
13052     if (!isa<ConstantSDNode>(Idx))
13053       return SDValue();
13054
13055     SDValue ExtractedFromVec = I->getOperand(0);
13056     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
13057     if (M == VecInMap.end()) {
13058       VT = ExtractedFromVec.getValueType();
13059       // Quit if not 128/256-bit vector.
13060       if (!VT.is128BitVector() && !VT.is256BitVector())
13061         return SDValue();
13062       // Quit if not the same type.
13063       if (VecInMap.begin() != VecInMap.end() &&
13064           VT != VecInMap.begin()->first.getValueType())
13065         return SDValue();
13066       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
13067       VecIns.push_back(ExtractedFromVec);
13068     }
13069     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
13070   }
13071
13072   assert((VT.is128BitVector() || VT.is256BitVector()) &&
13073          "Not extracted from 128-/256-bit vector.");
13074
13075   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
13076
13077   for (DenseMap<SDValue, unsigned>::const_iterator
13078         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
13079     // Quit if not all elements are used.
13080     if (I->second != FullMask)
13081       return SDValue();
13082   }
13083
13084   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
13085
13086   // Cast all vectors into TestVT for PTEST.
13087   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
13088     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
13089
13090   // If more than one full vectors are evaluated, OR them first before PTEST.
13091   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
13092     // Each iteration will OR 2 nodes and append the result until there is only
13093     // 1 node left, i.e. the final OR'd value of all vectors.
13094     SDValue LHS = VecIns[Slot];
13095     SDValue RHS = VecIns[Slot + 1];
13096     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
13097   }
13098
13099   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
13100                      VecIns.back(), VecIns.back());
13101 }
13102
13103 /// \brief return true if \c Op has a use that doesn't just read flags.
13104 static bool hasNonFlagsUse(SDValue Op) {
13105   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
13106        ++UI) {
13107     SDNode *User = *UI;
13108     unsigned UOpNo = UI.getOperandNo();
13109     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
13110       // Look pass truncate.
13111       UOpNo = User->use_begin().getOperandNo();
13112       User = *User->use_begin();
13113     }
13114
13115     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
13116         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
13117       return true;
13118   }
13119   return false;
13120 }
13121
13122 /// Emit nodes that will be selected as "test Op0,Op0", or something
13123 /// equivalent.
13124 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
13125                                     SelectionDAG &DAG) const {
13126   if (Op.getValueType() == MVT::i1)
13127     // KORTEST instruction should be selected
13128     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13129                        DAG.getConstant(0, Op.getValueType()));
13130
13131   // CF and OF aren't always set the way we want. Determine which
13132   // of these we need.
13133   bool NeedCF = false;
13134   bool NeedOF = false;
13135   switch (X86CC) {
13136   default: break;
13137   case X86::COND_A: case X86::COND_AE:
13138   case X86::COND_B: case X86::COND_BE:
13139     NeedCF = true;
13140     break;
13141   case X86::COND_G: case X86::COND_GE:
13142   case X86::COND_L: case X86::COND_LE:
13143   case X86::COND_O: case X86::COND_NO: {
13144     // Check if we really need to set the
13145     // Overflow flag. If NoSignedWrap is present
13146     // that is not actually needed.
13147     switch (Op->getOpcode()) {
13148     case ISD::ADD:
13149     case ISD::SUB:
13150     case ISD::MUL:
13151     case ISD::SHL: {
13152       const BinaryWithFlagsSDNode *BinNode =
13153           cast<BinaryWithFlagsSDNode>(Op.getNode());
13154       if (BinNode->hasNoSignedWrap())
13155         break;
13156     }
13157     default:
13158       NeedOF = true;
13159       break;
13160     }
13161     break;
13162   }
13163   }
13164   // See if we can use the EFLAGS value from the operand instead of
13165   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
13166   // we prove that the arithmetic won't overflow, we can't use OF or CF.
13167   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
13168     // Emit a CMP with 0, which is the TEST pattern.
13169     //if (Op.getValueType() == MVT::i1)
13170     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
13171     //                     DAG.getConstant(0, MVT::i1));
13172     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13173                        DAG.getConstant(0, Op.getValueType()));
13174   }
13175   unsigned Opcode = 0;
13176   unsigned NumOperands = 0;
13177
13178   // Truncate operations may prevent the merge of the SETCC instruction
13179   // and the arithmetic instruction before it. Attempt to truncate the operands
13180   // of the arithmetic instruction and use a reduced bit-width instruction.
13181   bool NeedTruncation = false;
13182   SDValue ArithOp = Op;
13183   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
13184     SDValue Arith = Op->getOperand(0);
13185     // Both the trunc and the arithmetic op need to have one user each.
13186     if (Arith->hasOneUse())
13187       switch (Arith.getOpcode()) {
13188         default: break;
13189         case ISD::ADD:
13190         case ISD::SUB:
13191         case ISD::AND:
13192         case ISD::OR:
13193         case ISD::XOR: {
13194           NeedTruncation = true;
13195           ArithOp = Arith;
13196         }
13197       }
13198   }
13199
13200   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
13201   // which may be the result of a CAST.  We use the variable 'Op', which is the
13202   // non-casted variable when we check for possible users.
13203   switch (ArithOp.getOpcode()) {
13204   case ISD::ADD:
13205     // Due to an isel shortcoming, be conservative if this add is likely to be
13206     // selected as part of a load-modify-store instruction. When the root node
13207     // in a match is a store, isel doesn't know how to remap non-chain non-flag
13208     // uses of other nodes in the match, such as the ADD in this case. This
13209     // leads to the ADD being left around and reselected, with the result being
13210     // two adds in the output.  Alas, even if none our users are stores, that
13211     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
13212     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
13213     // climbing the DAG back to the root, and it doesn't seem to be worth the
13214     // effort.
13215     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
13216          UE = Op.getNode()->use_end(); UI != UE; ++UI)
13217       if (UI->getOpcode() != ISD::CopyToReg &&
13218           UI->getOpcode() != ISD::SETCC &&
13219           UI->getOpcode() != ISD::STORE)
13220         goto default_case;
13221
13222     if (ConstantSDNode *C =
13223         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
13224       // An add of one will be selected as an INC.
13225       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
13226         Opcode = X86ISD::INC;
13227         NumOperands = 1;
13228         break;
13229       }
13230
13231       // An add of negative one (subtract of one) will be selected as a DEC.
13232       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
13233         Opcode = X86ISD::DEC;
13234         NumOperands = 1;
13235         break;
13236       }
13237     }
13238
13239     // Otherwise use a regular EFLAGS-setting add.
13240     Opcode = X86ISD::ADD;
13241     NumOperands = 2;
13242     break;
13243   case ISD::SHL:
13244   case ISD::SRL:
13245     // If we have a constant logical shift that's only used in a comparison
13246     // against zero turn it into an equivalent AND. This allows turning it into
13247     // a TEST instruction later.
13248     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
13249         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
13250       EVT VT = Op.getValueType();
13251       unsigned BitWidth = VT.getSizeInBits();
13252       unsigned ShAmt = Op->getConstantOperandVal(1);
13253       if (ShAmt >= BitWidth) // Avoid undefined shifts.
13254         break;
13255       APInt Mask = ArithOp.getOpcode() == ISD::SRL
13256                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
13257                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
13258       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
13259         break;
13260       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
13261                                 DAG.getConstant(Mask, VT));
13262       DAG.ReplaceAllUsesWith(Op, New);
13263       Op = New;
13264     }
13265     break;
13266
13267   case ISD::AND:
13268     // If the primary and result isn't used, don't bother using X86ISD::AND,
13269     // because a TEST instruction will be better.
13270     if (!hasNonFlagsUse(Op))
13271       break;
13272     // FALL THROUGH
13273   case ISD::SUB:
13274   case ISD::OR:
13275   case ISD::XOR:
13276     // Due to the ISEL shortcoming noted above, be conservative if this op is
13277     // likely to be selected as part of a load-modify-store instruction.
13278     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
13279            UE = Op.getNode()->use_end(); UI != UE; ++UI)
13280       if (UI->getOpcode() == ISD::STORE)
13281         goto default_case;
13282
13283     // Otherwise use a regular EFLAGS-setting instruction.
13284     switch (ArithOp.getOpcode()) {
13285     default: llvm_unreachable("unexpected operator!");
13286     case ISD::SUB: Opcode = X86ISD::SUB; break;
13287     case ISD::XOR: Opcode = X86ISD::XOR; break;
13288     case ISD::AND: Opcode = X86ISD::AND; break;
13289     case ISD::OR: {
13290       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
13291         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
13292         if (EFLAGS.getNode())
13293           return EFLAGS;
13294       }
13295       Opcode = X86ISD::OR;
13296       break;
13297     }
13298     }
13299
13300     NumOperands = 2;
13301     break;
13302   case X86ISD::ADD:
13303   case X86ISD::SUB:
13304   case X86ISD::INC:
13305   case X86ISD::DEC:
13306   case X86ISD::OR:
13307   case X86ISD::XOR:
13308   case X86ISD::AND:
13309     return SDValue(Op.getNode(), 1);
13310   default:
13311   default_case:
13312     break;
13313   }
13314
13315   // If we found that truncation is beneficial, perform the truncation and
13316   // update 'Op'.
13317   if (NeedTruncation) {
13318     EVT VT = Op.getValueType();
13319     SDValue WideVal = Op->getOperand(0);
13320     EVT WideVT = WideVal.getValueType();
13321     unsigned ConvertedOp = 0;
13322     // Use a target machine opcode to prevent further DAGCombine
13323     // optimizations that may separate the arithmetic operations
13324     // from the setcc node.
13325     switch (WideVal.getOpcode()) {
13326       default: break;
13327       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
13328       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
13329       case ISD::AND: ConvertedOp = X86ISD::AND; break;
13330       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
13331       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
13332     }
13333
13334     if (ConvertedOp) {
13335       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13336       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
13337         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
13338         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
13339         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
13340       }
13341     }
13342   }
13343
13344   if (Opcode == 0)
13345     // Emit a CMP with 0, which is the TEST pattern.
13346     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13347                        DAG.getConstant(0, Op.getValueType()));
13348
13349   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
13350   SmallVector<SDValue, 4> Ops;
13351   for (unsigned i = 0; i != NumOperands; ++i)
13352     Ops.push_back(Op.getOperand(i));
13353
13354   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
13355   DAG.ReplaceAllUsesWith(Op, New);
13356   return SDValue(New.getNode(), 1);
13357 }
13358
13359 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
13360 /// equivalent.
13361 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
13362                                    SDLoc dl, SelectionDAG &DAG) const {
13363   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
13364     if (C->getAPIntValue() == 0)
13365       return EmitTest(Op0, X86CC, dl, DAG);
13366
13367      if (Op0.getValueType() == MVT::i1)
13368        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
13369   }
13370  
13371   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
13372        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
13373     // Do the comparison at i32 if it's smaller, besides the Atom case. 
13374     // This avoids subregister aliasing issues. Keep the smaller reference 
13375     // if we're optimizing for size, however, as that'll allow better folding 
13376     // of memory operations.
13377     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
13378         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
13379              AttributeSet::FunctionIndex, Attribute::MinSize) &&
13380         !Subtarget->isAtom()) {
13381       unsigned ExtendOp =
13382           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
13383       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
13384       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
13385     }
13386     // Use SUB instead of CMP to enable CSE between SUB and CMP.
13387     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
13388     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
13389                               Op0, Op1);
13390     return SDValue(Sub.getNode(), 1);
13391   }
13392   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
13393 }
13394
13395 /// Convert a comparison if required by the subtarget.
13396 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
13397                                                  SelectionDAG &DAG) const {
13398   // If the subtarget does not support the FUCOMI instruction, floating-point
13399   // comparisons have to be converted.
13400   if (Subtarget->hasCMov() ||
13401       Cmp.getOpcode() != X86ISD::CMP ||
13402       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
13403       !Cmp.getOperand(1).getValueType().isFloatingPoint())
13404     return Cmp;
13405
13406   // The instruction selector will select an FUCOM instruction instead of
13407   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
13408   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
13409   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
13410   SDLoc dl(Cmp);
13411   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
13412   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
13413   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
13414                             DAG.getConstant(8, MVT::i8));
13415   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
13416   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
13417 }
13418
13419 static bool isAllOnes(SDValue V) {
13420   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
13421   return C && C->isAllOnesValue();
13422 }
13423
13424 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
13425 /// if it's possible.
13426 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
13427                                      SDLoc dl, SelectionDAG &DAG) const {
13428   SDValue Op0 = And.getOperand(0);
13429   SDValue Op1 = And.getOperand(1);
13430   if (Op0.getOpcode() == ISD::TRUNCATE)
13431     Op0 = Op0.getOperand(0);
13432   if (Op1.getOpcode() == ISD::TRUNCATE)
13433     Op1 = Op1.getOperand(0);
13434
13435   SDValue LHS, RHS;
13436   if (Op1.getOpcode() == ISD::SHL)
13437     std::swap(Op0, Op1);
13438   if (Op0.getOpcode() == ISD::SHL) {
13439     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
13440       if (And00C->getZExtValue() == 1) {
13441         // If we looked past a truncate, check that it's only truncating away
13442         // known zeros.
13443         unsigned BitWidth = Op0.getValueSizeInBits();
13444         unsigned AndBitWidth = And.getValueSizeInBits();
13445         if (BitWidth > AndBitWidth) {
13446           APInt Zeros, Ones;
13447           DAG.computeKnownBits(Op0, Zeros, Ones);
13448           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
13449             return SDValue();
13450         }
13451         LHS = Op1;
13452         RHS = Op0.getOperand(1);
13453       }
13454   } else if (Op1.getOpcode() == ISD::Constant) {
13455     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
13456     uint64_t AndRHSVal = AndRHS->getZExtValue();
13457     SDValue AndLHS = Op0;
13458
13459     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
13460       LHS = AndLHS.getOperand(0);
13461       RHS = AndLHS.getOperand(1);
13462     }
13463
13464     // Use BT if the immediate can't be encoded in a TEST instruction.
13465     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
13466       LHS = AndLHS;
13467       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
13468     }
13469   }
13470
13471   if (LHS.getNode()) {
13472     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
13473     // instruction.  Since the shift amount is in-range-or-undefined, we know
13474     // that doing a bittest on the i32 value is ok.  We extend to i32 because
13475     // the encoding for the i16 version is larger than the i32 version.
13476     // Also promote i16 to i32 for performance / code size reason.
13477     if (LHS.getValueType() == MVT::i8 ||
13478         LHS.getValueType() == MVT::i16)
13479       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
13480
13481     // If the operand types disagree, extend the shift amount to match.  Since
13482     // BT ignores high bits (like shifts) we can use anyextend.
13483     if (LHS.getValueType() != RHS.getValueType())
13484       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
13485
13486     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
13487     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
13488     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13489                        DAG.getConstant(Cond, MVT::i8), BT);
13490   }
13491
13492   return SDValue();
13493 }
13494
13495 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
13496 /// mask CMPs.
13497 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
13498                               SDValue &Op1) {
13499   unsigned SSECC;
13500   bool Swap = false;
13501
13502   // SSE Condition code mapping:
13503   //  0 - EQ
13504   //  1 - LT
13505   //  2 - LE
13506   //  3 - UNORD
13507   //  4 - NEQ
13508   //  5 - NLT
13509   //  6 - NLE
13510   //  7 - ORD
13511   switch (SetCCOpcode) {
13512   default: llvm_unreachable("Unexpected SETCC condition");
13513   case ISD::SETOEQ:
13514   case ISD::SETEQ:  SSECC = 0; break;
13515   case ISD::SETOGT:
13516   case ISD::SETGT:  Swap = true; // Fallthrough
13517   case ISD::SETLT:
13518   case ISD::SETOLT: SSECC = 1; break;
13519   case ISD::SETOGE:
13520   case ISD::SETGE:  Swap = true; // Fallthrough
13521   case ISD::SETLE:
13522   case ISD::SETOLE: SSECC = 2; break;
13523   case ISD::SETUO:  SSECC = 3; break;
13524   case ISD::SETUNE:
13525   case ISD::SETNE:  SSECC = 4; break;
13526   case ISD::SETULE: Swap = true; // Fallthrough
13527   case ISD::SETUGE: SSECC = 5; break;
13528   case ISD::SETULT: Swap = true; // Fallthrough
13529   case ISD::SETUGT: SSECC = 6; break;
13530   case ISD::SETO:   SSECC = 7; break;
13531   case ISD::SETUEQ:
13532   case ISD::SETONE: SSECC = 8; break;
13533   }
13534   if (Swap)
13535     std::swap(Op0, Op1);
13536
13537   return SSECC;
13538 }
13539
13540 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
13541 // ones, and then concatenate the result back.
13542 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
13543   MVT VT = Op.getSimpleValueType();
13544
13545   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
13546          "Unsupported value type for operation");
13547
13548   unsigned NumElems = VT.getVectorNumElements();
13549   SDLoc dl(Op);
13550   SDValue CC = Op.getOperand(2);
13551
13552   // Extract the LHS vectors
13553   SDValue LHS = Op.getOperand(0);
13554   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
13555   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
13556
13557   // Extract the RHS vectors
13558   SDValue RHS = Op.getOperand(1);
13559   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
13560   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
13561
13562   // Issue the operation on the smaller types and concatenate the result back
13563   MVT EltVT = VT.getVectorElementType();
13564   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
13565   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
13566                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
13567                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
13568 }
13569
13570 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
13571                                      const X86Subtarget *Subtarget) {
13572   SDValue Op0 = Op.getOperand(0);
13573   SDValue Op1 = Op.getOperand(1);
13574   SDValue CC = Op.getOperand(2);
13575   MVT VT = Op.getSimpleValueType();
13576   SDLoc dl(Op);
13577
13578   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 8 &&
13579          Op.getValueType().getScalarType() == MVT::i1 &&
13580          "Cannot set masked compare for this operation");
13581
13582   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13583   unsigned  Opc = 0;
13584   bool Unsigned = false;
13585   bool Swap = false;
13586   unsigned SSECC;
13587   switch (SetCCOpcode) {
13588   default: llvm_unreachable("Unexpected SETCC condition");
13589   case ISD::SETNE:  SSECC = 4; break;
13590   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
13591   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
13592   case ISD::SETLT:  Swap = true; //fall-through
13593   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
13594   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
13595   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
13596   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
13597   case ISD::SETULE: Unsigned = true; //fall-through
13598   case ISD::SETLE:  SSECC = 2; break;
13599   }
13600
13601   if (Swap)
13602     std::swap(Op0, Op1);
13603   if (Opc)
13604     return DAG.getNode(Opc, dl, VT, Op0, Op1);
13605   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
13606   return DAG.getNode(Opc, dl, VT, Op0, Op1,
13607                      DAG.getConstant(SSECC, MVT::i8));
13608 }
13609
13610 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
13611 /// operand \p Op1.  If non-trivial (for example because it's not constant)
13612 /// return an empty value.
13613 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
13614 {
13615   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
13616   if (!BV)
13617     return SDValue();
13618
13619   MVT VT = Op1.getSimpleValueType();
13620   MVT EVT = VT.getVectorElementType();
13621   unsigned n = VT.getVectorNumElements();
13622   SmallVector<SDValue, 8> ULTOp1;
13623
13624   for (unsigned i = 0; i < n; ++i) {
13625     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
13626     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
13627       return SDValue();
13628
13629     // Avoid underflow.
13630     APInt Val = Elt->getAPIntValue();
13631     if (Val == 0)
13632       return SDValue();
13633
13634     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
13635   }
13636
13637   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
13638 }
13639
13640 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
13641                            SelectionDAG &DAG) {
13642   SDValue Op0 = Op.getOperand(0);
13643   SDValue Op1 = Op.getOperand(1);
13644   SDValue CC = Op.getOperand(2);
13645   MVT VT = Op.getSimpleValueType();
13646   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13647   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
13648   SDLoc dl(Op);
13649
13650   if (isFP) {
13651 #ifndef NDEBUG
13652     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
13653     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
13654 #endif
13655
13656     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
13657     unsigned Opc = X86ISD::CMPP;
13658     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
13659       assert(VT.getVectorNumElements() <= 16);
13660       Opc = X86ISD::CMPM;
13661     }
13662     // In the two special cases we can't handle, emit two comparisons.
13663     if (SSECC == 8) {
13664       unsigned CC0, CC1;
13665       unsigned CombineOpc;
13666       if (SetCCOpcode == ISD::SETUEQ) {
13667         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
13668       } else {
13669         assert(SetCCOpcode == ISD::SETONE);
13670         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
13671       }
13672
13673       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13674                                  DAG.getConstant(CC0, MVT::i8));
13675       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13676                                  DAG.getConstant(CC1, MVT::i8));
13677       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
13678     }
13679     // Handle all other FP comparisons here.
13680     return DAG.getNode(Opc, dl, VT, Op0, Op1,
13681                        DAG.getConstant(SSECC, MVT::i8));
13682   }
13683
13684   // Break 256-bit integer vector compare into smaller ones.
13685   if (VT.is256BitVector() && !Subtarget->hasInt256())
13686     return Lower256IntVSETCC(Op, DAG);
13687
13688   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
13689   EVT OpVT = Op1.getValueType();
13690   if (Subtarget->hasAVX512()) {
13691     if (Op1.getValueType().is512BitVector() ||
13692         (Subtarget->hasBWI() && Subtarget->hasVLX()) ||
13693         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
13694       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
13695
13696     // In AVX-512 architecture setcc returns mask with i1 elements,
13697     // But there is no compare instruction for i8 and i16 elements in KNL.
13698     // We are not talking about 512-bit operands in this case, these
13699     // types are illegal.
13700     if (MaskResult &&
13701         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
13702          OpVT.getVectorElementType().getSizeInBits() >= 8))
13703       return DAG.getNode(ISD::TRUNCATE, dl, VT,
13704                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
13705   }
13706
13707   // We are handling one of the integer comparisons here.  Since SSE only has
13708   // GT and EQ comparisons for integer, swapping operands and multiple
13709   // operations may be required for some comparisons.
13710   unsigned Opc;
13711   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
13712   bool Subus = false;
13713
13714   switch (SetCCOpcode) {
13715   default: llvm_unreachable("Unexpected SETCC condition");
13716   case ISD::SETNE:  Invert = true;
13717   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
13718   case ISD::SETLT:  Swap = true;
13719   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
13720   case ISD::SETGE:  Swap = true;
13721   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
13722                     Invert = true; break;
13723   case ISD::SETULT: Swap = true;
13724   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
13725                     FlipSigns = true; break;
13726   case ISD::SETUGE: Swap = true;
13727   case ISD::SETULE: Opc = X86ISD::PCMPGT;
13728                     FlipSigns = true; Invert = true; break;
13729   }
13730
13731   // Special case: Use min/max operations for SETULE/SETUGE
13732   MVT VET = VT.getVectorElementType();
13733   bool hasMinMax =
13734        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
13735     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
13736
13737   if (hasMinMax) {
13738     switch (SetCCOpcode) {
13739     default: break;
13740     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
13741     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
13742     }
13743
13744     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
13745   }
13746
13747   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
13748   if (!MinMax && hasSubus) {
13749     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
13750     // Op0 u<= Op1:
13751     //   t = psubus Op0, Op1
13752     //   pcmpeq t, <0..0>
13753     switch (SetCCOpcode) {
13754     default: break;
13755     case ISD::SETULT: {
13756       // If the comparison is against a constant we can turn this into a
13757       // setule.  With psubus, setule does not require a swap.  This is
13758       // beneficial because the constant in the register is no longer
13759       // destructed as the destination so it can be hoisted out of a loop.
13760       // Only do this pre-AVX since vpcmp* is no longer destructive.
13761       if (Subtarget->hasAVX())
13762         break;
13763       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
13764       if (ULEOp1.getNode()) {
13765         Op1 = ULEOp1;
13766         Subus = true; Invert = false; Swap = false;
13767       }
13768       break;
13769     }
13770     // Psubus is better than flip-sign because it requires no inversion.
13771     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
13772     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
13773     }
13774
13775     if (Subus) {
13776       Opc = X86ISD::SUBUS;
13777       FlipSigns = false;
13778     }
13779   }
13780
13781   if (Swap)
13782     std::swap(Op0, Op1);
13783
13784   // Check that the operation in question is available (most are plain SSE2,
13785   // but PCMPGTQ and PCMPEQQ have different requirements).
13786   if (VT == MVT::v2i64) {
13787     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
13788       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
13789
13790       // First cast everything to the right type.
13791       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13792       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13793
13794       // Since SSE has no unsigned integer comparisons, we need to flip the sign
13795       // bits of the inputs before performing those operations. The lower
13796       // compare is always unsigned.
13797       SDValue SB;
13798       if (FlipSigns) {
13799         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
13800       } else {
13801         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
13802         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
13803         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
13804                          Sign, Zero, Sign, Zero);
13805       }
13806       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
13807       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
13808
13809       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
13810       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
13811       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
13812
13813       // Create masks for only the low parts/high parts of the 64 bit integers.
13814       static const int MaskHi[] = { 1, 1, 3, 3 };
13815       static const int MaskLo[] = { 0, 0, 2, 2 };
13816       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
13817       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
13818       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
13819
13820       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
13821       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
13822
13823       if (Invert)
13824         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13825
13826       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13827     }
13828
13829     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
13830       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
13831       // pcmpeqd + pshufd + pand.
13832       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
13833
13834       // First cast everything to the right type.
13835       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13836       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13837
13838       // Do the compare.
13839       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
13840
13841       // Make sure the lower and upper halves are both all-ones.
13842       static const int Mask[] = { 1, 0, 3, 2 };
13843       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
13844       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
13845
13846       if (Invert)
13847         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13848
13849       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13850     }
13851   }
13852
13853   // Since SSE has no unsigned integer comparisons, we need to flip the sign
13854   // bits of the inputs before performing those operations.
13855   if (FlipSigns) {
13856     EVT EltVT = VT.getVectorElementType();
13857     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
13858     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
13859     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
13860   }
13861
13862   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
13863
13864   // If the logical-not of the result is required, perform that now.
13865   if (Invert)
13866     Result = DAG.getNOT(dl, Result, VT);
13867
13868   if (MinMax)
13869     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
13870
13871   if (Subus)
13872     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
13873                          getZeroVector(VT, Subtarget, DAG, dl));
13874
13875   return Result;
13876 }
13877
13878 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
13879
13880   MVT VT = Op.getSimpleValueType();
13881
13882   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
13883
13884   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
13885          && "SetCC type must be 8-bit or 1-bit integer");
13886   SDValue Op0 = Op.getOperand(0);
13887   SDValue Op1 = Op.getOperand(1);
13888   SDLoc dl(Op);
13889   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
13890
13891   // Optimize to BT if possible.
13892   // Lower (X & (1 << N)) == 0 to BT(X, N).
13893   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
13894   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
13895   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
13896       Op1.getOpcode() == ISD::Constant &&
13897       cast<ConstantSDNode>(Op1)->isNullValue() &&
13898       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13899     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
13900     if (NewSetCC.getNode())
13901       return NewSetCC;
13902   }
13903
13904   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
13905   // these.
13906   if (Op1.getOpcode() == ISD::Constant &&
13907       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
13908        cast<ConstantSDNode>(Op1)->isNullValue()) &&
13909       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13910
13911     // If the input is a setcc, then reuse the input setcc or use a new one with
13912     // the inverted condition.
13913     if (Op0.getOpcode() == X86ISD::SETCC) {
13914       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
13915       bool Invert = (CC == ISD::SETNE) ^
13916         cast<ConstantSDNode>(Op1)->isNullValue();
13917       if (!Invert)
13918         return Op0;
13919
13920       CCode = X86::GetOppositeBranchCondition(CCode);
13921       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13922                                   DAG.getConstant(CCode, MVT::i8),
13923                                   Op0.getOperand(1));
13924       if (VT == MVT::i1)
13925         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
13926       return SetCC;
13927     }
13928   }
13929   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
13930       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
13931       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13932
13933     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
13934     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
13935   }
13936
13937   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
13938   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
13939   if (X86CC == X86::COND_INVALID)
13940     return SDValue();
13941
13942   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
13943   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
13944   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13945                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
13946   if (VT == MVT::i1)
13947     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
13948   return SetCC;
13949 }
13950
13951 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
13952 static bool isX86LogicalCmp(SDValue Op) {
13953   unsigned Opc = Op.getNode()->getOpcode();
13954   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
13955       Opc == X86ISD::SAHF)
13956     return true;
13957   if (Op.getResNo() == 1 &&
13958       (Opc == X86ISD::ADD ||
13959        Opc == X86ISD::SUB ||
13960        Opc == X86ISD::ADC ||
13961        Opc == X86ISD::SBB ||
13962        Opc == X86ISD::SMUL ||
13963        Opc == X86ISD::UMUL ||
13964        Opc == X86ISD::INC ||
13965        Opc == X86ISD::DEC ||
13966        Opc == X86ISD::OR ||
13967        Opc == X86ISD::XOR ||
13968        Opc == X86ISD::AND))
13969     return true;
13970
13971   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
13972     return true;
13973
13974   return false;
13975 }
13976
13977 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
13978   if (V.getOpcode() != ISD::TRUNCATE)
13979     return false;
13980
13981   SDValue VOp0 = V.getOperand(0);
13982   unsigned InBits = VOp0.getValueSizeInBits();
13983   unsigned Bits = V.getValueSizeInBits();
13984   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
13985 }
13986
13987 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
13988   bool addTest = true;
13989   SDValue Cond  = Op.getOperand(0);
13990   SDValue Op1 = Op.getOperand(1);
13991   SDValue Op2 = Op.getOperand(2);
13992   SDLoc DL(Op);
13993   EVT VT = Op1.getValueType();
13994   SDValue CC;
13995
13996   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
13997   // are available. Otherwise fp cmovs get lowered into a less efficient branch
13998   // sequence later on.
13999   if (Cond.getOpcode() == ISD::SETCC &&
14000       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
14001        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
14002       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
14003     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
14004     int SSECC = translateX86FSETCC(
14005         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
14006
14007     if (SSECC != 8) {
14008       if (Subtarget->hasAVX512()) {
14009         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
14010                                   DAG.getConstant(SSECC, MVT::i8));
14011         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
14012       }
14013       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
14014                                 DAG.getConstant(SSECC, MVT::i8));
14015       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
14016       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
14017       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
14018     }
14019   }
14020
14021   if (Cond.getOpcode() == ISD::SETCC) {
14022     SDValue NewCond = LowerSETCC(Cond, DAG);
14023     if (NewCond.getNode())
14024       Cond = NewCond;
14025   }
14026
14027   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
14028   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
14029   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
14030   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
14031   if (Cond.getOpcode() == X86ISD::SETCC &&
14032       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
14033       isZero(Cond.getOperand(1).getOperand(1))) {
14034     SDValue Cmp = Cond.getOperand(1);
14035
14036     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
14037
14038     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
14039         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
14040       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
14041
14042       SDValue CmpOp0 = Cmp.getOperand(0);
14043       // Apply further optimizations for special cases
14044       // (select (x != 0), -1, 0) -> neg & sbb
14045       // (select (x == 0), 0, -1) -> neg & sbb
14046       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
14047         if (YC->isNullValue() &&
14048             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
14049           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
14050           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
14051                                     DAG.getConstant(0, CmpOp0.getValueType()),
14052                                     CmpOp0);
14053           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14054                                     DAG.getConstant(X86::COND_B, MVT::i8),
14055                                     SDValue(Neg.getNode(), 1));
14056           return Res;
14057         }
14058
14059       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
14060                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
14061       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14062
14063       SDValue Res =   // Res = 0 or -1.
14064         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14065                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
14066
14067       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
14068         Res = DAG.getNOT(DL, Res, Res.getValueType());
14069
14070       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
14071       if (!N2C || !N2C->isNullValue())
14072         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
14073       return Res;
14074     }
14075   }
14076
14077   // Look past (and (setcc_carry (cmp ...)), 1).
14078   if (Cond.getOpcode() == ISD::AND &&
14079       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14080     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14081     if (C && C->getAPIntValue() == 1)
14082       Cond = Cond.getOperand(0);
14083   }
14084
14085   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14086   // setting operand in place of the X86ISD::SETCC.
14087   unsigned CondOpcode = Cond.getOpcode();
14088   if (CondOpcode == X86ISD::SETCC ||
14089       CondOpcode == X86ISD::SETCC_CARRY) {
14090     CC = Cond.getOperand(0);
14091
14092     SDValue Cmp = Cond.getOperand(1);
14093     unsigned Opc = Cmp.getOpcode();
14094     MVT VT = Op.getSimpleValueType();
14095
14096     bool IllegalFPCMov = false;
14097     if (VT.isFloatingPoint() && !VT.isVector() &&
14098         !isScalarFPTypeInSSEReg(VT))  // FPStack?
14099       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
14100
14101     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
14102         Opc == X86ISD::BT) { // FIXME
14103       Cond = Cmp;
14104       addTest = false;
14105     }
14106   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
14107              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
14108              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
14109               Cond.getOperand(0).getValueType() != MVT::i8)) {
14110     SDValue LHS = Cond.getOperand(0);
14111     SDValue RHS = Cond.getOperand(1);
14112     unsigned X86Opcode;
14113     unsigned X86Cond;
14114     SDVTList VTs;
14115     switch (CondOpcode) {
14116     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
14117     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
14118     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
14119     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
14120     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
14121     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
14122     default: llvm_unreachable("unexpected overflowing operator");
14123     }
14124     if (CondOpcode == ISD::UMULO)
14125       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
14126                           MVT::i32);
14127     else
14128       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
14129
14130     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
14131
14132     if (CondOpcode == ISD::UMULO)
14133       Cond = X86Op.getValue(2);
14134     else
14135       Cond = X86Op.getValue(1);
14136
14137     CC = DAG.getConstant(X86Cond, MVT::i8);
14138     addTest = false;
14139   }
14140
14141   if (addTest) {
14142     // Look pass the truncate if the high bits are known zero.
14143     if (isTruncWithZeroHighBitsInput(Cond, DAG))
14144         Cond = Cond.getOperand(0);
14145
14146     // We know the result of AND is compared against zero. Try to match
14147     // it to BT.
14148     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
14149       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
14150       if (NewSetCC.getNode()) {
14151         CC = NewSetCC.getOperand(0);
14152         Cond = NewSetCC.getOperand(1);
14153         addTest = false;
14154       }
14155     }
14156   }
14157
14158   if (addTest) {
14159     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14160     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
14161   }
14162
14163   // a <  b ? -1 :  0 -> RES = ~setcc_carry
14164   // a <  b ?  0 : -1 -> RES = setcc_carry
14165   // a >= b ? -1 :  0 -> RES = setcc_carry
14166   // a >= b ?  0 : -1 -> RES = ~setcc_carry
14167   if (Cond.getOpcode() == X86ISD::SUB) {
14168     Cond = ConvertCmpIfNecessary(Cond, DAG);
14169     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
14170
14171     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
14172         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
14173       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14174                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
14175       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
14176         return DAG.getNOT(DL, Res, Res.getValueType());
14177       return Res;
14178     }
14179   }
14180
14181   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
14182   // widen the cmov and push the truncate through. This avoids introducing a new
14183   // branch during isel and doesn't add any extensions.
14184   if (Op.getValueType() == MVT::i8 &&
14185       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
14186     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
14187     if (T1.getValueType() == T2.getValueType() &&
14188         // Blacklist CopyFromReg to avoid partial register stalls.
14189         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
14190       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
14191       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
14192       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
14193     }
14194   }
14195
14196   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
14197   // condition is true.
14198   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
14199   SDValue Ops[] = { Op2, Op1, CC, Cond };
14200   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
14201 }
14202
14203 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
14204   MVT VT = Op->getSimpleValueType(0);
14205   SDValue In = Op->getOperand(0);
14206   MVT InVT = In.getSimpleValueType();
14207   SDLoc dl(Op);
14208
14209   unsigned int NumElts = VT.getVectorNumElements();
14210   if (NumElts != 8 && NumElts != 16)
14211     return SDValue();
14212
14213   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
14214     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
14215
14216   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14217   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
14218
14219   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
14220   Constant *C = ConstantInt::get(*DAG.getContext(),
14221     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
14222
14223   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
14224   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
14225   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
14226                           MachinePointerInfo::getConstantPool(),
14227                           false, false, false, Alignment);
14228   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
14229   if (VT.is512BitVector())
14230     return Brcst;
14231   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
14232 }
14233
14234 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
14235                                 SelectionDAG &DAG) {
14236   MVT VT = Op->getSimpleValueType(0);
14237   SDValue In = Op->getOperand(0);
14238   MVT InVT = In.getSimpleValueType();
14239   SDLoc dl(Op);
14240
14241   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
14242     return LowerSIGN_EXTEND_AVX512(Op, DAG);
14243
14244   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
14245       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
14246       (VT != MVT::v16i16 || InVT != MVT::v16i8))
14247     return SDValue();
14248
14249   if (Subtarget->hasInt256())
14250     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
14251
14252   // Optimize vectors in AVX mode
14253   // Sign extend  v8i16 to v8i32 and
14254   //              v4i32 to v4i64
14255   //
14256   // Divide input vector into two parts
14257   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
14258   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
14259   // concat the vectors to original VT
14260
14261   unsigned NumElems = InVT.getVectorNumElements();
14262   SDValue Undef = DAG.getUNDEF(InVT);
14263
14264   SmallVector<int,8> ShufMask1(NumElems, -1);
14265   for (unsigned i = 0; i != NumElems/2; ++i)
14266     ShufMask1[i] = i;
14267
14268   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
14269
14270   SmallVector<int,8> ShufMask2(NumElems, -1);
14271   for (unsigned i = 0; i != NumElems/2; ++i)
14272     ShufMask2[i] = i + NumElems/2;
14273
14274   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
14275
14276   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
14277                                 VT.getVectorNumElements()/2);
14278
14279   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
14280   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
14281
14282   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
14283 }
14284
14285 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
14286 // may emit an illegal shuffle but the expansion is still better than scalar
14287 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
14288 // we'll emit a shuffle and a arithmetic shift.
14289 // TODO: It is possible to support ZExt by zeroing the undef values during
14290 // the shuffle phase or after the shuffle.
14291 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
14292                                  SelectionDAG &DAG) {
14293   MVT RegVT = Op.getSimpleValueType();
14294   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
14295   assert(RegVT.isInteger() &&
14296          "We only custom lower integer vector sext loads.");
14297
14298   // Nothing useful we can do without SSE2 shuffles.
14299   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
14300
14301   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
14302   SDLoc dl(Ld);
14303   EVT MemVT = Ld->getMemoryVT();
14304   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14305   unsigned RegSz = RegVT.getSizeInBits();
14306
14307   ISD::LoadExtType Ext = Ld->getExtensionType();
14308
14309   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
14310          && "Only anyext and sext are currently implemented.");
14311   assert(MemVT != RegVT && "Cannot extend to the same type");
14312   assert(MemVT.isVector() && "Must load a vector from memory");
14313
14314   unsigned NumElems = RegVT.getVectorNumElements();
14315   unsigned MemSz = MemVT.getSizeInBits();
14316   assert(RegSz > MemSz && "Register size must be greater than the mem size");
14317
14318   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
14319     // The only way in which we have a legal 256-bit vector result but not the
14320     // integer 256-bit operations needed to directly lower a sextload is if we
14321     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
14322     // a 128-bit vector and a normal sign_extend to 256-bits that should get
14323     // correctly legalized. We do this late to allow the canonical form of
14324     // sextload to persist throughout the rest of the DAG combiner -- it wants
14325     // to fold together any extensions it can, and so will fuse a sign_extend
14326     // of an sextload into a sextload targeting a wider value.
14327     SDValue Load;
14328     if (MemSz == 128) {
14329       // Just switch this to a normal load.
14330       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
14331                                        "it must be a legal 128-bit vector "
14332                                        "type!");
14333       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
14334                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
14335                   Ld->isInvariant(), Ld->getAlignment());
14336     } else {
14337       assert(MemSz < 128 &&
14338              "Can't extend a type wider than 128 bits to a 256 bit vector!");
14339       // Do an sext load to a 128-bit vector type. We want to use the same
14340       // number of elements, but elements half as wide. This will end up being
14341       // recursively lowered by this routine, but will succeed as we definitely
14342       // have all the necessary features if we're using AVX1.
14343       EVT HalfEltVT =
14344           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
14345       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
14346       Load =
14347           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
14348                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
14349                          Ld->isNonTemporal(), Ld->isInvariant(),
14350                          Ld->getAlignment());
14351     }
14352
14353     // Replace chain users with the new chain.
14354     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
14355     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
14356
14357     // Finally, do a normal sign-extend to the desired register.
14358     return DAG.getSExtOrTrunc(Load, dl, RegVT);
14359   }
14360
14361   // All sizes must be a power of two.
14362   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
14363          "Non-power-of-two elements are not custom lowered!");
14364
14365   // Attempt to load the original value using scalar loads.
14366   // Find the largest scalar type that divides the total loaded size.
14367   MVT SclrLoadTy = MVT::i8;
14368   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14369        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14370     MVT Tp = (MVT::SimpleValueType)tp;
14371     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
14372       SclrLoadTy = Tp;
14373     }
14374   }
14375
14376   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
14377   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
14378       (64 <= MemSz))
14379     SclrLoadTy = MVT::f64;
14380
14381   // Calculate the number of scalar loads that we need to perform
14382   // in order to load our vector from memory.
14383   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
14384
14385   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
14386          "Can only lower sext loads with a single scalar load!");
14387
14388   unsigned loadRegZize = RegSz;
14389   if (Ext == ISD::SEXTLOAD && RegSz == 256)
14390     loadRegZize /= 2;
14391
14392   // Represent our vector as a sequence of elements which are the
14393   // largest scalar that we can load.
14394   EVT LoadUnitVecVT = EVT::getVectorVT(
14395       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
14396
14397   // Represent the data using the same element type that is stored in
14398   // memory. In practice, we ''widen'' MemVT.
14399   EVT WideVecVT =
14400       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
14401                        loadRegZize / MemVT.getScalarType().getSizeInBits());
14402
14403   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
14404          "Invalid vector type");
14405
14406   // We can't shuffle using an illegal type.
14407   assert(TLI.isTypeLegal(WideVecVT) &&
14408          "We only lower types that form legal widened vector types");
14409
14410   SmallVector<SDValue, 8> Chains;
14411   SDValue Ptr = Ld->getBasePtr();
14412   SDValue Increment =
14413       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
14414   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
14415
14416   for (unsigned i = 0; i < NumLoads; ++i) {
14417     // Perform a single load.
14418     SDValue ScalarLoad =
14419         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
14420                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
14421                     Ld->getAlignment());
14422     Chains.push_back(ScalarLoad.getValue(1));
14423     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
14424     // another round of DAGCombining.
14425     if (i == 0)
14426       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
14427     else
14428       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
14429                         ScalarLoad, DAG.getIntPtrConstant(i));
14430
14431     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14432   }
14433
14434   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
14435
14436   // Bitcast the loaded value to a vector of the original element type, in
14437   // the size of the target vector type.
14438   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
14439   unsigned SizeRatio = RegSz / MemSz;
14440
14441   if (Ext == ISD::SEXTLOAD) {
14442     // If we have SSE4.1, we can directly emit a VSEXT node.
14443     if (Subtarget->hasSSE41()) {
14444       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
14445       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14446       return Sext;
14447     }
14448
14449     // Otherwise we'll shuffle the small elements in the high bits of the
14450     // larger type and perform an arithmetic shift. If the shift is not legal
14451     // it's better to scalarize.
14452     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
14453            "We can't implement a sext load without an arithmetic right shift!");
14454
14455     // Redistribute the loaded elements into the different locations.
14456     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
14457     for (unsigned i = 0; i != NumElems; ++i)
14458       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
14459
14460     SDValue Shuff = DAG.getVectorShuffle(
14461         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
14462
14463     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14464
14465     // Build the arithmetic shift.
14466     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
14467                    MemVT.getVectorElementType().getSizeInBits();
14468     Shuff =
14469         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
14470
14471     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14472     return Shuff;
14473   }
14474
14475   // Redistribute the loaded elements into the different locations.
14476   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
14477   for (unsigned i = 0; i != NumElems; ++i)
14478     ShuffleVec[i * SizeRatio] = i;
14479
14480   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14481                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
14482
14483   // Bitcast to the requested type.
14484   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14485   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14486   return Shuff;
14487 }
14488
14489 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
14490 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
14491 // from the AND / OR.
14492 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
14493   Opc = Op.getOpcode();
14494   if (Opc != ISD::OR && Opc != ISD::AND)
14495     return false;
14496   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
14497           Op.getOperand(0).hasOneUse() &&
14498           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
14499           Op.getOperand(1).hasOneUse());
14500 }
14501
14502 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
14503 // 1 and that the SETCC node has a single use.
14504 static bool isXor1OfSetCC(SDValue Op) {
14505   if (Op.getOpcode() != ISD::XOR)
14506     return false;
14507   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
14508   if (N1C && N1C->getAPIntValue() == 1) {
14509     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
14510       Op.getOperand(0).hasOneUse();
14511   }
14512   return false;
14513 }
14514
14515 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
14516   bool addTest = true;
14517   SDValue Chain = Op.getOperand(0);
14518   SDValue Cond  = Op.getOperand(1);
14519   SDValue Dest  = Op.getOperand(2);
14520   SDLoc dl(Op);
14521   SDValue CC;
14522   bool Inverted = false;
14523
14524   if (Cond.getOpcode() == ISD::SETCC) {
14525     // Check for setcc([su]{add,sub,mul}o == 0).
14526     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
14527         isa<ConstantSDNode>(Cond.getOperand(1)) &&
14528         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
14529         Cond.getOperand(0).getResNo() == 1 &&
14530         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
14531          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
14532          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
14533          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
14534          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
14535          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
14536       Inverted = true;
14537       Cond = Cond.getOperand(0);
14538     } else {
14539       SDValue NewCond = LowerSETCC(Cond, DAG);
14540       if (NewCond.getNode())
14541         Cond = NewCond;
14542     }
14543   }
14544 #if 0
14545   // FIXME: LowerXALUO doesn't handle these!!
14546   else if (Cond.getOpcode() == X86ISD::ADD  ||
14547            Cond.getOpcode() == X86ISD::SUB  ||
14548            Cond.getOpcode() == X86ISD::SMUL ||
14549            Cond.getOpcode() == X86ISD::UMUL)
14550     Cond = LowerXALUO(Cond, DAG);
14551 #endif
14552
14553   // Look pass (and (setcc_carry (cmp ...)), 1).
14554   if (Cond.getOpcode() == ISD::AND &&
14555       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14556     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14557     if (C && C->getAPIntValue() == 1)
14558       Cond = Cond.getOperand(0);
14559   }
14560
14561   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14562   // setting operand in place of the X86ISD::SETCC.
14563   unsigned CondOpcode = Cond.getOpcode();
14564   if (CondOpcode == X86ISD::SETCC ||
14565       CondOpcode == X86ISD::SETCC_CARRY) {
14566     CC = Cond.getOperand(0);
14567
14568     SDValue Cmp = Cond.getOperand(1);
14569     unsigned Opc = Cmp.getOpcode();
14570     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
14571     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
14572       Cond = Cmp;
14573       addTest = false;
14574     } else {
14575       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
14576       default: break;
14577       case X86::COND_O:
14578       case X86::COND_B:
14579         // These can only come from an arithmetic instruction with overflow,
14580         // e.g. SADDO, UADDO.
14581         Cond = Cond.getNode()->getOperand(1);
14582         addTest = false;
14583         break;
14584       }
14585     }
14586   }
14587   CondOpcode = Cond.getOpcode();
14588   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
14589       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
14590       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
14591        Cond.getOperand(0).getValueType() != MVT::i8)) {
14592     SDValue LHS = Cond.getOperand(0);
14593     SDValue RHS = Cond.getOperand(1);
14594     unsigned X86Opcode;
14595     unsigned X86Cond;
14596     SDVTList VTs;
14597     // Keep this in sync with LowerXALUO, otherwise we might create redundant
14598     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
14599     // X86ISD::INC).
14600     switch (CondOpcode) {
14601     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
14602     case ISD::SADDO:
14603       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14604         if (C->isOne()) {
14605           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
14606           break;
14607         }
14608       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
14609     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
14610     case ISD::SSUBO:
14611       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14612         if (C->isOne()) {
14613           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
14614           break;
14615         }
14616       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
14617     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
14618     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
14619     default: llvm_unreachable("unexpected overflowing operator");
14620     }
14621     if (Inverted)
14622       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
14623     if (CondOpcode == ISD::UMULO)
14624       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
14625                           MVT::i32);
14626     else
14627       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
14628
14629     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
14630
14631     if (CondOpcode == ISD::UMULO)
14632       Cond = X86Op.getValue(2);
14633     else
14634       Cond = X86Op.getValue(1);
14635
14636     CC = DAG.getConstant(X86Cond, MVT::i8);
14637     addTest = false;
14638   } else {
14639     unsigned CondOpc;
14640     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
14641       SDValue Cmp = Cond.getOperand(0).getOperand(1);
14642       if (CondOpc == ISD::OR) {
14643         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
14644         // two branches instead of an explicit OR instruction with a
14645         // separate test.
14646         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14647             isX86LogicalCmp(Cmp)) {
14648           CC = Cond.getOperand(0).getOperand(0);
14649           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14650                               Chain, Dest, CC, Cmp);
14651           CC = Cond.getOperand(1).getOperand(0);
14652           Cond = Cmp;
14653           addTest = false;
14654         }
14655       } else { // ISD::AND
14656         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
14657         // two branches instead of an explicit AND instruction with a
14658         // separate test. However, we only do this if this block doesn't
14659         // have a fall-through edge, because this requires an explicit
14660         // jmp when the condition is false.
14661         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14662             isX86LogicalCmp(Cmp) &&
14663             Op.getNode()->hasOneUse()) {
14664           X86::CondCode CCode =
14665             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14666           CCode = X86::GetOppositeBranchCondition(CCode);
14667           CC = DAG.getConstant(CCode, MVT::i8);
14668           SDNode *User = *Op.getNode()->use_begin();
14669           // Look for an unconditional branch following this conditional branch.
14670           // We need this because we need to reverse the successors in order
14671           // to implement FCMP_OEQ.
14672           if (User->getOpcode() == ISD::BR) {
14673             SDValue FalseBB = User->getOperand(1);
14674             SDNode *NewBR =
14675               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14676             assert(NewBR == User);
14677             (void)NewBR;
14678             Dest = FalseBB;
14679
14680             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14681                                 Chain, Dest, CC, Cmp);
14682             X86::CondCode CCode =
14683               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
14684             CCode = X86::GetOppositeBranchCondition(CCode);
14685             CC = DAG.getConstant(CCode, MVT::i8);
14686             Cond = Cmp;
14687             addTest = false;
14688           }
14689         }
14690       }
14691     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
14692       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
14693       // It should be transformed during dag combiner except when the condition
14694       // is set by a arithmetics with overflow node.
14695       X86::CondCode CCode =
14696         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14697       CCode = X86::GetOppositeBranchCondition(CCode);
14698       CC = DAG.getConstant(CCode, MVT::i8);
14699       Cond = Cond.getOperand(0).getOperand(1);
14700       addTest = false;
14701     } else if (Cond.getOpcode() == ISD::SETCC &&
14702                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
14703       // For FCMP_OEQ, we can emit
14704       // two branches instead of an explicit AND instruction with a
14705       // separate test. However, we only do this if this block doesn't
14706       // have a fall-through edge, because this requires an explicit
14707       // jmp when the condition is false.
14708       if (Op.getNode()->hasOneUse()) {
14709         SDNode *User = *Op.getNode()->use_begin();
14710         // Look for an unconditional branch following this conditional branch.
14711         // We need this because we need to reverse the successors in order
14712         // to implement FCMP_OEQ.
14713         if (User->getOpcode() == ISD::BR) {
14714           SDValue FalseBB = User->getOperand(1);
14715           SDNode *NewBR =
14716             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14717           assert(NewBR == User);
14718           (void)NewBR;
14719           Dest = FalseBB;
14720
14721           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14722                                     Cond.getOperand(0), Cond.getOperand(1));
14723           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14724           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14725           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14726                               Chain, Dest, CC, Cmp);
14727           CC = DAG.getConstant(X86::COND_P, MVT::i8);
14728           Cond = Cmp;
14729           addTest = false;
14730         }
14731       }
14732     } else if (Cond.getOpcode() == ISD::SETCC &&
14733                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
14734       // For FCMP_UNE, we can emit
14735       // two branches instead of an explicit AND instruction with a
14736       // separate test. However, we only do this if this block doesn't
14737       // have a fall-through edge, because this requires an explicit
14738       // jmp when the condition is false.
14739       if (Op.getNode()->hasOneUse()) {
14740         SDNode *User = *Op.getNode()->use_begin();
14741         // Look for an unconditional branch following this conditional branch.
14742         // We need this because we need to reverse the successors in order
14743         // to implement FCMP_UNE.
14744         if (User->getOpcode() == ISD::BR) {
14745           SDValue FalseBB = User->getOperand(1);
14746           SDNode *NewBR =
14747             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14748           assert(NewBR == User);
14749           (void)NewBR;
14750
14751           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14752                                     Cond.getOperand(0), Cond.getOperand(1));
14753           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14754           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14755           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14756                               Chain, Dest, CC, Cmp);
14757           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
14758           Cond = Cmp;
14759           addTest = false;
14760           Dest = FalseBB;
14761         }
14762       }
14763     }
14764   }
14765
14766   if (addTest) {
14767     // Look pass the truncate if the high bits are known zero.
14768     if (isTruncWithZeroHighBitsInput(Cond, DAG))
14769         Cond = Cond.getOperand(0);
14770
14771     // We know the result of AND is compared against zero. Try to match
14772     // it to BT.
14773     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
14774       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
14775       if (NewSetCC.getNode()) {
14776         CC = NewSetCC.getOperand(0);
14777         Cond = NewSetCC.getOperand(1);
14778         addTest = false;
14779       }
14780     }
14781   }
14782
14783   if (addTest) {
14784     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
14785     CC = DAG.getConstant(X86Cond, MVT::i8);
14786     Cond = EmitTest(Cond, X86Cond, dl, DAG);
14787   }
14788   Cond = ConvertCmpIfNecessary(Cond, DAG);
14789   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14790                      Chain, Dest, CC, Cond);
14791 }
14792
14793 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
14794 // Calls to _alloca are needed to probe the stack when allocating more than 4k
14795 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
14796 // that the guard pages used by the OS virtual memory manager are allocated in
14797 // correct sequence.
14798 SDValue
14799 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
14800                                            SelectionDAG &DAG) const {
14801   MachineFunction &MF = DAG.getMachineFunction();
14802   bool SplitStack = MF.shouldSplitStack();
14803   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
14804                SplitStack;
14805   SDLoc dl(Op);
14806
14807   if (!Lower) {
14808     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14809     SDNode* Node = Op.getNode();
14810
14811     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
14812     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
14813         " not tell us which reg is the stack pointer!");
14814     EVT VT = Node->getValueType(0);
14815     SDValue Tmp1 = SDValue(Node, 0);
14816     SDValue Tmp2 = SDValue(Node, 1);
14817     SDValue Tmp3 = Node->getOperand(2);
14818     SDValue Chain = Tmp1.getOperand(0);
14819
14820     // Chain the dynamic stack allocation so that it doesn't modify the stack
14821     // pointer when other instructions are using the stack.
14822     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
14823         SDLoc(Node));
14824
14825     SDValue Size = Tmp2.getOperand(1);
14826     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
14827     Chain = SP.getValue(1);
14828     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
14829     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
14830     unsigned StackAlign = TFI.getStackAlignment();
14831     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
14832     if (Align > StackAlign)
14833       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
14834           DAG.getConstant(-(uint64_t)Align, VT));
14835     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
14836
14837     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
14838         DAG.getIntPtrConstant(0, true), SDValue(),
14839         SDLoc(Node));
14840
14841     SDValue Ops[2] = { Tmp1, Tmp2 };
14842     return DAG.getMergeValues(Ops, dl);
14843   }
14844
14845   // Get the inputs.
14846   SDValue Chain = Op.getOperand(0);
14847   SDValue Size  = Op.getOperand(1);
14848   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
14849   EVT VT = Op.getNode()->getValueType(0);
14850
14851   bool Is64Bit = Subtarget->is64Bit();
14852   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
14853
14854   if (SplitStack) {
14855     MachineRegisterInfo &MRI = MF.getRegInfo();
14856
14857     if (Is64Bit) {
14858       // The 64 bit implementation of segmented stacks needs to clobber both r10
14859       // r11. This makes it impossible to use it along with nested parameters.
14860       const Function *F = MF.getFunction();
14861
14862       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
14863            I != E; ++I)
14864         if (I->hasNestAttr())
14865           report_fatal_error("Cannot use segmented stacks with functions that "
14866                              "have nested arguments.");
14867     }
14868
14869     const TargetRegisterClass *AddrRegClass =
14870       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
14871     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
14872     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
14873     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
14874                                 DAG.getRegister(Vreg, SPTy));
14875     SDValue Ops1[2] = { Value, Chain };
14876     return DAG.getMergeValues(Ops1, dl);
14877   } else {
14878     SDValue Flag;
14879     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
14880
14881     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
14882     Flag = Chain.getValue(1);
14883     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
14884
14885     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
14886
14887     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
14888         DAG.getSubtarget().getRegisterInfo());
14889     unsigned SPReg = RegInfo->getStackRegister();
14890     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
14891     Chain = SP.getValue(1);
14892
14893     if (Align) {
14894       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
14895                        DAG.getConstant(-(uint64_t)Align, VT));
14896       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
14897     }
14898
14899     SDValue Ops1[2] = { SP, Chain };
14900     return DAG.getMergeValues(Ops1, dl);
14901   }
14902 }
14903
14904 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
14905   MachineFunction &MF = DAG.getMachineFunction();
14906   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
14907
14908   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
14909   SDLoc DL(Op);
14910
14911   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
14912     // vastart just stores the address of the VarArgsFrameIndex slot into the
14913     // memory location argument.
14914     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
14915                                    getPointerTy());
14916     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
14917                         MachinePointerInfo(SV), false, false, 0);
14918   }
14919
14920   // __va_list_tag:
14921   //   gp_offset         (0 - 6 * 8)
14922   //   fp_offset         (48 - 48 + 8 * 16)
14923   //   overflow_arg_area (point to parameters coming in memory).
14924   //   reg_save_area
14925   SmallVector<SDValue, 8> MemOps;
14926   SDValue FIN = Op.getOperand(1);
14927   // Store gp_offset
14928   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
14929                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
14930                                                MVT::i32),
14931                                FIN, MachinePointerInfo(SV), false, false, 0);
14932   MemOps.push_back(Store);
14933
14934   // Store fp_offset
14935   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14936                     FIN, DAG.getIntPtrConstant(4));
14937   Store = DAG.getStore(Op.getOperand(0), DL,
14938                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
14939                                        MVT::i32),
14940                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
14941   MemOps.push_back(Store);
14942
14943   // Store ptr to overflow_arg_area
14944   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14945                     FIN, DAG.getIntPtrConstant(4));
14946   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
14947                                     getPointerTy());
14948   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
14949                        MachinePointerInfo(SV, 8),
14950                        false, false, 0);
14951   MemOps.push_back(Store);
14952
14953   // Store ptr to reg_save_area.
14954   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
14955                     FIN, DAG.getIntPtrConstant(8));
14956   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
14957                                     getPointerTy());
14958   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
14959                        MachinePointerInfo(SV, 16), false, false, 0);
14960   MemOps.push_back(Store);
14961   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
14962 }
14963
14964 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
14965   assert(Subtarget->is64Bit() &&
14966          "LowerVAARG only handles 64-bit va_arg!");
14967   assert((Subtarget->isTargetLinux() ||
14968           Subtarget->isTargetDarwin()) &&
14969           "Unhandled target in LowerVAARG");
14970   assert(Op.getNode()->getNumOperands() == 4);
14971   SDValue Chain = Op.getOperand(0);
14972   SDValue SrcPtr = Op.getOperand(1);
14973   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
14974   unsigned Align = Op.getConstantOperandVal(3);
14975   SDLoc dl(Op);
14976
14977   EVT ArgVT = Op.getNode()->getValueType(0);
14978   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
14979   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
14980   uint8_t ArgMode;
14981
14982   // Decide which area this value should be read from.
14983   // TODO: Implement the AMD64 ABI in its entirety. This simple
14984   // selection mechanism works only for the basic types.
14985   if (ArgVT == MVT::f80) {
14986     llvm_unreachable("va_arg for f80 not yet implemented");
14987   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
14988     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
14989   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
14990     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
14991   } else {
14992     llvm_unreachable("Unhandled argument type in LowerVAARG");
14993   }
14994
14995   if (ArgMode == 2) {
14996     // Sanity Check: Make sure using fp_offset makes sense.
14997     assert(!DAG.getTarget().Options.UseSoftFloat &&
14998            !(DAG.getMachineFunction()
14999                 .getFunction()->getAttributes()
15000                 .hasAttribute(AttributeSet::FunctionIndex,
15001                               Attribute::NoImplicitFloat)) &&
15002            Subtarget->hasSSE1());
15003   }
15004
15005   // Insert VAARG_64 node into the DAG
15006   // VAARG_64 returns two values: Variable Argument Address, Chain
15007   SmallVector<SDValue, 11> InstOps;
15008   InstOps.push_back(Chain);
15009   InstOps.push_back(SrcPtr);
15010   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
15011   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
15012   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
15013   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
15014   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
15015                                           VTs, InstOps, MVT::i64,
15016                                           MachinePointerInfo(SV),
15017                                           /*Align=*/0,
15018                                           /*Volatile=*/false,
15019                                           /*ReadMem=*/true,
15020                                           /*WriteMem=*/true);
15021   Chain = VAARG.getValue(1);
15022
15023   // Load the next argument and return it
15024   return DAG.getLoad(ArgVT, dl,
15025                      Chain,
15026                      VAARG,
15027                      MachinePointerInfo(),
15028                      false, false, false, 0);
15029 }
15030
15031 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
15032                            SelectionDAG &DAG) {
15033   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
15034   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
15035   SDValue Chain = Op.getOperand(0);
15036   SDValue DstPtr = Op.getOperand(1);
15037   SDValue SrcPtr = Op.getOperand(2);
15038   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
15039   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15040   SDLoc DL(Op);
15041
15042   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
15043                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
15044                        false,
15045                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
15046 }
15047
15048 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
15049 // amount is a constant. Takes immediate version of shift as input.
15050 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
15051                                           SDValue SrcOp, uint64_t ShiftAmt,
15052                                           SelectionDAG &DAG) {
15053   MVT ElementType = VT.getVectorElementType();
15054
15055   // Fold this packed shift into its first operand if ShiftAmt is 0.
15056   if (ShiftAmt == 0)
15057     return SrcOp;
15058
15059   // Check for ShiftAmt >= element width
15060   if (ShiftAmt >= ElementType.getSizeInBits()) {
15061     if (Opc == X86ISD::VSRAI)
15062       ShiftAmt = ElementType.getSizeInBits() - 1;
15063     else
15064       return DAG.getConstant(0, VT);
15065   }
15066
15067   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
15068          && "Unknown target vector shift-by-constant node");
15069
15070   // Fold this packed vector shift into a build vector if SrcOp is a
15071   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
15072   if (VT == SrcOp.getSimpleValueType() &&
15073       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
15074     SmallVector<SDValue, 8> Elts;
15075     unsigned NumElts = SrcOp->getNumOperands();
15076     ConstantSDNode *ND;
15077
15078     switch(Opc) {
15079     default: llvm_unreachable(nullptr);
15080     case X86ISD::VSHLI:
15081       for (unsigned i=0; i!=NumElts; ++i) {
15082         SDValue CurrentOp = SrcOp->getOperand(i);
15083         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15084           Elts.push_back(CurrentOp);
15085           continue;
15086         }
15087         ND = cast<ConstantSDNode>(CurrentOp);
15088         const APInt &C = ND->getAPIntValue();
15089         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
15090       }
15091       break;
15092     case X86ISD::VSRLI:
15093       for (unsigned i=0; i!=NumElts; ++i) {
15094         SDValue CurrentOp = SrcOp->getOperand(i);
15095         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15096           Elts.push_back(CurrentOp);
15097           continue;
15098         }
15099         ND = cast<ConstantSDNode>(CurrentOp);
15100         const APInt &C = ND->getAPIntValue();
15101         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
15102       }
15103       break;
15104     case X86ISD::VSRAI:
15105       for (unsigned i=0; i!=NumElts; ++i) {
15106         SDValue CurrentOp = SrcOp->getOperand(i);
15107         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15108           Elts.push_back(CurrentOp);
15109           continue;
15110         }
15111         ND = cast<ConstantSDNode>(CurrentOp);
15112         const APInt &C = ND->getAPIntValue();
15113         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
15114       }
15115       break;
15116     }
15117
15118     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
15119   }
15120
15121   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
15122 }
15123
15124 // getTargetVShiftNode - Handle vector element shifts where the shift amount
15125 // may or may not be a constant. Takes immediate version of shift as input.
15126 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
15127                                    SDValue SrcOp, SDValue ShAmt,
15128                                    SelectionDAG &DAG) {
15129   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
15130
15131   // Catch shift-by-constant.
15132   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
15133     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
15134                                       CShAmt->getZExtValue(), DAG);
15135
15136   // Change opcode to non-immediate version
15137   switch (Opc) {
15138     default: llvm_unreachable("Unknown target vector shift node");
15139     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
15140     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
15141     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
15142   }
15143
15144   // Need to build a vector containing shift amount
15145   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
15146   SDValue ShOps[4];
15147   ShOps[0] = ShAmt;
15148   ShOps[1] = DAG.getConstant(0, MVT::i32);
15149   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
15150   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
15151
15152   // The return type has to be a 128-bit type with the same element
15153   // type as the input type.
15154   MVT EltVT = VT.getVectorElementType();
15155   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
15156
15157   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
15158   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
15159 }
15160
15161 /// \brief Return (vselect \p Mask, \p Op, \p PreservedSrc) along with the
15162 /// necessary casting for \p Mask when lowering masking intrinsics.
15163 static SDValue getVectorMaskingNode(SDValue Op, SDValue Mask,
15164                                     SDValue PreservedSrc, SelectionDAG &DAG) {
15165     EVT VT = Op.getValueType();
15166     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
15167                                   MVT::i1, VT.getVectorNumElements());
15168     SDLoc dl(Op);
15169
15170     assert(MaskVT.isSimple() && "invalid mask type");
15171     return DAG.getNode(ISD::VSELECT, dl, VT,
15172                        DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask),
15173                        Op, PreservedSrc);
15174 }
15175
15176 static unsigned getOpcodeForFMAIntrinsic(unsigned IntNo) {
15177     switch (IntNo) {
15178     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15179     case Intrinsic::x86_fma_vfmadd_ps:
15180     case Intrinsic::x86_fma_vfmadd_pd:
15181     case Intrinsic::x86_fma_vfmadd_ps_256:
15182     case Intrinsic::x86_fma_vfmadd_pd_256:
15183     case Intrinsic::x86_fma_mask_vfmadd_ps_512:
15184     case Intrinsic::x86_fma_mask_vfmadd_pd_512:
15185       return X86ISD::FMADD;
15186     case Intrinsic::x86_fma_vfmsub_ps:
15187     case Intrinsic::x86_fma_vfmsub_pd:
15188     case Intrinsic::x86_fma_vfmsub_ps_256:
15189     case Intrinsic::x86_fma_vfmsub_pd_256:
15190     case Intrinsic::x86_fma_mask_vfmsub_ps_512:
15191     case Intrinsic::x86_fma_mask_vfmsub_pd_512:
15192       return X86ISD::FMSUB;
15193     case Intrinsic::x86_fma_vfnmadd_ps:
15194     case Intrinsic::x86_fma_vfnmadd_pd:
15195     case Intrinsic::x86_fma_vfnmadd_ps_256:
15196     case Intrinsic::x86_fma_vfnmadd_pd_256:
15197     case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
15198     case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
15199       return X86ISD::FNMADD;
15200     case Intrinsic::x86_fma_vfnmsub_ps:
15201     case Intrinsic::x86_fma_vfnmsub_pd:
15202     case Intrinsic::x86_fma_vfnmsub_ps_256:
15203     case Intrinsic::x86_fma_vfnmsub_pd_256:
15204     case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
15205     case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
15206       return X86ISD::FNMSUB;
15207     case Intrinsic::x86_fma_vfmaddsub_ps:
15208     case Intrinsic::x86_fma_vfmaddsub_pd:
15209     case Intrinsic::x86_fma_vfmaddsub_ps_256:
15210     case Intrinsic::x86_fma_vfmaddsub_pd_256:
15211     case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
15212     case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
15213       return X86ISD::FMADDSUB;
15214     case Intrinsic::x86_fma_vfmsubadd_ps:
15215     case Intrinsic::x86_fma_vfmsubadd_pd:
15216     case Intrinsic::x86_fma_vfmsubadd_ps_256:
15217     case Intrinsic::x86_fma_vfmsubadd_pd_256:
15218     case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
15219     case Intrinsic::x86_fma_mask_vfmsubadd_pd_512:
15220       return X86ISD::FMSUBADD;
15221     }
15222 }
15223
15224 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
15225   SDLoc dl(Op);
15226   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15227
15228   const IntrinsicData* IntrData = getIntrinsicWithoutChain(IntNo);
15229   if (IntrData) {
15230     switch(IntrData->Type) {
15231     case INTR_TYPE_1OP:
15232       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1));
15233     case INTR_TYPE_2OP:
15234       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
15235         Op.getOperand(2));
15236     case INTR_TYPE_3OP:
15237       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
15238         Op.getOperand(2), Op.getOperand(3));
15239     case COMI: { // Comparison intrinsics
15240       ISD::CondCode CC = (ISD::CondCode)IntrData->Opc1;
15241       SDValue LHS = Op.getOperand(1);
15242       SDValue RHS = Op.getOperand(2);
15243       unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
15244       assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
15245       SDValue Cond = DAG.getNode(IntrData->Opc0, dl, MVT::i32, LHS, RHS);
15246       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15247                                   DAG.getConstant(X86CC, MVT::i8), Cond);
15248       return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15249     }
15250     case VSHIFT:
15251       return getTargetVShiftNode(IntrData->Opc0, dl, Op.getSimpleValueType(),
15252                                  Op.getOperand(1), Op.getOperand(2), DAG);
15253     default:
15254       break;
15255     }
15256   }
15257
15258   switch (IntNo) {
15259   default: return SDValue();    // Don't custom lower most intrinsics.
15260
15261   // Arithmetic intrinsics.
15262   case Intrinsic::x86_sse2_pmulu_dq:
15263   case Intrinsic::x86_avx2_pmulu_dq:
15264     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
15265                        Op.getOperand(1), Op.getOperand(2));
15266
15267   case Intrinsic::x86_sse41_pmuldq:
15268   case Intrinsic::x86_avx2_pmul_dq:
15269     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
15270                        Op.getOperand(1), Op.getOperand(2));
15271
15272   case Intrinsic::x86_sse2_pmulhu_w:
15273   case Intrinsic::x86_avx2_pmulhu_w:
15274     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
15275                        Op.getOperand(1), Op.getOperand(2));
15276
15277   case Intrinsic::x86_sse2_pmulh_w:
15278   case Intrinsic::x86_avx2_pmulh_w:
15279     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
15280                        Op.getOperand(1), Op.getOperand(2));
15281
15282   // SSE/SSE2/AVX floating point max/min intrinsics.
15283   case Intrinsic::x86_sse_max_ps:
15284   case Intrinsic::x86_sse2_max_pd:
15285   case Intrinsic::x86_avx_max_ps_256:
15286   case Intrinsic::x86_avx_max_pd_256:
15287   case Intrinsic::x86_sse_min_ps:
15288   case Intrinsic::x86_sse2_min_pd:
15289   case Intrinsic::x86_avx_min_ps_256:
15290   case Intrinsic::x86_avx_min_pd_256: {
15291     unsigned Opcode;
15292     switch (IntNo) {
15293     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15294     case Intrinsic::x86_sse_max_ps:
15295     case Intrinsic::x86_sse2_max_pd:
15296     case Intrinsic::x86_avx_max_ps_256:
15297     case Intrinsic::x86_avx_max_pd_256:
15298       Opcode = X86ISD::FMAX;
15299       break;
15300     case Intrinsic::x86_sse_min_ps:
15301     case Intrinsic::x86_sse2_min_pd:
15302     case Intrinsic::x86_avx_min_ps_256:
15303     case Intrinsic::x86_avx_min_pd_256:
15304       Opcode = X86ISD::FMIN;
15305       break;
15306     }
15307     return DAG.getNode(Opcode, dl, Op.getValueType(),
15308                        Op.getOperand(1), Op.getOperand(2));
15309   }
15310
15311   // AVX2 variable shift intrinsics
15312   case Intrinsic::x86_avx2_psllv_d:
15313   case Intrinsic::x86_avx2_psllv_q:
15314   case Intrinsic::x86_avx2_psllv_d_256:
15315   case Intrinsic::x86_avx2_psllv_q_256:
15316   case Intrinsic::x86_avx2_psrlv_d:
15317   case Intrinsic::x86_avx2_psrlv_q:
15318   case Intrinsic::x86_avx2_psrlv_d_256:
15319   case Intrinsic::x86_avx2_psrlv_q_256:
15320   case Intrinsic::x86_avx2_psrav_d:
15321   case Intrinsic::x86_avx2_psrav_d_256: {
15322     unsigned Opcode;
15323     switch (IntNo) {
15324     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15325     case Intrinsic::x86_avx2_psllv_d:
15326     case Intrinsic::x86_avx2_psllv_q:
15327     case Intrinsic::x86_avx2_psllv_d_256:
15328     case Intrinsic::x86_avx2_psllv_q_256:
15329       Opcode = ISD::SHL;
15330       break;
15331     case Intrinsic::x86_avx2_psrlv_d:
15332     case Intrinsic::x86_avx2_psrlv_q:
15333     case Intrinsic::x86_avx2_psrlv_d_256:
15334     case Intrinsic::x86_avx2_psrlv_q_256:
15335       Opcode = ISD::SRL;
15336       break;
15337     case Intrinsic::x86_avx2_psrav_d:
15338     case Intrinsic::x86_avx2_psrav_d_256:
15339       Opcode = ISD::SRA;
15340       break;
15341     }
15342     return DAG.getNode(Opcode, dl, Op.getValueType(),
15343                        Op.getOperand(1), Op.getOperand(2));
15344   }
15345
15346   case Intrinsic::x86_sse2_packssdw_128:
15347   case Intrinsic::x86_sse2_packsswb_128:
15348   case Intrinsic::x86_avx2_packssdw:
15349   case Intrinsic::x86_avx2_packsswb:
15350     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
15351                        Op.getOperand(1), Op.getOperand(2));
15352
15353   case Intrinsic::x86_sse2_packuswb_128:
15354   case Intrinsic::x86_sse41_packusdw:
15355   case Intrinsic::x86_avx2_packuswb:
15356   case Intrinsic::x86_avx2_packusdw:
15357     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
15358                        Op.getOperand(1), Op.getOperand(2));
15359
15360   case Intrinsic::x86_ssse3_pshuf_b_128:
15361   case Intrinsic::x86_avx2_pshuf_b:
15362     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
15363                        Op.getOperand(1), Op.getOperand(2));
15364
15365   case Intrinsic::x86_sse2_pshuf_d:
15366     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
15367                        Op.getOperand(1), Op.getOperand(2));
15368
15369   case Intrinsic::x86_sse2_pshufl_w:
15370     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
15371                        Op.getOperand(1), Op.getOperand(2));
15372
15373   case Intrinsic::x86_sse2_pshufh_w:
15374     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
15375                        Op.getOperand(1), Op.getOperand(2));
15376
15377   case Intrinsic::x86_ssse3_psign_b_128:
15378   case Intrinsic::x86_ssse3_psign_w_128:
15379   case Intrinsic::x86_ssse3_psign_d_128:
15380   case Intrinsic::x86_avx2_psign_b:
15381   case Intrinsic::x86_avx2_psign_w:
15382   case Intrinsic::x86_avx2_psign_d:
15383     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
15384                        Op.getOperand(1), Op.getOperand(2));
15385
15386   case Intrinsic::x86_avx2_permd:
15387   case Intrinsic::x86_avx2_permps:
15388     // Operands intentionally swapped. Mask is last operand to intrinsic,
15389     // but second operand for node/instruction.
15390     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
15391                        Op.getOperand(2), Op.getOperand(1));
15392
15393   case Intrinsic::x86_avx512_mask_valign_q_512:
15394   case Intrinsic::x86_avx512_mask_valign_d_512:
15395     // Vector source operands are swapped.
15396     return getVectorMaskingNode(DAG.getNode(X86ISD::VALIGN, dl,
15397                                             Op.getValueType(), Op.getOperand(2),
15398                                             Op.getOperand(1),
15399                                             Op.getOperand(3)),
15400                                 Op.getOperand(5), Op.getOperand(4), DAG);
15401
15402   // ptest and testp intrinsics. The intrinsic these come from are designed to
15403   // return an integer value, not just an instruction so lower it to the ptest
15404   // or testp pattern and a setcc for the result.
15405   case Intrinsic::x86_sse41_ptestz:
15406   case Intrinsic::x86_sse41_ptestc:
15407   case Intrinsic::x86_sse41_ptestnzc:
15408   case Intrinsic::x86_avx_ptestz_256:
15409   case Intrinsic::x86_avx_ptestc_256:
15410   case Intrinsic::x86_avx_ptestnzc_256:
15411   case Intrinsic::x86_avx_vtestz_ps:
15412   case Intrinsic::x86_avx_vtestc_ps:
15413   case Intrinsic::x86_avx_vtestnzc_ps:
15414   case Intrinsic::x86_avx_vtestz_pd:
15415   case Intrinsic::x86_avx_vtestc_pd:
15416   case Intrinsic::x86_avx_vtestnzc_pd:
15417   case Intrinsic::x86_avx_vtestz_ps_256:
15418   case Intrinsic::x86_avx_vtestc_ps_256:
15419   case Intrinsic::x86_avx_vtestnzc_ps_256:
15420   case Intrinsic::x86_avx_vtestz_pd_256:
15421   case Intrinsic::x86_avx_vtestc_pd_256:
15422   case Intrinsic::x86_avx_vtestnzc_pd_256: {
15423     bool IsTestPacked = false;
15424     unsigned X86CC;
15425     switch (IntNo) {
15426     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
15427     case Intrinsic::x86_avx_vtestz_ps:
15428     case Intrinsic::x86_avx_vtestz_pd:
15429     case Intrinsic::x86_avx_vtestz_ps_256:
15430     case Intrinsic::x86_avx_vtestz_pd_256:
15431       IsTestPacked = true; // Fallthrough
15432     case Intrinsic::x86_sse41_ptestz:
15433     case Intrinsic::x86_avx_ptestz_256:
15434       // ZF = 1
15435       X86CC = X86::COND_E;
15436       break;
15437     case Intrinsic::x86_avx_vtestc_ps:
15438     case Intrinsic::x86_avx_vtestc_pd:
15439     case Intrinsic::x86_avx_vtestc_ps_256:
15440     case Intrinsic::x86_avx_vtestc_pd_256:
15441       IsTestPacked = true; // Fallthrough
15442     case Intrinsic::x86_sse41_ptestc:
15443     case Intrinsic::x86_avx_ptestc_256:
15444       // CF = 1
15445       X86CC = X86::COND_B;
15446       break;
15447     case Intrinsic::x86_avx_vtestnzc_ps:
15448     case Intrinsic::x86_avx_vtestnzc_pd:
15449     case Intrinsic::x86_avx_vtestnzc_ps_256:
15450     case Intrinsic::x86_avx_vtestnzc_pd_256:
15451       IsTestPacked = true; // Fallthrough
15452     case Intrinsic::x86_sse41_ptestnzc:
15453     case Intrinsic::x86_avx_ptestnzc_256:
15454       // ZF and CF = 0
15455       X86CC = X86::COND_A;
15456       break;
15457     }
15458
15459     SDValue LHS = Op.getOperand(1);
15460     SDValue RHS = Op.getOperand(2);
15461     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
15462     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
15463     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
15464     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
15465     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15466   }
15467   case Intrinsic::x86_avx512_kortestz_w:
15468   case Intrinsic::x86_avx512_kortestc_w: {
15469     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
15470     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
15471     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
15472     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
15473     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
15474     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
15475     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15476   }
15477
15478   case Intrinsic::x86_sse42_pcmpistria128:
15479   case Intrinsic::x86_sse42_pcmpestria128:
15480   case Intrinsic::x86_sse42_pcmpistric128:
15481   case Intrinsic::x86_sse42_pcmpestric128:
15482   case Intrinsic::x86_sse42_pcmpistrio128:
15483   case Intrinsic::x86_sse42_pcmpestrio128:
15484   case Intrinsic::x86_sse42_pcmpistris128:
15485   case Intrinsic::x86_sse42_pcmpestris128:
15486   case Intrinsic::x86_sse42_pcmpistriz128:
15487   case Intrinsic::x86_sse42_pcmpestriz128: {
15488     unsigned Opcode;
15489     unsigned X86CC;
15490     switch (IntNo) {
15491     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15492     case Intrinsic::x86_sse42_pcmpistria128:
15493       Opcode = X86ISD::PCMPISTRI;
15494       X86CC = X86::COND_A;
15495       break;
15496     case Intrinsic::x86_sse42_pcmpestria128:
15497       Opcode = X86ISD::PCMPESTRI;
15498       X86CC = X86::COND_A;
15499       break;
15500     case Intrinsic::x86_sse42_pcmpistric128:
15501       Opcode = X86ISD::PCMPISTRI;
15502       X86CC = X86::COND_B;
15503       break;
15504     case Intrinsic::x86_sse42_pcmpestric128:
15505       Opcode = X86ISD::PCMPESTRI;
15506       X86CC = X86::COND_B;
15507       break;
15508     case Intrinsic::x86_sse42_pcmpistrio128:
15509       Opcode = X86ISD::PCMPISTRI;
15510       X86CC = X86::COND_O;
15511       break;
15512     case Intrinsic::x86_sse42_pcmpestrio128:
15513       Opcode = X86ISD::PCMPESTRI;
15514       X86CC = X86::COND_O;
15515       break;
15516     case Intrinsic::x86_sse42_pcmpistris128:
15517       Opcode = X86ISD::PCMPISTRI;
15518       X86CC = X86::COND_S;
15519       break;
15520     case Intrinsic::x86_sse42_pcmpestris128:
15521       Opcode = X86ISD::PCMPESTRI;
15522       X86CC = X86::COND_S;
15523       break;
15524     case Intrinsic::x86_sse42_pcmpistriz128:
15525       Opcode = X86ISD::PCMPISTRI;
15526       X86CC = X86::COND_E;
15527       break;
15528     case Intrinsic::x86_sse42_pcmpestriz128:
15529       Opcode = X86ISD::PCMPESTRI;
15530       X86CC = X86::COND_E;
15531       break;
15532     }
15533     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15534     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15535     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
15536     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15537                                 DAG.getConstant(X86CC, MVT::i8),
15538                                 SDValue(PCMP.getNode(), 1));
15539     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15540   }
15541
15542   case Intrinsic::x86_sse42_pcmpistri128:
15543   case Intrinsic::x86_sse42_pcmpestri128: {
15544     unsigned Opcode;
15545     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
15546       Opcode = X86ISD::PCMPISTRI;
15547     else
15548       Opcode = X86ISD::PCMPESTRI;
15549
15550     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15551     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15552     return DAG.getNode(Opcode, dl, VTs, NewOps);
15553   }
15554
15555   case Intrinsic::x86_fma_mask_vfmadd_ps_512:
15556   case Intrinsic::x86_fma_mask_vfmadd_pd_512:
15557   case Intrinsic::x86_fma_mask_vfmsub_ps_512:
15558   case Intrinsic::x86_fma_mask_vfmsub_pd_512:
15559   case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
15560   case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
15561   case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
15562   case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
15563   case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
15564   case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
15565   case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
15566   case Intrinsic::x86_fma_mask_vfmsubadd_pd_512: {
15567     auto *SAE = cast<ConstantSDNode>(Op.getOperand(5));
15568     if (SAE->getZExtValue() == X86::STATIC_ROUNDING::CUR_DIRECTION)
15569       return getVectorMaskingNode(DAG.getNode(getOpcodeForFMAIntrinsic(IntNo),
15570                                               dl, Op.getValueType(),
15571                                               Op.getOperand(1),
15572                                               Op.getOperand(2),
15573                                               Op.getOperand(3)),
15574                                   Op.getOperand(4), Op.getOperand(1), DAG);
15575     else
15576       return SDValue();
15577   }
15578
15579   case Intrinsic::x86_fma_vfmadd_ps:
15580   case Intrinsic::x86_fma_vfmadd_pd:
15581   case Intrinsic::x86_fma_vfmsub_ps:
15582   case Intrinsic::x86_fma_vfmsub_pd:
15583   case Intrinsic::x86_fma_vfnmadd_ps:
15584   case Intrinsic::x86_fma_vfnmadd_pd:
15585   case Intrinsic::x86_fma_vfnmsub_ps:
15586   case Intrinsic::x86_fma_vfnmsub_pd:
15587   case Intrinsic::x86_fma_vfmaddsub_ps:
15588   case Intrinsic::x86_fma_vfmaddsub_pd:
15589   case Intrinsic::x86_fma_vfmsubadd_ps:
15590   case Intrinsic::x86_fma_vfmsubadd_pd:
15591   case Intrinsic::x86_fma_vfmadd_ps_256:
15592   case Intrinsic::x86_fma_vfmadd_pd_256:
15593   case Intrinsic::x86_fma_vfmsub_ps_256:
15594   case Intrinsic::x86_fma_vfmsub_pd_256:
15595   case Intrinsic::x86_fma_vfnmadd_ps_256:
15596   case Intrinsic::x86_fma_vfnmadd_pd_256:
15597   case Intrinsic::x86_fma_vfnmsub_ps_256:
15598   case Intrinsic::x86_fma_vfnmsub_pd_256:
15599   case Intrinsic::x86_fma_vfmaddsub_ps_256:
15600   case Intrinsic::x86_fma_vfmaddsub_pd_256:
15601   case Intrinsic::x86_fma_vfmsubadd_ps_256:
15602   case Intrinsic::x86_fma_vfmsubadd_pd_256:
15603     return DAG.getNode(getOpcodeForFMAIntrinsic(IntNo), dl, Op.getValueType(),
15604                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
15605   }
15606 }
15607
15608 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15609                               SDValue Src, SDValue Mask, SDValue Base,
15610                               SDValue Index, SDValue ScaleOp, SDValue Chain,
15611                               const X86Subtarget * Subtarget) {
15612   SDLoc dl(Op);
15613   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15614   assert(C && "Invalid scale type");
15615   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15616   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15617                              Index.getSimpleValueType().getVectorNumElements());
15618   SDValue MaskInReg;
15619   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15620   if (MaskC)
15621     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15622   else
15623     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15624   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
15625   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15626   SDValue Segment = DAG.getRegister(0, MVT::i32);
15627   if (Src.getOpcode() == ISD::UNDEF)
15628     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
15629   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15630   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15631   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
15632   return DAG.getMergeValues(RetOps, dl);
15633 }
15634
15635 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15636                                SDValue Src, SDValue Mask, SDValue Base,
15637                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
15638   SDLoc dl(Op);
15639   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15640   assert(C && "Invalid scale type");
15641   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15642   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15643   SDValue Segment = DAG.getRegister(0, MVT::i32);
15644   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15645                              Index.getSimpleValueType().getVectorNumElements());
15646   SDValue MaskInReg;
15647   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15648   if (MaskC)
15649     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15650   else
15651     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15652   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
15653   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
15654   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15655   return SDValue(Res, 1);
15656 }
15657
15658 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15659                                SDValue Mask, SDValue Base, SDValue Index,
15660                                SDValue ScaleOp, SDValue Chain) {
15661   SDLoc dl(Op);
15662   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15663   assert(C && "Invalid scale type");
15664   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15665   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15666   SDValue Segment = DAG.getRegister(0, MVT::i32);
15667   EVT MaskVT =
15668     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
15669   SDValue MaskInReg;
15670   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15671   if (MaskC)
15672     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15673   else
15674     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15675   //SDVTList VTs = DAG.getVTList(MVT::Other);
15676   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15677   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
15678   return SDValue(Res, 0);
15679 }
15680
15681 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
15682 // read performance monitor counters (x86_rdpmc).
15683 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
15684                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15685                               SmallVectorImpl<SDValue> &Results) {
15686   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15687   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15688   SDValue LO, HI;
15689
15690   // The ECX register is used to select the index of the performance counter
15691   // to read.
15692   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
15693                                    N->getOperand(2));
15694   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
15695
15696   // Reads the content of a 64-bit performance counter and returns it in the
15697   // registers EDX:EAX.
15698   if (Subtarget->is64Bit()) {
15699     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15700     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15701                             LO.getValue(2));
15702   } else {
15703     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15704     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15705                             LO.getValue(2));
15706   }
15707   Chain = HI.getValue(1);
15708
15709   if (Subtarget->is64Bit()) {
15710     // The EAX register is loaded with the low-order 32 bits. The EDX register
15711     // is loaded with the supported high-order bits of the counter.
15712     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15713                               DAG.getConstant(32, MVT::i8));
15714     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15715     Results.push_back(Chain);
15716     return;
15717   }
15718
15719   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15720   SDValue Ops[] = { LO, HI };
15721   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15722   Results.push_back(Pair);
15723   Results.push_back(Chain);
15724 }
15725
15726 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
15727 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
15728 // also used to custom lower READCYCLECOUNTER nodes.
15729 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
15730                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15731                               SmallVectorImpl<SDValue> &Results) {
15732   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15733   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
15734   SDValue LO, HI;
15735
15736   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
15737   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
15738   // and the EAX register is loaded with the low-order 32 bits.
15739   if (Subtarget->is64Bit()) {
15740     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15741     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15742                             LO.getValue(2));
15743   } else {
15744     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15745     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15746                             LO.getValue(2));
15747   }
15748   SDValue Chain = HI.getValue(1);
15749
15750   if (Opcode == X86ISD::RDTSCP_DAG) {
15751     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15752
15753     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
15754     // the ECX register. Add 'ecx' explicitly to the chain.
15755     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
15756                                      HI.getValue(2));
15757     // Explicitly store the content of ECX at the location passed in input
15758     // to the 'rdtscp' intrinsic.
15759     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
15760                          MachinePointerInfo(), false, false, 0);
15761   }
15762
15763   if (Subtarget->is64Bit()) {
15764     // The EDX register is loaded with the high-order 32 bits of the MSR, and
15765     // the EAX register is loaded with the low-order 32 bits.
15766     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15767                               DAG.getConstant(32, MVT::i8));
15768     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15769     Results.push_back(Chain);
15770     return;
15771   }
15772
15773   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15774   SDValue Ops[] = { LO, HI };
15775   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15776   Results.push_back(Pair);
15777   Results.push_back(Chain);
15778 }
15779
15780 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
15781                                      SelectionDAG &DAG) {
15782   SmallVector<SDValue, 2> Results;
15783   SDLoc DL(Op);
15784   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
15785                           Results);
15786   return DAG.getMergeValues(Results, DL);
15787 }
15788
15789
15790 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
15791                                       SelectionDAG &DAG) {
15792   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
15793
15794   const IntrinsicData* IntrData = getIntrinsicWithChain(IntNo);
15795   if (!IntrData)
15796     return SDValue();
15797
15798   SDLoc dl(Op);
15799   switch(IntrData->Type) {
15800   default:
15801     llvm_unreachable("Unknown Intrinsic Type");
15802     break;    
15803   case RDSEED:
15804   case RDRAND: {
15805     // Emit the node with the right value type.
15806     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
15807     SDValue Result = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15808
15809     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
15810     // Otherwise return the value from Rand, which is always 0, casted to i32.
15811     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
15812                       DAG.getConstant(1, Op->getValueType(1)),
15813                       DAG.getConstant(X86::COND_B, MVT::i32),
15814                       SDValue(Result.getNode(), 1) };
15815     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
15816                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
15817                                   Ops);
15818
15819     // Return { result, isValid, chain }.
15820     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
15821                        SDValue(Result.getNode(), 2));
15822   }
15823   case GATHER: {
15824   //gather(v1, mask, index, base, scale);
15825     SDValue Chain = Op.getOperand(0);
15826     SDValue Src   = Op.getOperand(2);
15827     SDValue Base  = Op.getOperand(3);
15828     SDValue Index = Op.getOperand(4);
15829     SDValue Mask  = Op.getOperand(5);
15830     SDValue Scale = Op.getOperand(6);
15831     return getGatherNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
15832                           Subtarget);
15833   }
15834   case SCATTER: {
15835   //scatter(base, mask, index, v1, scale);
15836     SDValue Chain = Op.getOperand(0);
15837     SDValue Base  = Op.getOperand(2);
15838     SDValue Mask  = Op.getOperand(3);
15839     SDValue Index = Op.getOperand(4);
15840     SDValue Src   = Op.getOperand(5);
15841     SDValue Scale = Op.getOperand(6);
15842     return getScatterNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
15843   }
15844   case PREFETCH: {
15845     SDValue Hint = Op.getOperand(6);
15846     unsigned HintVal;
15847     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
15848         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
15849       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
15850     unsigned Opcode = (HintVal ? IntrData->Opc1 : IntrData->Opc0);
15851     SDValue Chain = Op.getOperand(0);
15852     SDValue Mask  = Op.getOperand(2);
15853     SDValue Index = Op.getOperand(3);
15854     SDValue Base  = Op.getOperand(4);
15855     SDValue Scale = Op.getOperand(5);
15856     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
15857   }
15858   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
15859   case RDTSC: {
15860     SmallVector<SDValue, 2> Results;
15861     getReadTimeStampCounter(Op.getNode(), dl, IntrData->Opc0, DAG, Subtarget, Results);
15862     return DAG.getMergeValues(Results, dl);
15863   }
15864   // Read Performance Monitoring Counters.
15865   case RDPMC: {
15866     SmallVector<SDValue, 2> Results;
15867     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
15868     return DAG.getMergeValues(Results, dl);
15869   }
15870   // XTEST intrinsics.
15871   case XTEST: {
15872     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15873     SDValue InTrans = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15874     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15875                                 DAG.getConstant(X86::COND_NE, MVT::i8),
15876                                 InTrans);
15877     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
15878     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
15879                        Ret, SDValue(InTrans.getNode(), 1));
15880   }
15881   // ADC/ADCX/SBB
15882   case ADX: {
15883     SmallVector<SDValue, 2> Results;
15884     SDVTList CFVTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15885     SDVTList VTs = DAG.getVTList(Op.getOperand(3)->getValueType(0), MVT::Other);
15886     SDValue GenCF = DAG.getNode(X86ISD::ADD, dl, CFVTs, Op.getOperand(2),
15887                                 DAG.getConstant(-1, MVT::i8));
15888     SDValue Res = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(3),
15889                               Op.getOperand(4), GenCF.getValue(1));
15890     SDValue Store = DAG.getStore(Op.getOperand(0), dl, Res.getValue(0),
15891                                  Op.getOperand(5), MachinePointerInfo(),
15892                                  false, false, 0);
15893     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15894                                 DAG.getConstant(X86::COND_B, MVT::i8),
15895                                 Res.getValue(1));
15896     Results.push_back(SetCC);
15897     Results.push_back(Store);
15898     return DAG.getMergeValues(Results, dl);
15899   }
15900   }
15901 }
15902
15903 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
15904                                            SelectionDAG &DAG) const {
15905   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15906   MFI->setReturnAddressIsTaken(true);
15907
15908   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
15909     return SDValue();
15910
15911   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15912   SDLoc dl(Op);
15913   EVT PtrVT = getPointerTy();
15914
15915   if (Depth > 0) {
15916     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
15917     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15918         DAG.getSubtarget().getRegisterInfo());
15919     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
15920     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15921                        DAG.getNode(ISD::ADD, dl, PtrVT,
15922                                    FrameAddr, Offset),
15923                        MachinePointerInfo(), false, false, false, 0);
15924   }
15925
15926   // Just load the return address.
15927   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
15928   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
15929                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
15930 }
15931
15932 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
15933   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15934   MFI->setFrameAddressIsTaken(true);
15935
15936   EVT VT = Op.getValueType();
15937   SDLoc dl(Op);  // FIXME probably not meaningful
15938   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15939   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15940       DAG.getSubtarget().getRegisterInfo());
15941   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15942   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
15943           (FrameReg == X86::EBP && VT == MVT::i32)) &&
15944          "Invalid Frame Register!");
15945   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
15946   while (Depth--)
15947     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
15948                             MachinePointerInfo(),
15949                             false, false, false, 0);
15950   return FrameAddr;
15951 }
15952
15953 // FIXME? Maybe this could be a TableGen attribute on some registers and
15954 // this table could be generated automatically from RegInfo.
15955 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
15956                                               EVT VT) const {
15957   unsigned Reg = StringSwitch<unsigned>(RegName)
15958                        .Case("esp", X86::ESP)
15959                        .Case("rsp", X86::RSP)
15960                        .Default(0);
15961   if (Reg)
15962     return Reg;
15963   report_fatal_error("Invalid register name global variable");
15964 }
15965
15966 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
15967                                                      SelectionDAG &DAG) const {
15968   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15969       DAG.getSubtarget().getRegisterInfo());
15970   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
15971 }
15972
15973 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
15974   SDValue Chain     = Op.getOperand(0);
15975   SDValue Offset    = Op.getOperand(1);
15976   SDValue Handler   = Op.getOperand(2);
15977   SDLoc dl      (Op);
15978
15979   EVT PtrVT = getPointerTy();
15980   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15981       DAG.getSubtarget().getRegisterInfo());
15982   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
15983   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
15984           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
15985          "Invalid Frame Register!");
15986   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
15987   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
15988
15989   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
15990                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
15991   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
15992   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
15993                        false, false, 0);
15994   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
15995
15996   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
15997                      DAG.getRegister(StoreAddrReg, PtrVT));
15998 }
15999
16000 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
16001                                                SelectionDAG &DAG) const {
16002   SDLoc DL(Op);
16003   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
16004                      DAG.getVTList(MVT::i32, MVT::Other),
16005                      Op.getOperand(0), Op.getOperand(1));
16006 }
16007
16008 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
16009                                                 SelectionDAG &DAG) const {
16010   SDLoc DL(Op);
16011   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
16012                      Op.getOperand(0), Op.getOperand(1));
16013 }
16014
16015 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
16016   return Op.getOperand(0);
16017 }
16018
16019 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
16020                                                 SelectionDAG &DAG) const {
16021   SDValue Root = Op.getOperand(0);
16022   SDValue Trmp = Op.getOperand(1); // trampoline
16023   SDValue FPtr = Op.getOperand(2); // nested function
16024   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
16025   SDLoc dl (Op);
16026
16027   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
16028   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
16029
16030   if (Subtarget->is64Bit()) {
16031     SDValue OutChains[6];
16032
16033     // Large code-model.
16034     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
16035     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
16036
16037     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
16038     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
16039
16040     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
16041
16042     // Load the pointer to the nested function into R11.
16043     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
16044     SDValue Addr = Trmp;
16045     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16046                                 Addr, MachinePointerInfo(TrmpAddr),
16047                                 false, false, 0);
16048
16049     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16050                        DAG.getConstant(2, MVT::i64));
16051     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
16052                                 MachinePointerInfo(TrmpAddr, 2),
16053                                 false, false, 2);
16054
16055     // Load the 'nest' parameter value into R10.
16056     // R10 is specified in X86CallingConv.td
16057     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
16058     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16059                        DAG.getConstant(10, MVT::i64));
16060     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16061                                 Addr, MachinePointerInfo(TrmpAddr, 10),
16062                                 false, false, 0);
16063
16064     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16065                        DAG.getConstant(12, MVT::i64));
16066     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
16067                                 MachinePointerInfo(TrmpAddr, 12),
16068                                 false, false, 2);
16069
16070     // Jump to the nested function.
16071     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
16072     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16073                        DAG.getConstant(20, MVT::i64));
16074     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16075                                 Addr, MachinePointerInfo(TrmpAddr, 20),
16076                                 false, false, 0);
16077
16078     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
16079     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16080                        DAG.getConstant(22, MVT::i64));
16081     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
16082                                 MachinePointerInfo(TrmpAddr, 22),
16083                                 false, false, 0);
16084
16085     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
16086   } else {
16087     const Function *Func =
16088       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
16089     CallingConv::ID CC = Func->getCallingConv();
16090     unsigned NestReg;
16091
16092     switch (CC) {
16093     default:
16094       llvm_unreachable("Unsupported calling convention");
16095     case CallingConv::C:
16096     case CallingConv::X86_StdCall: {
16097       // Pass 'nest' parameter in ECX.
16098       // Must be kept in sync with X86CallingConv.td
16099       NestReg = X86::ECX;
16100
16101       // Check that ECX wasn't needed by an 'inreg' parameter.
16102       FunctionType *FTy = Func->getFunctionType();
16103       const AttributeSet &Attrs = Func->getAttributes();
16104
16105       if (!Attrs.isEmpty() && !Func->isVarArg()) {
16106         unsigned InRegCount = 0;
16107         unsigned Idx = 1;
16108
16109         for (FunctionType::param_iterator I = FTy->param_begin(),
16110              E = FTy->param_end(); I != E; ++I, ++Idx)
16111           if (Attrs.hasAttribute(Idx, Attribute::InReg))
16112             // FIXME: should only count parameters that are lowered to integers.
16113             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
16114
16115         if (InRegCount > 2) {
16116           report_fatal_error("Nest register in use - reduce number of inreg"
16117                              " parameters!");
16118         }
16119       }
16120       break;
16121     }
16122     case CallingConv::X86_FastCall:
16123     case CallingConv::X86_ThisCall:
16124     case CallingConv::Fast:
16125       // Pass 'nest' parameter in EAX.
16126       // Must be kept in sync with X86CallingConv.td
16127       NestReg = X86::EAX;
16128       break;
16129     }
16130
16131     SDValue OutChains[4];
16132     SDValue Addr, Disp;
16133
16134     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16135                        DAG.getConstant(10, MVT::i32));
16136     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
16137
16138     // This is storing the opcode for MOV32ri.
16139     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
16140     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
16141     OutChains[0] = DAG.getStore(Root, dl,
16142                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
16143                                 Trmp, MachinePointerInfo(TrmpAddr),
16144                                 false, false, 0);
16145
16146     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16147                        DAG.getConstant(1, MVT::i32));
16148     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
16149                                 MachinePointerInfo(TrmpAddr, 1),
16150                                 false, false, 1);
16151
16152     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
16153     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16154                        DAG.getConstant(5, MVT::i32));
16155     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
16156                                 MachinePointerInfo(TrmpAddr, 5),
16157                                 false, false, 1);
16158
16159     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16160                        DAG.getConstant(6, MVT::i32));
16161     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
16162                                 MachinePointerInfo(TrmpAddr, 6),
16163                                 false, false, 1);
16164
16165     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
16166   }
16167 }
16168
16169 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
16170                                             SelectionDAG &DAG) const {
16171   /*
16172    The rounding mode is in bits 11:10 of FPSR, and has the following
16173    settings:
16174      00 Round to nearest
16175      01 Round to -inf
16176      10 Round to +inf
16177      11 Round to 0
16178
16179   FLT_ROUNDS, on the other hand, expects the following:
16180     -1 Undefined
16181      0 Round to 0
16182      1 Round to nearest
16183      2 Round to +inf
16184      3 Round to -inf
16185
16186   To perform the conversion, we do:
16187     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
16188   */
16189
16190   MachineFunction &MF = DAG.getMachineFunction();
16191   const TargetMachine &TM = MF.getTarget();
16192   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
16193   unsigned StackAlignment = TFI.getStackAlignment();
16194   MVT VT = Op.getSimpleValueType();
16195   SDLoc DL(Op);
16196
16197   // Save FP Control Word to stack slot
16198   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
16199   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
16200
16201   MachineMemOperand *MMO =
16202    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
16203                            MachineMemOperand::MOStore, 2, 2);
16204
16205   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
16206   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
16207                                           DAG.getVTList(MVT::Other),
16208                                           Ops, MVT::i16, MMO);
16209
16210   // Load FP Control Word from stack slot
16211   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
16212                             MachinePointerInfo(), false, false, false, 0);
16213
16214   // Transform as necessary
16215   SDValue CWD1 =
16216     DAG.getNode(ISD::SRL, DL, MVT::i16,
16217                 DAG.getNode(ISD::AND, DL, MVT::i16,
16218                             CWD, DAG.getConstant(0x800, MVT::i16)),
16219                 DAG.getConstant(11, MVT::i8));
16220   SDValue CWD2 =
16221     DAG.getNode(ISD::SRL, DL, MVT::i16,
16222                 DAG.getNode(ISD::AND, DL, MVT::i16,
16223                             CWD, DAG.getConstant(0x400, MVT::i16)),
16224                 DAG.getConstant(9, MVT::i8));
16225
16226   SDValue RetVal =
16227     DAG.getNode(ISD::AND, DL, MVT::i16,
16228                 DAG.getNode(ISD::ADD, DL, MVT::i16,
16229                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
16230                             DAG.getConstant(1, MVT::i16)),
16231                 DAG.getConstant(3, MVT::i16));
16232
16233   return DAG.getNode((VT.getSizeInBits() < 16 ?
16234                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
16235 }
16236
16237 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
16238   MVT VT = Op.getSimpleValueType();
16239   EVT OpVT = VT;
16240   unsigned NumBits = VT.getSizeInBits();
16241   SDLoc dl(Op);
16242
16243   Op = Op.getOperand(0);
16244   if (VT == MVT::i8) {
16245     // Zero extend to i32 since there is not an i8 bsr.
16246     OpVT = MVT::i32;
16247     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
16248   }
16249
16250   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
16251   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
16252   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
16253
16254   // If src is zero (i.e. bsr sets ZF), returns NumBits.
16255   SDValue Ops[] = {
16256     Op,
16257     DAG.getConstant(NumBits+NumBits-1, OpVT),
16258     DAG.getConstant(X86::COND_E, MVT::i8),
16259     Op.getValue(1)
16260   };
16261   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
16262
16263   // Finally xor with NumBits-1.
16264   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
16265
16266   if (VT == MVT::i8)
16267     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
16268   return Op;
16269 }
16270
16271 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
16272   MVT VT = Op.getSimpleValueType();
16273   EVT OpVT = VT;
16274   unsigned NumBits = VT.getSizeInBits();
16275   SDLoc dl(Op);
16276
16277   Op = Op.getOperand(0);
16278   if (VT == MVT::i8) {
16279     // Zero extend to i32 since there is not an i8 bsr.
16280     OpVT = MVT::i32;
16281     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
16282   }
16283
16284   // Issue a bsr (scan bits in reverse).
16285   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
16286   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
16287
16288   // And xor with NumBits-1.
16289   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
16290
16291   if (VT == MVT::i8)
16292     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
16293   return Op;
16294 }
16295
16296 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
16297   MVT VT = Op.getSimpleValueType();
16298   unsigned NumBits = VT.getSizeInBits();
16299   SDLoc dl(Op);
16300   Op = Op.getOperand(0);
16301
16302   // Issue a bsf (scan bits forward) which also sets EFLAGS.
16303   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
16304   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
16305
16306   // If src is zero (i.e. bsf sets ZF), returns NumBits.
16307   SDValue Ops[] = {
16308     Op,
16309     DAG.getConstant(NumBits, VT),
16310     DAG.getConstant(X86::COND_E, MVT::i8),
16311     Op.getValue(1)
16312   };
16313   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
16314 }
16315
16316 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
16317 // ones, and then concatenate the result back.
16318 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
16319   MVT VT = Op.getSimpleValueType();
16320
16321   assert(VT.is256BitVector() && VT.isInteger() &&
16322          "Unsupported value type for operation");
16323
16324   unsigned NumElems = VT.getVectorNumElements();
16325   SDLoc dl(Op);
16326
16327   // Extract the LHS vectors
16328   SDValue LHS = Op.getOperand(0);
16329   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
16330   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
16331
16332   // Extract the RHS vectors
16333   SDValue RHS = Op.getOperand(1);
16334   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
16335   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
16336
16337   MVT EltVT = VT.getVectorElementType();
16338   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16339
16340   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
16341                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
16342                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
16343 }
16344
16345 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
16346   assert(Op.getSimpleValueType().is256BitVector() &&
16347          Op.getSimpleValueType().isInteger() &&
16348          "Only handle AVX 256-bit vector integer operation");
16349   return Lower256IntArith(Op, DAG);
16350 }
16351
16352 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
16353   assert(Op.getSimpleValueType().is256BitVector() &&
16354          Op.getSimpleValueType().isInteger() &&
16355          "Only handle AVX 256-bit vector integer operation");
16356   return Lower256IntArith(Op, DAG);
16357 }
16358
16359 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
16360                         SelectionDAG &DAG) {
16361   SDLoc dl(Op);
16362   MVT VT = Op.getSimpleValueType();
16363
16364   // Decompose 256-bit ops into smaller 128-bit ops.
16365   if (VT.is256BitVector() && !Subtarget->hasInt256())
16366     return Lower256IntArith(Op, DAG);
16367
16368   SDValue A = Op.getOperand(0);
16369   SDValue B = Op.getOperand(1);
16370
16371   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
16372   if (VT == MVT::v4i32) {
16373     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
16374            "Should not custom lower when pmuldq is available!");
16375
16376     // Extract the odd parts.
16377     static const int UnpackMask[] = { 1, -1, 3, -1 };
16378     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
16379     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
16380
16381     // Multiply the even parts.
16382     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
16383     // Now multiply odd parts.
16384     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
16385
16386     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
16387     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
16388
16389     // Merge the two vectors back together with a shuffle. This expands into 2
16390     // shuffles.
16391     static const int ShufMask[] = { 0, 4, 2, 6 };
16392     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
16393   }
16394
16395   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
16396          "Only know how to lower V2I64/V4I64/V8I64 multiply");
16397
16398   //  Ahi = psrlqi(a, 32);
16399   //  Bhi = psrlqi(b, 32);
16400   //
16401   //  AloBlo = pmuludq(a, b);
16402   //  AloBhi = pmuludq(a, Bhi);
16403   //  AhiBlo = pmuludq(Ahi, b);
16404
16405   //  AloBhi = psllqi(AloBhi, 32);
16406   //  AhiBlo = psllqi(AhiBlo, 32);
16407   //  return AloBlo + AloBhi + AhiBlo;
16408
16409   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
16410   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
16411
16412   // Bit cast to 32-bit vectors for MULUDQ
16413   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
16414                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
16415   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
16416   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
16417   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
16418   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
16419
16420   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
16421   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
16422   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
16423
16424   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
16425   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
16426
16427   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
16428   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
16429 }
16430
16431 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
16432   assert(Subtarget->isTargetWin64() && "Unexpected target");
16433   EVT VT = Op.getValueType();
16434   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
16435          "Unexpected return type for lowering");
16436
16437   RTLIB::Libcall LC;
16438   bool isSigned;
16439   switch (Op->getOpcode()) {
16440   default: llvm_unreachable("Unexpected request for libcall!");
16441   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
16442   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
16443   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
16444   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
16445   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
16446   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
16447   }
16448
16449   SDLoc dl(Op);
16450   SDValue InChain = DAG.getEntryNode();
16451
16452   TargetLowering::ArgListTy Args;
16453   TargetLowering::ArgListEntry Entry;
16454   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
16455     EVT ArgVT = Op->getOperand(i).getValueType();
16456     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
16457            "Unexpected argument type for lowering");
16458     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
16459     Entry.Node = StackPtr;
16460     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
16461                            false, false, 16);
16462     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
16463     Entry.Ty = PointerType::get(ArgTy,0);
16464     Entry.isSExt = false;
16465     Entry.isZExt = false;
16466     Args.push_back(Entry);
16467   }
16468
16469   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
16470                                          getPointerTy());
16471
16472   TargetLowering::CallLoweringInfo CLI(DAG);
16473   CLI.setDebugLoc(dl).setChain(InChain)
16474     .setCallee(getLibcallCallingConv(LC),
16475                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
16476                Callee, std::move(Args), 0)
16477     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
16478
16479   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
16480   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
16481 }
16482
16483 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
16484                              SelectionDAG &DAG) {
16485   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
16486   EVT VT = Op0.getValueType();
16487   SDLoc dl(Op);
16488
16489   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
16490          (VT == MVT::v8i32 && Subtarget->hasInt256()));
16491
16492   // PMULxD operations multiply each even value (starting at 0) of LHS with
16493   // the related value of RHS and produce a widen result.
16494   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
16495   // => <2 x i64> <ae|cg>
16496   //
16497   // In other word, to have all the results, we need to perform two PMULxD:
16498   // 1. one with the even values.
16499   // 2. one with the odd values.
16500   // To achieve #2, with need to place the odd values at an even position.
16501   //
16502   // Place the odd value at an even position (basically, shift all values 1
16503   // step to the left):
16504   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
16505   // <a|b|c|d> => <b|undef|d|undef>
16506   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
16507   // <e|f|g|h> => <f|undef|h|undef>
16508   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
16509
16510   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
16511   // ints.
16512   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
16513   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
16514   unsigned Opcode =
16515       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
16516   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
16517   // => <2 x i64> <ae|cg>
16518   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
16519                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
16520   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
16521   // => <2 x i64> <bf|dh>
16522   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
16523                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
16524
16525   // Shuffle it back into the right order.
16526   SDValue Highs, Lows;
16527   if (VT == MVT::v8i32) {
16528     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
16529     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
16530     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
16531     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
16532   } else {
16533     const int HighMask[] = {1, 5, 3, 7};
16534     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
16535     const int LowMask[] = {0, 4, 2, 6};
16536     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
16537   }
16538
16539   // If we have a signed multiply but no PMULDQ fix up the high parts of a
16540   // unsigned multiply.
16541   if (IsSigned && !Subtarget->hasSSE41()) {
16542     SDValue ShAmt =
16543         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
16544     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
16545                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
16546     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
16547                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
16548
16549     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
16550     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
16551   }
16552
16553   // The first result of MUL_LOHI is actually the low value, followed by the
16554   // high value.
16555   SDValue Ops[] = {Lows, Highs};
16556   return DAG.getMergeValues(Ops, dl);
16557 }
16558
16559 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
16560                                          const X86Subtarget *Subtarget) {
16561   MVT VT = Op.getSimpleValueType();
16562   SDLoc dl(Op);
16563   SDValue R = Op.getOperand(0);
16564   SDValue Amt = Op.getOperand(1);
16565
16566   // Optimize shl/srl/sra with constant shift amount.
16567   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
16568     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
16569       uint64_t ShiftAmt = ShiftConst->getZExtValue();
16570
16571       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
16572           (Subtarget->hasInt256() &&
16573            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16574           (Subtarget->hasAVX512() &&
16575            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16576         if (Op.getOpcode() == ISD::SHL)
16577           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16578                                             DAG);
16579         if (Op.getOpcode() == ISD::SRL)
16580           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16581                                             DAG);
16582         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
16583           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16584                                             DAG);
16585       }
16586
16587       if (VT == MVT::v16i8) {
16588         if (Op.getOpcode() == ISD::SHL) {
16589           // Make a large shift.
16590           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16591                                                    MVT::v8i16, R, ShiftAmt,
16592                                                    DAG);
16593           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16594           // Zero out the rightmost bits.
16595           SmallVector<SDValue, 16> V(16,
16596                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16597                                                      MVT::i8));
16598           return DAG.getNode(ISD::AND, dl, VT, SHL,
16599                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16600         }
16601         if (Op.getOpcode() == ISD::SRL) {
16602           // Make a large shift.
16603           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16604                                                    MVT::v8i16, R, ShiftAmt,
16605                                                    DAG);
16606           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16607           // Zero out the leftmost bits.
16608           SmallVector<SDValue, 16> V(16,
16609                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16610                                                      MVT::i8));
16611           return DAG.getNode(ISD::AND, dl, VT, SRL,
16612                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16613         }
16614         if (Op.getOpcode() == ISD::SRA) {
16615           if (ShiftAmt == 7) {
16616             // R s>> 7  ===  R s< 0
16617             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16618             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16619           }
16620
16621           // R s>> a === ((R u>> a) ^ m) - m
16622           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16623           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
16624                                                          MVT::i8));
16625           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16626           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16627           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16628           return Res;
16629         }
16630         llvm_unreachable("Unknown shift opcode.");
16631       }
16632
16633       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
16634         if (Op.getOpcode() == ISD::SHL) {
16635           // Make a large shift.
16636           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16637                                                    MVT::v16i16, R, ShiftAmt,
16638                                                    DAG);
16639           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16640           // Zero out the rightmost bits.
16641           SmallVector<SDValue, 32> V(32,
16642                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16643                                                      MVT::i8));
16644           return DAG.getNode(ISD::AND, dl, VT, SHL,
16645                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16646         }
16647         if (Op.getOpcode() == ISD::SRL) {
16648           // Make a large shift.
16649           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16650                                                    MVT::v16i16, R, ShiftAmt,
16651                                                    DAG);
16652           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16653           // Zero out the leftmost bits.
16654           SmallVector<SDValue, 32> V(32,
16655                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16656                                                      MVT::i8));
16657           return DAG.getNode(ISD::AND, dl, VT, SRL,
16658                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16659         }
16660         if (Op.getOpcode() == ISD::SRA) {
16661           if (ShiftAmt == 7) {
16662             // R s>> 7  ===  R s< 0
16663             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16664             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16665           }
16666
16667           // R s>> a === ((R u>> a) ^ m) - m
16668           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16669           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
16670                                                          MVT::i8));
16671           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16672           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16673           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16674           return Res;
16675         }
16676         llvm_unreachable("Unknown shift opcode.");
16677       }
16678     }
16679   }
16680
16681   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16682   if (!Subtarget->is64Bit() &&
16683       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
16684       Amt.getOpcode() == ISD::BITCAST &&
16685       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16686     Amt = Amt.getOperand(0);
16687     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16688                      VT.getVectorNumElements();
16689     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
16690     uint64_t ShiftAmt = 0;
16691     for (unsigned i = 0; i != Ratio; ++i) {
16692       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
16693       if (!C)
16694         return SDValue();
16695       // 6 == Log2(64)
16696       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
16697     }
16698     // Check remaining shift amounts.
16699     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16700       uint64_t ShAmt = 0;
16701       for (unsigned j = 0; j != Ratio; ++j) {
16702         ConstantSDNode *C =
16703           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
16704         if (!C)
16705           return SDValue();
16706         // 6 == Log2(64)
16707         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
16708       }
16709       if (ShAmt != ShiftAmt)
16710         return SDValue();
16711     }
16712     switch (Op.getOpcode()) {
16713     default:
16714       llvm_unreachable("Unknown shift opcode!");
16715     case ISD::SHL:
16716       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16717                                         DAG);
16718     case ISD::SRL:
16719       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16720                                         DAG);
16721     case ISD::SRA:
16722       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16723                                         DAG);
16724     }
16725   }
16726
16727   return SDValue();
16728 }
16729
16730 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
16731                                         const X86Subtarget* Subtarget) {
16732   MVT VT = Op.getSimpleValueType();
16733   SDLoc dl(Op);
16734   SDValue R = Op.getOperand(0);
16735   SDValue Amt = Op.getOperand(1);
16736
16737   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
16738       VT == MVT::v4i32 || VT == MVT::v8i16 ||
16739       (Subtarget->hasInt256() &&
16740        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
16741         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16742        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16743     SDValue BaseShAmt;
16744     EVT EltVT = VT.getVectorElementType();
16745
16746     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16747       unsigned NumElts = VT.getVectorNumElements();
16748       unsigned i, j;
16749       for (i = 0; i != NumElts; ++i) {
16750         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
16751           continue;
16752         break;
16753       }
16754       for (j = i; j != NumElts; ++j) {
16755         SDValue Arg = Amt.getOperand(j);
16756         if (Arg.getOpcode() == ISD::UNDEF) continue;
16757         if (Arg != Amt.getOperand(i))
16758           break;
16759       }
16760       if (i != NumElts && j == NumElts)
16761         BaseShAmt = Amt.getOperand(i);
16762     } else {
16763       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
16764         Amt = Amt.getOperand(0);
16765       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
16766                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
16767         SDValue InVec = Amt.getOperand(0);
16768         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
16769           unsigned NumElts = InVec.getValueType().getVectorNumElements();
16770           unsigned i = 0;
16771           for (; i != NumElts; ++i) {
16772             SDValue Arg = InVec.getOperand(i);
16773             if (Arg.getOpcode() == ISD::UNDEF) continue;
16774             BaseShAmt = Arg;
16775             break;
16776           }
16777         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
16778            if (ConstantSDNode *C =
16779                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
16780              unsigned SplatIdx =
16781                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
16782              if (C->getZExtValue() == SplatIdx)
16783                BaseShAmt = InVec.getOperand(1);
16784            }
16785         }
16786         if (!BaseShAmt.getNode())
16787           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
16788                                   DAG.getIntPtrConstant(0));
16789       }
16790     }
16791
16792     if (BaseShAmt.getNode()) {
16793       if (EltVT.bitsGT(MVT::i32))
16794         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
16795       else if (EltVT.bitsLT(MVT::i32))
16796         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
16797
16798       switch (Op.getOpcode()) {
16799       default:
16800         llvm_unreachable("Unknown shift opcode!");
16801       case ISD::SHL:
16802         switch (VT.SimpleTy) {
16803         default: return SDValue();
16804         case MVT::v2i64:
16805         case MVT::v4i32:
16806         case MVT::v8i16:
16807         case MVT::v4i64:
16808         case MVT::v8i32:
16809         case MVT::v16i16:
16810         case MVT::v16i32:
16811         case MVT::v8i64:
16812           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
16813         }
16814       case ISD::SRA:
16815         switch (VT.SimpleTy) {
16816         default: return SDValue();
16817         case MVT::v4i32:
16818         case MVT::v8i16:
16819         case MVT::v8i32:
16820         case MVT::v16i16:
16821         case MVT::v16i32:
16822         case MVT::v8i64:
16823           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
16824         }
16825       case ISD::SRL:
16826         switch (VT.SimpleTy) {
16827         default: return SDValue();
16828         case MVT::v2i64:
16829         case MVT::v4i32:
16830         case MVT::v8i16:
16831         case MVT::v4i64:
16832         case MVT::v8i32:
16833         case MVT::v16i16:
16834         case MVT::v16i32:
16835         case MVT::v8i64:
16836           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
16837         }
16838       }
16839     }
16840   }
16841
16842   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16843   if (!Subtarget->is64Bit() &&
16844       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
16845       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
16846       Amt.getOpcode() == ISD::BITCAST &&
16847       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16848     Amt = Amt.getOperand(0);
16849     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16850                      VT.getVectorNumElements();
16851     std::vector<SDValue> Vals(Ratio);
16852     for (unsigned i = 0; i != Ratio; ++i)
16853       Vals[i] = Amt.getOperand(i);
16854     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16855       for (unsigned j = 0; j != Ratio; ++j)
16856         if (Vals[j] != Amt.getOperand(i + j))
16857           return SDValue();
16858     }
16859     switch (Op.getOpcode()) {
16860     default:
16861       llvm_unreachable("Unknown shift opcode!");
16862     case ISD::SHL:
16863       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
16864     case ISD::SRL:
16865       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
16866     case ISD::SRA:
16867       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
16868     }
16869   }
16870
16871   return SDValue();
16872 }
16873
16874 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
16875                           SelectionDAG &DAG) {
16876   MVT VT = Op.getSimpleValueType();
16877   SDLoc dl(Op);
16878   SDValue R = Op.getOperand(0);
16879   SDValue Amt = Op.getOperand(1);
16880   SDValue V;
16881
16882   assert(VT.isVector() && "Custom lowering only for vector shifts!");
16883   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
16884
16885   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
16886   if (V.getNode())
16887     return V;
16888
16889   V = LowerScalarVariableShift(Op, DAG, Subtarget);
16890   if (V.getNode())
16891       return V;
16892
16893   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
16894     return Op;
16895   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
16896   if (Subtarget->hasInt256()) {
16897     if (Op.getOpcode() == ISD::SRL &&
16898         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16899          VT == MVT::v4i64 || VT == MVT::v8i32))
16900       return Op;
16901     if (Op.getOpcode() == ISD::SHL &&
16902         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16903          VT == MVT::v4i64 || VT == MVT::v8i32))
16904       return Op;
16905     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
16906       return Op;
16907   }
16908
16909   // If possible, lower this packed shift into a vector multiply instead of
16910   // expanding it into a sequence of scalar shifts.
16911   // Do this only if the vector shift count is a constant build_vector.
16912   if (Op.getOpcode() == ISD::SHL && 
16913       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
16914        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
16915       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16916     SmallVector<SDValue, 8> Elts;
16917     EVT SVT = VT.getScalarType();
16918     unsigned SVTBits = SVT.getSizeInBits();
16919     const APInt &One = APInt(SVTBits, 1);
16920     unsigned NumElems = VT.getVectorNumElements();
16921
16922     for (unsigned i=0; i !=NumElems; ++i) {
16923       SDValue Op = Amt->getOperand(i);
16924       if (Op->getOpcode() == ISD::UNDEF) {
16925         Elts.push_back(Op);
16926         continue;
16927       }
16928
16929       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
16930       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
16931       uint64_t ShAmt = C.getZExtValue();
16932       if (ShAmt >= SVTBits) {
16933         Elts.push_back(DAG.getUNDEF(SVT));
16934         continue;
16935       }
16936       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
16937     }
16938     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16939     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
16940   }
16941
16942   // Lower SHL with variable shift amount.
16943   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
16944     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
16945
16946     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
16947     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
16948     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
16949     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
16950   }
16951
16952   // If possible, lower this shift as a sequence of two shifts by
16953   // constant plus a MOVSS/MOVSD instead of scalarizing it.
16954   // Example:
16955   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
16956   //
16957   // Could be rewritten as:
16958   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
16959   //
16960   // The advantage is that the two shifts from the example would be
16961   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
16962   // the vector shift into four scalar shifts plus four pairs of vector
16963   // insert/extract.
16964   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
16965       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
16966     unsigned TargetOpcode = X86ISD::MOVSS;
16967     bool CanBeSimplified;
16968     // The splat value for the first packed shift (the 'X' from the example).
16969     SDValue Amt1 = Amt->getOperand(0);
16970     // The splat value for the second packed shift (the 'Y' from the example).
16971     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
16972                                         Amt->getOperand(2);
16973
16974     // See if it is possible to replace this node with a sequence of
16975     // two shifts followed by a MOVSS/MOVSD
16976     if (VT == MVT::v4i32) {
16977       // Check if it is legal to use a MOVSS.
16978       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
16979                         Amt2 == Amt->getOperand(3);
16980       if (!CanBeSimplified) {
16981         // Otherwise, check if we can still simplify this node using a MOVSD.
16982         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
16983                           Amt->getOperand(2) == Amt->getOperand(3);
16984         TargetOpcode = X86ISD::MOVSD;
16985         Amt2 = Amt->getOperand(2);
16986       }
16987     } else {
16988       // Do similar checks for the case where the machine value type
16989       // is MVT::v8i16.
16990       CanBeSimplified = Amt1 == Amt->getOperand(1);
16991       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
16992         CanBeSimplified = Amt2 == Amt->getOperand(i);
16993
16994       if (!CanBeSimplified) {
16995         TargetOpcode = X86ISD::MOVSD;
16996         CanBeSimplified = true;
16997         Amt2 = Amt->getOperand(4);
16998         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
16999           CanBeSimplified = Amt1 == Amt->getOperand(i);
17000         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
17001           CanBeSimplified = Amt2 == Amt->getOperand(j);
17002       }
17003     }
17004     
17005     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
17006         isa<ConstantSDNode>(Amt2)) {
17007       // Replace this node with two shifts followed by a MOVSS/MOVSD.
17008       EVT CastVT = MVT::v4i32;
17009       SDValue Splat1 = 
17010         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
17011       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
17012       SDValue Splat2 = 
17013         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
17014       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
17015       if (TargetOpcode == X86ISD::MOVSD)
17016         CastVT = MVT::v2i64;
17017       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
17018       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
17019       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
17020                                             BitCast1, DAG);
17021       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
17022     }
17023   }
17024
17025   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
17026     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
17027
17028     // a = a << 5;
17029     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
17030     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
17031
17032     // Turn 'a' into a mask suitable for VSELECT
17033     SDValue VSelM = DAG.getConstant(0x80, VT);
17034     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17035     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17036
17037     SDValue CM1 = DAG.getConstant(0x0f, VT);
17038     SDValue CM2 = DAG.getConstant(0x3f, VT);
17039
17040     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
17041     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
17042     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
17043     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
17044     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
17045
17046     // a += a
17047     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
17048     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17049     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17050
17051     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
17052     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
17053     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
17054     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
17055     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
17056
17057     // a += a
17058     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
17059     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17060     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17061
17062     // return VSELECT(r, r+r, a);
17063     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
17064                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
17065     return R;
17066   }
17067
17068   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
17069   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
17070   // solution better.
17071   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
17072     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
17073     unsigned ExtOpc =
17074         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
17075     R = DAG.getNode(ExtOpc, dl, NewVT, R);
17076     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
17077     return DAG.getNode(ISD::TRUNCATE, dl, VT,
17078                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
17079     }
17080
17081   // Decompose 256-bit shifts into smaller 128-bit shifts.
17082   if (VT.is256BitVector()) {
17083     unsigned NumElems = VT.getVectorNumElements();
17084     MVT EltVT = VT.getVectorElementType();
17085     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17086
17087     // Extract the two vectors
17088     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
17089     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
17090
17091     // Recreate the shift amount vectors
17092     SDValue Amt1, Amt2;
17093     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
17094       // Constant shift amount
17095       SmallVector<SDValue, 4> Amt1Csts;
17096       SmallVector<SDValue, 4> Amt2Csts;
17097       for (unsigned i = 0; i != NumElems/2; ++i)
17098         Amt1Csts.push_back(Amt->getOperand(i));
17099       for (unsigned i = NumElems/2; i != NumElems; ++i)
17100         Amt2Csts.push_back(Amt->getOperand(i));
17101
17102       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
17103       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
17104     } else {
17105       // Variable shift amount
17106       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
17107       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
17108     }
17109
17110     // Issue new vector shifts for the smaller types
17111     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
17112     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
17113
17114     // Concatenate the result back
17115     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
17116   }
17117
17118   return SDValue();
17119 }
17120
17121 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
17122   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
17123   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
17124   // looks for this combo and may remove the "setcc" instruction if the "setcc"
17125   // has only one use.
17126   SDNode *N = Op.getNode();
17127   SDValue LHS = N->getOperand(0);
17128   SDValue RHS = N->getOperand(1);
17129   unsigned BaseOp = 0;
17130   unsigned Cond = 0;
17131   SDLoc DL(Op);
17132   switch (Op.getOpcode()) {
17133   default: llvm_unreachable("Unknown ovf instruction!");
17134   case ISD::SADDO:
17135     // A subtract of one will be selected as a INC. Note that INC doesn't
17136     // set CF, so we can't do this for UADDO.
17137     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
17138       if (C->isOne()) {
17139         BaseOp = X86ISD::INC;
17140         Cond = X86::COND_O;
17141         break;
17142       }
17143     BaseOp = X86ISD::ADD;
17144     Cond = X86::COND_O;
17145     break;
17146   case ISD::UADDO:
17147     BaseOp = X86ISD::ADD;
17148     Cond = X86::COND_B;
17149     break;
17150   case ISD::SSUBO:
17151     // A subtract of one will be selected as a DEC. Note that DEC doesn't
17152     // set CF, so we can't do this for USUBO.
17153     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
17154       if (C->isOne()) {
17155         BaseOp = X86ISD::DEC;
17156         Cond = X86::COND_O;
17157         break;
17158       }
17159     BaseOp = X86ISD::SUB;
17160     Cond = X86::COND_O;
17161     break;
17162   case ISD::USUBO:
17163     BaseOp = X86ISD::SUB;
17164     Cond = X86::COND_B;
17165     break;
17166   case ISD::SMULO:
17167     BaseOp = X86ISD::SMUL;
17168     Cond = X86::COND_O;
17169     break;
17170   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
17171     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
17172                                  MVT::i32);
17173     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
17174
17175     SDValue SetCC =
17176       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
17177                   DAG.getConstant(X86::COND_O, MVT::i32),
17178                   SDValue(Sum.getNode(), 2));
17179
17180     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
17181   }
17182   }
17183
17184   // Also sets EFLAGS.
17185   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
17186   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
17187
17188   SDValue SetCC =
17189     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
17190                 DAG.getConstant(Cond, MVT::i32),
17191                 SDValue(Sum.getNode(), 1));
17192
17193   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
17194 }
17195
17196 // Sign extension of the low part of vector elements. This may be used either
17197 // when sign extend instructions are not available or if the vector element
17198 // sizes already match the sign-extended size. If the vector elements are in
17199 // their pre-extended size and sign extend instructions are available, that will
17200 // be handled by LowerSIGN_EXTEND.
17201 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
17202                                                   SelectionDAG &DAG) const {
17203   SDLoc dl(Op);
17204   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
17205   MVT VT = Op.getSimpleValueType();
17206
17207   if (!Subtarget->hasSSE2() || !VT.isVector())
17208     return SDValue();
17209
17210   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
17211                       ExtraVT.getScalarType().getSizeInBits();
17212
17213   switch (VT.SimpleTy) {
17214     default: return SDValue();
17215     case MVT::v8i32:
17216     case MVT::v16i16:
17217       if (!Subtarget->hasFp256())
17218         return SDValue();
17219       if (!Subtarget->hasInt256()) {
17220         // needs to be split
17221         unsigned NumElems = VT.getVectorNumElements();
17222
17223         // Extract the LHS vectors
17224         SDValue LHS = Op.getOperand(0);
17225         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
17226         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
17227
17228         MVT EltVT = VT.getVectorElementType();
17229         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17230
17231         EVT ExtraEltVT = ExtraVT.getVectorElementType();
17232         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
17233         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
17234                                    ExtraNumElems/2);
17235         SDValue Extra = DAG.getValueType(ExtraVT);
17236
17237         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
17238         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
17239
17240         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
17241       }
17242       // fall through
17243     case MVT::v4i32:
17244     case MVT::v8i16: {
17245       SDValue Op0 = Op.getOperand(0);
17246
17247       // This is a sign extension of some low part of vector elements without
17248       // changing the size of the vector elements themselves:
17249       // Shift-Left + Shift-Right-Algebraic.
17250       SDValue Shl = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0,
17251                                                BitsDiff, DAG);
17252       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Shl, BitsDiff,
17253                                         DAG);
17254     }
17255   }
17256 }
17257
17258 /// Returns true if the operand type is exactly twice the native width, and
17259 /// the corresponding cmpxchg8b or cmpxchg16b instruction is available.
17260 /// Used to know whether to use cmpxchg8/16b when expanding atomic operations
17261 /// (otherwise we leave them alone to become __sync_fetch_and_... calls).
17262 bool X86TargetLowering::needsCmpXchgNb(const Type *MemType) const {
17263   const X86Subtarget &Subtarget =
17264       getTargetMachine().getSubtarget<X86Subtarget>();
17265   unsigned OpWidth = MemType->getPrimitiveSizeInBits();
17266
17267   if (OpWidth == 64)
17268     return !Subtarget.is64Bit(); // FIXME this should be Subtarget.hasCmpxchg8b
17269   else if (OpWidth == 128)
17270     return Subtarget.hasCmpxchg16b();
17271   else
17272     return false;
17273 }
17274
17275 bool X86TargetLowering::shouldExpandAtomicStoreInIR(StoreInst *SI) const {
17276   return needsCmpXchgNb(SI->getValueOperand()->getType());
17277 }
17278
17279 bool X86TargetLowering::shouldExpandAtomicLoadInIR(LoadInst *SI) const {
17280   return false; // FIXME, currently these are expanded separately in this file.
17281 }
17282
17283 bool X86TargetLowering::shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const {
17284   const X86Subtarget &Subtarget =
17285       getTargetMachine().getSubtarget<X86Subtarget>();
17286   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
17287   const Type *MemType = AI->getType();
17288
17289   // If the operand is too big, we must see if cmpxchg8/16b is available
17290   // and default to library calls otherwise.
17291   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
17292     return needsCmpXchgNb(MemType);
17293
17294   AtomicRMWInst::BinOp Op = AI->getOperation();
17295   switch (Op) {
17296   default:
17297     llvm_unreachable("Unknown atomic operation");
17298   case AtomicRMWInst::Xchg:
17299   case AtomicRMWInst::Add:
17300   case AtomicRMWInst::Sub:
17301     // It's better to use xadd, xsub or xchg for these in all cases.
17302     return false;
17303   case AtomicRMWInst::Or:
17304   case AtomicRMWInst::And:
17305   case AtomicRMWInst::Xor:
17306     // If the atomicrmw's result isn't actually used, we can just add a "lock"
17307     // prefix to a normal instruction for these operations.
17308     return !AI->use_empty();
17309   case AtomicRMWInst::Nand:
17310   case AtomicRMWInst::Max:
17311   case AtomicRMWInst::Min:
17312   case AtomicRMWInst::UMax:
17313   case AtomicRMWInst::UMin:
17314     // These always require a non-trivial set of data operations on x86. We must
17315     // use a cmpxchg loop.
17316     return true;
17317   }
17318 }
17319
17320 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
17321                                  SelectionDAG &DAG) {
17322   SDLoc dl(Op);
17323   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
17324     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
17325   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
17326     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
17327
17328   // The only fence that needs an instruction is a sequentially-consistent
17329   // cross-thread fence.
17330   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
17331     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
17332     // no-sse2). There isn't any reason to disable it if the target processor
17333     // supports it.
17334     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
17335       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
17336
17337     SDValue Chain = Op.getOperand(0);
17338     SDValue Zero = DAG.getConstant(0, MVT::i32);
17339     SDValue Ops[] = {
17340       DAG.getRegister(X86::ESP, MVT::i32), // Base
17341       DAG.getTargetConstant(1, MVT::i8),   // Scale
17342       DAG.getRegister(0, MVT::i32),        // Index
17343       DAG.getTargetConstant(0, MVT::i32),  // Disp
17344       DAG.getRegister(0, MVT::i32),        // Segment.
17345       Zero,
17346       Chain
17347     };
17348     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
17349     return SDValue(Res, 0);
17350   }
17351
17352   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
17353   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
17354 }
17355
17356 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
17357                              SelectionDAG &DAG) {
17358   MVT T = Op.getSimpleValueType();
17359   SDLoc DL(Op);
17360   unsigned Reg = 0;
17361   unsigned size = 0;
17362   switch(T.SimpleTy) {
17363   default: llvm_unreachable("Invalid value type!");
17364   case MVT::i8:  Reg = X86::AL;  size = 1; break;
17365   case MVT::i16: Reg = X86::AX;  size = 2; break;
17366   case MVT::i32: Reg = X86::EAX; size = 4; break;
17367   case MVT::i64:
17368     assert(Subtarget->is64Bit() && "Node not type legal!");
17369     Reg = X86::RAX; size = 8;
17370     break;
17371   }
17372   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
17373                                   Op.getOperand(2), SDValue());
17374   SDValue Ops[] = { cpIn.getValue(0),
17375                     Op.getOperand(1),
17376                     Op.getOperand(3),
17377                     DAG.getTargetConstant(size, MVT::i8),
17378                     cpIn.getValue(1) };
17379   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17380   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
17381   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
17382                                            Ops, T, MMO);
17383
17384   SDValue cpOut =
17385     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
17386   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
17387                                       MVT::i32, cpOut.getValue(2));
17388   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
17389                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17390
17391   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
17392   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
17393   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
17394   return SDValue();
17395 }
17396
17397 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
17398                             SelectionDAG &DAG) {
17399   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
17400   MVT DstVT = Op.getSimpleValueType();
17401
17402   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
17403     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17404     if (DstVT != MVT::f64)
17405       // This conversion needs to be expanded.
17406       return SDValue();
17407
17408     SDValue InVec = Op->getOperand(0);
17409     SDLoc dl(Op);
17410     unsigned NumElts = SrcVT.getVectorNumElements();
17411     EVT SVT = SrcVT.getVectorElementType();
17412
17413     // Widen the vector in input in the case of MVT::v2i32.
17414     // Example: from MVT::v2i32 to MVT::v4i32.
17415     SmallVector<SDValue, 16> Elts;
17416     for (unsigned i = 0, e = NumElts; i != e; ++i)
17417       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
17418                                  DAG.getIntPtrConstant(i)));
17419
17420     // Explicitly mark the extra elements as Undef.
17421     SDValue Undef = DAG.getUNDEF(SVT);
17422     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
17423       Elts.push_back(Undef);
17424
17425     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17426     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
17427     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
17428     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
17429                        DAG.getIntPtrConstant(0));
17430   }
17431
17432   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
17433          Subtarget->hasMMX() && "Unexpected custom BITCAST");
17434   assert((DstVT == MVT::i64 ||
17435           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
17436          "Unexpected custom BITCAST");
17437   // i64 <=> MMX conversions are Legal.
17438   if (SrcVT==MVT::i64 && DstVT.isVector())
17439     return Op;
17440   if (DstVT==MVT::i64 && SrcVT.isVector())
17441     return Op;
17442   // MMX <=> MMX conversions are Legal.
17443   if (SrcVT.isVector() && DstVT.isVector())
17444     return Op;
17445   // All other conversions need to be expanded.
17446   return SDValue();
17447 }
17448
17449 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
17450   SDNode *Node = Op.getNode();
17451   SDLoc dl(Node);
17452   EVT T = Node->getValueType(0);
17453   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
17454                               DAG.getConstant(0, T), Node->getOperand(2));
17455   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
17456                        cast<AtomicSDNode>(Node)->getMemoryVT(),
17457                        Node->getOperand(0),
17458                        Node->getOperand(1), negOp,
17459                        cast<AtomicSDNode>(Node)->getMemOperand(),
17460                        cast<AtomicSDNode>(Node)->getOrdering(),
17461                        cast<AtomicSDNode>(Node)->getSynchScope());
17462 }
17463
17464 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
17465   SDNode *Node = Op.getNode();
17466   SDLoc dl(Node);
17467   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
17468
17469   // Convert seq_cst store -> xchg
17470   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
17471   // FIXME: On 32-bit, store -> fist or movq would be more efficient
17472   //        (The only way to get a 16-byte store is cmpxchg16b)
17473   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
17474   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
17475       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
17476     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
17477                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
17478                                  Node->getOperand(0),
17479                                  Node->getOperand(1), Node->getOperand(2),
17480                                  cast<AtomicSDNode>(Node)->getMemOperand(),
17481                                  cast<AtomicSDNode>(Node)->getOrdering(),
17482                                  cast<AtomicSDNode>(Node)->getSynchScope());
17483     return Swap.getValue(1);
17484   }
17485   // Other atomic stores have a simple pattern.
17486   return Op;
17487 }
17488
17489 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
17490   EVT VT = Op.getNode()->getSimpleValueType(0);
17491
17492   // Let legalize expand this if it isn't a legal type yet.
17493   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
17494     return SDValue();
17495
17496   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
17497
17498   unsigned Opc;
17499   bool ExtraOp = false;
17500   switch (Op.getOpcode()) {
17501   default: llvm_unreachable("Invalid code");
17502   case ISD::ADDC: Opc = X86ISD::ADD; break;
17503   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
17504   case ISD::SUBC: Opc = X86ISD::SUB; break;
17505   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
17506   }
17507
17508   if (!ExtraOp)
17509     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
17510                        Op.getOperand(1));
17511   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
17512                      Op.getOperand(1), Op.getOperand(2));
17513 }
17514
17515 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
17516                             SelectionDAG &DAG) {
17517   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
17518
17519   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
17520   // which returns the values as { float, float } (in XMM0) or
17521   // { double, double } (which is returned in XMM0, XMM1).
17522   SDLoc dl(Op);
17523   SDValue Arg = Op.getOperand(0);
17524   EVT ArgVT = Arg.getValueType();
17525   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
17526
17527   TargetLowering::ArgListTy Args;
17528   TargetLowering::ArgListEntry Entry;
17529
17530   Entry.Node = Arg;
17531   Entry.Ty = ArgTy;
17532   Entry.isSExt = false;
17533   Entry.isZExt = false;
17534   Args.push_back(Entry);
17535
17536   bool isF64 = ArgVT == MVT::f64;
17537   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
17538   // the small struct {f32, f32} is returned in (eax, edx). For f64,
17539   // the results are returned via SRet in memory.
17540   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
17541   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
17542   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
17543
17544   Type *RetTy = isF64
17545     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
17546     : (Type*)VectorType::get(ArgTy, 4);
17547
17548   TargetLowering::CallLoweringInfo CLI(DAG);
17549   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
17550     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
17551
17552   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
17553
17554   if (isF64)
17555     // Returned in xmm0 and xmm1.
17556     return CallResult.first;
17557
17558   // Returned in bits 0:31 and 32:64 xmm0.
17559   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
17560                                CallResult.first, DAG.getIntPtrConstant(0));
17561   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
17562                                CallResult.first, DAG.getIntPtrConstant(1));
17563   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
17564   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
17565 }
17566
17567 /// LowerOperation - Provide custom lowering hooks for some operations.
17568 ///
17569 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
17570   switch (Op.getOpcode()) {
17571   default: llvm_unreachable("Should not custom lower this!");
17572   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
17573   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
17574   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
17575     return LowerCMP_SWAP(Op, Subtarget, DAG);
17576   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
17577   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
17578   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
17579   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
17580   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
17581   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
17582   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
17583   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
17584   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
17585   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
17586   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
17587   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
17588   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
17589   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
17590   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
17591   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
17592   case ISD::SHL_PARTS:
17593   case ISD::SRA_PARTS:
17594   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
17595   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
17596   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
17597   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
17598   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
17599   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
17600   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
17601   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
17602   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
17603   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
17604   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
17605   case ISD::FABS:
17606   case ISD::FNEG:               return LowerFABSorFNEG(Op, DAG);
17607   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
17608   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
17609   case ISD::SETCC:              return LowerSETCC(Op, DAG);
17610   case ISD::SELECT:             return LowerSELECT(Op, DAG);
17611   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
17612   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
17613   case ISD::VASTART:            return LowerVASTART(Op, DAG);
17614   case ISD::VAARG:              return LowerVAARG(Op, DAG);
17615   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
17616   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
17617   case ISD::INTRINSIC_VOID:
17618   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
17619   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
17620   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
17621   case ISD::FRAME_TO_ARGS_OFFSET:
17622                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
17623   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
17624   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
17625   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
17626   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
17627   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
17628   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
17629   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
17630   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
17631   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
17632   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
17633   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
17634   case ISD::UMUL_LOHI:
17635   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
17636   case ISD::SRA:
17637   case ISD::SRL:
17638   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
17639   case ISD::SADDO:
17640   case ISD::UADDO:
17641   case ISD::SSUBO:
17642   case ISD::USUBO:
17643   case ISD::SMULO:
17644   case ISD::UMULO:              return LowerXALUO(Op, DAG);
17645   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
17646   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
17647   case ISD::ADDC:
17648   case ISD::ADDE:
17649   case ISD::SUBC:
17650   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
17651   case ISD::ADD:                return LowerADD(Op, DAG);
17652   case ISD::SUB:                return LowerSUB(Op, DAG);
17653   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
17654   }
17655 }
17656
17657 static void ReplaceATOMIC_LOAD(SDNode *Node,
17658                                SmallVectorImpl<SDValue> &Results,
17659                                SelectionDAG &DAG) {
17660   SDLoc dl(Node);
17661   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
17662
17663   // Convert wide load -> cmpxchg8b/cmpxchg16b
17664   // FIXME: On 32-bit, load -> fild or movq would be more efficient
17665   //        (The only way to get a 16-byte load is cmpxchg16b)
17666   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
17667   SDValue Zero = DAG.getConstant(0, VT);
17668   SDVTList VTs = DAG.getVTList(VT, MVT::i1, MVT::Other);
17669   SDValue Swap =
17670       DAG.getAtomicCmpSwap(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, VT, VTs,
17671                            Node->getOperand(0), Node->getOperand(1), Zero, Zero,
17672                            cast<AtomicSDNode>(Node)->getMemOperand(),
17673                            cast<AtomicSDNode>(Node)->getOrdering(),
17674                            cast<AtomicSDNode>(Node)->getOrdering(),
17675                            cast<AtomicSDNode>(Node)->getSynchScope());
17676   Results.push_back(Swap.getValue(0));
17677   Results.push_back(Swap.getValue(2));
17678 }
17679
17680 /// ReplaceNodeResults - Replace a node with an illegal result type
17681 /// with a new node built out of custom code.
17682 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
17683                                            SmallVectorImpl<SDValue>&Results,
17684                                            SelectionDAG &DAG) const {
17685   SDLoc dl(N);
17686   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
17687   switch (N->getOpcode()) {
17688   default:
17689     llvm_unreachable("Do not know how to custom type legalize this operation!");
17690   case ISD::SIGN_EXTEND_INREG:
17691   case ISD::ADDC:
17692   case ISD::ADDE:
17693   case ISD::SUBC:
17694   case ISD::SUBE:
17695     // We don't want to expand or promote these.
17696     return;
17697   case ISD::SDIV:
17698   case ISD::UDIV:
17699   case ISD::SREM:
17700   case ISD::UREM:
17701   case ISD::SDIVREM:
17702   case ISD::UDIVREM: {
17703     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
17704     Results.push_back(V);
17705     return;
17706   }
17707   case ISD::FP_TO_SINT:
17708   case ISD::FP_TO_UINT: {
17709     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
17710
17711     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
17712       return;
17713
17714     std::pair<SDValue,SDValue> Vals =
17715         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
17716     SDValue FIST = Vals.first, StackSlot = Vals.second;
17717     if (FIST.getNode()) {
17718       EVT VT = N->getValueType(0);
17719       // Return a load from the stack slot.
17720       if (StackSlot.getNode())
17721         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
17722                                       MachinePointerInfo(),
17723                                       false, false, false, 0));
17724       else
17725         Results.push_back(FIST);
17726     }
17727     return;
17728   }
17729   case ISD::UINT_TO_FP: {
17730     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17731     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
17732         N->getValueType(0) != MVT::v2f32)
17733       return;
17734     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
17735                                  N->getOperand(0));
17736     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
17737                                      MVT::f64);
17738     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
17739     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
17740                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
17741     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
17742     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
17743     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
17744     return;
17745   }
17746   case ISD::FP_ROUND: {
17747     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
17748         return;
17749     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
17750     Results.push_back(V);
17751     return;
17752   }
17753   case ISD::INTRINSIC_W_CHAIN: {
17754     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
17755     switch (IntNo) {
17756     default : llvm_unreachable("Do not know how to custom type "
17757                                "legalize this intrinsic operation!");
17758     case Intrinsic::x86_rdtsc:
17759       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17760                                      Results);
17761     case Intrinsic::x86_rdtscp:
17762       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
17763                                      Results);
17764     case Intrinsic::x86_rdpmc:
17765       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
17766     }
17767   }
17768   case ISD::READCYCLECOUNTER: {
17769     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17770                                    Results);
17771   }
17772   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
17773     EVT T = N->getValueType(0);
17774     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
17775     bool Regs64bit = T == MVT::i128;
17776     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
17777     SDValue cpInL, cpInH;
17778     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17779                         DAG.getConstant(0, HalfT));
17780     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17781                         DAG.getConstant(1, HalfT));
17782     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
17783                              Regs64bit ? X86::RAX : X86::EAX,
17784                              cpInL, SDValue());
17785     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
17786                              Regs64bit ? X86::RDX : X86::EDX,
17787                              cpInH, cpInL.getValue(1));
17788     SDValue swapInL, swapInH;
17789     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17790                           DAG.getConstant(0, HalfT));
17791     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17792                           DAG.getConstant(1, HalfT));
17793     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
17794                                Regs64bit ? X86::RBX : X86::EBX,
17795                                swapInL, cpInH.getValue(1));
17796     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
17797                                Regs64bit ? X86::RCX : X86::ECX,
17798                                swapInH, swapInL.getValue(1));
17799     SDValue Ops[] = { swapInH.getValue(0),
17800                       N->getOperand(1),
17801                       swapInH.getValue(1) };
17802     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17803     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
17804     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
17805                                   X86ISD::LCMPXCHG8_DAG;
17806     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
17807     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
17808                                         Regs64bit ? X86::RAX : X86::EAX,
17809                                         HalfT, Result.getValue(1));
17810     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
17811                                         Regs64bit ? X86::RDX : X86::EDX,
17812                                         HalfT, cpOutL.getValue(2));
17813     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
17814
17815     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
17816                                         MVT::i32, cpOutH.getValue(2));
17817     SDValue Success =
17818         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
17819                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17820     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
17821
17822     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
17823     Results.push_back(Success);
17824     Results.push_back(EFLAGS.getValue(1));
17825     return;
17826   }
17827   case ISD::ATOMIC_SWAP:
17828   case ISD::ATOMIC_LOAD_ADD:
17829   case ISD::ATOMIC_LOAD_SUB:
17830   case ISD::ATOMIC_LOAD_AND:
17831   case ISD::ATOMIC_LOAD_OR:
17832   case ISD::ATOMIC_LOAD_XOR:
17833   case ISD::ATOMIC_LOAD_NAND:
17834   case ISD::ATOMIC_LOAD_MIN:
17835   case ISD::ATOMIC_LOAD_MAX:
17836   case ISD::ATOMIC_LOAD_UMIN:
17837   case ISD::ATOMIC_LOAD_UMAX:
17838     // Delegate to generic TypeLegalization. Situations we can really handle
17839     // should have already been dealt with by AtomicExpandPass.cpp.
17840     break;
17841   case ISD::ATOMIC_LOAD: {
17842     ReplaceATOMIC_LOAD(N, Results, DAG);
17843     return;
17844   }
17845   case ISD::BITCAST: {
17846     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17847     EVT DstVT = N->getValueType(0);
17848     EVT SrcVT = N->getOperand(0)->getValueType(0);
17849
17850     if (SrcVT != MVT::f64 ||
17851         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
17852       return;
17853
17854     unsigned NumElts = DstVT.getVectorNumElements();
17855     EVT SVT = DstVT.getVectorElementType();
17856     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17857     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
17858                                    MVT::v2f64, N->getOperand(0));
17859     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
17860
17861     if (ExperimentalVectorWideningLegalization) {
17862       // If we are legalizing vectors by widening, we already have the desired
17863       // legal vector type, just return it.
17864       Results.push_back(ToVecInt);
17865       return;
17866     }
17867
17868     SmallVector<SDValue, 8> Elts;
17869     for (unsigned i = 0, e = NumElts; i != e; ++i)
17870       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
17871                                    ToVecInt, DAG.getIntPtrConstant(i)));
17872
17873     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
17874   }
17875   }
17876 }
17877
17878 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
17879   switch (Opcode) {
17880   default: return nullptr;
17881   case X86ISD::BSF:                return "X86ISD::BSF";
17882   case X86ISD::BSR:                return "X86ISD::BSR";
17883   case X86ISD::SHLD:               return "X86ISD::SHLD";
17884   case X86ISD::SHRD:               return "X86ISD::SHRD";
17885   case X86ISD::FAND:               return "X86ISD::FAND";
17886   case X86ISD::FANDN:              return "X86ISD::FANDN";
17887   case X86ISD::FOR:                return "X86ISD::FOR";
17888   case X86ISD::FXOR:               return "X86ISD::FXOR";
17889   case X86ISD::FSRL:               return "X86ISD::FSRL";
17890   case X86ISD::FILD:               return "X86ISD::FILD";
17891   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
17892   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
17893   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
17894   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
17895   case X86ISD::FLD:                return "X86ISD::FLD";
17896   case X86ISD::FST:                return "X86ISD::FST";
17897   case X86ISD::CALL:               return "X86ISD::CALL";
17898   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
17899   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
17900   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
17901   case X86ISD::BT:                 return "X86ISD::BT";
17902   case X86ISD::CMP:                return "X86ISD::CMP";
17903   case X86ISD::COMI:               return "X86ISD::COMI";
17904   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
17905   case X86ISD::CMPM:               return "X86ISD::CMPM";
17906   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
17907   case X86ISD::SETCC:              return "X86ISD::SETCC";
17908   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
17909   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
17910   case X86ISD::CMOV:               return "X86ISD::CMOV";
17911   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
17912   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
17913   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
17914   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
17915   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
17916   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
17917   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
17918   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
17919   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
17920   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
17921   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
17922   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
17923   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
17924   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
17925   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
17926   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
17927   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
17928   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
17929   case X86ISD::HADD:               return "X86ISD::HADD";
17930   case X86ISD::HSUB:               return "X86ISD::HSUB";
17931   case X86ISD::FHADD:              return "X86ISD::FHADD";
17932   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
17933   case X86ISD::UMAX:               return "X86ISD::UMAX";
17934   case X86ISD::UMIN:               return "X86ISD::UMIN";
17935   case X86ISD::SMAX:               return "X86ISD::SMAX";
17936   case X86ISD::SMIN:               return "X86ISD::SMIN";
17937   case X86ISD::FMAX:               return "X86ISD::FMAX";
17938   case X86ISD::FMIN:               return "X86ISD::FMIN";
17939   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
17940   case X86ISD::FMINC:              return "X86ISD::FMINC";
17941   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
17942   case X86ISD::FRCP:               return "X86ISD::FRCP";
17943   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
17944   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
17945   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
17946   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
17947   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
17948   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
17949   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
17950   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
17951   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
17952   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
17953   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
17954   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
17955   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
17956   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
17957   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
17958   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
17959   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
17960   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
17961   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
17962   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
17963   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
17964   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
17965   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
17966   case X86ISD::VSHL:               return "X86ISD::VSHL";
17967   case X86ISD::VSRL:               return "X86ISD::VSRL";
17968   case X86ISD::VSRA:               return "X86ISD::VSRA";
17969   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
17970   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
17971   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
17972   case X86ISD::CMPP:               return "X86ISD::CMPP";
17973   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
17974   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
17975   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
17976   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
17977   case X86ISD::ADD:                return "X86ISD::ADD";
17978   case X86ISD::SUB:                return "X86ISD::SUB";
17979   case X86ISD::ADC:                return "X86ISD::ADC";
17980   case X86ISD::SBB:                return "X86ISD::SBB";
17981   case X86ISD::SMUL:               return "X86ISD::SMUL";
17982   case X86ISD::UMUL:               return "X86ISD::UMUL";
17983   case X86ISD::INC:                return "X86ISD::INC";
17984   case X86ISD::DEC:                return "X86ISD::DEC";
17985   case X86ISD::OR:                 return "X86ISD::OR";
17986   case X86ISD::XOR:                return "X86ISD::XOR";
17987   case X86ISD::AND:                return "X86ISD::AND";
17988   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
17989   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
17990   case X86ISD::PTEST:              return "X86ISD::PTEST";
17991   case X86ISD::TESTP:              return "X86ISD::TESTP";
17992   case X86ISD::TESTM:              return "X86ISD::TESTM";
17993   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
17994   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
17995   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
17996   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
17997   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
17998   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
17999   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
18000   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
18001   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
18002   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
18003   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
18004   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
18005   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
18006   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
18007   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
18008   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
18009   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
18010   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
18011   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
18012   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
18013   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
18014   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
18015   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
18016   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
18017   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
18018   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
18019   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
18020   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
18021   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
18022   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
18023   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
18024   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
18025   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
18026   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
18027   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
18028   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
18029   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
18030   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
18031   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
18032   case X86ISD::SAHF:               return "X86ISD::SAHF";
18033   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
18034   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
18035   case X86ISD::FMADD:              return "X86ISD::FMADD";
18036   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
18037   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
18038   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
18039   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
18040   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
18041   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
18042   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
18043   case X86ISD::XTEST:              return "X86ISD::XTEST";
18044   }
18045 }
18046
18047 // isLegalAddressingMode - Return true if the addressing mode represented
18048 // by AM is legal for this target, for a load/store of the specified type.
18049 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
18050                                               Type *Ty) const {
18051   // X86 supports extremely general addressing modes.
18052   CodeModel::Model M = getTargetMachine().getCodeModel();
18053   Reloc::Model R = getTargetMachine().getRelocationModel();
18054
18055   // X86 allows a sign-extended 32-bit immediate field as a displacement.
18056   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
18057     return false;
18058
18059   if (AM.BaseGV) {
18060     unsigned GVFlags =
18061       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
18062
18063     // If a reference to this global requires an extra load, we can't fold it.
18064     if (isGlobalStubReference(GVFlags))
18065       return false;
18066
18067     // If BaseGV requires a register for the PIC base, we cannot also have a
18068     // BaseReg specified.
18069     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
18070       return false;
18071
18072     // If lower 4G is not available, then we must use rip-relative addressing.
18073     if ((M != CodeModel::Small || R != Reloc::Static) &&
18074         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
18075       return false;
18076   }
18077
18078   switch (AM.Scale) {
18079   case 0:
18080   case 1:
18081   case 2:
18082   case 4:
18083   case 8:
18084     // These scales always work.
18085     break;
18086   case 3:
18087   case 5:
18088   case 9:
18089     // These scales are formed with basereg+scalereg.  Only accept if there is
18090     // no basereg yet.
18091     if (AM.HasBaseReg)
18092       return false;
18093     break;
18094   default:  // Other stuff never works.
18095     return false;
18096   }
18097
18098   return true;
18099 }
18100
18101 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
18102   unsigned Bits = Ty->getScalarSizeInBits();
18103
18104   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
18105   // particularly cheaper than those without.
18106   if (Bits == 8)
18107     return false;
18108
18109   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
18110   // variable shifts just as cheap as scalar ones.
18111   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
18112     return false;
18113
18114   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
18115   // fully general vector.
18116   return true;
18117 }
18118
18119 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
18120   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
18121     return false;
18122   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
18123   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
18124   return NumBits1 > NumBits2;
18125 }
18126
18127 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
18128   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
18129     return false;
18130
18131   if (!isTypeLegal(EVT::getEVT(Ty1)))
18132     return false;
18133
18134   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
18135
18136   // Assuming the caller doesn't have a zeroext or signext return parameter,
18137   // truncation all the way down to i1 is valid.
18138   return true;
18139 }
18140
18141 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
18142   return isInt<32>(Imm);
18143 }
18144
18145 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
18146   // Can also use sub to handle negated immediates.
18147   return isInt<32>(Imm);
18148 }
18149
18150 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
18151   if (!VT1.isInteger() || !VT2.isInteger())
18152     return false;
18153   unsigned NumBits1 = VT1.getSizeInBits();
18154   unsigned NumBits2 = VT2.getSizeInBits();
18155   return NumBits1 > NumBits2;
18156 }
18157
18158 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
18159   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
18160   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
18161 }
18162
18163 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
18164   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
18165   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
18166 }
18167
18168 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
18169   EVT VT1 = Val.getValueType();
18170   if (isZExtFree(VT1, VT2))
18171     return true;
18172
18173   if (Val.getOpcode() != ISD::LOAD)
18174     return false;
18175
18176   if (!VT1.isSimple() || !VT1.isInteger() ||
18177       !VT2.isSimple() || !VT2.isInteger())
18178     return false;
18179
18180   switch (VT1.getSimpleVT().SimpleTy) {
18181   default: break;
18182   case MVT::i8:
18183   case MVT::i16:
18184   case MVT::i32:
18185     // X86 has 8, 16, and 32-bit zero-extending loads.
18186     return true;
18187   }
18188
18189   return false;
18190 }
18191
18192 bool
18193 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
18194   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
18195     return false;
18196
18197   VT = VT.getScalarType();
18198
18199   if (!VT.isSimple())
18200     return false;
18201
18202   switch (VT.getSimpleVT().SimpleTy) {
18203   case MVT::f32:
18204   case MVT::f64:
18205     return true;
18206   default:
18207     break;
18208   }
18209
18210   return false;
18211 }
18212
18213 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
18214   // i16 instructions are longer (0x66 prefix) and potentially slower.
18215   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
18216 }
18217
18218 /// isShuffleMaskLegal - Targets can use this to indicate that they only
18219 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
18220 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
18221 /// are assumed to be legal.
18222 bool
18223 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
18224                                       EVT VT) const {
18225   if (!VT.isSimple())
18226     return false;
18227
18228   MVT SVT = VT.getSimpleVT();
18229
18230   // Very little shuffling can be done for 64-bit vectors right now.
18231   if (VT.getSizeInBits() == 64)
18232     return false;
18233
18234   // If this is a single-input shuffle with no 128 bit lane crossings we can
18235   // lower it into pshufb.
18236   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
18237       (SVT.is256BitVector() && Subtarget->hasInt256())) {
18238     bool isLegal = true;
18239     for (unsigned I = 0, E = M.size(); I != E; ++I) {
18240       if (M[I] >= (int)SVT.getVectorNumElements() ||
18241           ShuffleCrosses128bitLane(SVT, I, M[I])) {
18242         isLegal = false;
18243         break;
18244       }
18245     }
18246     if (isLegal)
18247       return true;
18248   }
18249
18250   // FIXME: blends, shifts.
18251   return (SVT.getVectorNumElements() == 2 ||
18252           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
18253           isMOVLMask(M, SVT) ||
18254           isMOVHLPSMask(M, SVT) ||
18255           isSHUFPMask(M, SVT) ||
18256           isPSHUFDMask(M, SVT) ||
18257           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
18258           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
18259           isPALIGNRMask(M, SVT, Subtarget) ||
18260           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
18261           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
18262           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
18263           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
18264           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
18265 }
18266
18267 bool
18268 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
18269                                           EVT VT) const {
18270   if (!VT.isSimple())
18271     return false;
18272
18273   MVT SVT = VT.getSimpleVT();
18274   unsigned NumElts = SVT.getVectorNumElements();
18275   // FIXME: This collection of masks seems suspect.
18276   if (NumElts == 2)
18277     return true;
18278   if (NumElts == 4 && SVT.is128BitVector()) {
18279     return (isMOVLMask(Mask, SVT)  ||
18280             isCommutedMOVLMask(Mask, SVT, true) ||
18281             isSHUFPMask(Mask, SVT) ||
18282             isSHUFPMask(Mask, SVT, /* Commuted */ true));
18283   }
18284   return false;
18285 }
18286
18287 //===----------------------------------------------------------------------===//
18288 //                           X86 Scheduler Hooks
18289 //===----------------------------------------------------------------------===//
18290
18291 /// Utility function to emit xbegin specifying the start of an RTM region.
18292 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
18293                                      const TargetInstrInfo *TII) {
18294   DebugLoc DL = MI->getDebugLoc();
18295
18296   const BasicBlock *BB = MBB->getBasicBlock();
18297   MachineFunction::iterator I = MBB;
18298   ++I;
18299
18300   // For the v = xbegin(), we generate
18301   //
18302   // thisMBB:
18303   //  xbegin sinkMBB
18304   //
18305   // mainMBB:
18306   //  eax = -1
18307   //
18308   // sinkMBB:
18309   //  v = eax
18310
18311   MachineBasicBlock *thisMBB = MBB;
18312   MachineFunction *MF = MBB->getParent();
18313   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
18314   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
18315   MF->insert(I, mainMBB);
18316   MF->insert(I, sinkMBB);
18317
18318   // Transfer the remainder of BB and its successor edges to sinkMBB.
18319   sinkMBB->splice(sinkMBB->begin(), MBB,
18320                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18321   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
18322
18323   // thisMBB:
18324   //  xbegin sinkMBB
18325   //  # fallthrough to mainMBB
18326   //  # abortion to sinkMBB
18327   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
18328   thisMBB->addSuccessor(mainMBB);
18329   thisMBB->addSuccessor(sinkMBB);
18330
18331   // mainMBB:
18332   //  EAX = -1
18333   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
18334   mainMBB->addSuccessor(sinkMBB);
18335
18336   // sinkMBB:
18337   // EAX is live into the sinkMBB
18338   sinkMBB->addLiveIn(X86::EAX);
18339   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18340           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18341     .addReg(X86::EAX);
18342
18343   MI->eraseFromParent();
18344   return sinkMBB;
18345 }
18346
18347 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
18348 // or XMM0_V32I8 in AVX all of this code can be replaced with that
18349 // in the .td file.
18350 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
18351                                        const TargetInstrInfo *TII) {
18352   unsigned Opc;
18353   switch (MI->getOpcode()) {
18354   default: llvm_unreachable("illegal opcode!");
18355   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
18356   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
18357   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
18358   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
18359   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
18360   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
18361   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
18362   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
18363   }
18364
18365   DebugLoc dl = MI->getDebugLoc();
18366   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
18367
18368   unsigned NumArgs = MI->getNumOperands();
18369   for (unsigned i = 1; i < NumArgs; ++i) {
18370     MachineOperand &Op = MI->getOperand(i);
18371     if (!(Op.isReg() && Op.isImplicit()))
18372       MIB.addOperand(Op);
18373   }
18374   if (MI->hasOneMemOperand())
18375     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
18376
18377   BuildMI(*BB, MI, dl,
18378     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18379     .addReg(X86::XMM0);
18380
18381   MI->eraseFromParent();
18382   return BB;
18383 }
18384
18385 // FIXME: Custom handling because TableGen doesn't support multiple implicit
18386 // defs in an instruction pattern
18387 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
18388                                        const TargetInstrInfo *TII) {
18389   unsigned Opc;
18390   switch (MI->getOpcode()) {
18391   default: llvm_unreachable("illegal opcode!");
18392   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
18393   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
18394   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
18395   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
18396   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
18397   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
18398   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
18399   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
18400   }
18401
18402   DebugLoc dl = MI->getDebugLoc();
18403   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
18404
18405   unsigned NumArgs = MI->getNumOperands(); // remove the results
18406   for (unsigned i = 1; i < NumArgs; ++i) {
18407     MachineOperand &Op = MI->getOperand(i);
18408     if (!(Op.isReg() && Op.isImplicit()))
18409       MIB.addOperand(Op);
18410   }
18411   if (MI->hasOneMemOperand())
18412     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
18413
18414   BuildMI(*BB, MI, dl,
18415     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18416     .addReg(X86::ECX);
18417
18418   MI->eraseFromParent();
18419   return BB;
18420 }
18421
18422 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
18423                                        const TargetInstrInfo *TII,
18424                                        const X86Subtarget* Subtarget) {
18425   DebugLoc dl = MI->getDebugLoc();
18426
18427   // Address into RAX/EAX, other two args into ECX, EDX.
18428   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
18429   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
18430   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
18431   for (int i = 0; i < X86::AddrNumOperands; ++i)
18432     MIB.addOperand(MI->getOperand(i));
18433
18434   unsigned ValOps = X86::AddrNumOperands;
18435   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
18436     .addReg(MI->getOperand(ValOps).getReg());
18437   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
18438     .addReg(MI->getOperand(ValOps+1).getReg());
18439
18440   // The instruction doesn't actually take any operands though.
18441   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
18442
18443   MI->eraseFromParent(); // The pseudo is gone now.
18444   return BB;
18445 }
18446
18447 MachineBasicBlock *
18448 X86TargetLowering::EmitVAARG64WithCustomInserter(
18449                    MachineInstr *MI,
18450                    MachineBasicBlock *MBB) const {
18451   // Emit va_arg instruction on X86-64.
18452
18453   // Operands to this pseudo-instruction:
18454   // 0  ) Output        : destination address (reg)
18455   // 1-5) Input         : va_list address (addr, i64mem)
18456   // 6  ) ArgSize       : Size (in bytes) of vararg type
18457   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
18458   // 8  ) Align         : Alignment of type
18459   // 9  ) EFLAGS (implicit-def)
18460
18461   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
18462   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
18463
18464   unsigned DestReg = MI->getOperand(0).getReg();
18465   MachineOperand &Base = MI->getOperand(1);
18466   MachineOperand &Scale = MI->getOperand(2);
18467   MachineOperand &Index = MI->getOperand(3);
18468   MachineOperand &Disp = MI->getOperand(4);
18469   MachineOperand &Segment = MI->getOperand(5);
18470   unsigned ArgSize = MI->getOperand(6).getImm();
18471   unsigned ArgMode = MI->getOperand(7).getImm();
18472   unsigned Align = MI->getOperand(8).getImm();
18473
18474   // Memory Reference
18475   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
18476   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18477   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18478
18479   // Machine Information
18480   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18481   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
18482   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
18483   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
18484   DebugLoc DL = MI->getDebugLoc();
18485
18486   // struct va_list {
18487   //   i32   gp_offset
18488   //   i32   fp_offset
18489   //   i64   overflow_area (address)
18490   //   i64   reg_save_area (address)
18491   // }
18492   // sizeof(va_list) = 24
18493   // alignment(va_list) = 8
18494
18495   unsigned TotalNumIntRegs = 6;
18496   unsigned TotalNumXMMRegs = 8;
18497   bool UseGPOffset = (ArgMode == 1);
18498   bool UseFPOffset = (ArgMode == 2);
18499   unsigned MaxOffset = TotalNumIntRegs * 8 +
18500                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
18501
18502   /* Align ArgSize to a multiple of 8 */
18503   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
18504   bool NeedsAlign = (Align > 8);
18505
18506   MachineBasicBlock *thisMBB = MBB;
18507   MachineBasicBlock *overflowMBB;
18508   MachineBasicBlock *offsetMBB;
18509   MachineBasicBlock *endMBB;
18510
18511   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
18512   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
18513   unsigned OffsetReg = 0;
18514
18515   if (!UseGPOffset && !UseFPOffset) {
18516     // If we only pull from the overflow region, we don't create a branch.
18517     // We don't need to alter control flow.
18518     OffsetDestReg = 0; // unused
18519     OverflowDestReg = DestReg;
18520
18521     offsetMBB = nullptr;
18522     overflowMBB = thisMBB;
18523     endMBB = thisMBB;
18524   } else {
18525     // First emit code to check if gp_offset (or fp_offset) is below the bound.
18526     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
18527     // If not, pull from overflow_area. (branch to overflowMBB)
18528     //
18529     //       thisMBB
18530     //         |     .
18531     //         |        .
18532     //     offsetMBB   overflowMBB
18533     //         |        .
18534     //         |     .
18535     //        endMBB
18536
18537     // Registers for the PHI in endMBB
18538     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
18539     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
18540
18541     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18542     MachineFunction *MF = MBB->getParent();
18543     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18544     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18545     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18546
18547     MachineFunction::iterator MBBIter = MBB;
18548     ++MBBIter;
18549
18550     // Insert the new basic blocks
18551     MF->insert(MBBIter, offsetMBB);
18552     MF->insert(MBBIter, overflowMBB);
18553     MF->insert(MBBIter, endMBB);
18554
18555     // Transfer the remainder of MBB and its successor edges to endMBB.
18556     endMBB->splice(endMBB->begin(), thisMBB,
18557                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
18558     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
18559
18560     // Make offsetMBB and overflowMBB successors of thisMBB
18561     thisMBB->addSuccessor(offsetMBB);
18562     thisMBB->addSuccessor(overflowMBB);
18563
18564     // endMBB is a successor of both offsetMBB and overflowMBB
18565     offsetMBB->addSuccessor(endMBB);
18566     overflowMBB->addSuccessor(endMBB);
18567
18568     // Load the offset value into a register
18569     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
18570     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
18571       .addOperand(Base)
18572       .addOperand(Scale)
18573       .addOperand(Index)
18574       .addDisp(Disp, UseFPOffset ? 4 : 0)
18575       .addOperand(Segment)
18576       .setMemRefs(MMOBegin, MMOEnd);
18577
18578     // Check if there is enough room left to pull this argument.
18579     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
18580       .addReg(OffsetReg)
18581       .addImm(MaxOffset + 8 - ArgSizeA8);
18582
18583     // Branch to "overflowMBB" if offset >= max
18584     // Fall through to "offsetMBB" otherwise
18585     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
18586       .addMBB(overflowMBB);
18587   }
18588
18589   // In offsetMBB, emit code to use the reg_save_area.
18590   if (offsetMBB) {
18591     assert(OffsetReg != 0);
18592
18593     // Read the reg_save_area address.
18594     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
18595     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
18596       .addOperand(Base)
18597       .addOperand(Scale)
18598       .addOperand(Index)
18599       .addDisp(Disp, 16)
18600       .addOperand(Segment)
18601       .setMemRefs(MMOBegin, MMOEnd);
18602
18603     // Zero-extend the offset
18604     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
18605       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
18606         .addImm(0)
18607         .addReg(OffsetReg)
18608         .addImm(X86::sub_32bit);
18609
18610     // Add the offset to the reg_save_area to get the final address.
18611     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
18612       .addReg(OffsetReg64)
18613       .addReg(RegSaveReg);
18614
18615     // Compute the offset for the next argument
18616     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
18617     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
18618       .addReg(OffsetReg)
18619       .addImm(UseFPOffset ? 16 : 8);
18620
18621     // Store it back into the va_list.
18622     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
18623       .addOperand(Base)
18624       .addOperand(Scale)
18625       .addOperand(Index)
18626       .addDisp(Disp, UseFPOffset ? 4 : 0)
18627       .addOperand(Segment)
18628       .addReg(NextOffsetReg)
18629       .setMemRefs(MMOBegin, MMOEnd);
18630
18631     // Jump to endMBB
18632     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
18633       .addMBB(endMBB);
18634   }
18635
18636   //
18637   // Emit code to use overflow area
18638   //
18639
18640   // Load the overflow_area address into a register.
18641   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
18642   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
18643     .addOperand(Base)
18644     .addOperand(Scale)
18645     .addOperand(Index)
18646     .addDisp(Disp, 8)
18647     .addOperand(Segment)
18648     .setMemRefs(MMOBegin, MMOEnd);
18649
18650   // If we need to align it, do so. Otherwise, just copy the address
18651   // to OverflowDestReg.
18652   if (NeedsAlign) {
18653     // Align the overflow address
18654     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
18655     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
18656
18657     // aligned_addr = (addr + (align-1)) & ~(align-1)
18658     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
18659       .addReg(OverflowAddrReg)
18660       .addImm(Align-1);
18661
18662     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
18663       .addReg(TmpReg)
18664       .addImm(~(uint64_t)(Align-1));
18665   } else {
18666     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
18667       .addReg(OverflowAddrReg);
18668   }
18669
18670   // Compute the next overflow address after this argument.
18671   // (the overflow address should be kept 8-byte aligned)
18672   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
18673   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
18674     .addReg(OverflowDestReg)
18675     .addImm(ArgSizeA8);
18676
18677   // Store the new overflow address.
18678   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
18679     .addOperand(Base)
18680     .addOperand(Scale)
18681     .addOperand(Index)
18682     .addDisp(Disp, 8)
18683     .addOperand(Segment)
18684     .addReg(NextAddrReg)
18685     .setMemRefs(MMOBegin, MMOEnd);
18686
18687   // If we branched, emit the PHI to the front of endMBB.
18688   if (offsetMBB) {
18689     BuildMI(*endMBB, endMBB->begin(), DL,
18690             TII->get(X86::PHI), DestReg)
18691       .addReg(OffsetDestReg).addMBB(offsetMBB)
18692       .addReg(OverflowDestReg).addMBB(overflowMBB);
18693   }
18694
18695   // Erase the pseudo instruction
18696   MI->eraseFromParent();
18697
18698   return endMBB;
18699 }
18700
18701 MachineBasicBlock *
18702 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
18703                                                  MachineInstr *MI,
18704                                                  MachineBasicBlock *MBB) const {
18705   // Emit code to save XMM registers to the stack. The ABI says that the
18706   // number of registers to save is given in %al, so it's theoretically
18707   // possible to do an indirect jump trick to avoid saving all of them,
18708   // however this code takes a simpler approach and just executes all
18709   // of the stores if %al is non-zero. It's less code, and it's probably
18710   // easier on the hardware branch predictor, and stores aren't all that
18711   // expensive anyway.
18712
18713   // Create the new basic blocks. One block contains all the XMM stores,
18714   // and one block is the final destination regardless of whether any
18715   // stores were performed.
18716   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18717   MachineFunction *F = MBB->getParent();
18718   MachineFunction::iterator MBBIter = MBB;
18719   ++MBBIter;
18720   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
18721   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
18722   F->insert(MBBIter, XMMSaveMBB);
18723   F->insert(MBBIter, EndMBB);
18724
18725   // Transfer the remainder of MBB and its successor edges to EndMBB.
18726   EndMBB->splice(EndMBB->begin(), MBB,
18727                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18728   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
18729
18730   // The original block will now fall through to the XMM save block.
18731   MBB->addSuccessor(XMMSaveMBB);
18732   // The XMMSaveMBB will fall through to the end block.
18733   XMMSaveMBB->addSuccessor(EndMBB);
18734
18735   // Now add the instructions.
18736   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18737   DebugLoc DL = MI->getDebugLoc();
18738
18739   unsigned CountReg = MI->getOperand(0).getReg();
18740   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
18741   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
18742
18743   if (!Subtarget->isTargetWin64()) {
18744     // If %al is 0, branch around the XMM save block.
18745     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
18746     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
18747     MBB->addSuccessor(EndMBB);
18748   }
18749
18750   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
18751   // that was just emitted, but clearly shouldn't be "saved".
18752   assert((MI->getNumOperands() <= 3 ||
18753           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
18754           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
18755          && "Expected last argument to be EFLAGS");
18756   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
18757   // In the XMM save block, save all the XMM argument registers.
18758   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
18759     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
18760     MachineMemOperand *MMO =
18761       F->getMachineMemOperand(
18762           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
18763         MachineMemOperand::MOStore,
18764         /*Size=*/16, /*Align=*/16);
18765     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
18766       .addFrameIndex(RegSaveFrameIndex)
18767       .addImm(/*Scale=*/1)
18768       .addReg(/*IndexReg=*/0)
18769       .addImm(/*Disp=*/Offset)
18770       .addReg(/*Segment=*/0)
18771       .addReg(MI->getOperand(i).getReg())
18772       .addMemOperand(MMO);
18773   }
18774
18775   MI->eraseFromParent();   // The pseudo instruction is gone now.
18776
18777   return EndMBB;
18778 }
18779
18780 // The EFLAGS operand of SelectItr might be missing a kill marker
18781 // because there were multiple uses of EFLAGS, and ISel didn't know
18782 // which to mark. Figure out whether SelectItr should have had a
18783 // kill marker, and set it if it should. Returns the correct kill
18784 // marker value.
18785 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
18786                                      MachineBasicBlock* BB,
18787                                      const TargetRegisterInfo* TRI) {
18788   // Scan forward through BB for a use/def of EFLAGS.
18789   MachineBasicBlock::iterator miI(std::next(SelectItr));
18790   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
18791     const MachineInstr& mi = *miI;
18792     if (mi.readsRegister(X86::EFLAGS))
18793       return false;
18794     if (mi.definesRegister(X86::EFLAGS))
18795       break; // Should have kill-flag - update below.
18796   }
18797
18798   // If we hit the end of the block, check whether EFLAGS is live into a
18799   // successor.
18800   if (miI == BB->end()) {
18801     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
18802                                           sEnd = BB->succ_end();
18803          sItr != sEnd; ++sItr) {
18804       MachineBasicBlock* succ = *sItr;
18805       if (succ->isLiveIn(X86::EFLAGS))
18806         return false;
18807     }
18808   }
18809
18810   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
18811   // out. SelectMI should have a kill flag on EFLAGS.
18812   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
18813   return true;
18814 }
18815
18816 MachineBasicBlock *
18817 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
18818                                      MachineBasicBlock *BB) const {
18819   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18820   DebugLoc DL = MI->getDebugLoc();
18821
18822   // To "insert" a SELECT_CC instruction, we actually have to insert the
18823   // diamond control-flow pattern.  The incoming instruction knows the
18824   // destination vreg to set, the condition code register to branch on, the
18825   // true/false values to select between, and a branch opcode to use.
18826   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18827   MachineFunction::iterator It = BB;
18828   ++It;
18829
18830   //  thisMBB:
18831   //  ...
18832   //   TrueVal = ...
18833   //   cmpTY ccX, r1, r2
18834   //   bCC copy1MBB
18835   //   fallthrough --> copy0MBB
18836   MachineBasicBlock *thisMBB = BB;
18837   MachineFunction *F = BB->getParent();
18838   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
18839   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
18840   F->insert(It, copy0MBB);
18841   F->insert(It, sinkMBB);
18842
18843   // If the EFLAGS register isn't dead in the terminator, then claim that it's
18844   // live into the sink and copy blocks.
18845   const TargetRegisterInfo *TRI =
18846       BB->getParent()->getSubtarget().getRegisterInfo();
18847   if (!MI->killsRegister(X86::EFLAGS) &&
18848       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
18849     copy0MBB->addLiveIn(X86::EFLAGS);
18850     sinkMBB->addLiveIn(X86::EFLAGS);
18851   }
18852
18853   // Transfer the remainder of BB and its successor edges to sinkMBB.
18854   sinkMBB->splice(sinkMBB->begin(), BB,
18855                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
18856   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
18857
18858   // Add the true and fallthrough blocks as its successors.
18859   BB->addSuccessor(copy0MBB);
18860   BB->addSuccessor(sinkMBB);
18861
18862   // Create the conditional branch instruction.
18863   unsigned Opc =
18864     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
18865   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
18866
18867   //  copy0MBB:
18868   //   %FalseValue = ...
18869   //   # fallthrough to sinkMBB
18870   copy0MBB->addSuccessor(sinkMBB);
18871
18872   //  sinkMBB:
18873   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
18874   //  ...
18875   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18876           TII->get(X86::PHI), MI->getOperand(0).getReg())
18877     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
18878     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
18879
18880   MI->eraseFromParent();   // The pseudo instruction is gone now.
18881   return sinkMBB;
18882 }
18883
18884 MachineBasicBlock *
18885 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
18886                                         bool Is64Bit) const {
18887   MachineFunction *MF = BB->getParent();
18888   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18889   DebugLoc DL = MI->getDebugLoc();
18890   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18891
18892   assert(MF->shouldSplitStack());
18893
18894   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
18895   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
18896
18897   // BB:
18898   //  ... [Till the alloca]
18899   // If stacklet is not large enough, jump to mallocMBB
18900   //
18901   // bumpMBB:
18902   //  Allocate by subtracting from RSP
18903   //  Jump to continueMBB
18904   //
18905   // mallocMBB:
18906   //  Allocate by call to runtime
18907   //
18908   // continueMBB:
18909   //  ...
18910   //  [rest of original BB]
18911   //
18912
18913   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18914   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18915   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18916
18917   MachineRegisterInfo &MRI = MF->getRegInfo();
18918   const TargetRegisterClass *AddrRegClass =
18919     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
18920
18921   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18922     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
18923     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
18924     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
18925     sizeVReg = MI->getOperand(1).getReg(),
18926     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
18927
18928   MachineFunction::iterator MBBIter = BB;
18929   ++MBBIter;
18930
18931   MF->insert(MBBIter, bumpMBB);
18932   MF->insert(MBBIter, mallocMBB);
18933   MF->insert(MBBIter, continueMBB);
18934
18935   continueMBB->splice(continueMBB->begin(), BB,
18936                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
18937   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
18938
18939   // Add code to the main basic block to check if the stack limit has been hit,
18940   // and if so, jump to mallocMBB otherwise to bumpMBB.
18941   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
18942   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
18943     .addReg(tmpSPVReg).addReg(sizeVReg);
18944   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
18945     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
18946     .addReg(SPLimitVReg);
18947   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
18948
18949   // bumpMBB simply decreases the stack pointer, since we know the current
18950   // stacklet has enough space.
18951   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
18952     .addReg(SPLimitVReg);
18953   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
18954     .addReg(SPLimitVReg);
18955   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18956
18957   // Calls into a routine in libgcc to allocate more space from the heap.
18958   const uint32_t *RegMask = MF->getTarget()
18959                                 .getSubtargetImpl()
18960                                 ->getRegisterInfo()
18961                                 ->getCallPreservedMask(CallingConv::C);
18962   if (Is64Bit) {
18963     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
18964       .addReg(sizeVReg);
18965     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
18966       .addExternalSymbol("__morestack_allocate_stack_space")
18967       .addRegMask(RegMask)
18968       .addReg(X86::RDI, RegState::Implicit)
18969       .addReg(X86::RAX, RegState::ImplicitDefine);
18970   } else {
18971     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
18972       .addImm(12);
18973     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
18974     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
18975       .addExternalSymbol("__morestack_allocate_stack_space")
18976       .addRegMask(RegMask)
18977       .addReg(X86::EAX, RegState::ImplicitDefine);
18978   }
18979
18980   if (!Is64Bit)
18981     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
18982       .addImm(16);
18983
18984   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
18985     .addReg(Is64Bit ? X86::RAX : X86::EAX);
18986   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
18987
18988   // Set up the CFG correctly.
18989   BB->addSuccessor(bumpMBB);
18990   BB->addSuccessor(mallocMBB);
18991   mallocMBB->addSuccessor(continueMBB);
18992   bumpMBB->addSuccessor(continueMBB);
18993
18994   // Take care of the PHI nodes.
18995   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
18996           MI->getOperand(0).getReg())
18997     .addReg(mallocPtrVReg).addMBB(mallocMBB)
18998     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
18999
19000   // Delete the original pseudo instruction.
19001   MI->eraseFromParent();
19002
19003   // And we're done.
19004   return continueMBB;
19005 }
19006
19007 MachineBasicBlock *
19008 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
19009                                         MachineBasicBlock *BB) const {
19010   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
19011   DebugLoc DL = MI->getDebugLoc();
19012
19013   assert(!Subtarget->isTargetMacho());
19014
19015   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
19016   // non-trivial part is impdef of ESP.
19017
19018   if (Subtarget->isTargetWin64()) {
19019     if (Subtarget->isTargetCygMing()) {
19020       // ___chkstk(Mingw64):
19021       // Clobbers R10, R11, RAX and EFLAGS.
19022       // Updates RSP.
19023       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
19024         .addExternalSymbol("___chkstk")
19025         .addReg(X86::RAX, RegState::Implicit)
19026         .addReg(X86::RSP, RegState::Implicit)
19027         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
19028         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
19029         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19030     } else {
19031       // __chkstk(MSVCRT): does not update stack pointer.
19032       // Clobbers R10, R11 and EFLAGS.
19033       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
19034         .addExternalSymbol("__chkstk")
19035         .addReg(X86::RAX, RegState::Implicit)
19036         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19037       // RAX has the offset to be subtracted from RSP.
19038       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
19039         .addReg(X86::RSP)
19040         .addReg(X86::RAX);
19041     }
19042   } else {
19043     const char *StackProbeSymbol =
19044       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
19045
19046     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
19047       .addExternalSymbol(StackProbeSymbol)
19048       .addReg(X86::EAX, RegState::Implicit)
19049       .addReg(X86::ESP, RegState::Implicit)
19050       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
19051       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
19052       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19053   }
19054
19055   MI->eraseFromParent();   // The pseudo instruction is gone now.
19056   return BB;
19057 }
19058
19059 MachineBasicBlock *
19060 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
19061                                       MachineBasicBlock *BB) const {
19062   // This is pretty easy.  We're taking the value that we received from
19063   // our load from the relocation, sticking it in either RDI (x86-64)
19064   // or EAX and doing an indirect call.  The return value will then
19065   // be in the normal return register.
19066   MachineFunction *F = BB->getParent();
19067   const X86InstrInfo *TII =
19068       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
19069   DebugLoc DL = MI->getDebugLoc();
19070
19071   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
19072   assert(MI->getOperand(3).isGlobal() && "This should be a global");
19073
19074   // Get a register mask for the lowered call.
19075   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
19076   // proper register mask.
19077   const uint32_t *RegMask = F->getTarget()
19078                                 .getSubtargetImpl()
19079                                 ->getRegisterInfo()
19080                                 ->getCallPreservedMask(CallingConv::C);
19081   if (Subtarget->is64Bit()) {
19082     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19083                                       TII->get(X86::MOV64rm), X86::RDI)
19084     .addReg(X86::RIP)
19085     .addImm(0).addReg(0)
19086     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19087                       MI->getOperand(3).getTargetFlags())
19088     .addReg(0);
19089     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
19090     addDirectMem(MIB, X86::RDI);
19091     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
19092   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
19093     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19094                                       TII->get(X86::MOV32rm), X86::EAX)
19095     .addReg(0)
19096     .addImm(0).addReg(0)
19097     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19098                       MI->getOperand(3).getTargetFlags())
19099     .addReg(0);
19100     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
19101     addDirectMem(MIB, X86::EAX);
19102     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
19103   } else {
19104     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19105                                       TII->get(X86::MOV32rm), X86::EAX)
19106     .addReg(TII->getGlobalBaseReg(F))
19107     .addImm(0).addReg(0)
19108     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19109                       MI->getOperand(3).getTargetFlags())
19110     .addReg(0);
19111     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
19112     addDirectMem(MIB, X86::EAX);
19113     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
19114   }
19115
19116   MI->eraseFromParent(); // The pseudo instruction is gone now.
19117   return BB;
19118 }
19119
19120 MachineBasicBlock *
19121 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
19122                                     MachineBasicBlock *MBB) const {
19123   DebugLoc DL = MI->getDebugLoc();
19124   MachineFunction *MF = MBB->getParent();
19125   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19126   MachineRegisterInfo &MRI = MF->getRegInfo();
19127
19128   const BasicBlock *BB = MBB->getBasicBlock();
19129   MachineFunction::iterator I = MBB;
19130   ++I;
19131
19132   // Memory Reference
19133   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19134   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19135
19136   unsigned DstReg;
19137   unsigned MemOpndSlot = 0;
19138
19139   unsigned CurOp = 0;
19140
19141   DstReg = MI->getOperand(CurOp++).getReg();
19142   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
19143   assert(RC->hasType(MVT::i32) && "Invalid destination!");
19144   unsigned mainDstReg = MRI.createVirtualRegister(RC);
19145   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
19146
19147   MemOpndSlot = CurOp;
19148
19149   MVT PVT = getPointerTy();
19150   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
19151          "Invalid Pointer Size!");
19152
19153   // For v = setjmp(buf), we generate
19154   //
19155   // thisMBB:
19156   //  buf[LabelOffset] = restoreMBB
19157   //  SjLjSetup restoreMBB
19158   //
19159   // mainMBB:
19160   //  v_main = 0
19161   //
19162   // sinkMBB:
19163   //  v = phi(main, restore)
19164   //
19165   // restoreMBB:
19166   //  v_restore = 1
19167
19168   MachineBasicBlock *thisMBB = MBB;
19169   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
19170   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
19171   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
19172   MF->insert(I, mainMBB);
19173   MF->insert(I, sinkMBB);
19174   MF->push_back(restoreMBB);
19175
19176   MachineInstrBuilder MIB;
19177
19178   // Transfer the remainder of BB and its successor edges to sinkMBB.
19179   sinkMBB->splice(sinkMBB->begin(), MBB,
19180                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19181   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
19182
19183   // thisMBB:
19184   unsigned PtrStoreOpc = 0;
19185   unsigned LabelReg = 0;
19186   const int64_t LabelOffset = 1 * PVT.getStoreSize();
19187   Reloc::Model RM = MF->getTarget().getRelocationModel();
19188   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
19189                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
19190
19191   // Prepare IP either in reg or imm.
19192   if (!UseImmLabel) {
19193     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
19194     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
19195     LabelReg = MRI.createVirtualRegister(PtrRC);
19196     if (Subtarget->is64Bit()) {
19197       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
19198               .addReg(X86::RIP)
19199               .addImm(0)
19200               .addReg(0)
19201               .addMBB(restoreMBB)
19202               .addReg(0);
19203     } else {
19204       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
19205       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
19206               .addReg(XII->getGlobalBaseReg(MF))
19207               .addImm(0)
19208               .addReg(0)
19209               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
19210               .addReg(0);
19211     }
19212   } else
19213     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
19214   // Store IP
19215   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
19216   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19217     if (i == X86::AddrDisp)
19218       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
19219     else
19220       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
19221   }
19222   if (!UseImmLabel)
19223     MIB.addReg(LabelReg);
19224   else
19225     MIB.addMBB(restoreMBB);
19226   MIB.setMemRefs(MMOBegin, MMOEnd);
19227   // Setup
19228   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
19229           .addMBB(restoreMBB);
19230
19231   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
19232       MF->getSubtarget().getRegisterInfo());
19233   MIB.addRegMask(RegInfo->getNoPreservedMask());
19234   thisMBB->addSuccessor(mainMBB);
19235   thisMBB->addSuccessor(restoreMBB);
19236
19237   // mainMBB:
19238   //  EAX = 0
19239   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
19240   mainMBB->addSuccessor(sinkMBB);
19241
19242   // sinkMBB:
19243   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19244           TII->get(X86::PHI), DstReg)
19245     .addReg(mainDstReg).addMBB(mainMBB)
19246     .addReg(restoreDstReg).addMBB(restoreMBB);
19247
19248   // restoreMBB:
19249   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
19250   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
19251   restoreMBB->addSuccessor(sinkMBB);
19252
19253   MI->eraseFromParent();
19254   return sinkMBB;
19255 }
19256
19257 MachineBasicBlock *
19258 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
19259                                      MachineBasicBlock *MBB) const {
19260   DebugLoc DL = MI->getDebugLoc();
19261   MachineFunction *MF = MBB->getParent();
19262   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19263   MachineRegisterInfo &MRI = MF->getRegInfo();
19264
19265   // Memory Reference
19266   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19267   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19268
19269   MVT PVT = getPointerTy();
19270   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
19271          "Invalid Pointer Size!");
19272
19273   const TargetRegisterClass *RC =
19274     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
19275   unsigned Tmp = MRI.createVirtualRegister(RC);
19276   // Since FP is only updated here but NOT referenced, it's treated as GPR.
19277   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
19278       MF->getSubtarget().getRegisterInfo());
19279   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
19280   unsigned SP = RegInfo->getStackRegister();
19281
19282   MachineInstrBuilder MIB;
19283
19284   const int64_t LabelOffset = 1 * PVT.getStoreSize();
19285   const int64_t SPOffset = 2 * PVT.getStoreSize();
19286
19287   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
19288   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
19289
19290   // Reload FP
19291   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
19292   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
19293     MIB.addOperand(MI->getOperand(i));
19294   MIB.setMemRefs(MMOBegin, MMOEnd);
19295   // Reload IP
19296   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
19297   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19298     if (i == X86::AddrDisp)
19299       MIB.addDisp(MI->getOperand(i), LabelOffset);
19300     else
19301       MIB.addOperand(MI->getOperand(i));
19302   }
19303   MIB.setMemRefs(MMOBegin, MMOEnd);
19304   // Reload SP
19305   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
19306   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19307     if (i == X86::AddrDisp)
19308       MIB.addDisp(MI->getOperand(i), SPOffset);
19309     else
19310       MIB.addOperand(MI->getOperand(i));
19311   }
19312   MIB.setMemRefs(MMOBegin, MMOEnd);
19313   // Jump
19314   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
19315
19316   MI->eraseFromParent();
19317   return MBB;
19318 }
19319
19320 // Replace 213-type (isel default) FMA3 instructions with 231-type for
19321 // accumulator loops. Writing back to the accumulator allows the coalescer
19322 // to remove extra copies in the loop.   
19323 MachineBasicBlock *
19324 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
19325                                  MachineBasicBlock *MBB) const {
19326   MachineOperand &AddendOp = MI->getOperand(3);
19327
19328   // Bail out early if the addend isn't a register - we can't switch these.
19329   if (!AddendOp.isReg())
19330     return MBB;
19331
19332   MachineFunction &MF = *MBB->getParent();
19333   MachineRegisterInfo &MRI = MF.getRegInfo();
19334
19335   // Check whether the addend is defined by a PHI:
19336   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
19337   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
19338   if (!AddendDef.isPHI())
19339     return MBB;
19340
19341   // Look for the following pattern:
19342   // loop:
19343   //   %addend = phi [%entry, 0], [%loop, %result]
19344   //   ...
19345   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
19346
19347   // Replace with:
19348   //   loop:
19349   //   %addend = phi [%entry, 0], [%loop, %result]
19350   //   ...
19351   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
19352
19353   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
19354     assert(AddendDef.getOperand(i).isReg());
19355     MachineOperand PHISrcOp = AddendDef.getOperand(i);
19356     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
19357     if (&PHISrcInst == MI) {
19358       // Found a matching instruction.
19359       unsigned NewFMAOpc = 0;
19360       switch (MI->getOpcode()) {
19361         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
19362         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
19363         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
19364         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
19365         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
19366         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
19367         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
19368         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
19369         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
19370         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
19371         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
19372         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
19373         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
19374         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
19375         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
19376         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
19377         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
19378         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
19379         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
19380         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
19381         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
19382         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
19383         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
19384         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
19385         default: llvm_unreachable("Unrecognized FMA variant.");
19386       }
19387
19388       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
19389       MachineInstrBuilder MIB =
19390         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
19391         .addOperand(MI->getOperand(0))
19392         .addOperand(MI->getOperand(3))
19393         .addOperand(MI->getOperand(2))
19394         .addOperand(MI->getOperand(1));
19395       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
19396       MI->eraseFromParent();
19397     }
19398   }
19399
19400   return MBB;
19401 }
19402
19403 MachineBasicBlock *
19404 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
19405                                                MachineBasicBlock *BB) const {
19406   switch (MI->getOpcode()) {
19407   default: llvm_unreachable("Unexpected instr type to insert");
19408   case X86::TAILJMPd64:
19409   case X86::TAILJMPr64:
19410   case X86::TAILJMPm64:
19411     llvm_unreachable("TAILJMP64 would not be touched here.");
19412   case X86::TCRETURNdi64:
19413   case X86::TCRETURNri64:
19414   case X86::TCRETURNmi64:
19415     return BB;
19416   case X86::WIN_ALLOCA:
19417     return EmitLoweredWinAlloca(MI, BB);
19418   case X86::SEG_ALLOCA_32:
19419     return EmitLoweredSegAlloca(MI, BB, false);
19420   case X86::SEG_ALLOCA_64:
19421     return EmitLoweredSegAlloca(MI, BB, true);
19422   case X86::TLSCall_32:
19423   case X86::TLSCall_64:
19424     return EmitLoweredTLSCall(MI, BB);
19425   case X86::CMOV_GR8:
19426   case X86::CMOV_FR32:
19427   case X86::CMOV_FR64:
19428   case X86::CMOV_V4F32:
19429   case X86::CMOV_V2F64:
19430   case X86::CMOV_V2I64:
19431   case X86::CMOV_V8F32:
19432   case X86::CMOV_V4F64:
19433   case X86::CMOV_V4I64:
19434   case X86::CMOV_V16F32:
19435   case X86::CMOV_V8F64:
19436   case X86::CMOV_V8I64:
19437   case X86::CMOV_GR16:
19438   case X86::CMOV_GR32:
19439   case X86::CMOV_RFP32:
19440   case X86::CMOV_RFP64:
19441   case X86::CMOV_RFP80:
19442     return EmitLoweredSelect(MI, BB);
19443
19444   case X86::FP32_TO_INT16_IN_MEM:
19445   case X86::FP32_TO_INT32_IN_MEM:
19446   case X86::FP32_TO_INT64_IN_MEM:
19447   case X86::FP64_TO_INT16_IN_MEM:
19448   case X86::FP64_TO_INT32_IN_MEM:
19449   case X86::FP64_TO_INT64_IN_MEM:
19450   case X86::FP80_TO_INT16_IN_MEM:
19451   case X86::FP80_TO_INT32_IN_MEM:
19452   case X86::FP80_TO_INT64_IN_MEM: {
19453     MachineFunction *F = BB->getParent();
19454     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
19455     DebugLoc DL = MI->getDebugLoc();
19456
19457     // Change the floating point control register to use "round towards zero"
19458     // mode when truncating to an integer value.
19459     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
19460     addFrameReference(BuildMI(*BB, MI, DL,
19461                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
19462
19463     // Load the old value of the high byte of the control word...
19464     unsigned OldCW =
19465       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
19466     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
19467                       CWFrameIdx);
19468
19469     // Set the high part to be round to zero...
19470     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
19471       .addImm(0xC7F);
19472
19473     // Reload the modified control word now...
19474     addFrameReference(BuildMI(*BB, MI, DL,
19475                               TII->get(X86::FLDCW16m)), CWFrameIdx);
19476
19477     // Restore the memory image of control word to original value
19478     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
19479       .addReg(OldCW);
19480
19481     // Get the X86 opcode to use.
19482     unsigned Opc;
19483     switch (MI->getOpcode()) {
19484     default: llvm_unreachable("illegal opcode!");
19485     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
19486     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
19487     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
19488     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
19489     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
19490     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
19491     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
19492     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
19493     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
19494     }
19495
19496     X86AddressMode AM;
19497     MachineOperand &Op = MI->getOperand(0);
19498     if (Op.isReg()) {
19499       AM.BaseType = X86AddressMode::RegBase;
19500       AM.Base.Reg = Op.getReg();
19501     } else {
19502       AM.BaseType = X86AddressMode::FrameIndexBase;
19503       AM.Base.FrameIndex = Op.getIndex();
19504     }
19505     Op = MI->getOperand(1);
19506     if (Op.isImm())
19507       AM.Scale = Op.getImm();
19508     Op = MI->getOperand(2);
19509     if (Op.isImm())
19510       AM.IndexReg = Op.getImm();
19511     Op = MI->getOperand(3);
19512     if (Op.isGlobal()) {
19513       AM.GV = Op.getGlobal();
19514     } else {
19515       AM.Disp = Op.getImm();
19516     }
19517     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
19518                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
19519
19520     // Reload the original control word now.
19521     addFrameReference(BuildMI(*BB, MI, DL,
19522                               TII->get(X86::FLDCW16m)), CWFrameIdx);
19523
19524     MI->eraseFromParent();   // The pseudo instruction is gone now.
19525     return BB;
19526   }
19527     // String/text processing lowering.
19528   case X86::PCMPISTRM128REG:
19529   case X86::VPCMPISTRM128REG:
19530   case X86::PCMPISTRM128MEM:
19531   case X86::VPCMPISTRM128MEM:
19532   case X86::PCMPESTRM128REG:
19533   case X86::VPCMPESTRM128REG:
19534   case X86::PCMPESTRM128MEM:
19535   case X86::VPCMPESTRM128MEM:
19536     assert(Subtarget->hasSSE42() &&
19537            "Target must have SSE4.2 or AVX features enabled");
19538     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19539
19540   // String/text processing lowering.
19541   case X86::PCMPISTRIREG:
19542   case X86::VPCMPISTRIREG:
19543   case X86::PCMPISTRIMEM:
19544   case X86::VPCMPISTRIMEM:
19545   case X86::PCMPESTRIREG:
19546   case X86::VPCMPESTRIREG:
19547   case X86::PCMPESTRIMEM:
19548   case X86::VPCMPESTRIMEM:
19549     assert(Subtarget->hasSSE42() &&
19550            "Target must have SSE4.2 or AVX features enabled");
19551     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19552
19553   // Thread synchronization.
19554   case X86::MONITOR:
19555     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
19556                        Subtarget);
19557
19558   // xbegin
19559   case X86::XBEGIN:
19560     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19561
19562   case X86::VASTART_SAVE_XMM_REGS:
19563     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
19564
19565   case X86::VAARG_64:
19566     return EmitVAARG64WithCustomInserter(MI, BB);
19567
19568   case X86::EH_SjLj_SetJmp32:
19569   case X86::EH_SjLj_SetJmp64:
19570     return emitEHSjLjSetJmp(MI, BB);
19571
19572   case X86::EH_SjLj_LongJmp32:
19573   case X86::EH_SjLj_LongJmp64:
19574     return emitEHSjLjLongJmp(MI, BB);
19575
19576   case TargetOpcode::STACKMAP:
19577   case TargetOpcode::PATCHPOINT:
19578     return emitPatchPoint(MI, BB);
19579
19580   case X86::VFMADDPDr213r:
19581   case X86::VFMADDPSr213r:
19582   case X86::VFMADDSDr213r:
19583   case X86::VFMADDSSr213r:
19584   case X86::VFMSUBPDr213r:
19585   case X86::VFMSUBPSr213r:
19586   case X86::VFMSUBSDr213r:
19587   case X86::VFMSUBSSr213r:
19588   case X86::VFNMADDPDr213r:
19589   case X86::VFNMADDPSr213r:
19590   case X86::VFNMADDSDr213r:
19591   case X86::VFNMADDSSr213r:
19592   case X86::VFNMSUBPDr213r:
19593   case X86::VFNMSUBPSr213r:
19594   case X86::VFNMSUBSDr213r:
19595   case X86::VFNMSUBSSr213r:
19596   case X86::VFMADDPDr213rY:
19597   case X86::VFMADDPSr213rY:
19598   case X86::VFMSUBPDr213rY:
19599   case X86::VFMSUBPSr213rY:
19600   case X86::VFNMADDPDr213rY:
19601   case X86::VFNMADDPSr213rY:
19602   case X86::VFNMSUBPDr213rY:
19603   case X86::VFNMSUBPSr213rY:
19604     return emitFMA3Instr(MI, BB);
19605   }
19606 }
19607
19608 //===----------------------------------------------------------------------===//
19609 //                           X86 Optimization Hooks
19610 //===----------------------------------------------------------------------===//
19611
19612 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
19613                                                       APInt &KnownZero,
19614                                                       APInt &KnownOne,
19615                                                       const SelectionDAG &DAG,
19616                                                       unsigned Depth) const {
19617   unsigned BitWidth = KnownZero.getBitWidth();
19618   unsigned Opc = Op.getOpcode();
19619   assert((Opc >= ISD::BUILTIN_OP_END ||
19620           Opc == ISD::INTRINSIC_WO_CHAIN ||
19621           Opc == ISD::INTRINSIC_W_CHAIN ||
19622           Opc == ISD::INTRINSIC_VOID) &&
19623          "Should use MaskedValueIsZero if you don't know whether Op"
19624          " is a target node!");
19625
19626   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
19627   switch (Opc) {
19628   default: break;
19629   case X86ISD::ADD:
19630   case X86ISD::SUB:
19631   case X86ISD::ADC:
19632   case X86ISD::SBB:
19633   case X86ISD::SMUL:
19634   case X86ISD::UMUL:
19635   case X86ISD::INC:
19636   case X86ISD::DEC:
19637   case X86ISD::OR:
19638   case X86ISD::XOR:
19639   case X86ISD::AND:
19640     // These nodes' second result is a boolean.
19641     if (Op.getResNo() == 0)
19642       break;
19643     // Fallthrough
19644   case X86ISD::SETCC:
19645     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
19646     break;
19647   case ISD::INTRINSIC_WO_CHAIN: {
19648     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
19649     unsigned NumLoBits = 0;
19650     switch (IntId) {
19651     default: break;
19652     case Intrinsic::x86_sse_movmsk_ps:
19653     case Intrinsic::x86_avx_movmsk_ps_256:
19654     case Intrinsic::x86_sse2_movmsk_pd:
19655     case Intrinsic::x86_avx_movmsk_pd_256:
19656     case Intrinsic::x86_mmx_pmovmskb:
19657     case Intrinsic::x86_sse2_pmovmskb_128:
19658     case Intrinsic::x86_avx2_pmovmskb: {
19659       // High bits of movmskp{s|d}, pmovmskb are known zero.
19660       switch (IntId) {
19661         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
19662         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
19663         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
19664         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
19665         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
19666         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
19667         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
19668         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
19669       }
19670       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
19671       break;
19672     }
19673     }
19674     break;
19675   }
19676   }
19677 }
19678
19679 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
19680   SDValue Op,
19681   const SelectionDAG &,
19682   unsigned Depth) const {
19683   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
19684   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
19685     return Op.getValueType().getScalarType().getSizeInBits();
19686
19687   // Fallback case.
19688   return 1;
19689 }
19690
19691 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
19692 /// node is a GlobalAddress + offset.
19693 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
19694                                        const GlobalValue* &GA,
19695                                        int64_t &Offset) const {
19696   if (N->getOpcode() == X86ISD::Wrapper) {
19697     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
19698       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
19699       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
19700       return true;
19701     }
19702   }
19703   return TargetLowering::isGAPlusOffset(N, GA, Offset);
19704 }
19705
19706 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
19707 /// same as extracting the high 128-bit part of 256-bit vector and then
19708 /// inserting the result into the low part of a new 256-bit vector
19709 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
19710   EVT VT = SVOp->getValueType(0);
19711   unsigned NumElems = VT.getVectorNumElements();
19712
19713   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19714   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
19715     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19716         SVOp->getMaskElt(j) >= 0)
19717       return false;
19718
19719   return true;
19720 }
19721
19722 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
19723 /// same as extracting the low 128-bit part of 256-bit vector and then
19724 /// inserting the result into the high part of a new 256-bit vector
19725 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
19726   EVT VT = SVOp->getValueType(0);
19727   unsigned NumElems = VT.getVectorNumElements();
19728
19729   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19730   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
19731     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19732         SVOp->getMaskElt(j) >= 0)
19733       return false;
19734
19735   return true;
19736 }
19737
19738 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
19739 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
19740                                         TargetLowering::DAGCombinerInfo &DCI,
19741                                         const X86Subtarget* Subtarget) {
19742   SDLoc dl(N);
19743   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19744   SDValue V1 = SVOp->getOperand(0);
19745   SDValue V2 = SVOp->getOperand(1);
19746   EVT VT = SVOp->getValueType(0);
19747   unsigned NumElems = VT.getVectorNumElements();
19748
19749   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
19750       V2.getOpcode() == ISD::CONCAT_VECTORS) {
19751     //
19752     //                   0,0,0,...
19753     //                      |
19754     //    V      UNDEF    BUILD_VECTOR    UNDEF
19755     //     \      /           \           /
19756     //  CONCAT_VECTOR         CONCAT_VECTOR
19757     //         \                  /
19758     //          \                /
19759     //          RESULT: V + zero extended
19760     //
19761     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
19762         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
19763         V1.getOperand(1).getOpcode() != ISD::UNDEF)
19764       return SDValue();
19765
19766     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
19767       return SDValue();
19768
19769     // To match the shuffle mask, the first half of the mask should
19770     // be exactly the first vector, and all the rest a splat with the
19771     // first element of the second one.
19772     for (unsigned i = 0; i != NumElems/2; ++i)
19773       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
19774           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
19775         return SDValue();
19776
19777     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
19778     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
19779       if (Ld->hasNUsesOfValue(1, 0)) {
19780         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
19781         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
19782         SDValue ResNode =
19783           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
19784                                   Ld->getMemoryVT(),
19785                                   Ld->getPointerInfo(),
19786                                   Ld->getAlignment(),
19787                                   false/*isVolatile*/, true/*ReadMem*/,
19788                                   false/*WriteMem*/);
19789
19790         // Make sure the newly-created LOAD is in the same position as Ld in
19791         // terms of dependency. We create a TokenFactor for Ld and ResNode,
19792         // and update uses of Ld's output chain to use the TokenFactor.
19793         if (Ld->hasAnyUseOfValue(1)) {
19794           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
19795                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
19796           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
19797           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
19798                                  SDValue(ResNode.getNode(), 1));
19799         }
19800
19801         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
19802       }
19803     }
19804
19805     // Emit a zeroed vector and insert the desired subvector on its
19806     // first half.
19807     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
19808     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
19809     return DCI.CombineTo(N, InsV);
19810   }
19811
19812   //===--------------------------------------------------------------------===//
19813   // Combine some shuffles into subvector extracts and inserts:
19814   //
19815
19816   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19817   if (isShuffleHigh128VectorInsertLow(SVOp)) {
19818     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
19819     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
19820     return DCI.CombineTo(N, InsV);
19821   }
19822
19823   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19824   if (isShuffleLow128VectorInsertHigh(SVOp)) {
19825     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
19826     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
19827     return DCI.CombineTo(N, InsV);
19828   }
19829
19830   return SDValue();
19831 }
19832
19833 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
19834 /// possible.
19835 ///
19836 /// This is the leaf of the recursive combinine below. When we have found some
19837 /// chain of single-use x86 shuffle instructions and accumulated the combined
19838 /// shuffle mask represented by them, this will try to pattern match that mask
19839 /// into either a single instruction if there is a special purpose instruction
19840 /// for this operation, or into a PSHUFB instruction which is a fully general
19841 /// instruction but should only be used to replace chains over a certain depth.
19842 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
19843                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
19844                                    TargetLowering::DAGCombinerInfo &DCI,
19845                                    const X86Subtarget *Subtarget) {
19846   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
19847
19848   // Find the operand that enters the chain. Note that multiple uses are OK
19849   // here, we're not going to remove the operand we find.
19850   SDValue Input = Op.getOperand(0);
19851   while (Input.getOpcode() == ISD::BITCAST)
19852     Input = Input.getOperand(0);
19853
19854   MVT VT = Input.getSimpleValueType();
19855   MVT RootVT = Root.getSimpleValueType();
19856   SDLoc DL(Root);
19857
19858   // Just remove no-op shuffle masks.
19859   if (Mask.size() == 1) {
19860     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
19861                   /*AddTo*/ true);
19862     return true;
19863   }
19864
19865   // Use the float domain if the operand type is a floating point type.
19866   bool FloatDomain = VT.isFloatingPoint();
19867
19868   // For floating point shuffles, we don't have free copies in the shuffle
19869   // instructions or the ability to load as part of the instruction, so
19870   // canonicalize their shuffles to UNPCK or MOV variants.
19871   //
19872   // Note that even with AVX we prefer the PSHUFD form of shuffle for integer
19873   // vectors because it can have a load folded into it that UNPCK cannot. This
19874   // doesn't preclude something switching to the shorter encoding post-RA.
19875   if (FloatDomain) {
19876     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
19877       bool Lo = Mask.equals(0, 0);
19878       unsigned Shuffle;
19879       MVT ShuffleVT;
19880       // Check if we have SSE3 which will let us use MOVDDUP. That instruction
19881       // is no slower than UNPCKLPD but has the option to fold the input operand
19882       // into even an unaligned memory load.
19883       if (Lo && Subtarget->hasSSE3()) {
19884         Shuffle = X86ISD::MOVDDUP;
19885         ShuffleVT = MVT::v2f64;
19886       } else {
19887         // We have MOVLHPS and MOVHLPS throughout SSE and they encode smaller
19888         // than the UNPCK variants.
19889         Shuffle = Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS;
19890         ShuffleVT = MVT::v4f32;
19891       }
19892       if (Depth == 1 && Root->getOpcode() == Shuffle)
19893         return false; // Nothing to do!
19894       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19895       DCI.AddToWorklist(Op.getNode());
19896       if (Shuffle == X86ISD::MOVDDUP)
19897         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
19898       else
19899         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19900       DCI.AddToWorklist(Op.getNode());
19901       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19902                     /*AddTo*/ true);
19903       return true;
19904     }
19905     if (Subtarget->hasSSE3() &&
19906         (Mask.equals(0, 0, 2, 2) || Mask.equals(1, 1, 3, 3))) {
19907       bool Lo = Mask.equals(0, 0, 2, 2);
19908       unsigned Shuffle = Lo ? X86ISD::MOVSLDUP : X86ISD::MOVSHDUP;
19909       MVT ShuffleVT = MVT::v4f32;
19910       if (Depth == 1 && Root->getOpcode() == Shuffle)
19911         return false; // Nothing to do!
19912       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19913       DCI.AddToWorklist(Op.getNode());
19914       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
19915       DCI.AddToWorklist(Op.getNode());
19916       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19917                     /*AddTo*/ true);
19918       return true;
19919     }
19920     if (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3)) {
19921       bool Lo = Mask.equals(0, 0, 1, 1);
19922       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
19923       MVT ShuffleVT = MVT::v4f32;
19924       if (Depth == 1 && Root->getOpcode() == Shuffle)
19925         return false; // Nothing to do!
19926       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19927       DCI.AddToWorklist(Op.getNode());
19928       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19929       DCI.AddToWorklist(Op.getNode());
19930       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19931                     /*AddTo*/ true);
19932       return true;
19933     }
19934   }
19935
19936   // We always canonicalize the 8 x i16 and 16 x i8 shuffles into their UNPCK
19937   // variants as none of these have single-instruction variants that are
19938   // superior to the UNPCK formulation.
19939   if (!FloatDomain &&
19940       (Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
19941        Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
19942        Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
19943        Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
19944                    15))) {
19945     bool Lo = Mask[0] == 0;
19946     unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
19947     if (Depth == 1 && Root->getOpcode() == Shuffle)
19948       return false; // Nothing to do!
19949     MVT ShuffleVT;
19950     switch (Mask.size()) {
19951     case 8:
19952       ShuffleVT = MVT::v8i16;
19953       break;
19954     case 16:
19955       ShuffleVT = MVT::v16i8;
19956       break;
19957     default:
19958       llvm_unreachable("Impossible mask size!");
19959     };
19960     Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19961     DCI.AddToWorklist(Op.getNode());
19962     Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19963     DCI.AddToWorklist(Op.getNode());
19964     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19965                   /*AddTo*/ true);
19966     return true;
19967   }
19968
19969   // Don't try to re-form single instruction chains under any circumstances now
19970   // that we've done encoding canonicalization for them.
19971   if (Depth < 2)
19972     return false;
19973
19974   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
19975   // can replace them with a single PSHUFB instruction profitably. Intel's
19976   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
19977   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
19978   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
19979     SmallVector<SDValue, 16> PSHUFBMask;
19980     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
19981     int Ratio = 16 / Mask.size();
19982     for (unsigned i = 0; i < 16; ++i) {
19983       int M = Mask[i / Ratio] != SM_SentinelZero
19984                   ? Ratio * Mask[i / Ratio] + i % Ratio
19985                   : 255;
19986       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
19987     }
19988     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
19989     DCI.AddToWorklist(Op.getNode());
19990     SDValue PSHUFBMaskOp =
19991         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
19992     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
19993     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
19994     DCI.AddToWorklist(Op.getNode());
19995     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19996                   /*AddTo*/ true);
19997     return true;
19998   }
19999
20000   // Failed to find any combines.
20001   return false;
20002 }
20003
20004 /// \brief Fully generic combining of x86 shuffle instructions.
20005 ///
20006 /// This should be the last combine run over the x86 shuffle instructions. Once
20007 /// they have been fully optimized, this will recursively consider all chains
20008 /// of single-use shuffle instructions, build a generic model of the cumulative
20009 /// shuffle operation, and check for simpler instructions which implement this
20010 /// operation. We use this primarily for two purposes:
20011 ///
20012 /// 1) Collapse generic shuffles to specialized single instructions when
20013 ///    equivalent. In most cases, this is just an encoding size win, but
20014 ///    sometimes we will collapse multiple generic shuffles into a single
20015 ///    special-purpose shuffle.
20016 /// 2) Look for sequences of shuffle instructions with 3 or more total
20017 ///    instructions, and replace them with the slightly more expensive SSSE3
20018 ///    PSHUFB instruction if available. We do this as the last combining step
20019 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
20020 ///    a suitable short sequence of other instructions. The PHUFB will either
20021 ///    use a register or have to read from memory and so is slightly (but only
20022 ///    slightly) more expensive than the other shuffle instructions.
20023 ///
20024 /// Because this is inherently a quadratic operation (for each shuffle in
20025 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
20026 /// This should never be an issue in practice as the shuffle lowering doesn't
20027 /// produce sequences of more than 8 instructions.
20028 ///
20029 /// FIXME: We will currently miss some cases where the redundant shuffling
20030 /// would simplify under the threshold for PSHUFB formation because of
20031 /// combine-ordering. To fix this, we should do the redundant instruction
20032 /// combining in this recursive walk.
20033 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
20034                                           ArrayRef<int> RootMask,
20035                                           int Depth, bool HasPSHUFB,
20036                                           SelectionDAG &DAG,
20037                                           TargetLowering::DAGCombinerInfo &DCI,
20038                                           const X86Subtarget *Subtarget) {
20039   // Bound the depth of our recursive combine because this is ultimately
20040   // quadratic in nature.
20041   if (Depth > 8)
20042     return false;
20043
20044   // Directly rip through bitcasts to find the underlying operand.
20045   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
20046     Op = Op.getOperand(0);
20047
20048   MVT VT = Op.getSimpleValueType();
20049   if (!VT.isVector())
20050     return false; // Bail if we hit a non-vector.
20051   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
20052   // version should be added.
20053   if (VT.getSizeInBits() != 128)
20054     return false;
20055
20056   assert(Root.getSimpleValueType().isVector() &&
20057          "Shuffles operate on vector types!");
20058   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
20059          "Can only combine shuffles of the same vector register size.");
20060
20061   if (!isTargetShuffle(Op.getOpcode()))
20062     return false;
20063   SmallVector<int, 16> OpMask;
20064   bool IsUnary;
20065   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
20066   // We only can combine unary shuffles which we can decode the mask for.
20067   if (!HaveMask || !IsUnary)
20068     return false;
20069
20070   assert(VT.getVectorNumElements() == OpMask.size() &&
20071          "Different mask size from vector size!");
20072   assert(((RootMask.size() > OpMask.size() &&
20073            RootMask.size() % OpMask.size() == 0) ||
20074           (OpMask.size() > RootMask.size() &&
20075            OpMask.size() % RootMask.size() == 0) ||
20076           OpMask.size() == RootMask.size()) &&
20077          "The smaller number of elements must divide the larger.");
20078   int RootRatio = std::max<int>(1, OpMask.size() / RootMask.size());
20079   int OpRatio = std::max<int>(1, RootMask.size() / OpMask.size());
20080   assert(((RootRatio == 1 && OpRatio == 1) ||
20081           (RootRatio == 1) != (OpRatio == 1)) &&
20082          "Must not have a ratio for both incoming and op masks!");
20083
20084   SmallVector<int, 16> Mask;
20085   Mask.reserve(std::max(OpMask.size(), RootMask.size()));
20086
20087   // Merge this shuffle operation's mask into our accumulated mask. Note that
20088   // this shuffle's mask will be the first applied to the input, followed by the
20089   // root mask to get us all the way to the root value arrangement. The reason
20090   // for this order is that we are recursing up the operation chain.
20091   for (int i = 0, e = std::max(OpMask.size(), RootMask.size()); i < e; ++i) {
20092     int RootIdx = i / RootRatio;
20093     if (RootMask[RootIdx] == SM_SentinelZero) {
20094       // This is a zero-ed lane, we're done.
20095       Mask.push_back(SM_SentinelZero);
20096       continue;
20097     }
20098
20099     int RootMaskedIdx = RootMask[RootIdx] * RootRatio + i % RootRatio;
20100     int OpIdx = RootMaskedIdx / OpRatio;
20101     if (OpMask[OpIdx] == SM_SentinelZero) {
20102       // The incoming lanes are zero, it doesn't matter which ones we are using.
20103       Mask.push_back(SM_SentinelZero);
20104       continue;
20105     }
20106
20107     // Ok, we have non-zero lanes, map them through.
20108     Mask.push_back(OpMask[OpIdx] * OpRatio +
20109                    RootMaskedIdx % OpRatio);
20110   }
20111
20112   // See if we can recurse into the operand to combine more things.
20113   switch (Op.getOpcode()) {
20114     case X86ISD::PSHUFB:
20115       HasPSHUFB = true;
20116     case X86ISD::PSHUFD:
20117     case X86ISD::PSHUFHW:
20118     case X86ISD::PSHUFLW:
20119       if (Op.getOperand(0).hasOneUse() &&
20120           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
20121                                         HasPSHUFB, DAG, DCI, Subtarget))
20122         return true;
20123       break;
20124
20125     case X86ISD::UNPCKL:
20126     case X86ISD::UNPCKH:
20127       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
20128       // We can't check for single use, we have to check that this shuffle is the only user.
20129       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
20130           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
20131                                         HasPSHUFB, DAG, DCI, Subtarget))
20132           return true;
20133       break;
20134   }
20135
20136   // Minor canonicalization of the accumulated shuffle mask to make it easier
20137   // to match below. All this does is detect masks with squential pairs of
20138   // elements, and shrink them to the half-width mask. It does this in a loop
20139   // so it will reduce the size of the mask to the minimal width mask which
20140   // performs an equivalent shuffle.
20141   while (Mask.size() > 1 && canWidenShuffleElements(Mask)) {
20142     for (int i = 0, e = Mask.size() / 2; i < e; ++i)
20143       Mask[i] = Mask[2 * i] / 2;
20144     Mask.resize(Mask.size() / 2);
20145   }
20146
20147   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
20148                                 Subtarget);
20149 }
20150
20151 /// \brief Get the PSHUF-style mask from PSHUF node.
20152 ///
20153 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
20154 /// PSHUF-style masks that can be reused with such instructions.
20155 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
20156   SmallVector<int, 4> Mask;
20157   bool IsUnary;
20158   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
20159   (void)HaveMask;
20160   assert(HaveMask);
20161
20162   switch (N.getOpcode()) {
20163   case X86ISD::PSHUFD:
20164     return Mask;
20165   case X86ISD::PSHUFLW:
20166     Mask.resize(4);
20167     return Mask;
20168   case X86ISD::PSHUFHW:
20169     Mask.erase(Mask.begin(), Mask.begin() + 4);
20170     for (int &M : Mask)
20171       M -= 4;
20172     return Mask;
20173   default:
20174     llvm_unreachable("No valid shuffle instruction found!");
20175   }
20176 }
20177
20178 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
20179 ///
20180 /// We walk up the chain and look for a combinable shuffle, skipping over
20181 /// shuffles that we could hoist this shuffle's transformation past without
20182 /// altering anything.
20183 static SDValue
20184 combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
20185                              SelectionDAG &DAG,
20186                              TargetLowering::DAGCombinerInfo &DCI) {
20187   assert(N.getOpcode() == X86ISD::PSHUFD &&
20188          "Called with something other than an x86 128-bit half shuffle!");
20189   SDLoc DL(N);
20190
20191   // Walk up a single-use chain looking for a combinable shuffle. Keep a stack
20192   // of the shuffles in the chain so that we can form a fresh chain to replace
20193   // this one.
20194   SmallVector<SDValue, 8> Chain;
20195   SDValue V = N.getOperand(0);
20196   for (; V.hasOneUse(); V = V.getOperand(0)) {
20197     switch (V.getOpcode()) {
20198     default:
20199       return SDValue(); // Nothing combined!
20200
20201     case ISD::BITCAST:
20202       // Skip bitcasts as we always know the type for the target specific
20203       // instructions.
20204       continue;
20205
20206     case X86ISD::PSHUFD:
20207       // Found another dword shuffle.
20208       break;
20209
20210     case X86ISD::PSHUFLW:
20211       // Check that the low words (being shuffled) are the identity in the
20212       // dword shuffle, and the high words are self-contained.
20213       if (Mask[0] != 0 || Mask[1] != 1 ||
20214           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
20215         return SDValue();
20216
20217       Chain.push_back(V);
20218       continue;
20219
20220     case X86ISD::PSHUFHW:
20221       // Check that the high words (being shuffled) are the identity in the
20222       // dword shuffle, and the low words are self-contained.
20223       if (Mask[2] != 2 || Mask[3] != 3 ||
20224           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
20225         return SDValue();
20226
20227       Chain.push_back(V);
20228       continue;
20229
20230     case X86ISD::UNPCKL:
20231     case X86ISD::UNPCKH:
20232       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
20233       // shuffle into a preceding word shuffle.
20234       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
20235         return SDValue();
20236
20237       // Search for a half-shuffle which we can combine with.
20238       unsigned CombineOp =
20239           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
20240       if (V.getOperand(0) != V.getOperand(1) ||
20241           !V->isOnlyUserOf(V.getOperand(0).getNode()))
20242         return SDValue();
20243       Chain.push_back(V);
20244       V = V.getOperand(0);
20245       do {
20246         switch (V.getOpcode()) {
20247         default:
20248           return SDValue(); // Nothing to combine.
20249
20250         case X86ISD::PSHUFLW:
20251         case X86ISD::PSHUFHW:
20252           if (V.getOpcode() == CombineOp)
20253             break;
20254
20255           Chain.push_back(V);
20256
20257           // Fallthrough!
20258         case ISD::BITCAST:
20259           V = V.getOperand(0);
20260           continue;
20261         }
20262         break;
20263       } while (V.hasOneUse());
20264       break;
20265     }
20266     // Break out of the loop if we break out of the switch.
20267     break;
20268   }
20269
20270   if (!V.hasOneUse())
20271     // We fell out of the loop without finding a viable combining instruction.
20272     return SDValue();
20273
20274   // Merge this node's mask and our incoming mask.
20275   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20276   for (int &M : Mask)
20277     M = VMask[M];
20278   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
20279                   getV4X86ShuffleImm8ForMask(Mask, DAG));
20280
20281   // Rebuild the chain around this new shuffle.
20282   while (!Chain.empty()) {
20283     SDValue W = Chain.pop_back_val();
20284
20285     if (V.getValueType() != W.getOperand(0).getValueType())
20286       V = DAG.getNode(ISD::BITCAST, DL, W.getOperand(0).getValueType(), V);
20287
20288     switch (W.getOpcode()) {
20289     default:
20290       llvm_unreachable("Only PSHUF and UNPCK instructions get here!");
20291
20292     case X86ISD::UNPCKL:
20293     case X86ISD::UNPCKH:
20294       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, V);
20295       break;
20296
20297     case X86ISD::PSHUFD:
20298     case X86ISD::PSHUFLW:
20299     case X86ISD::PSHUFHW:
20300       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, W.getOperand(1));
20301       break;
20302     }
20303   }
20304   if (V.getValueType() != N.getValueType())
20305     V = DAG.getNode(ISD::BITCAST, DL, N.getValueType(), V);
20306
20307   // Return the new chain to replace N.
20308   return V;
20309 }
20310
20311 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
20312 ///
20313 /// We walk up the chain, skipping shuffles of the other half and looking
20314 /// through shuffles which switch halves trying to find a shuffle of the same
20315 /// pair of dwords.
20316 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
20317                                         SelectionDAG &DAG,
20318                                         TargetLowering::DAGCombinerInfo &DCI) {
20319   assert(
20320       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
20321       "Called with something other than an x86 128-bit half shuffle!");
20322   SDLoc DL(N);
20323   unsigned CombineOpcode = N.getOpcode();
20324
20325   // Walk up a single-use chain looking for a combinable shuffle.
20326   SDValue V = N.getOperand(0);
20327   for (; V.hasOneUse(); V = V.getOperand(0)) {
20328     switch (V.getOpcode()) {
20329     default:
20330       return false; // Nothing combined!
20331
20332     case ISD::BITCAST:
20333       // Skip bitcasts as we always know the type for the target specific
20334       // instructions.
20335       continue;
20336
20337     case X86ISD::PSHUFLW:
20338     case X86ISD::PSHUFHW:
20339       if (V.getOpcode() == CombineOpcode)
20340         break;
20341
20342       // Other-half shuffles are no-ops.
20343       continue;
20344     }
20345     // Break out of the loop if we break out of the switch.
20346     break;
20347   }
20348
20349   if (!V.hasOneUse())
20350     // We fell out of the loop without finding a viable combining instruction.
20351     return false;
20352
20353   // Combine away the bottom node as its shuffle will be accumulated into
20354   // a preceding shuffle.
20355   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
20356
20357   // Record the old value.
20358   SDValue Old = V;
20359
20360   // Merge this node's mask and our incoming mask (adjusted to account for all
20361   // the pshufd instructions encountered).
20362   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20363   for (int &M : Mask)
20364     M = VMask[M];
20365   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
20366                   getV4X86ShuffleImm8ForMask(Mask, DAG));
20367
20368   // Check that the shuffles didn't cancel each other out. If not, we need to
20369   // combine to the new one.
20370   if (Old != V)
20371     // Replace the combinable shuffle with the combined one, updating all users
20372     // so that we re-evaluate the chain here.
20373     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
20374
20375   return true;
20376 }
20377
20378 /// \brief Try to combine x86 target specific shuffles.
20379 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
20380                                            TargetLowering::DAGCombinerInfo &DCI,
20381                                            const X86Subtarget *Subtarget) {
20382   SDLoc DL(N);
20383   MVT VT = N.getSimpleValueType();
20384   SmallVector<int, 4> Mask;
20385
20386   switch (N.getOpcode()) {
20387   case X86ISD::PSHUFD:
20388   case X86ISD::PSHUFLW:
20389   case X86ISD::PSHUFHW:
20390     Mask = getPSHUFShuffleMask(N);
20391     assert(Mask.size() == 4);
20392     break;
20393   default:
20394     return SDValue();
20395   }
20396
20397   // Nuke no-op shuffles that show up after combining.
20398   if (isNoopShuffleMask(Mask))
20399     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
20400
20401   // Look for simplifications involving one or two shuffle instructions.
20402   SDValue V = N.getOperand(0);
20403   switch (N.getOpcode()) {
20404   default:
20405     break;
20406   case X86ISD::PSHUFLW:
20407   case X86ISD::PSHUFHW:
20408     assert(VT == MVT::v8i16);
20409     (void)VT;
20410
20411     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
20412       return SDValue(); // We combined away this shuffle, so we're done.
20413
20414     // See if this reduces to a PSHUFD which is no more expensive and can
20415     // combine with more operations.
20416     if (canWidenShuffleElements(Mask)) {
20417       int DMask[] = {-1, -1, -1, -1};
20418       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
20419       DMask[DOffset + 0] = DOffset + Mask[0] / 2;
20420       DMask[DOffset + 1] = DOffset + Mask[2] / 2;
20421       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
20422       DCI.AddToWorklist(V.getNode());
20423       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
20424                       getV4X86ShuffleImm8ForMask(DMask, DAG));
20425       DCI.AddToWorklist(V.getNode());
20426       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
20427     }
20428
20429     // Look for shuffle patterns which can be implemented as a single unpack.
20430     // FIXME: This doesn't handle the location of the PSHUFD generically, and
20431     // only works when we have a PSHUFD followed by two half-shuffles.
20432     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
20433         (V.getOpcode() == X86ISD::PSHUFLW ||
20434          V.getOpcode() == X86ISD::PSHUFHW) &&
20435         V.getOpcode() != N.getOpcode() &&
20436         V.hasOneUse()) {
20437       SDValue D = V.getOperand(0);
20438       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
20439         D = D.getOperand(0);
20440       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
20441         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20442         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
20443         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
20444         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
20445         int WordMask[8];
20446         for (int i = 0; i < 4; ++i) {
20447           WordMask[i + NOffset] = Mask[i] + NOffset;
20448           WordMask[i + VOffset] = VMask[i] + VOffset;
20449         }
20450         // Map the word mask through the DWord mask.
20451         int MappedMask[8];
20452         for (int i = 0; i < 8; ++i)
20453           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
20454         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
20455         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
20456         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
20457                        std::begin(UnpackLoMask)) ||
20458             std::equal(std::begin(MappedMask), std::end(MappedMask),
20459                        std::begin(UnpackHiMask))) {
20460           // We can replace all three shuffles with an unpack.
20461           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
20462           DCI.AddToWorklist(V.getNode());
20463           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
20464                                                 : X86ISD::UNPCKH,
20465                              DL, MVT::v8i16, V, V);
20466         }
20467       }
20468     }
20469
20470     break;
20471
20472   case X86ISD::PSHUFD:
20473     if (SDValue NewN = combineRedundantDWordShuffle(N, Mask, DAG, DCI))
20474       return NewN;
20475
20476     break;
20477   }
20478
20479   return SDValue();
20480 }
20481
20482 /// \brief Try to combine a shuffle into a target-specific add-sub node.
20483 ///
20484 /// We combine this directly on the abstract vector shuffle nodes so it is
20485 /// easier to generically match. We also insert dummy vector shuffle nodes for
20486 /// the operands which explicitly discard the lanes which are unused by this
20487 /// operation to try to flow through the rest of the combiner the fact that
20488 /// they're unused.
20489 static SDValue combineShuffleToAddSub(SDNode *N, SelectionDAG &DAG) {
20490   SDLoc DL(N);
20491   EVT VT = N->getValueType(0);
20492
20493   // We only handle target-independent shuffles.
20494   // FIXME: It would be easy and harmless to use the target shuffle mask
20495   // extraction tool to support more.
20496   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
20497     return SDValue();
20498
20499   auto *SVN = cast<ShuffleVectorSDNode>(N);
20500   ArrayRef<int> Mask = SVN->getMask();
20501   SDValue V1 = N->getOperand(0);
20502   SDValue V2 = N->getOperand(1);
20503
20504   // We require the first shuffle operand to be the SUB node, and the second to
20505   // be the ADD node.
20506   // FIXME: We should support the commuted patterns.
20507   if (V1->getOpcode() != ISD::FSUB || V2->getOpcode() != ISD::FADD)
20508     return SDValue();
20509
20510   // If there are other uses of these operations we can't fold them.
20511   if (!V1->hasOneUse() || !V2->hasOneUse())
20512     return SDValue();
20513
20514   // Ensure that both operations have the same operands. Note that we can
20515   // commute the FADD operands.
20516   SDValue LHS = V1->getOperand(0), RHS = V1->getOperand(1);
20517   if ((V2->getOperand(0) != LHS || V2->getOperand(1) != RHS) &&
20518       (V2->getOperand(0) != RHS || V2->getOperand(1) != LHS))
20519     return SDValue();
20520
20521   // We're looking for blends between FADD and FSUB nodes. We insist on these
20522   // nodes being lined up in a specific expected pattern.
20523   if (!(isShuffleEquivalent(Mask, 0, 3) ||
20524         isShuffleEquivalent(Mask, 0, 5, 2, 7) ||
20525         isShuffleEquivalent(Mask, 0, 9, 2, 11, 4, 13, 6, 15)))
20526     return SDValue();
20527
20528   // Only specific types are legal at this point, assert so we notice if and
20529   // when these change.
20530   assert((VT == MVT::v4f32 || VT == MVT::v2f64 || VT == MVT::v8f32 ||
20531           VT == MVT::v4f64) &&
20532          "Unknown vector type encountered!");
20533
20534   return DAG.getNode(X86ISD::ADDSUB, DL, VT, LHS, RHS);
20535 }
20536
20537 /// PerformShuffleCombine - Performs several different shuffle combines.
20538 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
20539                                      TargetLowering::DAGCombinerInfo &DCI,
20540                                      const X86Subtarget *Subtarget) {
20541   SDLoc dl(N);
20542   SDValue N0 = N->getOperand(0);
20543   SDValue N1 = N->getOperand(1);
20544   EVT VT = N->getValueType(0);
20545
20546   // Don't create instructions with illegal types after legalize types has run.
20547   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20548   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
20549     return SDValue();
20550
20551   // If we have legalized the vector types, look for blends of FADD and FSUB
20552   // nodes that we can fuse into an ADDSUB node.
20553   if (TLI.isTypeLegal(VT) && Subtarget->hasSSE3())
20554     if (SDValue AddSub = combineShuffleToAddSub(N, DAG))
20555       return AddSub;
20556
20557   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
20558   if (Subtarget->hasFp256() && VT.is256BitVector() &&
20559       N->getOpcode() == ISD::VECTOR_SHUFFLE)
20560     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
20561
20562   // During Type Legalization, when promoting illegal vector types,
20563   // the backend might introduce new shuffle dag nodes and bitcasts.
20564   //
20565   // This code performs the following transformation:
20566   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
20567   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
20568   //
20569   // We do this only if both the bitcast and the BINOP dag nodes have
20570   // one use. Also, perform this transformation only if the new binary
20571   // operation is legal. This is to avoid introducing dag nodes that
20572   // potentially need to be further expanded (or custom lowered) into a
20573   // less optimal sequence of dag nodes.
20574   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
20575       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
20576       N0.getOpcode() == ISD::BITCAST) {
20577     SDValue BC0 = N0.getOperand(0);
20578     EVT SVT = BC0.getValueType();
20579     unsigned Opcode = BC0.getOpcode();
20580     unsigned NumElts = VT.getVectorNumElements();
20581     
20582     if (BC0.hasOneUse() && SVT.isVector() &&
20583         SVT.getVectorNumElements() * 2 == NumElts &&
20584         TLI.isOperationLegal(Opcode, VT)) {
20585       bool CanFold = false;
20586       switch (Opcode) {
20587       default : break;
20588       case ISD::ADD :
20589       case ISD::FADD :
20590       case ISD::SUB :
20591       case ISD::FSUB :
20592       case ISD::MUL :
20593       case ISD::FMUL :
20594         CanFold = true;
20595       }
20596
20597       unsigned SVTNumElts = SVT.getVectorNumElements();
20598       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
20599       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
20600         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
20601       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
20602         CanFold = SVOp->getMaskElt(i) < 0;
20603
20604       if (CanFold) {
20605         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
20606         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
20607         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
20608         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
20609       }
20610     }
20611   }
20612
20613   // Only handle 128 wide vector from here on.
20614   if (!VT.is128BitVector())
20615     return SDValue();
20616
20617   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
20618   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
20619   // consecutive, non-overlapping, and in the right order.
20620   SmallVector<SDValue, 16> Elts;
20621   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
20622     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
20623
20624   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
20625   if (LD.getNode())
20626     return LD;
20627
20628   if (isTargetShuffle(N->getOpcode())) {
20629     SDValue Shuffle =
20630         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
20631     if (Shuffle.getNode())
20632       return Shuffle;
20633
20634     // Try recursively combining arbitrary sequences of x86 shuffle
20635     // instructions into higher-order shuffles. We do this after combining
20636     // specific PSHUF instruction sequences into their minimal form so that we
20637     // can evaluate how many specialized shuffle instructions are involved in
20638     // a particular chain.
20639     SmallVector<int, 1> NonceMask; // Just a placeholder.
20640     NonceMask.push_back(0);
20641     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
20642                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
20643                                       DCI, Subtarget))
20644       return SDValue(); // This routine will use CombineTo to replace N.
20645   }
20646
20647   return SDValue();
20648 }
20649
20650 /// PerformTruncateCombine - Converts truncate operation to
20651 /// a sequence of vector shuffle operations.
20652 /// It is possible when we truncate 256-bit vector to 128-bit vector
20653 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
20654                                       TargetLowering::DAGCombinerInfo &DCI,
20655                                       const X86Subtarget *Subtarget)  {
20656   return SDValue();
20657 }
20658
20659 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
20660 /// specific shuffle of a load can be folded into a single element load.
20661 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
20662 /// shuffles have been customed lowered so we need to handle those here.
20663 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
20664                                          TargetLowering::DAGCombinerInfo &DCI) {
20665   if (DCI.isBeforeLegalizeOps())
20666     return SDValue();
20667
20668   SDValue InVec = N->getOperand(0);
20669   SDValue EltNo = N->getOperand(1);
20670
20671   if (!isa<ConstantSDNode>(EltNo))
20672     return SDValue();
20673
20674   EVT VT = InVec.getValueType();
20675
20676   if (InVec.getOpcode() == ISD::BITCAST) {
20677     // Don't duplicate a load with other uses.
20678     if (!InVec.hasOneUse())
20679       return SDValue();
20680     EVT BCVT = InVec.getOperand(0).getValueType();
20681     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
20682       return SDValue();
20683     InVec = InVec.getOperand(0);
20684   }
20685
20686   if (!isTargetShuffle(InVec.getOpcode()))
20687     return SDValue();
20688
20689   // Don't duplicate a load with other uses.
20690   if (!InVec.hasOneUse())
20691     return SDValue();
20692
20693   SmallVector<int, 16> ShuffleMask;
20694   bool UnaryShuffle;
20695   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
20696                             UnaryShuffle))
20697     return SDValue();
20698
20699   // Select the input vector, guarding against out of range extract vector.
20700   unsigned NumElems = VT.getVectorNumElements();
20701   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
20702   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
20703   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
20704                                          : InVec.getOperand(1);
20705
20706   // If inputs to shuffle are the same for both ops, then allow 2 uses
20707   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
20708
20709   if (LdNode.getOpcode() == ISD::BITCAST) {
20710     // Don't duplicate a load with other uses.
20711     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
20712       return SDValue();
20713
20714     AllowedUses = 1; // only allow 1 load use if we have a bitcast
20715     LdNode = LdNode.getOperand(0);
20716   }
20717
20718   if (!ISD::isNormalLoad(LdNode.getNode()))
20719     return SDValue();
20720
20721   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
20722
20723   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
20724     return SDValue();
20725
20726   EVT EltVT = N->getValueType(0);
20727   // If there's a bitcast before the shuffle, check if the load type and
20728   // alignment is valid.
20729   unsigned Align = LN0->getAlignment();
20730   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20731   unsigned NewAlign = TLI.getDataLayout()->getABITypeAlignment(
20732       EltVT.getTypeForEVT(*DAG.getContext()));
20733
20734   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, EltVT))
20735     return SDValue();
20736
20737   // All checks match so transform back to vector_shuffle so that DAG combiner
20738   // can finish the job
20739   SDLoc dl(N);
20740
20741   // Create shuffle node taking into account the case that its a unary shuffle
20742   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
20743   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
20744                                  InVec.getOperand(0), Shuffle,
20745                                  &ShuffleMask[0]);
20746   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
20747   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
20748                      EltNo);
20749 }
20750
20751 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
20752 /// generation and convert it from being a bunch of shuffles and extracts
20753 /// to a simple store and scalar loads to extract the elements.
20754 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
20755                                          TargetLowering::DAGCombinerInfo &DCI) {
20756   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
20757   if (NewOp.getNode())
20758     return NewOp;
20759
20760   SDValue InputVector = N->getOperand(0);
20761
20762   // Detect whether we are trying to convert from mmx to i32 and the bitcast
20763   // from mmx to v2i32 has a single usage.
20764   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
20765       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
20766       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
20767     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
20768                        N->getValueType(0),
20769                        InputVector.getNode()->getOperand(0));
20770
20771   // Only operate on vectors of 4 elements, where the alternative shuffling
20772   // gets to be more expensive.
20773   if (InputVector.getValueType() != MVT::v4i32)
20774     return SDValue();
20775
20776   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
20777   // single use which is a sign-extend or zero-extend, and all elements are
20778   // used.
20779   SmallVector<SDNode *, 4> Uses;
20780   unsigned ExtractedElements = 0;
20781   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
20782        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
20783     if (UI.getUse().getResNo() != InputVector.getResNo())
20784       return SDValue();
20785
20786     SDNode *Extract = *UI;
20787     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
20788       return SDValue();
20789
20790     if (Extract->getValueType(0) != MVT::i32)
20791       return SDValue();
20792     if (!Extract->hasOneUse())
20793       return SDValue();
20794     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
20795         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
20796       return SDValue();
20797     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
20798       return SDValue();
20799
20800     // Record which element was extracted.
20801     ExtractedElements |=
20802       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
20803
20804     Uses.push_back(Extract);
20805   }
20806
20807   // If not all the elements were used, this may not be worthwhile.
20808   if (ExtractedElements != 15)
20809     return SDValue();
20810
20811   // Ok, we've now decided to do the transformation.
20812   SDLoc dl(InputVector);
20813
20814   // Store the value to a temporary stack slot.
20815   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
20816   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
20817                             MachinePointerInfo(), false, false, 0);
20818
20819   // Replace each use (extract) with a load of the appropriate element.
20820   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
20821        UE = Uses.end(); UI != UE; ++UI) {
20822     SDNode *Extract = *UI;
20823
20824     // cOMpute the element's address.
20825     SDValue Idx = Extract->getOperand(1);
20826     unsigned EltSize =
20827         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
20828     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
20829     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20830     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
20831
20832     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
20833                                      StackPtr, OffsetVal);
20834
20835     // Load the scalar.
20836     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
20837                                      ScalarAddr, MachinePointerInfo(),
20838                                      false, false, false, 0);
20839
20840     // Replace the exact with the load.
20841     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
20842   }
20843
20844   // The replacement was made in place; don't return anything.
20845   return SDValue();
20846 }
20847
20848 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
20849 static std::pair<unsigned, bool>
20850 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
20851                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
20852   if (!VT.isVector())
20853     return std::make_pair(0, false);
20854
20855   bool NeedSplit = false;
20856   switch (VT.getSimpleVT().SimpleTy) {
20857   default: return std::make_pair(0, false);
20858   case MVT::v32i8:
20859   case MVT::v16i16:
20860   case MVT::v8i32:
20861     if (!Subtarget->hasAVX2())
20862       NeedSplit = true;
20863     if (!Subtarget->hasAVX())
20864       return std::make_pair(0, false);
20865     break;
20866   case MVT::v16i8:
20867   case MVT::v8i16:
20868   case MVT::v4i32:
20869     if (!Subtarget->hasSSE2())
20870       return std::make_pair(0, false);
20871   }
20872
20873   // SSE2 has only a small subset of the operations.
20874   bool hasUnsigned = Subtarget->hasSSE41() ||
20875                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
20876   bool hasSigned = Subtarget->hasSSE41() ||
20877                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
20878
20879   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20880
20881   unsigned Opc = 0;
20882   // Check for x CC y ? x : y.
20883   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20884       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20885     switch (CC) {
20886     default: break;
20887     case ISD::SETULT:
20888     case ISD::SETULE:
20889       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20890     case ISD::SETUGT:
20891     case ISD::SETUGE:
20892       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20893     case ISD::SETLT:
20894     case ISD::SETLE:
20895       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20896     case ISD::SETGT:
20897     case ISD::SETGE:
20898       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20899     }
20900   // Check for x CC y ? y : x -- a min/max with reversed arms.
20901   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20902              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20903     switch (CC) {
20904     default: break;
20905     case ISD::SETULT:
20906     case ISD::SETULE:
20907       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20908     case ISD::SETUGT:
20909     case ISD::SETUGE:
20910       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20911     case ISD::SETLT:
20912     case ISD::SETLE:
20913       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20914     case ISD::SETGT:
20915     case ISD::SETGE:
20916       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20917     }
20918   }
20919
20920   return std::make_pair(Opc, NeedSplit);
20921 }
20922
20923 static SDValue
20924 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
20925                                       const X86Subtarget *Subtarget) {
20926   SDLoc dl(N);
20927   SDValue Cond = N->getOperand(0);
20928   SDValue LHS = N->getOperand(1);
20929   SDValue RHS = N->getOperand(2);
20930
20931   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
20932     SDValue CondSrc = Cond->getOperand(0);
20933     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
20934       Cond = CondSrc->getOperand(0);
20935   }
20936
20937   MVT VT = N->getSimpleValueType(0);
20938   MVT EltVT = VT.getVectorElementType();
20939   unsigned NumElems = VT.getVectorNumElements();
20940   // There is no blend with immediate in AVX-512.
20941   if (VT.is512BitVector())
20942     return SDValue();
20943
20944   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
20945     return SDValue();
20946   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
20947     return SDValue();
20948
20949   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
20950     return SDValue();
20951
20952   // A vselect where all conditions and data are constants can be optimized into
20953   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
20954   if (ISD::isBuildVectorOfConstantSDNodes(LHS.getNode()) &&
20955       ISD::isBuildVectorOfConstantSDNodes(RHS.getNode()))
20956     return SDValue();
20957
20958   unsigned MaskValue = 0;
20959   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
20960     return SDValue();
20961
20962   SmallVector<int, 8> ShuffleMask(NumElems, -1);
20963   for (unsigned i = 0; i < NumElems; ++i) {
20964     // Be sure we emit undef where we can.
20965     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
20966       ShuffleMask[i] = -1;
20967     else
20968       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
20969   }
20970
20971   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
20972 }
20973
20974 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
20975 /// nodes.
20976 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
20977                                     TargetLowering::DAGCombinerInfo &DCI,
20978                                     const X86Subtarget *Subtarget) {
20979   SDLoc DL(N);
20980   SDValue Cond = N->getOperand(0);
20981   // Get the LHS/RHS of the select.
20982   SDValue LHS = N->getOperand(1);
20983   SDValue RHS = N->getOperand(2);
20984   EVT VT = LHS.getValueType();
20985   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20986
20987   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
20988   // instructions match the semantics of the common C idiom x<y?x:y but not
20989   // x<=y?x:y, because of how they handle negative zero (which can be
20990   // ignored in unsafe-math mode).
20991   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
20992       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
20993       (Subtarget->hasSSE2() ||
20994        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
20995     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20996
20997     unsigned Opcode = 0;
20998     // Check for x CC y ? x : y.
20999     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21000         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21001       switch (CC) {
21002       default: break;
21003       case ISD::SETULT:
21004         // Converting this to a min would handle NaNs incorrectly, and swapping
21005         // the operands would cause it to handle comparisons between positive
21006         // and negative zero incorrectly.
21007         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
21008           if (!DAG.getTarget().Options.UnsafeFPMath &&
21009               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
21010             break;
21011           std::swap(LHS, RHS);
21012         }
21013         Opcode = X86ISD::FMIN;
21014         break;
21015       case ISD::SETOLE:
21016         // Converting this to a min would handle comparisons between positive
21017         // and negative zero incorrectly.
21018         if (!DAG.getTarget().Options.UnsafeFPMath &&
21019             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
21020           break;
21021         Opcode = X86ISD::FMIN;
21022         break;
21023       case ISD::SETULE:
21024         // Converting this to a min would handle both negative zeros and NaNs
21025         // incorrectly, but we can swap the operands to fix both.
21026         std::swap(LHS, RHS);
21027       case ISD::SETOLT:
21028       case ISD::SETLT:
21029       case ISD::SETLE:
21030         Opcode = X86ISD::FMIN;
21031         break;
21032
21033       case ISD::SETOGE:
21034         // Converting this to a max would handle comparisons between positive
21035         // and negative zero incorrectly.
21036         if (!DAG.getTarget().Options.UnsafeFPMath &&
21037             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
21038           break;
21039         Opcode = X86ISD::FMAX;
21040         break;
21041       case ISD::SETUGT:
21042         // Converting this to a max would handle NaNs incorrectly, and swapping
21043         // the operands would cause it to handle comparisons between positive
21044         // and negative zero incorrectly.
21045         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
21046           if (!DAG.getTarget().Options.UnsafeFPMath &&
21047               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
21048             break;
21049           std::swap(LHS, RHS);
21050         }
21051         Opcode = X86ISD::FMAX;
21052         break;
21053       case ISD::SETUGE:
21054         // Converting this to a max would handle both negative zeros and NaNs
21055         // incorrectly, but we can swap the operands to fix both.
21056         std::swap(LHS, RHS);
21057       case ISD::SETOGT:
21058       case ISD::SETGT:
21059       case ISD::SETGE:
21060         Opcode = X86ISD::FMAX;
21061         break;
21062       }
21063     // Check for x CC y ? y : x -- a min/max with reversed arms.
21064     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
21065                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
21066       switch (CC) {
21067       default: break;
21068       case ISD::SETOGE:
21069         // Converting this to a min would handle comparisons between positive
21070         // and negative zero incorrectly, and swapping the operands would
21071         // cause it to handle NaNs incorrectly.
21072         if (!DAG.getTarget().Options.UnsafeFPMath &&
21073             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
21074           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21075             break;
21076           std::swap(LHS, RHS);
21077         }
21078         Opcode = X86ISD::FMIN;
21079         break;
21080       case ISD::SETUGT:
21081         // Converting this to a min would handle NaNs incorrectly.
21082         if (!DAG.getTarget().Options.UnsafeFPMath &&
21083             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
21084           break;
21085         Opcode = X86ISD::FMIN;
21086         break;
21087       case ISD::SETUGE:
21088         // Converting this to a min would handle both negative zeros and NaNs
21089         // incorrectly, but we can swap the operands to fix both.
21090         std::swap(LHS, RHS);
21091       case ISD::SETOGT:
21092       case ISD::SETGT:
21093       case ISD::SETGE:
21094         Opcode = X86ISD::FMIN;
21095         break;
21096
21097       case ISD::SETULT:
21098         // Converting this to a max would handle NaNs incorrectly.
21099         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21100           break;
21101         Opcode = X86ISD::FMAX;
21102         break;
21103       case ISD::SETOLE:
21104         // Converting this to a max would handle comparisons between positive
21105         // and negative zero incorrectly, and swapping the operands would
21106         // cause it to handle NaNs incorrectly.
21107         if (!DAG.getTarget().Options.UnsafeFPMath &&
21108             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
21109           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21110             break;
21111           std::swap(LHS, RHS);
21112         }
21113         Opcode = X86ISD::FMAX;
21114         break;
21115       case ISD::SETULE:
21116         // Converting this to a max would handle both negative zeros and NaNs
21117         // incorrectly, but we can swap the operands to fix both.
21118         std::swap(LHS, RHS);
21119       case ISD::SETOLT:
21120       case ISD::SETLT:
21121       case ISD::SETLE:
21122         Opcode = X86ISD::FMAX;
21123         break;
21124       }
21125     }
21126
21127     if (Opcode)
21128       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
21129   }
21130
21131   EVT CondVT = Cond.getValueType();
21132   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
21133       CondVT.getVectorElementType() == MVT::i1) {
21134     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
21135     // lowering on KNL. In this case we convert it to
21136     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
21137     // The same situation for all 128 and 256-bit vectors of i8 and i16.
21138     // Since SKX these selects have a proper lowering.
21139     EVT OpVT = LHS.getValueType();
21140     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
21141         (OpVT.getVectorElementType() == MVT::i8 ||
21142          OpVT.getVectorElementType() == MVT::i16) &&
21143         !(Subtarget->hasBWI() && Subtarget->hasVLX())) {
21144       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
21145       DCI.AddToWorklist(Cond.getNode());
21146       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
21147     }
21148   }
21149   // If this is a select between two integer constants, try to do some
21150   // optimizations.
21151   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
21152     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
21153       // Don't do this for crazy integer types.
21154       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
21155         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
21156         // so that TrueC (the true value) is larger than FalseC.
21157         bool NeedsCondInvert = false;
21158
21159         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
21160             // Efficiently invertible.
21161             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
21162              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
21163               isa<ConstantSDNode>(Cond.getOperand(1))))) {
21164           NeedsCondInvert = true;
21165           std::swap(TrueC, FalseC);
21166         }
21167
21168         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
21169         if (FalseC->getAPIntValue() == 0 &&
21170             TrueC->getAPIntValue().isPowerOf2()) {
21171           if (NeedsCondInvert) // Invert the condition if needed.
21172             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21173                                DAG.getConstant(1, Cond.getValueType()));
21174
21175           // Zero extend the condition if needed.
21176           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
21177
21178           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
21179           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
21180                              DAG.getConstant(ShAmt, MVT::i8));
21181         }
21182
21183         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
21184         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
21185           if (NeedsCondInvert) // Invert the condition if needed.
21186             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21187                                DAG.getConstant(1, Cond.getValueType()));
21188
21189           // Zero extend the condition if needed.
21190           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
21191                              FalseC->getValueType(0), Cond);
21192           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21193                              SDValue(FalseC, 0));
21194         }
21195
21196         // Optimize cases that will turn into an LEA instruction.  This requires
21197         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
21198         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
21199           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
21200           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
21201
21202           bool isFastMultiplier = false;
21203           if (Diff < 10) {
21204             switch ((unsigned char)Diff) {
21205               default: break;
21206               case 1:  // result = add base, cond
21207               case 2:  // result = lea base(    , cond*2)
21208               case 3:  // result = lea base(cond, cond*2)
21209               case 4:  // result = lea base(    , cond*4)
21210               case 5:  // result = lea base(cond, cond*4)
21211               case 8:  // result = lea base(    , cond*8)
21212               case 9:  // result = lea base(cond, cond*8)
21213                 isFastMultiplier = true;
21214                 break;
21215             }
21216           }
21217
21218           if (isFastMultiplier) {
21219             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
21220             if (NeedsCondInvert) // Invert the condition if needed.
21221               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21222                                  DAG.getConstant(1, Cond.getValueType()));
21223
21224             // Zero extend the condition if needed.
21225             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
21226                                Cond);
21227             // Scale the condition by the difference.
21228             if (Diff != 1)
21229               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
21230                                  DAG.getConstant(Diff, Cond.getValueType()));
21231
21232             // Add the base if non-zero.
21233             if (FalseC->getAPIntValue() != 0)
21234               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21235                                  SDValue(FalseC, 0));
21236             return Cond;
21237           }
21238         }
21239       }
21240   }
21241
21242   // Canonicalize max and min:
21243   // (x > y) ? x : y -> (x >= y) ? x : y
21244   // (x < y) ? x : y -> (x <= y) ? x : y
21245   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
21246   // the need for an extra compare
21247   // against zero. e.g.
21248   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
21249   // subl   %esi, %edi
21250   // testl  %edi, %edi
21251   // movl   $0, %eax
21252   // cmovgl %edi, %eax
21253   // =>
21254   // xorl   %eax, %eax
21255   // subl   %esi, $edi
21256   // cmovsl %eax, %edi
21257   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
21258       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21259       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21260     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21261     switch (CC) {
21262     default: break;
21263     case ISD::SETLT:
21264     case ISD::SETGT: {
21265       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
21266       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
21267                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
21268       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
21269     }
21270     }
21271   }
21272
21273   // Early exit check
21274   if (!TLI.isTypeLegal(VT))
21275     return SDValue();
21276
21277   // Match VSELECTs into subs with unsigned saturation.
21278   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
21279       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
21280       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
21281        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
21282     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21283
21284     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
21285     // left side invert the predicate to simplify logic below.
21286     SDValue Other;
21287     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
21288       Other = RHS;
21289       CC = ISD::getSetCCInverse(CC, true);
21290     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
21291       Other = LHS;
21292     }
21293
21294     if (Other.getNode() && Other->getNumOperands() == 2 &&
21295         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
21296       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
21297       SDValue CondRHS = Cond->getOperand(1);
21298
21299       // Look for a general sub with unsigned saturation first.
21300       // x >= y ? x-y : 0 --> subus x, y
21301       // x >  y ? x-y : 0 --> subus x, y
21302       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
21303           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
21304         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
21305
21306       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
21307         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
21308           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
21309             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
21310               // If the RHS is a constant we have to reverse the const
21311               // canonicalization.
21312               // x > C-1 ? x+-C : 0 --> subus x, C
21313               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
21314                   CondRHSConst->getAPIntValue() ==
21315                       (-OpRHSConst->getAPIntValue() - 1))
21316                 return DAG.getNode(
21317                     X86ISD::SUBUS, DL, VT, OpLHS,
21318                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
21319
21320           // Another special case: If C was a sign bit, the sub has been
21321           // canonicalized into a xor.
21322           // FIXME: Would it be better to use computeKnownBits to determine
21323           //        whether it's safe to decanonicalize the xor?
21324           // x s< 0 ? x^C : 0 --> subus x, C
21325           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
21326               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
21327               OpRHSConst->getAPIntValue().isSignBit())
21328             // Note that we have to rebuild the RHS constant here to ensure we
21329             // don't rely on particular values of undef lanes.
21330             return DAG.getNode(
21331                 X86ISD::SUBUS, DL, VT, OpLHS,
21332                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
21333         }
21334     }
21335   }
21336
21337   // Try to match a min/max vector operation.
21338   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
21339     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
21340     unsigned Opc = ret.first;
21341     bool NeedSplit = ret.second;
21342
21343     if (Opc && NeedSplit) {
21344       unsigned NumElems = VT.getVectorNumElements();
21345       // Extract the LHS vectors
21346       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
21347       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
21348
21349       // Extract the RHS vectors
21350       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
21351       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
21352
21353       // Create min/max for each subvector
21354       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
21355       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
21356
21357       // Merge the result
21358       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
21359     } else if (Opc)
21360       return DAG.getNode(Opc, DL, VT, LHS, RHS);
21361   }
21362
21363   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
21364   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
21365       // Check if SETCC has already been promoted
21366       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
21367       // Check that condition value type matches vselect operand type
21368       CondVT == VT) { 
21369
21370     assert(Cond.getValueType().isVector() &&
21371            "vector select expects a vector selector!");
21372
21373     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
21374     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
21375
21376     if (!TValIsAllOnes && !FValIsAllZeros) {
21377       // Try invert the condition if true value is not all 1s and false value
21378       // is not all 0s.
21379       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
21380       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
21381
21382       if (TValIsAllZeros || FValIsAllOnes) {
21383         SDValue CC = Cond.getOperand(2);
21384         ISD::CondCode NewCC =
21385           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
21386                                Cond.getOperand(0).getValueType().isInteger());
21387         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
21388         std::swap(LHS, RHS);
21389         TValIsAllOnes = FValIsAllOnes;
21390         FValIsAllZeros = TValIsAllZeros;
21391       }
21392     }
21393
21394     if (TValIsAllOnes || FValIsAllZeros) {
21395       SDValue Ret;
21396
21397       if (TValIsAllOnes && FValIsAllZeros)
21398         Ret = Cond;
21399       else if (TValIsAllOnes)
21400         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
21401                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
21402       else if (FValIsAllZeros)
21403         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
21404                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
21405
21406       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
21407     }
21408   }
21409
21410   // Try to fold this VSELECT into a MOVSS/MOVSD
21411   if (N->getOpcode() == ISD::VSELECT &&
21412       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
21413     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
21414         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
21415       bool CanFold = false;
21416       unsigned NumElems = Cond.getNumOperands();
21417       SDValue A = LHS;
21418       SDValue B = RHS;
21419       
21420       if (isZero(Cond.getOperand(0))) {
21421         CanFold = true;
21422
21423         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
21424         // fold (vselect <0,-1> -> (movsd A, B)
21425         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
21426           CanFold = isAllOnes(Cond.getOperand(i));
21427       } else if (isAllOnes(Cond.getOperand(0))) {
21428         CanFold = true;
21429         std::swap(A, B);
21430
21431         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
21432         // fold (vselect <-1,0> -> (movsd B, A)
21433         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
21434           CanFold = isZero(Cond.getOperand(i));
21435       }
21436
21437       if (CanFold) {
21438         if (VT == MVT::v4i32 || VT == MVT::v4f32)
21439           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
21440         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
21441       }
21442
21443       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
21444         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
21445         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
21446         //                             (v2i64 (bitcast B)))))
21447         //
21448         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
21449         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
21450         //                             (v2f64 (bitcast B)))))
21451         //
21452         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
21453         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
21454         //                             (v2i64 (bitcast A)))))
21455         //
21456         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
21457         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
21458         //                             (v2f64 (bitcast A)))))
21459
21460         CanFold = (isZero(Cond.getOperand(0)) &&
21461                    isZero(Cond.getOperand(1)) &&
21462                    isAllOnes(Cond.getOperand(2)) &&
21463                    isAllOnes(Cond.getOperand(3)));
21464
21465         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
21466             isAllOnes(Cond.getOperand(1)) &&
21467             isZero(Cond.getOperand(2)) &&
21468             isZero(Cond.getOperand(3))) {
21469           CanFold = true;
21470           std::swap(LHS, RHS);
21471         }
21472
21473         if (CanFold) {
21474           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
21475           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
21476           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
21477           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
21478                                                 NewB, DAG);
21479           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
21480         }
21481       }
21482     }
21483   }
21484
21485   // If we know that this node is legal then we know that it is going to be
21486   // matched by one of the SSE/AVX BLEND instructions. These instructions only
21487   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
21488   // to simplify previous instructions.
21489   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
21490       !DCI.isBeforeLegalize() &&
21491       // We explicitly check against v8i16 and v16i16 because, although
21492       // they're marked as Custom, they might only be legal when Cond is a
21493       // build_vector of constants. This will be taken care in a later
21494       // condition.
21495       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
21496        VT != MVT::v8i16)) {
21497     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
21498
21499     // Don't optimize vector selects that map to mask-registers.
21500     if (BitWidth == 1)
21501       return SDValue();
21502
21503     // Check all uses of that condition operand to check whether it will be
21504     // consumed by non-BLEND instructions, which may depend on all bits are set
21505     // properly.
21506     for (SDNode::use_iterator I = Cond->use_begin(),
21507                               E = Cond->use_end(); I != E; ++I)
21508       if (I->getOpcode() != ISD::VSELECT)
21509         // TODO: Add other opcodes eventually lowered into BLEND.
21510         return SDValue();
21511
21512     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
21513     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
21514
21515     APInt KnownZero, KnownOne;
21516     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
21517                                           DCI.isBeforeLegalizeOps());
21518     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
21519         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
21520       DCI.CommitTargetLoweringOpt(TLO);
21521   }
21522
21523   // We should generate an X86ISD::BLENDI from a vselect if its argument
21524   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
21525   // constants. This specific pattern gets generated when we split a
21526   // selector for a 512 bit vector in a machine without AVX512 (but with
21527   // 256-bit vectors), during legalization:
21528   //
21529   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
21530   //
21531   // Iff we find this pattern and the build_vectors are built from
21532   // constants, we translate the vselect into a shuffle_vector that we
21533   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
21534   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
21535     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
21536     if (Shuffle.getNode())
21537       return Shuffle;
21538   }
21539
21540   return SDValue();
21541 }
21542
21543 // Check whether a boolean test is testing a boolean value generated by
21544 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
21545 // code.
21546 //
21547 // Simplify the following patterns:
21548 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
21549 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
21550 // to (Op EFLAGS Cond)
21551 //
21552 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
21553 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
21554 // to (Op EFLAGS !Cond)
21555 //
21556 // where Op could be BRCOND or CMOV.
21557 //
21558 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
21559   // Quit if not CMP and SUB with its value result used.
21560   if (Cmp.getOpcode() != X86ISD::CMP &&
21561       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
21562       return SDValue();
21563
21564   // Quit if not used as a boolean value.
21565   if (CC != X86::COND_E && CC != X86::COND_NE)
21566     return SDValue();
21567
21568   // Check CMP operands. One of them should be 0 or 1 and the other should be
21569   // an SetCC or extended from it.
21570   SDValue Op1 = Cmp.getOperand(0);
21571   SDValue Op2 = Cmp.getOperand(1);
21572
21573   SDValue SetCC;
21574   const ConstantSDNode* C = nullptr;
21575   bool needOppositeCond = (CC == X86::COND_E);
21576   bool checkAgainstTrue = false; // Is it a comparison against 1?
21577
21578   if ((C = dyn_cast<ConstantSDNode>(Op1)))
21579     SetCC = Op2;
21580   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
21581     SetCC = Op1;
21582   else // Quit if all operands are not constants.
21583     return SDValue();
21584
21585   if (C->getZExtValue() == 1) {
21586     needOppositeCond = !needOppositeCond;
21587     checkAgainstTrue = true;
21588   } else if (C->getZExtValue() != 0)
21589     // Quit if the constant is neither 0 or 1.
21590     return SDValue();
21591
21592   bool truncatedToBoolWithAnd = false;
21593   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
21594   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
21595          SetCC.getOpcode() == ISD::TRUNCATE ||
21596          SetCC.getOpcode() == ISD::AND) {
21597     if (SetCC.getOpcode() == ISD::AND) {
21598       int OpIdx = -1;
21599       ConstantSDNode *CS;
21600       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
21601           CS->getZExtValue() == 1)
21602         OpIdx = 1;
21603       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
21604           CS->getZExtValue() == 1)
21605         OpIdx = 0;
21606       if (OpIdx == -1)
21607         break;
21608       SetCC = SetCC.getOperand(OpIdx);
21609       truncatedToBoolWithAnd = true;
21610     } else
21611       SetCC = SetCC.getOperand(0);
21612   }
21613
21614   switch (SetCC.getOpcode()) {
21615   case X86ISD::SETCC_CARRY:
21616     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
21617     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
21618     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
21619     // truncated to i1 using 'and'.
21620     if (checkAgainstTrue && !truncatedToBoolWithAnd)
21621       break;
21622     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
21623            "Invalid use of SETCC_CARRY!");
21624     // FALL THROUGH
21625   case X86ISD::SETCC:
21626     // Set the condition code or opposite one if necessary.
21627     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
21628     if (needOppositeCond)
21629       CC = X86::GetOppositeBranchCondition(CC);
21630     return SetCC.getOperand(1);
21631   case X86ISD::CMOV: {
21632     // Check whether false/true value has canonical one, i.e. 0 or 1.
21633     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
21634     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
21635     // Quit if true value is not a constant.
21636     if (!TVal)
21637       return SDValue();
21638     // Quit if false value is not a constant.
21639     if (!FVal) {
21640       SDValue Op = SetCC.getOperand(0);
21641       // Skip 'zext' or 'trunc' node.
21642       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
21643           Op.getOpcode() == ISD::TRUNCATE)
21644         Op = Op.getOperand(0);
21645       // A special case for rdrand/rdseed, where 0 is set if false cond is
21646       // found.
21647       if ((Op.getOpcode() != X86ISD::RDRAND &&
21648            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
21649         return SDValue();
21650     }
21651     // Quit if false value is not the constant 0 or 1.
21652     bool FValIsFalse = true;
21653     if (FVal && FVal->getZExtValue() != 0) {
21654       if (FVal->getZExtValue() != 1)
21655         return SDValue();
21656       // If FVal is 1, opposite cond is needed.
21657       needOppositeCond = !needOppositeCond;
21658       FValIsFalse = false;
21659     }
21660     // Quit if TVal is not the constant opposite of FVal.
21661     if (FValIsFalse && TVal->getZExtValue() != 1)
21662       return SDValue();
21663     if (!FValIsFalse && TVal->getZExtValue() != 0)
21664       return SDValue();
21665     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
21666     if (needOppositeCond)
21667       CC = X86::GetOppositeBranchCondition(CC);
21668     return SetCC.getOperand(3);
21669   }
21670   }
21671
21672   return SDValue();
21673 }
21674
21675 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
21676 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
21677                                   TargetLowering::DAGCombinerInfo &DCI,
21678                                   const X86Subtarget *Subtarget) {
21679   SDLoc DL(N);
21680
21681   // If the flag operand isn't dead, don't touch this CMOV.
21682   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
21683     return SDValue();
21684
21685   SDValue FalseOp = N->getOperand(0);
21686   SDValue TrueOp = N->getOperand(1);
21687   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
21688   SDValue Cond = N->getOperand(3);
21689
21690   if (CC == X86::COND_E || CC == X86::COND_NE) {
21691     switch (Cond.getOpcode()) {
21692     default: break;
21693     case X86ISD::BSR:
21694     case X86ISD::BSF:
21695       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
21696       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
21697         return (CC == X86::COND_E) ? FalseOp : TrueOp;
21698     }
21699   }
21700
21701   SDValue Flags;
21702
21703   Flags = checkBoolTestSetCCCombine(Cond, CC);
21704   if (Flags.getNode() &&
21705       // Extra check as FCMOV only supports a subset of X86 cond.
21706       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
21707     SDValue Ops[] = { FalseOp, TrueOp,
21708                       DAG.getConstant(CC, MVT::i8), Flags };
21709     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
21710   }
21711
21712   // If this is a select between two integer constants, try to do some
21713   // optimizations.  Note that the operands are ordered the opposite of SELECT
21714   // operands.
21715   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
21716     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
21717       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
21718       // larger than FalseC (the false value).
21719       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
21720         CC = X86::GetOppositeBranchCondition(CC);
21721         std::swap(TrueC, FalseC);
21722         std::swap(TrueOp, FalseOp);
21723       }
21724
21725       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
21726       // This is efficient for any integer data type (including i8/i16) and
21727       // shift amount.
21728       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
21729         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21730                            DAG.getConstant(CC, MVT::i8), Cond);
21731
21732         // Zero extend the condition if needed.
21733         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
21734
21735         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
21736         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
21737                            DAG.getConstant(ShAmt, MVT::i8));
21738         if (N->getNumValues() == 2)  // Dead flag value?
21739           return DCI.CombineTo(N, Cond, SDValue());
21740         return Cond;
21741       }
21742
21743       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
21744       // for any integer data type, including i8/i16.
21745       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
21746         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21747                            DAG.getConstant(CC, MVT::i8), Cond);
21748
21749         // Zero extend the condition if needed.
21750         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
21751                            FalseC->getValueType(0), Cond);
21752         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21753                            SDValue(FalseC, 0));
21754
21755         if (N->getNumValues() == 2)  // Dead flag value?
21756           return DCI.CombineTo(N, Cond, SDValue());
21757         return Cond;
21758       }
21759
21760       // Optimize cases that will turn into an LEA instruction.  This requires
21761       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
21762       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
21763         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
21764         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
21765
21766         bool isFastMultiplier = false;
21767         if (Diff < 10) {
21768           switch ((unsigned char)Diff) {
21769           default: break;
21770           case 1:  // result = add base, cond
21771           case 2:  // result = lea base(    , cond*2)
21772           case 3:  // result = lea base(cond, cond*2)
21773           case 4:  // result = lea base(    , cond*4)
21774           case 5:  // result = lea base(cond, cond*4)
21775           case 8:  // result = lea base(    , cond*8)
21776           case 9:  // result = lea base(cond, cond*8)
21777             isFastMultiplier = true;
21778             break;
21779           }
21780         }
21781
21782         if (isFastMultiplier) {
21783           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
21784           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21785                              DAG.getConstant(CC, MVT::i8), Cond);
21786           // Zero extend the condition if needed.
21787           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
21788                              Cond);
21789           // Scale the condition by the difference.
21790           if (Diff != 1)
21791             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
21792                                DAG.getConstant(Diff, Cond.getValueType()));
21793
21794           // Add the base if non-zero.
21795           if (FalseC->getAPIntValue() != 0)
21796             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21797                                SDValue(FalseC, 0));
21798           if (N->getNumValues() == 2)  // Dead flag value?
21799             return DCI.CombineTo(N, Cond, SDValue());
21800           return Cond;
21801         }
21802       }
21803     }
21804   }
21805
21806   // Handle these cases:
21807   //   (select (x != c), e, c) -> select (x != c), e, x),
21808   //   (select (x == c), c, e) -> select (x == c), x, e)
21809   // where the c is an integer constant, and the "select" is the combination
21810   // of CMOV and CMP.
21811   //
21812   // The rationale for this change is that the conditional-move from a constant
21813   // needs two instructions, however, conditional-move from a register needs
21814   // only one instruction.
21815   //
21816   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
21817   //  some instruction-combining opportunities. This opt needs to be
21818   //  postponed as late as possible.
21819   //
21820   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
21821     // the DCI.xxxx conditions are provided to postpone the optimization as
21822     // late as possible.
21823
21824     ConstantSDNode *CmpAgainst = nullptr;
21825     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
21826         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
21827         !isa<ConstantSDNode>(Cond.getOperand(0))) {
21828
21829       if (CC == X86::COND_NE &&
21830           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
21831         CC = X86::GetOppositeBranchCondition(CC);
21832         std::swap(TrueOp, FalseOp);
21833       }
21834
21835       if (CC == X86::COND_E &&
21836           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
21837         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
21838                           DAG.getConstant(CC, MVT::i8), Cond };
21839         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
21840       }
21841     }
21842   }
21843
21844   return SDValue();
21845 }
21846
21847 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
21848                                                 const X86Subtarget *Subtarget) {
21849   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
21850   switch (IntNo) {
21851   default: return SDValue();
21852   // SSE/AVX/AVX2 blend intrinsics.
21853   case Intrinsic::x86_avx2_pblendvb:
21854   case Intrinsic::x86_avx2_pblendw:
21855   case Intrinsic::x86_avx2_pblendd_128:
21856   case Intrinsic::x86_avx2_pblendd_256:
21857     // Don't try to simplify this intrinsic if we don't have AVX2.
21858     if (!Subtarget->hasAVX2())
21859       return SDValue();
21860     // FALL-THROUGH
21861   case Intrinsic::x86_avx_blend_pd_256:
21862   case Intrinsic::x86_avx_blend_ps_256:
21863   case Intrinsic::x86_avx_blendv_pd_256:
21864   case Intrinsic::x86_avx_blendv_ps_256:
21865     // Don't try to simplify this intrinsic if we don't have AVX.
21866     if (!Subtarget->hasAVX())
21867       return SDValue();
21868     // FALL-THROUGH
21869   case Intrinsic::x86_sse41_pblendw:
21870   case Intrinsic::x86_sse41_blendpd:
21871   case Intrinsic::x86_sse41_blendps:
21872   case Intrinsic::x86_sse41_blendvps:
21873   case Intrinsic::x86_sse41_blendvpd:
21874   case Intrinsic::x86_sse41_pblendvb: {
21875     SDValue Op0 = N->getOperand(1);
21876     SDValue Op1 = N->getOperand(2);
21877     SDValue Mask = N->getOperand(3);
21878
21879     // Don't try to simplify this intrinsic if we don't have SSE4.1.
21880     if (!Subtarget->hasSSE41())
21881       return SDValue();
21882
21883     // fold (blend A, A, Mask) -> A
21884     if (Op0 == Op1)
21885       return Op0;
21886     // fold (blend A, B, allZeros) -> A
21887     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
21888       return Op0;
21889     // fold (blend A, B, allOnes) -> B
21890     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
21891       return Op1;
21892     
21893     // Simplify the case where the mask is a constant i32 value.
21894     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
21895       if (C->isNullValue())
21896         return Op0;
21897       if (C->isAllOnesValue())
21898         return Op1;
21899     }
21900
21901     return SDValue();
21902   }
21903
21904   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
21905   case Intrinsic::x86_sse2_psrai_w:
21906   case Intrinsic::x86_sse2_psrai_d:
21907   case Intrinsic::x86_avx2_psrai_w:
21908   case Intrinsic::x86_avx2_psrai_d:
21909   case Intrinsic::x86_sse2_psra_w:
21910   case Intrinsic::x86_sse2_psra_d:
21911   case Intrinsic::x86_avx2_psra_w:
21912   case Intrinsic::x86_avx2_psra_d: {
21913     SDValue Op0 = N->getOperand(1);
21914     SDValue Op1 = N->getOperand(2);
21915     EVT VT = Op0.getValueType();
21916     assert(VT.isVector() && "Expected a vector type!");
21917
21918     if (isa<BuildVectorSDNode>(Op1))
21919       Op1 = Op1.getOperand(0);
21920
21921     if (!isa<ConstantSDNode>(Op1))
21922       return SDValue();
21923
21924     EVT SVT = VT.getVectorElementType();
21925     unsigned SVTBits = SVT.getSizeInBits();
21926
21927     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
21928     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
21929     uint64_t ShAmt = C.getZExtValue();
21930
21931     // Don't try to convert this shift into a ISD::SRA if the shift
21932     // count is bigger than or equal to the element size.
21933     if (ShAmt >= SVTBits)
21934       return SDValue();
21935
21936     // Trivial case: if the shift count is zero, then fold this
21937     // into the first operand.
21938     if (ShAmt == 0)
21939       return Op0;
21940
21941     // Replace this packed shift intrinsic with a target independent
21942     // shift dag node.
21943     SDValue Splat = DAG.getConstant(C, VT);
21944     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
21945   }
21946   }
21947 }
21948
21949 /// PerformMulCombine - Optimize a single multiply with constant into two
21950 /// in order to implement it with two cheaper instructions, e.g.
21951 /// LEA + SHL, LEA + LEA.
21952 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
21953                                  TargetLowering::DAGCombinerInfo &DCI) {
21954   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
21955     return SDValue();
21956
21957   EVT VT = N->getValueType(0);
21958   if (VT != MVT::i64)
21959     return SDValue();
21960
21961   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
21962   if (!C)
21963     return SDValue();
21964   uint64_t MulAmt = C->getZExtValue();
21965   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
21966     return SDValue();
21967
21968   uint64_t MulAmt1 = 0;
21969   uint64_t MulAmt2 = 0;
21970   if ((MulAmt % 9) == 0) {
21971     MulAmt1 = 9;
21972     MulAmt2 = MulAmt / 9;
21973   } else if ((MulAmt % 5) == 0) {
21974     MulAmt1 = 5;
21975     MulAmt2 = MulAmt / 5;
21976   } else if ((MulAmt % 3) == 0) {
21977     MulAmt1 = 3;
21978     MulAmt2 = MulAmt / 3;
21979   }
21980   if (MulAmt2 &&
21981       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
21982     SDLoc DL(N);
21983
21984     if (isPowerOf2_64(MulAmt2) &&
21985         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
21986       // If second multiplifer is pow2, issue it first. We want the multiply by
21987       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
21988       // is an add.
21989       std::swap(MulAmt1, MulAmt2);
21990
21991     SDValue NewMul;
21992     if (isPowerOf2_64(MulAmt1))
21993       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
21994                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
21995     else
21996       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
21997                            DAG.getConstant(MulAmt1, VT));
21998
21999     if (isPowerOf2_64(MulAmt2))
22000       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
22001                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
22002     else
22003       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
22004                            DAG.getConstant(MulAmt2, VT));
22005
22006     // Do not add new nodes to DAG combiner worklist.
22007     DCI.CombineTo(N, NewMul, false);
22008   }
22009   return SDValue();
22010 }
22011
22012 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
22013   SDValue N0 = N->getOperand(0);
22014   SDValue N1 = N->getOperand(1);
22015   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
22016   EVT VT = N0.getValueType();
22017
22018   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
22019   // since the result of setcc_c is all zero's or all ones.
22020   if (VT.isInteger() && !VT.isVector() &&
22021       N1C && N0.getOpcode() == ISD::AND &&
22022       N0.getOperand(1).getOpcode() == ISD::Constant) {
22023     SDValue N00 = N0.getOperand(0);
22024     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
22025         ((N00.getOpcode() == ISD::ANY_EXTEND ||
22026           N00.getOpcode() == ISD::ZERO_EXTEND) &&
22027          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
22028       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
22029       APInt ShAmt = N1C->getAPIntValue();
22030       Mask = Mask.shl(ShAmt);
22031       if (Mask != 0)
22032         return DAG.getNode(ISD::AND, SDLoc(N), VT,
22033                            N00, DAG.getConstant(Mask, VT));
22034     }
22035   }
22036
22037   // Hardware support for vector shifts is sparse which makes us scalarize the
22038   // vector operations in many cases. Also, on sandybridge ADD is faster than
22039   // shl.
22040   // (shl V, 1) -> add V,V
22041   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
22042     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
22043       assert(N0.getValueType().isVector() && "Invalid vector shift type");
22044       // We shift all of the values by one. In many cases we do not have
22045       // hardware support for this operation. This is better expressed as an ADD
22046       // of two values.
22047       if (N1SplatC->getZExtValue() == 1)
22048         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
22049     }
22050
22051   return SDValue();
22052 }
22053
22054 /// \brief Returns a vector of 0s if the node in input is a vector logical
22055 /// shift by a constant amount which is known to be bigger than or equal
22056 /// to the vector element size in bits.
22057 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
22058                                       const X86Subtarget *Subtarget) {
22059   EVT VT = N->getValueType(0);
22060
22061   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
22062       (!Subtarget->hasInt256() ||
22063        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
22064     return SDValue();
22065
22066   SDValue Amt = N->getOperand(1);
22067   SDLoc DL(N);
22068   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
22069     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
22070       APInt ShiftAmt = AmtSplat->getAPIntValue();
22071       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
22072
22073       // SSE2/AVX2 logical shifts always return a vector of 0s
22074       // if the shift amount is bigger than or equal to
22075       // the element size. The constant shift amount will be
22076       // encoded as a 8-bit immediate.
22077       if (ShiftAmt.trunc(8).uge(MaxAmount))
22078         return getZeroVector(VT, Subtarget, DAG, DL);
22079     }
22080
22081   return SDValue();
22082 }
22083
22084 /// PerformShiftCombine - Combine shifts.
22085 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
22086                                    TargetLowering::DAGCombinerInfo &DCI,
22087                                    const X86Subtarget *Subtarget) {
22088   if (N->getOpcode() == ISD::SHL) {
22089     SDValue V = PerformSHLCombine(N, DAG);
22090     if (V.getNode()) return V;
22091   }
22092
22093   if (N->getOpcode() != ISD::SRA) {
22094     // Try to fold this logical shift into a zero vector.
22095     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
22096     if (V.getNode()) return V;
22097   }
22098
22099   return SDValue();
22100 }
22101
22102 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
22103 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
22104 // and friends.  Likewise for OR -> CMPNEQSS.
22105 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
22106                             TargetLowering::DAGCombinerInfo &DCI,
22107                             const X86Subtarget *Subtarget) {
22108   unsigned opcode;
22109
22110   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
22111   // we're requiring SSE2 for both.
22112   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
22113     SDValue N0 = N->getOperand(0);
22114     SDValue N1 = N->getOperand(1);
22115     SDValue CMP0 = N0->getOperand(1);
22116     SDValue CMP1 = N1->getOperand(1);
22117     SDLoc DL(N);
22118
22119     // The SETCCs should both refer to the same CMP.
22120     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
22121       return SDValue();
22122
22123     SDValue CMP00 = CMP0->getOperand(0);
22124     SDValue CMP01 = CMP0->getOperand(1);
22125     EVT     VT    = CMP00.getValueType();
22126
22127     if (VT == MVT::f32 || VT == MVT::f64) {
22128       bool ExpectingFlags = false;
22129       // Check for any users that want flags:
22130       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
22131            !ExpectingFlags && UI != UE; ++UI)
22132         switch (UI->getOpcode()) {
22133         default:
22134         case ISD::BR_CC:
22135         case ISD::BRCOND:
22136         case ISD::SELECT:
22137           ExpectingFlags = true;
22138           break;
22139         case ISD::CopyToReg:
22140         case ISD::SIGN_EXTEND:
22141         case ISD::ZERO_EXTEND:
22142         case ISD::ANY_EXTEND:
22143           break;
22144         }
22145
22146       if (!ExpectingFlags) {
22147         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
22148         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
22149
22150         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
22151           X86::CondCode tmp = cc0;
22152           cc0 = cc1;
22153           cc1 = tmp;
22154         }
22155
22156         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
22157             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
22158           // FIXME: need symbolic constants for these magic numbers.
22159           // See X86ATTInstPrinter.cpp:printSSECC().
22160           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
22161           if (Subtarget->hasAVX512()) {
22162             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
22163                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
22164             if (N->getValueType(0) != MVT::i1)
22165               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
22166                                  FSetCC);
22167             return FSetCC;
22168           }
22169           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
22170                                               CMP00.getValueType(), CMP00, CMP01,
22171                                               DAG.getConstant(x86cc, MVT::i8));
22172
22173           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
22174           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
22175
22176           if (is64BitFP && !Subtarget->is64Bit()) {
22177             // On a 32-bit target, we cannot bitcast the 64-bit float to a
22178             // 64-bit integer, since that's not a legal type. Since
22179             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
22180             // bits, but can do this little dance to extract the lowest 32 bits
22181             // and work with those going forward.
22182             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
22183                                            OnesOrZeroesF);
22184             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
22185                                            Vector64);
22186             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
22187                                         Vector32, DAG.getIntPtrConstant(0));
22188             IntVT = MVT::i32;
22189           }
22190
22191           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
22192           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
22193                                       DAG.getConstant(1, IntVT));
22194           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
22195           return OneBitOfTruth;
22196         }
22197       }
22198     }
22199   }
22200   return SDValue();
22201 }
22202
22203 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
22204 /// so it can be folded inside ANDNP.
22205 static bool CanFoldXORWithAllOnes(const SDNode *N) {
22206   EVT VT = N->getValueType(0);
22207
22208   // Match direct AllOnes for 128 and 256-bit vectors
22209   if (ISD::isBuildVectorAllOnes(N))
22210     return true;
22211
22212   // Look through a bit convert.
22213   if (N->getOpcode() == ISD::BITCAST)
22214     N = N->getOperand(0).getNode();
22215
22216   // Sometimes the operand may come from a insert_subvector building a 256-bit
22217   // allones vector
22218   if (VT.is256BitVector() &&
22219       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
22220     SDValue V1 = N->getOperand(0);
22221     SDValue V2 = N->getOperand(1);
22222
22223     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
22224         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
22225         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
22226         ISD::isBuildVectorAllOnes(V2.getNode()))
22227       return true;
22228   }
22229
22230   return false;
22231 }
22232
22233 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
22234 // register. In most cases we actually compare or select YMM-sized registers
22235 // and mixing the two types creates horrible code. This method optimizes
22236 // some of the transition sequences.
22237 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
22238                                  TargetLowering::DAGCombinerInfo &DCI,
22239                                  const X86Subtarget *Subtarget) {
22240   EVT VT = N->getValueType(0);
22241   if (!VT.is256BitVector())
22242     return SDValue();
22243
22244   assert((N->getOpcode() == ISD::ANY_EXTEND ||
22245           N->getOpcode() == ISD::ZERO_EXTEND ||
22246           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
22247
22248   SDValue Narrow = N->getOperand(0);
22249   EVT NarrowVT = Narrow->getValueType(0);
22250   if (!NarrowVT.is128BitVector())
22251     return SDValue();
22252
22253   if (Narrow->getOpcode() != ISD::XOR &&
22254       Narrow->getOpcode() != ISD::AND &&
22255       Narrow->getOpcode() != ISD::OR)
22256     return SDValue();
22257
22258   SDValue N0  = Narrow->getOperand(0);
22259   SDValue N1  = Narrow->getOperand(1);
22260   SDLoc DL(Narrow);
22261
22262   // The Left side has to be a trunc.
22263   if (N0.getOpcode() != ISD::TRUNCATE)
22264     return SDValue();
22265
22266   // The type of the truncated inputs.
22267   EVT WideVT = N0->getOperand(0)->getValueType(0);
22268   if (WideVT != VT)
22269     return SDValue();
22270
22271   // The right side has to be a 'trunc' or a constant vector.
22272   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
22273   ConstantSDNode *RHSConstSplat = nullptr;
22274   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
22275     RHSConstSplat = RHSBV->getConstantSplatNode();
22276   if (!RHSTrunc && !RHSConstSplat)
22277     return SDValue();
22278
22279   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22280
22281   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
22282     return SDValue();
22283
22284   // Set N0 and N1 to hold the inputs to the new wide operation.
22285   N0 = N0->getOperand(0);
22286   if (RHSConstSplat) {
22287     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
22288                      SDValue(RHSConstSplat, 0));
22289     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
22290     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
22291   } else if (RHSTrunc) {
22292     N1 = N1->getOperand(0);
22293   }
22294
22295   // Generate the wide operation.
22296   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
22297   unsigned Opcode = N->getOpcode();
22298   switch (Opcode) {
22299   case ISD::ANY_EXTEND:
22300     return Op;
22301   case ISD::ZERO_EXTEND: {
22302     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
22303     APInt Mask = APInt::getAllOnesValue(InBits);
22304     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
22305     return DAG.getNode(ISD::AND, DL, VT,
22306                        Op, DAG.getConstant(Mask, VT));
22307   }
22308   case ISD::SIGN_EXTEND:
22309     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
22310                        Op, DAG.getValueType(NarrowVT));
22311   default:
22312     llvm_unreachable("Unexpected opcode");
22313   }
22314 }
22315
22316 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
22317                                  TargetLowering::DAGCombinerInfo &DCI,
22318                                  const X86Subtarget *Subtarget) {
22319   EVT VT = N->getValueType(0);
22320   if (DCI.isBeforeLegalizeOps())
22321     return SDValue();
22322
22323   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
22324   if (R.getNode())
22325     return R;
22326
22327   // Create BEXTR instructions
22328   // BEXTR is ((X >> imm) & (2**size-1))
22329   if (VT == MVT::i32 || VT == MVT::i64) {
22330     SDValue N0 = N->getOperand(0);
22331     SDValue N1 = N->getOperand(1);
22332     SDLoc DL(N);
22333
22334     // Check for BEXTR.
22335     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
22336         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
22337       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
22338       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
22339       if (MaskNode && ShiftNode) {
22340         uint64_t Mask = MaskNode->getZExtValue();
22341         uint64_t Shift = ShiftNode->getZExtValue();
22342         if (isMask_64(Mask)) {
22343           uint64_t MaskSize = CountPopulation_64(Mask);
22344           if (Shift + MaskSize <= VT.getSizeInBits())
22345             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
22346                                DAG.getConstant(Shift | (MaskSize << 8), VT));
22347         }
22348       }
22349     } // BEXTR
22350
22351     return SDValue();
22352   }
22353
22354   // Want to form ANDNP nodes:
22355   // 1) In the hopes of then easily combining them with OR and AND nodes
22356   //    to form PBLEND/PSIGN.
22357   // 2) To match ANDN packed intrinsics
22358   if (VT != MVT::v2i64 && VT != MVT::v4i64)
22359     return SDValue();
22360
22361   SDValue N0 = N->getOperand(0);
22362   SDValue N1 = N->getOperand(1);
22363   SDLoc DL(N);
22364
22365   // Check LHS for vnot
22366   if (N0.getOpcode() == ISD::XOR &&
22367       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
22368       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
22369     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
22370
22371   // Check RHS for vnot
22372   if (N1.getOpcode() == ISD::XOR &&
22373       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
22374       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
22375     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
22376
22377   return SDValue();
22378 }
22379
22380 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
22381                                 TargetLowering::DAGCombinerInfo &DCI,
22382                                 const X86Subtarget *Subtarget) {
22383   if (DCI.isBeforeLegalizeOps())
22384     return SDValue();
22385
22386   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
22387   if (R.getNode())
22388     return R;
22389
22390   SDValue N0 = N->getOperand(0);
22391   SDValue N1 = N->getOperand(1);
22392   EVT VT = N->getValueType(0);
22393
22394   // look for psign/blend
22395   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
22396     if (!Subtarget->hasSSSE3() ||
22397         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
22398       return SDValue();
22399
22400     // Canonicalize pandn to RHS
22401     if (N0.getOpcode() == X86ISD::ANDNP)
22402       std::swap(N0, N1);
22403     // or (and (m, y), (pandn m, x))
22404     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
22405       SDValue Mask = N1.getOperand(0);
22406       SDValue X    = N1.getOperand(1);
22407       SDValue Y;
22408       if (N0.getOperand(0) == Mask)
22409         Y = N0.getOperand(1);
22410       if (N0.getOperand(1) == Mask)
22411         Y = N0.getOperand(0);
22412
22413       // Check to see if the mask appeared in both the AND and ANDNP and
22414       if (!Y.getNode())
22415         return SDValue();
22416
22417       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
22418       // Look through mask bitcast.
22419       if (Mask.getOpcode() == ISD::BITCAST)
22420         Mask = Mask.getOperand(0);
22421       if (X.getOpcode() == ISD::BITCAST)
22422         X = X.getOperand(0);
22423       if (Y.getOpcode() == ISD::BITCAST)
22424         Y = Y.getOperand(0);
22425
22426       EVT MaskVT = Mask.getValueType();
22427
22428       // Validate that the Mask operand is a vector sra node.
22429       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
22430       // there is no psrai.b
22431       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
22432       unsigned SraAmt = ~0;
22433       if (Mask.getOpcode() == ISD::SRA) {
22434         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
22435           if (auto *AmtConst = AmtBV->getConstantSplatNode())
22436             SraAmt = AmtConst->getZExtValue();
22437       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
22438         SDValue SraC = Mask.getOperand(1);
22439         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
22440       }
22441       if ((SraAmt + 1) != EltBits)
22442         return SDValue();
22443
22444       SDLoc DL(N);
22445
22446       // Now we know we at least have a plendvb with the mask val.  See if
22447       // we can form a psignb/w/d.
22448       // psign = x.type == y.type == mask.type && y = sub(0, x);
22449       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
22450           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
22451           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
22452         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
22453                "Unsupported VT for PSIGN");
22454         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
22455         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
22456       }
22457       // PBLENDVB only available on SSE 4.1
22458       if (!Subtarget->hasSSE41())
22459         return SDValue();
22460
22461       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
22462
22463       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
22464       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
22465       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
22466       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
22467       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
22468     }
22469   }
22470
22471   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
22472     return SDValue();
22473
22474   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
22475   MachineFunction &MF = DAG.getMachineFunction();
22476   bool OptForSize = MF.getFunction()->getAttributes().
22477     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
22478
22479   // SHLD/SHRD instructions have lower register pressure, but on some
22480   // platforms they have higher latency than the equivalent
22481   // series of shifts/or that would otherwise be generated.
22482   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
22483   // have higher latencies and we are not optimizing for size.
22484   if (!OptForSize && Subtarget->isSHLDSlow())
22485     return SDValue();
22486
22487   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
22488     std::swap(N0, N1);
22489   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
22490     return SDValue();
22491   if (!N0.hasOneUse() || !N1.hasOneUse())
22492     return SDValue();
22493
22494   SDValue ShAmt0 = N0.getOperand(1);
22495   if (ShAmt0.getValueType() != MVT::i8)
22496     return SDValue();
22497   SDValue ShAmt1 = N1.getOperand(1);
22498   if (ShAmt1.getValueType() != MVT::i8)
22499     return SDValue();
22500   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
22501     ShAmt0 = ShAmt0.getOperand(0);
22502   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
22503     ShAmt1 = ShAmt1.getOperand(0);
22504
22505   SDLoc DL(N);
22506   unsigned Opc = X86ISD::SHLD;
22507   SDValue Op0 = N0.getOperand(0);
22508   SDValue Op1 = N1.getOperand(0);
22509   if (ShAmt0.getOpcode() == ISD::SUB) {
22510     Opc = X86ISD::SHRD;
22511     std::swap(Op0, Op1);
22512     std::swap(ShAmt0, ShAmt1);
22513   }
22514
22515   unsigned Bits = VT.getSizeInBits();
22516   if (ShAmt1.getOpcode() == ISD::SUB) {
22517     SDValue Sum = ShAmt1.getOperand(0);
22518     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
22519       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
22520       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
22521         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
22522       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
22523         return DAG.getNode(Opc, DL, VT,
22524                            Op0, Op1,
22525                            DAG.getNode(ISD::TRUNCATE, DL,
22526                                        MVT::i8, ShAmt0));
22527     }
22528   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
22529     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
22530     if (ShAmt0C &&
22531         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
22532       return DAG.getNode(Opc, DL, VT,
22533                          N0.getOperand(0), N1.getOperand(0),
22534                          DAG.getNode(ISD::TRUNCATE, DL,
22535                                        MVT::i8, ShAmt0));
22536   }
22537
22538   return SDValue();
22539 }
22540
22541 // Generate NEG and CMOV for integer abs.
22542 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
22543   EVT VT = N->getValueType(0);
22544
22545   // Since X86 does not have CMOV for 8-bit integer, we don't convert
22546   // 8-bit integer abs to NEG and CMOV.
22547   if (VT.isInteger() && VT.getSizeInBits() == 8)
22548     return SDValue();
22549
22550   SDValue N0 = N->getOperand(0);
22551   SDValue N1 = N->getOperand(1);
22552   SDLoc DL(N);
22553
22554   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
22555   // and change it to SUB and CMOV.
22556   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
22557       N0.getOpcode() == ISD::ADD &&
22558       N0.getOperand(1) == N1 &&
22559       N1.getOpcode() == ISD::SRA &&
22560       N1.getOperand(0) == N0.getOperand(0))
22561     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
22562       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
22563         // Generate SUB & CMOV.
22564         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
22565                                   DAG.getConstant(0, VT), N0.getOperand(0));
22566
22567         SDValue Ops[] = { N0.getOperand(0), Neg,
22568                           DAG.getConstant(X86::COND_GE, MVT::i8),
22569                           SDValue(Neg.getNode(), 1) };
22570         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
22571       }
22572   return SDValue();
22573 }
22574
22575 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
22576 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
22577                                  TargetLowering::DAGCombinerInfo &DCI,
22578                                  const X86Subtarget *Subtarget) {
22579   if (DCI.isBeforeLegalizeOps())
22580     return SDValue();
22581
22582   if (Subtarget->hasCMov()) {
22583     SDValue RV = performIntegerAbsCombine(N, DAG);
22584     if (RV.getNode())
22585       return RV;
22586   }
22587
22588   return SDValue();
22589 }
22590
22591 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
22592 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
22593                                   TargetLowering::DAGCombinerInfo &DCI,
22594                                   const X86Subtarget *Subtarget) {
22595   LoadSDNode *Ld = cast<LoadSDNode>(N);
22596   EVT RegVT = Ld->getValueType(0);
22597   EVT MemVT = Ld->getMemoryVT();
22598   SDLoc dl(Ld);
22599   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22600
22601   // On Sandybridge unaligned 256bit loads are inefficient.
22602   ISD::LoadExtType Ext = Ld->getExtensionType();
22603   unsigned Alignment = Ld->getAlignment();
22604   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
22605   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
22606       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
22607     unsigned NumElems = RegVT.getVectorNumElements();
22608     if (NumElems < 2)
22609       return SDValue();
22610
22611     SDValue Ptr = Ld->getBasePtr();
22612     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
22613
22614     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
22615                                   NumElems/2);
22616     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
22617                                 Ld->getPointerInfo(), Ld->isVolatile(),
22618                                 Ld->isNonTemporal(), Ld->isInvariant(),
22619                                 Alignment);
22620     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
22621     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
22622                                 Ld->getPointerInfo(), Ld->isVolatile(),
22623                                 Ld->isNonTemporal(), Ld->isInvariant(),
22624                                 std::min(16U, Alignment));
22625     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
22626                              Load1.getValue(1),
22627                              Load2.getValue(1));
22628
22629     SDValue NewVec = DAG.getUNDEF(RegVT);
22630     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
22631     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
22632     return DCI.CombineTo(N, NewVec, TF, true);
22633   }
22634
22635   return SDValue();
22636 }
22637
22638 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
22639 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
22640                                    const X86Subtarget *Subtarget) {
22641   StoreSDNode *St = cast<StoreSDNode>(N);
22642   EVT VT = St->getValue().getValueType();
22643   EVT StVT = St->getMemoryVT();
22644   SDLoc dl(St);
22645   SDValue StoredVal = St->getOperand(1);
22646   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22647
22648   // If we are saving a concatenation of two XMM registers, perform two stores.
22649   // On Sandy Bridge, 256-bit memory operations are executed by two
22650   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
22651   // memory  operation.
22652   unsigned Alignment = St->getAlignment();
22653   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
22654   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
22655       StVT == VT && !IsAligned) {
22656     unsigned NumElems = VT.getVectorNumElements();
22657     if (NumElems < 2)
22658       return SDValue();
22659
22660     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
22661     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
22662
22663     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
22664     SDValue Ptr0 = St->getBasePtr();
22665     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
22666
22667     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
22668                                 St->getPointerInfo(), St->isVolatile(),
22669                                 St->isNonTemporal(), Alignment);
22670     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
22671                                 St->getPointerInfo(), St->isVolatile(),
22672                                 St->isNonTemporal(),
22673                                 std::min(16U, Alignment));
22674     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
22675   }
22676
22677   // Optimize trunc store (of multiple scalars) to shuffle and store.
22678   // First, pack all of the elements in one place. Next, store to memory
22679   // in fewer chunks.
22680   if (St->isTruncatingStore() && VT.isVector()) {
22681     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22682     unsigned NumElems = VT.getVectorNumElements();
22683     assert(StVT != VT && "Cannot truncate to the same type");
22684     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
22685     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
22686
22687     // From, To sizes and ElemCount must be pow of two
22688     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
22689     // We are going to use the original vector elt for storing.
22690     // Accumulated smaller vector elements must be a multiple of the store size.
22691     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
22692
22693     unsigned SizeRatio  = FromSz / ToSz;
22694
22695     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
22696
22697     // Create a type on which we perform the shuffle
22698     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
22699             StVT.getScalarType(), NumElems*SizeRatio);
22700
22701     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
22702
22703     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
22704     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
22705     for (unsigned i = 0; i != NumElems; ++i)
22706       ShuffleVec[i] = i * SizeRatio;
22707
22708     // Can't shuffle using an illegal type.
22709     if (!TLI.isTypeLegal(WideVecVT))
22710       return SDValue();
22711
22712     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
22713                                          DAG.getUNDEF(WideVecVT),
22714                                          &ShuffleVec[0]);
22715     // At this point all of the data is stored at the bottom of the
22716     // register. We now need to save it to mem.
22717
22718     // Find the largest store unit
22719     MVT StoreType = MVT::i8;
22720     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
22721          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
22722       MVT Tp = (MVT::SimpleValueType)tp;
22723       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
22724         StoreType = Tp;
22725     }
22726
22727     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
22728     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
22729         (64 <= NumElems * ToSz))
22730       StoreType = MVT::f64;
22731
22732     // Bitcast the original vector into a vector of store-size units
22733     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
22734             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
22735     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
22736     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
22737     SmallVector<SDValue, 8> Chains;
22738     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
22739                                         TLI.getPointerTy());
22740     SDValue Ptr = St->getBasePtr();
22741
22742     // Perform one or more big stores into memory.
22743     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
22744       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
22745                                    StoreType, ShuffWide,
22746                                    DAG.getIntPtrConstant(i));
22747       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
22748                                 St->getPointerInfo(), St->isVolatile(),
22749                                 St->isNonTemporal(), St->getAlignment());
22750       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
22751       Chains.push_back(Ch);
22752     }
22753
22754     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
22755   }
22756
22757   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
22758   // the FP state in cases where an emms may be missing.
22759   // A preferable solution to the general problem is to figure out the right
22760   // places to insert EMMS.  This qualifies as a quick hack.
22761
22762   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
22763   if (VT.getSizeInBits() != 64)
22764     return SDValue();
22765
22766   const Function *F = DAG.getMachineFunction().getFunction();
22767   bool NoImplicitFloatOps = F->getAttributes().
22768     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
22769   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
22770                      && Subtarget->hasSSE2();
22771   if ((VT.isVector() ||
22772        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
22773       isa<LoadSDNode>(St->getValue()) &&
22774       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
22775       St->getChain().hasOneUse() && !St->isVolatile()) {
22776     SDNode* LdVal = St->getValue().getNode();
22777     LoadSDNode *Ld = nullptr;
22778     int TokenFactorIndex = -1;
22779     SmallVector<SDValue, 8> Ops;
22780     SDNode* ChainVal = St->getChain().getNode();
22781     // Must be a store of a load.  We currently handle two cases:  the load
22782     // is a direct child, and it's under an intervening TokenFactor.  It is
22783     // possible to dig deeper under nested TokenFactors.
22784     if (ChainVal == LdVal)
22785       Ld = cast<LoadSDNode>(St->getChain());
22786     else if (St->getValue().hasOneUse() &&
22787              ChainVal->getOpcode() == ISD::TokenFactor) {
22788       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
22789         if (ChainVal->getOperand(i).getNode() == LdVal) {
22790           TokenFactorIndex = i;
22791           Ld = cast<LoadSDNode>(St->getValue());
22792         } else
22793           Ops.push_back(ChainVal->getOperand(i));
22794       }
22795     }
22796
22797     if (!Ld || !ISD::isNormalLoad(Ld))
22798       return SDValue();
22799
22800     // If this is not the MMX case, i.e. we are just turning i64 load/store
22801     // into f64 load/store, avoid the transformation if there are multiple
22802     // uses of the loaded value.
22803     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
22804       return SDValue();
22805
22806     SDLoc LdDL(Ld);
22807     SDLoc StDL(N);
22808     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
22809     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
22810     // pair instead.
22811     if (Subtarget->is64Bit() || F64IsLegal) {
22812       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
22813       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
22814                                   Ld->getPointerInfo(), Ld->isVolatile(),
22815                                   Ld->isNonTemporal(), Ld->isInvariant(),
22816                                   Ld->getAlignment());
22817       SDValue NewChain = NewLd.getValue(1);
22818       if (TokenFactorIndex != -1) {
22819         Ops.push_back(NewChain);
22820         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22821       }
22822       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
22823                           St->getPointerInfo(),
22824                           St->isVolatile(), St->isNonTemporal(),
22825                           St->getAlignment());
22826     }
22827
22828     // Otherwise, lower to two pairs of 32-bit loads / stores.
22829     SDValue LoAddr = Ld->getBasePtr();
22830     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
22831                                  DAG.getConstant(4, MVT::i32));
22832
22833     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
22834                                Ld->getPointerInfo(),
22835                                Ld->isVolatile(), Ld->isNonTemporal(),
22836                                Ld->isInvariant(), Ld->getAlignment());
22837     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
22838                                Ld->getPointerInfo().getWithOffset(4),
22839                                Ld->isVolatile(), Ld->isNonTemporal(),
22840                                Ld->isInvariant(),
22841                                MinAlign(Ld->getAlignment(), 4));
22842
22843     SDValue NewChain = LoLd.getValue(1);
22844     if (TokenFactorIndex != -1) {
22845       Ops.push_back(LoLd);
22846       Ops.push_back(HiLd);
22847       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22848     }
22849
22850     LoAddr = St->getBasePtr();
22851     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
22852                          DAG.getConstant(4, MVT::i32));
22853
22854     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
22855                                 St->getPointerInfo(),
22856                                 St->isVolatile(), St->isNonTemporal(),
22857                                 St->getAlignment());
22858     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
22859                                 St->getPointerInfo().getWithOffset(4),
22860                                 St->isVolatile(),
22861                                 St->isNonTemporal(),
22862                                 MinAlign(St->getAlignment(), 4));
22863     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
22864   }
22865   return SDValue();
22866 }
22867
22868 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
22869 /// and return the operands for the horizontal operation in LHS and RHS.  A
22870 /// horizontal operation performs the binary operation on successive elements
22871 /// of its first operand, then on successive elements of its second operand,
22872 /// returning the resulting values in a vector.  For example, if
22873 ///   A = < float a0, float a1, float a2, float a3 >
22874 /// and
22875 ///   B = < float b0, float b1, float b2, float b3 >
22876 /// then the result of doing a horizontal operation on A and B is
22877 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
22878 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
22879 /// A horizontal-op B, for some already available A and B, and if so then LHS is
22880 /// set to A, RHS to B, and the routine returns 'true'.
22881 /// Note that the binary operation should have the property that if one of the
22882 /// operands is UNDEF then the result is UNDEF.
22883 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
22884   // Look for the following pattern: if
22885   //   A = < float a0, float a1, float a2, float a3 >
22886   //   B = < float b0, float b1, float b2, float b3 >
22887   // and
22888   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
22889   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
22890   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
22891   // which is A horizontal-op B.
22892
22893   // At least one of the operands should be a vector shuffle.
22894   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
22895       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
22896     return false;
22897
22898   MVT VT = LHS.getSimpleValueType();
22899
22900   assert((VT.is128BitVector() || VT.is256BitVector()) &&
22901          "Unsupported vector type for horizontal add/sub");
22902
22903   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
22904   // operate independently on 128-bit lanes.
22905   unsigned NumElts = VT.getVectorNumElements();
22906   unsigned NumLanes = VT.getSizeInBits()/128;
22907   unsigned NumLaneElts = NumElts / NumLanes;
22908   assert((NumLaneElts % 2 == 0) &&
22909          "Vector type should have an even number of elements in each lane");
22910   unsigned HalfLaneElts = NumLaneElts/2;
22911
22912   // View LHS in the form
22913   //   LHS = VECTOR_SHUFFLE A, B, LMask
22914   // If LHS is not a shuffle then pretend it is the shuffle
22915   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
22916   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
22917   // type VT.
22918   SDValue A, B;
22919   SmallVector<int, 16> LMask(NumElts);
22920   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22921     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
22922       A = LHS.getOperand(0);
22923     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
22924       B = LHS.getOperand(1);
22925     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
22926     std::copy(Mask.begin(), Mask.end(), LMask.begin());
22927   } else {
22928     if (LHS.getOpcode() != ISD::UNDEF)
22929       A = LHS;
22930     for (unsigned i = 0; i != NumElts; ++i)
22931       LMask[i] = i;
22932   }
22933
22934   // Likewise, view RHS in the form
22935   //   RHS = VECTOR_SHUFFLE C, D, RMask
22936   SDValue C, D;
22937   SmallVector<int, 16> RMask(NumElts);
22938   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
22939     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
22940       C = RHS.getOperand(0);
22941     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
22942       D = RHS.getOperand(1);
22943     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
22944     std::copy(Mask.begin(), Mask.end(), RMask.begin());
22945   } else {
22946     if (RHS.getOpcode() != ISD::UNDEF)
22947       C = RHS;
22948     for (unsigned i = 0; i != NumElts; ++i)
22949       RMask[i] = i;
22950   }
22951
22952   // Check that the shuffles are both shuffling the same vectors.
22953   if (!(A == C && B == D) && !(A == D && B == C))
22954     return false;
22955
22956   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
22957   if (!A.getNode() && !B.getNode())
22958     return false;
22959
22960   // If A and B occur in reverse order in RHS, then "swap" them (which means
22961   // rewriting the mask).
22962   if (A != C)
22963     CommuteVectorShuffleMask(RMask, NumElts);
22964
22965   // At this point LHS and RHS are equivalent to
22966   //   LHS = VECTOR_SHUFFLE A, B, LMask
22967   //   RHS = VECTOR_SHUFFLE A, B, RMask
22968   // Check that the masks correspond to performing a horizontal operation.
22969   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
22970     for (unsigned i = 0; i != NumLaneElts; ++i) {
22971       int LIdx = LMask[i+l], RIdx = RMask[i+l];
22972
22973       // Ignore any UNDEF components.
22974       if (LIdx < 0 || RIdx < 0 ||
22975           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
22976           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
22977         continue;
22978
22979       // Check that successive elements are being operated on.  If not, this is
22980       // not a horizontal operation.
22981       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
22982       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
22983       if (!(LIdx == Index && RIdx == Index + 1) &&
22984           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
22985         return false;
22986     }
22987   }
22988
22989   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
22990   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
22991   return true;
22992 }
22993
22994 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
22995 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
22996                                   const X86Subtarget *Subtarget) {
22997   EVT VT = N->getValueType(0);
22998   SDValue LHS = N->getOperand(0);
22999   SDValue RHS = N->getOperand(1);
23000
23001   // Try to synthesize horizontal adds from adds of shuffles.
23002   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
23003        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
23004       isHorizontalBinOp(LHS, RHS, true))
23005     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
23006   return SDValue();
23007 }
23008
23009 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
23010 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
23011                                   const X86Subtarget *Subtarget) {
23012   EVT VT = N->getValueType(0);
23013   SDValue LHS = N->getOperand(0);
23014   SDValue RHS = N->getOperand(1);
23015
23016   // Try to synthesize horizontal subs from subs of shuffles.
23017   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
23018        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
23019       isHorizontalBinOp(LHS, RHS, false))
23020     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
23021   return SDValue();
23022 }
23023
23024 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
23025 /// X86ISD::FXOR nodes.
23026 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
23027   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
23028   // F[X]OR(0.0, x) -> x
23029   // F[X]OR(x, 0.0) -> x
23030   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23031     if (C->getValueAPF().isPosZero())
23032       return N->getOperand(1);
23033   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23034     if (C->getValueAPF().isPosZero())
23035       return N->getOperand(0);
23036   return SDValue();
23037 }
23038
23039 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
23040 /// X86ISD::FMAX nodes.
23041 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
23042   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
23043
23044   // Only perform optimizations if UnsafeMath is used.
23045   if (!DAG.getTarget().Options.UnsafeFPMath)
23046     return SDValue();
23047
23048   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
23049   // into FMINC and FMAXC, which are Commutative operations.
23050   unsigned NewOp = 0;
23051   switch (N->getOpcode()) {
23052     default: llvm_unreachable("unknown opcode");
23053     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
23054     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
23055   }
23056
23057   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
23058                      N->getOperand(0), N->getOperand(1));
23059 }
23060
23061 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
23062 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
23063   // FAND(0.0, x) -> 0.0
23064   // FAND(x, 0.0) -> 0.0
23065   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23066     if (C->getValueAPF().isPosZero())
23067       return N->getOperand(0);
23068   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23069     if (C->getValueAPF().isPosZero())
23070       return N->getOperand(1);
23071   return SDValue();
23072 }
23073
23074 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
23075 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
23076   // FANDN(x, 0.0) -> 0.0
23077   // FANDN(0.0, x) -> x
23078   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23079     if (C->getValueAPF().isPosZero())
23080       return N->getOperand(1);
23081   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23082     if (C->getValueAPF().isPosZero())
23083       return N->getOperand(1);
23084   return SDValue();
23085 }
23086
23087 static SDValue PerformBTCombine(SDNode *N,
23088                                 SelectionDAG &DAG,
23089                                 TargetLowering::DAGCombinerInfo &DCI) {
23090   // BT ignores high bits in the bit index operand.
23091   SDValue Op1 = N->getOperand(1);
23092   if (Op1.hasOneUse()) {
23093     unsigned BitWidth = Op1.getValueSizeInBits();
23094     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
23095     APInt KnownZero, KnownOne;
23096     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
23097                                           !DCI.isBeforeLegalizeOps());
23098     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23099     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
23100         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
23101       DCI.CommitTargetLoweringOpt(TLO);
23102   }
23103   return SDValue();
23104 }
23105
23106 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
23107   SDValue Op = N->getOperand(0);
23108   if (Op.getOpcode() == ISD::BITCAST)
23109     Op = Op.getOperand(0);
23110   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
23111   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
23112       VT.getVectorElementType().getSizeInBits() ==
23113       OpVT.getVectorElementType().getSizeInBits()) {
23114     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
23115   }
23116   return SDValue();
23117 }
23118
23119 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
23120                                                const X86Subtarget *Subtarget) {
23121   EVT VT = N->getValueType(0);
23122   if (!VT.isVector())
23123     return SDValue();
23124
23125   SDValue N0 = N->getOperand(0);
23126   SDValue N1 = N->getOperand(1);
23127   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
23128   SDLoc dl(N);
23129
23130   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
23131   // both SSE and AVX2 since there is no sign-extended shift right
23132   // operation on a vector with 64-bit elements.
23133   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
23134   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
23135   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
23136       N0.getOpcode() == ISD::SIGN_EXTEND)) {
23137     SDValue N00 = N0.getOperand(0);
23138
23139     // EXTLOAD has a better solution on AVX2,
23140     // it may be replaced with X86ISD::VSEXT node.
23141     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
23142       if (!ISD::isNormalLoad(N00.getNode()))
23143         return SDValue();
23144
23145     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
23146         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
23147                                   N00, N1);
23148       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
23149     }
23150   }
23151   return SDValue();
23152 }
23153
23154 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
23155                                   TargetLowering::DAGCombinerInfo &DCI,
23156                                   const X86Subtarget *Subtarget) {
23157   if (!DCI.isBeforeLegalizeOps())
23158     return SDValue();
23159
23160   if (!Subtarget->hasFp256())
23161     return SDValue();
23162
23163   EVT VT = N->getValueType(0);
23164   if (VT.isVector() && VT.getSizeInBits() == 256) {
23165     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
23166     if (R.getNode())
23167       return R;
23168   }
23169
23170   return SDValue();
23171 }
23172
23173 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
23174                                  const X86Subtarget* Subtarget) {
23175   SDLoc dl(N);
23176   EVT VT = N->getValueType(0);
23177
23178   // Let legalize expand this if it isn't a legal type yet.
23179   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
23180     return SDValue();
23181
23182   EVT ScalarVT = VT.getScalarType();
23183   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
23184       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
23185     return SDValue();
23186
23187   SDValue A = N->getOperand(0);
23188   SDValue B = N->getOperand(1);
23189   SDValue C = N->getOperand(2);
23190
23191   bool NegA = (A.getOpcode() == ISD::FNEG);
23192   bool NegB = (B.getOpcode() == ISD::FNEG);
23193   bool NegC = (C.getOpcode() == ISD::FNEG);
23194
23195   // Negative multiplication when NegA xor NegB
23196   bool NegMul = (NegA != NegB);
23197   if (NegA)
23198     A = A.getOperand(0);
23199   if (NegB)
23200     B = B.getOperand(0);
23201   if (NegC)
23202     C = C.getOperand(0);
23203
23204   unsigned Opcode;
23205   if (!NegMul)
23206     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
23207   else
23208     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
23209
23210   return DAG.getNode(Opcode, dl, VT, A, B, C);
23211 }
23212
23213 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
23214                                   TargetLowering::DAGCombinerInfo &DCI,
23215                                   const X86Subtarget *Subtarget) {
23216   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
23217   //           (and (i32 x86isd::setcc_carry), 1)
23218   // This eliminates the zext. This transformation is necessary because
23219   // ISD::SETCC is always legalized to i8.
23220   SDLoc dl(N);
23221   SDValue N0 = N->getOperand(0);
23222   EVT VT = N->getValueType(0);
23223
23224   if (N0.getOpcode() == ISD::AND &&
23225       N0.hasOneUse() &&
23226       N0.getOperand(0).hasOneUse()) {
23227     SDValue N00 = N0.getOperand(0);
23228     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
23229       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
23230       if (!C || C->getZExtValue() != 1)
23231         return SDValue();
23232       return DAG.getNode(ISD::AND, dl, VT,
23233                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
23234                                      N00.getOperand(0), N00.getOperand(1)),
23235                          DAG.getConstant(1, VT));
23236     }
23237   }
23238
23239   if (N0.getOpcode() == ISD::TRUNCATE &&
23240       N0.hasOneUse() &&
23241       N0.getOperand(0).hasOneUse()) {
23242     SDValue N00 = N0.getOperand(0);
23243     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
23244       return DAG.getNode(ISD::AND, dl, VT,
23245                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
23246                                      N00.getOperand(0), N00.getOperand(1)),
23247                          DAG.getConstant(1, VT));
23248     }
23249   }
23250   if (VT.is256BitVector()) {
23251     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
23252     if (R.getNode())
23253       return R;
23254   }
23255
23256   return SDValue();
23257 }
23258
23259 // Optimize x == -y --> x+y == 0
23260 //          x != -y --> x+y != 0
23261 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
23262                                       const X86Subtarget* Subtarget) {
23263   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
23264   SDValue LHS = N->getOperand(0);
23265   SDValue RHS = N->getOperand(1);
23266   EVT VT = N->getValueType(0);
23267   SDLoc DL(N);
23268
23269   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
23270     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
23271       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
23272         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
23273                                    LHS.getValueType(), RHS, LHS.getOperand(1));
23274         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
23275                             addV, DAG.getConstant(0, addV.getValueType()), CC);
23276       }
23277   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
23278     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
23279       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
23280         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
23281                                    RHS.getValueType(), LHS, RHS.getOperand(1));
23282         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
23283                             addV, DAG.getConstant(0, addV.getValueType()), CC);
23284       }
23285
23286   if (VT.getScalarType() == MVT::i1) {
23287     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
23288       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
23289     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
23290     if (!IsSEXT0 && !IsVZero0)
23291       return SDValue();
23292     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
23293       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
23294     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
23295
23296     if (!IsSEXT1 && !IsVZero1)
23297       return SDValue();
23298
23299     if (IsSEXT0 && IsVZero1) {
23300       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
23301       if (CC == ISD::SETEQ)
23302         return DAG.getNOT(DL, LHS.getOperand(0), VT);
23303       return LHS.getOperand(0);
23304     }
23305     if (IsSEXT1 && IsVZero0) {
23306       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
23307       if (CC == ISD::SETEQ)
23308         return DAG.getNOT(DL, RHS.getOperand(0), VT);
23309       return RHS.getOperand(0);
23310     }
23311   }
23312
23313   return SDValue();
23314 }
23315
23316 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
23317                                       const X86Subtarget *Subtarget) {
23318   SDLoc dl(N);
23319   MVT VT = N->getOperand(1)->getSimpleValueType(0);
23320   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
23321          "X86insertps is only defined for v4x32");
23322
23323   SDValue Ld = N->getOperand(1);
23324   if (MayFoldLoad(Ld)) {
23325     // Extract the countS bits from the immediate so we can get the proper
23326     // address when narrowing the vector load to a specific element.
23327     // When the second source op is a memory address, interps doesn't use
23328     // countS and just gets an f32 from that address.
23329     unsigned DestIndex =
23330         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
23331     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
23332   } else
23333     return SDValue();
23334
23335   // Create this as a scalar to vector to match the instruction pattern.
23336   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
23337   // countS bits are ignored when loading from memory on insertps, which
23338   // means we don't need to explicitly set them to 0.
23339   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
23340                      LoadScalarToVector, N->getOperand(2));
23341 }
23342
23343 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
23344 // as "sbb reg,reg", since it can be extended without zext and produces
23345 // an all-ones bit which is more useful than 0/1 in some cases.
23346 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
23347                                MVT VT) {
23348   if (VT == MVT::i8)
23349     return DAG.getNode(ISD::AND, DL, VT,
23350                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
23351                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
23352                        DAG.getConstant(1, VT));
23353   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
23354   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
23355                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
23356                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
23357 }
23358
23359 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
23360 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
23361                                    TargetLowering::DAGCombinerInfo &DCI,
23362                                    const X86Subtarget *Subtarget) {
23363   SDLoc DL(N);
23364   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
23365   SDValue EFLAGS = N->getOperand(1);
23366
23367   if (CC == X86::COND_A) {
23368     // Try to convert COND_A into COND_B in an attempt to facilitate
23369     // materializing "setb reg".
23370     //
23371     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
23372     // cannot take an immediate as its first operand.
23373     //
23374     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
23375         EFLAGS.getValueType().isInteger() &&
23376         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
23377       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
23378                                    EFLAGS.getNode()->getVTList(),
23379                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
23380       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
23381       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
23382     }
23383   }
23384
23385   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
23386   // a zext and produces an all-ones bit which is more useful than 0/1 in some
23387   // cases.
23388   if (CC == X86::COND_B)
23389     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
23390
23391   SDValue Flags;
23392
23393   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
23394   if (Flags.getNode()) {
23395     SDValue Cond = DAG.getConstant(CC, MVT::i8);
23396     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
23397   }
23398
23399   return SDValue();
23400 }
23401
23402 // Optimize branch condition evaluation.
23403 //
23404 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
23405                                     TargetLowering::DAGCombinerInfo &DCI,
23406                                     const X86Subtarget *Subtarget) {
23407   SDLoc DL(N);
23408   SDValue Chain = N->getOperand(0);
23409   SDValue Dest = N->getOperand(1);
23410   SDValue EFLAGS = N->getOperand(3);
23411   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
23412
23413   SDValue Flags;
23414
23415   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
23416   if (Flags.getNode()) {
23417     SDValue Cond = DAG.getConstant(CC, MVT::i8);
23418     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
23419                        Flags);
23420   }
23421
23422   return SDValue();
23423 }
23424
23425 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
23426                                                          SelectionDAG &DAG) {
23427   // Take advantage of vector comparisons producing 0 or -1 in each lane to
23428   // optimize away operation when it's from a constant.
23429   //
23430   // The general transformation is:
23431   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
23432   //       AND(VECTOR_CMP(x,y), constant2)
23433   //    constant2 = UNARYOP(constant)
23434
23435   // Early exit if this isn't a vector operation, the operand of the
23436   // unary operation isn't a bitwise AND, or if the sizes of the operations
23437   // aren't the same.
23438   EVT VT = N->getValueType(0);
23439   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
23440       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
23441       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
23442     return SDValue();
23443
23444   // Now check that the other operand of the AND is a constant. We could
23445   // make the transformation for non-constant splats as well, but it's unclear
23446   // that would be a benefit as it would not eliminate any operations, just
23447   // perform one more step in scalar code before moving to the vector unit.
23448   if (BuildVectorSDNode *BV =
23449           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
23450     // Bail out if the vector isn't a constant.
23451     if (!BV->isConstant())
23452       return SDValue();
23453
23454     // Everything checks out. Build up the new and improved node.
23455     SDLoc DL(N);
23456     EVT IntVT = BV->getValueType(0);
23457     // Create a new constant of the appropriate type for the transformed
23458     // DAG.
23459     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
23460     // The AND node needs bitcasts to/from an integer vector type around it.
23461     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
23462     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
23463                                  N->getOperand(0)->getOperand(0), MaskConst);
23464     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
23465     return Res;
23466   }
23467
23468   return SDValue();
23469 }
23470
23471 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
23472                                         const X86TargetLowering *XTLI) {
23473   // First try to optimize away the conversion entirely when it's
23474   // conditionally from a constant. Vectors only.
23475   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
23476   if (Res != SDValue())
23477     return Res;
23478
23479   // Now move on to more general possibilities.
23480   SDValue Op0 = N->getOperand(0);
23481   EVT InVT = Op0->getValueType(0);
23482
23483   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
23484   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
23485     SDLoc dl(N);
23486     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
23487     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
23488     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
23489   }
23490
23491   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
23492   // a 32-bit target where SSE doesn't support i64->FP operations.
23493   if (Op0.getOpcode() == ISD::LOAD) {
23494     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
23495     EVT VT = Ld->getValueType(0);
23496     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
23497         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
23498         !XTLI->getSubtarget()->is64Bit() &&
23499         VT == MVT::i64) {
23500       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
23501                                           Ld->getChain(), Op0, DAG);
23502       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
23503       return FILDChain;
23504     }
23505   }
23506   return SDValue();
23507 }
23508
23509 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
23510 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
23511                                  X86TargetLowering::DAGCombinerInfo &DCI) {
23512   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
23513   // the result is either zero or one (depending on the input carry bit).
23514   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
23515   if (X86::isZeroNode(N->getOperand(0)) &&
23516       X86::isZeroNode(N->getOperand(1)) &&
23517       // We don't have a good way to replace an EFLAGS use, so only do this when
23518       // dead right now.
23519       SDValue(N, 1).use_empty()) {
23520     SDLoc DL(N);
23521     EVT VT = N->getValueType(0);
23522     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
23523     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
23524                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
23525                                            DAG.getConstant(X86::COND_B,MVT::i8),
23526                                            N->getOperand(2)),
23527                                DAG.getConstant(1, VT));
23528     return DCI.CombineTo(N, Res1, CarryOut);
23529   }
23530
23531   return SDValue();
23532 }
23533
23534 // fold (add Y, (sete  X, 0)) -> adc  0, Y
23535 //      (add Y, (setne X, 0)) -> sbb -1, Y
23536 //      (sub (sete  X, 0), Y) -> sbb  0, Y
23537 //      (sub (setne X, 0), Y) -> adc -1, Y
23538 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
23539   SDLoc DL(N);
23540
23541   // Look through ZExts.
23542   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
23543   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
23544     return SDValue();
23545
23546   SDValue SetCC = Ext.getOperand(0);
23547   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
23548     return SDValue();
23549
23550   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
23551   if (CC != X86::COND_E && CC != X86::COND_NE)
23552     return SDValue();
23553
23554   SDValue Cmp = SetCC.getOperand(1);
23555   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
23556       !X86::isZeroNode(Cmp.getOperand(1)) ||
23557       !Cmp.getOperand(0).getValueType().isInteger())
23558     return SDValue();
23559
23560   SDValue CmpOp0 = Cmp.getOperand(0);
23561   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
23562                                DAG.getConstant(1, CmpOp0.getValueType()));
23563
23564   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
23565   if (CC == X86::COND_NE)
23566     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
23567                        DL, OtherVal.getValueType(), OtherVal,
23568                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
23569   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
23570                      DL, OtherVal.getValueType(), OtherVal,
23571                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
23572 }
23573
23574 /// PerformADDCombine - Do target-specific dag combines on integer adds.
23575 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
23576                                  const X86Subtarget *Subtarget) {
23577   EVT VT = N->getValueType(0);
23578   SDValue Op0 = N->getOperand(0);
23579   SDValue Op1 = N->getOperand(1);
23580
23581   // Try to synthesize horizontal adds from adds of shuffles.
23582   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
23583        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
23584       isHorizontalBinOp(Op0, Op1, true))
23585     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
23586
23587   return OptimizeConditionalInDecrement(N, DAG);
23588 }
23589
23590 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
23591                                  const X86Subtarget *Subtarget) {
23592   SDValue Op0 = N->getOperand(0);
23593   SDValue Op1 = N->getOperand(1);
23594
23595   // X86 can't encode an immediate LHS of a sub. See if we can push the
23596   // negation into a preceding instruction.
23597   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
23598     // If the RHS of the sub is a XOR with one use and a constant, invert the
23599     // immediate. Then add one to the LHS of the sub so we can turn
23600     // X-Y -> X+~Y+1, saving one register.
23601     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
23602         isa<ConstantSDNode>(Op1.getOperand(1))) {
23603       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
23604       EVT VT = Op0.getValueType();
23605       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
23606                                    Op1.getOperand(0),
23607                                    DAG.getConstant(~XorC, VT));
23608       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
23609                          DAG.getConstant(C->getAPIntValue()+1, VT));
23610     }
23611   }
23612
23613   // Try to synthesize horizontal adds from adds of shuffles.
23614   EVT VT = N->getValueType(0);
23615   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
23616        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
23617       isHorizontalBinOp(Op0, Op1, true))
23618     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
23619
23620   return OptimizeConditionalInDecrement(N, DAG);
23621 }
23622
23623 /// performVZEXTCombine - Performs build vector combines
23624 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
23625                                         TargetLowering::DAGCombinerInfo &DCI,
23626                                         const X86Subtarget *Subtarget) {
23627   // (vzext (bitcast (vzext (x)) -> (vzext x)
23628   SDValue In = N->getOperand(0);
23629   while (In.getOpcode() == ISD::BITCAST)
23630     In = In.getOperand(0);
23631
23632   if (In.getOpcode() != X86ISD::VZEXT)
23633     return SDValue();
23634
23635   return DAG.getNode(X86ISD::VZEXT, SDLoc(N), N->getValueType(0),
23636                      In.getOperand(0));
23637 }
23638
23639 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
23640                                              DAGCombinerInfo &DCI) const {
23641   SelectionDAG &DAG = DCI.DAG;
23642   switch (N->getOpcode()) {
23643   default: break;
23644   case ISD::EXTRACT_VECTOR_ELT:
23645     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
23646   case ISD::VSELECT:
23647   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
23648   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
23649   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
23650   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
23651   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
23652   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
23653   case ISD::SHL:
23654   case ISD::SRA:
23655   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
23656   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
23657   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
23658   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
23659   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
23660   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
23661   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
23662   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
23663   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
23664   case X86ISD::FXOR:
23665   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
23666   case X86ISD::FMIN:
23667   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
23668   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
23669   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
23670   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
23671   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
23672   case ISD::ANY_EXTEND:
23673   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
23674   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
23675   case ISD::SIGN_EXTEND_INREG:
23676     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
23677   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
23678   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
23679   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
23680   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
23681   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
23682   case X86ISD::SHUFP:       // Handle all target specific shuffles
23683   case X86ISD::PALIGNR:
23684   case X86ISD::UNPCKH:
23685   case X86ISD::UNPCKL:
23686   case X86ISD::MOVHLPS:
23687   case X86ISD::MOVLHPS:
23688   case X86ISD::PSHUFB:
23689   case X86ISD::PSHUFD:
23690   case X86ISD::PSHUFHW:
23691   case X86ISD::PSHUFLW:
23692   case X86ISD::MOVSS:
23693   case X86ISD::MOVSD:
23694   case X86ISD::VPERMILP:
23695   case X86ISD::VPERM2X128:
23696   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
23697   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
23698   case ISD::INTRINSIC_WO_CHAIN:
23699     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
23700   case X86ISD::INSERTPS:
23701     return PerformINSERTPSCombine(N, DAG, Subtarget);
23702   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
23703   }
23704
23705   return SDValue();
23706 }
23707
23708 /// isTypeDesirableForOp - Return true if the target has native support for
23709 /// the specified value type and it is 'desirable' to use the type for the
23710 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
23711 /// instruction encodings are longer and some i16 instructions are slow.
23712 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
23713   if (!isTypeLegal(VT))
23714     return false;
23715   if (VT != MVT::i16)
23716     return true;
23717
23718   switch (Opc) {
23719   default:
23720     return true;
23721   case ISD::LOAD:
23722   case ISD::SIGN_EXTEND:
23723   case ISD::ZERO_EXTEND:
23724   case ISD::ANY_EXTEND:
23725   case ISD::SHL:
23726   case ISD::SRL:
23727   case ISD::SUB:
23728   case ISD::ADD:
23729   case ISD::MUL:
23730   case ISD::AND:
23731   case ISD::OR:
23732   case ISD::XOR:
23733     return false;
23734   }
23735 }
23736
23737 /// IsDesirableToPromoteOp - This method query the target whether it is
23738 /// beneficial for dag combiner to promote the specified node. If true, it
23739 /// should return the desired promotion type by reference.
23740 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
23741   EVT VT = Op.getValueType();
23742   if (VT != MVT::i16)
23743     return false;
23744
23745   bool Promote = false;
23746   bool Commute = false;
23747   switch (Op.getOpcode()) {
23748   default: break;
23749   case ISD::LOAD: {
23750     LoadSDNode *LD = cast<LoadSDNode>(Op);
23751     // If the non-extending load has a single use and it's not live out, then it
23752     // might be folded.
23753     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
23754                                                      Op.hasOneUse()*/) {
23755       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
23756              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
23757         // The only case where we'd want to promote LOAD (rather then it being
23758         // promoted as an operand is when it's only use is liveout.
23759         if (UI->getOpcode() != ISD::CopyToReg)
23760           return false;
23761       }
23762     }
23763     Promote = true;
23764     break;
23765   }
23766   case ISD::SIGN_EXTEND:
23767   case ISD::ZERO_EXTEND:
23768   case ISD::ANY_EXTEND:
23769     Promote = true;
23770     break;
23771   case ISD::SHL:
23772   case ISD::SRL: {
23773     SDValue N0 = Op.getOperand(0);
23774     // Look out for (store (shl (load), x)).
23775     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
23776       return false;
23777     Promote = true;
23778     break;
23779   }
23780   case ISD::ADD:
23781   case ISD::MUL:
23782   case ISD::AND:
23783   case ISD::OR:
23784   case ISD::XOR:
23785     Commute = true;
23786     // fallthrough
23787   case ISD::SUB: {
23788     SDValue N0 = Op.getOperand(0);
23789     SDValue N1 = Op.getOperand(1);
23790     if (!Commute && MayFoldLoad(N1))
23791       return false;
23792     // Avoid disabling potential load folding opportunities.
23793     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
23794       return false;
23795     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
23796       return false;
23797     Promote = true;
23798   }
23799   }
23800
23801   PVT = MVT::i32;
23802   return Promote;
23803 }
23804
23805 //===----------------------------------------------------------------------===//
23806 //                           X86 Inline Assembly Support
23807 //===----------------------------------------------------------------------===//
23808
23809 namespace {
23810   // Helper to match a string separated by whitespace.
23811   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
23812     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
23813
23814     for (unsigned i = 0, e = args.size(); i != e; ++i) {
23815       StringRef piece(*args[i]);
23816       if (!s.startswith(piece)) // Check if the piece matches.
23817         return false;
23818
23819       s = s.substr(piece.size());
23820       StringRef::size_type pos = s.find_first_not_of(" \t");
23821       if (pos == 0) // We matched a prefix.
23822         return false;
23823
23824       s = s.substr(pos);
23825     }
23826
23827     return s.empty();
23828   }
23829   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
23830 }
23831
23832 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
23833
23834   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
23835     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
23836         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
23837         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
23838
23839       if (AsmPieces.size() == 3)
23840         return true;
23841       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
23842         return true;
23843     }
23844   }
23845   return false;
23846 }
23847
23848 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
23849   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
23850
23851   std::string AsmStr = IA->getAsmString();
23852
23853   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
23854   if (!Ty || Ty->getBitWidth() % 16 != 0)
23855     return false;
23856
23857   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
23858   SmallVector<StringRef, 4> AsmPieces;
23859   SplitString(AsmStr, AsmPieces, ";\n");
23860
23861   switch (AsmPieces.size()) {
23862   default: return false;
23863   case 1:
23864     // FIXME: this should verify that we are targeting a 486 or better.  If not,
23865     // we will turn this bswap into something that will be lowered to logical
23866     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
23867     // lower so don't worry about this.
23868     // bswap $0
23869     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
23870         matchAsm(AsmPieces[0], "bswapl", "$0") ||
23871         matchAsm(AsmPieces[0], "bswapq", "$0") ||
23872         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
23873         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
23874         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
23875       // No need to check constraints, nothing other than the equivalent of
23876       // "=r,0" would be valid here.
23877       return IntrinsicLowering::LowerToByteSwap(CI);
23878     }
23879
23880     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
23881     if (CI->getType()->isIntegerTy(16) &&
23882         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23883         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
23884          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
23885       AsmPieces.clear();
23886       const std::string &ConstraintsStr = IA->getConstraintString();
23887       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23888       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23889       if (clobbersFlagRegisters(AsmPieces))
23890         return IntrinsicLowering::LowerToByteSwap(CI);
23891     }
23892     break;
23893   case 3:
23894     if (CI->getType()->isIntegerTy(32) &&
23895         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23896         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
23897         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
23898         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
23899       AsmPieces.clear();
23900       const std::string &ConstraintsStr = IA->getConstraintString();
23901       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23902       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23903       if (clobbersFlagRegisters(AsmPieces))
23904         return IntrinsicLowering::LowerToByteSwap(CI);
23905     }
23906
23907     if (CI->getType()->isIntegerTy(64)) {
23908       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
23909       if (Constraints.size() >= 2 &&
23910           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
23911           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
23912         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
23913         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
23914             matchAsm(AsmPieces[1], "bswap", "%edx") &&
23915             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
23916           return IntrinsicLowering::LowerToByteSwap(CI);
23917       }
23918     }
23919     break;
23920   }
23921   return false;
23922 }
23923
23924 /// getConstraintType - Given a constraint letter, return the type of
23925 /// constraint it is for this target.
23926 X86TargetLowering::ConstraintType
23927 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
23928   if (Constraint.size() == 1) {
23929     switch (Constraint[0]) {
23930     case 'R':
23931     case 'q':
23932     case 'Q':
23933     case 'f':
23934     case 't':
23935     case 'u':
23936     case 'y':
23937     case 'x':
23938     case 'Y':
23939     case 'l':
23940       return C_RegisterClass;
23941     case 'a':
23942     case 'b':
23943     case 'c':
23944     case 'd':
23945     case 'S':
23946     case 'D':
23947     case 'A':
23948       return C_Register;
23949     case 'I':
23950     case 'J':
23951     case 'K':
23952     case 'L':
23953     case 'M':
23954     case 'N':
23955     case 'G':
23956     case 'C':
23957     case 'e':
23958     case 'Z':
23959       return C_Other;
23960     default:
23961       break;
23962     }
23963   }
23964   return TargetLowering::getConstraintType(Constraint);
23965 }
23966
23967 /// Examine constraint type and operand type and determine a weight value.
23968 /// This object must already have been set up with the operand type
23969 /// and the current alternative constraint selected.
23970 TargetLowering::ConstraintWeight
23971   X86TargetLowering::getSingleConstraintMatchWeight(
23972     AsmOperandInfo &info, const char *constraint) const {
23973   ConstraintWeight weight = CW_Invalid;
23974   Value *CallOperandVal = info.CallOperandVal;
23975     // If we don't have a value, we can't do a match,
23976     // but allow it at the lowest weight.
23977   if (!CallOperandVal)
23978     return CW_Default;
23979   Type *type = CallOperandVal->getType();
23980   // Look at the constraint type.
23981   switch (*constraint) {
23982   default:
23983     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
23984   case 'R':
23985   case 'q':
23986   case 'Q':
23987   case 'a':
23988   case 'b':
23989   case 'c':
23990   case 'd':
23991   case 'S':
23992   case 'D':
23993   case 'A':
23994     if (CallOperandVal->getType()->isIntegerTy())
23995       weight = CW_SpecificReg;
23996     break;
23997   case 'f':
23998   case 't':
23999   case 'u':
24000     if (type->isFloatingPointTy())
24001       weight = CW_SpecificReg;
24002     break;
24003   case 'y':
24004     if (type->isX86_MMXTy() && Subtarget->hasMMX())
24005       weight = CW_SpecificReg;
24006     break;
24007   case 'x':
24008   case 'Y':
24009     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
24010         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
24011       weight = CW_Register;
24012     break;
24013   case 'I':
24014     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
24015       if (C->getZExtValue() <= 31)
24016         weight = CW_Constant;
24017     }
24018     break;
24019   case 'J':
24020     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24021       if (C->getZExtValue() <= 63)
24022         weight = CW_Constant;
24023     }
24024     break;
24025   case 'K':
24026     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24027       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
24028         weight = CW_Constant;
24029     }
24030     break;
24031   case 'L':
24032     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24033       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
24034         weight = CW_Constant;
24035     }
24036     break;
24037   case 'M':
24038     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24039       if (C->getZExtValue() <= 3)
24040         weight = CW_Constant;
24041     }
24042     break;
24043   case 'N':
24044     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24045       if (C->getZExtValue() <= 0xff)
24046         weight = CW_Constant;
24047     }
24048     break;
24049   case 'G':
24050   case 'C':
24051     if (dyn_cast<ConstantFP>(CallOperandVal)) {
24052       weight = CW_Constant;
24053     }
24054     break;
24055   case 'e':
24056     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24057       if ((C->getSExtValue() >= -0x80000000LL) &&
24058           (C->getSExtValue() <= 0x7fffffffLL))
24059         weight = CW_Constant;
24060     }
24061     break;
24062   case 'Z':
24063     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24064       if (C->getZExtValue() <= 0xffffffff)
24065         weight = CW_Constant;
24066     }
24067     break;
24068   }
24069   return weight;
24070 }
24071
24072 /// LowerXConstraint - try to replace an X constraint, which matches anything,
24073 /// with another that has more specific requirements based on the type of the
24074 /// corresponding operand.
24075 const char *X86TargetLowering::
24076 LowerXConstraint(EVT ConstraintVT) const {
24077   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
24078   // 'f' like normal targets.
24079   if (ConstraintVT.isFloatingPoint()) {
24080     if (Subtarget->hasSSE2())
24081       return "Y";
24082     if (Subtarget->hasSSE1())
24083       return "x";
24084   }
24085
24086   return TargetLowering::LowerXConstraint(ConstraintVT);
24087 }
24088
24089 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
24090 /// vector.  If it is invalid, don't add anything to Ops.
24091 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
24092                                                      std::string &Constraint,
24093                                                      std::vector<SDValue>&Ops,
24094                                                      SelectionDAG &DAG) const {
24095   SDValue Result;
24096
24097   // Only support length 1 constraints for now.
24098   if (Constraint.length() > 1) return;
24099
24100   char ConstraintLetter = Constraint[0];
24101   switch (ConstraintLetter) {
24102   default: break;
24103   case 'I':
24104     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24105       if (C->getZExtValue() <= 31) {
24106         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24107         break;
24108       }
24109     }
24110     return;
24111   case 'J':
24112     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24113       if (C->getZExtValue() <= 63) {
24114         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24115         break;
24116       }
24117     }
24118     return;
24119   case 'K':
24120     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24121       if (isInt<8>(C->getSExtValue())) {
24122         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24123         break;
24124       }
24125     }
24126     return;
24127   case 'N':
24128     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24129       if (C->getZExtValue() <= 255) {
24130         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24131         break;
24132       }
24133     }
24134     return;
24135   case 'e': {
24136     // 32-bit signed value
24137     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24138       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
24139                                            C->getSExtValue())) {
24140         // Widen to 64 bits here to get it sign extended.
24141         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
24142         break;
24143       }
24144     // FIXME gcc accepts some relocatable values here too, but only in certain
24145     // memory models; it's complicated.
24146     }
24147     return;
24148   }
24149   case 'Z': {
24150     // 32-bit unsigned value
24151     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24152       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
24153                                            C->getZExtValue())) {
24154         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24155         break;
24156       }
24157     }
24158     // FIXME gcc accepts some relocatable values here too, but only in certain
24159     // memory models; it's complicated.
24160     return;
24161   }
24162   case 'i': {
24163     // Literal immediates are always ok.
24164     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
24165       // Widen to 64 bits here to get it sign extended.
24166       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
24167       break;
24168     }
24169
24170     // In any sort of PIC mode addresses need to be computed at runtime by
24171     // adding in a register or some sort of table lookup.  These can't
24172     // be used as immediates.
24173     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
24174       return;
24175
24176     // If we are in non-pic codegen mode, we allow the address of a global (with
24177     // an optional displacement) to be used with 'i'.
24178     GlobalAddressSDNode *GA = nullptr;
24179     int64_t Offset = 0;
24180
24181     // Match either (GA), (GA+C), (GA+C1+C2), etc.
24182     while (1) {
24183       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
24184         Offset += GA->getOffset();
24185         break;
24186       } else if (Op.getOpcode() == ISD::ADD) {
24187         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
24188           Offset += C->getZExtValue();
24189           Op = Op.getOperand(0);
24190           continue;
24191         }
24192       } else if (Op.getOpcode() == ISD::SUB) {
24193         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
24194           Offset += -C->getZExtValue();
24195           Op = Op.getOperand(0);
24196           continue;
24197         }
24198       }
24199
24200       // Otherwise, this isn't something we can handle, reject it.
24201       return;
24202     }
24203
24204     const GlobalValue *GV = GA->getGlobal();
24205     // If we require an extra load to get this address, as in PIC mode, we
24206     // can't accept it.
24207     if (isGlobalStubReference(
24208             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
24209       return;
24210
24211     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
24212                                         GA->getValueType(0), Offset);
24213     break;
24214   }
24215   }
24216
24217   if (Result.getNode()) {
24218     Ops.push_back(Result);
24219     return;
24220   }
24221   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
24222 }
24223
24224 std::pair<unsigned, const TargetRegisterClass*>
24225 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
24226                                                 MVT VT) const {
24227   // First, see if this is a constraint that directly corresponds to an LLVM
24228   // register class.
24229   if (Constraint.size() == 1) {
24230     // GCC Constraint Letters
24231     switch (Constraint[0]) {
24232     default: break;
24233       // TODO: Slight differences here in allocation order and leaving
24234       // RIP in the class. Do they matter any more here than they do
24235       // in the normal allocation?
24236     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
24237       if (Subtarget->is64Bit()) {
24238         if (VT == MVT::i32 || VT == MVT::f32)
24239           return std::make_pair(0U, &X86::GR32RegClass);
24240         if (VT == MVT::i16)
24241           return std::make_pair(0U, &X86::GR16RegClass);
24242         if (VT == MVT::i8 || VT == MVT::i1)
24243           return std::make_pair(0U, &X86::GR8RegClass);
24244         if (VT == MVT::i64 || VT == MVT::f64)
24245           return std::make_pair(0U, &X86::GR64RegClass);
24246         break;
24247       }
24248       // 32-bit fallthrough
24249     case 'Q':   // Q_REGS
24250       if (VT == MVT::i32 || VT == MVT::f32)
24251         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
24252       if (VT == MVT::i16)
24253         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
24254       if (VT == MVT::i8 || VT == MVT::i1)
24255         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
24256       if (VT == MVT::i64)
24257         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
24258       break;
24259     case 'r':   // GENERAL_REGS
24260     case 'l':   // INDEX_REGS
24261       if (VT == MVT::i8 || VT == MVT::i1)
24262         return std::make_pair(0U, &X86::GR8RegClass);
24263       if (VT == MVT::i16)
24264         return std::make_pair(0U, &X86::GR16RegClass);
24265       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
24266         return std::make_pair(0U, &X86::GR32RegClass);
24267       return std::make_pair(0U, &X86::GR64RegClass);
24268     case 'R':   // LEGACY_REGS
24269       if (VT == MVT::i8 || VT == MVT::i1)
24270         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
24271       if (VT == MVT::i16)
24272         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
24273       if (VT == MVT::i32 || !Subtarget->is64Bit())
24274         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
24275       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
24276     case 'f':  // FP Stack registers.
24277       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
24278       // value to the correct fpstack register class.
24279       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
24280         return std::make_pair(0U, &X86::RFP32RegClass);
24281       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
24282         return std::make_pair(0U, &X86::RFP64RegClass);
24283       return std::make_pair(0U, &X86::RFP80RegClass);
24284     case 'y':   // MMX_REGS if MMX allowed.
24285       if (!Subtarget->hasMMX()) break;
24286       return std::make_pair(0U, &X86::VR64RegClass);
24287     case 'Y':   // SSE_REGS if SSE2 allowed
24288       if (!Subtarget->hasSSE2()) break;
24289       // FALL THROUGH.
24290     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
24291       if (!Subtarget->hasSSE1()) break;
24292
24293       switch (VT.SimpleTy) {
24294       default: break;
24295       // Scalar SSE types.
24296       case MVT::f32:
24297       case MVT::i32:
24298         return std::make_pair(0U, &X86::FR32RegClass);
24299       case MVT::f64:
24300       case MVT::i64:
24301         return std::make_pair(0U, &X86::FR64RegClass);
24302       // Vector types.
24303       case MVT::v16i8:
24304       case MVT::v8i16:
24305       case MVT::v4i32:
24306       case MVT::v2i64:
24307       case MVT::v4f32:
24308       case MVT::v2f64:
24309         return std::make_pair(0U, &X86::VR128RegClass);
24310       // AVX types.
24311       case MVT::v32i8:
24312       case MVT::v16i16:
24313       case MVT::v8i32:
24314       case MVT::v4i64:
24315       case MVT::v8f32:
24316       case MVT::v4f64:
24317         return std::make_pair(0U, &X86::VR256RegClass);
24318       case MVT::v8f64:
24319       case MVT::v16f32:
24320       case MVT::v16i32:
24321       case MVT::v8i64:
24322         return std::make_pair(0U, &X86::VR512RegClass);
24323       }
24324       break;
24325     }
24326   }
24327
24328   // Use the default implementation in TargetLowering to convert the register
24329   // constraint into a member of a register class.
24330   std::pair<unsigned, const TargetRegisterClass*> Res;
24331   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
24332
24333   // Not found as a standard register?
24334   if (!Res.second) {
24335     // Map st(0) -> st(7) -> ST0
24336     if (Constraint.size() == 7 && Constraint[0] == '{' &&
24337         tolower(Constraint[1]) == 's' &&
24338         tolower(Constraint[2]) == 't' &&
24339         Constraint[3] == '(' &&
24340         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
24341         Constraint[5] == ')' &&
24342         Constraint[6] == '}') {
24343
24344       Res.first = X86::FP0+Constraint[4]-'0';
24345       Res.second = &X86::RFP80RegClass;
24346       return Res;
24347     }
24348
24349     // GCC allows "st(0)" to be called just plain "st".
24350     if (StringRef("{st}").equals_lower(Constraint)) {
24351       Res.first = X86::FP0;
24352       Res.second = &X86::RFP80RegClass;
24353       return Res;
24354     }
24355
24356     // flags -> EFLAGS
24357     if (StringRef("{flags}").equals_lower(Constraint)) {
24358       Res.first = X86::EFLAGS;
24359       Res.second = &X86::CCRRegClass;
24360       return Res;
24361     }
24362
24363     // 'A' means EAX + EDX.
24364     if (Constraint == "A") {
24365       Res.first = X86::EAX;
24366       Res.second = &X86::GR32_ADRegClass;
24367       return Res;
24368     }
24369     return Res;
24370   }
24371
24372   // Otherwise, check to see if this is a register class of the wrong value
24373   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
24374   // turn into {ax},{dx}.
24375   if (Res.second->hasType(VT))
24376     return Res;   // Correct type already, nothing to do.
24377
24378   // All of the single-register GCC register classes map their values onto
24379   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
24380   // really want an 8-bit or 32-bit register, map to the appropriate register
24381   // class and return the appropriate register.
24382   if (Res.second == &X86::GR16RegClass) {
24383     if (VT == MVT::i8 || VT == MVT::i1) {
24384       unsigned DestReg = 0;
24385       switch (Res.first) {
24386       default: break;
24387       case X86::AX: DestReg = X86::AL; break;
24388       case X86::DX: DestReg = X86::DL; break;
24389       case X86::CX: DestReg = X86::CL; break;
24390       case X86::BX: DestReg = X86::BL; break;
24391       }
24392       if (DestReg) {
24393         Res.first = DestReg;
24394         Res.second = &X86::GR8RegClass;
24395       }
24396     } else if (VT == MVT::i32 || VT == MVT::f32) {
24397       unsigned DestReg = 0;
24398       switch (Res.first) {
24399       default: break;
24400       case X86::AX: DestReg = X86::EAX; break;
24401       case X86::DX: DestReg = X86::EDX; break;
24402       case X86::CX: DestReg = X86::ECX; break;
24403       case X86::BX: DestReg = X86::EBX; break;
24404       case X86::SI: DestReg = X86::ESI; break;
24405       case X86::DI: DestReg = X86::EDI; break;
24406       case X86::BP: DestReg = X86::EBP; break;
24407       case X86::SP: DestReg = X86::ESP; break;
24408       }
24409       if (DestReg) {
24410         Res.first = DestReg;
24411         Res.second = &X86::GR32RegClass;
24412       }
24413     } else if (VT == MVT::i64 || VT == MVT::f64) {
24414       unsigned DestReg = 0;
24415       switch (Res.first) {
24416       default: break;
24417       case X86::AX: DestReg = X86::RAX; break;
24418       case X86::DX: DestReg = X86::RDX; break;
24419       case X86::CX: DestReg = X86::RCX; break;
24420       case X86::BX: DestReg = X86::RBX; break;
24421       case X86::SI: DestReg = X86::RSI; break;
24422       case X86::DI: DestReg = X86::RDI; break;
24423       case X86::BP: DestReg = X86::RBP; break;
24424       case X86::SP: DestReg = X86::RSP; break;
24425       }
24426       if (DestReg) {
24427         Res.first = DestReg;
24428         Res.second = &X86::GR64RegClass;
24429       }
24430     }
24431   } else if (Res.second == &X86::FR32RegClass ||
24432              Res.second == &X86::FR64RegClass ||
24433              Res.second == &X86::VR128RegClass ||
24434              Res.second == &X86::VR256RegClass ||
24435              Res.second == &X86::FR32XRegClass ||
24436              Res.second == &X86::FR64XRegClass ||
24437              Res.second == &X86::VR128XRegClass ||
24438              Res.second == &X86::VR256XRegClass ||
24439              Res.second == &X86::VR512RegClass) {
24440     // Handle references to XMM physical registers that got mapped into the
24441     // wrong class.  This can happen with constraints like {xmm0} where the
24442     // target independent register mapper will just pick the first match it can
24443     // find, ignoring the required type.
24444
24445     if (VT == MVT::f32 || VT == MVT::i32)
24446       Res.second = &X86::FR32RegClass;
24447     else if (VT == MVT::f64 || VT == MVT::i64)
24448       Res.second = &X86::FR64RegClass;
24449     else if (X86::VR128RegClass.hasType(VT))
24450       Res.second = &X86::VR128RegClass;
24451     else if (X86::VR256RegClass.hasType(VT))
24452       Res.second = &X86::VR256RegClass;
24453     else if (X86::VR512RegClass.hasType(VT))
24454       Res.second = &X86::VR512RegClass;
24455   }
24456
24457   return Res;
24458 }
24459
24460 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
24461                                             Type *Ty) const {
24462   // Scaling factors are not free at all.
24463   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
24464   // will take 2 allocations in the out of order engine instead of 1
24465   // for plain addressing mode, i.e. inst (reg1).
24466   // E.g.,
24467   // vaddps (%rsi,%drx), %ymm0, %ymm1
24468   // Requires two allocations (one for the load, one for the computation)
24469   // whereas:
24470   // vaddps (%rsi), %ymm0, %ymm1
24471   // Requires just 1 allocation, i.e., freeing allocations for other operations
24472   // and having less micro operations to execute.
24473   //
24474   // For some X86 architectures, this is even worse because for instance for
24475   // stores, the complex addressing mode forces the instruction to use the
24476   // "load" ports instead of the dedicated "store" port.
24477   // E.g., on Haswell:
24478   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
24479   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
24480   if (isLegalAddressingMode(AM, Ty))
24481     // Scale represents reg2 * scale, thus account for 1
24482     // as soon as we use a second register.
24483     return AM.Scale != 0;
24484   return -1;
24485 }
24486
24487 bool X86TargetLowering::isTargetFTOL() const {
24488   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
24489 }