When optimzing a mul by immediate into two, the resulting mul's should get a x86...
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86ISelLowering.h"
18 #include "X86MachineFunctionInfo.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/Function.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/ADT/BitVector.h"
27 #include "llvm/ADT/VectorExtras.h"
28 #include "llvm/CodeGen/CallingConvLower.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineModuleInfo.h"
33 #include "llvm/CodeGen/MachineRegisterInfo.h"
34 #include "llvm/CodeGen/PseudoSourceValue.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/Support/MathExtras.h"
37 #include "llvm/Support/Debug.h"
38 #include "llvm/Target/TargetOptions.h"
39 #include "llvm/ADT/SmallSet.h"
40 #include "llvm/ADT/StringExtras.h"
41 #include "llvm/Support/CommandLine.h"
42 using namespace llvm;
43
44 static cl::opt<bool>
45 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
46
47 // Forward declarations.
48 static SDValue getMOVLMask(unsigned NumElems, SelectionDAG &DAG, DebugLoc dl);
49
50 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
51   : TargetLowering(TM) {
52   Subtarget = &TM.getSubtarget<X86Subtarget>();
53   X86ScalarSSEf64 = Subtarget->hasSSE2();
54   X86ScalarSSEf32 = Subtarget->hasSSE1();
55   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
56
57   bool Fast = false;
58
59   RegInfo = TM.getRegisterInfo();
60   TD = getTargetData();
61
62   // Set up the TargetLowering object.
63
64   // X86 is weird, it always uses i8 for shift amounts and setcc results.
65   setShiftAmountType(MVT::i8);
66   setBooleanContents(ZeroOrOneBooleanContent);
67   setSchedulingPreference(SchedulingForRegPressure);
68   setShiftAmountFlavor(Mask);   // shl X, 32 == shl X, 0
69   setStackPointerRegisterToSaveRestore(X86StackPtr);
70
71   if (Subtarget->isTargetDarwin()) {
72     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
73     setUseUnderscoreSetJmp(false);
74     setUseUnderscoreLongJmp(false);
75   } else if (Subtarget->isTargetMingw()) {
76     // MS runtime is weird: it exports _setjmp, but longjmp!
77     setUseUnderscoreSetJmp(true);
78     setUseUnderscoreLongJmp(false);
79   } else {
80     setUseUnderscoreSetJmp(true);
81     setUseUnderscoreLongJmp(true);
82   }
83
84   // Set up the register classes.
85   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
86   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
87   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
88   if (Subtarget->is64Bit())
89     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
90
91   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
92
93   // We don't accept any truncstore of integer registers.
94   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
95   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
96   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
97   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
98   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
99   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
100
101   // SETOEQ and SETUNE require checking two conditions.
102   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
103   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
104   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
105   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
106   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
107   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
108
109   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
110   // operation.
111   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
112   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
113   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
114
115   if (Subtarget->is64Bit()) {
116     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
117     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
118   } else {
119     if (!UseSoftFloat && !NoImplicitFloat && X86ScalarSSEf64) {
120       // We have an impenetrably clever algorithm for ui64->double only.
121       setOperationAction(ISD::UINT_TO_FP   , MVT::i64  , Custom);
122
123       // We have faster algorithm for ui32->single only.
124       setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Custom);
125     } else {
126       setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Promote);
127     }
128   }
129
130   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
131   // this operation.
132   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
133   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
134
135   if (!UseSoftFloat && !NoImplicitFloat) {
136     // SSE has no i16 to fp conversion, only i32
137     if (X86ScalarSSEf32) {
138       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
139       // f32 and f64 cases are Legal, f80 case is not
140       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
141     } else {
142       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
143       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
144     }
145   } else {
146     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
147     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
148   }
149
150   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
151   // are Legal, f80 is custom lowered.
152   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
153   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
154
155   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
156   // this operation.
157   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
158   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
159
160   if (X86ScalarSSEf32) {
161     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
162     // f32 and f64 cases are Legal, f80 case is not
163     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
164   } else {
165     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
166     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
167   }
168
169   // Handle FP_TO_UINT by promoting the destination to a larger signed
170   // conversion.
171   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
172   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
173   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
174
175   if (Subtarget->is64Bit()) {
176     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
177     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
178   } else {
179     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
180       // Expand FP_TO_UINT into a select.
181       // FIXME: We would like to use a Custom expander here eventually to do
182       // the optimal thing for SSE vs. the default expansion in the legalizer.
183       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
184     else
185       // With SSE3 we can use fisttpll to convert to a signed i64.
186       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Promote);
187   }
188
189   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
190   if (!X86ScalarSSEf64) {
191     setOperationAction(ISD::BIT_CONVERT      , MVT::f32  , Expand);
192     setOperationAction(ISD::BIT_CONVERT      , MVT::i32  , Expand);
193   }
194
195   // Scalar integer divide and remainder are lowered to use operations that
196   // produce two results, to match the available instructions. This exposes
197   // the two-result form to trivial CSE, which is able to combine x/y and x%y
198   // into a single instruction.
199   //
200   // Scalar integer multiply-high is also lowered to use two-result
201   // operations, to match the available instructions. However, plain multiply
202   // (low) operations are left as Legal, as there are single-result
203   // instructions for this in x86. Using the two-result multiply instructions
204   // when both high and low results are needed must be arranged by dagcombine.
205   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
206   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
207   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
208   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
209   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
210   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
211   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
212   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
213   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
214   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
215   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
216   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
217   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
218   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
219   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
220   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
221   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
222   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
223   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
224   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
225   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
226   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
227   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
228   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
229
230   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
231   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
232   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
233   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
234   if (Subtarget->is64Bit())
235     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
236   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
237   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
238   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
239   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
240   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
241   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
242   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
243   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
244
245   setOperationAction(ISD::CTPOP            , MVT::i8   , Expand);
246   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
247   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
248   setOperationAction(ISD::CTPOP            , MVT::i16  , Expand);
249   setOperationAction(ISD::CTTZ             , MVT::i16  , Custom);
250   setOperationAction(ISD::CTLZ             , MVT::i16  , Custom);
251   setOperationAction(ISD::CTPOP            , MVT::i32  , Expand);
252   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
253   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
254   if (Subtarget->is64Bit()) {
255     setOperationAction(ISD::CTPOP          , MVT::i64  , Expand);
256     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
257     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
258   }
259
260   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
261   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
262
263   // These should be promoted to a larger select which is supported.
264   setOperationAction(ISD::SELECT           , MVT::i1   , Promote);
265   setOperationAction(ISD::SELECT           , MVT::i8   , Promote);
266   // X86 wants to expand cmov itself.
267   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
268   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
269   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
270   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
271   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
272   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
273   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
274   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
275   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
276   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
277   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
278   if (Subtarget->is64Bit()) {
279     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
280     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
281   }
282   // X86 ret instruction may pop stack.
283   setOperationAction(ISD::RET             , MVT::Other, Custom);
284   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
285
286   // Darwin ABI issue.
287   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
288   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
289   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
290   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
291   if (Subtarget->is64Bit())
292     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
293   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
294   if (Subtarget->is64Bit()) {
295     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
296     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
297     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
298     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
299   }
300   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
301   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
302   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
303   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
304   if (Subtarget->is64Bit()) {
305     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
306     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
307     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
308   }
309
310   if (Subtarget->hasSSE1())
311     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
312
313   if (!Subtarget->hasSSE2())
314     setOperationAction(ISD::MEMBARRIER    , MVT::Other, Expand);
315
316   // Expand certain atomics
317   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
318   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
319   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
320   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
321
322   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
323   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
324   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
325   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
326
327   if (!Subtarget->is64Bit()) {
328     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
329     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
330     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
331     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
332     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
333     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
334     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
335   }
336
337   // Use the default ISD::DBG_STOPPOINT, ISD::DECLARE expansion.
338   setOperationAction(ISD::DBG_STOPPOINT, MVT::Other, Expand);
339   // FIXME - use subtarget debug flags
340   if (!Subtarget->isTargetDarwin() &&
341       !Subtarget->isTargetELF() &&
342       !Subtarget->isTargetCygMing()) {
343     setOperationAction(ISD::DBG_LABEL, MVT::Other, Expand);
344     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
345   }
346
347   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
348   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
349   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
350   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
351   if (Subtarget->is64Bit()) {
352     setExceptionPointerRegister(X86::RAX);
353     setExceptionSelectorRegister(X86::RDX);
354   } else {
355     setExceptionPointerRegister(X86::EAX);
356     setExceptionSelectorRegister(X86::EDX);
357   }
358   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
359   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
360
361   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
362
363   setOperationAction(ISD::TRAP, MVT::Other, Legal);
364
365   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
366   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
367   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
368   if (Subtarget->is64Bit()) {
369     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
370     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
371   } else {
372     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
373     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
374   }
375
376   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
377   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
378   if (Subtarget->is64Bit())
379     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
380   if (Subtarget->isTargetCygMing())
381     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
382   else
383     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
384
385   if (!UseSoftFloat && X86ScalarSSEf64) {
386     // f32 and f64 use SSE.
387     // Set up the FP register classes.
388     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
389     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
390
391     // Use ANDPD to simulate FABS.
392     setOperationAction(ISD::FABS , MVT::f64, Custom);
393     setOperationAction(ISD::FABS , MVT::f32, Custom);
394
395     // Use XORP to simulate FNEG.
396     setOperationAction(ISD::FNEG , MVT::f64, Custom);
397     setOperationAction(ISD::FNEG , MVT::f32, Custom);
398
399     // Use ANDPD and ORPD to simulate FCOPYSIGN.
400     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
401     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
402
403     // We don't support sin/cos/fmod
404     setOperationAction(ISD::FSIN , MVT::f64, Expand);
405     setOperationAction(ISD::FCOS , MVT::f64, Expand);
406     setOperationAction(ISD::FSIN , MVT::f32, Expand);
407     setOperationAction(ISD::FCOS , MVT::f32, Expand);
408
409     // Expand FP immediates into loads from the stack, except for the special
410     // cases we handle.
411     addLegalFPImmediate(APFloat(+0.0)); // xorpd
412     addLegalFPImmediate(APFloat(+0.0f)); // xorps
413
414     // Floating truncations from f80 and extensions to f80 go through memory.
415     // If optimizing, we lie about this though and handle it in
416     // InstructionSelectPreprocess so that dagcombine2 can hack on these.
417     if (Fast) {
418       setConvertAction(MVT::f32, MVT::f80, Expand);
419       setConvertAction(MVT::f64, MVT::f80, Expand);
420       setConvertAction(MVT::f80, MVT::f32, Expand);
421       setConvertAction(MVT::f80, MVT::f64, Expand);
422     }
423   } else if (!UseSoftFloat && X86ScalarSSEf32) {
424     // Use SSE for f32, x87 for f64.
425     // Set up the FP register classes.
426     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
427     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
428
429     // Use ANDPS to simulate FABS.
430     setOperationAction(ISD::FABS , MVT::f32, Custom);
431
432     // Use XORP to simulate FNEG.
433     setOperationAction(ISD::FNEG , MVT::f32, Custom);
434
435     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
436
437     // Use ANDPS and ORPS to simulate FCOPYSIGN.
438     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
439     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
440
441     // We don't support sin/cos/fmod
442     setOperationAction(ISD::FSIN , MVT::f32, Expand);
443     setOperationAction(ISD::FCOS , MVT::f32, Expand);
444
445     // Special cases we handle for FP constants.
446     addLegalFPImmediate(APFloat(+0.0f)); // xorps
447     addLegalFPImmediate(APFloat(+0.0)); // FLD0
448     addLegalFPImmediate(APFloat(+1.0)); // FLD1
449     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
450     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
451
452     // SSE <-> X87 conversions go through memory.  If optimizing, we lie about
453     // this though and handle it in InstructionSelectPreprocess so that
454     // dagcombine2 can hack on these.
455     if (Fast) {
456       setConvertAction(MVT::f32, MVT::f64, Expand);
457       setConvertAction(MVT::f32, MVT::f80, Expand);
458       setConvertAction(MVT::f80, MVT::f32, Expand);
459       setConvertAction(MVT::f64, MVT::f32, Expand);
460       // And x87->x87 truncations also.
461       setConvertAction(MVT::f80, MVT::f64, Expand);
462     }
463
464     if (!UnsafeFPMath) {
465       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
466       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
467     }
468   } else if (!UseSoftFloat) {
469     // f32 and f64 in x87.
470     // Set up the FP register classes.
471     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
472     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
473
474     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
475     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
476     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
477     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
478
479     // Floating truncations go through memory.  If optimizing, we lie about
480     // this though and handle it in InstructionSelectPreprocess so that
481     // dagcombine2 can hack on these.
482     if (Fast) {
483       setConvertAction(MVT::f80, MVT::f32, Expand);
484       setConvertAction(MVT::f64, MVT::f32, Expand);
485       setConvertAction(MVT::f80, MVT::f64, Expand);
486     }
487
488     if (!UnsafeFPMath) {
489       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
490       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
491     }
492     addLegalFPImmediate(APFloat(+0.0)); // FLD0
493     addLegalFPImmediate(APFloat(+1.0)); // FLD1
494     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
495     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
496     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
497     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
498     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
499     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
500   }
501
502   // Long double always uses X87.
503   if (!UseSoftFloat) {
504     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
505     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
506     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
507     {
508       bool ignored;
509       APFloat TmpFlt(+0.0);
510       TmpFlt.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
511                      &ignored);
512       addLegalFPImmediate(TmpFlt);  // FLD0
513       TmpFlt.changeSign();
514       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
515       APFloat TmpFlt2(+1.0);
516       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
517                       &ignored);
518       addLegalFPImmediate(TmpFlt2);  // FLD1
519       TmpFlt2.changeSign();
520       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
521     }
522
523     if (!UnsafeFPMath) {
524       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
525       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
526     }
527   }
528
529   // Always use a library call for pow.
530   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
531   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
532   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
533
534   setOperationAction(ISD::FLOG, MVT::f80, Expand);
535   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
536   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
537   setOperationAction(ISD::FEXP, MVT::f80, Expand);
538   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
539
540   // First set operation action for all vector types to either promote
541   // (for widening) or expand (for scalarization). Then we will selectively
542   // turn on ones that can be effectively codegen'd.
543   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
544        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
545     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
546     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
547     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
548     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
549     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
550     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
551     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
552     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
553     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
554     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
555     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
556     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
557     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
558     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
559     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
560     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
561     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
562     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
563     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
564     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
565     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
566     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
567     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
568     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
581     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
582     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
583     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
584     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
585     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
586     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
587     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
588   }
589
590   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
591   // with -msoft-float, disable use of MMX as well.
592   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
593     addRegisterClass(MVT::v8i8,  X86::VR64RegisterClass);
594     addRegisterClass(MVT::v4i16, X86::VR64RegisterClass);
595     addRegisterClass(MVT::v2i32, X86::VR64RegisterClass);
596     addRegisterClass(MVT::v2f32, X86::VR64RegisterClass);
597     addRegisterClass(MVT::v1i64, X86::VR64RegisterClass);
598
599     setOperationAction(ISD::ADD,                MVT::v8i8,  Legal);
600     setOperationAction(ISD::ADD,                MVT::v4i16, Legal);
601     setOperationAction(ISD::ADD,                MVT::v2i32, Legal);
602     setOperationAction(ISD::ADD,                MVT::v1i64, Legal);
603
604     setOperationAction(ISD::SUB,                MVT::v8i8,  Legal);
605     setOperationAction(ISD::SUB,                MVT::v4i16, Legal);
606     setOperationAction(ISD::SUB,                MVT::v2i32, Legal);
607     setOperationAction(ISD::SUB,                MVT::v1i64, Legal);
608
609     setOperationAction(ISD::MULHS,              MVT::v4i16, Legal);
610     setOperationAction(ISD::MUL,                MVT::v4i16, Legal);
611
612     setOperationAction(ISD::AND,                MVT::v8i8,  Promote);
613     AddPromotedToType (ISD::AND,                MVT::v8i8,  MVT::v1i64);
614     setOperationAction(ISD::AND,                MVT::v4i16, Promote);
615     AddPromotedToType (ISD::AND,                MVT::v4i16, MVT::v1i64);
616     setOperationAction(ISD::AND,                MVT::v2i32, Promote);
617     AddPromotedToType (ISD::AND,                MVT::v2i32, MVT::v1i64);
618     setOperationAction(ISD::AND,                MVT::v1i64, Legal);
619
620     setOperationAction(ISD::OR,                 MVT::v8i8,  Promote);
621     AddPromotedToType (ISD::OR,                 MVT::v8i8,  MVT::v1i64);
622     setOperationAction(ISD::OR,                 MVT::v4i16, Promote);
623     AddPromotedToType (ISD::OR,                 MVT::v4i16, MVT::v1i64);
624     setOperationAction(ISD::OR,                 MVT::v2i32, Promote);
625     AddPromotedToType (ISD::OR,                 MVT::v2i32, MVT::v1i64);
626     setOperationAction(ISD::OR,                 MVT::v1i64, Legal);
627
628     setOperationAction(ISD::XOR,                MVT::v8i8,  Promote);
629     AddPromotedToType (ISD::XOR,                MVT::v8i8,  MVT::v1i64);
630     setOperationAction(ISD::XOR,                MVT::v4i16, Promote);
631     AddPromotedToType (ISD::XOR,                MVT::v4i16, MVT::v1i64);
632     setOperationAction(ISD::XOR,                MVT::v2i32, Promote);
633     AddPromotedToType (ISD::XOR,                MVT::v2i32, MVT::v1i64);
634     setOperationAction(ISD::XOR,                MVT::v1i64, Legal);
635
636     setOperationAction(ISD::LOAD,               MVT::v8i8,  Promote);
637     AddPromotedToType (ISD::LOAD,               MVT::v8i8,  MVT::v1i64);
638     setOperationAction(ISD::LOAD,               MVT::v4i16, Promote);
639     AddPromotedToType (ISD::LOAD,               MVT::v4i16, MVT::v1i64);
640     setOperationAction(ISD::LOAD,               MVT::v2i32, Promote);
641     AddPromotedToType (ISD::LOAD,               MVT::v2i32, MVT::v1i64);
642     setOperationAction(ISD::LOAD,               MVT::v2f32, Promote);
643     AddPromotedToType (ISD::LOAD,               MVT::v2f32, MVT::v1i64);
644     setOperationAction(ISD::LOAD,               MVT::v1i64, Legal);
645
646     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i8,  Custom);
647     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i16, Custom);
648     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i32, Custom);
649     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f32, Custom);
650     setOperationAction(ISD::BUILD_VECTOR,       MVT::v1i64, Custom);
651
652     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8i8,  Custom);
653     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i16, Custom);
654     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i32, Custom);
655     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v1i64, Custom);
656
657     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2f32, Custom);
658     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Custom);
659     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Custom);
660     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Custom);
661
662     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i16, Custom);
663
664     setTruncStoreAction(MVT::v8i16,             MVT::v8i8, Expand);
665     setOperationAction(ISD::TRUNCATE,           MVT::v8i8, Expand);
666     setOperationAction(ISD::SELECT,             MVT::v8i8, Promote);
667     setOperationAction(ISD::SELECT,             MVT::v4i16, Promote);
668     setOperationAction(ISD::SELECT,             MVT::v2i32, Promote);
669     setOperationAction(ISD::SELECT,             MVT::v1i64, Custom);
670   }
671
672   if (!UseSoftFloat && Subtarget->hasSSE1()) {
673     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
674
675     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
676     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
677     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
678     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
679     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
680     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
681     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
682     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
683     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
684     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
685     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
686     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
687   }
688
689   if (!UseSoftFloat && Subtarget->hasSSE2()) {
690     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
691
692     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
693     // registers cannot be used even for integer operations.
694     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
695     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
696     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
697     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
698
699     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
700     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
701     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
702     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
703     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
704     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
705     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
706     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
707     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
708     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
709     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
710     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
711     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
712     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
713     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
714     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
715
716     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
717     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
718     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
719     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
720
721     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
722     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
723     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
724     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
725     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
726
727     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
728     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
729       MVT VT = (MVT::SimpleValueType)i;
730       // Do not attempt to custom lower non-power-of-2 vectors
731       if (!isPowerOf2_32(VT.getVectorNumElements()))
732         continue;
733       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
734       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
735       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
736     }
737
738     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
739     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
740     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
741     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
742     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
743     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
744
745     if (Subtarget->is64Bit()) {
746       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
747       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
748     }
749
750     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
751     for (unsigned VT = (unsigned)MVT::v16i8; VT != (unsigned)MVT::v2i64; VT++) {
752       setOperationAction(ISD::AND,    (MVT::SimpleValueType)VT, Promote);
753       AddPromotedToType (ISD::AND,    (MVT::SimpleValueType)VT, MVT::v2i64);
754       setOperationAction(ISD::OR,     (MVT::SimpleValueType)VT, Promote);
755       AddPromotedToType (ISD::OR,     (MVT::SimpleValueType)VT, MVT::v2i64);
756       setOperationAction(ISD::XOR,    (MVT::SimpleValueType)VT, Promote);
757       AddPromotedToType (ISD::XOR,    (MVT::SimpleValueType)VT, MVT::v2i64);
758       setOperationAction(ISD::LOAD,   (MVT::SimpleValueType)VT, Promote);
759       AddPromotedToType (ISD::LOAD,   (MVT::SimpleValueType)VT, MVT::v2i64);
760       setOperationAction(ISD::SELECT, (MVT::SimpleValueType)VT, Promote);
761       AddPromotedToType (ISD::SELECT, (MVT::SimpleValueType)VT, MVT::v2i64);
762     }
763
764     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
765
766     // Custom lower v2i64 and v2f64 selects.
767     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
768     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
769     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
770     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
771
772   }
773
774   if (Subtarget->hasSSE41()) {
775     // FIXME: Do we need to handle scalar-to-vector here?
776     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
777
778     // i8 and i16 vectors are custom , because the source register and source
779     // source memory operand types are not the same width.  f32 vectors are
780     // custom since the immediate controlling the insert encodes additional
781     // information.
782     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
783     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
784     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
785     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
786
787     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
788     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
789     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
790     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
791
792     if (Subtarget->is64Bit()) {
793       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
794       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
795     }
796   }
797
798   if (Subtarget->hasSSE42()) {
799     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
800   }
801
802   // We want to custom lower some of our intrinsics.
803   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
804
805   // Add/Sub/Mul with overflow operations are custom lowered.
806   setOperationAction(ISD::SADDO, MVT::i32, Custom);
807   setOperationAction(ISD::SADDO, MVT::i64, Custom);
808   setOperationAction(ISD::UADDO, MVT::i32, Custom);
809   setOperationAction(ISD::UADDO, MVT::i64, Custom);
810   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
811   setOperationAction(ISD::SSUBO, MVT::i64, Custom);
812   setOperationAction(ISD::USUBO, MVT::i32, Custom);
813   setOperationAction(ISD::USUBO, MVT::i64, Custom);
814   setOperationAction(ISD::SMULO, MVT::i32, Custom);
815   setOperationAction(ISD::SMULO, MVT::i64, Custom);
816   setOperationAction(ISD::UMULO, MVT::i32, Custom);
817   setOperationAction(ISD::UMULO, MVT::i64, Custom);
818
819   // We have target-specific dag combine patterns for the following nodes:
820   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
821   setTargetDAGCombine(ISD::BUILD_VECTOR);
822   setTargetDAGCombine(ISD::SELECT);
823   setTargetDAGCombine(ISD::SHL);
824   setTargetDAGCombine(ISD::SRA);
825   setTargetDAGCombine(ISD::SRL);
826   setTargetDAGCombine(ISD::STORE);
827   if (Subtarget->is64Bit())
828     setTargetDAGCombine(ISD::MUL);
829
830   computeRegisterProperties();
831
832   // FIXME: These should be based on subtarget info. Plus, the values should
833   // be smaller when we are in optimizing for size mode.
834   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
835   maxStoresPerMemcpy = 16; // For @llvm.memcpy -> sequence of stores
836   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
837   allowUnalignedMemoryAccesses = true; // x86 supports it!
838   setPrefLoopAlignment(16);
839 }
840
841
842 MVT X86TargetLowering::getSetCCResultType(MVT VT) const {
843   return MVT::i8;
844 }
845
846
847 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
848 /// the desired ByVal argument alignment.
849 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
850   if (MaxAlign == 16)
851     return;
852   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
853     if (VTy->getBitWidth() == 128)
854       MaxAlign = 16;
855   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
856     unsigned EltAlign = 0;
857     getMaxByValAlign(ATy->getElementType(), EltAlign);
858     if (EltAlign > MaxAlign)
859       MaxAlign = EltAlign;
860   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
861     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
862       unsigned EltAlign = 0;
863       getMaxByValAlign(STy->getElementType(i), EltAlign);
864       if (EltAlign > MaxAlign)
865         MaxAlign = EltAlign;
866       if (MaxAlign == 16)
867         break;
868     }
869   }
870   return;
871 }
872
873 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
874 /// function arguments in the caller parameter area. For X86, aggregates
875 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
876 /// are at 4-byte boundaries.
877 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
878   if (Subtarget->is64Bit()) {
879     // Max of 8 and alignment of type.
880     unsigned TyAlign = TD->getABITypeAlignment(Ty);
881     if (TyAlign > 8)
882       return TyAlign;
883     return 8;
884   }
885
886   unsigned Align = 4;
887   if (Subtarget->hasSSE1())
888     getMaxByValAlign(Ty, Align);
889   return Align;
890 }
891
892 /// getOptimalMemOpType - Returns the target specific optimal type for load
893 /// and store operations as a result of memset, memcpy, and memmove
894 /// lowering. It returns MVT::iAny if SelectionDAG should be responsible for
895 /// determining it.
896 MVT
897 X86TargetLowering::getOptimalMemOpType(uint64_t Size, unsigned Align,
898                                        bool isSrcConst, bool isSrcStr) const {
899   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
900   // linux.  This is because the stack realignment code can't handle certain
901   // cases like PR2962.  This should be removed when PR2962 is fixed.
902   if (!NoImplicitFloat && Subtarget->getStackAlignment() >= 16) {
903     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE2() && Size >= 16)
904       return MVT::v4i32;
905     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE1() && Size >= 16)
906       return MVT::v4f32;
907   }
908   if (Subtarget->is64Bit() && Size >= 8)
909     return MVT::i64;
910   return MVT::i32;
911 }
912
913 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
914 /// jumptable.
915 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
916                                                       SelectionDAG &DAG) const {
917   if (usesGlobalOffsetTable())
918     return DAG.getGLOBAL_OFFSET_TABLE(getPointerTy());
919   if (!Subtarget->isPICStyleRIPRel())
920     // This doesn't have DebugLoc associated with it, but is not really the
921     // same as a Register.
922     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc::getUnknownLoc(),
923                        getPointerTy());
924   return Table;
925 }
926
927 //===----------------------------------------------------------------------===//
928 //               Return Value Calling Convention Implementation
929 //===----------------------------------------------------------------------===//
930
931 #include "X86GenCallingConv.inc"
932
933 /// LowerRET - Lower an ISD::RET node.
934 SDValue X86TargetLowering::LowerRET(SDValue Op, SelectionDAG &DAG) {
935   DebugLoc dl = Op.getDebugLoc();
936   assert((Op.getNumOperands() & 1) == 1 && "ISD::RET should have odd # args");
937
938   SmallVector<CCValAssign, 16> RVLocs;
939   unsigned CC = DAG.getMachineFunction().getFunction()->getCallingConv();
940   bool isVarArg = DAG.getMachineFunction().getFunction()->isVarArg();
941   CCState CCInfo(CC, isVarArg, getTargetMachine(), RVLocs);
942   CCInfo.AnalyzeReturn(Op.getNode(), RetCC_X86);
943
944   // If this is the first return lowered for this function, add the regs to the
945   // liveout set for the function.
946   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
947     for (unsigned i = 0; i != RVLocs.size(); ++i)
948       if (RVLocs[i].isRegLoc())
949         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
950   }
951   SDValue Chain = Op.getOperand(0);
952
953   // Handle tail call return.
954   Chain = GetPossiblePreceedingTailCall(Chain, X86ISD::TAILCALL);
955   if (Chain.getOpcode() == X86ISD::TAILCALL) {
956     SDValue TailCall = Chain;
957     SDValue TargetAddress = TailCall.getOperand(1);
958     SDValue StackAdjustment = TailCall.getOperand(2);
959     assert(((TargetAddress.getOpcode() == ISD::Register &&
960                (cast<RegisterSDNode>(TargetAddress)->getReg() == X86::EAX ||
961                 cast<RegisterSDNode>(TargetAddress)->getReg() == X86::R9)) ||
962               TargetAddress.getOpcode() == ISD::TargetExternalSymbol ||
963               TargetAddress.getOpcode() == ISD::TargetGlobalAddress) &&
964              "Expecting an global address, external symbol, or register");
965     assert(StackAdjustment.getOpcode() == ISD::Constant &&
966            "Expecting a const value");
967
968     SmallVector<SDValue,8> Operands;
969     Operands.push_back(Chain.getOperand(0));
970     Operands.push_back(TargetAddress);
971     Operands.push_back(StackAdjustment);
972     // Copy registers used by the call. Last operand is a flag so it is not
973     // copied.
974     for (unsigned i=3; i < TailCall.getNumOperands()-1; i++) {
975       Operands.push_back(Chain.getOperand(i));
976     }
977     return DAG.getNode(X86ISD::TC_RETURN, dl, MVT::Other, &Operands[0],
978                        Operands.size());
979   }
980
981   // Regular return.
982   SDValue Flag;
983
984   SmallVector<SDValue, 6> RetOps;
985   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
986   // Operand #1 = Bytes To Pop
987   RetOps.push_back(DAG.getConstant(getBytesToPopOnReturn(), MVT::i16));
988
989   // Copy the result values into the output registers.
990   for (unsigned i = 0; i != RVLocs.size(); ++i) {
991     CCValAssign &VA = RVLocs[i];
992     assert(VA.isRegLoc() && "Can only return in registers!");
993     SDValue ValToCopy = Op.getOperand(i*2+1);
994
995     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
996     // the RET instruction and handled by the FP Stackifier.
997     if (VA.getLocReg() == X86::ST0 ||
998         VA.getLocReg() == X86::ST1) {
999       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1000       // change the value to the FP stack register class.
1001       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1002         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1003       RetOps.push_back(ValToCopy);
1004       // Don't emit a copytoreg.
1005       continue;
1006     }
1007
1008     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1009     // which is returned in RAX / RDX.
1010     if (Subtarget->is64Bit()) {
1011       MVT ValVT = ValToCopy.getValueType();
1012       if (ValVT.isVector() && ValVT.getSizeInBits() == 64) {
1013         ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, ValToCopy);
1014         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1)
1015           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, ValToCopy);
1016       }
1017     }
1018
1019     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1020     Flag = Chain.getValue(1);
1021   }
1022
1023   // The x86-64 ABI for returning structs by value requires that we copy
1024   // the sret argument into %rax for the return. We saved the argument into
1025   // a virtual register in the entry block, so now we copy the value out
1026   // and into %rax.
1027   if (Subtarget->is64Bit() &&
1028       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1029     MachineFunction &MF = DAG.getMachineFunction();
1030     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1031     unsigned Reg = FuncInfo->getSRetReturnReg();
1032     if (!Reg) {
1033       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1034       FuncInfo->setSRetReturnReg(Reg);
1035     }
1036     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1037
1038     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1039     Flag = Chain.getValue(1);
1040   }
1041
1042   RetOps[0] = Chain;  // Update chain.
1043
1044   // Add the flag if we have it.
1045   if (Flag.getNode())
1046     RetOps.push_back(Flag);
1047
1048   return DAG.getNode(X86ISD::RET_FLAG, dl,
1049                      MVT::Other, &RetOps[0], RetOps.size());
1050 }
1051
1052
1053 /// LowerCallResult - Lower the result values of an ISD::CALL into the
1054 /// appropriate copies out of appropriate physical registers.  This assumes that
1055 /// Chain/InFlag are the input chain/flag to use, and that TheCall is the call
1056 /// being lowered.  The returns a SDNode with the same number of values as the
1057 /// ISD::CALL.
1058 SDNode *X86TargetLowering::
1059 LowerCallResult(SDValue Chain, SDValue InFlag, CallSDNode *TheCall,
1060                 unsigned CallingConv, SelectionDAG &DAG) {
1061
1062   DebugLoc dl = TheCall->getDebugLoc();
1063   // Assign locations to each value returned by this call.
1064   SmallVector<CCValAssign, 16> RVLocs;
1065   bool isVarArg = TheCall->isVarArg();
1066   bool Is64Bit = Subtarget->is64Bit();
1067   CCState CCInfo(CallingConv, isVarArg, getTargetMachine(), RVLocs);
1068   CCInfo.AnalyzeCallResult(TheCall, RetCC_X86);
1069
1070   SmallVector<SDValue, 8> ResultVals;
1071
1072   // Copy all of the result registers out of their specified physreg.
1073   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1074     CCValAssign &VA = RVLocs[i];
1075     MVT CopyVT = VA.getValVT();
1076
1077     // If this is x86-64, and we disabled SSE, we can't return FP values
1078     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1079         ((Is64Bit || TheCall->isInreg()) && !Subtarget->hasSSE1())) {
1080       cerr << "SSE register return with SSE disabled\n";
1081       exit(1);
1082     }
1083
1084     // If this is a call to a function that returns an fp value on the floating
1085     // point stack, but where we prefer to use the value in xmm registers, copy
1086     // it out as F80 and use a truncate to move it from fp stack reg to xmm reg.
1087     if ((VA.getLocReg() == X86::ST0 ||
1088          VA.getLocReg() == X86::ST1) &&
1089         isScalarFPTypeInSSEReg(VA.getValVT())) {
1090       CopyVT = MVT::f80;
1091     }
1092
1093     SDValue Val;
1094     if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1095       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1096       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1097         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1098                                    MVT::v2i64, InFlag).getValue(1);
1099         Val = Chain.getValue(0);
1100         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1101                           Val, DAG.getConstant(0, MVT::i64));        
1102       } else {
1103         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1104                                    MVT::i64, InFlag).getValue(1);
1105         Val = Chain.getValue(0);
1106       }
1107       Val = DAG.getNode(ISD::BIT_CONVERT, dl, CopyVT, Val);
1108     } else {
1109       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1110                                  CopyVT, InFlag).getValue(1);
1111       Val = Chain.getValue(0);
1112     }
1113     InFlag = Chain.getValue(2);
1114
1115     if (CopyVT != VA.getValVT()) {
1116       // Round the F80 the right size, which also moves to the appropriate xmm
1117       // register.
1118       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1119                         // This truncation won't change the value.
1120                         DAG.getIntPtrConstant(1));
1121     }
1122
1123     ResultVals.push_back(Val);
1124   }
1125
1126   // Merge everything together with a MERGE_VALUES node.
1127   ResultVals.push_back(Chain);
1128   return DAG.getNode(ISD::MERGE_VALUES, dl, TheCall->getVTList(),
1129                      &ResultVals[0], ResultVals.size()).getNode();
1130 }
1131
1132
1133 //===----------------------------------------------------------------------===//
1134 //                C & StdCall & Fast Calling Convention implementation
1135 //===----------------------------------------------------------------------===//
1136 //  StdCall calling convention seems to be standard for many Windows' API
1137 //  routines and around. It differs from C calling convention just a little:
1138 //  callee should clean up the stack, not caller. Symbols should be also
1139 //  decorated in some fancy way :) It doesn't support any vector arguments.
1140 //  For info on fast calling convention see Fast Calling Convention (tail call)
1141 //  implementation LowerX86_32FastCCCallTo.
1142
1143 /// AddLiveIn - This helper function adds the specified physical register to the
1144 /// MachineFunction as a live in value.  It also creates a corresponding virtual
1145 /// register for it.
1146 static unsigned AddLiveIn(MachineFunction &MF, unsigned PReg,
1147                           const TargetRegisterClass *RC) {
1148   assert(RC->contains(PReg) && "Not the correct regclass!");
1149   unsigned VReg = MF.getRegInfo().createVirtualRegister(RC);
1150   MF.getRegInfo().addLiveIn(PReg, VReg);
1151   return VReg;
1152 }
1153
1154 /// CallIsStructReturn - Determines whether a CALL node uses struct return
1155 /// semantics.
1156 static bool CallIsStructReturn(CallSDNode *TheCall) {
1157   unsigned NumOps = TheCall->getNumArgs();
1158   if (!NumOps)
1159     return false;
1160
1161   return TheCall->getArgFlags(0).isSRet();
1162 }
1163
1164 /// ArgsAreStructReturn - Determines whether a FORMAL_ARGUMENTS node uses struct
1165 /// return semantics.
1166 static bool ArgsAreStructReturn(SDValue Op) {
1167   unsigned NumArgs = Op.getNode()->getNumValues() - 1;
1168   if (!NumArgs)
1169     return false;
1170
1171   return cast<ARG_FLAGSSDNode>(Op.getOperand(3))->getArgFlags().isSRet();
1172 }
1173
1174 /// IsCalleePop - Determines whether a CALL or FORMAL_ARGUMENTS node requires
1175 /// the callee to pop its own arguments. Callee pop is necessary to support tail
1176 /// calls.
1177 bool X86TargetLowering::IsCalleePop(bool IsVarArg, unsigned CallingConv) {
1178   if (IsVarArg)
1179     return false;
1180
1181   switch (CallingConv) {
1182   default:
1183     return false;
1184   case CallingConv::X86_StdCall:
1185     return !Subtarget->is64Bit();
1186   case CallingConv::X86_FastCall:
1187     return !Subtarget->is64Bit();
1188   case CallingConv::Fast:
1189     return PerformTailCallOpt;
1190   }
1191 }
1192
1193 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
1194 /// given CallingConvention value.
1195 CCAssignFn *X86TargetLowering::CCAssignFnForNode(unsigned CC) const {
1196   if (Subtarget->is64Bit()) {
1197     if (Subtarget->isTargetWin64())
1198       return CC_X86_Win64_C;
1199     else if (CC == CallingConv::Fast && PerformTailCallOpt)
1200       return CC_X86_64_TailCall;
1201     else
1202       return CC_X86_64_C;
1203   }
1204
1205   if (CC == CallingConv::X86_FastCall)
1206     return CC_X86_32_FastCall;
1207   else if (CC == CallingConv::Fast)
1208     return CC_X86_32_FastCC;
1209   else
1210     return CC_X86_32_C;
1211 }
1212
1213 /// NameDecorationForFORMAL_ARGUMENTS - Selects the appropriate decoration to
1214 /// apply to a MachineFunction containing a given FORMAL_ARGUMENTS node.
1215 NameDecorationStyle
1216 X86TargetLowering::NameDecorationForFORMAL_ARGUMENTS(SDValue Op) {
1217   unsigned CC = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
1218   if (CC == CallingConv::X86_FastCall)
1219     return FastCall;
1220   else if (CC == CallingConv::X86_StdCall)
1221     return StdCall;
1222   return None;
1223 }
1224
1225
1226 /// CallRequiresGOTInRegister - Check whether the call requires the GOT pointer
1227 /// in a register before calling.
1228 bool X86TargetLowering::CallRequiresGOTPtrInReg(bool Is64Bit, bool IsTailCall) {
1229   return !IsTailCall && !Is64Bit &&
1230     getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1231     Subtarget->isPICStyleGOT();
1232 }
1233
1234 /// CallRequiresFnAddressInReg - Check whether the call requires the function
1235 /// address to be loaded in a register.
1236 bool
1237 X86TargetLowering::CallRequiresFnAddressInReg(bool Is64Bit, bool IsTailCall) {
1238   return !Is64Bit && IsTailCall &&
1239     getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1240     Subtarget->isPICStyleGOT();
1241 }
1242
1243 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1244 /// by "Src" to address "Dst" with size and alignment information specified by
1245 /// the specific parameter attribute. The copy will be passed as a byval
1246 /// function parameter.
1247 static SDValue
1248 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1249                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1250                           DebugLoc dl) {
1251   SDValue SizeNode     = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1252   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1253                        /*AlwaysInline=*/true, NULL, 0, NULL, 0);
1254 }
1255
1256 SDValue X86TargetLowering::LowerMemArgument(SDValue Op, SelectionDAG &DAG,
1257                                               const CCValAssign &VA,
1258                                               MachineFrameInfo *MFI,
1259                                               unsigned CC,
1260                                               SDValue Root, unsigned i) {
1261   // Create the nodes corresponding to a load from this parameter slot.
1262   ISD::ArgFlagsTy Flags =
1263     cast<ARG_FLAGSSDNode>(Op.getOperand(3 + i))->getArgFlags();
1264   bool AlwaysUseMutable = (CC==CallingConv::Fast) && PerformTailCallOpt;
1265   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1266
1267   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1268   // changed with more analysis.
1269   // In case of tail call optimization mark all arguments mutable. Since they
1270   // could be overwritten by lowering of arguments in case of a tail call.
1271   int FI = MFI->CreateFixedObject(VA.getValVT().getSizeInBits()/8,
1272                                   VA.getLocMemOffset(), isImmutable);
1273   SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1274   if (Flags.isByVal())
1275     return FIN;
1276   return DAG.getLoad(VA.getValVT(), Op.getDebugLoc(), Root, FIN,
1277                      PseudoSourceValue::getFixedStack(FI), 0);
1278 }
1279
1280 SDValue
1281 X86TargetLowering::LowerFORMAL_ARGUMENTS(SDValue Op, SelectionDAG &DAG) {
1282   MachineFunction &MF = DAG.getMachineFunction();
1283   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1284   DebugLoc dl = Op.getDebugLoc();
1285
1286   const Function* Fn = MF.getFunction();
1287   if (Fn->hasExternalLinkage() &&
1288       Subtarget->isTargetCygMing() &&
1289       Fn->getName() == "main")
1290     FuncInfo->setForceFramePointer(true);
1291
1292   // Decorate the function name.
1293   FuncInfo->setDecorationStyle(NameDecorationForFORMAL_ARGUMENTS(Op));
1294
1295   MachineFrameInfo *MFI = MF.getFrameInfo();
1296   SDValue Root = Op.getOperand(0);
1297   bool isVarArg = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue() != 0;
1298   unsigned CC = MF.getFunction()->getCallingConv();
1299   bool Is64Bit = Subtarget->is64Bit();
1300   bool IsWin64 = Subtarget->isTargetWin64();
1301
1302   assert(!(isVarArg && CC == CallingConv::Fast) &&
1303          "Var args not supported with calling convention fastcc");
1304
1305   // Assign locations to all of the incoming arguments.
1306   SmallVector<CCValAssign, 16> ArgLocs;
1307   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
1308   CCInfo.AnalyzeFormalArguments(Op.getNode(), CCAssignFnForNode(CC));
1309
1310   SmallVector<SDValue, 8> ArgValues;
1311   unsigned LastVal = ~0U;
1312   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1313     CCValAssign &VA = ArgLocs[i];
1314     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1315     // places.
1316     assert(VA.getValNo() != LastVal &&
1317            "Don't support value assigned to multiple locs yet");
1318     LastVal = VA.getValNo();
1319
1320     if (VA.isRegLoc()) {
1321       MVT RegVT = VA.getLocVT();
1322       TargetRegisterClass *RC = NULL;
1323       if (RegVT == MVT::i32)
1324         RC = X86::GR32RegisterClass;
1325       else if (Is64Bit && RegVT == MVT::i64)
1326         RC = X86::GR64RegisterClass;
1327       else if (RegVT == MVT::f32)
1328         RC = X86::FR32RegisterClass;
1329       else if (RegVT == MVT::f64)
1330         RC = X86::FR64RegisterClass;
1331       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1332         RC = X86::VR128RegisterClass;
1333       else if (RegVT.isVector()) {
1334         assert(RegVT.getSizeInBits() == 64);
1335         if (!Is64Bit)
1336           RC = X86::VR64RegisterClass;     // MMX values are passed in MMXs.
1337         else {
1338           // Darwin calling convention passes MMX values in either GPRs or
1339           // XMMs in x86-64. Other targets pass them in memory.
1340           if (RegVT != MVT::v1i64 && Subtarget->hasSSE2()) {
1341             RC = X86::VR128RegisterClass;  // MMX values are passed in XMMs.
1342             RegVT = MVT::v2i64;
1343           } else {
1344             RC = X86::GR64RegisterClass;   // v1i64 values are passed in GPRs.
1345             RegVT = MVT::i64;
1346           }
1347         }
1348       } else {
1349         assert(0 && "Unknown argument type!");
1350       }
1351
1352       unsigned Reg = AddLiveIn(DAG.getMachineFunction(), VA.getLocReg(), RC);
1353       SDValue ArgValue = DAG.getCopyFromReg(Root, dl, Reg, RegVT);
1354
1355       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1356       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1357       // right size.
1358       if (VA.getLocInfo() == CCValAssign::SExt)
1359         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1360                                DAG.getValueType(VA.getValVT()));
1361       else if (VA.getLocInfo() == CCValAssign::ZExt)
1362         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1363                                DAG.getValueType(VA.getValVT()));
1364
1365       if (VA.getLocInfo() != CCValAssign::Full)
1366         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1367
1368       // Handle MMX values passed in GPRs.
1369       if (Is64Bit && RegVT != VA.getLocVT()) {
1370         if (RegVT.getSizeInBits() == 64 && RC == X86::GR64RegisterClass)
1371           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), ArgValue);
1372         else if (RC == X86::VR128RegisterClass) {
1373           ArgValue = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1374                                  ArgValue, DAG.getConstant(0, MVT::i64));
1375           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), ArgValue);
1376         }
1377       }
1378
1379       ArgValues.push_back(ArgValue);
1380     } else {
1381       assert(VA.isMemLoc());
1382       ArgValues.push_back(LowerMemArgument(Op, DAG, VA, MFI, CC, Root, i));
1383     }
1384   }
1385
1386   // The x86-64 ABI for returning structs by value requires that we copy
1387   // the sret argument into %rax for the return. Save the argument into
1388   // a virtual register so that we can access it from the return points.
1389   if (Is64Bit && DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1390     MachineFunction &MF = DAG.getMachineFunction();
1391     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1392     unsigned Reg = FuncInfo->getSRetReturnReg();
1393     if (!Reg) {
1394       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1395       FuncInfo->setSRetReturnReg(Reg);
1396     }
1397     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, ArgValues[0]);
1398     Root = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Root);
1399   }
1400
1401   unsigned StackSize = CCInfo.getNextStackOffset();
1402   // align stack specially for tail calls
1403   if (PerformTailCallOpt && CC == CallingConv::Fast)
1404     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1405
1406   // If the function takes variable number of arguments, make a frame index for
1407   // the start of the first vararg value... for expansion of llvm.va_start.
1408   if (isVarArg) {
1409     if (Is64Bit || CC != CallingConv::X86_FastCall) {
1410       VarArgsFrameIndex = MFI->CreateFixedObject(1, StackSize);
1411     }
1412     if (Is64Bit) {
1413       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1414
1415       // FIXME: We should really autogenerate these arrays
1416       static const unsigned GPR64ArgRegsWin64[] = {
1417         X86::RCX, X86::RDX, X86::R8,  X86::R9
1418       };
1419       static const unsigned XMMArgRegsWin64[] = {
1420         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3
1421       };
1422       static const unsigned GPR64ArgRegs64Bit[] = {
1423         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1424       };
1425       static const unsigned XMMArgRegs64Bit[] = {
1426         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1427         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1428       };
1429       const unsigned *GPR64ArgRegs, *XMMArgRegs;
1430
1431       if (IsWin64) {
1432         TotalNumIntRegs = 4; TotalNumXMMRegs = 4;
1433         GPR64ArgRegs = GPR64ArgRegsWin64;
1434         XMMArgRegs = XMMArgRegsWin64;
1435       } else {
1436         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1437         GPR64ArgRegs = GPR64ArgRegs64Bit;
1438         XMMArgRegs = XMMArgRegs64Bit;
1439       }
1440       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1441                                                        TotalNumIntRegs);
1442       unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs,
1443                                                        TotalNumXMMRegs);
1444
1445       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1446              "SSE register cannot be used when SSE is disabled!");
1447       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloat) &&
1448              "SSE register cannot be used when SSE is disabled!");
1449       if (UseSoftFloat || NoImplicitFloat || !Subtarget->hasSSE1())
1450         // Kernel mode asks for SSE to be disabled, so don't push them
1451         // on the stack.
1452         TotalNumXMMRegs = 0;
1453
1454       // For X86-64, if there are vararg parameters that are passed via
1455       // registers, then we must store them to their spots on the stack so they
1456       // may be loaded by deferencing the result of va_next.
1457       VarArgsGPOffset = NumIntRegs * 8;
1458       VarArgsFPOffset = TotalNumIntRegs * 8 + NumXMMRegs * 16;
1459       RegSaveFrameIndex = MFI->CreateStackObject(TotalNumIntRegs * 8 +
1460                                                  TotalNumXMMRegs * 16, 16);
1461
1462       // Store the integer parameter registers.
1463       SmallVector<SDValue, 8> MemOps;
1464       SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
1465       SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1466                                   DAG.getIntPtrConstant(VarArgsGPOffset));
1467       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1468         unsigned VReg = AddLiveIn(MF, GPR64ArgRegs[NumIntRegs],
1469                                   X86::GR64RegisterClass);
1470         SDValue Val = DAG.getCopyFromReg(Root, dl, VReg, MVT::i64);
1471         SDValue Store =
1472           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1473                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex), 0);
1474         MemOps.push_back(Store);
1475         FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), FIN,
1476                           DAG.getIntPtrConstant(8));
1477       }
1478
1479       // Now store the XMM (fp + vector) parameter registers.
1480       FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1481                         DAG.getIntPtrConstant(VarArgsFPOffset));
1482       for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1483         unsigned VReg = AddLiveIn(MF, XMMArgRegs[NumXMMRegs],
1484                                   X86::VR128RegisterClass);
1485         SDValue Val = DAG.getCopyFromReg(Root, dl, VReg, MVT::v4f32);
1486         SDValue Store =
1487           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1488                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex), 0);
1489         MemOps.push_back(Store);
1490         FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), FIN,
1491                           DAG.getIntPtrConstant(16));
1492       }
1493       if (!MemOps.empty())
1494           Root = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1495                              &MemOps[0], MemOps.size());
1496     }
1497   }
1498
1499   ArgValues.push_back(Root);
1500
1501   // Some CCs need callee pop.
1502   if (IsCalleePop(isVarArg, CC)) {
1503     BytesToPopOnReturn  = StackSize; // Callee pops everything.
1504     BytesCallerReserves = 0;
1505   } else {
1506     BytesToPopOnReturn  = 0; // Callee pops nothing.
1507     // If this is an sret function, the return should pop the hidden pointer.
1508     if (!Is64Bit && CC != CallingConv::Fast && ArgsAreStructReturn(Op))
1509       BytesToPopOnReturn = 4;
1510     BytesCallerReserves = StackSize;
1511   }
1512
1513   if (!Is64Bit) {
1514     RegSaveFrameIndex = 0xAAAAAAA;   // RegSaveFrameIndex is X86-64 only.
1515     if (CC == CallingConv::X86_FastCall)
1516       VarArgsFrameIndex = 0xAAAAAAA;   // fastcc functions can't have varargs.
1517   }
1518
1519   FuncInfo->setBytesToPopOnReturn(BytesToPopOnReturn);
1520
1521   // Return the new list of results.
1522   return DAG.getNode(ISD::MERGE_VALUES, dl, Op.getNode()->getVTList(),
1523                      &ArgValues[0], ArgValues.size()).getValue(Op.getResNo());
1524 }
1525
1526 SDValue
1527 X86TargetLowering::LowerMemOpCallTo(CallSDNode *TheCall, SelectionDAG &DAG,
1528                                     const SDValue &StackPtr,
1529                                     const CCValAssign &VA,
1530                                     SDValue Chain,
1531                                     SDValue Arg, ISD::ArgFlagsTy Flags) {
1532   DebugLoc dl = TheCall->getDebugLoc();
1533   unsigned LocMemOffset = VA.getLocMemOffset();
1534   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1535   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1536   if (Flags.isByVal()) {
1537     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1538   }
1539   return DAG.getStore(Chain, dl, Arg, PtrOff,
1540                       PseudoSourceValue::getStack(), LocMemOffset);
1541 }
1542
1543 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1544 /// optimization is performed and it is required.
1545 SDValue
1546 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1547                                            SDValue &OutRetAddr,
1548                                            SDValue Chain,
1549                                            bool IsTailCall,
1550                                            bool Is64Bit,
1551                                            int FPDiff,
1552                                            DebugLoc dl) {
1553   if (!IsTailCall || FPDiff==0) return Chain;
1554
1555   // Adjust the Return address stack slot.
1556   MVT VT = getPointerTy();
1557   OutRetAddr = getReturnAddressFrameIndex(DAG);
1558
1559   // Load the "old" Return address.
1560   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, NULL, 0);
1561   return SDValue(OutRetAddr.getNode(), 1);
1562 }
1563
1564 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1565 /// optimization is performed and it is required (FPDiff!=0).
1566 static SDValue
1567 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1568                          SDValue Chain, SDValue RetAddrFrIdx,
1569                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1570   // Store the return address to the appropriate stack slot.
1571   if (!FPDiff) return Chain;
1572   // Calculate the new stack slot for the return address.
1573   int SlotSize = Is64Bit ? 8 : 4;
1574   int NewReturnAddrFI =
1575     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize);
1576   MVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1577   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1578   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1579                        PseudoSourceValue::getFixedStack(NewReturnAddrFI), 0);
1580   return Chain;
1581 }
1582
1583 SDValue X86TargetLowering::LowerCALL(SDValue Op, SelectionDAG &DAG) {
1584   MachineFunction &MF = DAG.getMachineFunction();
1585   CallSDNode *TheCall = cast<CallSDNode>(Op.getNode());
1586   SDValue Chain       = TheCall->getChain();
1587   unsigned CC         = TheCall->getCallingConv();
1588   bool isVarArg       = TheCall->isVarArg();
1589   bool IsTailCall     = TheCall->isTailCall() &&
1590                         CC == CallingConv::Fast && PerformTailCallOpt;
1591   SDValue Callee      = TheCall->getCallee();
1592   bool Is64Bit        = Subtarget->is64Bit();
1593   bool IsStructRet    = CallIsStructReturn(TheCall);
1594   DebugLoc dl         = TheCall->getDebugLoc();
1595
1596   assert(!(isVarArg && CC == CallingConv::Fast) &&
1597          "Var args not supported with calling convention fastcc");
1598
1599   // Analyze operands of the call, assigning locations to each operand.
1600   SmallVector<CCValAssign, 16> ArgLocs;
1601   CCState CCInfo(CC, isVarArg, getTargetMachine(), ArgLocs);
1602   CCInfo.AnalyzeCallOperands(TheCall, CCAssignFnForNode(CC));
1603
1604   // Get a count of how many bytes are to be pushed on the stack.
1605   unsigned NumBytes = CCInfo.getNextStackOffset();
1606   if (PerformTailCallOpt && CC == CallingConv::Fast)
1607     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1608
1609   int FPDiff = 0;
1610   if (IsTailCall) {
1611     // Lower arguments at fp - stackoffset + fpdiff.
1612     unsigned NumBytesCallerPushed =
1613       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1614     FPDiff = NumBytesCallerPushed - NumBytes;
1615
1616     // Set the delta of movement of the returnaddr stackslot.
1617     // But only set if delta is greater than previous delta.
1618     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1619       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1620   }
1621
1622   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1623
1624   SDValue RetAddrFrIdx;
1625   // Load return adress for tail calls.
1626   Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, IsTailCall, Is64Bit,
1627                                   FPDiff, dl);
1628
1629   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1630   SmallVector<SDValue, 8> MemOpChains;
1631   SDValue StackPtr;
1632
1633   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1634   // of tail call optimization arguments are handle later.
1635   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1636     CCValAssign &VA = ArgLocs[i];
1637     SDValue Arg = TheCall->getArg(i);
1638     ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1639     bool isByVal = Flags.isByVal();
1640
1641     // Promote the value if needed.
1642     switch (VA.getLocInfo()) {
1643     default: assert(0 && "Unknown loc info!");
1644     case CCValAssign::Full: break;
1645     case CCValAssign::SExt:
1646       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
1647       break;
1648     case CCValAssign::ZExt:
1649       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
1650       break;
1651     case CCValAssign::AExt:
1652       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
1653       break;
1654     }
1655
1656     if (VA.isRegLoc()) {
1657       if (Is64Bit) {
1658         MVT RegVT = VA.getLocVT();
1659         if (RegVT.isVector() && RegVT.getSizeInBits() == 64)
1660           switch (VA.getLocReg()) {
1661           default:
1662             break;
1663           case X86::RDI: case X86::RSI: case X86::RDX: case X86::RCX:
1664           case X86::R8: {
1665             // Special case: passing MMX values in GPR registers.
1666             Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1667             break;
1668           }
1669           case X86::XMM0: case X86::XMM1: case X86::XMM2: case X86::XMM3:
1670           case X86::XMM4: case X86::XMM5: case X86::XMM6: case X86::XMM7: {
1671             // Special case: passing MMX values in XMM registers.
1672             Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1673             Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1674             Arg = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2i64,
1675                               DAG.getUNDEF(MVT::v2i64), Arg,
1676                               getMOVLMask(2, DAG, dl));
1677             break;
1678           }
1679           }
1680       }
1681       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1682     } else {
1683       if (!IsTailCall || (IsTailCall && isByVal)) {
1684         assert(VA.isMemLoc());
1685         if (StackPtr.getNode() == 0)
1686           StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
1687
1688         MemOpChains.push_back(LowerMemOpCallTo(TheCall, DAG, StackPtr, VA,
1689                                                Chain, Arg, Flags));
1690       }
1691     }
1692   }
1693
1694   if (!MemOpChains.empty())
1695     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1696                         &MemOpChains[0], MemOpChains.size());
1697
1698   // Build a sequence of copy-to-reg nodes chained together with token chain
1699   // and flag operands which copy the outgoing args into registers.
1700   SDValue InFlag;
1701   // Tail call byval lowering might overwrite argument registers so in case of
1702   // tail call optimization the copies to registers are lowered later.
1703   if (!IsTailCall)
1704     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1705       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1706                                RegsToPass[i].second, InFlag);
1707       InFlag = Chain.getValue(1);
1708     }
1709
1710   // ELF / PIC requires GOT in the EBX register before function calls via PLT
1711   // GOT pointer.
1712   if (CallRequiresGOTPtrInReg(Is64Bit, IsTailCall)) {
1713     Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
1714                              DAG.getNode(X86ISD::GlobalBaseReg,
1715                                          DebugLoc::getUnknownLoc(),
1716                                          getPointerTy()),
1717                              InFlag);
1718     InFlag = Chain.getValue(1);
1719   }
1720   // If we are tail calling and generating PIC/GOT style code load the address
1721   // of the callee into ecx. The value in ecx is used as target of the tail
1722   // jump. This is done to circumvent the ebx/callee-saved problem for tail
1723   // calls on PIC/GOT architectures. Normally we would just put the address of
1724   // GOT into ebx and then call target@PLT. But for tail callss ebx would be
1725   // restored (since ebx is callee saved) before jumping to the target@PLT.
1726   if (CallRequiresFnAddressInReg(Is64Bit, IsTailCall)) {
1727     // Note: The actual moving to ecx is done further down.
1728     GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
1729     if (G && !G->getGlobal()->hasHiddenVisibility() &&
1730         !G->getGlobal()->hasProtectedVisibility())
1731       Callee =  LowerGlobalAddress(Callee, DAG);
1732     else if (isa<ExternalSymbolSDNode>(Callee))
1733       Callee = LowerExternalSymbol(Callee,DAG);
1734   }
1735
1736   if (Is64Bit && isVarArg) {
1737     // From AMD64 ABI document:
1738     // For calls that may call functions that use varargs or stdargs
1739     // (prototype-less calls or calls to functions containing ellipsis (...) in
1740     // the declaration) %al is used as hidden argument to specify the number
1741     // of SSE registers used. The contents of %al do not need to match exactly
1742     // the number of registers, but must be an ubound on the number of SSE
1743     // registers used and is in the range 0 - 8 inclusive.
1744
1745     // FIXME: Verify this on Win64
1746     // Count the number of XMM registers allocated.
1747     static const unsigned XMMArgRegs[] = {
1748       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1749       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1750     };
1751     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
1752     assert((Subtarget->hasSSE1() || !NumXMMRegs)
1753            && "SSE registers cannot be used when SSE is disabled");
1754
1755     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
1756                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
1757     InFlag = Chain.getValue(1);
1758   }
1759
1760
1761   // For tail calls lower the arguments to the 'real' stack slot.
1762   if (IsTailCall) {
1763     SmallVector<SDValue, 8> MemOpChains2;
1764     SDValue FIN;
1765     int FI = 0;
1766     // Do not flag preceeding copytoreg stuff together with the following stuff.
1767     InFlag = SDValue();
1768     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1769       CCValAssign &VA = ArgLocs[i];
1770       if (!VA.isRegLoc()) {
1771         assert(VA.isMemLoc());
1772         SDValue Arg = TheCall->getArg(i);
1773         ISD::ArgFlagsTy Flags = TheCall->getArgFlags(i);
1774         // Create frame index.
1775         int32_t Offset = VA.getLocMemOffset()+FPDiff;
1776         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
1777         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset);
1778         FIN = DAG.getFrameIndex(FI, getPointerTy());
1779
1780         if (Flags.isByVal()) {
1781           // Copy relative to framepointer.
1782           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
1783           if (StackPtr.getNode() == 0)
1784             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
1785                                           getPointerTy());
1786           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
1787
1788           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN, Chain,
1789                                                            Flags, DAG, dl));
1790         } else {
1791           // Store relative to framepointer.
1792           MemOpChains2.push_back(
1793             DAG.getStore(Chain, dl, Arg, FIN,
1794                          PseudoSourceValue::getFixedStack(FI), 0));
1795         }
1796       }
1797     }
1798
1799     if (!MemOpChains2.empty())
1800       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1801                           &MemOpChains2[0], MemOpChains2.size());
1802
1803     // Copy arguments to their registers.
1804     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1805       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1806                                RegsToPass[i].second, InFlag);
1807       InFlag = Chain.getValue(1);
1808     }
1809     InFlag =SDValue();
1810
1811     // Store the return address to the appropriate stack slot.
1812     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
1813                                      FPDiff, dl);
1814   }
1815
1816   // If the callee is a GlobalAddress node (quite common, every direct call is)
1817   // turn it into a TargetGlobalAddress node so that legalize doesn't hack it.
1818   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1819     // We should use extra load for direct calls to dllimported functions in
1820     // non-JIT mode.
1821     if (!Subtarget->GVRequiresExtraLoad(G->getGlobal(),
1822                                         getTargetMachine(), true))
1823       Callee = DAG.getTargetGlobalAddress(G->getGlobal(), getPointerTy(),
1824                                           G->getOffset());
1825   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
1826     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy());
1827   } else if (IsTailCall) {
1828     unsigned Opc = Is64Bit ? X86::R9 : X86::EAX;
1829
1830     Chain = DAG.getCopyToReg(Chain,  dl,
1831                              DAG.getRegister(Opc, getPointerTy()),
1832                              Callee,InFlag);
1833     Callee = DAG.getRegister(Opc, getPointerTy());
1834     // Add register as live out.
1835     DAG.getMachineFunction().getRegInfo().addLiveOut(Opc);
1836   }
1837
1838   // Returns a chain & a flag for retval copy to use.
1839   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1840   SmallVector<SDValue, 8> Ops;
1841
1842   if (IsTailCall) {
1843     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
1844                            DAG.getIntPtrConstant(0, true), InFlag);
1845     InFlag = Chain.getValue(1);
1846
1847     // Returns a chain & a flag for retval copy to use.
1848     NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1849     Ops.clear();
1850   }
1851
1852   Ops.push_back(Chain);
1853   Ops.push_back(Callee);
1854
1855   if (IsTailCall)
1856     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
1857
1858   // Add argument registers to the end of the list so that they are known live
1859   // into the call.
1860   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1861     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
1862                                   RegsToPass[i].second.getValueType()));
1863
1864   // Add an implicit use GOT pointer in EBX.
1865   if (!IsTailCall && !Is64Bit &&
1866       getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1867       Subtarget->isPICStyleGOT())
1868     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
1869
1870   // Add an implicit use of AL for x86 vararg functions.
1871   if (Is64Bit && isVarArg)
1872     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
1873
1874   if (InFlag.getNode())
1875     Ops.push_back(InFlag);
1876
1877   if (IsTailCall) {
1878     assert(InFlag.getNode() &&
1879            "Flag must be set. Depend on flag being set in LowerRET");
1880     Chain = DAG.getNode(X86ISD::TAILCALL, dl,
1881                         TheCall->getVTList(), &Ops[0], Ops.size());
1882
1883     return SDValue(Chain.getNode(), Op.getResNo());
1884   }
1885
1886   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
1887   InFlag = Chain.getValue(1);
1888
1889   // Create the CALLSEQ_END node.
1890   unsigned NumBytesForCalleeToPush;
1891   if (IsCalleePop(isVarArg, CC))
1892     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
1893   else if (!Is64Bit && CC != CallingConv::Fast && IsStructRet)
1894     // If this is is a call to a struct-return function, the callee
1895     // pops the hidden struct pointer, so we have to push it back.
1896     // This is common for Darwin/X86, Linux & Mingw32 targets.
1897     NumBytesForCalleeToPush = 4;
1898   else
1899     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
1900
1901   // Returns a flag for retval copy to use.
1902   Chain = DAG.getCALLSEQ_END(Chain,
1903                              DAG.getIntPtrConstant(NumBytes, true),
1904                              DAG.getIntPtrConstant(NumBytesForCalleeToPush,
1905                                                    true),
1906                              InFlag);
1907   InFlag = Chain.getValue(1);
1908
1909   // Handle result values, copying them out of physregs into vregs that we
1910   // return.
1911   return SDValue(LowerCallResult(Chain, InFlag, TheCall, CC, DAG),
1912                  Op.getResNo());
1913 }
1914
1915
1916 //===----------------------------------------------------------------------===//
1917 //                Fast Calling Convention (tail call) implementation
1918 //===----------------------------------------------------------------------===//
1919
1920 //  Like std call, callee cleans arguments, convention except that ECX is
1921 //  reserved for storing the tail called function address. Only 2 registers are
1922 //  free for argument passing (inreg). Tail call optimization is performed
1923 //  provided:
1924 //                * tailcallopt is enabled
1925 //                * caller/callee are fastcc
1926 //  On X86_64 architecture with GOT-style position independent code only local
1927 //  (within module) calls are supported at the moment.
1928 //  To keep the stack aligned according to platform abi the function
1929 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
1930 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
1931 //  If a tail called function callee has more arguments than the caller the
1932 //  caller needs to make sure that there is room to move the RETADDR to. This is
1933 //  achieved by reserving an area the size of the argument delta right after the
1934 //  original REtADDR, but before the saved framepointer or the spilled registers
1935 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
1936 //  stack layout:
1937 //    arg1
1938 //    arg2
1939 //    RETADDR
1940 //    [ new RETADDR
1941 //      move area ]
1942 //    (possible EBP)
1943 //    ESI
1944 //    EDI
1945 //    local1 ..
1946
1947 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
1948 /// for a 16 byte align requirement.
1949 unsigned X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
1950                                                         SelectionDAG& DAG) {
1951   MachineFunction &MF = DAG.getMachineFunction();
1952   const TargetMachine &TM = MF.getTarget();
1953   const TargetFrameInfo &TFI = *TM.getFrameInfo();
1954   unsigned StackAlignment = TFI.getStackAlignment();
1955   uint64_t AlignMask = StackAlignment - 1;
1956   int64_t Offset = StackSize;
1957   uint64_t SlotSize = TD->getPointerSize();
1958   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
1959     // Number smaller than 12 so just add the difference.
1960     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
1961   } else {
1962     // Mask out lower bits, add stackalignment once plus the 12 bytes.
1963     Offset = ((~AlignMask) & Offset) + StackAlignment +
1964       (StackAlignment-SlotSize);
1965   }
1966   return Offset;
1967 }
1968
1969 /// IsEligibleForTailCallElimination - Check to see whether the next instruction
1970 /// following the call is a return. A function is eligible if caller/callee
1971 /// calling conventions match, currently only fastcc supports tail calls, and
1972 /// the function CALL is immediatly followed by a RET.
1973 bool X86TargetLowering::IsEligibleForTailCallOptimization(CallSDNode *TheCall,
1974                                                       SDValue Ret,
1975                                                       SelectionDAG& DAG) const {
1976   if (!PerformTailCallOpt)
1977     return false;
1978
1979   if (CheckTailCallReturnConstraints(TheCall, Ret)) {
1980     MachineFunction &MF = DAG.getMachineFunction();
1981     unsigned CallerCC = MF.getFunction()->getCallingConv();
1982     unsigned CalleeCC= TheCall->getCallingConv();
1983     if (CalleeCC == CallingConv::Fast && CallerCC == CalleeCC) {
1984       SDValue Callee = TheCall->getCallee();
1985       // On x86/32Bit PIC/GOT  tail calls are supported.
1986       if (getTargetMachine().getRelocationModel() != Reloc::PIC_ ||
1987           !Subtarget->isPICStyleGOT()|| !Subtarget->is64Bit())
1988         return true;
1989
1990       // Can only do local tail calls (in same module, hidden or protected) on
1991       // x86_64 PIC/GOT at the moment.
1992       if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee))
1993         return G->getGlobal()->hasHiddenVisibility()
1994             || G->getGlobal()->hasProtectedVisibility();
1995     }
1996   }
1997
1998   return false;
1999 }
2000
2001 FastISel *
2002 X86TargetLowering::createFastISel(MachineFunction &mf,
2003                                   MachineModuleInfo *mmo,
2004                                   DwarfWriter *dw,
2005                                   DenseMap<const Value *, unsigned> &vm,
2006                                   DenseMap<const BasicBlock *,
2007                                            MachineBasicBlock *> &bm,
2008                                   DenseMap<const AllocaInst *, int> &am
2009 #ifndef NDEBUG
2010                                   , SmallSet<Instruction*, 8> &cil
2011 #endif
2012                                   ) {
2013   return X86::createFastISel(mf, mmo, dw, vm, bm, am
2014 #ifndef NDEBUG
2015                              , cil
2016 #endif
2017                              );
2018 }
2019
2020
2021 //===----------------------------------------------------------------------===//
2022 //                           Other Lowering Hooks
2023 //===----------------------------------------------------------------------===//
2024
2025
2026 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) {
2027   MachineFunction &MF = DAG.getMachineFunction();
2028   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2029   int ReturnAddrIndex = FuncInfo->getRAIndex();
2030
2031   if (ReturnAddrIndex == 0) {
2032     // Set up a frame object for the return address.
2033     uint64_t SlotSize = TD->getPointerSize();
2034     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize);
2035     FuncInfo->setRAIndex(ReturnAddrIndex);
2036   }
2037
2038   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2039 }
2040
2041
2042 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2043 /// specific condition code, returning the condition code and the LHS/RHS of the
2044 /// comparison to make.
2045 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2046                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2047   if (!isFP) {
2048     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2049       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2050         // X > -1   -> X == 0, jump !sign.
2051         RHS = DAG.getConstant(0, RHS.getValueType());
2052         return X86::COND_NS;
2053       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2054         // X < 0   -> X == 0, jump on sign.
2055         return X86::COND_S;
2056       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2057         // X < 1   -> X <= 0
2058         RHS = DAG.getConstant(0, RHS.getValueType());
2059         return X86::COND_LE;
2060       }
2061     }
2062
2063     switch (SetCCOpcode) {
2064     default: assert(0 && "Invalid integer condition!");
2065     case ISD::SETEQ:  return X86::COND_E;
2066     case ISD::SETGT:  return X86::COND_G;
2067     case ISD::SETGE:  return X86::COND_GE;
2068     case ISD::SETLT:  return X86::COND_L;
2069     case ISD::SETLE:  return X86::COND_LE;
2070     case ISD::SETNE:  return X86::COND_NE;
2071     case ISD::SETULT: return X86::COND_B;
2072     case ISD::SETUGT: return X86::COND_A;
2073     case ISD::SETULE: return X86::COND_BE;
2074     case ISD::SETUGE: return X86::COND_AE;
2075     }
2076   }
2077
2078   // First determine if it is required or is profitable to flip the operands.
2079
2080   // If LHS is a foldable load, but RHS is not, flip the condition.
2081   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2082       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2083     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2084     std::swap(LHS, RHS);
2085   }
2086
2087   switch (SetCCOpcode) {
2088   default: break;
2089   case ISD::SETOLT:
2090   case ISD::SETOLE:
2091   case ISD::SETUGT:
2092   case ISD::SETUGE:
2093     std::swap(LHS, RHS);
2094     break;
2095   }
2096
2097   // On a floating point condition, the flags are set as follows:
2098   // ZF  PF  CF   op
2099   //  0 | 0 | 0 | X > Y
2100   //  0 | 0 | 1 | X < Y
2101   //  1 | 0 | 0 | X == Y
2102   //  1 | 1 | 1 | unordered
2103   switch (SetCCOpcode) {
2104   default: assert(0 && "Condcode should be pre-legalized away");
2105   case ISD::SETUEQ:
2106   case ISD::SETEQ:   return X86::COND_E;
2107   case ISD::SETOLT:              // flipped
2108   case ISD::SETOGT:
2109   case ISD::SETGT:   return X86::COND_A;
2110   case ISD::SETOLE:              // flipped
2111   case ISD::SETOGE:
2112   case ISD::SETGE:   return X86::COND_AE;
2113   case ISD::SETUGT:              // flipped
2114   case ISD::SETULT:
2115   case ISD::SETLT:   return X86::COND_B;
2116   case ISD::SETUGE:              // flipped
2117   case ISD::SETULE:
2118   case ISD::SETLE:   return X86::COND_BE;
2119   case ISD::SETONE:
2120   case ISD::SETNE:   return X86::COND_NE;
2121   case ISD::SETUO:   return X86::COND_P;
2122   case ISD::SETO:    return X86::COND_NP;
2123   }
2124 }
2125
2126 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2127 /// code. Current x86 isa includes the following FP cmov instructions:
2128 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2129 static bool hasFPCMov(unsigned X86CC) {
2130   switch (X86CC) {
2131   default:
2132     return false;
2133   case X86::COND_B:
2134   case X86::COND_BE:
2135   case X86::COND_E:
2136   case X86::COND_P:
2137   case X86::COND_A:
2138   case X86::COND_AE:
2139   case X86::COND_NE:
2140   case X86::COND_NP:
2141     return true;
2142   }
2143 }
2144
2145 /// isUndefOrInRange - Op is either an undef node or a ConstantSDNode.  Return
2146 /// true if Op is undef or if its value falls within the specified range (L, H].
2147 static bool isUndefOrInRange(SDValue Op, unsigned Low, unsigned Hi) {
2148   if (Op.getOpcode() == ISD::UNDEF)
2149     return true;
2150
2151   unsigned Val = cast<ConstantSDNode>(Op)->getZExtValue();
2152   return (Val >= Low && Val < Hi);
2153 }
2154
2155 /// isUndefOrEqual - Op is either an undef node or a ConstantSDNode.  Return
2156 /// true if Op is undef or if its value equal to the specified value.
2157 static bool isUndefOrEqual(SDValue Op, unsigned Val) {
2158   if (Op.getOpcode() == ISD::UNDEF)
2159     return true;
2160   return cast<ConstantSDNode>(Op)->getZExtValue() == Val;
2161 }
2162
2163 /// isPSHUFDMask - Return true if the specified VECTOR_SHUFFLE operand
2164 /// specifies a shuffle of elements that is suitable for input to PSHUFD.
2165 bool X86::isPSHUFDMask(SDNode *N) {
2166   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2167
2168   if (N->getNumOperands() != 2 && N->getNumOperands() != 4)
2169     return false;
2170
2171   // Check if the value doesn't reference the second vector.
2172   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i) {
2173     SDValue Arg = N->getOperand(i);
2174     if (Arg.getOpcode() == ISD::UNDEF) continue;
2175     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2176     if (cast<ConstantSDNode>(Arg)->getZExtValue() >= e)
2177       return false;
2178   }
2179
2180   return true;
2181 }
2182
2183 /// isPSHUFHWMask - Return true if the specified VECTOR_SHUFFLE operand
2184 /// specifies a shuffle of elements that is suitable for input to PSHUFHW.
2185 bool X86::isPSHUFHWMask(SDNode *N) {
2186   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2187
2188   if (N->getNumOperands() != 8)
2189     return false;
2190
2191   // Lower quadword copied in order.
2192   for (unsigned i = 0; i != 4; ++i) {
2193     SDValue Arg = N->getOperand(i);
2194     if (Arg.getOpcode() == ISD::UNDEF) continue;
2195     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2196     if (cast<ConstantSDNode>(Arg)->getZExtValue() != i)
2197       return false;
2198   }
2199
2200   // Upper quadword shuffled.
2201   for (unsigned i = 4; i != 8; ++i) {
2202     SDValue Arg = N->getOperand(i);
2203     if (Arg.getOpcode() == ISD::UNDEF) continue;
2204     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2205     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2206     if (Val < 4 || Val > 7)
2207       return false;
2208   }
2209
2210   return true;
2211 }
2212
2213 /// isPSHUFLWMask - Return true if the specified VECTOR_SHUFFLE operand
2214 /// specifies a shuffle of elements that is suitable for input to PSHUFLW.
2215 bool X86::isPSHUFLWMask(SDNode *N) {
2216   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2217
2218   if (N->getNumOperands() != 8)
2219     return false;
2220
2221   // Upper quadword copied in order.
2222   for (unsigned i = 4; i != 8; ++i)
2223     if (!isUndefOrEqual(N->getOperand(i), i))
2224       return false;
2225
2226   // Lower quadword shuffled.
2227   for (unsigned i = 0; i != 4; ++i)
2228     if (!isUndefOrInRange(N->getOperand(i), 0, 4))
2229       return false;
2230
2231   return true;
2232 }
2233
2234 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2235 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2236 template<class SDOperand>
2237 static bool isSHUFPMask(SDOperand *Elems, unsigned NumElems) {
2238   if (NumElems != 2 && NumElems != 4) return false;
2239
2240   unsigned Half = NumElems / 2;
2241   for (unsigned i = 0; i < Half; ++i)
2242     if (!isUndefOrInRange(Elems[i], 0, NumElems))
2243       return false;
2244   for (unsigned i = Half; i < NumElems; ++i)
2245     if (!isUndefOrInRange(Elems[i], NumElems, NumElems*2))
2246       return false;
2247
2248   return true;
2249 }
2250
2251 bool X86::isSHUFPMask(SDNode *N) {
2252   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2253   return ::isSHUFPMask(N->op_begin(), N->getNumOperands());
2254 }
2255
2256 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
2257 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
2258 /// half elements to come from vector 1 (which would equal the dest.) and
2259 /// the upper half to come from vector 2.
2260 template<class SDOperand>
2261 static bool isCommutedSHUFP(SDOperand *Ops, unsigned NumOps) {
2262   if (NumOps != 2 && NumOps != 4) return false;
2263
2264   unsigned Half = NumOps / 2;
2265   for (unsigned i = 0; i < Half; ++i)
2266     if (!isUndefOrInRange(Ops[i], NumOps, NumOps*2))
2267       return false;
2268   for (unsigned i = Half; i < NumOps; ++i)
2269     if (!isUndefOrInRange(Ops[i], 0, NumOps))
2270       return false;
2271   return true;
2272 }
2273
2274 static bool isCommutedSHUFP(SDNode *N) {
2275   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2276   return isCommutedSHUFP(N->op_begin(), N->getNumOperands());
2277 }
2278
2279 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
2280 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
2281 bool X86::isMOVHLPSMask(SDNode *N) {
2282   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2283
2284   if (N->getNumOperands() != 4)
2285     return false;
2286
2287   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
2288   return isUndefOrEqual(N->getOperand(0), 6) &&
2289          isUndefOrEqual(N->getOperand(1), 7) &&
2290          isUndefOrEqual(N->getOperand(2), 2) &&
2291          isUndefOrEqual(N->getOperand(3), 3);
2292 }
2293
2294 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
2295 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
2296 /// <2, 3, 2, 3>
2297 bool X86::isMOVHLPS_v_undef_Mask(SDNode *N) {
2298   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2299
2300   if (N->getNumOperands() != 4)
2301     return false;
2302
2303   // Expect bit0 == 2, bit1 == 3, bit2 == 2, bit3 == 3
2304   return isUndefOrEqual(N->getOperand(0), 2) &&
2305          isUndefOrEqual(N->getOperand(1), 3) &&
2306          isUndefOrEqual(N->getOperand(2), 2) &&
2307          isUndefOrEqual(N->getOperand(3), 3);
2308 }
2309
2310 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
2311 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
2312 bool X86::isMOVLPMask(SDNode *N) {
2313   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2314
2315   unsigned NumElems = N->getNumOperands();
2316   if (NumElems != 2 && NumElems != 4)
2317     return false;
2318
2319   for (unsigned i = 0; i < NumElems/2; ++i)
2320     if (!isUndefOrEqual(N->getOperand(i), i + NumElems))
2321       return false;
2322
2323   for (unsigned i = NumElems/2; i < NumElems; ++i)
2324     if (!isUndefOrEqual(N->getOperand(i), i))
2325       return false;
2326
2327   return true;
2328 }
2329
2330 /// isMOVHPMask - Return true if the specified VECTOR_SHUFFLE operand
2331 /// specifies a shuffle of elements that is suitable for input to MOVHP{S|D}
2332 /// and MOVLHPS.
2333 bool X86::isMOVHPMask(SDNode *N) {
2334   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2335
2336   unsigned NumElems = N->getNumOperands();
2337   if (NumElems != 2 && NumElems != 4)
2338     return false;
2339
2340   for (unsigned i = 0; i < NumElems/2; ++i)
2341     if (!isUndefOrEqual(N->getOperand(i), i))
2342       return false;
2343
2344   for (unsigned i = 0; i < NumElems/2; ++i) {
2345     SDValue Arg = N->getOperand(i + NumElems/2);
2346     if (!isUndefOrEqual(Arg, i + NumElems))
2347       return false;
2348   }
2349
2350   return true;
2351 }
2352
2353 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
2354 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
2355 template<class SDOperand>
2356 bool static isUNPCKLMask(SDOperand *Elts, unsigned NumElts,
2357                          bool V2IsSplat = false) {
2358   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2359     return false;
2360
2361   for (unsigned i = 0, j = 0; i != NumElts; i += 2, ++j) {
2362     SDValue BitI  = Elts[i];
2363     SDValue BitI1 = Elts[i+1];
2364     if (!isUndefOrEqual(BitI, j))
2365       return false;
2366     if (V2IsSplat) {
2367       if (!isUndefOrEqual(BitI1, NumElts))
2368         return false;
2369     } else {
2370       if (!isUndefOrEqual(BitI1, j + NumElts))
2371         return false;
2372     }
2373   }
2374
2375   return true;
2376 }
2377
2378 bool X86::isUNPCKLMask(SDNode *N, bool V2IsSplat) {
2379   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2380   return ::isUNPCKLMask(N->op_begin(), N->getNumOperands(), V2IsSplat);
2381 }
2382
2383 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
2384 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
2385 template<class SDOperand>
2386 bool static isUNPCKHMask(SDOperand *Elts, unsigned NumElts,
2387                          bool V2IsSplat = false) {
2388   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2389     return false;
2390
2391   for (unsigned i = 0, j = 0; i != NumElts; i += 2, ++j) {
2392     SDValue BitI  = Elts[i];
2393     SDValue BitI1 = Elts[i+1];
2394     if (!isUndefOrEqual(BitI, j + NumElts/2))
2395       return false;
2396     if (V2IsSplat) {
2397       if (isUndefOrEqual(BitI1, NumElts))
2398         return false;
2399     } else {
2400       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
2401         return false;
2402     }
2403   }
2404
2405   return true;
2406 }
2407
2408 bool X86::isUNPCKHMask(SDNode *N, bool V2IsSplat) {
2409   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2410   return ::isUNPCKHMask(N->op_begin(), N->getNumOperands(), V2IsSplat);
2411 }
2412
2413 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
2414 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
2415 /// <0, 0, 1, 1>
2416 bool X86::isUNPCKL_v_undef_Mask(SDNode *N) {
2417   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2418
2419   unsigned NumElems = N->getNumOperands();
2420   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2421     return false;
2422
2423   for (unsigned i = 0, j = 0; i != NumElems; i += 2, ++j) {
2424     SDValue BitI  = N->getOperand(i);
2425     SDValue BitI1 = N->getOperand(i+1);
2426
2427     if (!isUndefOrEqual(BitI, j))
2428       return false;
2429     if (!isUndefOrEqual(BitI1, j))
2430       return false;
2431   }
2432
2433   return true;
2434 }
2435
2436 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
2437 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
2438 /// <2, 2, 3, 3>
2439 bool X86::isUNPCKH_v_undef_Mask(SDNode *N) {
2440   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2441
2442   unsigned NumElems = N->getNumOperands();
2443   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2444     return false;
2445
2446   for (unsigned i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
2447     SDValue BitI  = N->getOperand(i);
2448     SDValue BitI1 = N->getOperand(i + 1);
2449
2450     if (!isUndefOrEqual(BitI, j))
2451       return false;
2452     if (!isUndefOrEqual(BitI1, j))
2453       return false;
2454   }
2455
2456   return true;
2457 }
2458
2459 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
2460 /// specifies a shuffle of elements that is suitable for input to MOVSS,
2461 /// MOVSD, and MOVD, i.e. setting the lowest element.
2462 template<class SDOperand>
2463 static bool isMOVLMask(SDOperand *Elts, unsigned NumElts) {
2464   if (NumElts != 2 && NumElts != 4)
2465     return false;
2466
2467   if (!isUndefOrEqual(Elts[0], NumElts))
2468     return false;
2469
2470   for (unsigned i = 1; i < NumElts; ++i) {
2471     if (!isUndefOrEqual(Elts[i], i))
2472       return false;
2473   }
2474
2475   return true;
2476 }
2477
2478 bool X86::isMOVLMask(SDNode *N) {
2479   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2480   return ::isMOVLMask(N->op_begin(), N->getNumOperands());
2481 }
2482
2483 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
2484 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
2485 /// element of vector 2 and the other elements to come from vector 1 in order.
2486 template<class SDOperand>
2487 static bool isCommutedMOVL(SDOperand *Ops, unsigned NumOps,
2488                            bool V2IsSplat = false,
2489                            bool V2IsUndef = false) {
2490   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
2491     return false;
2492
2493   if (!isUndefOrEqual(Ops[0], 0))
2494     return false;
2495
2496   for (unsigned i = 1; i < NumOps; ++i) {
2497     SDValue Arg = Ops[i];
2498     if (!(isUndefOrEqual(Arg, i+NumOps) ||
2499           (V2IsUndef && isUndefOrInRange(Arg, NumOps, NumOps*2)) ||
2500           (V2IsSplat && isUndefOrEqual(Arg, NumOps))))
2501       return false;
2502   }
2503
2504   return true;
2505 }
2506
2507 static bool isCommutedMOVL(SDNode *N, bool V2IsSplat = false,
2508                            bool V2IsUndef = false) {
2509   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2510   return isCommutedMOVL(N->op_begin(), N->getNumOperands(),
2511                         V2IsSplat, V2IsUndef);
2512 }
2513
2514 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2515 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
2516 bool X86::isMOVSHDUPMask(SDNode *N) {
2517   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2518
2519   if (N->getNumOperands() != 4)
2520     return false;
2521
2522   // Expect 1, 1, 3, 3
2523   for (unsigned i = 0; i < 2; ++i) {
2524     SDValue Arg = N->getOperand(i);
2525     if (Arg.getOpcode() == ISD::UNDEF) continue;
2526     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2527     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2528     if (Val != 1) return false;
2529   }
2530
2531   bool HasHi = false;
2532   for (unsigned i = 2; i < 4; ++i) {
2533     SDValue Arg = N->getOperand(i);
2534     if (Arg.getOpcode() == ISD::UNDEF) continue;
2535     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2536     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2537     if (Val != 3) return false;
2538     HasHi = true;
2539   }
2540
2541   // Don't use movshdup if it can be done with a shufps.
2542   return HasHi;
2543 }
2544
2545 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2546 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
2547 bool X86::isMOVSLDUPMask(SDNode *N) {
2548   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2549
2550   if (N->getNumOperands() != 4)
2551     return false;
2552
2553   // Expect 0, 0, 2, 2
2554   for (unsigned i = 0; i < 2; ++i) {
2555     SDValue Arg = N->getOperand(i);
2556     if (Arg.getOpcode() == ISD::UNDEF) continue;
2557     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2558     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2559     if (Val != 0) return false;
2560   }
2561
2562   bool HasHi = false;
2563   for (unsigned i = 2; i < 4; ++i) {
2564     SDValue Arg = N->getOperand(i);
2565     if (Arg.getOpcode() == ISD::UNDEF) continue;
2566     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2567     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2568     if (Val != 2) return false;
2569     HasHi = true;
2570   }
2571
2572   // Don't use movshdup if it can be done with a shufps.
2573   return HasHi;
2574 }
2575
2576 /// isIdentityMask - Return true if the specified VECTOR_SHUFFLE operand
2577 /// specifies a identity operation on the LHS or RHS.
2578 static bool isIdentityMask(SDNode *N, bool RHS = false) {
2579   unsigned NumElems = N->getNumOperands();
2580   for (unsigned i = 0; i < NumElems; ++i)
2581     if (!isUndefOrEqual(N->getOperand(i), i + (RHS ? NumElems : 0)))
2582       return false;
2583   return true;
2584 }
2585
2586 /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand specifies
2587 /// a splat of a single element.
2588 static bool isSplatMask(SDNode *N) {
2589   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2590
2591   // This is a splat operation if each element of the permute is the same, and
2592   // if the value doesn't reference the second vector.
2593   unsigned NumElems = N->getNumOperands();
2594   SDValue ElementBase;
2595   unsigned i = 0;
2596   for (; i != NumElems; ++i) {
2597     SDValue Elt = N->getOperand(i);
2598     if (isa<ConstantSDNode>(Elt)) {
2599       ElementBase = Elt;
2600       break;
2601     }
2602   }
2603
2604   if (!ElementBase.getNode())
2605     return false;
2606
2607   for (; i != NumElems; ++i) {
2608     SDValue Arg = N->getOperand(i);
2609     if (Arg.getOpcode() == ISD::UNDEF) continue;
2610     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2611     if (Arg != ElementBase) return false;
2612   }
2613
2614   // Make sure it is a splat of the first vector operand.
2615   return cast<ConstantSDNode>(ElementBase)->getZExtValue() < NumElems;
2616 }
2617
2618 /// getSplatMaskEltNo - Given a splat mask, return the index to the element
2619 /// we want to splat.
2620 static SDValue getSplatMaskEltNo(SDNode *N) {
2621   assert(isSplatMask(N) && "Not a splat mask");
2622   unsigned NumElems = N->getNumOperands();
2623   SDValue ElementBase;
2624   unsigned i = 0;
2625   for (; i != NumElems; ++i) {
2626     SDValue Elt = N->getOperand(i);
2627     if (isa<ConstantSDNode>(Elt))
2628       return Elt;
2629   }
2630   assert(0 && " No splat value found!");
2631   return SDValue();
2632 }
2633
2634
2635 /// isSplatMask - Return true if the specified VECTOR_SHUFFLE operand specifies
2636 /// a splat of a single element and it's a 2 or 4 element mask.
2637 bool X86::isSplatMask(SDNode *N) {
2638   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2639
2640   // We can only splat 64-bit, and 32-bit quantities with a single instruction.
2641   if (N->getNumOperands() != 4 && N->getNumOperands() != 2)
2642     return false;
2643   return ::isSplatMask(N);
2644 }
2645
2646 /// isSplatLoMask - Return true if the specified VECTOR_SHUFFLE operand
2647 /// specifies a splat of zero element.
2648 bool X86::isSplatLoMask(SDNode *N) {
2649   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2650
2651   for (unsigned i = 0, e = N->getNumOperands(); i < e; ++i)
2652     if (!isUndefOrEqual(N->getOperand(i), 0))
2653       return false;
2654   return true;
2655 }
2656
2657 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2658 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
2659 bool X86::isMOVDDUPMask(SDNode *N) {
2660   assert(N->getOpcode() == ISD::BUILD_VECTOR);
2661
2662   unsigned e = N->getNumOperands() / 2;
2663   for (unsigned i = 0; i < e; ++i)
2664     if (!isUndefOrEqual(N->getOperand(i), i))
2665       return false;
2666   for (unsigned i = 0; i < e; ++i)
2667     if (!isUndefOrEqual(N->getOperand(e+i), i))
2668       return false;
2669   return true;
2670 }
2671
2672 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
2673 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUF* and SHUFP*
2674 /// instructions.
2675 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
2676   unsigned NumOperands = N->getNumOperands();
2677   unsigned Shift = (NumOperands == 4) ? 2 : 1;
2678   unsigned Mask = 0;
2679   for (unsigned i = 0; i < NumOperands; ++i) {
2680     unsigned Val = 0;
2681     SDValue Arg = N->getOperand(NumOperands-i-1);
2682     if (Arg.getOpcode() != ISD::UNDEF)
2683       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2684     if (Val >= NumOperands) Val -= NumOperands;
2685     Mask |= Val;
2686     if (i != NumOperands - 1)
2687       Mask <<= Shift;
2688   }
2689
2690   return Mask;
2691 }
2692
2693 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
2694 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFHW
2695 /// instructions.
2696 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
2697   unsigned Mask = 0;
2698   // 8 nodes, but we only care about the last 4.
2699   for (unsigned i = 7; i >= 4; --i) {
2700     unsigned Val = 0;
2701     SDValue Arg = N->getOperand(i);
2702     if (Arg.getOpcode() != ISD::UNDEF) {
2703       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2704       Mask |= (Val - 4);
2705     }
2706     if (i != 4)
2707       Mask <<= 2;
2708   }
2709
2710   return Mask;
2711 }
2712
2713 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
2714 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFLW
2715 /// instructions.
2716 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
2717   unsigned Mask = 0;
2718   // 8 nodes, but we only care about the first 4.
2719   for (int i = 3; i >= 0; --i) {
2720     unsigned Val = 0;
2721     SDValue Arg = N->getOperand(i);
2722     if (Arg.getOpcode() != ISD::UNDEF)
2723       Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2724     Mask |= Val;
2725     if (i != 0)
2726       Mask <<= 2;
2727   }
2728
2729   return Mask;
2730 }
2731
2732 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as
2733 /// values in ther permute mask.
2734 static SDValue CommuteVectorShuffle(SDValue Op, SDValue &V1,
2735                                       SDValue &V2, SDValue &Mask,
2736                                       SelectionDAG &DAG) {
2737   MVT VT = Op.getValueType();
2738   MVT MaskVT = Mask.getValueType();
2739   MVT EltVT = MaskVT.getVectorElementType();
2740   unsigned NumElems = Mask.getNumOperands();
2741   SmallVector<SDValue, 8> MaskVec;
2742   DebugLoc dl = Op.getDebugLoc();
2743
2744   for (unsigned i = 0; i != NumElems; ++i) {
2745     SDValue Arg = Mask.getOperand(i);
2746     if (Arg.getOpcode() == ISD::UNDEF) {
2747       MaskVec.push_back(DAG.getUNDEF(EltVT));
2748       continue;
2749     }
2750     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2751     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2752     if (Val < NumElems)
2753       MaskVec.push_back(DAG.getConstant(Val + NumElems, EltVT));
2754     else
2755       MaskVec.push_back(DAG.getConstant(Val - NumElems, EltVT));
2756   }
2757
2758   std::swap(V1, V2);
2759   Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &MaskVec[0], NumElems);
2760   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, Mask);
2761 }
2762
2763 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
2764 /// the two vector operands have swapped position.
2765 static
2766 SDValue CommuteVectorShuffleMask(SDValue Mask, SelectionDAG &DAG, DebugLoc dl) {
2767   MVT MaskVT = Mask.getValueType();
2768   MVT EltVT = MaskVT.getVectorElementType();
2769   unsigned NumElems = Mask.getNumOperands();
2770   SmallVector<SDValue, 8> MaskVec;
2771   for (unsigned i = 0; i != NumElems; ++i) {
2772     SDValue Arg = Mask.getOperand(i);
2773     if (Arg.getOpcode() == ISD::UNDEF) {
2774       MaskVec.push_back(DAG.getUNDEF(EltVT));
2775       continue;
2776     }
2777     assert(isa<ConstantSDNode>(Arg) && "Invalid VECTOR_SHUFFLE mask!");
2778     unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2779     if (Val < NumElems)
2780       MaskVec.push_back(DAG.getConstant(Val + NumElems, EltVT));
2781     else
2782       MaskVec.push_back(DAG.getConstant(Val - NumElems, EltVT));
2783   }
2784   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &MaskVec[0], NumElems);
2785 }
2786
2787
2788 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
2789 /// match movhlps. The lower half elements should come from upper half of
2790 /// V1 (and in order), and the upper half elements should come from the upper
2791 /// half of V2 (and in order).
2792 static bool ShouldXformToMOVHLPS(SDNode *Mask) {
2793   unsigned NumElems = Mask->getNumOperands();
2794   if (NumElems != 4)
2795     return false;
2796   for (unsigned i = 0, e = 2; i != e; ++i)
2797     if (!isUndefOrEqual(Mask->getOperand(i), i+2))
2798       return false;
2799   for (unsigned i = 2; i != 4; ++i)
2800     if (!isUndefOrEqual(Mask->getOperand(i), i+4))
2801       return false;
2802   return true;
2803 }
2804
2805 /// isScalarLoadToVector - Returns true if the node is a scalar load that
2806 /// is promoted to a vector. It also returns the LoadSDNode by reference if
2807 /// required.
2808 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
2809   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
2810     return false;
2811   N = N->getOperand(0).getNode();
2812   if (!ISD::isNON_EXTLoad(N))
2813     return false;
2814   if (LD)
2815     *LD = cast<LoadSDNode>(N);
2816   return true;
2817 }
2818
2819 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
2820 /// match movlp{s|d}. The lower half elements should come from lower half of
2821 /// V1 (and in order), and the upper half elements should come from the upper
2822 /// half of V2 (and in order). And since V1 will become the source of the
2823 /// MOVLP, it must be either a vector load or a scalar load to vector.
2824 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2, SDNode *Mask) {
2825   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
2826     return false;
2827   // Is V2 is a vector load, don't do this transformation. We will try to use
2828   // load folding shufps op.
2829   if (ISD::isNON_EXTLoad(V2))
2830     return false;
2831
2832   unsigned NumElems = Mask->getNumOperands();
2833   if (NumElems != 2 && NumElems != 4)
2834     return false;
2835   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
2836     if (!isUndefOrEqual(Mask->getOperand(i), i))
2837       return false;
2838   for (unsigned i = NumElems/2; i != NumElems; ++i)
2839     if (!isUndefOrEqual(Mask->getOperand(i), i+NumElems))
2840       return false;
2841   return true;
2842 }
2843
2844 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
2845 /// all the same.
2846 static bool isSplatVector(SDNode *N) {
2847   if (N->getOpcode() != ISD::BUILD_VECTOR)
2848     return false;
2849
2850   SDValue SplatValue = N->getOperand(0);
2851   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
2852     if (N->getOperand(i) != SplatValue)
2853       return false;
2854   return true;
2855 }
2856
2857 /// isUndefShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
2858 /// to an undef.
2859 static bool isUndefShuffle(SDNode *N) {
2860   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
2861     return false;
2862
2863   SDValue V1 = N->getOperand(0);
2864   SDValue V2 = N->getOperand(1);
2865   SDValue Mask = N->getOperand(2);
2866   unsigned NumElems = Mask.getNumOperands();
2867   for (unsigned i = 0; i != NumElems; ++i) {
2868     SDValue Arg = Mask.getOperand(i);
2869     if (Arg.getOpcode() != ISD::UNDEF) {
2870       unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2871       if (Val < NumElems && V1.getOpcode() != ISD::UNDEF)
2872         return false;
2873       else if (Val >= NumElems && V2.getOpcode() != ISD::UNDEF)
2874         return false;
2875     }
2876   }
2877   return true;
2878 }
2879
2880 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
2881 /// constant +0.0.
2882 static inline bool isZeroNode(SDValue Elt) {
2883   return ((isa<ConstantSDNode>(Elt) &&
2884            cast<ConstantSDNode>(Elt)->getZExtValue() == 0) ||
2885           (isa<ConstantFPSDNode>(Elt) &&
2886            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
2887 }
2888
2889 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
2890 /// to an zero vector.
2891 static bool isZeroShuffle(SDNode *N) {
2892   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
2893     return false;
2894
2895   SDValue V1 = N->getOperand(0);
2896   SDValue V2 = N->getOperand(1);
2897   SDValue Mask = N->getOperand(2);
2898   unsigned NumElems = Mask.getNumOperands();
2899   for (unsigned i = 0; i != NumElems; ++i) {
2900     SDValue Arg = Mask.getOperand(i);
2901     if (Arg.getOpcode() == ISD::UNDEF)
2902       continue;
2903
2904     unsigned Idx = cast<ConstantSDNode>(Arg)->getZExtValue();
2905     if (Idx < NumElems) {
2906       unsigned Opc = V1.getNode()->getOpcode();
2907       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
2908         continue;
2909       if (Opc != ISD::BUILD_VECTOR ||
2910           !isZeroNode(V1.getNode()->getOperand(Idx)))
2911         return false;
2912     } else if (Idx >= NumElems) {
2913       unsigned Opc = V2.getNode()->getOpcode();
2914       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
2915         continue;
2916       if (Opc != ISD::BUILD_VECTOR ||
2917           !isZeroNode(V2.getNode()->getOperand(Idx - NumElems)))
2918         return false;
2919     }
2920   }
2921   return true;
2922 }
2923
2924 /// getZeroVector - Returns a vector of specified type with all zero elements.
2925 ///
2926 static SDValue getZeroVector(MVT VT, bool HasSSE2, SelectionDAG &DAG,
2927                              DebugLoc dl) {
2928   assert(VT.isVector() && "Expected a vector type");
2929
2930   // Always build zero vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2931   // type.  This ensures they get CSE'd.
2932   SDValue Vec;
2933   if (VT.getSizeInBits() == 64) { // MMX
2934     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2935     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2936   } else if (HasSSE2) {  // SSE2
2937     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2938     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2939   } else { // SSE1
2940     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
2941     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
2942   }
2943   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2944 }
2945
2946 /// getOnesVector - Returns a vector of specified type with all bits set.
2947 ///
2948 static SDValue getOnesVector(MVT VT, SelectionDAG &DAG, DebugLoc dl) {
2949   assert(VT.isVector() && "Expected a vector type");
2950
2951   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2952   // type.  This ensures they get CSE'd.
2953   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
2954   SDValue Vec;
2955   if (VT.getSizeInBits() == 64)  // MMX
2956     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2957   else                                              // SSE
2958     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2959   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2960 }
2961
2962
2963 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
2964 /// that point to V2 points to its first element.
2965 static SDValue NormalizeMask(SDValue Mask, SelectionDAG &DAG) {
2966   assert(Mask.getOpcode() == ISD::BUILD_VECTOR);
2967
2968   bool Changed = false;
2969   SmallVector<SDValue, 8> MaskVec;
2970   unsigned NumElems = Mask.getNumOperands();
2971   for (unsigned i = 0; i != NumElems; ++i) {
2972     SDValue Arg = Mask.getOperand(i);
2973     if (Arg.getOpcode() != ISD::UNDEF) {
2974       unsigned Val = cast<ConstantSDNode>(Arg)->getZExtValue();
2975       if (Val > NumElems) {
2976         Arg = DAG.getConstant(NumElems, Arg.getValueType());
2977         Changed = true;
2978       }
2979     }
2980     MaskVec.push_back(Arg);
2981   }
2982
2983   if (Changed)
2984     Mask = DAG.getNode(ISD::BUILD_VECTOR, Mask.getDebugLoc(),
2985                        Mask.getValueType(),
2986                        &MaskVec[0], MaskVec.size());
2987   return Mask;
2988 }
2989
2990 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
2991 /// operation of specified width.
2992 static SDValue getMOVLMask(unsigned NumElems, SelectionDAG &DAG, DebugLoc dl) {
2993   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
2994   MVT BaseVT = MaskVT.getVectorElementType();
2995
2996   SmallVector<SDValue, 8> MaskVec;
2997   MaskVec.push_back(DAG.getConstant(NumElems, BaseVT));
2998   for (unsigned i = 1; i != NumElems; ++i)
2999     MaskVec.push_back(DAG.getConstant(i, BaseVT));
3000   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3001                      &MaskVec[0], MaskVec.size());
3002 }
3003
3004 /// getUnpacklMask - Returns a vector_shuffle mask for an unpackl operation
3005 /// of specified width.
3006 static SDValue getUnpacklMask(unsigned NumElems, SelectionDAG &DAG,
3007                               DebugLoc dl) {
3008   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3009   MVT BaseVT = MaskVT.getVectorElementType();
3010   SmallVector<SDValue, 8> MaskVec;
3011   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3012     MaskVec.push_back(DAG.getConstant(i,            BaseVT));
3013     MaskVec.push_back(DAG.getConstant(i + NumElems, BaseVT));
3014   }
3015   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3016                      &MaskVec[0], MaskVec.size());
3017 }
3018
3019 /// getUnpackhMask - Returns a vector_shuffle mask for an unpackh operation
3020 /// of specified width.
3021 static SDValue getUnpackhMask(unsigned NumElems, SelectionDAG &DAG,
3022                               DebugLoc dl) {
3023   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3024   MVT BaseVT = MaskVT.getVectorElementType();
3025   unsigned Half = NumElems/2;
3026   SmallVector<SDValue, 8> MaskVec;
3027   for (unsigned i = 0; i != Half; ++i) {
3028     MaskVec.push_back(DAG.getConstant(i + Half,            BaseVT));
3029     MaskVec.push_back(DAG.getConstant(i + NumElems + Half, BaseVT));
3030   }
3031   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3032                      &MaskVec[0], MaskVec.size());
3033 }
3034
3035 /// getSwapEltZeroMask - Returns a vector_shuffle mask for a shuffle that swaps
3036 /// element #0 of a vector with the specified index, leaving the rest of the
3037 /// elements in place.
3038 static SDValue getSwapEltZeroMask(unsigned NumElems, unsigned DestElt,
3039                                    SelectionDAG &DAG, DebugLoc dl) {
3040   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3041   MVT BaseVT = MaskVT.getVectorElementType();
3042   SmallVector<SDValue, 8> MaskVec;
3043   // Element #0 of the result gets the elt we are replacing.
3044   MaskVec.push_back(DAG.getConstant(DestElt, BaseVT));
3045   for (unsigned i = 1; i != NumElems; ++i)
3046     MaskVec.push_back(DAG.getConstant(i == DestElt ? 0 : i, BaseVT));
3047   return DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3048                      &MaskVec[0], MaskVec.size());
3049 }
3050
3051 /// PromoteSplat - Promote a splat of v4f32, v8i16 or v16i8 to v4i32.
3052 static SDValue PromoteSplat(SDValue Op, SelectionDAG &DAG, bool HasSSE2) {
3053   MVT PVT = HasSSE2 ? MVT::v4i32 : MVT::v4f32;
3054   MVT VT = Op.getValueType();
3055   if (PVT == VT)
3056     return Op;
3057   SDValue V1 = Op.getOperand(0);
3058   SDValue Mask = Op.getOperand(2);
3059   unsigned MaskNumElems = Mask.getNumOperands();
3060   unsigned NumElems = MaskNumElems;
3061   DebugLoc dl = Op.getDebugLoc();
3062   // Special handling of v4f32 -> v4i32.
3063   if (VT != MVT::v4f32) {
3064     // Find which element we want to splat.
3065     SDNode* EltNoNode = getSplatMaskEltNo(Mask.getNode()).getNode();
3066     unsigned EltNo = cast<ConstantSDNode>(EltNoNode)->getZExtValue();
3067     // unpack elements to the correct location
3068     while (NumElems > 4) {
3069       if (EltNo < NumElems/2) {
3070         Mask = getUnpacklMask(MaskNumElems, DAG, dl);
3071       } else {
3072         Mask = getUnpackhMask(MaskNumElems, DAG, dl);
3073         EltNo -= NumElems/2;
3074       }
3075       V1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V1, Mask);
3076       NumElems >>= 1;
3077     }
3078     SDValue Cst = DAG.getConstant(EltNo, MVT::i32);
3079     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3080   }
3081
3082   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3083   SDValue Shuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, PVT, V1,
3084                                   DAG.getUNDEF(PVT), Mask);
3085   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Shuffle);
3086 }
3087
3088 /// isVectorLoad - Returns true if the node is a vector load, a scalar
3089 /// load that's promoted to vector, or a load bitcasted.
3090 static bool isVectorLoad(SDValue Op) {
3091   assert(Op.getValueType().isVector() && "Expected a vector type");
3092   if (Op.getOpcode() == ISD::SCALAR_TO_VECTOR ||
3093       Op.getOpcode() == ISD::BIT_CONVERT) {
3094     return isa<LoadSDNode>(Op.getOperand(0));
3095   }
3096   return isa<LoadSDNode>(Op);
3097 }
3098
3099
3100 /// CanonicalizeMovddup - Cannonicalize movddup shuffle to v2f64.
3101 ///
3102 static SDValue CanonicalizeMovddup(SDValue Op, SDValue V1, SDValue Mask,
3103                                    SelectionDAG &DAG, bool HasSSE3) {
3104   // If we have sse3 and shuffle has more than one use or input is a load, then
3105   // use movddup. Otherwise, use movlhps.
3106   bool UseMovddup = HasSSE3 && (!Op.hasOneUse() || isVectorLoad(V1));
3107   MVT PVT = UseMovddup ? MVT::v2f64 : MVT::v4f32;
3108   MVT VT = Op.getValueType();
3109   if (VT == PVT)
3110     return Op;
3111   DebugLoc dl = Op.getDebugLoc();
3112   unsigned NumElems = PVT.getVectorNumElements();
3113   if (NumElems == 2) {
3114     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3115     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3116   } else {
3117     assert(NumElems == 4);
3118     SDValue Cst0 = DAG.getTargetConstant(0, MVT::i32);
3119     SDValue Cst1 = DAG.getTargetConstant(1, MVT::i32);
3120     Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
3121                        Cst0, Cst1, Cst0, Cst1);
3122   }
3123
3124   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3125   SDValue Shuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, PVT, V1,
3126                                 DAG.getUNDEF(PVT), Mask);
3127   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Shuffle);
3128 }
3129
3130 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3131 /// vector of zero or undef vector.  This produces a shuffle where the low
3132 /// element of V2 is swizzled into the zero/undef vector, landing at element
3133 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3134 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3135                                              bool isZero, bool HasSSE2,
3136                                              SelectionDAG &DAG) {
3137   DebugLoc dl = V2.getDebugLoc();
3138   MVT VT = V2.getValueType();
3139   SDValue V1 = isZero
3140     ? getZeroVector(VT, HasSSE2, DAG, dl) : DAG.getUNDEF(VT);
3141   unsigned NumElems = V2.getValueType().getVectorNumElements();
3142   MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3143   MVT EVT = MaskVT.getVectorElementType();
3144   SmallVector<SDValue, 16> MaskVec;
3145   for (unsigned i = 0; i != NumElems; ++i)
3146     if (i == Idx)  // If this is the insertion idx, put the low elt of V2 here.
3147       MaskVec.push_back(DAG.getConstant(NumElems, EVT));
3148     else
3149       MaskVec.push_back(DAG.getConstant(i, EVT));
3150   SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3151                                &MaskVec[0], MaskVec.size());
3152   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, Mask);
3153 }
3154
3155 /// getNumOfConsecutiveZeros - Return the number of elements in a result of
3156 /// a shuffle that is zero.
3157 static
3158 unsigned getNumOfConsecutiveZeros(SDValue Op, SDValue Mask,
3159                                   unsigned NumElems, bool Low,
3160                                   SelectionDAG &DAG) {
3161   unsigned NumZeros = 0;
3162   for (unsigned i = 0; i < NumElems; ++i) {
3163     unsigned Index = Low ? i : NumElems-i-1;
3164     SDValue Idx = Mask.getOperand(Index);
3165     if (Idx.getOpcode() == ISD::UNDEF) {
3166       ++NumZeros;
3167       continue;
3168     }
3169     SDValue Elt = DAG.getShuffleScalarElt(Op.getNode(), Index);
3170     if (Elt.getNode() && isZeroNode(Elt))
3171       ++NumZeros;
3172     else
3173       break;
3174   }
3175   return NumZeros;
3176 }
3177
3178 /// isVectorShift - Returns true if the shuffle can be implemented as a
3179 /// logical left or right shift of a vector.
3180 static bool isVectorShift(SDValue Op, SDValue Mask, SelectionDAG &DAG,
3181                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3182   unsigned NumElems = Mask.getNumOperands();
3183
3184   isLeft = true;
3185   unsigned NumZeros= getNumOfConsecutiveZeros(Op, Mask, NumElems, true, DAG);
3186   if (!NumZeros) {
3187     isLeft = false;
3188     NumZeros = getNumOfConsecutiveZeros(Op, Mask, NumElems, false, DAG);
3189     if (!NumZeros)
3190       return false;
3191   }
3192
3193   bool SeenV1 = false;
3194   bool SeenV2 = false;
3195   for (unsigned i = NumZeros; i < NumElems; ++i) {
3196     unsigned Val = isLeft ? (i - NumZeros) : i;
3197     SDValue Idx = Mask.getOperand(isLeft ? i : (i - NumZeros));
3198     if (Idx.getOpcode() == ISD::UNDEF)
3199       continue;
3200     unsigned Index = cast<ConstantSDNode>(Idx)->getZExtValue();
3201     if (Index < NumElems)
3202       SeenV1 = true;
3203     else {
3204       Index -= NumElems;
3205       SeenV2 = true;
3206     }
3207     if (Index != Val)
3208       return false;
3209   }
3210   if (SeenV1 && SeenV2)
3211     return false;
3212
3213   ShVal = SeenV1 ? Op.getOperand(0) : Op.getOperand(1);
3214   ShAmt = NumZeros;
3215   return true;
3216 }
3217
3218
3219 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3220 ///
3221 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3222                                        unsigned NumNonZero, unsigned NumZero,
3223                                        SelectionDAG &DAG, TargetLowering &TLI) {
3224   if (NumNonZero > 8)
3225     return SDValue();
3226
3227   DebugLoc dl = Op.getDebugLoc();
3228   SDValue V(0, 0);
3229   bool First = true;
3230   for (unsigned i = 0; i < 16; ++i) {
3231     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3232     if (ThisIsNonZero && First) {
3233       if (NumZero)
3234         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3235       else
3236         V = DAG.getUNDEF(MVT::v8i16);
3237       First = false;
3238     }
3239
3240     if ((i & 1) != 0) {
3241       SDValue ThisElt(0, 0), LastElt(0, 0);
3242       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3243       if (LastIsNonZero) {
3244         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3245                               MVT::i16, Op.getOperand(i-1));
3246       }
3247       if (ThisIsNonZero) {
3248         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3249         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3250                               ThisElt, DAG.getConstant(8, MVT::i8));
3251         if (LastIsNonZero)
3252           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3253       } else
3254         ThisElt = LastElt;
3255
3256       if (ThisElt.getNode())
3257         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3258                         DAG.getIntPtrConstant(i/2));
3259     }
3260   }
3261
3262   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V);
3263 }
3264
3265 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3266 ///
3267 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3268                                        unsigned NumNonZero, unsigned NumZero,
3269                                        SelectionDAG &DAG, TargetLowering &TLI) {
3270   if (NumNonZero > 4)
3271     return SDValue();
3272
3273   DebugLoc dl = Op.getDebugLoc();
3274   SDValue V(0, 0);
3275   bool First = true;
3276   for (unsigned i = 0; i < 8; ++i) {
3277     bool isNonZero = (NonZeros & (1 << i)) != 0;
3278     if (isNonZero) {
3279       if (First) {
3280         if (NumZero)
3281           V = getZeroVector(MVT::v8i16, true, DAG, dl);
3282         else
3283           V = DAG.getUNDEF(MVT::v8i16);
3284         First = false;
3285       }
3286       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
3287                       MVT::v8i16, V, Op.getOperand(i),
3288                       DAG.getIntPtrConstant(i));
3289     }
3290   }
3291
3292   return V;
3293 }
3294
3295 /// getVShift - Return a vector logical shift node.
3296 ///
3297 static SDValue getVShift(bool isLeft, MVT VT, SDValue SrcOp,
3298                            unsigned NumBits, SelectionDAG &DAG,
3299                            const TargetLowering &TLI, DebugLoc dl) {
3300   bool isMMX = VT.getSizeInBits() == 64;
3301   MVT ShVT = isMMX ? MVT::v1i64 : MVT::v2i64;
3302   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
3303   SrcOp = DAG.getNode(ISD::BIT_CONVERT, dl, ShVT, SrcOp);
3304   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3305                      DAG.getNode(Opc, dl, ShVT, SrcOp,
3306                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
3307 }
3308
3309 SDValue
3310 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
3311   DebugLoc dl = Op.getDebugLoc();
3312   // All zero's are handled with pxor, all one's are handled with pcmpeqd.
3313   if (ISD::isBuildVectorAllZeros(Op.getNode())
3314       || ISD::isBuildVectorAllOnes(Op.getNode())) {
3315     // Canonicalize this to either <4 x i32> or <2 x i32> (SSE vs MMX) to
3316     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
3317     // eliminated on x86-32 hosts.
3318     if (Op.getValueType() == MVT::v4i32 || Op.getValueType() == MVT::v2i32)
3319       return Op;
3320
3321     if (ISD::isBuildVectorAllOnes(Op.getNode()))
3322       return getOnesVector(Op.getValueType(), DAG, dl);
3323     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
3324   }
3325
3326   MVT VT = Op.getValueType();
3327   MVT EVT = VT.getVectorElementType();
3328   unsigned EVTBits = EVT.getSizeInBits();
3329
3330   unsigned NumElems = Op.getNumOperands();
3331   unsigned NumZero  = 0;
3332   unsigned NumNonZero = 0;
3333   unsigned NonZeros = 0;
3334   bool IsAllConstants = true;
3335   SmallSet<SDValue, 8> Values;
3336   for (unsigned i = 0; i < NumElems; ++i) {
3337     SDValue Elt = Op.getOperand(i);
3338     if (Elt.getOpcode() == ISD::UNDEF)
3339       continue;
3340     Values.insert(Elt);
3341     if (Elt.getOpcode() != ISD::Constant &&
3342         Elt.getOpcode() != ISD::ConstantFP)
3343       IsAllConstants = false;
3344     if (isZeroNode(Elt))
3345       NumZero++;
3346     else {
3347       NonZeros |= (1 << i);
3348       NumNonZero++;
3349     }
3350   }
3351
3352   if (NumNonZero == 0) {
3353     // All undef vector. Return an UNDEF.  All zero vectors were handled above.
3354     return DAG.getUNDEF(VT);
3355   }
3356
3357   // Special case for single non-zero, non-undef, element.
3358   if (NumNonZero == 1 && NumElems <= 4) {
3359     unsigned Idx = CountTrailingZeros_32(NonZeros);
3360     SDValue Item = Op.getOperand(Idx);
3361
3362     // If this is an insertion of an i64 value on x86-32, and if the top bits of
3363     // the value are obviously zero, truncate the value to i32 and do the
3364     // insertion that way.  Only do this if the value is non-constant or if the
3365     // value is a constant being inserted into element 0.  It is cheaper to do
3366     // a constant pool load than it is to do a movd + shuffle.
3367     if (EVT == MVT::i64 && !Subtarget->is64Bit() &&
3368         (!IsAllConstants || Idx == 0)) {
3369       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
3370         // Handle MMX and SSE both.
3371         MVT VecVT = VT == MVT::v2i64 ? MVT::v4i32 : MVT::v2i32;
3372         unsigned VecElts = VT == MVT::v2i64 ? 4 : 2;
3373
3374         // Truncate the value (which may itself be a constant) to i32, and
3375         // convert it to a vector with movd (S2V+shuffle to zero extend).
3376         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
3377         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
3378         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3379                                            Subtarget->hasSSE2(), DAG);
3380
3381         // Now we have our 32-bit value zero extended in the low element of
3382         // a vector.  If Idx != 0, swizzle it into place.
3383         if (Idx != 0) {
3384           SDValue Ops[] = {
3385             Item, DAG.getUNDEF(Item.getValueType()),
3386             getSwapEltZeroMask(VecElts, Idx, DAG, dl)
3387           };
3388           Item = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VecVT, Ops, 3);
3389         }
3390         return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Item);
3391       }
3392     }
3393
3394     // If we have a constant or non-constant insertion into the low element of
3395     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
3396     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
3397     // depending on what the source datatype is.  Because we can only get here
3398     // when NumElems <= 4, this only needs to handle i32/f32/i64/f64.
3399     if (Idx == 0 &&
3400         // Don't do this for i64 values on x86-32.
3401         (EVT != MVT::i64 || Subtarget->is64Bit())) {
3402       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3403       // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
3404       return getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3405                                          Subtarget->hasSSE2(), DAG);
3406     }
3407
3408     // Is it a vector logical left shift?
3409     if (NumElems == 2 && Idx == 1 &&
3410         isZeroNode(Op.getOperand(0)) && !isZeroNode(Op.getOperand(1))) {
3411       unsigned NumBits = VT.getSizeInBits();
3412       return getVShift(true, VT,
3413                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
3414                                    VT, Op.getOperand(1)),
3415                        NumBits/2, DAG, *this, dl);
3416     }
3417
3418     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
3419       return SDValue();
3420
3421     // Otherwise, if this is a vector with i32 or f32 elements, and the element
3422     // is a non-constant being inserted into an element other than the low one,
3423     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
3424     // movd/movss) to move this into the low element, then shuffle it into
3425     // place.
3426     if (EVTBits == 32) {
3427       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3428
3429       // Turn it into a shuffle of zero and zero-extended scalar to vector.
3430       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3431                                          Subtarget->hasSSE2(), DAG);
3432       MVT MaskVT  = MVT::getIntVectorWithNumElements(NumElems);
3433       MVT MaskEVT = MaskVT.getVectorElementType();
3434       SmallVector<SDValue, 8> MaskVec;
3435       for (unsigned i = 0; i < NumElems; i++)
3436         MaskVec.push_back(DAG.getConstant((i == Idx) ? 0 : 1, MaskEVT));
3437       SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3438                                    &MaskVec[0], MaskVec.size());
3439       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, Item,
3440                          DAG.getUNDEF(VT), Mask);
3441     }
3442   }
3443
3444   // Splat is obviously ok. Let legalizer expand it to a shuffle.
3445   if (Values.size() == 1)
3446     return SDValue();
3447
3448   // A vector full of immediates; various special cases are already
3449   // handled, so this is best done with a single constant-pool load.
3450   if (IsAllConstants)
3451     return SDValue();
3452
3453   // Let legalizer expand 2-wide build_vectors.
3454   if (EVTBits == 64) {
3455     if (NumNonZero == 1) {
3456       // One half is zero or undef.
3457       unsigned Idx = CountTrailingZeros_32(NonZeros);
3458       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
3459                                  Op.getOperand(Idx));
3460       return getShuffleVectorZeroOrUndef(V2, Idx, true,
3461                                          Subtarget->hasSSE2(), DAG);
3462     }
3463     return SDValue();
3464   }
3465
3466   // If element VT is < 32 bits, convert it to inserts into a zero vector.
3467   if (EVTBits == 8 && NumElems == 16) {
3468     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
3469                                         *this);
3470     if (V.getNode()) return V;
3471   }
3472
3473   if (EVTBits == 16 && NumElems == 8) {
3474     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
3475                                         *this);
3476     if (V.getNode()) return V;
3477   }
3478
3479   // If element VT is == 32 bits, turn it into a number of shuffles.
3480   SmallVector<SDValue, 8> V;
3481   V.resize(NumElems);
3482   if (NumElems == 4 && NumZero > 0) {
3483     for (unsigned i = 0; i < 4; ++i) {
3484       bool isZero = !(NonZeros & (1 << i));
3485       if (isZero)
3486         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
3487       else
3488         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3489     }
3490
3491     for (unsigned i = 0; i < 2; ++i) {
3492       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
3493         default: break;
3494         case 0:
3495           V[i] = V[i*2];  // Must be a zero vector.
3496           break;
3497         case 1:
3498           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2+1], V[i*2],
3499                              getMOVLMask(NumElems, DAG, dl));
3500           break;
3501         case 2:
3502           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2], V[i*2+1],
3503                              getMOVLMask(NumElems, DAG, dl));
3504           break;
3505         case 3:
3506           V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i*2], V[i*2+1],
3507                              getUnpacklMask(NumElems, DAG, dl));
3508           break;
3509       }
3510     }
3511
3512     MVT MaskVT = MVT::getIntVectorWithNumElements(NumElems);
3513     MVT EVT = MaskVT.getVectorElementType();
3514     SmallVector<SDValue, 8> MaskVec;
3515     bool Reverse = (NonZeros & 0x3) == 2;
3516     for (unsigned i = 0; i < 2; ++i)
3517       if (Reverse)
3518         MaskVec.push_back(DAG.getConstant(1-i, EVT));
3519       else
3520         MaskVec.push_back(DAG.getConstant(i, EVT));
3521     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
3522     for (unsigned i = 0; i < 2; ++i)
3523       if (Reverse)
3524         MaskVec.push_back(DAG.getConstant(1-i+NumElems, EVT));
3525       else
3526         MaskVec.push_back(DAG.getConstant(i+NumElems, EVT));
3527     SDValue ShufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
3528                                      &MaskVec[0], MaskVec.size());
3529     return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[0], V[1], ShufMask);
3530   }
3531
3532   if (Values.size() > 2) {
3533     // Expand into a number of unpckl*.
3534     // e.g. for v4f32
3535     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
3536     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
3537     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
3538     SDValue UnpckMask = getUnpacklMask(NumElems, DAG, dl);
3539     for (unsigned i = 0; i < NumElems; ++i)
3540       V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3541     NumElems >>= 1;
3542     while (NumElems != 0) {
3543       for (unsigned i = 0; i < NumElems; ++i)
3544         V[i] = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V[i], V[i + NumElems],
3545                            UnpckMask);
3546       NumElems >>= 1;
3547     }
3548     return V[0];
3549   }
3550
3551   return SDValue();
3552 }
3553
3554 // v8i16 shuffles - Prefer shuffles in the following order:
3555 // 1. [all]   pshuflw, pshufhw, optional move
3556 // 2. [ssse3] 1 x pshufb
3557 // 3. [ssse3] 2 x pshufb + 1 x por
3558 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
3559 static
3560 SDValue LowerVECTOR_SHUFFLEv8i16(SDValue V1, SDValue V2,
3561                                  SDValue PermMask, SelectionDAG &DAG,
3562                                  X86TargetLowering &TLI, DebugLoc dl) {
3563   SmallVector<SDValue, 8> MaskElts(PermMask.getNode()->op_begin(),
3564                                    PermMask.getNode()->op_end());
3565   SmallVector<int, 8> MaskVals;
3566
3567   // Determine if more than 1 of the words in each of the low and high quadwords
3568   // of the result come from the same quadword of one of the two inputs.  Undef
3569   // mask values count as coming from any quadword, for better codegen.
3570   SmallVector<unsigned, 4> LoQuad(4);
3571   SmallVector<unsigned, 4> HiQuad(4);
3572   BitVector InputQuads(4);
3573   for (unsigned i = 0; i < 8; ++i) {
3574     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
3575     SDValue Elt = MaskElts[i];
3576     int EltIdx = Elt.getOpcode() == ISD::UNDEF ? -1 : 
3577                  cast<ConstantSDNode>(Elt)->getZExtValue();
3578     MaskVals.push_back(EltIdx);
3579     if (EltIdx < 0) {
3580       ++Quad[0];
3581       ++Quad[1];
3582       ++Quad[2];
3583       ++Quad[3];
3584       continue;
3585     }
3586     ++Quad[EltIdx / 4];
3587     InputQuads.set(EltIdx / 4);
3588   }
3589
3590   int BestLoQuad = -1;
3591   unsigned MaxQuad = 1;
3592   for (unsigned i = 0; i < 4; ++i) {
3593     if (LoQuad[i] > MaxQuad) {
3594       BestLoQuad = i;
3595       MaxQuad = LoQuad[i];
3596     }
3597   }
3598
3599   int BestHiQuad = -1;
3600   MaxQuad = 1;
3601   for (unsigned i = 0; i < 4; ++i) {
3602     if (HiQuad[i] > MaxQuad) {
3603       BestHiQuad = i;
3604       MaxQuad = HiQuad[i];
3605     }
3606   }
3607
3608   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
3609   // of the two input vectors, shuffle them into one input vector so only a 
3610   // single pshufb instruction is necessary. If There are more than 2 input
3611   // quads, disable the next transformation since it does not help SSSE3.
3612   bool V1Used = InputQuads[0] || InputQuads[1];
3613   bool V2Used = InputQuads[2] || InputQuads[3];
3614   if (TLI.getSubtarget()->hasSSSE3()) {
3615     if (InputQuads.count() == 2 && V1Used && V2Used) {
3616       BestLoQuad = InputQuads.find_first();
3617       BestHiQuad = InputQuads.find_next(BestLoQuad);
3618     }
3619     if (InputQuads.count() > 2) {
3620       BestLoQuad = -1;
3621       BestHiQuad = -1;
3622     }
3623   }
3624
3625   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
3626   // the shuffle mask.  If a quad is scored as -1, that means that it contains
3627   // words from all 4 input quadwords.
3628   SDValue NewV;
3629   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
3630     SmallVector<SDValue,8> MaskV;
3631     MaskV.push_back(DAG.getConstant(BestLoQuad < 0 ? 0 : BestLoQuad, MVT::i64));
3632     MaskV.push_back(DAG.getConstant(BestHiQuad < 0 ? 1 : BestHiQuad, MVT::i64));
3633     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i64, &MaskV[0], 2);
3634     
3635     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2i64,
3636                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V1),
3637                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V2), Mask);
3638     NewV = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, NewV);
3639
3640     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
3641     // source words for the shuffle, to aid later transformations.
3642     bool AllWordsInNewV = true;
3643     bool InOrder[2] = { true, true };
3644     for (unsigned i = 0; i != 8; ++i) {
3645       int idx = MaskVals[i];
3646       if (idx != (int)i)
3647         InOrder[i/4] = false;
3648       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
3649         continue;
3650       AllWordsInNewV = false;
3651       break;
3652     }
3653
3654     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
3655     if (AllWordsInNewV) {
3656       for (int i = 0; i != 8; ++i) {
3657         int idx = MaskVals[i];
3658         if (idx < 0)
3659           continue;
3660         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4; 
3661         if ((idx != i) && idx < 4)
3662           pshufhw = false;
3663         if ((idx != i) && idx > 3)
3664           pshuflw = false;
3665       }
3666       V1 = NewV;
3667       V2Used = false;
3668       BestLoQuad = 0;
3669       BestHiQuad = 1;
3670     }
3671
3672     // If we've eliminated the use of V2, and the new mask is a pshuflw or
3673     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
3674     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
3675       MaskV.clear();
3676       for (unsigned i = 0; i != 8; ++i)
3677         MaskV.push_back((MaskVals[i] < 0) ? DAG.getUNDEF(MVT::i16)
3678                                           : DAG.getConstant(MaskVals[i],
3679                                                             MVT::i16));
3680       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV, 
3681                          DAG.getUNDEF(MVT::v8i16), 
3682                          DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i16,
3683                                      &MaskV[0], 8));
3684     }
3685   }
3686   
3687   // If we have SSSE3, and all words of the result are from 1 input vector,
3688   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
3689   // is present, fall back to case 4.
3690   if (TLI.getSubtarget()->hasSSSE3()) {
3691     SmallVector<SDValue,16> pshufbMask;
3692     
3693     // If we have elements from both input vectors, set the high bit of the
3694     // shuffle mask element to zero out elements that come from V2 in the V1 
3695     // mask, and elements that come from V1 in the V2 mask, so that the two
3696     // results can be OR'd together.
3697     bool TwoInputs = V1Used && V2Used;
3698     for (unsigned i = 0; i != 8; ++i) {
3699       int EltIdx = MaskVals[i] * 2;
3700       if (TwoInputs && (EltIdx >= 16)) {
3701         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3702         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3703         continue;
3704       }
3705       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
3706       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
3707     }
3708     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V1);
3709     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1, 
3710                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3711                                  MVT::v16i8, &pshufbMask[0], 16));
3712     if (!TwoInputs)
3713       return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3714     
3715     // Calculate the shuffle mask for the second input, shuffle it, and
3716     // OR it with the first shuffled input.
3717     pshufbMask.clear();
3718     for (unsigned i = 0; i != 8; ++i) {
3719       int EltIdx = MaskVals[i] * 2;
3720       if (EltIdx < 16) {
3721         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3722         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3723         continue;
3724       }
3725       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3726       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
3727     }
3728     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V2);
3729     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2, 
3730                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3731                                  MVT::v16i8, &pshufbMask[0], 16));
3732     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3733     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3734   }
3735
3736   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
3737   // and update MaskVals with new element order.
3738   BitVector InOrder(8);
3739   if (BestLoQuad >= 0) {
3740     SmallVector<SDValue, 8> MaskV;
3741     for (int i = 0; i != 4; ++i) {
3742       int idx = MaskVals[i];
3743       if (idx < 0) {
3744         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3745         InOrder.set(i);
3746       } else if ((idx / 4) == BestLoQuad) {
3747         MaskV.push_back(DAG.getConstant(idx & 3, MVT::i16));
3748         InOrder.set(i);
3749       } else {
3750         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3751       }
3752     }
3753     for (unsigned i = 4; i != 8; ++i)
3754       MaskV.push_back(DAG.getConstant(i, MVT::i16));
3755     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV,
3756                        DAG.getUNDEF(MVT::v8i16),
3757                        DAG.getNode(ISD::BUILD_VECTOR, dl,
3758                                    MVT::v8i16, &MaskV[0], 8));
3759   }
3760   
3761   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
3762   // and update MaskVals with the new element order.
3763   if (BestHiQuad >= 0) {
3764     SmallVector<SDValue, 8> MaskV;
3765     for (unsigned i = 0; i != 4; ++i)
3766       MaskV.push_back(DAG.getConstant(i, MVT::i16));
3767     for (unsigned i = 4; i != 8; ++i) {
3768       int idx = MaskVals[i];
3769       if (idx < 0) {
3770         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3771         InOrder.set(i);
3772       } else if ((idx / 4) == BestHiQuad) {
3773         MaskV.push_back(DAG.getConstant((idx & 3) + 4, MVT::i16));
3774         InOrder.set(i);
3775       } else {
3776         MaskV.push_back(DAG.getUNDEF(MVT::i16));
3777       }
3778     }
3779     NewV = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v8i16, NewV,
3780                        DAG.getUNDEF(MVT::v8i16),
3781                        DAG.getNode(ISD::BUILD_VECTOR, dl,
3782                                    MVT::v8i16, &MaskV[0], 8));
3783   }
3784   
3785   // In case BestHi & BestLo were both -1, which means each quadword has a word
3786   // from each of the four input quadwords, calculate the InOrder bitvector now
3787   // before falling through to the insert/extract cleanup.
3788   if (BestLoQuad == -1 && BestHiQuad == -1) {
3789     NewV = V1;
3790     for (int i = 0; i != 8; ++i)
3791       if (MaskVals[i] < 0 || MaskVals[i] == i)
3792         InOrder.set(i);
3793   }
3794   
3795   // The other elements are put in the right place using pextrw and pinsrw.
3796   for (unsigned i = 0; i != 8; ++i) {
3797     if (InOrder[i])
3798       continue;
3799     int EltIdx = MaskVals[i];
3800     if (EltIdx < 0)
3801       continue;
3802     SDValue ExtOp = (EltIdx < 8)
3803     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
3804                   DAG.getIntPtrConstant(EltIdx))
3805     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
3806                   DAG.getIntPtrConstant(EltIdx - 8));
3807     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
3808                        DAG.getIntPtrConstant(i));
3809   }
3810   return NewV;
3811 }
3812
3813 // v16i8 shuffles - Prefer shuffles in the following order:
3814 // 1. [ssse3] 1 x pshufb
3815 // 2. [ssse3] 2 x pshufb + 1 x por
3816 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
3817 static
3818 SDValue LowerVECTOR_SHUFFLEv16i8(SDValue V1, SDValue V2,
3819                                  SDValue PermMask, SelectionDAG &DAG,
3820                                  X86TargetLowering &TLI, DebugLoc dl) {
3821   SmallVector<SDValue, 16> MaskElts(PermMask.getNode()->op_begin(),
3822                                     PermMask.getNode()->op_end());
3823   SmallVector<int, 16> MaskVals;
3824   
3825   // If we have SSSE3, case 1 is generated when all result bytes come from
3826   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is 
3827   // present, fall back to case 3.
3828   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
3829   bool V1Only = true;
3830   bool V2Only = true;
3831   for (unsigned i = 0; i < 16; ++i) {
3832     SDValue Elt = MaskElts[i];
3833     int EltIdx = Elt.getOpcode() == ISD::UNDEF ? -1 : 
3834                  cast<ConstantSDNode>(Elt)->getZExtValue();
3835     MaskVals.push_back(EltIdx);
3836     if (EltIdx < 0)
3837       continue;
3838     if (EltIdx < 16)
3839       V2Only = false;
3840     else
3841       V1Only = false;
3842   }
3843   
3844   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
3845   if (TLI.getSubtarget()->hasSSSE3()) {
3846     SmallVector<SDValue,16> pshufbMask;
3847     
3848     // If all result elements are from one input vector, then only translate
3849     // undef mask values to 0x80 (zero out result) in the pshufb mask. 
3850     //
3851     // Otherwise, we have elements from both input vectors, and must zero out
3852     // elements that come from V2 in the first mask, and V1 in the second mask
3853     // so that we can OR them together.
3854     bool TwoInputs = !(V1Only || V2Only);
3855     for (unsigned i = 0; i != 16; ++i) {
3856       int EltIdx = MaskVals[i];
3857       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
3858         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3859         continue;
3860       }
3861       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
3862     }
3863     // If all the elements are from V2, assign it to V1 and return after
3864     // building the first pshufb.
3865     if (V2Only)
3866       V1 = V2;
3867     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3868                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3869                                  MVT::v16i8, &pshufbMask[0], 16));
3870     if (!TwoInputs)
3871       return V1;
3872     
3873     // Calculate the shuffle mask for the second input, shuffle it, and
3874     // OR it with the first shuffled input.
3875     pshufbMask.clear();
3876     for (unsigned i = 0; i != 16; ++i) {
3877       int EltIdx = MaskVals[i];
3878       if (EltIdx < 16) {
3879         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3880         continue;
3881       }
3882       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3883     }
3884     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
3885                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3886                                  MVT::v16i8, &pshufbMask[0], 16));
3887     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3888   }
3889   
3890   // No SSSE3 - Calculate in place words and then fix all out of place words
3891   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
3892   // the 16 different words that comprise the two doublequadword input vectors.
3893   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3894   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V2);
3895   SDValue NewV = V2Only ? V2 : V1;
3896   for (int i = 0; i != 8; ++i) {
3897     int Elt0 = MaskVals[i*2];
3898     int Elt1 = MaskVals[i*2+1];
3899     
3900     // This word of the result is all undef, skip it.
3901     if (Elt0 < 0 && Elt1 < 0)
3902       continue;
3903     
3904     // This word of the result is already in the correct place, skip it.
3905     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
3906       continue;
3907     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
3908       continue;
3909     
3910     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
3911     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
3912     SDValue InsElt;
3913
3914     // If Elt0 and Elt1 are defined, are consecutive, and can be load
3915     // using a single extract together, load it and store it.
3916     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
3917       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
3918                            DAG.getIntPtrConstant(Elt1 / 2));
3919       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
3920                         DAG.getIntPtrConstant(i));
3921       continue;
3922     }
3923
3924     // If Elt1 is defined, extract it from the appropriate source.  If the
3925     // source byte is not also odd, shift the extracted word left 8 bits
3926     // otherwise clear the bottom 8 bits if we need to do an or.
3927     if (Elt1 >= 0) {
3928       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
3929                            DAG.getIntPtrConstant(Elt1 / 2));
3930       if ((Elt1 & 1) == 0)
3931         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
3932                              DAG.getConstant(8, TLI.getShiftAmountTy()));
3933       else if (Elt0 >= 0)
3934         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
3935                              DAG.getConstant(0xFF00, MVT::i16));
3936     }
3937     // If Elt0 is defined, extract it from the appropriate source.  If the
3938     // source byte is not also even, shift the extracted word right 8 bits. If
3939     // Elt1 was also defined, OR the extracted values together before
3940     // inserting them in the result.
3941     if (Elt0 >= 0) {
3942       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
3943                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
3944       if ((Elt0 & 1) != 0)
3945         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
3946                               DAG.getConstant(8, TLI.getShiftAmountTy()));
3947       else if (Elt1 >= 0)
3948         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
3949                              DAG.getConstant(0x00FF, MVT::i16));
3950       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
3951                          : InsElt0;
3952     }
3953     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
3954                        DAG.getIntPtrConstant(i));
3955   }
3956   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, NewV);
3957 }
3958
3959 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
3960 /// ones, or rewriting v4i32 / v2f32 as 2 wide ones if possible. This can be
3961 /// done when every pair / quad of shuffle mask elements point to elements in
3962 /// the right sequence. e.g.
3963 /// vector_shuffle <>, <>, < 3, 4, | 10, 11, | 0, 1, | 14, 15>
3964 static
3965 SDValue RewriteAsNarrowerShuffle(SDValue V1, SDValue V2,
3966                                 MVT VT,
3967                                 SDValue PermMask, SelectionDAG &DAG,
3968                                 TargetLowering &TLI, DebugLoc dl) {
3969   unsigned NumElems = PermMask.getNumOperands();
3970   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
3971   MVT MaskVT = MVT::getIntVectorWithNumElements(NewWidth);
3972   MVT MaskEltVT = MaskVT.getVectorElementType();
3973   MVT NewVT = MaskVT;
3974   switch (VT.getSimpleVT()) {
3975   default: assert(false && "Unexpected!");
3976   case MVT::v4f32: NewVT = MVT::v2f64; break;
3977   case MVT::v4i32: NewVT = MVT::v2i64; break;
3978   case MVT::v8i16: NewVT = MVT::v4i32; break;
3979   case MVT::v16i8: NewVT = MVT::v4i32; break;
3980   }
3981
3982   if (NewWidth == 2) {
3983     if (VT.isInteger())
3984       NewVT = MVT::v2i64;
3985     else
3986       NewVT = MVT::v2f64;
3987   }
3988   unsigned Scale = NumElems / NewWidth;
3989   SmallVector<SDValue, 8> MaskVec;
3990   for (unsigned i = 0; i < NumElems; i += Scale) {
3991     unsigned StartIdx = ~0U;
3992     for (unsigned j = 0; j < Scale; ++j) {
3993       SDValue Elt = PermMask.getOperand(i+j);
3994       if (Elt.getOpcode() == ISD::UNDEF)
3995         continue;
3996       unsigned EltIdx = cast<ConstantSDNode>(Elt)->getZExtValue();
3997       if (StartIdx == ~0U)
3998         StartIdx = EltIdx - (EltIdx % Scale);
3999       if (EltIdx != StartIdx + j)
4000         return SDValue();
4001     }
4002     if (StartIdx == ~0U)
4003       MaskVec.push_back(DAG.getUNDEF(MaskEltVT));
4004     else
4005       MaskVec.push_back(DAG.getConstant(StartIdx / Scale, MaskEltVT));
4006   }
4007
4008   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V1);
4009   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V2);
4010   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, NewVT, V1, V2,
4011                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4012                                  &MaskVec[0], MaskVec.size()));
4013 }
4014
4015 /// getVZextMovL - Return a zero-extending vector move low node.
4016 ///
4017 static SDValue getVZextMovL(MVT VT, MVT OpVT,
4018                               SDValue SrcOp, SelectionDAG &DAG,
4019                               const X86Subtarget *Subtarget, DebugLoc dl) {
4020   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
4021     LoadSDNode *LD = NULL;
4022     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
4023       LD = dyn_cast<LoadSDNode>(SrcOp);
4024     if (!LD) {
4025       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
4026       // instead.
4027       MVT EVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
4028       if ((EVT != MVT::i64 || Subtarget->is64Bit()) &&
4029           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
4030           SrcOp.getOperand(0).getOpcode() == ISD::BIT_CONVERT &&
4031           SrcOp.getOperand(0).getOperand(0).getValueType() == EVT) {
4032         // PR2108
4033         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
4034         return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4035                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4036                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4037                                                    OpVT,
4038                                                    SrcOp.getOperand(0)
4039                                                           .getOperand(0))));
4040       }
4041     }
4042   }
4043
4044   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4045                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4046                                  DAG.getNode(ISD::BIT_CONVERT, dl,
4047                                              OpVT, SrcOp)));
4048 }
4049
4050 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
4051 /// shuffles.
4052 static SDValue
4053 LowerVECTOR_SHUFFLE_4wide(SDValue V1, SDValue V2,
4054                           SDValue PermMask, MVT VT, SelectionDAG &DAG,
4055                           DebugLoc dl) {
4056   MVT MaskVT = PermMask.getValueType();
4057   MVT MaskEVT = MaskVT.getVectorElementType();
4058   SmallVector<std::pair<int, int>, 8> Locs;
4059   Locs.resize(4);
4060   SmallVector<SDValue, 8> Mask1(4, DAG.getUNDEF(MaskEVT));
4061   unsigned NumHi = 0;
4062   unsigned NumLo = 0;
4063   for (unsigned i = 0; i != 4; ++i) {
4064     SDValue Elt = PermMask.getOperand(i);
4065     if (Elt.getOpcode() == ISD::UNDEF) {
4066       Locs[i] = std::make_pair(-1, -1);
4067     } else {
4068       unsigned Val = cast<ConstantSDNode>(Elt)->getZExtValue();
4069       assert(Val < 8 && "Invalid VECTOR_SHUFFLE index!");
4070       if (Val < 4) {
4071         Locs[i] = std::make_pair(0, NumLo);
4072         Mask1[NumLo] = Elt;
4073         NumLo++;
4074       } else {
4075         Locs[i] = std::make_pair(1, NumHi);
4076         if (2+NumHi < 4)
4077           Mask1[2+NumHi] = Elt;
4078         NumHi++;
4079       }
4080     }
4081   }
4082
4083   if (NumLo <= 2 && NumHi <= 2) {
4084     // If no more than two elements come from either vector. This can be
4085     // implemented with two shuffles. First shuffle gather the elements.
4086     // The second shuffle, which takes the first shuffle as both of its
4087     // vector operands, put the elements into the right order.
4088     V1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4089                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4090                                  &Mask1[0], Mask1.size()));
4091
4092     SmallVector<SDValue, 8> Mask2(4, DAG.getUNDEF(MaskEVT));
4093     for (unsigned i = 0; i != 4; ++i) {
4094       if (Locs[i].first == -1)
4095         continue;
4096       else {
4097         unsigned Idx = (i < 2) ? 0 : 4;
4098         Idx += Locs[i].first * 2 + Locs[i].second;
4099         Mask2[i] = DAG.getConstant(Idx, MaskEVT);
4100       }
4101     }
4102
4103     return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V1,
4104                        DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4105                                    &Mask2[0], Mask2.size()));
4106   } else if (NumLo == 3 || NumHi == 3) {
4107     // Otherwise, we must have three elements from one vector, call it X, and
4108     // one element from the other, call it Y.  First, use a shufps to build an
4109     // intermediate vector with the one element from Y and the element from X
4110     // that will be in the same half in the final destination (the indexes don't
4111     // matter). Then, use a shufps to build the final vector, taking the half
4112     // containing the element from Y from the intermediate, and the other half
4113     // from X.
4114     if (NumHi == 3) {
4115       // Normalize it so the 3 elements come from V1.
4116       PermMask = CommuteVectorShuffleMask(PermMask, DAG, dl);
4117       std::swap(V1, V2);
4118     }
4119
4120     // Find the element from V2.
4121     unsigned HiIndex;
4122     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
4123       SDValue Elt = PermMask.getOperand(HiIndex);
4124       if (Elt.getOpcode() == ISD::UNDEF)
4125         continue;
4126       unsigned Val = cast<ConstantSDNode>(Elt)->getZExtValue();
4127       if (Val >= 4)
4128         break;
4129     }
4130
4131     Mask1[0] = PermMask.getOperand(HiIndex);
4132     Mask1[1] = DAG.getUNDEF(MaskEVT);
4133     Mask1[2] = PermMask.getOperand(HiIndex^1);
4134     Mask1[3] = DAG.getUNDEF(MaskEVT);
4135     V2 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4136                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT, &Mask1[0], 4));
4137
4138     if (HiIndex >= 2) {
4139       Mask1[0] = PermMask.getOperand(0);
4140       Mask1[1] = PermMask.getOperand(1);
4141       Mask1[2] = DAG.getConstant(HiIndex & 1 ? 6 : 4, MaskEVT);
4142       Mask1[3] = DAG.getConstant(HiIndex & 1 ? 4 : 6, MaskEVT);
4143       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4144                          DAG.getNode(ISD::BUILD_VECTOR, dl,
4145                                      MaskVT, &Mask1[0], 4));
4146     } else {
4147       Mask1[0] = DAG.getConstant(HiIndex & 1 ? 2 : 0, MaskEVT);
4148       Mask1[1] = DAG.getConstant(HiIndex & 1 ? 0 : 2, MaskEVT);
4149       Mask1[2] = PermMask.getOperand(2);
4150       Mask1[3] = PermMask.getOperand(3);
4151       if (Mask1[2].getOpcode() != ISD::UNDEF)
4152         Mask1[2] =
4153           DAG.getConstant(cast<ConstantSDNode>(Mask1[2])->getZExtValue()+4,
4154                           MaskEVT);
4155       if (Mask1[3].getOpcode() != ISD::UNDEF)
4156         Mask1[3] =
4157           DAG.getConstant(cast<ConstantSDNode>(Mask1[3])->getZExtValue()+4,
4158                           MaskEVT);
4159       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V2, V1,
4160                          DAG.getNode(ISD::BUILD_VECTOR, dl,
4161                                      MaskVT, &Mask1[0], 4));
4162     }
4163   }
4164
4165   // Break it into (shuffle shuffle_hi, shuffle_lo).
4166   Locs.clear();
4167   SmallVector<SDValue,8> LoMask(4, DAG.getUNDEF(MaskEVT));
4168   SmallVector<SDValue,8> HiMask(4, DAG.getUNDEF(MaskEVT));
4169   SmallVector<SDValue,8> *MaskPtr = &LoMask;
4170   unsigned MaskIdx = 0;
4171   unsigned LoIdx = 0;
4172   unsigned HiIdx = 2;
4173   for (unsigned i = 0; i != 4; ++i) {
4174     if (i == 2) {
4175       MaskPtr = &HiMask;
4176       MaskIdx = 1;
4177       LoIdx = 0;
4178       HiIdx = 2;
4179     }
4180     SDValue Elt = PermMask.getOperand(i);
4181     if (Elt.getOpcode() == ISD::UNDEF) {
4182       Locs[i] = std::make_pair(-1, -1);
4183     } else if (cast<ConstantSDNode>(Elt)->getZExtValue() < 4) {
4184       Locs[i] = std::make_pair(MaskIdx, LoIdx);
4185       (*MaskPtr)[LoIdx] = Elt;
4186       LoIdx++;
4187     } else {
4188       Locs[i] = std::make_pair(MaskIdx, HiIdx);
4189       (*MaskPtr)[HiIdx] = Elt;
4190       HiIdx++;
4191     }
4192   }
4193
4194   SDValue LoShuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4195                                     DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4196                                                 &LoMask[0], LoMask.size()));
4197   SDValue HiShuffle = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2,
4198                                     DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4199                                                 &HiMask[0], HiMask.size()));
4200   SmallVector<SDValue, 8> MaskOps;
4201   for (unsigned i = 0; i != 4; ++i) {
4202     if (Locs[i].first == -1) {
4203       MaskOps.push_back(DAG.getUNDEF(MaskEVT));
4204     } else {
4205       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
4206       MaskOps.push_back(DAG.getConstant(Idx, MaskEVT));
4207     }
4208   }
4209   return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, LoShuffle, HiShuffle,
4210                      DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4211                                  &MaskOps[0], MaskOps.size()));
4212 }
4213
4214 SDValue
4215 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
4216   SDValue V1 = Op.getOperand(0);
4217   SDValue V2 = Op.getOperand(1);
4218   SDValue PermMask = Op.getOperand(2);
4219   MVT VT = Op.getValueType();
4220   DebugLoc dl = Op.getDebugLoc();
4221   unsigned NumElems = PermMask.getNumOperands();
4222   bool isMMX = VT.getSizeInBits() == 64;
4223   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
4224   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
4225   bool V1IsSplat = false;
4226   bool V2IsSplat = false;
4227
4228   // FIXME: Check for legal shuffle and return?
4229   
4230   if (isUndefShuffle(Op.getNode()))
4231     return DAG.getUNDEF(VT);
4232
4233   if (isZeroShuffle(Op.getNode()))
4234     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4235
4236   if (isIdentityMask(PermMask.getNode()))
4237     return V1;
4238   else if (isIdentityMask(PermMask.getNode(), true))
4239     return V2;
4240
4241   // Canonicalize movddup shuffles.
4242   if (V2IsUndef && Subtarget->hasSSE2() &&
4243       VT.getSizeInBits() == 128 &&
4244       X86::isMOVDDUPMask(PermMask.getNode()))
4245     return CanonicalizeMovddup(Op, V1, PermMask, DAG, Subtarget->hasSSE3());
4246
4247   if (isSplatMask(PermMask.getNode())) {
4248     if (isMMX || NumElems < 4) return Op;
4249     // Promote it to a v4{if}32 splat.
4250     return PromoteSplat(Op, DAG, Subtarget->hasSSE2());
4251   }
4252
4253   // If the shuffle can be profitably rewritten as a narrower shuffle, then
4254   // do it!
4255   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
4256     SDValue NewOp= RewriteAsNarrowerShuffle(V1, V2, VT, PermMask, DAG,
4257                                             *this, dl);
4258     if (NewOp.getNode())
4259       return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4260                          LowerVECTOR_SHUFFLE(NewOp, DAG));
4261   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
4262     // FIXME: Figure out a cleaner way to do this.
4263     // Try to make use of movq to zero out the top part.
4264     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
4265       SDValue NewOp = RewriteAsNarrowerShuffle(V1, V2, VT, PermMask,
4266                                                  DAG, *this, dl);
4267       if (NewOp.getNode()) {
4268         SDValue NewV1 = NewOp.getOperand(0);
4269         SDValue NewV2 = NewOp.getOperand(1);
4270         SDValue NewMask = NewOp.getOperand(2);
4271         if (isCommutedMOVL(NewMask.getNode(), true, false)) {
4272           NewOp = CommuteVectorShuffle(NewOp, NewV1, NewV2, NewMask, DAG);
4273           return getVZextMovL(VT, NewOp.getValueType(), NewV2, DAG, Subtarget,
4274                               dl);
4275         }
4276       }
4277     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
4278       SDValue NewOp= RewriteAsNarrowerShuffle(V1, V2, VT, PermMask,
4279                                                 DAG, *this, dl);
4280       if (NewOp.getNode() && X86::isMOVLMask(NewOp.getOperand(2).getNode()))
4281         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
4282                              DAG, Subtarget, dl);
4283     }
4284   }
4285
4286   // Check if this can be converted into a logical shift.
4287   bool isLeft = false;
4288   unsigned ShAmt = 0;
4289   SDValue ShVal;
4290   bool isShift = isVectorShift(Op, PermMask, DAG, isLeft, ShVal, ShAmt);
4291   if (isShift && ShVal.hasOneUse()) {
4292     // If the shifted value has multiple uses, it may be cheaper to use
4293     // v_set0 + movlhps or movhlps, etc.
4294     MVT EVT = VT.getVectorElementType();
4295     ShAmt *= EVT.getSizeInBits();
4296     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4297   }
4298
4299   if (X86::isMOVLMask(PermMask.getNode())) {
4300     if (V1IsUndef)
4301       return V2;
4302     if (ISD::isBuildVectorAllZeros(V1.getNode()))
4303       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
4304     if (!isMMX)
4305       return Op;
4306   }
4307
4308   if (!isMMX && (X86::isMOVSHDUPMask(PermMask.getNode()) ||
4309                  X86::isMOVSLDUPMask(PermMask.getNode()) ||
4310                  X86::isMOVHLPSMask(PermMask.getNode()) ||
4311                  X86::isMOVHPMask(PermMask.getNode()) ||
4312                  X86::isMOVLPMask(PermMask.getNode())))
4313     return Op;
4314
4315   if (ShouldXformToMOVHLPS(PermMask.getNode()) ||
4316       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), PermMask.getNode()))
4317     return CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4318
4319   if (isShift) {
4320     // No better options. Use a vshl / vsrl.
4321     MVT EVT = VT.getVectorElementType();
4322     ShAmt *= EVT.getSizeInBits();
4323     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4324   }
4325
4326   bool Commuted = false;
4327   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
4328   // 1,1,1,1 -> v8i16 though.
4329   V1IsSplat = isSplatVector(V1.getNode());
4330   V2IsSplat = isSplatVector(V2.getNode());
4331
4332   // Canonicalize the splat or undef, if present, to be on the RHS.
4333   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
4334     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4335     std::swap(V1IsSplat, V2IsSplat);
4336     std::swap(V1IsUndef, V2IsUndef);
4337     Commuted = true;
4338   }
4339
4340   // FIXME: Figure out a cleaner way to do this.
4341   if (isCommutedMOVL(PermMask.getNode(), V2IsSplat, V2IsUndef)) {
4342     if (V2IsUndef) return V1;
4343     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4344     if (V2IsSplat) {
4345       // V2 is a splat, so the mask may be malformed. That is, it may point
4346       // to any V2 element. The instruction selectior won't like this. Get
4347       // a corrected mask and commute to form a proper MOVS{S|D}.
4348       SDValue NewMask = getMOVLMask(NumElems, DAG, dl);
4349       if (NewMask.getNode() != PermMask.getNode())
4350         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4351     }
4352     return Op;
4353   }
4354
4355   if (X86::isUNPCKL_v_undef_Mask(PermMask.getNode()) ||
4356       X86::isUNPCKH_v_undef_Mask(PermMask.getNode()) ||
4357       X86::isUNPCKLMask(PermMask.getNode()) ||
4358       X86::isUNPCKHMask(PermMask.getNode()))
4359     return Op;
4360
4361   if (V2IsSplat) {
4362     // Normalize mask so all entries that point to V2 points to its first
4363     // element then try to match unpck{h|l} again. If match, return a
4364     // new vector_shuffle with the corrected mask.
4365     SDValue NewMask = NormalizeMask(PermMask, DAG);
4366     if (NewMask.getNode() != PermMask.getNode()) {
4367       if (X86::isUNPCKLMask(NewMask.getNode(), true)) {
4368         SDValue NewMask = getUnpacklMask(NumElems, DAG, dl);
4369         return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4370       } else if (X86::isUNPCKHMask(NewMask.getNode(), true)) {
4371         SDValue NewMask = getUnpackhMask(NumElems, DAG, dl);
4372         return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1, V2, NewMask);
4373       }
4374     }
4375   }
4376
4377   // Normalize the node to match x86 shuffle ops if needed
4378   if (V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(PermMask.getNode()))
4379       Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4380
4381   if (Commuted) {
4382     // Commute is back and try unpck* again.
4383     Op = CommuteVectorShuffle(Op, V1, V2, PermMask, DAG);
4384     if (X86::isUNPCKL_v_undef_Mask(PermMask.getNode()) ||
4385         X86::isUNPCKH_v_undef_Mask(PermMask.getNode()) ||
4386         X86::isUNPCKLMask(PermMask.getNode()) ||
4387         X86::isUNPCKHMask(PermMask.getNode()))
4388       return Op;
4389   }
4390
4391   // FIXME: for mmx, bitcast v2i32 to v4i16 for shuffle.
4392   // Try PSHUF* first, then SHUFP*.
4393   // MMX doesn't have PSHUFD but it does have PSHUFW. While it's theoretically
4394   // possible to shuffle a v2i32 using PSHUFW, that's not yet implemented.
4395   if (isMMX && NumElems == 4 && X86::isPSHUFDMask(PermMask.getNode())) {
4396     if (V2.getOpcode() != ISD::UNDEF)
4397       return DAG.getNode(ISD::VECTOR_SHUFFLE, dl, VT, V1,
4398                          DAG.getUNDEF(VT), PermMask);
4399     return Op;
4400   }
4401
4402   if (!isMMX) {
4403     if (Subtarget->hasSSE2() &&
4404         (X86::isPSHUFDMask(PermMask.getNode()) ||
4405          X86::isPSHUFHWMask(PermMask.getNode()) ||
4406          X86::isPSHUFLWMask(PermMask.getNode()))) {
4407       MVT RVT = VT;
4408       if (VT == MVT::v4f32) {
4409         RVT = MVT::v4i32;
4410         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, RVT,
4411                          DAG.getNode(ISD::BIT_CONVERT, dl, RVT, V1),
4412                          DAG.getUNDEF(RVT), PermMask);
4413       } else if (V2.getOpcode() != ISD::UNDEF)
4414         Op = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, RVT, V1,
4415                          DAG.getUNDEF(RVT), PermMask);
4416       if (RVT != VT)
4417         Op = DAG.getNode(ISD::BIT_CONVERT, dl, VT, Op);
4418       return Op;
4419     }
4420
4421     // Binary or unary shufps.
4422     if (X86::isSHUFPMask(PermMask.getNode()) ||
4423         (V2.getOpcode() == ISD::UNDEF && X86::isPSHUFDMask(PermMask.getNode())))
4424       return Op;
4425   }
4426
4427   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
4428   if (VT == MVT::v8i16) {
4429     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(V1, V2, PermMask, DAG, *this, dl);
4430     if (NewOp.getNode())
4431       return NewOp;
4432   }
4433
4434   if (VT == MVT::v16i8) {
4435     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(V1, V2, PermMask, DAG, *this, dl);
4436     if (NewOp.getNode())
4437       return NewOp;
4438   }
4439   
4440   // Handle all 4 wide cases with a number of shuffles except for MMX.
4441   if (NumElems == 4 && !isMMX)
4442     return LowerVECTOR_SHUFFLE_4wide(V1, V2, PermMask, VT, DAG, dl);
4443
4444   return SDValue();
4445 }
4446
4447 SDValue
4448 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
4449                                                 SelectionDAG &DAG) {
4450   MVT VT = Op.getValueType();
4451   DebugLoc dl = Op.getDebugLoc();
4452   if (VT.getSizeInBits() == 8) {
4453     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
4454                                     Op.getOperand(0), Op.getOperand(1));
4455     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4456                                     DAG.getValueType(VT));
4457     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4458   } else if (VT.getSizeInBits() == 16) {
4459     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4460     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
4461     if (Idx == 0)
4462       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4463                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4464                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4465                                                  MVT::v4i32,
4466                                                  Op.getOperand(0)),
4467                                      Op.getOperand(1)));
4468     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
4469                                     Op.getOperand(0), Op.getOperand(1));
4470     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4471                                     DAG.getValueType(VT));
4472     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4473   } else if (VT == MVT::f32) {
4474     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
4475     // the result back to FR32 register. It's only worth matching if the
4476     // result has a single use which is a store or a bitcast to i32.  And in
4477     // the case of a store, it's not worth it if the index is a constant 0,
4478     // because a MOVSSmr can be used instead, which is smaller and faster.
4479     if (!Op.hasOneUse())
4480       return SDValue();
4481     SDNode *User = *Op.getNode()->use_begin();
4482     if ((User->getOpcode() != ISD::STORE ||
4483          (isa<ConstantSDNode>(Op.getOperand(1)) &&
4484           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
4485         (User->getOpcode() != ISD::BIT_CONVERT ||
4486          User->getValueType(0) != MVT::i32))
4487       return SDValue();
4488     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4489                                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32,
4490                                               Op.getOperand(0)),
4491                                               Op.getOperand(1));
4492     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Extract);
4493   } else if (VT == MVT::i32) {
4494     // ExtractPS works with constant index.
4495     if (isa<ConstantSDNode>(Op.getOperand(1)))
4496       return Op;
4497   }
4498   return SDValue();
4499 }
4500
4501
4502 SDValue
4503 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4504   if (!isa<ConstantSDNode>(Op.getOperand(1)))
4505     return SDValue();
4506
4507   if (Subtarget->hasSSE41()) {
4508     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
4509     if (Res.getNode())
4510       return Res;
4511   }
4512
4513   MVT VT = Op.getValueType();
4514   DebugLoc dl = Op.getDebugLoc();
4515   // TODO: handle v16i8.
4516   if (VT.getSizeInBits() == 16) {
4517     SDValue Vec = Op.getOperand(0);
4518     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4519     if (Idx == 0)
4520       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4521                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4522                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4523                                                  MVT::v4i32, Vec),
4524                                      Op.getOperand(1)));
4525     // Transform it so it match pextrw which produces a 32-bit result.
4526     MVT EVT = (MVT::SimpleValueType)(VT.getSimpleVT()+1);
4527     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EVT,
4528                                     Op.getOperand(0), Op.getOperand(1));
4529     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EVT, Extract,
4530                                     DAG.getValueType(VT));
4531     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4532   } else if (VT.getSizeInBits() == 32) {
4533     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4534     if (Idx == 0)
4535       return Op;
4536     // SHUFPS the element to the lowest double word, then movss.
4537     MVT MaskVT = MVT::getIntVectorWithNumElements(4);
4538     SmallVector<SDValue, 8> IdxVec;
4539     IdxVec.
4540       push_back(DAG.getConstant(Idx, MaskVT.getVectorElementType()));
4541     IdxVec.
4542       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4543     IdxVec.
4544       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4545     IdxVec.
4546       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4547     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4548                                  &IdxVec[0], IdxVec.size());
4549     SDValue Vec = Op.getOperand(0);
4550     Vec = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, Vec.getValueType(),
4551                       Vec, DAG.getUNDEF(Vec.getValueType()), Mask);
4552     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4553                        DAG.getIntPtrConstant(0));
4554   } else if (VT.getSizeInBits() == 64) {
4555     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
4556     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
4557     //        to match extract_elt for f64.
4558     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4559     if (Idx == 0)
4560       return Op;
4561
4562     // UNPCKHPD the element to the lowest double word, then movsd.
4563     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
4564     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
4565     MVT MaskVT = MVT::getIntVectorWithNumElements(2);
4566     SmallVector<SDValue, 8> IdxVec;
4567     IdxVec.push_back(DAG.getConstant(1, MaskVT.getVectorElementType()));
4568     IdxVec.
4569       push_back(DAG.getUNDEF(MaskVT.getVectorElementType()));
4570     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVT,
4571                                  &IdxVec[0], IdxVec.size());
4572     SDValue Vec = Op.getOperand(0);
4573     Vec = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, Vec.getValueType(),
4574                       Vec, DAG.getUNDEF(Vec.getValueType()),
4575                       Mask);
4576     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4577                        DAG.getIntPtrConstant(0));
4578   }
4579
4580   return SDValue();
4581 }
4582
4583 SDValue
4584 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG){
4585   MVT VT = Op.getValueType();
4586   MVT EVT = VT.getVectorElementType();
4587   DebugLoc dl = Op.getDebugLoc();
4588
4589   SDValue N0 = Op.getOperand(0);
4590   SDValue N1 = Op.getOperand(1);
4591   SDValue N2 = Op.getOperand(2);
4592
4593   if ((EVT.getSizeInBits() == 8 || EVT.getSizeInBits() == 16) &&
4594       isa<ConstantSDNode>(N2)) {
4595     unsigned Opc = (EVT.getSizeInBits() == 8) ? X86ISD::PINSRB
4596                                               : X86ISD::PINSRW;
4597     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
4598     // argument.
4599     if (N1.getValueType() != MVT::i32)
4600       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4601     if (N2.getValueType() != MVT::i32)
4602       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4603     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
4604   } else if (EVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
4605     // Bits [7:6] of the constant are the source select.  This will always be
4606     //  zero here.  The DAG Combiner may combine an extract_elt index into these
4607     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
4608     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
4609     // Bits [5:4] of the constant are the destination select.  This is the
4610     //  value of the incoming immediate.
4611     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
4612     //   combine either bitwise AND or insert of float 0.0 to set these bits.
4613     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
4614     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
4615   } else if (EVT == MVT::i32) {
4616     // InsertPS works with constant index.
4617     if (isa<ConstantSDNode>(N2))
4618       return Op;
4619   }
4620   return SDValue();
4621 }
4622
4623 SDValue
4624 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4625   MVT VT = Op.getValueType();
4626   MVT EVT = VT.getVectorElementType();
4627
4628   if (Subtarget->hasSSE41())
4629     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
4630
4631   if (EVT == MVT::i8)
4632     return SDValue();
4633
4634   DebugLoc dl = Op.getDebugLoc();
4635   SDValue N0 = Op.getOperand(0);
4636   SDValue N1 = Op.getOperand(1);
4637   SDValue N2 = Op.getOperand(2);
4638
4639   if (EVT.getSizeInBits() == 16) {
4640     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
4641     // as its second argument.
4642     if (N1.getValueType() != MVT::i32)
4643       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4644     if (N2.getValueType() != MVT::i32)
4645       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4646     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
4647   }
4648   return SDValue();
4649 }
4650
4651 SDValue
4652 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
4653   DebugLoc dl = Op.getDebugLoc();
4654   if (Op.getValueType() == MVT::v2f32)
4655     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f32,
4656                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i32,
4657                                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32,
4658                                                Op.getOperand(0))));
4659
4660   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
4661   MVT VT = MVT::v2i32;
4662   switch (Op.getValueType().getSimpleVT()) {
4663   default: break;
4664   case MVT::v16i8:
4665   case MVT::v8i16:
4666     VT = MVT::v4i32;
4667     break;
4668   }
4669   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(),
4670                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, AnyExt));
4671 }
4672
4673 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
4674 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
4675 // one of the above mentioned nodes. It has to be wrapped because otherwise
4676 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
4677 // be used to form addressing mode. These wrapped nodes will be selected
4678 // into MOV32ri.
4679 SDValue
4680 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) {
4681   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
4682   // FIXME there isn't really any debug info here, should come from the parent
4683   DebugLoc dl = CP->getDebugLoc();
4684   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
4685                                              CP->getAlignment());
4686   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4687   // With PIC, the address is actually $g + Offset.
4688   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4689       !Subtarget->isPICStyleRIPRel()) {
4690     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4691                          DAG.getNode(X86ISD::GlobalBaseReg,
4692                                      DebugLoc::getUnknownLoc(),
4693                                      getPointerTy()),
4694                          Result);
4695   }
4696
4697   return Result;
4698 }
4699
4700 SDValue
4701 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
4702                                       int64_t Offset,
4703                                       SelectionDAG &DAG) const {
4704   bool IsPic = getTargetMachine().getRelocationModel() == Reloc::PIC_;
4705   bool ExtraLoadRequired =
4706     Subtarget->GVRequiresExtraLoad(GV, getTargetMachine(), false);
4707
4708   // Create the TargetGlobalAddress node, folding in the constant
4709   // offset if it is legal.
4710   SDValue Result;
4711   if (!IsPic && !ExtraLoadRequired && isInt32(Offset)) {
4712     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), Offset);
4713     Offset = 0;
4714   } else
4715     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), 0);
4716   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4717
4718   // With PIC, the address is actually $g + Offset.
4719   if (IsPic && !Subtarget->isPICStyleRIPRel()) {
4720     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4721                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
4722                          Result);
4723   }
4724
4725   // For Darwin & Mingw32, external and weak symbols are indirect, so we want to
4726   // load the value at address GV, not the value of GV itself. This means that
4727   // the GlobalAddress must be in the base or index register of the address, not
4728   // the GV offset field. Platform check is inside GVRequiresExtraLoad() call
4729   // The same applies for external symbols during PIC codegen
4730   if (ExtraLoadRequired)
4731     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
4732                          PseudoSourceValue::getGOT(), 0);
4733
4734   // If there was a non-zero offset that we didn't fold, create an explicit
4735   // addition for it.
4736   if (Offset != 0)
4737     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
4738                          DAG.getConstant(Offset, getPointerTy()));
4739
4740   return Result;
4741 }
4742
4743 SDValue
4744 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) {
4745   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
4746   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
4747   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
4748 }
4749
4750 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
4751 static SDValue
4752 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4753                                 const MVT PtrVT) {
4754   SDValue InFlag;
4755   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4756   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
4757                                      DAG.getNode(X86ISD::GlobalBaseReg,
4758                                                  DebugLoc::getUnknownLoc(),
4759                                                  PtrVT), InFlag);
4760   InFlag = Chain.getValue(1);
4761
4762   // emit leal symbol@TLSGD(,%ebx,1), %eax
4763   SDVTList NodeTys = DAG.getVTList(PtrVT, MVT::Other, MVT::Flag);
4764   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4765                                              GA->getValueType(0),
4766                                              GA->getOffset());
4767   SDValue Ops[] = { Chain,  TGA, InFlag };
4768   SDValue Result = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
4769   InFlag = Result.getValue(2);
4770   Chain = Result.getValue(1);
4771
4772   // call ___tls_get_addr. This function receives its argument in
4773   // the register EAX.
4774   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Result, InFlag);
4775   InFlag = Chain.getValue(1);
4776
4777   NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4778   SDValue Ops1[] = { Chain,
4779                       DAG.getTargetExternalSymbol("___tls_get_addr",
4780                                                   PtrVT),
4781                       DAG.getRegister(X86::EAX, PtrVT),
4782                       DAG.getRegister(X86::EBX, PtrVT),
4783                       InFlag };
4784   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops1, 5);
4785   InFlag = Chain.getValue(1);
4786
4787   return DAG.getCopyFromReg(Chain, dl, X86::EAX, PtrVT, InFlag);
4788 }
4789
4790 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
4791 static SDValue
4792 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4793                                 const MVT PtrVT) {
4794   SDValue InFlag, Chain;
4795   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4796
4797   // emit leaq symbol@TLSGD(%rip), %rdi
4798   SDVTList NodeTys = DAG.getVTList(PtrVT, MVT::Other, MVT::Flag);
4799   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4800                                              GA->getValueType(0),
4801                                              GA->getOffset());
4802   SDValue Ops[]  = { DAG.getEntryNode(), TGA};
4803   SDValue Result = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
4804   Chain  = Result.getValue(1);
4805   InFlag = Result.getValue(2);
4806
4807   // call __tls_get_addr. This function receives its argument in
4808   // the register RDI.
4809   Chain = DAG.getCopyToReg(Chain, dl, X86::RDI, Result, InFlag);
4810   InFlag = Chain.getValue(1);
4811
4812   NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4813   SDValue Ops1[] = { Chain,
4814                       DAG.getTargetExternalSymbol("__tls_get_addr",
4815                                                   PtrVT),
4816                       DAG.getRegister(X86::RDI, PtrVT),
4817                       InFlag };
4818   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops1, 4);
4819   InFlag = Chain.getValue(1);
4820
4821   return DAG.getCopyFromReg(Chain, dl, X86::RAX, PtrVT, InFlag);
4822 }
4823
4824 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
4825 // "local exec" model.
4826 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4827                                    const MVT PtrVT, TLSModel::Model model) {
4828   DebugLoc dl = GA->getDebugLoc();
4829   // Get the Thread Pointer
4830   SDValue ThreadPointer = DAG.getNode(X86ISD::THREAD_POINTER,
4831                                       DebugLoc::getUnknownLoc(), PtrVT);
4832   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
4833   // exec)
4834   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4835                                              GA->getValueType(0),
4836                                              GA->getOffset());
4837   SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, PtrVT, TGA);
4838
4839   if (model == TLSModel::InitialExec)
4840     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
4841                          PseudoSourceValue::getGOT(), 0);
4842
4843   // The address of the thread local variable is the add of the thread
4844   // pointer with the offset of the variable.
4845   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
4846 }
4847
4848 SDValue
4849 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) {
4850   // TODO: implement the "local dynamic" model
4851   // TODO: implement the "initial exec"model for pic executables
4852   assert(Subtarget->isTargetELF() &&
4853          "TLS not implemented for non-ELF targets");
4854   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
4855   GlobalValue *GV = GA->getGlobal();
4856   TLSModel::Model model =
4857     getTLSModel (GV, getTargetMachine().getRelocationModel());
4858   if (Subtarget->is64Bit()) {
4859     switch (model) {
4860     case TLSModel::GeneralDynamic:
4861     case TLSModel::LocalDynamic: // not implemented
4862     case TLSModel::InitialExec:  // not implemented
4863     case TLSModel::LocalExec:    // not implemented
4864       return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
4865     default:
4866       assert (0 && "Unknown TLS model");
4867     }
4868   } else {
4869     switch (model) {
4870     case TLSModel::GeneralDynamic:
4871     case TLSModel::LocalDynamic: // not implemented
4872       return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
4873
4874     case TLSModel::InitialExec:
4875     case TLSModel::LocalExec:
4876       return LowerToTLSExecModel(GA, DAG, getPointerTy(), model);
4877     default:
4878       assert (0 && "Unknown TLS model");
4879     }
4880   }
4881 }
4882
4883 SDValue
4884 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) {
4885   // FIXME there isn't really any debug info here
4886   DebugLoc dl = Op.getDebugLoc();
4887   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
4888   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy());
4889   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4890   // With PIC, the address is actually $g + Offset.
4891   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4892       !Subtarget->isPICStyleRIPRel()) {
4893     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4894                          DAG.getNode(X86ISD::GlobalBaseReg,
4895                                      DebugLoc::getUnknownLoc(),
4896                                      getPointerTy()),
4897                          Result);
4898   }
4899
4900   return Result;
4901 }
4902
4903 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
4904   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
4905   // FIXME there isn't really any debug into here
4906   DebugLoc dl = JT->getDebugLoc();
4907   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy());
4908   Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4909   // With PIC, the address is actually $g + Offset.
4910   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4911       !Subtarget->isPICStyleRIPRel()) {
4912     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4913                          DAG.getNode(X86ISD::GlobalBaseReg,
4914                                      DebugLoc::getUnknownLoc(),
4915                                      getPointerTy()),
4916                          Result);
4917   }
4918
4919   return Result;
4920 }
4921
4922 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
4923 /// take a 2 x i32 value to shift plus a shift amount.
4924 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) {
4925   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
4926   MVT VT = Op.getValueType();
4927   unsigned VTBits = VT.getSizeInBits();
4928   DebugLoc dl = Op.getDebugLoc();
4929   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
4930   SDValue ShOpLo = Op.getOperand(0);
4931   SDValue ShOpHi = Op.getOperand(1);
4932   SDValue ShAmt  = Op.getOperand(2);
4933   SDValue Tmp1 = isSRA ?
4934     DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
4935                 DAG.getConstant(VTBits - 1, MVT::i8)) :
4936     DAG.getConstant(0, VT);
4937
4938   SDValue Tmp2, Tmp3;
4939   if (Op.getOpcode() == ISD::SHL_PARTS) {
4940     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
4941     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
4942   } else {
4943     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
4944     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
4945   }
4946
4947   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
4948                                   DAG.getConstant(VTBits, MVT::i8));
4949   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, VT,
4950                                AndNode, DAG.getConstant(0, MVT::i8));
4951
4952   SDValue Hi, Lo;
4953   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
4954   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
4955   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
4956
4957   if (Op.getOpcode() == ISD::SHL_PARTS) {
4958     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4959     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4960   } else {
4961     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4962     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4963   }
4964
4965   SDValue Ops[2] = { Lo, Hi };
4966   return DAG.getMergeValues(Ops, 2, dl);
4967 }
4968
4969 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
4970   MVT SrcVT = Op.getOperand(0).getValueType();
4971   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
4972          "Unknown SINT_TO_FP to lower!");
4973
4974   // These are really Legal; caller falls through into that case.
4975   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
4976     return SDValue();
4977   if (SrcVT == MVT::i64 && Op.getValueType() != MVT::f80 &&
4978       Subtarget->is64Bit())
4979     return SDValue();
4980
4981   DebugLoc dl = Op.getDebugLoc();
4982   unsigned Size = SrcVT.getSizeInBits()/8;
4983   MachineFunction &MF = DAG.getMachineFunction();
4984   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size);
4985   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
4986   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
4987                                StackSlot,
4988                                PseudoSourceValue::getFixedStack(SSFI), 0);
4989
4990   // Build the FILD
4991   SDVTList Tys;
4992   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
4993   if (useSSE)
4994     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
4995   else
4996     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
4997   SmallVector<SDValue, 8> Ops;
4998   Ops.push_back(Chain);
4999   Ops.push_back(StackSlot);
5000   Ops.push_back(DAG.getValueType(SrcVT));
5001   SDValue Result = DAG.getNode(useSSE ? X86ISD::FILD_FLAG : X86ISD::FILD, dl,
5002                                  Tys, &Ops[0], Ops.size());
5003
5004   if (useSSE) {
5005     Chain = Result.getValue(1);
5006     SDValue InFlag = Result.getValue(2);
5007
5008     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
5009     // shouldn't be necessary except that RFP cannot be live across
5010     // multiple blocks. When stackifier is fixed, they can be uncoupled.
5011     MachineFunction &MF = DAG.getMachineFunction();
5012     int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8);
5013     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5014     Tys = DAG.getVTList(MVT::Other);
5015     SmallVector<SDValue, 8> Ops;
5016     Ops.push_back(Chain);
5017     Ops.push_back(Result);
5018     Ops.push_back(StackSlot);
5019     Ops.push_back(DAG.getValueType(Op.getValueType()));
5020     Ops.push_back(InFlag);
5021     Chain = DAG.getNode(X86ISD::FST, dl, Tys, &Ops[0], Ops.size());
5022     Result = DAG.getLoad(Op.getValueType(), dl, Chain, StackSlot,
5023                          PseudoSourceValue::getFixedStack(SSFI), 0);
5024   }
5025
5026   return Result;
5027 }
5028
5029 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
5030 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op, SelectionDAG &DAG) {
5031   // This algorithm is not obvious. Here it is in C code, more or less:
5032   /*
5033     double uint64_to_double( uint32_t hi, uint32_t lo ) {
5034       static const __m128i exp = { 0x4330000045300000ULL, 0 };
5035       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
5036
5037       // Copy ints to xmm registers.
5038       __m128i xh = _mm_cvtsi32_si128( hi );
5039       __m128i xl = _mm_cvtsi32_si128( lo );
5040
5041       // Combine into low half of a single xmm register.
5042       __m128i x = _mm_unpacklo_epi32( xh, xl );
5043       __m128d d;
5044       double sd;
5045
5046       // Merge in appropriate exponents to give the integer bits the right
5047       // magnitude.
5048       x = _mm_unpacklo_epi32( x, exp );
5049
5050       // Subtract away the biases to deal with the IEEE-754 double precision
5051       // implicit 1.
5052       d = _mm_sub_pd( (__m128d) x, bias );
5053
5054       // All conversions up to here are exact. The correctly rounded result is
5055       // calculated using the current rounding mode using the following
5056       // horizontal add.
5057       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
5058       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
5059                                 // store doesn't really need to be here (except
5060                                 // maybe to zero the other double)
5061       return sd;
5062     }
5063   */
5064
5065   DebugLoc dl = Op.getDebugLoc();
5066
5067   // Build some magic constants.
5068   std::vector<Constant*> CV0;
5069   CV0.push_back(ConstantInt::get(APInt(32, 0x45300000)));
5070   CV0.push_back(ConstantInt::get(APInt(32, 0x43300000)));
5071   CV0.push_back(ConstantInt::get(APInt(32, 0)));
5072   CV0.push_back(ConstantInt::get(APInt(32, 0)));
5073   Constant *C0 = ConstantVector::get(CV0);
5074   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
5075
5076   std::vector<Constant*> CV1;
5077   CV1.push_back(ConstantFP::get(APFloat(APInt(64, 0x4530000000000000ULL))));
5078   CV1.push_back(ConstantFP::get(APFloat(APInt(64, 0x4330000000000000ULL))));
5079   Constant *C1 = ConstantVector::get(CV1);
5080   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
5081
5082   SmallVector<SDValue, 4> MaskVec;
5083   MaskVec.push_back(DAG.getConstant(0, MVT::i32));
5084   MaskVec.push_back(DAG.getConstant(4, MVT::i32));
5085   MaskVec.push_back(DAG.getConstant(1, MVT::i32));
5086   MaskVec.push_back(DAG.getConstant(5, MVT::i32));
5087   SDValue UnpcklMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
5088                                    &MaskVec[0], MaskVec.size());
5089   SmallVector<SDValue, 4> MaskVec2;
5090   MaskVec2.push_back(DAG.getConstant(1, MVT::i32));
5091   MaskVec2.push_back(DAG.getConstant(0, MVT::i32));
5092   SDValue ShufMask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32,
5093                                  &MaskVec2[0], MaskVec2.size());
5094
5095   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5096                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5097                                         Op.getOperand(0),
5098                                         DAG.getIntPtrConstant(1)));
5099   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5100                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5101                                         Op.getOperand(0),
5102                                         DAG.getIntPtrConstant(0)));
5103   SDValue Unpck1 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v4i32,
5104                                 XR1, XR2, UnpcklMask);
5105   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
5106                               PseudoSourceValue::getConstantPool(), 0,
5107                               false, 16);
5108   SDValue Unpck2 = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v4i32,
5109                                Unpck1, CLod0, UnpcklMask);
5110   SDValue XR2F = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Unpck2);
5111   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
5112                               PseudoSourceValue::getConstantPool(), 0,
5113                               false, 16);
5114   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
5115
5116   // Add the halves; easiest way is to swap them into another reg first.
5117   SDValue Shuf = DAG.getNode(ISD::VECTOR_SHUFFLE, dl, MVT::v2f64,
5118                              Sub, Sub, ShufMask);
5119   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
5120   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
5121                      DAG.getIntPtrConstant(0));
5122 }
5123
5124 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
5125 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op, SelectionDAG &DAG) {
5126   DebugLoc dl = Op.getDebugLoc();
5127   // FP constant to bias correct the final result.
5128   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
5129                                    MVT::f64);
5130
5131   // Load the 32-bit value into an XMM register.
5132   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5133                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5134                                          Op.getOperand(0),
5135                                          DAG.getIntPtrConstant(0)));
5136
5137   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5138                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Load),
5139                      DAG.getIntPtrConstant(0));
5140
5141   // Or the load with the bias.
5142   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
5143                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5144                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5145                                                    MVT::v2f64, Load)),
5146                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5147                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5148                                                    MVT::v2f64, Bias)));
5149   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5150                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Or),
5151                    DAG.getIntPtrConstant(0));
5152
5153   // Subtract the bias.
5154   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
5155
5156   // Handle final rounding.
5157   MVT DestVT = Op.getValueType();
5158
5159   if (DestVT.bitsLT(MVT::f64)) {
5160     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
5161                        DAG.getIntPtrConstant(0));
5162   } else if (DestVT.bitsGT(MVT::f64)) {
5163     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
5164   }
5165
5166   // Handle final rounding.
5167   return Sub;
5168 }
5169
5170 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
5171   SDValue N0 = Op.getOperand(0);
5172   DebugLoc dl = Op.getDebugLoc();
5173
5174   // Now not UINT_TO_FP is legal (it's marked custom), dag combiner won't
5175   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
5176   // the optimization here.
5177   if (DAG.SignBitIsZero(N0))
5178     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
5179
5180   MVT SrcVT = N0.getValueType();
5181   if (SrcVT == MVT::i64) {
5182     // We only handle SSE2 f64 target here; caller can handle the rest.
5183     if (Op.getValueType() != MVT::f64 || !X86ScalarSSEf64)
5184       return SDValue();
5185
5186     return LowerUINT_TO_FP_i64(Op, DAG);
5187   } else if (SrcVT == MVT::i32) {
5188     return LowerUINT_TO_FP_i32(Op, DAG);
5189   }
5190
5191   assert(0 && "Unknown UINT_TO_FP to lower!");
5192   return SDValue();
5193 }
5194
5195 std::pair<SDValue,SDValue> X86TargetLowering::
5196 FP_TO_SINTHelper(SDValue Op, SelectionDAG &DAG) {
5197   DebugLoc dl = Op.getDebugLoc();
5198   assert(Op.getValueType().getSimpleVT() <= MVT::i64 &&
5199          Op.getValueType().getSimpleVT() >= MVT::i16 &&
5200          "Unknown FP_TO_SINT to lower!");
5201
5202   // These are really Legal.
5203   if (Op.getValueType() == MVT::i32 &&
5204       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5205     return std::make_pair(SDValue(), SDValue());
5206   if (Subtarget->is64Bit() &&
5207       Op.getValueType() == MVT::i64 &&
5208       Op.getOperand(0).getValueType() != MVT::f80)
5209     return std::make_pair(SDValue(), SDValue());
5210
5211   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
5212   // stack slot.
5213   MachineFunction &MF = DAG.getMachineFunction();
5214   unsigned MemSize = Op.getValueType().getSizeInBits()/8;
5215   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5216   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5217   unsigned Opc;
5218   switch (Op.getValueType().getSimpleVT()) {
5219   default: assert(0 && "Invalid FP_TO_SINT to lower!");
5220   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
5221   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
5222   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
5223   }
5224
5225   SDValue Chain = DAG.getEntryNode();
5226   SDValue Value = Op.getOperand(0);
5227   if (isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType())) {
5228     assert(Op.getValueType() == MVT::i64 && "Invalid FP_TO_SINT to lower!");
5229     Chain = DAG.getStore(Chain, dl, Value, StackSlot,
5230                          PseudoSourceValue::getFixedStack(SSFI), 0);
5231     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
5232     SDValue Ops[] = {
5233       Chain, StackSlot, DAG.getValueType(Op.getOperand(0).getValueType())
5234     };
5235     Value = DAG.getNode(X86ISD::FLD, dl, Tys, Ops, 3);
5236     Chain = Value.getValue(1);
5237     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5238     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5239   }
5240
5241   // Build the FP_TO_INT*_IN_MEM
5242   SDValue Ops[] = { Chain, Value, StackSlot };
5243   SDValue FIST = DAG.getNode(Opc, dl, MVT::Other, Ops, 3);
5244
5245   return std::make_pair(FIST, StackSlot);
5246 }
5247
5248 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) {
5249   std::pair<SDValue,SDValue> Vals = FP_TO_SINTHelper(Op, DAG);
5250   SDValue FIST = Vals.first, StackSlot = Vals.second;
5251   if (FIST.getNode() == 0) return SDValue();
5252
5253   // Load the result.
5254   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5255                      FIST, StackSlot, NULL, 0);
5256 }
5257
5258 SDValue X86TargetLowering::LowerFABS(SDValue Op, SelectionDAG &DAG) {
5259   DebugLoc dl = Op.getDebugLoc();
5260   MVT VT = Op.getValueType();
5261   MVT EltVT = VT;
5262   if (VT.isVector())
5263     EltVT = VT.getVectorElementType();
5264   std::vector<Constant*> CV;
5265   if (EltVT == MVT::f64) {
5266     Constant *C = ConstantFP::get(APFloat(APInt(64, ~(1ULL << 63))));
5267     CV.push_back(C);
5268     CV.push_back(C);
5269   } else {
5270     Constant *C = ConstantFP::get(APFloat(APInt(32, ~(1U << 31))));
5271     CV.push_back(C);
5272     CV.push_back(C);
5273     CV.push_back(C);
5274     CV.push_back(C);
5275   }
5276   Constant *C = ConstantVector::get(CV);
5277   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5278   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5279                                PseudoSourceValue::getConstantPool(), 0,
5280                                false, 16);
5281   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
5282 }
5283
5284 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) {
5285   DebugLoc dl = Op.getDebugLoc();
5286   MVT VT = Op.getValueType();
5287   MVT EltVT = VT;
5288   unsigned EltNum = 1;
5289   if (VT.isVector()) {
5290     EltVT = VT.getVectorElementType();
5291     EltNum = VT.getVectorNumElements();
5292   }
5293   std::vector<Constant*> CV;
5294   if (EltVT == MVT::f64) {
5295     Constant *C = ConstantFP::get(APFloat(APInt(64, 1ULL << 63)));
5296     CV.push_back(C);
5297     CV.push_back(C);
5298   } else {
5299     Constant *C = ConstantFP::get(APFloat(APInt(32, 1U << 31)));
5300     CV.push_back(C);
5301     CV.push_back(C);
5302     CV.push_back(C);
5303     CV.push_back(C);
5304   }
5305   Constant *C = ConstantVector::get(CV);
5306   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5307   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5308                                PseudoSourceValue::getConstantPool(), 0,
5309                                false, 16);
5310   if (VT.isVector()) {
5311     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
5312                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
5313                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5314                                 Op.getOperand(0)),
5315                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, Mask)));
5316   } else {
5317     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
5318   }
5319 }
5320
5321 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
5322   SDValue Op0 = Op.getOperand(0);
5323   SDValue Op1 = Op.getOperand(1);
5324   DebugLoc dl = Op.getDebugLoc();
5325   MVT VT = Op.getValueType();
5326   MVT SrcVT = Op1.getValueType();
5327
5328   // If second operand is smaller, extend it first.
5329   if (SrcVT.bitsLT(VT)) {
5330     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
5331     SrcVT = VT;
5332   }
5333   // And if it is bigger, shrink it first.
5334   if (SrcVT.bitsGT(VT)) {
5335     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
5336     SrcVT = VT;
5337   }
5338
5339   // At this point the operands and the result should have the same
5340   // type, and that won't be f80 since that is not custom lowered.
5341
5342   // First get the sign bit of second operand.
5343   std::vector<Constant*> CV;
5344   if (SrcVT == MVT::f64) {
5345     CV.push_back(ConstantFP::get(APFloat(APInt(64, 1ULL << 63))));
5346     CV.push_back(ConstantFP::get(APFloat(APInt(64, 0))));
5347   } else {
5348     CV.push_back(ConstantFP::get(APFloat(APInt(32, 1U << 31))));
5349     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5350     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5351     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5352   }
5353   Constant *C = ConstantVector::get(CV);
5354   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5355   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
5356                                 PseudoSourceValue::getConstantPool(), 0,
5357                                 false, 16);
5358   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
5359
5360   // Shift sign bit right or left if the two operands have different types.
5361   if (SrcVT.bitsGT(VT)) {
5362     // Op0 is MVT::f32, Op1 is MVT::f64.
5363     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
5364     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
5365                           DAG.getConstant(32, MVT::i32));
5366     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, SignBit);
5367     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
5368                           DAG.getIntPtrConstant(0));
5369   }
5370
5371   // Clear first operand sign bit.
5372   CV.clear();
5373   if (VT == MVT::f64) {
5374     CV.push_back(ConstantFP::get(APFloat(APInt(64, ~(1ULL << 63)))));
5375     CV.push_back(ConstantFP::get(APFloat(APInt(64, 0))));
5376   } else {
5377     CV.push_back(ConstantFP::get(APFloat(APInt(32, ~(1U << 31)))));
5378     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5379     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5380     CV.push_back(ConstantFP::get(APFloat(APInt(32, 0))));
5381   }
5382   C = ConstantVector::get(CV);
5383   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5384   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5385                                 PseudoSourceValue::getConstantPool(), 0,
5386                                 false, 16);
5387   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
5388
5389   // Or the value with the sign bit.
5390   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
5391 }
5392
5393 /// Emit nodes that will be selected as "test Op0,Op0", or something
5394 /// equivalent.
5395 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
5396                                     SelectionDAG &DAG) {
5397   DebugLoc dl = Op.getDebugLoc();
5398
5399   // CF and OF aren't always set the way we want. Determine which
5400   // of these we need.
5401   bool NeedCF = false;
5402   bool NeedOF = false;
5403   switch (X86CC) {
5404   case X86::COND_A: case X86::COND_AE:
5405   case X86::COND_B: case X86::COND_BE:
5406     NeedCF = true;
5407     break;
5408   case X86::COND_G: case X86::COND_GE:
5409   case X86::COND_L: case X86::COND_LE:
5410   case X86::COND_O: case X86::COND_NO:
5411     NeedOF = true;
5412     break;
5413   default: break;
5414   }
5415
5416   // See if we can use the EFLAGS value from the operand instead of
5417   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
5418   // we prove that the arithmetic won't overflow, we can't use OF or CF.
5419   if (Op.getResNo() == 0 && !NeedOF && !NeedCF) {
5420     unsigned Opcode = 0;
5421     unsigned NumOperands = 0;
5422     switch (Op.getNode()->getOpcode()) {
5423     case ISD::ADD:
5424       // Due to an isel shortcoming, be conservative if this add is likely to
5425       // be selected as part of a load-modify-store instruction. When the root
5426       // node in a match is a store, isel doesn't know how to remap non-chain
5427       // non-flag uses of other nodes in the match, such as the ADD in this
5428       // case. This leads to the ADD being left around and reselected, with
5429       // the result being two adds in the output.
5430       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5431            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5432         if (UI->getOpcode() == ISD::STORE)
5433           goto default_case;
5434       if (ConstantSDNode *C =
5435             dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
5436         // An add of one will be selected as an INC.
5437         if (C->getAPIntValue() == 1) {
5438           Opcode = X86ISD::INC;
5439           NumOperands = 1;
5440           break;
5441         }
5442         // An add of negative one (subtract of one) will be selected as a DEC.
5443         if (C->getAPIntValue().isAllOnesValue()) {
5444           Opcode = X86ISD::DEC;
5445           NumOperands = 1;
5446           break;
5447         }
5448       }
5449       // Otherwise use a regular EFLAGS-setting add.
5450       Opcode = X86ISD::ADD;
5451       NumOperands = 2;
5452       break;
5453     case ISD::SUB:
5454       // Due to the ISEL shortcoming noted above, be conservative if this sub is
5455       // likely to be selected as part of a load-modify-store instruction.
5456       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5457            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5458         if (UI->getOpcode() == ISD::STORE)
5459           goto default_case;
5460       // Otherwise use a regular EFLAGS-setting sub.
5461       Opcode = X86ISD::SUB;
5462       NumOperands = 2;
5463       break;
5464     case X86ISD::ADD:
5465     case X86ISD::SUB:
5466     case X86ISD::INC:
5467     case X86ISD::DEC:
5468       return SDValue(Op.getNode(), 1);
5469     default:
5470     default_case:
5471       break;
5472     }
5473     if (Opcode != 0) {
5474       const MVT *VTs = DAG.getNodeValueTypes(Op.getValueType(), MVT::i32);
5475       SmallVector<SDValue, 4> Ops;
5476       for (unsigned i = 0; i != NumOperands; ++i)
5477         Ops.push_back(Op.getOperand(i));
5478       SDValue New = DAG.getNode(Opcode, dl, VTs, 2, &Ops[0], NumOperands);
5479       DAG.ReplaceAllUsesWith(Op, New);
5480       return SDValue(New.getNode(), 1);
5481     }
5482   }
5483
5484   // Otherwise just emit a CMP with 0, which is the TEST pattern.
5485   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
5486                      DAG.getConstant(0, Op.getValueType()));
5487 }
5488
5489 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
5490 /// equivalent.
5491 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
5492                                    SelectionDAG &DAG) {
5493   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
5494     if (C->getAPIntValue() == 0)
5495       return EmitTest(Op0, X86CC, DAG);
5496
5497   DebugLoc dl = Op0.getDebugLoc();
5498   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
5499 }
5500
5501 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) {
5502   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
5503   SDValue Op0 = Op.getOperand(0);
5504   SDValue Op1 = Op.getOperand(1);
5505   DebugLoc dl = Op.getDebugLoc();
5506   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
5507
5508   // Lower (X & (1 << N)) == 0 to BT(X, N).
5509   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
5510   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
5511   if (Op0.getOpcode() == ISD::AND &&
5512       Op0.hasOneUse() &&
5513       Op1.getOpcode() == ISD::Constant &&
5514       cast<ConstantSDNode>(Op1)->getZExtValue() == 0 &&
5515       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
5516     SDValue LHS, RHS;
5517     if (Op0.getOperand(1).getOpcode() == ISD::SHL) {
5518       if (ConstantSDNode *Op010C =
5519             dyn_cast<ConstantSDNode>(Op0.getOperand(1).getOperand(0)))
5520         if (Op010C->getZExtValue() == 1) {
5521           LHS = Op0.getOperand(0);
5522           RHS = Op0.getOperand(1).getOperand(1);
5523         }
5524     } else if (Op0.getOperand(0).getOpcode() == ISD::SHL) {
5525       if (ConstantSDNode *Op000C =
5526             dyn_cast<ConstantSDNode>(Op0.getOperand(0).getOperand(0)))
5527         if (Op000C->getZExtValue() == 1) {
5528           LHS = Op0.getOperand(1);
5529           RHS = Op0.getOperand(0).getOperand(1);
5530         }
5531     } else if (Op0.getOperand(1).getOpcode() == ISD::Constant) {
5532       ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op0.getOperand(1));
5533       SDValue AndLHS = Op0.getOperand(0);
5534       if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
5535         LHS = AndLHS.getOperand(0);
5536         RHS = AndLHS.getOperand(1);
5537       }
5538     }
5539
5540     if (LHS.getNode()) {
5541       // If LHS is i8, promote it to i16 with any_extend.  There is no i8 BT
5542       // instruction.  Since the shift amount is in-range-or-undefined, we know
5543       // that doing a bittest on the i16 value is ok.  We extend to i32 because
5544       // the encoding for the i16 version is larger than the i32 version.
5545       if (LHS.getValueType() == MVT::i8)
5546         LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
5547
5548       // If the operand types disagree, extend the shift amount to match.  Since
5549       // BT ignores high bits (like shifts) we can use anyextend.
5550       if (LHS.getValueType() != RHS.getValueType())
5551         RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
5552
5553       SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
5554       unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
5555       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5556                          DAG.getConstant(Cond, MVT::i8), BT);
5557     }
5558   }
5559
5560   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5561   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
5562
5563   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
5564   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5565                      DAG.getConstant(X86CC, MVT::i8), Cond);
5566 }
5567
5568 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) {
5569   SDValue Cond;
5570   SDValue Op0 = Op.getOperand(0);
5571   SDValue Op1 = Op.getOperand(1);
5572   SDValue CC = Op.getOperand(2);
5573   MVT VT = Op.getValueType();
5574   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
5575   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5576   DebugLoc dl = Op.getDebugLoc();
5577
5578   if (isFP) {
5579     unsigned SSECC = 8;
5580     MVT VT0 = Op0.getValueType();
5581     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
5582     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
5583     bool Swap = false;
5584
5585     switch (SetCCOpcode) {
5586     default: break;
5587     case ISD::SETOEQ:
5588     case ISD::SETEQ:  SSECC = 0; break;
5589     case ISD::SETOGT:
5590     case ISD::SETGT: Swap = true; // Fallthrough
5591     case ISD::SETLT:
5592     case ISD::SETOLT: SSECC = 1; break;
5593     case ISD::SETOGE:
5594     case ISD::SETGE: Swap = true; // Fallthrough
5595     case ISD::SETLE:
5596     case ISD::SETOLE: SSECC = 2; break;
5597     case ISD::SETUO:  SSECC = 3; break;
5598     case ISD::SETUNE:
5599     case ISD::SETNE:  SSECC = 4; break;
5600     case ISD::SETULE: Swap = true;
5601     case ISD::SETUGE: SSECC = 5; break;
5602     case ISD::SETULT: Swap = true;
5603     case ISD::SETUGT: SSECC = 6; break;
5604     case ISD::SETO:   SSECC = 7; break;
5605     }
5606     if (Swap)
5607       std::swap(Op0, Op1);
5608
5609     // In the two special cases we can't handle, emit two comparisons.
5610     if (SSECC == 8) {
5611       if (SetCCOpcode == ISD::SETUEQ) {
5612         SDValue UNORD, EQ;
5613         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
5614         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
5615         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
5616       }
5617       else if (SetCCOpcode == ISD::SETONE) {
5618         SDValue ORD, NEQ;
5619         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
5620         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
5621         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
5622       }
5623       assert(0 && "Illegal FP comparison");
5624     }
5625     // Handle all other FP comparisons here.
5626     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
5627   }
5628
5629   // We are handling one of the integer comparisons here.  Since SSE only has
5630   // GT and EQ comparisons for integer, swapping operands and multiple
5631   // operations may be required for some comparisons.
5632   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
5633   bool Swap = false, Invert = false, FlipSigns = false;
5634
5635   switch (VT.getSimpleVT()) {
5636   default: break;
5637   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
5638   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
5639   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
5640   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
5641   }
5642
5643   switch (SetCCOpcode) {
5644   default: break;
5645   case ISD::SETNE:  Invert = true;
5646   case ISD::SETEQ:  Opc = EQOpc; break;
5647   case ISD::SETLT:  Swap = true;
5648   case ISD::SETGT:  Opc = GTOpc; break;
5649   case ISD::SETGE:  Swap = true;
5650   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
5651   case ISD::SETULT: Swap = true;
5652   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
5653   case ISD::SETUGE: Swap = true;
5654   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
5655   }
5656   if (Swap)
5657     std::swap(Op0, Op1);
5658
5659   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
5660   // bits of the inputs before performing those operations.
5661   if (FlipSigns) {
5662     MVT EltVT = VT.getVectorElementType();
5663     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
5664                                       EltVT);
5665     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
5666     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
5667                                     SignBits.size());
5668     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
5669     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
5670   }
5671
5672   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
5673
5674   // If the logical-not of the result is required, perform that now.
5675   if (Invert)
5676     Result = DAG.getNOT(dl, Result, VT);
5677
5678   return Result;
5679 }
5680
5681 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
5682 static bool isX86LogicalCmp(SDValue Op) {
5683   unsigned Opc = Op.getNode()->getOpcode();
5684   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
5685     return true;
5686   if (Op.getResNo() == 1 &&
5687       (Opc == X86ISD::ADD ||
5688        Opc == X86ISD::SUB ||
5689        Opc == X86ISD::SMUL ||
5690        Opc == X86ISD::UMUL ||
5691        Opc == X86ISD::INC ||
5692        Opc == X86ISD::DEC))
5693     return true;
5694
5695   return false;
5696 }
5697
5698 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) {
5699   bool addTest = true;
5700   SDValue Cond  = Op.getOperand(0);
5701   DebugLoc dl = Op.getDebugLoc();
5702   SDValue CC;
5703
5704   if (Cond.getOpcode() == ISD::SETCC)
5705     Cond = LowerSETCC(Cond, DAG);
5706
5707   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5708   // setting operand in place of the X86ISD::SETCC.
5709   if (Cond.getOpcode() == X86ISD::SETCC) {
5710     CC = Cond.getOperand(0);
5711
5712     SDValue Cmp = Cond.getOperand(1);
5713     unsigned Opc = Cmp.getOpcode();
5714     MVT VT = Op.getValueType();
5715
5716     bool IllegalFPCMov = false;
5717     if (VT.isFloatingPoint() && !VT.isVector() &&
5718         !isScalarFPTypeInSSEReg(VT))  // FPStack?
5719       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
5720
5721     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
5722         Opc == X86ISD::BT) { // FIXME
5723       Cond = Cmp;
5724       addTest = false;
5725     }
5726   }
5727
5728   if (addTest) {
5729     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5730     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5731   }
5732
5733   const MVT *VTs = DAG.getNodeValueTypes(Op.getValueType(),
5734                                                     MVT::Flag);
5735   SmallVector<SDValue, 4> Ops;
5736   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
5737   // condition is true.
5738   Ops.push_back(Op.getOperand(2));
5739   Ops.push_back(Op.getOperand(1));
5740   Ops.push_back(CC);
5741   Ops.push_back(Cond);
5742   return DAG.getNode(X86ISD::CMOV, dl, VTs, 2, &Ops[0], Ops.size());
5743 }
5744
5745 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
5746 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
5747 // from the AND / OR.
5748 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
5749   Opc = Op.getOpcode();
5750   if (Opc != ISD::OR && Opc != ISD::AND)
5751     return false;
5752   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5753           Op.getOperand(0).hasOneUse() &&
5754           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
5755           Op.getOperand(1).hasOneUse());
5756 }
5757
5758 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
5759 // 1 and that the SETCC node has a single use.
5760 static bool isXor1OfSetCC(SDValue Op) {
5761   if (Op.getOpcode() != ISD::XOR)
5762     return false;
5763   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
5764   if (N1C && N1C->getAPIntValue() == 1) {
5765     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5766       Op.getOperand(0).hasOneUse();
5767   }
5768   return false;
5769 }
5770
5771 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) {
5772   bool addTest = true;
5773   SDValue Chain = Op.getOperand(0);
5774   SDValue Cond  = Op.getOperand(1);
5775   SDValue Dest  = Op.getOperand(2);
5776   DebugLoc dl = Op.getDebugLoc();
5777   SDValue CC;
5778
5779   if (Cond.getOpcode() == ISD::SETCC)
5780     Cond = LowerSETCC(Cond, DAG);
5781 #if 0
5782   // FIXME: LowerXALUO doesn't handle these!!
5783   else if (Cond.getOpcode() == X86ISD::ADD  ||
5784            Cond.getOpcode() == X86ISD::SUB  ||
5785            Cond.getOpcode() == X86ISD::SMUL ||
5786            Cond.getOpcode() == X86ISD::UMUL)
5787     Cond = LowerXALUO(Cond, DAG);
5788 #endif
5789
5790   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5791   // setting operand in place of the X86ISD::SETCC.
5792   if (Cond.getOpcode() == X86ISD::SETCC) {
5793     CC = Cond.getOperand(0);
5794
5795     SDValue Cmp = Cond.getOperand(1);
5796     unsigned Opc = Cmp.getOpcode();
5797     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
5798     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
5799       Cond = Cmp;
5800       addTest = false;
5801     } else {
5802       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
5803       default: break;
5804       case X86::COND_O:
5805       case X86::COND_B:
5806         // These can only come from an arithmetic instruction with overflow,
5807         // e.g. SADDO, UADDO.
5808         Cond = Cond.getNode()->getOperand(1);
5809         addTest = false;
5810         break;
5811       }
5812     }
5813   } else {
5814     unsigned CondOpc;
5815     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
5816       SDValue Cmp = Cond.getOperand(0).getOperand(1);
5817       if (CondOpc == ISD::OR) {
5818         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
5819         // two branches instead of an explicit OR instruction with a
5820         // separate test.
5821         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5822             isX86LogicalCmp(Cmp)) {
5823           CC = Cond.getOperand(0).getOperand(0);
5824           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5825                               Chain, Dest, CC, Cmp);
5826           CC = Cond.getOperand(1).getOperand(0);
5827           Cond = Cmp;
5828           addTest = false;
5829         }
5830       } else { // ISD::AND
5831         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
5832         // two branches instead of an explicit AND instruction with a
5833         // separate test. However, we only do this if this block doesn't
5834         // have a fall-through edge, because this requires an explicit
5835         // jmp when the condition is false.
5836         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5837             isX86LogicalCmp(Cmp) &&
5838             Op.getNode()->hasOneUse()) {
5839           X86::CondCode CCode =
5840             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5841           CCode = X86::GetOppositeBranchCondition(CCode);
5842           CC = DAG.getConstant(CCode, MVT::i8);
5843           SDValue User = SDValue(*Op.getNode()->use_begin(), 0);
5844           // Look for an unconditional branch following this conditional branch.
5845           // We need this because we need to reverse the successors in order
5846           // to implement FCMP_OEQ.
5847           if (User.getOpcode() == ISD::BR) {
5848             SDValue FalseBB = User.getOperand(1);
5849             SDValue NewBR =
5850               DAG.UpdateNodeOperands(User, User.getOperand(0), Dest);
5851             assert(NewBR == User);
5852             Dest = FalseBB;
5853
5854             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5855                                 Chain, Dest, CC, Cmp);
5856             X86::CondCode CCode =
5857               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
5858             CCode = X86::GetOppositeBranchCondition(CCode);
5859             CC = DAG.getConstant(CCode, MVT::i8);
5860             Cond = Cmp;
5861             addTest = false;
5862           }
5863         }
5864       }
5865     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
5866       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
5867       // It should be transformed during dag combiner except when the condition
5868       // is set by a arithmetics with overflow node.
5869       X86::CondCode CCode =
5870         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5871       CCode = X86::GetOppositeBranchCondition(CCode);
5872       CC = DAG.getConstant(CCode, MVT::i8);
5873       Cond = Cond.getOperand(0).getOperand(1);
5874       addTest = false;
5875     }
5876   }
5877
5878   if (addTest) {
5879     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5880     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5881   }
5882   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5883                      Chain, Dest, CC, Cond);
5884 }
5885
5886
5887 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
5888 // Calls to _alloca is needed to probe the stack when allocating more than 4k
5889 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
5890 // that the guard pages used by the OS virtual memory manager are allocated in
5891 // correct sequence.
5892 SDValue
5893 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5894                                            SelectionDAG &DAG) {
5895   assert(Subtarget->isTargetCygMing() &&
5896          "This should be used only on Cygwin/Mingw targets");
5897   DebugLoc dl = Op.getDebugLoc();
5898
5899   // Get the inputs.
5900   SDValue Chain = Op.getOperand(0);
5901   SDValue Size  = Op.getOperand(1);
5902   // FIXME: Ensure alignment here
5903
5904   SDValue Flag;
5905
5906   MVT IntPtr = getPointerTy();
5907   MVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
5908
5909   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
5910
5911   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
5912   Flag = Chain.getValue(1);
5913
5914   SDVTList  NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
5915   SDValue Ops[] = { Chain,
5916                       DAG.getTargetExternalSymbol("_alloca", IntPtr),
5917                       DAG.getRegister(X86::EAX, IntPtr),
5918                       DAG.getRegister(X86StackPtr, SPTy),
5919                       Flag };
5920   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops, 5);
5921   Flag = Chain.getValue(1);
5922
5923   Chain = DAG.getCALLSEQ_END(Chain,
5924                              DAG.getIntPtrConstant(0, true),
5925                              DAG.getIntPtrConstant(0, true),
5926                              Flag);
5927
5928   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
5929
5930   SDValue Ops1[2] = { Chain.getValue(0), Chain };
5931   return DAG.getMergeValues(Ops1, 2, dl);
5932 }
5933
5934 SDValue
5935 X86TargetLowering::EmitTargetCodeForMemset(SelectionDAG &DAG, DebugLoc dl,
5936                                            SDValue Chain,
5937                                            SDValue Dst, SDValue Src,
5938                                            SDValue Size, unsigned Align,
5939                                            const Value *DstSV,
5940                                            uint64_t DstSVOff) {
5941   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
5942
5943   // If not DWORD aligned or size is more than the threshold, call the library.
5944   // The libc version is likely to be faster for these cases. It can use the
5945   // address value and run time information about the CPU.
5946   if ((Align & 3) != 0 ||
5947       !ConstantSize ||
5948       ConstantSize->getZExtValue() >
5949         getSubtarget()->getMaxInlineSizeThreshold()) {
5950     SDValue InFlag(0, 0);
5951
5952     // Check to see if there is a specialized entry-point for memory zeroing.
5953     ConstantSDNode *V = dyn_cast<ConstantSDNode>(Src);
5954
5955     if (const char *bzeroEntry =  V &&
5956         V->isNullValue() ? Subtarget->getBZeroEntry() : 0) {
5957       MVT IntPtr = getPointerTy();
5958       const Type *IntPtrTy = TD->getIntPtrType();
5959       TargetLowering::ArgListTy Args;
5960       TargetLowering::ArgListEntry Entry;
5961       Entry.Node = Dst;
5962       Entry.Ty = IntPtrTy;
5963       Args.push_back(Entry);
5964       Entry.Node = Size;
5965       Args.push_back(Entry);
5966       std::pair<SDValue,SDValue> CallResult =
5967         LowerCallTo(Chain, Type::VoidTy, false, false, false, false,
5968                     CallingConv::C, false,
5969                     DAG.getExternalSymbol(bzeroEntry, IntPtr), Args, DAG, dl);
5970       return CallResult.second;
5971     }
5972
5973     // Otherwise have the target-independent code call memset.
5974     return SDValue();
5975   }
5976
5977   uint64_t SizeVal = ConstantSize->getZExtValue();
5978   SDValue InFlag(0, 0);
5979   MVT AVT;
5980   SDValue Count;
5981   ConstantSDNode *ValC = dyn_cast<ConstantSDNode>(Src);
5982   unsigned BytesLeft = 0;
5983   bool TwoRepStos = false;
5984   if (ValC) {
5985     unsigned ValReg;
5986     uint64_t Val = ValC->getZExtValue() & 255;
5987
5988     // If the value is a constant, then we can potentially use larger sets.
5989     switch (Align & 3) {
5990     case 2:   // WORD aligned
5991       AVT = MVT::i16;
5992       ValReg = X86::AX;
5993       Val = (Val << 8) | Val;
5994       break;
5995     case 0:  // DWORD aligned
5996       AVT = MVT::i32;
5997       ValReg = X86::EAX;
5998       Val = (Val << 8)  | Val;
5999       Val = (Val << 16) | Val;
6000       if (Subtarget->is64Bit() && ((Align & 0x7) == 0)) {  // QWORD aligned
6001         AVT = MVT::i64;
6002         ValReg = X86::RAX;
6003         Val = (Val << 32) | Val;
6004       }
6005       break;
6006     default:  // Byte aligned
6007       AVT = MVT::i8;
6008       ValReg = X86::AL;
6009       Count = DAG.getIntPtrConstant(SizeVal);
6010       break;
6011     }
6012
6013     if (AVT.bitsGT(MVT::i8)) {
6014       unsigned UBytes = AVT.getSizeInBits() / 8;
6015       Count = DAG.getIntPtrConstant(SizeVal / UBytes);
6016       BytesLeft = SizeVal % UBytes;
6017     }
6018
6019     Chain  = DAG.getCopyToReg(Chain, dl, ValReg, DAG.getConstant(Val, AVT),
6020                               InFlag);
6021     InFlag = Chain.getValue(1);
6022   } else {
6023     AVT = MVT::i8;
6024     Count  = DAG.getIntPtrConstant(SizeVal);
6025     Chain  = DAG.getCopyToReg(Chain, dl, X86::AL, Src, InFlag);
6026     InFlag = Chain.getValue(1);
6027   }
6028
6029   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6030                                                               X86::ECX,
6031                             Count, InFlag);
6032   InFlag = Chain.getValue(1);
6033   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6034                                                               X86::EDI,
6035                             Dst, InFlag);
6036   InFlag = Chain.getValue(1);
6037
6038   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6039   SmallVector<SDValue, 8> Ops;
6040   Ops.push_back(Chain);
6041   Ops.push_back(DAG.getValueType(AVT));
6042   Ops.push_back(InFlag);
6043   Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
6044
6045   if (TwoRepStos) {
6046     InFlag = Chain.getValue(1);
6047     Count  = Size;
6048     MVT CVT = Count.getValueType();
6049     SDValue Left = DAG.getNode(ISD::AND, dl, CVT, Count,
6050                                DAG.getConstant((AVT == MVT::i64) ? 7 : 3, CVT));
6051     Chain  = DAG.getCopyToReg(Chain, dl, (CVT == MVT::i64) ? X86::RCX :
6052                                                              X86::ECX,
6053                               Left, InFlag);
6054     InFlag = Chain.getValue(1);
6055     Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6056     Ops.clear();
6057     Ops.push_back(Chain);
6058     Ops.push_back(DAG.getValueType(MVT::i8));
6059     Ops.push_back(InFlag);
6060     Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
6061   } else if (BytesLeft) {
6062     // Handle the last 1 - 7 bytes.
6063     unsigned Offset = SizeVal - BytesLeft;
6064     MVT AddrVT = Dst.getValueType();
6065     MVT SizeVT = Size.getValueType();
6066
6067     Chain = DAG.getMemset(Chain, dl,
6068                           DAG.getNode(ISD::ADD, dl, AddrVT, Dst,
6069                                       DAG.getConstant(Offset, AddrVT)),
6070                           Src,
6071                           DAG.getConstant(BytesLeft, SizeVT),
6072                           Align, DstSV, DstSVOff + Offset);
6073   }
6074
6075   // TODO: Use a Tokenfactor, as in memcpy, instead of a single chain.
6076   return Chain;
6077 }
6078
6079 SDValue
6080 X86TargetLowering::EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
6081                                       SDValue Chain, SDValue Dst, SDValue Src,
6082                                       SDValue Size, unsigned Align,
6083                                       bool AlwaysInline,
6084                                       const Value *DstSV, uint64_t DstSVOff,
6085                                       const Value *SrcSV, uint64_t SrcSVOff) {
6086   // This requires the copy size to be a constant, preferrably
6087   // within a subtarget-specific limit.
6088   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
6089   if (!ConstantSize)
6090     return SDValue();
6091   uint64_t SizeVal = ConstantSize->getZExtValue();
6092   if (!AlwaysInline && SizeVal > getSubtarget()->getMaxInlineSizeThreshold())
6093     return SDValue();
6094
6095   /// If not DWORD aligned, call the library.
6096   if ((Align & 3) != 0)
6097     return SDValue();
6098
6099   // DWORD aligned
6100   MVT AVT = MVT::i32;
6101   if (Subtarget->is64Bit() && ((Align & 0x7) == 0))  // QWORD aligned
6102     AVT = MVT::i64;
6103
6104   unsigned UBytes = AVT.getSizeInBits() / 8;
6105   unsigned CountVal = SizeVal / UBytes;
6106   SDValue Count = DAG.getIntPtrConstant(CountVal);
6107   unsigned BytesLeft = SizeVal % UBytes;
6108
6109   SDValue InFlag(0, 0);
6110   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6111                                                               X86::ECX,
6112                             Count, InFlag);
6113   InFlag = Chain.getValue(1);
6114   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6115                                                              X86::EDI,
6116                             Dst, InFlag);
6117   InFlag = Chain.getValue(1);
6118   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RSI :
6119                                                               X86::ESI,
6120                             Src, InFlag);
6121   InFlag = Chain.getValue(1);
6122
6123   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6124   SmallVector<SDValue, 8> Ops;
6125   Ops.push_back(Chain);
6126   Ops.push_back(DAG.getValueType(AVT));
6127   Ops.push_back(InFlag);
6128   SDValue RepMovs = DAG.getNode(X86ISD::REP_MOVS, dl, Tys, &Ops[0], Ops.size());
6129
6130   SmallVector<SDValue, 4> Results;
6131   Results.push_back(RepMovs);
6132   if (BytesLeft) {
6133     // Handle the last 1 - 7 bytes.
6134     unsigned Offset = SizeVal - BytesLeft;
6135     MVT DstVT = Dst.getValueType();
6136     MVT SrcVT = Src.getValueType();
6137     MVT SizeVT = Size.getValueType();
6138     Results.push_back(DAG.getMemcpy(Chain, dl,
6139                                     DAG.getNode(ISD::ADD, dl, DstVT, Dst,
6140                                                 DAG.getConstant(Offset, DstVT)),
6141                                     DAG.getNode(ISD::ADD, dl, SrcVT, Src,
6142                                                 DAG.getConstant(Offset, SrcVT)),
6143                                     DAG.getConstant(BytesLeft, SizeVT),
6144                                     Align, AlwaysInline,
6145                                     DstSV, DstSVOff + Offset,
6146                                     SrcSV, SrcSVOff + Offset));
6147   }
6148
6149   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6150                      &Results[0], Results.size());
6151 }
6152
6153 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) {
6154   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
6155   DebugLoc dl = Op.getDebugLoc();
6156
6157   if (!Subtarget->is64Bit()) {
6158     // vastart just stores the address of the VarArgsFrameIndex slot into the
6159     // memory location argument.
6160     SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6161     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0);
6162   }
6163
6164   // __va_list_tag:
6165   //   gp_offset         (0 - 6 * 8)
6166   //   fp_offset         (48 - 48 + 8 * 16)
6167   //   overflow_arg_area (point to parameters coming in memory).
6168   //   reg_save_area
6169   SmallVector<SDValue, 8> MemOps;
6170   SDValue FIN = Op.getOperand(1);
6171   // Store gp_offset
6172   SDValue Store = DAG.getStore(Op.getOperand(0), dl,
6173                                  DAG.getConstant(VarArgsGPOffset, MVT::i32),
6174                                  FIN, SV, 0);
6175   MemOps.push_back(Store);
6176
6177   // Store fp_offset
6178   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6179                     FIN, DAG.getIntPtrConstant(4));
6180   Store = DAG.getStore(Op.getOperand(0), dl,
6181                        DAG.getConstant(VarArgsFPOffset, MVT::i32),
6182                        FIN, SV, 0);
6183   MemOps.push_back(Store);
6184
6185   // Store ptr to overflow_arg_area
6186   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6187                     FIN, DAG.getIntPtrConstant(4));
6188   SDValue OVFIN = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6189   Store = DAG.getStore(Op.getOperand(0), dl, OVFIN, FIN, SV, 0);
6190   MemOps.push_back(Store);
6191
6192   // Store ptr to reg_save_area.
6193   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6194                     FIN, DAG.getIntPtrConstant(8));
6195   SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
6196   Store = DAG.getStore(Op.getOperand(0), dl, RSFIN, FIN, SV, 0);
6197   MemOps.push_back(Store);
6198   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6199                      &MemOps[0], MemOps.size());
6200 }
6201
6202 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) {
6203   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6204   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_arg!");
6205   SDValue Chain = Op.getOperand(0);
6206   SDValue SrcPtr = Op.getOperand(1);
6207   SDValue SrcSV = Op.getOperand(2);
6208
6209   assert(0 && "VAArgInst is not yet implemented for x86-64!");
6210   abort();
6211   return SDValue();
6212 }
6213
6214 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) {
6215   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6216   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
6217   SDValue Chain = Op.getOperand(0);
6218   SDValue DstPtr = Op.getOperand(1);
6219   SDValue SrcPtr = Op.getOperand(2);
6220   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
6221   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6222   DebugLoc dl = Op.getDebugLoc();
6223
6224   return DAG.getMemcpy(Chain, dl, DstPtr, SrcPtr,
6225                        DAG.getIntPtrConstant(24), 8, false,
6226                        DstSV, 0, SrcSV, 0);
6227 }
6228
6229 SDValue
6230 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
6231   DebugLoc dl = Op.getDebugLoc();
6232   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6233   switch (IntNo) {
6234   default: return SDValue();    // Don't custom lower most intrinsics.
6235   // Comparison intrinsics.
6236   case Intrinsic::x86_sse_comieq_ss:
6237   case Intrinsic::x86_sse_comilt_ss:
6238   case Intrinsic::x86_sse_comile_ss:
6239   case Intrinsic::x86_sse_comigt_ss:
6240   case Intrinsic::x86_sse_comige_ss:
6241   case Intrinsic::x86_sse_comineq_ss:
6242   case Intrinsic::x86_sse_ucomieq_ss:
6243   case Intrinsic::x86_sse_ucomilt_ss:
6244   case Intrinsic::x86_sse_ucomile_ss:
6245   case Intrinsic::x86_sse_ucomigt_ss:
6246   case Intrinsic::x86_sse_ucomige_ss:
6247   case Intrinsic::x86_sse_ucomineq_ss:
6248   case Intrinsic::x86_sse2_comieq_sd:
6249   case Intrinsic::x86_sse2_comilt_sd:
6250   case Intrinsic::x86_sse2_comile_sd:
6251   case Intrinsic::x86_sse2_comigt_sd:
6252   case Intrinsic::x86_sse2_comige_sd:
6253   case Intrinsic::x86_sse2_comineq_sd:
6254   case Intrinsic::x86_sse2_ucomieq_sd:
6255   case Intrinsic::x86_sse2_ucomilt_sd:
6256   case Intrinsic::x86_sse2_ucomile_sd:
6257   case Intrinsic::x86_sse2_ucomigt_sd:
6258   case Intrinsic::x86_sse2_ucomige_sd:
6259   case Intrinsic::x86_sse2_ucomineq_sd: {
6260     unsigned Opc = 0;
6261     ISD::CondCode CC = ISD::SETCC_INVALID;
6262     switch (IntNo) {
6263     default: break;
6264     case Intrinsic::x86_sse_comieq_ss:
6265     case Intrinsic::x86_sse2_comieq_sd:
6266       Opc = X86ISD::COMI;
6267       CC = ISD::SETEQ;
6268       break;
6269     case Intrinsic::x86_sse_comilt_ss:
6270     case Intrinsic::x86_sse2_comilt_sd:
6271       Opc = X86ISD::COMI;
6272       CC = ISD::SETLT;
6273       break;
6274     case Intrinsic::x86_sse_comile_ss:
6275     case Intrinsic::x86_sse2_comile_sd:
6276       Opc = X86ISD::COMI;
6277       CC = ISD::SETLE;
6278       break;
6279     case Intrinsic::x86_sse_comigt_ss:
6280     case Intrinsic::x86_sse2_comigt_sd:
6281       Opc = X86ISD::COMI;
6282       CC = ISD::SETGT;
6283       break;
6284     case Intrinsic::x86_sse_comige_ss:
6285     case Intrinsic::x86_sse2_comige_sd:
6286       Opc = X86ISD::COMI;
6287       CC = ISD::SETGE;
6288       break;
6289     case Intrinsic::x86_sse_comineq_ss:
6290     case Intrinsic::x86_sse2_comineq_sd:
6291       Opc = X86ISD::COMI;
6292       CC = ISD::SETNE;
6293       break;
6294     case Intrinsic::x86_sse_ucomieq_ss:
6295     case Intrinsic::x86_sse2_ucomieq_sd:
6296       Opc = X86ISD::UCOMI;
6297       CC = ISD::SETEQ;
6298       break;
6299     case Intrinsic::x86_sse_ucomilt_ss:
6300     case Intrinsic::x86_sse2_ucomilt_sd:
6301       Opc = X86ISD::UCOMI;
6302       CC = ISD::SETLT;
6303       break;
6304     case Intrinsic::x86_sse_ucomile_ss:
6305     case Intrinsic::x86_sse2_ucomile_sd:
6306       Opc = X86ISD::UCOMI;
6307       CC = ISD::SETLE;
6308       break;
6309     case Intrinsic::x86_sse_ucomigt_ss:
6310     case Intrinsic::x86_sse2_ucomigt_sd:
6311       Opc = X86ISD::UCOMI;
6312       CC = ISD::SETGT;
6313       break;
6314     case Intrinsic::x86_sse_ucomige_ss:
6315     case Intrinsic::x86_sse2_ucomige_sd:
6316       Opc = X86ISD::UCOMI;
6317       CC = ISD::SETGE;
6318       break;
6319     case Intrinsic::x86_sse_ucomineq_ss:
6320     case Intrinsic::x86_sse2_ucomineq_sd:
6321       Opc = X86ISD::UCOMI;
6322       CC = ISD::SETNE;
6323       break;
6324     }
6325
6326     SDValue LHS = Op.getOperand(1);
6327     SDValue RHS = Op.getOperand(2);
6328     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
6329     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
6330     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6331                                 DAG.getConstant(X86CC, MVT::i8), Cond);
6332     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6333   }
6334
6335   // Fix vector shift instructions where the last operand is a non-immediate
6336   // i32 value.
6337   case Intrinsic::x86_sse2_pslli_w:
6338   case Intrinsic::x86_sse2_pslli_d:
6339   case Intrinsic::x86_sse2_pslli_q:
6340   case Intrinsic::x86_sse2_psrli_w:
6341   case Intrinsic::x86_sse2_psrli_d:
6342   case Intrinsic::x86_sse2_psrli_q:
6343   case Intrinsic::x86_sse2_psrai_w:
6344   case Intrinsic::x86_sse2_psrai_d:
6345   case Intrinsic::x86_mmx_pslli_w:
6346   case Intrinsic::x86_mmx_pslli_d:
6347   case Intrinsic::x86_mmx_pslli_q:
6348   case Intrinsic::x86_mmx_psrli_w:
6349   case Intrinsic::x86_mmx_psrli_d:
6350   case Intrinsic::x86_mmx_psrli_q:
6351   case Intrinsic::x86_mmx_psrai_w:
6352   case Intrinsic::x86_mmx_psrai_d: {
6353     SDValue ShAmt = Op.getOperand(2);
6354     if (isa<ConstantSDNode>(ShAmt))
6355       return SDValue();
6356
6357     unsigned NewIntNo = 0;
6358     MVT ShAmtVT = MVT::v4i32;
6359     switch (IntNo) {
6360     case Intrinsic::x86_sse2_pslli_w:
6361       NewIntNo = Intrinsic::x86_sse2_psll_w;
6362       break;
6363     case Intrinsic::x86_sse2_pslli_d:
6364       NewIntNo = Intrinsic::x86_sse2_psll_d;
6365       break;
6366     case Intrinsic::x86_sse2_pslli_q:
6367       NewIntNo = Intrinsic::x86_sse2_psll_q;
6368       break;
6369     case Intrinsic::x86_sse2_psrli_w:
6370       NewIntNo = Intrinsic::x86_sse2_psrl_w;
6371       break;
6372     case Intrinsic::x86_sse2_psrli_d:
6373       NewIntNo = Intrinsic::x86_sse2_psrl_d;
6374       break;
6375     case Intrinsic::x86_sse2_psrli_q:
6376       NewIntNo = Intrinsic::x86_sse2_psrl_q;
6377       break;
6378     case Intrinsic::x86_sse2_psrai_w:
6379       NewIntNo = Intrinsic::x86_sse2_psra_w;
6380       break;
6381     case Intrinsic::x86_sse2_psrai_d:
6382       NewIntNo = Intrinsic::x86_sse2_psra_d;
6383       break;
6384     default: {
6385       ShAmtVT = MVT::v2i32;
6386       switch (IntNo) {
6387       case Intrinsic::x86_mmx_pslli_w:
6388         NewIntNo = Intrinsic::x86_mmx_psll_w;
6389         break;
6390       case Intrinsic::x86_mmx_pslli_d:
6391         NewIntNo = Intrinsic::x86_mmx_psll_d;
6392         break;
6393       case Intrinsic::x86_mmx_pslli_q:
6394         NewIntNo = Intrinsic::x86_mmx_psll_q;
6395         break;
6396       case Intrinsic::x86_mmx_psrli_w:
6397         NewIntNo = Intrinsic::x86_mmx_psrl_w;
6398         break;
6399       case Intrinsic::x86_mmx_psrli_d:
6400         NewIntNo = Intrinsic::x86_mmx_psrl_d;
6401         break;
6402       case Intrinsic::x86_mmx_psrli_q:
6403         NewIntNo = Intrinsic::x86_mmx_psrl_q;
6404         break;
6405       case Intrinsic::x86_mmx_psrai_w:
6406         NewIntNo = Intrinsic::x86_mmx_psra_w;
6407         break;
6408       case Intrinsic::x86_mmx_psrai_d:
6409         NewIntNo = Intrinsic::x86_mmx_psra_d;
6410         break;
6411       default: abort();  // Can't reach here.
6412       }
6413       break;
6414     }
6415     }
6416     MVT VT = Op.getValueType();
6417     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, VT,
6418                         DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, ShAmtVT, ShAmt));
6419     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6420                        DAG.getConstant(NewIntNo, MVT::i32),
6421                        Op.getOperand(1), ShAmt);
6422   }
6423   }
6424 }
6425
6426 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) {
6427   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6428   DebugLoc dl = Op.getDebugLoc();
6429
6430   if (Depth > 0) {
6431     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
6432     SDValue Offset =
6433       DAG.getConstant(TD->getPointerSize(),
6434                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
6435     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6436                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
6437                                    FrameAddr, Offset),
6438                        NULL, 0);
6439   }
6440
6441   // Just load the return address.
6442   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
6443   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6444                      RetAddrFI, NULL, 0);
6445 }
6446
6447 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) {
6448   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6449   MFI->setFrameAddressIsTaken(true);
6450   MVT VT = Op.getValueType();
6451   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
6452   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6453   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
6454   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
6455   while (Depth--)
6456     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0);
6457   return FrameAddr;
6458 }
6459
6460 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
6461                                                      SelectionDAG &DAG) {
6462   return DAG.getIntPtrConstant(2*TD->getPointerSize());
6463 }
6464
6465 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG)
6466 {
6467   MachineFunction &MF = DAG.getMachineFunction();
6468   SDValue Chain     = Op.getOperand(0);
6469   SDValue Offset    = Op.getOperand(1);
6470   SDValue Handler   = Op.getOperand(2);
6471   DebugLoc dl       = Op.getDebugLoc();
6472
6473   SDValue Frame = DAG.getRegister(Subtarget->is64Bit() ? X86::RBP : X86::EBP,
6474                                   getPointerTy());
6475   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
6476
6477   SDValue StoreAddr = DAG.getNode(ISD::SUB, dl, getPointerTy(), Frame,
6478                                   DAG.getIntPtrConstant(-TD->getPointerSize()));
6479   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
6480   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, NULL, 0);
6481   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
6482   MF.getRegInfo().addLiveOut(StoreAddrReg);
6483
6484   return DAG.getNode(X86ISD::EH_RETURN, dl,
6485                      MVT::Other,
6486                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
6487 }
6488
6489 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
6490                                              SelectionDAG &DAG) {
6491   SDValue Root = Op.getOperand(0);
6492   SDValue Trmp = Op.getOperand(1); // trampoline
6493   SDValue FPtr = Op.getOperand(2); // nested function
6494   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
6495   DebugLoc dl  = Op.getDebugLoc();
6496
6497   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6498
6499   const X86InstrInfo *TII =
6500     ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
6501
6502   if (Subtarget->is64Bit()) {
6503     SDValue OutChains[6];
6504
6505     // Large code-model.
6506
6507     const unsigned char JMP64r  = TII->getBaseOpcodeFor(X86::JMP64r);
6508     const unsigned char MOV64ri = TII->getBaseOpcodeFor(X86::MOV64ri);
6509
6510     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
6511     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
6512
6513     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
6514
6515     // Load the pointer to the nested function into R11.
6516     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
6517     SDValue Addr = Trmp;
6518     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6519                                 Addr, TrmpAddr, 0);
6520
6521     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6522                        DAG.getConstant(2, MVT::i64));
6523     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr, TrmpAddr, 2, false, 2);
6524
6525     // Load the 'nest' parameter value into R10.
6526     // R10 is specified in X86CallingConv.td
6527     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
6528     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6529                        DAG.getConstant(10, MVT::i64));
6530     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6531                                 Addr, TrmpAddr, 10);
6532
6533     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6534                        DAG.getConstant(12, MVT::i64));
6535     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 12, false, 2);
6536
6537     // Jump to the nested function.
6538     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
6539     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6540                        DAG.getConstant(20, MVT::i64));
6541     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6542                                 Addr, TrmpAddr, 20);
6543
6544     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
6545     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6546                        DAG.getConstant(22, MVT::i64));
6547     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
6548                                 TrmpAddr, 22);
6549
6550     SDValue Ops[] =
6551       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
6552     return DAG.getMergeValues(Ops, 2, dl);
6553   } else {
6554     const Function *Func =
6555       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
6556     unsigned CC = Func->getCallingConv();
6557     unsigned NestReg;
6558
6559     switch (CC) {
6560     default:
6561       assert(0 && "Unsupported calling convention");
6562     case CallingConv::C:
6563     case CallingConv::X86_StdCall: {
6564       // Pass 'nest' parameter in ECX.
6565       // Must be kept in sync with X86CallingConv.td
6566       NestReg = X86::ECX;
6567
6568       // Check that ECX wasn't needed by an 'inreg' parameter.
6569       const FunctionType *FTy = Func->getFunctionType();
6570       const AttrListPtr &Attrs = Func->getAttributes();
6571
6572       if (!Attrs.isEmpty() && !Func->isVarArg()) {
6573         unsigned InRegCount = 0;
6574         unsigned Idx = 1;
6575
6576         for (FunctionType::param_iterator I = FTy->param_begin(),
6577              E = FTy->param_end(); I != E; ++I, ++Idx)
6578           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
6579             // FIXME: should only count parameters that are lowered to integers.
6580             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
6581
6582         if (InRegCount > 2) {
6583           cerr << "Nest register in use - reduce number of inreg parameters!\n";
6584           abort();
6585         }
6586       }
6587       break;
6588     }
6589     case CallingConv::X86_FastCall:
6590     case CallingConv::Fast:
6591       // Pass 'nest' parameter in EAX.
6592       // Must be kept in sync with X86CallingConv.td
6593       NestReg = X86::EAX;
6594       break;
6595     }
6596
6597     SDValue OutChains[4];
6598     SDValue Addr, Disp;
6599
6600     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6601                        DAG.getConstant(10, MVT::i32));
6602     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
6603
6604     const unsigned char MOV32ri = TII->getBaseOpcodeFor(X86::MOV32ri);
6605     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
6606     OutChains[0] = DAG.getStore(Root, dl,
6607                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
6608                                 Trmp, TrmpAddr, 0);
6609
6610     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6611                        DAG.getConstant(1, MVT::i32));
6612     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 1, false, 1);
6613
6614     const unsigned char JMP = TII->getBaseOpcodeFor(X86::JMP);
6615     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6616                        DAG.getConstant(5, MVT::i32));
6617     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
6618                                 TrmpAddr, 5, false, 1);
6619
6620     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6621                        DAG.getConstant(6, MVT::i32));
6622     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr, TrmpAddr, 6, false, 1);
6623
6624     SDValue Ops[] =
6625       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
6626     return DAG.getMergeValues(Ops, 2, dl);
6627   }
6628 }
6629
6630 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) {
6631   /*
6632    The rounding mode is in bits 11:10 of FPSR, and has the following
6633    settings:
6634      00 Round to nearest
6635      01 Round to -inf
6636      10 Round to +inf
6637      11 Round to 0
6638
6639   FLT_ROUNDS, on the other hand, expects the following:
6640     -1 Undefined
6641      0 Round to 0
6642      1 Round to nearest
6643      2 Round to +inf
6644      3 Round to -inf
6645
6646   To perform the conversion, we do:
6647     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
6648   */
6649
6650   MachineFunction &MF = DAG.getMachineFunction();
6651   const TargetMachine &TM = MF.getTarget();
6652   const TargetFrameInfo &TFI = *TM.getFrameInfo();
6653   unsigned StackAlignment = TFI.getStackAlignment();
6654   MVT VT = Op.getValueType();
6655   DebugLoc dl = Op.getDebugLoc();
6656
6657   // Save FP Control Word to stack slot
6658   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment);
6659   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6660
6661   SDValue Chain = DAG.getNode(X86ISD::FNSTCW16m, dl, MVT::Other,
6662                               DAG.getEntryNode(), StackSlot);
6663
6664   // Load FP Control Word from stack slot
6665   SDValue CWD = DAG.getLoad(MVT::i16, dl, Chain, StackSlot, NULL, 0);
6666
6667   // Transform as necessary
6668   SDValue CWD1 =
6669     DAG.getNode(ISD::SRL, dl, MVT::i16,
6670                 DAG.getNode(ISD::AND, dl, MVT::i16,
6671                             CWD, DAG.getConstant(0x800, MVT::i16)),
6672                 DAG.getConstant(11, MVT::i8));
6673   SDValue CWD2 =
6674     DAG.getNode(ISD::SRL, dl, MVT::i16,
6675                 DAG.getNode(ISD::AND, dl, MVT::i16,
6676                             CWD, DAG.getConstant(0x400, MVT::i16)),
6677                 DAG.getConstant(9, MVT::i8));
6678
6679   SDValue RetVal =
6680     DAG.getNode(ISD::AND, dl, MVT::i16,
6681                 DAG.getNode(ISD::ADD, dl, MVT::i16,
6682                             DAG.getNode(ISD::OR, dl, MVT::i16, CWD1, CWD2),
6683                             DAG.getConstant(1, MVT::i16)),
6684                 DAG.getConstant(3, MVT::i16));
6685
6686
6687   return DAG.getNode((VT.getSizeInBits() < 16 ?
6688                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
6689 }
6690
6691 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
6692   MVT VT = Op.getValueType();
6693   MVT OpVT = VT;
6694   unsigned NumBits = VT.getSizeInBits();
6695   DebugLoc dl = Op.getDebugLoc();
6696
6697   Op = Op.getOperand(0);
6698   if (VT == MVT::i8) {
6699     // Zero extend to i32 since there is not an i8 bsr.
6700     OpVT = MVT::i32;
6701     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6702   }
6703
6704   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
6705   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6706   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
6707
6708   // If src is zero (i.e. bsr sets ZF), returns NumBits.
6709   SmallVector<SDValue, 4> Ops;
6710   Ops.push_back(Op);
6711   Ops.push_back(DAG.getConstant(NumBits+NumBits-1, OpVT));
6712   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6713   Ops.push_back(Op.getValue(1));
6714   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6715
6716   // Finally xor with NumBits-1.
6717   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
6718
6719   if (VT == MVT::i8)
6720     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6721   return Op;
6722 }
6723
6724 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
6725   MVT VT = Op.getValueType();
6726   MVT OpVT = VT;
6727   unsigned NumBits = VT.getSizeInBits();
6728   DebugLoc dl = Op.getDebugLoc();
6729
6730   Op = Op.getOperand(0);
6731   if (VT == MVT::i8) {
6732     OpVT = MVT::i32;
6733     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6734   }
6735
6736   // Issue a bsf (scan bits forward) which also sets EFLAGS.
6737   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6738   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
6739
6740   // If src is zero (i.e. bsf sets ZF), returns NumBits.
6741   SmallVector<SDValue, 4> Ops;
6742   Ops.push_back(Op);
6743   Ops.push_back(DAG.getConstant(NumBits, OpVT));
6744   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6745   Ops.push_back(Op.getValue(1));
6746   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6747
6748   if (VT == MVT::i8)
6749     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6750   return Op;
6751 }
6752
6753 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) {
6754   MVT VT = Op.getValueType();
6755   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
6756   DebugLoc dl = Op.getDebugLoc();
6757
6758   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
6759   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
6760   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
6761   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
6762   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
6763   //
6764   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
6765   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
6766   //  return AloBlo + AloBhi + AhiBlo;
6767
6768   SDValue A = Op.getOperand(0);
6769   SDValue B = Op.getOperand(1);
6770
6771   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6772                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6773                        A, DAG.getConstant(32, MVT::i32));
6774   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6775                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6776                        B, DAG.getConstant(32, MVT::i32));
6777   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6778                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6779                        A, B);
6780   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6781                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6782                        A, Bhi);
6783   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6784                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6785                        Ahi, B);
6786   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6787                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6788                        AloBhi, DAG.getConstant(32, MVT::i32));
6789   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6790                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6791                        AhiBlo, DAG.getConstant(32, MVT::i32));
6792   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
6793   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
6794   return Res;
6795 }
6796
6797
6798 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) {
6799   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
6800   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
6801   // looks for this combo and may remove the "setcc" instruction if the "setcc"
6802   // has only one use.
6803   SDNode *N = Op.getNode();
6804   SDValue LHS = N->getOperand(0);
6805   SDValue RHS = N->getOperand(1);
6806   unsigned BaseOp = 0;
6807   unsigned Cond = 0;
6808   DebugLoc dl = Op.getDebugLoc();
6809
6810   switch (Op.getOpcode()) {
6811   default: assert(0 && "Unknown ovf instruction!");
6812   case ISD::SADDO:
6813     // A subtract of one will be selected as a INC. Note that INC doesn't
6814     // set CF, so we can't do this for UADDO.
6815     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6816       if (C->getAPIntValue() == 1) {
6817         BaseOp = X86ISD::INC;
6818         Cond = X86::COND_O;
6819         break;
6820       }
6821     BaseOp = X86ISD::ADD;
6822     Cond = X86::COND_O;
6823     break;
6824   case ISD::UADDO:
6825     BaseOp = X86ISD::ADD;
6826     Cond = X86::COND_B;
6827     break;
6828   case ISD::SSUBO:
6829     // A subtract of one will be selected as a DEC. Note that DEC doesn't
6830     // set CF, so we can't do this for USUBO.
6831     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6832       if (C->getAPIntValue() == 1) {
6833         BaseOp = X86ISD::DEC;
6834         Cond = X86::COND_O;
6835         break;
6836       }
6837     BaseOp = X86ISD::SUB;
6838     Cond = X86::COND_O;
6839     break;
6840   case ISD::USUBO:
6841     BaseOp = X86ISD::SUB;
6842     Cond = X86::COND_B;
6843     break;
6844   case ISD::SMULO:
6845     BaseOp = X86ISD::SMUL;
6846     Cond = X86::COND_O;
6847     break;
6848   case ISD::UMULO:
6849     BaseOp = X86ISD::UMUL;
6850     Cond = X86::COND_B;
6851     break;
6852   }
6853
6854   // Also sets EFLAGS.
6855   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
6856   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
6857
6858   SDValue SetCC =
6859     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
6860                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
6861
6862   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
6863   return Sum;
6864 }
6865
6866 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) {
6867   MVT T = Op.getValueType();
6868   DebugLoc dl = Op.getDebugLoc();
6869   unsigned Reg = 0;
6870   unsigned size = 0;
6871   switch(T.getSimpleVT()) {
6872   default:
6873     assert(false && "Invalid value type!");
6874   case MVT::i8:  Reg = X86::AL;  size = 1; break;
6875   case MVT::i16: Reg = X86::AX;  size = 2; break;
6876   case MVT::i32: Reg = X86::EAX; size = 4; break;
6877   case MVT::i64:
6878     assert(Subtarget->is64Bit() && "Node not type legal!");
6879     Reg = X86::RAX; size = 8;
6880     break;
6881   }
6882   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), dl, Reg,
6883                                     Op.getOperand(2), SDValue());
6884   SDValue Ops[] = { cpIn.getValue(0),
6885                     Op.getOperand(1),
6886                     Op.getOperand(3),
6887                     DAG.getTargetConstant(size, MVT::i8),
6888                     cpIn.getValue(1) };
6889   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6890   SDValue Result = DAG.getNode(X86ISD::LCMPXCHG_DAG, dl, Tys, Ops, 5);
6891   SDValue cpOut =
6892     DAG.getCopyFromReg(Result.getValue(0), dl, Reg, T, Result.getValue(1));
6893   return cpOut;
6894 }
6895
6896 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
6897                                                  SelectionDAG &DAG) {
6898   assert(Subtarget->is64Bit() && "Result not type legalized?");
6899   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6900   SDValue TheChain = Op.getOperand(0);
6901   DebugLoc dl = Op.getDebugLoc();
6902   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
6903   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
6904   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
6905                                    rax.getValue(2));
6906   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
6907                             DAG.getConstant(32, MVT::i8));
6908   SDValue Ops[] = {
6909     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
6910     rdx.getValue(1)
6911   };
6912   return DAG.getMergeValues(Ops, 2, dl);
6913 }
6914
6915 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
6916   SDNode *Node = Op.getNode();
6917   DebugLoc dl = Node->getDebugLoc();
6918   MVT T = Node->getValueType(0);
6919   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
6920                               DAG.getConstant(0, T), Node->getOperand(2));
6921   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
6922                        cast<AtomicSDNode>(Node)->getMemoryVT(),
6923                        Node->getOperand(0),
6924                        Node->getOperand(1), negOp,
6925                        cast<AtomicSDNode>(Node)->getSrcValue(),
6926                        cast<AtomicSDNode>(Node)->getAlignment());
6927 }
6928
6929 /// LowerOperation - Provide custom lowering hooks for some operations.
6930 ///
6931 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
6932   switch (Op.getOpcode()) {
6933   default: assert(0 && "Should not custom lower this!");
6934   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
6935   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
6936   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6937   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6938   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
6939   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
6940   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6941   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6942   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6943   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6944   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
6945   case ISD::SHL_PARTS:
6946   case ISD::SRA_PARTS:
6947   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
6948   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
6949   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
6950   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
6951   case ISD::FABS:               return LowerFABS(Op, DAG);
6952   case ISD::FNEG:               return LowerFNEG(Op, DAG);
6953   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
6954   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6955   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
6956   case ISD::SELECT:             return LowerSELECT(Op, DAG);
6957   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
6958   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6959   case ISD::CALL:               return LowerCALL(Op, DAG);
6960   case ISD::RET:                return LowerRET(Op, DAG);
6961   case ISD::FORMAL_ARGUMENTS:   return LowerFORMAL_ARGUMENTS(Op, DAG);
6962   case ISD::VASTART:            return LowerVASTART(Op, DAG);
6963   case ISD::VAARG:              return LowerVAARG(Op, DAG);
6964   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
6965   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6966   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6967   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6968   case ISD::FRAME_TO_ARGS_OFFSET:
6969                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
6970   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
6971   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
6972   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
6973   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6974   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
6975   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
6976   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
6977   case ISD::SADDO:
6978   case ISD::UADDO:
6979   case ISD::SSUBO:
6980   case ISD::USUBO:
6981   case ISD::SMULO:
6982   case ISD::UMULO:              return LowerXALUO(Op, DAG);
6983   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
6984   }
6985 }
6986
6987 void X86TargetLowering::
6988 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
6989                         SelectionDAG &DAG, unsigned NewOp) {
6990   MVT T = Node->getValueType(0);
6991   DebugLoc dl = Node->getDebugLoc();
6992   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
6993
6994   SDValue Chain = Node->getOperand(0);
6995   SDValue In1 = Node->getOperand(1);
6996   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6997                              Node->getOperand(2), DAG.getIntPtrConstant(0));
6998   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6999                              Node->getOperand(2), DAG.getIntPtrConstant(1));
7000   // This is a generalized SDNode, not an AtomicSDNode, so it doesn't
7001   // have a MemOperand.  Pass the info through as a normal operand.
7002   SDValue LSI = DAG.getMemOperand(cast<MemSDNode>(Node)->getMemOperand());
7003   SDValue Ops[] = { Chain, In1, In2L, In2H, LSI };
7004   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
7005   SDValue Result = DAG.getNode(NewOp, dl, Tys, Ops, 5);
7006   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
7007   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7008   Results.push_back(Result.getValue(2));
7009 }
7010
7011 /// ReplaceNodeResults - Replace a node with an illegal result type
7012 /// with a new node built out of custom code.
7013 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
7014                                            SmallVectorImpl<SDValue>&Results,
7015                                            SelectionDAG &DAG) {
7016   DebugLoc dl = N->getDebugLoc();
7017   switch (N->getOpcode()) {
7018   default:
7019     assert(false && "Do not know how to custom type legalize this operation!");
7020     return;
7021   case ISD::FP_TO_SINT: {
7022     std::pair<SDValue,SDValue> Vals = FP_TO_SINTHelper(SDValue(N, 0), DAG);
7023     SDValue FIST = Vals.first, StackSlot = Vals.second;
7024     if (FIST.getNode() != 0) {
7025       MVT VT = N->getValueType(0);
7026       // Return a load from the stack slot.
7027       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot, NULL, 0));
7028     }
7029     return;
7030   }
7031   case ISD::READCYCLECOUNTER: {
7032     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7033     SDValue TheChain = N->getOperand(0);
7034     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
7035     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
7036                                      rd.getValue(1));
7037     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
7038                                      eax.getValue(2));
7039     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
7040     SDValue Ops[] = { eax, edx };
7041     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
7042     Results.push_back(edx.getValue(1));
7043     return;
7044   }
7045   case ISD::ATOMIC_CMP_SWAP: {
7046     MVT T = N->getValueType(0);
7047     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
7048     SDValue cpInL, cpInH;
7049     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7050                         DAG.getConstant(0, MVT::i32));
7051     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7052                         DAG.getConstant(1, MVT::i32));
7053     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
7054     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
7055                              cpInL.getValue(1));
7056     SDValue swapInL, swapInH;
7057     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7058                           DAG.getConstant(0, MVT::i32));
7059     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7060                           DAG.getConstant(1, MVT::i32));
7061     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
7062                                cpInH.getValue(1));
7063     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
7064                                swapInL.getValue(1));
7065     SDValue Ops[] = { swapInH.getValue(0),
7066                       N->getOperand(1),
7067                       swapInH.getValue(1) };
7068     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7069     SDValue Result = DAG.getNode(X86ISD::LCMPXCHG8_DAG, dl, Tys, Ops, 3);
7070     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
7071                                         MVT::i32, Result.getValue(1));
7072     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
7073                                         MVT::i32, cpOutL.getValue(2));
7074     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
7075     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7076     Results.push_back(cpOutH.getValue(1));
7077     return;
7078   }
7079   case ISD::ATOMIC_LOAD_ADD:
7080     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
7081     return;
7082   case ISD::ATOMIC_LOAD_AND:
7083     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
7084     return;
7085   case ISD::ATOMIC_LOAD_NAND:
7086     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
7087     return;
7088   case ISD::ATOMIC_LOAD_OR:
7089     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
7090     return;
7091   case ISD::ATOMIC_LOAD_SUB:
7092     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
7093     return;
7094   case ISD::ATOMIC_LOAD_XOR:
7095     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
7096     return;
7097   case ISD::ATOMIC_SWAP:
7098     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
7099     return;
7100   }
7101 }
7102
7103 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
7104   switch (Opcode) {
7105   default: return NULL;
7106   case X86ISD::BSF:                return "X86ISD::BSF";
7107   case X86ISD::BSR:                return "X86ISD::BSR";
7108   case X86ISD::SHLD:               return "X86ISD::SHLD";
7109   case X86ISD::SHRD:               return "X86ISD::SHRD";
7110   case X86ISD::FAND:               return "X86ISD::FAND";
7111   case X86ISD::FOR:                return "X86ISD::FOR";
7112   case X86ISD::FXOR:               return "X86ISD::FXOR";
7113   case X86ISD::FSRL:               return "X86ISD::FSRL";
7114   case X86ISD::FILD:               return "X86ISD::FILD";
7115   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
7116   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
7117   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
7118   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
7119   case X86ISD::FLD:                return "X86ISD::FLD";
7120   case X86ISD::FST:                return "X86ISD::FST";
7121   case X86ISD::CALL:               return "X86ISD::CALL";
7122   case X86ISD::TAILCALL:           return "X86ISD::TAILCALL";
7123   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
7124   case X86ISD::BT:                 return "X86ISD::BT";
7125   case X86ISD::CMP:                return "X86ISD::CMP";
7126   case X86ISD::COMI:               return "X86ISD::COMI";
7127   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
7128   case X86ISD::SETCC:              return "X86ISD::SETCC";
7129   case X86ISD::CMOV:               return "X86ISD::CMOV";
7130   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
7131   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
7132   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
7133   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
7134   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
7135   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
7136   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
7137   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
7138   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
7139   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
7140   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
7141   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
7142   case X86ISD::FMAX:               return "X86ISD::FMAX";
7143   case X86ISD::FMIN:               return "X86ISD::FMIN";
7144   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
7145   case X86ISD::FRCP:               return "X86ISD::FRCP";
7146   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
7147   case X86ISD::THREAD_POINTER:     return "X86ISD::THREAD_POINTER";
7148   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
7149   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
7150   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
7151   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
7152   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
7153   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
7154   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
7155   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
7156   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
7157   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
7158   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
7159   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
7160   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
7161   case X86ISD::VSHL:               return "X86ISD::VSHL";
7162   case X86ISD::VSRL:               return "X86ISD::VSRL";
7163   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
7164   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
7165   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
7166   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
7167   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
7168   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
7169   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
7170   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
7171   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
7172   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
7173   case X86ISD::ADD:                return "X86ISD::ADD";
7174   case X86ISD::SUB:                return "X86ISD::SUB";
7175   case X86ISD::SMUL:               return "X86ISD::SMUL";
7176   case X86ISD::UMUL:               return "X86ISD::UMUL";
7177   case X86ISD::INC:                return "X86ISD::INC";
7178   case X86ISD::DEC:                return "X86ISD::DEC";
7179   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
7180   }
7181 }
7182
7183 // isLegalAddressingMode - Return true if the addressing mode represented
7184 // by AM is legal for this target, for a load/store of the specified type.
7185 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
7186                                               const Type *Ty) const {
7187   // X86 supports extremely general addressing modes.
7188
7189   // X86 allows a sign-extended 32-bit immediate field as a displacement.
7190   if (AM.BaseOffs <= -(1LL << 32) || AM.BaseOffs >= (1LL << 32)-1)
7191     return false;
7192
7193   if (AM.BaseGV) {
7194     // We can only fold this if we don't need an extra load.
7195     if (Subtarget->GVRequiresExtraLoad(AM.BaseGV, getTargetMachine(), false))
7196       return false;
7197     // If BaseGV requires a register, we cannot also have a BaseReg.
7198     if (Subtarget->GVRequiresRegister(AM.BaseGV, getTargetMachine(), false) &&
7199         AM.HasBaseReg)
7200       return false;
7201
7202     // X86-64 only supports addr of globals in small code model.
7203     if (Subtarget->is64Bit()) {
7204       if (getTargetMachine().getCodeModel() != CodeModel::Small)
7205         return false;
7206       // If lower 4G is not available, then we must use rip-relative addressing.
7207       if (AM.BaseOffs || AM.Scale > 1)
7208         return false;
7209     }
7210   }
7211
7212   switch (AM.Scale) {
7213   case 0:
7214   case 1:
7215   case 2:
7216   case 4:
7217   case 8:
7218     // These scales always work.
7219     break;
7220   case 3:
7221   case 5:
7222   case 9:
7223     // These scales are formed with basereg+scalereg.  Only accept if there is
7224     // no basereg yet.
7225     if (AM.HasBaseReg)
7226       return false;
7227     break;
7228   default:  // Other stuff never works.
7229     return false;
7230   }
7231
7232   return true;
7233 }
7234
7235
7236 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
7237   if (!Ty1->isInteger() || !Ty2->isInteger())
7238     return false;
7239   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
7240   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
7241   if (NumBits1 <= NumBits2)
7242     return false;
7243   return Subtarget->is64Bit() || NumBits1 < 64;
7244 }
7245
7246 bool X86TargetLowering::isTruncateFree(MVT VT1, MVT VT2) const {
7247   if (!VT1.isInteger() || !VT2.isInteger())
7248     return false;
7249   unsigned NumBits1 = VT1.getSizeInBits();
7250   unsigned NumBits2 = VT2.getSizeInBits();
7251   if (NumBits1 <= NumBits2)
7252     return false;
7253   return Subtarget->is64Bit() || NumBits1 < 64;
7254 }
7255
7256 /// isShuffleMaskLegal - Targets can use this to indicate that they only
7257 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
7258 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
7259 /// are assumed to be legal.
7260 bool
7261 X86TargetLowering::isShuffleMaskLegal(SDValue Mask, MVT VT) const {
7262   // Only do shuffles on 128-bit vector types for now.
7263   // FIXME: pshufb, blends
7264   if (VT.getSizeInBits() == 64) return false;
7265   return (Mask.getNode()->getNumOperands() <= 4 ||
7266           isIdentityMask(Mask.getNode()) ||
7267           isIdentityMask(Mask.getNode(), true) ||
7268           isSplatMask(Mask.getNode())  ||
7269           X86::isPSHUFHWMask(Mask.getNode()) ||
7270           X86::isPSHUFLWMask(Mask.getNode()) ||
7271           X86::isUNPCKLMask(Mask.getNode()) ||
7272           X86::isUNPCKHMask(Mask.getNode()) ||
7273           X86::isUNPCKL_v_undef_Mask(Mask.getNode()) ||
7274           X86::isUNPCKH_v_undef_Mask(Mask.getNode()));
7275 }
7276
7277 bool
7278 X86TargetLowering::isVectorClearMaskLegal(const std::vector<SDValue> &BVOps,
7279                                           MVT EVT, SelectionDAG &DAG) const {
7280   unsigned NumElts = BVOps.size();
7281   // Only do shuffles on 128-bit vector types for now.
7282   if (EVT.getSizeInBits() * NumElts == 64) return false;
7283   if (NumElts == 2) return true;
7284   if (NumElts == 4) {
7285     return (isMOVLMask(&BVOps[0], 4)  ||
7286             isCommutedMOVL(&BVOps[0], 4, true) ||
7287             isSHUFPMask(&BVOps[0], 4) ||
7288             isCommutedSHUFP(&BVOps[0], 4));
7289   }
7290   return false;
7291 }
7292
7293 //===----------------------------------------------------------------------===//
7294 //                           X86 Scheduler Hooks
7295 //===----------------------------------------------------------------------===//
7296
7297 // private utility function
7298 MachineBasicBlock *
7299 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
7300                                                        MachineBasicBlock *MBB,
7301                                                        unsigned regOpc,
7302                                                        unsigned immOpc,
7303                                                        unsigned LoadOpc,
7304                                                        unsigned CXchgOpc,
7305                                                        unsigned copyOpc,
7306                                                        unsigned notOpc,
7307                                                        unsigned EAXreg,
7308                                                        TargetRegisterClass *RC,
7309                                                        bool invSrc) const {
7310   // For the atomic bitwise operator, we generate
7311   //   thisMBB:
7312   //   newMBB:
7313   //     ld  t1 = [bitinstr.addr]
7314   //     op  t2 = t1, [bitinstr.val]
7315   //     mov EAX = t1
7316   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7317   //     bz  newMBB
7318   //     fallthrough -->nextMBB
7319   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7320   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7321   MachineFunction::iterator MBBIter = MBB;
7322   ++MBBIter;
7323
7324   /// First build the CFG
7325   MachineFunction *F = MBB->getParent();
7326   MachineBasicBlock *thisMBB = MBB;
7327   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7328   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7329   F->insert(MBBIter, newMBB);
7330   F->insert(MBBIter, nextMBB);
7331
7332   // Move all successors to thisMBB to nextMBB
7333   nextMBB->transferSuccessors(thisMBB);
7334
7335   // Update thisMBB to fall through to newMBB
7336   thisMBB->addSuccessor(newMBB);
7337
7338   // newMBB jumps to itself and fall through to nextMBB
7339   newMBB->addSuccessor(nextMBB);
7340   newMBB->addSuccessor(newMBB);
7341
7342   // Insert instructions into newMBB based on incoming instruction
7343   assert(bInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7344          "unexpected number of operands");
7345   DebugLoc dl = bInstr->getDebugLoc();
7346   MachineOperand& destOper = bInstr->getOperand(0);
7347   MachineOperand* argOpers[2 + X86AddrNumOperands];
7348   int numArgs = bInstr->getNumOperands() - 1;
7349   for (int i=0; i < numArgs; ++i)
7350     argOpers[i] = &bInstr->getOperand(i+1);
7351
7352   // x86 address has 4 operands: base, index, scale, and displacement
7353   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7354   int valArgIndx = lastAddrIndx + 1;
7355
7356   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7357   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
7358   for (int i=0; i <= lastAddrIndx; ++i)
7359     (*MIB).addOperand(*argOpers[i]);
7360
7361   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
7362   if (invSrc) {
7363     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
7364   }
7365   else
7366     tt = t1;
7367
7368   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7369   assert((argOpers[valArgIndx]->isReg() ||
7370           argOpers[valArgIndx]->isImm()) &&
7371          "invalid operand");
7372   if (argOpers[valArgIndx]->isReg())
7373     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
7374   else
7375     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
7376   MIB.addReg(tt);
7377   (*MIB).addOperand(*argOpers[valArgIndx]);
7378
7379   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), EAXreg);
7380   MIB.addReg(t1);
7381
7382   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
7383   for (int i=0; i <= lastAddrIndx; ++i)
7384     (*MIB).addOperand(*argOpers[i]);
7385   MIB.addReg(t2);
7386   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7387   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7388
7389   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), destOper.getReg());
7390   MIB.addReg(EAXreg);
7391
7392   // insert branch
7393   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7394
7395   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7396   return nextMBB;
7397 }
7398
7399 // private utility function:  64 bit atomics on 32 bit host.
7400 MachineBasicBlock *
7401 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
7402                                                        MachineBasicBlock *MBB,
7403                                                        unsigned regOpcL,
7404                                                        unsigned regOpcH,
7405                                                        unsigned immOpcL,
7406                                                        unsigned immOpcH,
7407                                                        bool invSrc) const {
7408   // For the atomic bitwise operator, we generate
7409   //   thisMBB (instructions are in pairs, except cmpxchg8b)
7410   //     ld t1,t2 = [bitinstr.addr]
7411   //   newMBB:
7412   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
7413   //     op  t5, t6 <- out1, out2, [bitinstr.val]
7414   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
7415   //     mov ECX, EBX <- t5, t6
7416   //     mov EAX, EDX <- t1, t2
7417   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
7418   //     mov t3, t4 <- EAX, EDX
7419   //     bz  newMBB
7420   //     result in out1, out2
7421   //     fallthrough -->nextMBB
7422
7423   const TargetRegisterClass *RC = X86::GR32RegisterClass;
7424   const unsigned LoadOpc = X86::MOV32rm;
7425   const unsigned copyOpc = X86::MOV32rr;
7426   const unsigned NotOpc = X86::NOT32r;
7427   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7428   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7429   MachineFunction::iterator MBBIter = MBB;
7430   ++MBBIter;
7431
7432   /// First build the CFG
7433   MachineFunction *F = MBB->getParent();
7434   MachineBasicBlock *thisMBB = MBB;
7435   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7436   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7437   F->insert(MBBIter, newMBB);
7438   F->insert(MBBIter, nextMBB);
7439
7440   // Move all successors to thisMBB to nextMBB
7441   nextMBB->transferSuccessors(thisMBB);
7442
7443   // Update thisMBB to fall through to newMBB
7444   thisMBB->addSuccessor(newMBB);
7445
7446   // newMBB jumps to itself and fall through to nextMBB
7447   newMBB->addSuccessor(nextMBB);
7448   newMBB->addSuccessor(newMBB);
7449
7450   DebugLoc dl = bInstr->getDebugLoc();
7451   // Insert instructions into newMBB based on incoming instruction
7452   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
7453   assert(bInstr->getNumOperands() < X86AddrNumOperands + 14 &&
7454          "unexpected number of operands");
7455   MachineOperand& dest1Oper = bInstr->getOperand(0);
7456   MachineOperand& dest2Oper = bInstr->getOperand(1);
7457   MachineOperand* argOpers[2 + X86AddrNumOperands];
7458   for (int i=0; i < 2 + X86AddrNumOperands; ++i)
7459     argOpers[i] = &bInstr->getOperand(i+2);
7460
7461   // x86 address has 4 operands: base, index, scale, and displacement
7462   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7463
7464   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7465   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
7466   for (int i=0; i <= lastAddrIndx; ++i)
7467     (*MIB).addOperand(*argOpers[i]);
7468   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7469   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
7470   // add 4 to displacement.
7471   for (int i=0; i <= lastAddrIndx-1; ++i)
7472     (*MIB).addOperand(*argOpers[i]);
7473   MachineOperand newOp3 = *(argOpers[3]);
7474   if (newOp3.isImm())
7475     newOp3.setImm(newOp3.getImm()+4);
7476   else
7477     newOp3.setOffset(newOp3.getOffset()+4);
7478   (*MIB).addOperand(newOp3);
7479
7480   // t3/4 are defined later, at the bottom of the loop
7481   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
7482   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
7483   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
7484     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
7485   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
7486     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
7487
7488   unsigned tt1 = F->getRegInfo().createVirtualRegister(RC);
7489   unsigned tt2 = F->getRegInfo().createVirtualRegister(RC);
7490   if (invSrc) {
7491     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt1).addReg(t1);
7492     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt2).addReg(t2);
7493   } else {
7494     tt1 = t1;
7495     tt2 = t2;
7496   }
7497
7498   int valArgIndx = lastAddrIndx + 1;
7499   assert((argOpers[valArgIndx]->isReg() ||
7500           argOpers[valArgIndx]->isImm()) &&
7501          "invalid operand");
7502   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
7503   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
7504   if (argOpers[valArgIndx]->isReg())
7505     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
7506   else
7507     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
7508   if (regOpcL != X86::MOV32rr)
7509     MIB.addReg(tt1);
7510   (*MIB).addOperand(*argOpers[valArgIndx]);
7511   assert(argOpers[valArgIndx + 1]->isReg() ==
7512          argOpers[valArgIndx]->isReg());
7513   assert(argOpers[valArgIndx + 1]->isImm() ==
7514          argOpers[valArgIndx]->isImm());
7515   if (argOpers[valArgIndx + 1]->isReg())
7516     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
7517   else
7518     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
7519   if (regOpcH != X86::MOV32rr)
7520     MIB.addReg(tt2);
7521   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
7522
7523   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EAX);
7524   MIB.addReg(t1);
7525   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EDX);
7526   MIB.addReg(t2);
7527
7528   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EBX);
7529   MIB.addReg(t5);
7530   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::ECX);
7531   MIB.addReg(t6);
7532
7533   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
7534   for (int i=0; i <= lastAddrIndx; ++i)
7535     (*MIB).addOperand(*argOpers[i]);
7536
7537   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7538   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7539
7540   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t3);
7541   MIB.addReg(X86::EAX);
7542   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t4);
7543   MIB.addReg(X86::EDX);
7544
7545   // insert branch
7546   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7547
7548   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7549   return nextMBB;
7550 }
7551
7552 // private utility function
7553 MachineBasicBlock *
7554 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
7555                                                       MachineBasicBlock *MBB,
7556                                                       unsigned cmovOpc) const {
7557   // For the atomic min/max operator, we generate
7558   //   thisMBB:
7559   //   newMBB:
7560   //     ld t1 = [min/max.addr]
7561   //     mov t2 = [min/max.val]
7562   //     cmp  t1, t2
7563   //     cmov[cond] t2 = t1
7564   //     mov EAX = t1
7565   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7566   //     bz   newMBB
7567   //     fallthrough -->nextMBB
7568   //
7569   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7570   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7571   MachineFunction::iterator MBBIter = MBB;
7572   ++MBBIter;
7573
7574   /// First build the CFG
7575   MachineFunction *F = MBB->getParent();
7576   MachineBasicBlock *thisMBB = MBB;
7577   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7578   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7579   F->insert(MBBIter, newMBB);
7580   F->insert(MBBIter, nextMBB);
7581
7582   // Move all successors to thisMBB to nextMBB
7583   nextMBB->transferSuccessors(thisMBB);
7584
7585   // Update thisMBB to fall through to newMBB
7586   thisMBB->addSuccessor(newMBB);
7587
7588   // newMBB jumps to newMBB and fall through to nextMBB
7589   newMBB->addSuccessor(nextMBB);
7590   newMBB->addSuccessor(newMBB);
7591
7592   DebugLoc dl = mInstr->getDebugLoc();
7593   // Insert instructions into newMBB based on incoming instruction
7594   assert(mInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7595          "unexpected number of operands");
7596   MachineOperand& destOper = mInstr->getOperand(0);
7597   MachineOperand* argOpers[2 + X86AddrNumOperands];
7598   int numArgs = mInstr->getNumOperands() - 1;
7599   for (int i=0; i < numArgs; ++i)
7600     argOpers[i] = &mInstr->getOperand(i+1);
7601
7602   // x86 address has 4 operands: base, index, scale, and displacement
7603   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7604   int valArgIndx = lastAddrIndx + 1;
7605
7606   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7607   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
7608   for (int i=0; i <= lastAddrIndx; ++i)
7609     (*MIB).addOperand(*argOpers[i]);
7610
7611   // We only support register and immediate values
7612   assert((argOpers[valArgIndx]->isReg() ||
7613           argOpers[valArgIndx]->isImm()) &&
7614          "invalid operand");
7615
7616   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7617   if (argOpers[valArgIndx]->isReg())
7618     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7619   else
7620     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7621   (*MIB).addOperand(*argOpers[valArgIndx]);
7622
7623   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), X86::EAX);
7624   MIB.addReg(t1);
7625
7626   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
7627   MIB.addReg(t1);
7628   MIB.addReg(t2);
7629
7630   // Generate movc
7631   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7632   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
7633   MIB.addReg(t2);
7634   MIB.addReg(t1);
7635
7636   // Cmp and exchange if none has modified the memory location
7637   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
7638   for (int i=0; i <= lastAddrIndx; ++i)
7639     (*MIB).addOperand(*argOpers[i]);
7640   MIB.addReg(t3);
7641   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7642   (*MIB).addMemOperand(*F, *mInstr->memoperands_begin());
7643
7644   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), destOper.getReg());
7645   MIB.addReg(X86::EAX);
7646
7647   // insert branch
7648   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7649
7650   F->DeleteMachineInstr(mInstr);   // The pseudo instruction is gone now.
7651   return nextMBB;
7652 }
7653
7654
7655 MachineBasicBlock *
7656 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7657                                                MachineBasicBlock *BB) const {
7658   DebugLoc dl = MI->getDebugLoc();
7659   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7660   switch (MI->getOpcode()) {
7661   default: assert(false && "Unexpected instr type to insert");
7662   case X86::CMOV_V1I64:
7663   case X86::CMOV_FR32:
7664   case X86::CMOV_FR64:
7665   case X86::CMOV_V4F32:
7666   case X86::CMOV_V2F64:
7667   case X86::CMOV_V2I64: {
7668     // To "insert" a SELECT_CC instruction, we actually have to insert the
7669     // diamond control-flow pattern.  The incoming instruction knows the
7670     // destination vreg to set, the condition code register to branch on, the
7671     // true/false values to select between, and a branch opcode to use.
7672     const BasicBlock *LLVM_BB = BB->getBasicBlock();
7673     MachineFunction::iterator It = BB;
7674     ++It;
7675
7676     //  thisMBB:
7677     //  ...
7678     //   TrueVal = ...
7679     //   cmpTY ccX, r1, r2
7680     //   bCC copy1MBB
7681     //   fallthrough --> copy0MBB
7682     MachineBasicBlock *thisMBB = BB;
7683     MachineFunction *F = BB->getParent();
7684     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7685     MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7686     unsigned Opc =
7687       X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
7688     BuildMI(BB, dl, TII->get(Opc)).addMBB(sinkMBB);
7689     F->insert(It, copy0MBB);
7690     F->insert(It, sinkMBB);
7691     // Update machine-CFG edges by transferring all successors of the current
7692     // block to the new block which will contain the Phi node for the select.
7693     sinkMBB->transferSuccessors(BB);
7694
7695     // Add the true and fallthrough blocks as its successors.
7696     BB->addSuccessor(copy0MBB);
7697     BB->addSuccessor(sinkMBB);
7698
7699     //  copy0MBB:
7700     //   %FalseValue = ...
7701     //   # fallthrough to sinkMBB
7702     BB = copy0MBB;
7703
7704     // Update machine-CFG edges
7705     BB->addSuccessor(sinkMBB);
7706
7707     //  sinkMBB:
7708     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7709     //  ...
7710     BB = sinkMBB;
7711     BuildMI(BB, dl, TII->get(X86::PHI), MI->getOperand(0).getReg())
7712       .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
7713       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7714
7715     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7716     return BB;
7717   }
7718
7719   case X86::FP32_TO_INT16_IN_MEM:
7720   case X86::FP32_TO_INT32_IN_MEM:
7721   case X86::FP32_TO_INT64_IN_MEM:
7722   case X86::FP64_TO_INT16_IN_MEM:
7723   case X86::FP64_TO_INT32_IN_MEM:
7724   case X86::FP64_TO_INT64_IN_MEM:
7725   case X86::FP80_TO_INT16_IN_MEM:
7726   case X86::FP80_TO_INT32_IN_MEM:
7727   case X86::FP80_TO_INT64_IN_MEM: {
7728     // Change the floating point control register to use "round towards zero"
7729     // mode when truncating to an integer value.
7730     MachineFunction *F = BB->getParent();
7731     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2);
7732     addFrameReference(BuildMI(BB, dl, TII->get(X86::FNSTCW16m)), CWFrameIdx);
7733
7734     // Load the old value of the high byte of the control word...
7735     unsigned OldCW =
7736       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
7737     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16rm), OldCW),
7738                       CWFrameIdx);
7739
7740     // Set the high part to be round to zero...
7741     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16mi)), CWFrameIdx)
7742       .addImm(0xC7F);
7743
7744     // Reload the modified control word now...
7745     addFrameReference(BuildMI(BB, dl, TII->get(X86::FLDCW16m)), CWFrameIdx);
7746
7747     // Restore the memory image of control word to original value
7748     addFrameReference(BuildMI(BB, dl, TII->get(X86::MOV16mr)), CWFrameIdx)
7749       .addReg(OldCW);
7750
7751     // Get the X86 opcode to use.
7752     unsigned Opc;
7753     switch (MI->getOpcode()) {
7754     default: assert(0 && "illegal opcode!");
7755     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
7756     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
7757     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
7758     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
7759     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
7760     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
7761     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
7762     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
7763     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
7764     }
7765
7766     X86AddressMode AM;
7767     MachineOperand &Op = MI->getOperand(0);
7768     if (Op.isReg()) {
7769       AM.BaseType = X86AddressMode::RegBase;
7770       AM.Base.Reg = Op.getReg();
7771     } else {
7772       AM.BaseType = X86AddressMode::FrameIndexBase;
7773       AM.Base.FrameIndex = Op.getIndex();
7774     }
7775     Op = MI->getOperand(1);
7776     if (Op.isImm())
7777       AM.Scale = Op.getImm();
7778     Op = MI->getOperand(2);
7779     if (Op.isImm())
7780       AM.IndexReg = Op.getImm();
7781     Op = MI->getOperand(3);
7782     if (Op.isGlobal()) {
7783       AM.GV = Op.getGlobal();
7784     } else {
7785       AM.Disp = Op.getImm();
7786     }
7787     addFullAddress(BuildMI(BB, dl, TII->get(Opc)), AM)
7788                       .addReg(MI->getOperand(4).getReg());
7789
7790     // Reload the original control word now.
7791     addFrameReference(BuildMI(BB, dl, TII->get(X86::FLDCW16m)), CWFrameIdx);
7792
7793     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7794     return BB;
7795   }
7796   case X86::ATOMAND32:
7797     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7798                                                X86::AND32ri, X86::MOV32rm,
7799                                                X86::LCMPXCHG32, X86::MOV32rr,
7800                                                X86::NOT32r, X86::EAX,
7801                                                X86::GR32RegisterClass);
7802   case X86::ATOMOR32:
7803     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
7804                                                X86::OR32ri, X86::MOV32rm,
7805                                                X86::LCMPXCHG32, X86::MOV32rr,
7806                                                X86::NOT32r, X86::EAX,
7807                                                X86::GR32RegisterClass);
7808   case X86::ATOMXOR32:
7809     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
7810                                                X86::XOR32ri, X86::MOV32rm,
7811                                                X86::LCMPXCHG32, X86::MOV32rr,
7812                                                X86::NOT32r, X86::EAX,
7813                                                X86::GR32RegisterClass);
7814   case X86::ATOMNAND32:
7815     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7816                                                X86::AND32ri, X86::MOV32rm,
7817                                                X86::LCMPXCHG32, X86::MOV32rr,
7818                                                X86::NOT32r, X86::EAX,
7819                                                X86::GR32RegisterClass, true);
7820   case X86::ATOMMIN32:
7821     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
7822   case X86::ATOMMAX32:
7823     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
7824   case X86::ATOMUMIN32:
7825     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
7826   case X86::ATOMUMAX32:
7827     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
7828
7829   case X86::ATOMAND16:
7830     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7831                                                X86::AND16ri, X86::MOV16rm,
7832                                                X86::LCMPXCHG16, X86::MOV16rr,
7833                                                X86::NOT16r, X86::AX,
7834                                                X86::GR16RegisterClass);
7835   case X86::ATOMOR16:
7836     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
7837                                                X86::OR16ri, X86::MOV16rm,
7838                                                X86::LCMPXCHG16, X86::MOV16rr,
7839                                                X86::NOT16r, X86::AX,
7840                                                X86::GR16RegisterClass);
7841   case X86::ATOMXOR16:
7842     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
7843                                                X86::XOR16ri, X86::MOV16rm,
7844                                                X86::LCMPXCHG16, X86::MOV16rr,
7845                                                X86::NOT16r, X86::AX,
7846                                                X86::GR16RegisterClass);
7847   case X86::ATOMNAND16:
7848     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7849                                                X86::AND16ri, X86::MOV16rm,
7850                                                X86::LCMPXCHG16, X86::MOV16rr,
7851                                                X86::NOT16r, X86::AX,
7852                                                X86::GR16RegisterClass, true);
7853   case X86::ATOMMIN16:
7854     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
7855   case X86::ATOMMAX16:
7856     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
7857   case X86::ATOMUMIN16:
7858     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
7859   case X86::ATOMUMAX16:
7860     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
7861
7862   case X86::ATOMAND8:
7863     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7864                                                X86::AND8ri, X86::MOV8rm,
7865                                                X86::LCMPXCHG8, X86::MOV8rr,
7866                                                X86::NOT8r, X86::AL,
7867                                                X86::GR8RegisterClass);
7868   case X86::ATOMOR8:
7869     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
7870                                                X86::OR8ri, X86::MOV8rm,
7871                                                X86::LCMPXCHG8, X86::MOV8rr,
7872                                                X86::NOT8r, X86::AL,
7873                                                X86::GR8RegisterClass);
7874   case X86::ATOMXOR8:
7875     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
7876                                                X86::XOR8ri, X86::MOV8rm,
7877                                                X86::LCMPXCHG8, X86::MOV8rr,
7878                                                X86::NOT8r, X86::AL,
7879                                                X86::GR8RegisterClass);
7880   case X86::ATOMNAND8:
7881     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7882                                                X86::AND8ri, X86::MOV8rm,
7883                                                X86::LCMPXCHG8, X86::MOV8rr,
7884                                                X86::NOT8r, X86::AL,
7885                                                X86::GR8RegisterClass, true);
7886   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
7887   // This group is for 64-bit host.
7888   case X86::ATOMAND64:
7889     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
7890                                                X86::AND64ri32, X86::MOV64rm,
7891                                                X86::LCMPXCHG64, X86::MOV64rr,
7892                                                X86::NOT64r, X86::RAX,
7893                                                X86::GR64RegisterClass);
7894   case X86::ATOMOR64:
7895     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
7896                                                X86::OR64ri32, X86::MOV64rm,
7897                                                X86::LCMPXCHG64, X86::MOV64rr,
7898                                                X86::NOT64r, X86::RAX,
7899                                                X86::GR64RegisterClass);
7900   case X86::ATOMXOR64:
7901     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
7902                                                X86::XOR64ri32, X86::MOV64rm,
7903                                                X86::LCMPXCHG64, X86::MOV64rr,
7904                                                X86::NOT64r, X86::RAX,
7905                                                X86::GR64RegisterClass);
7906   case X86::ATOMNAND64:
7907     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
7908                                                X86::AND64ri32, X86::MOV64rm,
7909                                                X86::LCMPXCHG64, X86::MOV64rr,
7910                                                X86::NOT64r, X86::RAX,
7911                                                X86::GR64RegisterClass, true);
7912   case X86::ATOMMIN64:
7913     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
7914   case X86::ATOMMAX64:
7915     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
7916   case X86::ATOMUMIN64:
7917     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
7918   case X86::ATOMUMAX64:
7919     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
7920
7921   // This group does 64-bit operations on a 32-bit host.
7922   case X86::ATOMAND6432:
7923     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7924                                                X86::AND32rr, X86::AND32rr,
7925                                                X86::AND32ri, X86::AND32ri,
7926                                                false);
7927   case X86::ATOMOR6432:
7928     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7929                                                X86::OR32rr, X86::OR32rr,
7930                                                X86::OR32ri, X86::OR32ri,
7931                                                false);
7932   case X86::ATOMXOR6432:
7933     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7934                                                X86::XOR32rr, X86::XOR32rr,
7935                                                X86::XOR32ri, X86::XOR32ri,
7936                                                false);
7937   case X86::ATOMNAND6432:
7938     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7939                                                X86::AND32rr, X86::AND32rr,
7940                                                X86::AND32ri, X86::AND32ri,
7941                                                true);
7942   case X86::ATOMADD6432:
7943     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7944                                                X86::ADD32rr, X86::ADC32rr,
7945                                                X86::ADD32ri, X86::ADC32ri,
7946                                                false);
7947   case X86::ATOMSUB6432:
7948     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7949                                                X86::SUB32rr, X86::SBB32rr,
7950                                                X86::SUB32ri, X86::SBB32ri,
7951                                                false);
7952   case X86::ATOMSWAP6432:
7953     return EmitAtomicBit6432WithCustomInserter(MI, BB,
7954                                                X86::MOV32rr, X86::MOV32rr,
7955                                                X86::MOV32ri, X86::MOV32ri,
7956                                                false);
7957   }
7958 }
7959
7960 //===----------------------------------------------------------------------===//
7961 //                           X86 Optimization Hooks
7962 //===----------------------------------------------------------------------===//
7963
7964 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
7965                                                        const APInt &Mask,
7966                                                        APInt &KnownZero,
7967                                                        APInt &KnownOne,
7968                                                        const SelectionDAG &DAG,
7969                                                        unsigned Depth) const {
7970   unsigned Opc = Op.getOpcode();
7971   assert((Opc >= ISD::BUILTIN_OP_END ||
7972           Opc == ISD::INTRINSIC_WO_CHAIN ||
7973           Opc == ISD::INTRINSIC_W_CHAIN ||
7974           Opc == ISD::INTRINSIC_VOID) &&
7975          "Should use MaskedValueIsZero if you don't know whether Op"
7976          " is a target node!");
7977
7978   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
7979   switch (Opc) {
7980   default: break;
7981   case X86ISD::ADD:
7982   case X86ISD::SUB:
7983   case X86ISD::SMUL:
7984   case X86ISD::UMUL:
7985   case X86ISD::INC:
7986   case X86ISD::DEC:
7987     // These nodes' second result is a boolean.
7988     if (Op.getResNo() == 0)
7989       break;
7990     // Fallthrough
7991   case X86ISD::SETCC:
7992     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
7993                                        Mask.getBitWidth() - 1);
7994     break;
7995   }
7996 }
7997
7998 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
7999 /// node is a GlobalAddress + offset.
8000 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
8001                                        GlobalValue* &GA, int64_t &Offset) const{
8002   if (N->getOpcode() == X86ISD::Wrapper) {
8003     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
8004       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
8005       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
8006       return true;
8007     }
8008   }
8009   return TargetLowering::isGAPlusOffset(N, GA, Offset);
8010 }
8011
8012 static bool isBaseAlignmentOfN(unsigned N, SDNode *Base,
8013                                const TargetLowering &TLI) {
8014   GlobalValue *GV;
8015   int64_t Offset = 0;
8016   if (TLI.isGAPlusOffset(Base, GV, Offset))
8017     return (GV->getAlignment() >= N && (Offset % N) == 0);
8018   // DAG combine handles the stack object case.
8019   return false;
8020 }
8021
8022 static bool EltsFromConsecutiveLoads(SDNode *N, SDValue PermMask,
8023                                      unsigned NumElems, MVT EVT,
8024                                      SDNode *&Base,
8025                                      SelectionDAG &DAG, MachineFrameInfo *MFI,
8026                                      const TargetLowering &TLI) {
8027   Base = NULL;
8028   for (unsigned i = 0; i < NumElems; ++i) {
8029     SDValue Idx = PermMask.getOperand(i);
8030     if (Idx.getOpcode() == ISD::UNDEF) {
8031       if (!Base)
8032         return false;
8033       continue;
8034     }
8035
8036     SDValue Elt = DAG.getShuffleScalarElt(N, i);
8037     if (!Elt.getNode() ||
8038         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
8039       return false;
8040     if (!Base) {
8041       Base = Elt.getNode();
8042       if (Base->getOpcode() == ISD::UNDEF)
8043         return false;
8044       continue;
8045     }
8046     if (Elt.getOpcode() == ISD::UNDEF)
8047       continue;
8048
8049     if (!TLI.isConsecutiveLoad(Elt.getNode(), Base,
8050                                EVT.getSizeInBits()/8, i, MFI))
8051       return false;
8052   }
8053   return true;
8054 }
8055
8056 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
8057 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
8058 /// if the load addresses are consecutive, non-overlapping, and in the right
8059 /// order.
8060 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
8061                                        const TargetLowering &TLI) {
8062   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
8063   DebugLoc dl = N->getDebugLoc();
8064   MVT VT = N->getValueType(0);
8065   MVT EVT = VT.getVectorElementType();
8066   SDValue PermMask = N->getOperand(2);
8067   unsigned NumElems = PermMask.getNumOperands();
8068   SDNode *Base = NULL;
8069   if (!EltsFromConsecutiveLoads(N, PermMask, NumElems, EVT, Base,
8070                                 DAG, MFI, TLI))
8071     return SDValue();
8072
8073   LoadSDNode *LD = cast<LoadSDNode>(Base);
8074   if (isBaseAlignmentOfN(16, Base->getOperand(1).getNode(), TLI))
8075     return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8076                        LD->getSrcValue(), LD->getSrcValueOffset(),
8077                        LD->isVolatile());
8078   return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8079                      LD->getSrcValue(), LD->getSrcValueOffset(),
8080                      LD->isVolatile(), LD->getAlignment());
8081 }
8082
8083 /// PerformBuildVectorCombine - build_vector 0,(load i64 / f64) -> movq / movsd.
8084 static SDValue PerformBuildVectorCombine(SDNode *N, SelectionDAG &DAG,
8085                                          TargetLowering::DAGCombinerInfo &DCI,
8086                                          const X86Subtarget *Subtarget,
8087                                          const TargetLowering &TLI) {
8088   unsigned NumOps = N->getNumOperands();
8089   DebugLoc dl = N->getDebugLoc();
8090
8091   // Ignore single operand BUILD_VECTOR.
8092   if (NumOps == 1)
8093     return SDValue();
8094
8095   MVT VT = N->getValueType(0);
8096   MVT EVT = VT.getVectorElementType();
8097   if ((EVT != MVT::i64 && EVT != MVT::f64) || Subtarget->is64Bit())
8098     // We are looking for load i64 and zero extend. We want to transform
8099     // it before legalizer has a chance to expand it. Also look for i64
8100     // BUILD_PAIR bit casted to f64.
8101     return SDValue();
8102   // This must be an insertion into a zero vector.
8103   SDValue HighElt = N->getOperand(1);
8104   if (!isZeroNode(HighElt))
8105     return SDValue();
8106
8107   // Value must be a load.
8108   SDNode *Base = N->getOperand(0).getNode();
8109   if (!isa<LoadSDNode>(Base)) {
8110     if (Base->getOpcode() != ISD::BIT_CONVERT)
8111       return SDValue();
8112     Base = Base->getOperand(0).getNode();
8113     if (!isa<LoadSDNode>(Base))
8114       return SDValue();
8115   }
8116
8117   // Transform it into VZEXT_LOAD addr.
8118   LoadSDNode *LD = cast<LoadSDNode>(Base);
8119
8120   // Load must not be an extload.
8121   if (LD->getExtensionType() != ISD::NON_EXTLOAD)
8122     return SDValue();
8123
8124   // Load type should legal type so we don't have to legalize it.
8125   if (!TLI.isTypeLegal(VT))
8126     return SDValue();
8127
8128   SDVTList Tys = DAG.getVTList(VT, MVT::Other);
8129   SDValue Ops[] = { LD->getChain(), LD->getBasePtr() };
8130   SDValue ResNode = DAG.getNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2);
8131   TargetLowering::TargetLoweringOpt TLO(DAG);
8132   TLO.CombineTo(SDValue(Base, 1), ResNode.getValue(1));
8133   DCI.CommitTargetLoweringOpt(TLO);
8134   return ResNode;
8135 }
8136
8137 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
8138 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
8139                                     const X86Subtarget *Subtarget) {
8140   DebugLoc DL = N->getDebugLoc();
8141   SDValue Cond = N->getOperand(0);
8142   // Get the LHS/RHS of the select.
8143   SDValue LHS = N->getOperand(1);
8144   SDValue RHS = N->getOperand(2);
8145   
8146   // If we have SSE[12] support, try to form min/max nodes.
8147   if (Subtarget->hasSSE2() &&
8148       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
8149       Cond.getOpcode() == ISD::SETCC) {
8150     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
8151
8152     unsigned Opcode = 0;
8153     if (LHS == Cond.getOperand(0) && RHS == Cond.getOperand(1)) {
8154       switch (CC) {
8155       default: break;
8156       case ISD::SETOLE: // (X <= Y) ? X : Y -> min
8157       case ISD::SETULE:
8158       case ISD::SETLE:
8159         if (!UnsafeFPMath) break;
8160         // FALL THROUGH.
8161       case ISD::SETOLT:  // (X olt/lt Y) ? X : Y -> min
8162       case ISD::SETLT:
8163         Opcode = X86ISD::FMIN;
8164         break;
8165
8166       case ISD::SETOGT: // (X > Y) ? X : Y -> max
8167       case ISD::SETUGT:
8168       case ISD::SETGT:
8169         if (!UnsafeFPMath) break;
8170         // FALL THROUGH.
8171       case ISD::SETUGE:  // (X uge/ge Y) ? X : Y -> max
8172       case ISD::SETGE:
8173         Opcode = X86ISD::FMAX;
8174         break;
8175       }
8176     } else if (LHS == Cond.getOperand(1) && RHS == Cond.getOperand(0)) {
8177       switch (CC) {
8178       default: break;
8179       case ISD::SETOGT: // (X > Y) ? Y : X -> min
8180       case ISD::SETUGT:
8181       case ISD::SETGT:
8182         if (!UnsafeFPMath) break;
8183         // FALL THROUGH.
8184       case ISD::SETUGE:  // (X uge/ge Y) ? Y : X -> min
8185       case ISD::SETGE:
8186         Opcode = X86ISD::FMIN;
8187         break;
8188
8189       case ISD::SETOLE:   // (X <= Y) ? Y : X -> max
8190       case ISD::SETULE:
8191       case ISD::SETLE:
8192         if (!UnsafeFPMath) break;
8193         // FALL THROUGH.
8194       case ISD::SETOLT:   // (X olt/lt Y) ? Y : X -> max
8195       case ISD::SETLT:
8196         Opcode = X86ISD::FMAX;
8197         break;
8198       }
8199     }
8200
8201     if (Opcode)
8202       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
8203   }
8204   
8205   // If this is a select between two integer constants, try to do some
8206   // optimizations.
8207   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
8208     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
8209       // Don't do this for crazy integer types.
8210       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
8211         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
8212         // so that TrueC (the true value) is larger than FalseC.
8213         bool NeedsCondInvert = false;
8214         
8215         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
8216             // Efficiently invertible.
8217             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
8218              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
8219               isa<ConstantSDNode>(Cond.getOperand(1))))) {
8220           NeedsCondInvert = true;
8221           std::swap(TrueC, FalseC);
8222         }
8223    
8224         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
8225         if (FalseC->getAPIntValue() == 0 &&
8226             TrueC->getAPIntValue().isPowerOf2()) {
8227           if (NeedsCondInvert) // Invert the condition if needed.
8228             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8229                                DAG.getConstant(1, Cond.getValueType()));
8230           
8231           // Zero extend the condition if needed.
8232           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
8233           
8234           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8235           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
8236                              DAG.getConstant(ShAmt, MVT::i8));
8237         }
8238         
8239         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
8240         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8241           if (NeedsCondInvert) // Invert the condition if needed.
8242             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8243                                DAG.getConstant(1, Cond.getValueType()));
8244           
8245           // Zero extend the condition if needed.
8246           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8247                              FalseC->getValueType(0), Cond);
8248           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8249                              SDValue(FalseC, 0));
8250         }
8251         
8252         // Optimize cases that will turn into an LEA instruction.  This requires
8253         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8254         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8255           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8256           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8257           
8258           bool isFastMultiplier = false;
8259           if (Diff < 10) {
8260             switch ((unsigned char)Diff) {
8261               default: break;
8262               case 1:  // result = add base, cond
8263               case 2:  // result = lea base(    , cond*2)
8264               case 3:  // result = lea base(cond, cond*2)
8265               case 4:  // result = lea base(    , cond*4)
8266               case 5:  // result = lea base(cond, cond*4)
8267               case 8:  // result = lea base(    , cond*8)
8268               case 9:  // result = lea base(cond, cond*8)
8269                 isFastMultiplier = true;
8270                 break;
8271             }
8272           }
8273           
8274           if (isFastMultiplier) {
8275             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8276             if (NeedsCondInvert) // Invert the condition if needed.
8277               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8278                                  DAG.getConstant(1, Cond.getValueType()));
8279             
8280             // Zero extend the condition if needed.
8281             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8282                                Cond);
8283             // Scale the condition by the difference.
8284             if (Diff != 1)
8285               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8286                                  DAG.getConstant(Diff, Cond.getValueType()));
8287             
8288             // Add the base if non-zero.
8289             if (FalseC->getAPIntValue() != 0)
8290               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8291                                  SDValue(FalseC, 0));
8292             return Cond;
8293           }
8294         }      
8295       }
8296   }
8297       
8298   return SDValue();
8299 }
8300
8301 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
8302 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
8303                                   TargetLowering::DAGCombinerInfo &DCI) {
8304   DebugLoc DL = N->getDebugLoc();
8305   
8306   // If the flag operand isn't dead, don't touch this CMOV.
8307   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
8308     return SDValue();
8309   
8310   // If this is a select between two integer constants, try to do some
8311   // optimizations.  Note that the operands are ordered the opposite of SELECT
8312   // operands.
8313   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
8314     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8315       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
8316       // larger than FalseC (the false value).
8317       X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
8318         
8319       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
8320         CC = X86::GetOppositeBranchCondition(CC);
8321         std::swap(TrueC, FalseC);
8322       }
8323         
8324       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
8325       // This is efficient for any integer data type (including i8/i16) and
8326       // shift amount.
8327       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
8328         SDValue Cond = N->getOperand(3);
8329         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8330                            DAG.getConstant(CC, MVT::i8), Cond);
8331       
8332         // Zero extend the condition if needed.
8333         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
8334         
8335         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8336         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
8337                            DAG.getConstant(ShAmt, MVT::i8));
8338         if (N->getNumValues() == 2)  // Dead flag value?
8339           return DCI.CombineTo(N, Cond, SDValue());
8340         return Cond;
8341       }
8342       
8343       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
8344       // for any integer data type, including i8/i16.
8345       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8346         SDValue Cond = N->getOperand(3);
8347         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8348                            DAG.getConstant(CC, MVT::i8), Cond);
8349         
8350         // Zero extend the condition if needed.
8351         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8352                            FalseC->getValueType(0), Cond);
8353         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8354                            SDValue(FalseC, 0));
8355         
8356         if (N->getNumValues() == 2)  // Dead flag value?
8357           return DCI.CombineTo(N, Cond, SDValue());
8358         return Cond;
8359       }
8360       
8361       // Optimize cases that will turn into an LEA instruction.  This requires
8362       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8363       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8364         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8365         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8366        
8367         bool isFastMultiplier = false;
8368         if (Diff < 10) {
8369           switch ((unsigned char)Diff) {
8370           default: break;
8371           case 1:  // result = add base, cond
8372           case 2:  // result = lea base(    , cond*2)
8373           case 3:  // result = lea base(cond, cond*2)
8374           case 4:  // result = lea base(    , cond*4)
8375           case 5:  // result = lea base(cond, cond*4)
8376           case 8:  // result = lea base(    , cond*8)
8377           case 9:  // result = lea base(cond, cond*8)
8378             isFastMultiplier = true;
8379             break;
8380           }
8381         }
8382         
8383         if (isFastMultiplier) {
8384           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8385           SDValue Cond = N->getOperand(3);
8386           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8387                              DAG.getConstant(CC, MVT::i8), Cond);
8388           // Zero extend the condition if needed.
8389           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8390                              Cond);
8391           // Scale the condition by the difference.
8392           if (Diff != 1)
8393             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8394                                DAG.getConstant(Diff, Cond.getValueType()));
8395
8396           // Add the base if non-zero.
8397           if (FalseC->getAPIntValue() != 0)
8398             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8399                                SDValue(FalseC, 0));
8400           if (N->getNumValues() == 2)  // Dead flag value?
8401             return DCI.CombineTo(N, Cond, SDValue());
8402           return Cond;
8403         }
8404       }      
8405     }
8406   }
8407   return SDValue();
8408 }
8409
8410
8411 /// PerformMulCombine - Optimize a single multiply with constant into two
8412 /// in order to implement it with two cheaper instructions, e.g.
8413 /// LEA + SHL, LEA + LEA.
8414 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
8415                                  TargetLowering::DAGCombinerInfo &DCI) {
8416   if (DAG.getMachineFunction().
8417       getFunction()->hasFnAttr(Attribute::OptimizeForSize))
8418     return SDValue();
8419
8420   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
8421     return SDValue();
8422
8423   MVT VT = N->getValueType(0);
8424   if (VT != MVT::i64)
8425     return SDValue();
8426
8427   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
8428   if (!C)
8429     return SDValue();
8430   uint64_t MulAmt = C->getZExtValue();
8431   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
8432     return SDValue();
8433
8434   uint64_t MulAmt1 = 0;
8435   uint64_t MulAmt2 = 0;
8436   if ((MulAmt % 9) == 0) {
8437     MulAmt1 = 9;
8438     MulAmt2 = MulAmt / 9;
8439   } else if ((MulAmt % 5) == 0) {
8440     MulAmt1 = 5;
8441     MulAmt2 = MulAmt / 5;
8442   } else if ((MulAmt % 3) == 0) {
8443     MulAmt1 = 3;
8444     MulAmt2 = MulAmt / 3;
8445   }
8446   if (MulAmt2 &&
8447       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
8448     DebugLoc DL = N->getDebugLoc();
8449
8450     if (isPowerOf2_64(MulAmt2) &&
8451         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
8452       // If second multiplifer is pow2, issue it first. We want the multiply by
8453       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
8454       // is an add.
8455       std::swap(MulAmt1, MulAmt2);
8456
8457     SDValue NewMul;
8458     if (isPowerOf2_64(MulAmt1)) 
8459       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
8460                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
8461     else
8462       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
8463                            DAG.getConstant(MulAmt1, VT));
8464
8465     if (isPowerOf2_64(MulAmt2)) 
8466       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
8467                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
8468     else 
8469       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
8470                            DAG.getConstant(MulAmt2, VT));
8471
8472     // Do not add new nodes to DAG combiner worklist.
8473     DCI.CombineTo(N, NewMul, false);
8474   }
8475   return SDValue();
8476 }
8477
8478
8479 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
8480 ///                       when possible.
8481 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
8482                                    const X86Subtarget *Subtarget) {
8483   // On X86 with SSE2 support, we can transform this to a vector shift if
8484   // all elements are shifted by the same amount.  We can't do this in legalize
8485   // because the a constant vector is typically transformed to a constant pool
8486   // so we have no knowledge of the shift amount.
8487   if (!Subtarget->hasSSE2())
8488     return SDValue();
8489
8490   MVT VT = N->getValueType(0);
8491   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
8492     return SDValue();
8493
8494   SDValue ShAmtOp = N->getOperand(1);
8495   MVT EltVT = VT.getVectorElementType();
8496   DebugLoc DL = N->getDebugLoc();
8497   SDValue BaseShAmt;
8498   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
8499     unsigned NumElts = VT.getVectorNumElements();
8500     unsigned i = 0;
8501     for (; i != NumElts; ++i) {
8502       SDValue Arg = ShAmtOp.getOperand(i);
8503       if (Arg.getOpcode() == ISD::UNDEF) continue;
8504       BaseShAmt = Arg;
8505       break;
8506     }
8507     for (; i != NumElts; ++i) {
8508       SDValue Arg = ShAmtOp.getOperand(i);
8509       if (Arg.getOpcode() == ISD::UNDEF) continue;
8510       if (Arg != BaseShAmt) {
8511         return SDValue();
8512       }
8513     }
8514   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
8515              isSplatMask(ShAmtOp.getOperand(2).getNode())) {
8516       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
8517                               DAG.getIntPtrConstant(0));
8518   } else
8519     return SDValue();
8520
8521   if (EltVT.bitsGT(MVT::i32))
8522     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
8523   else if (EltVT.bitsLT(MVT::i32))
8524     BaseShAmt = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, BaseShAmt);
8525
8526   // The shift amount is identical so we can do a vector shift.
8527   SDValue  ValOp = N->getOperand(0);
8528   switch (N->getOpcode()) {
8529   default:
8530     assert(0 && "Unknown shift opcode!");
8531     break;
8532   case ISD::SHL:
8533     if (VT == MVT::v2i64)
8534       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8535                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8536                          ValOp, BaseShAmt);
8537     if (VT == MVT::v4i32)
8538       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8539                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
8540                          ValOp, BaseShAmt);
8541     if (VT == MVT::v8i16)
8542       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8543                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
8544                          ValOp, BaseShAmt);
8545     break;
8546   case ISD::SRA:
8547     if (VT == MVT::v4i32)
8548       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8549                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
8550                          ValOp, BaseShAmt);
8551     if (VT == MVT::v8i16)
8552       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8553                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
8554                          ValOp, BaseShAmt);
8555     break;
8556   case ISD::SRL:
8557     if (VT == MVT::v2i64)
8558       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8559                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8560                          ValOp, BaseShAmt);
8561     if (VT == MVT::v4i32)
8562       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8563                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
8564                          ValOp, BaseShAmt);
8565     if (VT ==  MVT::v8i16)
8566       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8567                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
8568                          ValOp, BaseShAmt);
8569     break;
8570   }
8571   return SDValue();
8572 }
8573
8574 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
8575 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
8576                                    const X86Subtarget *Subtarget) {
8577   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
8578   // the FP state in cases where an emms may be missing.
8579   // A preferable solution to the general problem is to figure out the right
8580   // places to insert EMMS.  This qualifies as a quick hack.
8581
8582   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
8583   StoreSDNode *St = cast<StoreSDNode>(N);
8584   MVT VT = St->getValue().getValueType();
8585   if (VT.getSizeInBits() != 64)
8586     return SDValue();
8587
8588   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloat && Subtarget->hasSSE2();
8589   if ((VT.isVector() ||
8590        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
8591       isa<LoadSDNode>(St->getValue()) &&
8592       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
8593       St->getChain().hasOneUse() && !St->isVolatile()) {
8594     SDNode* LdVal = St->getValue().getNode();
8595     LoadSDNode *Ld = 0;
8596     int TokenFactorIndex = -1;
8597     SmallVector<SDValue, 8> Ops;
8598     SDNode* ChainVal = St->getChain().getNode();
8599     // Must be a store of a load.  We currently handle two cases:  the load
8600     // is a direct child, and it's under an intervening TokenFactor.  It is
8601     // possible to dig deeper under nested TokenFactors.
8602     if (ChainVal == LdVal)
8603       Ld = cast<LoadSDNode>(St->getChain());
8604     else if (St->getValue().hasOneUse() &&
8605              ChainVal->getOpcode() == ISD::TokenFactor) {
8606       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
8607         if (ChainVal->getOperand(i).getNode() == LdVal) {
8608           TokenFactorIndex = i;
8609           Ld = cast<LoadSDNode>(St->getValue());
8610         } else
8611           Ops.push_back(ChainVal->getOperand(i));
8612       }
8613     }
8614
8615     if (!Ld || !ISD::isNormalLoad(Ld))
8616       return SDValue();
8617
8618     // If this is not the MMX case, i.e. we are just turning i64 load/store
8619     // into f64 load/store, avoid the transformation if there are multiple
8620     // uses of the loaded value.
8621     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
8622       return SDValue();
8623
8624     DebugLoc LdDL = Ld->getDebugLoc();
8625     DebugLoc StDL = N->getDebugLoc();
8626     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
8627     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
8628     // pair instead.
8629     if (Subtarget->is64Bit() || F64IsLegal) {
8630       MVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
8631       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(),
8632                                   Ld->getBasePtr(), Ld->getSrcValue(),
8633                                   Ld->getSrcValueOffset(), Ld->isVolatile(),
8634                                   Ld->getAlignment());
8635       SDValue NewChain = NewLd.getValue(1);
8636       if (TokenFactorIndex != -1) {
8637         Ops.push_back(NewChain);
8638         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
8639                                Ops.size());
8640       }
8641       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
8642                           St->getSrcValue(), St->getSrcValueOffset(),
8643                           St->isVolatile(), St->getAlignment());
8644     }
8645
8646     // Otherwise, lower to two pairs of 32-bit loads / stores.
8647     SDValue LoAddr = Ld->getBasePtr();
8648     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
8649                                  DAG.getConstant(4, MVT::i32));
8650
8651     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
8652                                Ld->getSrcValue(), Ld->getSrcValueOffset(),
8653                                Ld->isVolatile(), Ld->getAlignment());
8654     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
8655                                Ld->getSrcValue(), Ld->getSrcValueOffset()+4,
8656                                Ld->isVolatile(),
8657                                MinAlign(Ld->getAlignment(), 4));
8658
8659     SDValue NewChain = LoLd.getValue(1);
8660     if (TokenFactorIndex != -1) {
8661       Ops.push_back(LoLd);
8662       Ops.push_back(HiLd);
8663       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
8664                              Ops.size());
8665     }
8666
8667     LoAddr = St->getBasePtr();
8668     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
8669                          DAG.getConstant(4, MVT::i32));
8670
8671     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
8672                                 St->getSrcValue(), St->getSrcValueOffset(),
8673                                 St->isVolatile(), St->getAlignment());
8674     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
8675                                 St->getSrcValue(),
8676                                 St->getSrcValueOffset() + 4,
8677                                 St->isVolatile(),
8678                                 MinAlign(St->getAlignment(), 4));
8679     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
8680   }
8681   return SDValue();
8682 }
8683
8684 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
8685 /// X86ISD::FXOR nodes.
8686 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
8687   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
8688   // F[X]OR(0.0, x) -> x
8689   // F[X]OR(x, 0.0) -> x
8690   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8691     if (C->getValueAPF().isPosZero())
8692       return N->getOperand(1);
8693   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8694     if (C->getValueAPF().isPosZero())
8695       return N->getOperand(0);
8696   return SDValue();
8697 }
8698
8699 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
8700 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
8701   // FAND(0.0, x) -> 0.0
8702   // FAND(x, 0.0) -> 0.0
8703   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8704     if (C->getValueAPF().isPosZero())
8705       return N->getOperand(0);
8706   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8707     if (C->getValueAPF().isPosZero())
8708       return N->getOperand(1);
8709   return SDValue();
8710 }
8711
8712 static SDValue PerformBTCombine(SDNode *N,
8713                                 SelectionDAG &DAG,
8714                                 TargetLowering::DAGCombinerInfo &DCI) {
8715   // BT ignores high bits in the bit index operand.
8716   SDValue Op1 = N->getOperand(1);
8717   if (Op1.hasOneUse()) {
8718     unsigned BitWidth = Op1.getValueSizeInBits();
8719     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
8720     APInt KnownZero, KnownOne;
8721     TargetLowering::TargetLoweringOpt TLO(DAG);
8722     TargetLowering &TLI = DAG.getTargetLoweringInfo();
8723     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
8724         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
8725       DCI.CommitTargetLoweringOpt(TLO);
8726   }
8727   return SDValue();
8728 }
8729
8730 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
8731                                              DAGCombinerInfo &DCI) const {
8732   SelectionDAG &DAG = DCI.DAG;
8733   switch (N->getOpcode()) {
8734   default: break;
8735   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
8736   case ISD::BUILD_VECTOR:
8737     return PerformBuildVectorCombine(N, DAG, DCI, Subtarget, *this);
8738   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
8739   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
8740   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
8741   case ISD::SHL:
8742   case ISD::SRA:
8743   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
8744   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
8745   case X86ISD::FXOR:
8746   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
8747   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
8748   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
8749   }
8750
8751   return SDValue();
8752 }
8753
8754 //===----------------------------------------------------------------------===//
8755 //                           X86 Inline Assembly Support
8756 //===----------------------------------------------------------------------===//
8757
8758 /// getConstraintType - Given a constraint letter, return the type of
8759 /// constraint it is for this target.
8760 X86TargetLowering::ConstraintType
8761 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
8762   if (Constraint.size() == 1) {
8763     switch (Constraint[0]) {
8764     case 'A':
8765       return C_Register;
8766     case 'f':
8767     case 'r':
8768     case 'R':
8769     case 'l':
8770     case 'q':
8771     case 'Q':
8772     case 'x':
8773     case 'y':
8774     case 'Y':
8775       return C_RegisterClass;
8776     case 'e':
8777     case 'Z':
8778       return C_Other;
8779     default:
8780       break;
8781     }
8782   }
8783   return TargetLowering::getConstraintType(Constraint);
8784 }
8785
8786 /// LowerXConstraint - try to replace an X constraint, which matches anything,
8787 /// with another that has more specific requirements based on the type of the
8788 /// corresponding operand.
8789 const char *X86TargetLowering::
8790 LowerXConstraint(MVT ConstraintVT) const {
8791   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
8792   // 'f' like normal targets.
8793   if (ConstraintVT.isFloatingPoint()) {
8794     if (Subtarget->hasSSE2())
8795       return "Y";
8796     if (Subtarget->hasSSE1())
8797       return "x";
8798   }
8799
8800   return TargetLowering::LowerXConstraint(ConstraintVT);
8801 }
8802
8803 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
8804 /// vector.  If it is invalid, don't add anything to Ops.
8805 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
8806                                                      char Constraint,
8807                                                      bool hasMemory,
8808                                                      std::vector<SDValue>&Ops,
8809                                                      SelectionDAG &DAG) const {
8810   SDValue Result(0, 0);
8811
8812   switch (Constraint) {
8813   default: break;
8814   case 'I':
8815     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8816       if (C->getZExtValue() <= 31) {
8817         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8818         break;
8819       }
8820     }
8821     return;
8822   case 'J':
8823     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8824       if (C->getZExtValue() <= 63) {
8825         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8826         break;
8827       }
8828     }
8829     return;
8830   case 'N':
8831     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8832       if (C->getZExtValue() <= 255) {
8833         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8834         break;
8835       }
8836     }
8837     return;
8838   case 'e': {
8839     // 32-bit signed value
8840     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8841       const ConstantInt *CI = C->getConstantIntValue();
8842       if (CI->isValueValidForType(Type::Int32Ty, C->getSExtValue())) {
8843         // Widen to 64 bits here to get it sign extended.
8844         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
8845         break;
8846       }
8847     // FIXME gcc accepts some relocatable values here too, but only in certain
8848     // memory models; it's complicated.
8849     }
8850     return;
8851   }
8852   case 'Z': {
8853     // 32-bit unsigned value
8854     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
8855       const ConstantInt *CI = C->getConstantIntValue();
8856       if (CI->isValueValidForType(Type::Int32Ty, C->getZExtValue())) {
8857         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
8858         break;
8859       }
8860     }
8861     // FIXME gcc accepts some relocatable values here too, but only in certain
8862     // memory models; it's complicated.
8863     return;
8864   }
8865   case 'i': {
8866     // Literal immediates are always ok.
8867     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
8868       // Widen to 64 bits here to get it sign extended.
8869       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
8870       break;
8871     }
8872
8873     // If we are in non-pic codegen mode, we allow the address of a global (with
8874     // an optional displacement) to be used with 'i'.
8875     GlobalAddressSDNode *GA = dyn_cast<GlobalAddressSDNode>(Op);
8876     int64_t Offset = 0;
8877
8878     // Match either (GA) or (GA+C)
8879     if (GA) {
8880       Offset = GA->getOffset();
8881     } else if (Op.getOpcode() == ISD::ADD) {
8882       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8883       GA = dyn_cast<GlobalAddressSDNode>(Op.getOperand(0));
8884       if (C && GA) {
8885         Offset = GA->getOffset()+C->getZExtValue();
8886       } else {
8887         C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8888         GA = dyn_cast<GlobalAddressSDNode>(Op.getOperand(0));
8889         if (C && GA)
8890           Offset = GA->getOffset()+C->getZExtValue();
8891         else
8892           C = 0, GA = 0;
8893       }
8894     }
8895
8896     if (GA) {
8897       if (hasMemory)
8898         Op = LowerGlobalAddress(GA->getGlobal(), Op.getDebugLoc(),
8899                                 Offset, DAG);
8900       else
8901         Op = DAG.getTargetGlobalAddress(GA->getGlobal(), GA->getValueType(0),
8902                                         Offset);
8903       Result = Op;
8904       break;
8905     }
8906
8907     // Otherwise, not valid for this mode.
8908     return;
8909   }
8910   }
8911
8912   if (Result.getNode()) {
8913     Ops.push_back(Result);
8914     return;
8915   }
8916   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, hasMemory,
8917                                                       Ops, DAG);
8918 }
8919
8920 std::vector<unsigned> X86TargetLowering::
8921 getRegClassForInlineAsmConstraint(const std::string &Constraint,
8922                                   MVT VT) const {
8923   if (Constraint.size() == 1) {
8924     // FIXME: not handling fp-stack yet!
8925     switch (Constraint[0]) {      // GCC X86 Constraint Letters
8926     default: break;  // Unknown constraint letter
8927     case 'q':   // Q_REGS (GENERAL_REGS in 64-bit mode)
8928     case 'Q':   // Q_REGS
8929       if (VT == MVT::i32)
8930         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
8931       else if (VT == MVT::i16)
8932         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
8933       else if (VT == MVT::i8)
8934         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
8935       else if (VT == MVT::i64)
8936         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
8937       break;
8938     }
8939   }
8940
8941   return std::vector<unsigned>();
8942 }
8943
8944 std::pair<unsigned, const TargetRegisterClass*>
8945 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
8946                                                 MVT VT) const {
8947   // First, see if this is a constraint that directly corresponds to an LLVM
8948   // register class.
8949   if (Constraint.size() == 1) {
8950     // GCC Constraint Letters
8951     switch (Constraint[0]) {
8952     default: break;
8953     case 'r':   // GENERAL_REGS
8954     case 'R':   // LEGACY_REGS
8955     case 'l':   // INDEX_REGS
8956       if (VT == MVT::i8)
8957         return std::make_pair(0U, X86::GR8RegisterClass);
8958       if (VT == MVT::i16)
8959         return std::make_pair(0U, X86::GR16RegisterClass);
8960       if (VT == MVT::i32 || !Subtarget->is64Bit())
8961         return std::make_pair(0U, X86::GR32RegisterClass);
8962       return std::make_pair(0U, X86::GR64RegisterClass);
8963     case 'f':  // FP Stack registers.
8964       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
8965       // value to the correct fpstack register class.
8966       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
8967         return std::make_pair(0U, X86::RFP32RegisterClass);
8968       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
8969         return std::make_pair(0U, X86::RFP64RegisterClass);
8970       return std::make_pair(0U, X86::RFP80RegisterClass);
8971     case 'y':   // MMX_REGS if MMX allowed.
8972       if (!Subtarget->hasMMX()) break;
8973       return std::make_pair(0U, X86::VR64RegisterClass);
8974     case 'Y':   // SSE_REGS if SSE2 allowed
8975       if (!Subtarget->hasSSE2()) break;
8976       // FALL THROUGH.
8977     case 'x':   // SSE_REGS if SSE1 allowed
8978       if (!Subtarget->hasSSE1()) break;
8979
8980       switch (VT.getSimpleVT()) {
8981       default: break;
8982       // Scalar SSE types.
8983       case MVT::f32:
8984       case MVT::i32:
8985         return std::make_pair(0U, X86::FR32RegisterClass);
8986       case MVT::f64:
8987       case MVT::i64:
8988         return std::make_pair(0U, X86::FR64RegisterClass);
8989       // Vector types.
8990       case MVT::v16i8:
8991       case MVT::v8i16:
8992       case MVT::v4i32:
8993       case MVT::v2i64:
8994       case MVT::v4f32:
8995       case MVT::v2f64:
8996         return std::make_pair(0U, X86::VR128RegisterClass);
8997       }
8998       break;
8999     }
9000   }
9001
9002   // Use the default implementation in TargetLowering to convert the register
9003   // constraint into a member of a register class.
9004   std::pair<unsigned, const TargetRegisterClass*> Res;
9005   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
9006
9007   // Not found as a standard register?
9008   if (Res.second == 0) {
9009     // GCC calls "st(0)" just plain "st".
9010     if (StringsEqualNoCase("{st}", Constraint)) {
9011       Res.first = X86::ST0;
9012       Res.second = X86::RFP80RegisterClass;
9013     }
9014     // 'A' means EAX + EDX.
9015     if (Constraint == "A") {
9016       Res.first = X86::EAX;
9017       Res.second = X86::GRADRegisterClass;
9018     }
9019     return Res;
9020   }
9021
9022   // Otherwise, check to see if this is a register class of the wrong value
9023   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
9024   // turn into {ax},{dx}.
9025   if (Res.second->hasType(VT))
9026     return Res;   // Correct type already, nothing to do.
9027
9028   // All of the single-register GCC register classes map their values onto
9029   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
9030   // really want an 8-bit or 32-bit register, map to the appropriate register
9031   // class and return the appropriate register.
9032   if (Res.second == X86::GR16RegisterClass) {
9033     if (VT == MVT::i8) {
9034       unsigned DestReg = 0;
9035       switch (Res.first) {
9036       default: break;
9037       case X86::AX: DestReg = X86::AL; break;
9038       case X86::DX: DestReg = X86::DL; break;
9039       case X86::CX: DestReg = X86::CL; break;
9040       case X86::BX: DestReg = X86::BL; break;
9041       }
9042       if (DestReg) {
9043         Res.first = DestReg;
9044         Res.second = Res.second = X86::GR8RegisterClass;
9045       }
9046     } else if (VT == MVT::i32) {
9047       unsigned DestReg = 0;
9048       switch (Res.first) {
9049       default: break;
9050       case X86::AX: DestReg = X86::EAX; break;
9051       case X86::DX: DestReg = X86::EDX; break;
9052       case X86::CX: DestReg = X86::ECX; break;
9053       case X86::BX: DestReg = X86::EBX; break;
9054       case X86::SI: DestReg = X86::ESI; break;
9055       case X86::DI: DestReg = X86::EDI; break;
9056       case X86::BP: DestReg = X86::EBP; break;
9057       case X86::SP: DestReg = X86::ESP; break;
9058       }
9059       if (DestReg) {
9060         Res.first = DestReg;
9061         Res.second = Res.second = X86::GR32RegisterClass;
9062       }
9063     } else if (VT == MVT::i64) {
9064       unsigned DestReg = 0;
9065       switch (Res.first) {
9066       default: break;
9067       case X86::AX: DestReg = X86::RAX; break;
9068       case X86::DX: DestReg = X86::RDX; break;
9069       case X86::CX: DestReg = X86::RCX; break;
9070       case X86::BX: DestReg = X86::RBX; break;
9071       case X86::SI: DestReg = X86::RSI; break;
9072       case X86::DI: DestReg = X86::RDI; break;
9073       case X86::BP: DestReg = X86::RBP; break;
9074       case X86::SP: DestReg = X86::RSP; break;
9075       }
9076       if (DestReg) {
9077         Res.first = DestReg;
9078         Res.second = Res.second = X86::GR64RegisterClass;
9079       }
9080     }
9081   } else if (Res.second == X86::FR32RegisterClass ||
9082              Res.second == X86::FR64RegisterClass ||
9083              Res.second == X86::VR128RegisterClass) {
9084     // Handle references to XMM physical registers that got mapped into the
9085     // wrong class.  This can happen with constraints like {xmm0} where the
9086     // target independent register mapper will just pick the first match it can
9087     // find, ignoring the required type.
9088     if (VT == MVT::f32)
9089       Res.second = X86::FR32RegisterClass;
9090     else if (VT == MVT::f64)
9091       Res.second = X86::FR64RegisterClass;
9092     else if (X86::VR128RegisterClass->hasType(VT))
9093       Res.second = X86::VR128RegisterClass;
9094   }
9095
9096   return Res;
9097 }
9098
9099 //===----------------------------------------------------------------------===//
9100 //                           X86 Widen vector type
9101 //===----------------------------------------------------------------------===//
9102
9103 /// getWidenVectorType: given a vector type, returns the type to widen
9104 /// to (e.g., v7i8 to v8i8). If the vector type is legal, it returns itself.
9105 /// If there is no vector type that we want to widen to, returns MVT::Other
9106 /// When and where to widen is target dependent based on the cost of
9107 /// scalarizing vs using the wider vector type.
9108
9109 MVT X86TargetLowering::getWidenVectorType(MVT VT) const {
9110   assert(VT.isVector());
9111   if (isTypeLegal(VT))
9112     return VT;
9113
9114   // TODO: In computeRegisterProperty, we can compute the list of legal vector
9115   //       type based on element type.  This would speed up our search (though
9116   //       it may not be worth it since the size of the list is relatively
9117   //       small).
9118   MVT EltVT = VT.getVectorElementType();
9119   unsigned NElts = VT.getVectorNumElements();
9120
9121   // On X86, it make sense to widen any vector wider than 1
9122   if (NElts <= 1)
9123     return MVT::Other;
9124
9125   for (unsigned nVT = MVT::FIRST_VECTOR_VALUETYPE;
9126        nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
9127     MVT SVT = (MVT::SimpleValueType)nVT;
9128
9129     if (isTypeLegal(SVT) &&
9130         SVT.getVectorElementType() == EltVT &&
9131         SVT.getVectorNumElements() > NElts)
9132       return SVT;
9133   }
9134   return MVT::Other;
9135 }