Fix a crash in AVX2 when trying to broadcast a double into a 128-bit vector. There...
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VariadicFunction.h"
47 #include "llvm/Support/CallSite.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 #include "llvm/Target/TargetOptions.h"
54 using namespace llvm;
55 using namespace dwarf;
56
57 STATISTIC(NumTailCalls, "Number of tail calls");
58
59 // Forward declarations.
60 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
61                        SDValue V2);
62
63 static SDValue Insert128BitVector(SDValue Result,
64                                   SDValue Vec,
65                                   SDValue Idx,
66                                   SelectionDAG &DAG,
67                                   DebugLoc dl);
68
69 static SDValue Extract128BitVector(SDValue Vec,
70                                    SDValue Idx,
71                                    SelectionDAG &DAG,
72                                    DebugLoc dl);
73
74 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
75 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
76 /// simple subregister reference.  Idx is an index in the 128 bits we
77 /// want.  It need not be aligned to a 128-bit bounday.  That makes
78 /// lowering EXTRACT_VECTOR_ELT operations easier.
79 static SDValue Extract128BitVector(SDValue Vec,
80                                    SDValue Idx,
81                                    SelectionDAG &DAG,
82                                    DebugLoc dl) {
83   EVT VT = Vec.getValueType();
84   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
85   EVT ElVT = VT.getVectorElementType();
86   int Factor = VT.getSizeInBits()/128;
87   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
88                                   VT.getVectorNumElements()/Factor);
89
90   // Extract from UNDEF is UNDEF.
91   if (Vec.getOpcode() == ISD::UNDEF)
92     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
93
94   if (isa<ConstantSDNode>(Idx)) {
95     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
96
97     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
98     // we can match to VEXTRACTF128.
99     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
100
101     // This is the index of the first element of the 128-bit chunk
102     // we want.
103     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
104                                  * ElemsPerChunk);
105
106     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
107     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
108                                  VecIdx);
109
110     return Result;
111   }
112
113   return SDValue();
114 }
115
116 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
117 /// sets things up to match to an AVX VINSERTF128 instruction or a
118 /// simple superregister reference.  Idx is an index in the 128 bits
119 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
120 /// lowering INSERT_VECTOR_ELT operations easier.
121 static SDValue Insert128BitVector(SDValue Result,
122                                   SDValue Vec,
123                                   SDValue Idx,
124                                   SelectionDAG &DAG,
125                                   DebugLoc dl) {
126   if (isa<ConstantSDNode>(Idx)) {
127     EVT VT = Vec.getValueType();
128     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
129
130     EVT ElVT = VT.getVectorElementType();
131     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
132     EVT ResultVT = Result.getValueType();
133
134     // Insert the relevant 128 bits.
135     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
136
137     // This is the index of the first element of the 128-bit chunk
138     // we want.
139     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
140                                  * ElemsPerChunk);
141
142     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
143     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
144                          VecIdx);
145     return Result;
146   }
147
148   return SDValue();
149 }
150
151 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
152   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
153   bool is64Bit = Subtarget->is64Bit();
154
155   if (Subtarget->isTargetEnvMacho()) {
156     if (is64Bit)
157       return new X8664_MachoTargetObjectFile();
158     return new TargetLoweringObjectFileMachO();
159   }
160
161   if (Subtarget->isTargetELF())
162     return new TargetLoweringObjectFileELF();
163   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
164     return new TargetLoweringObjectFileCOFF();
165   llvm_unreachable("unknown subtarget type");
166 }
167
168 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
169   : TargetLowering(TM, createTLOF(TM)) {
170   Subtarget = &TM.getSubtarget<X86Subtarget>();
171   X86ScalarSSEf64 = Subtarget->hasSSE2();
172   X86ScalarSSEf32 = Subtarget->hasSSE1();
173   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
174
175   RegInfo = TM.getRegisterInfo();
176   TD = getTargetData();
177
178   // Set up the TargetLowering object.
179   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
180
181   // X86 is weird, it always uses i8 for shift amounts and setcc results.
182   setBooleanContents(ZeroOrOneBooleanContent);
183   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
184   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
185
186   // For 64-bit since we have so many registers use the ILP scheduler, for
187   // 32-bit code use the register pressure specific scheduling.
188   if (Subtarget->is64Bit())
189     setSchedulingPreference(Sched::ILP);
190   else
191     setSchedulingPreference(Sched::RegPressure);
192   setStackPointerRegisterToSaveRestore(X86StackPtr);
193
194   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
195     // Setup Windows compiler runtime calls.
196     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
197     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
198     setLibcallName(RTLIB::SREM_I64, "_allrem");
199     setLibcallName(RTLIB::UREM_I64, "_aullrem");
200     setLibcallName(RTLIB::MUL_I64, "_allmul");
201     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
202     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
203     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
204     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
205     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
206     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
207     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
208     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
209     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
210   }
211
212   if (Subtarget->isTargetDarwin()) {
213     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
214     setUseUnderscoreSetJmp(false);
215     setUseUnderscoreLongJmp(false);
216   } else if (Subtarget->isTargetMingw()) {
217     // MS runtime is weird: it exports _setjmp, but longjmp!
218     setUseUnderscoreSetJmp(true);
219     setUseUnderscoreLongJmp(false);
220   } else {
221     setUseUnderscoreSetJmp(true);
222     setUseUnderscoreLongJmp(true);
223   }
224
225   // Set up the register classes.
226   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
227   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
228   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
229   if (Subtarget->is64Bit())
230     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
231
232   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
233
234   // We don't accept any truncstore of integer registers.
235   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
236   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
237   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
238   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
239   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
240   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
241
242   // SETOEQ and SETUNE require checking two conditions.
243   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
244   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
245   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
246   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
247   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
248   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
249
250   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
251   // operation.
252   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
253   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
254   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
255
256   if (Subtarget->is64Bit()) {
257     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
259   } else if (!TM.Options.UseSoftFloat) {
260     // We have an algorithm for SSE2->double, and we turn this into a
261     // 64-bit FILD followed by conditional FADD for other targets.
262     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
263     // We have an algorithm for SSE2, and we turn this into a 64-bit
264     // FILD for other targets.
265     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
266   }
267
268   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
269   // this operation.
270   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
271   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
272
273   if (!TM.Options.UseSoftFloat) {
274     // SSE has no i16 to fp conversion, only i32
275     if (X86ScalarSSEf32) {
276       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
277       // f32 and f64 cases are Legal, f80 case is not
278       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
279     } else {
280       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
281       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
282     }
283   } else {
284     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
285     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
286   }
287
288   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
289   // are Legal, f80 is custom lowered.
290   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
291   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
292
293   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
294   // this operation.
295   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
296   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
297
298   if (X86ScalarSSEf32) {
299     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
300     // f32 and f64 cases are Legal, f80 case is not
301     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
302   } else {
303     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
304     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
305   }
306
307   // Handle FP_TO_UINT by promoting the destination to a larger signed
308   // conversion.
309   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
310   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
311   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
312
313   if (Subtarget->is64Bit()) {
314     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
315     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
316   } else if (!TM.Options.UseSoftFloat) {
317     // Since AVX is a superset of SSE3, only check for SSE here.
318     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
319       // Expand FP_TO_UINT into a select.
320       // FIXME: We would like to use a Custom expander here eventually to do
321       // the optimal thing for SSE vs. the default expansion in the legalizer.
322       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
323     else
324       // With SSE3 we can use fisttpll to convert to a signed i64; without
325       // SSE, we're stuck with a fistpll.
326       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
327   }
328
329   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
330   if (!X86ScalarSSEf64) {
331     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
332     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
333     if (Subtarget->is64Bit()) {
334       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
335       // Without SSE, i64->f64 goes through memory.
336       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
337     }
338   }
339
340   // Scalar integer divide and remainder are lowered to use operations that
341   // produce two results, to match the available instructions. This exposes
342   // the two-result form to trivial CSE, which is able to combine x/y and x%y
343   // into a single instruction.
344   //
345   // Scalar integer multiply-high is also lowered to use two-result
346   // operations, to match the available instructions. However, plain multiply
347   // (low) operations are left as Legal, as there are single-result
348   // instructions for this in x86. Using the two-result multiply instructions
349   // when both high and low results are needed must be arranged by dagcombine.
350   for (unsigned i = 0, e = 4; i != e; ++i) {
351     MVT VT = IntVTs[i];
352     setOperationAction(ISD::MULHS, VT, Expand);
353     setOperationAction(ISD::MULHU, VT, Expand);
354     setOperationAction(ISD::SDIV, VT, Expand);
355     setOperationAction(ISD::UDIV, VT, Expand);
356     setOperationAction(ISD::SREM, VT, Expand);
357     setOperationAction(ISD::UREM, VT, Expand);
358
359     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
360     setOperationAction(ISD::ADDC, VT, Custom);
361     setOperationAction(ISD::ADDE, VT, Custom);
362     setOperationAction(ISD::SUBC, VT, Custom);
363     setOperationAction(ISD::SUBE, VT, Custom);
364   }
365
366   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
367   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
368   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
369   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
370   if (Subtarget->is64Bit())
371     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
372   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
375   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
376   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
379   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
380
381   // Promote the i8 variants and force them on up to i32 which has a shorter
382   // encoding.
383   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
384   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
385   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
386   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
387   if (Subtarget->hasBMI()) {
388     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
389     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
390     if (Subtarget->is64Bit())
391       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
392   } else {
393     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
394     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
395     if (Subtarget->is64Bit())
396       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
397   }
398
399   if (Subtarget->hasLZCNT()) {
400     // When promoting the i8 variants, force them to i32 for a shorter
401     // encoding.
402     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
403     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
404     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
405     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
406     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
407     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
408     if (Subtarget->is64Bit())
409       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
410   } else {
411     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
412     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
413     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
414     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
415     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
416     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
417     if (Subtarget->is64Bit()) {
418       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
419       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
420     }
421   }
422
423   if (Subtarget->hasPOPCNT()) {
424     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
425   } else {
426     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
427     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
428     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
429     if (Subtarget->is64Bit())
430       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
431   }
432
433   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
434   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
435
436   // These should be promoted to a larger select which is supported.
437   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
438   // X86 wants to expand cmov itself.
439   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
440   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
441   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
442   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
443   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
444   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
445   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
446   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
447   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
448   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
449   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
450   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
451   if (Subtarget->is64Bit()) {
452     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
453     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
454   }
455   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
456
457   // Darwin ABI issue.
458   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
459   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
460   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
461   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
462   if (Subtarget->is64Bit())
463     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
464   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
465   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
466   if (Subtarget->is64Bit()) {
467     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
468     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
469     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
470     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
471     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
472   }
473   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
474   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
475   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
476   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
477   if (Subtarget->is64Bit()) {
478     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
479     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
480     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
481   }
482
483   if (Subtarget->hasSSE1())
484     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
485
486   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
487   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
488
489   // On X86 and X86-64, atomic operations are lowered to locked instructions.
490   // Locked instructions, in turn, have implicit fence semantics (all memory
491   // operations are flushed before issuing the locked instruction, and they
492   // are not buffered), so we can fold away the common pattern of
493   // fence-atomic-fence.
494   setShouldFoldAtomicFences(true);
495
496   // Expand certain atomics
497   for (unsigned i = 0, e = 4; i != e; ++i) {
498     MVT VT = IntVTs[i];
499     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
500     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
501     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
502   }
503
504   if (!Subtarget->is64Bit()) {
505     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
509     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
510     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
511     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
512     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
513   }
514
515   if (Subtarget->hasCmpxchg16b()) {
516     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
517   }
518
519   // FIXME - use subtarget debug flags
520   if (!Subtarget->isTargetDarwin() &&
521       !Subtarget->isTargetELF() &&
522       !Subtarget->isTargetCygMing()) {
523     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
524   }
525
526   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
527   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
528   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
529   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
530   if (Subtarget->is64Bit()) {
531     setExceptionPointerRegister(X86::RAX);
532     setExceptionSelectorRegister(X86::RDX);
533   } else {
534     setExceptionPointerRegister(X86::EAX);
535     setExceptionSelectorRegister(X86::EDX);
536   }
537   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
538   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
539
540   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
541   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
542
543   setOperationAction(ISD::TRAP, MVT::Other, Legal);
544
545   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
546   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
547   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
548   if (Subtarget->is64Bit()) {
549     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
550     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
551   } else {
552     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
553     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
554   }
555
556   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
557   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
558
559   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
560     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
561                        MVT::i64 : MVT::i32, Custom);
562   else if (TM.Options.EnableSegmentedStacks)
563     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
564                        MVT::i64 : MVT::i32, Custom);
565   else
566     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
567                        MVT::i64 : MVT::i32, Expand);
568
569   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
570     // f32 and f64 use SSE.
571     // Set up the FP register classes.
572     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
573     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
574
575     // Use ANDPD to simulate FABS.
576     setOperationAction(ISD::FABS , MVT::f64, Custom);
577     setOperationAction(ISD::FABS , MVT::f32, Custom);
578
579     // Use XORP to simulate FNEG.
580     setOperationAction(ISD::FNEG , MVT::f64, Custom);
581     setOperationAction(ISD::FNEG , MVT::f32, Custom);
582
583     // Use ANDPD and ORPD to simulate FCOPYSIGN.
584     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
585     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
586
587     // Lower this to FGETSIGNx86 plus an AND.
588     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
589     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
590
591     // We don't support sin/cos/fmod
592     setOperationAction(ISD::FSIN , MVT::f64, Expand);
593     setOperationAction(ISD::FCOS , MVT::f64, Expand);
594     setOperationAction(ISD::FSIN , MVT::f32, Expand);
595     setOperationAction(ISD::FCOS , MVT::f32, Expand);
596
597     // Expand FP immediates into loads from the stack, except for the special
598     // cases we handle.
599     addLegalFPImmediate(APFloat(+0.0)); // xorpd
600     addLegalFPImmediate(APFloat(+0.0f)); // xorps
601   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
602     // Use SSE for f32, x87 for f64.
603     // Set up the FP register classes.
604     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
605     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
606
607     // Use ANDPS to simulate FABS.
608     setOperationAction(ISD::FABS , MVT::f32, Custom);
609
610     // Use XORP to simulate FNEG.
611     setOperationAction(ISD::FNEG , MVT::f32, Custom);
612
613     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
614
615     // Use ANDPS and ORPS to simulate FCOPYSIGN.
616     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
617     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
618
619     // We don't support sin/cos/fmod
620     setOperationAction(ISD::FSIN , MVT::f32, Expand);
621     setOperationAction(ISD::FCOS , MVT::f32, Expand);
622
623     // Special cases we handle for FP constants.
624     addLegalFPImmediate(APFloat(+0.0f)); // xorps
625     addLegalFPImmediate(APFloat(+0.0)); // FLD0
626     addLegalFPImmediate(APFloat(+1.0)); // FLD1
627     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
628     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
629
630     if (!TM.Options.UnsafeFPMath) {
631       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
632       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
633     }
634   } else if (!TM.Options.UseSoftFloat) {
635     // f32 and f64 in x87.
636     // Set up the FP register classes.
637     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
638     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
639
640     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
641     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
642     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
643     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
644
645     if (!TM.Options.UnsafeFPMath) {
646       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
647       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
648     }
649     addLegalFPImmediate(APFloat(+0.0)); // FLD0
650     addLegalFPImmediate(APFloat(+1.0)); // FLD1
651     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
652     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
653     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
654     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
655     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
656     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
657   }
658
659   // We don't support FMA.
660   setOperationAction(ISD::FMA, MVT::f64, Expand);
661   setOperationAction(ISD::FMA, MVT::f32, Expand);
662
663   // Long double always uses X87.
664   if (!TM.Options.UseSoftFloat) {
665     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
666     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
667     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
668     {
669       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
670       addLegalFPImmediate(TmpFlt);  // FLD0
671       TmpFlt.changeSign();
672       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
673
674       bool ignored;
675       APFloat TmpFlt2(+1.0);
676       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
677                       &ignored);
678       addLegalFPImmediate(TmpFlt2);  // FLD1
679       TmpFlt2.changeSign();
680       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
681     }
682
683     if (!TM.Options.UnsafeFPMath) {
684       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
685       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
686     }
687
688     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
689     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
690     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
691     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
692     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
693     setOperationAction(ISD::FMA, MVT::f80, Expand);
694   }
695
696   // Always use a library call for pow.
697   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
698   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
699   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
700
701   setOperationAction(ISD::FLOG, MVT::f80, Expand);
702   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
703   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
704   setOperationAction(ISD::FEXP, MVT::f80, Expand);
705   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
706
707   // First set operation action for all vector types to either promote
708   // (for widening) or expand (for scalarization). Then we will selectively
709   // turn on ones that can be effectively codegen'd.
710   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
711        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
712     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
727     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
729     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
730     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
764     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
765     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
766     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
767     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
768     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
769     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
770          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
771       setTruncStoreAction((MVT::SimpleValueType)VT,
772                           (MVT::SimpleValueType)InnerVT, Expand);
773     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
774     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
775     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
776   }
777
778   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
779   // with -msoft-float, disable use of MMX as well.
780   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
781     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
782     // No operations on x86mmx supported, everything uses intrinsics.
783   }
784
785   // MMX-sized vectors (other than x86mmx) are expected to be expanded
786   // into smaller operations.
787   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
788   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
789   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
790   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
791   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
792   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
793   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
794   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
795   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
796   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
797   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
798   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
799   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
800   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
801   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
802   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
803   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
804   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
805   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
806   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
807   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
808   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
809   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
810   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
811   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
812   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
813   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
814   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
815   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
816
817   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
818     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
819
820     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
821     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
822     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
823     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
824     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
825     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
826     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
827     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
828     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
829     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
830     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
831     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
832   }
833
834   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
835     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
836
837     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
838     // registers cannot be used even for integer operations.
839     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
840     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
841     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
842     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
843
844     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
845     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
846     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
847     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
848     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
849     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
850     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
851     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
852     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
853     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
854     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
855     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
856     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
857     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
858     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
859     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
860
861     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
862     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
863     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
864     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
865
866     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
867     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
868     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
869     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
870     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
871
872     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
873     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
874     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
875     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
876     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
877
878     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
879     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
880       EVT VT = (MVT::SimpleValueType)i;
881       // Do not attempt to custom lower non-power-of-2 vectors
882       if (!isPowerOf2_32(VT.getVectorNumElements()))
883         continue;
884       // Do not attempt to custom lower non-128-bit vectors
885       if (!VT.is128BitVector())
886         continue;
887       setOperationAction(ISD::BUILD_VECTOR,
888                          VT.getSimpleVT().SimpleTy, Custom);
889       setOperationAction(ISD::VECTOR_SHUFFLE,
890                          VT.getSimpleVT().SimpleTy, Custom);
891       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
892                          VT.getSimpleVT().SimpleTy, Custom);
893     }
894
895     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
896     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
897     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
898     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
899     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
900     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
901
902     if (Subtarget->is64Bit()) {
903       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
904       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
905     }
906
907     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
908     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
909       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
910       EVT VT = SVT;
911
912       // Do not attempt to promote non-128-bit vectors
913       if (!VT.is128BitVector())
914         continue;
915
916       setOperationAction(ISD::AND,    SVT, Promote);
917       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
918       setOperationAction(ISD::OR,     SVT, Promote);
919       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
920       setOperationAction(ISD::XOR,    SVT, Promote);
921       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
922       setOperationAction(ISD::LOAD,   SVT, Promote);
923       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
924       setOperationAction(ISD::SELECT, SVT, Promote);
925       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
926     }
927
928     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
929
930     // Custom lower v2i64 and v2f64 selects.
931     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
932     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
933     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
934     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
935
936     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
937     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
938   }
939
940   if (Subtarget->hasSSE41()) {
941     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
942     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
943     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
944     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
945     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
946     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
947     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
948     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
949     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
950     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
951
952     // FIXME: Do we need to handle scalar-to-vector here?
953     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
954
955     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
956     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
957     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
958     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
959     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
960
961     // i8 and i16 vectors are custom , because the source register and source
962     // source memory operand types are not the same width.  f32 vectors are
963     // custom since the immediate controlling the insert encodes additional
964     // information.
965     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
966     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
967     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
968     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
969
970     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
971     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
972     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
973     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
974
975     // FIXME: these should be Legal but thats only for the case where
976     // the index is constant.  For now custom expand to deal with that.
977     if (Subtarget->is64Bit()) {
978       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
979       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
980     }
981   }
982
983   if (Subtarget->hasSSE2()) {
984     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
985     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
986
987     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
988     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
989
990     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
991     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
992
993     if (Subtarget->hasAVX2()) {
994       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
995       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
996
997       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
998       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
999
1000       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
1001     } else {
1002       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
1003       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
1004
1005       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1006       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1007
1008       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1009     }
1010   }
1011
1012   if (Subtarget->hasSSE42())
1013     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1014
1015   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1016     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
1017     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
1018     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
1019     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
1020     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
1021     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
1022
1023     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1024     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1025     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1026
1027     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1028     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1029     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1030     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1031     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1032     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1033
1034     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1035     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1036     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1037     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1038     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1039     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1040
1041     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1042     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1043     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1044
1045     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1046     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1047     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1048     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1049     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1050     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1051
1052     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1053     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1054
1055     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1056     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1057
1058     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1059     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1060
1061     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1062     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1063     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1064     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1065
1066     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1067     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1068     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1069
1070     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1071     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1072     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1073     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1074
1075     if (Subtarget->hasAVX2()) {
1076       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1077       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1078       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1079       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1080
1081       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1082       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1083       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1084       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1085
1086       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1087       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1088       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1089       // Don't lower v32i8 because there is no 128-bit byte mul
1090
1091       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1092
1093       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1094       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1095
1096       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1097       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1098
1099       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1100     } else {
1101       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1102       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1103       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1104       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1105
1106       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1107       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1108       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1109       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1110
1111       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1112       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1113       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1114       // Don't lower v32i8 because there is no 128-bit byte mul
1115
1116       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1117       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1118
1119       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1120       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1121
1122       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1123     }
1124
1125     // Custom lower several nodes for 256-bit types.
1126     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1127                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1128       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1129       EVT VT = SVT;
1130
1131       // Extract subvector is special because the value type
1132       // (result) is 128-bit but the source is 256-bit wide.
1133       if (VT.is128BitVector())
1134         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1135
1136       // Do not attempt to custom lower other non-256-bit vectors
1137       if (!VT.is256BitVector())
1138         continue;
1139
1140       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1141       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1142       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1143       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1144       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1145       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1146     }
1147
1148     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1149     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1150       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1151       EVT VT = SVT;
1152
1153       // Do not attempt to promote non-256-bit vectors
1154       if (!VT.is256BitVector())
1155         continue;
1156
1157       setOperationAction(ISD::AND,    SVT, Promote);
1158       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1159       setOperationAction(ISD::OR,     SVT, Promote);
1160       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1161       setOperationAction(ISD::XOR,    SVT, Promote);
1162       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1163       setOperationAction(ISD::LOAD,   SVT, Promote);
1164       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1165       setOperationAction(ISD::SELECT, SVT, Promote);
1166       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1167     }
1168   }
1169
1170   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1171   // of this type with custom code.
1172   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1173          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1174     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1175                        Custom);
1176   }
1177
1178   // We want to custom lower some of our intrinsics.
1179   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1180
1181
1182   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1183   // handle type legalization for these operations here.
1184   //
1185   // FIXME: We really should do custom legalization for addition and
1186   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1187   // than generic legalization for 64-bit multiplication-with-overflow, though.
1188   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1189     // Add/Sub/Mul with overflow operations are custom lowered.
1190     MVT VT = IntVTs[i];
1191     setOperationAction(ISD::SADDO, VT, Custom);
1192     setOperationAction(ISD::UADDO, VT, Custom);
1193     setOperationAction(ISD::SSUBO, VT, Custom);
1194     setOperationAction(ISD::USUBO, VT, Custom);
1195     setOperationAction(ISD::SMULO, VT, Custom);
1196     setOperationAction(ISD::UMULO, VT, Custom);
1197   }
1198
1199   // There are no 8-bit 3-address imul/mul instructions
1200   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1201   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1202
1203   if (!Subtarget->is64Bit()) {
1204     // These libcalls are not available in 32-bit.
1205     setLibcallName(RTLIB::SHL_I128, 0);
1206     setLibcallName(RTLIB::SRL_I128, 0);
1207     setLibcallName(RTLIB::SRA_I128, 0);
1208   }
1209
1210   // We have target-specific dag combine patterns for the following nodes:
1211   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1212   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1213   setTargetDAGCombine(ISD::VSELECT);
1214   setTargetDAGCombine(ISD::SELECT);
1215   setTargetDAGCombine(ISD::SHL);
1216   setTargetDAGCombine(ISD::SRA);
1217   setTargetDAGCombine(ISD::SRL);
1218   setTargetDAGCombine(ISD::OR);
1219   setTargetDAGCombine(ISD::AND);
1220   setTargetDAGCombine(ISD::ADD);
1221   setTargetDAGCombine(ISD::FADD);
1222   setTargetDAGCombine(ISD::FSUB);
1223   setTargetDAGCombine(ISD::SUB);
1224   setTargetDAGCombine(ISD::LOAD);
1225   setTargetDAGCombine(ISD::STORE);
1226   setTargetDAGCombine(ISD::ZERO_EXTEND);
1227   setTargetDAGCombine(ISD::SINT_TO_FP);
1228   if (Subtarget->is64Bit())
1229     setTargetDAGCombine(ISD::MUL);
1230   if (Subtarget->hasBMI())
1231     setTargetDAGCombine(ISD::XOR);
1232
1233   computeRegisterProperties();
1234
1235   // On Darwin, -Os means optimize for size without hurting performance,
1236   // do not reduce the limit.
1237   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1238   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1239   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1240   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1241   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1242   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1243   setPrefLoopAlignment(4); // 2^4 bytes.
1244   benefitFromCodePlacementOpt = true;
1245
1246   setPrefFunctionAlignment(4); // 2^4 bytes.
1247 }
1248
1249
1250 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1251   if (!VT.isVector()) return MVT::i8;
1252   return VT.changeVectorElementTypeToInteger();
1253 }
1254
1255
1256 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1257 /// the desired ByVal argument alignment.
1258 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1259   if (MaxAlign == 16)
1260     return;
1261   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1262     if (VTy->getBitWidth() == 128)
1263       MaxAlign = 16;
1264   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1265     unsigned EltAlign = 0;
1266     getMaxByValAlign(ATy->getElementType(), EltAlign);
1267     if (EltAlign > MaxAlign)
1268       MaxAlign = EltAlign;
1269   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1270     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1271       unsigned EltAlign = 0;
1272       getMaxByValAlign(STy->getElementType(i), EltAlign);
1273       if (EltAlign > MaxAlign)
1274         MaxAlign = EltAlign;
1275       if (MaxAlign == 16)
1276         break;
1277     }
1278   }
1279   return;
1280 }
1281
1282 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1283 /// function arguments in the caller parameter area. For X86, aggregates
1284 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1285 /// are at 4-byte boundaries.
1286 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1287   if (Subtarget->is64Bit()) {
1288     // Max of 8 and alignment of type.
1289     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1290     if (TyAlign > 8)
1291       return TyAlign;
1292     return 8;
1293   }
1294
1295   unsigned Align = 4;
1296   if (Subtarget->hasSSE1())
1297     getMaxByValAlign(Ty, Align);
1298   return Align;
1299 }
1300
1301 /// getOptimalMemOpType - Returns the target specific optimal type for load
1302 /// and store operations as a result of memset, memcpy, and memmove
1303 /// lowering. If DstAlign is zero that means it's safe to destination
1304 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1305 /// means there isn't a need to check it against alignment requirement,
1306 /// probably because the source does not need to be loaded. If
1307 /// 'IsZeroVal' is true, that means it's safe to return a
1308 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1309 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1310 /// constant so it does not need to be loaded.
1311 /// It returns EVT::Other if the type should be determined using generic
1312 /// target-independent logic.
1313 EVT
1314 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1315                                        unsigned DstAlign, unsigned SrcAlign,
1316                                        bool IsZeroVal,
1317                                        bool MemcpyStrSrc,
1318                                        MachineFunction &MF) const {
1319   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1320   // linux.  This is because the stack realignment code can't handle certain
1321   // cases like PR2962.  This should be removed when PR2962 is fixed.
1322   const Function *F = MF.getFunction();
1323   if (IsZeroVal &&
1324       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1325     if (Size >= 16 &&
1326         (Subtarget->isUnalignedMemAccessFast() ||
1327          ((DstAlign == 0 || DstAlign >= 16) &&
1328           (SrcAlign == 0 || SrcAlign >= 16))) &&
1329         Subtarget->getStackAlignment() >= 16) {
1330       if (Subtarget->hasAVX() &&
1331           Subtarget->getStackAlignment() >= 32)
1332         return MVT::v8f32;
1333       if (Subtarget->hasSSE2())
1334         return MVT::v4i32;
1335       if (Subtarget->hasSSE1())
1336         return MVT::v4f32;
1337     } else if (!MemcpyStrSrc && Size >= 8 &&
1338                !Subtarget->is64Bit() &&
1339                Subtarget->getStackAlignment() >= 8 &&
1340                Subtarget->hasSSE2()) {
1341       // Do not use f64 to lower memcpy if source is string constant. It's
1342       // better to use i32 to avoid the loads.
1343       return MVT::f64;
1344     }
1345   }
1346   if (Subtarget->is64Bit() && Size >= 8)
1347     return MVT::i64;
1348   return MVT::i32;
1349 }
1350
1351 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1352 /// current function.  The returned value is a member of the
1353 /// MachineJumpTableInfo::JTEntryKind enum.
1354 unsigned X86TargetLowering::getJumpTableEncoding() const {
1355   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1356   // symbol.
1357   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1358       Subtarget->isPICStyleGOT())
1359     return MachineJumpTableInfo::EK_Custom32;
1360
1361   // Otherwise, use the normal jump table encoding heuristics.
1362   return TargetLowering::getJumpTableEncoding();
1363 }
1364
1365 const MCExpr *
1366 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1367                                              const MachineBasicBlock *MBB,
1368                                              unsigned uid,MCContext &Ctx) const{
1369   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1370          Subtarget->isPICStyleGOT());
1371   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1372   // entries.
1373   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1374                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1375 }
1376
1377 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1378 /// jumptable.
1379 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1380                                                     SelectionDAG &DAG) const {
1381   if (!Subtarget->is64Bit())
1382     // This doesn't have DebugLoc associated with it, but is not really the
1383     // same as a Register.
1384     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1385   return Table;
1386 }
1387
1388 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1389 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1390 /// MCExpr.
1391 const MCExpr *X86TargetLowering::
1392 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1393                              MCContext &Ctx) const {
1394   // X86-64 uses RIP relative addressing based on the jump table label.
1395   if (Subtarget->isPICStyleRIPRel())
1396     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1397
1398   // Otherwise, the reference is relative to the PIC base.
1399   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1400 }
1401
1402 // FIXME: Why this routine is here? Move to RegInfo!
1403 std::pair<const TargetRegisterClass*, uint8_t>
1404 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1405   const TargetRegisterClass *RRC = 0;
1406   uint8_t Cost = 1;
1407   switch (VT.getSimpleVT().SimpleTy) {
1408   default:
1409     return TargetLowering::findRepresentativeClass(VT);
1410   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1411     RRC = (Subtarget->is64Bit()
1412            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1413     break;
1414   case MVT::x86mmx:
1415     RRC = X86::VR64RegisterClass;
1416     break;
1417   case MVT::f32: case MVT::f64:
1418   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1419   case MVT::v4f32: case MVT::v2f64:
1420   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1421   case MVT::v4f64:
1422     RRC = X86::VR128RegisterClass;
1423     break;
1424   }
1425   return std::make_pair(RRC, Cost);
1426 }
1427
1428 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1429                                                unsigned &Offset) const {
1430   if (!Subtarget->isTargetLinux())
1431     return false;
1432
1433   if (Subtarget->is64Bit()) {
1434     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1435     Offset = 0x28;
1436     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1437       AddressSpace = 256;
1438     else
1439       AddressSpace = 257;
1440   } else {
1441     // %gs:0x14 on i386
1442     Offset = 0x14;
1443     AddressSpace = 256;
1444   }
1445   return true;
1446 }
1447
1448
1449 //===----------------------------------------------------------------------===//
1450 //               Return Value Calling Convention Implementation
1451 //===----------------------------------------------------------------------===//
1452
1453 #include "X86GenCallingConv.inc"
1454
1455 bool
1456 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1457                                   MachineFunction &MF, bool isVarArg,
1458                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1459                         LLVMContext &Context) const {
1460   SmallVector<CCValAssign, 16> RVLocs;
1461   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1462                  RVLocs, Context);
1463   return CCInfo.CheckReturn(Outs, RetCC_X86);
1464 }
1465
1466 SDValue
1467 X86TargetLowering::LowerReturn(SDValue Chain,
1468                                CallingConv::ID CallConv, bool isVarArg,
1469                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1470                                const SmallVectorImpl<SDValue> &OutVals,
1471                                DebugLoc dl, SelectionDAG &DAG) const {
1472   MachineFunction &MF = DAG.getMachineFunction();
1473   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1474
1475   SmallVector<CCValAssign, 16> RVLocs;
1476   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1477                  RVLocs, *DAG.getContext());
1478   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1479
1480   // Add the regs to the liveout set for the function.
1481   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1482   for (unsigned i = 0; i != RVLocs.size(); ++i)
1483     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1484       MRI.addLiveOut(RVLocs[i].getLocReg());
1485
1486   SDValue Flag;
1487
1488   SmallVector<SDValue, 6> RetOps;
1489   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1490   // Operand #1 = Bytes To Pop
1491   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1492                    MVT::i16));
1493
1494   // Copy the result values into the output registers.
1495   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1496     CCValAssign &VA = RVLocs[i];
1497     assert(VA.isRegLoc() && "Can only return in registers!");
1498     SDValue ValToCopy = OutVals[i];
1499     EVT ValVT = ValToCopy.getValueType();
1500
1501     // If this is x86-64, and we disabled SSE, we can't return FP values,
1502     // or SSE or MMX vectors.
1503     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1504          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1505           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1506       report_fatal_error("SSE register return with SSE disabled");
1507     }
1508     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1509     // llvm-gcc has never done it right and no one has noticed, so this
1510     // should be OK for now.
1511     if (ValVT == MVT::f64 &&
1512         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1513       report_fatal_error("SSE2 register return with SSE2 disabled");
1514
1515     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1516     // the RET instruction and handled by the FP Stackifier.
1517     if (VA.getLocReg() == X86::ST0 ||
1518         VA.getLocReg() == X86::ST1) {
1519       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1520       // change the value to the FP stack register class.
1521       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1522         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1523       RetOps.push_back(ValToCopy);
1524       // Don't emit a copytoreg.
1525       continue;
1526     }
1527
1528     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1529     // which is returned in RAX / RDX.
1530     if (Subtarget->is64Bit()) {
1531       if (ValVT == MVT::x86mmx) {
1532         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1533           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1534           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1535                                   ValToCopy);
1536           // If we don't have SSE2 available, convert to v4f32 so the generated
1537           // register is legal.
1538           if (!Subtarget->hasSSE2())
1539             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1540         }
1541       }
1542     }
1543
1544     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1545     Flag = Chain.getValue(1);
1546   }
1547
1548   // The x86-64 ABI for returning structs by value requires that we copy
1549   // the sret argument into %rax for the return. We saved the argument into
1550   // a virtual register in the entry block, so now we copy the value out
1551   // and into %rax.
1552   if (Subtarget->is64Bit() &&
1553       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1554     MachineFunction &MF = DAG.getMachineFunction();
1555     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1556     unsigned Reg = FuncInfo->getSRetReturnReg();
1557     assert(Reg &&
1558            "SRetReturnReg should have been set in LowerFormalArguments().");
1559     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1560
1561     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1562     Flag = Chain.getValue(1);
1563
1564     // RAX now acts like a return value.
1565     MRI.addLiveOut(X86::RAX);
1566   }
1567
1568   RetOps[0] = Chain;  // Update chain.
1569
1570   // Add the flag if we have it.
1571   if (Flag.getNode())
1572     RetOps.push_back(Flag);
1573
1574   return DAG.getNode(X86ISD::RET_FLAG, dl,
1575                      MVT::Other, &RetOps[0], RetOps.size());
1576 }
1577
1578 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1579   if (N->getNumValues() != 1)
1580     return false;
1581   if (!N->hasNUsesOfValue(1, 0))
1582     return false;
1583
1584   SDNode *Copy = *N->use_begin();
1585   if (Copy->getOpcode() != ISD::CopyToReg &&
1586       Copy->getOpcode() != ISD::FP_EXTEND)
1587     return false;
1588
1589   bool HasRet = false;
1590   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1591        UI != UE; ++UI) {
1592     if (UI->getOpcode() != X86ISD::RET_FLAG)
1593       return false;
1594     HasRet = true;
1595   }
1596
1597   return HasRet;
1598 }
1599
1600 EVT
1601 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1602                                             ISD::NodeType ExtendKind) const {
1603   MVT ReturnMVT;
1604   // TODO: Is this also valid on 32-bit?
1605   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1606     ReturnMVT = MVT::i8;
1607   else
1608     ReturnMVT = MVT::i32;
1609
1610   EVT MinVT = getRegisterType(Context, ReturnMVT);
1611   return VT.bitsLT(MinVT) ? MinVT : VT;
1612 }
1613
1614 /// LowerCallResult - Lower the result values of a call into the
1615 /// appropriate copies out of appropriate physical registers.
1616 ///
1617 SDValue
1618 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1619                                    CallingConv::ID CallConv, bool isVarArg,
1620                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1621                                    DebugLoc dl, SelectionDAG &DAG,
1622                                    SmallVectorImpl<SDValue> &InVals) const {
1623
1624   // Assign locations to each value returned by this call.
1625   SmallVector<CCValAssign, 16> RVLocs;
1626   bool Is64Bit = Subtarget->is64Bit();
1627   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1628                  getTargetMachine(), RVLocs, *DAG.getContext());
1629   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1630
1631   // Copy all of the result registers out of their specified physreg.
1632   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1633     CCValAssign &VA = RVLocs[i];
1634     EVT CopyVT = VA.getValVT();
1635
1636     // If this is x86-64, and we disabled SSE, we can't return FP values
1637     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1638         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1639       report_fatal_error("SSE register return with SSE disabled");
1640     }
1641
1642     SDValue Val;
1643
1644     // If this is a call to a function that returns an fp value on the floating
1645     // point stack, we must guarantee the the value is popped from the stack, so
1646     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1647     // if the return value is not used. We use the FpPOP_RETVAL instruction
1648     // instead.
1649     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1650       // If we prefer to use the value in xmm registers, copy it out as f80 and
1651       // use a truncate to move it from fp stack reg to xmm reg.
1652       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1653       SDValue Ops[] = { Chain, InFlag };
1654       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1655                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1656       Val = Chain.getValue(0);
1657
1658       // Round the f80 to the right size, which also moves it to the appropriate
1659       // xmm register.
1660       if (CopyVT != VA.getValVT())
1661         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1662                           // This truncation won't change the value.
1663                           DAG.getIntPtrConstant(1));
1664     } else {
1665       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1666                                  CopyVT, InFlag).getValue(1);
1667       Val = Chain.getValue(0);
1668     }
1669     InFlag = Chain.getValue(2);
1670     InVals.push_back(Val);
1671   }
1672
1673   return Chain;
1674 }
1675
1676
1677 //===----------------------------------------------------------------------===//
1678 //                C & StdCall & Fast Calling Convention implementation
1679 //===----------------------------------------------------------------------===//
1680 //  StdCall calling convention seems to be standard for many Windows' API
1681 //  routines and around. It differs from C calling convention just a little:
1682 //  callee should clean up the stack, not caller. Symbols should be also
1683 //  decorated in some fancy way :) It doesn't support any vector arguments.
1684 //  For info on fast calling convention see Fast Calling Convention (tail call)
1685 //  implementation LowerX86_32FastCCCallTo.
1686
1687 /// CallIsStructReturn - Determines whether a call uses struct return
1688 /// semantics.
1689 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1690   if (Outs.empty())
1691     return false;
1692
1693   return Outs[0].Flags.isSRet();
1694 }
1695
1696 /// ArgsAreStructReturn - Determines whether a function uses struct
1697 /// return semantics.
1698 static bool
1699 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1700   if (Ins.empty())
1701     return false;
1702
1703   return Ins[0].Flags.isSRet();
1704 }
1705
1706 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1707 /// by "Src" to address "Dst" with size and alignment information specified by
1708 /// the specific parameter attribute. The copy will be passed as a byval
1709 /// function parameter.
1710 static SDValue
1711 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1712                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1713                           DebugLoc dl) {
1714   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1715
1716   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1717                        /*isVolatile*/false, /*AlwaysInline=*/true,
1718                        MachinePointerInfo(), MachinePointerInfo());
1719 }
1720
1721 /// IsTailCallConvention - Return true if the calling convention is one that
1722 /// supports tail call optimization.
1723 static bool IsTailCallConvention(CallingConv::ID CC) {
1724   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1725 }
1726
1727 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1728   if (!CI->isTailCall())
1729     return false;
1730
1731   CallSite CS(CI);
1732   CallingConv::ID CalleeCC = CS.getCallingConv();
1733   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1734     return false;
1735
1736   return true;
1737 }
1738
1739 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1740 /// a tailcall target by changing its ABI.
1741 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1742                                    bool GuaranteedTailCallOpt) {
1743   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1744 }
1745
1746 SDValue
1747 X86TargetLowering::LowerMemArgument(SDValue Chain,
1748                                     CallingConv::ID CallConv,
1749                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1750                                     DebugLoc dl, SelectionDAG &DAG,
1751                                     const CCValAssign &VA,
1752                                     MachineFrameInfo *MFI,
1753                                     unsigned i) const {
1754   // Create the nodes corresponding to a load from this parameter slot.
1755   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1756   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1757                               getTargetMachine().Options.GuaranteedTailCallOpt);
1758   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1759   EVT ValVT;
1760
1761   // If value is passed by pointer we have address passed instead of the value
1762   // itself.
1763   if (VA.getLocInfo() == CCValAssign::Indirect)
1764     ValVT = VA.getLocVT();
1765   else
1766     ValVT = VA.getValVT();
1767
1768   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1769   // changed with more analysis.
1770   // In case of tail call optimization mark all arguments mutable. Since they
1771   // could be overwritten by lowering of arguments in case of a tail call.
1772   if (Flags.isByVal()) {
1773     unsigned Bytes = Flags.getByValSize();
1774     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1775     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1776     return DAG.getFrameIndex(FI, getPointerTy());
1777   } else {
1778     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1779                                     VA.getLocMemOffset(), isImmutable);
1780     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1781     return DAG.getLoad(ValVT, dl, Chain, FIN,
1782                        MachinePointerInfo::getFixedStack(FI),
1783                        false, false, false, 0);
1784   }
1785 }
1786
1787 SDValue
1788 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1789                                         CallingConv::ID CallConv,
1790                                         bool isVarArg,
1791                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1792                                         DebugLoc dl,
1793                                         SelectionDAG &DAG,
1794                                         SmallVectorImpl<SDValue> &InVals)
1795                                           const {
1796   MachineFunction &MF = DAG.getMachineFunction();
1797   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1798
1799   const Function* Fn = MF.getFunction();
1800   if (Fn->hasExternalLinkage() &&
1801       Subtarget->isTargetCygMing() &&
1802       Fn->getName() == "main")
1803     FuncInfo->setForceFramePointer(true);
1804
1805   MachineFrameInfo *MFI = MF.getFrameInfo();
1806   bool Is64Bit = Subtarget->is64Bit();
1807   bool IsWin64 = Subtarget->isTargetWin64();
1808
1809   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1810          "Var args not supported with calling convention fastcc or ghc");
1811
1812   // Assign locations to all of the incoming arguments.
1813   SmallVector<CCValAssign, 16> ArgLocs;
1814   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1815                  ArgLocs, *DAG.getContext());
1816
1817   // Allocate shadow area for Win64
1818   if (IsWin64) {
1819     CCInfo.AllocateStack(32, 8);
1820   }
1821
1822   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1823
1824   unsigned LastVal = ~0U;
1825   SDValue ArgValue;
1826   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1827     CCValAssign &VA = ArgLocs[i];
1828     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1829     // places.
1830     assert(VA.getValNo() != LastVal &&
1831            "Don't support value assigned to multiple locs yet");
1832     (void)LastVal;
1833     LastVal = VA.getValNo();
1834
1835     if (VA.isRegLoc()) {
1836       EVT RegVT = VA.getLocVT();
1837       TargetRegisterClass *RC = NULL;
1838       if (RegVT == MVT::i32)
1839         RC = X86::GR32RegisterClass;
1840       else if (Is64Bit && RegVT == MVT::i64)
1841         RC = X86::GR64RegisterClass;
1842       else if (RegVT == MVT::f32)
1843         RC = X86::FR32RegisterClass;
1844       else if (RegVT == MVT::f64)
1845         RC = X86::FR64RegisterClass;
1846       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1847         RC = X86::VR256RegisterClass;
1848       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1849         RC = X86::VR128RegisterClass;
1850       else if (RegVT == MVT::x86mmx)
1851         RC = X86::VR64RegisterClass;
1852       else
1853         llvm_unreachable("Unknown argument type!");
1854
1855       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1856       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1857
1858       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1859       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1860       // right size.
1861       if (VA.getLocInfo() == CCValAssign::SExt)
1862         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1863                                DAG.getValueType(VA.getValVT()));
1864       else if (VA.getLocInfo() == CCValAssign::ZExt)
1865         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1866                                DAG.getValueType(VA.getValVT()));
1867       else if (VA.getLocInfo() == CCValAssign::BCvt)
1868         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1869
1870       if (VA.isExtInLoc()) {
1871         // Handle MMX values passed in XMM regs.
1872         if (RegVT.isVector()) {
1873           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1874                                  ArgValue);
1875         } else
1876           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1877       }
1878     } else {
1879       assert(VA.isMemLoc());
1880       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1881     }
1882
1883     // If value is passed via pointer - do a load.
1884     if (VA.getLocInfo() == CCValAssign::Indirect)
1885       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1886                              MachinePointerInfo(), false, false, false, 0);
1887
1888     InVals.push_back(ArgValue);
1889   }
1890
1891   // The x86-64 ABI for returning structs by value requires that we copy
1892   // the sret argument into %rax for the return. Save the argument into
1893   // a virtual register so that we can access it from the return points.
1894   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1895     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1896     unsigned Reg = FuncInfo->getSRetReturnReg();
1897     if (!Reg) {
1898       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1899       FuncInfo->setSRetReturnReg(Reg);
1900     }
1901     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1902     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1903   }
1904
1905   unsigned StackSize = CCInfo.getNextStackOffset();
1906   // Align stack specially for tail calls.
1907   if (FuncIsMadeTailCallSafe(CallConv,
1908                              MF.getTarget().Options.GuaranteedTailCallOpt))
1909     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1910
1911   // If the function takes variable number of arguments, make a frame index for
1912   // the start of the first vararg value... for expansion of llvm.va_start.
1913   if (isVarArg) {
1914     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1915                     CallConv != CallingConv::X86_ThisCall)) {
1916       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1917     }
1918     if (Is64Bit) {
1919       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1920
1921       // FIXME: We should really autogenerate these arrays
1922       static const unsigned GPR64ArgRegsWin64[] = {
1923         X86::RCX, X86::RDX, X86::R8,  X86::R9
1924       };
1925       static const unsigned GPR64ArgRegs64Bit[] = {
1926         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1927       };
1928       static const unsigned XMMArgRegs64Bit[] = {
1929         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1930         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1931       };
1932       const unsigned *GPR64ArgRegs;
1933       unsigned NumXMMRegs = 0;
1934
1935       if (IsWin64) {
1936         // The XMM registers which might contain var arg parameters are shadowed
1937         // in their paired GPR.  So we only need to save the GPR to their home
1938         // slots.
1939         TotalNumIntRegs = 4;
1940         GPR64ArgRegs = GPR64ArgRegsWin64;
1941       } else {
1942         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1943         GPR64ArgRegs = GPR64ArgRegs64Bit;
1944
1945         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1946                                                 TotalNumXMMRegs);
1947       }
1948       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1949                                                        TotalNumIntRegs);
1950
1951       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1952       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1953              "SSE register cannot be used when SSE is disabled!");
1954       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1955                NoImplicitFloatOps) &&
1956              "SSE register cannot be used when SSE is disabled!");
1957       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1958           !Subtarget->hasSSE1())
1959         // Kernel mode asks for SSE to be disabled, so don't push them
1960         // on the stack.
1961         TotalNumXMMRegs = 0;
1962
1963       if (IsWin64) {
1964         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1965         // Get to the caller-allocated home save location.  Add 8 to account
1966         // for the return address.
1967         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1968         FuncInfo->setRegSaveFrameIndex(
1969           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1970         // Fixup to set vararg frame on shadow area (4 x i64).
1971         if (NumIntRegs < 4)
1972           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1973       } else {
1974         // For X86-64, if there are vararg parameters that are passed via
1975         // registers, then we must store them to their spots on the stack so
1976         // they may be loaded by deferencing the result of va_next.
1977         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1978         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1979         FuncInfo->setRegSaveFrameIndex(
1980           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1981                                false));
1982       }
1983
1984       // Store the integer parameter registers.
1985       SmallVector<SDValue, 8> MemOps;
1986       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1987                                         getPointerTy());
1988       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1989       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1990         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1991                                   DAG.getIntPtrConstant(Offset));
1992         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1993                                      X86::GR64RegisterClass);
1994         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1995         SDValue Store =
1996           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1997                        MachinePointerInfo::getFixedStack(
1998                          FuncInfo->getRegSaveFrameIndex(), Offset),
1999                        false, false, 0);
2000         MemOps.push_back(Store);
2001         Offset += 8;
2002       }
2003
2004       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2005         // Now store the XMM (fp + vector) parameter registers.
2006         SmallVector<SDValue, 11> SaveXMMOps;
2007         SaveXMMOps.push_back(Chain);
2008
2009         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
2010         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2011         SaveXMMOps.push_back(ALVal);
2012
2013         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2014                                FuncInfo->getRegSaveFrameIndex()));
2015         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2016                                FuncInfo->getVarArgsFPOffset()));
2017
2018         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2019           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2020                                        X86::VR128RegisterClass);
2021           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2022           SaveXMMOps.push_back(Val);
2023         }
2024         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2025                                      MVT::Other,
2026                                      &SaveXMMOps[0], SaveXMMOps.size()));
2027       }
2028
2029       if (!MemOps.empty())
2030         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2031                             &MemOps[0], MemOps.size());
2032     }
2033   }
2034
2035   // Some CCs need callee pop.
2036   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2037                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2038     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2039   } else {
2040     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2041     // If this is an sret function, the return should pop the hidden pointer.
2042     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
2043       FuncInfo->setBytesToPopOnReturn(4);
2044   }
2045
2046   if (!Is64Bit) {
2047     // RegSaveFrameIndex is X86-64 only.
2048     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2049     if (CallConv == CallingConv::X86_FastCall ||
2050         CallConv == CallingConv::X86_ThisCall)
2051       // fastcc functions can't have varargs.
2052       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2053   }
2054
2055   FuncInfo->setArgumentStackSize(StackSize);
2056
2057   return Chain;
2058 }
2059
2060 SDValue
2061 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2062                                     SDValue StackPtr, SDValue Arg,
2063                                     DebugLoc dl, SelectionDAG &DAG,
2064                                     const CCValAssign &VA,
2065                                     ISD::ArgFlagsTy Flags) const {
2066   unsigned LocMemOffset = VA.getLocMemOffset();
2067   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2068   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2069   if (Flags.isByVal())
2070     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2071
2072   return DAG.getStore(Chain, dl, Arg, PtrOff,
2073                       MachinePointerInfo::getStack(LocMemOffset),
2074                       false, false, 0);
2075 }
2076
2077 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2078 /// optimization is performed and it is required.
2079 SDValue
2080 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2081                                            SDValue &OutRetAddr, SDValue Chain,
2082                                            bool IsTailCall, bool Is64Bit,
2083                                            int FPDiff, DebugLoc dl) const {
2084   // Adjust the Return address stack slot.
2085   EVT VT = getPointerTy();
2086   OutRetAddr = getReturnAddressFrameIndex(DAG);
2087
2088   // Load the "old" Return address.
2089   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2090                            false, false, false, 0);
2091   return SDValue(OutRetAddr.getNode(), 1);
2092 }
2093
2094 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2095 /// optimization is performed and it is required (FPDiff!=0).
2096 static SDValue
2097 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2098                          SDValue Chain, SDValue RetAddrFrIdx,
2099                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2100   // Store the return address to the appropriate stack slot.
2101   if (!FPDiff) return Chain;
2102   // Calculate the new stack slot for the return address.
2103   int SlotSize = Is64Bit ? 8 : 4;
2104   int NewReturnAddrFI =
2105     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2106   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2107   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2108   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2109                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2110                        false, false, 0);
2111   return Chain;
2112 }
2113
2114 SDValue
2115 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2116                              CallingConv::ID CallConv, bool isVarArg,
2117                              bool &isTailCall,
2118                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2119                              const SmallVectorImpl<SDValue> &OutVals,
2120                              const SmallVectorImpl<ISD::InputArg> &Ins,
2121                              DebugLoc dl, SelectionDAG &DAG,
2122                              SmallVectorImpl<SDValue> &InVals) const {
2123   MachineFunction &MF = DAG.getMachineFunction();
2124   bool Is64Bit        = Subtarget->is64Bit();
2125   bool IsWin64        = Subtarget->isTargetWin64();
2126   bool IsStructRet    = CallIsStructReturn(Outs);
2127   bool IsSibcall      = false;
2128
2129   if (isTailCall) {
2130     // Check if it's really possible to do a tail call.
2131     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2132                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2133                                                    Outs, OutVals, Ins, DAG);
2134
2135     // Sibcalls are automatically detected tailcalls which do not require
2136     // ABI changes.
2137     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2138       IsSibcall = true;
2139
2140     if (isTailCall)
2141       ++NumTailCalls;
2142   }
2143
2144   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2145          "Var args not supported with calling convention fastcc or ghc");
2146
2147   // Analyze operands of the call, assigning locations to each operand.
2148   SmallVector<CCValAssign, 16> ArgLocs;
2149   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2150                  ArgLocs, *DAG.getContext());
2151
2152   // Allocate shadow area for Win64
2153   if (IsWin64) {
2154     CCInfo.AllocateStack(32, 8);
2155   }
2156
2157   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2158
2159   // Get a count of how many bytes are to be pushed on the stack.
2160   unsigned NumBytes = CCInfo.getNextStackOffset();
2161   if (IsSibcall)
2162     // This is a sibcall. The memory operands are available in caller's
2163     // own caller's stack.
2164     NumBytes = 0;
2165   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2166            IsTailCallConvention(CallConv))
2167     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2168
2169   int FPDiff = 0;
2170   if (isTailCall && !IsSibcall) {
2171     // Lower arguments at fp - stackoffset + fpdiff.
2172     unsigned NumBytesCallerPushed =
2173       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2174     FPDiff = NumBytesCallerPushed - NumBytes;
2175
2176     // Set the delta of movement of the returnaddr stackslot.
2177     // But only set if delta is greater than previous delta.
2178     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2179       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2180   }
2181
2182   if (!IsSibcall)
2183     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2184
2185   SDValue RetAddrFrIdx;
2186   // Load return address for tail calls.
2187   if (isTailCall && FPDiff)
2188     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2189                                     Is64Bit, FPDiff, dl);
2190
2191   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2192   SmallVector<SDValue, 8> MemOpChains;
2193   SDValue StackPtr;
2194
2195   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2196   // of tail call optimization arguments are handle later.
2197   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2198     CCValAssign &VA = ArgLocs[i];
2199     EVT RegVT = VA.getLocVT();
2200     SDValue Arg = OutVals[i];
2201     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2202     bool isByVal = Flags.isByVal();
2203
2204     // Promote the value if needed.
2205     switch (VA.getLocInfo()) {
2206     default: llvm_unreachable("Unknown loc info!");
2207     case CCValAssign::Full: break;
2208     case CCValAssign::SExt:
2209       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2210       break;
2211     case CCValAssign::ZExt:
2212       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2213       break;
2214     case CCValAssign::AExt:
2215       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2216         // Special case: passing MMX values in XMM registers.
2217         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2218         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2219         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2220       } else
2221         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2222       break;
2223     case CCValAssign::BCvt:
2224       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2225       break;
2226     case CCValAssign::Indirect: {
2227       // Store the argument.
2228       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2229       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2230       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2231                            MachinePointerInfo::getFixedStack(FI),
2232                            false, false, 0);
2233       Arg = SpillSlot;
2234       break;
2235     }
2236     }
2237
2238     if (VA.isRegLoc()) {
2239       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2240       if (isVarArg && IsWin64) {
2241         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2242         // shadow reg if callee is a varargs function.
2243         unsigned ShadowReg = 0;
2244         switch (VA.getLocReg()) {
2245         case X86::XMM0: ShadowReg = X86::RCX; break;
2246         case X86::XMM1: ShadowReg = X86::RDX; break;
2247         case X86::XMM2: ShadowReg = X86::R8; break;
2248         case X86::XMM3: ShadowReg = X86::R9; break;
2249         }
2250         if (ShadowReg)
2251           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2252       }
2253     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2254       assert(VA.isMemLoc());
2255       if (StackPtr.getNode() == 0)
2256         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2257       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2258                                              dl, DAG, VA, Flags));
2259     }
2260   }
2261
2262   if (!MemOpChains.empty())
2263     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2264                         &MemOpChains[0], MemOpChains.size());
2265
2266   // Build a sequence of copy-to-reg nodes chained together with token chain
2267   // and flag operands which copy the outgoing args into registers.
2268   SDValue InFlag;
2269   // Tail call byval lowering might overwrite argument registers so in case of
2270   // tail call optimization the copies to registers are lowered later.
2271   if (!isTailCall)
2272     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2273       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2274                                RegsToPass[i].second, InFlag);
2275       InFlag = Chain.getValue(1);
2276     }
2277
2278   if (Subtarget->isPICStyleGOT()) {
2279     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2280     // GOT pointer.
2281     if (!isTailCall) {
2282       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2283                                DAG.getNode(X86ISD::GlobalBaseReg,
2284                                            DebugLoc(), getPointerTy()),
2285                                InFlag);
2286       InFlag = Chain.getValue(1);
2287     } else {
2288       // If we are tail calling and generating PIC/GOT style code load the
2289       // address of the callee into ECX. The value in ecx is used as target of
2290       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2291       // for tail calls on PIC/GOT architectures. Normally we would just put the
2292       // address of GOT into ebx and then call target@PLT. But for tail calls
2293       // ebx would be restored (since ebx is callee saved) before jumping to the
2294       // target@PLT.
2295
2296       // Note: The actual moving to ECX is done further down.
2297       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2298       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2299           !G->getGlobal()->hasProtectedVisibility())
2300         Callee = LowerGlobalAddress(Callee, DAG);
2301       else if (isa<ExternalSymbolSDNode>(Callee))
2302         Callee = LowerExternalSymbol(Callee, DAG);
2303     }
2304   }
2305
2306   if (Is64Bit && isVarArg && !IsWin64) {
2307     // From AMD64 ABI document:
2308     // For calls that may call functions that use varargs or stdargs
2309     // (prototype-less calls or calls to functions containing ellipsis (...) in
2310     // the declaration) %al is used as hidden argument to specify the number
2311     // of SSE registers used. The contents of %al do not need to match exactly
2312     // the number of registers, but must be an ubound on the number of SSE
2313     // registers used and is in the range 0 - 8 inclusive.
2314
2315     // Count the number of XMM registers allocated.
2316     static const unsigned XMMArgRegs[] = {
2317       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2318       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2319     };
2320     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2321     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2322            && "SSE registers cannot be used when SSE is disabled");
2323
2324     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2325                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2326     InFlag = Chain.getValue(1);
2327   }
2328
2329
2330   // For tail calls lower the arguments to the 'real' stack slot.
2331   if (isTailCall) {
2332     // Force all the incoming stack arguments to be loaded from the stack
2333     // before any new outgoing arguments are stored to the stack, because the
2334     // outgoing stack slots may alias the incoming argument stack slots, and
2335     // the alias isn't otherwise explicit. This is slightly more conservative
2336     // than necessary, because it means that each store effectively depends
2337     // on every argument instead of just those arguments it would clobber.
2338     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2339
2340     SmallVector<SDValue, 8> MemOpChains2;
2341     SDValue FIN;
2342     int FI = 0;
2343     // Do not flag preceding copytoreg stuff together with the following stuff.
2344     InFlag = SDValue();
2345     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2346       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2347         CCValAssign &VA = ArgLocs[i];
2348         if (VA.isRegLoc())
2349           continue;
2350         assert(VA.isMemLoc());
2351         SDValue Arg = OutVals[i];
2352         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2353         // Create frame index.
2354         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2355         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2356         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2357         FIN = DAG.getFrameIndex(FI, getPointerTy());
2358
2359         if (Flags.isByVal()) {
2360           // Copy relative to framepointer.
2361           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2362           if (StackPtr.getNode() == 0)
2363             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2364                                           getPointerTy());
2365           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2366
2367           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2368                                                            ArgChain,
2369                                                            Flags, DAG, dl));
2370         } else {
2371           // Store relative to framepointer.
2372           MemOpChains2.push_back(
2373             DAG.getStore(ArgChain, dl, Arg, FIN,
2374                          MachinePointerInfo::getFixedStack(FI),
2375                          false, false, 0));
2376         }
2377       }
2378     }
2379
2380     if (!MemOpChains2.empty())
2381       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2382                           &MemOpChains2[0], MemOpChains2.size());
2383
2384     // Copy arguments to their registers.
2385     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2386       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2387                                RegsToPass[i].second, InFlag);
2388       InFlag = Chain.getValue(1);
2389     }
2390     InFlag =SDValue();
2391
2392     // Store the return address to the appropriate stack slot.
2393     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2394                                      FPDiff, dl);
2395   }
2396
2397   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2398     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2399     // In the 64-bit large code model, we have to make all calls
2400     // through a register, since the call instruction's 32-bit
2401     // pc-relative offset may not be large enough to hold the whole
2402     // address.
2403   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2404     // If the callee is a GlobalAddress node (quite common, every direct call
2405     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2406     // it.
2407
2408     // We should use extra load for direct calls to dllimported functions in
2409     // non-JIT mode.
2410     const GlobalValue *GV = G->getGlobal();
2411     if (!GV->hasDLLImportLinkage()) {
2412       unsigned char OpFlags = 0;
2413       bool ExtraLoad = false;
2414       unsigned WrapperKind = ISD::DELETED_NODE;
2415
2416       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2417       // external symbols most go through the PLT in PIC mode.  If the symbol
2418       // has hidden or protected visibility, or if it is static or local, then
2419       // we don't need to use the PLT - we can directly call it.
2420       if (Subtarget->isTargetELF() &&
2421           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2422           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2423         OpFlags = X86II::MO_PLT;
2424       } else if (Subtarget->isPICStyleStubAny() &&
2425                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2426                  (!Subtarget->getTargetTriple().isMacOSX() ||
2427                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2428         // PC-relative references to external symbols should go through $stub,
2429         // unless we're building with the leopard linker or later, which
2430         // automatically synthesizes these stubs.
2431         OpFlags = X86II::MO_DARWIN_STUB;
2432       } else if (Subtarget->isPICStyleRIPRel() &&
2433                  isa<Function>(GV) &&
2434                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2435         // If the function is marked as non-lazy, generate an indirect call
2436         // which loads from the GOT directly. This avoids runtime overhead
2437         // at the cost of eager binding (and one extra byte of encoding).
2438         OpFlags = X86II::MO_GOTPCREL;
2439         WrapperKind = X86ISD::WrapperRIP;
2440         ExtraLoad = true;
2441       }
2442
2443       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2444                                           G->getOffset(), OpFlags);
2445
2446       // Add a wrapper if needed.
2447       if (WrapperKind != ISD::DELETED_NODE)
2448         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2449       // Add extra indirection if needed.
2450       if (ExtraLoad)
2451         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2452                              MachinePointerInfo::getGOT(),
2453                              false, false, false, 0);
2454     }
2455   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2456     unsigned char OpFlags = 0;
2457
2458     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2459     // external symbols should go through the PLT.
2460     if (Subtarget->isTargetELF() &&
2461         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2462       OpFlags = X86II::MO_PLT;
2463     } else if (Subtarget->isPICStyleStubAny() &&
2464                (!Subtarget->getTargetTriple().isMacOSX() ||
2465                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2466       // PC-relative references to external symbols should go through $stub,
2467       // unless we're building with the leopard linker or later, which
2468       // automatically synthesizes these stubs.
2469       OpFlags = X86II::MO_DARWIN_STUB;
2470     }
2471
2472     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2473                                          OpFlags);
2474   }
2475
2476   // Returns a chain & a flag for retval copy to use.
2477   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2478   SmallVector<SDValue, 8> Ops;
2479
2480   if (!IsSibcall && isTailCall) {
2481     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2482                            DAG.getIntPtrConstant(0, true), InFlag);
2483     InFlag = Chain.getValue(1);
2484   }
2485
2486   Ops.push_back(Chain);
2487   Ops.push_back(Callee);
2488
2489   if (isTailCall)
2490     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2491
2492   // Add argument registers to the end of the list so that they are known live
2493   // into the call.
2494   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2495     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2496                                   RegsToPass[i].second.getValueType()));
2497
2498   // Add an implicit use GOT pointer in EBX.
2499   if (!isTailCall && Subtarget->isPICStyleGOT())
2500     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2501
2502   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2503   if (Is64Bit && isVarArg && !IsWin64)
2504     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2505
2506   if (InFlag.getNode())
2507     Ops.push_back(InFlag);
2508
2509   if (isTailCall) {
2510     // We used to do:
2511     //// If this is the first return lowered for this function, add the regs
2512     //// to the liveout set for the function.
2513     // This isn't right, although it's probably harmless on x86; liveouts
2514     // should be computed from returns not tail calls.  Consider a void
2515     // function making a tail call to a function returning int.
2516     return DAG.getNode(X86ISD::TC_RETURN, dl,
2517                        NodeTys, &Ops[0], Ops.size());
2518   }
2519
2520   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2521   InFlag = Chain.getValue(1);
2522
2523   // Create the CALLSEQ_END node.
2524   unsigned NumBytesForCalleeToPush;
2525   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2526                        getTargetMachine().Options.GuaranteedTailCallOpt))
2527     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2528   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2529     // If this is a call to a struct-return function, the callee
2530     // pops the hidden struct pointer, so we have to push it back.
2531     // This is common for Darwin/X86, Linux & Mingw32 targets.
2532     NumBytesForCalleeToPush = 4;
2533   else
2534     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2535
2536   // Returns a flag for retval copy to use.
2537   if (!IsSibcall) {
2538     Chain = DAG.getCALLSEQ_END(Chain,
2539                                DAG.getIntPtrConstant(NumBytes, true),
2540                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2541                                                      true),
2542                                InFlag);
2543     InFlag = Chain.getValue(1);
2544   }
2545
2546   // Handle result values, copying them out of physregs into vregs that we
2547   // return.
2548   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2549                          Ins, dl, DAG, InVals);
2550 }
2551
2552
2553 //===----------------------------------------------------------------------===//
2554 //                Fast Calling Convention (tail call) implementation
2555 //===----------------------------------------------------------------------===//
2556
2557 //  Like std call, callee cleans arguments, convention except that ECX is
2558 //  reserved for storing the tail called function address. Only 2 registers are
2559 //  free for argument passing (inreg). Tail call optimization is performed
2560 //  provided:
2561 //                * tailcallopt is enabled
2562 //                * caller/callee are fastcc
2563 //  On X86_64 architecture with GOT-style position independent code only local
2564 //  (within module) calls are supported at the moment.
2565 //  To keep the stack aligned according to platform abi the function
2566 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2567 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2568 //  If a tail called function callee has more arguments than the caller the
2569 //  caller needs to make sure that there is room to move the RETADDR to. This is
2570 //  achieved by reserving an area the size of the argument delta right after the
2571 //  original REtADDR, but before the saved framepointer or the spilled registers
2572 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2573 //  stack layout:
2574 //    arg1
2575 //    arg2
2576 //    RETADDR
2577 //    [ new RETADDR
2578 //      move area ]
2579 //    (possible EBP)
2580 //    ESI
2581 //    EDI
2582 //    local1 ..
2583
2584 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2585 /// for a 16 byte align requirement.
2586 unsigned
2587 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2588                                                SelectionDAG& DAG) const {
2589   MachineFunction &MF = DAG.getMachineFunction();
2590   const TargetMachine &TM = MF.getTarget();
2591   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2592   unsigned StackAlignment = TFI.getStackAlignment();
2593   uint64_t AlignMask = StackAlignment - 1;
2594   int64_t Offset = StackSize;
2595   uint64_t SlotSize = TD->getPointerSize();
2596   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2597     // Number smaller than 12 so just add the difference.
2598     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2599   } else {
2600     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2601     Offset = ((~AlignMask) & Offset) + StackAlignment +
2602       (StackAlignment-SlotSize);
2603   }
2604   return Offset;
2605 }
2606
2607 /// MatchingStackOffset - Return true if the given stack call argument is
2608 /// already available in the same position (relatively) of the caller's
2609 /// incoming argument stack.
2610 static
2611 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2612                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2613                          const X86InstrInfo *TII) {
2614   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2615   int FI = INT_MAX;
2616   if (Arg.getOpcode() == ISD::CopyFromReg) {
2617     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2618     if (!TargetRegisterInfo::isVirtualRegister(VR))
2619       return false;
2620     MachineInstr *Def = MRI->getVRegDef(VR);
2621     if (!Def)
2622       return false;
2623     if (!Flags.isByVal()) {
2624       if (!TII->isLoadFromStackSlot(Def, FI))
2625         return false;
2626     } else {
2627       unsigned Opcode = Def->getOpcode();
2628       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2629           Def->getOperand(1).isFI()) {
2630         FI = Def->getOperand(1).getIndex();
2631         Bytes = Flags.getByValSize();
2632       } else
2633         return false;
2634     }
2635   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2636     if (Flags.isByVal())
2637       // ByVal argument is passed in as a pointer but it's now being
2638       // dereferenced. e.g.
2639       // define @foo(%struct.X* %A) {
2640       //   tail call @bar(%struct.X* byval %A)
2641       // }
2642       return false;
2643     SDValue Ptr = Ld->getBasePtr();
2644     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2645     if (!FINode)
2646       return false;
2647     FI = FINode->getIndex();
2648   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2649     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2650     FI = FINode->getIndex();
2651     Bytes = Flags.getByValSize();
2652   } else
2653     return false;
2654
2655   assert(FI != INT_MAX);
2656   if (!MFI->isFixedObjectIndex(FI))
2657     return false;
2658   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2659 }
2660
2661 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2662 /// for tail call optimization. Targets which want to do tail call
2663 /// optimization should implement this function.
2664 bool
2665 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2666                                                      CallingConv::ID CalleeCC,
2667                                                      bool isVarArg,
2668                                                      bool isCalleeStructRet,
2669                                                      bool isCallerStructRet,
2670                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2671                                     const SmallVectorImpl<SDValue> &OutVals,
2672                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2673                                                      SelectionDAG& DAG) const {
2674   if (!IsTailCallConvention(CalleeCC) &&
2675       CalleeCC != CallingConv::C)
2676     return false;
2677
2678   // If -tailcallopt is specified, make fastcc functions tail-callable.
2679   const MachineFunction &MF = DAG.getMachineFunction();
2680   const Function *CallerF = DAG.getMachineFunction().getFunction();
2681   CallingConv::ID CallerCC = CallerF->getCallingConv();
2682   bool CCMatch = CallerCC == CalleeCC;
2683
2684   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2685     if (IsTailCallConvention(CalleeCC) && CCMatch)
2686       return true;
2687     return false;
2688   }
2689
2690   // Look for obvious safe cases to perform tail call optimization that do not
2691   // require ABI changes. This is what gcc calls sibcall.
2692
2693   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2694   // emit a special epilogue.
2695   if (RegInfo->needsStackRealignment(MF))
2696     return false;
2697
2698   // Also avoid sibcall optimization if either caller or callee uses struct
2699   // return semantics.
2700   if (isCalleeStructRet || isCallerStructRet)
2701     return false;
2702
2703   // An stdcall caller is expected to clean up its arguments; the callee
2704   // isn't going to do that.
2705   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2706     return false;
2707
2708   // Do not sibcall optimize vararg calls unless all arguments are passed via
2709   // registers.
2710   if (isVarArg && !Outs.empty()) {
2711
2712     // Optimizing for varargs on Win64 is unlikely to be safe without
2713     // additional testing.
2714     if (Subtarget->isTargetWin64())
2715       return false;
2716
2717     SmallVector<CCValAssign, 16> ArgLocs;
2718     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2719                    getTargetMachine(), ArgLocs, *DAG.getContext());
2720
2721     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2722     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2723       if (!ArgLocs[i].isRegLoc())
2724         return false;
2725   }
2726
2727   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2728   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2729   // this into a sibcall.
2730   bool Unused = false;
2731   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2732     if (!Ins[i].Used) {
2733       Unused = true;
2734       break;
2735     }
2736   }
2737   if (Unused) {
2738     SmallVector<CCValAssign, 16> RVLocs;
2739     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2740                    getTargetMachine(), RVLocs, *DAG.getContext());
2741     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2742     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2743       CCValAssign &VA = RVLocs[i];
2744       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2745         return false;
2746     }
2747   }
2748
2749   // If the calling conventions do not match, then we'd better make sure the
2750   // results are returned in the same way as what the caller expects.
2751   if (!CCMatch) {
2752     SmallVector<CCValAssign, 16> RVLocs1;
2753     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2754                     getTargetMachine(), RVLocs1, *DAG.getContext());
2755     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2756
2757     SmallVector<CCValAssign, 16> RVLocs2;
2758     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2759                     getTargetMachine(), RVLocs2, *DAG.getContext());
2760     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2761
2762     if (RVLocs1.size() != RVLocs2.size())
2763       return false;
2764     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2765       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2766         return false;
2767       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2768         return false;
2769       if (RVLocs1[i].isRegLoc()) {
2770         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2771           return false;
2772       } else {
2773         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2774           return false;
2775       }
2776     }
2777   }
2778
2779   // If the callee takes no arguments then go on to check the results of the
2780   // call.
2781   if (!Outs.empty()) {
2782     // Check if stack adjustment is needed. For now, do not do this if any
2783     // argument is passed on the stack.
2784     SmallVector<CCValAssign, 16> ArgLocs;
2785     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2786                    getTargetMachine(), ArgLocs, *DAG.getContext());
2787
2788     // Allocate shadow area for Win64
2789     if (Subtarget->isTargetWin64()) {
2790       CCInfo.AllocateStack(32, 8);
2791     }
2792
2793     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2794     if (CCInfo.getNextStackOffset()) {
2795       MachineFunction &MF = DAG.getMachineFunction();
2796       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2797         return false;
2798
2799       // Check if the arguments are already laid out in the right way as
2800       // the caller's fixed stack objects.
2801       MachineFrameInfo *MFI = MF.getFrameInfo();
2802       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2803       const X86InstrInfo *TII =
2804         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2805       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2806         CCValAssign &VA = ArgLocs[i];
2807         SDValue Arg = OutVals[i];
2808         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2809         if (VA.getLocInfo() == CCValAssign::Indirect)
2810           return false;
2811         if (!VA.isRegLoc()) {
2812           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2813                                    MFI, MRI, TII))
2814             return false;
2815         }
2816       }
2817     }
2818
2819     // If the tailcall address may be in a register, then make sure it's
2820     // possible to register allocate for it. In 32-bit, the call address can
2821     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2822     // callee-saved registers are restored. These happen to be the same
2823     // registers used to pass 'inreg' arguments so watch out for those.
2824     if (!Subtarget->is64Bit() &&
2825         !isa<GlobalAddressSDNode>(Callee) &&
2826         !isa<ExternalSymbolSDNode>(Callee)) {
2827       unsigned NumInRegs = 0;
2828       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2829         CCValAssign &VA = ArgLocs[i];
2830         if (!VA.isRegLoc())
2831           continue;
2832         unsigned Reg = VA.getLocReg();
2833         switch (Reg) {
2834         default: break;
2835         case X86::EAX: case X86::EDX: case X86::ECX:
2836           if (++NumInRegs == 3)
2837             return false;
2838           break;
2839         }
2840       }
2841     }
2842   }
2843
2844   return true;
2845 }
2846
2847 FastISel *
2848 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2849   return X86::createFastISel(funcInfo);
2850 }
2851
2852
2853 //===----------------------------------------------------------------------===//
2854 //                           Other Lowering Hooks
2855 //===----------------------------------------------------------------------===//
2856
2857 static bool MayFoldLoad(SDValue Op) {
2858   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2859 }
2860
2861 static bool MayFoldIntoStore(SDValue Op) {
2862   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2863 }
2864
2865 static bool isTargetShuffle(unsigned Opcode) {
2866   switch(Opcode) {
2867   default: return false;
2868   case X86ISD::PSHUFD:
2869   case X86ISD::PSHUFHW:
2870   case X86ISD::PSHUFLW:
2871   case X86ISD::SHUFP:
2872   case X86ISD::PALIGN:
2873   case X86ISD::MOVLHPS:
2874   case X86ISD::MOVLHPD:
2875   case X86ISD::MOVHLPS:
2876   case X86ISD::MOVLPS:
2877   case X86ISD::MOVLPD:
2878   case X86ISD::MOVSHDUP:
2879   case X86ISD::MOVSLDUP:
2880   case X86ISD::MOVDDUP:
2881   case X86ISD::MOVSS:
2882   case X86ISD::MOVSD:
2883   case X86ISD::UNPCKL:
2884   case X86ISD::UNPCKH:
2885   case X86ISD::VPERMILP:
2886   case X86ISD::VPERM2X128:
2887     return true;
2888   }
2889   return false;
2890 }
2891
2892 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2893                                                SDValue V1, SelectionDAG &DAG) {
2894   switch(Opc) {
2895   default: llvm_unreachable("Unknown x86 shuffle node");
2896   case X86ISD::MOVSHDUP:
2897   case X86ISD::MOVSLDUP:
2898   case X86ISD::MOVDDUP:
2899     return DAG.getNode(Opc, dl, VT, V1);
2900   }
2901
2902   return SDValue();
2903 }
2904
2905 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2906                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2907   switch(Opc) {
2908   default: llvm_unreachable("Unknown x86 shuffle node");
2909   case X86ISD::PSHUFD:
2910   case X86ISD::PSHUFHW:
2911   case X86ISD::PSHUFLW:
2912   case X86ISD::VPERMILP:
2913     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2914   }
2915
2916   return SDValue();
2917 }
2918
2919 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2920                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2921   switch(Opc) {
2922   default: llvm_unreachable("Unknown x86 shuffle node");
2923   case X86ISD::PALIGN:
2924   case X86ISD::SHUFP:
2925   case X86ISD::VPERM2X128:
2926     return DAG.getNode(Opc, dl, VT, V1, V2,
2927                        DAG.getConstant(TargetMask, MVT::i8));
2928   }
2929   return SDValue();
2930 }
2931
2932 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2933                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2934   switch(Opc) {
2935   default: llvm_unreachable("Unknown x86 shuffle node");
2936   case X86ISD::MOVLHPS:
2937   case X86ISD::MOVLHPD:
2938   case X86ISD::MOVHLPS:
2939   case X86ISD::MOVLPS:
2940   case X86ISD::MOVLPD:
2941   case X86ISD::MOVSS:
2942   case X86ISD::MOVSD:
2943   case X86ISD::UNPCKL:
2944   case X86ISD::UNPCKH:
2945     return DAG.getNode(Opc, dl, VT, V1, V2);
2946   }
2947   return SDValue();
2948 }
2949
2950 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2951   MachineFunction &MF = DAG.getMachineFunction();
2952   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2953   int ReturnAddrIndex = FuncInfo->getRAIndex();
2954
2955   if (ReturnAddrIndex == 0) {
2956     // Set up a frame object for the return address.
2957     uint64_t SlotSize = TD->getPointerSize();
2958     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2959                                                            false);
2960     FuncInfo->setRAIndex(ReturnAddrIndex);
2961   }
2962
2963   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2964 }
2965
2966
2967 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2968                                        bool hasSymbolicDisplacement) {
2969   // Offset should fit into 32 bit immediate field.
2970   if (!isInt<32>(Offset))
2971     return false;
2972
2973   // If we don't have a symbolic displacement - we don't have any extra
2974   // restrictions.
2975   if (!hasSymbolicDisplacement)
2976     return true;
2977
2978   // FIXME: Some tweaks might be needed for medium code model.
2979   if (M != CodeModel::Small && M != CodeModel::Kernel)
2980     return false;
2981
2982   // For small code model we assume that latest object is 16MB before end of 31
2983   // bits boundary. We may also accept pretty large negative constants knowing
2984   // that all objects are in the positive half of address space.
2985   if (M == CodeModel::Small && Offset < 16*1024*1024)
2986     return true;
2987
2988   // For kernel code model we know that all object resist in the negative half
2989   // of 32bits address space. We may not accept negative offsets, since they may
2990   // be just off and we may accept pretty large positive ones.
2991   if (M == CodeModel::Kernel && Offset > 0)
2992     return true;
2993
2994   return false;
2995 }
2996
2997 /// isCalleePop - Determines whether the callee is required to pop its
2998 /// own arguments. Callee pop is necessary to support tail calls.
2999 bool X86::isCalleePop(CallingConv::ID CallingConv,
3000                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3001   if (IsVarArg)
3002     return false;
3003
3004   switch (CallingConv) {
3005   default:
3006     return false;
3007   case CallingConv::X86_StdCall:
3008     return !is64Bit;
3009   case CallingConv::X86_FastCall:
3010     return !is64Bit;
3011   case CallingConv::X86_ThisCall:
3012     return !is64Bit;
3013   case CallingConv::Fast:
3014     return TailCallOpt;
3015   case CallingConv::GHC:
3016     return TailCallOpt;
3017   }
3018 }
3019
3020 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3021 /// specific condition code, returning the condition code and the LHS/RHS of the
3022 /// comparison to make.
3023 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3024                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3025   if (!isFP) {
3026     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3027       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3028         // X > -1   -> X == 0, jump !sign.
3029         RHS = DAG.getConstant(0, RHS.getValueType());
3030         return X86::COND_NS;
3031       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3032         // X < 0   -> X == 0, jump on sign.
3033         return X86::COND_S;
3034       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3035         // X < 1   -> X <= 0
3036         RHS = DAG.getConstant(0, RHS.getValueType());
3037         return X86::COND_LE;
3038       }
3039     }
3040
3041     switch (SetCCOpcode) {
3042     default: llvm_unreachable("Invalid integer condition!");
3043     case ISD::SETEQ:  return X86::COND_E;
3044     case ISD::SETGT:  return X86::COND_G;
3045     case ISD::SETGE:  return X86::COND_GE;
3046     case ISD::SETLT:  return X86::COND_L;
3047     case ISD::SETLE:  return X86::COND_LE;
3048     case ISD::SETNE:  return X86::COND_NE;
3049     case ISD::SETULT: return X86::COND_B;
3050     case ISD::SETUGT: return X86::COND_A;
3051     case ISD::SETULE: return X86::COND_BE;
3052     case ISD::SETUGE: return X86::COND_AE;
3053     }
3054   }
3055
3056   // First determine if it is required or is profitable to flip the operands.
3057
3058   // If LHS is a foldable load, but RHS is not, flip the condition.
3059   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3060       !ISD::isNON_EXTLoad(RHS.getNode())) {
3061     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3062     std::swap(LHS, RHS);
3063   }
3064
3065   switch (SetCCOpcode) {
3066   default: break;
3067   case ISD::SETOLT:
3068   case ISD::SETOLE:
3069   case ISD::SETUGT:
3070   case ISD::SETUGE:
3071     std::swap(LHS, RHS);
3072     break;
3073   }
3074
3075   // On a floating point condition, the flags are set as follows:
3076   // ZF  PF  CF   op
3077   //  0 | 0 | 0 | X > Y
3078   //  0 | 0 | 1 | X < Y
3079   //  1 | 0 | 0 | X == Y
3080   //  1 | 1 | 1 | unordered
3081   switch (SetCCOpcode) {
3082   default: llvm_unreachable("Condcode should be pre-legalized away");
3083   case ISD::SETUEQ:
3084   case ISD::SETEQ:   return X86::COND_E;
3085   case ISD::SETOLT:              // flipped
3086   case ISD::SETOGT:
3087   case ISD::SETGT:   return X86::COND_A;
3088   case ISD::SETOLE:              // flipped
3089   case ISD::SETOGE:
3090   case ISD::SETGE:   return X86::COND_AE;
3091   case ISD::SETUGT:              // flipped
3092   case ISD::SETULT:
3093   case ISD::SETLT:   return X86::COND_B;
3094   case ISD::SETUGE:              // flipped
3095   case ISD::SETULE:
3096   case ISD::SETLE:   return X86::COND_BE;
3097   case ISD::SETONE:
3098   case ISD::SETNE:   return X86::COND_NE;
3099   case ISD::SETUO:   return X86::COND_P;
3100   case ISD::SETO:    return X86::COND_NP;
3101   case ISD::SETOEQ:
3102   case ISD::SETUNE:  return X86::COND_INVALID;
3103   }
3104 }
3105
3106 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3107 /// code. Current x86 isa includes the following FP cmov instructions:
3108 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3109 static bool hasFPCMov(unsigned X86CC) {
3110   switch (X86CC) {
3111   default:
3112     return false;
3113   case X86::COND_B:
3114   case X86::COND_BE:
3115   case X86::COND_E:
3116   case X86::COND_P:
3117   case X86::COND_A:
3118   case X86::COND_AE:
3119   case X86::COND_NE:
3120   case X86::COND_NP:
3121     return true;
3122   }
3123 }
3124
3125 /// isFPImmLegal - Returns true if the target can instruction select the
3126 /// specified FP immediate natively. If false, the legalizer will
3127 /// materialize the FP immediate as a load from a constant pool.
3128 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3129   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3130     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3131       return true;
3132   }
3133   return false;
3134 }
3135
3136 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3137 /// the specified range (L, H].
3138 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3139   return (Val < 0) || (Val >= Low && Val < Hi);
3140 }
3141
3142 /// isUndefOrInRange - Return true if every element in Mask, begining
3143 /// from position Pos and ending in Pos+Size, falls within the specified
3144 /// range (L, L+Pos]. or is undef.
3145 static bool isUndefOrInRange(const SmallVectorImpl<int> &Mask,
3146                              int Pos, int Size, int Low, int Hi) {
3147   for (int i = Pos, e = Pos+Size; i != e; ++i)
3148     if (!isUndefOrInRange(Mask[i], Low, Hi))
3149       return false;
3150   return true;
3151 }
3152
3153 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3154 /// specified value.
3155 static bool isUndefOrEqual(int Val, int CmpVal) {
3156   if (Val < 0 || Val == CmpVal)
3157     return true;
3158   return false;
3159 }
3160
3161 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3162 /// from position Pos and ending in Pos+Size, falls within the specified
3163 /// sequential range (L, L+Pos]. or is undef.
3164 static bool isSequentialOrUndefInRange(const SmallVectorImpl<int> &Mask,
3165                                        int Pos, int Size, int Low) {
3166   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3167     if (!isUndefOrEqual(Mask[i], Low))
3168       return false;
3169   return true;
3170 }
3171
3172 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3173 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3174 /// the second operand.
3175 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3176   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3177     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3178   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3179     return (Mask[0] < 2 && Mask[1] < 2);
3180   return false;
3181 }
3182
3183 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3184   SmallVector<int, 8> M;
3185   N->getMask(M);
3186   return ::isPSHUFDMask(M, N->getValueType(0));
3187 }
3188
3189 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3190 /// is suitable for input to PSHUFHW.
3191 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3192   if (VT != MVT::v8i16)
3193     return false;
3194
3195   // Lower quadword copied in order or undef.
3196   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3197     return false;
3198
3199   // Upper quadword shuffled.
3200   for (unsigned i = 4; i != 8; ++i)
3201     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3202       return false;
3203
3204   return true;
3205 }
3206
3207 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3208   SmallVector<int, 8> M;
3209   N->getMask(M);
3210   return ::isPSHUFHWMask(M, N->getValueType(0));
3211 }
3212
3213 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3214 /// is suitable for input to PSHUFLW.
3215 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3216   if (VT != MVT::v8i16)
3217     return false;
3218
3219   // Upper quadword copied in order.
3220   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3221     return false;
3222
3223   // Lower quadword shuffled.
3224   for (unsigned i = 0; i != 4; ++i)
3225     if (Mask[i] >= 4)
3226       return false;
3227
3228   return true;
3229 }
3230
3231 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3232   SmallVector<int, 8> M;
3233   N->getMask(M);
3234   return ::isPSHUFLWMask(M, N->getValueType(0));
3235 }
3236
3237 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3238 /// is suitable for input to PALIGNR.
3239 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
3240                           bool hasSSSE3) {
3241   int i, e = VT.getVectorNumElements();
3242   if (VT.getSizeInBits() != 128)
3243     return false;
3244
3245   // Do not handle v2i64 / v2f64 shuffles with palignr.
3246   if (e < 4 || !hasSSSE3)
3247     return false;
3248
3249   for (i = 0; i != e; ++i)
3250     if (Mask[i] >= 0)
3251       break;
3252
3253   // All undef, not a palignr.
3254   if (i == e)
3255     return false;
3256
3257   // Make sure we're shifting in the right direction.
3258   if (Mask[i] <= i)
3259     return false;
3260
3261   int s = Mask[i] - i;
3262
3263   // Check the rest of the elements to see if they are consecutive.
3264   for (++i; i != e; ++i) {
3265     int m = Mask[i];
3266     if (m >= 0 && m != s+i)
3267       return false;
3268   }
3269   return true;
3270 }
3271
3272 /// isVSHUFPYMask - Return true if the specified VECTOR_SHUFFLE operand
3273 /// specifies a shuffle of elements that is suitable for input to 256-bit
3274 /// VSHUFPSY.
3275 static bool isVSHUFPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3276                           bool HasAVX, bool Commuted = false) {
3277   int NumElems = VT.getVectorNumElements();
3278
3279   if (!HasAVX || VT.getSizeInBits() != 256)
3280     return false;
3281
3282   if (NumElems != 4 && NumElems != 8)
3283     return false;
3284
3285   // VSHUFPSY divides the resulting vector into 4 chunks.
3286   // The sources are also splitted into 4 chunks, and each destination
3287   // chunk must come from a different source chunk.
3288   //
3289   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3290   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3291   //
3292   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3293   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3294   //
3295   // VSHUFPDY divides the resulting vector into 4 chunks.
3296   // The sources are also splitted into 4 chunks, and each destination
3297   // chunk must come from a different source chunk.
3298   //
3299   //  SRC1 =>      X3       X2       X1       X0
3300   //  SRC2 =>      Y3       Y2       Y1       Y0
3301   //
3302   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3303   //
3304   unsigned QuarterSize = NumElems/4;
3305   unsigned HalfSize = QuarterSize*2;
3306   for (unsigned l = 0; l != 2; ++l) {
3307     unsigned LaneStart = l*HalfSize;
3308     for (unsigned s = 0; s != 2; ++s) {
3309       unsigned QuarterStart = s*QuarterSize;
3310       unsigned Src = (Commuted) ? (1-s) : s;
3311       unsigned SrcStart = Src*NumElems + LaneStart;
3312       for (unsigned i = 0; i != QuarterSize; ++i) {
3313         int Idx = Mask[i+QuarterStart+LaneStart];
3314         if (!isUndefOrInRange(Idx, SrcStart, SrcStart+HalfSize))
3315           return false;
3316         // For VSHUFPSY, the mask of the second half must be the same as the 
3317         // first but with the appropriate offsets. This works in the same way as
3318         // VPERMILPS works with masks.
3319         if (NumElems == 4 || l == 0 || Mask[i+QuarterStart] < 0)
3320           continue;
3321         if (!isUndefOrEqual(Idx, Mask[i+QuarterStart]+LaneStart))
3322           return false;
3323       }
3324     }
3325   }
3326
3327   return true;
3328 }
3329
3330 /// getShuffleVSHUFPYImmediate - Return the appropriate immediate to shuffle
3331 /// the specified VECTOR_MASK mask with VSHUFPSY/VSHUFPDY instructions.
3332 static unsigned getShuffleVSHUFPYImmediate(ShuffleVectorSDNode *SVOp) {
3333   EVT VT = SVOp->getValueType(0);
3334   unsigned NumElems = VT.getVectorNumElements();
3335
3336   assert(VT.getSizeInBits() == 256 && "Only supports 256-bit types");
3337   assert((NumElems == 4 || NumElems == 8) && "Only supports v4 and v8 types");
3338
3339   unsigned HalfSize = NumElems/2;
3340   unsigned Mul = (NumElems == 8) ? 2 : 1;
3341   unsigned Mask = 0;
3342   for (unsigned i = 0; i != NumElems; ++i) {
3343     int Elt = SVOp->getMaskElt(i);
3344     if (Elt < 0)
3345       continue;
3346     Elt %= HalfSize;
3347     unsigned Shamt = i;
3348     // For VSHUFPSY, the mask of the first half must be equal to the second one.
3349     if (NumElems == 8) Shamt %= HalfSize;
3350     Mask |= Elt << (Shamt*Mul);
3351   }
3352
3353   return Mask;
3354 }
3355
3356 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3357 /// the two vector operands have swapped position.
3358 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3359                                      unsigned NumElems) {
3360   for (unsigned i = 0; i != NumElems; ++i) {
3361     int idx = Mask[i];
3362     if (idx < 0)
3363       continue;
3364     else if (idx < (int)NumElems)
3365       Mask[i] = idx + NumElems;
3366     else
3367       Mask[i] = idx - NumElems;
3368   }
3369 }
3370
3371 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3372 /// specifies a shuffle of elements that is suitable for input to 128-bit
3373 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3374 /// reverse of what x86 shuffles want.
3375 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3376                         bool Commuted = false) {
3377   unsigned NumElems = VT.getVectorNumElements();
3378
3379   if (VT.getSizeInBits() != 128)
3380     return false;
3381
3382   if (NumElems != 2 && NumElems != 4)
3383     return false;
3384
3385   unsigned Half = NumElems / 2;
3386   unsigned SrcStart = Commuted ? NumElems : 0;
3387   for (unsigned i = 0; i != Half; ++i)
3388     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3389       return false;
3390   SrcStart = Commuted ? 0 : NumElems;
3391   for (unsigned i = Half; i != NumElems; ++i)
3392     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3393       return false;
3394
3395   return true;
3396 }
3397
3398 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3399   SmallVector<int, 8> M;
3400   N->getMask(M);
3401   return ::isSHUFPMask(M, N->getValueType(0));
3402 }
3403
3404 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3405 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3406 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3407   EVT VT = N->getValueType(0);
3408   unsigned NumElems = VT.getVectorNumElements();
3409
3410   if (VT.getSizeInBits() != 128)
3411     return false;
3412
3413   if (NumElems != 4)
3414     return false;
3415
3416   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3417   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3418          isUndefOrEqual(N->getMaskElt(1), 7) &&
3419          isUndefOrEqual(N->getMaskElt(2), 2) &&
3420          isUndefOrEqual(N->getMaskElt(3), 3);
3421 }
3422
3423 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3424 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3425 /// <2, 3, 2, 3>
3426 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3427   EVT VT = N->getValueType(0);
3428   unsigned NumElems = VT.getVectorNumElements();
3429
3430   if (VT.getSizeInBits() != 128)
3431     return false;
3432
3433   if (NumElems != 4)
3434     return false;
3435
3436   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3437          isUndefOrEqual(N->getMaskElt(1), 3) &&
3438          isUndefOrEqual(N->getMaskElt(2), 2) &&
3439          isUndefOrEqual(N->getMaskElt(3), 3);
3440 }
3441
3442 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3443 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3444 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3445   EVT VT = N->getValueType(0);
3446
3447   if (VT.getSizeInBits() != 128)
3448     return false;
3449
3450   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3451
3452   if (NumElems != 2 && NumElems != 4)
3453     return false;
3454
3455   for (unsigned i = 0; i < NumElems/2; ++i)
3456     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3457       return false;
3458
3459   for (unsigned i = NumElems/2; i < NumElems; ++i)
3460     if (!isUndefOrEqual(N->getMaskElt(i), i))
3461       return false;
3462
3463   return true;
3464 }
3465
3466 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3467 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3468 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3469   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3470
3471   if ((NumElems != 2 && NumElems != 4)
3472       || N->getValueType(0).getSizeInBits() > 128)
3473     return false;
3474
3475   for (unsigned i = 0; i < NumElems/2; ++i)
3476     if (!isUndefOrEqual(N->getMaskElt(i), i))
3477       return false;
3478
3479   for (unsigned i = 0; i < NumElems/2; ++i)
3480     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3481       return false;
3482
3483   return true;
3484 }
3485
3486 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3487 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3488 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3489                          bool HasAVX2, bool V2IsSplat = false) {
3490   unsigned NumElts = VT.getVectorNumElements();
3491
3492   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3493          "Unsupported vector type for unpckh");
3494
3495   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3496       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3497     return false;
3498
3499   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3500   // independently on 128-bit lanes.
3501   unsigned NumLanes = VT.getSizeInBits()/128;
3502   unsigned NumLaneElts = NumElts/NumLanes;
3503
3504   for (unsigned l = 0; l != NumLanes; ++l) {
3505     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3506          i != (l+1)*NumLaneElts;
3507          i += 2, ++j) {
3508       int BitI  = Mask[i];
3509       int BitI1 = Mask[i+1];
3510       if (!isUndefOrEqual(BitI, j))
3511         return false;
3512       if (V2IsSplat) {
3513         if (!isUndefOrEqual(BitI1, NumElts))
3514           return false;
3515       } else {
3516         if (!isUndefOrEqual(BitI1, j + NumElts))
3517           return false;
3518       }
3519     }
3520   }
3521
3522   return true;
3523 }
3524
3525 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3526   SmallVector<int, 8> M;
3527   N->getMask(M);
3528   return ::isUNPCKLMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3529 }
3530
3531 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3532 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3533 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3534                          bool HasAVX2, bool V2IsSplat = false) {
3535   unsigned NumElts = VT.getVectorNumElements();
3536
3537   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3538          "Unsupported vector type for unpckh");
3539
3540   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3541       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3542     return false;
3543
3544   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3545   // independently on 128-bit lanes.
3546   unsigned NumLanes = VT.getSizeInBits()/128;
3547   unsigned NumLaneElts = NumElts/NumLanes;
3548
3549   for (unsigned l = 0; l != NumLanes; ++l) {
3550     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3551          i != (l+1)*NumLaneElts; i += 2, ++j) {
3552       int BitI  = Mask[i];
3553       int BitI1 = Mask[i+1];
3554       if (!isUndefOrEqual(BitI, j))
3555         return false;
3556       if (V2IsSplat) {
3557         if (isUndefOrEqual(BitI1, NumElts))
3558           return false;
3559       } else {
3560         if (!isUndefOrEqual(BitI1, j+NumElts))
3561           return false;
3562       }
3563     }
3564   }
3565   return true;
3566 }
3567
3568 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3569   SmallVector<int, 8> M;
3570   N->getMask(M);
3571   return ::isUNPCKHMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3572 }
3573
3574 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3575 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3576 /// <0, 0, 1, 1>
3577 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3578                                   bool HasAVX2) {
3579   unsigned NumElts = VT.getVectorNumElements();
3580
3581   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3582          "Unsupported vector type for unpckh");
3583
3584   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3585       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3586     return false;
3587
3588   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3589   // FIXME: Need a better way to get rid of this, there's no latency difference
3590   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3591   // the former later. We should also remove the "_undef" special mask.
3592   if (NumElts == 4 && VT.getSizeInBits() == 256)
3593     return false;
3594
3595   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3596   // independently on 128-bit lanes.
3597   unsigned NumLanes = VT.getSizeInBits()/128;
3598   unsigned NumLaneElts = NumElts/NumLanes;
3599
3600   for (unsigned l = 0; l != NumLanes; ++l) {
3601     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3602          i != (l+1)*NumLaneElts;
3603          i += 2, ++j) {
3604       int BitI  = Mask[i];
3605       int BitI1 = Mask[i+1];
3606
3607       if (!isUndefOrEqual(BitI, j))
3608         return false;
3609       if (!isUndefOrEqual(BitI1, j))
3610         return false;
3611     }
3612   }
3613
3614   return true;
3615 }
3616
3617 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3618   SmallVector<int, 8> M;
3619   N->getMask(M);
3620   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3621 }
3622
3623 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3624 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3625 /// <2, 2, 3, 3>
3626 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3627                                   bool HasAVX2) {
3628   unsigned NumElts = VT.getVectorNumElements();
3629
3630   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3631          "Unsupported vector type for unpckh");
3632
3633   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3634       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3635     return false;
3636
3637   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3638   // independently on 128-bit lanes.
3639   unsigned NumLanes = VT.getSizeInBits()/128;
3640   unsigned NumLaneElts = NumElts/NumLanes;
3641
3642   for (unsigned l = 0; l != NumLanes; ++l) {
3643     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3644          i != (l+1)*NumLaneElts; i += 2, ++j) {
3645       int BitI  = Mask[i];
3646       int BitI1 = Mask[i+1];
3647       if (!isUndefOrEqual(BitI, j))
3648         return false;
3649       if (!isUndefOrEqual(BitI1, j))
3650         return false;
3651     }
3652   }
3653   return true;
3654 }
3655
3656 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3657   SmallVector<int, 8> M;
3658   N->getMask(M);
3659   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3660 }
3661
3662 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3663 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3664 /// MOVSD, and MOVD, i.e. setting the lowest element.
3665 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3666   if (VT.getVectorElementType().getSizeInBits() < 32)
3667     return false;
3668   if (VT.getSizeInBits() == 256)
3669     return false;
3670
3671   unsigned NumElts = VT.getVectorNumElements();
3672
3673   if (!isUndefOrEqual(Mask[0], NumElts))
3674     return false;
3675
3676   for (unsigned i = 1; i != NumElts; ++i)
3677     if (!isUndefOrEqual(Mask[i], i))
3678       return false;
3679
3680   return true;
3681 }
3682
3683 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3684   SmallVector<int, 8> M;
3685   N->getMask(M);
3686   return ::isMOVLMask(M, N->getValueType(0));
3687 }
3688
3689 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3690 /// as permutations between 128-bit chunks or halves. As an example: this
3691 /// shuffle bellow:
3692 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3693 /// The first half comes from the second half of V1 and the second half from the
3694 /// the second half of V2.
3695 static bool isVPERM2X128Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3696                              bool HasAVX) {
3697   if (!HasAVX || VT.getSizeInBits() != 256)
3698     return false;
3699
3700   // The shuffle result is divided into half A and half B. In total the two
3701   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3702   // B must come from C, D, E or F.
3703   unsigned HalfSize = VT.getVectorNumElements()/2;
3704   bool MatchA = false, MatchB = false;
3705
3706   // Check if A comes from one of C, D, E, F.
3707   for (unsigned Half = 0; Half != 4; ++Half) {
3708     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3709       MatchA = true;
3710       break;
3711     }
3712   }
3713
3714   // Check if B comes from one of C, D, E, F.
3715   for (unsigned Half = 0; Half != 4; ++Half) {
3716     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3717       MatchB = true;
3718       break;
3719     }
3720   }
3721
3722   return MatchA && MatchB;
3723 }
3724
3725 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3726 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3727 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3728   EVT VT = SVOp->getValueType(0);
3729
3730   unsigned HalfSize = VT.getVectorNumElements()/2;
3731
3732   unsigned FstHalf = 0, SndHalf = 0;
3733   for (unsigned i = 0; i < HalfSize; ++i) {
3734     if (SVOp->getMaskElt(i) > 0) {
3735       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3736       break;
3737     }
3738   }
3739   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3740     if (SVOp->getMaskElt(i) > 0) {
3741       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3742       break;
3743     }
3744   }
3745
3746   return (FstHalf | (SndHalf << 4));
3747 }
3748
3749 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3750 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3751 /// Note that VPERMIL mask matching is different depending whether theunderlying
3752 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3753 /// to the same elements of the low, but to the higher half of the source.
3754 /// In VPERMILPD the two lanes could be shuffled independently of each other
3755 /// with the same restriction that lanes can't be crossed.
3756 static bool isVPERMILPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3757                            bool HasAVX) {
3758   if (!HasAVX)
3759     return false;
3760
3761   unsigned NumElts = VT.getVectorNumElements();
3762   // Only match 256-bit with 32/64-bit types
3763   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3764     return false;
3765
3766   unsigned NumLanes = VT.getSizeInBits()/128;
3767   unsigned LaneSize = NumElts/NumLanes;
3768   for (unsigned l = 0; l != NumLanes; ++l) {
3769     unsigned LaneStart = l*LaneSize;
3770     for (unsigned i = 0; i != LaneSize; ++i) {
3771       if (!isUndefOrInRange(Mask[i+LaneStart], LaneStart, LaneStart+LaneSize))
3772         return false;
3773       if (NumElts == 4 || l == 0)
3774         continue;
3775       // VPERMILPS handling
3776       if (Mask[i] < 0)
3777         continue;
3778       if (!isUndefOrEqual(Mask[i+LaneStart], Mask[i]+LaneStart))
3779         return false;
3780     }
3781   }
3782
3783   return true;
3784 }
3785
3786 /// getShuffleVPERMILPImmediate - Return the appropriate immediate to shuffle
3787 /// the specified VECTOR_MASK mask with VPERMILPS/D* instructions.
3788 static unsigned getShuffleVPERMILPImmediate(ShuffleVectorSDNode *SVOp) {
3789   EVT VT = SVOp->getValueType(0);
3790
3791   unsigned NumElts = VT.getVectorNumElements();
3792   unsigned NumLanes = VT.getSizeInBits()/128;
3793   unsigned LaneSize = NumElts/NumLanes;
3794
3795   // Although the mask is equal for both lanes do it twice to get the cases
3796   // where a mask will match because the same mask element is undef on the
3797   // first half but valid on the second. This would get pathological cases
3798   // such as: shuffle <u, 0, 1, 2, 4, 4, 5, 6>, which is completely valid.
3799   unsigned Shift = (LaneSize == 4) ? 2 : 1;
3800   unsigned Mask = 0;
3801   for (unsigned i = 0; i != NumElts; ++i) {
3802     int MaskElt = SVOp->getMaskElt(i);
3803     if (MaskElt < 0)
3804       continue;
3805     MaskElt %= LaneSize;
3806     unsigned Shamt = i;
3807     // VPERMILPSY, the mask of the first half must be equal to the second one
3808     if (NumElts == 8) Shamt %= LaneSize;
3809     Mask |= MaskElt << (Shamt*Shift);
3810   }
3811
3812   return Mask;
3813 }
3814
3815 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3816 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3817 /// element of vector 2 and the other elements to come from vector 1 in order.
3818 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3819                                bool V2IsSplat = false, bool V2IsUndef = false) {
3820   unsigned NumOps = VT.getVectorNumElements();
3821   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3822     return false;
3823
3824   if (!isUndefOrEqual(Mask[0], 0))
3825     return false;
3826
3827   for (unsigned i = 1; i != NumOps; ++i)
3828     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3829           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3830           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3831       return false;
3832
3833   return true;
3834 }
3835
3836 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3837                            bool V2IsUndef = false) {
3838   SmallVector<int, 8> M;
3839   N->getMask(M);
3840   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3841 }
3842
3843 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3844 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3845 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3846 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3847                          const X86Subtarget *Subtarget) {
3848   if (!Subtarget->hasSSE3())
3849     return false;
3850
3851   // The second vector must be undef
3852   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3853     return false;
3854
3855   EVT VT = N->getValueType(0);
3856   unsigned NumElems = VT.getVectorNumElements();
3857
3858   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3859       (VT.getSizeInBits() == 256 && NumElems != 8))
3860     return false;
3861
3862   // "i+1" is the value the indexed mask element must have
3863   for (unsigned i = 0; i < NumElems; i += 2)
3864     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3865         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3866       return false;
3867
3868   return true;
3869 }
3870
3871 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3872 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3873 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3874 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3875                          const X86Subtarget *Subtarget) {
3876   if (!Subtarget->hasSSE3())
3877     return false;
3878
3879   // The second vector must be undef
3880   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3881     return false;
3882
3883   EVT VT = N->getValueType(0);
3884   unsigned NumElems = VT.getVectorNumElements();
3885
3886   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3887       (VT.getSizeInBits() == 256 && NumElems != 8))
3888     return false;
3889
3890   // "i" is the value the indexed mask element must have
3891   for (unsigned i = 0; i != NumElems; i += 2)
3892     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3893         !isUndefOrEqual(N->getMaskElt(i+1), i))
3894       return false;
3895
3896   return true;
3897 }
3898
3899 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3900 /// specifies a shuffle of elements that is suitable for input to 256-bit
3901 /// version of MOVDDUP.
3902 static bool isMOVDDUPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3903                            bool HasAVX) {
3904   unsigned NumElts = VT.getVectorNumElements();
3905
3906   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3907     return false;
3908
3909   for (unsigned i = 0; i != NumElts/2; ++i)
3910     if (!isUndefOrEqual(Mask[i], 0))
3911       return false;
3912   for (unsigned i = NumElts/2; i != NumElts; ++i)
3913     if (!isUndefOrEqual(Mask[i], NumElts/2))
3914       return false;
3915   return true;
3916 }
3917
3918 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3919 /// specifies a shuffle of elements that is suitable for input to 128-bit
3920 /// version of MOVDDUP.
3921 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3922   EVT VT = N->getValueType(0);
3923
3924   if (VT.getSizeInBits() != 128)
3925     return false;
3926
3927   unsigned e = VT.getVectorNumElements() / 2;
3928   for (unsigned i = 0; i != e; ++i)
3929     if (!isUndefOrEqual(N->getMaskElt(i), i))
3930       return false;
3931   for (unsigned i = 0; i != e; ++i)
3932     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3933       return false;
3934   return true;
3935 }
3936
3937 /// isVEXTRACTF128Index - Return true if the specified
3938 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3939 /// suitable for input to VEXTRACTF128.
3940 bool X86::isVEXTRACTF128Index(SDNode *N) {
3941   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3942     return false;
3943
3944   // The index should be aligned on a 128-bit boundary.
3945   uint64_t Index =
3946     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3947
3948   unsigned VL = N->getValueType(0).getVectorNumElements();
3949   unsigned VBits = N->getValueType(0).getSizeInBits();
3950   unsigned ElSize = VBits / VL;
3951   bool Result = (Index * ElSize) % 128 == 0;
3952
3953   return Result;
3954 }
3955
3956 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3957 /// operand specifies a subvector insert that is suitable for input to
3958 /// VINSERTF128.
3959 bool X86::isVINSERTF128Index(SDNode *N) {
3960   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3961     return false;
3962
3963   // The index should be aligned on a 128-bit boundary.
3964   uint64_t Index =
3965     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3966
3967   unsigned VL = N->getValueType(0).getVectorNumElements();
3968   unsigned VBits = N->getValueType(0).getSizeInBits();
3969   unsigned ElSize = VBits / VL;
3970   bool Result = (Index * ElSize) % 128 == 0;
3971
3972   return Result;
3973 }
3974
3975 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3976 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3977 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3978   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3979   unsigned NumOperands = SVOp->getValueType(0).getVectorNumElements();
3980
3981   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3982   unsigned Mask = 0;
3983   for (unsigned i = 0; i != NumOperands; ++i) {
3984     int Val = SVOp->getMaskElt(NumOperands-i-1);
3985     if (Val < 0) Val = 0;
3986     if (Val >= (int)NumOperands) Val -= NumOperands;
3987     Mask |= Val;
3988     if (i != NumOperands - 1)
3989       Mask <<= Shift;
3990   }
3991   return Mask;
3992 }
3993
3994 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3995 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3996 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3997   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3998   unsigned Mask = 0;
3999   // 8 nodes, but we only care about the last 4.
4000   for (unsigned i = 7; i >= 4; --i) {
4001     int Val = SVOp->getMaskElt(i);
4002     if (Val >= 0)
4003       Mask |= (Val - 4);
4004     if (i != 4)
4005       Mask <<= 2;
4006   }
4007   return Mask;
4008 }
4009
4010 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4011 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4012 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
4013   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4014   unsigned Mask = 0;
4015   // 8 nodes, but we only care about the first 4.
4016   for (int i = 3; i >= 0; --i) {
4017     int Val = SVOp->getMaskElt(i);
4018     if (Val >= 0)
4019       Mask |= Val;
4020     if (i != 0)
4021       Mask <<= 2;
4022   }
4023   return Mask;
4024 }
4025
4026 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4027 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4028 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4029   EVT VT = SVOp->getValueType(0);
4030   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
4031   int Val = 0;
4032
4033   unsigned i, e;
4034   for (i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
4035     Val = SVOp->getMaskElt(i);
4036     if (Val >= 0)
4037       break;
4038   }
4039   assert(Val - i > 0 && "PALIGNR imm should be positive");
4040   return (Val - i) * EltSize;
4041 }
4042
4043 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4044 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4045 /// instructions.
4046 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4047   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4048     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4049
4050   uint64_t Index =
4051     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4052
4053   EVT VecVT = N->getOperand(0).getValueType();
4054   EVT ElVT = VecVT.getVectorElementType();
4055
4056   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4057   return Index / NumElemsPerChunk;
4058 }
4059
4060 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4061 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4062 /// instructions.
4063 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4064   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4065     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4066
4067   uint64_t Index =
4068     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4069
4070   EVT VecVT = N->getValueType(0);
4071   EVT ElVT = VecVT.getVectorElementType();
4072
4073   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4074   return Index / NumElemsPerChunk;
4075 }
4076
4077 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4078 /// constant +0.0.
4079 bool X86::isZeroNode(SDValue Elt) {
4080   return ((isa<ConstantSDNode>(Elt) &&
4081            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4082           (isa<ConstantFPSDNode>(Elt) &&
4083            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4084 }
4085
4086 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4087 /// their permute mask.
4088 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4089                                     SelectionDAG &DAG) {
4090   EVT VT = SVOp->getValueType(0);
4091   unsigned NumElems = VT.getVectorNumElements();
4092   SmallVector<int, 8> MaskVec;
4093
4094   for (unsigned i = 0; i != NumElems; ++i) {
4095     int idx = SVOp->getMaskElt(i);
4096     if (idx < 0)
4097       MaskVec.push_back(idx);
4098     else if (idx < (int)NumElems)
4099       MaskVec.push_back(idx + NumElems);
4100     else
4101       MaskVec.push_back(idx - NumElems);
4102   }
4103   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4104                               SVOp->getOperand(0), &MaskVec[0]);
4105 }
4106
4107 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4108 /// match movhlps. The lower half elements should come from upper half of
4109 /// V1 (and in order), and the upper half elements should come from the upper
4110 /// half of V2 (and in order).
4111 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4112   EVT VT = Op->getValueType(0);
4113   if (VT.getSizeInBits() != 128)
4114     return false;
4115   if (VT.getVectorNumElements() != 4)
4116     return false;
4117   for (unsigned i = 0, e = 2; i != e; ++i)
4118     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4119       return false;
4120   for (unsigned i = 2; i != 4; ++i)
4121     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4122       return false;
4123   return true;
4124 }
4125
4126 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4127 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4128 /// required.
4129 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4130   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4131     return false;
4132   N = N->getOperand(0).getNode();
4133   if (!ISD::isNON_EXTLoad(N))
4134     return false;
4135   if (LD)
4136     *LD = cast<LoadSDNode>(N);
4137   return true;
4138 }
4139
4140 // Test whether the given value is a vector value which will be legalized
4141 // into a load.
4142 static bool WillBeConstantPoolLoad(SDNode *N) {
4143   if (N->getOpcode() != ISD::BUILD_VECTOR)
4144     return false;
4145
4146   // Check for any non-constant elements.
4147   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4148     switch (N->getOperand(i).getNode()->getOpcode()) {
4149     case ISD::UNDEF:
4150     case ISD::ConstantFP:
4151     case ISD::Constant:
4152       break;
4153     default:
4154       return false;
4155     }
4156
4157   // Vectors of all-zeros and all-ones are materialized with special
4158   // instructions rather than being loaded.
4159   return !ISD::isBuildVectorAllZeros(N) &&
4160          !ISD::isBuildVectorAllOnes(N);
4161 }
4162
4163 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4164 /// match movlp{s|d}. The lower half elements should come from lower half of
4165 /// V1 (and in order), and the upper half elements should come from the upper
4166 /// half of V2 (and in order). And since V1 will become the source of the
4167 /// MOVLP, it must be either a vector load or a scalar load to vector.
4168 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4169                                ShuffleVectorSDNode *Op) {
4170   EVT VT = Op->getValueType(0);
4171   if (VT.getSizeInBits() != 128)
4172     return false;
4173
4174   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4175     return false;
4176   // Is V2 is a vector load, don't do this transformation. We will try to use
4177   // load folding shufps op.
4178   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4179     return false;
4180
4181   unsigned NumElems = VT.getVectorNumElements();
4182
4183   if (NumElems != 2 && NumElems != 4)
4184     return false;
4185   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4186     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4187       return false;
4188   for (unsigned i = NumElems/2; i != NumElems; ++i)
4189     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4190       return false;
4191   return true;
4192 }
4193
4194 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4195 /// all the same.
4196 static bool isSplatVector(SDNode *N) {
4197   if (N->getOpcode() != ISD::BUILD_VECTOR)
4198     return false;
4199
4200   SDValue SplatValue = N->getOperand(0);
4201   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4202     if (N->getOperand(i) != SplatValue)
4203       return false;
4204   return true;
4205 }
4206
4207 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4208 /// to an zero vector.
4209 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4210 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4211   SDValue V1 = N->getOperand(0);
4212   SDValue V2 = N->getOperand(1);
4213   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4214   for (unsigned i = 0; i != NumElems; ++i) {
4215     int Idx = N->getMaskElt(i);
4216     if (Idx >= (int)NumElems) {
4217       unsigned Opc = V2.getOpcode();
4218       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4219         continue;
4220       if (Opc != ISD::BUILD_VECTOR ||
4221           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4222         return false;
4223     } else if (Idx >= 0) {
4224       unsigned Opc = V1.getOpcode();
4225       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4226         continue;
4227       if (Opc != ISD::BUILD_VECTOR ||
4228           !X86::isZeroNode(V1.getOperand(Idx)))
4229         return false;
4230     }
4231   }
4232   return true;
4233 }
4234
4235 /// getZeroVector - Returns a vector of specified type with all zero elements.
4236 ///
4237 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
4238                              DebugLoc dl) {
4239   assert(VT.isVector() && "Expected a vector type");
4240
4241   // Always build SSE zero vectors as <4 x i32> bitcasted
4242   // to their dest type. This ensures they get CSE'd.
4243   SDValue Vec;
4244   if (VT.getSizeInBits() == 128) {  // SSE
4245     if (HasSSE2) {  // SSE2
4246       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4247       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4248     } else { // SSE1
4249       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4250       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4251     }
4252   } else if (VT.getSizeInBits() == 256) { // AVX
4253     // 256-bit logic and arithmetic instructions in AVX are
4254     // all floating-point, no support for integer ops. Default
4255     // to emitting fp zeroed vectors then.
4256     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4257     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4258     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4259   }
4260   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4261 }
4262
4263 /// getOnesVector - Returns a vector of specified type with all bits set.
4264 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4265 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4266 /// Then bitcast to their original type, ensuring they get CSE'd.
4267 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4268                              DebugLoc dl) {
4269   assert(VT.isVector() && "Expected a vector type");
4270   assert((VT.is128BitVector() || VT.is256BitVector())
4271          && "Expected a 128-bit or 256-bit vector type");
4272
4273   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4274   SDValue Vec;
4275   if (VT.getSizeInBits() == 256) {
4276     if (HasAVX2) { // AVX2
4277       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4278       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4279     } else { // AVX
4280       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4281       SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4282                                 Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4283       Vec = Insert128BitVector(InsV, Vec,
4284                     DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4285     }
4286   } else {
4287     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4288   }
4289
4290   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4291 }
4292
4293 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4294 /// that point to V2 points to its first element.
4295 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4296   EVT VT = SVOp->getValueType(0);
4297   unsigned NumElems = VT.getVectorNumElements();
4298
4299   bool Changed = false;
4300   SmallVector<int, 8> MaskVec;
4301   SVOp->getMask(MaskVec);
4302
4303   for (unsigned i = 0; i != NumElems; ++i) {
4304     if (MaskVec[i] > (int)NumElems) {
4305       MaskVec[i] = NumElems;
4306       Changed = true;
4307     }
4308   }
4309   if (Changed)
4310     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
4311                                 SVOp->getOperand(1), &MaskVec[0]);
4312   return SDValue(SVOp, 0);
4313 }
4314
4315 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4316 /// operation of specified width.
4317 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4318                        SDValue V2) {
4319   unsigned NumElems = VT.getVectorNumElements();
4320   SmallVector<int, 8> Mask;
4321   Mask.push_back(NumElems);
4322   for (unsigned i = 1; i != NumElems; ++i)
4323     Mask.push_back(i);
4324   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4325 }
4326
4327 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4328 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4329                           SDValue V2) {
4330   unsigned NumElems = VT.getVectorNumElements();
4331   SmallVector<int, 8> Mask;
4332   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4333     Mask.push_back(i);
4334     Mask.push_back(i + NumElems);
4335   }
4336   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4337 }
4338
4339 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4340 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4341                           SDValue V2) {
4342   unsigned NumElems = VT.getVectorNumElements();
4343   unsigned Half = NumElems/2;
4344   SmallVector<int, 8> Mask;
4345   for (unsigned i = 0; i != Half; ++i) {
4346     Mask.push_back(i + Half);
4347     Mask.push_back(i + NumElems + Half);
4348   }
4349   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4350 }
4351
4352 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4353 // a generic shuffle instruction because the target has no such instructions.
4354 // Generate shuffles which repeat i16 and i8 several times until they can be
4355 // represented by v4f32 and then be manipulated by target suported shuffles.
4356 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4357   EVT VT = V.getValueType();
4358   int NumElems = VT.getVectorNumElements();
4359   DebugLoc dl = V.getDebugLoc();
4360
4361   while (NumElems > 4) {
4362     if (EltNo < NumElems/2) {
4363       V = getUnpackl(DAG, dl, VT, V, V);
4364     } else {
4365       V = getUnpackh(DAG, dl, VT, V, V);
4366       EltNo -= NumElems/2;
4367     }
4368     NumElems >>= 1;
4369   }
4370   return V;
4371 }
4372
4373 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4374 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4375   EVT VT = V.getValueType();
4376   DebugLoc dl = V.getDebugLoc();
4377   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4378          && "Vector size not supported");
4379
4380   if (VT.getSizeInBits() == 128) {
4381     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4382     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4383     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4384                              &SplatMask[0]);
4385   } else {
4386     // To use VPERMILPS to splat scalars, the second half of indicies must
4387     // refer to the higher part, which is a duplication of the lower one,
4388     // because VPERMILPS can only handle in-lane permutations.
4389     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4390                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4391
4392     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4393     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4394                              &SplatMask[0]);
4395   }
4396
4397   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4398 }
4399
4400 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4401 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4402   EVT SrcVT = SV->getValueType(0);
4403   SDValue V1 = SV->getOperand(0);
4404   DebugLoc dl = SV->getDebugLoc();
4405
4406   int EltNo = SV->getSplatIndex();
4407   int NumElems = SrcVT.getVectorNumElements();
4408   unsigned Size = SrcVT.getSizeInBits();
4409
4410   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4411           "Unknown how to promote splat for type");
4412
4413   // Extract the 128-bit part containing the splat element and update
4414   // the splat element index when it refers to the higher register.
4415   if (Size == 256) {
4416     unsigned Idx = (EltNo > NumElems/2) ? NumElems/2 : 0;
4417     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4418     if (Idx > 0)
4419       EltNo -= NumElems/2;
4420   }
4421
4422   // All i16 and i8 vector types can't be used directly by a generic shuffle
4423   // instruction because the target has no such instruction. Generate shuffles
4424   // which repeat i16 and i8 several times until they fit in i32, and then can
4425   // be manipulated by target suported shuffles.
4426   EVT EltVT = SrcVT.getVectorElementType();
4427   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4428     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4429
4430   // Recreate the 256-bit vector and place the same 128-bit vector
4431   // into the low and high part. This is necessary because we want
4432   // to use VPERM* to shuffle the vectors
4433   if (Size == 256) {
4434     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4435                          DAG.getConstant(0, MVT::i32), DAG, dl);
4436     V1 = Insert128BitVector(InsV, V1,
4437                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4438   }
4439
4440   return getLegalSplat(DAG, V1, EltNo);
4441 }
4442
4443 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4444 /// vector of zero or undef vector.  This produces a shuffle where the low
4445 /// element of V2 is swizzled into the zero/undef vector, landing at element
4446 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4447 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4448                                            bool isZero, bool HasSSE2,
4449                                            SelectionDAG &DAG) {
4450   EVT VT = V2.getValueType();
4451   SDValue V1 = isZero
4452     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4453   unsigned NumElems = VT.getVectorNumElements();
4454   SmallVector<int, 16> MaskVec;
4455   for (unsigned i = 0; i != NumElems; ++i)
4456     // If this is the insertion idx, put the low elt of V2 here.
4457     MaskVec.push_back(i == Idx ? NumElems : i);
4458   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4459 }
4460
4461 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4462 /// element of the result of the vector shuffle.
4463 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4464                                    unsigned Depth) {
4465   if (Depth == 6)
4466     return SDValue();  // Limit search depth.
4467
4468   SDValue V = SDValue(N, 0);
4469   EVT VT = V.getValueType();
4470   unsigned Opcode = V.getOpcode();
4471
4472   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4473   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4474     Index = SV->getMaskElt(Index);
4475
4476     if (Index < 0)
4477       return DAG.getUNDEF(VT.getVectorElementType());
4478
4479     int NumElems = VT.getVectorNumElements();
4480     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
4481     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4482   }
4483
4484   // Recurse into target specific vector shuffles to find scalars.
4485   if (isTargetShuffle(Opcode)) {
4486     int NumElems = VT.getVectorNumElements();
4487     SmallVector<unsigned, 16> ShuffleMask;
4488     SDValue ImmN;
4489
4490     switch(Opcode) {
4491     case X86ISD::SHUFP:
4492       ImmN = N->getOperand(N->getNumOperands()-1);
4493       DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4494                       ShuffleMask);
4495       break;
4496     case X86ISD::UNPCKH:
4497       DecodeUNPCKHMask(VT, ShuffleMask);
4498       break;
4499     case X86ISD::UNPCKL:
4500       DecodeUNPCKLMask(VT, ShuffleMask);
4501       break;
4502     case X86ISD::MOVHLPS:
4503       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4504       break;
4505     case X86ISD::MOVLHPS:
4506       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4507       break;
4508     case X86ISD::PSHUFD:
4509       ImmN = N->getOperand(N->getNumOperands()-1);
4510       DecodePSHUFMask(NumElems,
4511                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
4512                       ShuffleMask);
4513       break;
4514     case X86ISD::PSHUFHW:
4515       ImmN = N->getOperand(N->getNumOperands()-1);
4516       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4517                         ShuffleMask);
4518       break;
4519     case X86ISD::PSHUFLW:
4520       ImmN = N->getOperand(N->getNumOperands()-1);
4521       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4522                         ShuffleMask);
4523       break;
4524     case X86ISD::MOVSS:
4525     case X86ISD::MOVSD: {
4526       // The index 0 always comes from the first element of the second source,
4527       // this is why MOVSS and MOVSD are used in the first place. The other
4528       // elements come from the other positions of the first source vector.
4529       unsigned OpNum = (Index == 0) ? 1 : 0;
4530       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4531                                  Depth+1);
4532     }
4533     case X86ISD::VPERMILP:
4534       ImmN = N->getOperand(N->getNumOperands()-1);
4535       DecodeVPERMILPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4536                         ShuffleMask);
4537       break;
4538     case X86ISD::VPERM2X128:
4539       ImmN = N->getOperand(N->getNumOperands()-1);
4540       DecodeVPERM2F128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4541                            ShuffleMask);
4542       break;
4543     case X86ISD::MOVDDUP:
4544     case X86ISD::MOVLHPD:
4545     case X86ISD::MOVLPD:
4546     case X86ISD::MOVLPS:
4547     case X86ISD::MOVSHDUP:
4548     case X86ISD::MOVSLDUP:
4549     case X86ISD::PALIGN:
4550       return SDValue(); // Not yet implemented.
4551     default:
4552       assert(0 && "unknown target shuffle node");
4553       return SDValue();
4554     }
4555
4556     Index = ShuffleMask[Index];
4557     if (Index < 0)
4558       return DAG.getUNDEF(VT.getVectorElementType());
4559
4560     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
4561     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4562                                Depth+1);
4563   }
4564
4565   // Actual nodes that may contain scalar elements
4566   if (Opcode == ISD::BITCAST) {
4567     V = V.getOperand(0);
4568     EVT SrcVT = V.getValueType();
4569     unsigned NumElems = VT.getVectorNumElements();
4570
4571     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4572       return SDValue();
4573   }
4574
4575   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4576     return (Index == 0) ? V.getOperand(0)
4577                           : DAG.getUNDEF(VT.getVectorElementType());
4578
4579   if (V.getOpcode() == ISD::BUILD_VECTOR)
4580     return V.getOperand(Index);
4581
4582   return SDValue();
4583 }
4584
4585 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4586 /// shuffle operation which come from a consecutively from a zero. The
4587 /// search can start in two different directions, from left or right.
4588 static
4589 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4590                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4591   int i = 0;
4592
4593   while (i < NumElems) {
4594     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4595     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4596     if (!(Elt.getNode() &&
4597          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4598       break;
4599     ++i;
4600   }
4601
4602   return i;
4603 }
4604
4605 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4606 /// MaskE correspond consecutively to elements from one of the vector operands,
4607 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4608 static
4609 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4610                               int OpIdx, int NumElems, unsigned &OpNum) {
4611   bool SeenV1 = false;
4612   bool SeenV2 = false;
4613
4614   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4615     int Idx = SVOp->getMaskElt(i);
4616     // Ignore undef indicies
4617     if (Idx < 0)
4618       continue;
4619
4620     if (Idx < NumElems)
4621       SeenV1 = true;
4622     else
4623       SeenV2 = true;
4624
4625     // Only accept consecutive elements from the same vector
4626     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4627       return false;
4628   }
4629
4630   OpNum = SeenV1 ? 0 : 1;
4631   return true;
4632 }
4633
4634 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4635 /// logical left shift of a vector.
4636 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4637                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4638   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4639   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4640               false /* check zeros from right */, DAG);
4641   unsigned OpSrc;
4642
4643   if (!NumZeros)
4644     return false;
4645
4646   // Considering the elements in the mask that are not consecutive zeros,
4647   // check if they consecutively come from only one of the source vectors.
4648   //
4649   //               V1 = {X, A, B, C}     0
4650   //                         \  \  \    /
4651   //   vector_shuffle V1, V2 <1, 2, 3, X>
4652   //
4653   if (!isShuffleMaskConsecutive(SVOp,
4654             0,                   // Mask Start Index
4655             NumElems-NumZeros-1, // Mask End Index
4656             NumZeros,            // Where to start looking in the src vector
4657             NumElems,            // Number of elements in vector
4658             OpSrc))              // Which source operand ?
4659     return false;
4660
4661   isLeft = false;
4662   ShAmt = NumZeros;
4663   ShVal = SVOp->getOperand(OpSrc);
4664   return true;
4665 }
4666
4667 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4668 /// logical left shift of a vector.
4669 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4670                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4671   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4672   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4673               true /* check zeros from left */, DAG);
4674   unsigned OpSrc;
4675
4676   if (!NumZeros)
4677     return false;
4678
4679   // Considering the elements in the mask that are not consecutive zeros,
4680   // check if they consecutively come from only one of the source vectors.
4681   //
4682   //                           0    { A, B, X, X } = V2
4683   //                          / \    /  /
4684   //   vector_shuffle V1, V2 <X, X, 4, 5>
4685   //
4686   if (!isShuffleMaskConsecutive(SVOp,
4687             NumZeros,     // Mask Start Index
4688             NumElems-1,   // Mask End Index
4689             0,            // Where to start looking in the src vector
4690             NumElems,     // Number of elements in vector
4691             OpSrc))       // Which source operand ?
4692     return false;
4693
4694   isLeft = true;
4695   ShAmt = NumZeros;
4696   ShVal = SVOp->getOperand(OpSrc);
4697   return true;
4698 }
4699
4700 /// isVectorShift - Returns true if the shuffle can be implemented as a
4701 /// logical left or right shift of a vector.
4702 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4703                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4704   // Although the logic below support any bitwidth size, there are no
4705   // shift instructions which handle more than 128-bit vectors.
4706   if (SVOp->getValueType(0).getSizeInBits() > 128)
4707     return false;
4708
4709   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4710       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4711     return true;
4712
4713   return false;
4714 }
4715
4716 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4717 ///
4718 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4719                                        unsigned NumNonZero, unsigned NumZero,
4720                                        SelectionDAG &DAG,
4721                                        const TargetLowering &TLI) {
4722   if (NumNonZero > 8)
4723     return SDValue();
4724
4725   DebugLoc dl = Op.getDebugLoc();
4726   SDValue V(0, 0);
4727   bool First = true;
4728   for (unsigned i = 0; i < 16; ++i) {
4729     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4730     if (ThisIsNonZero && First) {
4731       if (NumZero)
4732         V = getZeroVector(MVT::v8i16, true, DAG, dl);
4733       else
4734         V = DAG.getUNDEF(MVT::v8i16);
4735       First = false;
4736     }
4737
4738     if ((i & 1) != 0) {
4739       SDValue ThisElt(0, 0), LastElt(0, 0);
4740       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4741       if (LastIsNonZero) {
4742         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4743                               MVT::i16, Op.getOperand(i-1));
4744       }
4745       if (ThisIsNonZero) {
4746         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4747         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4748                               ThisElt, DAG.getConstant(8, MVT::i8));
4749         if (LastIsNonZero)
4750           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4751       } else
4752         ThisElt = LastElt;
4753
4754       if (ThisElt.getNode())
4755         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4756                         DAG.getIntPtrConstant(i/2));
4757     }
4758   }
4759
4760   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4761 }
4762
4763 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4764 ///
4765 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4766                                      unsigned NumNonZero, unsigned NumZero,
4767                                      SelectionDAG &DAG,
4768                                      const TargetLowering &TLI) {
4769   if (NumNonZero > 4)
4770     return SDValue();
4771
4772   DebugLoc dl = Op.getDebugLoc();
4773   SDValue V(0, 0);
4774   bool First = true;
4775   for (unsigned i = 0; i < 8; ++i) {
4776     bool isNonZero = (NonZeros & (1 << i)) != 0;
4777     if (isNonZero) {
4778       if (First) {
4779         if (NumZero)
4780           V = getZeroVector(MVT::v8i16, true, DAG, dl);
4781         else
4782           V = DAG.getUNDEF(MVT::v8i16);
4783         First = false;
4784       }
4785       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4786                       MVT::v8i16, V, Op.getOperand(i),
4787                       DAG.getIntPtrConstant(i));
4788     }
4789   }
4790
4791   return V;
4792 }
4793
4794 /// getVShift - Return a vector logical shift node.
4795 ///
4796 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4797                          unsigned NumBits, SelectionDAG &DAG,
4798                          const TargetLowering &TLI, DebugLoc dl) {
4799   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4800   EVT ShVT = MVT::v2i64;
4801   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4802   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4803   return DAG.getNode(ISD::BITCAST, dl, VT,
4804                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4805                              DAG.getConstant(NumBits,
4806                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4807 }
4808
4809 SDValue
4810 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4811                                           SelectionDAG &DAG) const {
4812
4813   // Check if the scalar load can be widened into a vector load. And if
4814   // the address is "base + cst" see if the cst can be "absorbed" into
4815   // the shuffle mask.
4816   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4817     SDValue Ptr = LD->getBasePtr();
4818     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4819       return SDValue();
4820     EVT PVT = LD->getValueType(0);
4821     if (PVT != MVT::i32 && PVT != MVT::f32)
4822       return SDValue();
4823
4824     int FI = -1;
4825     int64_t Offset = 0;
4826     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4827       FI = FINode->getIndex();
4828       Offset = 0;
4829     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4830                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4831       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4832       Offset = Ptr.getConstantOperandVal(1);
4833       Ptr = Ptr.getOperand(0);
4834     } else {
4835       return SDValue();
4836     }
4837
4838     // FIXME: 256-bit vector instructions don't require a strict alignment,
4839     // improve this code to support it better.
4840     unsigned RequiredAlign = VT.getSizeInBits()/8;
4841     SDValue Chain = LD->getChain();
4842     // Make sure the stack object alignment is at least 16 or 32.
4843     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4844     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4845       if (MFI->isFixedObjectIndex(FI)) {
4846         // Can't change the alignment. FIXME: It's possible to compute
4847         // the exact stack offset and reference FI + adjust offset instead.
4848         // If someone *really* cares about this. That's the way to implement it.
4849         return SDValue();
4850       } else {
4851         MFI->setObjectAlignment(FI, RequiredAlign);
4852       }
4853     }
4854
4855     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4856     // Ptr + (Offset & ~15).
4857     if (Offset < 0)
4858       return SDValue();
4859     if ((Offset % RequiredAlign) & 3)
4860       return SDValue();
4861     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4862     if (StartOffset)
4863       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4864                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4865
4866     int EltNo = (Offset - StartOffset) >> 2;
4867     int NumElems = VT.getVectorNumElements();
4868
4869     EVT CanonVT = VT.getSizeInBits() == 128 ? MVT::v4i32 : MVT::v8i32;
4870     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4871     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4872                              LD->getPointerInfo().getWithOffset(StartOffset),
4873                              false, false, false, 0);
4874
4875     // Canonicalize it to a v4i32 or v8i32 shuffle.
4876     SmallVector<int, 8> Mask;
4877     for (int i = 0; i < NumElems; ++i)
4878       Mask.push_back(EltNo);
4879
4880     V1 = DAG.getNode(ISD::BITCAST, dl, CanonVT, V1);
4881     return DAG.getNode(ISD::BITCAST, dl, NVT,
4882                        DAG.getVectorShuffle(CanonVT, dl, V1,
4883                                             DAG.getUNDEF(CanonVT),&Mask[0]));
4884   }
4885
4886   return SDValue();
4887 }
4888
4889 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4890 /// vector of type 'VT', see if the elements can be replaced by a single large
4891 /// load which has the same value as a build_vector whose operands are 'elts'.
4892 ///
4893 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4894 ///
4895 /// FIXME: we'd also like to handle the case where the last elements are zero
4896 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4897 /// There's even a handy isZeroNode for that purpose.
4898 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4899                                         DebugLoc &DL, SelectionDAG &DAG) {
4900   EVT EltVT = VT.getVectorElementType();
4901   unsigned NumElems = Elts.size();
4902
4903   LoadSDNode *LDBase = NULL;
4904   unsigned LastLoadedElt = -1U;
4905
4906   // For each element in the initializer, see if we've found a load or an undef.
4907   // If we don't find an initial load element, or later load elements are
4908   // non-consecutive, bail out.
4909   for (unsigned i = 0; i < NumElems; ++i) {
4910     SDValue Elt = Elts[i];
4911
4912     if (!Elt.getNode() ||
4913         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4914       return SDValue();
4915     if (!LDBase) {
4916       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4917         return SDValue();
4918       LDBase = cast<LoadSDNode>(Elt.getNode());
4919       LastLoadedElt = i;
4920       continue;
4921     }
4922     if (Elt.getOpcode() == ISD::UNDEF)
4923       continue;
4924
4925     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4926     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4927       return SDValue();
4928     LastLoadedElt = i;
4929   }
4930
4931   // If we have found an entire vector of loads and undefs, then return a large
4932   // load of the entire vector width starting at the base pointer.  If we found
4933   // consecutive loads for the low half, generate a vzext_load node.
4934   if (LastLoadedElt == NumElems - 1) {
4935     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4936       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4937                          LDBase->getPointerInfo(),
4938                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4939                          LDBase->isInvariant(), 0);
4940     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4941                        LDBase->getPointerInfo(),
4942                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4943                        LDBase->isInvariant(), LDBase->getAlignment());
4944   } else if (NumElems == 4 && LastLoadedElt == 1 &&
4945              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4946     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4947     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4948     SDValue ResNode =
4949         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4950                                 LDBase->getPointerInfo(),
4951                                 LDBase->getAlignment(),
4952                                 false/*isVolatile*/, true/*ReadMem*/,
4953                                 false/*WriteMem*/);
4954     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4955   }
4956   return SDValue();
4957 }
4958
4959 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
4960 /// a vbroadcast node. We support two patterns:
4961 /// 1. A splat BUILD_VECTOR which uses a single scalar load.
4962 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4963 /// a scalar load.
4964 /// The scalar load node is returned when a pattern is found,
4965 /// or SDValue() otherwise.
4966 static SDValue isVectorBroadcast(SDValue &Op, const X86Subtarget *Subtarget) {
4967   if (!Subtarget->hasAVX())
4968     return SDValue();
4969
4970   EVT VT = Op.getValueType();
4971   SDValue V = Op;
4972
4973   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
4974     V = V.getOperand(0);
4975
4976   //A suspected load to be broadcasted.
4977   SDValue Ld;
4978
4979   switch (V.getOpcode()) {
4980     default:
4981       // Unknown pattern found.
4982       return SDValue();
4983
4984     case ISD::BUILD_VECTOR: {
4985       // The BUILD_VECTOR node must be a splat.
4986       if (!isSplatVector(V.getNode()))
4987         return SDValue();
4988
4989       Ld = V.getOperand(0);
4990
4991       // The suspected load node has several users. Make sure that all
4992       // of its users are from the BUILD_VECTOR node.
4993       if (!Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
4994         return SDValue();
4995       break;
4996     }
4997
4998     case ISD::VECTOR_SHUFFLE: {
4999       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5000
5001       // Shuffles must have a splat mask where the first element is
5002       // broadcasted.
5003       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5004         return SDValue();
5005
5006       SDValue Sc = Op.getOperand(0);
5007       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
5008         return SDValue();
5009
5010       Ld = Sc.getOperand(0);
5011
5012       // The scalar_to_vector node and the suspected
5013       // load node must have exactly one user.
5014       if (!Sc.hasOneUse() || !Ld.hasOneUse())
5015         return SDValue();
5016       break;
5017     }
5018   }
5019
5020   // The scalar source must be a normal load.
5021   if (!ISD::isNormalLoad(Ld.getNode()))
5022     return SDValue();
5023
5024   bool Is256 = VT.getSizeInBits() == 256;
5025   bool Is128 = VT.getSizeInBits() == 128;
5026   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5027
5028   // VBroadcast to YMM
5029   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
5030     return Ld;
5031
5032   // VBroadcast to XMM
5033   if (Is128 && (ScalarSize == 32))
5034     return Ld;
5035
5036   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
5037   // double since there is vbroadcastsd xmm
5038   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
5039     // VBroadcast to YMM
5040     if (Is256 && (ScalarSize == 8 || ScalarSize == 16))
5041       return Ld;
5042
5043     // VBroadcast to XMM
5044     if (Is128 && (ScalarSize ==  8 || ScalarSize == 16 || ScalarSize == 64))
5045       return Ld;
5046   }
5047
5048   // Unsupported broadcast.
5049   return SDValue();
5050 }
5051
5052 SDValue
5053 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5054   DebugLoc dl = Op.getDebugLoc();
5055
5056   EVT VT = Op.getValueType();
5057   EVT ExtVT = VT.getVectorElementType();
5058   unsigned NumElems = Op.getNumOperands();
5059
5060   // Vectors containing all zeros can be matched by pxor and xorps later
5061   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5062     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5063     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5064     if (Op.getValueType() == MVT::v4i32 ||
5065         Op.getValueType() == MVT::v8i32)
5066       return Op;
5067
5068     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
5069   }
5070
5071   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5072   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5073   // vpcmpeqd on 256-bit vectors.
5074   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5075     if (Op.getValueType() == MVT::v4i32 ||
5076         (Op.getValueType() == MVT::v8i32 && Subtarget->hasAVX2()))
5077       return Op;
5078
5079     return getOnesVector(Op.getValueType(), Subtarget->hasAVX2(), DAG, dl);
5080   }
5081
5082   SDValue LD = isVectorBroadcast(Op, Subtarget);
5083   if (LD.getNode())
5084     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
5085
5086   unsigned EVTBits = ExtVT.getSizeInBits();
5087
5088   unsigned NumZero  = 0;
5089   unsigned NumNonZero = 0;
5090   unsigned NonZeros = 0;
5091   bool IsAllConstants = true;
5092   SmallSet<SDValue, 8> Values;
5093   for (unsigned i = 0; i < NumElems; ++i) {
5094     SDValue Elt = Op.getOperand(i);
5095     if (Elt.getOpcode() == ISD::UNDEF)
5096       continue;
5097     Values.insert(Elt);
5098     if (Elt.getOpcode() != ISD::Constant &&
5099         Elt.getOpcode() != ISD::ConstantFP)
5100       IsAllConstants = false;
5101     if (X86::isZeroNode(Elt))
5102       NumZero++;
5103     else {
5104       NonZeros |= (1 << i);
5105       NumNonZero++;
5106     }
5107   }
5108
5109   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5110   if (NumNonZero == 0)
5111     return DAG.getUNDEF(VT);
5112
5113   // Special case for single non-zero, non-undef, element.
5114   if (NumNonZero == 1) {
5115     unsigned Idx = CountTrailingZeros_32(NonZeros);
5116     SDValue Item = Op.getOperand(Idx);
5117
5118     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5119     // the value are obviously zero, truncate the value to i32 and do the
5120     // insertion that way.  Only do this if the value is non-constant or if the
5121     // value is a constant being inserted into element 0.  It is cheaper to do
5122     // a constant pool load than it is to do a movd + shuffle.
5123     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5124         (!IsAllConstants || Idx == 0)) {
5125       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5126         // Handle SSE only.
5127         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5128         EVT VecVT = MVT::v4i32;
5129         unsigned VecElts = 4;
5130
5131         // Truncate the value (which may itself be a constant) to i32, and
5132         // convert it to a vector with movd (S2V+shuffle to zero extend).
5133         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5134         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5135         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5136                                            Subtarget->hasSSE2(), DAG);
5137
5138         // Now we have our 32-bit value zero extended in the low element of
5139         // a vector.  If Idx != 0, swizzle it into place.
5140         if (Idx != 0) {
5141           SmallVector<int, 4> Mask;
5142           Mask.push_back(Idx);
5143           for (unsigned i = 1; i != VecElts; ++i)
5144             Mask.push_back(i);
5145           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5146                                       DAG.getUNDEF(Item.getValueType()),
5147                                       &Mask[0]);
5148         }
5149         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
5150       }
5151     }
5152
5153     // If we have a constant or non-constant insertion into the low element of
5154     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5155     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5156     // depending on what the source datatype is.
5157     if (Idx == 0) {
5158       if (NumZero == 0)
5159         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5160
5161       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5162           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5163         if (VT.getSizeInBits() == 256) {
5164           EVT VT128 = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems / 2);
5165           Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Item);
5166           SDValue ZeroVec = getZeroVector(VT, true, DAG, dl);
5167           return Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5168                               DAG, dl);
5169         }
5170         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5171         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5172         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5173         return getShuffleVectorZeroOrUndef(Item, 0, true,
5174                                            Subtarget->hasSSE2(), DAG);
5175       }
5176
5177       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5178         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5179         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5180         if (VT.getSizeInBits() == 256) {
5181           SDValue ZeroVec = getZeroVector(MVT::v8i32, true, DAG, dl);
5182           Item = Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5183                                     DAG, dl);
5184         } else {
5185           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5186           Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5187                                              Subtarget->hasSSE2(), DAG);
5188         }
5189         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5190       }
5191     }
5192
5193     // Is it a vector logical left shift?
5194     if (NumElems == 2 && Idx == 1 &&
5195         X86::isZeroNode(Op.getOperand(0)) &&
5196         !X86::isZeroNode(Op.getOperand(1))) {
5197       unsigned NumBits = VT.getSizeInBits();
5198       return getVShift(true, VT,
5199                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5200                                    VT, Op.getOperand(1)),
5201                        NumBits/2, DAG, *this, dl);
5202     }
5203
5204     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5205       return SDValue();
5206
5207     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5208     // is a non-constant being inserted into an element other than the low one,
5209     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5210     // movd/movss) to move this into the low element, then shuffle it into
5211     // place.
5212     if (EVTBits == 32) {
5213       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5214
5215       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5216       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
5217                                          Subtarget->hasSSE2(), DAG);
5218       SmallVector<int, 8> MaskVec;
5219       for (unsigned i = 0; i < NumElems; i++)
5220         MaskVec.push_back(i == Idx ? 0 : 1);
5221       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5222     }
5223   }
5224
5225   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5226   if (Values.size() == 1) {
5227     if (EVTBits == 32) {
5228       // Instead of a shuffle like this:
5229       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5230       // Check if it's possible to issue this instead.
5231       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5232       unsigned Idx = CountTrailingZeros_32(NonZeros);
5233       SDValue Item = Op.getOperand(Idx);
5234       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5235         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5236     }
5237     return SDValue();
5238   }
5239
5240   // A vector full of immediates; various special cases are already
5241   // handled, so this is best done with a single constant-pool load.
5242   if (IsAllConstants)
5243     return SDValue();
5244
5245   // For AVX-length vectors, build the individual 128-bit pieces and use
5246   // shuffles to put them in place.
5247   if (VT.getSizeInBits() == 256 && !ISD::isBuildVectorAllZeros(Op.getNode())) {
5248     SmallVector<SDValue, 32> V;
5249     for (unsigned i = 0; i < NumElems; ++i)
5250       V.push_back(Op.getOperand(i));
5251
5252     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5253
5254     // Build both the lower and upper subvector.
5255     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5256     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5257                                 NumElems/2);
5258
5259     // Recreate the wider vector with the lower and upper part.
5260     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5261                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5262     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5263                               DAG, dl);
5264   }
5265
5266   // Let legalizer expand 2-wide build_vectors.
5267   if (EVTBits == 64) {
5268     if (NumNonZero == 1) {
5269       // One half is zero or undef.
5270       unsigned Idx = CountTrailingZeros_32(NonZeros);
5271       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5272                                  Op.getOperand(Idx));
5273       return getShuffleVectorZeroOrUndef(V2, Idx, true,
5274                                          Subtarget->hasSSE2(), DAG);
5275     }
5276     return SDValue();
5277   }
5278
5279   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5280   if (EVTBits == 8 && NumElems == 16) {
5281     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5282                                         *this);
5283     if (V.getNode()) return V;
5284   }
5285
5286   if (EVTBits == 16 && NumElems == 8) {
5287     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5288                                       *this);
5289     if (V.getNode()) return V;
5290   }
5291
5292   // If element VT is == 32 bits, turn it into a number of shuffles.
5293   SmallVector<SDValue, 8> V;
5294   V.resize(NumElems);
5295   if (NumElems == 4 && NumZero > 0) {
5296     for (unsigned i = 0; i < 4; ++i) {
5297       bool isZero = !(NonZeros & (1 << i));
5298       if (isZero)
5299         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
5300       else
5301         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5302     }
5303
5304     for (unsigned i = 0; i < 2; ++i) {
5305       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5306         default: break;
5307         case 0:
5308           V[i] = V[i*2];  // Must be a zero vector.
5309           break;
5310         case 1:
5311           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5312           break;
5313         case 2:
5314           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5315           break;
5316         case 3:
5317           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5318           break;
5319       }
5320     }
5321
5322     SmallVector<int, 8> MaskVec;
5323     bool Reverse = (NonZeros & 0x3) == 2;
5324     for (unsigned i = 0; i < 2; ++i)
5325       MaskVec.push_back(Reverse ? 1-i : i);
5326     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5327     for (unsigned i = 0; i < 2; ++i)
5328       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
5329     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5330   }
5331
5332   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5333     // Check for a build vector of consecutive loads.
5334     for (unsigned i = 0; i < NumElems; ++i)
5335       V[i] = Op.getOperand(i);
5336
5337     // Check for elements which are consecutive loads.
5338     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5339     if (LD.getNode())
5340       return LD;
5341
5342     // For SSE 4.1, use insertps to put the high elements into the low element.
5343     if (getSubtarget()->hasSSE41()) {
5344       SDValue Result;
5345       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5346         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5347       else
5348         Result = DAG.getUNDEF(VT);
5349
5350       for (unsigned i = 1; i < NumElems; ++i) {
5351         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5352         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5353                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5354       }
5355       return Result;
5356     }
5357
5358     // Otherwise, expand into a number of unpckl*, start by extending each of
5359     // our (non-undef) elements to the full vector width with the element in the
5360     // bottom slot of the vector (which generates no code for SSE).
5361     for (unsigned i = 0; i < NumElems; ++i) {
5362       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5363         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5364       else
5365         V[i] = DAG.getUNDEF(VT);
5366     }
5367
5368     // Next, we iteratively mix elements, e.g. for v4f32:
5369     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5370     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5371     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5372     unsigned EltStride = NumElems >> 1;
5373     while (EltStride != 0) {
5374       for (unsigned i = 0; i < EltStride; ++i) {
5375         // If V[i+EltStride] is undef and this is the first round of mixing,
5376         // then it is safe to just drop this shuffle: V[i] is already in the
5377         // right place, the one element (since it's the first round) being
5378         // inserted as undef can be dropped.  This isn't safe for successive
5379         // rounds because they will permute elements within both vectors.
5380         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5381             EltStride == NumElems/2)
5382           continue;
5383
5384         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5385       }
5386       EltStride >>= 1;
5387     }
5388     return V[0];
5389   }
5390   return SDValue();
5391 }
5392
5393 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5394 // them in a MMX register.  This is better than doing a stack convert.
5395 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5396   DebugLoc dl = Op.getDebugLoc();
5397   EVT ResVT = Op.getValueType();
5398
5399   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5400          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5401   int Mask[2];
5402   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5403   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5404   InVec = Op.getOperand(1);
5405   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5406     unsigned NumElts = ResVT.getVectorNumElements();
5407     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5408     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5409                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5410   } else {
5411     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5412     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5413     Mask[0] = 0; Mask[1] = 2;
5414     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5415   }
5416   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5417 }
5418
5419 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5420 // to create 256-bit vectors from two other 128-bit ones.
5421 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5422   DebugLoc dl = Op.getDebugLoc();
5423   EVT ResVT = Op.getValueType();
5424
5425   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5426
5427   SDValue V1 = Op.getOperand(0);
5428   SDValue V2 = Op.getOperand(1);
5429   unsigned NumElems = ResVT.getVectorNumElements();
5430
5431   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5432                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5433   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5434                             DAG, dl);
5435 }
5436
5437 SDValue
5438 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5439   EVT ResVT = Op.getValueType();
5440
5441   assert(Op.getNumOperands() == 2);
5442   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5443          "Unsupported CONCAT_VECTORS for value type");
5444
5445   // We support concatenate two MMX registers and place them in a MMX register.
5446   // This is better than doing a stack convert.
5447   if (ResVT.is128BitVector())
5448     return LowerMMXCONCAT_VECTORS(Op, DAG);
5449
5450   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5451   // from two other 128-bit ones.
5452   return LowerAVXCONCAT_VECTORS(Op, DAG);
5453 }
5454
5455 // v8i16 shuffles - Prefer shuffles in the following order:
5456 // 1. [all]   pshuflw, pshufhw, optional move
5457 // 2. [ssse3] 1 x pshufb
5458 // 3. [ssse3] 2 x pshufb + 1 x por
5459 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5460 SDValue
5461 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5462                                             SelectionDAG &DAG) const {
5463   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5464   SDValue V1 = SVOp->getOperand(0);
5465   SDValue V2 = SVOp->getOperand(1);
5466   DebugLoc dl = SVOp->getDebugLoc();
5467   SmallVector<int, 8> MaskVals;
5468
5469   // Determine if more than 1 of the words in each of the low and high quadwords
5470   // of the result come from the same quadword of one of the two inputs.  Undef
5471   // mask values count as coming from any quadword, for better codegen.
5472   unsigned LoQuad[] = { 0, 0, 0, 0 };
5473   unsigned HiQuad[] = { 0, 0, 0, 0 };
5474   BitVector InputQuads(4);
5475   for (unsigned i = 0; i < 8; ++i) {
5476     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5477     int EltIdx = SVOp->getMaskElt(i);
5478     MaskVals.push_back(EltIdx);
5479     if (EltIdx < 0) {
5480       ++Quad[0];
5481       ++Quad[1];
5482       ++Quad[2];
5483       ++Quad[3];
5484       continue;
5485     }
5486     ++Quad[EltIdx / 4];
5487     InputQuads.set(EltIdx / 4);
5488   }
5489
5490   int BestLoQuad = -1;
5491   unsigned MaxQuad = 1;
5492   for (unsigned i = 0; i < 4; ++i) {
5493     if (LoQuad[i] > MaxQuad) {
5494       BestLoQuad = i;
5495       MaxQuad = LoQuad[i];
5496     }
5497   }
5498
5499   int BestHiQuad = -1;
5500   MaxQuad = 1;
5501   for (unsigned i = 0; i < 4; ++i) {
5502     if (HiQuad[i] > MaxQuad) {
5503       BestHiQuad = i;
5504       MaxQuad = HiQuad[i];
5505     }
5506   }
5507
5508   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5509   // of the two input vectors, shuffle them into one input vector so only a
5510   // single pshufb instruction is necessary. If There are more than 2 input
5511   // quads, disable the next transformation since it does not help SSSE3.
5512   bool V1Used = InputQuads[0] || InputQuads[1];
5513   bool V2Used = InputQuads[2] || InputQuads[3];
5514   if (Subtarget->hasSSSE3()) {
5515     if (InputQuads.count() == 2 && V1Used && V2Used) {
5516       BestLoQuad = InputQuads.find_first();
5517       BestHiQuad = InputQuads.find_next(BestLoQuad);
5518     }
5519     if (InputQuads.count() > 2) {
5520       BestLoQuad = -1;
5521       BestHiQuad = -1;
5522     }
5523   }
5524
5525   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5526   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5527   // words from all 4 input quadwords.
5528   SDValue NewV;
5529   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5530     SmallVector<int, 8> MaskV;
5531     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
5532     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
5533     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5534                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5535                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5536     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5537
5538     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5539     // source words for the shuffle, to aid later transformations.
5540     bool AllWordsInNewV = true;
5541     bool InOrder[2] = { true, true };
5542     for (unsigned i = 0; i != 8; ++i) {
5543       int idx = MaskVals[i];
5544       if (idx != (int)i)
5545         InOrder[i/4] = false;
5546       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5547         continue;
5548       AllWordsInNewV = false;
5549       break;
5550     }
5551
5552     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5553     if (AllWordsInNewV) {
5554       for (int i = 0; i != 8; ++i) {
5555         int idx = MaskVals[i];
5556         if (idx < 0)
5557           continue;
5558         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5559         if ((idx != i) && idx < 4)
5560           pshufhw = false;
5561         if ((idx != i) && idx > 3)
5562           pshuflw = false;
5563       }
5564       V1 = NewV;
5565       V2Used = false;
5566       BestLoQuad = 0;
5567       BestHiQuad = 1;
5568     }
5569
5570     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5571     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5572     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5573       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5574       unsigned TargetMask = 0;
5575       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5576                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5577       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5578                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5579       V1 = NewV.getOperand(0);
5580       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5581     }
5582   }
5583
5584   // If we have SSSE3, and all words of the result are from 1 input vector,
5585   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5586   // is present, fall back to case 4.
5587   if (Subtarget->hasSSSE3()) {
5588     SmallVector<SDValue,16> pshufbMask;
5589
5590     // If we have elements from both input vectors, set the high bit of the
5591     // shuffle mask element to zero out elements that come from V2 in the V1
5592     // mask, and elements that come from V1 in the V2 mask, so that the two
5593     // results can be OR'd together.
5594     bool TwoInputs = V1Used && V2Used;
5595     for (unsigned i = 0; i != 8; ++i) {
5596       int EltIdx = MaskVals[i] * 2;
5597       if (TwoInputs && (EltIdx >= 16)) {
5598         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5599         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5600         continue;
5601       }
5602       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5603       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5604     }
5605     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5606     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5607                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5608                                  MVT::v16i8, &pshufbMask[0], 16));
5609     if (!TwoInputs)
5610       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5611
5612     // Calculate the shuffle mask for the second input, shuffle it, and
5613     // OR it with the first shuffled input.
5614     pshufbMask.clear();
5615     for (unsigned i = 0; i != 8; ++i) {
5616       int EltIdx = MaskVals[i] * 2;
5617       if (EltIdx < 16) {
5618         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5619         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5620         continue;
5621       }
5622       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5623       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5624     }
5625     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5626     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5627                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5628                                  MVT::v16i8, &pshufbMask[0], 16));
5629     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5630     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5631   }
5632
5633   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5634   // and update MaskVals with new element order.
5635   BitVector InOrder(8);
5636   if (BestLoQuad >= 0) {
5637     SmallVector<int, 8> MaskV;
5638     for (int i = 0; i != 4; ++i) {
5639       int idx = MaskVals[i];
5640       if (idx < 0) {
5641         MaskV.push_back(-1);
5642         InOrder.set(i);
5643       } else if ((idx / 4) == BestLoQuad) {
5644         MaskV.push_back(idx & 3);
5645         InOrder.set(i);
5646       } else {
5647         MaskV.push_back(-1);
5648       }
5649     }
5650     for (unsigned i = 4; i != 8; ++i)
5651       MaskV.push_back(i);
5652     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5653                                 &MaskV[0]);
5654
5655     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5656       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5657                                NewV.getOperand(0),
5658                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5659                                DAG);
5660   }
5661
5662   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5663   // and update MaskVals with the new element order.
5664   if (BestHiQuad >= 0) {
5665     SmallVector<int, 8> MaskV;
5666     for (unsigned i = 0; i != 4; ++i)
5667       MaskV.push_back(i);
5668     for (unsigned i = 4; i != 8; ++i) {
5669       int idx = MaskVals[i];
5670       if (idx < 0) {
5671         MaskV.push_back(-1);
5672         InOrder.set(i);
5673       } else if ((idx / 4) == BestHiQuad) {
5674         MaskV.push_back((idx & 3) + 4);
5675         InOrder.set(i);
5676       } else {
5677         MaskV.push_back(-1);
5678       }
5679     }
5680     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5681                                 &MaskV[0]);
5682
5683     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5684       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5685                               NewV.getOperand(0),
5686                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5687                               DAG);
5688   }
5689
5690   // In case BestHi & BestLo were both -1, which means each quadword has a word
5691   // from each of the four input quadwords, calculate the InOrder bitvector now
5692   // before falling through to the insert/extract cleanup.
5693   if (BestLoQuad == -1 && BestHiQuad == -1) {
5694     NewV = V1;
5695     for (int i = 0; i != 8; ++i)
5696       if (MaskVals[i] < 0 || MaskVals[i] == i)
5697         InOrder.set(i);
5698   }
5699
5700   // The other elements are put in the right place using pextrw and pinsrw.
5701   for (unsigned i = 0; i != 8; ++i) {
5702     if (InOrder[i])
5703       continue;
5704     int EltIdx = MaskVals[i];
5705     if (EltIdx < 0)
5706       continue;
5707     SDValue ExtOp = (EltIdx < 8)
5708     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5709                   DAG.getIntPtrConstant(EltIdx))
5710     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5711                   DAG.getIntPtrConstant(EltIdx - 8));
5712     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5713                        DAG.getIntPtrConstant(i));
5714   }
5715   return NewV;
5716 }
5717
5718 // v16i8 shuffles - Prefer shuffles in the following order:
5719 // 1. [ssse3] 1 x pshufb
5720 // 2. [ssse3] 2 x pshufb + 1 x por
5721 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5722 static
5723 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5724                                  SelectionDAG &DAG,
5725                                  const X86TargetLowering &TLI) {
5726   SDValue V1 = SVOp->getOperand(0);
5727   SDValue V2 = SVOp->getOperand(1);
5728   DebugLoc dl = SVOp->getDebugLoc();
5729   SmallVector<int, 16> MaskVals;
5730   SVOp->getMask(MaskVals);
5731
5732   // If we have SSSE3, case 1 is generated when all result bytes come from
5733   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5734   // present, fall back to case 3.
5735   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5736   bool V1Only = true;
5737   bool V2Only = true;
5738   for (unsigned i = 0; i < 16; ++i) {
5739     int EltIdx = MaskVals[i];
5740     if (EltIdx < 0)
5741       continue;
5742     if (EltIdx < 16)
5743       V2Only = false;
5744     else
5745       V1Only = false;
5746   }
5747
5748   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5749   if (TLI.getSubtarget()->hasSSSE3()) {
5750     SmallVector<SDValue,16> pshufbMask;
5751
5752     // If all result elements are from one input vector, then only translate
5753     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5754     //
5755     // Otherwise, we have elements from both input vectors, and must zero out
5756     // elements that come from V2 in the first mask, and V1 in the second mask
5757     // so that we can OR them together.
5758     bool TwoInputs = !(V1Only || V2Only);
5759     for (unsigned i = 0; i != 16; ++i) {
5760       int EltIdx = MaskVals[i];
5761       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5762         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5763         continue;
5764       }
5765       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5766     }
5767     // If all the elements are from V2, assign it to V1 and return after
5768     // building the first pshufb.
5769     if (V2Only)
5770       V1 = V2;
5771     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5772                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5773                                  MVT::v16i8, &pshufbMask[0], 16));
5774     if (!TwoInputs)
5775       return V1;
5776
5777     // Calculate the shuffle mask for the second input, shuffle it, and
5778     // OR it with the first shuffled input.
5779     pshufbMask.clear();
5780     for (unsigned i = 0; i != 16; ++i) {
5781       int EltIdx = MaskVals[i];
5782       if (EltIdx < 16) {
5783         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5784         continue;
5785       }
5786       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5787     }
5788     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5789                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5790                                  MVT::v16i8, &pshufbMask[0], 16));
5791     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5792   }
5793
5794   // No SSSE3 - Calculate in place words and then fix all out of place words
5795   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5796   // the 16 different words that comprise the two doublequadword input vectors.
5797   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5798   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5799   SDValue NewV = V2Only ? V2 : V1;
5800   for (int i = 0; i != 8; ++i) {
5801     int Elt0 = MaskVals[i*2];
5802     int Elt1 = MaskVals[i*2+1];
5803
5804     // This word of the result is all undef, skip it.
5805     if (Elt0 < 0 && Elt1 < 0)
5806       continue;
5807
5808     // This word of the result is already in the correct place, skip it.
5809     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5810       continue;
5811     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5812       continue;
5813
5814     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5815     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5816     SDValue InsElt;
5817
5818     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5819     // using a single extract together, load it and store it.
5820     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5821       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5822                            DAG.getIntPtrConstant(Elt1 / 2));
5823       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5824                         DAG.getIntPtrConstant(i));
5825       continue;
5826     }
5827
5828     // If Elt1 is defined, extract it from the appropriate source.  If the
5829     // source byte is not also odd, shift the extracted word left 8 bits
5830     // otherwise clear the bottom 8 bits if we need to do an or.
5831     if (Elt1 >= 0) {
5832       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5833                            DAG.getIntPtrConstant(Elt1 / 2));
5834       if ((Elt1 & 1) == 0)
5835         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5836                              DAG.getConstant(8,
5837                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5838       else if (Elt0 >= 0)
5839         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5840                              DAG.getConstant(0xFF00, MVT::i16));
5841     }
5842     // If Elt0 is defined, extract it from the appropriate source.  If the
5843     // source byte is not also even, shift the extracted word right 8 bits. If
5844     // Elt1 was also defined, OR the extracted values together before
5845     // inserting them in the result.
5846     if (Elt0 >= 0) {
5847       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5848                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5849       if ((Elt0 & 1) != 0)
5850         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5851                               DAG.getConstant(8,
5852                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5853       else if (Elt1 >= 0)
5854         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5855                              DAG.getConstant(0x00FF, MVT::i16));
5856       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5857                          : InsElt0;
5858     }
5859     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5860                        DAG.getIntPtrConstant(i));
5861   }
5862   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5863 }
5864
5865 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5866 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5867 /// done when every pair / quad of shuffle mask elements point to elements in
5868 /// the right sequence. e.g.
5869 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5870 static
5871 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5872                                  SelectionDAG &DAG, DebugLoc dl) {
5873   EVT VT = SVOp->getValueType(0);
5874   SDValue V1 = SVOp->getOperand(0);
5875   SDValue V2 = SVOp->getOperand(1);
5876   unsigned NumElems = VT.getVectorNumElements();
5877   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5878   EVT NewVT;
5879   switch (VT.getSimpleVT().SimpleTy) {
5880   default: assert(false && "Unexpected!");
5881   case MVT::v4f32: NewVT = MVT::v2f64; break;
5882   case MVT::v4i32: NewVT = MVT::v2i64; break;
5883   case MVT::v8i16: NewVT = MVT::v4i32; break;
5884   case MVT::v16i8: NewVT = MVT::v4i32; break;
5885   }
5886
5887   int Scale = NumElems / NewWidth;
5888   SmallVector<int, 8> MaskVec;
5889   for (unsigned i = 0; i < NumElems; i += Scale) {
5890     int StartIdx = -1;
5891     for (int j = 0; j < Scale; ++j) {
5892       int EltIdx = SVOp->getMaskElt(i+j);
5893       if (EltIdx < 0)
5894         continue;
5895       if (StartIdx == -1)
5896         StartIdx = EltIdx - (EltIdx % Scale);
5897       if (EltIdx != StartIdx + j)
5898         return SDValue();
5899     }
5900     if (StartIdx == -1)
5901       MaskVec.push_back(-1);
5902     else
5903       MaskVec.push_back(StartIdx / Scale);
5904   }
5905
5906   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5907   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5908   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5909 }
5910
5911 /// getVZextMovL - Return a zero-extending vector move low node.
5912 ///
5913 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5914                             SDValue SrcOp, SelectionDAG &DAG,
5915                             const X86Subtarget *Subtarget, DebugLoc dl) {
5916   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5917     LoadSDNode *LD = NULL;
5918     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5919       LD = dyn_cast<LoadSDNode>(SrcOp);
5920     if (!LD) {
5921       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5922       // instead.
5923       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5924       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5925           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5926           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5927           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5928         // PR2108
5929         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5930         return DAG.getNode(ISD::BITCAST, dl, VT,
5931                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5932                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5933                                                    OpVT,
5934                                                    SrcOp.getOperand(0)
5935                                                           .getOperand(0))));
5936       }
5937     }
5938   }
5939
5940   return DAG.getNode(ISD::BITCAST, dl, VT,
5941                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5942                                  DAG.getNode(ISD::BITCAST, dl,
5943                                              OpVT, SrcOp)));
5944 }
5945
5946 /// areShuffleHalvesWithinDisjointLanes - Check whether each half of a vector
5947 /// shuffle node referes to only one lane in the sources.
5948 static bool areShuffleHalvesWithinDisjointLanes(ShuffleVectorSDNode *SVOp) {
5949   EVT VT = SVOp->getValueType(0);
5950   int NumElems = VT.getVectorNumElements();
5951   int HalfSize = NumElems/2;
5952   SmallVector<int, 16> M;
5953   SVOp->getMask(M);
5954   bool MatchA = false, MatchB = false;
5955
5956   for (int l = 0; l < NumElems*2; l += HalfSize) {
5957     if (isUndefOrInRange(M, 0, HalfSize, l, l+HalfSize)) {
5958       MatchA = true;
5959       break;
5960     }
5961   }
5962
5963   for (int l = 0; l < NumElems*2; l += HalfSize) {
5964     if (isUndefOrInRange(M, HalfSize, HalfSize, l, l+HalfSize)) {
5965       MatchB = true;
5966       break;
5967     }
5968   }
5969
5970   return MatchA && MatchB;
5971 }
5972
5973 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5974 /// which could not be matched by any known target speficic shuffle
5975 static SDValue
5976 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5977   if (areShuffleHalvesWithinDisjointLanes(SVOp)) {
5978     // If each half of a vector shuffle node referes to only one lane in the
5979     // source vectors, extract each used 128-bit lane and shuffle them using
5980     // 128-bit shuffles. Then, concatenate the results. Otherwise leave
5981     // the work to the legalizer.
5982     DebugLoc dl = SVOp->getDebugLoc();
5983     EVT VT = SVOp->getValueType(0);
5984     int NumElems = VT.getVectorNumElements();
5985     int HalfSize = NumElems/2;
5986
5987     // Extract the reference for each half
5988     int FstVecExtractIdx = 0, SndVecExtractIdx = 0;
5989     int FstVecOpNum = 0, SndVecOpNum = 0;
5990     for (int i = 0; i < HalfSize; ++i) {
5991       int Elt = SVOp->getMaskElt(i);
5992       if (SVOp->getMaskElt(i) < 0)
5993         continue;
5994       FstVecOpNum = Elt/NumElems;
5995       FstVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
5996       break;
5997     }
5998     for (int i = HalfSize; i < NumElems; ++i) {
5999       int Elt = SVOp->getMaskElt(i);
6000       if (SVOp->getMaskElt(i) < 0)
6001         continue;
6002       SndVecOpNum = Elt/NumElems;
6003       SndVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
6004       break;
6005     }
6006
6007     // Extract the subvectors
6008     SDValue V1 = Extract128BitVector(SVOp->getOperand(FstVecOpNum),
6009                       DAG.getConstant(FstVecExtractIdx, MVT::i32), DAG, dl);
6010     SDValue V2 = Extract128BitVector(SVOp->getOperand(SndVecOpNum),
6011                       DAG.getConstant(SndVecExtractIdx, MVT::i32), DAG, dl);
6012
6013     // Generate 128-bit shuffles
6014     SmallVector<int, 16> MaskV1, MaskV2;
6015     for (int i = 0; i < HalfSize; ++i) {
6016       int Elt = SVOp->getMaskElt(i);
6017       MaskV1.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6018     }
6019     for (int i = HalfSize; i < NumElems; ++i) {
6020       int Elt = SVOp->getMaskElt(i);
6021       MaskV2.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6022     }
6023
6024     EVT NVT = V1.getValueType();
6025     V1 = DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &MaskV1[0]);
6026     V2 = DAG.getVectorShuffle(NVT, dl, V2, DAG.getUNDEF(NVT), &MaskV2[0]);
6027
6028     // Concatenate the result back
6029     SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), V1,
6030                                    DAG.getConstant(0, MVT::i32), DAG, dl);
6031     return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
6032                               DAG, dl);
6033   }
6034
6035   return SDValue();
6036 }
6037
6038 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6039 /// 4 elements, and match them with several different shuffle types.
6040 static SDValue
6041 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6042   SDValue V1 = SVOp->getOperand(0);
6043   SDValue V2 = SVOp->getOperand(1);
6044   DebugLoc dl = SVOp->getDebugLoc();
6045   EVT VT = SVOp->getValueType(0);
6046
6047   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6048
6049   SmallVector<std::pair<int, int>, 8> Locs;
6050   Locs.resize(4);
6051   SmallVector<int, 8> Mask1(4U, -1);
6052   SmallVector<int, 8> PermMask;
6053   SVOp->getMask(PermMask);
6054
6055   unsigned NumHi = 0;
6056   unsigned NumLo = 0;
6057   for (unsigned i = 0; i != 4; ++i) {
6058     int Idx = PermMask[i];
6059     if (Idx < 0) {
6060       Locs[i] = std::make_pair(-1, -1);
6061     } else {
6062       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6063       if (Idx < 4) {
6064         Locs[i] = std::make_pair(0, NumLo);
6065         Mask1[NumLo] = Idx;
6066         NumLo++;
6067       } else {
6068         Locs[i] = std::make_pair(1, NumHi);
6069         if (2+NumHi < 4)
6070           Mask1[2+NumHi] = Idx;
6071         NumHi++;
6072       }
6073     }
6074   }
6075
6076   if (NumLo <= 2 && NumHi <= 2) {
6077     // If no more than two elements come from either vector. This can be
6078     // implemented with two shuffles. First shuffle gather the elements.
6079     // The second shuffle, which takes the first shuffle as both of its
6080     // vector operands, put the elements into the right order.
6081     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6082
6083     SmallVector<int, 8> Mask2(4U, -1);
6084
6085     for (unsigned i = 0; i != 4; ++i) {
6086       if (Locs[i].first == -1)
6087         continue;
6088       else {
6089         unsigned Idx = (i < 2) ? 0 : 4;
6090         Idx += Locs[i].first * 2 + Locs[i].second;
6091         Mask2[i] = Idx;
6092       }
6093     }
6094
6095     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6096   } else if (NumLo == 3 || NumHi == 3) {
6097     // Otherwise, we must have three elements from one vector, call it X, and
6098     // one element from the other, call it Y.  First, use a shufps to build an
6099     // intermediate vector with the one element from Y and the element from X
6100     // that will be in the same half in the final destination (the indexes don't
6101     // matter). Then, use a shufps to build the final vector, taking the half
6102     // containing the element from Y from the intermediate, and the other half
6103     // from X.
6104     if (NumHi == 3) {
6105       // Normalize it so the 3 elements come from V1.
6106       CommuteVectorShuffleMask(PermMask, 4);
6107       std::swap(V1, V2);
6108     }
6109
6110     // Find the element from V2.
6111     unsigned HiIndex;
6112     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6113       int Val = PermMask[HiIndex];
6114       if (Val < 0)
6115         continue;
6116       if (Val >= 4)
6117         break;
6118     }
6119
6120     Mask1[0] = PermMask[HiIndex];
6121     Mask1[1] = -1;
6122     Mask1[2] = PermMask[HiIndex^1];
6123     Mask1[3] = -1;
6124     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6125
6126     if (HiIndex >= 2) {
6127       Mask1[0] = PermMask[0];
6128       Mask1[1] = PermMask[1];
6129       Mask1[2] = HiIndex & 1 ? 6 : 4;
6130       Mask1[3] = HiIndex & 1 ? 4 : 6;
6131       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6132     } else {
6133       Mask1[0] = HiIndex & 1 ? 2 : 0;
6134       Mask1[1] = HiIndex & 1 ? 0 : 2;
6135       Mask1[2] = PermMask[2];
6136       Mask1[3] = PermMask[3];
6137       if (Mask1[2] >= 0)
6138         Mask1[2] += 4;
6139       if (Mask1[3] >= 0)
6140         Mask1[3] += 4;
6141       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6142     }
6143   }
6144
6145   // Break it into (shuffle shuffle_hi, shuffle_lo).
6146   Locs.clear();
6147   Locs.resize(4);
6148   SmallVector<int,8> LoMask(4U, -1);
6149   SmallVector<int,8> HiMask(4U, -1);
6150
6151   SmallVector<int,8> *MaskPtr = &LoMask;
6152   unsigned MaskIdx = 0;
6153   unsigned LoIdx = 0;
6154   unsigned HiIdx = 2;
6155   for (unsigned i = 0; i != 4; ++i) {
6156     if (i == 2) {
6157       MaskPtr = &HiMask;
6158       MaskIdx = 1;
6159       LoIdx = 0;
6160       HiIdx = 2;
6161     }
6162     int Idx = PermMask[i];
6163     if (Idx < 0) {
6164       Locs[i] = std::make_pair(-1, -1);
6165     } else if (Idx < 4) {
6166       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6167       (*MaskPtr)[LoIdx] = Idx;
6168       LoIdx++;
6169     } else {
6170       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6171       (*MaskPtr)[HiIdx] = Idx;
6172       HiIdx++;
6173     }
6174   }
6175
6176   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6177   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6178   SmallVector<int, 8> MaskOps;
6179   for (unsigned i = 0; i != 4; ++i) {
6180     if (Locs[i].first == -1) {
6181       MaskOps.push_back(-1);
6182     } else {
6183       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
6184       MaskOps.push_back(Idx);
6185     }
6186   }
6187   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6188 }
6189
6190 static bool MayFoldVectorLoad(SDValue V) {
6191   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6192     V = V.getOperand(0);
6193   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6194     V = V.getOperand(0);
6195   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6196       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6197     // BUILD_VECTOR (load), undef
6198     V = V.getOperand(0);
6199   if (MayFoldLoad(V))
6200     return true;
6201   return false;
6202 }
6203
6204 // FIXME: the version above should always be used. Since there's
6205 // a bug where several vector shuffles can't be folded because the
6206 // DAG is not updated during lowering and a node claims to have two
6207 // uses while it only has one, use this version, and let isel match
6208 // another instruction if the load really happens to have more than
6209 // one use. Remove this version after this bug get fixed.
6210 // rdar://8434668, PR8156
6211 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6212   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6213     V = V.getOperand(0);
6214   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6215     V = V.getOperand(0);
6216   if (ISD::isNormalLoad(V.getNode()))
6217     return true;
6218   return false;
6219 }
6220
6221 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6222 /// a vector extract, and if both can be later optimized into a single load.
6223 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6224 /// here because otherwise a target specific shuffle node is going to be
6225 /// emitted for this shuffle, and the optimization not done.
6226 /// FIXME: This is probably not the best approach, but fix the problem
6227 /// until the right path is decided.
6228 static
6229 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6230                                          const TargetLowering &TLI) {
6231   EVT VT = V.getValueType();
6232   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6233
6234   // Be sure that the vector shuffle is present in a pattern like this:
6235   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6236   if (!V.hasOneUse())
6237     return false;
6238
6239   SDNode *N = *V.getNode()->use_begin();
6240   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6241     return false;
6242
6243   SDValue EltNo = N->getOperand(1);
6244   if (!isa<ConstantSDNode>(EltNo))
6245     return false;
6246
6247   // If the bit convert changed the number of elements, it is unsafe
6248   // to examine the mask.
6249   bool HasShuffleIntoBitcast = false;
6250   if (V.getOpcode() == ISD::BITCAST) {
6251     EVT SrcVT = V.getOperand(0).getValueType();
6252     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6253       return false;
6254     V = V.getOperand(0);
6255     HasShuffleIntoBitcast = true;
6256   }
6257
6258   // Select the input vector, guarding against out of range extract vector.
6259   unsigned NumElems = VT.getVectorNumElements();
6260   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6261   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6262   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6263
6264   // Skip one more bit_convert if necessary
6265   if (V.getOpcode() == ISD::BITCAST)
6266     V = V.getOperand(0);
6267
6268   if (!ISD::isNormalLoad(V.getNode()))
6269     return false;
6270
6271   // Is the original load suitable?
6272   LoadSDNode *LN0 = cast<LoadSDNode>(V);
6273
6274   if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
6275     return false;
6276
6277   if (!HasShuffleIntoBitcast)
6278     return true;
6279
6280   // If there's a bitcast before the shuffle, check if the load type and
6281   // alignment is valid.
6282   unsigned Align = LN0->getAlignment();
6283   unsigned NewAlign =
6284     TLI.getTargetData()->getABITypeAlignment(
6285                                   VT.getTypeForEVT(*DAG.getContext()));
6286
6287   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6288     return false;
6289
6290   return true;
6291 }
6292
6293 static
6294 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6295   EVT VT = Op.getValueType();
6296
6297   // Canonizalize to v2f64.
6298   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6299   return DAG.getNode(ISD::BITCAST, dl, VT,
6300                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6301                                           V1, DAG));
6302 }
6303
6304 static
6305 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6306                         bool HasSSE2) {
6307   SDValue V1 = Op.getOperand(0);
6308   SDValue V2 = Op.getOperand(1);
6309   EVT VT = Op.getValueType();
6310
6311   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6312
6313   if (HasSSE2 && VT == MVT::v2f64)
6314     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6315
6316   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6317   return DAG.getNode(ISD::BITCAST, dl, VT,
6318                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6319                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6320                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6321 }
6322
6323 static
6324 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6325   SDValue V1 = Op.getOperand(0);
6326   SDValue V2 = Op.getOperand(1);
6327   EVT VT = Op.getValueType();
6328
6329   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6330          "unsupported shuffle type");
6331
6332   if (V2.getOpcode() == ISD::UNDEF)
6333     V2 = V1;
6334
6335   // v4i32 or v4f32
6336   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6337 }
6338
6339 static
6340 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6341   SDValue V1 = Op.getOperand(0);
6342   SDValue V2 = Op.getOperand(1);
6343   EVT VT = Op.getValueType();
6344   unsigned NumElems = VT.getVectorNumElements();
6345
6346   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6347   // operand of these instructions is only memory, so check if there's a
6348   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6349   // same masks.
6350   bool CanFoldLoad = false;
6351
6352   // Trivial case, when V2 comes from a load.
6353   if (MayFoldVectorLoad(V2))
6354     CanFoldLoad = true;
6355
6356   // When V1 is a load, it can be folded later into a store in isel, example:
6357   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6358   //    turns into:
6359   //  (MOVLPSmr addr:$src1, VR128:$src2)
6360   // So, recognize this potential and also use MOVLPS or MOVLPD
6361   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6362     CanFoldLoad = true;
6363
6364   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6365   if (CanFoldLoad) {
6366     if (HasSSE2 && NumElems == 2)
6367       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6368
6369     if (NumElems == 4)
6370       // If we don't care about the second element, procede to use movss.
6371       if (SVOp->getMaskElt(1) != -1)
6372         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6373   }
6374
6375   // movl and movlp will both match v2i64, but v2i64 is never matched by
6376   // movl earlier because we make it strict to avoid messing with the movlp load
6377   // folding logic (see the code above getMOVLP call). Match it here then,
6378   // this is horrible, but will stay like this until we move all shuffle
6379   // matching to x86 specific nodes. Note that for the 1st condition all
6380   // types are matched with movsd.
6381   if (HasSSE2) {
6382     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6383     // as to remove this logic from here, as much as possible
6384     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6385       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6386     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6387   }
6388
6389   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6390
6391   // Invert the operand order and use SHUFPS to match it.
6392   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6393                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6394 }
6395
6396 static
6397 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6398                                const TargetLowering &TLI,
6399                                const X86Subtarget *Subtarget) {
6400   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6401   EVT VT = Op.getValueType();
6402   DebugLoc dl = Op.getDebugLoc();
6403   SDValue V1 = Op.getOperand(0);
6404   SDValue V2 = Op.getOperand(1);
6405
6406   if (isZeroShuffle(SVOp))
6407     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
6408
6409   // Handle splat operations
6410   if (SVOp->isSplat()) {
6411     unsigned NumElem = VT.getVectorNumElements();
6412     int Size = VT.getSizeInBits();
6413     // Special case, this is the only place now where it's allowed to return
6414     // a vector_shuffle operation without using a target specific node, because
6415     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6416     // this be moved to DAGCombine instead?
6417     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6418       return Op;
6419
6420     // Use vbroadcast whenever the splat comes from a foldable load
6421     SDValue LD = isVectorBroadcast(Op, Subtarget);
6422     if (LD.getNode())
6423       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
6424
6425     // Handle splats by matching through known shuffle masks
6426     if ((Size == 128 && NumElem <= 4) ||
6427         (Size == 256 && NumElem < 8))
6428       return SDValue();
6429
6430     // All remaning splats are promoted to target supported vector shuffles.
6431     return PromoteSplat(SVOp, DAG);
6432   }
6433
6434   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6435   // do it!
6436   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6437     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6438     if (NewOp.getNode())
6439       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6440   } else if ((VT == MVT::v4i32 ||
6441              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6442     // FIXME: Figure out a cleaner way to do this.
6443     // Try to make use of movq to zero out the top part.
6444     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6445       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6446       if (NewOp.getNode()) {
6447         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6448           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6449                               DAG, Subtarget, dl);
6450       }
6451     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6452       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6453       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6454         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6455                             DAG, Subtarget, dl);
6456     }
6457   }
6458   return SDValue();
6459 }
6460
6461 SDValue
6462 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6463   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6464   SDValue V1 = Op.getOperand(0);
6465   SDValue V2 = Op.getOperand(1);
6466   EVT VT = Op.getValueType();
6467   DebugLoc dl = Op.getDebugLoc();
6468   unsigned NumElems = VT.getVectorNumElements();
6469   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6470   bool V1IsSplat = false;
6471   bool V2IsSplat = false;
6472   bool HasSSE2 = Subtarget->hasSSE2();
6473   bool HasAVX    = Subtarget->hasAVX();
6474   bool HasAVX2   = Subtarget->hasAVX2();
6475   MachineFunction &MF = DAG.getMachineFunction();
6476   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6477
6478   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6479
6480   assert(V1.getOpcode() != ISD::UNDEF && "Op 1 of shuffle should not be undef");
6481
6482   // Vector shuffle lowering takes 3 steps:
6483   //
6484   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6485   //    narrowing and commutation of operands should be handled.
6486   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6487   //    shuffle nodes.
6488   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6489   //    so the shuffle can be broken into other shuffles and the legalizer can
6490   //    try the lowering again.
6491   //
6492   // The general idea is that no vector_shuffle operation should be left to
6493   // be matched during isel, all of them must be converted to a target specific
6494   // node here.
6495
6496   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6497   // narrowing and commutation of operands should be handled. The actual code
6498   // doesn't include all of those, work in progress...
6499   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6500   if (NewOp.getNode())
6501     return NewOp;
6502
6503   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6504   // unpckh_undef). Only use pshufd if speed is more important than size.
6505   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp, HasAVX2))
6506     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6507   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp, HasAVX2))
6508     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6509
6510   if (X86::isMOVDDUPMask(SVOp) && Subtarget->hasSSE3() &&
6511       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6512     return getMOVDDup(Op, dl, V1, DAG);
6513
6514   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6515     return getMOVHighToLow(Op, dl, DAG);
6516
6517   // Use to match splats
6518   if (HasSSE2 && X86::isUNPCKHMask(SVOp, HasAVX2) && V2IsUndef &&
6519       (VT == MVT::v2f64 || VT == MVT::v2i64))
6520     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6521
6522   if (X86::isPSHUFDMask(SVOp)) {
6523     // The actual implementation will match the mask in the if above and then
6524     // during isel it can match several different instructions, not only pshufd
6525     // as its name says, sad but true, emulate the behavior for now...
6526     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6527         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6528
6529     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6530
6531     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6532       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6533
6534     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6535                                 TargetMask, DAG);
6536   }
6537
6538   // Check if this can be converted into a logical shift.
6539   bool isLeft = false;
6540   unsigned ShAmt = 0;
6541   SDValue ShVal;
6542   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6543   if (isShift && ShVal.hasOneUse()) {
6544     // If the shifted value has multiple uses, it may be cheaper to use
6545     // v_set0 + movlhps or movhlps, etc.
6546     EVT EltVT = VT.getVectorElementType();
6547     ShAmt *= EltVT.getSizeInBits();
6548     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6549   }
6550
6551   if (X86::isMOVLMask(SVOp)) {
6552     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6553       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6554     if (!X86::isMOVLPMask(SVOp)) {
6555       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6556         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6557
6558       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6559         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6560     }
6561   }
6562
6563   // FIXME: fold these into legal mask.
6564   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp, HasAVX2))
6565     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6566
6567   if (X86::isMOVHLPSMask(SVOp))
6568     return getMOVHighToLow(Op, dl, DAG);
6569
6570   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6571     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6572
6573   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6574     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6575
6576   if (X86::isMOVLPMask(SVOp))
6577     return getMOVLP(Op, dl, DAG, HasSSE2);
6578
6579   if (ShouldXformToMOVHLPS(SVOp) ||
6580       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6581     return CommuteVectorShuffle(SVOp, DAG);
6582
6583   if (isShift) {
6584     // No better options. Use a vshl / vsrl.
6585     EVT EltVT = VT.getVectorElementType();
6586     ShAmt *= EltVT.getSizeInBits();
6587     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6588   }
6589
6590   bool Commuted = false;
6591   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6592   // 1,1,1,1 -> v8i16 though.
6593   V1IsSplat = isSplatVector(V1.getNode());
6594   V2IsSplat = isSplatVector(V2.getNode());
6595
6596   // Canonicalize the splat or undef, if present, to be on the RHS.
6597   if (V1IsSplat && !V2IsSplat) {
6598     Op = CommuteVectorShuffle(SVOp, DAG);
6599     SVOp = cast<ShuffleVectorSDNode>(Op);
6600     V1 = SVOp->getOperand(0);
6601     V2 = SVOp->getOperand(1);
6602     std::swap(V1IsSplat, V2IsSplat);
6603     Commuted = true;
6604   }
6605
6606   SmallVector<int, 32> M;
6607   SVOp->getMask(M);
6608
6609   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6610     // Shuffling low element of v1 into undef, just return v1.
6611     if (V2IsUndef)
6612       return V1;
6613     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6614     // the instruction selector will not match, so get a canonical MOVL with
6615     // swapped operands to undo the commute.
6616     return getMOVL(DAG, dl, VT, V2, V1);
6617   }
6618
6619   if (isUNPCKLMask(M, VT, HasAVX2))
6620     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6621
6622   if (isUNPCKHMask(M, VT, HasAVX2))
6623     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6624
6625   if (V2IsSplat) {
6626     // Normalize mask so all entries that point to V2 points to its first
6627     // element then try to match unpck{h|l} again. If match, return a
6628     // new vector_shuffle with the corrected mask.
6629     SDValue NewMask = NormalizeMask(SVOp, DAG);
6630     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
6631     if (NSVOp != SVOp) {
6632       if (X86::isUNPCKLMask(NSVOp, HasAVX2, true)) {
6633         return NewMask;
6634       } else if (X86::isUNPCKHMask(NSVOp, HasAVX2, true)) {
6635         return NewMask;
6636       }
6637     }
6638   }
6639
6640   if (Commuted) {
6641     // Commute is back and try unpck* again.
6642     // FIXME: this seems wrong.
6643     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
6644     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
6645
6646     if (X86::isUNPCKLMask(NewSVOp, HasAVX2))
6647       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V2, V1, DAG);
6648
6649     if (X86::isUNPCKHMask(NewSVOp, HasAVX2))
6650       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V2, V1, DAG);
6651   }
6652
6653   // Normalize the node to match x86 shuffle ops if needed
6654   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true) ||
6655                      isVSHUFPYMask(M, VT, HasAVX, /* Commuted */ true)))
6656     return CommuteVectorShuffle(SVOp, DAG);
6657
6658   // The checks below are all present in isShuffleMaskLegal, but they are
6659   // inlined here right now to enable us to directly emit target specific
6660   // nodes, and remove one by one until they don't return Op anymore.
6661
6662   if (isPALIGNRMask(M, VT, Subtarget->hasSSSE3()))
6663     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6664                                 getShufflePALIGNRImmediate(SVOp),
6665                                 DAG);
6666
6667   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6668       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6669     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6670       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6671   }
6672
6673   if (isPSHUFHWMask(M, VT))
6674     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6675                                 X86::getShufflePSHUFHWImmediate(SVOp),
6676                                 DAG);
6677
6678   if (isPSHUFLWMask(M, VT))
6679     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6680                                 X86::getShufflePSHUFLWImmediate(SVOp),
6681                                 DAG);
6682
6683   if (isSHUFPMask(M, VT))
6684     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6685                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6686
6687   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6688     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6689   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6690     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6691
6692   //===--------------------------------------------------------------------===//
6693   // Generate target specific nodes for 128 or 256-bit shuffles only
6694   // supported in the AVX instruction set.
6695   //
6696
6697   // Handle VMOVDDUPY permutations
6698   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6699     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6700
6701   // Handle VPERMILPS/D* permutations
6702   if (isVPERMILPMask(M, VT, HasAVX))
6703     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6704                                 getShuffleVPERMILPImmediate(SVOp), DAG);
6705
6706   // Handle VPERM2F128/VPERM2I128 permutations
6707   if (isVPERM2X128Mask(M, VT, HasAVX))
6708     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6709                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6710
6711   // Handle VSHUFPS/DY permutations
6712   if (isVSHUFPYMask(M, VT, HasAVX))
6713     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6714                                 getShuffleVSHUFPYImmediate(SVOp), DAG);
6715
6716   //===--------------------------------------------------------------------===//
6717   // Since no target specific shuffle was selected for this generic one,
6718   // lower it into other known shuffles. FIXME: this isn't true yet, but
6719   // this is the plan.
6720   //
6721
6722   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6723   if (VT == MVT::v8i16) {
6724     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6725     if (NewOp.getNode())
6726       return NewOp;
6727   }
6728
6729   if (VT == MVT::v16i8) {
6730     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6731     if (NewOp.getNode())
6732       return NewOp;
6733   }
6734
6735   // Handle all 128-bit wide vectors with 4 elements, and match them with
6736   // several different shuffle types.
6737   if (NumElems == 4 && VT.getSizeInBits() == 128)
6738     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6739
6740   // Handle general 256-bit shuffles
6741   if (VT.is256BitVector())
6742     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6743
6744   return SDValue();
6745 }
6746
6747 SDValue
6748 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6749                                                 SelectionDAG &DAG) const {
6750   EVT VT = Op.getValueType();
6751   DebugLoc dl = Op.getDebugLoc();
6752
6753   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6754     return SDValue();
6755
6756   if (VT.getSizeInBits() == 8) {
6757     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6758                                     Op.getOperand(0), Op.getOperand(1));
6759     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6760                                     DAG.getValueType(VT));
6761     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6762   } else if (VT.getSizeInBits() == 16) {
6763     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6764     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6765     if (Idx == 0)
6766       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6767                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6768                                      DAG.getNode(ISD::BITCAST, dl,
6769                                                  MVT::v4i32,
6770                                                  Op.getOperand(0)),
6771                                      Op.getOperand(1)));
6772     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6773                                     Op.getOperand(0), Op.getOperand(1));
6774     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6775                                     DAG.getValueType(VT));
6776     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6777   } else if (VT == MVT::f32) {
6778     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6779     // the result back to FR32 register. It's only worth matching if the
6780     // result has a single use which is a store or a bitcast to i32.  And in
6781     // the case of a store, it's not worth it if the index is a constant 0,
6782     // because a MOVSSmr can be used instead, which is smaller and faster.
6783     if (!Op.hasOneUse())
6784       return SDValue();
6785     SDNode *User = *Op.getNode()->use_begin();
6786     if ((User->getOpcode() != ISD::STORE ||
6787          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6788           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6789         (User->getOpcode() != ISD::BITCAST ||
6790          User->getValueType(0) != MVT::i32))
6791       return SDValue();
6792     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6793                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6794                                               Op.getOperand(0)),
6795                                               Op.getOperand(1));
6796     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6797   } else if (VT == MVT::i32 || VT == MVT::i64) {
6798     // ExtractPS/pextrq works with constant index.
6799     if (isa<ConstantSDNode>(Op.getOperand(1)))
6800       return Op;
6801   }
6802   return SDValue();
6803 }
6804
6805
6806 SDValue
6807 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6808                                            SelectionDAG &DAG) const {
6809   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6810     return SDValue();
6811
6812   SDValue Vec = Op.getOperand(0);
6813   EVT VecVT = Vec.getValueType();
6814
6815   // If this is a 256-bit vector result, first extract the 128-bit vector and
6816   // then extract the element from the 128-bit vector.
6817   if (VecVT.getSizeInBits() == 256) {
6818     DebugLoc dl = Op.getNode()->getDebugLoc();
6819     unsigned NumElems = VecVT.getVectorNumElements();
6820     SDValue Idx = Op.getOperand(1);
6821     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6822
6823     // Get the 128-bit vector.
6824     bool Upper = IdxVal >= NumElems/2;
6825     Vec = Extract128BitVector(Vec,
6826                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6827
6828     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6829                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6830   }
6831
6832   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6833
6834   if (Subtarget->hasSSE41()) {
6835     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6836     if (Res.getNode())
6837       return Res;
6838   }
6839
6840   EVT VT = Op.getValueType();
6841   DebugLoc dl = Op.getDebugLoc();
6842   // TODO: handle v16i8.
6843   if (VT.getSizeInBits() == 16) {
6844     SDValue Vec = Op.getOperand(0);
6845     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6846     if (Idx == 0)
6847       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6848                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6849                                      DAG.getNode(ISD::BITCAST, dl,
6850                                                  MVT::v4i32, Vec),
6851                                      Op.getOperand(1)));
6852     // Transform it so it match pextrw which produces a 32-bit result.
6853     EVT EltVT = MVT::i32;
6854     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6855                                     Op.getOperand(0), Op.getOperand(1));
6856     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6857                                     DAG.getValueType(VT));
6858     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6859   } else if (VT.getSizeInBits() == 32) {
6860     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6861     if (Idx == 0)
6862       return Op;
6863
6864     // SHUFPS the element to the lowest double word, then movss.
6865     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6866     EVT VVT = Op.getOperand(0).getValueType();
6867     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6868                                        DAG.getUNDEF(VVT), Mask);
6869     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6870                        DAG.getIntPtrConstant(0));
6871   } else if (VT.getSizeInBits() == 64) {
6872     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6873     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6874     //        to match extract_elt for f64.
6875     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6876     if (Idx == 0)
6877       return Op;
6878
6879     // UNPCKHPD the element to the lowest double word, then movsd.
6880     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6881     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6882     int Mask[2] = { 1, -1 };
6883     EVT VVT = Op.getOperand(0).getValueType();
6884     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6885                                        DAG.getUNDEF(VVT), Mask);
6886     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6887                        DAG.getIntPtrConstant(0));
6888   }
6889
6890   return SDValue();
6891 }
6892
6893 SDValue
6894 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6895                                                SelectionDAG &DAG) const {
6896   EVT VT = Op.getValueType();
6897   EVT EltVT = VT.getVectorElementType();
6898   DebugLoc dl = Op.getDebugLoc();
6899
6900   SDValue N0 = Op.getOperand(0);
6901   SDValue N1 = Op.getOperand(1);
6902   SDValue N2 = Op.getOperand(2);
6903
6904   if (VT.getSizeInBits() == 256)
6905     return SDValue();
6906
6907   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6908       isa<ConstantSDNode>(N2)) {
6909     unsigned Opc;
6910     if (VT == MVT::v8i16)
6911       Opc = X86ISD::PINSRW;
6912     else if (VT == MVT::v16i8)
6913       Opc = X86ISD::PINSRB;
6914     else
6915       Opc = X86ISD::PINSRB;
6916
6917     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6918     // argument.
6919     if (N1.getValueType() != MVT::i32)
6920       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6921     if (N2.getValueType() != MVT::i32)
6922       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6923     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6924   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6925     // Bits [7:6] of the constant are the source select.  This will always be
6926     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6927     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6928     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6929     // Bits [5:4] of the constant are the destination select.  This is the
6930     //  value of the incoming immediate.
6931     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6932     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6933     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6934     // Create this as a scalar to vector..
6935     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6936     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6937   } else if ((EltVT == MVT::i32 || EltVT == MVT::i64) && 
6938              isa<ConstantSDNode>(N2)) {
6939     // PINSR* works with constant index.
6940     return Op;
6941   }
6942   return SDValue();
6943 }
6944
6945 SDValue
6946 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6947   EVT VT = Op.getValueType();
6948   EVT EltVT = VT.getVectorElementType();
6949
6950   DebugLoc dl = Op.getDebugLoc();
6951   SDValue N0 = Op.getOperand(0);
6952   SDValue N1 = Op.getOperand(1);
6953   SDValue N2 = Op.getOperand(2);
6954
6955   // If this is a 256-bit vector result, first extract the 128-bit vector,
6956   // insert the element into the extracted half and then place it back.
6957   if (VT.getSizeInBits() == 256) {
6958     if (!isa<ConstantSDNode>(N2))
6959       return SDValue();
6960
6961     // Get the desired 128-bit vector half.
6962     unsigned NumElems = VT.getVectorNumElements();
6963     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6964     bool Upper = IdxVal >= NumElems/2;
6965     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
6966     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
6967
6968     // Insert the element into the desired half.
6969     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
6970                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
6971
6972     // Insert the changed part back to the 256-bit vector
6973     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
6974   }
6975
6976   if (Subtarget->hasSSE41())
6977     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6978
6979   if (EltVT == MVT::i8)
6980     return SDValue();
6981
6982   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6983     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6984     // as its second argument.
6985     if (N1.getValueType() != MVT::i32)
6986       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6987     if (N2.getValueType() != MVT::i32)
6988       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6989     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
6990   }
6991   return SDValue();
6992 }
6993
6994 SDValue
6995 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6996   LLVMContext *Context = DAG.getContext();
6997   DebugLoc dl = Op.getDebugLoc();
6998   EVT OpVT = Op.getValueType();
6999
7000   // If this is a 256-bit vector result, first insert into a 128-bit
7001   // vector and then insert into the 256-bit vector.
7002   if (OpVT.getSizeInBits() > 128) {
7003     // Insert into a 128-bit vector.
7004     EVT VT128 = EVT::getVectorVT(*Context,
7005                                  OpVT.getVectorElementType(),
7006                                  OpVT.getVectorNumElements() / 2);
7007
7008     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7009
7010     // Insert the 128-bit vector.
7011     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
7012                               DAG.getConstant(0, MVT::i32),
7013                               DAG, dl);
7014   }
7015
7016   if (Op.getValueType() == MVT::v1i64 &&
7017       Op.getOperand(0).getValueType() == MVT::i64)
7018     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7019
7020   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7021   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
7022          "Expected an SSE type!");
7023   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
7024                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7025 }
7026
7027 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7028 // a simple subregister reference or explicit instructions to grab
7029 // upper bits of a vector.
7030 SDValue
7031 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7032   if (Subtarget->hasAVX()) {
7033     DebugLoc dl = Op.getNode()->getDebugLoc();
7034     SDValue Vec = Op.getNode()->getOperand(0);
7035     SDValue Idx = Op.getNode()->getOperand(1);
7036
7037     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
7038         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
7039         return Extract128BitVector(Vec, Idx, DAG, dl);
7040     }
7041   }
7042   return SDValue();
7043 }
7044
7045 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7046 // simple superregister reference or explicit instructions to insert
7047 // the upper bits of a vector.
7048 SDValue
7049 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7050   if (Subtarget->hasAVX()) {
7051     DebugLoc dl = Op.getNode()->getDebugLoc();
7052     SDValue Vec = Op.getNode()->getOperand(0);
7053     SDValue SubVec = Op.getNode()->getOperand(1);
7054     SDValue Idx = Op.getNode()->getOperand(2);
7055
7056     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
7057         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
7058       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
7059     }
7060   }
7061   return SDValue();
7062 }
7063
7064 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7065 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7066 // one of the above mentioned nodes. It has to be wrapped because otherwise
7067 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7068 // be used to form addressing mode. These wrapped nodes will be selected
7069 // into MOV32ri.
7070 SDValue
7071 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7072   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7073
7074   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7075   // global base reg.
7076   unsigned char OpFlag = 0;
7077   unsigned WrapperKind = X86ISD::Wrapper;
7078   CodeModel::Model M = getTargetMachine().getCodeModel();
7079
7080   if (Subtarget->isPICStyleRIPRel() &&
7081       (M == CodeModel::Small || M == CodeModel::Kernel))
7082     WrapperKind = X86ISD::WrapperRIP;
7083   else if (Subtarget->isPICStyleGOT())
7084     OpFlag = X86II::MO_GOTOFF;
7085   else if (Subtarget->isPICStyleStubPIC())
7086     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7087
7088   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7089                                              CP->getAlignment(),
7090                                              CP->getOffset(), OpFlag);
7091   DebugLoc DL = CP->getDebugLoc();
7092   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7093   // With PIC, the address is actually $g + Offset.
7094   if (OpFlag) {
7095     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7096                          DAG.getNode(X86ISD::GlobalBaseReg,
7097                                      DebugLoc(), getPointerTy()),
7098                          Result);
7099   }
7100
7101   return Result;
7102 }
7103
7104 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7105   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7106
7107   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7108   // global base reg.
7109   unsigned char OpFlag = 0;
7110   unsigned WrapperKind = X86ISD::Wrapper;
7111   CodeModel::Model M = getTargetMachine().getCodeModel();
7112
7113   if (Subtarget->isPICStyleRIPRel() &&
7114       (M == CodeModel::Small || M == CodeModel::Kernel))
7115     WrapperKind = X86ISD::WrapperRIP;
7116   else if (Subtarget->isPICStyleGOT())
7117     OpFlag = X86II::MO_GOTOFF;
7118   else if (Subtarget->isPICStyleStubPIC())
7119     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7120
7121   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7122                                           OpFlag);
7123   DebugLoc DL = JT->getDebugLoc();
7124   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7125
7126   // With PIC, the address is actually $g + Offset.
7127   if (OpFlag)
7128     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7129                          DAG.getNode(X86ISD::GlobalBaseReg,
7130                                      DebugLoc(), getPointerTy()),
7131                          Result);
7132
7133   return Result;
7134 }
7135
7136 SDValue
7137 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7138   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7139
7140   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7141   // global base reg.
7142   unsigned char OpFlag = 0;
7143   unsigned WrapperKind = X86ISD::Wrapper;
7144   CodeModel::Model M = getTargetMachine().getCodeModel();
7145
7146   if (Subtarget->isPICStyleRIPRel() &&
7147       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7148     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7149       OpFlag = X86II::MO_GOTPCREL;
7150     WrapperKind = X86ISD::WrapperRIP;
7151   } else if (Subtarget->isPICStyleGOT()) {
7152     OpFlag = X86II::MO_GOT;
7153   } else if (Subtarget->isPICStyleStubPIC()) {
7154     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7155   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7156     OpFlag = X86II::MO_DARWIN_NONLAZY;
7157   }
7158
7159   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7160
7161   DebugLoc DL = Op.getDebugLoc();
7162   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7163
7164
7165   // With PIC, the address is actually $g + Offset.
7166   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7167       !Subtarget->is64Bit()) {
7168     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7169                          DAG.getNode(X86ISD::GlobalBaseReg,
7170                                      DebugLoc(), getPointerTy()),
7171                          Result);
7172   }
7173
7174   // For symbols that require a load from a stub to get the address, emit the
7175   // load.
7176   if (isGlobalStubReference(OpFlag))
7177     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7178                          MachinePointerInfo::getGOT(), false, false, false, 0);
7179
7180   return Result;
7181 }
7182
7183 SDValue
7184 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7185   // Create the TargetBlockAddressAddress node.
7186   unsigned char OpFlags =
7187     Subtarget->ClassifyBlockAddressReference();
7188   CodeModel::Model M = getTargetMachine().getCodeModel();
7189   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7190   DebugLoc dl = Op.getDebugLoc();
7191   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7192                                        /*isTarget=*/true, OpFlags);
7193
7194   if (Subtarget->isPICStyleRIPRel() &&
7195       (M == CodeModel::Small || M == CodeModel::Kernel))
7196     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7197   else
7198     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7199
7200   // With PIC, the address is actually $g + Offset.
7201   if (isGlobalRelativeToPICBase(OpFlags)) {
7202     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7203                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7204                          Result);
7205   }
7206
7207   return Result;
7208 }
7209
7210 SDValue
7211 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7212                                       int64_t Offset,
7213                                       SelectionDAG &DAG) const {
7214   // Create the TargetGlobalAddress node, folding in the constant
7215   // offset if it is legal.
7216   unsigned char OpFlags =
7217     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7218   CodeModel::Model M = getTargetMachine().getCodeModel();
7219   SDValue Result;
7220   if (OpFlags == X86II::MO_NO_FLAG &&
7221       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7222     // A direct static reference to a global.
7223     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7224     Offset = 0;
7225   } else {
7226     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7227   }
7228
7229   if (Subtarget->isPICStyleRIPRel() &&
7230       (M == CodeModel::Small || M == CodeModel::Kernel))
7231     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7232   else
7233     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7234
7235   // With PIC, the address is actually $g + Offset.
7236   if (isGlobalRelativeToPICBase(OpFlags)) {
7237     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7238                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7239                          Result);
7240   }
7241
7242   // For globals that require a load from a stub to get the address, emit the
7243   // load.
7244   if (isGlobalStubReference(OpFlags))
7245     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7246                          MachinePointerInfo::getGOT(), false, false, false, 0);
7247
7248   // If there was a non-zero offset that we didn't fold, create an explicit
7249   // addition for it.
7250   if (Offset != 0)
7251     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7252                          DAG.getConstant(Offset, getPointerTy()));
7253
7254   return Result;
7255 }
7256
7257 SDValue
7258 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7259   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7260   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7261   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7262 }
7263
7264 static SDValue
7265 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7266            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7267            unsigned char OperandFlags) {
7268   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7269   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7270   DebugLoc dl = GA->getDebugLoc();
7271   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7272                                            GA->getValueType(0),
7273                                            GA->getOffset(),
7274                                            OperandFlags);
7275   if (InFlag) {
7276     SDValue Ops[] = { Chain,  TGA, *InFlag };
7277     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7278   } else {
7279     SDValue Ops[]  = { Chain, TGA };
7280     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7281   }
7282
7283   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7284   MFI->setAdjustsStack(true);
7285
7286   SDValue Flag = Chain.getValue(1);
7287   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7288 }
7289
7290 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7291 static SDValue
7292 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7293                                 const EVT PtrVT) {
7294   SDValue InFlag;
7295   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7296   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7297                                      DAG.getNode(X86ISD::GlobalBaseReg,
7298                                                  DebugLoc(), PtrVT), InFlag);
7299   InFlag = Chain.getValue(1);
7300
7301   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7302 }
7303
7304 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7305 static SDValue
7306 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7307                                 const EVT PtrVT) {
7308   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7309                     X86::RAX, X86II::MO_TLSGD);
7310 }
7311
7312 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7313 // "local exec" model.
7314 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7315                                    const EVT PtrVT, TLSModel::Model model,
7316                                    bool is64Bit) {
7317   DebugLoc dl = GA->getDebugLoc();
7318
7319   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7320   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7321                                                          is64Bit ? 257 : 256));
7322
7323   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7324                                       DAG.getIntPtrConstant(0),
7325                                       MachinePointerInfo(Ptr),
7326                                       false, false, false, 0);
7327
7328   unsigned char OperandFlags = 0;
7329   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7330   // initialexec.
7331   unsigned WrapperKind = X86ISD::Wrapper;
7332   if (model == TLSModel::LocalExec) {
7333     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7334   } else if (is64Bit) {
7335     assert(model == TLSModel::InitialExec);
7336     OperandFlags = X86II::MO_GOTTPOFF;
7337     WrapperKind = X86ISD::WrapperRIP;
7338   } else {
7339     assert(model == TLSModel::InitialExec);
7340     OperandFlags = X86II::MO_INDNTPOFF;
7341   }
7342
7343   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7344   // exec)
7345   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7346                                            GA->getValueType(0),
7347                                            GA->getOffset(), OperandFlags);
7348   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7349
7350   if (model == TLSModel::InitialExec)
7351     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7352                          MachinePointerInfo::getGOT(), false, false, false, 0);
7353
7354   // The address of the thread local variable is the add of the thread
7355   // pointer with the offset of the variable.
7356   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7357 }
7358
7359 SDValue
7360 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7361
7362   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7363   const GlobalValue *GV = GA->getGlobal();
7364
7365   if (Subtarget->isTargetELF()) {
7366     // TODO: implement the "local dynamic" model
7367     // TODO: implement the "initial exec"model for pic executables
7368
7369     // If GV is an alias then use the aliasee for determining
7370     // thread-localness.
7371     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7372       GV = GA->resolveAliasedGlobal(false);
7373
7374     TLSModel::Model model
7375       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7376
7377     switch (model) {
7378       case TLSModel::GeneralDynamic:
7379       case TLSModel::LocalDynamic: // not implemented
7380         if (Subtarget->is64Bit())
7381           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7382         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7383
7384       case TLSModel::InitialExec:
7385       case TLSModel::LocalExec:
7386         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7387                                    Subtarget->is64Bit());
7388     }
7389   } else if (Subtarget->isTargetDarwin()) {
7390     // Darwin only has one model of TLS.  Lower to that.
7391     unsigned char OpFlag = 0;
7392     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7393                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7394
7395     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7396     // global base reg.
7397     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7398                   !Subtarget->is64Bit();
7399     if (PIC32)
7400       OpFlag = X86II::MO_TLVP_PIC_BASE;
7401     else
7402       OpFlag = X86II::MO_TLVP;
7403     DebugLoc DL = Op.getDebugLoc();
7404     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7405                                                 GA->getValueType(0),
7406                                                 GA->getOffset(), OpFlag);
7407     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7408
7409     // With PIC32, the address is actually $g + Offset.
7410     if (PIC32)
7411       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7412                            DAG.getNode(X86ISD::GlobalBaseReg,
7413                                        DebugLoc(), getPointerTy()),
7414                            Offset);
7415
7416     // Lowering the machine isd will make sure everything is in the right
7417     // location.
7418     SDValue Chain = DAG.getEntryNode();
7419     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7420     SDValue Args[] = { Chain, Offset };
7421     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7422
7423     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7424     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7425     MFI->setAdjustsStack(true);
7426
7427     // And our return value (tls address) is in the standard call return value
7428     // location.
7429     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7430     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7431                               Chain.getValue(1));
7432   }
7433
7434   assert(false &&
7435          "TLS not implemented for this target.");
7436
7437   llvm_unreachable("Unreachable");
7438   return SDValue();
7439 }
7440
7441
7442 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7443 /// and take a 2 x i32 value to shift plus a shift amount.
7444 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7445   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7446   EVT VT = Op.getValueType();
7447   unsigned VTBits = VT.getSizeInBits();
7448   DebugLoc dl = Op.getDebugLoc();
7449   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7450   SDValue ShOpLo = Op.getOperand(0);
7451   SDValue ShOpHi = Op.getOperand(1);
7452   SDValue ShAmt  = Op.getOperand(2);
7453   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7454                                      DAG.getConstant(VTBits - 1, MVT::i8))
7455                        : DAG.getConstant(0, VT);
7456
7457   SDValue Tmp2, Tmp3;
7458   if (Op.getOpcode() == ISD::SHL_PARTS) {
7459     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7460     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7461   } else {
7462     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7463     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7464   }
7465
7466   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7467                                 DAG.getConstant(VTBits, MVT::i8));
7468   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7469                              AndNode, DAG.getConstant(0, MVT::i8));
7470
7471   SDValue Hi, Lo;
7472   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7473   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7474   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7475
7476   if (Op.getOpcode() == ISD::SHL_PARTS) {
7477     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7478     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7479   } else {
7480     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7481     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7482   }
7483
7484   SDValue Ops[2] = { Lo, Hi };
7485   return DAG.getMergeValues(Ops, 2, dl);
7486 }
7487
7488 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7489                                            SelectionDAG &DAG) const {
7490   EVT SrcVT = Op.getOperand(0).getValueType();
7491
7492   if (SrcVT.isVector())
7493     return SDValue();
7494
7495   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7496          "Unknown SINT_TO_FP to lower!");
7497
7498   // These are really Legal; return the operand so the caller accepts it as
7499   // Legal.
7500   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7501     return Op;
7502   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7503       Subtarget->is64Bit()) {
7504     return Op;
7505   }
7506
7507   DebugLoc dl = Op.getDebugLoc();
7508   unsigned Size = SrcVT.getSizeInBits()/8;
7509   MachineFunction &MF = DAG.getMachineFunction();
7510   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7511   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7512   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7513                                StackSlot,
7514                                MachinePointerInfo::getFixedStack(SSFI),
7515                                false, false, 0);
7516   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7517 }
7518
7519 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7520                                      SDValue StackSlot,
7521                                      SelectionDAG &DAG) const {
7522   // Build the FILD
7523   DebugLoc DL = Op.getDebugLoc();
7524   SDVTList Tys;
7525   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7526   if (useSSE)
7527     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7528   else
7529     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7530
7531   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7532
7533   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7534   MachineMemOperand *MMO;
7535   if (FI) {
7536     int SSFI = FI->getIndex();
7537     MMO =
7538       DAG.getMachineFunction()
7539       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7540                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7541   } else {
7542     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7543     StackSlot = StackSlot.getOperand(1);
7544   }
7545   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7546   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7547                                            X86ISD::FILD, DL,
7548                                            Tys, Ops, array_lengthof(Ops),
7549                                            SrcVT, MMO);
7550
7551   if (useSSE) {
7552     Chain = Result.getValue(1);
7553     SDValue InFlag = Result.getValue(2);
7554
7555     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7556     // shouldn't be necessary except that RFP cannot be live across
7557     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7558     MachineFunction &MF = DAG.getMachineFunction();
7559     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7560     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7561     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7562     Tys = DAG.getVTList(MVT::Other);
7563     SDValue Ops[] = {
7564       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7565     };
7566     MachineMemOperand *MMO =
7567       DAG.getMachineFunction()
7568       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7569                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7570
7571     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7572                                     Ops, array_lengthof(Ops),
7573                                     Op.getValueType(), MMO);
7574     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7575                          MachinePointerInfo::getFixedStack(SSFI),
7576                          false, false, false, 0);
7577   }
7578
7579   return Result;
7580 }
7581
7582 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7583 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7584                                                SelectionDAG &DAG) const {
7585   // This algorithm is not obvious. Here it is what we're trying to output:
7586   /*
7587      movq       %rax,  %xmm0
7588      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7589      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7590      #ifdef __SSE3__
7591        haddpd   %xmm0, %xmm0          
7592      #else
7593        pshufd   $0x4e, %xmm0, %xmm1 
7594        addpd    %xmm1, %xmm0
7595      #endif
7596   */
7597
7598   DebugLoc dl = Op.getDebugLoc();
7599   LLVMContext *Context = DAG.getContext();
7600
7601   // Build some magic constants.
7602   SmallVector<Constant*,4> CV0;
7603   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
7604   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
7605   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7606   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7607   Constant *C0 = ConstantVector::get(CV0);
7608   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7609
7610   SmallVector<Constant*,2> CV1;
7611   CV1.push_back(
7612     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7613   CV1.push_back(
7614     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7615   Constant *C1 = ConstantVector::get(CV1);
7616   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7617
7618   // Load the 64-bit value into an XMM register.
7619   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7620                             Op.getOperand(0));
7621   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7622                               MachinePointerInfo::getConstantPool(),
7623                               false, false, false, 16);
7624   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7625                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7626                               CLod0);
7627
7628   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7629                               MachinePointerInfo::getConstantPool(),
7630                               false, false, false, 16);
7631   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7632   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7633   SDValue Result;
7634
7635   if (Subtarget->hasSSE3()) {
7636     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7637     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7638   } else {
7639     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7640     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7641                                            S2F, 0x4E, DAG);
7642     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7643                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7644                          Sub);
7645   }
7646
7647   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7648                      DAG.getIntPtrConstant(0));
7649 }
7650
7651 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7652 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7653                                                SelectionDAG &DAG) const {
7654   DebugLoc dl = Op.getDebugLoc();
7655   // FP constant to bias correct the final result.
7656   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7657                                    MVT::f64);
7658
7659   // Load the 32-bit value into an XMM register.
7660   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7661                              Op.getOperand(0));
7662
7663   // Zero out the upper parts of the register.
7664   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget->hasSSE2(),
7665                                      DAG);
7666
7667   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7668                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7669                      DAG.getIntPtrConstant(0));
7670
7671   // Or the load with the bias.
7672   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7673                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7674                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7675                                                    MVT::v2f64, Load)),
7676                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7677                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7678                                                    MVT::v2f64, Bias)));
7679   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7680                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7681                    DAG.getIntPtrConstant(0));
7682
7683   // Subtract the bias.
7684   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7685
7686   // Handle final rounding.
7687   EVT DestVT = Op.getValueType();
7688
7689   if (DestVT.bitsLT(MVT::f64)) {
7690     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7691                        DAG.getIntPtrConstant(0));
7692   } else if (DestVT.bitsGT(MVT::f64)) {
7693     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7694   }
7695
7696   // Handle final rounding.
7697   return Sub;
7698 }
7699
7700 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7701                                            SelectionDAG &DAG) const {
7702   SDValue N0 = Op.getOperand(0);
7703   DebugLoc dl = Op.getDebugLoc();
7704
7705   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7706   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7707   // the optimization here.
7708   if (DAG.SignBitIsZero(N0))
7709     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7710
7711   EVT SrcVT = N0.getValueType();
7712   EVT DstVT = Op.getValueType();
7713   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7714     return LowerUINT_TO_FP_i64(Op, DAG);
7715   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7716     return LowerUINT_TO_FP_i32(Op, DAG);
7717   else if (SrcVT == MVT::i64 && DstVT == MVT::f32)
7718     return SDValue();
7719
7720   // Make a 64-bit buffer, and use it to build an FILD.
7721   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7722   if (SrcVT == MVT::i32) {
7723     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7724     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7725                                      getPointerTy(), StackSlot, WordOff);
7726     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7727                                   StackSlot, MachinePointerInfo(),
7728                                   false, false, 0);
7729     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7730                                   OffsetSlot, MachinePointerInfo(),
7731                                   false, false, 0);
7732     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7733     return Fild;
7734   }
7735
7736   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7737   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7738                                 StackSlot, MachinePointerInfo(),
7739                                false, false, 0);
7740   // For i64 source, we need to add the appropriate power of 2 if the input
7741   // was negative.  This is the same as the optimization in
7742   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7743   // we must be careful to do the computation in x87 extended precision, not
7744   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7745   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7746   MachineMemOperand *MMO =
7747     DAG.getMachineFunction()
7748     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7749                           MachineMemOperand::MOLoad, 8, 8);
7750
7751   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7752   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7753   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7754                                          MVT::i64, MMO);
7755
7756   APInt FF(32, 0x5F800000ULL);
7757
7758   // Check whether the sign bit is set.
7759   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7760                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7761                                  ISD::SETLT);
7762
7763   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7764   SDValue FudgePtr = DAG.getConstantPool(
7765                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7766                                          getPointerTy());
7767
7768   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7769   SDValue Zero = DAG.getIntPtrConstant(0);
7770   SDValue Four = DAG.getIntPtrConstant(4);
7771   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7772                                Zero, Four);
7773   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7774
7775   // Load the value out, extending it from f32 to f80.
7776   // FIXME: Avoid the extend by constructing the right constant pool?
7777   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7778                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7779                                  MVT::f32, false, false, 4);
7780   // Extend everything to 80 bits to force it to be done on x87.
7781   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7782   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7783 }
7784
7785 std::pair<SDValue,SDValue> X86TargetLowering::
7786 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7787   DebugLoc DL = Op.getDebugLoc();
7788
7789   EVT DstTy = Op.getValueType();
7790
7791   if (!IsSigned) {
7792     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7793     DstTy = MVT::i64;
7794   }
7795
7796   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7797          DstTy.getSimpleVT() >= MVT::i16 &&
7798          "Unknown FP_TO_SINT to lower!");
7799
7800   // These are really Legal.
7801   if (DstTy == MVT::i32 &&
7802       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7803     return std::make_pair(SDValue(), SDValue());
7804   if (Subtarget->is64Bit() &&
7805       DstTy == MVT::i64 &&
7806       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7807     return std::make_pair(SDValue(), SDValue());
7808
7809   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7810   // stack slot.
7811   MachineFunction &MF = DAG.getMachineFunction();
7812   unsigned MemSize = DstTy.getSizeInBits()/8;
7813   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7814   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7815
7816
7817
7818   unsigned Opc;
7819   switch (DstTy.getSimpleVT().SimpleTy) {
7820   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7821   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7822   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7823   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7824   }
7825
7826   SDValue Chain = DAG.getEntryNode();
7827   SDValue Value = Op.getOperand(0);
7828   EVT TheVT = Op.getOperand(0).getValueType();
7829   if (isScalarFPTypeInSSEReg(TheVT)) {
7830     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7831     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7832                          MachinePointerInfo::getFixedStack(SSFI),
7833                          false, false, 0);
7834     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7835     SDValue Ops[] = {
7836       Chain, StackSlot, DAG.getValueType(TheVT)
7837     };
7838
7839     MachineMemOperand *MMO =
7840       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7841                               MachineMemOperand::MOLoad, MemSize, MemSize);
7842     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7843                                     DstTy, MMO);
7844     Chain = Value.getValue(1);
7845     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7846     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7847   }
7848
7849   MachineMemOperand *MMO =
7850     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7851                             MachineMemOperand::MOStore, MemSize, MemSize);
7852
7853   // Build the FP_TO_INT*_IN_MEM
7854   SDValue Ops[] = { Chain, Value, StackSlot };
7855   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7856                                          Ops, 3, DstTy, MMO);
7857
7858   return std::make_pair(FIST, StackSlot);
7859 }
7860
7861 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7862                                            SelectionDAG &DAG) const {
7863   if (Op.getValueType().isVector())
7864     return SDValue();
7865
7866   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7867   SDValue FIST = Vals.first, StackSlot = Vals.second;
7868   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7869   if (FIST.getNode() == 0) return Op;
7870
7871   // Load the result.
7872   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7873                      FIST, StackSlot, MachinePointerInfo(),
7874                      false, false, false, 0);
7875 }
7876
7877 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7878                                            SelectionDAG &DAG) const {
7879   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7880   SDValue FIST = Vals.first, StackSlot = Vals.second;
7881   assert(FIST.getNode() && "Unexpected failure");
7882
7883   // Load the result.
7884   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7885                      FIST, StackSlot, MachinePointerInfo(),
7886                      false, false, false, 0);
7887 }
7888
7889 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7890                                      SelectionDAG &DAG) const {
7891   LLVMContext *Context = DAG.getContext();
7892   DebugLoc dl = Op.getDebugLoc();
7893   EVT VT = Op.getValueType();
7894   EVT EltVT = VT;
7895   if (VT.isVector())
7896     EltVT = VT.getVectorElementType();
7897   SmallVector<Constant*,4> CV;
7898   if (EltVT == MVT::f64) {
7899     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
7900     CV.assign(2, C);
7901   } else {
7902     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
7903     CV.assign(4, C);
7904   }
7905   Constant *C = ConstantVector::get(CV);
7906   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7907   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7908                              MachinePointerInfo::getConstantPool(),
7909                              false, false, false, 16);
7910   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7911 }
7912
7913 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7914   LLVMContext *Context = DAG.getContext();
7915   DebugLoc dl = Op.getDebugLoc();
7916   EVT VT = Op.getValueType();
7917   EVT EltVT = VT;
7918   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7919   if (VT.isVector()) {
7920     EltVT = VT.getVectorElementType();
7921     NumElts = VT.getVectorNumElements();
7922   }
7923   SmallVector<Constant*,8> CV;
7924   if (EltVT == MVT::f64) {
7925     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7926     CV.assign(NumElts, C);
7927   } else {
7928     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7929     CV.assign(NumElts, C);
7930   }
7931   Constant *C = ConstantVector::get(CV);
7932   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7933   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7934                              MachinePointerInfo::getConstantPool(),
7935                              false, false, false, 16);
7936   if (VT.isVector()) {
7937     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
7938     return DAG.getNode(ISD::BITCAST, dl, VT,
7939                        DAG.getNode(ISD::XOR, dl, XORVT,
7940                     DAG.getNode(ISD::BITCAST, dl, XORVT,
7941                                 Op.getOperand(0)),
7942                     DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
7943   } else {
7944     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
7945   }
7946 }
7947
7948 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
7949   LLVMContext *Context = DAG.getContext();
7950   SDValue Op0 = Op.getOperand(0);
7951   SDValue Op1 = Op.getOperand(1);
7952   DebugLoc dl = Op.getDebugLoc();
7953   EVT VT = Op.getValueType();
7954   EVT SrcVT = Op1.getValueType();
7955
7956   // If second operand is smaller, extend it first.
7957   if (SrcVT.bitsLT(VT)) {
7958     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
7959     SrcVT = VT;
7960   }
7961   // And if it is bigger, shrink it first.
7962   if (SrcVT.bitsGT(VT)) {
7963     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
7964     SrcVT = VT;
7965   }
7966
7967   // At this point the operands and the result should have the same
7968   // type, and that won't be f80 since that is not custom lowered.
7969
7970   // First get the sign bit of second operand.
7971   SmallVector<Constant*,4> CV;
7972   if (SrcVT == MVT::f64) {
7973     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
7974     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7975   } else {
7976     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
7977     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7978     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7979     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7980   }
7981   Constant *C = ConstantVector::get(CV);
7982   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7983   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
7984                               MachinePointerInfo::getConstantPool(),
7985                               false, false, false, 16);
7986   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
7987
7988   // Shift sign bit right or left if the two operands have different types.
7989   if (SrcVT.bitsGT(VT)) {
7990     // Op0 is MVT::f32, Op1 is MVT::f64.
7991     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
7992     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
7993                           DAG.getConstant(32, MVT::i32));
7994     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
7995     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
7996                           DAG.getIntPtrConstant(0));
7997   }
7998
7999   // Clear first operand sign bit.
8000   CV.clear();
8001   if (VT == MVT::f64) {
8002     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8003     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8004   } else {
8005     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8006     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8007     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8008     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8009   }
8010   C = ConstantVector::get(CV);
8011   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8012   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8013                               MachinePointerInfo::getConstantPool(),
8014                               false, false, false, 16);
8015   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8016
8017   // Or the value with the sign bit.
8018   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8019 }
8020
8021 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8022   SDValue N0 = Op.getOperand(0);
8023   DebugLoc dl = Op.getDebugLoc();
8024   EVT VT = Op.getValueType();
8025
8026   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8027   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8028                                   DAG.getConstant(1, VT));
8029   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8030 }
8031
8032 /// Emit nodes that will be selected as "test Op0,Op0", or something
8033 /// equivalent.
8034 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8035                                     SelectionDAG &DAG) const {
8036   DebugLoc dl = Op.getDebugLoc();
8037
8038   // CF and OF aren't always set the way we want. Determine which
8039   // of these we need.
8040   bool NeedCF = false;
8041   bool NeedOF = false;
8042   switch (X86CC) {
8043   default: break;
8044   case X86::COND_A: case X86::COND_AE:
8045   case X86::COND_B: case X86::COND_BE:
8046     NeedCF = true;
8047     break;
8048   case X86::COND_G: case X86::COND_GE:
8049   case X86::COND_L: case X86::COND_LE:
8050   case X86::COND_O: case X86::COND_NO:
8051     NeedOF = true;
8052     break;
8053   }
8054
8055   // See if we can use the EFLAGS value from the operand instead of
8056   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8057   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8058   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8059     // Emit a CMP with 0, which is the TEST pattern.
8060     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8061                        DAG.getConstant(0, Op.getValueType()));
8062
8063   unsigned Opcode = 0;
8064   unsigned NumOperands = 0;
8065   switch (Op.getNode()->getOpcode()) {
8066   case ISD::ADD:
8067     // Due to an isel shortcoming, be conservative if this add is likely to be
8068     // selected as part of a load-modify-store instruction. When the root node
8069     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8070     // uses of other nodes in the match, such as the ADD in this case. This
8071     // leads to the ADD being left around and reselected, with the result being
8072     // two adds in the output.  Alas, even if none our users are stores, that
8073     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8074     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8075     // climbing the DAG back to the root, and it doesn't seem to be worth the
8076     // effort.
8077     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8078          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8079       if (UI->getOpcode() != ISD::CopyToReg &&
8080           UI->getOpcode() != ISD::SETCC &&
8081           UI->getOpcode() != ISD::STORE)
8082         goto default_case;
8083
8084     if (ConstantSDNode *C =
8085         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8086       // An add of one will be selected as an INC.
8087       if (C->getAPIntValue() == 1) {
8088         Opcode = X86ISD::INC;
8089         NumOperands = 1;
8090         break;
8091       }
8092
8093       // An add of negative one (subtract of one) will be selected as a DEC.
8094       if (C->getAPIntValue().isAllOnesValue()) {
8095         Opcode = X86ISD::DEC;
8096         NumOperands = 1;
8097         break;
8098       }
8099     }
8100
8101     // Otherwise use a regular EFLAGS-setting add.
8102     Opcode = X86ISD::ADD;
8103     NumOperands = 2;
8104     break;
8105   case ISD::AND: {
8106     // If the primary and result isn't used, don't bother using X86ISD::AND,
8107     // because a TEST instruction will be better.
8108     bool NonFlagUse = false;
8109     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8110            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8111       SDNode *User = *UI;
8112       unsigned UOpNo = UI.getOperandNo();
8113       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8114         // Look pass truncate.
8115         UOpNo = User->use_begin().getOperandNo();
8116         User = *User->use_begin();
8117       }
8118
8119       if (User->getOpcode() != ISD::BRCOND &&
8120           User->getOpcode() != ISD::SETCC &&
8121           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8122         NonFlagUse = true;
8123         break;
8124       }
8125     }
8126
8127     if (!NonFlagUse)
8128       break;
8129   }
8130     // FALL THROUGH
8131   case ISD::SUB:
8132   case ISD::OR:
8133   case ISD::XOR:
8134     // Due to the ISEL shortcoming noted above, be conservative if this op is
8135     // likely to be selected as part of a load-modify-store instruction.
8136     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8137            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8138       if (UI->getOpcode() == ISD::STORE)
8139         goto default_case;
8140
8141     // Otherwise use a regular EFLAGS-setting instruction.
8142     switch (Op.getNode()->getOpcode()) {
8143     default: llvm_unreachable("unexpected operator!");
8144     case ISD::SUB: Opcode = X86ISD::SUB; break;
8145     case ISD::OR:  Opcode = X86ISD::OR;  break;
8146     case ISD::XOR: Opcode = X86ISD::XOR; break;
8147     case ISD::AND: Opcode = X86ISD::AND; break;
8148     }
8149
8150     NumOperands = 2;
8151     break;
8152   case X86ISD::ADD:
8153   case X86ISD::SUB:
8154   case X86ISD::INC:
8155   case X86ISD::DEC:
8156   case X86ISD::OR:
8157   case X86ISD::XOR:
8158   case X86ISD::AND:
8159     return SDValue(Op.getNode(), 1);
8160   default:
8161   default_case:
8162     break;
8163   }
8164
8165   if (Opcode == 0)
8166     // Emit a CMP with 0, which is the TEST pattern.
8167     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8168                        DAG.getConstant(0, Op.getValueType()));
8169
8170   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8171   SmallVector<SDValue, 4> Ops;
8172   for (unsigned i = 0; i != NumOperands; ++i)
8173     Ops.push_back(Op.getOperand(i));
8174
8175   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8176   DAG.ReplaceAllUsesWith(Op, New);
8177   return SDValue(New.getNode(), 1);
8178 }
8179
8180 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8181 /// equivalent.
8182 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8183                                    SelectionDAG &DAG) const {
8184   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8185     if (C->getAPIntValue() == 0)
8186       return EmitTest(Op0, X86CC, DAG);
8187
8188   DebugLoc dl = Op0.getDebugLoc();
8189   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8190 }
8191
8192 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8193 /// if it's possible.
8194 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8195                                      DebugLoc dl, SelectionDAG &DAG) const {
8196   SDValue Op0 = And.getOperand(0);
8197   SDValue Op1 = And.getOperand(1);
8198   if (Op0.getOpcode() == ISD::TRUNCATE)
8199     Op0 = Op0.getOperand(0);
8200   if (Op1.getOpcode() == ISD::TRUNCATE)
8201     Op1 = Op1.getOperand(0);
8202
8203   SDValue LHS, RHS;
8204   if (Op1.getOpcode() == ISD::SHL)
8205     std::swap(Op0, Op1);
8206   if (Op0.getOpcode() == ISD::SHL) {
8207     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8208       if (And00C->getZExtValue() == 1) {
8209         // If we looked past a truncate, check that it's only truncating away
8210         // known zeros.
8211         unsigned BitWidth = Op0.getValueSizeInBits();
8212         unsigned AndBitWidth = And.getValueSizeInBits();
8213         if (BitWidth > AndBitWidth) {
8214           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8215           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8216           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8217             return SDValue();
8218         }
8219         LHS = Op1;
8220         RHS = Op0.getOperand(1);
8221       }
8222   } else if (Op1.getOpcode() == ISD::Constant) {
8223     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8224     uint64_t AndRHSVal = AndRHS->getZExtValue();
8225     SDValue AndLHS = Op0;
8226
8227     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8228       LHS = AndLHS.getOperand(0);
8229       RHS = AndLHS.getOperand(1);
8230     }
8231
8232     // Use BT if the immediate can't be encoded in a TEST instruction.
8233     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8234       LHS = AndLHS;
8235       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8236     }
8237   }
8238
8239   if (LHS.getNode()) {
8240     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8241     // instruction.  Since the shift amount is in-range-or-undefined, we know
8242     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8243     // the encoding for the i16 version is larger than the i32 version.
8244     // Also promote i16 to i32 for performance / code size reason.
8245     if (LHS.getValueType() == MVT::i8 ||
8246         LHS.getValueType() == MVT::i16)
8247       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8248
8249     // If the operand types disagree, extend the shift amount to match.  Since
8250     // BT ignores high bits (like shifts) we can use anyextend.
8251     if (LHS.getValueType() != RHS.getValueType())
8252       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8253
8254     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8255     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8256     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8257                        DAG.getConstant(Cond, MVT::i8), BT);
8258   }
8259
8260   return SDValue();
8261 }
8262
8263 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8264
8265   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8266
8267   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8268   SDValue Op0 = Op.getOperand(0);
8269   SDValue Op1 = Op.getOperand(1);
8270   DebugLoc dl = Op.getDebugLoc();
8271   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8272
8273   // Optimize to BT if possible.
8274   // Lower (X & (1 << N)) == 0 to BT(X, N).
8275   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8276   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8277   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8278       Op1.getOpcode() == ISD::Constant &&
8279       cast<ConstantSDNode>(Op1)->isNullValue() &&
8280       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8281     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8282     if (NewSetCC.getNode())
8283       return NewSetCC;
8284   }
8285
8286   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8287   // these.
8288   if (Op1.getOpcode() == ISD::Constant &&
8289       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8290        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8291       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8292
8293     // If the input is a setcc, then reuse the input setcc or use a new one with
8294     // the inverted condition.
8295     if (Op0.getOpcode() == X86ISD::SETCC) {
8296       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8297       bool Invert = (CC == ISD::SETNE) ^
8298         cast<ConstantSDNode>(Op1)->isNullValue();
8299       if (!Invert) return Op0;
8300
8301       CCode = X86::GetOppositeBranchCondition(CCode);
8302       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8303                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8304     }
8305   }
8306
8307   bool isFP = Op1.getValueType().isFloatingPoint();
8308   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8309   if (X86CC == X86::COND_INVALID)
8310     return SDValue();
8311
8312   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8313   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8314                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8315 }
8316
8317 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8318 // ones, and then concatenate the result back.
8319 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8320   EVT VT = Op.getValueType();
8321
8322   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8323          "Unsupported value type for operation");
8324
8325   int NumElems = VT.getVectorNumElements();
8326   DebugLoc dl = Op.getDebugLoc();
8327   SDValue CC = Op.getOperand(2);
8328   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8329   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8330
8331   // Extract the LHS vectors
8332   SDValue LHS = Op.getOperand(0);
8333   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8334   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8335
8336   // Extract the RHS vectors
8337   SDValue RHS = Op.getOperand(1);
8338   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8339   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8340
8341   // Issue the operation on the smaller types and concatenate the result back
8342   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8343   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8344   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8345                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8346                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8347 }
8348
8349
8350 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8351   SDValue Cond;
8352   SDValue Op0 = Op.getOperand(0);
8353   SDValue Op1 = Op.getOperand(1);
8354   SDValue CC = Op.getOperand(2);
8355   EVT VT = Op.getValueType();
8356   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8357   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8358   DebugLoc dl = Op.getDebugLoc();
8359
8360   if (isFP) {
8361     unsigned SSECC = 8;
8362     EVT EltVT = Op0.getValueType().getVectorElementType();
8363     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8364
8365     unsigned Opc = EltVT == MVT::f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
8366     bool Swap = false;
8367
8368     // SSE Condition code mapping:
8369     //  0 - EQ
8370     //  1 - LT
8371     //  2 - LE
8372     //  3 - UNORD
8373     //  4 - NEQ
8374     //  5 - NLT
8375     //  6 - NLE
8376     //  7 - ORD
8377     switch (SetCCOpcode) {
8378     default: break;
8379     case ISD::SETOEQ:
8380     case ISD::SETEQ:  SSECC = 0; break;
8381     case ISD::SETOGT:
8382     case ISD::SETGT: Swap = true; // Fallthrough
8383     case ISD::SETLT:
8384     case ISD::SETOLT: SSECC = 1; break;
8385     case ISD::SETOGE:
8386     case ISD::SETGE: Swap = true; // Fallthrough
8387     case ISD::SETLE:
8388     case ISD::SETOLE: SSECC = 2; break;
8389     case ISD::SETUO:  SSECC = 3; break;
8390     case ISD::SETUNE:
8391     case ISD::SETNE:  SSECC = 4; break;
8392     case ISD::SETULE: Swap = true;
8393     case ISD::SETUGE: SSECC = 5; break;
8394     case ISD::SETULT: Swap = true;
8395     case ISD::SETUGT: SSECC = 6; break;
8396     case ISD::SETO:   SSECC = 7; break;
8397     }
8398     if (Swap)
8399       std::swap(Op0, Op1);
8400
8401     // In the two special cases we can't handle, emit two comparisons.
8402     if (SSECC == 8) {
8403       if (SetCCOpcode == ISD::SETUEQ) {
8404         SDValue UNORD, EQ;
8405         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
8406         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
8407         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8408       } else if (SetCCOpcode == ISD::SETONE) {
8409         SDValue ORD, NEQ;
8410         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
8411         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
8412         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8413       }
8414       llvm_unreachable("Illegal FP comparison");
8415     }
8416     // Handle all other FP comparisons here.
8417     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
8418   }
8419
8420   // Break 256-bit integer vector compare into smaller ones.
8421   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8422     return Lower256IntVSETCC(Op, DAG);
8423
8424   // We are handling one of the integer comparisons here.  Since SSE only has
8425   // GT and EQ comparisons for integer, swapping operands and multiple
8426   // operations may be required for some comparisons.
8427   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
8428   bool Swap = false, Invert = false, FlipSigns = false;
8429
8430   switch (VT.getVectorElementType().getSimpleVT().SimpleTy) {
8431   default: break;
8432   case MVT::i8:   EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
8433   case MVT::i16:  EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
8434   case MVT::i32:  EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
8435   case MVT::i64:  EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
8436   }
8437
8438   switch (SetCCOpcode) {
8439   default: break;
8440   case ISD::SETNE:  Invert = true;
8441   case ISD::SETEQ:  Opc = EQOpc; break;
8442   case ISD::SETLT:  Swap = true;
8443   case ISD::SETGT:  Opc = GTOpc; break;
8444   case ISD::SETGE:  Swap = true;
8445   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
8446   case ISD::SETULT: Swap = true;
8447   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
8448   case ISD::SETUGE: Swap = true;
8449   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
8450   }
8451   if (Swap)
8452     std::swap(Op0, Op1);
8453
8454   // Check that the operation in question is available (most are plain SSE2,
8455   // but PCMPGTQ and PCMPEQQ have different requirements).
8456   if (Opc == X86ISD::PCMPGTQ && !Subtarget->hasSSE42())
8457     return SDValue();
8458   if (Opc == X86ISD::PCMPEQQ && !Subtarget->hasSSE41())
8459     return SDValue();
8460
8461   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8462   // bits of the inputs before performing those operations.
8463   if (FlipSigns) {
8464     EVT EltVT = VT.getVectorElementType();
8465     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8466                                       EltVT);
8467     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8468     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8469                                     SignBits.size());
8470     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8471     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8472   }
8473
8474   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8475
8476   // If the logical-not of the result is required, perform that now.
8477   if (Invert)
8478     Result = DAG.getNOT(dl, Result, VT);
8479
8480   return Result;
8481 }
8482
8483 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8484 static bool isX86LogicalCmp(SDValue Op) {
8485   unsigned Opc = Op.getNode()->getOpcode();
8486   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8487     return true;
8488   if (Op.getResNo() == 1 &&
8489       (Opc == X86ISD::ADD ||
8490        Opc == X86ISD::SUB ||
8491        Opc == X86ISD::ADC ||
8492        Opc == X86ISD::SBB ||
8493        Opc == X86ISD::SMUL ||
8494        Opc == X86ISD::UMUL ||
8495        Opc == X86ISD::INC ||
8496        Opc == X86ISD::DEC ||
8497        Opc == X86ISD::OR ||
8498        Opc == X86ISD::XOR ||
8499        Opc == X86ISD::AND))
8500     return true;
8501
8502   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8503     return true;
8504
8505   return false;
8506 }
8507
8508 static bool isZero(SDValue V) {
8509   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8510   return C && C->isNullValue();
8511 }
8512
8513 static bool isAllOnes(SDValue V) {
8514   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8515   return C && C->isAllOnesValue();
8516 }
8517
8518 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8519   bool addTest = true;
8520   SDValue Cond  = Op.getOperand(0);
8521   SDValue Op1 = Op.getOperand(1);
8522   SDValue Op2 = Op.getOperand(2);
8523   DebugLoc DL = Op.getDebugLoc();
8524   SDValue CC;
8525
8526   if (Cond.getOpcode() == ISD::SETCC) {
8527     SDValue NewCond = LowerSETCC(Cond, DAG);
8528     if (NewCond.getNode())
8529       Cond = NewCond;
8530   }
8531
8532   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8533   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8534   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8535   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8536   if (Cond.getOpcode() == X86ISD::SETCC &&
8537       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8538       isZero(Cond.getOperand(1).getOperand(1))) {
8539     SDValue Cmp = Cond.getOperand(1);
8540
8541     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8542
8543     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8544         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8545       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8546
8547       SDValue CmpOp0 = Cmp.getOperand(0);
8548       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8549                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8550
8551       SDValue Res =   // Res = 0 or -1.
8552         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8553                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8554
8555       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8556         Res = DAG.getNOT(DL, Res, Res.getValueType());
8557
8558       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8559       if (N2C == 0 || !N2C->isNullValue())
8560         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8561       return Res;
8562     }
8563   }
8564
8565   // Look past (and (setcc_carry (cmp ...)), 1).
8566   if (Cond.getOpcode() == ISD::AND &&
8567       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8568     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8569     if (C && C->getAPIntValue() == 1)
8570       Cond = Cond.getOperand(0);
8571   }
8572
8573   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8574   // setting operand in place of the X86ISD::SETCC.
8575   unsigned CondOpcode = Cond.getOpcode();
8576   if (CondOpcode == X86ISD::SETCC ||
8577       CondOpcode == X86ISD::SETCC_CARRY) {
8578     CC = Cond.getOperand(0);
8579
8580     SDValue Cmp = Cond.getOperand(1);
8581     unsigned Opc = Cmp.getOpcode();
8582     EVT VT = Op.getValueType();
8583
8584     bool IllegalFPCMov = false;
8585     if (VT.isFloatingPoint() && !VT.isVector() &&
8586         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8587       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8588
8589     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8590         Opc == X86ISD::BT) { // FIXME
8591       Cond = Cmp;
8592       addTest = false;
8593     }
8594   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8595              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8596              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8597               Cond.getOperand(0).getValueType() != MVT::i8)) {
8598     SDValue LHS = Cond.getOperand(0);
8599     SDValue RHS = Cond.getOperand(1);
8600     unsigned X86Opcode;
8601     unsigned X86Cond;
8602     SDVTList VTs;
8603     switch (CondOpcode) {
8604     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8605     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8606     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8607     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8608     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8609     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8610     default: llvm_unreachable("unexpected overflowing operator");
8611     }
8612     if (CondOpcode == ISD::UMULO)
8613       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8614                           MVT::i32);
8615     else
8616       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8617
8618     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8619
8620     if (CondOpcode == ISD::UMULO)
8621       Cond = X86Op.getValue(2);
8622     else
8623       Cond = X86Op.getValue(1);
8624
8625     CC = DAG.getConstant(X86Cond, MVT::i8);
8626     addTest = false;
8627   }
8628
8629   if (addTest) {
8630     // Look pass the truncate.
8631     if (Cond.getOpcode() == ISD::TRUNCATE)
8632       Cond = Cond.getOperand(0);
8633
8634     // We know the result of AND is compared against zero. Try to match
8635     // it to BT.
8636     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8637       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8638       if (NewSetCC.getNode()) {
8639         CC = NewSetCC.getOperand(0);
8640         Cond = NewSetCC.getOperand(1);
8641         addTest = false;
8642       }
8643     }
8644   }
8645
8646   if (addTest) {
8647     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8648     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8649   }
8650
8651   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8652   // a <  b ?  0 : -1 -> RES = setcc_carry
8653   // a >= b ? -1 :  0 -> RES = setcc_carry
8654   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8655   if (Cond.getOpcode() == X86ISD::CMP) {
8656     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8657
8658     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8659         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8660       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8661                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8662       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8663         return DAG.getNOT(DL, Res, Res.getValueType());
8664       return Res;
8665     }
8666   }
8667
8668   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8669   // condition is true.
8670   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8671   SDValue Ops[] = { Op2, Op1, CC, Cond };
8672   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8673 }
8674
8675 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8676 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8677 // from the AND / OR.
8678 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8679   Opc = Op.getOpcode();
8680   if (Opc != ISD::OR && Opc != ISD::AND)
8681     return false;
8682   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8683           Op.getOperand(0).hasOneUse() &&
8684           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8685           Op.getOperand(1).hasOneUse());
8686 }
8687
8688 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8689 // 1 and that the SETCC node has a single use.
8690 static bool isXor1OfSetCC(SDValue Op) {
8691   if (Op.getOpcode() != ISD::XOR)
8692     return false;
8693   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8694   if (N1C && N1C->getAPIntValue() == 1) {
8695     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8696       Op.getOperand(0).hasOneUse();
8697   }
8698   return false;
8699 }
8700
8701 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8702   bool addTest = true;
8703   SDValue Chain = Op.getOperand(0);
8704   SDValue Cond  = Op.getOperand(1);
8705   SDValue Dest  = Op.getOperand(2);
8706   DebugLoc dl = Op.getDebugLoc();
8707   SDValue CC;
8708   bool Inverted = false;
8709
8710   if (Cond.getOpcode() == ISD::SETCC) {
8711     // Check for setcc([su]{add,sub,mul}o == 0).
8712     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8713         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8714         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8715         Cond.getOperand(0).getResNo() == 1 &&
8716         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8717          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8718          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8719          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8720          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8721          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8722       Inverted = true;
8723       Cond = Cond.getOperand(0);
8724     } else {
8725       SDValue NewCond = LowerSETCC(Cond, DAG);
8726       if (NewCond.getNode())
8727         Cond = NewCond;
8728     }
8729   }
8730 #if 0
8731   // FIXME: LowerXALUO doesn't handle these!!
8732   else if (Cond.getOpcode() == X86ISD::ADD  ||
8733            Cond.getOpcode() == X86ISD::SUB  ||
8734            Cond.getOpcode() == X86ISD::SMUL ||
8735            Cond.getOpcode() == X86ISD::UMUL)
8736     Cond = LowerXALUO(Cond, DAG);
8737 #endif
8738
8739   // Look pass (and (setcc_carry (cmp ...)), 1).
8740   if (Cond.getOpcode() == ISD::AND &&
8741       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8742     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8743     if (C && C->getAPIntValue() == 1)
8744       Cond = Cond.getOperand(0);
8745   }
8746
8747   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8748   // setting operand in place of the X86ISD::SETCC.
8749   unsigned CondOpcode = Cond.getOpcode();
8750   if (CondOpcode == X86ISD::SETCC ||
8751       CondOpcode == X86ISD::SETCC_CARRY) {
8752     CC = Cond.getOperand(0);
8753
8754     SDValue Cmp = Cond.getOperand(1);
8755     unsigned Opc = Cmp.getOpcode();
8756     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8757     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8758       Cond = Cmp;
8759       addTest = false;
8760     } else {
8761       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8762       default: break;
8763       case X86::COND_O:
8764       case X86::COND_B:
8765         // These can only come from an arithmetic instruction with overflow,
8766         // e.g. SADDO, UADDO.
8767         Cond = Cond.getNode()->getOperand(1);
8768         addTest = false;
8769         break;
8770       }
8771     }
8772   }
8773   CondOpcode = Cond.getOpcode();
8774   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8775       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8776       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8777        Cond.getOperand(0).getValueType() != MVT::i8)) {
8778     SDValue LHS = Cond.getOperand(0);
8779     SDValue RHS = Cond.getOperand(1);
8780     unsigned X86Opcode;
8781     unsigned X86Cond;
8782     SDVTList VTs;
8783     switch (CondOpcode) {
8784     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8785     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8786     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8787     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8788     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8789     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8790     default: llvm_unreachable("unexpected overflowing operator");
8791     }
8792     if (Inverted)
8793       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8794     if (CondOpcode == ISD::UMULO)
8795       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8796                           MVT::i32);
8797     else
8798       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8799
8800     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8801
8802     if (CondOpcode == ISD::UMULO)
8803       Cond = X86Op.getValue(2);
8804     else
8805       Cond = X86Op.getValue(1);
8806
8807     CC = DAG.getConstant(X86Cond, MVT::i8);
8808     addTest = false;
8809   } else {
8810     unsigned CondOpc;
8811     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8812       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8813       if (CondOpc == ISD::OR) {
8814         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8815         // two branches instead of an explicit OR instruction with a
8816         // separate test.
8817         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8818             isX86LogicalCmp(Cmp)) {
8819           CC = Cond.getOperand(0).getOperand(0);
8820           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8821                               Chain, Dest, CC, Cmp);
8822           CC = Cond.getOperand(1).getOperand(0);
8823           Cond = Cmp;
8824           addTest = false;
8825         }
8826       } else { // ISD::AND
8827         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8828         // two branches instead of an explicit AND instruction with a
8829         // separate test. However, we only do this if this block doesn't
8830         // have a fall-through edge, because this requires an explicit
8831         // jmp when the condition is false.
8832         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8833             isX86LogicalCmp(Cmp) &&
8834             Op.getNode()->hasOneUse()) {
8835           X86::CondCode CCode =
8836             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8837           CCode = X86::GetOppositeBranchCondition(CCode);
8838           CC = DAG.getConstant(CCode, MVT::i8);
8839           SDNode *User = *Op.getNode()->use_begin();
8840           // Look for an unconditional branch following this conditional branch.
8841           // We need this because we need to reverse the successors in order
8842           // to implement FCMP_OEQ.
8843           if (User->getOpcode() == ISD::BR) {
8844             SDValue FalseBB = User->getOperand(1);
8845             SDNode *NewBR =
8846               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8847             assert(NewBR == User);
8848             (void)NewBR;
8849             Dest = FalseBB;
8850
8851             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8852                                 Chain, Dest, CC, Cmp);
8853             X86::CondCode CCode =
8854               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8855             CCode = X86::GetOppositeBranchCondition(CCode);
8856             CC = DAG.getConstant(CCode, MVT::i8);
8857             Cond = Cmp;
8858             addTest = false;
8859           }
8860         }
8861       }
8862     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8863       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8864       // It should be transformed during dag combiner except when the condition
8865       // is set by a arithmetics with overflow node.
8866       X86::CondCode CCode =
8867         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8868       CCode = X86::GetOppositeBranchCondition(CCode);
8869       CC = DAG.getConstant(CCode, MVT::i8);
8870       Cond = Cond.getOperand(0).getOperand(1);
8871       addTest = false;
8872     } else if (Cond.getOpcode() == ISD::SETCC &&
8873                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8874       // For FCMP_OEQ, we can emit
8875       // two branches instead of an explicit AND instruction with a
8876       // separate test. However, we only do this if this block doesn't
8877       // have a fall-through edge, because this requires an explicit
8878       // jmp when the condition is false.
8879       if (Op.getNode()->hasOneUse()) {
8880         SDNode *User = *Op.getNode()->use_begin();
8881         // Look for an unconditional branch following this conditional branch.
8882         // We need this because we need to reverse the successors in order
8883         // to implement FCMP_OEQ.
8884         if (User->getOpcode() == ISD::BR) {
8885           SDValue FalseBB = User->getOperand(1);
8886           SDNode *NewBR =
8887             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8888           assert(NewBR == User);
8889           (void)NewBR;
8890           Dest = FalseBB;
8891
8892           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8893                                     Cond.getOperand(0), Cond.getOperand(1));
8894           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8895           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8896                               Chain, Dest, CC, Cmp);
8897           CC = DAG.getConstant(X86::COND_P, MVT::i8);
8898           Cond = Cmp;
8899           addTest = false;
8900         }
8901       }
8902     } else if (Cond.getOpcode() == ISD::SETCC &&
8903                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
8904       // For FCMP_UNE, we can emit
8905       // two branches instead of an explicit AND instruction with a
8906       // separate test. However, we only do this if this block doesn't
8907       // have a fall-through edge, because this requires an explicit
8908       // jmp when the condition is false.
8909       if (Op.getNode()->hasOneUse()) {
8910         SDNode *User = *Op.getNode()->use_begin();
8911         // Look for an unconditional branch following this conditional branch.
8912         // We need this because we need to reverse the successors in order
8913         // to implement FCMP_UNE.
8914         if (User->getOpcode() == ISD::BR) {
8915           SDValue FalseBB = User->getOperand(1);
8916           SDNode *NewBR =
8917             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8918           assert(NewBR == User);
8919           (void)NewBR;
8920
8921           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8922                                     Cond.getOperand(0), Cond.getOperand(1));
8923           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8924           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8925                               Chain, Dest, CC, Cmp);
8926           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
8927           Cond = Cmp;
8928           addTest = false;
8929           Dest = FalseBB;
8930         }
8931       }
8932     }
8933   }
8934
8935   if (addTest) {
8936     // Look pass the truncate.
8937     if (Cond.getOpcode() == ISD::TRUNCATE)
8938       Cond = Cond.getOperand(0);
8939
8940     // We know the result of AND is compared against zero. Try to match
8941     // it to BT.
8942     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8943       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8944       if (NewSetCC.getNode()) {
8945         CC = NewSetCC.getOperand(0);
8946         Cond = NewSetCC.getOperand(1);
8947         addTest = false;
8948       }
8949     }
8950   }
8951
8952   if (addTest) {
8953     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8954     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8955   }
8956   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8957                      Chain, Dest, CC, Cond);
8958 }
8959
8960
8961 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8962 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8963 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8964 // that the guard pages used by the OS virtual memory manager are allocated in
8965 // correct sequence.
8966 SDValue
8967 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8968                                            SelectionDAG &DAG) const {
8969   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8970           getTargetMachine().Options.EnableSegmentedStacks) &&
8971          "This should be used only on Windows targets or when segmented stacks "
8972          "are being used");
8973   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8974   DebugLoc dl = Op.getDebugLoc();
8975
8976   // Get the inputs.
8977   SDValue Chain = Op.getOperand(0);
8978   SDValue Size  = Op.getOperand(1);
8979   // FIXME: Ensure alignment here
8980
8981   bool Is64Bit = Subtarget->is64Bit();
8982   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8983
8984   if (getTargetMachine().Options.EnableSegmentedStacks) {
8985     MachineFunction &MF = DAG.getMachineFunction();
8986     MachineRegisterInfo &MRI = MF.getRegInfo();
8987
8988     if (Is64Bit) {
8989       // The 64 bit implementation of segmented stacks needs to clobber both r10
8990       // r11. This makes it impossible to use it along with nested parameters.
8991       const Function *F = MF.getFunction();
8992
8993       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
8994            I != E; I++)
8995         if (I->hasNestAttr())
8996           report_fatal_error("Cannot use segmented stacks with functions that "
8997                              "have nested arguments.");
8998     }
8999
9000     const TargetRegisterClass *AddrRegClass =
9001       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9002     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9003     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9004     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9005                                 DAG.getRegister(Vreg, SPTy));
9006     SDValue Ops1[2] = { Value, Chain };
9007     return DAG.getMergeValues(Ops1, 2, dl);
9008   } else {
9009     SDValue Flag;
9010     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9011
9012     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9013     Flag = Chain.getValue(1);
9014     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9015
9016     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9017     Flag = Chain.getValue(1);
9018
9019     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9020
9021     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9022     return DAG.getMergeValues(Ops1, 2, dl);
9023   }
9024 }
9025
9026 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9027   MachineFunction &MF = DAG.getMachineFunction();
9028   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9029
9030   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9031   DebugLoc DL = Op.getDebugLoc();
9032
9033   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9034     // vastart just stores the address of the VarArgsFrameIndex slot into the
9035     // memory location argument.
9036     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9037                                    getPointerTy());
9038     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9039                         MachinePointerInfo(SV), false, false, 0);
9040   }
9041
9042   // __va_list_tag:
9043   //   gp_offset         (0 - 6 * 8)
9044   //   fp_offset         (48 - 48 + 8 * 16)
9045   //   overflow_arg_area (point to parameters coming in memory).
9046   //   reg_save_area
9047   SmallVector<SDValue, 8> MemOps;
9048   SDValue FIN = Op.getOperand(1);
9049   // Store gp_offset
9050   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9051                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9052                                                MVT::i32),
9053                                FIN, MachinePointerInfo(SV), false, false, 0);
9054   MemOps.push_back(Store);
9055
9056   // Store fp_offset
9057   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9058                     FIN, DAG.getIntPtrConstant(4));
9059   Store = DAG.getStore(Op.getOperand(0), DL,
9060                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9061                                        MVT::i32),
9062                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9063   MemOps.push_back(Store);
9064
9065   // Store ptr to overflow_arg_area
9066   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9067                     FIN, DAG.getIntPtrConstant(4));
9068   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9069                                     getPointerTy());
9070   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9071                        MachinePointerInfo(SV, 8),
9072                        false, false, 0);
9073   MemOps.push_back(Store);
9074
9075   // Store ptr to reg_save_area.
9076   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9077                     FIN, DAG.getIntPtrConstant(8));
9078   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9079                                     getPointerTy());
9080   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9081                        MachinePointerInfo(SV, 16), false, false, 0);
9082   MemOps.push_back(Store);
9083   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9084                      &MemOps[0], MemOps.size());
9085 }
9086
9087 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9088   assert(Subtarget->is64Bit() &&
9089          "LowerVAARG only handles 64-bit va_arg!");
9090   assert((Subtarget->isTargetLinux() ||
9091           Subtarget->isTargetDarwin()) &&
9092           "Unhandled target in LowerVAARG");
9093   assert(Op.getNode()->getNumOperands() == 4);
9094   SDValue Chain = Op.getOperand(0);
9095   SDValue SrcPtr = Op.getOperand(1);
9096   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9097   unsigned Align = Op.getConstantOperandVal(3);
9098   DebugLoc dl = Op.getDebugLoc();
9099
9100   EVT ArgVT = Op.getNode()->getValueType(0);
9101   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9102   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9103   uint8_t ArgMode;
9104
9105   // Decide which area this value should be read from.
9106   // TODO: Implement the AMD64 ABI in its entirety. This simple
9107   // selection mechanism works only for the basic types.
9108   if (ArgVT == MVT::f80) {
9109     llvm_unreachable("va_arg for f80 not yet implemented");
9110   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9111     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9112   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9113     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9114   } else {
9115     llvm_unreachable("Unhandled argument type in LowerVAARG");
9116   }
9117
9118   if (ArgMode == 2) {
9119     // Sanity Check: Make sure using fp_offset makes sense.
9120     assert(!getTargetMachine().Options.UseSoftFloat &&
9121            !(DAG.getMachineFunction()
9122                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9123            Subtarget->hasSSE1());
9124   }
9125
9126   // Insert VAARG_64 node into the DAG
9127   // VAARG_64 returns two values: Variable Argument Address, Chain
9128   SmallVector<SDValue, 11> InstOps;
9129   InstOps.push_back(Chain);
9130   InstOps.push_back(SrcPtr);
9131   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9132   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9133   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9134   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9135   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9136                                           VTs, &InstOps[0], InstOps.size(),
9137                                           MVT::i64,
9138                                           MachinePointerInfo(SV),
9139                                           /*Align=*/0,
9140                                           /*Volatile=*/false,
9141                                           /*ReadMem=*/true,
9142                                           /*WriteMem=*/true);
9143   Chain = VAARG.getValue(1);
9144
9145   // Load the next argument and return it
9146   return DAG.getLoad(ArgVT, dl,
9147                      Chain,
9148                      VAARG,
9149                      MachinePointerInfo(),
9150                      false, false, false, 0);
9151 }
9152
9153 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9154   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9155   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9156   SDValue Chain = Op.getOperand(0);
9157   SDValue DstPtr = Op.getOperand(1);
9158   SDValue SrcPtr = Op.getOperand(2);
9159   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9160   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9161   DebugLoc DL = Op.getDebugLoc();
9162
9163   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9164                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9165                        false,
9166                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9167 }
9168
9169 SDValue
9170 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9171   DebugLoc dl = Op.getDebugLoc();
9172   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9173   switch (IntNo) {
9174   default: return SDValue();    // Don't custom lower most intrinsics.
9175   // Comparison intrinsics.
9176   case Intrinsic::x86_sse_comieq_ss:
9177   case Intrinsic::x86_sse_comilt_ss:
9178   case Intrinsic::x86_sse_comile_ss:
9179   case Intrinsic::x86_sse_comigt_ss:
9180   case Intrinsic::x86_sse_comige_ss:
9181   case Intrinsic::x86_sse_comineq_ss:
9182   case Intrinsic::x86_sse_ucomieq_ss:
9183   case Intrinsic::x86_sse_ucomilt_ss:
9184   case Intrinsic::x86_sse_ucomile_ss:
9185   case Intrinsic::x86_sse_ucomigt_ss:
9186   case Intrinsic::x86_sse_ucomige_ss:
9187   case Intrinsic::x86_sse_ucomineq_ss:
9188   case Intrinsic::x86_sse2_comieq_sd:
9189   case Intrinsic::x86_sse2_comilt_sd:
9190   case Intrinsic::x86_sse2_comile_sd:
9191   case Intrinsic::x86_sse2_comigt_sd:
9192   case Intrinsic::x86_sse2_comige_sd:
9193   case Intrinsic::x86_sse2_comineq_sd:
9194   case Intrinsic::x86_sse2_ucomieq_sd:
9195   case Intrinsic::x86_sse2_ucomilt_sd:
9196   case Intrinsic::x86_sse2_ucomile_sd:
9197   case Intrinsic::x86_sse2_ucomigt_sd:
9198   case Intrinsic::x86_sse2_ucomige_sd:
9199   case Intrinsic::x86_sse2_ucomineq_sd: {
9200     unsigned Opc = 0;
9201     ISD::CondCode CC = ISD::SETCC_INVALID;
9202     switch (IntNo) {
9203     default: break;
9204     case Intrinsic::x86_sse_comieq_ss:
9205     case Intrinsic::x86_sse2_comieq_sd:
9206       Opc = X86ISD::COMI;
9207       CC = ISD::SETEQ;
9208       break;
9209     case Intrinsic::x86_sse_comilt_ss:
9210     case Intrinsic::x86_sse2_comilt_sd:
9211       Opc = X86ISD::COMI;
9212       CC = ISD::SETLT;
9213       break;
9214     case Intrinsic::x86_sse_comile_ss:
9215     case Intrinsic::x86_sse2_comile_sd:
9216       Opc = X86ISD::COMI;
9217       CC = ISD::SETLE;
9218       break;
9219     case Intrinsic::x86_sse_comigt_ss:
9220     case Intrinsic::x86_sse2_comigt_sd:
9221       Opc = X86ISD::COMI;
9222       CC = ISD::SETGT;
9223       break;
9224     case Intrinsic::x86_sse_comige_ss:
9225     case Intrinsic::x86_sse2_comige_sd:
9226       Opc = X86ISD::COMI;
9227       CC = ISD::SETGE;
9228       break;
9229     case Intrinsic::x86_sse_comineq_ss:
9230     case Intrinsic::x86_sse2_comineq_sd:
9231       Opc = X86ISD::COMI;
9232       CC = ISD::SETNE;
9233       break;
9234     case Intrinsic::x86_sse_ucomieq_ss:
9235     case Intrinsic::x86_sse2_ucomieq_sd:
9236       Opc = X86ISD::UCOMI;
9237       CC = ISD::SETEQ;
9238       break;
9239     case Intrinsic::x86_sse_ucomilt_ss:
9240     case Intrinsic::x86_sse2_ucomilt_sd:
9241       Opc = X86ISD::UCOMI;
9242       CC = ISD::SETLT;
9243       break;
9244     case Intrinsic::x86_sse_ucomile_ss:
9245     case Intrinsic::x86_sse2_ucomile_sd:
9246       Opc = X86ISD::UCOMI;
9247       CC = ISD::SETLE;
9248       break;
9249     case Intrinsic::x86_sse_ucomigt_ss:
9250     case Intrinsic::x86_sse2_ucomigt_sd:
9251       Opc = X86ISD::UCOMI;
9252       CC = ISD::SETGT;
9253       break;
9254     case Intrinsic::x86_sse_ucomige_ss:
9255     case Intrinsic::x86_sse2_ucomige_sd:
9256       Opc = X86ISD::UCOMI;
9257       CC = ISD::SETGE;
9258       break;
9259     case Intrinsic::x86_sse_ucomineq_ss:
9260     case Intrinsic::x86_sse2_ucomineq_sd:
9261       Opc = X86ISD::UCOMI;
9262       CC = ISD::SETNE;
9263       break;
9264     }
9265
9266     SDValue LHS = Op.getOperand(1);
9267     SDValue RHS = Op.getOperand(2);
9268     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9269     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9270     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9271     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9272                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9273     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9274   }
9275   // Arithmetic intrinsics.
9276   case Intrinsic::x86_sse3_hadd_ps:
9277   case Intrinsic::x86_sse3_hadd_pd:
9278   case Intrinsic::x86_avx_hadd_ps_256:
9279   case Intrinsic::x86_avx_hadd_pd_256:
9280     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9281                        Op.getOperand(1), Op.getOperand(2));
9282   case Intrinsic::x86_sse3_hsub_ps:
9283   case Intrinsic::x86_sse3_hsub_pd:
9284   case Intrinsic::x86_avx_hsub_ps_256:
9285   case Intrinsic::x86_avx_hsub_pd_256:
9286     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9287                        Op.getOperand(1), Op.getOperand(2));
9288   case Intrinsic::x86_avx2_psllv_d:
9289   case Intrinsic::x86_avx2_psllv_q:
9290   case Intrinsic::x86_avx2_psllv_d_256:
9291   case Intrinsic::x86_avx2_psllv_q_256:
9292     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9293                       Op.getOperand(1), Op.getOperand(2));
9294   case Intrinsic::x86_avx2_psrlv_d:
9295   case Intrinsic::x86_avx2_psrlv_q:
9296   case Intrinsic::x86_avx2_psrlv_d_256:
9297   case Intrinsic::x86_avx2_psrlv_q_256:
9298     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9299                       Op.getOperand(1), Op.getOperand(2));
9300   case Intrinsic::x86_avx2_psrav_d:
9301   case Intrinsic::x86_avx2_psrav_d_256:
9302     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9303                       Op.getOperand(1), Op.getOperand(2));
9304
9305   // ptest and testp intrinsics. The intrinsic these come from are designed to
9306   // return an integer value, not just an instruction so lower it to the ptest
9307   // or testp pattern and a setcc for the result.
9308   case Intrinsic::x86_sse41_ptestz:
9309   case Intrinsic::x86_sse41_ptestc:
9310   case Intrinsic::x86_sse41_ptestnzc:
9311   case Intrinsic::x86_avx_ptestz_256:
9312   case Intrinsic::x86_avx_ptestc_256:
9313   case Intrinsic::x86_avx_ptestnzc_256:
9314   case Intrinsic::x86_avx_vtestz_ps:
9315   case Intrinsic::x86_avx_vtestc_ps:
9316   case Intrinsic::x86_avx_vtestnzc_ps:
9317   case Intrinsic::x86_avx_vtestz_pd:
9318   case Intrinsic::x86_avx_vtestc_pd:
9319   case Intrinsic::x86_avx_vtestnzc_pd:
9320   case Intrinsic::x86_avx_vtestz_ps_256:
9321   case Intrinsic::x86_avx_vtestc_ps_256:
9322   case Intrinsic::x86_avx_vtestnzc_ps_256:
9323   case Intrinsic::x86_avx_vtestz_pd_256:
9324   case Intrinsic::x86_avx_vtestc_pd_256:
9325   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9326     bool IsTestPacked = false;
9327     unsigned X86CC = 0;
9328     switch (IntNo) {
9329     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9330     case Intrinsic::x86_avx_vtestz_ps:
9331     case Intrinsic::x86_avx_vtestz_pd:
9332     case Intrinsic::x86_avx_vtestz_ps_256:
9333     case Intrinsic::x86_avx_vtestz_pd_256:
9334       IsTestPacked = true; // Fallthrough
9335     case Intrinsic::x86_sse41_ptestz:
9336     case Intrinsic::x86_avx_ptestz_256:
9337       // ZF = 1
9338       X86CC = X86::COND_E;
9339       break;
9340     case Intrinsic::x86_avx_vtestc_ps:
9341     case Intrinsic::x86_avx_vtestc_pd:
9342     case Intrinsic::x86_avx_vtestc_ps_256:
9343     case Intrinsic::x86_avx_vtestc_pd_256:
9344       IsTestPacked = true; // Fallthrough
9345     case Intrinsic::x86_sse41_ptestc:
9346     case Intrinsic::x86_avx_ptestc_256:
9347       // CF = 1
9348       X86CC = X86::COND_B;
9349       break;
9350     case Intrinsic::x86_avx_vtestnzc_ps:
9351     case Intrinsic::x86_avx_vtestnzc_pd:
9352     case Intrinsic::x86_avx_vtestnzc_ps_256:
9353     case Intrinsic::x86_avx_vtestnzc_pd_256:
9354       IsTestPacked = true; // Fallthrough
9355     case Intrinsic::x86_sse41_ptestnzc:
9356     case Intrinsic::x86_avx_ptestnzc_256:
9357       // ZF and CF = 0
9358       X86CC = X86::COND_A;
9359       break;
9360     }
9361
9362     SDValue LHS = Op.getOperand(1);
9363     SDValue RHS = Op.getOperand(2);
9364     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9365     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9366     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9367     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9368     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9369   }
9370
9371   // Fix vector shift instructions where the last operand is a non-immediate
9372   // i32 value.
9373   case Intrinsic::x86_avx2_pslli_w:
9374   case Intrinsic::x86_avx2_pslli_d:
9375   case Intrinsic::x86_avx2_pslli_q:
9376   case Intrinsic::x86_avx2_psrli_w:
9377   case Intrinsic::x86_avx2_psrli_d:
9378   case Intrinsic::x86_avx2_psrli_q:
9379   case Intrinsic::x86_avx2_psrai_w:
9380   case Intrinsic::x86_avx2_psrai_d:
9381   case Intrinsic::x86_sse2_pslli_w:
9382   case Intrinsic::x86_sse2_pslli_d:
9383   case Intrinsic::x86_sse2_pslli_q:
9384   case Intrinsic::x86_sse2_psrli_w:
9385   case Intrinsic::x86_sse2_psrli_d:
9386   case Intrinsic::x86_sse2_psrli_q:
9387   case Intrinsic::x86_sse2_psrai_w:
9388   case Intrinsic::x86_sse2_psrai_d:
9389   case Intrinsic::x86_mmx_pslli_w:
9390   case Intrinsic::x86_mmx_pslli_d:
9391   case Intrinsic::x86_mmx_pslli_q:
9392   case Intrinsic::x86_mmx_psrli_w:
9393   case Intrinsic::x86_mmx_psrli_d:
9394   case Intrinsic::x86_mmx_psrli_q:
9395   case Intrinsic::x86_mmx_psrai_w:
9396   case Intrinsic::x86_mmx_psrai_d: {
9397     SDValue ShAmt = Op.getOperand(2);
9398     if (isa<ConstantSDNode>(ShAmt))
9399       return SDValue();
9400
9401     unsigned NewIntNo = 0;
9402     EVT ShAmtVT = MVT::v4i32;
9403     switch (IntNo) {
9404     case Intrinsic::x86_sse2_pslli_w:
9405       NewIntNo = Intrinsic::x86_sse2_psll_w;
9406       break;
9407     case Intrinsic::x86_sse2_pslli_d:
9408       NewIntNo = Intrinsic::x86_sse2_psll_d;
9409       break;
9410     case Intrinsic::x86_sse2_pslli_q:
9411       NewIntNo = Intrinsic::x86_sse2_psll_q;
9412       break;
9413     case Intrinsic::x86_sse2_psrli_w:
9414       NewIntNo = Intrinsic::x86_sse2_psrl_w;
9415       break;
9416     case Intrinsic::x86_sse2_psrli_d:
9417       NewIntNo = Intrinsic::x86_sse2_psrl_d;
9418       break;
9419     case Intrinsic::x86_sse2_psrli_q:
9420       NewIntNo = Intrinsic::x86_sse2_psrl_q;
9421       break;
9422     case Intrinsic::x86_sse2_psrai_w:
9423       NewIntNo = Intrinsic::x86_sse2_psra_w;
9424       break;
9425     case Intrinsic::x86_sse2_psrai_d:
9426       NewIntNo = Intrinsic::x86_sse2_psra_d;
9427       break;
9428     case Intrinsic::x86_avx2_pslli_w:
9429       NewIntNo = Intrinsic::x86_avx2_psll_w;
9430       break;
9431     case Intrinsic::x86_avx2_pslli_d:
9432       NewIntNo = Intrinsic::x86_avx2_psll_d;
9433       break;
9434     case Intrinsic::x86_avx2_pslli_q:
9435       NewIntNo = Intrinsic::x86_avx2_psll_q;
9436       break;
9437     case Intrinsic::x86_avx2_psrli_w:
9438       NewIntNo = Intrinsic::x86_avx2_psrl_w;
9439       break;
9440     case Intrinsic::x86_avx2_psrli_d:
9441       NewIntNo = Intrinsic::x86_avx2_psrl_d;
9442       break;
9443     case Intrinsic::x86_avx2_psrli_q:
9444       NewIntNo = Intrinsic::x86_avx2_psrl_q;
9445       break;
9446     case Intrinsic::x86_avx2_psrai_w:
9447       NewIntNo = Intrinsic::x86_avx2_psra_w;
9448       break;
9449     case Intrinsic::x86_avx2_psrai_d:
9450       NewIntNo = Intrinsic::x86_avx2_psra_d;
9451       break;
9452     default: {
9453       ShAmtVT = MVT::v2i32;
9454       switch (IntNo) {
9455       case Intrinsic::x86_mmx_pslli_w:
9456         NewIntNo = Intrinsic::x86_mmx_psll_w;
9457         break;
9458       case Intrinsic::x86_mmx_pslli_d:
9459         NewIntNo = Intrinsic::x86_mmx_psll_d;
9460         break;
9461       case Intrinsic::x86_mmx_pslli_q:
9462         NewIntNo = Intrinsic::x86_mmx_psll_q;
9463         break;
9464       case Intrinsic::x86_mmx_psrli_w:
9465         NewIntNo = Intrinsic::x86_mmx_psrl_w;
9466         break;
9467       case Intrinsic::x86_mmx_psrli_d:
9468         NewIntNo = Intrinsic::x86_mmx_psrl_d;
9469         break;
9470       case Intrinsic::x86_mmx_psrli_q:
9471         NewIntNo = Intrinsic::x86_mmx_psrl_q;
9472         break;
9473       case Intrinsic::x86_mmx_psrai_w:
9474         NewIntNo = Intrinsic::x86_mmx_psra_w;
9475         break;
9476       case Intrinsic::x86_mmx_psrai_d:
9477         NewIntNo = Intrinsic::x86_mmx_psra_d;
9478         break;
9479       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9480       }
9481       break;
9482     }
9483     }
9484
9485     // The vector shift intrinsics with scalars uses 32b shift amounts but
9486     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9487     // to be zero.
9488     SDValue ShOps[4];
9489     ShOps[0] = ShAmt;
9490     ShOps[1] = DAG.getConstant(0, MVT::i32);
9491     if (ShAmtVT == MVT::v4i32) {
9492       ShOps[2] = DAG.getUNDEF(MVT::i32);
9493       ShOps[3] = DAG.getUNDEF(MVT::i32);
9494       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
9495     } else {
9496       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
9497 // FIXME this must be lowered to get rid of the invalid type.
9498     }
9499
9500     EVT VT = Op.getValueType();
9501     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9502     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9503                        DAG.getConstant(NewIntNo, MVT::i32),
9504                        Op.getOperand(1), ShAmt);
9505   }
9506   }
9507 }
9508
9509 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9510                                            SelectionDAG &DAG) const {
9511   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9512   MFI->setReturnAddressIsTaken(true);
9513
9514   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9515   DebugLoc dl = Op.getDebugLoc();
9516
9517   if (Depth > 0) {
9518     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9519     SDValue Offset =
9520       DAG.getConstant(TD->getPointerSize(),
9521                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9522     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9523                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9524                                    FrameAddr, Offset),
9525                        MachinePointerInfo(), false, false, false, 0);
9526   }
9527
9528   // Just load the return address.
9529   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9530   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9531                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9532 }
9533
9534 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9535   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9536   MFI->setFrameAddressIsTaken(true);
9537
9538   EVT VT = Op.getValueType();
9539   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9540   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9541   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9542   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9543   while (Depth--)
9544     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9545                             MachinePointerInfo(),
9546                             false, false, false, 0);
9547   return FrameAddr;
9548 }
9549
9550 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9551                                                      SelectionDAG &DAG) const {
9552   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9553 }
9554
9555 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9556   MachineFunction &MF = DAG.getMachineFunction();
9557   SDValue Chain     = Op.getOperand(0);
9558   SDValue Offset    = Op.getOperand(1);
9559   SDValue Handler   = Op.getOperand(2);
9560   DebugLoc dl       = Op.getDebugLoc();
9561
9562   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9563                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9564                                      getPointerTy());
9565   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9566
9567   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9568                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9569   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9570   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9571                        false, false, 0);
9572   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9573   MF.getRegInfo().addLiveOut(StoreAddrReg);
9574
9575   return DAG.getNode(X86ISD::EH_RETURN, dl,
9576                      MVT::Other,
9577                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9578 }
9579
9580 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9581                                                   SelectionDAG &DAG) const {
9582   return Op.getOperand(0);
9583 }
9584
9585 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9586                                                 SelectionDAG &DAG) const {
9587   SDValue Root = Op.getOperand(0);
9588   SDValue Trmp = Op.getOperand(1); // trampoline
9589   SDValue FPtr = Op.getOperand(2); // nested function
9590   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9591   DebugLoc dl  = Op.getDebugLoc();
9592
9593   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9594
9595   if (Subtarget->is64Bit()) {
9596     SDValue OutChains[6];
9597
9598     // Large code-model.
9599     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9600     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9601
9602     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9603     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9604
9605     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9606
9607     // Load the pointer to the nested function into R11.
9608     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9609     SDValue Addr = Trmp;
9610     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9611                                 Addr, MachinePointerInfo(TrmpAddr),
9612                                 false, false, 0);
9613
9614     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9615                        DAG.getConstant(2, MVT::i64));
9616     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9617                                 MachinePointerInfo(TrmpAddr, 2),
9618                                 false, false, 2);
9619
9620     // Load the 'nest' parameter value into R10.
9621     // R10 is specified in X86CallingConv.td
9622     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9623     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9624                        DAG.getConstant(10, MVT::i64));
9625     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9626                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9627                                 false, false, 0);
9628
9629     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9630                        DAG.getConstant(12, MVT::i64));
9631     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9632                                 MachinePointerInfo(TrmpAddr, 12),
9633                                 false, false, 2);
9634
9635     // Jump to the nested function.
9636     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9637     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9638                        DAG.getConstant(20, MVT::i64));
9639     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9640                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9641                                 false, false, 0);
9642
9643     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9644     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9645                        DAG.getConstant(22, MVT::i64));
9646     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9647                                 MachinePointerInfo(TrmpAddr, 22),
9648                                 false, false, 0);
9649
9650     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9651   } else {
9652     const Function *Func =
9653       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9654     CallingConv::ID CC = Func->getCallingConv();
9655     unsigned NestReg;
9656
9657     switch (CC) {
9658     default:
9659       llvm_unreachable("Unsupported calling convention");
9660     case CallingConv::C:
9661     case CallingConv::X86_StdCall: {
9662       // Pass 'nest' parameter in ECX.
9663       // Must be kept in sync with X86CallingConv.td
9664       NestReg = X86::ECX;
9665
9666       // Check that ECX wasn't needed by an 'inreg' parameter.
9667       FunctionType *FTy = Func->getFunctionType();
9668       const AttrListPtr &Attrs = Func->getAttributes();
9669
9670       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9671         unsigned InRegCount = 0;
9672         unsigned Idx = 1;
9673
9674         for (FunctionType::param_iterator I = FTy->param_begin(),
9675              E = FTy->param_end(); I != E; ++I, ++Idx)
9676           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9677             // FIXME: should only count parameters that are lowered to integers.
9678             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9679
9680         if (InRegCount > 2) {
9681           report_fatal_error("Nest register in use - reduce number of inreg"
9682                              " parameters!");
9683         }
9684       }
9685       break;
9686     }
9687     case CallingConv::X86_FastCall:
9688     case CallingConv::X86_ThisCall:
9689     case CallingConv::Fast:
9690       // Pass 'nest' parameter in EAX.
9691       // Must be kept in sync with X86CallingConv.td
9692       NestReg = X86::EAX;
9693       break;
9694     }
9695
9696     SDValue OutChains[4];
9697     SDValue Addr, Disp;
9698
9699     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9700                        DAG.getConstant(10, MVT::i32));
9701     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9702
9703     // This is storing the opcode for MOV32ri.
9704     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9705     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9706     OutChains[0] = DAG.getStore(Root, dl,
9707                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9708                                 Trmp, MachinePointerInfo(TrmpAddr),
9709                                 false, false, 0);
9710
9711     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9712                        DAG.getConstant(1, MVT::i32));
9713     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9714                                 MachinePointerInfo(TrmpAddr, 1),
9715                                 false, false, 1);
9716
9717     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9718     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9719                        DAG.getConstant(5, MVT::i32));
9720     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9721                                 MachinePointerInfo(TrmpAddr, 5),
9722                                 false, false, 1);
9723
9724     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9725                        DAG.getConstant(6, MVT::i32));
9726     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9727                                 MachinePointerInfo(TrmpAddr, 6),
9728                                 false, false, 1);
9729
9730     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9731   }
9732 }
9733
9734 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9735                                             SelectionDAG &DAG) const {
9736   /*
9737    The rounding mode is in bits 11:10 of FPSR, and has the following
9738    settings:
9739      00 Round to nearest
9740      01 Round to -inf
9741      10 Round to +inf
9742      11 Round to 0
9743
9744   FLT_ROUNDS, on the other hand, expects the following:
9745     -1 Undefined
9746      0 Round to 0
9747      1 Round to nearest
9748      2 Round to +inf
9749      3 Round to -inf
9750
9751   To perform the conversion, we do:
9752     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9753   */
9754
9755   MachineFunction &MF = DAG.getMachineFunction();
9756   const TargetMachine &TM = MF.getTarget();
9757   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9758   unsigned StackAlignment = TFI.getStackAlignment();
9759   EVT VT = Op.getValueType();
9760   DebugLoc DL = Op.getDebugLoc();
9761
9762   // Save FP Control Word to stack slot
9763   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9764   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9765
9766
9767   MachineMemOperand *MMO =
9768    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9769                            MachineMemOperand::MOStore, 2, 2);
9770
9771   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9772   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9773                                           DAG.getVTList(MVT::Other),
9774                                           Ops, 2, MVT::i16, MMO);
9775
9776   // Load FP Control Word from stack slot
9777   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9778                             MachinePointerInfo(), false, false, false, 0);
9779
9780   // Transform as necessary
9781   SDValue CWD1 =
9782     DAG.getNode(ISD::SRL, DL, MVT::i16,
9783                 DAG.getNode(ISD::AND, DL, MVT::i16,
9784                             CWD, DAG.getConstant(0x800, MVT::i16)),
9785                 DAG.getConstant(11, MVT::i8));
9786   SDValue CWD2 =
9787     DAG.getNode(ISD::SRL, DL, MVT::i16,
9788                 DAG.getNode(ISD::AND, DL, MVT::i16,
9789                             CWD, DAG.getConstant(0x400, MVT::i16)),
9790                 DAG.getConstant(9, MVT::i8));
9791
9792   SDValue RetVal =
9793     DAG.getNode(ISD::AND, DL, MVT::i16,
9794                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9795                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9796                             DAG.getConstant(1, MVT::i16)),
9797                 DAG.getConstant(3, MVT::i16));
9798
9799
9800   return DAG.getNode((VT.getSizeInBits() < 16 ?
9801                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9802 }
9803
9804 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9805   EVT VT = Op.getValueType();
9806   EVT OpVT = VT;
9807   unsigned NumBits = VT.getSizeInBits();
9808   DebugLoc dl = Op.getDebugLoc();
9809
9810   Op = Op.getOperand(0);
9811   if (VT == MVT::i8) {
9812     // Zero extend to i32 since there is not an i8 bsr.
9813     OpVT = MVT::i32;
9814     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9815   }
9816
9817   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9818   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9819   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9820
9821   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9822   SDValue Ops[] = {
9823     Op,
9824     DAG.getConstant(NumBits+NumBits-1, OpVT),
9825     DAG.getConstant(X86::COND_E, MVT::i8),
9826     Op.getValue(1)
9827   };
9828   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9829
9830   // Finally xor with NumBits-1.
9831   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9832
9833   if (VT == MVT::i8)
9834     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9835   return Op;
9836 }
9837
9838 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
9839                                                 SelectionDAG &DAG) const {
9840   EVT VT = Op.getValueType();
9841   EVT OpVT = VT;
9842   unsigned NumBits = VT.getSizeInBits();
9843   DebugLoc dl = Op.getDebugLoc();
9844
9845   Op = Op.getOperand(0);
9846   if (VT == MVT::i8) {
9847     // Zero extend to i32 since there is not an i8 bsr.
9848     OpVT = MVT::i32;
9849     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9850   }
9851
9852   // Issue a bsr (scan bits in reverse).
9853   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9854   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9855
9856   // And xor with NumBits-1.
9857   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9858
9859   if (VT == MVT::i8)
9860     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9861   return Op;
9862 }
9863
9864 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
9865   EVT VT = Op.getValueType();
9866   unsigned NumBits = VT.getSizeInBits();
9867   DebugLoc dl = Op.getDebugLoc();
9868   Op = Op.getOperand(0);
9869
9870   // Issue a bsf (scan bits forward) which also sets EFLAGS.
9871   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
9872   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
9873
9874   // If src is zero (i.e. bsf sets ZF), returns NumBits.
9875   SDValue Ops[] = {
9876     Op,
9877     DAG.getConstant(NumBits, VT),
9878     DAG.getConstant(X86::COND_E, MVT::i8),
9879     Op.getValue(1)
9880   };
9881   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
9882 }
9883
9884 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
9885 // ones, and then concatenate the result back.
9886 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
9887   EVT VT = Op.getValueType();
9888
9889   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
9890          "Unsupported value type for operation");
9891
9892   int NumElems = VT.getVectorNumElements();
9893   DebugLoc dl = Op.getDebugLoc();
9894   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
9895   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
9896
9897   // Extract the LHS vectors
9898   SDValue LHS = Op.getOperand(0);
9899   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
9900   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
9901
9902   // Extract the RHS vectors
9903   SDValue RHS = Op.getOperand(1);
9904   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
9905   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
9906
9907   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9908   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9909
9910   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
9911                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
9912                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
9913 }
9914
9915 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
9916   assert(Op.getValueType().getSizeInBits() == 256 &&
9917          Op.getValueType().isInteger() &&
9918          "Only handle AVX 256-bit vector integer operation");
9919   return Lower256IntArith(Op, DAG);
9920 }
9921
9922 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
9923   assert(Op.getValueType().getSizeInBits() == 256 &&
9924          Op.getValueType().isInteger() &&
9925          "Only handle AVX 256-bit vector integer operation");
9926   return Lower256IntArith(Op, DAG);
9927 }
9928
9929 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
9930   EVT VT = Op.getValueType();
9931
9932   // Decompose 256-bit ops into smaller 128-bit ops.
9933   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
9934     return Lower256IntArith(Op, DAG);
9935
9936   DebugLoc dl = Op.getDebugLoc();
9937
9938   SDValue A = Op.getOperand(0);
9939   SDValue B = Op.getOperand(1);
9940
9941   if (VT == MVT::v4i64) {
9942     assert(Subtarget->hasAVX2() && "Lowering v4i64 multiply requires AVX2");
9943
9944     //  ulong2 Ahi = __builtin_ia32_psrlqi256( a, 32);
9945     //  ulong2 Bhi = __builtin_ia32_psrlqi256( b, 32);
9946     //  ulong2 AloBlo = __builtin_ia32_pmuludq256( a, b );
9947     //  ulong2 AloBhi = __builtin_ia32_pmuludq256( a, Bhi );
9948     //  ulong2 AhiBlo = __builtin_ia32_pmuludq256( Ahi, b );
9949     //
9950     //  AloBhi = __builtin_ia32_psllqi256( AloBhi, 32 );
9951     //  AhiBlo = __builtin_ia32_psllqi256( AhiBlo, 32 );
9952     //  return AloBlo + AloBhi + AhiBlo;
9953
9954     SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9955                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9956                          A, DAG.getConstant(32, MVT::i32));
9957     SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9958                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9959                          B, DAG.getConstant(32, MVT::i32));
9960     SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9961                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9962                          A, B);
9963     SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9964                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9965                          A, Bhi);
9966     SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9967                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9968                          Ahi, B);
9969     AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9970                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9971                          AloBhi, DAG.getConstant(32, MVT::i32));
9972     AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9973                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9974                          AhiBlo, DAG.getConstant(32, MVT::i32));
9975     SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
9976     Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
9977     return Res;
9978   }
9979
9980   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
9981
9982   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
9983   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
9984   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
9985   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
9986   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
9987   //
9988   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
9989   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
9990   //  return AloBlo + AloBhi + AhiBlo;
9991
9992   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9993                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9994                        A, DAG.getConstant(32, MVT::i32));
9995   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9996                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9997                        B, DAG.getConstant(32, MVT::i32));
9998   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9999                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10000                        A, B);
10001   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10002                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10003                        A, Bhi);
10004   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10005                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10006                        Ahi, B);
10007   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10008                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10009                        AloBhi, DAG.getConstant(32, MVT::i32));
10010   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10011                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10012                        AhiBlo, DAG.getConstant(32, MVT::i32));
10013   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10014   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10015   return Res;
10016 }
10017
10018 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10019
10020   EVT VT = Op.getValueType();
10021   DebugLoc dl = Op.getDebugLoc();
10022   SDValue R = Op.getOperand(0);
10023   SDValue Amt = Op.getOperand(1);
10024   LLVMContext *Context = DAG.getContext();
10025
10026   if (!Subtarget->hasSSE2())
10027     return SDValue();
10028
10029   // Optimize shl/srl/sra with constant shift amount.
10030   if (isSplatVector(Amt.getNode())) {
10031     SDValue SclrAmt = Amt->getOperand(0);
10032     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10033       uint64_t ShiftAmt = C->getZExtValue();
10034
10035       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SHL) {
10036         // Make a large shift.
10037         SDValue SHL =
10038           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10039                       DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10040                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10041         // Zero out the rightmost bits.
10042         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10043                                                        MVT::i8));
10044         return DAG.getNode(ISD::AND, dl, VT, SHL,
10045                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10046       }
10047
10048       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SHL)
10049        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10050                      DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10051                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10052
10053       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SHL)
10054        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10055                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10056                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10057
10058       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SHL)
10059        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10060                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10061                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10062
10063       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRL) {
10064         // Make a large shift.
10065         SDValue SRL =
10066           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10067                       DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10068                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10069         // Zero out the leftmost bits.
10070         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10071                                                        MVT::i8));
10072         return DAG.getNode(ISD::AND, dl, VT, SRL,
10073                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10074       }
10075
10076       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SRL)
10077        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10078                      DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10079                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10080
10081       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRL)
10082        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10083                      DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
10084                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10085
10086       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRL)
10087        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10088                      DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10089                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10090
10091       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRA)
10092        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10093                      DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10094                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10095
10096       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRA)
10097        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10098                      DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10099                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10100
10101       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRA) {
10102         if (ShiftAmt == 7) {
10103           // R s>> 7  ===  R s< 0
10104           SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
10105           return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10106         }
10107
10108         // R s>> a === ((R u>> a) ^ m) - m
10109         SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10110         SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10111                                                        MVT::i8));
10112         SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10113         Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10114         Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10115         return Res;
10116       }
10117
10118       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10119         if (Op.getOpcode() == ISD::SHL) {
10120           // Make a large shift.
10121           SDValue SHL =
10122             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10123                         DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
10124                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10125           // Zero out the rightmost bits.
10126           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10127                                                          MVT::i8));
10128           return DAG.getNode(ISD::AND, dl, VT, SHL,
10129                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10130         }
10131         if (Op.getOpcode() == ISD::SRL) {
10132           // Make a large shift.
10133           SDValue SRL =
10134             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10135                         DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
10136                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10137           // Zero out the leftmost bits.
10138           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10139                                                          MVT::i8));
10140           return DAG.getNode(ISD::AND, dl, VT, SRL,
10141                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10142         }
10143         if (Op.getOpcode() == ISD::SRA) {
10144           if (ShiftAmt == 7) {
10145             // R s>> 7  ===  R s< 0
10146             SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
10147             return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10148           }
10149
10150           // R s>> a === ((R u>> a) ^ m) - m
10151           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10152           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10153                                                          MVT::i8));
10154           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10155           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10156           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10157           return Res;
10158         }
10159       }
10160     }
10161   }
10162
10163   // Lower SHL with variable shift amount.
10164   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10165     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10166                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10167                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
10168
10169     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
10170
10171     std::vector<Constant*> CV(4, CI);
10172     Constant *C = ConstantVector::get(CV);
10173     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10174     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10175                                  MachinePointerInfo::getConstantPool(),
10176                                  false, false, false, 16);
10177
10178     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10179     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10180     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10181     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10182   }
10183   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10184     assert((Subtarget->hasSSE2() || Subtarget->hasAVX()) &&
10185             "Need SSE2 for pslli/pcmpeq.");
10186
10187     // a = a << 5;
10188     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10189                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10190                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
10191
10192     // Turn 'a' into a mask suitable for VSELECT
10193     SDValue VSelM = DAG.getConstant(0x80, VT);
10194     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10195     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10196                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10197                         OpVSel, VSelM);
10198
10199     SDValue CM1 = DAG.getConstant(0x0f, VT);
10200     SDValue CM2 = DAG.getConstant(0x3f, VT);
10201
10202     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10203     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10204     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10205                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10206                     DAG.getConstant(4, MVT::i32));
10207     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10208
10209     // a += a
10210     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10211     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10212     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10213                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10214                         OpVSel, VSelM);
10215
10216     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10217     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10218     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10219                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10220                     DAG.getConstant(2, MVT::i32));
10221     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10222
10223     // a += a
10224     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10225     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10226     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10227                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10228                         OpVSel, VSelM);
10229
10230     // return VSELECT(r, r+r, a);
10231     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10232                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10233     return R;
10234   }
10235
10236   // Decompose 256-bit shifts into smaller 128-bit shifts.
10237   if (VT.getSizeInBits() == 256) {
10238     int NumElems = VT.getVectorNumElements();
10239     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10240     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10241
10242     // Extract the two vectors
10243     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
10244     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
10245                                      DAG, dl);
10246
10247     // Recreate the shift amount vectors
10248     SDValue Amt1, Amt2;
10249     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10250       // Constant shift amount
10251       SmallVector<SDValue, 4> Amt1Csts;
10252       SmallVector<SDValue, 4> Amt2Csts;
10253       for (int i = 0; i < NumElems/2; ++i)
10254         Amt1Csts.push_back(Amt->getOperand(i));
10255       for (int i = NumElems/2; i < NumElems; ++i)
10256         Amt2Csts.push_back(Amt->getOperand(i));
10257
10258       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10259                                  &Amt1Csts[0], NumElems/2);
10260       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10261                                  &Amt2Csts[0], NumElems/2);
10262     } else {
10263       // Variable shift amount
10264       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
10265       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
10266                                  DAG, dl);
10267     }
10268
10269     // Issue new vector shifts for the smaller types
10270     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10271     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10272
10273     // Concatenate the result back
10274     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10275   }
10276
10277   return SDValue();
10278 }
10279
10280 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10281   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10282   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10283   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10284   // has only one use.
10285   SDNode *N = Op.getNode();
10286   SDValue LHS = N->getOperand(0);
10287   SDValue RHS = N->getOperand(1);
10288   unsigned BaseOp = 0;
10289   unsigned Cond = 0;
10290   DebugLoc DL = Op.getDebugLoc();
10291   switch (Op.getOpcode()) {
10292   default: llvm_unreachable("Unknown ovf instruction!");
10293   case ISD::SADDO:
10294     // A subtract of one will be selected as a INC. Note that INC doesn't
10295     // set CF, so we can't do this for UADDO.
10296     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10297       if (C->isOne()) {
10298         BaseOp = X86ISD::INC;
10299         Cond = X86::COND_O;
10300         break;
10301       }
10302     BaseOp = X86ISD::ADD;
10303     Cond = X86::COND_O;
10304     break;
10305   case ISD::UADDO:
10306     BaseOp = X86ISD::ADD;
10307     Cond = X86::COND_B;
10308     break;
10309   case ISD::SSUBO:
10310     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10311     // set CF, so we can't do this for USUBO.
10312     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10313       if (C->isOne()) {
10314         BaseOp = X86ISD::DEC;
10315         Cond = X86::COND_O;
10316         break;
10317       }
10318     BaseOp = X86ISD::SUB;
10319     Cond = X86::COND_O;
10320     break;
10321   case ISD::USUBO:
10322     BaseOp = X86ISD::SUB;
10323     Cond = X86::COND_B;
10324     break;
10325   case ISD::SMULO:
10326     BaseOp = X86ISD::SMUL;
10327     Cond = X86::COND_O;
10328     break;
10329   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10330     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10331                                  MVT::i32);
10332     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10333
10334     SDValue SetCC =
10335       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10336                   DAG.getConstant(X86::COND_O, MVT::i32),
10337                   SDValue(Sum.getNode(), 2));
10338
10339     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10340   }
10341   }
10342
10343   // Also sets EFLAGS.
10344   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10345   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10346
10347   SDValue SetCC =
10348     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10349                 DAG.getConstant(Cond, MVT::i32),
10350                 SDValue(Sum.getNode(), 1));
10351
10352   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10353 }
10354
10355 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10356                                                   SelectionDAG &DAG) const {
10357   DebugLoc dl = Op.getDebugLoc();
10358   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10359   EVT VT = Op.getValueType();
10360
10361   if (Subtarget->hasSSE2() && VT.isVector()) {
10362     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10363                         ExtraVT.getScalarType().getSizeInBits();
10364     SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10365
10366     unsigned SHLIntrinsicsID = 0;
10367     unsigned SRAIntrinsicsID = 0;
10368     switch (VT.getSimpleVT().SimpleTy) {
10369       default:
10370         return SDValue();
10371       case MVT::v4i32:
10372         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_d;
10373         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_d;
10374         break;
10375       case MVT::v8i16:
10376         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_w;
10377         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_w;
10378         break;
10379       case MVT::v8i32:
10380       case MVT::v16i16:
10381         if (!Subtarget->hasAVX())
10382           return SDValue();
10383         if (!Subtarget->hasAVX2()) {
10384           // needs to be split
10385           int NumElems = VT.getVectorNumElements();
10386           SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10387           SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10388
10389           // Extract the LHS vectors
10390           SDValue LHS = Op.getOperand(0);
10391           SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10392           SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10393
10394           MVT EltVT = VT.getVectorElementType().getSimpleVT();
10395           EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10396
10397           EVT ExtraEltVT = ExtraVT.getVectorElementType();
10398           int ExtraNumElems = ExtraVT.getVectorNumElements();
10399           ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10400                                      ExtraNumElems/2);
10401           SDValue Extra = DAG.getValueType(ExtraVT);
10402
10403           LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10404           LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10405
10406           return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10407         }
10408         if (VT == MVT::v8i32) {
10409           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_d;
10410           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_d;
10411         } else {
10412           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_w;
10413           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_w;
10414         }
10415     }
10416
10417     SDValue Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10418                          DAG.getConstant(SHLIntrinsicsID, MVT::i32),
10419                          Op.getOperand(0), ShAmt);
10420
10421     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10422                        DAG.getConstant(SRAIntrinsicsID, MVT::i32),
10423                        Tmp1, ShAmt);
10424   }
10425
10426   return SDValue();
10427 }
10428
10429
10430 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10431   DebugLoc dl = Op.getDebugLoc();
10432
10433   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10434   // There isn't any reason to disable it if the target processor supports it.
10435   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10436     SDValue Chain = Op.getOperand(0);
10437     SDValue Zero = DAG.getConstant(0, MVT::i32);
10438     SDValue Ops[] = {
10439       DAG.getRegister(X86::ESP, MVT::i32), // Base
10440       DAG.getTargetConstant(1, MVT::i8),   // Scale
10441       DAG.getRegister(0, MVT::i32),        // Index
10442       DAG.getTargetConstant(0, MVT::i32),  // Disp
10443       DAG.getRegister(0, MVT::i32),        // Segment.
10444       Zero,
10445       Chain
10446     };
10447     SDNode *Res =
10448       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10449                           array_lengthof(Ops));
10450     return SDValue(Res, 0);
10451   }
10452
10453   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10454   if (!isDev)
10455     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10456
10457   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10458   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10459   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10460   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10461
10462   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10463   if (!Op1 && !Op2 && !Op3 && Op4)
10464     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10465
10466   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10467   if (Op1 && !Op2 && !Op3 && !Op4)
10468     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10469
10470   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10471   //           (MFENCE)>;
10472   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10473 }
10474
10475 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10476                                              SelectionDAG &DAG) const {
10477   DebugLoc dl = Op.getDebugLoc();
10478   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10479     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10480   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10481     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10482
10483   // The only fence that needs an instruction is a sequentially-consistent
10484   // cross-thread fence.
10485   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10486     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10487     // no-sse2). There isn't any reason to disable it if the target processor
10488     // supports it.
10489     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10490       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10491
10492     SDValue Chain = Op.getOperand(0);
10493     SDValue Zero = DAG.getConstant(0, MVT::i32);
10494     SDValue Ops[] = {
10495       DAG.getRegister(X86::ESP, MVT::i32), // Base
10496       DAG.getTargetConstant(1, MVT::i8),   // Scale
10497       DAG.getRegister(0, MVT::i32),        // Index
10498       DAG.getTargetConstant(0, MVT::i32),  // Disp
10499       DAG.getRegister(0, MVT::i32),        // Segment.
10500       Zero,
10501       Chain
10502     };
10503     SDNode *Res =
10504       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10505                          array_lengthof(Ops));
10506     return SDValue(Res, 0);
10507   }
10508
10509   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10510   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10511 }
10512
10513
10514 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10515   EVT T = Op.getValueType();
10516   DebugLoc DL = Op.getDebugLoc();
10517   unsigned Reg = 0;
10518   unsigned size = 0;
10519   switch(T.getSimpleVT().SimpleTy) {
10520   default:
10521     assert(false && "Invalid value type!");
10522   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10523   case MVT::i16: Reg = X86::AX;  size = 2; break;
10524   case MVT::i32: Reg = X86::EAX; size = 4; break;
10525   case MVT::i64:
10526     assert(Subtarget->is64Bit() && "Node not type legal!");
10527     Reg = X86::RAX; size = 8;
10528     break;
10529   }
10530   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10531                                     Op.getOperand(2), SDValue());
10532   SDValue Ops[] = { cpIn.getValue(0),
10533                     Op.getOperand(1),
10534                     Op.getOperand(3),
10535                     DAG.getTargetConstant(size, MVT::i8),
10536                     cpIn.getValue(1) };
10537   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10538   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10539   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10540                                            Ops, 5, T, MMO);
10541   SDValue cpOut =
10542     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10543   return cpOut;
10544 }
10545
10546 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10547                                                  SelectionDAG &DAG) const {
10548   assert(Subtarget->is64Bit() && "Result not type legalized?");
10549   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10550   SDValue TheChain = Op.getOperand(0);
10551   DebugLoc dl = Op.getDebugLoc();
10552   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10553   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10554   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10555                                    rax.getValue(2));
10556   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10557                             DAG.getConstant(32, MVT::i8));
10558   SDValue Ops[] = {
10559     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10560     rdx.getValue(1)
10561   };
10562   return DAG.getMergeValues(Ops, 2, dl);
10563 }
10564
10565 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10566                                             SelectionDAG &DAG) const {
10567   EVT SrcVT = Op.getOperand(0).getValueType();
10568   EVT DstVT = Op.getValueType();
10569   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
10570          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10571   assert((DstVT == MVT::i64 ||
10572           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10573          "Unexpected custom BITCAST");
10574   // i64 <=> MMX conversions are Legal.
10575   if (SrcVT==MVT::i64 && DstVT.isVector())
10576     return Op;
10577   if (DstVT==MVT::i64 && SrcVT.isVector())
10578     return Op;
10579   // MMX <=> MMX conversions are Legal.
10580   if (SrcVT.isVector() && DstVT.isVector())
10581     return Op;
10582   // All other conversions need to be expanded.
10583   return SDValue();
10584 }
10585
10586 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10587   SDNode *Node = Op.getNode();
10588   DebugLoc dl = Node->getDebugLoc();
10589   EVT T = Node->getValueType(0);
10590   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10591                               DAG.getConstant(0, T), Node->getOperand(2));
10592   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10593                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10594                        Node->getOperand(0),
10595                        Node->getOperand(1), negOp,
10596                        cast<AtomicSDNode>(Node)->getSrcValue(),
10597                        cast<AtomicSDNode>(Node)->getAlignment(),
10598                        cast<AtomicSDNode>(Node)->getOrdering(),
10599                        cast<AtomicSDNode>(Node)->getSynchScope());
10600 }
10601
10602 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10603   SDNode *Node = Op.getNode();
10604   DebugLoc dl = Node->getDebugLoc();
10605   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10606
10607   // Convert seq_cst store -> xchg
10608   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10609   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10610   //        (The only way to get a 16-byte store is cmpxchg16b)
10611   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10612   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10613       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10614     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10615                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10616                                  Node->getOperand(0),
10617                                  Node->getOperand(1), Node->getOperand(2),
10618                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10619                                  cast<AtomicSDNode>(Node)->getOrdering(),
10620                                  cast<AtomicSDNode>(Node)->getSynchScope());
10621     return Swap.getValue(1);
10622   }
10623   // Other atomic stores have a simple pattern.
10624   return Op;
10625 }
10626
10627 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10628   EVT VT = Op.getNode()->getValueType(0);
10629
10630   // Let legalize expand this if it isn't a legal type yet.
10631   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10632     return SDValue();
10633
10634   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10635
10636   unsigned Opc;
10637   bool ExtraOp = false;
10638   switch (Op.getOpcode()) {
10639   default: assert(0 && "Invalid code");
10640   case ISD::ADDC: Opc = X86ISD::ADD; break;
10641   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10642   case ISD::SUBC: Opc = X86ISD::SUB; break;
10643   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10644   }
10645
10646   if (!ExtraOp)
10647     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10648                        Op.getOperand(1));
10649   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10650                      Op.getOperand(1), Op.getOperand(2));
10651 }
10652
10653 /// LowerOperation - Provide custom lowering hooks for some operations.
10654 ///
10655 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10656   switch (Op.getOpcode()) {
10657   default: llvm_unreachable("Should not custom lower this!");
10658   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10659   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10660   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10661   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10662   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10663   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10664   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10665   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10666   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10667   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10668   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10669   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10670   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10671   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10672   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10673   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10674   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10675   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10676   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10677   case ISD::SHL_PARTS:
10678   case ISD::SRA_PARTS:
10679   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10680   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10681   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10682   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10683   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10684   case ISD::FABS:               return LowerFABS(Op, DAG);
10685   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10686   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10687   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10688   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10689   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10690   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10691   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10692   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10693   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10694   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10695   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10696   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10697   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10698   case ISD::FRAME_TO_ARGS_OFFSET:
10699                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10700   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10701   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10702   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10703   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10704   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10705   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10706   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10707   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10708   case ISD::MUL:                return LowerMUL(Op, DAG);
10709   case ISD::SRA:
10710   case ISD::SRL:
10711   case ISD::SHL:                return LowerShift(Op, DAG);
10712   case ISD::SADDO:
10713   case ISD::UADDO:
10714   case ISD::SSUBO:
10715   case ISD::USUBO:
10716   case ISD::SMULO:
10717   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10718   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10719   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10720   case ISD::ADDC:
10721   case ISD::ADDE:
10722   case ISD::SUBC:
10723   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10724   case ISD::ADD:                return LowerADD(Op, DAG);
10725   case ISD::SUB:                return LowerSUB(Op, DAG);
10726   }
10727 }
10728
10729 static void ReplaceATOMIC_LOAD(SDNode *Node,
10730                                   SmallVectorImpl<SDValue> &Results,
10731                                   SelectionDAG &DAG) {
10732   DebugLoc dl = Node->getDebugLoc();
10733   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10734
10735   // Convert wide load -> cmpxchg8b/cmpxchg16b
10736   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10737   //        (The only way to get a 16-byte load is cmpxchg16b)
10738   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10739   SDValue Zero = DAG.getConstant(0, VT);
10740   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10741                                Node->getOperand(0),
10742                                Node->getOperand(1), Zero, Zero,
10743                                cast<AtomicSDNode>(Node)->getMemOperand(),
10744                                cast<AtomicSDNode>(Node)->getOrdering(),
10745                                cast<AtomicSDNode>(Node)->getSynchScope());
10746   Results.push_back(Swap.getValue(0));
10747   Results.push_back(Swap.getValue(1));
10748 }
10749
10750 void X86TargetLowering::
10751 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10752                         SelectionDAG &DAG, unsigned NewOp) const {
10753   DebugLoc dl = Node->getDebugLoc();
10754   assert (Node->getValueType(0) == MVT::i64 &&
10755           "Only know how to expand i64 atomics");
10756
10757   SDValue Chain = Node->getOperand(0);
10758   SDValue In1 = Node->getOperand(1);
10759   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10760                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10761   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10762                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10763   SDValue Ops[] = { Chain, In1, In2L, In2H };
10764   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10765   SDValue Result =
10766     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10767                             cast<MemSDNode>(Node)->getMemOperand());
10768   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10769   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10770   Results.push_back(Result.getValue(2));
10771 }
10772
10773 /// ReplaceNodeResults - Replace a node with an illegal result type
10774 /// with a new node built out of custom code.
10775 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10776                                            SmallVectorImpl<SDValue>&Results,
10777                                            SelectionDAG &DAG) const {
10778   DebugLoc dl = N->getDebugLoc();
10779   switch (N->getOpcode()) {
10780   default:
10781     assert(false && "Do not know how to custom type legalize this operation!");
10782     return;
10783   case ISD::SIGN_EXTEND_INREG:
10784   case ISD::ADDC:
10785   case ISD::ADDE:
10786   case ISD::SUBC:
10787   case ISD::SUBE:
10788     // We don't want to expand or promote these.
10789     return;
10790   case ISD::FP_TO_SINT: {
10791     std::pair<SDValue,SDValue> Vals =
10792         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10793     SDValue FIST = Vals.first, StackSlot = Vals.second;
10794     if (FIST.getNode() != 0) {
10795       EVT VT = N->getValueType(0);
10796       // Return a load from the stack slot.
10797       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10798                                     MachinePointerInfo(), 
10799                                     false, false, false, 0));
10800     }
10801     return;
10802   }
10803   case ISD::READCYCLECOUNTER: {
10804     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10805     SDValue TheChain = N->getOperand(0);
10806     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10807     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10808                                      rd.getValue(1));
10809     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10810                                      eax.getValue(2));
10811     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10812     SDValue Ops[] = { eax, edx };
10813     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10814     Results.push_back(edx.getValue(1));
10815     return;
10816   }
10817   case ISD::ATOMIC_CMP_SWAP: {
10818     EVT T = N->getValueType(0);
10819     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10820     bool Regs64bit = T == MVT::i128;
10821     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10822     SDValue cpInL, cpInH;
10823     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10824                         DAG.getConstant(0, HalfT));
10825     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10826                         DAG.getConstant(1, HalfT));
10827     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10828                              Regs64bit ? X86::RAX : X86::EAX,
10829                              cpInL, SDValue());
10830     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10831                              Regs64bit ? X86::RDX : X86::EDX,
10832                              cpInH, cpInL.getValue(1));
10833     SDValue swapInL, swapInH;
10834     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10835                           DAG.getConstant(0, HalfT));
10836     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10837                           DAG.getConstant(1, HalfT));
10838     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10839                                Regs64bit ? X86::RBX : X86::EBX,
10840                                swapInL, cpInH.getValue(1));
10841     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10842                                Regs64bit ? X86::RCX : X86::ECX, 
10843                                swapInH, swapInL.getValue(1));
10844     SDValue Ops[] = { swapInH.getValue(0),
10845                       N->getOperand(1),
10846                       swapInH.getValue(1) };
10847     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10848     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10849     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10850                                   X86ISD::LCMPXCHG8_DAG;
10851     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10852                                              Ops, 3, T, MMO);
10853     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10854                                         Regs64bit ? X86::RAX : X86::EAX,
10855                                         HalfT, Result.getValue(1));
10856     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10857                                         Regs64bit ? X86::RDX : X86::EDX,
10858                                         HalfT, cpOutL.getValue(2));
10859     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10860     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10861     Results.push_back(cpOutH.getValue(1));
10862     return;
10863   }
10864   case ISD::ATOMIC_LOAD_ADD:
10865     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10866     return;
10867   case ISD::ATOMIC_LOAD_AND:
10868     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10869     return;
10870   case ISD::ATOMIC_LOAD_NAND:
10871     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10872     return;
10873   case ISD::ATOMIC_LOAD_OR:
10874     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10875     return;
10876   case ISD::ATOMIC_LOAD_SUB:
10877     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10878     return;
10879   case ISD::ATOMIC_LOAD_XOR:
10880     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10881     return;
10882   case ISD::ATOMIC_SWAP:
10883     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10884     return;
10885   case ISD::ATOMIC_LOAD:
10886     ReplaceATOMIC_LOAD(N, Results, DAG);
10887   }
10888 }
10889
10890 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10891   switch (Opcode) {
10892   default: return NULL;
10893   case X86ISD::BSF:                return "X86ISD::BSF";
10894   case X86ISD::BSR:                return "X86ISD::BSR";
10895   case X86ISD::SHLD:               return "X86ISD::SHLD";
10896   case X86ISD::SHRD:               return "X86ISD::SHRD";
10897   case X86ISD::FAND:               return "X86ISD::FAND";
10898   case X86ISD::FOR:                return "X86ISD::FOR";
10899   case X86ISD::FXOR:               return "X86ISD::FXOR";
10900   case X86ISD::FSRL:               return "X86ISD::FSRL";
10901   case X86ISD::FILD:               return "X86ISD::FILD";
10902   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10903   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10904   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10905   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10906   case X86ISD::FLD:                return "X86ISD::FLD";
10907   case X86ISD::FST:                return "X86ISD::FST";
10908   case X86ISD::CALL:               return "X86ISD::CALL";
10909   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10910   case X86ISD::BT:                 return "X86ISD::BT";
10911   case X86ISD::CMP:                return "X86ISD::CMP";
10912   case X86ISD::COMI:               return "X86ISD::COMI";
10913   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10914   case X86ISD::SETCC:              return "X86ISD::SETCC";
10915   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10916   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10917   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10918   case X86ISD::CMOV:               return "X86ISD::CMOV";
10919   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10920   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10921   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10922   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10923   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10924   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10925   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10926   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10927   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10928   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10929   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10930   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10931   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10932   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10933   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
10934   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
10935   case X86ISD::HADD:               return "X86ISD::HADD";
10936   case X86ISD::HSUB:               return "X86ISD::HSUB";
10937   case X86ISD::FHADD:              return "X86ISD::FHADD";
10938   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
10939   case X86ISD::FMAX:               return "X86ISD::FMAX";
10940   case X86ISD::FMIN:               return "X86ISD::FMIN";
10941   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10942   case X86ISD::FRCP:               return "X86ISD::FRCP";
10943   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10944   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10945   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10946   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10947   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10948   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10949   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10950   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10951   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
10952   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
10953   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
10954   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
10955   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
10956   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
10957   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
10958   case X86ISD::VSHL:               return "X86ISD::VSHL";
10959   case X86ISD::VSRL:               return "X86ISD::VSRL";
10960   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
10961   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
10962   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
10963   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
10964   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
10965   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
10966   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
10967   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
10968   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
10969   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
10970   case X86ISD::ADD:                return "X86ISD::ADD";
10971   case X86ISD::SUB:                return "X86ISD::SUB";
10972   case X86ISD::ADC:                return "X86ISD::ADC";
10973   case X86ISD::SBB:                return "X86ISD::SBB";
10974   case X86ISD::SMUL:               return "X86ISD::SMUL";
10975   case X86ISD::UMUL:               return "X86ISD::UMUL";
10976   case X86ISD::INC:                return "X86ISD::INC";
10977   case X86ISD::DEC:                return "X86ISD::DEC";
10978   case X86ISD::OR:                 return "X86ISD::OR";
10979   case X86ISD::XOR:                return "X86ISD::XOR";
10980   case X86ISD::AND:                return "X86ISD::AND";
10981   case X86ISD::ANDN:               return "X86ISD::ANDN";
10982   case X86ISD::BLSI:               return "X86ISD::BLSI";
10983   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
10984   case X86ISD::BLSR:               return "X86ISD::BLSR";
10985   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
10986   case X86ISD::PTEST:              return "X86ISD::PTEST";
10987   case X86ISD::TESTP:              return "X86ISD::TESTP";
10988   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
10989   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
10990   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
10991   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
10992   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
10993   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
10994   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
10995   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
10996   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
10997   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
10998   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
10999   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11000   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11001   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11002   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11003   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
11004   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
11005   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11006   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11007   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11008   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11009   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11010   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11011   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11012   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11013   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11014   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11015   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11016   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11017   }
11018 }
11019
11020 // isLegalAddressingMode - Return true if the addressing mode represented
11021 // by AM is legal for this target, for a load/store of the specified type.
11022 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11023                                               Type *Ty) const {
11024   // X86 supports extremely general addressing modes.
11025   CodeModel::Model M = getTargetMachine().getCodeModel();
11026   Reloc::Model R = getTargetMachine().getRelocationModel();
11027
11028   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11029   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11030     return false;
11031
11032   if (AM.BaseGV) {
11033     unsigned GVFlags =
11034       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11035
11036     // If a reference to this global requires an extra load, we can't fold it.
11037     if (isGlobalStubReference(GVFlags))
11038       return false;
11039
11040     // If BaseGV requires a register for the PIC base, we cannot also have a
11041     // BaseReg specified.
11042     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11043       return false;
11044
11045     // If lower 4G is not available, then we must use rip-relative addressing.
11046     if ((M != CodeModel::Small || R != Reloc::Static) &&
11047         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11048       return false;
11049   }
11050
11051   switch (AM.Scale) {
11052   case 0:
11053   case 1:
11054   case 2:
11055   case 4:
11056   case 8:
11057     // These scales always work.
11058     break;
11059   case 3:
11060   case 5:
11061   case 9:
11062     // These scales are formed with basereg+scalereg.  Only accept if there is
11063     // no basereg yet.
11064     if (AM.HasBaseReg)
11065       return false;
11066     break;
11067   default:  // Other stuff never works.
11068     return false;
11069   }
11070
11071   return true;
11072 }
11073
11074
11075 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11076   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11077     return false;
11078   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11079   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11080   if (NumBits1 <= NumBits2)
11081     return false;
11082   return true;
11083 }
11084
11085 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11086   if (!VT1.isInteger() || !VT2.isInteger())
11087     return false;
11088   unsigned NumBits1 = VT1.getSizeInBits();
11089   unsigned NumBits2 = VT2.getSizeInBits();
11090   if (NumBits1 <= NumBits2)
11091     return false;
11092   return true;
11093 }
11094
11095 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11096   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11097   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11098 }
11099
11100 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11101   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11102   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11103 }
11104
11105 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11106   // i16 instructions are longer (0x66 prefix) and potentially slower.
11107   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11108 }
11109
11110 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11111 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11112 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11113 /// are assumed to be legal.
11114 bool
11115 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11116                                       EVT VT) const {
11117   // Very little shuffling can be done for 64-bit vectors right now.
11118   if (VT.getSizeInBits() == 64)
11119     return false;
11120
11121   // FIXME: pshufb, blends, shifts.
11122   return (VT.getVectorNumElements() == 2 ||
11123           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11124           isMOVLMask(M, VT) ||
11125           isSHUFPMask(M, VT) ||
11126           isPSHUFDMask(M, VT) ||
11127           isPSHUFHWMask(M, VT) ||
11128           isPSHUFLWMask(M, VT) ||
11129           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
11130           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11131           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11132           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11133           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11134 }
11135
11136 bool
11137 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11138                                           EVT VT) const {
11139   unsigned NumElts = VT.getVectorNumElements();
11140   // FIXME: This collection of masks seems suspect.
11141   if (NumElts == 2)
11142     return true;
11143   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11144     return (isMOVLMask(Mask, VT)  ||
11145             isCommutedMOVLMask(Mask, VT, true) ||
11146             isSHUFPMask(Mask, VT) ||
11147             isSHUFPMask(Mask, VT, /* Commuted */ true));
11148   }
11149   return false;
11150 }
11151
11152 //===----------------------------------------------------------------------===//
11153 //                           X86 Scheduler Hooks
11154 //===----------------------------------------------------------------------===//
11155
11156 // private utility function
11157 MachineBasicBlock *
11158 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11159                                                        MachineBasicBlock *MBB,
11160                                                        unsigned regOpc,
11161                                                        unsigned immOpc,
11162                                                        unsigned LoadOpc,
11163                                                        unsigned CXchgOpc,
11164                                                        unsigned notOpc,
11165                                                        unsigned EAXreg,
11166                                                        TargetRegisterClass *RC,
11167                                                        bool invSrc) const {
11168   // For the atomic bitwise operator, we generate
11169   //   thisMBB:
11170   //   newMBB:
11171   //     ld  t1 = [bitinstr.addr]
11172   //     op  t2 = t1, [bitinstr.val]
11173   //     mov EAX = t1
11174   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11175   //     bz  newMBB
11176   //     fallthrough -->nextMBB
11177   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11178   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11179   MachineFunction::iterator MBBIter = MBB;
11180   ++MBBIter;
11181
11182   /// First build the CFG
11183   MachineFunction *F = MBB->getParent();
11184   MachineBasicBlock *thisMBB = MBB;
11185   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11186   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11187   F->insert(MBBIter, newMBB);
11188   F->insert(MBBIter, nextMBB);
11189
11190   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11191   nextMBB->splice(nextMBB->begin(), thisMBB,
11192                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11193                   thisMBB->end());
11194   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11195
11196   // Update thisMBB to fall through to newMBB
11197   thisMBB->addSuccessor(newMBB);
11198
11199   // newMBB jumps to itself and fall through to nextMBB
11200   newMBB->addSuccessor(nextMBB);
11201   newMBB->addSuccessor(newMBB);
11202
11203   // Insert instructions into newMBB based on incoming instruction
11204   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11205          "unexpected number of operands");
11206   DebugLoc dl = bInstr->getDebugLoc();
11207   MachineOperand& destOper = bInstr->getOperand(0);
11208   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11209   int numArgs = bInstr->getNumOperands() - 1;
11210   for (int i=0; i < numArgs; ++i)
11211     argOpers[i] = &bInstr->getOperand(i+1);
11212
11213   // x86 address has 4 operands: base, index, scale, and displacement
11214   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11215   int valArgIndx = lastAddrIndx + 1;
11216
11217   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11218   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11219   for (int i=0; i <= lastAddrIndx; ++i)
11220     (*MIB).addOperand(*argOpers[i]);
11221
11222   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
11223   if (invSrc) {
11224     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
11225   }
11226   else
11227     tt = t1;
11228
11229   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11230   assert((argOpers[valArgIndx]->isReg() ||
11231           argOpers[valArgIndx]->isImm()) &&
11232          "invalid operand");
11233   if (argOpers[valArgIndx]->isReg())
11234     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11235   else
11236     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11237   MIB.addReg(tt);
11238   (*MIB).addOperand(*argOpers[valArgIndx]);
11239
11240   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11241   MIB.addReg(t1);
11242
11243   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11244   for (int i=0; i <= lastAddrIndx; ++i)
11245     (*MIB).addOperand(*argOpers[i]);
11246   MIB.addReg(t2);
11247   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11248   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11249                     bInstr->memoperands_end());
11250
11251   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11252   MIB.addReg(EAXreg);
11253
11254   // insert branch
11255   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11256
11257   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11258   return nextMBB;
11259 }
11260
11261 // private utility function:  64 bit atomics on 32 bit host.
11262 MachineBasicBlock *
11263 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11264                                                        MachineBasicBlock *MBB,
11265                                                        unsigned regOpcL,
11266                                                        unsigned regOpcH,
11267                                                        unsigned immOpcL,
11268                                                        unsigned immOpcH,
11269                                                        bool invSrc) const {
11270   // For the atomic bitwise operator, we generate
11271   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11272   //     ld t1,t2 = [bitinstr.addr]
11273   //   newMBB:
11274   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11275   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11276   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11277   //     mov ECX, EBX <- t5, t6
11278   //     mov EAX, EDX <- t1, t2
11279   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11280   //     mov t3, t4 <- EAX, EDX
11281   //     bz  newMBB
11282   //     result in out1, out2
11283   //     fallthrough -->nextMBB
11284
11285   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11286   const unsigned LoadOpc = X86::MOV32rm;
11287   const unsigned NotOpc = X86::NOT32r;
11288   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11289   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11290   MachineFunction::iterator MBBIter = MBB;
11291   ++MBBIter;
11292
11293   /// First build the CFG
11294   MachineFunction *F = MBB->getParent();
11295   MachineBasicBlock *thisMBB = MBB;
11296   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11297   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11298   F->insert(MBBIter, newMBB);
11299   F->insert(MBBIter, nextMBB);
11300
11301   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11302   nextMBB->splice(nextMBB->begin(), thisMBB,
11303                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11304                   thisMBB->end());
11305   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11306
11307   // Update thisMBB to fall through to newMBB
11308   thisMBB->addSuccessor(newMBB);
11309
11310   // newMBB jumps to itself and fall through to nextMBB
11311   newMBB->addSuccessor(nextMBB);
11312   newMBB->addSuccessor(newMBB);
11313
11314   DebugLoc dl = bInstr->getDebugLoc();
11315   // Insert instructions into newMBB based on incoming instruction
11316   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11317   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11318          "unexpected number of operands");
11319   MachineOperand& dest1Oper = bInstr->getOperand(0);
11320   MachineOperand& dest2Oper = bInstr->getOperand(1);
11321   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11322   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11323     argOpers[i] = &bInstr->getOperand(i+2);
11324
11325     // We use some of the operands multiple times, so conservatively just
11326     // clear any kill flags that might be present.
11327     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11328       argOpers[i]->setIsKill(false);
11329   }
11330
11331   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11332   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11333
11334   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11335   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11336   for (int i=0; i <= lastAddrIndx; ++i)
11337     (*MIB).addOperand(*argOpers[i]);
11338   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11339   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11340   // add 4 to displacement.
11341   for (int i=0; i <= lastAddrIndx-2; ++i)
11342     (*MIB).addOperand(*argOpers[i]);
11343   MachineOperand newOp3 = *(argOpers[3]);
11344   if (newOp3.isImm())
11345     newOp3.setImm(newOp3.getImm()+4);
11346   else
11347     newOp3.setOffset(newOp3.getOffset()+4);
11348   (*MIB).addOperand(newOp3);
11349   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11350
11351   // t3/4 are defined later, at the bottom of the loop
11352   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11353   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11354   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11355     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11356   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11357     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11358
11359   // The subsequent operations should be using the destination registers of
11360   //the PHI instructions.
11361   if (invSrc) {
11362     t1 = F->getRegInfo().createVirtualRegister(RC);
11363     t2 = F->getRegInfo().createVirtualRegister(RC);
11364     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11365     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11366   } else {
11367     t1 = dest1Oper.getReg();
11368     t2 = dest2Oper.getReg();
11369   }
11370
11371   int valArgIndx = lastAddrIndx + 1;
11372   assert((argOpers[valArgIndx]->isReg() ||
11373           argOpers[valArgIndx]->isImm()) &&
11374          "invalid operand");
11375   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11376   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11377   if (argOpers[valArgIndx]->isReg())
11378     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11379   else
11380     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11381   if (regOpcL != X86::MOV32rr)
11382     MIB.addReg(t1);
11383   (*MIB).addOperand(*argOpers[valArgIndx]);
11384   assert(argOpers[valArgIndx + 1]->isReg() ==
11385          argOpers[valArgIndx]->isReg());
11386   assert(argOpers[valArgIndx + 1]->isImm() ==
11387          argOpers[valArgIndx]->isImm());
11388   if (argOpers[valArgIndx + 1]->isReg())
11389     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11390   else
11391     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11392   if (regOpcH != X86::MOV32rr)
11393     MIB.addReg(t2);
11394   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11395
11396   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11397   MIB.addReg(t1);
11398   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11399   MIB.addReg(t2);
11400
11401   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11402   MIB.addReg(t5);
11403   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11404   MIB.addReg(t6);
11405
11406   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11407   for (int i=0; i <= lastAddrIndx; ++i)
11408     (*MIB).addOperand(*argOpers[i]);
11409
11410   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11411   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11412                     bInstr->memoperands_end());
11413
11414   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11415   MIB.addReg(X86::EAX);
11416   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11417   MIB.addReg(X86::EDX);
11418
11419   // insert branch
11420   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11421
11422   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11423   return nextMBB;
11424 }
11425
11426 // private utility function
11427 MachineBasicBlock *
11428 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11429                                                       MachineBasicBlock *MBB,
11430                                                       unsigned cmovOpc) const {
11431   // For the atomic min/max operator, we generate
11432   //   thisMBB:
11433   //   newMBB:
11434   //     ld t1 = [min/max.addr]
11435   //     mov t2 = [min/max.val]
11436   //     cmp  t1, t2
11437   //     cmov[cond] t2 = t1
11438   //     mov EAX = t1
11439   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11440   //     bz   newMBB
11441   //     fallthrough -->nextMBB
11442   //
11443   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11444   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11445   MachineFunction::iterator MBBIter = MBB;
11446   ++MBBIter;
11447
11448   /// First build the CFG
11449   MachineFunction *F = MBB->getParent();
11450   MachineBasicBlock *thisMBB = MBB;
11451   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11452   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11453   F->insert(MBBIter, newMBB);
11454   F->insert(MBBIter, nextMBB);
11455
11456   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11457   nextMBB->splice(nextMBB->begin(), thisMBB,
11458                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11459                   thisMBB->end());
11460   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11461
11462   // Update thisMBB to fall through to newMBB
11463   thisMBB->addSuccessor(newMBB);
11464
11465   // newMBB jumps to newMBB and fall through to nextMBB
11466   newMBB->addSuccessor(nextMBB);
11467   newMBB->addSuccessor(newMBB);
11468
11469   DebugLoc dl = mInstr->getDebugLoc();
11470   // Insert instructions into newMBB based on incoming instruction
11471   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11472          "unexpected number of operands");
11473   MachineOperand& destOper = mInstr->getOperand(0);
11474   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11475   int numArgs = mInstr->getNumOperands() - 1;
11476   for (int i=0; i < numArgs; ++i)
11477     argOpers[i] = &mInstr->getOperand(i+1);
11478
11479   // x86 address has 4 operands: base, index, scale, and displacement
11480   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11481   int valArgIndx = lastAddrIndx + 1;
11482
11483   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11484   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11485   for (int i=0; i <= lastAddrIndx; ++i)
11486     (*MIB).addOperand(*argOpers[i]);
11487
11488   // We only support register and immediate values
11489   assert((argOpers[valArgIndx]->isReg() ||
11490           argOpers[valArgIndx]->isImm()) &&
11491          "invalid operand");
11492
11493   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11494   if (argOpers[valArgIndx]->isReg())
11495     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11496   else
11497     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11498   (*MIB).addOperand(*argOpers[valArgIndx]);
11499
11500   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11501   MIB.addReg(t1);
11502
11503   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11504   MIB.addReg(t1);
11505   MIB.addReg(t2);
11506
11507   // Generate movc
11508   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11509   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11510   MIB.addReg(t2);
11511   MIB.addReg(t1);
11512
11513   // Cmp and exchange if none has modified the memory location
11514   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11515   for (int i=0; i <= lastAddrIndx; ++i)
11516     (*MIB).addOperand(*argOpers[i]);
11517   MIB.addReg(t3);
11518   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11519   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11520                     mInstr->memoperands_end());
11521
11522   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11523   MIB.addReg(X86::EAX);
11524
11525   // insert branch
11526   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11527
11528   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11529   return nextMBB;
11530 }
11531
11532 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11533 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11534 // in the .td file.
11535 MachineBasicBlock *
11536 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11537                             unsigned numArgs, bool memArg) const {
11538   assert(Subtarget->hasSSE42() &&
11539          "Target must have SSE4.2 or AVX features enabled");
11540
11541   DebugLoc dl = MI->getDebugLoc();
11542   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11543   unsigned Opc;
11544   if (!Subtarget->hasAVX()) {
11545     if (memArg)
11546       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11547     else
11548       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11549   } else {
11550     if (memArg)
11551       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11552     else
11553       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11554   }
11555
11556   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11557   for (unsigned i = 0; i < numArgs; ++i) {
11558     MachineOperand &Op = MI->getOperand(i+1);
11559     if (!(Op.isReg() && Op.isImplicit()))
11560       MIB.addOperand(Op);
11561   }
11562   BuildMI(*BB, MI, dl,
11563     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11564              MI->getOperand(0).getReg())
11565     .addReg(X86::XMM0);
11566
11567   MI->eraseFromParent();
11568   return BB;
11569 }
11570
11571 MachineBasicBlock *
11572 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11573   DebugLoc dl = MI->getDebugLoc();
11574   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11575
11576   // Address into RAX/EAX, other two args into ECX, EDX.
11577   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11578   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11579   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11580   for (int i = 0; i < X86::AddrNumOperands; ++i)
11581     MIB.addOperand(MI->getOperand(i));
11582
11583   unsigned ValOps = X86::AddrNumOperands;
11584   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11585     .addReg(MI->getOperand(ValOps).getReg());
11586   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11587     .addReg(MI->getOperand(ValOps+1).getReg());
11588
11589   // The instruction doesn't actually take any operands though.
11590   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11591
11592   MI->eraseFromParent(); // The pseudo is gone now.
11593   return BB;
11594 }
11595
11596 MachineBasicBlock *
11597 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11598   DebugLoc dl = MI->getDebugLoc();
11599   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11600
11601   // First arg in ECX, the second in EAX.
11602   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11603     .addReg(MI->getOperand(0).getReg());
11604   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11605     .addReg(MI->getOperand(1).getReg());
11606
11607   // The instruction doesn't actually take any operands though.
11608   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11609
11610   MI->eraseFromParent(); // The pseudo is gone now.
11611   return BB;
11612 }
11613
11614 MachineBasicBlock *
11615 X86TargetLowering::EmitVAARG64WithCustomInserter(
11616                    MachineInstr *MI,
11617                    MachineBasicBlock *MBB) const {
11618   // Emit va_arg instruction on X86-64.
11619
11620   // Operands to this pseudo-instruction:
11621   // 0  ) Output        : destination address (reg)
11622   // 1-5) Input         : va_list address (addr, i64mem)
11623   // 6  ) ArgSize       : Size (in bytes) of vararg type
11624   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11625   // 8  ) Align         : Alignment of type
11626   // 9  ) EFLAGS (implicit-def)
11627
11628   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11629   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11630
11631   unsigned DestReg = MI->getOperand(0).getReg();
11632   MachineOperand &Base = MI->getOperand(1);
11633   MachineOperand &Scale = MI->getOperand(2);
11634   MachineOperand &Index = MI->getOperand(3);
11635   MachineOperand &Disp = MI->getOperand(4);
11636   MachineOperand &Segment = MI->getOperand(5);
11637   unsigned ArgSize = MI->getOperand(6).getImm();
11638   unsigned ArgMode = MI->getOperand(7).getImm();
11639   unsigned Align = MI->getOperand(8).getImm();
11640
11641   // Memory Reference
11642   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11643   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11644   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11645
11646   // Machine Information
11647   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11648   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11649   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11650   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11651   DebugLoc DL = MI->getDebugLoc();
11652
11653   // struct va_list {
11654   //   i32   gp_offset
11655   //   i32   fp_offset
11656   //   i64   overflow_area (address)
11657   //   i64   reg_save_area (address)
11658   // }
11659   // sizeof(va_list) = 24
11660   // alignment(va_list) = 8
11661
11662   unsigned TotalNumIntRegs = 6;
11663   unsigned TotalNumXMMRegs = 8;
11664   bool UseGPOffset = (ArgMode == 1);
11665   bool UseFPOffset = (ArgMode == 2);
11666   unsigned MaxOffset = TotalNumIntRegs * 8 +
11667                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11668
11669   /* Align ArgSize to a multiple of 8 */
11670   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11671   bool NeedsAlign = (Align > 8);
11672
11673   MachineBasicBlock *thisMBB = MBB;
11674   MachineBasicBlock *overflowMBB;
11675   MachineBasicBlock *offsetMBB;
11676   MachineBasicBlock *endMBB;
11677
11678   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11679   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11680   unsigned OffsetReg = 0;
11681
11682   if (!UseGPOffset && !UseFPOffset) {
11683     // If we only pull from the overflow region, we don't create a branch.
11684     // We don't need to alter control flow.
11685     OffsetDestReg = 0; // unused
11686     OverflowDestReg = DestReg;
11687
11688     offsetMBB = NULL;
11689     overflowMBB = thisMBB;
11690     endMBB = thisMBB;
11691   } else {
11692     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11693     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11694     // If not, pull from overflow_area. (branch to overflowMBB)
11695     //
11696     //       thisMBB
11697     //         |     .
11698     //         |        .
11699     //     offsetMBB   overflowMBB
11700     //         |        .
11701     //         |     .
11702     //        endMBB
11703
11704     // Registers for the PHI in endMBB
11705     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11706     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11707
11708     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11709     MachineFunction *MF = MBB->getParent();
11710     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11711     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11712     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11713
11714     MachineFunction::iterator MBBIter = MBB;
11715     ++MBBIter;
11716
11717     // Insert the new basic blocks
11718     MF->insert(MBBIter, offsetMBB);
11719     MF->insert(MBBIter, overflowMBB);
11720     MF->insert(MBBIter, endMBB);
11721
11722     // Transfer the remainder of MBB and its successor edges to endMBB.
11723     endMBB->splice(endMBB->begin(), thisMBB,
11724                     llvm::next(MachineBasicBlock::iterator(MI)),
11725                     thisMBB->end());
11726     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11727
11728     // Make offsetMBB and overflowMBB successors of thisMBB
11729     thisMBB->addSuccessor(offsetMBB);
11730     thisMBB->addSuccessor(overflowMBB);
11731
11732     // endMBB is a successor of both offsetMBB and overflowMBB
11733     offsetMBB->addSuccessor(endMBB);
11734     overflowMBB->addSuccessor(endMBB);
11735
11736     // Load the offset value into a register
11737     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11738     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11739       .addOperand(Base)
11740       .addOperand(Scale)
11741       .addOperand(Index)
11742       .addDisp(Disp, UseFPOffset ? 4 : 0)
11743       .addOperand(Segment)
11744       .setMemRefs(MMOBegin, MMOEnd);
11745
11746     // Check if there is enough room left to pull this argument.
11747     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11748       .addReg(OffsetReg)
11749       .addImm(MaxOffset + 8 - ArgSizeA8);
11750
11751     // Branch to "overflowMBB" if offset >= max
11752     // Fall through to "offsetMBB" otherwise
11753     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11754       .addMBB(overflowMBB);
11755   }
11756
11757   // In offsetMBB, emit code to use the reg_save_area.
11758   if (offsetMBB) {
11759     assert(OffsetReg != 0);
11760
11761     // Read the reg_save_area address.
11762     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11763     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11764       .addOperand(Base)
11765       .addOperand(Scale)
11766       .addOperand(Index)
11767       .addDisp(Disp, 16)
11768       .addOperand(Segment)
11769       .setMemRefs(MMOBegin, MMOEnd);
11770
11771     // Zero-extend the offset
11772     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11773       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11774         .addImm(0)
11775         .addReg(OffsetReg)
11776         .addImm(X86::sub_32bit);
11777
11778     // Add the offset to the reg_save_area to get the final address.
11779     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11780       .addReg(OffsetReg64)
11781       .addReg(RegSaveReg);
11782
11783     // Compute the offset for the next argument
11784     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11785     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11786       .addReg(OffsetReg)
11787       .addImm(UseFPOffset ? 16 : 8);
11788
11789     // Store it back into the va_list.
11790     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11791       .addOperand(Base)
11792       .addOperand(Scale)
11793       .addOperand(Index)
11794       .addDisp(Disp, UseFPOffset ? 4 : 0)
11795       .addOperand(Segment)
11796       .addReg(NextOffsetReg)
11797       .setMemRefs(MMOBegin, MMOEnd);
11798
11799     // Jump to endMBB
11800     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11801       .addMBB(endMBB);
11802   }
11803
11804   //
11805   // Emit code to use overflow area
11806   //
11807
11808   // Load the overflow_area address into a register.
11809   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11810   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11811     .addOperand(Base)
11812     .addOperand(Scale)
11813     .addOperand(Index)
11814     .addDisp(Disp, 8)
11815     .addOperand(Segment)
11816     .setMemRefs(MMOBegin, MMOEnd);
11817
11818   // If we need to align it, do so. Otherwise, just copy the address
11819   // to OverflowDestReg.
11820   if (NeedsAlign) {
11821     // Align the overflow address
11822     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11823     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11824
11825     // aligned_addr = (addr + (align-1)) & ~(align-1)
11826     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11827       .addReg(OverflowAddrReg)
11828       .addImm(Align-1);
11829
11830     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11831       .addReg(TmpReg)
11832       .addImm(~(uint64_t)(Align-1));
11833   } else {
11834     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11835       .addReg(OverflowAddrReg);
11836   }
11837
11838   // Compute the next overflow address after this argument.
11839   // (the overflow address should be kept 8-byte aligned)
11840   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11841   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11842     .addReg(OverflowDestReg)
11843     .addImm(ArgSizeA8);
11844
11845   // Store the new overflow address.
11846   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11847     .addOperand(Base)
11848     .addOperand(Scale)
11849     .addOperand(Index)
11850     .addDisp(Disp, 8)
11851     .addOperand(Segment)
11852     .addReg(NextAddrReg)
11853     .setMemRefs(MMOBegin, MMOEnd);
11854
11855   // If we branched, emit the PHI to the front of endMBB.
11856   if (offsetMBB) {
11857     BuildMI(*endMBB, endMBB->begin(), DL,
11858             TII->get(X86::PHI), DestReg)
11859       .addReg(OffsetDestReg).addMBB(offsetMBB)
11860       .addReg(OverflowDestReg).addMBB(overflowMBB);
11861   }
11862
11863   // Erase the pseudo instruction
11864   MI->eraseFromParent();
11865
11866   return endMBB;
11867 }
11868
11869 MachineBasicBlock *
11870 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11871                                                  MachineInstr *MI,
11872                                                  MachineBasicBlock *MBB) const {
11873   // Emit code to save XMM registers to the stack. The ABI says that the
11874   // number of registers to save is given in %al, so it's theoretically
11875   // possible to do an indirect jump trick to avoid saving all of them,
11876   // however this code takes a simpler approach and just executes all
11877   // of the stores if %al is non-zero. It's less code, and it's probably
11878   // easier on the hardware branch predictor, and stores aren't all that
11879   // expensive anyway.
11880
11881   // Create the new basic blocks. One block contains all the XMM stores,
11882   // and one block is the final destination regardless of whether any
11883   // stores were performed.
11884   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11885   MachineFunction *F = MBB->getParent();
11886   MachineFunction::iterator MBBIter = MBB;
11887   ++MBBIter;
11888   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11889   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11890   F->insert(MBBIter, XMMSaveMBB);
11891   F->insert(MBBIter, EndMBB);
11892
11893   // Transfer the remainder of MBB and its successor edges to EndMBB.
11894   EndMBB->splice(EndMBB->begin(), MBB,
11895                  llvm::next(MachineBasicBlock::iterator(MI)),
11896                  MBB->end());
11897   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11898
11899   // The original block will now fall through to the XMM save block.
11900   MBB->addSuccessor(XMMSaveMBB);
11901   // The XMMSaveMBB will fall through to the end block.
11902   XMMSaveMBB->addSuccessor(EndMBB);
11903
11904   // Now add the instructions.
11905   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11906   DebugLoc DL = MI->getDebugLoc();
11907
11908   unsigned CountReg = MI->getOperand(0).getReg();
11909   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11910   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11911
11912   if (!Subtarget->isTargetWin64()) {
11913     // If %al is 0, branch around the XMM save block.
11914     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11915     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11916     MBB->addSuccessor(EndMBB);
11917   }
11918
11919   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11920   // In the XMM save block, save all the XMM argument registers.
11921   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11922     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11923     MachineMemOperand *MMO =
11924       F->getMachineMemOperand(
11925           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11926         MachineMemOperand::MOStore,
11927         /*Size=*/16, /*Align=*/16);
11928     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11929       .addFrameIndex(RegSaveFrameIndex)
11930       .addImm(/*Scale=*/1)
11931       .addReg(/*IndexReg=*/0)
11932       .addImm(/*Disp=*/Offset)
11933       .addReg(/*Segment=*/0)
11934       .addReg(MI->getOperand(i).getReg())
11935       .addMemOperand(MMO);
11936   }
11937
11938   MI->eraseFromParent();   // The pseudo instruction is gone now.
11939
11940   return EndMBB;
11941 }
11942
11943 MachineBasicBlock *
11944 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
11945                                      MachineBasicBlock *BB) const {
11946   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11947   DebugLoc DL = MI->getDebugLoc();
11948
11949   // To "insert" a SELECT_CC instruction, we actually have to insert the
11950   // diamond control-flow pattern.  The incoming instruction knows the
11951   // destination vreg to set, the condition code register to branch on, the
11952   // true/false values to select between, and a branch opcode to use.
11953   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11954   MachineFunction::iterator It = BB;
11955   ++It;
11956
11957   //  thisMBB:
11958   //  ...
11959   //   TrueVal = ...
11960   //   cmpTY ccX, r1, r2
11961   //   bCC copy1MBB
11962   //   fallthrough --> copy0MBB
11963   MachineBasicBlock *thisMBB = BB;
11964   MachineFunction *F = BB->getParent();
11965   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
11966   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
11967   F->insert(It, copy0MBB);
11968   F->insert(It, sinkMBB);
11969
11970   // If the EFLAGS register isn't dead in the terminator, then claim that it's
11971   // live into the sink and copy blocks.
11972   if (!MI->killsRegister(X86::EFLAGS)) {
11973     copy0MBB->addLiveIn(X86::EFLAGS);
11974     sinkMBB->addLiveIn(X86::EFLAGS);
11975   }
11976
11977   // Transfer the remainder of BB and its successor edges to sinkMBB.
11978   sinkMBB->splice(sinkMBB->begin(), BB,
11979                   llvm::next(MachineBasicBlock::iterator(MI)),
11980                   BB->end());
11981   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
11982
11983   // Add the true and fallthrough blocks as its successors.
11984   BB->addSuccessor(copy0MBB);
11985   BB->addSuccessor(sinkMBB);
11986
11987   // Create the conditional branch instruction.
11988   unsigned Opc =
11989     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
11990   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
11991
11992   //  copy0MBB:
11993   //   %FalseValue = ...
11994   //   # fallthrough to sinkMBB
11995   copy0MBB->addSuccessor(sinkMBB);
11996
11997   //  sinkMBB:
11998   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
11999   //  ...
12000   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12001           TII->get(X86::PHI), MI->getOperand(0).getReg())
12002     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12003     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12004
12005   MI->eraseFromParent();   // The pseudo instruction is gone now.
12006   return sinkMBB;
12007 }
12008
12009 MachineBasicBlock *
12010 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12011                                         bool Is64Bit) const {
12012   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12013   DebugLoc DL = MI->getDebugLoc();
12014   MachineFunction *MF = BB->getParent();
12015   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12016
12017   assert(getTargetMachine().Options.EnableSegmentedStacks);
12018
12019   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12020   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12021
12022   // BB:
12023   //  ... [Till the alloca]
12024   // If stacklet is not large enough, jump to mallocMBB
12025   //
12026   // bumpMBB:
12027   //  Allocate by subtracting from RSP
12028   //  Jump to continueMBB
12029   //
12030   // mallocMBB:
12031   //  Allocate by call to runtime
12032   //
12033   // continueMBB:
12034   //  ...
12035   //  [rest of original BB]
12036   //
12037
12038   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12039   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12040   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12041
12042   MachineRegisterInfo &MRI = MF->getRegInfo();
12043   const TargetRegisterClass *AddrRegClass =
12044     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12045
12046   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12047     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12048     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12049     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12050     sizeVReg = MI->getOperand(1).getReg(),
12051     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12052
12053   MachineFunction::iterator MBBIter = BB;
12054   ++MBBIter;
12055
12056   MF->insert(MBBIter, bumpMBB);
12057   MF->insert(MBBIter, mallocMBB);
12058   MF->insert(MBBIter, continueMBB);
12059
12060   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12061                       (MachineBasicBlock::iterator(MI)), BB->end());
12062   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12063
12064   // Add code to the main basic block to check if the stack limit has been hit,
12065   // and if so, jump to mallocMBB otherwise to bumpMBB.
12066   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12067   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12068     .addReg(tmpSPVReg).addReg(sizeVReg);
12069   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12070     .addReg(0).addImm(0).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12071     .addReg(SPLimitVReg);
12072   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12073
12074   // bumpMBB simply decreases the stack pointer, since we know the current
12075   // stacklet has enough space.
12076   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12077     .addReg(SPLimitVReg);
12078   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12079     .addReg(SPLimitVReg);
12080   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12081
12082   // Calls into a routine in libgcc to allocate more space from the heap.
12083   if (Is64Bit) {
12084     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12085       .addReg(sizeVReg);
12086     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12087     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
12088   } else {
12089     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12090       .addImm(12);
12091     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12092     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12093       .addExternalSymbol("__morestack_allocate_stack_space");
12094   }
12095
12096   if (!Is64Bit)
12097     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12098       .addImm(16);
12099
12100   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12101     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12102   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12103
12104   // Set up the CFG correctly.
12105   BB->addSuccessor(bumpMBB);
12106   BB->addSuccessor(mallocMBB);
12107   mallocMBB->addSuccessor(continueMBB);
12108   bumpMBB->addSuccessor(continueMBB);
12109
12110   // Take care of the PHI nodes.
12111   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12112           MI->getOperand(0).getReg())
12113     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12114     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12115
12116   // Delete the original pseudo instruction.
12117   MI->eraseFromParent();
12118
12119   // And we're done.
12120   return continueMBB;
12121 }
12122
12123 MachineBasicBlock *
12124 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12125                                           MachineBasicBlock *BB) const {
12126   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12127   DebugLoc DL = MI->getDebugLoc();
12128
12129   assert(!Subtarget->isTargetEnvMacho());
12130
12131   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12132   // non-trivial part is impdef of ESP.
12133
12134   if (Subtarget->isTargetWin64()) {
12135     if (Subtarget->isTargetCygMing()) {
12136       // ___chkstk(Mingw64):
12137       // Clobbers R10, R11, RAX and EFLAGS.
12138       // Updates RSP.
12139       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12140         .addExternalSymbol("___chkstk")
12141         .addReg(X86::RAX, RegState::Implicit)
12142         .addReg(X86::RSP, RegState::Implicit)
12143         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12144         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12145         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12146     } else {
12147       // __chkstk(MSVCRT): does not update stack pointer.
12148       // Clobbers R10, R11 and EFLAGS.
12149       // FIXME: RAX(allocated size) might be reused and not killed.
12150       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12151         .addExternalSymbol("__chkstk")
12152         .addReg(X86::RAX, RegState::Implicit)
12153         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12154       // RAX has the offset to subtracted from RSP.
12155       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12156         .addReg(X86::RSP)
12157         .addReg(X86::RAX);
12158     }
12159   } else {
12160     const char *StackProbeSymbol =
12161       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12162
12163     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12164       .addExternalSymbol(StackProbeSymbol)
12165       .addReg(X86::EAX, RegState::Implicit)
12166       .addReg(X86::ESP, RegState::Implicit)
12167       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12168       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12169       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12170   }
12171
12172   MI->eraseFromParent();   // The pseudo instruction is gone now.
12173   return BB;
12174 }
12175
12176 MachineBasicBlock *
12177 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12178                                       MachineBasicBlock *BB) const {
12179   // This is pretty easy.  We're taking the value that we received from
12180   // our load from the relocation, sticking it in either RDI (x86-64)
12181   // or EAX and doing an indirect call.  The return value will then
12182   // be in the normal return register.
12183   const X86InstrInfo *TII
12184     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12185   DebugLoc DL = MI->getDebugLoc();
12186   MachineFunction *F = BB->getParent();
12187
12188   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12189   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12190
12191   if (Subtarget->is64Bit()) {
12192     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12193                                       TII->get(X86::MOV64rm), X86::RDI)
12194     .addReg(X86::RIP)
12195     .addImm(0).addReg(0)
12196     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12197                       MI->getOperand(3).getTargetFlags())
12198     .addReg(0);
12199     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12200     addDirectMem(MIB, X86::RDI);
12201   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12202     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12203                                       TII->get(X86::MOV32rm), X86::EAX)
12204     .addReg(0)
12205     .addImm(0).addReg(0)
12206     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12207                       MI->getOperand(3).getTargetFlags())
12208     .addReg(0);
12209     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12210     addDirectMem(MIB, X86::EAX);
12211   } else {
12212     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12213                                       TII->get(X86::MOV32rm), X86::EAX)
12214     .addReg(TII->getGlobalBaseReg(F))
12215     .addImm(0).addReg(0)
12216     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12217                       MI->getOperand(3).getTargetFlags())
12218     .addReg(0);
12219     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12220     addDirectMem(MIB, X86::EAX);
12221   }
12222
12223   MI->eraseFromParent(); // The pseudo instruction is gone now.
12224   return BB;
12225 }
12226
12227 MachineBasicBlock *
12228 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12229                                                MachineBasicBlock *BB) const {
12230   switch (MI->getOpcode()) {
12231   default: assert(0 && "Unexpected instr type to insert");
12232   case X86::TAILJMPd64:
12233   case X86::TAILJMPr64:
12234   case X86::TAILJMPm64:
12235     assert(0 && "TAILJMP64 would not be touched here.");
12236   case X86::TCRETURNdi64:
12237   case X86::TCRETURNri64:
12238   case X86::TCRETURNmi64:
12239     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
12240     // On AMD64, additional defs should be added before register allocation.
12241     if (!Subtarget->isTargetWin64()) {
12242       MI->addRegisterDefined(X86::RSI);
12243       MI->addRegisterDefined(X86::RDI);
12244       MI->addRegisterDefined(X86::XMM6);
12245       MI->addRegisterDefined(X86::XMM7);
12246       MI->addRegisterDefined(X86::XMM8);
12247       MI->addRegisterDefined(X86::XMM9);
12248       MI->addRegisterDefined(X86::XMM10);
12249       MI->addRegisterDefined(X86::XMM11);
12250       MI->addRegisterDefined(X86::XMM12);
12251       MI->addRegisterDefined(X86::XMM13);
12252       MI->addRegisterDefined(X86::XMM14);
12253       MI->addRegisterDefined(X86::XMM15);
12254     }
12255     return BB;
12256   case X86::WIN_ALLOCA:
12257     return EmitLoweredWinAlloca(MI, BB);
12258   case X86::SEG_ALLOCA_32:
12259     return EmitLoweredSegAlloca(MI, BB, false);
12260   case X86::SEG_ALLOCA_64:
12261     return EmitLoweredSegAlloca(MI, BB, true);
12262   case X86::TLSCall_32:
12263   case X86::TLSCall_64:
12264     return EmitLoweredTLSCall(MI, BB);
12265   case X86::CMOV_GR8:
12266   case X86::CMOV_FR32:
12267   case X86::CMOV_FR64:
12268   case X86::CMOV_V4F32:
12269   case X86::CMOV_V2F64:
12270   case X86::CMOV_V2I64:
12271   case X86::CMOV_V8F32:
12272   case X86::CMOV_V4F64:
12273   case X86::CMOV_V4I64:
12274   case X86::CMOV_GR16:
12275   case X86::CMOV_GR32:
12276   case X86::CMOV_RFP32:
12277   case X86::CMOV_RFP64:
12278   case X86::CMOV_RFP80:
12279     return EmitLoweredSelect(MI, BB);
12280
12281   case X86::FP32_TO_INT16_IN_MEM:
12282   case X86::FP32_TO_INT32_IN_MEM:
12283   case X86::FP32_TO_INT64_IN_MEM:
12284   case X86::FP64_TO_INT16_IN_MEM:
12285   case X86::FP64_TO_INT32_IN_MEM:
12286   case X86::FP64_TO_INT64_IN_MEM:
12287   case X86::FP80_TO_INT16_IN_MEM:
12288   case X86::FP80_TO_INT32_IN_MEM:
12289   case X86::FP80_TO_INT64_IN_MEM: {
12290     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12291     DebugLoc DL = MI->getDebugLoc();
12292
12293     // Change the floating point control register to use "round towards zero"
12294     // mode when truncating to an integer value.
12295     MachineFunction *F = BB->getParent();
12296     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12297     addFrameReference(BuildMI(*BB, MI, DL,
12298                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12299
12300     // Load the old value of the high byte of the control word...
12301     unsigned OldCW =
12302       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12303     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12304                       CWFrameIdx);
12305
12306     // Set the high part to be round to zero...
12307     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12308       .addImm(0xC7F);
12309
12310     // Reload the modified control word now...
12311     addFrameReference(BuildMI(*BB, MI, DL,
12312                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12313
12314     // Restore the memory image of control word to original value
12315     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12316       .addReg(OldCW);
12317
12318     // Get the X86 opcode to use.
12319     unsigned Opc;
12320     switch (MI->getOpcode()) {
12321     default: llvm_unreachable("illegal opcode!");
12322     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12323     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12324     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12325     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12326     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12327     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12328     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12329     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12330     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12331     }
12332
12333     X86AddressMode AM;
12334     MachineOperand &Op = MI->getOperand(0);
12335     if (Op.isReg()) {
12336       AM.BaseType = X86AddressMode::RegBase;
12337       AM.Base.Reg = Op.getReg();
12338     } else {
12339       AM.BaseType = X86AddressMode::FrameIndexBase;
12340       AM.Base.FrameIndex = Op.getIndex();
12341     }
12342     Op = MI->getOperand(1);
12343     if (Op.isImm())
12344       AM.Scale = Op.getImm();
12345     Op = MI->getOperand(2);
12346     if (Op.isImm())
12347       AM.IndexReg = Op.getImm();
12348     Op = MI->getOperand(3);
12349     if (Op.isGlobal()) {
12350       AM.GV = Op.getGlobal();
12351     } else {
12352       AM.Disp = Op.getImm();
12353     }
12354     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12355                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12356
12357     // Reload the original control word now.
12358     addFrameReference(BuildMI(*BB, MI, DL,
12359                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12360
12361     MI->eraseFromParent();   // The pseudo instruction is gone now.
12362     return BB;
12363   }
12364     // String/text processing lowering.
12365   case X86::PCMPISTRM128REG:
12366   case X86::VPCMPISTRM128REG:
12367     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12368   case X86::PCMPISTRM128MEM:
12369   case X86::VPCMPISTRM128MEM:
12370     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12371   case X86::PCMPESTRM128REG:
12372   case X86::VPCMPESTRM128REG:
12373     return EmitPCMP(MI, BB, 5, false /* in mem */);
12374   case X86::PCMPESTRM128MEM:
12375   case X86::VPCMPESTRM128MEM:
12376     return EmitPCMP(MI, BB, 5, true /* in mem */);
12377
12378     // Thread synchronization.
12379   case X86::MONITOR:
12380     return EmitMonitor(MI, BB);
12381   case X86::MWAIT:
12382     return EmitMwait(MI, BB);
12383
12384     // Atomic Lowering.
12385   case X86::ATOMAND32:
12386     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12387                                                X86::AND32ri, X86::MOV32rm,
12388                                                X86::LCMPXCHG32,
12389                                                X86::NOT32r, X86::EAX,
12390                                                X86::GR32RegisterClass);
12391   case X86::ATOMOR32:
12392     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12393                                                X86::OR32ri, X86::MOV32rm,
12394                                                X86::LCMPXCHG32,
12395                                                X86::NOT32r, X86::EAX,
12396                                                X86::GR32RegisterClass);
12397   case X86::ATOMXOR32:
12398     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12399                                                X86::XOR32ri, X86::MOV32rm,
12400                                                X86::LCMPXCHG32,
12401                                                X86::NOT32r, X86::EAX,
12402                                                X86::GR32RegisterClass);
12403   case X86::ATOMNAND32:
12404     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12405                                                X86::AND32ri, X86::MOV32rm,
12406                                                X86::LCMPXCHG32,
12407                                                X86::NOT32r, X86::EAX,
12408                                                X86::GR32RegisterClass, true);
12409   case X86::ATOMMIN32:
12410     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12411   case X86::ATOMMAX32:
12412     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12413   case X86::ATOMUMIN32:
12414     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12415   case X86::ATOMUMAX32:
12416     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12417
12418   case X86::ATOMAND16:
12419     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12420                                                X86::AND16ri, X86::MOV16rm,
12421                                                X86::LCMPXCHG16,
12422                                                X86::NOT16r, X86::AX,
12423                                                X86::GR16RegisterClass);
12424   case X86::ATOMOR16:
12425     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12426                                                X86::OR16ri, X86::MOV16rm,
12427                                                X86::LCMPXCHG16,
12428                                                X86::NOT16r, X86::AX,
12429                                                X86::GR16RegisterClass);
12430   case X86::ATOMXOR16:
12431     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12432                                                X86::XOR16ri, X86::MOV16rm,
12433                                                X86::LCMPXCHG16,
12434                                                X86::NOT16r, X86::AX,
12435                                                X86::GR16RegisterClass);
12436   case X86::ATOMNAND16:
12437     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12438                                                X86::AND16ri, X86::MOV16rm,
12439                                                X86::LCMPXCHG16,
12440                                                X86::NOT16r, X86::AX,
12441                                                X86::GR16RegisterClass, true);
12442   case X86::ATOMMIN16:
12443     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12444   case X86::ATOMMAX16:
12445     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12446   case X86::ATOMUMIN16:
12447     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12448   case X86::ATOMUMAX16:
12449     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12450
12451   case X86::ATOMAND8:
12452     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12453                                                X86::AND8ri, X86::MOV8rm,
12454                                                X86::LCMPXCHG8,
12455                                                X86::NOT8r, X86::AL,
12456                                                X86::GR8RegisterClass);
12457   case X86::ATOMOR8:
12458     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12459                                                X86::OR8ri, X86::MOV8rm,
12460                                                X86::LCMPXCHG8,
12461                                                X86::NOT8r, X86::AL,
12462                                                X86::GR8RegisterClass);
12463   case X86::ATOMXOR8:
12464     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12465                                                X86::XOR8ri, X86::MOV8rm,
12466                                                X86::LCMPXCHG8,
12467                                                X86::NOT8r, X86::AL,
12468                                                X86::GR8RegisterClass);
12469   case X86::ATOMNAND8:
12470     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12471                                                X86::AND8ri, X86::MOV8rm,
12472                                                X86::LCMPXCHG8,
12473                                                X86::NOT8r, X86::AL,
12474                                                X86::GR8RegisterClass, true);
12475   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12476   // This group is for 64-bit host.
12477   case X86::ATOMAND64:
12478     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12479                                                X86::AND64ri32, X86::MOV64rm,
12480                                                X86::LCMPXCHG64,
12481                                                X86::NOT64r, X86::RAX,
12482                                                X86::GR64RegisterClass);
12483   case X86::ATOMOR64:
12484     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12485                                                X86::OR64ri32, X86::MOV64rm,
12486                                                X86::LCMPXCHG64,
12487                                                X86::NOT64r, X86::RAX,
12488                                                X86::GR64RegisterClass);
12489   case X86::ATOMXOR64:
12490     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12491                                                X86::XOR64ri32, X86::MOV64rm,
12492                                                X86::LCMPXCHG64,
12493                                                X86::NOT64r, X86::RAX,
12494                                                X86::GR64RegisterClass);
12495   case X86::ATOMNAND64:
12496     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12497                                                X86::AND64ri32, X86::MOV64rm,
12498                                                X86::LCMPXCHG64,
12499                                                X86::NOT64r, X86::RAX,
12500                                                X86::GR64RegisterClass, true);
12501   case X86::ATOMMIN64:
12502     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12503   case X86::ATOMMAX64:
12504     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12505   case X86::ATOMUMIN64:
12506     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12507   case X86::ATOMUMAX64:
12508     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12509
12510   // This group does 64-bit operations on a 32-bit host.
12511   case X86::ATOMAND6432:
12512     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12513                                                X86::AND32rr, X86::AND32rr,
12514                                                X86::AND32ri, X86::AND32ri,
12515                                                false);
12516   case X86::ATOMOR6432:
12517     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12518                                                X86::OR32rr, X86::OR32rr,
12519                                                X86::OR32ri, X86::OR32ri,
12520                                                false);
12521   case X86::ATOMXOR6432:
12522     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12523                                                X86::XOR32rr, X86::XOR32rr,
12524                                                X86::XOR32ri, X86::XOR32ri,
12525                                                false);
12526   case X86::ATOMNAND6432:
12527     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12528                                                X86::AND32rr, X86::AND32rr,
12529                                                X86::AND32ri, X86::AND32ri,
12530                                                true);
12531   case X86::ATOMADD6432:
12532     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12533                                                X86::ADD32rr, X86::ADC32rr,
12534                                                X86::ADD32ri, X86::ADC32ri,
12535                                                false);
12536   case X86::ATOMSUB6432:
12537     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12538                                                X86::SUB32rr, X86::SBB32rr,
12539                                                X86::SUB32ri, X86::SBB32ri,
12540                                                false);
12541   case X86::ATOMSWAP6432:
12542     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12543                                                X86::MOV32rr, X86::MOV32rr,
12544                                                X86::MOV32ri, X86::MOV32ri,
12545                                                false);
12546   case X86::VASTART_SAVE_XMM_REGS:
12547     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12548
12549   case X86::VAARG_64:
12550     return EmitVAARG64WithCustomInserter(MI, BB);
12551   }
12552 }
12553
12554 //===----------------------------------------------------------------------===//
12555 //                           X86 Optimization Hooks
12556 //===----------------------------------------------------------------------===//
12557
12558 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12559                                                        const APInt &Mask,
12560                                                        APInt &KnownZero,
12561                                                        APInt &KnownOne,
12562                                                        const SelectionDAG &DAG,
12563                                                        unsigned Depth) const {
12564   unsigned Opc = Op.getOpcode();
12565   assert((Opc >= ISD::BUILTIN_OP_END ||
12566           Opc == ISD::INTRINSIC_WO_CHAIN ||
12567           Opc == ISD::INTRINSIC_W_CHAIN ||
12568           Opc == ISD::INTRINSIC_VOID) &&
12569          "Should use MaskedValueIsZero if you don't know whether Op"
12570          " is a target node!");
12571
12572   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12573   switch (Opc) {
12574   default: break;
12575   case X86ISD::ADD:
12576   case X86ISD::SUB:
12577   case X86ISD::ADC:
12578   case X86ISD::SBB:
12579   case X86ISD::SMUL:
12580   case X86ISD::UMUL:
12581   case X86ISD::INC:
12582   case X86ISD::DEC:
12583   case X86ISD::OR:
12584   case X86ISD::XOR:
12585   case X86ISD::AND:
12586     // These nodes' second result is a boolean.
12587     if (Op.getResNo() == 0)
12588       break;
12589     // Fallthrough
12590   case X86ISD::SETCC:
12591     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12592                                        Mask.getBitWidth() - 1);
12593     break;
12594   case ISD::INTRINSIC_WO_CHAIN: {
12595     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12596     unsigned NumLoBits = 0;
12597     switch (IntId) {
12598     default: break;
12599     case Intrinsic::x86_sse_movmsk_ps:
12600     case Intrinsic::x86_avx_movmsk_ps_256:
12601     case Intrinsic::x86_sse2_movmsk_pd:
12602     case Intrinsic::x86_avx_movmsk_pd_256:
12603     case Intrinsic::x86_mmx_pmovmskb:
12604     case Intrinsic::x86_sse2_pmovmskb_128:
12605     case Intrinsic::x86_avx2_pmovmskb: {
12606       // High bits of movmskp{s|d}, pmovmskb are known zero.
12607       switch (IntId) {
12608         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12609         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12610         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12611         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12612         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12613         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12614         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12615       }
12616       KnownZero = APInt::getHighBitsSet(Mask.getBitWidth(),
12617                                         Mask.getBitWidth() - NumLoBits);
12618       break;
12619     }
12620     }
12621     break;
12622   }
12623   }
12624 }
12625
12626 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12627                                                          unsigned Depth) const {
12628   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12629   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12630     return Op.getValueType().getScalarType().getSizeInBits();
12631
12632   // Fallback case.
12633   return 1;
12634 }
12635
12636 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12637 /// node is a GlobalAddress + offset.
12638 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12639                                        const GlobalValue* &GA,
12640                                        int64_t &Offset) const {
12641   if (N->getOpcode() == X86ISD::Wrapper) {
12642     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12643       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12644       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12645       return true;
12646     }
12647   }
12648   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12649 }
12650
12651 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12652 /// same as extracting the high 128-bit part of 256-bit vector and then
12653 /// inserting the result into the low part of a new 256-bit vector
12654 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12655   EVT VT = SVOp->getValueType(0);
12656   int NumElems = VT.getVectorNumElements();
12657
12658   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12659   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12660     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12661         SVOp->getMaskElt(j) >= 0)
12662       return false;
12663
12664   return true;
12665 }
12666
12667 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12668 /// same as extracting the low 128-bit part of 256-bit vector and then
12669 /// inserting the result into the high part of a new 256-bit vector
12670 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12671   EVT VT = SVOp->getValueType(0);
12672   int NumElems = VT.getVectorNumElements();
12673
12674   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12675   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12676     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12677         SVOp->getMaskElt(j) >= 0)
12678       return false;
12679
12680   return true;
12681 }
12682
12683 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12684 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12685                                         TargetLowering::DAGCombinerInfo &DCI) {
12686   DebugLoc dl = N->getDebugLoc();
12687   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12688   SDValue V1 = SVOp->getOperand(0);
12689   SDValue V2 = SVOp->getOperand(1);
12690   EVT VT = SVOp->getValueType(0);
12691   int NumElems = VT.getVectorNumElements();
12692
12693   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12694       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12695     //
12696     //                   0,0,0,...
12697     //                      |
12698     //    V      UNDEF    BUILD_VECTOR    UNDEF
12699     //     \      /           \           /
12700     //  CONCAT_VECTOR         CONCAT_VECTOR
12701     //         \                  /
12702     //          \                /
12703     //          RESULT: V + zero extended
12704     //
12705     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12706         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12707         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12708       return SDValue();
12709
12710     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12711       return SDValue();
12712
12713     // To match the shuffle mask, the first half of the mask should
12714     // be exactly the first vector, and all the rest a splat with the
12715     // first element of the second one.
12716     for (int i = 0; i < NumElems/2; ++i)
12717       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12718           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12719         return SDValue();
12720
12721     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
12722     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
12723       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
12724       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
12725       SDValue ResNode =
12726         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
12727                                 Ld->getMemoryVT(),
12728                                 Ld->getPointerInfo(),
12729                                 Ld->getAlignment(),
12730                                 false/*isVolatile*/, true/*ReadMem*/,
12731                                 false/*WriteMem*/);
12732       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
12733     } 
12734
12735     // Emit a zeroed vector and insert the desired subvector on its
12736     // first half.
12737     SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
12738     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12739                          DAG.getConstant(0, MVT::i32), DAG, dl);
12740     return DCI.CombineTo(N, InsV);
12741   }
12742
12743   //===--------------------------------------------------------------------===//
12744   // Combine some shuffles into subvector extracts and inserts:
12745   //
12746
12747   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12748   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12749     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12750                                     DAG, dl);
12751     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12752                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12753     return DCI.CombineTo(N, InsV);
12754   }
12755
12756   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12757   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12758     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12759     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12760                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12761     return DCI.CombineTo(N, InsV);
12762   }
12763
12764   return SDValue();
12765 }
12766
12767 /// PerformShuffleCombine - Performs several different shuffle combines.
12768 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12769                                      TargetLowering::DAGCombinerInfo &DCI,
12770                                      const X86Subtarget *Subtarget) {
12771   DebugLoc dl = N->getDebugLoc();
12772   EVT VT = N->getValueType(0);
12773
12774   // Don't create instructions with illegal types after legalize types has run.
12775   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12776   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12777     return SDValue();
12778
12779   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12780   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12781       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12782     return PerformShuffleCombine256(N, DAG, DCI);
12783
12784   // Only handle 128 wide vector from here on.
12785   if (VT.getSizeInBits() != 128)
12786     return SDValue();
12787
12788   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12789   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12790   // consecutive, non-overlapping, and in the right order.
12791   SmallVector<SDValue, 16> Elts;
12792   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12793     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12794
12795   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12796 }
12797
12798 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12799 /// generation and convert it from being a bunch of shuffles and extracts
12800 /// to a simple store and scalar loads to extract the elements.
12801 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12802                                                 const TargetLowering &TLI) {
12803   SDValue InputVector = N->getOperand(0);
12804
12805   // Only operate on vectors of 4 elements, where the alternative shuffling
12806   // gets to be more expensive.
12807   if (InputVector.getValueType() != MVT::v4i32)
12808     return SDValue();
12809
12810   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12811   // single use which is a sign-extend or zero-extend, and all elements are
12812   // used.
12813   SmallVector<SDNode *, 4> Uses;
12814   unsigned ExtractedElements = 0;
12815   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12816        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12817     if (UI.getUse().getResNo() != InputVector.getResNo())
12818       return SDValue();
12819
12820     SDNode *Extract = *UI;
12821     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12822       return SDValue();
12823
12824     if (Extract->getValueType(0) != MVT::i32)
12825       return SDValue();
12826     if (!Extract->hasOneUse())
12827       return SDValue();
12828     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12829         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12830       return SDValue();
12831     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12832       return SDValue();
12833
12834     // Record which element was extracted.
12835     ExtractedElements |=
12836       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12837
12838     Uses.push_back(Extract);
12839   }
12840
12841   // If not all the elements were used, this may not be worthwhile.
12842   if (ExtractedElements != 15)
12843     return SDValue();
12844
12845   // Ok, we've now decided to do the transformation.
12846   DebugLoc dl = InputVector.getDebugLoc();
12847
12848   // Store the value to a temporary stack slot.
12849   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
12850   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
12851                             MachinePointerInfo(), false, false, 0);
12852
12853   // Replace each use (extract) with a load of the appropriate element.
12854   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
12855        UE = Uses.end(); UI != UE; ++UI) {
12856     SDNode *Extract = *UI;
12857
12858     // cOMpute the element's address.
12859     SDValue Idx = Extract->getOperand(1);
12860     unsigned EltSize =
12861         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
12862     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
12863     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
12864
12865     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
12866                                      StackPtr, OffsetVal);
12867
12868     // Load the scalar.
12869     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
12870                                      ScalarAddr, MachinePointerInfo(),
12871                                      false, false, false, 0);
12872
12873     // Replace the exact with the load.
12874     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
12875   }
12876
12877   // The replacement was made in place; don't return anything.
12878   return SDValue();
12879 }
12880
12881 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
12882 /// nodes.
12883 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
12884                                     const X86Subtarget *Subtarget) {
12885   DebugLoc DL = N->getDebugLoc();
12886   SDValue Cond = N->getOperand(0);
12887   // Get the LHS/RHS of the select.
12888   SDValue LHS = N->getOperand(1);
12889   SDValue RHS = N->getOperand(2);
12890   EVT VT = LHS.getValueType();
12891
12892   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
12893   // instructions match the semantics of the common C idiom x<y?x:y but not
12894   // x<=y?x:y, because of how they handle negative zero (which can be
12895   // ignored in unsafe-math mode).
12896   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
12897       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
12898       (Subtarget->hasSSE2() ||
12899        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
12900     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
12901
12902     unsigned Opcode = 0;
12903     // Check for x CC y ? x : y.
12904     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
12905         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
12906       switch (CC) {
12907       default: break;
12908       case ISD::SETULT:
12909         // Converting this to a min would handle NaNs incorrectly, and swapping
12910         // the operands would cause it to handle comparisons between positive
12911         // and negative zero incorrectly.
12912         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12913           if (!DAG.getTarget().Options.UnsafeFPMath &&
12914               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12915             break;
12916           std::swap(LHS, RHS);
12917         }
12918         Opcode = X86ISD::FMIN;
12919         break;
12920       case ISD::SETOLE:
12921         // Converting this to a min would handle comparisons between positive
12922         // and negative zero incorrectly.
12923         if (!DAG.getTarget().Options.UnsafeFPMath &&
12924             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12925           break;
12926         Opcode = X86ISD::FMIN;
12927         break;
12928       case ISD::SETULE:
12929         // Converting this to a min would handle both negative zeros and NaNs
12930         // incorrectly, but we can swap the operands to fix both.
12931         std::swap(LHS, RHS);
12932       case ISD::SETOLT:
12933       case ISD::SETLT:
12934       case ISD::SETLE:
12935         Opcode = X86ISD::FMIN;
12936         break;
12937
12938       case ISD::SETOGE:
12939         // Converting this to a max would handle comparisons between positive
12940         // and negative zero incorrectly.
12941         if (!DAG.getTarget().Options.UnsafeFPMath &&
12942             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12943           break;
12944         Opcode = X86ISD::FMAX;
12945         break;
12946       case ISD::SETUGT:
12947         // Converting this to a max would handle NaNs incorrectly, and swapping
12948         // the operands would cause it to handle comparisons between positive
12949         // and negative zero incorrectly.
12950         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12951           if (!DAG.getTarget().Options.UnsafeFPMath &&
12952               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12953             break;
12954           std::swap(LHS, RHS);
12955         }
12956         Opcode = X86ISD::FMAX;
12957         break;
12958       case ISD::SETUGE:
12959         // Converting this to a max would handle both negative zeros and NaNs
12960         // incorrectly, but we can swap the operands to fix both.
12961         std::swap(LHS, RHS);
12962       case ISD::SETOGT:
12963       case ISD::SETGT:
12964       case ISD::SETGE:
12965         Opcode = X86ISD::FMAX;
12966         break;
12967       }
12968     // Check for x CC y ? y : x -- a min/max with reversed arms.
12969     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
12970                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
12971       switch (CC) {
12972       default: break;
12973       case ISD::SETOGE:
12974         // Converting this to a min would handle comparisons between positive
12975         // and negative zero incorrectly, and swapping the operands would
12976         // cause it to handle NaNs incorrectly.
12977         if (!DAG.getTarget().Options.UnsafeFPMath &&
12978             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
12979           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12980             break;
12981           std::swap(LHS, RHS);
12982         }
12983         Opcode = X86ISD::FMIN;
12984         break;
12985       case ISD::SETUGT:
12986         // Converting this to a min would handle NaNs incorrectly.
12987         if (!DAG.getTarget().Options.UnsafeFPMath &&
12988             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
12989           break;
12990         Opcode = X86ISD::FMIN;
12991         break;
12992       case ISD::SETUGE:
12993         // Converting this to a min would handle both negative zeros and NaNs
12994         // incorrectly, but we can swap the operands to fix both.
12995         std::swap(LHS, RHS);
12996       case ISD::SETOGT:
12997       case ISD::SETGT:
12998       case ISD::SETGE:
12999         Opcode = X86ISD::FMIN;
13000         break;
13001
13002       case ISD::SETULT:
13003         // Converting this to a max would handle NaNs incorrectly.
13004         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13005           break;
13006         Opcode = X86ISD::FMAX;
13007         break;
13008       case ISD::SETOLE:
13009         // Converting this to a max would handle comparisons between positive
13010         // and negative zero incorrectly, and swapping the operands would
13011         // cause it to handle NaNs incorrectly.
13012         if (!DAG.getTarget().Options.UnsafeFPMath &&
13013             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13014           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13015             break;
13016           std::swap(LHS, RHS);
13017         }
13018         Opcode = X86ISD::FMAX;
13019         break;
13020       case ISD::SETULE:
13021         // Converting this to a max would handle both negative zeros and NaNs
13022         // incorrectly, but we can swap the operands to fix both.
13023         std::swap(LHS, RHS);
13024       case ISD::SETOLT:
13025       case ISD::SETLT:
13026       case ISD::SETLE:
13027         Opcode = X86ISD::FMAX;
13028         break;
13029       }
13030     }
13031
13032     if (Opcode)
13033       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13034   }
13035
13036   // If this is a select between two integer constants, try to do some
13037   // optimizations.
13038   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13039     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13040       // Don't do this for crazy integer types.
13041       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13042         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13043         // so that TrueC (the true value) is larger than FalseC.
13044         bool NeedsCondInvert = false;
13045
13046         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13047             // Efficiently invertible.
13048             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13049              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13050               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13051           NeedsCondInvert = true;
13052           std::swap(TrueC, FalseC);
13053         }
13054
13055         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13056         if (FalseC->getAPIntValue() == 0 &&
13057             TrueC->getAPIntValue().isPowerOf2()) {
13058           if (NeedsCondInvert) // Invert the condition if needed.
13059             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13060                                DAG.getConstant(1, Cond.getValueType()));
13061
13062           // Zero extend the condition if needed.
13063           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13064
13065           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13066           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13067                              DAG.getConstant(ShAmt, MVT::i8));
13068         }
13069
13070         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13071         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13072           if (NeedsCondInvert) // Invert the condition if needed.
13073             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13074                                DAG.getConstant(1, Cond.getValueType()));
13075
13076           // Zero extend the condition if needed.
13077           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13078                              FalseC->getValueType(0), Cond);
13079           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13080                              SDValue(FalseC, 0));
13081         }
13082
13083         // Optimize cases that will turn into an LEA instruction.  This requires
13084         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13085         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13086           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13087           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13088
13089           bool isFastMultiplier = false;
13090           if (Diff < 10) {
13091             switch ((unsigned char)Diff) {
13092               default: break;
13093               case 1:  // result = add base, cond
13094               case 2:  // result = lea base(    , cond*2)
13095               case 3:  // result = lea base(cond, cond*2)
13096               case 4:  // result = lea base(    , cond*4)
13097               case 5:  // result = lea base(cond, cond*4)
13098               case 8:  // result = lea base(    , cond*8)
13099               case 9:  // result = lea base(cond, cond*8)
13100                 isFastMultiplier = true;
13101                 break;
13102             }
13103           }
13104
13105           if (isFastMultiplier) {
13106             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13107             if (NeedsCondInvert) // Invert the condition if needed.
13108               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13109                                  DAG.getConstant(1, Cond.getValueType()));
13110
13111             // Zero extend the condition if needed.
13112             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13113                                Cond);
13114             // Scale the condition by the difference.
13115             if (Diff != 1)
13116               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13117                                  DAG.getConstant(Diff, Cond.getValueType()));
13118
13119             // Add the base if non-zero.
13120             if (FalseC->getAPIntValue() != 0)
13121               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13122                                  SDValue(FalseC, 0));
13123             return Cond;
13124           }
13125         }
13126       }
13127   }
13128
13129   // Canonicalize max and min:
13130   // (x > y) ? x : y -> (x >= y) ? x : y
13131   // (x < y) ? x : y -> (x <= y) ? x : y
13132   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13133   // the need for an extra compare
13134   // against zero. e.g.
13135   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13136   // subl   %esi, %edi
13137   // testl  %edi, %edi
13138   // movl   $0, %eax
13139   // cmovgl %edi, %eax
13140   // =>
13141   // xorl   %eax, %eax
13142   // subl   %esi, $edi
13143   // cmovsl %eax, %edi
13144   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13145       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13146       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13147     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13148     switch (CC) {
13149     default: break;
13150     case ISD::SETLT:
13151     case ISD::SETGT: {
13152       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13153       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13154                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13155       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13156     }
13157     }
13158   }
13159
13160   return SDValue();
13161 }
13162
13163 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13164 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13165                                   TargetLowering::DAGCombinerInfo &DCI) {
13166   DebugLoc DL = N->getDebugLoc();
13167
13168   // If the flag operand isn't dead, don't touch this CMOV.
13169   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13170     return SDValue();
13171
13172   SDValue FalseOp = N->getOperand(0);
13173   SDValue TrueOp = N->getOperand(1);
13174   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13175   SDValue Cond = N->getOperand(3);
13176   if (CC == X86::COND_E || CC == X86::COND_NE) {
13177     switch (Cond.getOpcode()) {
13178     default: break;
13179     case X86ISD::BSR:
13180     case X86ISD::BSF:
13181       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13182       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13183         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13184     }
13185   }
13186
13187   // If this is a select between two integer constants, try to do some
13188   // optimizations.  Note that the operands are ordered the opposite of SELECT
13189   // operands.
13190   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13191     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13192       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13193       // larger than FalseC (the false value).
13194       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13195         CC = X86::GetOppositeBranchCondition(CC);
13196         std::swap(TrueC, FalseC);
13197       }
13198
13199       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13200       // This is efficient for any integer data type (including i8/i16) and
13201       // shift amount.
13202       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13203         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13204                            DAG.getConstant(CC, MVT::i8), Cond);
13205
13206         // Zero extend the condition if needed.
13207         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13208
13209         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13210         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13211                            DAG.getConstant(ShAmt, MVT::i8));
13212         if (N->getNumValues() == 2)  // Dead flag value?
13213           return DCI.CombineTo(N, Cond, SDValue());
13214         return Cond;
13215       }
13216
13217       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13218       // for any integer data type, including i8/i16.
13219       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13220         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13221                            DAG.getConstant(CC, MVT::i8), Cond);
13222
13223         // Zero extend the condition if needed.
13224         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13225                            FalseC->getValueType(0), Cond);
13226         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13227                            SDValue(FalseC, 0));
13228
13229         if (N->getNumValues() == 2)  // Dead flag value?
13230           return DCI.CombineTo(N, Cond, SDValue());
13231         return Cond;
13232       }
13233
13234       // Optimize cases that will turn into an LEA instruction.  This requires
13235       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13236       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13237         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13238         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13239
13240         bool isFastMultiplier = false;
13241         if (Diff < 10) {
13242           switch ((unsigned char)Diff) {
13243           default: break;
13244           case 1:  // result = add base, cond
13245           case 2:  // result = lea base(    , cond*2)
13246           case 3:  // result = lea base(cond, cond*2)
13247           case 4:  // result = lea base(    , cond*4)
13248           case 5:  // result = lea base(cond, cond*4)
13249           case 8:  // result = lea base(    , cond*8)
13250           case 9:  // result = lea base(cond, cond*8)
13251             isFastMultiplier = true;
13252             break;
13253           }
13254         }
13255
13256         if (isFastMultiplier) {
13257           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13258           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13259                              DAG.getConstant(CC, MVT::i8), Cond);
13260           // Zero extend the condition if needed.
13261           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13262                              Cond);
13263           // Scale the condition by the difference.
13264           if (Diff != 1)
13265             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13266                                DAG.getConstant(Diff, Cond.getValueType()));
13267
13268           // Add the base if non-zero.
13269           if (FalseC->getAPIntValue() != 0)
13270             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13271                                SDValue(FalseC, 0));
13272           if (N->getNumValues() == 2)  // Dead flag value?
13273             return DCI.CombineTo(N, Cond, SDValue());
13274           return Cond;
13275         }
13276       }
13277     }
13278   }
13279   return SDValue();
13280 }
13281
13282
13283 /// PerformMulCombine - Optimize a single multiply with constant into two
13284 /// in order to implement it with two cheaper instructions, e.g.
13285 /// LEA + SHL, LEA + LEA.
13286 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13287                                  TargetLowering::DAGCombinerInfo &DCI) {
13288   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13289     return SDValue();
13290
13291   EVT VT = N->getValueType(0);
13292   if (VT != MVT::i64)
13293     return SDValue();
13294
13295   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13296   if (!C)
13297     return SDValue();
13298   uint64_t MulAmt = C->getZExtValue();
13299   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13300     return SDValue();
13301
13302   uint64_t MulAmt1 = 0;
13303   uint64_t MulAmt2 = 0;
13304   if ((MulAmt % 9) == 0) {
13305     MulAmt1 = 9;
13306     MulAmt2 = MulAmt / 9;
13307   } else if ((MulAmt % 5) == 0) {
13308     MulAmt1 = 5;
13309     MulAmt2 = MulAmt / 5;
13310   } else if ((MulAmt % 3) == 0) {
13311     MulAmt1 = 3;
13312     MulAmt2 = MulAmt / 3;
13313   }
13314   if (MulAmt2 &&
13315       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13316     DebugLoc DL = N->getDebugLoc();
13317
13318     if (isPowerOf2_64(MulAmt2) &&
13319         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13320       // If second multiplifer is pow2, issue it first. We want the multiply by
13321       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13322       // is an add.
13323       std::swap(MulAmt1, MulAmt2);
13324
13325     SDValue NewMul;
13326     if (isPowerOf2_64(MulAmt1))
13327       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13328                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13329     else
13330       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13331                            DAG.getConstant(MulAmt1, VT));
13332
13333     if (isPowerOf2_64(MulAmt2))
13334       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13335                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13336     else
13337       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13338                            DAG.getConstant(MulAmt2, VT));
13339
13340     // Do not add new nodes to DAG combiner worklist.
13341     DCI.CombineTo(N, NewMul, false);
13342   }
13343   return SDValue();
13344 }
13345
13346 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13347   SDValue N0 = N->getOperand(0);
13348   SDValue N1 = N->getOperand(1);
13349   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13350   EVT VT = N0.getValueType();
13351
13352   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13353   // since the result of setcc_c is all zero's or all ones.
13354   if (VT.isInteger() && !VT.isVector() &&
13355       N1C && N0.getOpcode() == ISD::AND &&
13356       N0.getOperand(1).getOpcode() == ISD::Constant) {
13357     SDValue N00 = N0.getOperand(0);
13358     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13359         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13360           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13361          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13362       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13363       APInt ShAmt = N1C->getAPIntValue();
13364       Mask = Mask.shl(ShAmt);
13365       if (Mask != 0)
13366         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13367                            N00, DAG.getConstant(Mask, VT));
13368     }
13369   }
13370
13371
13372   // Hardware support for vector shifts is sparse which makes us scalarize the
13373   // vector operations in many cases. Also, on sandybridge ADD is faster than
13374   // shl.
13375   // (shl V, 1) -> add V,V
13376   if (isSplatVector(N1.getNode())) {
13377     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13378     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13379     // We shift all of the values by one. In many cases we do not have
13380     // hardware support for this operation. This is better expressed as an ADD
13381     // of two values.
13382     if (N1C && (1 == N1C->getZExtValue())) {
13383       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13384     }
13385   }
13386
13387   return SDValue();
13388 }
13389
13390 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13391 ///                       when possible.
13392 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13393                                    const X86Subtarget *Subtarget) {
13394   EVT VT = N->getValueType(0);
13395   if (N->getOpcode() == ISD::SHL) {
13396     SDValue V = PerformSHLCombine(N, DAG);
13397     if (V.getNode()) return V;
13398   }
13399
13400   // On X86 with SSE2 support, we can transform this to a vector shift if
13401   // all elements are shifted by the same amount.  We can't do this in legalize
13402   // because the a constant vector is typically transformed to a constant pool
13403   // so we have no knowledge of the shift amount.
13404   if (!Subtarget->hasSSE2())
13405     return SDValue();
13406
13407   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13408       (!Subtarget->hasAVX2() ||
13409        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13410     return SDValue();
13411
13412   SDValue ShAmtOp = N->getOperand(1);
13413   EVT EltVT = VT.getVectorElementType();
13414   DebugLoc DL = N->getDebugLoc();
13415   SDValue BaseShAmt = SDValue();
13416   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13417     unsigned NumElts = VT.getVectorNumElements();
13418     unsigned i = 0;
13419     for (; i != NumElts; ++i) {
13420       SDValue Arg = ShAmtOp.getOperand(i);
13421       if (Arg.getOpcode() == ISD::UNDEF) continue;
13422       BaseShAmt = Arg;
13423       break;
13424     }
13425     for (; i != NumElts; ++i) {
13426       SDValue Arg = ShAmtOp.getOperand(i);
13427       if (Arg.getOpcode() == ISD::UNDEF) continue;
13428       if (Arg != BaseShAmt) {
13429         return SDValue();
13430       }
13431     }
13432   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13433              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13434     SDValue InVec = ShAmtOp.getOperand(0);
13435     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13436       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13437       unsigned i = 0;
13438       for (; i != NumElts; ++i) {
13439         SDValue Arg = InVec.getOperand(i);
13440         if (Arg.getOpcode() == ISD::UNDEF) continue;
13441         BaseShAmt = Arg;
13442         break;
13443       }
13444     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13445        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13446          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13447          if (C->getZExtValue() == SplatIdx)
13448            BaseShAmt = InVec.getOperand(1);
13449        }
13450     }
13451     if (BaseShAmt.getNode() == 0)
13452       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13453                               DAG.getIntPtrConstant(0));
13454   } else
13455     return SDValue();
13456
13457   // The shift amount is an i32.
13458   if (EltVT.bitsGT(MVT::i32))
13459     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13460   else if (EltVT.bitsLT(MVT::i32))
13461     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13462
13463   // The shift amount is identical so we can do a vector shift.
13464   SDValue  ValOp = N->getOperand(0);
13465   switch (N->getOpcode()) {
13466   default:
13467     llvm_unreachable("Unknown shift opcode!");
13468     break;
13469   case ISD::SHL:
13470     if (VT == MVT::v2i64)
13471       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13472                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
13473                          ValOp, BaseShAmt);
13474     if (VT == MVT::v4i32)
13475       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13476                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
13477                          ValOp, BaseShAmt);
13478     if (VT == MVT::v8i16)
13479       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13480                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
13481                          ValOp, BaseShAmt);
13482     if (VT == MVT::v4i64)
13483       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13484                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
13485                          ValOp, BaseShAmt);
13486     if (VT == MVT::v8i32)
13487       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13488                          DAG.getConstant(Intrinsic::x86_avx2_pslli_d, MVT::i32),
13489                          ValOp, BaseShAmt);
13490     if (VT == MVT::v16i16)
13491       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13492                          DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
13493                          ValOp, BaseShAmt);
13494     break;
13495   case ISD::SRA:
13496     if (VT == MVT::v4i32)
13497       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13498                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
13499                          ValOp, BaseShAmt);
13500     if (VT == MVT::v8i16)
13501       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13502                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
13503                          ValOp, BaseShAmt);
13504     if (VT == MVT::v8i32)
13505       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13506                          DAG.getConstant(Intrinsic::x86_avx2_psrai_d, MVT::i32),
13507                          ValOp, BaseShAmt);
13508     if (VT == MVT::v16i16)
13509       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13510                          DAG.getConstant(Intrinsic::x86_avx2_psrai_w, MVT::i32),
13511                          ValOp, BaseShAmt);
13512     break;
13513   case ISD::SRL:
13514     if (VT == MVT::v2i64)
13515       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13516                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
13517                          ValOp, BaseShAmt);
13518     if (VT == MVT::v4i32)
13519       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13520                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
13521                          ValOp, BaseShAmt);
13522     if (VT ==  MVT::v8i16)
13523       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13524                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
13525                          ValOp, BaseShAmt);
13526     if (VT == MVT::v4i64)
13527       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13528                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
13529                          ValOp, BaseShAmt);
13530     if (VT == MVT::v8i32)
13531       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13532                          DAG.getConstant(Intrinsic::x86_avx2_psrli_d, MVT::i32),
13533                          ValOp, BaseShAmt);
13534     if (VT ==  MVT::v16i16)
13535       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13536                          DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
13537                          ValOp, BaseShAmt);
13538     break;
13539   }
13540   return SDValue();
13541 }
13542
13543
13544 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13545 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13546 // and friends.  Likewise for OR -> CMPNEQSS.
13547 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13548                             TargetLowering::DAGCombinerInfo &DCI,
13549                             const X86Subtarget *Subtarget) {
13550   unsigned opcode;
13551
13552   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13553   // we're requiring SSE2 for both.
13554   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13555     SDValue N0 = N->getOperand(0);
13556     SDValue N1 = N->getOperand(1);
13557     SDValue CMP0 = N0->getOperand(1);
13558     SDValue CMP1 = N1->getOperand(1);
13559     DebugLoc DL = N->getDebugLoc();
13560
13561     // The SETCCs should both refer to the same CMP.
13562     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13563       return SDValue();
13564
13565     SDValue CMP00 = CMP0->getOperand(0);
13566     SDValue CMP01 = CMP0->getOperand(1);
13567     EVT     VT    = CMP00.getValueType();
13568
13569     if (VT == MVT::f32 || VT == MVT::f64) {
13570       bool ExpectingFlags = false;
13571       // Check for any users that want flags:
13572       for (SDNode::use_iterator UI = N->use_begin(),
13573              UE = N->use_end();
13574            !ExpectingFlags && UI != UE; ++UI)
13575         switch (UI->getOpcode()) {
13576         default:
13577         case ISD::BR_CC:
13578         case ISD::BRCOND:
13579         case ISD::SELECT:
13580           ExpectingFlags = true;
13581           break;
13582         case ISD::CopyToReg:
13583         case ISD::SIGN_EXTEND:
13584         case ISD::ZERO_EXTEND:
13585         case ISD::ANY_EXTEND:
13586           break;
13587         }
13588
13589       if (!ExpectingFlags) {
13590         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13591         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13592
13593         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13594           X86::CondCode tmp = cc0;
13595           cc0 = cc1;
13596           cc1 = tmp;
13597         }
13598
13599         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13600             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13601           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13602           X86ISD::NodeType NTOperator = is64BitFP ?
13603             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13604           // FIXME: need symbolic constants for these magic numbers.
13605           // See X86ATTInstPrinter.cpp:printSSECC().
13606           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13607           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13608                                               DAG.getConstant(x86cc, MVT::i8));
13609           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13610                                               OnesOrZeroesF);
13611           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13612                                       DAG.getConstant(1, MVT::i32));
13613           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13614           return OneBitOfTruth;
13615         }
13616       }
13617     }
13618   }
13619   return SDValue();
13620 }
13621
13622 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13623 /// so it can be folded inside ANDNP.
13624 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13625   EVT VT = N->getValueType(0);
13626
13627   // Match direct AllOnes for 128 and 256-bit vectors
13628   if (ISD::isBuildVectorAllOnes(N))
13629     return true;
13630
13631   // Look through a bit convert.
13632   if (N->getOpcode() == ISD::BITCAST)
13633     N = N->getOperand(0).getNode();
13634
13635   // Sometimes the operand may come from a insert_subvector building a 256-bit
13636   // allones vector
13637   if (VT.getSizeInBits() == 256 &&
13638       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13639     SDValue V1 = N->getOperand(0);
13640     SDValue V2 = N->getOperand(1);
13641
13642     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13643         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13644         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13645         ISD::isBuildVectorAllOnes(V2.getNode()))
13646       return true;
13647   }
13648
13649   return false;
13650 }
13651
13652 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13653                                  TargetLowering::DAGCombinerInfo &DCI,
13654                                  const X86Subtarget *Subtarget) {
13655   if (DCI.isBeforeLegalizeOps())
13656     return SDValue();
13657
13658   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13659   if (R.getNode())
13660     return R;
13661
13662   EVT VT = N->getValueType(0);
13663
13664   // Create ANDN, BLSI, and BLSR instructions
13665   // BLSI is X & (-X)
13666   // BLSR is X & (X-1)
13667   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
13668     SDValue N0 = N->getOperand(0);
13669     SDValue N1 = N->getOperand(1);
13670     DebugLoc DL = N->getDebugLoc();
13671
13672     // Check LHS for not
13673     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
13674       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
13675     // Check RHS for not
13676     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
13677       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
13678
13679     // Check LHS for neg
13680     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
13681         isZero(N0.getOperand(0)))
13682       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
13683
13684     // Check RHS for neg
13685     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
13686         isZero(N1.getOperand(0)))
13687       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
13688
13689     // Check LHS for X-1
13690     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13691         isAllOnes(N0.getOperand(1)))
13692       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
13693
13694     // Check RHS for X-1
13695     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13696         isAllOnes(N1.getOperand(1)))
13697       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
13698
13699     return SDValue();
13700   }
13701
13702   // Want to form ANDNP nodes:
13703   // 1) In the hopes of then easily combining them with OR and AND nodes
13704   //    to form PBLEND/PSIGN.
13705   // 2) To match ANDN packed intrinsics
13706   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13707     return SDValue();
13708
13709   SDValue N0 = N->getOperand(0);
13710   SDValue N1 = N->getOperand(1);
13711   DebugLoc DL = N->getDebugLoc();
13712
13713   // Check LHS for vnot
13714   if (N0.getOpcode() == ISD::XOR &&
13715       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13716       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13717     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13718
13719   // Check RHS for vnot
13720   if (N1.getOpcode() == ISD::XOR &&
13721       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13722       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13723     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13724
13725   return SDValue();
13726 }
13727
13728 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13729                                 TargetLowering::DAGCombinerInfo &DCI,
13730                                 const X86Subtarget *Subtarget) {
13731   if (DCI.isBeforeLegalizeOps())
13732     return SDValue();
13733
13734   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13735   if (R.getNode())
13736     return R;
13737
13738   EVT VT = N->getValueType(0);
13739
13740   SDValue N0 = N->getOperand(0);
13741   SDValue N1 = N->getOperand(1);
13742
13743   // look for psign/blend
13744   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
13745     if (!Subtarget->hasSSSE3() ||
13746         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
13747       return SDValue();
13748
13749     // Canonicalize pandn to RHS
13750     if (N0.getOpcode() == X86ISD::ANDNP)
13751       std::swap(N0, N1);
13752     // or (and (m, x), (pandn m, y))
13753     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13754       SDValue Mask = N1.getOperand(0);
13755       SDValue X    = N1.getOperand(1);
13756       SDValue Y;
13757       if (N0.getOperand(0) == Mask)
13758         Y = N0.getOperand(1);
13759       if (N0.getOperand(1) == Mask)
13760         Y = N0.getOperand(0);
13761
13762       // Check to see if the mask appeared in both the AND and ANDNP and
13763       if (!Y.getNode())
13764         return SDValue();
13765
13766       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13767       if (Mask.getOpcode() != ISD::BITCAST ||
13768           X.getOpcode() != ISD::BITCAST ||
13769           Y.getOpcode() != ISD::BITCAST)
13770         return SDValue();
13771
13772       // Look through mask bitcast.
13773       Mask = Mask.getOperand(0);
13774       EVT MaskVT = Mask.getValueType();
13775
13776       // Validate that the Mask operand is a vector sra node.  The sra node
13777       // will be an intrinsic.
13778       if (Mask.getOpcode() != ISD::INTRINSIC_WO_CHAIN)
13779         return SDValue();
13780
13781       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13782       // there is no psrai.b
13783       switch (cast<ConstantSDNode>(Mask.getOperand(0))->getZExtValue()) {
13784       case Intrinsic::x86_sse2_psrai_w:
13785       case Intrinsic::x86_sse2_psrai_d:
13786       case Intrinsic::x86_avx2_psrai_w:
13787       case Intrinsic::x86_avx2_psrai_d:
13788         break;
13789       default: return SDValue();
13790       }
13791
13792       // Check that the SRA is all signbits.
13793       SDValue SraC = Mask.getOperand(2);
13794       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13795       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13796       if ((SraAmt + 1) != EltBits)
13797         return SDValue();
13798
13799       DebugLoc DL = N->getDebugLoc();
13800
13801       // Now we know we at least have a plendvb with the mask val.  See if
13802       // we can form a psignb/w/d.
13803       // psign = x.type == y.type == mask.type && y = sub(0, x);
13804       X = X.getOperand(0);
13805       Y = Y.getOperand(0);
13806       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13807           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13808           X.getValueType() == MaskVT && X.getValueType() == Y.getValueType() &&
13809           (EltBits == 8 || EltBits == 16 || EltBits == 32)) {
13810         SDValue Sign = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X,
13811                                    Mask.getOperand(1));
13812         return DAG.getNode(ISD::BITCAST, DL, VT, Sign);
13813       }
13814       // PBLENDVB only available on SSE 4.1
13815       if (!Subtarget->hasSSE41())
13816         return SDValue();
13817
13818       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
13819
13820       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
13821       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
13822       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
13823       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
13824       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13825     }
13826   }
13827
13828   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
13829     return SDValue();
13830
13831   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13832   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13833     std::swap(N0, N1);
13834   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13835     return SDValue();
13836   if (!N0.hasOneUse() || !N1.hasOneUse())
13837     return SDValue();
13838
13839   SDValue ShAmt0 = N0.getOperand(1);
13840   if (ShAmt0.getValueType() != MVT::i8)
13841     return SDValue();
13842   SDValue ShAmt1 = N1.getOperand(1);
13843   if (ShAmt1.getValueType() != MVT::i8)
13844     return SDValue();
13845   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13846     ShAmt0 = ShAmt0.getOperand(0);
13847   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13848     ShAmt1 = ShAmt1.getOperand(0);
13849
13850   DebugLoc DL = N->getDebugLoc();
13851   unsigned Opc = X86ISD::SHLD;
13852   SDValue Op0 = N0.getOperand(0);
13853   SDValue Op1 = N1.getOperand(0);
13854   if (ShAmt0.getOpcode() == ISD::SUB) {
13855     Opc = X86ISD::SHRD;
13856     std::swap(Op0, Op1);
13857     std::swap(ShAmt0, ShAmt1);
13858   }
13859
13860   unsigned Bits = VT.getSizeInBits();
13861   if (ShAmt1.getOpcode() == ISD::SUB) {
13862     SDValue Sum = ShAmt1.getOperand(0);
13863     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
13864       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
13865       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
13866         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
13867       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
13868         return DAG.getNode(Opc, DL, VT,
13869                            Op0, Op1,
13870                            DAG.getNode(ISD::TRUNCATE, DL,
13871                                        MVT::i8, ShAmt0));
13872     }
13873   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
13874     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
13875     if (ShAmt0C &&
13876         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
13877       return DAG.getNode(Opc, DL, VT,
13878                          N0.getOperand(0), N1.getOperand(0),
13879                          DAG.getNode(ISD::TRUNCATE, DL,
13880                                        MVT::i8, ShAmt0));
13881   }
13882
13883   return SDValue();
13884 }
13885
13886 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
13887 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
13888                                  TargetLowering::DAGCombinerInfo &DCI,
13889                                  const X86Subtarget *Subtarget) {
13890   if (DCI.isBeforeLegalizeOps())
13891     return SDValue();
13892
13893   EVT VT = N->getValueType(0);
13894
13895   if (VT != MVT::i32 && VT != MVT::i64)
13896     return SDValue();
13897
13898   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
13899
13900   // Create BLSMSK instructions by finding X ^ (X-1)
13901   SDValue N0 = N->getOperand(0);
13902   SDValue N1 = N->getOperand(1);
13903   DebugLoc DL = N->getDebugLoc();
13904
13905   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13906       isAllOnes(N0.getOperand(1)))
13907     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
13908
13909   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13910       isAllOnes(N1.getOperand(1)))
13911     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
13912
13913   return SDValue();
13914 }
13915
13916 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
13917 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
13918                                    const X86Subtarget *Subtarget) {
13919   LoadSDNode *Ld = cast<LoadSDNode>(N);
13920   EVT RegVT = Ld->getValueType(0);
13921   EVT MemVT = Ld->getMemoryVT();
13922   DebugLoc dl = Ld->getDebugLoc();
13923   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13924
13925   ISD::LoadExtType Ext = Ld->getExtensionType();
13926
13927   // If this is a vector EXT Load then attempt to optimize it using a
13928   // shuffle. We need SSE4 for the shuffles.
13929   // TODO: It is possible to support ZExt by zeroing the undef values
13930   // during the shuffle phase or after the shuffle.
13931   if (RegVT.isVector() && RegVT.isInteger() &&
13932       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
13933     assert(MemVT != RegVT && "Cannot extend to the same type");
13934     assert(MemVT.isVector() && "Must load a vector from memory");
13935
13936     unsigned NumElems = RegVT.getVectorNumElements();
13937     unsigned RegSz = RegVT.getSizeInBits();
13938     unsigned MemSz = MemVT.getSizeInBits();
13939     assert(RegSz > MemSz && "Register size must be greater than the mem size");
13940     // All sizes must be a power of two
13941     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
13942
13943     // Attempt to load the original value using a single load op.
13944     // Find a scalar type which is equal to the loaded word size.
13945     MVT SclrLoadTy = MVT::i8;
13946     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13947          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13948       MVT Tp = (MVT::SimpleValueType)tp;
13949       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
13950         SclrLoadTy = Tp;
13951         break;
13952       }
13953     }
13954
13955     // Proceed if a load word is found.
13956     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
13957
13958     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
13959       RegSz/SclrLoadTy.getSizeInBits());
13960
13961     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13962                                   RegSz/MemVT.getScalarType().getSizeInBits());
13963     // Can't shuffle using an illegal type.
13964     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
13965
13966     // Perform a single load.
13967     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
13968                                   Ld->getBasePtr(),
13969                                   Ld->getPointerInfo(), Ld->isVolatile(),
13970                                   Ld->isNonTemporal(), Ld->isInvariant(),
13971                                   Ld->getAlignment());
13972
13973     // Insert the word loaded into a vector.
13974     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13975       LoadUnitVecVT, ScalarLoad);
13976
13977     // Bitcast the loaded value to a vector of the original element type, in
13978     // the size of the target vector type.
13979     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
13980                                     ScalarInVector);
13981     unsigned SizeRatio = RegSz/MemSz;
13982
13983     // Redistribute the loaded elements into the different locations.
13984     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
13985     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
13986
13987     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13988                                 DAG.getUNDEF(SlicedVec.getValueType()),
13989                                 ShuffleVec.data());
13990
13991     // Bitcast to the requested type.
13992     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13993     // Replace the original load with the new sequence
13994     // and return the new chain.
13995     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
13996     return SDValue(ScalarLoad.getNode(), 1);
13997   }
13998
13999   return SDValue();
14000 }
14001
14002 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14003 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14004                                    const X86Subtarget *Subtarget) {
14005   StoreSDNode *St = cast<StoreSDNode>(N);
14006   EVT VT = St->getValue().getValueType();
14007   EVT StVT = St->getMemoryVT();
14008   DebugLoc dl = St->getDebugLoc();
14009   SDValue StoredVal = St->getOperand(1);
14010   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14011
14012   // If we are saving a concatenation of two XMM registers, perform two stores.
14013   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14014   // 128-bit ones. If in the future the cost becomes only one memory access the
14015   // first version would be better.
14016   if (VT.getSizeInBits() == 256 &&
14017     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14018     StoredVal.getNumOperands() == 2) {
14019
14020     SDValue Value0 = StoredVal.getOperand(0);
14021     SDValue Value1 = StoredVal.getOperand(1);
14022
14023     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14024     SDValue Ptr0 = St->getBasePtr();
14025     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14026
14027     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14028                                 St->getPointerInfo(), St->isVolatile(),
14029                                 St->isNonTemporal(), St->getAlignment());
14030     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14031                                 St->getPointerInfo(), St->isVolatile(),
14032                                 St->isNonTemporal(), St->getAlignment());
14033     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14034   }
14035
14036   // Optimize trunc store (of multiple scalars) to shuffle and store.
14037   // First, pack all of the elements in one place. Next, store to memory
14038   // in fewer chunks.
14039   if (St->isTruncatingStore() && VT.isVector()) {
14040     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14041     unsigned NumElems = VT.getVectorNumElements();
14042     assert(StVT != VT && "Cannot truncate to the same type");
14043     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14044     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14045
14046     // From, To sizes and ElemCount must be pow of two
14047     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14048     // We are going to use the original vector elt for storing.
14049     // Accumulated smaller vector elements must be a multiple of the store size.
14050     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14051
14052     unsigned SizeRatio  = FromSz / ToSz;
14053
14054     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14055
14056     // Create a type on which we perform the shuffle
14057     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14058             StVT.getScalarType(), NumElems*SizeRatio);
14059
14060     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14061
14062     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14063     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14064     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14065
14066     // Can't shuffle using an illegal type
14067     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14068
14069     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14070                                 DAG.getUNDEF(WideVec.getValueType()),
14071                                 ShuffleVec.data());
14072     // At this point all of the data is stored at the bottom of the
14073     // register. We now need to save it to mem.
14074
14075     // Find the largest store unit
14076     MVT StoreType = MVT::i8;
14077     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14078          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14079       MVT Tp = (MVT::SimpleValueType)tp;
14080       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14081         StoreType = Tp;
14082     }
14083
14084     // Bitcast the original vector into a vector of store-size units
14085     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14086             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14087     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14088     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14089     SmallVector<SDValue, 8> Chains;
14090     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14091                                         TLI.getPointerTy());
14092     SDValue Ptr = St->getBasePtr();
14093
14094     // Perform one or more big stores into memory.
14095     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14096       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14097                                    StoreType, ShuffWide,
14098                                    DAG.getIntPtrConstant(i));
14099       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14100                                 St->getPointerInfo(), St->isVolatile(),
14101                                 St->isNonTemporal(), St->getAlignment());
14102       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14103       Chains.push_back(Ch);
14104     }
14105
14106     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14107                                Chains.size());
14108   }
14109
14110
14111   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14112   // the FP state in cases where an emms may be missing.
14113   // A preferable solution to the general problem is to figure out the right
14114   // places to insert EMMS.  This qualifies as a quick hack.
14115
14116   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14117   if (VT.getSizeInBits() != 64)
14118     return SDValue();
14119
14120   const Function *F = DAG.getMachineFunction().getFunction();
14121   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14122   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14123                      && Subtarget->hasSSE2();
14124   if ((VT.isVector() ||
14125        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14126       isa<LoadSDNode>(St->getValue()) &&
14127       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14128       St->getChain().hasOneUse() && !St->isVolatile()) {
14129     SDNode* LdVal = St->getValue().getNode();
14130     LoadSDNode *Ld = 0;
14131     int TokenFactorIndex = -1;
14132     SmallVector<SDValue, 8> Ops;
14133     SDNode* ChainVal = St->getChain().getNode();
14134     // Must be a store of a load.  We currently handle two cases:  the load
14135     // is a direct child, and it's under an intervening TokenFactor.  It is
14136     // possible to dig deeper under nested TokenFactors.
14137     if (ChainVal == LdVal)
14138       Ld = cast<LoadSDNode>(St->getChain());
14139     else if (St->getValue().hasOneUse() &&
14140              ChainVal->getOpcode() == ISD::TokenFactor) {
14141       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
14142         if (ChainVal->getOperand(i).getNode() == LdVal) {
14143           TokenFactorIndex = i;
14144           Ld = cast<LoadSDNode>(St->getValue());
14145         } else
14146           Ops.push_back(ChainVal->getOperand(i));
14147       }
14148     }
14149
14150     if (!Ld || !ISD::isNormalLoad(Ld))
14151       return SDValue();
14152
14153     // If this is not the MMX case, i.e. we are just turning i64 load/store
14154     // into f64 load/store, avoid the transformation if there are multiple
14155     // uses of the loaded value.
14156     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14157       return SDValue();
14158
14159     DebugLoc LdDL = Ld->getDebugLoc();
14160     DebugLoc StDL = N->getDebugLoc();
14161     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14162     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14163     // pair instead.
14164     if (Subtarget->is64Bit() || F64IsLegal) {
14165       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14166       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14167                                   Ld->getPointerInfo(), Ld->isVolatile(),
14168                                   Ld->isNonTemporal(), Ld->isInvariant(),
14169                                   Ld->getAlignment());
14170       SDValue NewChain = NewLd.getValue(1);
14171       if (TokenFactorIndex != -1) {
14172         Ops.push_back(NewChain);
14173         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14174                                Ops.size());
14175       }
14176       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14177                           St->getPointerInfo(),
14178                           St->isVolatile(), St->isNonTemporal(),
14179                           St->getAlignment());
14180     }
14181
14182     // Otherwise, lower to two pairs of 32-bit loads / stores.
14183     SDValue LoAddr = Ld->getBasePtr();
14184     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14185                                  DAG.getConstant(4, MVT::i32));
14186
14187     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14188                                Ld->getPointerInfo(),
14189                                Ld->isVolatile(), Ld->isNonTemporal(),
14190                                Ld->isInvariant(), Ld->getAlignment());
14191     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14192                                Ld->getPointerInfo().getWithOffset(4),
14193                                Ld->isVolatile(), Ld->isNonTemporal(),
14194                                Ld->isInvariant(),
14195                                MinAlign(Ld->getAlignment(), 4));
14196
14197     SDValue NewChain = LoLd.getValue(1);
14198     if (TokenFactorIndex != -1) {
14199       Ops.push_back(LoLd);
14200       Ops.push_back(HiLd);
14201       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14202                              Ops.size());
14203     }
14204
14205     LoAddr = St->getBasePtr();
14206     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14207                          DAG.getConstant(4, MVT::i32));
14208
14209     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14210                                 St->getPointerInfo(),
14211                                 St->isVolatile(), St->isNonTemporal(),
14212                                 St->getAlignment());
14213     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14214                                 St->getPointerInfo().getWithOffset(4),
14215                                 St->isVolatile(),
14216                                 St->isNonTemporal(),
14217                                 MinAlign(St->getAlignment(), 4));
14218     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14219   }
14220   return SDValue();
14221 }
14222
14223 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14224 /// and return the operands for the horizontal operation in LHS and RHS.  A
14225 /// horizontal operation performs the binary operation on successive elements
14226 /// of its first operand, then on successive elements of its second operand,
14227 /// returning the resulting values in a vector.  For example, if
14228 ///   A = < float a0, float a1, float a2, float a3 >
14229 /// and
14230 ///   B = < float b0, float b1, float b2, float b3 >
14231 /// then the result of doing a horizontal operation on A and B is
14232 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14233 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14234 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14235 /// set to A, RHS to B, and the routine returns 'true'.
14236 /// Note that the binary operation should have the property that if one of the
14237 /// operands is UNDEF then the result is UNDEF.
14238 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14239   // Look for the following pattern: if
14240   //   A = < float a0, float a1, float a2, float a3 >
14241   //   B = < float b0, float b1, float b2, float b3 >
14242   // and
14243   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14244   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14245   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14246   // which is A horizontal-op B.
14247
14248   // At least one of the operands should be a vector shuffle.
14249   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14250       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14251     return false;
14252
14253   EVT VT = LHS.getValueType();
14254
14255   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14256          "Unsupported vector type for horizontal add/sub");
14257
14258   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14259   // operate independently on 128-bit lanes.
14260   unsigned NumElts = VT.getVectorNumElements();
14261   unsigned NumLanes = VT.getSizeInBits()/128;
14262   unsigned NumLaneElts = NumElts / NumLanes;
14263   assert((NumLaneElts % 2 == 0) &&
14264          "Vector type should have an even number of elements in each lane");
14265   unsigned HalfLaneElts = NumLaneElts/2;
14266
14267   // View LHS in the form
14268   //   LHS = VECTOR_SHUFFLE A, B, LMask
14269   // If LHS is not a shuffle then pretend it is the shuffle
14270   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14271   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14272   // type VT.
14273   SDValue A, B;
14274   SmallVector<int, 16> LMask(NumElts);
14275   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14276     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14277       A = LHS.getOperand(0);
14278     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14279       B = LHS.getOperand(1);
14280     cast<ShuffleVectorSDNode>(LHS.getNode())->getMask(LMask);
14281   } else {
14282     if (LHS.getOpcode() != ISD::UNDEF)
14283       A = LHS;
14284     for (unsigned i = 0; i != NumElts; ++i)
14285       LMask[i] = i;
14286   }
14287
14288   // Likewise, view RHS in the form
14289   //   RHS = VECTOR_SHUFFLE C, D, RMask
14290   SDValue C, D;
14291   SmallVector<int, 16> RMask(NumElts);
14292   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14293     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14294       C = RHS.getOperand(0);
14295     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14296       D = RHS.getOperand(1);
14297     cast<ShuffleVectorSDNode>(RHS.getNode())->getMask(RMask);
14298   } else {
14299     if (RHS.getOpcode() != ISD::UNDEF)
14300       C = RHS;
14301     for (unsigned i = 0; i != NumElts; ++i)
14302       RMask[i] = i;
14303   }
14304
14305   // Check that the shuffles are both shuffling the same vectors.
14306   if (!(A == C && B == D) && !(A == D && B == C))
14307     return false;
14308
14309   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14310   if (!A.getNode() && !B.getNode())
14311     return false;
14312
14313   // If A and B occur in reverse order in RHS, then "swap" them (which means
14314   // rewriting the mask).
14315   if (A != C)
14316     CommuteVectorShuffleMask(RMask, NumElts);
14317
14318   // At this point LHS and RHS are equivalent to
14319   //   LHS = VECTOR_SHUFFLE A, B, LMask
14320   //   RHS = VECTOR_SHUFFLE A, B, RMask
14321   // Check that the masks correspond to performing a horizontal operation.
14322   for (unsigned i = 0; i != NumElts; ++i) {
14323     int LIdx = LMask[i], RIdx = RMask[i];
14324
14325     // Ignore any UNDEF components.
14326     if (LIdx < 0 || RIdx < 0 ||
14327         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14328         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14329       continue;
14330
14331     // Check that successive elements are being operated on.  If not, this is
14332     // not a horizontal operation.
14333     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14334     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14335     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14336     if (!(LIdx == Index && RIdx == Index + 1) &&
14337         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14338       return false;
14339   }
14340
14341   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14342   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14343   return true;
14344 }
14345
14346 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14347 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14348                                   const X86Subtarget *Subtarget) {
14349   EVT VT = N->getValueType(0);
14350   SDValue LHS = N->getOperand(0);
14351   SDValue RHS = N->getOperand(1);
14352
14353   // Try to synthesize horizontal adds from adds of shuffles.
14354   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14355        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14356       isHorizontalBinOp(LHS, RHS, true))
14357     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14358   return SDValue();
14359 }
14360
14361 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14362 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14363                                   const X86Subtarget *Subtarget) {
14364   EVT VT = N->getValueType(0);
14365   SDValue LHS = N->getOperand(0);
14366   SDValue RHS = N->getOperand(1);
14367
14368   // Try to synthesize horizontal subs from subs of shuffles.
14369   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14370        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14371       isHorizontalBinOp(LHS, RHS, false))
14372     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14373   return SDValue();
14374 }
14375
14376 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14377 /// X86ISD::FXOR nodes.
14378 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14379   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14380   // F[X]OR(0.0, x) -> x
14381   // F[X]OR(x, 0.0) -> x
14382   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14383     if (C->getValueAPF().isPosZero())
14384       return N->getOperand(1);
14385   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14386     if (C->getValueAPF().isPosZero())
14387       return N->getOperand(0);
14388   return SDValue();
14389 }
14390
14391 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14392 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14393   // FAND(0.0, x) -> 0.0
14394   // FAND(x, 0.0) -> 0.0
14395   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14396     if (C->getValueAPF().isPosZero())
14397       return N->getOperand(0);
14398   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14399     if (C->getValueAPF().isPosZero())
14400       return N->getOperand(1);
14401   return SDValue();
14402 }
14403
14404 static SDValue PerformBTCombine(SDNode *N,
14405                                 SelectionDAG &DAG,
14406                                 TargetLowering::DAGCombinerInfo &DCI) {
14407   // BT ignores high bits in the bit index operand.
14408   SDValue Op1 = N->getOperand(1);
14409   if (Op1.hasOneUse()) {
14410     unsigned BitWidth = Op1.getValueSizeInBits();
14411     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14412     APInt KnownZero, KnownOne;
14413     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14414                                           !DCI.isBeforeLegalizeOps());
14415     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14416     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14417         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14418       DCI.CommitTargetLoweringOpt(TLO);
14419   }
14420   return SDValue();
14421 }
14422
14423 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14424   SDValue Op = N->getOperand(0);
14425   if (Op.getOpcode() == ISD::BITCAST)
14426     Op = Op.getOperand(0);
14427   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14428   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14429       VT.getVectorElementType().getSizeInBits() ==
14430       OpVT.getVectorElementType().getSizeInBits()) {
14431     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14432   }
14433   return SDValue();
14434 }
14435
14436 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
14437   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
14438   //           (and (i32 x86isd::setcc_carry), 1)
14439   // This eliminates the zext. This transformation is necessary because
14440   // ISD::SETCC is always legalized to i8.
14441   DebugLoc dl = N->getDebugLoc();
14442   SDValue N0 = N->getOperand(0);
14443   EVT VT = N->getValueType(0);
14444   if (N0.getOpcode() == ISD::AND &&
14445       N0.hasOneUse() &&
14446       N0.getOperand(0).hasOneUse()) {
14447     SDValue N00 = N0.getOperand(0);
14448     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
14449       return SDValue();
14450     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
14451     if (!C || C->getZExtValue() != 1)
14452       return SDValue();
14453     return DAG.getNode(ISD::AND, dl, VT,
14454                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
14455                                    N00.getOperand(0), N00.getOperand(1)),
14456                        DAG.getConstant(1, VT));
14457   }
14458
14459   return SDValue();
14460 }
14461
14462 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
14463 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
14464   unsigned X86CC = N->getConstantOperandVal(0);
14465   SDValue EFLAG = N->getOperand(1);
14466   DebugLoc DL = N->getDebugLoc();
14467
14468   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
14469   // a zext and produces an all-ones bit which is more useful than 0/1 in some
14470   // cases.
14471   if (X86CC == X86::COND_B)
14472     return DAG.getNode(ISD::AND, DL, MVT::i8,
14473                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
14474                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
14475                        DAG.getConstant(1, MVT::i8));
14476
14477   return SDValue();
14478 }
14479
14480 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
14481                                         const X86TargetLowering *XTLI) {
14482   SDValue Op0 = N->getOperand(0);
14483   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
14484   // a 32-bit target where SSE doesn't support i64->FP operations.
14485   if (Op0.getOpcode() == ISD::LOAD) {
14486     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
14487     EVT VT = Ld->getValueType(0);
14488     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
14489         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
14490         !XTLI->getSubtarget()->is64Bit() &&
14491         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
14492       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
14493                                           Ld->getChain(), Op0, DAG);
14494       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
14495       return FILDChain;
14496     }
14497   }
14498   return SDValue();
14499 }
14500
14501 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
14502 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
14503                                  X86TargetLowering::DAGCombinerInfo &DCI) {
14504   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
14505   // the result is either zero or one (depending on the input carry bit).
14506   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
14507   if (X86::isZeroNode(N->getOperand(0)) &&
14508       X86::isZeroNode(N->getOperand(1)) &&
14509       // We don't have a good way to replace an EFLAGS use, so only do this when
14510       // dead right now.
14511       SDValue(N, 1).use_empty()) {
14512     DebugLoc DL = N->getDebugLoc();
14513     EVT VT = N->getValueType(0);
14514     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
14515     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
14516                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
14517                                            DAG.getConstant(X86::COND_B,MVT::i8),
14518                                            N->getOperand(2)),
14519                                DAG.getConstant(1, VT));
14520     return DCI.CombineTo(N, Res1, CarryOut);
14521   }
14522
14523   return SDValue();
14524 }
14525
14526 // fold (add Y, (sete  X, 0)) -> adc  0, Y
14527 //      (add Y, (setne X, 0)) -> sbb -1, Y
14528 //      (sub (sete  X, 0), Y) -> sbb  0, Y
14529 //      (sub (setne X, 0), Y) -> adc -1, Y
14530 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
14531   DebugLoc DL = N->getDebugLoc();
14532
14533   // Look through ZExts.
14534   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
14535   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
14536     return SDValue();
14537
14538   SDValue SetCC = Ext.getOperand(0);
14539   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
14540     return SDValue();
14541
14542   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
14543   if (CC != X86::COND_E && CC != X86::COND_NE)
14544     return SDValue();
14545
14546   SDValue Cmp = SetCC.getOperand(1);
14547   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
14548       !X86::isZeroNode(Cmp.getOperand(1)) ||
14549       !Cmp.getOperand(0).getValueType().isInteger())
14550     return SDValue();
14551
14552   SDValue CmpOp0 = Cmp.getOperand(0);
14553   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
14554                                DAG.getConstant(1, CmpOp0.getValueType()));
14555
14556   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
14557   if (CC == X86::COND_NE)
14558     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
14559                        DL, OtherVal.getValueType(), OtherVal,
14560                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
14561   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
14562                      DL, OtherVal.getValueType(), OtherVal,
14563                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
14564 }
14565
14566 /// PerformADDCombine - Do target-specific dag combines on integer adds.
14567 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
14568                                  const X86Subtarget *Subtarget) {
14569   EVT VT = N->getValueType(0);
14570   SDValue Op0 = N->getOperand(0);
14571   SDValue Op1 = N->getOperand(1);
14572
14573   // Try to synthesize horizontal adds from adds of shuffles.
14574   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14575        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || MVT::v8i32))) &&
14576       isHorizontalBinOp(Op0, Op1, true))
14577     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
14578
14579   return OptimizeConditionalInDecrement(N, DAG);
14580 }
14581
14582 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
14583                                  const X86Subtarget *Subtarget) {
14584   SDValue Op0 = N->getOperand(0);
14585   SDValue Op1 = N->getOperand(1);
14586
14587   // X86 can't encode an immediate LHS of a sub. See if we can push the
14588   // negation into a preceding instruction.
14589   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
14590     // If the RHS of the sub is a XOR with one use and a constant, invert the
14591     // immediate. Then add one to the LHS of the sub so we can turn
14592     // X-Y -> X+~Y+1, saving one register.
14593     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
14594         isa<ConstantSDNode>(Op1.getOperand(1))) {
14595       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
14596       EVT VT = Op0.getValueType();
14597       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
14598                                    Op1.getOperand(0),
14599                                    DAG.getConstant(~XorC, VT));
14600       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
14601                          DAG.getConstant(C->getAPIntValue()+1, VT));
14602     }
14603   }
14604
14605   // Try to synthesize horizontal adds from adds of shuffles.
14606   EVT VT = N->getValueType(0);
14607   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14608        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14609       isHorizontalBinOp(Op0, Op1, true))
14610     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
14611
14612   return OptimizeConditionalInDecrement(N, DAG);
14613 }
14614
14615 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
14616                                              DAGCombinerInfo &DCI) const {
14617   SelectionDAG &DAG = DCI.DAG;
14618   switch (N->getOpcode()) {
14619   default: break;
14620   case ISD::EXTRACT_VECTOR_ELT:
14621     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
14622   case ISD::VSELECT:
14623   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
14624   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
14625   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
14626   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
14627   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
14628   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
14629   case ISD::SHL:
14630   case ISD::SRA:
14631   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
14632   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
14633   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
14634   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
14635   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
14636   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
14637   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
14638   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
14639   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
14640   case X86ISD::FXOR:
14641   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
14642   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
14643   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
14644   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
14645   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
14646   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
14647   case X86ISD::SHUFP:       // Handle all target specific shuffles
14648   case X86ISD::PALIGN:
14649   case X86ISD::UNPCKH:
14650   case X86ISD::UNPCKL:
14651   case X86ISD::MOVHLPS:
14652   case X86ISD::MOVLHPS:
14653   case X86ISD::PSHUFD:
14654   case X86ISD::PSHUFHW:
14655   case X86ISD::PSHUFLW:
14656   case X86ISD::MOVSS:
14657   case X86ISD::MOVSD:
14658   case X86ISD::VPERMILP:
14659   case X86ISD::VPERM2X128:
14660   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
14661   }
14662
14663   return SDValue();
14664 }
14665
14666 /// isTypeDesirableForOp - Return true if the target has native support for
14667 /// the specified value type and it is 'desirable' to use the type for the
14668 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
14669 /// instruction encodings are longer and some i16 instructions are slow.
14670 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
14671   if (!isTypeLegal(VT))
14672     return false;
14673   if (VT != MVT::i16)
14674     return true;
14675
14676   switch (Opc) {
14677   default:
14678     return true;
14679   case ISD::LOAD:
14680   case ISD::SIGN_EXTEND:
14681   case ISD::ZERO_EXTEND:
14682   case ISD::ANY_EXTEND:
14683   case ISD::SHL:
14684   case ISD::SRL:
14685   case ISD::SUB:
14686   case ISD::ADD:
14687   case ISD::MUL:
14688   case ISD::AND:
14689   case ISD::OR:
14690   case ISD::XOR:
14691     return false;
14692   }
14693 }
14694
14695 /// IsDesirableToPromoteOp - This method query the target whether it is
14696 /// beneficial for dag combiner to promote the specified node. If true, it
14697 /// should return the desired promotion type by reference.
14698 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
14699   EVT VT = Op.getValueType();
14700   if (VT != MVT::i16)
14701     return false;
14702
14703   bool Promote = false;
14704   bool Commute = false;
14705   switch (Op.getOpcode()) {
14706   default: break;
14707   case ISD::LOAD: {
14708     LoadSDNode *LD = cast<LoadSDNode>(Op);
14709     // If the non-extending load has a single use and it's not live out, then it
14710     // might be folded.
14711     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
14712                                                      Op.hasOneUse()*/) {
14713       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14714              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
14715         // The only case where we'd want to promote LOAD (rather then it being
14716         // promoted as an operand is when it's only use is liveout.
14717         if (UI->getOpcode() != ISD::CopyToReg)
14718           return false;
14719       }
14720     }
14721     Promote = true;
14722     break;
14723   }
14724   case ISD::SIGN_EXTEND:
14725   case ISD::ZERO_EXTEND:
14726   case ISD::ANY_EXTEND:
14727     Promote = true;
14728     break;
14729   case ISD::SHL:
14730   case ISD::SRL: {
14731     SDValue N0 = Op.getOperand(0);
14732     // Look out for (store (shl (load), x)).
14733     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14734       return false;
14735     Promote = true;
14736     break;
14737   }
14738   case ISD::ADD:
14739   case ISD::MUL:
14740   case ISD::AND:
14741   case ISD::OR:
14742   case ISD::XOR:
14743     Commute = true;
14744     // fallthrough
14745   case ISD::SUB: {
14746     SDValue N0 = Op.getOperand(0);
14747     SDValue N1 = Op.getOperand(1);
14748     if (!Commute && MayFoldLoad(N1))
14749       return false;
14750     // Avoid disabling potential load folding opportunities.
14751     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14752       return false;
14753     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14754       return false;
14755     Promote = true;
14756   }
14757   }
14758
14759   PVT = MVT::i32;
14760   return Promote;
14761 }
14762
14763 //===----------------------------------------------------------------------===//
14764 //                           X86 Inline Assembly Support
14765 //===----------------------------------------------------------------------===//
14766
14767 namespace {
14768   // Helper to match a string separated by whitespace.
14769   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
14770     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
14771
14772     for (unsigned i = 0, e = args.size(); i != e; ++i) {
14773       StringRef piece(*args[i]);
14774       if (!s.startswith(piece)) // Check if the piece matches.
14775         return false;
14776
14777       s = s.substr(piece.size());
14778       StringRef::size_type pos = s.find_first_not_of(" \t");
14779       if (pos == 0) // We matched a prefix.
14780         return false;
14781
14782       s = s.substr(pos);
14783     }
14784
14785     return s.empty();
14786   }
14787   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
14788 }
14789
14790 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
14791   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
14792
14793   std::string AsmStr = IA->getAsmString();
14794
14795   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14796   if (!Ty || Ty->getBitWidth() % 16 != 0)
14797     return false;
14798
14799   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
14800   SmallVector<StringRef, 4> AsmPieces;
14801   SplitString(AsmStr, AsmPieces, ";\n");
14802
14803   switch (AsmPieces.size()) {
14804   default: return false;
14805   case 1:
14806     // FIXME: this should verify that we are targeting a 486 or better.  If not,
14807     // we will turn this bswap into something that will be lowered to logical
14808     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
14809     // lower so don't worry about this.
14810     // bswap $0
14811     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
14812         matchAsm(AsmPieces[0], "bswapl", "$0") ||
14813         matchAsm(AsmPieces[0], "bswapq", "$0") ||
14814         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
14815         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
14816         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
14817       // No need to check constraints, nothing other than the equivalent of
14818       // "=r,0" would be valid here.
14819       return IntrinsicLowering::LowerToByteSwap(CI);
14820     }
14821
14822     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
14823     if (CI->getType()->isIntegerTy(16) &&
14824         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14825         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
14826          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
14827       AsmPieces.clear();
14828       const std::string &ConstraintsStr = IA->getConstraintString();
14829       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14830       std::sort(AsmPieces.begin(), AsmPieces.end());
14831       if (AsmPieces.size() == 4 &&
14832           AsmPieces[0] == "~{cc}" &&
14833           AsmPieces[1] == "~{dirflag}" &&
14834           AsmPieces[2] == "~{flags}" &&
14835           AsmPieces[3] == "~{fpsr}")
14836       return IntrinsicLowering::LowerToByteSwap(CI);
14837     }
14838     break;
14839   case 3:
14840     if (CI->getType()->isIntegerTy(32) &&
14841         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14842         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
14843         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
14844         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
14845       AsmPieces.clear();
14846       const std::string &ConstraintsStr = IA->getConstraintString();
14847       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14848       std::sort(AsmPieces.begin(), AsmPieces.end());
14849       if (AsmPieces.size() == 4 &&
14850           AsmPieces[0] == "~{cc}" &&
14851           AsmPieces[1] == "~{dirflag}" &&
14852           AsmPieces[2] == "~{flags}" &&
14853           AsmPieces[3] == "~{fpsr}")
14854         return IntrinsicLowering::LowerToByteSwap(CI);
14855     }
14856
14857     if (CI->getType()->isIntegerTy(64)) {
14858       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
14859       if (Constraints.size() >= 2 &&
14860           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
14861           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
14862         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
14863         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
14864             matchAsm(AsmPieces[1], "bswap", "%edx") &&
14865             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
14866           return IntrinsicLowering::LowerToByteSwap(CI);
14867       }
14868     }
14869     break;
14870   }
14871   return false;
14872 }
14873
14874
14875
14876 /// getConstraintType - Given a constraint letter, return the type of
14877 /// constraint it is for this target.
14878 X86TargetLowering::ConstraintType
14879 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
14880   if (Constraint.size() == 1) {
14881     switch (Constraint[0]) {
14882     case 'R':
14883     case 'q':
14884     case 'Q':
14885     case 'f':
14886     case 't':
14887     case 'u':
14888     case 'y':
14889     case 'x':
14890     case 'Y':
14891     case 'l':
14892       return C_RegisterClass;
14893     case 'a':
14894     case 'b':
14895     case 'c':
14896     case 'd':
14897     case 'S':
14898     case 'D':
14899     case 'A':
14900       return C_Register;
14901     case 'I':
14902     case 'J':
14903     case 'K':
14904     case 'L':
14905     case 'M':
14906     case 'N':
14907     case 'G':
14908     case 'C':
14909     case 'e':
14910     case 'Z':
14911       return C_Other;
14912     default:
14913       break;
14914     }
14915   }
14916   return TargetLowering::getConstraintType(Constraint);
14917 }
14918
14919 /// Examine constraint type and operand type and determine a weight value.
14920 /// This object must already have been set up with the operand type
14921 /// and the current alternative constraint selected.
14922 TargetLowering::ConstraintWeight
14923   X86TargetLowering::getSingleConstraintMatchWeight(
14924     AsmOperandInfo &info, const char *constraint) const {
14925   ConstraintWeight weight = CW_Invalid;
14926   Value *CallOperandVal = info.CallOperandVal;
14927     // If we don't have a value, we can't do a match,
14928     // but allow it at the lowest weight.
14929   if (CallOperandVal == NULL)
14930     return CW_Default;
14931   Type *type = CallOperandVal->getType();
14932   // Look at the constraint type.
14933   switch (*constraint) {
14934   default:
14935     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
14936   case 'R':
14937   case 'q':
14938   case 'Q':
14939   case 'a':
14940   case 'b':
14941   case 'c':
14942   case 'd':
14943   case 'S':
14944   case 'D':
14945   case 'A':
14946     if (CallOperandVal->getType()->isIntegerTy())
14947       weight = CW_SpecificReg;
14948     break;
14949   case 'f':
14950   case 't':
14951   case 'u':
14952       if (type->isFloatingPointTy())
14953         weight = CW_SpecificReg;
14954       break;
14955   case 'y':
14956       if (type->isX86_MMXTy() && Subtarget->hasMMX())
14957         weight = CW_SpecificReg;
14958       break;
14959   case 'x':
14960   case 'Y':
14961     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
14962         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
14963       weight = CW_Register;
14964     break;
14965   case 'I':
14966     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
14967       if (C->getZExtValue() <= 31)
14968         weight = CW_Constant;
14969     }
14970     break;
14971   case 'J':
14972     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14973       if (C->getZExtValue() <= 63)
14974         weight = CW_Constant;
14975     }
14976     break;
14977   case 'K':
14978     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14979       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
14980         weight = CW_Constant;
14981     }
14982     break;
14983   case 'L':
14984     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14985       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
14986         weight = CW_Constant;
14987     }
14988     break;
14989   case 'M':
14990     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14991       if (C->getZExtValue() <= 3)
14992         weight = CW_Constant;
14993     }
14994     break;
14995   case 'N':
14996     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14997       if (C->getZExtValue() <= 0xff)
14998         weight = CW_Constant;
14999     }
15000     break;
15001   case 'G':
15002   case 'C':
15003     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15004       weight = CW_Constant;
15005     }
15006     break;
15007   case 'e':
15008     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15009       if ((C->getSExtValue() >= -0x80000000LL) &&
15010           (C->getSExtValue() <= 0x7fffffffLL))
15011         weight = CW_Constant;
15012     }
15013     break;
15014   case 'Z':
15015     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15016       if (C->getZExtValue() <= 0xffffffff)
15017         weight = CW_Constant;
15018     }
15019     break;
15020   }
15021   return weight;
15022 }
15023
15024 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15025 /// with another that has more specific requirements based on the type of the
15026 /// corresponding operand.
15027 const char *X86TargetLowering::
15028 LowerXConstraint(EVT ConstraintVT) const {
15029   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15030   // 'f' like normal targets.
15031   if (ConstraintVT.isFloatingPoint()) {
15032     if (Subtarget->hasSSE2())
15033       return "Y";
15034     if (Subtarget->hasSSE1())
15035       return "x";
15036   }
15037
15038   return TargetLowering::LowerXConstraint(ConstraintVT);
15039 }
15040
15041 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15042 /// vector.  If it is invalid, don't add anything to Ops.
15043 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15044                                                      std::string &Constraint,
15045                                                      std::vector<SDValue>&Ops,
15046                                                      SelectionDAG &DAG) const {
15047   SDValue Result(0, 0);
15048
15049   // Only support length 1 constraints for now.
15050   if (Constraint.length() > 1) return;
15051
15052   char ConstraintLetter = Constraint[0];
15053   switch (ConstraintLetter) {
15054   default: break;
15055   case 'I':
15056     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15057       if (C->getZExtValue() <= 31) {
15058         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15059         break;
15060       }
15061     }
15062     return;
15063   case 'J':
15064     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15065       if (C->getZExtValue() <= 63) {
15066         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15067         break;
15068       }
15069     }
15070     return;
15071   case 'K':
15072     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15073       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15074         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15075         break;
15076       }
15077     }
15078     return;
15079   case 'N':
15080     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15081       if (C->getZExtValue() <= 255) {
15082         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15083         break;
15084       }
15085     }
15086     return;
15087   case 'e': {
15088     // 32-bit signed value
15089     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15090       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15091                                            C->getSExtValue())) {
15092         // Widen to 64 bits here to get it sign extended.
15093         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15094         break;
15095       }
15096     // FIXME gcc accepts some relocatable values here too, but only in certain
15097     // memory models; it's complicated.
15098     }
15099     return;
15100   }
15101   case 'Z': {
15102     // 32-bit unsigned value
15103     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15104       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15105                                            C->getZExtValue())) {
15106         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15107         break;
15108       }
15109     }
15110     // FIXME gcc accepts some relocatable values here too, but only in certain
15111     // memory models; it's complicated.
15112     return;
15113   }
15114   case 'i': {
15115     // Literal immediates are always ok.
15116     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15117       // Widen to 64 bits here to get it sign extended.
15118       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15119       break;
15120     }
15121
15122     // In any sort of PIC mode addresses need to be computed at runtime by
15123     // adding in a register or some sort of table lookup.  These can't
15124     // be used as immediates.
15125     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15126       return;
15127
15128     // If we are in non-pic codegen mode, we allow the address of a global (with
15129     // an optional displacement) to be used with 'i'.
15130     GlobalAddressSDNode *GA = 0;
15131     int64_t Offset = 0;
15132
15133     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15134     while (1) {
15135       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15136         Offset += GA->getOffset();
15137         break;
15138       } else if (Op.getOpcode() == ISD::ADD) {
15139         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15140           Offset += C->getZExtValue();
15141           Op = Op.getOperand(0);
15142           continue;
15143         }
15144       } else if (Op.getOpcode() == ISD::SUB) {
15145         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15146           Offset += -C->getZExtValue();
15147           Op = Op.getOperand(0);
15148           continue;
15149         }
15150       }
15151
15152       // Otherwise, this isn't something we can handle, reject it.
15153       return;
15154     }
15155
15156     const GlobalValue *GV = GA->getGlobal();
15157     // If we require an extra load to get this address, as in PIC mode, we
15158     // can't accept it.
15159     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15160                                                         getTargetMachine())))
15161       return;
15162
15163     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15164                                         GA->getValueType(0), Offset);
15165     break;
15166   }
15167   }
15168
15169   if (Result.getNode()) {
15170     Ops.push_back(Result);
15171     return;
15172   }
15173   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15174 }
15175
15176 std::pair<unsigned, const TargetRegisterClass*>
15177 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15178                                                 EVT VT) const {
15179   // First, see if this is a constraint that directly corresponds to an LLVM
15180   // register class.
15181   if (Constraint.size() == 1) {
15182     // GCC Constraint Letters
15183     switch (Constraint[0]) {
15184     default: break;
15185       // TODO: Slight differences here in allocation order and leaving
15186       // RIP in the class. Do they matter any more here than they do
15187       // in the normal allocation?
15188     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15189       if (Subtarget->is64Bit()) {
15190         if (VT == MVT::i32 || VT == MVT::f32)
15191           return std::make_pair(0U, X86::GR32RegisterClass);
15192         else if (VT == MVT::i16)
15193           return std::make_pair(0U, X86::GR16RegisterClass);
15194         else if (VT == MVT::i8 || VT == MVT::i1)
15195           return std::make_pair(0U, X86::GR8RegisterClass);
15196         else if (VT == MVT::i64 || VT == MVT::f64)
15197           return std::make_pair(0U, X86::GR64RegisterClass);
15198         break;
15199       }
15200       // 32-bit fallthrough
15201     case 'Q':   // Q_REGS
15202       if (VT == MVT::i32 || VT == MVT::f32)
15203         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
15204       else if (VT == MVT::i16)
15205         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
15206       else if (VT == MVT::i8 || VT == MVT::i1)
15207         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
15208       else if (VT == MVT::i64)
15209         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
15210       break;
15211     case 'r':   // GENERAL_REGS
15212     case 'l':   // INDEX_REGS
15213       if (VT == MVT::i8 || VT == MVT::i1)
15214         return std::make_pair(0U, X86::GR8RegisterClass);
15215       if (VT == MVT::i16)
15216         return std::make_pair(0U, X86::GR16RegisterClass);
15217       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15218         return std::make_pair(0U, X86::GR32RegisterClass);
15219       return std::make_pair(0U, X86::GR64RegisterClass);
15220     case 'R':   // LEGACY_REGS
15221       if (VT == MVT::i8 || VT == MVT::i1)
15222         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
15223       if (VT == MVT::i16)
15224         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
15225       if (VT == MVT::i32 || !Subtarget->is64Bit())
15226         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
15227       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
15228     case 'f':  // FP Stack registers.
15229       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15230       // value to the correct fpstack register class.
15231       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15232         return std::make_pair(0U, X86::RFP32RegisterClass);
15233       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15234         return std::make_pair(0U, X86::RFP64RegisterClass);
15235       return std::make_pair(0U, X86::RFP80RegisterClass);
15236     case 'y':   // MMX_REGS if MMX allowed.
15237       if (!Subtarget->hasMMX()) break;
15238       return std::make_pair(0U, X86::VR64RegisterClass);
15239     case 'Y':   // SSE_REGS if SSE2 allowed
15240       if (!Subtarget->hasSSE2()) break;
15241       // FALL THROUGH.
15242     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15243       if (!Subtarget->hasSSE1()) break;
15244
15245       switch (VT.getSimpleVT().SimpleTy) {
15246       default: break;
15247       // Scalar SSE types.
15248       case MVT::f32:
15249       case MVT::i32:
15250         return std::make_pair(0U, X86::FR32RegisterClass);
15251       case MVT::f64:
15252       case MVT::i64:
15253         return std::make_pair(0U, X86::FR64RegisterClass);
15254       // Vector types.
15255       case MVT::v16i8:
15256       case MVT::v8i16:
15257       case MVT::v4i32:
15258       case MVT::v2i64:
15259       case MVT::v4f32:
15260       case MVT::v2f64:
15261         return std::make_pair(0U, X86::VR128RegisterClass);
15262       // AVX types.
15263       case MVT::v32i8:
15264       case MVT::v16i16:
15265       case MVT::v8i32:
15266       case MVT::v4i64:
15267       case MVT::v8f32:
15268       case MVT::v4f64:
15269         return std::make_pair(0U, X86::VR256RegisterClass);
15270         
15271       }
15272       break;
15273     }
15274   }
15275
15276   // Use the default implementation in TargetLowering to convert the register
15277   // constraint into a member of a register class.
15278   std::pair<unsigned, const TargetRegisterClass*> Res;
15279   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15280
15281   // Not found as a standard register?
15282   if (Res.second == 0) {
15283     // Map st(0) -> st(7) -> ST0
15284     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15285         tolower(Constraint[1]) == 's' &&
15286         tolower(Constraint[2]) == 't' &&
15287         Constraint[3] == '(' &&
15288         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15289         Constraint[5] == ')' &&
15290         Constraint[6] == '}') {
15291
15292       Res.first = X86::ST0+Constraint[4]-'0';
15293       Res.second = X86::RFP80RegisterClass;
15294       return Res;
15295     }
15296
15297     // GCC allows "st(0)" to be called just plain "st".
15298     if (StringRef("{st}").equals_lower(Constraint)) {
15299       Res.first = X86::ST0;
15300       Res.second = X86::RFP80RegisterClass;
15301       return Res;
15302     }
15303
15304     // flags -> EFLAGS
15305     if (StringRef("{flags}").equals_lower(Constraint)) {
15306       Res.first = X86::EFLAGS;
15307       Res.second = X86::CCRRegisterClass;
15308       return Res;
15309     }
15310
15311     // 'A' means EAX + EDX.
15312     if (Constraint == "A") {
15313       Res.first = X86::EAX;
15314       Res.second = X86::GR32_ADRegisterClass;
15315       return Res;
15316     }
15317     return Res;
15318   }
15319
15320   // Otherwise, check to see if this is a register class of the wrong value
15321   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
15322   // turn into {ax},{dx}.
15323   if (Res.second->hasType(VT))
15324     return Res;   // Correct type already, nothing to do.
15325
15326   // All of the single-register GCC register classes map their values onto
15327   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
15328   // really want an 8-bit or 32-bit register, map to the appropriate register
15329   // class and return the appropriate register.
15330   if (Res.second == X86::GR16RegisterClass) {
15331     if (VT == MVT::i8) {
15332       unsigned DestReg = 0;
15333       switch (Res.first) {
15334       default: break;
15335       case X86::AX: DestReg = X86::AL; break;
15336       case X86::DX: DestReg = X86::DL; break;
15337       case X86::CX: DestReg = X86::CL; break;
15338       case X86::BX: DestReg = X86::BL; break;
15339       }
15340       if (DestReg) {
15341         Res.first = DestReg;
15342         Res.second = X86::GR8RegisterClass;
15343       }
15344     } else if (VT == MVT::i32) {
15345       unsigned DestReg = 0;
15346       switch (Res.first) {
15347       default: break;
15348       case X86::AX: DestReg = X86::EAX; break;
15349       case X86::DX: DestReg = X86::EDX; break;
15350       case X86::CX: DestReg = X86::ECX; break;
15351       case X86::BX: DestReg = X86::EBX; break;
15352       case X86::SI: DestReg = X86::ESI; break;
15353       case X86::DI: DestReg = X86::EDI; break;
15354       case X86::BP: DestReg = X86::EBP; break;
15355       case X86::SP: DestReg = X86::ESP; break;
15356       }
15357       if (DestReg) {
15358         Res.first = DestReg;
15359         Res.second = X86::GR32RegisterClass;
15360       }
15361     } else if (VT == MVT::i64) {
15362       unsigned DestReg = 0;
15363       switch (Res.first) {
15364       default: break;
15365       case X86::AX: DestReg = X86::RAX; break;
15366       case X86::DX: DestReg = X86::RDX; break;
15367       case X86::CX: DestReg = X86::RCX; break;
15368       case X86::BX: DestReg = X86::RBX; break;
15369       case X86::SI: DestReg = X86::RSI; break;
15370       case X86::DI: DestReg = X86::RDI; break;
15371       case X86::BP: DestReg = X86::RBP; break;
15372       case X86::SP: DestReg = X86::RSP; break;
15373       }
15374       if (DestReg) {
15375         Res.first = DestReg;
15376         Res.second = X86::GR64RegisterClass;
15377       }
15378     }
15379   } else if (Res.second == X86::FR32RegisterClass ||
15380              Res.second == X86::FR64RegisterClass ||
15381              Res.second == X86::VR128RegisterClass) {
15382     // Handle references to XMM physical registers that got mapped into the
15383     // wrong class.  This can happen with constraints like {xmm0} where the
15384     // target independent register mapper will just pick the first match it can
15385     // find, ignoring the required type.
15386     if (VT == MVT::f32)
15387       Res.second = X86::FR32RegisterClass;
15388     else if (VT == MVT::f64)
15389       Res.second = X86::FR64RegisterClass;
15390     else if (X86::VR128RegisterClass->hasType(VT))
15391       Res.second = X86::VR128RegisterClass;
15392   }
15393
15394   return Res;
15395 }