Fixed a bug in LowerVECTOR_SHUFFLE caused assertion failure
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VariadicFunction.h"
47 #include "llvm/Support/CallSite.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/Dwarf.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Support/raw_ostream.h"
53 #include "llvm/Target/TargetOptions.h"
54 using namespace llvm;
55 using namespace dwarf;
56
57 STATISTIC(NumTailCalls, "Number of tail calls");
58
59 // Forward declarations.
60 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
61                        SDValue V2);
62
63 static SDValue Insert128BitVector(SDValue Result,
64                                   SDValue Vec,
65                                   SDValue Idx,
66                                   SelectionDAG &DAG,
67                                   DebugLoc dl);
68
69 static SDValue Extract128BitVector(SDValue Vec,
70                                    SDValue Idx,
71                                    SelectionDAG &DAG,
72                                    DebugLoc dl);
73
74 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
75 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
76 /// simple subregister reference.  Idx is an index in the 128 bits we
77 /// want.  It need not be aligned to a 128-bit bounday.  That makes
78 /// lowering EXTRACT_VECTOR_ELT operations easier.
79 static SDValue Extract128BitVector(SDValue Vec,
80                                    SDValue Idx,
81                                    SelectionDAG &DAG,
82                                    DebugLoc dl) {
83   EVT VT = Vec.getValueType();
84   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
85   EVT ElVT = VT.getVectorElementType();
86   int Factor = VT.getSizeInBits()/128;
87   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
88                                   VT.getVectorNumElements()/Factor);
89
90   // Extract from UNDEF is UNDEF.
91   if (Vec.getOpcode() == ISD::UNDEF)
92     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
93
94   if (isa<ConstantSDNode>(Idx)) {
95     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
96
97     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
98     // we can match to VEXTRACTF128.
99     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
100
101     // This is the index of the first element of the 128-bit chunk
102     // we want.
103     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
104                                  * ElemsPerChunk);
105
106     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
107     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
108                                  VecIdx);
109
110     return Result;
111   }
112
113   return SDValue();
114 }
115
116 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
117 /// sets things up to match to an AVX VINSERTF128 instruction or a
118 /// simple superregister reference.  Idx is an index in the 128 bits
119 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
120 /// lowering INSERT_VECTOR_ELT operations easier.
121 static SDValue Insert128BitVector(SDValue Result,
122                                   SDValue Vec,
123                                   SDValue Idx,
124                                   SelectionDAG &DAG,
125                                   DebugLoc dl) {
126   if (isa<ConstantSDNode>(Idx)) {
127     EVT VT = Vec.getValueType();
128     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
129
130     EVT ElVT = VT.getVectorElementType();
131     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
132     EVT ResultVT = Result.getValueType();
133
134     // Insert the relevant 128 bits.
135     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
136
137     // This is the index of the first element of the 128-bit chunk
138     // we want.
139     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
140                                  * ElemsPerChunk);
141
142     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
143     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
144                          VecIdx);
145     return Result;
146   }
147
148   return SDValue();
149 }
150
151 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
152   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
153   bool is64Bit = Subtarget->is64Bit();
154
155   if (Subtarget->isTargetEnvMacho()) {
156     if (is64Bit)
157       return new X8664_MachoTargetObjectFile();
158     return new TargetLoweringObjectFileMachO();
159   }
160
161   if (Subtarget->isTargetELF())
162     return new TargetLoweringObjectFileELF();
163   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
164     return new TargetLoweringObjectFileCOFF();
165   llvm_unreachable("unknown subtarget type");
166 }
167
168 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
169   : TargetLowering(TM, createTLOF(TM)) {
170   Subtarget = &TM.getSubtarget<X86Subtarget>();
171   X86ScalarSSEf64 = Subtarget->hasSSE2();
172   X86ScalarSSEf32 = Subtarget->hasSSE1();
173   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
174
175   RegInfo = TM.getRegisterInfo();
176   TD = getTargetData();
177
178   // Set up the TargetLowering object.
179   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
180
181   // X86 is weird, it always uses i8 for shift amounts and setcc results.
182   setBooleanContents(ZeroOrOneBooleanContent);
183   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
184   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
185
186   // For 64-bit since we have so many registers use the ILP scheduler, for
187   // 32-bit code use the register pressure specific scheduling.
188   if (Subtarget->is64Bit())
189     setSchedulingPreference(Sched::ILP);
190   else
191     setSchedulingPreference(Sched::RegPressure);
192   setStackPointerRegisterToSaveRestore(X86StackPtr);
193
194   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
195     // Setup Windows compiler runtime calls.
196     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
197     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
198     setLibcallName(RTLIB::SREM_I64, "_allrem");
199     setLibcallName(RTLIB::UREM_I64, "_aullrem");
200     setLibcallName(RTLIB::MUL_I64, "_allmul");
201     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
202     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
203     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
204     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
205     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
206     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
207     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
208     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
209     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
210   }
211
212   if (Subtarget->isTargetDarwin()) {
213     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
214     setUseUnderscoreSetJmp(false);
215     setUseUnderscoreLongJmp(false);
216   } else if (Subtarget->isTargetMingw()) {
217     // MS runtime is weird: it exports _setjmp, but longjmp!
218     setUseUnderscoreSetJmp(true);
219     setUseUnderscoreLongJmp(false);
220   } else {
221     setUseUnderscoreSetJmp(true);
222     setUseUnderscoreLongJmp(true);
223   }
224
225   // Set up the register classes.
226   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
227   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
228   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
229   if (Subtarget->is64Bit())
230     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
231
232   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
233
234   // We don't accept any truncstore of integer registers.
235   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
236   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
237   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
238   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
239   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
240   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
241
242   // SETOEQ and SETUNE require checking two conditions.
243   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
244   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
245   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
246   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
247   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
248   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
249
250   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
251   // operation.
252   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
253   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
254   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
255
256   if (Subtarget->is64Bit()) {
257     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
259   } else if (!TM.Options.UseSoftFloat) {
260     // We have an algorithm for SSE2->double, and we turn this into a
261     // 64-bit FILD followed by conditional FADD for other targets.
262     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
263     // We have an algorithm for SSE2, and we turn this into a 64-bit
264     // FILD for other targets.
265     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
266   }
267
268   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
269   // this operation.
270   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
271   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
272
273   if (!TM.Options.UseSoftFloat) {
274     // SSE has no i16 to fp conversion, only i32
275     if (X86ScalarSSEf32) {
276       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
277       // f32 and f64 cases are Legal, f80 case is not
278       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
279     } else {
280       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
281       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
282     }
283   } else {
284     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
285     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
286   }
287
288   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
289   // are Legal, f80 is custom lowered.
290   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
291   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
292
293   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
294   // this operation.
295   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
296   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
297
298   if (X86ScalarSSEf32) {
299     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
300     // f32 and f64 cases are Legal, f80 case is not
301     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
302   } else {
303     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
304     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
305   }
306
307   // Handle FP_TO_UINT by promoting the destination to a larger signed
308   // conversion.
309   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
310   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
311   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
312
313   if (Subtarget->is64Bit()) {
314     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
315     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
316   } else if (!TM.Options.UseSoftFloat) {
317     // Since AVX is a superset of SSE3, only check for SSE here.
318     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
319       // Expand FP_TO_UINT into a select.
320       // FIXME: We would like to use a Custom expander here eventually to do
321       // the optimal thing for SSE vs. the default expansion in the legalizer.
322       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
323     else
324       // With SSE3 we can use fisttpll to convert to a signed i64; without
325       // SSE, we're stuck with a fistpll.
326       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
327   }
328
329   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
330   if (!X86ScalarSSEf64) {
331     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
332     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
333     if (Subtarget->is64Bit()) {
334       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
335       // Without SSE, i64->f64 goes through memory.
336       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
337     }
338   }
339
340   // Scalar integer divide and remainder are lowered to use operations that
341   // produce two results, to match the available instructions. This exposes
342   // the two-result form to trivial CSE, which is able to combine x/y and x%y
343   // into a single instruction.
344   //
345   // Scalar integer multiply-high is also lowered to use two-result
346   // operations, to match the available instructions. However, plain multiply
347   // (low) operations are left as Legal, as there are single-result
348   // instructions for this in x86. Using the two-result multiply instructions
349   // when both high and low results are needed must be arranged by dagcombine.
350   for (unsigned i = 0, e = 4; i != e; ++i) {
351     MVT VT = IntVTs[i];
352     setOperationAction(ISD::MULHS, VT, Expand);
353     setOperationAction(ISD::MULHU, VT, Expand);
354     setOperationAction(ISD::SDIV, VT, Expand);
355     setOperationAction(ISD::UDIV, VT, Expand);
356     setOperationAction(ISD::SREM, VT, Expand);
357     setOperationAction(ISD::UREM, VT, Expand);
358
359     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
360     setOperationAction(ISD::ADDC, VT, Custom);
361     setOperationAction(ISD::ADDE, VT, Custom);
362     setOperationAction(ISD::SUBC, VT, Custom);
363     setOperationAction(ISD::SUBE, VT, Custom);
364   }
365
366   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
367   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
368   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
369   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
370   if (Subtarget->is64Bit())
371     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
372   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
375   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
376   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
379   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
380
381   // Promote the i8 variants and force them on up to i32 which has a shorter
382   // encoding.
383   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
384   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
385   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
386   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
387   if (Subtarget->hasBMI()) {
388     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
389     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
390     if (Subtarget->is64Bit())
391       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
392   } else {
393     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
394     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
395     if (Subtarget->is64Bit())
396       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
397   }
398
399   if (Subtarget->hasLZCNT()) {
400     // When promoting the i8 variants, force them to i32 for a shorter
401     // encoding.
402     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
403     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
404     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
405     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
406     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
407     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
408     if (Subtarget->is64Bit())
409       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
410   } else {
411     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
412     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
413     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
414     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
415     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
416     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
417     if (Subtarget->is64Bit()) {
418       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
419       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
420     }
421   }
422
423   if (Subtarget->hasPOPCNT()) {
424     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
425   } else {
426     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
427     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
428     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
429     if (Subtarget->is64Bit())
430       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
431   }
432
433   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
434   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
435
436   // These should be promoted to a larger select which is supported.
437   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
438   // X86 wants to expand cmov itself.
439   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
440   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
441   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
442   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
443   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
444   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
445   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
446   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
447   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
448   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
449   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
450   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
451   if (Subtarget->is64Bit()) {
452     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
453     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
454   }
455   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
456
457   // Darwin ABI issue.
458   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
459   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
460   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
461   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
462   if (Subtarget->is64Bit())
463     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
464   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
465   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
466   if (Subtarget->is64Bit()) {
467     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
468     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
469     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
470     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
471     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
472   }
473   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
474   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
475   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
476   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
477   if (Subtarget->is64Bit()) {
478     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
479     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
480     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
481   }
482
483   if (Subtarget->hasSSE1())
484     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
485
486   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
487   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
488
489   // On X86 and X86-64, atomic operations are lowered to locked instructions.
490   // Locked instructions, in turn, have implicit fence semantics (all memory
491   // operations are flushed before issuing the locked instruction, and they
492   // are not buffered), so we can fold away the common pattern of
493   // fence-atomic-fence.
494   setShouldFoldAtomicFences(true);
495
496   // Expand certain atomics
497   for (unsigned i = 0, e = 4; i != e; ++i) {
498     MVT VT = IntVTs[i];
499     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
500     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
501     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
502   }
503
504   if (!Subtarget->is64Bit()) {
505     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
509     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
510     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
511     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
512     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
513   }
514
515   if (Subtarget->hasCmpxchg16b()) {
516     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
517   }
518
519   // FIXME - use subtarget debug flags
520   if (!Subtarget->isTargetDarwin() &&
521       !Subtarget->isTargetELF() &&
522       !Subtarget->isTargetCygMing()) {
523     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
524   }
525
526   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
527   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
528   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
529   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
530   if (Subtarget->is64Bit()) {
531     setExceptionPointerRegister(X86::RAX);
532     setExceptionSelectorRegister(X86::RDX);
533   } else {
534     setExceptionPointerRegister(X86::EAX);
535     setExceptionSelectorRegister(X86::EDX);
536   }
537   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
538   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
539
540   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
541   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
542
543   setOperationAction(ISD::TRAP, MVT::Other, Legal);
544
545   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
546   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
547   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
548   if (Subtarget->is64Bit()) {
549     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
550     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
551   } else {
552     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
553     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
554   }
555
556   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
557   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
558
559   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
560     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
561                        MVT::i64 : MVT::i32, Custom);
562   else if (TM.Options.EnableSegmentedStacks)
563     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
564                        MVT::i64 : MVT::i32, Custom);
565   else
566     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
567                        MVT::i64 : MVT::i32, Expand);
568
569   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
570     // f32 and f64 use SSE.
571     // Set up the FP register classes.
572     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
573     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
574
575     // Use ANDPD to simulate FABS.
576     setOperationAction(ISD::FABS , MVT::f64, Custom);
577     setOperationAction(ISD::FABS , MVT::f32, Custom);
578
579     // Use XORP to simulate FNEG.
580     setOperationAction(ISD::FNEG , MVT::f64, Custom);
581     setOperationAction(ISD::FNEG , MVT::f32, Custom);
582
583     // Use ANDPD and ORPD to simulate FCOPYSIGN.
584     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
585     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
586
587     // Lower this to FGETSIGNx86 plus an AND.
588     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
589     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
590
591     // We don't support sin/cos/fmod
592     setOperationAction(ISD::FSIN , MVT::f64, Expand);
593     setOperationAction(ISD::FCOS , MVT::f64, Expand);
594     setOperationAction(ISD::FSIN , MVT::f32, Expand);
595     setOperationAction(ISD::FCOS , MVT::f32, Expand);
596
597     // Expand FP immediates into loads from the stack, except for the special
598     // cases we handle.
599     addLegalFPImmediate(APFloat(+0.0)); // xorpd
600     addLegalFPImmediate(APFloat(+0.0f)); // xorps
601   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
602     // Use SSE for f32, x87 for f64.
603     // Set up the FP register classes.
604     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
605     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
606
607     // Use ANDPS to simulate FABS.
608     setOperationAction(ISD::FABS , MVT::f32, Custom);
609
610     // Use XORP to simulate FNEG.
611     setOperationAction(ISD::FNEG , MVT::f32, Custom);
612
613     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
614
615     // Use ANDPS and ORPS to simulate FCOPYSIGN.
616     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
617     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
618
619     // We don't support sin/cos/fmod
620     setOperationAction(ISD::FSIN , MVT::f32, Expand);
621     setOperationAction(ISD::FCOS , MVT::f32, Expand);
622
623     // Special cases we handle for FP constants.
624     addLegalFPImmediate(APFloat(+0.0f)); // xorps
625     addLegalFPImmediate(APFloat(+0.0)); // FLD0
626     addLegalFPImmediate(APFloat(+1.0)); // FLD1
627     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
628     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
629
630     if (!TM.Options.UnsafeFPMath) {
631       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
632       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
633     }
634   } else if (!TM.Options.UseSoftFloat) {
635     // f32 and f64 in x87.
636     // Set up the FP register classes.
637     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
638     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
639
640     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
641     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
642     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
643     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
644
645     if (!TM.Options.UnsafeFPMath) {
646       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
647       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
648     }
649     addLegalFPImmediate(APFloat(+0.0)); // FLD0
650     addLegalFPImmediate(APFloat(+1.0)); // FLD1
651     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
652     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
653     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
654     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
655     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
656     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
657   }
658
659   // We don't support FMA.
660   setOperationAction(ISD::FMA, MVT::f64, Expand);
661   setOperationAction(ISD::FMA, MVT::f32, Expand);
662
663   // Long double always uses X87.
664   if (!TM.Options.UseSoftFloat) {
665     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
666     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
667     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
668     {
669       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
670       addLegalFPImmediate(TmpFlt);  // FLD0
671       TmpFlt.changeSign();
672       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
673
674       bool ignored;
675       APFloat TmpFlt2(+1.0);
676       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
677                       &ignored);
678       addLegalFPImmediate(TmpFlt2);  // FLD1
679       TmpFlt2.changeSign();
680       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
681     }
682
683     if (!TM.Options.UnsafeFPMath) {
684       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
685       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
686     }
687
688     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
689     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
690     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
691     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
692     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
693     setOperationAction(ISD::FMA, MVT::f80, Expand);
694   }
695
696   // Always use a library call for pow.
697   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
698   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
699   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
700
701   setOperationAction(ISD::FLOG, MVT::f80, Expand);
702   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
703   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
704   setOperationAction(ISD::FEXP, MVT::f80, Expand);
705   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
706
707   // First set operation action for all vector types to either promote
708   // (for widening) or expand (for scalarization). Then we will selectively
709   // turn on ones that can be effectively codegen'd.
710   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
711        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
712     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
727     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
729     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
730     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
764     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
765     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
766     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
767     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
768     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
769     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
770          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
771       setTruncStoreAction((MVT::SimpleValueType)VT,
772                           (MVT::SimpleValueType)InnerVT, Expand);
773     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
774     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
775     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
776   }
777
778   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
779   // with -msoft-float, disable use of MMX as well.
780   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
781     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
782     // No operations on x86mmx supported, everything uses intrinsics.
783   }
784
785   // MMX-sized vectors (other than x86mmx) are expected to be expanded
786   // into smaller operations.
787   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
788   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
789   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
790   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
791   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
792   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
793   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
794   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
795   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
796   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
797   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
798   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
799   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
800   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
801   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
802   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
803   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
804   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
805   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
806   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
807   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
808   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
809   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
810   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
811   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
812   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
813   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
814   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
815   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
816
817   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
818     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
819
820     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
821     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
822     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
823     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
824     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
825     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
826     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
827     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
828     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
829     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
830     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
831     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
832   }
833
834   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
835     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
836
837     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
838     // registers cannot be used even for integer operations.
839     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
840     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
841     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
842     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
843
844     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
845     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
846     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
847     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
848     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
849     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
850     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
851     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
852     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
853     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
854     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
855     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
856     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
857     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
858     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
859     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
860
861     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
862     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
863     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
864     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
865
866     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
867     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
868     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
869     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
870     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
871
872     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
873     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
874     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
875     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
876     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
877
878     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
879     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
880       EVT VT = (MVT::SimpleValueType)i;
881       // Do not attempt to custom lower non-power-of-2 vectors
882       if (!isPowerOf2_32(VT.getVectorNumElements()))
883         continue;
884       // Do not attempt to custom lower non-128-bit vectors
885       if (!VT.is128BitVector())
886         continue;
887       setOperationAction(ISD::BUILD_VECTOR,
888                          VT.getSimpleVT().SimpleTy, Custom);
889       setOperationAction(ISD::VECTOR_SHUFFLE,
890                          VT.getSimpleVT().SimpleTy, Custom);
891       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
892                          VT.getSimpleVT().SimpleTy, Custom);
893     }
894
895     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
896     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
897     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
898     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
899     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
900     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
901
902     if (Subtarget->is64Bit()) {
903       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
904       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
905     }
906
907     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
908     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
909       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
910       EVT VT = SVT;
911
912       // Do not attempt to promote non-128-bit vectors
913       if (!VT.is128BitVector())
914         continue;
915
916       setOperationAction(ISD::AND,    SVT, Promote);
917       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
918       setOperationAction(ISD::OR,     SVT, Promote);
919       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
920       setOperationAction(ISD::XOR,    SVT, Promote);
921       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
922       setOperationAction(ISD::LOAD,   SVT, Promote);
923       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
924       setOperationAction(ISD::SELECT, SVT, Promote);
925       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
926     }
927
928     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
929
930     // Custom lower v2i64 and v2f64 selects.
931     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
932     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
933     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
934     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
935
936     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
937     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
938   }
939
940   if (Subtarget->hasSSE41()) {
941     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
942     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
943     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
944     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
945     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
946     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
947     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
948     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
949     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
950     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
951
952     // FIXME: Do we need to handle scalar-to-vector here?
953     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
954
955     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
956     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
957     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
958     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
959     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
960
961     // i8 and i16 vectors are custom , because the source register and source
962     // source memory operand types are not the same width.  f32 vectors are
963     // custom since the immediate controlling the insert encodes additional
964     // information.
965     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
966     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
967     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
968     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
969
970     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
971     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
972     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
973     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
974
975     // FIXME: these should be Legal but thats only for the case where
976     // the index is constant.  For now custom expand to deal with that.
977     if (Subtarget->is64Bit()) {
978       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
979       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
980     }
981   }
982
983   if (Subtarget->hasSSE2()) {
984     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
985     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
986
987     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
988     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
989
990     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
991     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
992
993     if (Subtarget->hasAVX2()) {
994       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
995       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
996
997       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
998       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
999
1000       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
1001     } else {
1002       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
1003       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
1004
1005       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1006       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1007
1008       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1009     }
1010   }
1011
1012   if (Subtarget->hasSSE42())
1013     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1014
1015   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1016     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
1017     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
1018     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
1019     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
1020     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
1021     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
1022
1023     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1024     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1025     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1026
1027     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1028     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1029     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1030     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1031     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1032     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1033
1034     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1035     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1036     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1037     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1038     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1039     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1040
1041     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1042     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1043     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1044
1045     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1046     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1047     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1048     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1049     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1050     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1051
1052     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1053     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1054
1055     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1056     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1057
1058     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1059     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1060
1061     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1062     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1063     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1064     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1065
1066     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1067     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1068     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1069
1070     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1071     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1072     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1073     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1074
1075     if (Subtarget->hasAVX2()) {
1076       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1077       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1078       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1079       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1080
1081       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1082       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1083       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1084       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1085
1086       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1087       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1088       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1089       // Don't lower v32i8 because there is no 128-bit byte mul
1090
1091       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1092
1093       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1094       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1095
1096       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1097       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1098
1099       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1100     } else {
1101       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1102       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1103       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1104       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1105
1106       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1107       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1108       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1109       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1110
1111       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1112       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1113       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1114       // Don't lower v32i8 because there is no 128-bit byte mul
1115
1116       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1117       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1118
1119       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1120       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1121
1122       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1123     }
1124
1125     // Custom lower several nodes for 256-bit types.
1126     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1127                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1128       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1129       EVT VT = SVT;
1130
1131       // Extract subvector is special because the value type
1132       // (result) is 128-bit but the source is 256-bit wide.
1133       if (VT.is128BitVector())
1134         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1135
1136       // Do not attempt to custom lower other non-256-bit vectors
1137       if (!VT.is256BitVector())
1138         continue;
1139
1140       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1141       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1142       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1143       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1144       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1145       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1146     }
1147
1148     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1149     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1150       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1151       EVT VT = SVT;
1152
1153       // Do not attempt to promote non-256-bit vectors
1154       if (!VT.is256BitVector())
1155         continue;
1156
1157       setOperationAction(ISD::AND,    SVT, Promote);
1158       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1159       setOperationAction(ISD::OR,     SVT, Promote);
1160       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1161       setOperationAction(ISD::XOR,    SVT, Promote);
1162       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1163       setOperationAction(ISD::LOAD,   SVT, Promote);
1164       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1165       setOperationAction(ISD::SELECT, SVT, Promote);
1166       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1167     }
1168   }
1169
1170   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1171   // of this type with custom code.
1172   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1173          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1174     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1175                        Custom);
1176   }
1177
1178   // We want to custom lower some of our intrinsics.
1179   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1180
1181
1182   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1183   // handle type legalization for these operations here.
1184   //
1185   // FIXME: We really should do custom legalization for addition and
1186   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1187   // than generic legalization for 64-bit multiplication-with-overflow, though.
1188   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1189     // Add/Sub/Mul with overflow operations are custom lowered.
1190     MVT VT = IntVTs[i];
1191     setOperationAction(ISD::SADDO, VT, Custom);
1192     setOperationAction(ISD::UADDO, VT, Custom);
1193     setOperationAction(ISD::SSUBO, VT, Custom);
1194     setOperationAction(ISD::USUBO, VT, Custom);
1195     setOperationAction(ISD::SMULO, VT, Custom);
1196     setOperationAction(ISD::UMULO, VT, Custom);
1197   }
1198
1199   // There are no 8-bit 3-address imul/mul instructions
1200   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1201   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1202
1203   if (!Subtarget->is64Bit()) {
1204     // These libcalls are not available in 32-bit.
1205     setLibcallName(RTLIB::SHL_I128, 0);
1206     setLibcallName(RTLIB::SRL_I128, 0);
1207     setLibcallName(RTLIB::SRA_I128, 0);
1208   }
1209
1210   // We have target-specific dag combine patterns for the following nodes:
1211   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1212   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1213   setTargetDAGCombine(ISD::VSELECT);
1214   setTargetDAGCombine(ISD::SELECT);
1215   setTargetDAGCombine(ISD::SHL);
1216   setTargetDAGCombine(ISD::SRA);
1217   setTargetDAGCombine(ISD::SRL);
1218   setTargetDAGCombine(ISD::OR);
1219   setTargetDAGCombine(ISD::AND);
1220   setTargetDAGCombine(ISD::ADD);
1221   setTargetDAGCombine(ISD::FADD);
1222   setTargetDAGCombine(ISD::FSUB);
1223   setTargetDAGCombine(ISD::SUB);
1224   setTargetDAGCombine(ISD::LOAD);
1225   setTargetDAGCombine(ISD::STORE);
1226   setTargetDAGCombine(ISD::ZERO_EXTEND);
1227   setTargetDAGCombine(ISD::SINT_TO_FP);
1228   if (Subtarget->is64Bit())
1229     setTargetDAGCombine(ISD::MUL);
1230   if (Subtarget->hasBMI())
1231     setTargetDAGCombine(ISD::XOR);
1232
1233   computeRegisterProperties();
1234
1235   // On Darwin, -Os means optimize for size without hurting performance,
1236   // do not reduce the limit.
1237   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1238   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1239   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1240   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1241   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1242   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1243   setPrefLoopAlignment(4); // 2^4 bytes.
1244   benefitFromCodePlacementOpt = true;
1245
1246   setPrefFunctionAlignment(4); // 2^4 bytes.
1247 }
1248
1249
1250 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1251   if (!VT.isVector()) return MVT::i8;
1252   return VT.changeVectorElementTypeToInteger();
1253 }
1254
1255
1256 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1257 /// the desired ByVal argument alignment.
1258 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1259   if (MaxAlign == 16)
1260     return;
1261   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1262     if (VTy->getBitWidth() == 128)
1263       MaxAlign = 16;
1264   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1265     unsigned EltAlign = 0;
1266     getMaxByValAlign(ATy->getElementType(), EltAlign);
1267     if (EltAlign > MaxAlign)
1268       MaxAlign = EltAlign;
1269   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1270     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1271       unsigned EltAlign = 0;
1272       getMaxByValAlign(STy->getElementType(i), EltAlign);
1273       if (EltAlign > MaxAlign)
1274         MaxAlign = EltAlign;
1275       if (MaxAlign == 16)
1276         break;
1277     }
1278   }
1279   return;
1280 }
1281
1282 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1283 /// function arguments in the caller parameter area. For X86, aggregates
1284 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1285 /// are at 4-byte boundaries.
1286 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1287   if (Subtarget->is64Bit()) {
1288     // Max of 8 and alignment of type.
1289     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1290     if (TyAlign > 8)
1291       return TyAlign;
1292     return 8;
1293   }
1294
1295   unsigned Align = 4;
1296   if (Subtarget->hasSSE1())
1297     getMaxByValAlign(Ty, Align);
1298   return Align;
1299 }
1300
1301 /// getOptimalMemOpType - Returns the target specific optimal type for load
1302 /// and store operations as a result of memset, memcpy, and memmove
1303 /// lowering. If DstAlign is zero that means it's safe to destination
1304 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1305 /// means there isn't a need to check it against alignment requirement,
1306 /// probably because the source does not need to be loaded. If
1307 /// 'IsZeroVal' is true, that means it's safe to return a
1308 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1309 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1310 /// constant so it does not need to be loaded.
1311 /// It returns EVT::Other if the type should be determined using generic
1312 /// target-independent logic.
1313 EVT
1314 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1315                                        unsigned DstAlign, unsigned SrcAlign,
1316                                        bool IsZeroVal,
1317                                        bool MemcpyStrSrc,
1318                                        MachineFunction &MF) const {
1319   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1320   // linux.  This is because the stack realignment code can't handle certain
1321   // cases like PR2962.  This should be removed when PR2962 is fixed.
1322   const Function *F = MF.getFunction();
1323   if (IsZeroVal &&
1324       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1325     if (Size >= 16 &&
1326         (Subtarget->isUnalignedMemAccessFast() ||
1327          ((DstAlign == 0 || DstAlign >= 16) &&
1328           (SrcAlign == 0 || SrcAlign >= 16))) &&
1329         Subtarget->getStackAlignment() >= 16) {
1330       if (Subtarget->hasAVX() &&
1331           Subtarget->getStackAlignment() >= 32)
1332         return MVT::v8f32;
1333       if (Subtarget->hasSSE2())
1334         return MVT::v4i32;
1335       if (Subtarget->hasSSE1())
1336         return MVT::v4f32;
1337     } else if (!MemcpyStrSrc && Size >= 8 &&
1338                !Subtarget->is64Bit() &&
1339                Subtarget->getStackAlignment() >= 8 &&
1340                Subtarget->hasSSE2()) {
1341       // Do not use f64 to lower memcpy if source is string constant. It's
1342       // better to use i32 to avoid the loads.
1343       return MVT::f64;
1344     }
1345   }
1346   if (Subtarget->is64Bit() && Size >= 8)
1347     return MVT::i64;
1348   return MVT::i32;
1349 }
1350
1351 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1352 /// current function.  The returned value is a member of the
1353 /// MachineJumpTableInfo::JTEntryKind enum.
1354 unsigned X86TargetLowering::getJumpTableEncoding() const {
1355   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1356   // symbol.
1357   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1358       Subtarget->isPICStyleGOT())
1359     return MachineJumpTableInfo::EK_Custom32;
1360
1361   // Otherwise, use the normal jump table encoding heuristics.
1362   return TargetLowering::getJumpTableEncoding();
1363 }
1364
1365 const MCExpr *
1366 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1367                                              const MachineBasicBlock *MBB,
1368                                              unsigned uid,MCContext &Ctx) const{
1369   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1370          Subtarget->isPICStyleGOT());
1371   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1372   // entries.
1373   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1374                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1375 }
1376
1377 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1378 /// jumptable.
1379 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1380                                                     SelectionDAG &DAG) const {
1381   if (!Subtarget->is64Bit())
1382     // This doesn't have DebugLoc associated with it, but is not really the
1383     // same as a Register.
1384     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1385   return Table;
1386 }
1387
1388 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1389 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1390 /// MCExpr.
1391 const MCExpr *X86TargetLowering::
1392 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1393                              MCContext &Ctx) const {
1394   // X86-64 uses RIP relative addressing based on the jump table label.
1395   if (Subtarget->isPICStyleRIPRel())
1396     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1397
1398   // Otherwise, the reference is relative to the PIC base.
1399   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1400 }
1401
1402 // FIXME: Why this routine is here? Move to RegInfo!
1403 std::pair<const TargetRegisterClass*, uint8_t>
1404 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1405   const TargetRegisterClass *RRC = 0;
1406   uint8_t Cost = 1;
1407   switch (VT.getSimpleVT().SimpleTy) {
1408   default:
1409     return TargetLowering::findRepresentativeClass(VT);
1410   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1411     RRC = (Subtarget->is64Bit()
1412            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1413     break;
1414   case MVT::x86mmx:
1415     RRC = X86::VR64RegisterClass;
1416     break;
1417   case MVT::f32: case MVT::f64:
1418   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1419   case MVT::v4f32: case MVT::v2f64:
1420   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1421   case MVT::v4f64:
1422     RRC = X86::VR128RegisterClass;
1423     break;
1424   }
1425   return std::make_pair(RRC, Cost);
1426 }
1427
1428 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1429                                                unsigned &Offset) const {
1430   if (!Subtarget->isTargetLinux())
1431     return false;
1432
1433   if (Subtarget->is64Bit()) {
1434     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1435     Offset = 0x28;
1436     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1437       AddressSpace = 256;
1438     else
1439       AddressSpace = 257;
1440   } else {
1441     // %gs:0x14 on i386
1442     Offset = 0x14;
1443     AddressSpace = 256;
1444   }
1445   return true;
1446 }
1447
1448
1449 //===----------------------------------------------------------------------===//
1450 //               Return Value Calling Convention Implementation
1451 //===----------------------------------------------------------------------===//
1452
1453 #include "X86GenCallingConv.inc"
1454
1455 bool
1456 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1457                                   MachineFunction &MF, bool isVarArg,
1458                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1459                         LLVMContext &Context) const {
1460   SmallVector<CCValAssign, 16> RVLocs;
1461   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1462                  RVLocs, Context);
1463   return CCInfo.CheckReturn(Outs, RetCC_X86);
1464 }
1465
1466 SDValue
1467 X86TargetLowering::LowerReturn(SDValue Chain,
1468                                CallingConv::ID CallConv, bool isVarArg,
1469                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1470                                const SmallVectorImpl<SDValue> &OutVals,
1471                                DebugLoc dl, SelectionDAG &DAG) const {
1472   MachineFunction &MF = DAG.getMachineFunction();
1473   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1474
1475   SmallVector<CCValAssign, 16> RVLocs;
1476   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1477                  RVLocs, *DAG.getContext());
1478   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1479
1480   // Add the regs to the liveout set for the function.
1481   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1482   for (unsigned i = 0; i != RVLocs.size(); ++i)
1483     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1484       MRI.addLiveOut(RVLocs[i].getLocReg());
1485
1486   SDValue Flag;
1487
1488   SmallVector<SDValue, 6> RetOps;
1489   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1490   // Operand #1 = Bytes To Pop
1491   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1492                    MVT::i16));
1493
1494   // Copy the result values into the output registers.
1495   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1496     CCValAssign &VA = RVLocs[i];
1497     assert(VA.isRegLoc() && "Can only return in registers!");
1498     SDValue ValToCopy = OutVals[i];
1499     EVT ValVT = ValToCopy.getValueType();
1500
1501     // If this is x86-64, and we disabled SSE, we can't return FP values,
1502     // or SSE or MMX vectors.
1503     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1504          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1505           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1506       report_fatal_error("SSE register return with SSE disabled");
1507     }
1508     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1509     // llvm-gcc has never done it right and no one has noticed, so this
1510     // should be OK for now.
1511     if (ValVT == MVT::f64 &&
1512         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1513       report_fatal_error("SSE2 register return with SSE2 disabled");
1514
1515     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1516     // the RET instruction and handled by the FP Stackifier.
1517     if (VA.getLocReg() == X86::ST0 ||
1518         VA.getLocReg() == X86::ST1) {
1519       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1520       // change the value to the FP stack register class.
1521       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1522         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1523       RetOps.push_back(ValToCopy);
1524       // Don't emit a copytoreg.
1525       continue;
1526     }
1527
1528     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1529     // which is returned in RAX / RDX.
1530     if (Subtarget->is64Bit()) {
1531       if (ValVT == MVT::x86mmx) {
1532         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1533           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1534           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1535                                   ValToCopy);
1536           // If we don't have SSE2 available, convert to v4f32 so the generated
1537           // register is legal.
1538           if (!Subtarget->hasSSE2())
1539             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1540         }
1541       }
1542     }
1543
1544     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1545     Flag = Chain.getValue(1);
1546   }
1547
1548   // The x86-64 ABI for returning structs by value requires that we copy
1549   // the sret argument into %rax for the return. We saved the argument into
1550   // a virtual register in the entry block, so now we copy the value out
1551   // and into %rax.
1552   if (Subtarget->is64Bit() &&
1553       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1554     MachineFunction &MF = DAG.getMachineFunction();
1555     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1556     unsigned Reg = FuncInfo->getSRetReturnReg();
1557     assert(Reg &&
1558            "SRetReturnReg should have been set in LowerFormalArguments().");
1559     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1560
1561     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1562     Flag = Chain.getValue(1);
1563
1564     // RAX now acts like a return value.
1565     MRI.addLiveOut(X86::RAX);
1566   }
1567
1568   RetOps[0] = Chain;  // Update chain.
1569
1570   // Add the flag if we have it.
1571   if (Flag.getNode())
1572     RetOps.push_back(Flag);
1573
1574   return DAG.getNode(X86ISD::RET_FLAG, dl,
1575                      MVT::Other, &RetOps[0], RetOps.size());
1576 }
1577
1578 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1579   if (N->getNumValues() != 1)
1580     return false;
1581   if (!N->hasNUsesOfValue(1, 0))
1582     return false;
1583
1584   SDNode *Copy = *N->use_begin();
1585   if (Copy->getOpcode() != ISD::CopyToReg &&
1586       Copy->getOpcode() != ISD::FP_EXTEND)
1587     return false;
1588
1589   bool HasRet = false;
1590   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1591        UI != UE; ++UI) {
1592     if (UI->getOpcode() != X86ISD::RET_FLAG)
1593       return false;
1594     HasRet = true;
1595   }
1596
1597   return HasRet;
1598 }
1599
1600 EVT
1601 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1602                                             ISD::NodeType ExtendKind) const {
1603   MVT ReturnMVT;
1604   // TODO: Is this also valid on 32-bit?
1605   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1606     ReturnMVT = MVT::i8;
1607   else
1608     ReturnMVT = MVT::i32;
1609
1610   EVT MinVT = getRegisterType(Context, ReturnMVT);
1611   return VT.bitsLT(MinVT) ? MinVT : VT;
1612 }
1613
1614 /// LowerCallResult - Lower the result values of a call into the
1615 /// appropriate copies out of appropriate physical registers.
1616 ///
1617 SDValue
1618 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1619                                    CallingConv::ID CallConv, bool isVarArg,
1620                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1621                                    DebugLoc dl, SelectionDAG &DAG,
1622                                    SmallVectorImpl<SDValue> &InVals) const {
1623
1624   // Assign locations to each value returned by this call.
1625   SmallVector<CCValAssign, 16> RVLocs;
1626   bool Is64Bit = Subtarget->is64Bit();
1627   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1628                  getTargetMachine(), RVLocs, *DAG.getContext());
1629   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1630
1631   // Copy all of the result registers out of their specified physreg.
1632   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1633     CCValAssign &VA = RVLocs[i];
1634     EVT CopyVT = VA.getValVT();
1635
1636     // If this is x86-64, and we disabled SSE, we can't return FP values
1637     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1638         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1639       report_fatal_error("SSE register return with SSE disabled");
1640     }
1641
1642     SDValue Val;
1643
1644     // If this is a call to a function that returns an fp value on the floating
1645     // point stack, we must guarantee the the value is popped from the stack, so
1646     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1647     // if the return value is not used. We use the FpPOP_RETVAL instruction
1648     // instead.
1649     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1650       // If we prefer to use the value in xmm registers, copy it out as f80 and
1651       // use a truncate to move it from fp stack reg to xmm reg.
1652       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1653       SDValue Ops[] = { Chain, InFlag };
1654       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1655                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1656       Val = Chain.getValue(0);
1657
1658       // Round the f80 to the right size, which also moves it to the appropriate
1659       // xmm register.
1660       if (CopyVT != VA.getValVT())
1661         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1662                           // This truncation won't change the value.
1663                           DAG.getIntPtrConstant(1));
1664     } else {
1665       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1666                                  CopyVT, InFlag).getValue(1);
1667       Val = Chain.getValue(0);
1668     }
1669     InFlag = Chain.getValue(2);
1670     InVals.push_back(Val);
1671   }
1672
1673   return Chain;
1674 }
1675
1676
1677 //===----------------------------------------------------------------------===//
1678 //                C & StdCall & Fast Calling Convention implementation
1679 //===----------------------------------------------------------------------===//
1680 //  StdCall calling convention seems to be standard for many Windows' API
1681 //  routines and around. It differs from C calling convention just a little:
1682 //  callee should clean up the stack, not caller. Symbols should be also
1683 //  decorated in some fancy way :) It doesn't support any vector arguments.
1684 //  For info on fast calling convention see Fast Calling Convention (tail call)
1685 //  implementation LowerX86_32FastCCCallTo.
1686
1687 /// CallIsStructReturn - Determines whether a call uses struct return
1688 /// semantics.
1689 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1690   if (Outs.empty())
1691     return false;
1692
1693   return Outs[0].Flags.isSRet();
1694 }
1695
1696 /// ArgsAreStructReturn - Determines whether a function uses struct
1697 /// return semantics.
1698 static bool
1699 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1700   if (Ins.empty())
1701     return false;
1702
1703   return Ins[0].Flags.isSRet();
1704 }
1705
1706 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1707 /// by "Src" to address "Dst" with size and alignment information specified by
1708 /// the specific parameter attribute. The copy will be passed as a byval
1709 /// function parameter.
1710 static SDValue
1711 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1712                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1713                           DebugLoc dl) {
1714   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1715
1716   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1717                        /*isVolatile*/false, /*AlwaysInline=*/true,
1718                        MachinePointerInfo(), MachinePointerInfo());
1719 }
1720
1721 /// IsTailCallConvention - Return true if the calling convention is one that
1722 /// supports tail call optimization.
1723 static bool IsTailCallConvention(CallingConv::ID CC) {
1724   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1725 }
1726
1727 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1728   if (!CI->isTailCall())
1729     return false;
1730
1731   CallSite CS(CI);
1732   CallingConv::ID CalleeCC = CS.getCallingConv();
1733   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1734     return false;
1735
1736   return true;
1737 }
1738
1739 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1740 /// a tailcall target by changing its ABI.
1741 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1742                                    bool GuaranteedTailCallOpt) {
1743   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1744 }
1745
1746 SDValue
1747 X86TargetLowering::LowerMemArgument(SDValue Chain,
1748                                     CallingConv::ID CallConv,
1749                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1750                                     DebugLoc dl, SelectionDAG &DAG,
1751                                     const CCValAssign &VA,
1752                                     MachineFrameInfo *MFI,
1753                                     unsigned i) const {
1754   // Create the nodes corresponding to a load from this parameter slot.
1755   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1756   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1757                               getTargetMachine().Options.GuaranteedTailCallOpt);
1758   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1759   EVT ValVT;
1760
1761   // If value is passed by pointer we have address passed instead of the value
1762   // itself.
1763   if (VA.getLocInfo() == CCValAssign::Indirect)
1764     ValVT = VA.getLocVT();
1765   else
1766     ValVT = VA.getValVT();
1767
1768   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1769   // changed with more analysis.
1770   // In case of tail call optimization mark all arguments mutable. Since they
1771   // could be overwritten by lowering of arguments in case of a tail call.
1772   if (Flags.isByVal()) {
1773     unsigned Bytes = Flags.getByValSize();
1774     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1775     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1776     return DAG.getFrameIndex(FI, getPointerTy());
1777   } else {
1778     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1779                                     VA.getLocMemOffset(), isImmutable);
1780     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1781     return DAG.getLoad(ValVT, dl, Chain, FIN,
1782                        MachinePointerInfo::getFixedStack(FI),
1783                        false, false, false, 0);
1784   }
1785 }
1786
1787 SDValue
1788 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1789                                         CallingConv::ID CallConv,
1790                                         bool isVarArg,
1791                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1792                                         DebugLoc dl,
1793                                         SelectionDAG &DAG,
1794                                         SmallVectorImpl<SDValue> &InVals)
1795                                           const {
1796   MachineFunction &MF = DAG.getMachineFunction();
1797   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1798
1799   const Function* Fn = MF.getFunction();
1800   if (Fn->hasExternalLinkage() &&
1801       Subtarget->isTargetCygMing() &&
1802       Fn->getName() == "main")
1803     FuncInfo->setForceFramePointer(true);
1804
1805   MachineFrameInfo *MFI = MF.getFrameInfo();
1806   bool Is64Bit = Subtarget->is64Bit();
1807   bool IsWin64 = Subtarget->isTargetWin64();
1808
1809   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1810          "Var args not supported with calling convention fastcc or ghc");
1811
1812   // Assign locations to all of the incoming arguments.
1813   SmallVector<CCValAssign, 16> ArgLocs;
1814   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1815                  ArgLocs, *DAG.getContext());
1816
1817   // Allocate shadow area for Win64
1818   if (IsWin64) {
1819     CCInfo.AllocateStack(32, 8);
1820   }
1821
1822   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1823
1824   unsigned LastVal = ~0U;
1825   SDValue ArgValue;
1826   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1827     CCValAssign &VA = ArgLocs[i];
1828     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1829     // places.
1830     assert(VA.getValNo() != LastVal &&
1831            "Don't support value assigned to multiple locs yet");
1832     (void)LastVal;
1833     LastVal = VA.getValNo();
1834
1835     if (VA.isRegLoc()) {
1836       EVT RegVT = VA.getLocVT();
1837       TargetRegisterClass *RC = NULL;
1838       if (RegVT == MVT::i32)
1839         RC = X86::GR32RegisterClass;
1840       else if (Is64Bit && RegVT == MVT::i64)
1841         RC = X86::GR64RegisterClass;
1842       else if (RegVT == MVT::f32)
1843         RC = X86::FR32RegisterClass;
1844       else if (RegVT == MVT::f64)
1845         RC = X86::FR64RegisterClass;
1846       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1847         RC = X86::VR256RegisterClass;
1848       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1849         RC = X86::VR128RegisterClass;
1850       else if (RegVT == MVT::x86mmx)
1851         RC = X86::VR64RegisterClass;
1852       else
1853         llvm_unreachable("Unknown argument type!");
1854
1855       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1856       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1857
1858       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1859       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1860       // right size.
1861       if (VA.getLocInfo() == CCValAssign::SExt)
1862         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1863                                DAG.getValueType(VA.getValVT()));
1864       else if (VA.getLocInfo() == CCValAssign::ZExt)
1865         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1866                                DAG.getValueType(VA.getValVT()));
1867       else if (VA.getLocInfo() == CCValAssign::BCvt)
1868         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1869
1870       if (VA.isExtInLoc()) {
1871         // Handle MMX values passed in XMM regs.
1872         if (RegVT.isVector()) {
1873           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1874                                  ArgValue);
1875         } else
1876           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1877       }
1878     } else {
1879       assert(VA.isMemLoc());
1880       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1881     }
1882
1883     // If value is passed via pointer - do a load.
1884     if (VA.getLocInfo() == CCValAssign::Indirect)
1885       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1886                              MachinePointerInfo(), false, false, false, 0);
1887
1888     InVals.push_back(ArgValue);
1889   }
1890
1891   // The x86-64 ABI for returning structs by value requires that we copy
1892   // the sret argument into %rax for the return. Save the argument into
1893   // a virtual register so that we can access it from the return points.
1894   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1895     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1896     unsigned Reg = FuncInfo->getSRetReturnReg();
1897     if (!Reg) {
1898       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1899       FuncInfo->setSRetReturnReg(Reg);
1900     }
1901     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1902     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1903   }
1904
1905   unsigned StackSize = CCInfo.getNextStackOffset();
1906   // Align stack specially for tail calls.
1907   if (FuncIsMadeTailCallSafe(CallConv,
1908                              MF.getTarget().Options.GuaranteedTailCallOpt))
1909     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1910
1911   // If the function takes variable number of arguments, make a frame index for
1912   // the start of the first vararg value... for expansion of llvm.va_start.
1913   if (isVarArg) {
1914     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1915                     CallConv != CallingConv::X86_ThisCall)) {
1916       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1917     }
1918     if (Is64Bit) {
1919       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1920
1921       // FIXME: We should really autogenerate these arrays
1922       static const unsigned GPR64ArgRegsWin64[] = {
1923         X86::RCX, X86::RDX, X86::R8,  X86::R9
1924       };
1925       static const unsigned GPR64ArgRegs64Bit[] = {
1926         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1927       };
1928       static const unsigned XMMArgRegs64Bit[] = {
1929         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1930         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1931       };
1932       const unsigned *GPR64ArgRegs;
1933       unsigned NumXMMRegs = 0;
1934
1935       if (IsWin64) {
1936         // The XMM registers which might contain var arg parameters are shadowed
1937         // in their paired GPR.  So we only need to save the GPR to their home
1938         // slots.
1939         TotalNumIntRegs = 4;
1940         GPR64ArgRegs = GPR64ArgRegsWin64;
1941       } else {
1942         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1943         GPR64ArgRegs = GPR64ArgRegs64Bit;
1944
1945         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1946                                                 TotalNumXMMRegs);
1947       }
1948       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1949                                                        TotalNumIntRegs);
1950
1951       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1952       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1953              "SSE register cannot be used when SSE is disabled!");
1954       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1955                NoImplicitFloatOps) &&
1956              "SSE register cannot be used when SSE is disabled!");
1957       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1958           !Subtarget->hasSSE1())
1959         // Kernel mode asks for SSE to be disabled, so don't push them
1960         // on the stack.
1961         TotalNumXMMRegs = 0;
1962
1963       if (IsWin64) {
1964         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1965         // Get to the caller-allocated home save location.  Add 8 to account
1966         // for the return address.
1967         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1968         FuncInfo->setRegSaveFrameIndex(
1969           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1970         // Fixup to set vararg frame on shadow area (4 x i64).
1971         if (NumIntRegs < 4)
1972           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1973       } else {
1974         // For X86-64, if there are vararg parameters that are passed via
1975         // registers, then we must store them to their spots on the stack so
1976         // they may be loaded by deferencing the result of va_next.
1977         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1978         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1979         FuncInfo->setRegSaveFrameIndex(
1980           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1981                                false));
1982       }
1983
1984       // Store the integer parameter registers.
1985       SmallVector<SDValue, 8> MemOps;
1986       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1987                                         getPointerTy());
1988       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1989       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1990         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1991                                   DAG.getIntPtrConstant(Offset));
1992         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1993                                      X86::GR64RegisterClass);
1994         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1995         SDValue Store =
1996           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1997                        MachinePointerInfo::getFixedStack(
1998                          FuncInfo->getRegSaveFrameIndex(), Offset),
1999                        false, false, 0);
2000         MemOps.push_back(Store);
2001         Offset += 8;
2002       }
2003
2004       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2005         // Now store the XMM (fp + vector) parameter registers.
2006         SmallVector<SDValue, 11> SaveXMMOps;
2007         SaveXMMOps.push_back(Chain);
2008
2009         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
2010         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2011         SaveXMMOps.push_back(ALVal);
2012
2013         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2014                                FuncInfo->getRegSaveFrameIndex()));
2015         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2016                                FuncInfo->getVarArgsFPOffset()));
2017
2018         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2019           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2020                                        X86::VR128RegisterClass);
2021           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2022           SaveXMMOps.push_back(Val);
2023         }
2024         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2025                                      MVT::Other,
2026                                      &SaveXMMOps[0], SaveXMMOps.size()));
2027       }
2028
2029       if (!MemOps.empty())
2030         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2031                             &MemOps[0], MemOps.size());
2032     }
2033   }
2034
2035   // Some CCs need callee pop.
2036   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2037                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2038     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2039   } else {
2040     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2041     // If this is an sret function, the return should pop the hidden pointer.
2042     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
2043       FuncInfo->setBytesToPopOnReturn(4);
2044   }
2045
2046   if (!Is64Bit) {
2047     // RegSaveFrameIndex is X86-64 only.
2048     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2049     if (CallConv == CallingConv::X86_FastCall ||
2050         CallConv == CallingConv::X86_ThisCall)
2051       // fastcc functions can't have varargs.
2052       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2053   }
2054
2055   FuncInfo->setArgumentStackSize(StackSize);
2056
2057   return Chain;
2058 }
2059
2060 SDValue
2061 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2062                                     SDValue StackPtr, SDValue Arg,
2063                                     DebugLoc dl, SelectionDAG &DAG,
2064                                     const CCValAssign &VA,
2065                                     ISD::ArgFlagsTy Flags) const {
2066   unsigned LocMemOffset = VA.getLocMemOffset();
2067   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2068   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2069   if (Flags.isByVal())
2070     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2071
2072   return DAG.getStore(Chain, dl, Arg, PtrOff,
2073                       MachinePointerInfo::getStack(LocMemOffset),
2074                       false, false, 0);
2075 }
2076
2077 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2078 /// optimization is performed and it is required.
2079 SDValue
2080 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2081                                            SDValue &OutRetAddr, SDValue Chain,
2082                                            bool IsTailCall, bool Is64Bit,
2083                                            int FPDiff, DebugLoc dl) const {
2084   // Adjust the Return address stack slot.
2085   EVT VT = getPointerTy();
2086   OutRetAddr = getReturnAddressFrameIndex(DAG);
2087
2088   // Load the "old" Return address.
2089   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2090                            false, false, false, 0);
2091   return SDValue(OutRetAddr.getNode(), 1);
2092 }
2093
2094 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2095 /// optimization is performed and it is required (FPDiff!=0).
2096 static SDValue
2097 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2098                          SDValue Chain, SDValue RetAddrFrIdx,
2099                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2100   // Store the return address to the appropriate stack slot.
2101   if (!FPDiff) return Chain;
2102   // Calculate the new stack slot for the return address.
2103   int SlotSize = Is64Bit ? 8 : 4;
2104   int NewReturnAddrFI =
2105     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2106   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2107   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2108   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2109                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2110                        false, false, 0);
2111   return Chain;
2112 }
2113
2114 SDValue
2115 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2116                              CallingConv::ID CallConv, bool isVarArg,
2117                              bool &isTailCall,
2118                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2119                              const SmallVectorImpl<SDValue> &OutVals,
2120                              const SmallVectorImpl<ISD::InputArg> &Ins,
2121                              DebugLoc dl, SelectionDAG &DAG,
2122                              SmallVectorImpl<SDValue> &InVals) const {
2123   MachineFunction &MF = DAG.getMachineFunction();
2124   bool Is64Bit        = Subtarget->is64Bit();
2125   bool IsWin64        = Subtarget->isTargetWin64();
2126   bool IsStructRet    = CallIsStructReturn(Outs);
2127   bool IsSibcall      = false;
2128
2129   if (isTailCall) {
2130     // Check if it's really possible to do a tail call.
2131     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2132                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2133                                                    Outs, OutVals, Ins, DAG);
2134
2135     // Sibcalls are automatically detected tailcalls which do not require
2136     // ABI changes.
2137     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2138       IsSibcall = true;
2139
2140     if (isTailCall)
2141       ++NumTailCalls;
2142   }
2143
2144   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2145          "Var args not supported with calling convention fastcc or ghc");
2146
2147   // Analyze operands of the call, assigning locations to each operand.
2148   SmallVector<CCValAssign, 16> ArgLocs;
2149   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2150                  ArgLocs, *DAG.getContext());
2151
2152   // Allocate shadow area for Win64
2153   if (IsWin64) {
2154     CCInfo.AllocateStack(32, 8);
2155   }
2156
2157   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2158
2159   // Get a count of how many bytes are to be pushed on the stack.
2160   unsigned NumBytes = CCInfo.getNextStackOffset();
2161   if (IsSibcall)
2162     // This is a sibcall. The memory operands are available in caller's
2163     // own caller's stack.
2164     NumBytes = 0;
2165   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2166            IsTailCallConvention(CallConv))
2167     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2168
2169   int FPDiff = 0;
2170   if (isTailCall && !IsSibcall) {
2171     // Lower arguments at fp - stackoffset + fpdiff.
2172     unsigned NumBytesCallerPushed =
2173       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2174     FPDiff = NumBytesCallerPushed - NumBytes;
2175
2176     // Set the delta of movement of the returnaddr stackslot.
2177     // But only set if delta is greater than previous delta.
2178     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2179       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2180   }
2181
2182   if (!IsSibcall)
2183     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2184
2185   SDValue RetAddrFrIdx;
2186   // Load return address for tail calls.
2187   if (isTailCall && FPDiff)
2188     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2189                                     Is64Bit, FPDiff, dl);
2190
2191   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2192   SmallVector<SDValue, 8> MemOpChains;
2193   SDValue StackPtr;
2194
2195   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2196   // of tail call optimization arguments are handle later.
2197   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2198     CCValAssign &VA = ArgLocs[i];
2199     EVT RegVT = VA.getLocVT();
2200     SDValue Arg = OutVals[i];
2201     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2202     bool isByVal = Flags.isByVal();
2203
2204     // Promote the value if needed.
2205     switch (VA.getLocInfo()) {
2206     default: llvm_unreachable("Unknown loc info!");
2207     case CCValAssign::Full: break;
2208     case CCValAssign::SExt:
2209       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2210       break;
2211     case CCValAssign::ZExt:
2212       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2213       break;
2214     case CCValAssign::AExt:
2215       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2216         // Special case: passing MMX values in XMM registers.
2217         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2218         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2219         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2220       } else
2221         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2222       break;
2223     case CCValAssign::BCvt:
2224       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2225       break;
2226     case CCValAssign::Indirect: {
2227       // Store the argument.
2228       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2229       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2230       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2231                            MachinePointerInfo::getFixedStack(FI),
2232                            false, false, 0);
2233       Arg = SpillSlot;
2234       break;
2235     }
2236     }
2237
2238     if (VA.isRegLoc()) {
2239       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2240       if (isVarArg && IsWin64) {
2241         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2242         // shadow reg if callee is a varargs function.
2243         unsigned ShadowReg = 0;
2244         switch (VA.getLocReg()) {
2245         case X86::XMM0: ShadowReg = X86::RCX; break;
2246         case X86::XMM1: ShadowReg = X86::RDX; break;
2247         case X86::XMM2: ShadowReg = X86::R8; break;
2248         case X86::XMM3: ShadowReg = X86::R9; break;
2249         }
2250         if (ShadowReg)
2251           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2252       }
2253     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2254       assert(VA.isMemLoc());
2255       if (StackPtr.getNode() == 0)
2256         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2257       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2258                                              dl, DAG, VA, Flags));
2259     }
2260   }
2261
2262   if (!MemOpChains.empty())
2263     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2264                         &MemOpChains[0], MemOpChains.size());
2265
2266   // Build a sequence of copy-to-reg nodes chained together with token chain
2267   // and flag operands which copy the outgoing args into registers.
2268   SDValue InFlag;
2269   // Tail call byval lowering might overwrite argument registers so in case of
2270   // tail call optimization the copies to registers are lowered later.
2271   if (!isTailCall)
2272     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2273       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2274                                RegsToPass[i].second, InFlag);
2275       InFlag = Chain.getValue(1);
2276     }
2277
2278   if (Subtarget->isPICStyleGOT()) {
2279     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2280     // GOT pointer.
2281     if (!isTailCall) {
2282       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2283                                DAG.getNode(X86ISD::GlobalBaseReg,
2284                                            DebugLoc(), getPointerTy()),
2285                                InFlag);
2286       InFlag = Chain.getValue(1);
2287     } else {
2288       // If we are tail calling and generating PIC/GOT style code load the
2289       // address of the callee into ECX. The value in ecx is used as target of
2290       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2291       // for tail calls on PIC/GOT architectures. Normally we would just put the
2292       // address of GOT into ebx and then call target@PLT. But for tail calls
2293       // ebx would be restored (since ebx is callee saved) before jumping to the
2294       // target@PLT.
2295
2296       // Note: The actual moving to ECX is done further down.
2297       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2298       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2299           !G->getGlobal()->hasProtectedVisibility())
2300         Callee = LowerGlobalAddress(Callee, DAG);
2301       else if (isa<ExternalSymbolSDNode>(Callee))
2302         Callee = LowerExternalSymbol(Callee, DAG);
2303     }
2304   }
2305
2306   if (Is64Bit && isVarArg && !IsWin64) {
2307     // From AMD64 ABI document:
2308     // For calls that may call functions that use varargs or stdargs
2309     // (prototype-less calls or calls to functions containing ellipsis (...) in
2310     // the declaration) %al is used as hidden argument to specify the number
2311     // of SSE registers used. The contents of %al do not need to match exactly
2312     // the number of registers, but must be an ubound on the number of SSE
2313     // registers used and is in the range 0 - 8 inclusive.
2314
2315     // Count the number of XMM registers allocated.
2316     static const unsigned XMMArgRegs[] = {
2317       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2318       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2319     };
2320     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2321     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2322            && "SSE registers cannot be used when SSE is disabled");
2323
2324     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2325                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2326     InFlag = Chain.getValue(1);
2327   }
2328
2329
2330   // For tail calls lower the arguments to the 'real' stack slot.
2331   if (isTailCall) {
2332     // Force all the incoming stack arguments to be loaded from the stack
2333     // before any new outgoing arguments are stored to the stack, because the
2334     // outgoing stack slots may alias the incoming argument stack slots, and
2335     // the alias isn't otherwise explicit. This is slightly more conservative
2336     // than necessary, because it means that each store effectively depends
2337     // on every argument instead of just those arguments it would clobber.
2338     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2339
2340     SmallVector<SDValue, 8> MemOpChains2;
2341     SDValue FIN;
2342     int FI = 0;
2343     // Do not flag preceding copytoreg stuff together with the following stuff.
2344     InFlag = SDValue();
2345     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2346       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2347         CCValAssign &VA = ArgLocs[i];
2348         if (VA.isRegLoc())
2349           continue;
2350         assert(VA.isMemLoc());
2351         SDValue Arg = OutVals[i];
2352         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2353         // Create frame index.
2354         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2355         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2356         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2357         FIN = DAG.getFrameIndex(FI, getPointerTy());
2358
2359         if (Flags.isByVal()) {
2360           // Copy relative to framepointer.
2361           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2362           if (StackPtr.getNode() == 0)
2363             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2364                                           getPointerTy());
2365           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2366
2367           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2368                                                            ArgChain,
2369                                                            Flags, DAG, dl));
2370         } else {
2371           // Store relative to framepointer.
2372           MemOpChains2.push_back(
2373             DAG.getStore(ArgChain, dl, Arg, FIN,
2374                          MachinePointerInfo::getFixedStack(FI),
2375                          false, false, 0));
2376         }
2377       }
2378     }
2379
2380     if (!MemOpChains2.empty())
2381       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2382                           &MemOpChains2[0], MemOpChains2.size());
2383
2384     // Copy arguments to their registers.
2385     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2386       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2387                                RegsToPass[i].second, InFlag);
2388       InFlag = Chain.getValue(1);
2389     }
2390     InFlag =SDValue();
2391
2392     // Store the return address to the appropriate stack slot.
2393     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2394                                      FPDiff, dl);
2395   }
2396
2397   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2398     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2399     // In the 64-bit large code model, we have to make all calls
2400     // through a register, since the call instruction's 32-bit
2401     // pc-relative offset may not be large enough to hold the whole
2402     // address.
2403   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2404     // If the callee is a GlobalAddress node (quite common, every direct call
2405     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2406     // it.
2407
2408     // We should use extra load for direct calls to dllimported functions in
2409     // non-JIT mode.
2410     const GlobalValue *GV = G->getGlobal();
2411     if (!GV->hasDLLImportLinkage()) {
2412       unsigned char OpFlags = 0;
2413       bool ExtraLoad = false;
2414       unsigned WrapperKind = ISD::DELETED_NODE;
2415
2416       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2417       // external symbols most go through the PLT in PIC mode.  If the symbol
2418       // has hidden or protected visibility, or if it is static or local, then
2419       // we don't need to use the PLT - we can directly call it.
2420       if (Subtarget->isTargetELF() &&
2421           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2422           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2423         OpFlags = X86II::MO_PLT;
2424       } else if (Subtarget->isPICStyleStubAny() &&
2425                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2426                  (!Subtarget->getTargetTriple().isMacOSX() ||
2427                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2428         // PC-relative references to external symbols should go through $stub,
2429         // unless we're building with the leopard linker or later, which
2430         // automatically synthesizes these stubs.
2431         OpFlags = X86II::MO_DARWIN_STUB;
2432       } else if (Subtarget->isPICStyleRIPRel() &&
2433                  isa<Function>(GV) &&
2434                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2435         // If the function is marked as non-lazy, generate an indirect call
2436         // which loads from the GOT directly. This avoids runtime overhead
2437         // at the cost of eager binding (and one extra byte of encoding).
2438         OpFlags = X86II::MO_GOTPCREL;
2439         WrapperKind = X86ISD::WrapperRIP;
2440         ExtraLoad = true;
2441       }
2442
2443       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2444                                           G->getOffset(), OpFlags);
2445
2446       // Add a wrapper if needed.
2447       if (WrapperKind != ISD::DELETED_NODE)
2448         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2449       // Add extra indirection if needed.
2450       if (ExtraLoad)
2451         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2452                              MachinePointerInfo::getGOT(),
2453                              false, false, false, 0);
2454     }
2455   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2456     unsigned char OpFlags = 0;
2457
2458     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2459     // external symbols should go through the PLT.
2460     if (Subtarget->isTargetELF() &&
2461         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2462       OpFlags = X86II::MO_PLT;
2463     } else if (Subtarget->isPICStyleStubAny() &&
2464                (!Subtarget->getTargetTriple().isMacOSX() ||
2465                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2466       // PC-relative references to external symbols should go through $stub,
2467       // unless we're building with the leopard linker or later, which
2468       // automatically synthesizes these stubs.
2469       OpFlags = X86II::MO_DARWIN_STUB;
2470     }
2471
2472     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2473                                          OpFlags);
2474   }
2475
2476   // Returns a chain & a flag for retval copy to use.
2477   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2478   SmallVector<SDValue, 8> Ops;
2479
2480   if (!IsSibcall && isTailCall) {
2481     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2482                            DAG.getIntPtrConstant(0, true), InFlag);
2483     InFlag = Chain.getValue(1);
2484   }
2485
2486   Ops.push_back(Chain);
2487   Ops.push_back(Callee);
2488
2489   if (isTailCall)
2490     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2491
2492   // Add argument registers to the end of the list so that they are known live
2493   // into the call.
2494   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2495     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2496                                   RegsToPass[i].second.getValueType()));
2497
2498   // Add an implicit use GOT pointer in EBX.
2499   if (!isTailCall && Subtarget->isPICStyleGOT())
2500     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2501
2502   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2503   if (Is64Bit && isVarArg && !IsWin64)
2504     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2505
2506   if (InFlag.getNode())
2507     Ops.push_back(InFlag);
2508
2509   if (isTailCall) {
2510     // We used to do:
2511     //// If this is the first return lowered for this function, add the regs
2512     //// to the liveout set for the function.
2513     // This isn't right, although it's probably harmless on x86; liveouts
2514     // should be computed from returns not tail calls.  Consider a void
2515     // function making a tail call to a function returning int.
2516     return DAG.getNode(X86ISD::TC_RETURN, dl,
2517                        NodeTys, &Ops[0], Ops.size());
2518   }
2519
2520   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2521   InFlag = Chain.getValue(1);
2522
2523   // Create the CALLSEQ_END node.
2524   unsigned NumBytesForCalleeToPush;
2525   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2526                        getTargetMachine().Options.GuaranteedTailCallOpt))
2527     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2528   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2529     // If this is a call to a struct-return function, the callee
2530     // pops the hidden struct pointer, so we have to push it back.
2531     // This is common for Darwin/X86, Linux & Mingw32 targets.
2532     NumBytesForCalleeToPush = 4;
2533   else
2534     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2535
2536   // Returns a flag for retval copy to use.
2537   if (!IsSibcall) {
2538     Chain = DAG.getCALLSEQ_END(Chain,
2539                                DAG.getIntPtrConstant(NumBytes, true),
2540                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2541                                                      true),
2542                                InFlag);
2543     InFlag = Chain.getValue(1);
2544   }
2545
2546   // Handle result values, copying them out of physregs into vregs that we
2547   // return.
2548   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2549                          Ins, dl, DAG, InVals);
2550 }
2551
2552
2553 //===----------------------------------------------------------------------===//
2554 //                Fast Calling Convention (tail call) implementation
2555 //===----------------------------------------------------------------------===//
2556
2557 //  Like std call, callee cleans arguments, convention except that ECX is
2558 //  reserved for storing the tail called function address. Only 2 registers are
2559 //  free for argument passing (inreg). Tail call optimization is performed
2560 //  provided:
2561 //                * tailcallopt is enabled
2562 //                * caller/callee are fastcc
2563 //  On X86_64 architecture with GOT-style position independent code only local
2564 //  (within module) calls are supported at the moment.
2565 //  To keep the stack aligned according to platform abi the function
2566 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2567 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2568 //  If a tail called function callee has more arguments than the caller the
2569 //  caller needs to make sure that there is room to move the RETADDR to. This is
2570 //  achieved by reserving an area the size of the argument delta right after the
2571 //  original REtADDR, but before the saved framepointer or the spilled registers
2572 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2573 //  stack layout:
2574 //    arg1
2575 //    arg2
2576 //    RETADDR
2577 //    [ new RETADDR
2578 //      move area ]
2579 //    (possible EBP)
2580 //    ESI
2581 //    EDI
2582 //    local1 ..
2583
2584 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2585 /// for a 16 byte align requirement.
2586 unsigned
2587 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2588                                                SelectionDAG& DAG) const {
2589   MachineFunction &MF = DAG.getMachineFunction();
2590   const TargetMachine &TM = MF.getTarget();
2591   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2592   unsigned StackAlignment = TFI.getStackAlignment();
2593   uint64_t AlignMask = StackAlignment - 1;
2594   int64_t Offset = StackSize;
2595   uint64_t SlotSize = TD->getPointerSize();
2596   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2597     // Number smaller than 12 so just add the difference.
2598     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2599   } else {
2600     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2601     Offset = ((~AlignMask) & Offset) + StackAlignment +
2602       (StackAlignment-SlotSize);
2603   }
2604   return Offset;
2605 }
2606
2607 /// MatchingStackOffset - Return true if the given stack call argument is
2608 /// already available in the same position (relatively) of the caller's
2609 /// incoming argument stack.
2610 static
2611 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2612                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2613                          const X86InstrInfo *TII) {
2614   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2615   int FI = INT_MAX;
2616   if (Arg.getOpcode() == ISD::CopyFromReg) {
2617     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2618     if (!TargetRegisterInfo::isVirtualRegister(VR))
2619       return false;
2620     MachineInstr *Def = MRI->getVRegDef(VR);
2621     if (!Def)
2622       return false;
2623     if (!Flags.isByVal()) {
2624       if (!TII->isLoadFromStackSlot(Def, FI))
2625         return false;
2626     } else {
2627       unsigned Opcode = Def->getOpcode();
2628       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2629           Def->getOperand(1).isFI()) {
2630         FI = Def->getOperand(1).getIndex();
2631         Bytes = Flags.getByValSize();
2632       } else
2633         return false;
2634     }
2635   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2636     if (Flags.isByVal())
2637       // ByVal argument is passed in as a pointer but it's now being
2638       // dereferenced. e.g.
2639       // define @foo(%struct.X* %A) {
2640       //   tail call @bar(%struct.X* byval %A)
2641       // }
2642       return false;
2643     SDValue Ptr = Ld->getBasePtr();
2644     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2645     if (!FINode)
2646       return false;
2647     FI = FINode->getIndex();
2648   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2649     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2650     FI = FINode->getIndex();
2651     Bytes = Flags.getByValSize();
2652   } else
2653     return false;
2654
2655   assert(FI != INT_MAX);
2656   if (!MFI->isFixedObjectIndex(FI))
2657     return false;
2658   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2659 }
2660
2661 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2662 /// for tail call optimization. Targets which want to do tail call
2663 /// optimization should implement this function.
2664 bool
2665 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2666                                                      CallingConv::ID CalleeCC,
2667                                                      bool isVarArg,
2668                                                      bool isCalleeStructRet,
2669                                                      bool isCallerStructRet,
2670                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2671                                     const SmallVectorImpl<SDValue> &OutVals,
2672                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2673                                                      SelectionDAG& DAG) const {
2674   if (!IsTailCallConvention(CalleeCC) &&
2675       CalleeCC != CallingConv::C)
2676     return false;
2677
2678   // If -tailcallopt is specified, make fastcc functions tail-callable.
2679   const MachineFunction &MF = DAG.getMachineFunction();
2680   const Function *CallerF = DAG.getMachineFunction().getFunction();
2681   CallingConv::ID CallerCC = CallerF->getCallingConv();
2682   bool CCMatch = CallerCC == CalleeCC;
2683
2684   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2685     if (IsTailCallConvention(CalleeCC) && CCMatch)
2686       return true;
2687     return false;
2688   }
2689
2690   // Look for obvious safe cases to perform tail call optimization that do not
2691   // require ABI changes. This is what gcc calls sibcall.
2692
2693   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2694   // emit a special epilogue.
2695   if (RegInfo->needsStackRealignment(MF))
2696     return false;
2697
2698   // Also avoid sibcall optimization if either caller or callee uses struct
2699   // return semantics.
2700   if (isCalleeStructRet || isCallerStructRet)
2701     return false;
2702
2703   // An stdcall caller is expected to clean up its arguments; the callee
2704   // isn't going to do that.
2705   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2706     return false;
2707
2708   // Do not sibcall optimize vararg calls unless all arguments are passed via
2709   // registers.
2710   if (isVarArg && !Outs.empty()) {
2711
2712     // Optimizing for varargs on Win64 is unlikely to be safe without
2713     // additional testing.
2714     if (Subtarget->isTargetWin64())
2715       return false;
2716
2717     SmallVector<CCValAssign, 16> ArgLocs;
2718     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2719                    getTargetMachine(), ArgLocs, *DAG.getContext());
2720
2721     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2722     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2723       if (!ArgLocs[i].isRegLoc())
2724         return false;
2725   }
2726
2727   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2728   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2729   // this into a sibcall.
2730   bool Unused = false;
2731   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2732     if (!Ins[i].Used) {
2733       Unused = true;
2734       break;
2735     }
2736   }
2737   if (Unused) {
2738     SmallVector<CCValAssign, 16> RVLocs;
2739     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2740                    getTargetMachine(), RVLocs, *DAG.getContext());
2741     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2742     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2743       CCValAssign &VA = RVLocs[i];
2744       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2745         return false;
2746     }
2747   }
2748
2749   // If the calling conventions do not match, then we'd better make sure the
2750   // results are returned in the same way as what the caller expects.
2751   if (!CCMatch) {
2752     SmallVector<CCValAssign, 16> RVLocs1;
2753     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2754                     getTargetMachine(), RVLocs1, *DAG.getContext());
2755     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2756
2757     SmallVector<CCValAssign, 16> RVLocs2;
2758     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2759                     getTargetMachine(), RVLocs2, *DAG.getContext());
2760     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2761
2762     if (RVLocs1.size() != RVLocs2.size())
2763       return false;
2764     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2765       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2766         return false;
2767       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2768         return false;
2769       if (RVLocs1[i].isRegLoc()) {
2770         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2771           return false;
2772       } else {
2773         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2774           return false;
2775       }
2776     }
2777   }
2778
2779   // If the callee takes no arguments then go on to check the results of the
2780   // call.
2781   if (!Outs.empty()) {
2782     // Check if stack adjustment is needed. For now, do not do this if any
2783     // argument is passed on the stack.
2784     SmallVector<CCValAssign, 16> ArgLocs;
2785     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2786                    getTargetMachine(), ArgLocs, *DAG.getContext());
2787
2788     // Allocate shadow area for Win64
2789     if (Subtarget->isTargetWin64()) {
2790       CCInfo.AllocateStack(32, 8);
2791     }
2792
2793     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2794     if (CCInfo.getNextStackOffset()) {
2795       MachineFunction &MF = DAG.getMachineFunction();
2796       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2797         return false;
2798
2799       // Check if the arguments are already laid out in the right way as
2800       // the caller's fixed stack objects.
2801       MachineFrameInfo *MFI = MF.getFrameInfo();
2802       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2803       const X86InstrInfo *TII =
2804         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2805       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2806         CCValAssign &VA = ArgLocs[i];
2807         SDValue Arg = OutVals[i];
2808         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2809         if (VA.getLocInfo() == CCValAssign::Indirect)
2810           return false;
2811         if (!VA.isRegLoc()) {
2812           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2813                                    MFI, MRI, TII))
2814             return false;
2815         }
2816       }
2817     }
2818
2819     // If the tailcall address may be in a register, then make sure it's
2820     // possible to register allocate for it. In 32-bit, the call address can
2821     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2822     // callee-saved registers are restored. These happen to be the same
2823     // registers used to pass 'inreg' arguments so watch out for those.
2824     if (!Subtarget->is64Bit() &&
2825         !isa<GlobalAddressSDNode>(Callee) &&
2826         !isa<ExternalSymbolSDNode>(Callee)) {
2827       unsigned NumInRegs = 0;
2828       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2829         CCValAssign &VA = ArgLocs[i];
2830         if (!VA.isRegLoc())
2831           continue;
2832         unsigned Reg = VA.getLocReg();
2833         switch (Reg) {
2834         default: break;
2835         case X86::EAX: case X86::EDX: case X86::ECX:
2836           if (++NumInRegs == 3)
2837             return false;
2838           break;
2839         }
2840       }
2841     }
2842   }
2843
2844   return true;
2845 }
2846
2847 FastISel *
2848 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2849   return X86::createFastISel(funcInfo);
2850 }
2851
2852
2853 //===----------------------------------------------------------------------===//
2854 //                           Other Lowering Hooks
2855 //===----------------------------------------------------------------------===//
2856
2857 static bool MayFoldLoad(SDValue Op) {
2858   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2859 }
2860
2861 static bool MayFoldIntoStore(SDValue Op) {
2862   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2863 }
2864
2865 static bool isTargetShuffle(unsigned Opcode) {
2866   switch(Opcode) {
2867   default: return false;
2868   case X86ISD::PSHUFD:
2869   case X86ISD::PSHUFHW:
2870   case X86ISD::PSHUFLW:
2871   case X86ISD::SHUFP:
2872   case X86ISD::PALIGN:
2873   case X86ISD::MOVLHPS:
2874   case X86ISD::MOVLHPD:
2875   case X86ISD::MOVHLPS:
2876   case X86ISD::MOVLPS:
2877   case X86ISD::MOVLPD:
2878   case X86ISD::MOVSHDUP:
2879   case X86ISD::MOVSLDUP:
2880   case X86ISD::MOVDDUP:
2881   case X86ISD::MOVSS:
2882   case X86ISD::MOVSD:
2883   case X86ISD::UNPCKL:
2884   case X86ISD::UNPCKH:
2885   case X86ISD::VPERMILP:
2886   case X86ISD::VPERM2X128:
2887     return true;
2888   }
2889   return false;
2890 }
2891
2892 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2893                                                SDValue V1, SelectionDAG &DAG) {
2894   switch(Opc) {
2895   default: llvm_unreachable("Unknown x86 shuffle node");
2896   case X86ISD::MOVSHDUP:
2897   case X86ISD::MOVSLDUP:
2898   case X86ISD::MOVDDUP:
2899     return DAG.getNode(Opc, dl, VT, V1);
2900   }
2901
2902   return SDValue();
2903 }
2904
2905 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2906                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2907   switch(Opc) {
2908   default: llvm_unreachable("Unknown x86 shuffle node");
2909   case X86ISD::PSHUFD:
2910   case X86ISD::PSHUFHW:
2911   case X86ISD::PSHUFLW:
2912   case X86ISD::VPERMILP:
2913     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2914   }
2915
2916   return SDValue();
2917 }
2918
2919 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2920                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2921   switch(Opc) {
2922   default: llvm_unreachable("Unknown x86 shuffle node");
2923   case X86ISD::PALIGN:
2924   case X86ISD::SHUFP:
2925   case X86ISD::VPERM2X128:
2926     return DAG.getNode(Opc, dl, VT, V1, V2,
2927                        DAG.getConstant(TargetMask, MVT::i8));
2928   }
2929   return SDValue();
2930 }
2931
2932 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2933                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2934   switch(Opc) {
2935   default: llvm_unreachable("Unknown x86 shuffle node");
2936   case X86ISD::MOVLHPS:
2937   case X86ISD::MOVLHPD:
2938   case X86ISD::MOVHLPS:
2939   case X86ISD::MOVLPS:
2940   case X86ISD::MOVLPD:
2941   case X86ISD::MOVSS:
2942   case X86ISD::MOVSD:
2943   case X86ISD::UNPCKL:
2944   case X86ISD::UNPCKH:
2945     return DAG.getNode(Opc, dl, VT, V1, V2);
2946   }
2947   return SDValue();
2948 }
2949
2950 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2951   MachineFunction &MF = DAG.getMachineFunction();
2952   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2953   int ReturnAddrIndex = FuncInfo->getRAIndex();
2954
2955   if (ReturnAddrIndex == 0) {
2956     // Set up a frame object for the return address.
2957     uint64_t SlotSize = TD->getPointerSize();
2958     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2959                                                            false);
2960     FuncInfo->setRAIndex(ReturnAddrIndex);
2961   }
2962
2963   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2964 }
2965
2966
2967 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2968                                        bool hasSymbolicDisplacement) {
2969   // Offset should fit into 32 bit immediate field.
2970   if (!isInt<32>(Offset))
2971     return false;
2972
2973   // If we don't have a symbolic displacement - we don't have any extra
2974   // restrictions.
2975   if (!hasSymbolicDisplacement)
2976     return true;
2977
2978   // FIXME: Some tweaks might be needed for medium code model.
2979   if (M != CodeModel::Small && M != CodeModel::Kernel)
2980     return false;
2981
2982   // For small code model we assume that latest object is 16MB before end of 31
2983   // bits boundary. We may also accept pretty large negative constants knowing
2984   // that all objects are in the positive half of address space.
2985   if (M == CodeModel::Small && Offset < 16*1024*1024)
2986     return true;
2987
2988   // For kernel code model we know that all object resist in the negative half
2989   // of 32bits address space. We may not accept negative offsets, since they may
2990   // be just off and we may accept pretty large positive ones.
2991   if (M == CodeModel::Kernel && Offset > 0)
2992     return true;
2993
2994   return false;
2995 }
2996
2997 /// isCalleePop - Determines whether the callee is required to pop its
2998 /// own arguments. Callee pop is necessary to support tail calls.
2999 bool X86::isCalleePop(CallingConv::ID CallingConv,
3000                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3001   if (IsVarArg)
3002     return false;
3003
3004   switch (CallingConv) {
3005   default:
3006     return false;
3007   case CallingConv::X86_StdCall:
3008     return !is64Bit;
3009   case CallingConv::X86_FastCall:
3010     return !is64Bit;
3011   case CallingConv::X86_ThisCall:
3012     return !is64Bit;
3013   case CallingConv::Fast:
3014     return TailCallOpt;
3015   case CallingConv::GHC:
3016     return TailCallOpt;
3017   }
3018 }
3019
3020 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3021 /// specific condition code, returning the condition code and the LHS/RHS of the
3022 /// comparison to make.
3023 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3024                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3025   if (!isFP) {
3026     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3027       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3028         // X > -1   -> X == 0, jump !sign.
3029         RHS = DAG.getConstant(0, RHS.getValueType());
3030         return X86::COND_NS;
3031       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3032         // X < 0   -> X == 0, jump on sign.
3033         return X86::COND_S;
3034       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3035         // X < 1   -> X <= 0
3036         RHS = DAG.getConstant(0, RHS.getValueType());
3037         return X86::COND_LE;
3038       }
3039     }
3040
3041     switch (SetCCOpcode) {
3042     default: llvm_unreachable("Invalid integer condition!");
3043     case ISD::SETEQ:  return X86::COND_E;
3044     case ISD::SETGT:  return X86::COND_G;
3045     case ISD::SETGE:  return X86::COND_GE;
3046     case ISD::SETLT:  return X86::COND_L;
3047     case ISD::SETLE:  return X86::COND_LE;
3048     case ISD::SETNE:  return X86::COND_NE;
3049     case ISD::SETULT: return X86::COND_B;
3050     case ISD::SETUGT: return X86::COND_A;
3051     case ISD::SETULE: return X86::COND_BE;
3052     case ISD::SETUGE: return X86::COND_AE;
3053     }
3054   }
3055
3056   // First determine if it is required or is profitable to flip the operands.
3057
3058   // If LHS is a foldable load, but RHS is not, flip the condition.
3059   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3060       !ISD::isNON_EXTLoad(RHS.getNode())) {
3061     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3062     std::swap(LHS, RHS);
3063   }
3064
3065   switch (SetCCOpcode) {
3066   default: break;
3067   case ISD::SETOLT:
3068   case ISD::SETOLE:
3069   case ISD::SETUGT:
3070   case ISD::SETUGE:
3071     std::swap(LHS, RHS);
3072     break;
3073   }
3074
3075   // On a floating point condition, the flags are set as follows:
3076   // ZF  PF  CF   op
3077   //  0 | 0 | 0 | X > Y
3078   //  0 | 0 | 1 | X < Y
3079   //  1 | 0 | 0 | X == Y
3080   //  1 | 1 | 1 | unordered
3081   switch (SetCCOpcode) {
3082   default: llvm_unreachable("Condcode should be pre-legalized away");
3083   case ISD::SETUEQ:
3084   case ISD::SETEQ:   return X86::COND_E;
3085   case ISD::SETOLT:              // flipped
3086   case ISD::SETOGT:
3087   case ISD::SETGT:   return X86::COND_A;
3088   case ISD::SETOLE:              // flipped
3089   case ISD::SETOGE:
3090   case ISD::SETGE:   return X86::COND_AE;
3091   case ISD::SETUGT:              // flipped
3092   case ISD::SETULT:
3093   case ISD::SETLT:   return X86::COND_B;
3094   case ISD::SETUGE:              // flipped
3095   case ISD::SETULE:
3096   case ISD::SETLE:   return X86::COND_BE;
3097   case ISD::SETONE:
3098   case ISD::SETNE:   return X86::COND_NE;
3099   case ISD::SETUO:   return X86::COND_P;
3100   case ISD::SETO:    return X86::COND_NP;
3101   case ISD::SETOEQ:
3102   case ISD::SETUNE:  return X86::COND_INVALID;
3103   }
3104 }
3105
3106 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3107 /// code. Current x86 isa includes the following FP cmov instructions:
3108 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3109 static bool hasFPCMov(unsigned X86CC) {
3110   switch (X86CC) {
3111   default:
3112     return false;
3113   case X86::COND_B:
3114   case X86::COND_BE:
3115   case X86::COND_E:
3116   case X86::COND_P:
3117   case X86::COND_A:
3118   case X86::COND_AE:
3119   case X86::COND_NE:
3120   case X86::COND_NP:
3121     return true;
3122   }
3123 }
3124
3125 /// isFPImmLegal - Returns true if the target can instruction select the
3126 /// specified FP immediate natively. If false, the legalizer will
3127 /// materialize the FP immediate as a load from a constant pool.
3128 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3129   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3130     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3131       return true;
3132   }
3133   return false;
3134 }
3135
3136 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3137 /// the specified range (L, H].
3138 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3139   return (Val < 0) || (Val >= Low && Val < Hi);
3140 }
3141
3142 /// isUndefOrInRange - Return true if every element in Mask, begining
3143 /// from position Pos and ending in Pos+Size, falls within the specified
3144 /// range (L, L+Pos]. or is undef.
3145 static bool isUndefOrInRange(const SmallVectorImpl<int> &Mask,
3146                              int Pos, int Size, int Low, int Hi) {
3147   for (int i = Pos, e = Pos+Size; i != e; ++i)
3148     if (!isUndefOrInRange(Mask[i], Low, Hi))
3149       return false;
3150   return true;
3151 }
3152
3153 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3154 /// specified value.
3155 static bool isUndefOrEqual(int Val, int CmpVal) {
3156   if (Val < 0 || Val == CmpVal)
3157     return true;
3158   return false;
3159 }
3160
3161 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3162 /// from position Pos and ending in Pos+Size, falls within the specified
3163 /// sequential range (L, L+Pos]. or is undef.
3164 static bool isSequentialOrUndefInRange(const SmallVectorImpl<int> &Mask,
3165                                        int Pos, int Size, int Low) {
3166   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3167     if (!isUndefOrEqual(Mask[i], Low))
3168       return false;
3169   return true;
3170 }
3171
3172 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3173 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3174 /// the second operand.
3175 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3176   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3177     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3178   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3179     return (Mask[0] < 2 && Mask[1] < 2);
3180   return false;
3181 }
3182
3183 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3184   SmallVector<int, 8> M;
3185   N->getMask(M);
3186   return ::isPSHUFDMask(M, N->getValueType(0));
3187 }
3188
3189 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3190 /// is suitable for input to PSHUFHW.
3191 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3192   if (VT != MVT::v8i16)
3193     return false;
3194
3195   // Lower quadword copied in order or undef.
3196   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3197     return false;
3198
3199   // Upper quadword shuffled.
3200   for (unsigned i = 4; i != 8; ++i)
3201     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3202       return false;
3203
3204   return true;
3205 }
3206
3207 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3208   SmallVector<int, 8> M;
3209   N->getMask(M);
3210   return ::isPSHUFHWMask(M, N->getValueType(0));
3211 }
3212
3213 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3214 /// is suitable for input to PSHUFLW.
3215 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3216   if (VT != MVT::v8i16)
3217     return false;
3218
3219   // Upper quadword copied in order.
3220   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3221     return false;
3222
3223   // Lower quadword shuffled.
3224   for (unsigned i = 0; i != 4; ++i)
3225     if (Mask[i] >= 4)
3226       return false;
3227
3228   return true;
3229 }
3230
3231 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3232   SmallVector<int, 8> M;
3233   N->getMask(M);
3234   return ::isPSHUFLWMask(M, N->getValueType(0));
3235 }
3236
3237 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3238 /// is suitable for input to PALIGNR.
3239 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
3240                           bool hasSSSE3) {
3241   int i, e = VT.getVectorNumElements();
3242   if (VT.getSizeInBits() != 128)
3243     return false;
3244
3245   // Do not handle v2i64 / v2f64 shuffles with palignr.
3246   if (e < 4 || !hasSSSE3)
3247     return false;
3248
3249   for (i = 0; i != e; ++i)
3250     if (Mask[i] >= 0)
3251       break;
3252
3253   // All undef, not a palignr.
3254   if (i == e)
3255     return false;
3256
3257   // Make sure we're shifting in the right direction.
3258   if (Mask[i] <= i)
3259     return false;
3260
3261   int s = Mask[i] - i;
3262
3263   // Check the rest of the elements to see if they are consecutive.
3264   for (++i; i != e; ++i) {
3265     int m = Mask[i];
3266     if (m >= 0 && m != s+i)
3267       return false;
3268   }
3269   return true;
3270 }
3271
3272 /// isVSHUFPYMask - Return true if the specified VECTOR_SHUFFLE operand
3273 /// specifies a shuffle of elements that is suitable for input to 256-bit
3274 /// VSHUFPSY.
3275 static bool isVSHUFPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3276                           bool HasAVX, bool Commuted = false) {
3277   int NumElems = VT.getVectorNumElements();
3278
3279   if (!HasAVX || VT.getSizeInBits() != 256)
3280     return false;
3281
3282   if (NumElems != 4 && NumElems != 8)
3283     return false;
3284
3285   // VSHUFPSY divides the resulting vector into 4 chunks.
3286   // The sources are also splitted into 4 chunks, and each destination
3287   // chunk must come from a different source chunk.
3288   //
3289   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3290   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3291   //
3292   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3293   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3294   //
3295   // VSHUFPDY divides the resulting vector into 4 chunks.
3296   // The sources are also splitted into 4 chunks, and each destination
3297   // chunk must come from a different source chunk.
3298   //
3299   //  SRC1 =>      X3       X2       X1       X0
3300   //  SRC2 =>      Y3       Y2       Y1       Y0
3301   //
3302   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3303   //
3304   unsigned QuarterSize = NumElems/4;
3305   unsigned HalfSize = QuarterSize*2;
3306   for (unsigned l = 0; l != 2; ++l) {
3307     unsigned LaneStart = l*HalfSize;
3308     for (unsigned s = 0; s != 2; ++s) {
3309       unsigned QuarterStart = s*QuarterSize;
3310       unsigned Src = (Commuted) ? (1-s) : s;
3311       unsigned SrcStart = Src*NumElems + LaneStart;
3312       for (unsigned i = 0; i != QuarterSize; ++i) {
3313         int Idx = Mask[i+QuarterStart+LaneStart];
3314         if (!isUndefOrInRange(Idx, SrcStart, SrcStart+HalfSize))
3315           return false;
3316         // For VSHUFPSY, the mask of the second half must be the same as the 
3317         // first but with the appropriate offsets. This works in the same way as
3318         // VPERMILPS works with masks.
3319         if (NumElems == 4 || l == 0 || Mask[i+QuarterStart] < 0)
3320           continue;
3321         if (!isUndefOrEqual(Idx, Mask[i+QuarterStart]+LaneStart))
3322           return false;
3323       }
3324     }
3325   }
3326
3327   return true;
3328 }
3329
3330 /// getShuffleVSHUFPYImmediate - Return the appropriate immediate to shuffle
3331 /// the specified VECTOR_MASK mask with VSHUFPSY/VSHUFPDY instructions.
3332 static unsigned getShuffleVSHUFPYImmediate(ShuffleVectorSDNode *SVOp) {
3333   EVT VT = SVOp->getValueType(0);
3334   unsigned NumElems = VT.getVectorNumElements();
3335
3336   assert(VT.getSizeInBits() == 256 && "Only supports 256-bit types");
3337   assert((NumElems == 4 || NumElems == 8) && "Only supports v4 and v8 types");
3338
3339   unsigned HalfSize = NumElems/2;
3340   unsigned Mul = (NumElems == 8) ? 2 : 1;
3341   unsigned Mask = 0;
3342   for (unsigned i = 0; i != NumElems; ++i) {
3343     int Elt = SVOp->getMaskElt(i);
3344     if (Elt < 0)
3345       continue;
3346     Elt %= HalfSize;
3347     unsigned Shamt = i;
3348     // For VSHUFPSY, the mask of the first half must be equal to the second one.
3349     if (NumElems == 8) Shamt %= HalfSize;
3350     Mask |= Elt << (Shamt*Mul);
3351   }
3352
3353   return Mask;
3354 }
3355
3356 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3357 /// the two vector operands have swapped position.
3358 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3359                                      unsigned NumElems) {
3360   for (unsigned i = 0; i != NumElems; ++i) {
3361     int idx = Mask[i];
3362     if (idx < 0)
3363       continue;
3364     else if (idx < (int)NumElems)
3365       Mask[i] = idx + NumElems;
3366     else
3367       Mask[i] = idx - NumElems;
3368   }
3369 }
3370
3371 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3372 /// specifies a shuffle of elements that is suitable for input to 128-bit
3373 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3374 /// reverse of what x86 shuffles want.
3375 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3376                         bool Commuted = false) {
3377   unsigned NumElems = VT.getVectorNumElements();
3378
3379   if (VT.getSizeInBits() != 128)
3380     return false;
3381
3382   if (NumElems != 2 && NumElems != 4)
3383     return false;
3384
3385   unsigned Half = NumElems / 2;
3386   unsigned SrcStart = Commuted ? NumElems : 0;
3387   for (unsigned i = 0; i != Half; ++i)
3388     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3389       return false;
3390   SrcStart = Commuted ? 0 : NumElems;
3391   for (unsigned i = Half; i != NumElems; ++i)
3392     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3393       return false;
3394
3395   return true;
3396 }
3397
3398 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3399   SmallVector<int, 8> M;
3400   N->getMask(M);
3401   return ::isSHUFPMask(M, N->getValueType(0));
3402 }
3403
3404 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3405 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3406 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3407   EVT VT = N->getValueType(0);
3408   unsigned NumElems = VT.getVectorNumElements();
3409
3410   if (VT.getSizeInBits() != 128)
3411     return false;
3412
3413   if (NumElems != 4)
3414     return false;
3415
3416   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3417   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3418          isUndefOrEqual(N->getMaskElt(1), 7) &&
3419          isUndefOrEqual(N->getMaskElt(2), 2) &&
3420          isUndefOrEqual(N->getMaskElt(3), 3);
3421 }
3422
3423 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3424 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3425 /// <2, 3, 2, 3>
3426 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3427   EVT VT = N->getValueType(0);
3428   unsigned NumElems = VT.getVectorNumElements();
3429
3430   if (VT.getSizeInBits() != 128)
3431     return false;
3432
3433   if (NumElems != 4)
3434     return false;
3435
3436   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3437          isUndefOrEqual(N->getMaskElt(1), 3) &&
3438          isUndefOrEqual(N->getMaskElt(2), 2) &&
3439          isUndefOrEqual(N->getMaskElt(3), 3);
3440 }
3441
3442 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3443 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3444 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3445   EVT VT = N->getValueType(0);
3446
3447   if (VT.getSizeInBits() != 128)
3448     return false;
3449
3450   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3451
3452   if (NumElems != 2 && NumElems != 4)
3453     return false;
3454
3455   for (unsigned i = 0; i < NumElems/2; ++i)
3456     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3457       return false;
3458
3459   for (unsigned i = NumElems/2; i < NumElems; ++i)
3460     if (!isUndefOrEqual(N->getMaskElt(i), i))
3461       return false;
3462
3463   return true;
3464 }
3465
3466 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3467 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3468 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3469   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3470
3471   if ((NumElems != 2 && NumElems != 4)
3472       || N->getValueType(0).getSizeInBits() > 128)
3473     return false;
3474
3475   for (unsigned i = 0; i < NumElems/2; ++i)
3476     if (!isUndefOrEqual(N->getMaskElt(i), i))
3477       return false;
3478
3479   for (unsigned i = 0; i < NumElems/2; ++i)
3480     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3481       return false;
3482
3483   return true;
3484 }
3485
3486 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3487 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3488 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3489                          bool HasAVX2, bool V2IsSplat = false) {
3490   unsigned NumElts = VT.getVectorNumElements();
3491
3492   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3493          "Unsupported vector type for unpckh");
3494
3495   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3496       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3497     return false;
3498
3499   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3500   // independently on 128-bit lanes.
3501   unsigned NumLanes = VT.getSizeInBits()/128;
3502   unsigned NumLaneElts = NumElts/NumLanes;
3503
3504   for (unsigned l = 0; l != NumLanes; ++l) {
3505     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3506          i != (l+1)*NumLaneElts;
3507          i += 2, ++j) {
3508       int BitI  = Mask[i];
3509       int BitI1 = Mask[i+1];
3510       if (!isUndefOrEqual(BitI, j))
3511         return false;
3512       if (V2IsSplat) {
3513         if (!isUndefOrEqual(BitI1, NumElts))
3514           return false;
3515       } else {
3516         if (!isUndefOrEqual(BitI1, j + NumElts))
3517           return false;
3518       }
3519     }
3520   }
3521
3522   return true;
3523 }
3524
3525 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3526   SmallVector<int, 8> M;
3527   N->getMask(M);
3528   return ::isUNPCKLMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3529 }
3530
3531 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3532 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3533 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3534                          bool HasAVX2, bool V2IsSplat = false) {
3535   unsigned NumElts = VT.getVectorNumElements();
3536
3537   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3538          "Unsupported vector type for unpckh");
3539
3540   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3541       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3542     return false;
3543
3544   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3545   // independently on 128-bit lanes.
3546   unsigned NumLanes = VT.getSizeInBits()/128;
3547   unsigned NumLaneElts = NumElts/NumLanes;
3548
3549   for (unsigned l = 0; l != NumLanes; ++l) {
3550     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3551          i != (l+1)*NumLaneElts; i += 2, ++j) {
3552       int BitI  = Mask[i];
3553       int BitI1 = Mask[i+1];
3554       if (!isUndefOrEqual(BitI, j))
3555         return false;
3556       if (V2IsSplat) {
3557         if (isUndefOrEqual(BitI1, NumElts))
3558           return false;
3559       } else {
3560         if (!isUndefOrEqual(BitI1, j+NumElts))
3561           return false;
3562       }
3563     }
3564   }
3565   return true;
3566 }
3567
3568 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3569   SmallVector<int, 8> M;
3570   N->getMask(M);
3571   return ::isUNPCKHMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3572 }
3573
3574 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3575 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3576 /// <0, 0, 1, 1>
3577 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3578                                   bool HasAVX2) {
3579   unsigned NumElts = VT.getVectorNumElements();
3580
3581   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3582          "Unsupported vector type for unpckh");
3583
3584   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3585       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3586     return false;
3587
3588   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3589   // FIXME: Need a better way to get rid of this, there's no latency difference
3590   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3591   // the former later. We should also remove the "_undef" special mask.
3592   if (NumElts == 4 && VT.getSizeInBits() == 256)
3593     return false;
3594
3595   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3596   // independently on 128-bit lanes.
3597   unsigned NumLanes = VT.getSizeInBits()/128;
3598   unsigned NumLaneElts = NumElts/NumLanes;
3599
3600   for (unsigned l = 0; l != NumLanes; ++l) {
3601     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3602          i != (l+1)*NumLaneElts;
3603          i += 2, ++j) {
3604       int BitI  = Mask[i];
3605       int BitI1 = Mask[i+1];
3606
3607       if (!isUndefOrEqual(BitI, j))
3608         return false;
3609       if (!isUndefOrEqual(BitI1, j))
3610         return false;
3611     }
3612   }
3613
3614   return true;
3615 }
3616
3617 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3618   SmallVector<int, 8> M;
3619   N->getMask(M);
3620   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3621 }
3622
3623 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3624 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3625 /// <2, 2, 3, 3>
3626 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3627                                   bool HasAVX2) {
3628   unsigned NumElts = VT.getVectorNumElements();
3629
3630   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3631          "Unsupported vector type for unpckh");
3632
3633   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3634       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3635     return false;
3636
3637   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3638   // independently on 128-bit lanes.
3639   unsigned NumLanes = VT.getSizeInBits()/128;
3640   unsigned NumLaneElts = NumElts/NumLanes;
3641
3642   for (unsigned l = 0; l != NumLanes; ++l) {
3643     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3644          i != (l+1)*NumLaneElts; i += 2, ++j) {
3645       int BitI  = Mask[i];
3646       int BitI1 = Mask[i+1];
3647       if (!isUndefOrEqual(BitI, j))
3648         return false;
3649       if (!isUndefOrEqual(BitI1, j))
3650         return false;
3651     }
3652   }
3653   return true;
3654 }
3655
3656 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3657   SmallVector<int, 8> M;
3658   N->getMask(M);
3659   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3660 }
3661
3662 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3663 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3664 /// MOVSD, and MOVD, i.e. setting the lowest element.
3665 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3666   if (VT.getVectorElementType().getSizeInBits() < 32)
3667     return false;
3668   if (VT.getSizeInBits() == 256)
3669     return false;
3670
3671   unsigned NumElts = VT.getVectorNumElements();
3672
3673   if (!isUndefOrEqual(Mask[0], NumElts))
3674     return false;
3675
3676   for (unsigned i = 1; i != NumElts; ++i)
3677     if (!isUndefOrEqual(Mask[i], i))
3678       return false;
3679
3680   return true;
3681 }
3682
3683 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3684   SmallVector<int, 8> M;
3685   N->getMask(M);
3686   return ::isMOVLMask(M, N->getValueType(0));
3687 }
3688
3689 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3690 /// as permutations between 128-bit chunks or halves. As an example: this
3691 /// shuffle bellow:
3692 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3693 /// The first half comes from the second half of V1 and the second half from the
3694 /// the second half of V2.
3695 static bool isVPERM2X128Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3696                              bool HasAVX) {
3697   if (!HasAVX || VT.getSizeInBits() != 256)
3698     return false;
3699
3700   // The shuffle result is divided into half A and half B. In total the two
3701   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3702   // B must come from C, D, E or F.
3703   unsigned HalfSize = VT.getVectorNumElements()/2;
3704   bool MatchA = false, MatchB = false;
3705
3706   // Check if A comes from one of C, D, E, F.
3707   for (unsigned Half = 0; Half != 4; ++Half) {
3708     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3709       MatchA = true;
3710       break;
3711     }
3712   }
3713
3714   // Check if B comes from one of C, D, E, F.
3715   for (unsigned Half = 0; Half != 4; ++Half) {
3716     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3717       MatchB = true;
3718       break;
3719     }
3720   }
3721
3722   return MatchA && MatchB;
3723 }
3724
3725 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3726 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3727 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3728   EVT VT = SVOp->getValueType(0);
3729
3730   unsigned HalfSize = VT.getVectorNumElements()/2;
3731
3732   unsigned FstHalf = 0, SndHalf = 0;
3733   for (unsigned i = 0; i < HalfSize; ++i) {
3734     if (SVOp->getMaskElt(i) > 0) {
3735       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3736       break;
3737     }
3738   }
3739   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3740     if (SVOp->getMaskElt(i) > 0) {
3741       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3742       break;
3743     }
3744   }
3745
3746   return (FstHalf | (SndHalf << 4));
3747 }
3748
3749 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3750 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3751 /// Note that VPERMIL mask matching is different depending whether theunderlying
3752 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3753 /// to the same elements of the low, but to the higher half of the source.
3754 /// In VPERMILPD the two lanes could be shuffled independently of each other
3755 /// with the same restriction that lanes can't be crossed.
3756 static bool isVPERMILPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3757                            bool HasAVX) {
3758   if (!HasAVX)
3759     return false;
3760
3761   unsigned NumElts = VT.getVectorNumElements();
3762   // Only match 256-bit with 32/64-bit types
3763   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3764     return false;
3765
3766   unsigned NumLanes = VT.getSizeInBits()/128;
3767   unsigned LaneSize = NumElts/NumLanes;
3768   for (unsigned l = 0; l != NumLanes; ++l) {
3769     unsigned LaneStart = l*LaneSize;
3770     for (unsigned i = 0; i != LaneSize; ++i) {
3771       if (!isUndefOrInRange(Mask[i+LaneStart], LaneStart, LaneStart+LaneSize))
3772         return false;
3773       if (NumElts == 4 || l == 0)
3774         continue;
3775       // VPERMILPS handling
3776       if (Mask[i] < 0)
3777         continue;
3778       if (!isUndefOrEqual(Mask[i+LaneStart], Mask[i]+LaneStart))
3779         return false;
3780     }
3781   }
3782
3783   return true;
3784 }
3785
3786 /// getShuffleVPERMILPImmediate - Return the appropriate immediate to shuffle
3787 /// the specified VECTOR_MASK mask with VPERMILPS/D* instructions.
3788 static unsigned getShuffleVPERMILPImmediate(ShuffleVectorSDNode *SVOp) {
3789   EVT VT = SVOp->getValueType(0);
3790
3791   unsigned NumElts = VT.getVectorNumElements();
3792   unsigned NumLanes = VT.getSizeInBits()/128;
3793   unsigned LaneSize = NumElts/NumLanes;
3794
3795   // Although the mask is equal for both lanes do it twice to get the cases
3796   // where a mask will match because the same mask element is undef on the
3797   // first half but valid on the second. This would get pathological cases
3798   // such as: shuffle <u, 0, 1, 2, 4, 4, 5, 6>, which is completely valid.
3799   unsigned Shift = (LaneSize == 4) ? 2 : 1;
3800   unsigned Mask = 0;
3801   for (unsigned i = 0; i != NumElts; ++i) {
3802     int MaskElt = SVOp->getMaskElt(i);
3803     if (MaskElt < 0)
3804       continue;
3805     MaskElt %= LaneSize;
3806     unsigned Shamt = i;
3807     // VPERMILPSY, the mask of the first half must be equal to the second one
3808     if (NumElts == 8) Shamt %= LaneSize;
3809     Mask |= MaskElt << (Shamt*Shift);
3810   }
3811
3812   return Mask;
3813 }
3814
3815 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3816 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3817 /// element of vector 2 and the other elements to come from vector 1 in order.
3818 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3819                                bool V2IsSplat = false, bool V2IsUndef = false) {
3820   unsigned NumOps = VT.getVectorNumElements();
3821   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3822     return false;
3823
3824   if (!isUndefOrEqual(Mask[0], 0))
3825     return false;
3826
3827   for (unsigned i = 1; i != NumOps; ++i)
3828     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3829           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3830           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3831       return false;
3832
3833   return true;
3834 }
3835
3836 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3837                            bool V2IsUndef = false) {
3838   SmallVector<int, 8> M;
3839   N->getMask(M);
3840   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3841 }
3842
3843 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3844 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3845 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3846 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3847                          const X86Subtarget *Subtarget) {
3848   if (!Subtarget->hasSSE3())
3849     return false;
3850
3851   // The second vector must be undef
3852   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3853     return false;
3854
3855   EVT VT = N->getValueType(0);
3856   unsigned NumElems = VT.getVectorNumElements();
3857
3858   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3859       (VT.getSizeInBits() == 256 && NumElems != 8))
3860     return false;
3861
3862   // "i+1" is the value the indexed mask element must have
3863   for (unsigned i = 0; i < NumElems; i += 2)
3864     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3865         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3866       return false;
3867
3868   return true;
3869 }
3870
3871 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3872 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3873 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3874 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3875                          const X86Subtarget *Subtarget) {
3876   if (!Subtarget->hasSSE3())
3877     return false;
3878
3879   // The second vector must be undef
3880   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3881     return false;
3882
3883   EVT VT = N->getValueType(0);
3884   unsigned NumElems = VT.getVectorNumElements();
3885
3886   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3887       (VT.getSizeInBits() == 256 && NumElems != 8))
3888     return false;
3889
3890   // "i" is the value the indexed mask element must have
3891   for (unsigned i = 0; i != NumElems; i += 2)
3892     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3893         !isUndefOrEqual(N->getMaskElt(i+1), i))
3894       return false;
3895
3896   return true;
3897 }
3898
3899 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3900 /// specifies a shuffle of elements that is suitable for input to 256-bit
3901 /// version of MOVDDUP.
3902 static bool isMOVDDUPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3903                            bool HasAVX) {
3904   unsigned NumElts = VT.getVectorNumElements();
3905
3906   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3907     return false;
3908
3909   for (unsigned i = 0; i != NumElts/2; ++i)
3910     if (!isUndefOrEqual(Mask[i], 0))
3911       return false;
3912   for (unsigned i = NumElts/2; i != NumElts; ++i)
3913     if (!isUndefOrEqual(Mask[i], NumElts/2))
3914       return false;
3915   return true;
3916 }
3917
3918 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3919 /// specifies a shuffle of elements that is suitable for input to 128-bit
3920 /// version of MOVDDUP.
3921 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3922   EVT VT = N->getValueType(0);
3923
3924   if (VT.getSizeInBits() != 128)
3925     return false;
3926
3927   unsigned e = VT.getVectorNumElements() / 2;
3928   for (unsigned i = 0; i != e; ++i)
3929     if (!isUndefOrEqual(N->getMaskElt(i), i))
3930       return false;
3931   for (unsigned i = 0; i != e; ++i)
3932     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3933       return false;
3934   return true;
3935 }
3936
3937 /// isVEXTRACTF128Index - Return true if the specified
3938 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3939 /// suitable for input to VEXTRACTF128.
3940 bool X86::isVEXTRACTF128Index(SDNode *N) {
3941   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3942     return false;
3943
3944   // The index should be aligned on a 128-bit boundary.
3945   uint64_t Index =
3946     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3947
3948   unsigned VL = N->getValueType(0).getVectorNumElements();
3949   unsigned VBits = N->getValueType(0).getSizeInBits();
3950   unsigned ElSize = VBits / VL;
3951   bool Result = (Index * ElSize) % 128 == 0;
3952
3953   return Result;
3954 }
3955
3956 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3957 /// operand specifies a subvector insert that is suitable for input to
3958 /// VINSERTF128.
3959 bool X86::isVINSERTF128Index(SDNode *N) {
3960   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3961     return false;
3962
3963   // The index should be aligned on a 128-bit boundary.
3964   uint64_t Index =
3965     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3966
3967   unsigned VL = N->getValueType(0).getVectorNumElements();
3968   unsigned VBits = N->getValueType(0).getSizeInBits();
3969   unsigned ElSize = VBits / VL;
3970   bool Result = (Index * ElSize) % 128 == 0;
3971
3972   return Result;
3973 }
3974
3975 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3976 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3977 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3978   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3979   unsigned NumOperands = SVOp->getValueType(0).getVectorNumElements();
3980
3981   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3982   unsigned Mask = 0;
3983   for (unsigned i = 0; i != NumOperands; ++i) {
3984     int Val = SVOp->getMaskElt(NumOperands-i-1);
3985     if (Val < 0) Val = 0;
3986     if (Val >= (int)NumOperands) Val -= NumOperands;
3987     Mask |= Val;
3988     if (i != NumOperands - 1)
3989       Mask <<= Shift;
3990   }
3991   return Mask;
3992 }
3993
3994 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3995 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3996 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3997   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3998   unsigned Mask = 0;
3999   // 8 nodes, but we only care about the last 4.
4000   for (unsigned i = 7; i >= 4; --i) {
4001     int Val = SVOp->getMaskElt(i);
4002     if (Val >= 0)
4003       Mask |= (Val - 4);
4004     if (i != 4)
4005       Mask <<= 2;
4006   }
4007   return Mask;
4008 }
4009
4010 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4011 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4012 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
4013   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4014   unsigned Mask = 0;
4015   // 8 nodes, but we only care about the first 4.
4016   for (int i = 3; i >= 0; --i) {
4017     int Val = SVOp->getMaskElt(i);
4018     if (Val >= 0)
4019       Mask |= Val;
4020     if (i != 0)
4021       Mask <<= 2;
4022   }
4023   return Mask;
4024 }
4025
4026 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4027 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4028 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4029   EVT VT = SVOp->getValueType(0);
4030   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
4031   int Val = 0;
4032
4033   unsigned i, e;
4034   for (i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
4035     Val = SVOp->getMaskElt(i);
4036     if (Val >= 0)
4037       break;
4038   }
4039   assert(Val - i > 0 && "PALIGNR imm should be positive");
4040   return (Val - i) * EltSize;
4041 }
4042
4043 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4044 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4045 /// instructions.
4046 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4047   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4048     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4049
4050   uint64_t Index =
4051     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4052
4053   EVT VecVT = N->getOperand(0).getValueType();
4054   EVT ElVT = VecVT.getVectorElementType();
4055
4056   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4057   return Index / NumElemsPerChunk;
4058 }
4059
4060 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4061 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4062 /// instructions.
4063 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4064   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4065     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4066
4067   uint64_t Index =
4068     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4069
4070   EVT VecVT = N->getValueType(0);
4071   EVT ElVT = VecVT.getVectorElementType();
4072
4073   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4074   return Index / NumElemsPerChunk;
4075 }
4076
4077 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4078 /// constant +0.0.
4079 bool X86::isZeroNode(SDValue Elt) {
4080   return ((isa<ConstantSDNode>(Elt) &&
4081            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4082           (isa<ConstantFPSDNode>(Elt) &&
4083            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4084 }
4085
4086 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4087 /// their permute mask.
4088 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4089                                     SelectionDAG &DAG) {
4090   EVT VT = SVOp->getValueType(0);
4091   unsigned NumElems = VT.getVectorNumElements();
4092   SmallVector<int, 8> MaskVec;
4093
4094   for (unsigned i = 0; i != NumElems; ++i) {
4095     int idx = SVOp->getMaskElt(i);
4096     if (idx < 0)
4097       MaskVec.push_back(idx);
4098     else if (idx < (int)NumElems)
4099       MaskVec.push_back(idx + NumElems);
4100     else
4101       MaskVec.push_back(idx - NumElems);
4102   }
4103   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4104                               SVOp->getOperand(0), &MaskVec[0]);
4105 }
4106
4107 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4108 /// match movhlps. The lower half elements should come from upper half of
4109 /// V1 (and in order), and the upper half elements should come from the upper
4110 /// half of V2 (and in order).
4111 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4112   EVT VT = Op->getValueType(0);
4113   if (VT.getSizeInBits() != 128)
4114     return false;
4115   if (VT.getVectorNumElements() != 4)
4116     return false;
4117   for (unsigned i = 0, e = 2; i != e; ++i)
4118     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4119       return false;
4120   for (unsigned i = 2; i != 4; ++i)
4121     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4122       return false;
4123   return true;
4124 }
4125
4126 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4127 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4128 /// required.
4129 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4130   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4131     return false;
4132   N = N->getOperand(0).getNode();
4133   if (!ISD::isNON_EXTLoad(N))
4134     return false;
4135   if (LD)
4136     *LD = cast<LoadSDNode>(N);
4137   return true;
4138 }
4139
4140 // Test whether the given value is a vector value which will be legalized
4141 // into a load.
4142 static bool WillBeConstantPoolLoad(SDNode *N) {
4143   if (N->getOpcode() != ISD::BUILD_VECTOR)
4144     return false;
4145
4146   // Check for any non-constant elements.
4147   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4148     switch (N->getOperand(i).getNode()->getOpcode()) {
4149     case ISD::UNDEF:
4150     case ISD::ConstantFP:
4151     case ISD::Constant:
4152       break;
4153     default:
4154       return false;
4155     }
4156
4157   // Vectors of all-zeros and all-ones are materialized with special
4158   // instructions rather than being loaded.
4159   return !ISD::isBuildVectorAllZeros(N) &&
4160          !ISD::isBuildVectorAllOnes(N);
4161 }
4162
4163 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4164 /// match movlp{s|d}. The lower half elements should come from lower half of
4165 /// V1 (and in order), and the upper half elements should come from the upper
4166 /// half of V2 (and in order). And since V1 will become the source of the
4167 /// MOVLP, it must be either a vector load or a scalar load to vector.
4168 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4169                                ShuffleVectorSDNode *Op) {
4170   EVT VT = Op->getValueType(0);
4171   if (VT.getSizeInBits() != 128)
4172     return false;
4173
4174   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4175     return false;
4176   // Is V2 is a vector load, don't do this transformation. We will try to use
4177   // load folding shufps op.
4178   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4179     return false;
4180
4181   unsigned NumElems = VT.getVectorNumElements();
4182
4183   if (NumElems != 2 && NumElems != 4)
4184     return false;
4185   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4186     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4187       return false;
4188   for (unsigned i = NumElems/2; i != NumElems; ++i)
4189     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4190       return false;
4191   return true;
4192 }
4193
4194 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4195 /// all the same.
4196 static bool isSplatVector(SDNode *N) {
4197   if (N->getOpcode() != ISD::BUILD_VECTOR)
4198     return false;
4199
4200   SDValue SplatValue = N->getOperand(0);
4201   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4202     if (N->getOperand(i) != SplatValue)
4203       return false;
4204   return true;
4205 }
4206
4207 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4208 /// to an zero vector.
4209 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4210 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4211   SDValue V1 = N->getOperand(0);
4212   SDValue V2 = N->getOperand(1);
4213   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4214   for (unsigned i = 0; i != NumElems; ++i) {
4215     int Idx = N->getMaskElt(i);
4216     if (Idx >= (int)NumElems) {
4217       unsigned Opc = V2.getOpcode();
4218       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4219         continue;
4220       if (Opc != ISD::BUILD_VECTOR ||
4221           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4222         return false;
4223     } else if (Idx >= 0) {
4224       unsigned Opc = V1.getOpcode();
4225       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4226         continue;
4227       if (Opc != ISD::BUILD_VECTOR ||
4228           !X86::isZeroNode(V1.getOperand(Idx)))
4229         return false;
4230     }
4231   }
4232   return true;
4233 }
4234
4235 /// getZeroVector - Returns a vector of specified type with all zero elements.
4236 ///
4237 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
4238                              DebugLoc dl) {
4239   assert(VT.isVector() && "Expected a vector type");
4240
4241   // Always build SSE zero vectors as <4 x i32> bitcasted
4242   // to their dest type. This ensures they get CSE'd.
4243   SDValue Vec;
4244   if (VT.getSizeInBits() == 128) {  // SSE
4245     if (HasSSE2) {  // SSE2
4246       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4247       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4248     } else { // SSE1
4249       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4250       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4251     }
4252   } else if (VT.getSizeInBits() == 256) { // AVX
4253     // 256-bit logic and arithmetic instructions in AVX are
4254     // all floating-point, no support for integer ops. Default
4255     // to emitting fp zeroed vectors then.
4256     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4257     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4258     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4259   }
4260   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4261 }
4262
4263 /// getOnesVector - Returns a vector of specified type with all bits set.
4264 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4265 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4266 /// Then bitcast to their original type, ensuring they get CSE'd.
4267 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4268                              DebugLoc dl) {
4269   assert(VT.isVector() && "Expected a vector type");
4270   assert((VT.is128BitVector() || VT.is256BitVector())
4271          && "Expected a 128-bit or 256-bit vector type");
4272
4273   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4274   SDValue Vec;
4275   if (VT.getSizeInBits() == 256) {
4276     if (HasAVX2) { // AVX2
4277       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4278       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4279     } else { // AVX
4280       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4281       SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4282                                 Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4283       Vec = Insert128BitVector(InsV, Vec,
4284                     DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4285     }
4286   } else {
4287     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4288   }
4289
4290   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4291 }
4292
4293 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4294 /// that point to V2 points to its first element.
4295 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4296   EVT VT = SVOp->getValueType(0);
4297   unsigned NumElems = VT.getVectorNumElements();
4298
4299   bool Changed = false;
4300   SmallVector<int, 8> MaskVec;
4301   SVOp->getMask(MaskVec);
4302
4303   for (unsigned i = 0; i != NumElems; ++i) {
4304     if (MaskVec[i] > (int)NumElems) {
4305       MaskVec[i] = NumElems;
4306       Changed = true;
4307     }
4308   }
4309   if (Changed)
4310     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
4311                                 SVOp->getOperand(1), &MaskVec[0]);
4312   return SDValue(SVOp, 0);
4313 }
4314
4315 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4316 /// operation of specified width.
4317 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4318                        SDValue V2) {
4319   unsigned NumElems = VT.getVectorNumElements();
4320   SmallVector<int, 8> Mask;
4321   Mask.push_back(NumElems);
4322   for (unsigned i = 1; i != NumElems; ++i)
4323     Mask.push_back(i);
4324   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4325 }
4326
4327 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4328 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4329                           SDValue V2) {
4330   unsigned NumElems = VT.getVectorNumElements();
4331   SmallVector<int, 8> Mask;
4332   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4333     Mask.push_back(i);
4334     Mask.push_back(i + NumElems);
4335   }
4336   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4337 }
4338
4339 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4340 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4341                           SDValue V2) {
4342   unsigned NumElems = VT.getVectorNumElements();
4343   unsigned Half = NumElems/2;
4344   SmallVector<int, 8> Mask;
4345   for (unsigned i = 0; i != Half; ++i) {
4346     Mask.push_back(i + Half);
4347     Mask.push_back(i + NumElems + Half);
4348   }
4349   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4350 }
4351
4352 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4353 // a generic shuffle instruction because the target has no such instructions.
4354 // Generate shuffles which repeat i16 and i8 several times until they can be
4355 // represented by v4f32 and then be manipulated by target suported shuffles.
4356 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4357   EVT VT = V.getValueType();
4358   int NumElems = VT.getVectorNumElements();
4359   DebugLoc dl = V.getDebugLoc();
4360
4361   while (NumElems > 4) {
4362     if (EltNo < NumElems/2) {
4363       V = getUnpackl(DAG, dl, VT, V, V);
4364     } else {
4365       V = getUnpackh(DAG, dl, VT, V, V);
4366       EltNo -= NumElems/2;
4367     }
4368     NumElems >>= 1;
4369   }
4370   return V;
4371 }
4372
4373 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4374 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4375   EVT VT = V.getValueType();
4376   DebugLoc dl = V.getDebugLoc();
4377   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4378          && "Vector size not supported");
4379
4380   if (VT.getSizeInBits() == 128) {
4381     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4382     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4383     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4384                              &SplatMask[0]);
4385   } else {
4386     // To use VPERMILPS to splat scalars, the second half of indicies must
4387     // refer to the higher part, which is a duplication of the lower one,
4388     // because VPERMILPS can only handle in-lane permutations.
4389     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4390                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4391
4392     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4393     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4394                              &SplatMask[0]);
4395   }
4396
4397   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4398 }
4399
4400 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4401 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4402   EVT SrcVT = SV->getValueType(0);
4403   SDValue V1 = SV->getOperand(0);
4404   DebugLoc dl = SV->getDebugLoc();
4405
4406   int EltNo = SV->getSplatIndex();
4407   int NumElems = SrcVT.getVectorNumElements();
4408   unsigned Size = SrcVT.getSizeInBits();
4409
4410   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4411           "Unknown how to promote splat for type");
4412
4413   // Extract the 128-bit part containing the splat element and update
4414   // the splat element index when it refers to the higher register.
4415   if (Size == 256) {
4416     unsigned Idx = (EltNo >= NumElems/2) ? NumElems/2 : 0;
4417     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4418     if (Idx > 0)
4419       EltNo -= NumElems/2;
4420   }
4421
4422   // All i16 and i8 vector types can't be used directly by a generic shuffle
4423   // instruction because the target has no such instruction. Generate shuffles
4424   // which repeat i16 and i8 several times until they fit in i32, and then can
4425   // be manipulated by target suported shuffles.
4426   EVT EltVT = SrcVT.getVectorElementType();
4427   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4428     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4429
4430   // Recreate the 256-bit vector and place the same 128-bit vector
4431   // into the low and high part. This is necessary because we want
4432   // to use VPERM* to shuffle the vectors
4433   if (Size == 256) {
4434     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4435                          DAG.getConstant(0, MVT::i32), DAG, dl);
4436     V1 = Insert128BitVector(InsV, V1,
4437                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4438   }
4439
4440   return getLegalSplat(DAG, V1, EltNo);
4441 }
4442
4443 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4444 /// vector of zero or undef vector.  This produces a shuffle where the low
4445 /// element of V2 is swizzled into the zero/undef vector, landing at element
4446 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4447 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4448                                            bool isZero, bool HasSSE2,
4449                                            SelectionDAG &DAG) {
4450   EVT VT = V2.getValueType();
4451   SDValue V1 = isZero
4452     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4453   unsigned NumElems = VT.getVectorNumElements();
4454   SmallVector<int, 16> MaskVec;
4455   for (unsigned i = 0; i != NumElems; ++i)
4456     // If this is the insertion idx, put the low elt of V2 here.
4457     MaskVec.push_back(i == Idx ? NumElems : i);
4458   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4459 }
4460
4461 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4462 /// element of the result of the vector shuffle.
4463 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4464                                    unsigned Depth) {
4465   if (Depth == 6)
4466     return SDValue();  // Limit search depth.
4467
4468   SDValue V = SDValue(N, 0);
4469   EVT VT = V.getValueType();
4470   unsigned Opcode = V.getOpcode();
4471
4472   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4473   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4474     Index = SV->getMaskElt(Index);
4475
4476     if (Index < 0)
4477       return DAG.getUNDEF(VT.getVectorElementType());
4478
4479     int NumElems = VT.getVectorNumElements();
4480     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
4481     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4482   }
4483
4484   // Recurse into target specific vector shuffles to find scalars.
4485   if (isTargetShuffle(Opcode)) {
4486     int NumElems = VT.getVectorNumElements();
4487     SmallVector<unsigned, 16> ShuffleMask;
4488     SDValue ImmN;
4489
4490     switch(Opcode) {
4491     case X86ISD::SHUFP:
4492       ImmN = N->getOperand(N->getNumOperands()-1);
4493       DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4494                       ShuffleMask);
4495       break;
4496     case X86ISD::UNPCKH:
4497       DecodeUNPCKHMask(VT, ShuffleMask);
4498       break;
4499     case X86ISD::UNPCKL:
4500       DecodeUNPCKLMask(VT, ShuffleMask);
4501       break;
4502     case X86ISD::MOVHLPS:
4503       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4504       break;
4505     case X86ISD::MOVLHPS:
4506       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4507       break;
4508     case X86ISD::PSHUFD:
4509       ImmN = N->getOperand(N->getNumOperands()-1);
4510       DecodePSHUFMask(NumElems,
4511                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
4512                       ShuffleMask);
4513       break;
4514     case X86ISD::PSHUFHW:
4515       ImmN = N->getOperand(N->getNumOperands()-1);
4516       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4517                         ShuffleMask);
4518       break;
4519     case X86ISD::PSHUFLW:
4520       ImmN = N->getOperand(N->getNumOperands()-1);
4521       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4522                         ShuffleMask);
4523       break;
4524     case X86ISD::MOVSS:
4525     case X86ISD::MOVSD: {
4526       // The index 0 always comes from the first element of the second source,
4527       // this is why MOVSS and MOVSD are used in the first place. The other
4528       // elements come from the other positions of the first source vector.
4529       unsigned OpNum = (Index == 0) ? 1 : 0;
4530       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4531                                  Depth+1);
4532     }
4533     case X86ISD::VPERMILP:
4534       ImmN = N->getOperand(N->getNumOperands()-1);
4535       DecodeVPERMILPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4536                         ShuffleMask);
4537       break;
4538     case X86ISD::VPERM2X128:
4539       ImmN = N->getOperand(N->getNumOperands()-1);
4540       DecodeVPERM2F128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4541                            ShuffleMask);
4542       break;
4543     case X86ISD::MOVDDUP:
4544     case X86ISD::MOVLHPD:
4545     case X86ISD::MOVLPD:
4546     case X86ISD::MOVLPS:
4547     case X86ISD::MOVSHDUP:
4548     case X86ISD::MOVSLDUP:
4549     case X86ISD::PALIGN:
4550       return SDValue(); // Not yet implemented.
4551     default:
4552       assert(0 && "unknown target shuffle node");
4553       return SDValue();
4554     }
4555
4556     Index = ShuffleMask[Index];
4557     if (Index < 0)
4558       return DAG.getUNDEF(VT.getVectorElementType());
4559
4560     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
4561     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4562                                Depth+1);
4563   }
4564
4565   // Actual nodes that may contain scalar elements
4566   if (Opcode == ISD::BITCAST) {
4567     V = V.getOperand(0);
4568     EVT SrcVT = V.getValueType();
4569     unsigned NumElems = VT.getVectorNumElements();
4570
4571     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4572       return SDValue();
4573   }
4574
4575   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4576     return (Index == 0) ? V.getOperand(0)
4577                           : DAG.getUNDEF(VT.getVectorElementType());
4578
4579   if (V.getOpcode() == ISD::BUILD_VECTOR)
4580     return V.getOperand(Index);
4581
4582   return SDValue();
4583 }
4584
4585 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4586 /// shuffle operation which come from a consecutively from a zero. The
4587 /// search can start in two different directions, from left or right.
4588 static
4589 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4590                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4591   int i = 0;
4592
4593   while (i < NumElems) {
4594     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4595     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4596     if (!(Elt.getNode() &&
4597          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4598       break;
4599     ++i;
4600   }
4601
4602   return i;
4603 }
4604
4605 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4606 /// MaskE correspond consecutively to elements from one of the vector operands,
4607 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4608 static
4609 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4610                               int OpIdx, int NumElems, unsigned &OpNum) {
4611   bool SeenV1 = false;
4612   bool SeenV2 = false;
4613
4614   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4615     int Idx = SVOp->getMaskElt(i);
4616     // Ignore undef indicies
4617     if (Idx < 0)
4618       continue;
4619
4620     if (Idx < NumElems)
4621       SeenV1 = true;
4622     else
4623       SeenV2 = true;
4624
4625     // Only accept consecutive elements from the same vector
4626     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4627       return false;
4628   }
4629
4630   OpNum = SeenV1 ? 0 : 1;
4631   return true;
4632 }
4633
4634 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4635 /// logical left shift of a vector.
4636 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4637                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4638   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4639   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4640               false /* check zeros from right */, DAG);
4641   unsigned OpSrc;
4642
4643   if (!NumZeros)
4644     return false;
4645
4646   // Considering the elements in the mask that are not consecutive zeros,
4647   // check if they consecutively come from only one of the source vectors.
4648   //
4649   //               V1 = {X, A, B, C}     0
4650   //                         \  \  \    /
4651   //   vector_shuffle V1, V2 <1, 2, 3, X>
4652   //
4653   if (!isShuffleMaskConsecutive(SVOp,
4654             0,                   // Mask Start Index
4655             NumElems-NumZeros-1, // Mask End Index
4656             NumZeros,            // Where to start looking in the src vector
4657             NumElems,            // Number of elements in vector
4658             OpSrc))              // Which source operand ?
4659     return false;
4660
4661   isLeft = false;
4662   ShAmt = NumZeros;
4663   ShVal = SVOp->getOperand(OpSrc);
4664   return true;
4665 }
4666
4667 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4668 /// logical left shift of a vector.
4669 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4670                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4671   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4672   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4673               true /* check zeros from left */, DAG);
4674   unsigned OpSrc;
4675
4676   if (!NumZeros)
4677     return false;
4678
4679   // Considering the elements in the mask that are not consecutive zeros,
4680   // check if they consecutively come from only one of the source vectors.
4681   //
4682   //                           0    { A, B, X, X } = V2
4683   //                          / \    /  /
4684   //   vector_shuffle V1, V2 <X, X, 4, 5>
4685   //
4686   if (!isShuffleMaskConsecutive(SVOp,
4687             NumZeros,     // Mask Start Index
4688             NumElems-1,   // Mask End Index
4689             0,            // Where to start looking in the src vector
4690             NumElems,     // Number of elements in vector
4691             OpSrc))       // Which source operand ?
4692     return false;
4693
4694   isLeft = true;
4695   ShAmt = NumZeros;
4696   ShVal = SVOp->getOperand(OpSrc);
4697   return true;
4698 }
4699
4700 /// isVectorShift - Returns true if the shuffle can be implemented as a
4701 /// logical left or right shift of a vector.
4702 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4703                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4704   // Although the logic below support any bitwidth size, there are no
4705   // shift instructions which handle more than 128-bit vectors.
4706   if (SVOp->getValueType(0).getSizeInBits() > 128)
4707     return false;
4708
4709   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4710       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4711     return true;
4712
4713   return false;
4714 }
4715
4716 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4717 ///
4718 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4719                                        unsigned NumNonZero, unsigned NumZero,
4720                                        SelectionDAG &DAG,
4721                                        const TargetLowering &TLI) {
4722   if (NumNonZero > 8)
4723     return SDValue();
4724
4725   DebugLoc dl = Op.getDebugLoc();
4726   SDValue V(0, 0);
4727   bool First = true;
4728   for (unsigned i = 0; i < 16; ++i) {
4729     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4730     if (ThisIsNonZero && First) {
4731       if (NumZero)
4732         V = getZeroVector(MVT::v8i16, true, DAG, dl);
4733       else
4734         V = DAG.getUNDEF(MVT::v8i16);
4735       First = false;
4736     }
4737
4738     if ((i & 1) != 0) {
4739       SDValue ThisElt(0, 0), LastElt(0, 0);
4740       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4741       if (LastIsNonZero) {
4742         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4743                               MVT::i16, Op.getOperand(i-1));
4744       }
4745       if (ThisIsNonZero) {
4746         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4747         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4748                               ThisElt, DAG.getConstant(8, MVT::i8));
4749         if (LastIsNonZero)
4750           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4751       } else
4752         ThisElt = LastElt;
4753
4754       if (ThisElt.getNode())
4755         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4756                         DAG.getIntPtrConstant(i/2));
4757     }
4758   }
4759
4760   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4761 }
4762
4763 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4764 ///
4765 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4766                                      unsigned NumNonZero, unsigned NumZero,
4767                                      SelectionDAG &DAG,
4768                                      const TargetLowering &TLI) {
4769   if (NumNonZero > 4)
4770     return SDValue();
4771
4772   DebugLoc dl = Op.getDebugLoc();
4773   SDValue V(0, 0);
4774   bool First = true;
4775   for (unsigned i = 0; i < 8; ++i) {
4776     bool isNonZero = (NonZeros & (1 << i)) != 0;
4777     if (isNonZero) {
4778       if (First) {
4779         if (NumZero)
4780           V = getZeroVector(MVT::v8i16, true, DAG, dl);
4781         else
4782           V = DAG.getUNDEF(MVT::v8i16);
4783         First = false;
4784       }
4785       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4786                       MVT::v8i16, V, Op.getOperand(i),
4787                       DAG.getIntPtrConstant(i));
4788     }
4789   }
4790
4791   return V;
4792 }
4793
4794 /// getVShift - Return a vector logical shift node.
4795 ///
4796 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4797                          unsigned NumBits, SelectionDAG &DAG,
4798                          const TargetLowering &TLI, DebugLoc dl) {
4799   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4800   EVT ShVT = MVT::v2i64;
4801   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4802   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4803   return DAG.getNode(ISD::BITCAST, dl, VT,
4804                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4805                              DAG.getConstant(NumBits,
4806                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4807 }
4808
4809 SDValue
4810 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4811                                           SelectionDAG &DAG) const {
4812
4813   // Check if the scalar load can be widened into a vector load. And if
4814   // the address is "base + cst" see if the cst can be "absorbed" into
4815   // the shuffle mask.
4816   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4817     SDValue Ptr = LD->getBasePtr();
4818     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4819       return SDValue();
4820     EVT PVT = LD->getValueType(0);
4821     if (PVT != MVT::i32 && PVT != MVT::f32)
4822       return SDValue();
4823
4824     int FI = -1;
4825     int64_t Offset = 0;
4826     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4827       FI = FINode->getIndex();
4828       Offset = 0;
4829     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4830                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4831       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4832       Offset = Ptr.getConstantOperandVal(1);
4833       Ptr = Ptr.getOperand(0);
4834     } else {
4835       return SDValue();
4836     }
4837
4838     // FIXME: 256-bit vector instructions don't require a strict alignment,
4839     // improve this code to support it better.
4840     unsigned RequiredAlign = VT.getSizeInBits()/8;
4841     SDValue Chain = LD->getChain();
4842     // Make sure the stack object alignment is at least 16 or 32.
4843     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4844     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4845       if (MFI->isFixedObjectIndex(FI)) {
4846         // Can't change the alignment. FIXME: It's possible to compute
4847         // the exact stack offset and reference FI + adjust offset instead.
4848         // If someone *really* cares about this. That's the way to implement it.
4849         return SDValue();
4850       } else {
4851         MFI->setObjectAlignment(FI, RequiredAlign);
4852       }
4853     }
4854
4855     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4856     // Ptr + (Offset & ~15).
4857     if (Offset < 0)
4858       return SDValue();
4859     if ((Offset % RequiredAlign) & 3)
4860       return SDValue();
4861     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4862     if (StartOffset)
4863       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4864                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4865
4866     int EltNo = (Offset - StartOffset) >> 2;
4867     int NumElems = VT.getVectorNumElements();
4868
4869     EVT CanonVT = VT.getSizeInBits() == 128 ? MVT::v4i32 : MVT::v8i32;
4870     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4871     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4872                              LD->getPointerInfo().getWithOffset(StartOffset),
4873                              false, false, false, 0);
4874
4875     // Canonicalize it to a v4i32 or v8i32 shuffle.
4876     SmallVector<int, 8> Mask;
4877     for (int i = 0; i < NumElems; ++i)
4878       Mask.push_back(EltNo);
4879
4880     V1 = DAG.getNode(ISD::BITCAST, dl, CanonVT, V1);
4881     return DAG.getNode(ISD::BITCAST, dl, NVT,
4882                        DAG.getVectorShuffle(CanonVT, dl, V1,
4883                                             DAG.getUNDEF(CanonVT),&Mask[0]));
4884   }
4885
4886   return SDValue();
4887 }
4888
4889 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4890 /// vector of type 'VT', see if the elements can be replaced by a single large
4891 /// load which has the same value as a build_vector whose operands are 'elts'.
4892 ///
4893 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4894 ///
4895 /// FIXME: we'd also like to handle the case where the last elements are zero
4896 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4897 /// There's even a handy isZeroNode for that purpose.
4898 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4899                                         DebugLoc &DL, SelectionDAG &DAG) {
4900   EVT EltVT = VT.getVectorElementType();
4901   unsigned NumElems = Elts.size();
4902
4903   LoadSDNode *LDBase = NULL;
4904   unsigned LastLoadedElt = -1U;
4905
4906   // For each element in the initializer, see if we've found a load or an undef.
4907   // If we don't find an initial load element, or later load elements are
4908   // non-consecutive, bail out.
4909   for (unsigned i = 0; i < NumElems; ++i) {
4910     SDValue Elt = Elts[i];
4911
4912     if (!Elt.getNode() ||
4913         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4914       return SDValue();
4915     if (!LDBase) {
4916       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4917         return SDValue();
4918       LDBase = cast<LoadSDNode>(Elt.getNode());
4919       LastLoadedElt = i;
4920       continue;
4921     }
4922     if (Elt.getOpcode() == ISD::UNDEF)
4923       continue;
4924
4925     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4926     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4927       return SDValue();
4928     LastLoadedElt = i;
4929   }
4930
4931   // If we have found an entire vector of loads and undefs, then return a large
4932   // load of the entire vector width starting at the base pointer.  If we found
4933   // consecutive loads for the low half, generate a vzext_load node.
4934   if (LastLoadedElt == NumElems - 1) {
4935     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4936       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4937                          LDBase->getPointerInfo(),
4938                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4939                          LDBase->isInvariant(), 0);
4940     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4941                        LDBase->getPointerInfo(),
4942                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4943                        LDBase->isInvariant(), LDBase->getAlignment());
4944   } else if (NumElems == 4 && LastLoadedElt == 1 &&
4945              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4946     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4947     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4948     SDValue ResNode =
4949         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4950                                 LDBase->getPointerInfo(),
4951                                 LDBase->getAlignment(),
4952                                 false/*isVolatile*/, true/*ReadMem*/,
4953                                 false/*WriteMem*/);
4954     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4955   }
4956   return SDValue();
4957 }
4958
4959 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
4960 /// a vbroadcast node. We support two patterns:
4961 /// 1. A splat BUILD_VECTOR which uses a single scalar load.
4962 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4963 /// a scalar load.
4964 /// The scalar load node is returned when a pattern is found,
4965 /// or SDValue() otherwise.
4966 static SDValue isVectorBroadcast(SDValue &Op, const X86Subtarget *Subtarget) {
4967   if (!Subtarget->hasAVX())
4968     return SDValue();
4969
4970   EVT VT = Op.getValueType();
4971   SDValue V = Op;
4972
4973   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
4974     V = V.getOperand(0);
4975
4976   //A suspected load to be broadcasted.
4977   SDValue Ld;
4978
4979   switch (V.getOpcode()) {
4980     default:
4981       // Unknown pattern found.
4982       return SDValue();
4983
4984     case ISD::BUILD_VECTOR: {
4985       // The BUILD_VECTOR node must be a splat.
4986       if (!isSplatVector(V.getNode()))
4987         return SDValue();
4988
4989       Ld = V.getOperand(0);
4990
4991       // The suspected load node has several users. Make sure that all
4992       // of its users are from the BUILD_VECTOR node.
4993       if (!Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
4994         return SDValue();
4995       break;
4996     }
4997
4998     case ISD::VECTOR_SHUFFLE: {
4999       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5000
5001       // Shuffles must have a splat mask where the first element is
5002       // broadcasted.
5003       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5004         return SDValue();
5005
5006       SDValue Sc = Op.getOperand(0);
5007       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
5008         return SDValue();
5009
5010       Ld = Sc.getOperand(0);
5011
5012       // The scalar_to_vector node and the suspected
5013       // load node must have exactly one user.
5014       if (!Sc.hasOneUse() || !Ld.hasOneUse())
5015         return SDValue();
5016       break;
5017     }
5018   }
5019
5020   // The scalar source must be a normal load.
5021   if (!ISD::isNormalLoad(Ld.getNode()))
5022     return SDValue();
5023
5024   bool Is256 = VT.getSizeInBits() == 256;
5025   bool Is128 = VT.getSizeInBits() == 128;
5026   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5027
5028   // VBroadcast to YMM
5029   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
5030     return Ld;
5031
5032   // VBroadcast to XMM
5033   if (Is128 && (ScalarSize == 32))
5034     return Ld;
5035
5036   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
5037   // double since there is vbroadcastsd xmm
5038   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
5039     // VBroadcast to YMM
5040     if (Is256 && (ScalarSize == 8 || ScalarSize == 16))
5041       return Ld;
5042
5043     // VBroadcast to XMM
5044     if (Is128 && (ScalarSize ==  8 || ScalarSize == 16 || ScalarSize == 64))
5045       return Ld;
5046   }
5047
5048   // Unsupported broadcast.
5049   return SDValue();
5050 }
5051
5052 SDValue
5053 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5054   DebugLoc dl = Op.getDebugLoc();
5055
5056   EVT VT = Op.getValueType();
5057   EVT ExtVT = VT.getVectorElementType();
5058   unsigned NumElems = Op.getNumOperands();
5059
5060   // Vectors containing all zeros can be matched by pxor and xorps later
5061   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5062     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5063     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5064     if (Op.getValueType() == MVT::v4i32 ||
5065         Op.getValueType() == MVT::v8i32)
5066       return Op;
5067
5068     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
5069   }
5070
5071   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5072   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5073   // vpcmpeqd on 256-bit vectors.
5074   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5075     if (Op.getValueType() == MVT::v4i32 ||
5076         (Op.getValueType() == MVT::v8i32 && Subtarget->hasAVX2()))
5077       return Op;
5078
5079     return getOnesVector(Op.getValueType(), Subtarget->hasAVX2(), DAG, dl);
5080   }
5081
5082   SDValue LD = isVectorBroadcast(Op, Subtarget);
5083   if (LD.getNode())
5084     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
5085
5086   unsigned EVTBits = ExtVT.getSizeInBits();
5087
5088   unsigned NumZero  = 0;
5089   unsigned NumNonZero = 0;
5090   unsigned NonZeros = 0;
5091   bool IsAllConstants = true;
5092   SmallSet<SDValue, 8> Values;
5093   for (unsigned i = 0; i < NumElems; ++i) {
5094     SDValue Elt = Op.getOperand(i);
5095     if (Elt.getOpcode() == ISD::UNDEF)
5096       continue;
5097     Values.insert(Elt);
5098     if (Elt.getOpcode() != ISD::Constant &&
5099         Elt.getOpcode() != ISD::ConstantFP)
5100       IsAllConstants = false;
5101     if (X86::isZeroNode(Elt))
5102       NumZero++;
5103     else {
5104       NonZeros |= (1 << i);
5105       NumNonZero++;
5106     }
5107   }
5108
5109   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5110   if (NumNonZero == 0)
5111     return DAG.getUNDEF(VT);
5112
5113   // Special case for single non-zero, non-undef, element.
5114   if (NumNonZero == 1) {
5115     unsigned Idx = CountTrailingZeros_32(NonZeros);
5116     SDValue Item = Op.getOperand(Idx);
5117
5118     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5119     // the value are obviously zero, truncate the value to i32 and do the
5120     // insertion that way.  Only do this if the value is non-constant or if the
5121     // value is a constant being inserted into element 0.  It is cheaper to do
5122     // a constant pool load than it is to do a movd + shuffle.
5123     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5124         (!IsAllConstants || Idx == 0)) {
5125       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5126         // Handle SSE only.
5127         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5128         EVT VecVT = MVT::v4i32;
5129         unsigned VecElts = 4;
5130
5131         // Truncate the value (which may itself be a constant) to i32, and
5132         // convert it to a vector with movd (S2V+shuffle to zero extend).
5133         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5134         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5135         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5136                                            Subtarget->hasSSE2(), DAG);
5137
5138         // Now we have our 32-bit value zero extended in the low element of
5139         // a vector.  If Idx != 0, swizzle it into place.
5140         if (Idx != 0) {
5141           SmallVector<int, 4> Mask;
5142           Mask.push_back(Idx);
5143           for (unsigned i = 1; i != VecElts; ++i)
5144             Mask.push_back(i);
5145           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5146                                       DAG.getUNDEF(Item.getValueType()),
5147                                       &Mask[0]);
5148         }
5149         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
5150       }
5151     }
5152
5153     // If we have a constant or non-constant insertion into the low element of
5154     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5155     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5156     // depending on what the source datatype is.
5157     if (Idx == 0) {
5158       if (NumZero == 0)
5159         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5160
5161       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5162           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5163         if (VT.getSizeInBits() == 256) {
5164           SDValue ZeroVec = getZeroVector(VT, true, DAG, dl);
5165           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
5166                              Item, DAG.getIntPtrConstant(0));
5167         }
5168         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5169         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5170         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5171         return getShuffleVectorZeroOrUndef(Item, 0, true,
5172                                            Subtarget->hasSSE2(), DAG);
5173       }
5174
5175       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5176         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5177         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5178         if (VT.getSizeInBits() == 256) {
5179           SDValue ZeroVec = getZeroVector(MVT::v8i32, true, DAG, dl);
5180           Item = Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5181                                     DAG, dl);
5182         } else {
5183           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5184           Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5185                                              Subtarget->hasSSE2(), DAG);
5186         }
5187         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5188       }
5189     }
5190
5191     // Is it a vector logical left shift?
5192     if (NumElems == 2 && Idx == 1 &&
5193         X86::isZeroNode(Op.getOperand(0)) &&
5194         !X86::isZeroNode(Op.getOperand(1))) {
5195       unsigned NumBits = VT.getSizeInBits();
5196       return getVShift(true, VT,
5197                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5198                                    VT, Op.getOperand(1)),
5199                        NumBits/2, DAG, *this, dl);
5200     }
5201
5202     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5203       return SDValue();
5204
5205     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5206     // is a non-constant being inserted into an element other than the low one,
5207     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5208     // movd/movss) to move this into the low element, then shuffle it into
5209     // place.
5210     if (EVTBits == 32) {
5211       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5212
5213       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5214       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
5215                                          Subtarget->hasSSE2(), DAG);
5216       SmallVector<int, 8> MaskVec;
5217       for (unsigned i = 0; i < NumElems; i++)
5218         MaskVec.push_back(i == Idx ? 0 : 1);
5219       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5220     }
5221   }
5222
5223   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5224   if (Values.size() == 1) {
5225     if (EVTBits == 32) {
5226       // Instead of a shuffle like this:
5227       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5228       // Check if it's possible to issue this instead.
5229       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5230       unsigned Idx = CountTrailingZeros_32(NonZeros);
5231       SDValue Item = Op.getOperand(Idx);
5232       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5233         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5234     }
5235     return SDValue();
5236   }
5237
5238   // A vector full of immediates; various special cases are already
5239   // handled, so this is best done with a single constant-pool load.
5240   if (IsAllConstants)
5241     return SDValue();
5242
5243   // For AVX-length vectors, build the individual 128-bit pieces and use
5244   // shuffles to put them in place.
5245   if (VT.getSizeInBits() == 256 && !ISD::isBuildVectorAllZeros(Op.getNode())) {
5246     SmallVector<SDValue, 32> V;
5247     for (unsigned i = 0; i < NumElems; ++i)
5248       V.push_back(Op.getOperand(i));
5249
5250     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5251
5252     // Build both the lower and upper subvector.
5253     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5254     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5255                                 NumElems/2);
5256
5257     // Recreate the wider vector with the lower and upper part.
5258     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5259                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5260     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5261                               DAG, dl);
5262   }
5263
5264   // Let legalizer expand 2-wide build_vectors.
5265   if (EVTBits == 64) {
5266     if (NumNonZero == 1) {
5267       // One half is zero or undef.
5268       unsigned Idx = CountTrailingZeros_32(NonZeros);
5269       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5270                                  Op.getOperand(Idx));
5271       return getShuffleVectorZeroOrUndef(V2, Idx, true,
5272                                          Subtarget->hasSSE2(), DAG);
5273     }
5274     return SDValue();
5275   }
5276
5277   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5278   if (EVTBits == 8 && NumElems == 16) {
5279     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5280                                         *this);
5281     if (V.getNode()) return V;
5282   }
5283
5284   if (EVTBits == 16 && NumElems == 8) {
5285     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5286                                       *this);
5287     if (V.getNode()) return V;
5288   }
5289
5290   // If element VT is == 32 bits, turn it into a number of shuffles.
5291   SmallVector<SDValue, 8> V;
5292   V.resize(NumElems);
5293   if (NumElems == 4 && NumZero > 0) {
5294     for (unsigned i = 0; i < 4; ++i) {
5295       bool isZero = !(NonZeros & (1 << i));
5296       if (isZero)
5297         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
5298       else
5299         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5300     }
5301
5302     for (unsigned i = 0; i < 2; ++i) {
5303       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5304         default: break;
5305         case 0:
5306           V[i] = V[i*2];  // Must be a zero vector.
5307           break;
5308         case 1:
5309           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5310           break;
5311         case 2:
5312           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5313           break;
5314         case 3:
5315           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5316           break;
5317       }
5318     }
5319
5320     SmallVector<int, 8> MaskVec;
5321     bool Reverse = (NonZeros & 0x3) == 2;
5322     for (unsigned i = 0; i < 2; ++i)
5323       MaskVec.push_back(Reverse ? 1-i : i);
5324     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5325     for (unsigned i = 0; i < 2; ++i)
5326       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
5327     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5328   }
5329
5330   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5331     // Check for a build vector of consecutive loads.
5332     for (unsigned i = 0; i < NumElems; ++i)
5333       V[i] = Op.getOperand(i);
5334
5335     // Check for elements which are consecutive loads.
5336     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5337     if (LD.getNode())
5338       return LD;
5339
5340     // For SSE 4.1, use insertps to put the high elements into the low element.
5341     if (getSubtarget()->hasSSE41()) {
5342       SDValue Result;
5343       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5344         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5345       else
5346         Result = DAG.getUNDEF(VT);
5347
5348       for (unsigned i = 1; i < NumElems; ++i) {
5349         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5350         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5351                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5352       }
5353       return Result;
5354     }
5355
5356     // Otherwise, expand into a number of unpckl*, start by extending each of
5357     // our (non-undef) elements to the full vector width with the element in the
5358     // bottom slot of the vector (which generates no code for SSE).
5359     for (unsigned i = 0; i < NumElems; ++i) {
5360       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5361         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5362       else
5363         V[i] = DAG.getUNDEF(VT);
5364     }
5365
5366     // Next, we iteratively mix elements, e.g. for v4f32:
5367     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5368     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5369     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5370     unsigned EltStride = NumElems >> 1;
5371     while (EltStride != 0) {
5372       for (unsigned i = 0; i < EltStride; ++i) {
5373         // If V[i+EltStride] is undef and this is the first round of mixing,
5374         // then it is safe to just drop this shuffle: V[i] is already in the
5375         // right place, the one element (since it's the first round) being
5376         // inserted as undef can be dropped.  This isn't safe for successive
5377         // rounds because they will permute elements within both vectors.
5378         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5379             EltStride == NumElems/2)
5380           continue;
5381
5382         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5383       }
5384       EltStride >>= 1;
5385     }
5386     return V[0];
5387   }
5388   return SDValue();
5389 }
5390
5391 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5392 // them in a MMX register.  This is better than doing a stack convert.
5393 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5394   DebugLoc dl = Op.getDebugLoc();
5395   EVT ResVT = Op.getValueType();
5396
5397   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5398          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5399   int Mask[2];
5400   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5401   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5402   InVec = Op.getOperand(1);
5403   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5404     unsigned NumElts = ResVT.getVectorNumElements();
5405     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5406     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5407                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5408   } else {
5409     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5410     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5411     Mask[0] = 0; Mask[1] = 2;
5412     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5413   }
5414   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5415 }
5416
5417 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5418 // to create 256-bit vectors from two other 128-bit ones.
5419 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5420   DebugLoc dl = Op.getDebugLoc();
5421   EVT ResVT = Op.getValueType();
5422
5423   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5424
5425   SDValue V1 = Op.getOperand(0);
5426   SDValue V2 = Op.getOperand(1);
5427   unsigned NumElems = ResVT.getVectorNumElements();
5428
5429   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5430                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5431   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5432                             DAG, dl);
5433 }
5434
5435 SDValue
5436 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5437   EVT ResVT = Op.getValueType();
5438
5439   assert(Op.getNumOperands() == 2);
5440   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5441          "Unsupported CONCAT_VECTORS for value type");
5442
5443   // We support concatenate two MMX registers and place them in a MMX register.
5444   // This is better than doing a stack convert.
5445   if (ResVT.is128BitVector())
5446     return LowerMMXCONCAT_VECTORS(Op, DAG);
5447
5448   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5449   // from two other 128-bit ones.
5450   return LowerAVXCONCAT_VECTORS(Op, DAG);
5451 }
5452
5453 // v8i16 shuffles - Prefer shuffles in the following order:
5454 // 1. [all]   pshuflw, pshufhw, optional move
5455 // 2. [ssse3] 1 x pshufb
5456 // 3. [ssse3] 2 x pshufb + 1 x por
5457 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5458 SDValue
5459 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5460                                             SelectionDAG &DAG) const {
5461   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5462   SDValue V1 = SVOp->getOperand(0);
5463   SDValue V2 = SVOp->getOperand(1);
5464   DebugLoc dl = SVOp->getDebugLoc();
5465   SmallVector<int, 8> MaskVals;
5466
5467   // Determine if more than 1 of the words in each of the low and high quadwords
5468   // of the result come from the same quadword of one of the two inputs.  Undef
5469   // mask values count as coming from any quadword, for better codegen.
5470   unsigned LoQuad[] = { 0, 0, 0, 0 };
5471   unsigned HiQuad[] = { 0, 0, 0, 0 };
5472   BitVector InputQuads(4);
5473   for (unsigned i = 0; i < 8; ++i) {
5474     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5475     int EltIdx = SVOp->getMaskElt(i);
5476     MaskVals.push_back(EltIdx);
5477     if (EltIdx < 0) {
5478       ++Quad[0];
5479       ++Quad[1];
5480       ++Quad[2];
5481       ++Quad[3];
5482       continue;
5483     }
5484     ++Quad[EltIdx / 4];
5485     InputQuads.set(EltIdx / 4);
5486   }
5487
5488   int BestLoQuad = -1;
5489   unsigned MaxQuad = 1;
5490   for (unsigned i = 0; i < 4; ++i) {
5491     if (LoQuad[i] > MaxQuad) {
5492       BestLoQuad = i;
5493       MaxQuad = LoQuad[i];
5494     }
5495   }
5496
5497   int BestHiQuad = -1;
5498   MaxQuad = 1;
5499   for (unsigned i = 0; i < 4; ++i) {
5500     if (HiQuad[i] > MaxQuad) {
5501       BestHiQuad = i;
5502       MaxQuad = HiQuad[i];
5503     }
5504   }
5505
5506   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5507   // of the two input vectors, shuffle them into one input vector so only a
5508   // single pshufb instruction is necessary. If There are more than 2 input
5509   // quads, disable the next transformation since it does not help SSSE3.
5510   bool V1Used = InputQuads[0] || InputQuads[1];
5511   bool V2Used = InputQuads[2] || InputQuads[3];
5512   if (Subtarget->hasSSSE3()) {
5513     if (InputQuads.count() == 2 && V1Used && V2Used) {
5514       BestLoQuad = InputQuads.find_first();
5515       BestHiQuad = InputQuads.find_next(BestLoQuad);
5516     }
5517     if (InputQuads.count() > 2) {
5518       BestLoQuad = -1;
5519       BestHiQuad = -1;
5520     }
5521   }
5522
5523   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5524   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5525   // words from all 4 input quadwords.
5526   SDValue NewV;
5527   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5528     SmallVector<int, 8> MaskV;
5529     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
5530     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
5531     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5532                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5533                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5534     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5535
5536     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5537     // source words for the shuffle, to aid later transformations.
5538     bool AllWordsInNewV = true;
5539     bool InOrder[2] = { true, true };
5540     for (unsigned i = 0; i != 8; ++i) {
5541       int idx = MaskVals[i];
5542       if (idx != (int)i)
5543         InOrder[i/4] = false;
5544       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5545         continue;
5546       AllWordsInNewV = false;
5547       break;
5548     }
5549
5550     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5551     if (AllWordsInNewV) {
5552       for (int i = 0; i != 8; ++i) {
5553         int idx = MaskVals[i];
5554         if (idx < 0)
5555           continue;
5556         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5557         if ((idx != i) && idx < 4)
5558           pshufhw = false;
5559         if ((idx != i) && idx > 3)
5560           pshuflw = false;
5561       }
5562       V1 = NewV;
5563       V2Used = false;
5564       BestLoQuad = 0;
5565       BestHiQuad = 1;
5566     }
5567
5568     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5569     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5570     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5571       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5572       unsigned TargetMask = 0;
5573       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5574                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5575       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5576                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5577       V1 = NewV.getOperand(0);
5578       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5579     }
5580   }
5581
5582   // If we have SSSE3, and all words of the result are from 1 input vector,
5583   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5584   // is present, fall back to case 4.
5585   if (Subtarget->hasSSSE3()) {
5586     SmallVector<SDValue,16> pshufbMask;
5587
5588     // If we have elements from both input vectors, set the high bit of the
5589     // shuffle mask element to zero out elements that come from V2 in the V1
5590     // mask, and elements that come from V1 in the V2 mask, so that the two
5591     // results can be OR'd together.
5592     bool TwoInputs = V1Used && V2Used;
5593     for (unsigned i = 0; i != 8; ++i) {
5594       int EltIdx = MaskVals[i] * 2;
5595       if (TwoInputs && (EltIdx >= 16)) {
5596         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5597         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5598         continue;
5599       }
5600       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5601       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5602     }
5603     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5604     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5605                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5606                                  MVT::v16i8, &pshufbMask[0], 16));
5607     if (!TwoInputs)
5608       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5609
5610     // Calculate the shuffle mask for the second input, shuffle it, and
5611     // OR it with the first shuffled input.
5612     pshufbMask.clear();
5613     for (unsigned i = 0; i != 8; ++i) {
5614       int EltIdx = MaskVals[i] * 2;
5615       if (EltIdx < 16) {
5616         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5617         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5618         continue;
5619       }
5620       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5621       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5622     }
5623     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5624     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5625                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5626                                  MVT::v16i8, &pshufbMask[0], 16));
5627     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5628     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5629   }
5630
5631   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5632   // and update MaskVals with new element order.
5633   BitVector InOrder(8);
5634   if (BestLoQuad >= 0) {
5635     SmallVector<int, 8> MaskV;
5636     for (int i = 0; i != 4; ++i) {
5637       int idx = MaskVals[i];
5638       if (idx < 0) {
5639         MaskV.push_back(-1);
5640         InOrder.set(i);
5641       } else if ((idx / 4) == BestLoQuad) {
5642         MaskV.push_back(idx & 3);
5643         InOrder.set(i);
5644       } else {
5645         MaskV.push_back(-1);
5646       }
5647     }
5648     for (unsigned i = 4; i != 8; ++i)
5649       MaskV.push_back(i);
5650     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5651                                 &MaskV[0]);
5652
5653     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5654       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5655                                NewV.getOperand(0),
5656                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5657                                DAG);
5658   }
5659
5660   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5661   // and update MaskVals with the new element order.
5662   if (BestHiQuad >= 0) {
5663     SmallVector<int, 8> MaskV;
5664     for (unsigned i = 0; i != 4; ++i)
5665       MaskV.push_back(i);
5666     for (unsigned i = 4; i != 8; ++i) {
5667       int idx = MaskVals[i];
5668       if (idx < 0) {
5669         MaskV.push_back(-1);
5670         InOrder.set(i);
5671       } else if ((idx / 4) == BestHiQuad) {
5672         MaskV.push_back((idx & 3) + 4);
5673         InOrder.set(i);
5674       } else {
5675         MaskV.push_back(-1);
5676       }
5677     }
5678     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5679                                 &MaskV[0]);
5680
5681     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3())
5682       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5683                               NewV.getOperand(0),
5684                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5685                               DAG);
5686   }
5687
5688   // In case BestHi & BestLo were both -1, which means each quadword has a word
5689   // from each of the four input quadwords, calculate the InOrder bitvector now
5690   // before falling through to the insert/extract cleanup.
5691   if (BestLoQuad == -1 && BestHiQuad == -1) {
5692     NewV = V1;
5693     for (int i = 0; i != 8; ++i)
5694       if (MaskVals[i] < 0 || MaskVals[i] == i)
5695         InOrder.set(i);
5696   }
5697
5698   // The other elements are put in the right place using pextrw and pinsrw.
5699   for (unsigned i = 0; i != 8; ++i) {
5700     if (InOrder[i])
5701       continue;
5702     int EltIdx = MaskVals[i];
5703     if (EltIdx < 0)
5704       continue;
5705     SDValue ExtOp = (EltIdx < 8)
5706     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5707                   DAG.getIntPtrConstant(EltIdx))
5708     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5709                   DAG.getIntPtrConstant(EltIdx - 8));
5710     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5711                        DAG.getIntPtrConstant(i));
5712   }
5713   return NewV;
5714 }
5715
5716 // v16i8 shuffles - Prefer shuffles in the following order:
5717 // 1. [ssse3] 1 x pshufb
5718 // 2. [ssse3] 2 x pshufb + 1 x por
5719 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5720 static
5721 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5722                                  SelectionDAG &DAG,
5723                                  const X86TargetLowering &TLI) {
5724   SDValue V1 = SVOp->getOperand(0);
5725   SDValue V2 = SVOp->getOperand(1);
5726   DebugLoc dl = SVOp->getDebugLoc();
5727   SmallVector<int, 16> MaskVals;
5728   SVOp->getMask(MaskVals);
5729
5730   // If we have SSSE3, case 1 is generated when all result bytes come from
5731   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5732   // present, fall back to case 3.
5733   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5734   bool V1Only = true;
5735   bool V2Only = true;
5736   for (unsigned i = 0; i < 16; ++i) {
5737     int EltIdx = MaskVals[i];
5738     if (EltIdx < 0)
5739       continue;
5740     if (EltIdx < 16)
5741       V2Only = false;
5742     else
5743       V1Only = false;
5744   }
5745
5746   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5747   if (TLI.getSubtarget()->hasSSSE3()) {
5748     SmallVector<SDValue,16> pshufbMask;
5749
5750     // If all result elements are from one input vector, then only translate
5751     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5752     //
5753     // Otherwise, we have elements from both input vectors, and must zero out
5754     // elements that come from V2 in the first mask, and V1 in the second mask
5755     // so that we can OR them together.
5756     bool TwoInputs = !(V1Only || V2Only);
5757     for (unsigned i = 0; i != 16; ++i) {
5758       int EltIdx = MaskVals[i];
5759       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5760         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5761         continue;
5762       }
5763       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5764     }
5765     // If all the elements are from V2, assign it to V1 and return after
5766     // building the first pshufb.
5767     if (V2Only)
5768       V1 = V2;
5769     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5770                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5771                                  MVT::v16i8, &pshufbMask[0], 16));
5772     if (!TwoInputs)
5773       return V1;
5774
5775     // Calculate the shuffle mask for the second input, shuffle it, and
5776     // OR it with the first shuffled input.
5777     pshufbMask.clear();
5778     for (unsigned i = 0; i != 16; ++i) {
5779       int EltIdx = MaskVals[i];
5780       if (EltIdx < 16) {
5781         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5782         continue;
5783       }
5784       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5785     }
5786     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5787                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5788                                  MVT::v16i8, &pshufbMask[0], 16));
5789     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5790   }
5791
5792   // No SSSE3 - Calculate in place words and then fix all out of place words
5793   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5794   // the 16 different words that comprise the two doublequadword input vectors.
5795   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5796   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5797   SDValue NewV = V2Only ? V2 : V1;
5798   for (int i = 0; i != 8; ++i) {
5799     int Elt0 = MaskVals[i*2];
5800     int Elt1 = MaskVals[i*2+1];
5801
5802     // This word of the result is all undef, skip it.
5803     if (Elt0 < 0 && Elt1 < 0)
5804       continue;
5805
5806     // This word of the result is already in the correct place, skip it.
5807     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5808       continue;
5809     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5810       continue;
5811
5812     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5813     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5814     SDValue InsElt;
5815
5816     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5817     // using a single extract together, load it and store it.
5818     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5819       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5820                            DAG.getIntPtrConstant(Elt1 / 2));
5821       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5822                         DAG.getIntPtrConstant(i));
5823       continue;
5824     }
5825
5826     // If Elt1 is defined, extract it from the appropriate source.  If the
5827     // source byte is not also odd, shift the extracted word left 8 bits
5828     // otherwise clear the bottom 8 bits if we need to do an or.
5829     if (Elt1 >= 0) {
5830       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5831                            DAG.getIntPtrConstant(Elt1 / 2));
5832       if ((Elt1 & 1) == 0)
5833         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5834                              DAG.getConstant(8,
5835                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5836       else if (Elt0 >= 0)
5837         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5838                              DAG.getConstant(0xFF00, MVT::i16));
5839     }
5840     // If Elt0 is defined, extract it from the appropriate source.  If the
5841     // source byte is not also even, shift the extracted word right 8 bits. If
5842     // Elt1 was also defined, OR the extracted values together before
5843     // inserting them in the result.
5844     if (Elt0 >= 0) {
5845       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5846                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5847       if ((Elt0 & 1) != 0)
5848         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5849                               DAG.getConstant(8,
5850                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5851       else if (Elt1 >= 0)
5852         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5853                              DAG.getConstant(0x00FF, MVT::i16));
5854       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5855                          : InsElt0;
5856     }
5857     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5858                        DAG.getIntPtrConstant(i));
5859   }
5860   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5861 }
5862
5863 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5864 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5865 /// done when every pair / quad of shuffle mask elements point to elements in
5866 /// the right sequence. e.g.
5867 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5868 static
5869 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5870                                  SelectionDAG &DAG, DebugLoc dl) {
5871   EVT VT = SVOp->getValueType(0);
5872   SDValue V1 = SVOp->getOperand(0);
5873   SDValue V2 = SVOp->getOperand(1);
5874   unsigned NumElems = VT.getVectorNumElements();
5875   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5876   EVT NewVT;
5877   switch (VT.getSimpleVT().SimpleTy) {
5878   default: assert(false && "Unexpected!");
5879   case MVT::v4f32: NewVT = MVT::v2f64; break;
5880   case MVT::v4i32: NewVT = MVT::v2i64; break;
5881   case MVT::v8i16: NewVT = MVT::v4i32; break;
5882   case MVT::v16i8: NewVT = MVT::v4i32; break;
5883   }
5884
5885   int Scale = NumElems / NewWidth;
5886   SmallVector<int, 8> MaskVec;
5887   for (unsigned i = 0; i < NumElems; i += Scale) {
5888     int StartIdx = -1;
5889     for (int j = 0; j < Scale; ++j) {
5890       int EltIdx = SVOp->getMaskElt(i+j);
5891       if (EltIdx < 0)
5892         continue;
5893       if (StartIdx == -1)
5894         StartIdx = EltIdx - (EltIdx % Scale);
5895       if (EltIdx != StartIdx + j)
5896         return SDValue();
5897     }
5898     if (StartIdx == -1)
5899       MaskVec.push_back(-1);
5900     else
5901       MaskVec.push_back(StartIdx / Scale);
5902   }
5903
5904   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5905   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5906   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5907 }
5908
5909 /// getVZextMovL - Return a zero-extending vector move low node.
5910 ///
5911 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5912                             SDValue SrcOp, SelectionDAG &DAG,
5913                             const X86Subtarget *Subtarget, DebugLoc dl) {
5914   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5915     LoadSDNode *LD = NULL;
5916     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5917       LD = dyn_cast<LoadSDNode>(SrcOp);
5918     if (!LD) {
5919       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5920       // instead.
5921       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5922       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5923           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5924           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5925           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5926         // PR2108
5927         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5928         return DAG.getNode(ISD::BITCAST, dl, VT,
5929                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5930                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5931                                                    OpVT,
5932                                                    SrcOp.getOperand(0)
5933                                                           .getOperand(0))));
5934       }
5935     }
5936   }
5937
5938   return DAG.getNode(ISD::BITCAST, dl, VT,
5939                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5940                                  DAG.getNode(ISD::BITCAST, dl,
5941                                              OpVT, SrcOp)));
5942 }
5943
5944 /// areShuffleHalvesWithinDisjointLanes - Check whether each half of a vector
5945 /// shuffle node referes to only one lane in the sources.
5946 static bool areShuffleHalvesWithinDisjointLanes(ShuffleVectorSDNode *SVOp) {
5947   EVT VT = SVOp->getValueType(0);
5948   int NumElems = VT.getVectorNumElements();
5949   int HalfSize = NumElems/2;
5950   SmallVector<int, 16> M;
5951   SVOp->getMask(M);
5952   bool MatchA = false, MatchB = false;
5953
5954   for (int l = 0; l < NumElems*2; l += HalfSize) {
5955     if (isUndefOrInRange(M, 0, HalfSize, l, l+HalfSize)) {
5956       MatchA = true;
5957       break;
5958     }
5959   }
5960
5961   for (int l = 0; l < NumElems*2; l += HalfSize) {
5962     if (isUndefOrInRange(M, HalfSize, HalfSize, l, l+HalfSize)) {
5963       MatchB = true;
5964       break;
5965     }
5966   }
5967
5968   return MatchA && MatchB;
5969 }
5970
5971 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5972 /// which could not be matched by any known target speficic shuffle
5973 static SDValue
5974 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5975   if (areShuffleHalvesWithinDisjointLanes(SVOp)) {
5976     // If each half of a vector shuffle node referes to only one lane in the
5977     // source vectors, extract each used 128-bit lane and shuffle them using
5978     // 128-bit shuffles. Then, concatenate the results. Otherwise leave
5979     // the work to the legalizer.
5980     DebugLoc dl = SVOp->getDebugLoc();
5981     EVT VT = SVOp->getValueType(0);
5982     int NumElems = VT.getVectorNumElements();
5983     int HalfSize = NumElems/2;
5984
5985     // Extract the reference for each half
5986     int FstVecExtractIdx = 0, SndVecExtractIdx = 0;
5987     int FstVecOpNum = 0, SndVecOpNum = 0;
5988     for (int i = 0; i < HalfSize; ++i) {
5989       int Elt = SVOp->getMaskElt(i);
5990       if (SVOp->getMaskElt(i) < 0)
5991         continue;
5992       FstVecOpNum = Elt/NumElems;
5993       FstVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
5994       break;
5995     }
5996     for (int i = HalfSize; i < NumElems; ++i) {
5997       int Elt = SVOp->getMaskElt(i);
5998       if (SVOp->getMaskElt(i) < 0)
5999         continue;
6000       SndVecOpNum = Elt/NumElems;
6001       SndVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
6002       break;
6003     }
6004
6005     // Extract the subvectors
6006     SDValue V1 = Extract128BitVector(SVOp->getOperand(FstVecOpNum),
6007                       DAG.getConstant(FstVecExtractIdx, MVT::i32), DAG, dl);
6008     SDValue V2 = Extract128BitVector(SVOp->getOperand(SndVecOpNum),
6009                       DAG.getConstant(SndVecExtractIdx, MVT::i32), DAG, dl);
6010
6011     // Generate 128-bit shuffles
6012     SmallVector<int, 16> MaskV1, MaskV2;
6013     for (int i = 0; i < HalfSize; ++i) {
6014       int Elt = SVOp->getMaskElt(i);
6015       MaskV1.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6016     }
6017     for (int i = HalfSize; i < NumElems; ++i) {
6018       int Elt = SVOp->getMaskElt(i);
6019       MaskV2.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6020     }
6021
6022     EVT NVT = V1.getValueType();
6023     V1 = DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &MaskV1[0]);
6024     V2 = DAG.getVectorShuffle(NVT, dl, V2, DAG.getUNDEF(NVT), &MaskV2[0]);
6025
6026     // Concatenate the result back
6027     SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), V1,
6028                                    DAG.getConstant(0, MVT::i32), DAG, dl);
6029     return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
6030                               DAG, dl);
6031   }
6032
6033   return SDValue();
6034 }
6035
6036 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6037 /// 4 elements, and match them with several different shuffle types.
6038 static SDValue
6039 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6040   SDValue V1 = SVOp->getOperand(0);
6041   SDValue V2 = SVOp->getOperand(1);
6042   DebugLoc dl = SVOp->getDebugLoc();
6043   EVT VT = SVOp->getValueType(0);
6044
6045   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6046
6047   SmallVector<std::pair<int, int>, 8> Locs;
6048   Locs.resize(4);
6049   SmallVector<int, 8> Mask1(4U, -1);
6050   SmallVector<int, 8> PermMask;
6051   SVOp->getMask(PermMask);
6052
6053   unsigned NumHi = 0;
6054   unsigned NumLo = 0;
6055   for (unsigned i = 0; i != 4; ++i) {
6056     int Idx = PermMask[i];
6057     if (Idx < 0) {
6058       Locs[i] = std::make_pair(-1, -1);
6059     } else {
6060       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6061       if (Idx < 4) {
6062         Locs[i] = std::make_pair(0, NumLo);
6063         Mask1[NumLo] = Idx;
6064         NumLo++;
6065       } else {
6066         Locs[i] = std::make_pair(1, NumHi);
6067         if (2+NumHi < 4)
6068           Mask1[2+NumHi] = Idx;
6069         NumHi++;
6070       }
6071     }
6072   }
6073
6074   if (NumLo <= 2 && NumHi <= 2) {
6075     // If no more than two elements come from either vector. This can be
6076     // implemented with two shuffles. First shuffle gather the elements.
6077     // The second shuffle, which takes the first shuffle as both of its
6078     // vector operands, put the elements into the right order.
6079     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6080
6081     SmallVector<int, 8> Mask2(4U, -1);
6082
6083     for (unsigned i = 0; i != 4; ++i) {
6084       if (Locs[i].first == -1)
6085         continue;
6086       else {
6087         unsigned Idx = (i < 2) ? 0 : 4;
6088         Idx += Locs[i].first * 2 + Locs[i].second;
6089         Mask2[i] = Idx;
6090       }
6091     }
6092
6093     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6094   } else if (NumLo == 3 || NumHi == 3) {
6095     // Otherwise, we must have three elements from one vector, call it X, and
6096     // one element from the other, call it Y.  First, use a shufps to build an
6097     // intermediate vector with the one element from Y and the element from X
6098     // that will be in the same half in the final destination (the indexes don't
6099     // matter). Then, use a shufps to build the final vector, taking the half
6100     // containing the element from Y from the intermediate, and the other half
6101     // from X.
6102     if (NumHi == 3) {
6103       // Normalize it so the 3 elements come from V1.
6104       CommuteVectorShuffleMask(PermMask, 4);
6105       std::swap(V1, V2);
6106     }
6107
6108     // Find the element from V2.
6109     unsigned HiIndex;
6110     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6111       int Val = PermMask[HiIndex];
6112       if (Val < 0)
6113         continue;
6114       if (Val >= 4)
6115         break;
6116     }
6117
6118     Mask1[0] = PermMask[HiIndex];
6119     Mask1[1] = -1;
6120     Mask1[2] = PermMask[HiIndex^1];
6121     Mask1[3] = -1;
6122     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6123
6124     if (HiIndex >= 2) {
6125       Mask1[0] = PermMask[0];
6126       Mask1[1] = PermMask[1];
6127       Mask1[2] = HiIndex & 1 ? 6 : 4;
6128       Mask1[3] = HiIndex & 1 ? 4 : 6;
6129       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6130     } else {
6131       Mask1[0] = HiIndex & 1 ? 2 : 0;
6132       Mask1[1] = HiIndex & 1 ? 0 : 2;
6133       Mask1[2] = PermMask[2];
6134       Mask1[3] = PermMask[3];
6135       if (Mask1[2] >= 0)
6136         Mask1[2] += 4;
6137       if (Mask1[3] >= 0)
6138         Mask1[3] += 4;
6139       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6140     }
6141   }
6142
6143   // Break it into (shuffle shuffle_hi, shuffle_lo).
6144   Locs.clear();
6145   Locs.resize(4);
6146   SmallVector<int,8> LoMask(4U, -1);
6147   SmallVector<int,8> HiMask(4U, -1);
6148
6149   SmallVector<int,8> *MaskPtr = &LoMask;
6150   unsigned MaskIdx = 0;
6151   unsigned LoIdx = 0;
6152   unsigned HiIdx = 2;
6153   for (unsigned i = 0; i != 4; ++i) {
6154     if (i == 2) {
6155       MaskPtr = &HiMask;
6156       MaskIdx = 1;
6157       LoIdx = 0;
6158       HiIdx = 2;
6159     }
6160     int Idx = PermMask[i];
6161     if (Idx < 0) {
6162       Locs[i] = std::make_pair(-1, -1);
6163     } else if (Idx < 4) {
6164       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6165       (*MaskPtr)[LoIdx] = Idx;
6166       LoIdx++;
6167     } else {
6168       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6169       (*MaskPtr)[HiIdx] = Idx;
6170       HiIdx++;
6171     }
6172   }
6173
6174   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6175   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6176   SmallVector<int, 8> MaskOps;
6177   for (unsigned i = 0; i != 4; ++i) {
6178     if (Locs[i].first == -1) {
6179       MaskOps.push_back(-1);
6180     } else {
6181       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
6182       MaskOps.push_back(Idx);
6183     }
6184   }
6185   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6186 }
6187
6188 static bool MayFoldVectorLoad(SDValue V) {
6189   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6190     V = V.getOperand(0);
6191   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6192     V = V.getOperand(0);
6193   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6194       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6195     // BUILD_VECTOR (load), undef
6196     V = V.getOperand(0);
6197   if (MayFoldLoad(V))
6198     return true;
6199   return false;
6200 }
6201
6202 // FIXME: the version above should always be used. Since there's
6203 // a bug where several vector shuffles can't be folded because the
6204 // DAG is not updated during lowering and a node claims to have two
6205 // uses while it only has one, use this version, and let isel match
6206 // another instruction if the load really happens to have more than
6207 // one use. Remove this version after this bug get fixed.
6208 // rdar://8434668, PR8156
6209 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6210   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6211     V = V.getOperand(0);
6212   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6213     V = V.getOperand(0);
6214   if (ISD::isNormalLoad(V.getNode()))
6215     return true;
6216   return false;
6217 }
6218
6219 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6220 /// a vector extract, and if both can be later optimized into a single load.
6221 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6222 /// here because otherwise a target specific shuffle node is going to be
6223 /// emitted for this shuffle, and the optimization not done.
6224 /// FIXME: This is probably not the best approach, but fix the problem
6225 /// until the right path is decided.
6226 static
6227 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6228                                          const TargetLowering &TLI) {
6229   EVT VT = V.getValueType();
6230   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6231
6232   // Be sure that the vector shuffle is present in a pattern like this:
6233   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6234   if (!V.hasOneUse())
6235     return false;
6236
6237   SDNode *N = *V.getNode()->use_begin();
6238   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6239     return false;
6240
6241   SDValue EltNo = N->getOperand(1);
6242   if (!isa<ConstantSDNode>(EltNo))
6243     return false;
6244
6245   // If the bit convert changed the number of elements, it is unsafe
6246   // to examine the mask.
6247   bool HasShuffleIntoBitcast = false;
6248   if (V.getOpcode() == ISD::BITCAST) {
6249     EVT SrcVT = V.getOperand(0).getValueType();
6250     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6251       return false;
6252     V = V.getOperand(0);
6253     HasShuffleIntoBitcast = true;
6254   }
6255
6256   // Select the input vector, guarding against out of range extract vector.
6257   unsigned NumElems = VT.getVectorNumElements();
6258   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6259   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6260   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6261
6262   // Skip one more bit_convert if necessary
6263   if (V.getOpcode() == ISD::BITCAST)
6264     V = V.getOperand(0);
6265
6266   if (!ISD::isNormalLoad(V.getNode()))
6267     return false;
6268
6269   // Is the original load suitable?
6270   LoadSDNode *LN0 = cast<LoadSDNode>(V);
6271
6272   if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
6273     return false;
6274
6275   if (!HasShuffleIntoBitcast)
6276     return true;
6277
6278   // If there's a bitcast before the shuffle, check if the load type and
6279   // alignment is valid.
6280   unsigned Align = LN0->getAlignment();
6281   unsigned NewAlign =
6282     TLI.getTargetData()->getABITypeAlignment(
6283                                   VT.getTypeForEVT(*DAG.getContext()));
6284
6285   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6286     return false;
6287
6288   return true;
6289 }
6290
6291 static
6292 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6293   EVT VT = Op.getValueType();
6294
6295   // Canonizalize to v2f64.
6296   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6297   return DAG.getNode(ISD::BITCAST, dl, VT,
6298                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6299                                           V1, DAG));
6300 }
6301
6302 static
6303 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6304                         bool HasSSE2) {
6305   SDValue V1 = Op.getOperand(0);
6306   SDValue V2 = Op.getOperand(1);
6307   EVT VT = Op.getValueType();
6308
6309   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6310
6311   if (HasSSE2 && VT == MVT::v2f64)
6312     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6313
6314   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6315   return DAG.getNode(ISD::BITCAST, dl, VT,
6316                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6317                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6318                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6319 }
6320
6321 static
6322 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6323   SDValue V1 = Op.getOperand(0);
6324   SDValue V2 = Op.getOperand(1);
6325   EVT VT = Op.getValueType();
6326
6327   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6328          "unsupported shuffle type");
6329
6330   if (V2.getOpcode() == ISD::UNDEF)
6331     V2 = V1;
6332
6333   // v4i32 or v4f32
6334   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6335 }
6336
6337 static
6338 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6339   SDValue V1 = Op.getOperand(0);
6340   SDValue V2 = Op.getOperand(1);
6341   EVT VT = Op.getValueType();
6342   unsigned NumElems = VT.getVectorNumElements();
6343
6344   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6345   // operand of these instructions is only memory, so check if there's a
6346   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6347   // same masks.
6348   bool CanFoldLoad = false;
6349
6350   // Trivial case, when V2 comes from a load.
6351   if (MayFoldVectorLoad(V2))
6352     CanFoldLoad = true;
6353
6354   // When V1 is a load, it can be folded later into a store in isel, example:
6355   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6356   //    turns into:
6357   //  (MOVLPSmr addr:$src1, VR128:$src2)
6358   // So, recognize this potential and also use MOVLPS or MOVLPD
6359   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6360     CanFoldLoad = true;
6361
6362   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6363   if (CanFoldLoad) {
6364     if (HasSSE2 && NumElems == 2)
6365       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6366
6367     if (NumElems == 4)
6368       // If we don't care about the second element, procede to use movss.
6369       if (SVOp->getMaskElt(1) != -1)
6370         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6371   }
6372
6373   // movl and movlp will both match v2i64, but v2i64 is never matched by
6374   // movl earlier because we make it strict to avoid messing with the movlp load
6375   // folding logic (see the code above getMOVLP call). Match it here then,
6376   // this is horrible, but will stay like this until we move all shuffle
6377   // matching to x86 specific nodes. Note that for the 1st condition all
6378   // types are matched with movsd.
6379   if (HasSSE2) {
6380     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6381     // as to remove this logic from here, as much as possible
6382     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6383       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6384     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6385   }
6386
6387   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6388
6389   // Invert the operand order and use SHUFPS to match it.
6390   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6391                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6392 }
6393
6394 static
6395 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6396                                const TargetLowering &TLI,
6397                                const X86Subtarget *Subtarget) {
6398   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6399   EVT VT = Op.getValueType();
6400   DebugLoc dl = Op.getDebugLoc();
6401   SDValue V1 = Op.getOperand(0);
6402   SDValue V2 = Op.getOperand(1);
6403
6404   if (isZeroShuffle(SVOp))
6405     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
6406
6407   // Handle splat operations
6408   if (SVOp->isSplat()) {
6409     unsigned NumElem = VT.getVectorNumElements();
6410     int Size = VT.getSizeInBits();
6411     // Special case, this is the only place now where it's allowed to return
6412     // a vector_shuffle operation without using a target specific node, because
6413     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6414     // this be moved to DAGCombine instead?
6415     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6416       return Op;
6417
6418     // Use vbroadcast whenever the splat comes from a foldable load
6419     SDValue LD = isVectorBroadcast(Op, Subtarget);
6420     if (LD.getNode())
6421       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
6422
6423     // Handle splats by matching through known shuffle masks
6424     if ((Size == 128 && NumElem <= 4) ||
6425         (Size == 256 && NumElem < 8))
6426       return SDValue();
6427
6428     // All remaning splats are promoted to target supported vector shuffles.
6429     return PromoteSplat(SVOp, DAG);
6430   }
6431
6432   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6433   // do it!
6434   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6435     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6436     if (NewOp.getNode())
6437       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6438   } else if ((VT == MVT::v4i32 ||
6439              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6440     // FIXME: Figure out a cleaner way to do this.
6441     // Try to make use of movq to zero out the top part.
6442     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6443       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6444       if (NewOp.getNode()) {
6445         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6446           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6447                               DAG, Subtarget, dl);
6448       }
6449     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6450       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6451       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6452         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6453                             DAG, Subtarget, dl);
6454     }
6455   }
6456   return SDValue();
6457 }
6458
6459 SDValue
6460 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6461   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6462   SDValue V1 = Op.getOperand(0);
6463   SDValue V2 = Op.getOperand(1);
6464   EVT VT = Op.getValueType();
6465   DebugLoc dl = Op.getDebugLoc();
6466   unsigned NumElems = VT.getVectorNumElements();
6467   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6468   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6469   bool V1IsSplat = false;
6470   bool V2IsSplat = false;
6471   bool HasSSE2 = Subtarget->hasSSE2();
6472   bool HasAVX    = Subtarget->hasAVX();
6473   bool HasAVX2   = Subtarget->hasAVX2();
6474   MachineFunction &MF = DAG.getMachineFunction();
6475   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6476
6477   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6478
6479   if (V1IsUndef && V2IsUndef)
6480     return DAG.getUNDEF(VT);
6481
6482   assert(!V1IsUndef && "Op 1 of shuffle should not be undef");
6483
6484   // Vector shuffle lowering takes 3 steps:
6485   //
6486   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6487   //    narrowing and commutation of operands should be handled.
6488   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6489   //    shuffle nodes.
6490   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6491   //    so the shuffle can be broken into other shuffles and the legalizer can
6492   //    try the lowering again.
6493   //
6494   // The general idea is that no vector_shuffle operation should be left to
6495   // be matched during isel, all of them must be converted to a target specific
6496   // node here.
6497
6498   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6499   // narrowing and commutation of operands should be handled. The actual code
6500   // doesn't include all of those, work in progress...
6501   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6502   if (NewOp.getNode())
6503     return NewOp;
6504
6505   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6506   // unpckh_undef). Only use pshufd if speed is more important than size.
6507   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp, HasAVX2))
6508     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6509   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp, HasAVX2))
6510     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6511
6512   if (X86::isMOVDDUPMask(SVOp) && Subtarget->hasSSE3() &&
6513       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6514     return getMOVDDup(Op, dl, V1, DAG);
6515
6516   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6517     return getMOVHighToLow(Op, dl, DAG);
6518
6519   // Use to match splats
6520   if (HasSSE2 && X86::isUNPCKHMask(SVOp, HasAVX2) && V2IsUndef &&
6521       (VT == MVT::v2f64 || VT == MVT::v2i64))
6522     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6523
6524   if (X86::isPSHUFDMask(SVOp)) {
6525     // The actual implementation will match the mask in the if above and then
6526     // during isel it can match several different instructions, not only pshufd
6527     // as its name says, sad but true, emulate the behavior for now...
6528     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6529         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6530
6531     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6532
6533     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6534       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6535
6536     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6537                                 TargetMask, DAG);
6538   }
6539
6540   // Check if this can be converted into a logical shift.
6541   bool isLeft = false;
6542   unsigned ShAmt = 0;
6543   SDValue ShVal;
6544   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6545   if (isShift && ShVal.hasOneUse()) {
6546     // If the shifted value has multiple uses, it may be cheaper to use
6547     // v_set0 + movlhps or movhlps, etc.
6548     EVT EltVT = VT.getVectorElementType();
6549     ShAmt *= EltVT.getSizeInBits();
6550     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6551   }
6552
6553   if (X86::isMOVLMask(SVOp)) {
6554     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6555       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6556     if (!X86::isMOVLPMask(SVOp)) {
6557       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6558         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6559
6560       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6561         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6562     }
6563   }
6564
6565   // FIXME: fold these into legal mask.
6566   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp, HasAVX2))
6567     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6568
6569   if (X86::isMOVHLPSMask(SVOp))
6570     return getMOVHighToLow(Op, dl, DAG);
6571
6572   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6573     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6574
6575   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6576     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6577
6578   if (X86::isMOVLPMask(SVOp))
6579     return getMOVLP(Op, dl, DAG, HasSSE2);
6580
6581   if (ShouldXformToMOVHLPS(SVOp) ||
6582       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6583     return CommuteVectorShuffle(SVOp, DAG);
6584
6585   if (isShift) {
6586     // No better options. Use a vshl / vsrl.
6587     EVT EltVT = VT.getVectorElementType();
6588     ShAmt *= EltVT.getSizeInBits();
6589     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6590   }
6591
6592   bool Commuted = false;
6593   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6594   // 1,1,1,1 -> v8i16 though.
6595   V1IsSplat = isSplatVector(V1.getNode());
6596   V2IsSplat = isSplatVector(V2.getNode());
6597
6598   // Canonicalize the splat or undef, if present, to be on the RHS.
6599   if (V1IsSplat && !V2IsSplat) {
6600     Op = CommuteVectorShuffle(SVOp, DAG);
6601     SVOp = cast<ShuffleVectorSDNode>(Op);
6602     V1 = SVOp->getOperand(0);
6603     V2 = SVOp->getOperand(1);
6604     std::swap(V1IsSplat, V2IsSplat);
6605     Commuted = true;
6606   }
6607
6608   SmallVector<int, 32> M;
6609   SVOp->getMask(M);
6610
6611   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6612     // Shuffling low element of v1 into undef, just return v1.
6613     if (V2IsUndef)
6614       return V1;
6615     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6616     // the instruction selector will not match, so get a canonical MOVL with
6617     // swapped operands to undo the commute.
6618     return getMOVL(DAG, dl, VT, V2, V1);
6619   }
6620
6621   if (isUNPCKLMask(M, VT, HasAVX2))
6622     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6623
6624   if (isUNPCKHMask(M, VT, HasAVX2))
6625     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6626
6627   if (V2IsSplat) {
6628     // Normalize mask so all entries that point to V2 points to its first
6629     // element then try to match unpck{h|l} again. If match, return a
6630     // new vector_shuffle with the corrected mask.
6631     SDValue NewMask = NormalizeMask(SVOp, DAG);
6632     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
6633     if (NSVOp != SVOp) {
6634       if (X86::isUNPCKLMask(NSVOp, HasAVX2, true)) {
6635         return NewMask;
6636       } else if (X86::isUNPCKHMask(NSVOp, HasAVX2, true)) {
6637         return NewMask;
6638       }
6639     }
6640   }
6641
6642   if (Commuted) {
6643     // Commute is back and try unpck* again.
6644     // FIXME: this seems wrong.
6645     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
6646     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
6647
6648     if (X86::isUNPCKLMask(NewSVOp, HasAVX2))
6649       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V2, V1, DAG);
6650
6651     if (X86::isUNPCKHMask(NewSVOp, HasAVX2))
6652       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V2, V1, DAG);
6653   }
6654
6655   // Normalize the node to match x86 shuffle ops if needed
6656   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true) ||
6657                      isVSHUFPYMask(M, VT, HasAVX, /* Commuted */ true)))
6658     return CommuteVectorShuffle(SVOp, DAG);
6659
6660   // The checks below are all present in isShuffleMaskLegal, but they are
6661   // inlined here right now to enable us to directly emit target specific
6662   // nodes, and remove one by one until they don't return Op anymore.
6663
6664   if (isPALIGNRMask(M, VT, Subtarget->hasSSSE3()))
6665     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6666                                 getShufflePALIGNRImmediate(SVOp),
6667                                 DAG);
6668
6669   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6670       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6671     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6672       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6673   }
6674
6675   if (isPSHUFHWMask(M, VT))
6676     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6677                                 X86::getShufflePSHUFHWImmediate(SVOp),
6678                                 DAG);
6679
6680   if (isPSHUFLWMask(M, VT))
6681     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6682                                 X86::getShufflePSHUFLWImmediate(SVOp),
6683                                 DAG);
6684
6685   if (isSHUFPMask(M, VT))
6686     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6687                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6688
6689   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6690     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6691   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6692     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6693
6694   //===--------------------------------------------------------------------===//
6695   // Generate target specific nodes for 128 or 256-bit shuffles only
6696   // supported in the AVX instruction set.
6697   //
6698
6699   // Handle VMOVDDUPY permutations
6700   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6701     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6702
6703   // Handle VPERMILPS/D* permutations
6704   if (isVPERMILPMask(M, VT, HasAVX))
6705     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6706                                 getShuffleVPERMILPImmediate(SVOp), DAG);
6707
6708   // Handle VPERM2F128/VPERM2I128 permutations
6709   if (isVPERM2X128Mask(M, VT, HasAVX))
6710     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6711                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6712
6713   // Handle VSHUFPS/DY permutations
6714   if (isVSHUFPYMask(M, VT, HasAVX))
6715     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6716                                 getShuffleVSHUFPYImmediate(SVOp), DAG);
6717
6718   //===--------------------------------------------------------------------===//
6719   // Since no target specific shuffle was selected for this generic one,
6720   // lower it into other known shuffles. FIXME: this isn't true yet, but
6721   // this is the plan.
6722   //
6723
6724   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6725   if (VT == MVT::v8i16) {
6726     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6727     if (NewOp.getNode())
6728       return NewOp;
6729   }
6730
6731   if (VT == MVT::v16i8) {
6732     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6733     if (NewOp.getNode())
6734       return NewOp;
6735   }
6736
6737   // Handle all 128-bit wide vectors with 4 elements, and match them with
6738   // several different shuffle types.
6739   if (NumElems == 4 && VT.getSizeInBits() == 128)
6740     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6741
6742   // Handle general 256-bit shuffles
6743   if (VT.is256BitVector())
6744     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6745
6746   return SDValue();
6747 }
6748
6749 SDValue
6750 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6751                                                 SelectionDAG &DAG) const {
6752   EVT VT = Op.getValueType();
6753   DebugLoc dl = Op.getDebugLoc();
6754
6755   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6756     return SDValue();
6757
6758   if (VT.getSizeInBits() == 8) {
6759     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6760                                     Op.getOperand(0), Op.getOperand(1));
6761     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6762                                     DAG.getValueType(VT));
6763     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6764   } else if (VT.getSizeInBits() == 16) {
6765     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6766     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6767     if (Idx == 0)
6768       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6769                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6770                                      DAG.getNode(ISD::BITCAST, dl,
6771                                                  MVT::v4i32,
6772                                                  Op.getOperand(0)),
6773                                      Op.getOperand(1)));
6774     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6775                                     Op.getOperand(0), Op.getOperand(1));
6776     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6777                                     DAG.getValueType(VT));
6778     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6779   } else if (VT == MVT::f32) {
6780     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6781     // the result back to FR32 register. It's only worth matching if the
6782     // result has a single use which is a store or a bitcast to i32.  And in
6783     // the case of a store, it's not worth it if the index is a constant 0,
6784     // because a MOVSSmr can be used instead, which is smaller and faster.
6785     if (!Op.hasOneUse())
6786       return SDValue();
6787     SDNode *User = *Op.getNode()->use_begin();
6788     if ((User->getOpcode() != ISD::STORE ||
6789          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6790           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6791         (User->getOpcode() != ISD::BITCAST ||
6792          User->getValueType(0) != MVT::i32))
6793       return SDValue();
6794     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6795                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6796                                               Op.getOperand(0)),
6797                                               Op.getOperand(1));
6798     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6799   } else if (VT == MVT::i32 || VT == MVT::i64) {
6800     // ExtractPS/pextrq works with constant index.
6801     if (isa<ConstantSDNode>(Op.getOperand(1)))
6802       return Op;
6803   }
6804   return SDValue();
6805 }
6806
6807
6808 SDValue
6809 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6810                                            SelectionDAG &DAG) const {
6811   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6812     return SDValue();
6813
6814   SDValue Vec = Op.getOperand(0);
6815   EVT VecVT = Vec.getValueType();
6816
6817   // If this is a 256-bit vector result, first extract the 128-bit vector and
6818   // then extract the element from the 128-bit vector.
6819   if (VecVT.getSizeInBits() == 256) {
6820     DebugLoc dl = Op.getNode()->getDebugLoc();
6821     unsigned NumElems = VecVT.getVectorNumElements();
6822     SDValue Idx = Op.getOperand(1);
6823     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6824
6825     // Get the 128-bit vector.
6826     bool Upper = IdxVal >= NumElems/2;
6827     Vec = Extract128BitVector(Vec,
6828                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6829
6830     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6831                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6832   }
6833
6834   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6835
6836   if (Subtarget->hasSSE41()) {
6837     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6838     if (Res.getNode())
6839       return Res;
6840   }
6841
6842   EVT VT = Op.getValueType();
6843   DebugLoc dl = Op.getDebugLoc();
6844   // TODO: handle v16i8.
6845   if (VT.getSizeInBits() == 16) {
6846     SDValue Vec = Op.getOperand(0);
6847     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6848     if (Idx == 0)
6849       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6850                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6851                                      DAG.getNode(ISD::BITCAST, dl,
6852                                                  MVT::v4i32, Vec),
6853                                      Op.getOperand(1)));
6854     // Transform it so it match pextrw which produces a 32-bit result.
6855     EVT EltVT = MVT::i32;
6856     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6857                                     Op.getOperand(0), Op.getOperand(1));
6858     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6859                                     DAG.getValueType(VT));
6860     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6861   } else if (VT.getSizeInBits() == 32) {
6862     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6863     if (Idx == 0)
6864       return Op;
6865
6866     // SHUFPS the element to the lowest double word, then movss.
6867     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6868     EVT VVT = Op.getOperand(0).getValueType();
6869     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6870                                        DAG.getUNDEF(VVT), Mask);
6871     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6872                        DAG.getIntPtrConstant(0));
6873   } else if (VT.getSizeInBits() == 64) {
6874     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6875     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6876     //        to match extract_elt for f64.
6877     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6878     if (Idx == 0)
6879       return Op;
6880
6881     // UNPCKHPD the element to the lowest double word, then movsd.
6882     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6883     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6884     int Mask[2] = { 1, -1 };
6885     EVT VVT = Op.getOperand(0).getValueType();
6886     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6887                                        DAG.getUNDEF(VVT), Mask);
6888     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6889                        DAG.getIntPtrConstant(0));
6890   }
6891
6892   return SDValue();
6893 }
6894
6895 SDValue
6896 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6897                                                SelectionDAG &DAG) const {
6898   EVT VT = Op.getValueType();
6899   EVT EltVT = VT.getVectorElementType();
6900   DebugLoc dl = Op.getDebugLoc();
6901
6902   SDValue N0 = Op.getOperand(0);
6903   SDValue N1 = Op.getOperand(1);
6904   SDValue N2 = Op.getOperand(2);
6905
6906   if (VT.getSizeInBits() == 256)
6907     return SDValue();
6908
6909   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6910       isa<ConstantSDNode>(N2)) {
6911     unsigned Opc;
6912     if (VT == MVT::v8i16)
6913       Opc = X86ISD::PINSRW;
6914     else if (VT == MVT::v16i8)
6915       Opc = X86ISD::PINSRB;
6916     else
6917       Opc = X86ISD::PINSRB;
6918
6919     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6920     // argument.
6921     if (N1.getValueType() != MVT::i32)
6922       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6923     if (N2.getValueType() != MVT::i32)
6924       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6925     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6926   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6927     // Bits [7:6] of the constant are the source select.  This will always be
6928     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6929     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6930     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6931     // Bits [5:4] of the constant are the destination select.  This is the
6932     //  value of the incoming immediate.
6933     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6934     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6935     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6936     // Create this as a scalar to vector..
6937     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6938     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6939   } else if ((EltVT == MVT::i32 || EltVT == MVT::i64) && 
6940              isa<ConstantSDNode>(N2)) {
6941     // PINSR* works with constant index.
6942     return Op;
6943   }
6944   return SDValue();
6945 }
6946
6947 SDValue
6948 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6949   EVT VT = Op.getValueType();
6950   EVT EltVT = VT.getVectorElementType();
6951
6952   DebugLoc dl = Op.getDebugLoc();
6953   SDValue N0 = Op.getOperand(0);
6954   SDValue N1 = Op.getOperand(1);
6955   SDValue N2 = Op.getOperand(2);
6956
6957   // If this is a 256-bit vector result, first extract the 128-bit vector,
6958   // insert the element into the extracted half and then place it back.
6959   if (VT.getSizeInBits() == 256) {
6960     if (!isa<ConstantSDNode>(N2))
6961       return SDValue();
6962
6963     // Get the desired 128-bit vector half.
6964     unsigned NumElems = VT.getVectorNumElements();
6965     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6966     bool Upper = IdxVal >= NumElems/2;
6967     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
6968     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
6969
6970     // Insert the element into the desired half.
6971     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
6972                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
6973
6974     // Insert the changed part back to the 256-bit vector
6975     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
6976   }
6977
6978   if (Subtarget->hasSSE41())
6979     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6980
6981   if (EltVT == MVT::i8)
6982     return SDValue();
6983
6984   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6985     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6986     // as its second argument.
6987     if (N1.getValueType() != MVT::i32)
6988       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6989     if (N2.getValueType() != MVT::i32)
6990       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6991     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
6992   }
6993   return SDValue();
6994 }
6995
6996 SDValue
6997 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6998   LLVMContext *Context = DAG.getContext();
6999   DebugLoc dl = Op.getDebugLoc();
7000   EVT OpVT = Op.getValueType();
7001
7002   // If this is a 256-bit vector result, first insert into a 128-bit
7003   // vector and then insert into the 256-bit vector.
7004   if (OpVT.getSizeInBits() > 128) {
7005     // Insert into a 128-bit vector.
7006     EVT VT128 = EVT::getVectorVT(*Context,
7007                                  OpVT.getVectorElementType(),
7008                                  OpVT.getVectorNumElements() / 2);
7009
7010     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7011
7012     // Insert the 128-bit vector.
7013     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
7014                               DAG.getConstant(0, MVT::i32),
7015                               DAG, dl);
7016   }
7017
7018   if (Op.getValueType() == MVT::v1i64 &&
7019       Op.getOperand(0).getValueType() == MVT::i64)
7020     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7021
7022   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7023   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
7024          "Expected an SSE type!");
7025   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
7026                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7027 }
7028
7029 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7030 // a simple subregister reference or explicit instructions to grab
7031 // upper bits of a vector.
7032 SDValue
7033 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7034   if (Subtarget->hasAVX()) {
7035     DebugLoc dl = Op.getNode()->getDebugLoc();
7036     SDValue Vec = Op.getNode()->getOperand(0);
7037     SDValue Idx = Op.getNode()->getOperand(1);
7038
7039     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
7040         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
7041         return Extract128BitVector(Vec, Idx, DAG, dl);
7042     }
7043   }
7044   return SDValue();
7045 }
7046
7047 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7048 // simple superregister reference or explicit instructions to insert
7049 // the upper bits of a vector.
7050 SDValue
7051 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7052   if (Subtarget->hasAVX()) {
7053     DebugLoc dl = Op.getNode()->getDebugLoc();
7054     SDValue Vec = Op.getNode()->getOperand(0);
7055     SDValue SubVec = Op.getNode()->getOperand(1);
7056     SDValue Idx = Op.getNode()->getOperand(2);
7057
7058     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
7059         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
7060       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
7061     }
7062   }
7063   return SDValue();
7064 }
7065
7066 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7067 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7068 // one of the above mentioned nodes. It has to be wrapped because otherwise
7069 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7070 // be used to form addressing mode. These wrapped nodes will be selected
7071 // into MOV32ri.
7072 SDValue
7073 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7074   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7075
7076   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7077   // global base reg.
7078   unsigned char OpFlag = 0;
7079   unsigned WrapperKind = X86ISD::Wrapper;
7080   CodeModel::Model M = getTargetMachine().getCodeModel();
7081
7082   if (Subtarget->isPICStyleRIPRel() &&
7083       (M == CodeModel::Small || M == CodeModel::Kernel))
7084     WrapperKind = X86ISD::WrapperRIP;
7085   else if (Subtarget->isPICStyleGOT())
7086     OpFlag = X86II::MO_GOTOFF;
7087   else if (Subtarget->isPICStyleStubPIC())
7088     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7089
7090   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7091                                              CP->getAlignment(),
7092                                              CP->getOffset(), OpFlag);
7093   DebugLoc DL = CP->getDebugLoc();
7094   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7095   // With PIC, the address is actually $g + Offset.
7096   if (OpFlag) {
7097     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7098                          DAG.getNode(X86ISD::GlobalBaseReg,
7099                                      DebugLoc(), getPointerTy()),
7100                          Result);
7101   }
7102
7103   return Result;
7104 }
7105
7106 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7107   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7108
7109   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7110   // global base reg.
7111   unsigned char OpFlag = 0;
7112   unsigned WrapperKind = X86ISD::Wrapper;
7113   CodeModel::Model M = getTargetMachine().getCodeModel();
7114
7115   if (Subtarget->isPICStyleRIPRel() &&
7116       (M == CodeModel::Small || M == CodeModel::Kernel))
7117     WrapperKind = X86ISD::WrapperRIP;
7118   else if (Subtarget->isPICStyleGOT())
7119     OpFlag = X86II::MO_GOTOFF;
7120   else if (Subtarget->isPICStyleStubPIC())
7121     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7122
7123   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7124                                           OpFlag);
7125   DebugLoc DL = JT->getDebugLoc();
7126   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7127
7128   // With PIC, the address is actually $g + Offset.
7129   if (OpFlag)
7130     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7131                          DAG.getNode(X86ISD::GlobalBaseReg,
7132                                      DebugLoc(), getPointerTy()),
7133                          Result);
7134
7135   return Result;
7136 }
7137
7138 SDValue
7139 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7140   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7141
7142   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7143   // global base reg.
7144   unsigned char OpFlag = 0;
7145   unsigned WrapperKind = X86ISD::Wrapper;
7146   CodeModel::Model M = getTargetMachine().getCodeModel();
7147
7148   if (Subtarget->isPICStyleRIPRel() &&
7149       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7150     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7151       OpFlag = X86II::MO_GOTPCREL;
7152     WrapperKind = X86ISD::WrapperRIP;
7153   } else if (Subtarget->isPICStyleGOT()) {
7154     OpFlag = X86II::MO_GOT;
7155   } else if (Subtarget->isPICStyleStubPIC()) {
7156     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7157   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7158     OpFlag = X86II::MO_DARWIN_NONLAZY;
7159   }
7160
7161   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7162
7163   DebugLoc DL = Op.getDebugLoc();
7164   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7165
7166
7167   // With PIC, the address is actually $g + Offset.
7168   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7169       !Subtarget->is64Bit()) {
7170     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7171                          DAG.getNode(X86ISD::GlobalBaseReg,
7172                                      DebugLoc(), getPointerTy()),
7173                          Result);
7174   }
7175
7176   // For symbols that require a load from a stub to get the address, emit the
7177   // load.
7178   if (isGlobalStubReference(OpFlag))
7179     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7180                          MachinePointerInfo::getGOT(), false, false, false, 0);
7181
7182   return Result;
7183 }
7184
7185 SDValue
7186 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7187   // Create the TargetBlockAddressAddress node.
7188   unsigned char OpFlags =
7189     Subtarget->ClassifyBlockAddressReference();
7190   CodeModel::Model M = getTargetMachine().getCodeModel();
7191   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7192   DebugLoc dl = Op.getDebugLoc();
7193   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7194                                        /*isTarget=*/true, OpFlags);
7195
7196   if (Subtarget->isPICStyleRIPRel() &&
7197       (M == CodeModel::Small || M == CodeModel::Kernel))
7198     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7199   else
7200     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7201
7202   // With PIC, the address is actually $g + Offset.
7203   if (isGlobalRelativeToPICBase(OpFlags)) {
7204     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7205                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7206                          Result);
7207   }
7208
7209   return Result;
7210 }
7211
7212 SDValue
7213 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7214                                       int64_t Offset,
7215                                       SelectionDAG &DAG) const {
7216   // Create the TargetGlobalAddress node, folding in the constant
7217   // offset if it is legal.
7218   unsigned char OpFlags =
7219     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7220   CodeModel::Model M = getTargetMachine().getCodeModel();
7221   SDValue Result;
7222   if (OpFlags == X86II::MO_NO_FLAG &&
7223       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7224     // A direct static reference to a global.
7225     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7226     Offset = 0;
7227   } else {
7228     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7229   }
7230
7231   if (Subtarget->isPICStyleRIPRel() &&
7232       (M == CodeModel::Small || M == CodeModel::Kernel))
7233     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7234   else
7235     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7236
7237   // With PIC, the address is actually $g + Offset.
7238   if (isGlobalRelativeToPICBase(OpFlags)) {
7239     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7240                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7241                          Result);
7242   }
7243
7244   // For globals that require a load from a stub to get the address, emit the
7245   // load.
7246   if (isGlobalStubReference(OpFlags))
7247     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7248                          MachinePointerInfo::getGOT(), false, false, false, 0);
7249
7250   // If there was a non-zero offset that we didn't fold, create an explicit
7251   // addition for it.
7252   if (Offset != 0)
7253     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7254                          DAG.getConstant(Offset, getPointerTy()));
7255
7256   return Result;
7257 }
7258
7259 SDValue
7260 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7261   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7262   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7263   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7264 }
7265
7266 static SDValue
7267 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7268            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7269            unsigned char OperandFlags) {
7270   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7271   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7272   DebugLoc dl = GA->getDebugLoc();
7273   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7274                                            GA->getValueType(0),
7275                                            GA->getOffset(),
7276                                            OperandFlags);
7277   if (InFlag) {
7278     SDValue Ops[] = { Chain,  TGA, *InFlag };
7279     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7280   } else {
7281     SDValue Ops[]  = { Chain, TGA };
7282     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7283   }
7284
7285   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7286   MFI->setAdjustsStack(true);
7287
7288   SDValue Flag = Chain.getValue(1);
7289   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7290 }
7291
7292 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7293 static SDValue
7294 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7295                                 const EVT PtrVT) {
7296   SDValue InFlag;
7297   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7298   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7299                                      DAG.getNode(X86ISD::GlobalBaseReg,
7300                                                  DebugLoc(), PtrVT), InFlag);
7301   InFlag = Chain.getValue(1);
7302
7303   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7304 }
7305
7306 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7307 static SDValue
7308 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7309                                 const EVT PtrVT) {
7310   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7311                     X86::RAX, X86II::MO_TLSGD);
7312 }
7313
7314 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7315 // "local exec" model.
7316 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7317                                    const EVT PtrVT, TLSModel::Model model,
7318                                    bool is64Bit) {
7319   DebugLoc dl = GA->getDebugLoc();
7320
7321   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7322   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7323                                                          is64Bit ? 257 : 256));
7324
7325   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7326                                       DAG.getIntPtrConstant(0),
7327                                       MachinePointerInfo(Ptr),
7328                                       false, false, false, 0);
7329
7330   unsigned char OperandFlags = 0;
7331   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7332   // initialexec.
7333   unsigned WrapperKind = X86ISD::Wrapper;
7334   if (model == TLSModel::LocalExec) {
7335     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7336   } else if (is64Bit) {
7337     assert(model == TLSModel::InitialExec);
7338     OperandFlags = X86II::MO_GOTTPOFF;
7339     WrapperKind = X86ISD::WrapperRIP;
7340   } else {
7341     assert(model == TLSModel::InitialExec);
7342     OperandFlags = X86II::MO_INDNTPOFF;
7343   }
7344
7345   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7346   // exec)
7347   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7348                                            GA->getValueType(0),
7349                                            GA->getOffset(), OperandFlags);
7350   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7351
7352   if (model == TLSModel::InitialExec)
7353     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7354                          MachinePointerInfo::getGOT(), false, false, false, 0);
7355
7356   // The address of the thread local variable is the add of the thread
7357   // pointer with the offset of the variable.
7358   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7359 }
7360
7361 SDValue
7362 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7363
7364   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7365   const GlobalValue *GV = GA->getGlobal();
7366
7367   if (Subtarget->isTargetELF()) {
7368     // TODO: implement the "local dynamic" model
7369     // TODO: implement the "initial exec"model for pic executables
7370
7371     // If GV is an alias then use the aliasee for determining
7372     // thread-localness.
7373     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7374       GV = GA->resolveAliasedGlobal(false);
7375
7376     TLSModel::Model model
7377       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7378
7379     switch (model) {
7380       case TLSModel::GeneralDynamic:
7381       case TLSModel::LocalDynamic: // not implemented
7382         if (Subtarget->is64Bit())
7383           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7384         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7385
7386       case TLSModel::InitialExec:
7387       case TLSModel::LocalExec:
7388         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7389                                    Subtarget->is64Bit());
7390     }
7391   } else if (Subtarget->isTargetDarwin()) {
7392     // Darwin only has one model of TLS.  Lower to that.
7393     unsigned char OpFlag = 0;
7394     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7395                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7396
7397     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7398     // global base reg.
7399     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7400                   !Subtarget->is64Bit();
7401     if (PIC32)
7402       OpFlag = X86II::MO_TLVP_PIC_BASE;
7403     else
7404       OpFlag = X86II::MO_TLVP;
7405     DebugLoc DL = Op.getDebugLoc();
7406     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7407                                                 GA->getValueType(0),
7408                                                 GA->getOffset(), OpFlag);
7409     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7410
7411     // With PIC32, the address is actually $g + Offset.
7412     if (PIC32)
7413       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7414                            DAG.getNode(X86ISD::GlobalBaseReg,
7415                                        DebugLoc(), getPointerTy()),
7416                            Offset);
7417
7418     // Lowering the machine isd will make sure everything is in the right
7419     // location.
7420     SDValue Chain = DAG.getEntryNode();
7421     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7422     SDValue Args[] = { Chain, Offset };
7423     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7424
7425     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7426     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7427     MFI->setAdjustsStack(true);
7428
7429     // And our return value (tls address) is in the standard call return value
7430     // location.
7431     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7432     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7433                               Chain.getValue(1));
7434   }
7435
7436   assert(false &&
7437          "TLS not implemented for this target.");
7438
7439   llvm_unreachable("Unreachable");
7440   return SDValue();
7441 }
7442
7443
7444 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7445 /// and take a 2 x i32 value to shift plus a shift amount.
7446 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7447   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7448   EVT VT = Op.getValueType();
7449   unsigned VTBits = VT.getSizeInBits();
7450   DebugLoc dl = Op.getDebugLoc();
7451   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7452   SDValue ShOpLo = Op.getOperand(0);
7453   SDValue ShOpHi = Op.getOperand(1);
7454   SDValue ShAmt  = Op.getOperand(2);
7455   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7456                                      DAG.getConstant(VTBits - 1, MVT::i8))
7457                        : DAG.getConstant(0, VT);
7458
7459   SDValue Tmp2, Tmp3;
7460   if (Op.getOpcode() == ISD::SHL_PARTS) {
7461     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7462     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7463   } else {
7464     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7465     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7466   }
7467
7468   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7469                                 DAG.getConstant(VTBits, MVT::i8));
7470   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7471                              AndNode, DAG.getConstant(0, MVT::i8));
7472
7473   SDValue Hi, Lo;
7474   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7475   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7476   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7477
7478   if (Op.getOpcode() == ISD::SHL_PARTS) {
7479     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7480     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7481   } else {
7482     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7483     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7484   }
7485
7486   SDValue Ops[2] = { Lo, Hi };
7487   return DAG.getMergeValues(Ops, 2, dl);
7488 }
7489
7490 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7491                                            SelectionDAG &DAG) const {
7492   EVT SrcVT = Op.getOperand(0).getValueType();
7493
7494   if (SrcVT.isVector())
7495     return SDValue();
7496
7497   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7498          "Unknown SINT_TO_FP to lower!");
7499
7500   // These are really Legal; return the operand so the caller accepts it as
7501   // Legal.
7502   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7503     return Op;
7504   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7505       Subtarget->is64Bit()) {
7506     return Op;
7507   }
7508
7509   DebugLoc dl = Op.getDebugLoc();
7510   unsigned Size = SrcVT.getSizeInBits()/8;
7511   MachineFunction &MF = DAG.getMachineFunction();
7512   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7513   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7514   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7515                                StackSlot,
7516                                MachinePointerInfo::getFixedStack(SSFI),
7517                                false, false, 0);
7518   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7519 }
7520
7521 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7522                                      SDValue StackSlot,
7523                                      SelectionDAG &DAG) const {
7524   // Build the FILD
7525   DebugLoc DL = Op.getDebugLoc();
7526   SDVTList Tys;
7527   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7528   if (useSSE)
7529     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7530   else
7531     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7532
7533   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7534
7535   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7536   MachineMemOperand *MMO;
7537   if (FI) {
7538     int SSFI = FI->getIndex();
7539     MMO =
7540       DAG.getMachineFunction()
7541       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7542                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7543   } else {
7544     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7545     StackSlot = StackSlot.getOperand(1);
7546   }
7547   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7548   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7549                                            X86ISD::FILD, DL,
7550                                            Tys, Ops, array_lengthof(Ops),
7551                                            SrcVT, MMO);
7552
7553   if (useSSE) {
7554     Chain = Result.getValue(1);
7555     SDValue InFlag = Result.getValue(2);
7556
7557     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7558     // shouldn't be necessary except that RFP cannot be live across
7559     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7560     MachineFunction &MF = DAG.getMachineFunction();
7561     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7562     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7563     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7564     Tys = DAG.getVTList(MVT::Other);
7565     SDValue Ops[] = {
7566       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7567     };
7568     MachineMemOperand *MMO =
7569       DAG.getMachineFunction()
7570       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7571                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7572
7573     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7574                                     Ops, array_lengthof(Ops),
7575                                     Op.getValueType(), MMO);
7576     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7577                          MachinePointerInfo::getFixedStack(SSFI),
7578                          false, false, false, 0);
7579   }
7580
7581   return Result;
7582 }
7583
7584 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7585 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7586                                                SelectionDAG &DAG) const {
7587   // This algorithm is not obvious. Here it is what we're trying to output:
7588   /*
7589      movq       %rax,  %xmm0
7590      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7591      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7592      #ifdef __SSE3__
7593        haddpd   %xmm0, %xmm0          
7594      #else
7595        pshufd   $0x4e, %xmm0, %xmm1 
7596        addpd    %xmm1, %xmm0
7597      #endif
7598   */
7599
7600   DebugLoc dl = Op.getDebugLoc();
7601   LLVMContext *Context = DAG.getContext();
7602
7603   // Build some magic constants.
7604   SmallVector<Constant*,4> CV0;
7605   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
7606   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
7607   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7608   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7609   Constant *C0 = ConstantVector::get(CV0);
7610   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7611
7612   SmallVector<Constant*,2> CV1;
7613   CV1.push_back(
7614     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7615   CV1.push_back(
7616     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7617   Constant *C1 = ConstantVector::get(CV1);
7618   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7619
7620   // Load the 64-bit value into an XMM register.
7621   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7622                             Op.getOperand(0));
7623   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7624                               MachinePointerInfo::getConstantPool(),
7625                               false, false, false, 16);
7626   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7627                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7628                               CLod0);
7629
7630   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7631                               MachinePointerInfo::getConstantPool(),
7632                               false, false, false, 16);
7633   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7634   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7635   SDValue Result;
7636
7637   if (Subtarget->hasSSE3()) {
7638     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7639     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7640   } else {
7641     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7642     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7643                                            S2F, 0x4E, DAG);
7644     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7645                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7646                          Sub);
7647   }
7648
7649   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7650                      DAG.getIntPtrConstant(0));
7651 }
7652
7653 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7654 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7655                                                SelectionDAG &DAG) const {
7656   DebugLoc dl = Op.getDebugLoc();
7657   // FP constant to bias correct the final result.
7658   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7659                                    MVT::f64);
7660
7661   // Load the 32-bit value into an XMM register.
7662   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7663                              Op.getOperand(0));
7664
7665   // Zero out the upper parts of the register.
7666   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget->hasSSE2(),
7667                                      DAG);
7668
7669   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7670                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7671                      DAG.getIntPtrConstant(0));
7672
7673   // Or the load with the bias.
7674   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7675                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7676                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7677                                                    MVT::v2f64, Load)),
7678                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7679                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7680                                                    MVT::v2f64, Bias)));
7681   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7682                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7683                    DAG.getIntPtrConstant(0));
7684
7685   // Subtract the bias.
7686   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7687
7688   // Handle final rounding.
7689   EVT DestVT = Op.getValueType();
7690
7691   if (DestVT.bitsLT(MVT::f64)) {
7692     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7693                        DAG.getIntPtrConstant(0));
7694   } else if (DestVT.bitsGT(MVT::f64)) {
7695     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7696   }
7697
7698   // Handle final rounding.
7699   return Sub;
7700 }
7701
7702 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7703                                            SelectionDAG &DAG) const {
7704   SDValue N0 = Op.getOperand(0);
7705   DebugLoc dl = Op.getDebugLoc();
7706
7707   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7708   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7709   // the optimization here.
7710   if (DAG.SignBitIsZero(N0))
7711     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7712
7713   EVT SrcVT = N0.getValueType();
7714   EVT DstVT = Op.getValueType();
7715   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7716     return LowerUINT_TO_FP_i64(Op, DAG);
7717   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7718     return LowerUINT_TO_FP_i32(Op, DAG);
7719   else if (Subtarget->is64Bit() &&
7720            SrcVT == MVT::i64 && DstVT == MVT::f32)
7721     return SDValue();
7722
7723   // Make a 64-bit buffer, and use it to build an FILD.
7724   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7725   if (SrcVT == MVT::i32) {
7726     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7727     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7728                                      getPointerTy(), StackSlot, WordOff);
7729     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7730                                   StackSlot, MachinePointerInfo(),
7731                                   false, false, 0);
7732     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7733                                   OffsetSlot, MachinePointerInfo(),
7734                                   false, false, 0);
7735     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7736     return Fild;
7737   }
7738
7739   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7740   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7741                                StackSlot, MachinePointerInfo(),
7742                                false, false, 0);
7743   // For i64 source, we need to add the appropriate power of 2 if the input
7744   // was negative.  This is the same as the optimization in
7745   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7746   // we must be careful to do the computation in x87 extended precision, not
7747   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7748   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7749   MachineMemOperand *MMO =
7750     DAG.getMachineFunction()
7751     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7752                           MachineMemOperand::MOLoad, 8, 8);
7753
7754   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7755   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7756   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7757                                          MVT::i64, MMO);
7758
7759   APInt FF(32, 0x5F800000ULL);
7760
7761   // Check whether the sign bit is set.
7762   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7763                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7764                                  ISD::SETLT);
7765
7766   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7767   SDValue FudgePtr = DAG.getConstantPool(
7768                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7769                                          getPointerTy());
7770
7771   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7772   SDValue Zero = DAG.getIntPtrConstant(0);
7773   SDValue Four = DAG.getIntPtrConstant(4);
7774   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7775                                Zero, Four);
7776   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7777
7778   // Load the value out, extending it from f32 to f80.
7779   // FIXME: Avoid the extend by constructing the right constant pool?
7780   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7781                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7782                                  MVT::f32, false, false, 4);
7783   // Extend everything to 80 bits to force it to be done on x87.
7784   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7785   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7786 }
7787
7788 std::pair<SDValue,SDValue> X86TargetLowering::
7789 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7790   DebugLoc DL = Op.getDebugLoc();
7791
7792   EVT DstTy = Op.getValueType();
7793
7794   if (!IsSigned) {
7795     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7796     DstTy = MVT::i64;
7797   }
7798
7799   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7800          DstTy.getSimpleVT() >= MVT::i16 &&
7801          "Unknown FP_TO_SINT to lower!");
7802
7803   // These are really Legal.
7804   if (DstTy == MVT::i32 &&
7805       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7806     return std::make_pair(SDValue(), SDValue());
7807   if (Subtarget->is64Bit() &&
7808       DstTy == MVT::i64 &&
7809       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7810     return std::make_pair(SDValue(), SDValue());
7811
7812   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7813   // stack slot.
7814   MachineFunction &MF = DAG.getMachineFunction();
7815   unsigned MemSize = DstTy.getSizeInBits()/8;
7816   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7817   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7818
7819
7820
7821   unsigned Opc;
7822   switch (DstTy.getSimpleVT().SimpleTy) {
7823   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7824   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7825   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7826   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7827   }
7828
7829   SDValue Chain = DAG.getEntryNode();
7830   SDValue Value = Op.getOperand(0);
7831   EVT TheVT = Op.getOperand(0).getValueType();
7832   if (isScalarFPTypeInSSEReg(TheVT)) {
7833     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7834     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7835                          MachinePointerInfo::getFixedStack(SSFI),
7836                          false, false, 0);
7837     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7838     SDValue Ops[] = {
7839       Chain, StackSlot, DAG.getValueType(TheVT)
7840     };
7841
7842     MachineMemOperand *MMO =
7843       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7844                               MachineMemOperand::MOLoad, MemSize, MemSize);
7845     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7846                                     DstTy, MMO);
7847     Chain = Value.getValue(1);
7848     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7849     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7850   }
7851
7852   MachineMemOperand *MMO =
7853     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7854                             MachineMemOperand::MOStore, MemSize, MemSize);
7855
7856   // Build the FP_TO_INT*_IN_MEM
7857   SDValue Ops[] = { Chain, Value, StackSlot };
7858   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7859                                          Ops, 3, DstTy, MMO);
7860
7861   return std::make_pair(FIST, StackSlot);
7862 }
7863
7864 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7865                                            SelectionDAG &DAG) const {
7866   if (Op.getValueType().isVector())
7867     return SDValue();
7868
7869   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7870   SDValue FIST = Vals.first, StackSlot = Vals.second;
7871   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7872   if (FIST.getNode() == 0) return Op;
7873
7874   // Load the result.
7875   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7876                      FIST, StackSlot, MachinePointerInfo(),
7877                      false, false, false, 0);
7878 }
7879
7880 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7881                                            SelectionDAG &DAG) const {
7882   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7883   SDValue FIST = Vals.first, StackSlot = Vals.second;
7884   assert(FIST.getNode() && "Unexpected failure");
7885
7886   // Load the result.
7887   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7888                      FIST, StackSlot, MachinePointerInfo(),
7889                      false, false, false, 0);
7890 }
7891
7892 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7893                                      SelectionDAG &DAG) const {
7894   LLVMContext *Context = DAG.getContext();
7895   DebugLoc dl = Op.getDebugLoc();
7896   EVT VT = Op.getValueType();
7897   EVT EltVT = VT;
7898   if (VT.isVector())
7899     EltVT = VT.getVectorElementType();
7900   SmallVector<Constant*,4> CV;
7901   if (EltVT == MVT::f64) {
7902     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
7903     CV.assign(2, C);
7904   } else {
7905     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
7906     CV.assign(4, C);
7907   }
7908   Constant *C = ConstantVector::get(CV);
7909   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7910   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7911                              MachinePointerInfo::getConstantPool(),
7912                              false, false, false, 16);
7913   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7914 }
7915
7916 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7917   LLVMContext *Context = DAG.getContext();
7918   DebugLoc dl = Op.getDebugLoc();
7919   EVT VT = Op.getValueType();
7920   EVT EltVT = VT;
7921   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7922   if (VT.isVector()) {
7923     EltVT = VT.getVectorElementType();
7924     NumElts = VT.getVectorNumElements();
7925   }
7926   SmallVector<Constant*,8> CV;
7927   if (EltVT == MVT::f64) {
7928     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7929     CV.assign(NumElts, C);
7930   } else {
7931     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7932     CV.assign(NumElts, C);
7933   }
7934   Constant *C = ConstantVector::get(CV);
7935   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7936   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7937                              MachinePointerInfo::getConstantPool(),
7938                              false, false, false, 16);
7939   if (VT.isVector()) {
7940     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
7941     return DAG.getNode(ISD::BITCAST, dl, VT,
7942                        DAG.getNode(ISD::XOR, dl, XORVT,
7943                     DAG.getNode(ISD::BITCAST, dl, XORVT,
7944                                 Op.getOperand(0)),
7945                     DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
7946   } else {
7947     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
7948   }
7949 }
7950
7951 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
7952   LLVMContext *Context = DAG.getContext();
7953   SDValue Op0 = Op.getOperand(0);
7954   SDValue Op1 = Op.getOperand(1);
7955   DebugLoc dl = Op.getDebugLoc();
7956   EVT VT = Op.getValueType();
7957   EVT SrcVT = Op1.getValueType();
7958
7959   // If second operand is smaller, extend it first.
7960   if (SrcVT.bitsLT(VT)) {
7961     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
7962     SrcVT = VT;
7963   }
7964   // And if it is bigger, shrink it first.
7965   if (SrcVT.bitsGT(VT)) {
7966     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
7967     SrcVT = VT;
7968   }
7969
7970   // At this point the operands and the result should have the same
7971   // type, and that won't be f80 since that is not custom lowered.
7972
7973   // First get the sign bit of second operand.
7974   SmallVector<Constant*,4> CV;
7975   if (SrcVT == MVT::f64) {
7976     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
7977     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7978   } else {
7979     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
7980     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7981     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7982     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7983   }
7984   Constant *C = ConstantVector::get(CV);
7985   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7986   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
7987                               MachinePointerInfo::getConstantPool(),
7988                               false, false, false, 16);
7989   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
7990
7991   // Shift sign bit right or left if the two operands have different types.
7992   if (SrcVT.bitsGT(VT)) {
7993     // Op0 is MVT::f32, Op1 is MVT::f64.
7994     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
7995     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
7996                           DAG.getConstant(32, MVT::i32));
7997     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
7998     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
7999                           DAG.getIntPtrConstant(0));
8000   }
8001
8002   // Clear first operand sign bit.
8003   CV.clear();
8004   if (VT == MVT::f64) {
8005     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8006     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8007   } else {
8008     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8009     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8010     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8011     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8012   }
8013   C = ConstantVector::get(CV);
8014   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8015   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8016                               MachinePointerInfo::getConstantPool(),
8017                               false, false, false, 16);
8018   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8019
8020   // Or the value with the sign bit.
8021   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8022 }
8023
8024 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8025   SDValue N0 = Op.getOperand(0);
8026   DebugLoc dl = Op.getDebugLoc();
8027   EVT VT = Op.getValueType();
8028
8029   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8030   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8031                                   DAG.getConstant(1, VT));
8032   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8033 }
8034
8035 /// Emit nodes that will be selected as "test Op0,Op0", or something
8036 /// equivalent.
8037 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8038                                     SelectionDAG &DAG) const {
8039   DebugLoc dl = Op.getDebugLoc();
8040
8041   // CF and OF aren't always set the way we want. Determine which
8042   // of these we need.
8043   bool NeedCF = false;
8044   bool NeedOF = false;
8045   switch (X86CC) {
8046   default: break;
8047   case X86::COND_A: case X86::COND_AE:
8048   case X86::COND_B: case X86::COND_BE:
8049     NeedCF = true;
8050     break;
8051   case X86::COND_G: case X86::COND_GE:
8052   case X86::COND_L: case X86::COND_LE:
8053   case X86::COND_O: case X86::COND_NO:
8054     NeedOF = true;
8055     break;
8056   }
8057
8058   // See if we can use the EFLAGS value from the operand instead of
8059   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8060   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8061   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8062     // Emit a CMP with 0, which is the TEST pattern.
8063     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8064                        DAG.getConstant(0, Op.getValueType()));
8065
8066   unsigned Opcode = 0;
8067   unsigned NumOperands = 0;
8068   switch (Op.getNode()->getOpcode()) {
8069   case ISD::ADD:
8070     // Due to an isel shortcoming, be conservative if this add is likely to be
8071     // selected as part of a load-modify-store instruction. When the root node
8072     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8073     // uses of other nodes in the match, such as the ADD in this case. This
8074     // leads to the ADD being left around and reselected, with the result being
8075     // two adds in the output.  Alas, even if none our users are stores, that
8076     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8077     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8078     // climbing the DAG back to the root, and it doesn't seem to be worth the
8079     // effort.
8080     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8081          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8082       if (UI->getOpcode() != ISD::CopyToReg &&
8083           UI->getOpcode() != ISD::SETCC &&
8084           UI->getOpcode() != ISD::STORE)
8085         goto default_case;
8086
8087     if (ConstantSDNode *C =
8088         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8089       // An add of one will be selected as an INC.
8090       if (C->getAPIntValue() == 1) {
8091         Opcode = X86ISD::INC;
8092         NumOperands = 1;
8093         break;
8094       }
8095
8096       // An add of negative one (subtract of one) will be selected as a DEC.
8097       if (C->getAPIntValue().isAllOnesValue()) {
8098         Opcode = X86ISD::DEC;
8099         NumOperands = 1;
8100         break;
8101       }
8102     }
8103
8104     // Otherwise use a regular EFLAGS-setting add.
8105     Opcode = X86ISD::ADD;
8106     NumOperands = 2;
8107     break;
8108   case ISD::AND: {
8109     // If the primary and result isn't used, don't bother using X86ISD::AND,
8110     // because a TEST instruction will be better.
8111     bool NonFlagUse = false;
8112     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8113            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8114       SDNode *User = *UI;
8115       unsigned UOpNo = UI.getOperandNo();
8116       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8117         // Look pass truncate.
8118         UOpNo = User->use_begin().getOperandNo();
8119         User = *User->use_begin();
8120       }
8121
8122       if (User->getOpcode() != ISD::BRCOND &&
8123           User->getOpcode() != ISD::SETCC &&
8124           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8125         NonFlagUse = true;
8126         break;
8127       }
8128     }
8129
8130     if (!NonFlagUse)
8131       break;
8132   }
8133     // FALL THROUGH
8134   case ISD::SUB:
8135   case ISD::OR:
8136   case ISD::XOR:
8137     // Due to the ISEL shortcoming noted above, be conservative if this op is
8138     // likely to be selected as part of a load-modify-store instruction.
8139     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8140            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8141       if (UI->getOpcode() == ISD::STORE)
8142         goto default_case;
8143
8144     // Otherwise use a regular EFLAGS-setting instruction.
8145     switch (Op.getNode()->getOpcode()) {
8146     default: llvm_unreachable("unexpected operator!");
8147     case ISD::SUB: Opcode = X86ISD::SUB; break;
8148     case ISD::OR:  Opcode = X86ISD::OR;  break;
8149     case ISD::XOR: Opcode = X86ISD::XOR; break;
8150     case ISD::AND: Opcode = X86ISD::AND; break;
8151     }
8152
8153     NumOperands = 2;
8154     break;
8155   case X86ISD::ADD:
8156   case X86ISD::SUB:
8157   case X86ISD::INC:
8158   case X86ISD::DEC:
8159   case X86ISD::OR:
8160   case X86ISD::XOR:
8161   case X86ISD::AND:
8162     return SDValue(Op.getNode(), 1);
8163   default:
8164   default_case:
8165     break;
8166   }
8167
8168   if (Opcode == 0)
8169     // Emit a CMP with 0, which is the TEST pattern.
8170     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8171                        DAG.getConstant(0, Op.getValueType()));
8172
8173   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8174   SmallVector<SDValue, 4> Ops;
8175   for (unsigned i = 0; i != NumOperands; ++i)
8176     Ops.push_back(Op.getOperand(i));
8177
8178   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8179   DAG.ReplaceAllUsesWith(Op, New);
8180   return SDValue(New.getNode(), 1);
8181 }
8182
8183 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8184 /// equivalent.
8185 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8186                                    SelectionDAG &DAG) const {
8187   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8188     if (C->getAPIntValue() == 0)
8189       return EmitTest(Op0, X86CC, DAG);
8190
8191   DebugLoc dl = Op0.getDebugLoc();
8192   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8193 }
8194
8195 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8196 /// if it's possible.
8197 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8198                                      DebugLoc dl, SelectionDAG &DAG) const {
8199   SDValue Op0 = And.getOperand(0);
8200   SDValue Op1 = And.getOperand(1);
8201   if (Op0.getOpcode() == ISD::TRUNCATE)
8202     Op0 = Op0.getOperand(0);
8203   if (Op1.getOpcode() == ISD::TRUNCATE)
8204     Op1 = Op1.getOperand(0);
8205
8206   SDValue LHS, RHS;
8207   if (Op1.getOpcode() == ISD::SHL)
8208     std::swap(Op0, Op1);
8209   if (Op0.getOpcode() == ISD::SHL) {
8210     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8211       if (And00C->getZExtValue() == 1) {
8212         // If we looked past a truncate, check that it's only truncating away
8213         // known zeros.
8214         unsigned BitWidth = Op0.getValueSizeInBits();
8215         unsigned AndBitWidth = And.getValueSizeInBits();
8216         if (BitWidth > AndBitWidth) {
8217           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8218           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8219           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8220             return SDValue();
8221         }
8222         LHS = Op1;
8223         RHS = Op0.getOperand(1);
8224       }
8225   } else if (Op1.getOpcode() == ISD::Constant) {
8226     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8227     uint64_t AndRHSVal = AndRHS->getZExtValue();
8228     SDValue AndLHS = Op0;
8229
8230     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8231       LHS = AndLHS.getOperand(0);
8232       RHS = AndLHS.getOperand(1);
8233     }
8234
8235     // Use BT if the immediate can't be encoded in a TEST instruction.
8236     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8237       LHS = AndLHS;
8238       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8239     }
8240   }
8241
8242   if (LHS.getNode()) {
8243     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8244     // instruction.  Since the shift amount is in-range-or-undefined, we know
8245     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8246     // the encoding for the i16 version is larger than the i32 version.
8247     // Also promote i16 to i32 for performance / code size reason.
8248     if (LHS.getValueType() == MVT::i8 ||
8249         LHS.getValueType() == MVT::i16)
8250       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8251
8252     // If the operand types disagree, extend the shift amount to match.  Since
8253     // BT ignores high bits (like shifts) we can use anyextend.
8254     if (LHS.getValueType() != RHS.getValueType())
8255       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8256
8257     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8258     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8259     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8260                        DAG.getConstant(Cond, MVT::i8), BT);
8261   }
8262
8263   return SDValue();
8264 }
8265
8266 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8267
8268   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8269
8270   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8271   SDValue Op0 = Op.getOperand(0);
8272   SDValue Op1 = Op.getOperand(1);
8273   DebugLoc dl = Op.getDebugLoc();
8274   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8275
8276   // Optimize to BT if possible.
8277   // Lower (X & (1 << N)) == 0 to BT(X, N).
8278   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8279   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8280   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8281       Op1.getOpcode() == ISD::Constant &&
8282       cast<ConstantSDNode>(Op1)->isNullValue() &&
8283       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8284     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8285     if (NewSetCC.getNode())
8286       return NewSetCC;
8287   }
8288
8289   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8290   // these.
8291   if (Op1.getOpcode() == ISD::Constant &&
8292       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8293        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8294       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8295
8296     // If the input is a setcc, then reuse the input setcc or use a new one with
8297     // the inverted condition.
8298     if (Op0.getOpcode() == X86ISD::SETCC) {
8299       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8300       bool Invert = (CC == ISD::SETNE) ^
8301         cast<ConstantSDNode>(Op1)->isNullValue();
8302       if (!Invert) return Op0;
8303
8304       CCode = X86::GetOppositeBranchCondition(CCode);
8305       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8306                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8307     }
8308   }
8309
8310   bool isFP = Op1.getValueType().isFloatingPoint();
8311   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8312   if (X86CC == X86::COND_INVALID)
8313     return SDValue();
8314
8315   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8316   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8317                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8318 }
8319
8320 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8321 // ones, and then concatenate the result back.
8322 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8323   EVT VT = Op.getValueType();
8324
8325   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8326          "Unsupported value type for operation");
8327
8328   int NumElems = VT.getVectorNumElements();
8329   DebugLoc dl = Op.getDebugLoc();
8330   SDValue CC = Op.getOperand(2);
8331   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8332   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8333
8334   // Extract the LHS vectors
8335   SDValue LHS = Op.getOperand(0);
8336   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8337   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8338
8339   // Extract the RHS vectors
8340   SDValue RHS = Op.getOperand(1);
8341   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8342   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8343
8344   // Issue the operation on the smaller types and concatenate the result back
8345   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8346   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8347   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8348                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8349                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8350 }
8351
8352
8353 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8354   SDValue Cond;
8355   SDValue Op0 = Op.getOperand(0);
8356   SDValue Op1 = Op.getOperand(1);
8357   SDValue CC = Op.getOperand(2);
8358   EVT VT = Op.getValueType();
8359   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8360   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8361   DebugLoc dl = Op.getDebugLoc();
8362
8363   if (isFP) {
8364     unsigned SSECC = 8;
8365     EVT EltVT = Op0.getValueType().getVectorElementType();
8366     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8367
8368     unsigned Opc = EltVT == MVT::f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
8369     bool Swap = false;
8370
8371     // SSE Condition code mapping:
8372     //  0 - EQ
8373     //  1 - LT
8374     //  2 - LE
8375     //  3 - UNORD
8376     //  4 - NEQ
8377     //  5 - NLT
8378     //  6 - NLE
8379     //  7 - ORD
8380     switch (SetCCOpcode) {
8381     default: break;
8382     case ISD::SETOEQ:
8383     case ISD::SETEQ:  SSECC = 0; break;
8384     case ISD::SETOGT:
8385     case ISD::SETGT: Swap = true; // Fallthrough
8386     case ISD::SETLT:
8387     case ISD::SETOLT: SSECC = 1; break;
8388     case ISD::SETOGE:
8389     case ISD::SETGE: Swap = true; // Fallthrough
8390     case ISD::SETLE:
8391     case ISD::SETOLE: SSECC = 2; break;
8392     case ISD::SETUO:  SSECC = 3; break;
8393     case ISD::SETUNE:
8394     case ISD::SETNE:  SSECC = 4; break;
8395     case ISD::SETULE: Swap = true;
8396     case ISD::SETUGE: SSECC = 5; break;
8397     case ISD::SETULT: Swap = true;
8398     case ISD::SETUGT: SSECC = 6; break;
8399     case ISD::SETO:   SSECC = 7; break;
8400     }
8401     if (Swap)
8402       std::swap(Op0, Op1);
8403
8404     // In the two special cases we can't handle, emit two comparisons.
8405     if (SSECC == 8) {
8406       if (SetCCOpcode == ISD::SETUEQ) {
8407         SDValue UNORD, EQ;
8408         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
8409         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
8410         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8411       } else if (SetCCOpcode == ISD::SETONE) {
8412         SDValue ORD, NEQ;
8413         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
8414         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
8415         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8416       }
8417       llvm_unreachable("Illegal FP comparison");
8418     }
8419     // Handle all other FP comparisons here.
8420     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
8421   }
8422
8423   // Break 256-bit integer vector compare into smaller ones.
8424   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8425     return Lower256IntVSETCC(Op, DAG);
8426
8427   // We are handling one of the integer comparisons here.  Since SSE only has
8428   // GT and EQ comparisons for integer, swapping operands and multiple
8429   // operations may be required for some comparisons.
8430   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
8431   bool Swap = false, Invert = false, FlipSigns = false;
8432
8433   switch (VT.getVectorElementType().getSimpleVT().SimpleTy) {
8434   default: break;
8435   case MVT::i8:   EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
8436   case MVT::i16:  EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
8437   case MVT::i32:  EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
8438   case MVT::i64:  EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
8439   }
8440
8441   switch (SetCCOpcode) {
8442   default: break;
8443   case ISD::SETNE:  Invert = true;
8444   case ISD::SETEQ:  Opc = EQOpc; break;
8445   case ISD::SETLT:  Swap = true;
8446   case ISD::SETGT:  Opc = GTOpc; break;
8447   case ISD::SETGE:  Swap = true;
8448   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
8449   case ISD::SETULT: Swap = true;
8450   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
8451   case ISD::SETUGE: Swap = true;
8452   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
8453   }
8454   if (Swap)
8455     std::swap(Op0, Op1);
8456
8457   // Check that the operation in question is available (most are plain SSE2,
8458   // but PCMPGTQ and PCMPEQQ have different requirements).
8459   if (Opc == X86ISD::PCMPGTQ && !Subtarget->hasSSE42())
8460     return SDValue();
8461   if (Opc == X86ISD::PCMPEQQ && !Subtarget->hasSSE41())
8462     return SDValue();
8463
8464   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8465   // bits of the inputs before performing those operations.
8466   if (FlipSigns) {
8467     EVT EltVT = VT.getVectorElementType();
8468     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8469                                       EltVT);
8470     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8471     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8472                                     SignBits.size());
8473     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8474     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8475   }
8476
8477   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8478
8479   // If the logical-not of the result is required, perform that now.
8480   if (Invert)
8481     Result = DAG.getNOT(dl, Result, VT);
8482
8483   return Result;
8484 }
8485
8486 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8487 static bool isX86LogicalCmp(SDValue Op) {
8488   unsigned Opc = Op.getNode()->getOpcode();
8489   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8490     return true;
8491   if (Op.getResNo() == 1 &&
8492       (Opc == X86ISD::ADD ||
8493        Opc == X86ISD::SUB ||
8494        Opc == X86ISD::ADC ||
8495        Opc == X86ISD::SBB ||
8496        Opc == X86ISD::SMUL ||
8497        Opc == X86ISD::UMUL ||
8498        Opc == X86ISD::INC ||
8499        Opc == X86ISD::DEC ||
8500        Opc == X86ISD::OR ||
8501        Opc == X86ISD::XOR ||
8502        Opc == X86ISD::AND))
8503     return true;
8504
8505   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8506     return true;
8507
8508   return false;
8509 }
8510
8511 static bool isZero(SDValue V) {
8512   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8513   return C && C->isNullValue();
8514 }
8515
8516 static bool isAllOnes(SDValue V) {
8517   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8518   return C && C->isAllOnesValue();
8519 }
8520
8521 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8522   bool addTest = true;
8523   SDValue Cond  = Op.getOperand(0);
8524   SDValue Op1 = Op.getOperand(1);
8525   SDValue Op2 = Op.getOperand(2);
8526   DebugLoc DL = Op.getDebugLoc();
8527   SDValue CC;
8528
8529   if (Cond.getOpcode() == ISD::SETCC) {
8530     SDValue NewCond = LowerSETCC(Cond, DAG);
8531     if (NewCond.getNode())
8532       Cond = NewCond;
8533   }
8534
8535   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8536   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8537   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8538   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8539   if (Cond.getOpcode() == X86ISD::SETCC &&
8540       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8541       isZero(Cond.getOperand(1).getOperand(1))) {
8542     SDValue Cmp = Cond.getOperand(1);
8543
8544     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8545
8546     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8547         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8548       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8549
8550       SDValue CmpOp0 = Cmp.getOperand(0);
8551       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8552                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8553
8554       SDValue Res =   // Res = 0 or -1.
8555         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8556                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8557
8558       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8559         Res = DAG.getNOT(DL, Res, Res.getValueType());
8560
8561       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8562       if (N2C == 0 || !N2C->isNullValue())
8563         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8564       return Res;
8565     }
8566   }
8567
8568   // Look past (and (setcc_carry (cmp ...)), 1).
8569   if (Cond.getOpcode() == ISD::AND &&
8570       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8571     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8572     if (C && C->getAPIntValue() == 1)
8573       Cond = Cond.getOperand(0);
8574   }
8575
8576   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8577   // setting operand in place of the X86ISD::SETCC.
8578   unsigned CondOpcode = Cond.getOpcode();
8579   if (CondOpcode == X86ISD::SETCC ||
8580       CondOpcode == X86ISD::SETCC_CARRY) {
8581     CC = Cond.getOperand(0);
8582
8583     SDValue Cmp = Cond.getOperand(1);
8584     unsigned Opc = Cmp.getOpcode();
8585     EVT VT = Op.getValueType();
8586
8587     bool IllegalFPCMov = false;
8588     if (VT.isFloatingPoint() && !VT.isVector() &&
8589         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8590       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8591
8592     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8593         Opc == X86ISD::BT) { // FIXME
8594       Cond = Cmp;
8595       addTest = false;
8596     }
8597   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8598              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8599              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8600               Cond.getOperand(0).getValueType() != MVT::i8)) {
8601     SDValue LHS = Cond.getOperand(0);
8602     SDValue RHS = Cond.getOperand(1);
8603     unsigned X86Opcode;
8604     unsigned X86Cond;
8605     SDVTList VTs;
8606     switch (CondOpcode) {
8607     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8608     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8609     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8610     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8611     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8612     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8613     default: llvm_unreachable("unexpected overflowing operator");
8614     }
8615     if (CondOpcode == ISD::UMULO)
8616       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8617                           MVT::i32);
8618     else
8619       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8620
8621     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8622
8623     if (CondOpcode == ISD::UMULO)
8624       Cond = X86Op.getValue(2);
8625     else
8626       Cond = X86Op.getValue(1);
8627
8628     CC = DAG.getConstant(X86Cond, MVT::i8);
8629     addTest = false;
8630   }
8631
8632   if (addTest) {
8633     // Look pass the truncate.
8634     if (Cond.getOpcode() == ISD::TRUNCATE)
8635       Cond = Cond.getOperand(0);
8636
8637     // We know the result of AND is compared against zero. Try to match
8638     // it to BT.
8639     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8640       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8641       if (NewSetCC.getNode()) {
8642         CC = NewSetCC.getOperand(0);
8643         Cond = NewSetCC.getOperand(1);
8644         addTest = false;
8645       }
8646     }
8647   }
8648
8649   if (addTest) {
8650     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8651     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8652   }
8653
8654   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8655   // a <  b ?  0 : -1 -> RES = setcc_carry
8656   // a >= b ? -1 :  0 -> RES = setcc_carry
8657   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8658   if (Cond.getOpcode() == X86ISD::CMP) {
8659     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8660
8661     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8662         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8663       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8664                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8665       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8666         return DAG.getNOT(DL, Res, Res.getValueType());
8667       return Res;
8668     }
8669   }
8670
8671   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8672   // condition is true.
8673   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8674   SDValue Ops[] = { Op2, Op1, CC, Cond };
8675   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8676 }
8677
8678 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8679 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8680 // from the AND / OR.
8681 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8682   Opc = Op.getOpcode();
8683   if (Opc != ISD::OR && Opc != ISD::AND)
8684     return false;
8685   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8686           Op.getOperand(0).hasOneUse() &&
8687           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8688           Op.getOperand(1).hasOneUse());
8689 }
8690
8691 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8692 // 1 and that the SETCC node has a single use.
8693 static bool isXor1OfSetCC(SDValue Op) {
8694   if (Op.getOpcode() != ISD::XOR)
8695     return false;
8696   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8697   if (N1C && N1C->getAPIntValue() == 1) {
8698     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8699       Op.getOperand(0).hasOneUse();
8700   }
8701   return false;
8702 }
8703
8704 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8705   bool addTest = true;
8706   SDValue Chain = Op.getOperand(0);
8707   SDValue Cond  = Op.getOperand(1);
8708   SDValue Dest  = Op.getOperand(2);
8709   DebugLoc dl = Op.getDebugLoc();
8710   SDValue CC;
8711   bool Inverted = false;
8712
8713   if (Cond.getOpcode() == ISD::SETCC) {
8714     // Check for setcc([su]{add,sub,mul}o == 0).
8715     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8716         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8717         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8718         Cond.getOperand(0).getResNo() == 1 &&
8719         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8720          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8721          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8722          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8723          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8724          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8725       Inverted = true;
8726       Cond = Cond.getOperand(0);
8727     } else {
8728       SDValue NewCond = LowerSETCC(Cond, DAG);
8729       if (NewCond.getNode())
8730         Cond = NewCond;
8731     }
8732   }
8733 #if 0
8734   // FIXME: LowerXALUO doesn't handle these!!
8735   else if (Cond.getOpcode() == X86ISD::ADD  ||
8736            Cond.getOpcode() == X86ISD::SUB  ||
8737            Cond.getOpcode() == X86ISD::SMUL ||
8738            Cond.getOpcode() == X86ISD::UMUL)
8739     Cond = LowerXALUO(Cond, DAG);
8740 #endif
8741
8742   // Look pass (and (setcc_carry (cmp ...)), 1).
8743   if (Cond.getOpcode() == ISD::AND &&
8744       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8745     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8746     if (C && C->getAPIntValue() == 1)
8747       Cond = Cond.getOperand(0);
8748   }
8749
8750   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8751   // setting operand in place of the X86ISD::SETCC.
8752   unsigned CondOpcode = Cond.getOpcode();
8753   if (CondOpcode == X86ISD::SETCC ||
8754       CondOpcode == X86ISD::SETCC_CARRY) {
8755     CC = Cond.getOperand(0);
8756
8757     SDValue Cmp = Cond.getOperand(1);
8758     unsigned Opc = Cmp.getOpcode();
8759     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8760     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8761       Cond = Cmp;
8762       addTest = false;
8763     } else {
8764       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8765       default: break;
8766       case X86::COND_O:
8767       case X86::COND_B:
8768         // These can only come from an arithmetic instruction with overflow,
8769         // e.g. SADDO, UADDO.
8770         Cond = Cond.getNode()->getOperand(1);
8771         addTest = false;
8772         break;
8773       }
8774     }
8775   }
8776   CondOpcode = Cond.getOpcode();
8777   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8778       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8779       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8780        Cond.getOperand(0).getValueType() != MVT::i8)) {
8781     SDValue LHS = Cond.getOperand(0);
8782     SDValue RHS = Cond.getOperand(1);
8783     unsigned X86Opcode;
8784     unsigned X86Cond;
8785     SDVTList VTs;
8786     switch (CondOpcode) {
8787     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8788     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8789     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8790     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8791     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8792     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8793     default: llvm_unreachable("unexpected overflowing operator");
8794     }
8795     if (Inverted)
8796       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8797     if (CondOpcode == ISD::UMULO)
8798       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8799                           MVT::i32);
8800     else
8801       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8802
8803     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8804
8805     if (CondOpcode == ISD::UMULO)
8806       Cond = X86Op.getValue(2);
8807     else
8808       Cond = X86Op.getValue(1);
8809
8810     CC = DAG.getConstant(X86Cond, MVT::i8);
8811     addTest = false;
8812   } else {
8813     unsigned CondOpc;
8814     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8815       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8816       if (CondOpc == ISD::OR) {
8817         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8818         // two branches instead of an explicit OR instruction with a
8819         // separate test.
8820         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8821             isX86LogicalCmp(Cmp)) {
8822           CC = Cond.getOperand(0).getOperand(0);
8823           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8824                               Chain, Dest, CC, Cmp);
8825           CC = Cond.getOperand(1).getOperand(0);
8826           Cond = Cmp;
8827           addTest = false;
8828         }
8829       } else { // ISD::AND
8830         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8831         // two branches instead of an explicit AND instruction with a
8832         // separate test. However, we only do this if this block doesn't
8833         // have a fall-through edge, because this requires an explicit
8834         // jmp when the condition is false.
8835         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8836             isX86LogicalCmp(Cmp) &&
8837             Op.getNode()->hasOneUse()) {
8838           X86::CondCode CCode =
8839             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8840           CCode = X86::GetOppositeBranchCondition(CCode);
8841           CC = DAG.getConstant(CCode, MVT::i8);
8842           SDNode *User = *Op.getNode()->use_begin();
8843           // Look for an unconditional branch following this conditional branch.
8844           // We need this because we need to reverse the successors in order
8845           // to implement FCMP_OEQ.
8846           if (User->getOpcode() == ISD::BR) {
8847             SDValue FalseBB = User->getOperand(1);
8848             SDNode *NewBR =
8849               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8850             assert(NewBR == User);
8851             (void)NewBR;
8852             Dest = FalseBB;
8853
8854             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8855                                 Chain, Dest, CC, Cmp);
8856             X86::CondCode CCode =
8857               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8858             CCode = X86::GetOppositeBranchCondition(CCode);
8859             CC = DAG.getConstant(CCode, MVT::i8);
8860             Cond = Cmp;
8861             addTest = false;
8862           }
8863         }
8864       }
8865     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8866       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8867       // It should be transformed during dag combiner except when the condition
8868       // is set by a arithmetics with overflow node.
8869       X86::CondCode CCode =
8870         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8871       CCode = X86::GetOppositeBranchCondition(CCode);
8872       CC = DAG.getConstant(CCode, MVT::i8);
8873       Cond = Cond.getOperand(0).getOperand(1);
8874       addTest = false;
8875     } else if (Cond.getOpcode() == ISD::SETCC &&
8876                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8877       // For FCMP_OEQ, we can emit
8878       // two branches instead of an explicit AND instruction with a
8879       // separate test. However, we only do this if this block doesn't
8880       // have a fall-through edge, because this requires an explicit
8881       // jmp when the condition is false.
8882       if (Op.getNode()->hasOneUse()) {
8883         SDNode *User = *Op.getNode()->use_begin();
8884         // Look for an unconditional branch following this conditional branch.
8885         // We need this because we need to reverse the successors in order
8886         // to implement FCMP_OEQ.
8887         if (User->getOpcode() == ISD::BR) {
8888           SDValue FalseBB = User->getOperand(1);
8889           SDNode *NewBR =
8890             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8891           assert(NewBR == User);
8892           (void)NewBR;
8893           Dest = FalseBB;
8894
8895           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8896                                     Cond.getOperand(0), Cond.getOperand(1));
8897           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8898           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8899                               Chain, Dest, CC, Cmp);
8900           CC = DAG.getConstant(X86::COND_P, MVT::i8);
8901           Cond = Cmp;
8902           addTest = false;
8903         }
8904       }
8905     } else if (Cond.getOpcode() == ISD::SETCC &&
8906                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
8907       // For FCMP_UNE, we can emit
8908       // two branches instead of an explicit AND instruction with a
8909       // separate test. However, we only do this if this block doesn't
8910       // have a fall-through edge, because this requires an explicit
8911       // jmp when the condition is false.
8912       if (Op.getNode()->hasOneUse()) {
8913         SDNode *User = *Op.getNode()->use_begin();
8914         // Look for an unconditional branch following this conditional branch.
8915         // We need this because we need to reverse the successors in order
8916         // to implement FCMP_UNE.
8917         if (User->getOpcode() == ISD::BR) {
8918           SDValue FalseBB = User->getOperand(1);
8919           SDNode *NewBR =
8920             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8921           assert(NewBR == User);
8922           (void)NewBR;
8923
8924           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8925                                     Cond.getOperand(0), Cond.getOperand(1));
8926           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8927           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8928                               Chain, Dest, CC, Cmp);
8929           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
8930           Cond = Cmp;
8931           addTest = false;
8932           Dest = FalseBB;
8933         }
8934       }
8935     }
8936   }
8937
8938   if (addTest) {
8939     // Look pass the truncate.
8940     if (Cond.getOpcode() == ISD::TRUNCATE)
8941       Cond = Cond.getOperand(0);
8942
8943     // We know the result of AND is compared against zero. Try to match
8944     // it to BT.
8945     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8946       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8947       if (NewSetCC.getNode()) {
8948         CC = NewSetCC.getOperand(0);
8949         Cond = NewSetCC.getOperand(1);
8950         addTest = false;
8951       }
8952     }
8953   }
8954
8955   if (addTest) {
8956     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8957     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8958   }
8959   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8960                      Chain, Dest, CC, Cond);
8961 }
8962
8963
8964 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8965 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8966 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8967 // that the guard pages used by the OS virtual memory manager are allocated in
8968 // correct sequence.
8969 SDValue
8970 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8971                                            SelectionDAG &DAG) const {
8972   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8973           getTargetMachine().Options.EnableSegmentedStacks) &&
8974          "This should be used only on Windows targets or when segmented stacks "
8975          "are being used");
8976   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8977   DebugLoc dl = Op.getDebugLoc();
8978
8979   // Get the inputs.
8980   SDValue Chain = Op.getOperand(0);
8981   SDValue Size  = Op.getOperand(1);
8982   // FIXME: Ensure alignment here
8983
8984   bool Is64Bit = Subtarget->is64Bit();
8985   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8986
8987   if (getTargetMachine().Options.EnableSegmentedStacks) {
8988     MachineFunction &MF = DAG.getMachineFunction();
8989     MachineRegisterInfo &MRI = MF.getRegInfo();
8990
8991     if (Is64Bit) {
8992       // The 64 bit implementation of segmented stacks needs to clobber both r10
8993       // r11. This makes it impossible to use it along with nested parameters.
8994       const Function *F = MF.getFunction();
8995
8996       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
8997            I != E; I++)
8998         if (I->hasNestAttr())
8999           report_fatal_error("Cannot use segmented stacks with functions that "
9000                              "have nested arguments.");
9001     }
9002
9003     const TargetRegisterClass *AddrRegClass =
9004       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9005     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9006     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9007     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9008                                 DAG.getRegister(Vreg, SPTy));
9009     SDValue Ops1[2] = { Value, Chain };
9010     return DAG.getMergeValues(Ops1, 2, dl);
9011   } else {
9012     SDValue Flag;
9013     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9014
9015     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9016     Flag = Chain.getValue(1);
9017     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9018
9019     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9020     Flag = Chain.getValue(1);
9021
9022     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9023
9024     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9025     return DAG.getMergeValues(Ops1, 2, dl);
9026   }
9027 }
9028
9029 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9030   MachineFunction &MF = DAG.getMachineFunction();
9031   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9032
9033   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9034   DebugLoc DL = Op.getDebugLoc();
9035
9036   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9037     // vastart just stores the address of the VarArgsFrameIndex slot into the
9038     // memory location argument.
9039     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9040                                    getPointerTy());
9041     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9042                         MachinePointerInfo(SV), false, false, 0);
9043   }
9044
9045   // __va_list_tag:
9046   //   gp_offset         (0 - 6 * 8)
9047   //   fp_offset         (48 - 48 + 8 * 16)
9048   //   overflow_arg_area (point to parameters coming in memory).
9049   //   reg_save_area
9050   SmallVector<SDValue, 8> MemOps;
9051   SDValue FIN = Op.getOperand(1);
9052   // Store gp_offset
9053   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9054                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9055                                                MVT::i32),
9056                                FIN, MachinePointerInfo(SV), false, false, 0);
9057   MemOps.push_back(Store);
9058
9059   // Store fp_offset
9060   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9061                     FIN, DAG.getIntPtrConstant(4));
9062   Store = DAG.getStore(Op.getOperand(0), DL,
9063                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9064                                        MVT::i32),
9065                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9066   MemOps.push_back(Store);
9067
9068   // Store ptr to overflow_arg_area
9069   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9070                     FIN, DAG.getIntPtrConstant(4));
9071   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9072                                     getPointerTy());
9073   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9074                        MachinePointerInfo(SV, 8),
9075                        false, false, 0);
9076   MemOps.push_back(Store);
9077
9078   // Store ptr to reg_save_area.
9079   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9080                     FIN, DAG.getIntPtrConstant(8));
9081   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9082                                     getPointerTy());
9083   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9084                        MachinePointerInfo(SV, 16), false, false, 0);
9085   MemOps.push_back(Store);
9086   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9087                      &MemOps[0], MemOps.size());
9088 }
9089
9090 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9091   assert(Subtarget->is64Bit() &&
9092          "LowerVAARG only handles 64-bit va_arg!");
9093   assert((Subtarget->isTargetLinux() ||
9094           Subtarget->isTargetDarwin()) &&
9095           "Unhandled target in LowerVAARG");
9096   assert(Op.getNode()->getNumOperands() == 4);
9097   SDValue Chain = Op.getOperand(0);
9098   SDValue SrcPtr = Op.getOperand(1);
9099   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9100   unsigned Align = Op.getConstantOperandVal(3);
9101   DebugLoc dl = Op.getDebugLoc();
9102
9103   EVT ArgVT = Op.getNode()->getValueType(0);
9104   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9105   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9106   uint8_t ArgMode;
9107
9108   // Decide which area this value should be read from.
9109   // TODO: Implement the AMD64 ABI in its entirety. This simple
9110   // selection mechanism works only for the basic types.
9111   if (ArgVT == MVT::f80) {
9112     llvm_unreachable("va_arg for f80 not yet implemented");
9113   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9114     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9115   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9116     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9117   } else {
9118     llvm_unreachable("Unhandled argument type in LowerVAARG");
9119   }
9120
9121   if (ArgMode == 2) {
9122     // Sanity Check: Make sure using fp_offset makes sense.
9123     assert(!getTargetMachine().Options.UseSoftFloat &&
9124            !(DAG.getMachineFunction()
9125                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9126            Subtarget->hasSSE1());
9127   }
9128
9129   // Insert VAARG_64 node into the DAG
9130   // VAARG_64 returns two values: Variable Argument Address, Chain
9131   SmallVector<SDValue, 11> InstOps;
9132   InstOps.push_back(Chain);
9133   InstOps.push_back(SrcPtr);
9134   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9135   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9136   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9137   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9138   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9139                                           VTs, &InstOps[0], InstOps.size(),
9140                                           MVT::i64,
9141                                           MachinePointerInfo(SV),
9142                                           /*Align=*/0,
9143                                           /*Volatile=*/false,
9144                                           /*ReadMem=*/true,
9145                                           /*WriteMem=*/true);
9146   Chain = VAARG.getValue(1);
9147
9148   // Load the next argument and return it
9149   return DAG.getLoad(ArgVT, dl,
9150                      Chain,
9151                      VAARG,
9152                      MachinePointerInfo(),
9153                      false, false, false, 0);
9154 }
9155
9156 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9157   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9158   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9159   SDValue Chain = Op.getOperand(0);
9160   SDValue DstPtr = Op.getOperand(1);
9161   SDValue SrcPtr = Op.getOperand(2);
9162   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9163   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9164   DebugLoc DL = Op.getDebugLoc();
9165
9166   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9167                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9168                        false,
9169                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9170 }
9171
9172 SDValue
9173 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9174   DebugLoc dl = Op.getDebugLoc();
9175   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9176   switch (IntNo) {
9177   default: return SDValue();    // Don't custom lower most intrinsics.
9178   // Comparison intrinsics.
9179   case Intrinsic::x86_sse_comieq_ss:
9180   case Intrinsic::x86_sse_comilt_ss:
9181   case Intrinsic::x86_sse_comile_ss:
9182   case Intrinsic::x86_sse_comigt_ss:
9183   case Intrinsic::x86_sse_comige_ss:
9184   case Intrinsic::x86_sse_comineq_ss:
9185   case Intrinsic::x86_sse_ucomieq_ss:
9186   case Intrinsic::x86_sse_ucomilt_ss:
9187   case Intrinsic::x86_sse_ucomile_ss:
9188   case Intrinsic::x86_sse_ucomigt_ss:
9189   case Intrinsic::x86_sse_ucomige_ss:
9190   case Intrinsic::x86_sse_ucomineq_ss:
9191   case Intrinsic::x86_sse2_comieq_sd:
9192   case Intrinsic::x86_sse2_comilt_sd:
9193   case Intrinsic::x86_sse2_comile_sd:
9194   case Intrinsic::x86_sse2_comigt_sd:
9195   case Intrinsic::x86_sse2_comige_sd:
9196   case Intrinsic::x86_sse2_comineq_sd:
9197   case Intrinsic::x86_sse2_ucomieq_sd:
9198   case Intrinsic::x86_sse2_ucomilt_sd:
9199   case Intrinsic::x86_sse2_ucomile_sd:
9200   case Intrinsic::x86_sse2_ucomigt_sd:
9201   case Intrinsic::x86_sse2_ucomige_sd:
9202   case Intrinsic::x86_sse2_ucomineq_sd: {
9203     unsigned Opc = 0;
9204     ISD::CondCode CC = ISD::SETCC_INVALID;
9205     switch (IntNo) {
9206     default: break;
9207     case Intrinsic::x86_sse_comieq_ss:
9208     case Intrinsic::x86_sse2_comieq_sd:
9209       Opc = X86ISD::COMI;
9210       CC = ISD::SETEQ;
9211       break;
9212     case Intrinsic::x86_sse_comilt_ss:
9213     case Intrinsic::x86_sse2_comilt_sd:
9214       Opc = X86ISD::COMI;
9215       CC = ISD::SETLT;
9216       break;
9217     case Intrinsic::x86_sse_comile_ss:
9218     case Intrinsic::x86_sse2_comile_sd:
9219       Opc = X86ISD::COMI;
9220       CC = ISD::SETLE;
9221       break;
9222     case Intrinsic::x86_sse_comigt_ss:
9223     case Intrinsic::x86_sse2_comigt_sd:
9224       Opc = X86ISD::COMI;
9225       CC = ISD::SETGT;
9226       break;
9227     case Intrinsic::x86_sse_comige_ss:
9228     case Intrinsic::x86_sse2_comige_sd:
9229       Opc = X86ISD::COMI;
9230       CC = ISD::SETGE;
9231       break;
9232     case Intrinsic::x86_sse_comineq_ss:
9233     case Intrinsic::x86_sse2_comineq_sd:
9234       Opc = X86ISD::COMI;
9235       CC = ISD::SETNE;
9236       break;
9237     case Intrinsic::x86_sse_ucomieq_ss:
9238     case Intrinsic::x86_sse2_ucomieq_sd:
9239       Opc = X86ISD::UCOMI;
9240       CC = ISD::SETEQ;
9241       break;
9242     case Intrinsic::x86_sse_ucomilt_ss:
9243     case Intrinsic::x86_sse2_ucomilt_sd:
9244       Opc = X86ISD::UCOMI;
9245       CC = ISD::SETLT;
9246       break;
9247     case Intrinsic::x86_sse_ucomile_ss:
9248     case Intrinsic::x86_sse2_ucomile_sd:
9249       Opc = X86ISD::UCOMI;
9250       CC = ISD::SETLE;
9251       break;
9252     case Intrinsic::x86_sse_ucomigt_ss:
9253     case Intrinsic::x86_sse2_ucomigt_sd:
9254       Opc = X86ISD::UCOMI;
9255       CC = ISD::SETGT;
9256       break;
9257     case Intrinsic::x86_sse_ucomige_ss:
9258     case Intrinsic::x86_sse2_ucomige_sd:
9259       Opc = X86ISD::UCOMI;
9260       CC = ISD::SETGE;
9261       break;
9262     case Intrinsic::x86_sse_ucomineq_ss:
9263     case Intrinsic::x86_sse2_ucomineq_sd:
9264       Opc = X86ISD::UCOMI;
9265       CC = ISD::SETNE;
9266       break;
9267     }
9268
9269     SDValue LHS = Op.getOperand(1);
9270     SDValue RHS = Op.getOperand(2);
9271     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9272     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9273     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9274     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9275                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9276     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9277   }
9278   // Arithmetic intrinsics.
9279   case Intrinsic::x86_sse3_hadd_ps:
9280   case Intrinsic::x86_sse3_hadd_pd:
9281   case Intrinsic::x86_avx_hadd_ps_256:
9282   case Intrinsic::x86_avx_hadd_pd_256:
9283     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9284                        Op.getOperand(1), Op.getOperand(2));
9285   case Intrinsic::x86_sse3_hsub_ps:
9286   case Intrinsic::x86_sse3_hsub_pd:
9287   case Intrinsic::x86_avx_hsub_ps_256:
9288   case Intrinsic::x86_avx_hsub_pd_256:
9289     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9290                        Op.getOperand(1), Op.getOperand(2));
9291   case Intrinsic::x86_avx2_psllv_d:
9292   case Intrinsic::x86_avx2_psllv_q:
9293   case Intrinsic::x86_avx2_psllv_d_256:
9294   case Intrinsic::x86_avx2_psllv_q_256:
9295     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9296                       Op.getOperand(1), Op.getOperand(2));
9297   case Intrinsic::x86_avx2_psrlv_d:
9298   case Intrinsic::x86_avx2_psrlv_q:
9299   case Intrinsic::x86_avx2_psrlv_d_256:
9300   case Intrinsic::x86_avx2_psrlv_q_256:
9301     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9302                       Op.getOperand(1), Op.getOperand(2));
9303   case Intrinsic::x86_avx2_psrav_d:
9304   case Intrinsic::x86_avx2_psrav_d_256:
9305     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9306                       Op.getOperand(1), Op.getOperand(2));
9307
9308   // ptest and testp intrinsics. The intrinsic these come from are designed to
9309   // return an integer value, not just an instruction so lower it to the ptest
9310   // or testp pattern and a setcc for the result.
9311   case Intrinsic::x86_sse41_ptestz:
9312   case Intrinsic::x86_sse41_ptestc:
9313   case Intrinsic::x86_sse41_ptestnzc:
9314   case Intrinsic::x86_avx_ptestz_256:
9315   case Intrinsic::x86_avx_ptestc_256:
9316   case Intrinsic::x86_avx_ptestnzc_256:
9317   case Intrinsic::x86_avx_vtestz_ps:
9318   case Intrinsic::x86_avx_vtestc_ps:
9319   case Intrinsic::x86_avx_vtestnzc_ps:
9320   case Intrinsic::x86_avx_vtestz_pd:
9321   case Intrinsic::x86_avx_vtestc_pd:
9322   case Intrinsic::x86_avx_vtestnzc_pd:
9323   case Intrinsic::x86_avx_vtestz_ps_256:
9324   case Intrinsic::x86_avx_vtestc_ps_256:
9325   case Intrinsic::x86_avx_vtestnzc_ps_256:
9326   case Intrinsic::x86_avx_vtestz_pd_256:
9327   case Intrinsic::x86_avx_vtestc_pd_256:
9328   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9329     bool IsTestPacked = false;
9330     unsigned X86CC = 0;
9331     switch (IntNo) {
9332     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9333     case Intrinsic::x86_avx_vtestz_ps:
9334     case Intrinsic::x86_avx_vtestz_pd:
9335     case Intrinsic::x86_avx_vtestz_ps_256:
9336     case Intrinsic::x86_avx_vtestz_pd_256:
9337       IsTestPacked = true; // Fallthrough
9338     case Intrinsic::x86_sse41_ptestz:
9339     case Intrinsic::x86_avx_ptestz_256:
9340       // ZF = 1
9341       X86CC = X86::COND_E;
9342       break;
9343     case Intrinsic::x86_avx_vtestc_ps:
9344     case Intrinsic::x86_avx_vtestc_pd:
9345     case Intrinsic::x86_avx_vtestc_ps_256:
9346     case Intrinsic::x86_avx_vtestc_pd_256:
9347       IsTestPacked = true; // Fallthrough
9348     case Intrinsic::x86_sse41_ptestc:
9349     case Intrinsic::x86_avx_ptestc_256:
9350       // CF = 1
9351       X86CC = X86::COND_B;
9352       break;
9353     case Intrinsic::x86_avx_vtestnzc_ps:
9354     case Intrinsic::x86_avx_vtestnzc_pd:
9355     case Intrinsic::x86_avx_vtestnzc_ps_256:
9356     case Intrinsic::x86_avx_vtestnzc_pd_256:
9357       IsTestPacked = true; // Fallthrough
9358     case Intrinsic::x86_sse41_ptestnzc:
9359     case Intrinsic::x86_avx_ptestnzc_256:
9360       // ZF and CF = 0
9361       X86CC = X86::COND_A;
9362       break;
9363     }
9364
9365     SDValue LHS = Op.getOperand(1);
9366     SDValue RHS = Op.getOperand(2);
9367     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9368     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9369     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9370     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9371     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9372   }
9373
9374   // Fix vector shift instructions where the last operand is a non-immediate
9375   // i32 value.
9376   case Intrinsic::x86_avx2_pslli_w:
9377   case Intrinsic::x86_avx2_pslli_d:
9378   case Intrinsic::x86_avx2_pslli_q:
9379   case Intrinsic::x86_avx2_psrli_w:
9380   case Intrinsic::x86_avx2_psrli_d:
9381   case Intrinsic::x86_avx2_psrli_q:
9382   case Intrinsic::x86_avx2_psrai_w:
9383   case Intrinsic::x86_avx2_psrai_d:
9384   case Intrinsic::x86_sse2_pslli_w:
9385   case Intrinsic::x86_sse2_pslli_d:
9386   case Intrinsic::x86_sse2_pslli_q:
9387   case Intrinsic::x86_sse2_psrli_w:
9388   case Intrinsic::x86_sse2_psrli_d:
9389   case Intrinsic::x86_sse2_psrli_q:
9390   case Intrinsic::x86_sse2_psrai_w:
9391   case Intrinsic::x86_sse2_psrai_d:
9392   case Intrinsic::x86_mmx_pslli_w:
9393   case Intrinsic::x86_mmx_pslli_d:
9394   case Intrinsic::x86_mmx_pslli_q:
9395   case Intrinsic::x86_mmx_psrli_w:
9396   case Intrinsic::x86_mmx_psrli_d:
9397   case Intrinsic::x86_mmx_psrli_q:
9398   case Intrinsic::x86_mmx_psrai_w:
9399   case Intrinsic::x86_mmx_psrai_d: {
9400     SDValue ShAmt = Op.getOperand(2);
9401     if (isa<ConstantSDNode>(ShAmt))
9402       return SDValue();
9403
9404     unsigned NewIntNo = 0;
9405     EVT ShAmtVT = MVT::v4i32;
9406     switch (IntNo) {
9407     case Intrinsic::x86_sse2_pslli_w:
9408       NewIntNo = Intrinsic::x86_sse2_psll_w;
9409       break;
9410     case Intrinsic::x86_sse2_pslli_d:
9411       NewIntNo = Intrinsic::x86_sse2_psll_d;
9412       break;
9413     case Intrinsic::x86_sse2_pslli_q:
9414       NewIntNo = Intrinsic::x86_sse2_psll_q;
9415       break;
9416     case Intrinsic::x86_sse2_psrli_w:
9417       NewIntNo = Intrinsic::x86_sse2_psrl_w;
9418       break;
9419     case Intrinsic::x86_sse2_psrli_d:
9420       NewIntNo = Intrinsic::x86_sse2_psrl_d;
9421       break;
9422     case Intrinsic::x86_sse2_psrli_q:
9423       NewIntNo = Intrinsic::x86_sse2_psrl_q;
9424       break;
9425     case Intrinsic::x86_sse2_psrai_w:
9426       NewIntNo = Intrinsic::x86_sse2_psra_w;
9427       break;
9428     case Intrinsic::x86_sse2_psrai_d:
9429       NewIntNo = Intrinsic::x86_sse2_psra_d;
9430       break;
9431     case Intrinsic::x86_avx2_pslli_w:
9432       NewIntNo = Intrinsic::x86_avx2_psll_w;
9433       break;
9434     case Intrinsic::x86_avx2_pslli_d:
9435       NewIntNo = Intrinsic::x86_avx2_psll_d;
9436       break;
9437     case Intrinsic::x86_avx2_pslli_q:
9438       NewIntNo = Intrinsic::x86_avx2_psll_q;
9439       break;
9440     case Intrinsic::x86_avx2_psrli_w:
9441       NewIntNo = Intrinsic::x86_avx2_psrl_w;
9442       break;
9443     case Intrinsic::x86_avx2_psrli_d:
9444       NewIntNo = Intrinsic::x86_avx2_psrl_d;
9445       break;
9446     case Intrinsic::x86_avx2_psrli_q:
9447       NewIntNo = Intrinsic::x86_avx2_psrl_q;
9448       break;
9449     case Intrinsic::x86_avx2_psrai_w:
9450       NewIntNo = Intrinsic::x86_avx2_psra_w;
9451       break;
9452     case Intrinsic::x86_avx2_psrai_d:
9453       NewIntNo = Intrinsic::x86_avx2_psra_d;
9454       break;
9455     default: {
9456       ShAmtVT = MVT::v2i32;
9457       switch (IntNo) {
9458       case Intrinsic::x86_mmx_pslli_w:
9459         NewIntNo = Intrinsic::x86_mmx_psll_w;
9460         break;
9461       case Intrinsic::x86_mmx_pslli_d:
9462         NewIntNo = Intrinsic::x86_mmx_psll_d;
9463         break;
9464       case Intrinsic::x86_mmx_pslli_q:
9465         NewIntNo = Intrinsic::x86_mmx_psll_q;
9466         break;
9467       case Intrinsic::x86_mmx_psrli_w:
9468         NewIntNo = Intrinsic::x86_mmx_psrl_w;
9469         break;
9470       case Intrinsic::x86_mmx_psrli_d:
9471         NewIntNo = Intrinsic::x86_mmx_psrl_d;
9472         break;
9473       case Intrinsic::x86_mmx_psrli_q:
9474         NewIntNo = Intrinsic::x86_mmx_psrl_q;
9475         break;
9476       case Intrinsic::x86_mmx_psrai_w:
9477         NewIntNo = Intrinsic::x86_mmx_psra_w;
9478         break;
9479       case Intrinsic::x86_mmx_psrai_d:
9480         NewIntNo = Intrinsic::x86_mmx_psra_d;
9481         break;
9482       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9483       }
9484       break;
9485     }
9486     }
9487
9488     // The vector shift intrinsics with scalars uses 32b shift amounts but
9489     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9490     // to be zero.
9491     SDValue ShOps[4];
9492     ShOps[0] = ShAmt;
9493     ShOps[1] = DAG.getConstant(0, MVT::i32);
9494     if (ShAmtVT == MVT::v4i32) {
9495       ShOps[2] = DAG.getUNDEF(MVT::i32);
9496       ShOps[3] = DAG.getUNDEF(MVT::i32);
9497       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
9498     } else {
9499       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
9500 // FIXME this must be lowered to get rid of the invalid type.
9501     }
9502
9503     EVT VT = Op.getValueType();
9504     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9505     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9506                        DAG.getConstant(NewIntNo, MVT::i32),
9507                        Op.getOperand(1), ShAmt);
9508   }
9509   }
9510 }
9511
9512 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9513                                            SelectionDAG &DAG) const {
9514   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9515   MFI->setReturnAddressIsTaken(true);
9516
9517   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9518   DebugLoc dl = Op.getDebugLoc();
9519
9520   if (Depth > 0) {
9521     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9522     SDValue Offset =
9523       DAG.getConstant(TD->getPointerSize(),
9524                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9525     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9526                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9527                                    FrameAddr, Offset),
9528                        MachinePointerInfo(), false, false, false, 0);
9529   }
9530
9531   // Just load the return address.
9532   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9533   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9534                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9535 }
9536
9537 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9538   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9539   MFI->setFrameAddressIsTaken(true);
9540
9541   EVT VT = Op.getValueType();
9542   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9543   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9544   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9545   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9546   while (Depth--)
9547     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9548                             MachinePointerInfo(),
9549                             false, false, false, 0);
9550   return FrameAddr;
9551 }
9552
9553 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9554                                                      SelectionDAG &DAG) const {
9555   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9556 }
9557
9558 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9559   MachineFunction &MF = DAG.getMachineFunction();
9560   SDValue Chain     = Op.getOperand(0);
9561   SDValue Offset    = Op.getOperand(1);
9562   SDValue Handler   = Op.getOperand(2);
9563   DebugLoc dl       = Op.getDebugLoc();
9564
9565   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9566                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9567                                      getPointerTy());
9568   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9569
9570   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9571                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9572   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9573   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9574                        false, false, 0);
9575   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9576   MF.getRegInfo().addLiveOut(StoreAddrReg);
9577
9578   return DAG.getNode(X86ISD::EH_RETURN, dl,
9579                      MVT::Other,
9580                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9581 }
9582
9583 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9584                                                   SelectionDAG &DAG) const {
9585   return Op.getOperand(0);
9586 }
9587
9588 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9589                                                 SelectionDAG &DAG) const {
9590   SDValue Root = Op.getOperand(0);
9591   SDValue Trmp = Op.getOperand(1); // trampoline
9592   SDValue FPtr = Op.getOperand(2); // nested function
9593   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9594   DebugLoc dl  = Op.getDebugLoc();
9595
9596   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9597
9598   if (Subtarget->is64Bit()) {
9599     SDValue OutChains[6];
9600
9601     // Large code-model.
9602     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9603     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9604
9605     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9606     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9607
9608     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9609
9610     // Load the pointer to the nested function into R11.
9611     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9612     SDValue Addr = Trmp;
9613     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9614                                 Addr, MachinePointerInfo(TrmpAddr),
9615                                 false, false, 0);
9616
9617     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9618                        DAG.getConstant(2, MVT::i64));
9619     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9620                                 MachinePointerInfo(TrmpAddr, 2),
9621                                 false, false, 2);
9622
9623     // Load the 'nest' parameter value into R10.
9624     // R10 is specified in X86CallingConv.td
9625     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9626     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9627                        DAG.getConstant(10, MVT::i64));
9628     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9629                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9630                                 false, false, 0);
9631
9632     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9633                        DAG.getConstant(12, MVT::i64));
9634     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9635                                 MachinePointerInfo(TrmpAddr, 12),
9636                                 false, false, 2);
9637
9638     // Jump to the nested function.
9639     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9640     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9641                        DAG.getConstant(20, MVT::i64));
9642     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9643                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9644                                 false, false, 0);
9645
9646     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9647     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9648                        DAG.getConstant(22, MVT::i64));
9649     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9650                                 MachinePointerInfo(TrmpAddr, 22),
9651                                 false, false, 0);
9652
9653     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9654   } else {
9655     const Function *Func =
9656       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9657     CallingConv::ID CC = Func->getCallingConv();
9658     unsigned NestReg;
9659
9660     switch (CC) {
9661     default:
9662       llvm_unreachable("Unsupported calling convention");
9663     case CallingConv::C:
9664     case CallingConv::X86_StdCall: {
9665       // Pass 'nest' parameter in ECX.
9666       // Must be kept in sync with X86CallingConv.td
9667       NestReg = X86::ECX;
9668
9669       // Check that ECX wasn't needed by an 'inreg' parameter.
9670       FunctionType *FTy = Func->getFunctionType();
9671       const AttrListPtr &Attrs = Func->getAttributes();
9672
9673       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9674         unsigned InRegCount = 0;
9675         unsigned Idx = 1;
9676
9677         for (FunctionType::param_iterator I = FTy->param_begin(),
9678              E = FTy->param_end(); I != E; ++I, ++Idx)
9679           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9680             // FIXME: should only count parameters that are lowered to integers.
9681             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9682
9683         if (InRegCount > 2) {
9684           report_fatal_error("Nest register in use - reduce number of inreg"
9685                              " parameters!");
9686         }
9687       }
9688       break;
9689     }
9690     case CallingConv::X86_FastCall:
9691     case CallingConv::X86_ThisCall:
9692     case CallingConv::Fast:
9693       // Pass 'nest' parameter in EAX.
9694       // Must be kept in sync with X86CallingConv.td
9695       NestReg = X86::EAX;
9696       break;
9697     }
9698
9699     SDValue OutChains[4];
9700     SDValue Addr, Disp;
9701
9702     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9703                        DAG.getConstant(10, MVT::i32));
9704     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9705
9706     // This is storing the opcode for MOV32ri.
9707     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9708     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9709     OutChains[0] = DAG.getStore(Root, dl,
9710                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9711                                 Trmp, MachinePointerInfo(TrmpAddr),
9712                                 false, false, 0);
9713
9714     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9715                        DAG.getConstant(1, MVT::i32));
9716     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9717                                 MachinePointerInfo(TrmpAddr, 1),
9718                                 false, false, 1);
9719
9720     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9721     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9722                        DAG.getConstant(5, MVT::i32));
9723     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9724                                 MachinePointerInfo(TrmpAddr, 5),
9725                                 false, false, 1);
9726
9727     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9728                        DAG.getConstant(6, MVT::i32));
9729     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9730                                 MachinePointerInfo(TrmpAddr, 6),
9731                                 false, false, 1);
9732
9733     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9734   }
9735 }
9736
9737 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9738                                             SelectionDAG &DAG) const {
9739   /*
9740    The rounding mode is in bits 11:10 of FPSR, and has the following
9741    settings:
9742      00 Round to nearest
9743      01 Round to -inf
9744      10 Round to +inf
9745      11 Round to 0
9746
9747   FLT_ROUNDS, on the other hand, expects the following:
9748     -1 Undefined
9749      0 Round to 0
9750      1 Round to nearest
9751      2 Round to +inf
9752      3 Round to -inf
9753
9754   To perform the conversion, we do:
9755     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9756   */
9757
9758   MachineFunction &MF = DAG.getMachineFunction();
9759   const TargetMachine &TM = MF.getTarget();
9760   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9761   unsigned StackAlignment = TFI.getStackAlignment();
9762   EVT VT = Op.getValueType();
9763   DebugLoc DL = Op.getDebugLoc();
9764
9765   // Save FP Control Word to stack slot
9766   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9767   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9768
9769
9770   MachineMemOperand *MMO =
9771    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9772                            MachineMemOperand::MOStore, 2, 2);
9773
9774   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9775   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9776                                           DAG.getVTList(MVT::Other),
9777                                           Ops, 2, MVT::i16, MMO);
9778
9779   // Load FP Control Word from stack slot
9780   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9781                             MachinePointerInfo(), false, false, false, 0);
9782
9783   // Transform as necessary
9784   SDValue CWD1 =
9785     DAG.getNode(ISD::SRL, DL, MVT::i16,
9786                 DAG.getNode(ISD::AND, DL, MVT::i16,
9787                             CWD, DAG.getConstant(0x800, MVT::i16)),
9788                 DAG.getConstant(11, MVT::i8));
9789   SDValue CWD2 =
9790     DAG.getNode(ISD::SRL, DL, MVT::i16,
9791                 DAG.getNode(ISD::AND, DL, MVT::i16,
9792                             CWD, DAG.getConstant(0x400, MVT::i16)),
9793                 DAG.getConstant(9, MVT::i8));
9794
9795   SDValue RetVal =
9796     DAG.getNode(ISD::AND, DL, MVT::i16,
9797                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9798                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9799                             DAG.getConstant(1, MVT::i16)),
9800                 DAG.getConstant(3, MVT::i16));
9801
9802
9803   return DAG.getNode((VT.getSizeInBits() < 16 ?
9804                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9805 }
9806
9807 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9808   EVT VT = Op.getValueType();
9809   EVT OpVT = VT;
9810   unsigned NumBits = VT.getSizeInBits();
9811   DebugLoc dl = Op.getDebugLoc();
9812
9813   Op = Op.getOperand(0);
9814   if (VT == MVT::i8) {
9815     // Zero extend to i32 since there is not an i8 bsr.
9816     OpVT = MVT::i32;
9817     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9818   }
9819
9820   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9821   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9822   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9823
9824   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9825   SDValue Ops[] = {
9826     Op,
9827     DAG.getConstant(NumBits+NumBits-1, OpVT),
9828     DAG.getConstant(X86::COND_E, MVT::i8),
9829     Op.getValue(1)
9830   };
9831   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9832
9833   // Finally xor with NumBits-1.
9834   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9835
9836   if (VT == MVT::i8)
9837     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9838   return Op;
9839 }
9840
9841 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
9842                                                 SelectionDAG &DAG) const {
9843   EVT VT = Op.getValueType();
9844   EVT OpVT = VT;
9845   unsigned NumBits = VT.getSizeInBits();
9846   DebugLoc dl = Op.getDebugLoc();
9847
9848   Op = Op.getOperand(0);
9849   if (VT == MVT::i8) {
9850     // Zero extend to i32 since there is not an i8 bsr.
9851     OpVT = MVT::i32;
9852     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9853   }
9854
9855   // Issue a bsr (scan bits in reverse).
9856   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9857   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9858
9859   // And xor with NumBits-1.
9860   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9861
9862   if (VT == MVT::i8)
9863     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9864   return Op;
9865 }
9866
9867 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
9868   EVT VT = Op.getValueType();
9869   unsigned NumBits = VT.getSizeInBits();
9870   DebugLoc dl = Op.getDebugLoc();
9871   Op = Op.getOperand(0);
9872
9873   // Issue a bsf (scan bits forward) which also sets EFLAGS.
9874   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
9875   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
9876
9877   // If src is zero (i.e. bsf sets ZF), returns NumBits.
9878   SDValue Ops[] = {
9879     Op,
9880     DAG.getConstant(NumBits, VT),
9881     DAG.getConstant(X86::COND_E, MVT::i8),
9882     Op.getValue(1)
9883   };
9884   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
9885 }
9886
9887 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
9888 // ones, and then concatenate the result back.
9889 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
9890   EVT VT = Op.getValueType();
9891
9892   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
9893          "Unsupported value type for operation");
9894
9895   int NumElems = VT.getVectorNumElements();
9896   DebugLoc dl = Op.getDebugLoc();
9897   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
9898   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
9899
9900   // Extract the LHS vectors
9901   SDValue LHS = Op.getOperand(0);
9902   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
9903   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
9904
9905   // Extract the RHS vectors
9906   SDValue RHS = Op.getOperand(1);
9907   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
9908   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
9909
9910   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9911   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9912
9913   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
9914                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
9915                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
9916 }
9917
9918 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
9919   assert(Op.getValueType().getSizeInBits() == 256 &&
9920          Op.getValueType().isInteger() &&
9921          "Only handle AVX 256-bit vector integer operation");
9922   return Lower256IntArith(Op, DAG);
9923 }
9924
9925 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
9926   assert(Op.getValueType().getSizeInBits() == 256 &&
9927          Op.getValueType().isInteger() &&
9928          "Only handle AVX 256-bit vector integer operation");
9929   return Lower256IntArith(Op, DAG);
9930 }
9931
9932 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
9933   EVT VT = Op.getValueType();
9934
9935   // Decompose 256-bit ops into smaller 128-bit ops.
9936   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
9937     return Lower256IntArith(Op, DAG);
9938
9939   DebugLoc dl = Op.getDebugLoc();
9940
9941   SDValue A = Op.getOperand(0);
9942   SDValue B = Op.getOperand(1);
9943
9944   if (VT == MVT::v4i64) {
9945     assert(Subtarget->hasAVX2() && "Lowering v4i64 multiply requires AVX2");
9946
9947     //  ulong2 Ahi = __builtin_ia32_psrlqi256( a, 32);
9948     //  ulong2 Bhi = __builtin_ia32_psrlqi256( b, 32);
9949     //  ulong2 AloBlo = __builtin_ia32_pmuludq256( a, b );
9950     //  ulong2 AloBhi = __builtin_ia32_pmuludq256( a, Bhi );
9951     //  ulong2 AhiBlo = __builtin_ia32_pmuludq256( Ahi, b );
9952     //
9953     //  AloBhi = __builtin_ia32_psllqi256( AloBhi, 32 );
9954     //  AhiBlo = __builtin_ia32_psllqi256( AhiBlo, 32 );
9955     //  return AloBlo + AloBhi + AhiBlo;
9956
9957     SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9958                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9959                          A, DAG.getConstant(32, MVT::i32));
9960     SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9961                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9962                          B, DAG.getConstant(32, MVT::i32));
9963     SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9964                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9965                          A, B);
9966     SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9967                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9968                          A, Bhi);
9969     SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9970                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9971                          Ahi, B);
9972     AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9973                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9974                          AloBhi, DAG.getConstant(32, MVT::i32));
9975     AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9976                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9977                          AhiBlo, DAG.getConstant(32, MVT::i32));
9978     SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
9979     Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
9980     return Res;
9981   }
9982
9983   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
9984
9985   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
9986   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
9987   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
9988   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
9989   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
9990   //
9991   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
9992   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
9993   //  return AloBlo + AloBhi + AhiBlo;
9994
9995   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9996                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9997                        A, DAG.getConstant(32, MVT::i32));
9998   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9999                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10000                        B, DAG.getConstant(32, MVT::i32));
10001   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10002                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10003                        A, B);
10004   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10005                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10006                        A, Bhi);
10007   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10008                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10009                        Ahi, B);
10010   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10011                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10012                        AloBhi, DAG.getConstant(32, MVT::i32));
10013   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10014                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10015                        AhiBlo, DAG.getConstant(32, MVT::i32));
10016   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10017   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10018   return Res;
10019 }
10020
10021 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10022
10023   EVT VT = Op.getValueType();
10024   DebugLoc dl = Op.getDebugLoc();
10025   SDValue R = Op.getOperand(0);
10026   SDValue Amt = Op.getOperand(1);
10027   LLVMContext *Context = DAG.getContext();
10028
10029   if (!Subtarget->hasSSE2())
10030     return SDValue();
10031
10032   // Optimize shl/srl/sra with constant shift amount.
10033   if (isSplatVector(Amt.getNode())) {
10034     SDValue SclrAmt = Amt->getOperand(0);
10035     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10036       uint64_t ShiftAmt = C->getZExtValue();
10037
10038       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SHL) {
10039         // Make a large shift.
10040         SDValue SHL =
10041           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10042                       DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10043                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10044         // Zero out the rightmost bits.
10045         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10046                                                        MVT::i8));
10047         return DAG.getNode(ISD::AND, dl, VT, SHL,
10048                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10049       }
10050
10051       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SHL)
10052        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10053                      DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10054                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10055
10056       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SHL)
10057        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10058                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10059                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10060
10061       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SHL)
10062        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10063                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10064                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10065
10066       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRL) {
10067         // Make a large shift.
10068         SDValue SRL =
10069           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10070                       DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10071                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10072         // Zero out the leftmost bits.
10073         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10074                                                        MVT::i8));
10075         return DAG.getNode(ISD::AND, dl, VT, SRL,
10076                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10077       }
10078
10079       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SRL)
10080        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10081                      DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10082                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10083
10084       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRL)
10085        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10086                      DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
10087                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10088
10089       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRL)
10090        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10091                      DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10092                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10093
10094       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRA)
10095        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10096                      DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10097                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10098
10099       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRA)
10100        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10101                      DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10102                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10103
10104       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRA) {
10105         if (ShiftAmt == 7) {
10106           // R s>> 7  ===  R s< 0
10107           SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
10108           return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10109         }
10110
10111         // R s>> a === ((R u>> a) ^ m) - m
10112         SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10113         SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10114                                                        MVT::i8));
10115         SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10116         Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10117         Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10118         return Res;
10119       }
10120
10121       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10122         if (Op.getOpcode() == ISD::SHL) {
10123           // Make a large shift.
10124           SDValue SHL =
10125             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10126                         DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
10127                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10128           // Zero out the rightmost bits.
10129           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10130                                                          MVT::i8));
10131           return DAG.getNode(ISD::AND, dl, VT, SHL,
10132                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10133         }
10134         if (Op.getOpcode() == ISD::SRL) {
10135           // Make a large shift.
10136           SDValue SRL =
10137             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10138                         DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
10139                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10140           // Zero out the leftmost bits.
10141           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10142                                                          MVT::i8));
10143           return DAG.getNode(ISD::AND, dl, VT, SRL,
10144                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10145         }
10146         if (Op.getOpcode() == ISD::SRA) {
10147           if (ShiftAmt == 7) {
10148             // R s>> 7  ===  R s< 0
10149             SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
10150             return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10151           }
10152
10153           // R s>> a === ((R u>> a) ^ m) - m
10154           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10155           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10156                                                          MVT::i8));
10157           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10158           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10159           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10160           return Res;
10161         }
10162       }
10163     }
10164   }
10165
10166   // Lower SHL with variable shift amount.
10167   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10168     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10169                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10170                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
10171
10172     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
10173
10174     std::vector<Constant*> CV(4, CI);
10175     Constant *C = ConstantVector::get(CV);
10176     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10177     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10178                                  MachinePointerInfo::getConstantPool(),
10179                                  false, false, false, 16);
10180
10181     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10182     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10183     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10184     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10185   }
10186   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10187     assert((Subtarget->hasSSE2() || Subtarget->hasAVX()) &&
10188             "Need SSE2 for pslli/pcmpeq.");
10189
10190     // a = a << 5;
10191     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10192                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10193                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
10194
10195     // Turn 'a' into a mask suitable for VSELECT
10196     SDValue VSelM = DAG.getConstant(0x80, VT);
10197     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10198     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10199                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10200                         OpVSel, VSelM);
10201
10202     SDValue CM1 = DAG.getConstant(0x0f, VT);
10203     SDValue CM2 = DAG.getConstant(0x3f, VT);
10204
10205     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10206     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10207     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10208                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10209                     DAG.getConstant(4, MVT::i32));
10210     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10211
10212     // a += a
10213     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10214     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10215     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10216                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10217                         OpVSel, VSelM);
10218
10219     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10220     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10221     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10222                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10223                     DAG.getConstant(2, MVT::i32));
10224     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10225
10226     // a += a
10227     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10228     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10229     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10230                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10231                         OpVSel, VSelM);
10232
10233     // return VSELECT(r, r+r, a);
10234     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10235                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10236     return R;
10237   }
10238
10239   // Decompose 256-bit shifts into smaller 128-bit shifts.
10240   if (VT.getSizeInBits() == 256) {
10241     int NumElems = VT.getVectorNumElements();
10242     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10243     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10244
10245     // Extract the two vectors
10246     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
10247     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
10248                                      DAG, dl);
10249
10250     // Recreate the shift amount vectors
10251     SDValue Amt1, Amt2;
10252     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10253       // Constant shift amount
10254       SmallVector<SDValue, 4> Amt1Csts;
10255       SmallVector<SDValue, 4> Amt2Csts;
10256       for (int i = 0; i < NumElems/2; ++i)
10257         Amt1Csts.push_back(Amt->getOperand(i));
10258       for (int i = NumElems/2; i < NumElems; ++i)
10259         Amt2Csts.push_back(Amt->getOperand(i));
10260
10261       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10262                                  &Amt1Csts[0], NumElems/2);
10263       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10264                                  &Amt2Csts[0], NumElems/2);
10265     } else {
10266       // Variable shift amount
10267       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
10268       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
10269                                  DAG, dl);
10270     }
10271
10272     // Issue new vector shifts for the smaller types
10273     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10274     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10275
10276     // Concatenate the result back
10277     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10278   }
10279
10280   return SDValue();
10281 }
10282
10283 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10284   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10285   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10286   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10287   // has only one use.
10288   SDNode *N = Op.getNode();
10289   SDValue LHS = N->getOperand(0);
10290   SDValue RHS = N->getOperand(1);
10291   unsigned BaseOp = 0;
10292   unsigned Cond = 0;
10293   DebugLoc DL = Op.getDebugLoc();
10294   switch (Op.getOpcode()) {
10295   default: llvm_unreachable("Unknown ovf instruction!");
10296   case ISD::SADDO:
10297     // A subtract of one will be selected as a INC. Note that INC doesn't
10298     // set CF, so we can't do this for UADDO.
10299     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10300       if (C->isOne()) {
10301         BaseOp = X86ISD::INC;
10302         Cond = X86::COND_O;
10303         break;
10304       }
10305     BaseOp = X86ISD::ADD;
10306     Cond = X86::COND_O;
10307     break;
10308   case ISD::UADDO:
10309     BaseOp = X86ISD::ADD;
10310     Cond = X86::COND_B;
10311     break;
10312   case ISD::SSUBO:
10313     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10314     // set CF, so we can't do this for USUBO.
10315     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10316       if (C->isOne()) {
10317         BaseOp = X86ISD::DEC;
10318         Cond = X86::COND_O;
10319         break;
10320       }
10321     BaseOp = X86ISD::SUB;
10322     Cond = X86::COND_O;
10323     break;
10324   case ISD::USUBO:
10325     BaseOp = X86ISD::SUB;
10326     Cond = X86::COND_B;
10327     break;
10328   case ISD::SMULO:
10329     BaseOp = X86ISD::SMUL;
10330     Cond = X86::COND_O;
10331     break;
10332   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10333     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10334                                  MVT::i32);
10335     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10336
10337     SDValue SetCC =
10338       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10339                   DAG.getConstant(X86::COND_O, MVT::i32),
10340                   SDValue(Sum.getNode(), 2));
10341
10342     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10343   }
10344   }
10345
10346   // Also sets EFLAGS.
10347   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10348   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10349
10350   SDValue SetCC =
10351     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10352                 DAG.getConstant(Cond, MVT::i32),
10353                 SDValue(Sum.getNode(), 1));
10354
10355   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10356 }
10357
10358 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10359                                                   SelectionDAG &DAG) const {
10360   DebugLoc dl = Op.getDebugLoc();
10361   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10362   EVT VT = Op.getValueType();
10363
10364   if (Subtarget->hasSSE2() && VT.isVector()) {
10365     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10366                         ExtraVT.getScalarType().getSizeInBits();
10367     SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10368
10369     unsigned SHLIntrinsicsID = 0;
10370     unsigned SRAIntrinsicsID = 0;
10371     switch (VT.getSimpleVT().SimpleTy) {
10372       default:
10373         return SDValue();
10374       case MVT::v4i32:
10375         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_d;
10376         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_d;
10377         break;
10378       case MVT::v8i16:
10379         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_w;
10380         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_w;
10381         break;
10382       case MVT::v8i32:
10383       case MVT::v16i16:
10384         if (!Subtarget->hasAVX())
10385           return SDValue();
10386         if (!Subtarget->hasAVX2()) {
10387           // needs to be split
10388           int NumElems = VT.getVectorNumElements();
10389           SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10390           SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10391
10392           // Extract the LHS vectors
10393           SDValue LHS = Op.getOperand(0);
10394           SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10395           SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10396
10397           MVT EltVT = VT.getVectorElementType().getSimpleVT();
10398           EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10399
10400           EVT ExtraEltVT = ExtraVT.getVectorElementType();
10401           int ExtraNumElems = ExtraVT.getVectorNumElements();
10402           ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10403                                      ExtraNumElems/2);
10404           SDValue Extra = DAG.getValueType(ExtraVT);
10405
10406           LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10407           LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10408
10409           return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10410         }
10411         if (VT == MVT::v8i32) {
10412           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_d;
10413           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_d;
10414         } else {
10415           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_w;
10416           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_w;
10417         }
10418     }
10419
10420     SDValue Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10421                          DAG.getConstant(SHLIntrinsicsID, MVT::i32),
10422                          Op.getOperand(0), ShAmt);
10423
10424     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10425                        DAG.getConstant(SRAIntrinsicsID, MVT::i32),
10426                        Tmp1, ShAmt);
10427   }
10428
10429   return SDValue();
10430 }
10431
10432
10433 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10434   DebugLoc dl = Op.getDebugLoc();
10435
10436   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10437   // There isn't any reason to disable it if the target processor supports it.
10438   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10439     SDValue Chain = Op.getOperand(0);
10440     SDValue Zero = DAG.getConstant(0, MVT::i32);
10441     SDValue Ops[] = {
10442       DAG.getRegister(X86::ESP, MVT::i32), // Base
10443       DAG.getTargetConstant(1, MVT::i8),   // Scale
10444       DAG.getRegister(0, MVT::i32),        // Index
10445       DAG.getTargetConstant(0, MVT::i32),  // Disp
10446       DAG.getRegister(0, MVT::i32),        // Segment.
10447       Zero,
10448       Chain
10449     };
10450     SDNode *Res =
10451       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10452                           array_lengthof(Ops));
10453     return SDValue(Res, 0);
10454   }
10455
10456   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10457   if (!isDev)
10458     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10459
10460   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10461   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10462   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10463   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10464
10465   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10466   if (!Op1 && !Op2 && !Op3 && Op4)
10467     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10468
10469   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10470   if (Op1 && !Op2 && !Op3 && !Op4)
10471     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10472
10473   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10474   //           (MFENCE)>;
10475   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10476 }
10477
10478 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10479                                              SelectionDAG &DAG) const {
10480   DebugLoc dl = Op.getDebugLoc();
10481   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10482     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10483   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10484     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10485
10486   // The only fence that needs an instruction is a sequentially-consistent
10487   // cross-thread fence.
10488   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10489     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10490     // no-sse2). There isn't any reason to disable it if the target processor
10491     // supports it.
10492     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10493       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10494
10495     SDValue Chain = Op.getOperand(0);
10496     SDValue Zero = DAG.getConstant(0, MVT::i32);
10497     SDValue Ops[] = {
10498       DAG.getRegister(X86::ESP, MVT::i32), // Base
10499       DAG.getTargetConstant(1, MVT::i8),   // Scale
10500       DAG.getRegister(0, MVT::i32),        // Index
10501       DAG.getTargetConstant(0, MVT::i32),  // Disp
10502       DAG.getRegister(0, MVT::i32),        // Segment.
10503       Zero,
10504       Chain
10505     };
10506     SDNode *Res =
10507       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10508                          array_lengthof(Ops));
10509     return SDValue(Res, 0);
10510   }
10511
10512   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10513   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10514 }
10515
10516
10517 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10518   EVT T = Op.getValueType();
10519   DebugLoc DL = Op.getDebugLoc();
10520   unsigned Reg = 0;
10521   unsigned size = 0;
10522   switch(T.getSimpleVT().SimpleTy) {
10523   default:
10524     assert(false && "Invalid value type!");
10525   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10526   case MVT::i16: Reg = X86::AX;  size = 2; break;
10527   case MVT::i32: Reg = X86::EAX; size = 4; break;
10528   case MVT::i64:
10529     assert(Subtarget->is64Bit() && "Node not type legal!");
10530     Reg = X86::RAX; size = 8;
10531     break;
10532   }
10533   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10534                                     Op.getOperand(2), SDValue());
10535   SDValue Ops[] = { cpIn.getValue(0),
10536                     Op.getOperand(1),
10537                     Op.getOperand(3),
10538                     DAG.getTargetConstant(size, MVT::i8),
10539                     cpIn.getValue(1) };
10540   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10541   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10542   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10543                                            Ops, 5, T, MMO);
10544   SDValue cpOut =
10545     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10546   return cpOut;
10547 }
10548
10549 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10550                                                  SelectionDAG &DAG) const {
10551   assert(Subtarget->is64Bit() && "Result not type legalized?");
10552   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10553   SDValue TheChain = Op.getOperand(0);
10554   DebugLoc dl = Op.getDebugLoc();
10555   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10556   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10557   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10558                                    rax.getValue(2));
10559   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10560                             DAG.getConstant(32, MVT::i8));
10561   SDValue Ops[] = {
10562     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10563     rdx.getValue(1)
10564   };
10565   return DAG.getMergeValues(Ops, 2, dl);
10566 }
10567
10568 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10569                                             SelectionDAG &DAG) const {
10570   EVT SrcVT = Op.getOperand(0).getValueType();
10571   EVT DstVT = Op.getValueType();
10572   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
10573          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10574   assert((DstVT == MVT::i64 ||
10575           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10576          "Unexpected custom BITCAST");
10577   // i64 <=> MMX conversions are Legal.
10578   if (SrcVT==MVT::i64 && DstVT.isVector())
10579     return Op;
10580   if (DstVT==MVT::i64 && SrcVT.isVector())
10581     return Op;
10582   // MMX <=> MMX conversions are Legal.
10583   if (SrcVT.isVector() && DstVT.isVector())
10584     return Op;
10585   // All other conversions need to be expanded.
10586   return SDValue();
10587 }
10588
10589 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10590   SDNode *Node = Op.getNode();
10591   DebugLoc dl = Node->getDebugLoc();
10592   EVT T = Node->getValueType(0);
10593   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10594                               DAG.getConstant(0, T), Node->getOperand(2));
10595   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10596                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10597                        Node->getOperand(0),
10598                        Node->getOperand(1), negOp,
10599                        cast<AtomicSDNode>(Node)->getSrcValue(),
10600                        cast<AtomicSDNode>(Node)->getAlignment(),
10601                        cast<AtomicSDNode>(Node)->getOrdering(),
10602                        cast<AtomicSDNode>(Node)->getSynchScope());
10603 }
10604
10605 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10606   SDNode *Node = Op.getNode();
10607   DebugLoc dl = Node->getDebugLoc();
10608   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10609
10610   // Convert seq_cst store -> xchg
10611   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10612   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10613   //        (The only way to get a 16-byte store is cmpxchg16b)
10614   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10615   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10616       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10617     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10618                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10619                                  Node->getOperand(0),
10620                                  Node->getOperand(1), Node->getOperand(2),
10621                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10622                                  cast<AtomicSDNode>(Node)->getOrdering(),
10623                                  cast<AtomicSDNode>(Node)->getSynchScope());
10624     return Swap.getValue(1);
10625   }
10626   // Other atomic stores have a simple pattern.
10627   return Op;
10628 }
10629
10630 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10631   EVT VT = Op.getNode()->getValueType(0);
10632
10633   // Let legalize expand this if it isn't a legal type yet.
10634   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10635     return SDValue();
10636
10637   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10638
10639   unsigned Opc;
10640   bool ExtraOp = false;
10641   switch (Op.getOpcode()) {
10642   default: assert(0 && "Invalid code");
10643   case ISD::ADDC: Opc = X86ISD::ADD; break;
10644   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10645   case ISD::SUBC: Opc = X86ISD::SUB; break;
10646   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10647   }
10648
10649   if (!ExtraOp)
10650     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10651                        Op.getOperand(1));
10652   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10653                      Op.getOperand(1), Op.getOperand(2));
10654 }
10655
10656 /// LowerOperation - Provide custom lowering hooks for some operations.
10657 ///
10658 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10659   switch (Op.getOpcode()) {
10660   default: llvm_unreachable("Should not custom lower this!");
10661   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10662   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10663   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10664   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10665   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10666   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10667   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10668   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10669   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10670   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10671   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10672   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10673   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10674   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10675   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10676   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10677   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10678   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10679   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10680   case ISD::SHL_PARTS:
10681   case ISD::SRA_PARTS:
10682   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10683   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10684   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10685   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10686   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10687   case ISD::FABS:               return LowerFABS(Op, DAG);
10688   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10689   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10690   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10691   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10692   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10693   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10694   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10695   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10696   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10697   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10698   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10699   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10700   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10701   case ISD::FRAME_TO_ARGS_OFFSET:
10702                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10703   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10704   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10705   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10706   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10707   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10708   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10709   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10710   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10711   case ISD::MUL:                return LowerMUL(Op, DAG);
10712   case ISD::SRA:
10713   case ISD::SRL:
10714   case ISD::SHL:                return LowerShift(Op, DAG);
10715   case ISD::SADDO:
10716   case ISD::UADDO:
10717   case ISD::SSUBO:
10718   case ISD::USUBO:
10719   case ISD::SMULO:
10720   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10721   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10722   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10723   case ISD::ADDC:
10724   case ISD::ADDE:
10725   case ISD::SUBC:
10726   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10727   case ISD::ADD:                return LowerADD(Op, DAG);
10728   case ISD::SUB:                return LowerSUB(Op, DAG);
10729   }
10730 }
10731
10732 static void ReplaceATOMIC_LOAD(SDNode *Node,
10733                                   SmallVectorImpl<SDValue> &Results,
10734                                   SelectionDAG &DAG) {
10735   DebugLoc dl = Node->getDebugLoc();
10736   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10737
10738   // Convert wide load -> cmpxchg8b/cmpxchg16b
10739   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10740   //        (The only way to get a 16-byte load is cmpxchg16b)
10741   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10742   SDValue Zero = DAG.getConstant(0, VT);
10743   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10744                                Node->getOperand(0),
10745                                Node->getOperand(1), Zero, Zero,
10746                                cast<AtomicSDNode>(Node)->getMemOperand(),
10747                                cast<AtomicSDNode>(Node)->getOrdering(),
10748                                cast<AtomicSDNode>(Node)->getSynchScope());
10749   Results.push_back(Swap.getValue(0));
10750   Results.push_back(Swap.getValue(1));
10751 }
10752
10753 void X86TargetLowering::
10754 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10755                         SelectionDAG &DAG, unsigned NewOp) const {
10756   DebugLoc dl = Node->getDebugLoc();
10757   assert (Node->getValueType(0) == MVT::i64 &&
10758           "Only know how to expand i64 atomics");
10759
10760   SDValue Chain = Node->getOperand(0);
10761   SDValue In1 = Node->getOperand(1);
10762   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10763                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10764   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10765                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10766   SDValue Ops[] = { Chain, In1, In2L, In2H };
10767   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10768   SDValue Result =
10769     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10770                             cast<MemSDNode>(Node)->getMemOperand());
10771   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10772   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10773   Results.push_back(Result.getValue(2));
10774 }
10775
10776 /// ReplaceNodeResults - Replace a node with an illegal result type
10777 /// with a new node built out of custom code.
10778 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10779                                            SmallVectorImpl<SDValue>&Results,
10780                                            SelectionDAG &DAG) const {
10781   DebugLoc dl = N->getDebugLoc();
10782   switch (N->getOpcode()) {
10783   default:
10784     assert(false && "Do not know how to custom type legalize this operation!");
10785     return;
10786   case ISD::SIGN_EXTEND_INREG:
10787   case ISD::ADDC:
10788   case ISD::ADDE:
10789   case ISD::SUBC:
10790   case ISD::SUBE:
10791     // We don't want to expand or promote these.
10792     return;
10793   case ISD::FP_TO_SINT: {
10794     std::pair<SDValue,SDValue> Vals =
10795         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10796     SDValue FIST = Vals.first, StackSlot = Vals.second;
10797     if (FIST.getNode() != 0) {
10798       EVT VT = N->getValueType(0);
10799       // Return a load from the stack slot.
10800       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10801                                     MachinePointerInfo(), 
10802                                     false, false, false, 0));
10803     }
10804     return;
10805   }
10806   case ISD::READCYCLECOUNTER: {
10807     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10808     SDValue TheChain = N->getOperand(0);
10809     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10810     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10811                                      rd.getValue(1));
10812     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10813                                      eax.getValue(2));
10814     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10815     SDValue Ops[] = { eax, edx };
10816     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10817     Results.push_back(edx.getValue(1));
10818     return;
10819   }
10820   case ISD::ATOMIC_CMP_SWAP: {
10821     EVT T = N->getValueType(0);
10822     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10823     bool Regs64bit = T == MVT::i128;
10824     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10825     SDValue cpInL, cpInH;
10826     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10827                         DAG.getConstant(0, HalfT));
10828     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10829                         DAG.getConstant(1, HalfT));
10830     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10831                              Regs64bit ? X86::RAX : X86::EAX,
10832                              cpInL, SDValue());
10833     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10834                              Regs64bit ? X86::RDX : X86::EDX,
10835                              cpInH, cpInL.getValue(1));
10836     SDValue swapInL, swapInH;
10837     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10838                           DAG.getConstant(0, HalfT));
10839     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10840                           DAG.getConstant(1, HalfT));
10841     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10842                                Regs64bit ? X86::RBX : X86::EBX,
10843                                swapInL, cpInH.getValue(1));
10844     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10845                                Regs64bit ? X86::RCX : X86::ECX, 
10846                                swapInH, swapInL.getValue(1));
10847     SDValue Ops[] = { swapInH.getValue(0),
10848                       N->getOperand(1),
10849                       swapInH.getValue(1) };
10850     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10851     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10852     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10853                                   X86ISD::LCMPXCHG8_DAG;
10854     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10855                                              Ops, 3, T, MMO);
10856     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10857                                         Regs64bit ? X86::RAX : X86::EAX,
10858                                         HalfT, Result.getValue(1));
10859     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10860                                         Regs64bit ? X86::RDX : X86::EDX,
10861                                         HalfT, cpOutL.getValue(2));
10862     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10863     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10864     Results.push_back(cpOutH.getValue(1));
10865     return;
10866   }
10867   case ISD::ATOMIC_LOAD_ADD:
10868     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10869     return;
10870   case ISD::ATOMIC_LOAD_AND:
10871     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10872     return;
10873   case ISD::ATOMIC_LOAD_NAND:
10874     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10875     return;
10876   case ISD::ATOMIC_LOAD_OR:
10877     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10878     return;
10879   case ISD::ATOMIC_LOAD_SUB:
10880     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10881     return;
10882   case ISD::ATOMIC_LOAD_XOR:
10883     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10884     return;
10885   case ISD::ATOMIC_SWAP:
10886     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10887     return;
10888   case ISD::ATOMIC_LOAD:
10889     ReplaceATOMIC_LOAD(N, Results, DAG);
10890   }
10891 }
10892
10893 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10894   switch (Opcode) {
10895   default: return NULL;
10896   case X86ISD::BSF:                return "X86ISD::BSF";
10897   case X86ISD::BSR:                return "X86ISD::BSR";
10898   case X86ISD::SHLD:               return "X86ISD::SHLD";
10899   case X86ISD::SHRD:               return "X86ISD::SHRD";
10900   case X86ISD::FAND:               return "X86ISD::FAND";
10901   case X86ISD::FOR:                return "X86ISD::FOR";
10902   case X86ISD::FXOR:               return "X86ISD::FXOR";
10903   case X86ISD::FSRL:               return "X86ISD::FSRL";
10904   case X86ISD::FILD:               return "X86ISD::FILD";
10905   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10906   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10907   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10908   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10909   case X86ISD::FLD:                return "X86ISD::FLD";
10910   case X86ISD::FST:                return "X86ISD::FST";
10911   case X86ISD::CALL:               return "X86ISD::CALL";
10912   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10913   case X86ISD::BT:                 return "X86ISD::BT";
10914   case X86ISD::CMP:                return "X86ISD::CMP";
10915   case X86ISD::COMI:               return "X86ISD::COMI";
10916   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10917   case X86ISD::SETCC:              return "X86ISD::SETCC";
10918   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10919   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10920   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10921   case X86ISD::CMOV:               return "X86ISD::CMOV";
10922   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10923   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10924   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10925   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10926   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10927   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10928   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10929   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10930   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10931   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10932   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10933   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10934   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10935   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10936   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
10937   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
10938   case X86ISD::HADD:               return "X86ISD::HADD";
10939   case X86ISD::HSUB:               return "X86ISD::HSUB";
10940   case X86ISD::FHADD:              return "X86ISD::FHADD";
10941   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
10942   case X86ISD::FMAX:               return "X86ISD::FMAX";
10943   case X86ISD::FMIN:               return "X86ISD::FMIN";
10944   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10945   case X86ISD::FRCP:               return "X86ISD::FRCP";
10946   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10947   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10948   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10949   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10950   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10951   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10952   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10953   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10954   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
10955   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
10956   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
10957   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
10958   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
10959   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
10960   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
10961   case X86ISD::VSHL:               return "X86ISD::VSHL";
10962   case X86ISD::VSRL:               return "X86ISD::VSRL";
10963   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
10964   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
10965   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
10966   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
10967   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
10968   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
10969   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
10970   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
10971   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
10972   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
10973   case X86ISD::ADD:                return "X86ISD::ADD";
10974   case X86ISD::SUB:                return "X86ISD::SUB";
10975   case X86ISD::ADC:                return "X86ISD::ADC";
10976   case X86ISD::SBB:                return "X86ISD::SBB";
10977   case X86ISD::SMUL:               return "X86ISD::SMUL";
10978   case X86ISD::UMUL:               return "X86ISD::UMUL";
10979   case X86ISD::INC:                return "X86ISD::INC";
10980   case X86ISD::DEC:                return "X86ISD::DEC";
10981   case X86ISD::OR:                 return "X86ISD::OR";
10982   case X86ISD::XOR:                return "X86ISD::XOR";
10983   case X86ISD::AND:                return "X86ISD::AND";
10984   case X86ISD::ANDN:               return "X86ISD::ANDN";
10985   case X86ISD::BLSI:               return "X86ISD::BLSI";
10986   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
10987   case X86ISD::BLSR:               return "X86ISD::BLSR";
10988   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
10989   case X86ISD::PTEST:              return "X86ISD::PTEST";
10990   case X86ISD::TESTP:              return "X86ISD::TESTP";
10991   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
10992   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
10993   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
10994   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
10995   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
10996   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
10997   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
10998   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
10999   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
11000   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
11001   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
11002   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11003   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11004   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11005   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11006   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
11007   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
11008   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11009   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11010   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11011   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11012   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11013   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11014   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11015   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11016   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11017   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11018   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11019   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11020   }
11021 }
11022
11023 // isLegalAddressingMode - Return true if the addressing mode represented
11024 // by AM is legal for this target, for a load/store of the specified type.
11025 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11026                                               Type *Ty) const {
11027   // X86 supports extremely general addressing modes.
11028   CodeModel::Model M = getTargetMachine().getCodeModel();
11029   Reloc::Model R = getTargetMachine().getRelocationModel();
11030
11031   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11032   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11033     return false;
11034
11035   if (AM.BaseGV) {
11036     unsigned GVFlags =
11037       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11038
11039     // If a reference to this global requires an extra load, we can't fold it.
11040     if (isGlobalStubReference(GVFlags))
11041       return false;
11042
11043     // If BaseGV requires a register for the PIC base, we cannot also have a
11044     // BaseReg specified.
11045     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11046       return false;
11047
11048     // If lower 4G is not available, then we must use rip-relative addressing.
11049     if ((M != CodeModel::Small || R != Reloc::Static) &&
11050         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11051       return false;
11052   }
11053
11054   switch (AM.Scale) {
11055   case 0:
11056   case 1:
11057   case 2:
11058   case 4:
11059   case 8:
11060     // These scales always work.
11061     break;
11062   case 3:
11063   case 5:
11064   case 9:
11065     // These scales are formed with basereg+scalereg.  Only accept if there is
11066     // no basereg yet.
11067     if (AM.HasBaseReg)
11068       return false;
11069     break;
11070   default:  // Other stuff never works.
11071     return false;
11072   }
11073
11074   return true;
11075 }
11076
11077
11078 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11079   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11080     return false;
11081   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11082   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11083   if (NumBits1 <= NumBits2)
11084     return false;
11085   return true;
11086 }
11087
11088 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11089   if (!VT1.isInteger() || !VT2.isInteger())
11090     return false;
11091   unsigned NumBits1 = VT1.getSizeInBits();
11092   unsigned NumBits2 = VT2.getSizeInBits();
11093   if (NumBits1 <= NumBits2)
11094     return false;
11095   return true;
11096 }
11097
11098 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11099   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11100   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11101 }
11102
11103 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11104   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11105   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11106 }
11107
11108 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11109   // i16 instructions are longer (0x66 prefix) and potentially slower.
11110   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11111 }
11112
11113 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11114 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11115 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11116 /// are assumed to be legal.
11117 bool
11118 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11119                                       EVT VT) const {
11120   // Very little shuffling can be done for 64-bit vectors right now.
11121   if (VT.getSizeInBits() == 64)
11122     return false;
11123
11124   // FIXME: pshufb, blends, shifts.
11125   return (VT.getVectorNumElements() == 2 ||
11126           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11127           isMOVLMask(M, VT) ||
11128           isSHUFPMask(M, VT) ||
11129           isPSHUFDMask(M, VT) ||
11130           isPSHUFHWMask(M, VT) ||
11131           isPSHUFLWMask(M, VT) ||
11132           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
11133           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11134           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11135           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11136           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11137 }
11138
11139 bool
11140 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11141                                           EVT VT) const {
11142   unsigned NumElts = VT.getVectorNumElements();
11143   // FIXME: This collection of masks seems suspect.
11144   if (NumElts == 2)
11145     return true;
11146   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11147     return (isMOVLMask(Mask, VT)  ||
11148             isCommutedMOVLMask(Mask, VT, true) ||
11149             isSHUFPMask(Mask, VT) ||
11150             isSHUFPMask(Mask, VT, /* Commuted */ true));
11151   }
11152   return false;
11153 }
11154
11155 //===----------------------------------------------------------------------===//
11156 //                           X86 Scheduler Hooks
11157 //===----------------------------------------------------------------------===//
11158
11159 // private utility function
11160 MachineBasicBlock *
11161 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11162                                                        MachineBasicBlock *MBB,
11163                                                        unsigned regOpc,
11164                                                        unsigned immOpc,
11165                                                        unsigned LoadOpc,
11166                                                        unsigned CXchgOpc,
11167                                                        unsigned notOpc,
11168                                                        unsigned EAXreg,
11169                                                        TargetRegisterClass *RC,
11170                                                        bool invSrc) const {
11171   // For the atomic bitwise operator, we generate
11172   //   thisMBB:
11173   //   newMBB:
11174   //     ld  t1 = [bitinstr.addr]
11175   //     op  t2 = t1, [bitinstr.val]
11176   //     mov EAX = t1
11177   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11178   //     bz  newMBB
11179   //     fallthrough -->nextMBB
11180   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11181   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11182   MachineFunction::iterator MBBIter = MBB;
11183   ++MBBIter;
11184
11185   /// First build the CFG
11186   MachineFunction *F = MBB->getParent();
11187   MachineBasicBlock *thisMBB = MBB;
11188   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11189   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11190   F->insert(MBBIter, newMBB);
11191   F->insert(MBBIter, nextMBB);
11192
11193   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11194   nextMBB->splice(nextMBB->begin(), thisMBB,
11195                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11196                   thisMBB->end());
11197   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11198
11199   // Update thisMBB to fall through to newMBB
11200   thisMBB->addSuccessor(newMBB);
11201
11202   // newMBB jumps to itself and fall through to nextMBB
11203   newMBB->addSuccessor(nextMBB);
11204   newMBB->addSuccessor(newMBB);
11205
11206   // Insert instructions into newMBB based on incoming instruction
11207   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11208          "unexpected number of operands");
11209   DebugLoc dl = bInstr->getDebugLoc();
11210   MachineOperand& destOper = bInstr->getOperand(0);
11211   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11212   int numArgs = bInstr->getNumOperands() - 1;
11213   for (int i=0; i < numArgs; ++i)
11214     argOpers[i] = &bInstr->getOperand(i+1);
11215
11216   // x86 address has 4 operands: base, index, scale, and displacement
11217   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11218   int valArgIndx = lastAddrIndx + 1;
11219
11220   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11221   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11222   for (int i=0; i <= lastAddrIndx; ++i)
11223     (*MIB).addOperand(*argOpers[i]);
11224
11225   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
11226   if (invSrc) {
11227     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
11228   }
11229   else
11230     tt = t1;
11231
11232   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11233   assert((argOpers[valArgIndx]->isReg() ||
11234           argOpers[valArgIndx]->isImm()) &&
11235          "invalid operand");
11236   if (argOpers[valArgIndx]->isReg())
11237     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11238   else
11239     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11240   MIB.addReg(tt);
11241   (*MIB).addOperand(*argOpers[valArgIndx]);
11242
11243   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11244   MIB.addReg(t1);
11245
11246   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11247   for (int i=0; i <= lastAddrIndx; ++i)
11248     (*MIB).addOperand(*argOpers[i]);
11249   MIB.addReg(t2);
11250   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11251   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11252                     bInstr->memoperands_end());
11253
11254   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11255   MIB.addReg(EAXreg);
11256
11257   // insert branch
11258   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11259
11260   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11261   return nextMBB;
11262 }
11263
11264 // private utility function:  64 bit atomics on 32 bit host.
11265 MachineBasicBlock *
11266 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11267                                                        MachineBasicBlock *MBB,
11268                                                        unsigned regOpcL,
11269                                                        unsigned regOpcH,
11270                                                        unsigned immOpcL,
11271                                                        unsigned immOpcH,
11272                                                        bool invSrc) const {
11273   // For the atomic bitwise operator, we generate
11274   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11275   //     ld t1,t2 = [bitinstr.addr]
11276   //   newMBB:
11277   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11278   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11279   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11280   //     mov ECX, EBX <- t5, t6
11281   //     mov EAX, EDX <- t1, t2
11282   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11283   //     mov t3, t4 <- EAX, EDX
11284   //     bz  newMBB
11285   //     result in out1, out2
11286   //     fallthrough -->nextMBB
11287
11288   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11289   const unsigned LoadOpc = X86::MOV32rm;
11290   const unsigned NotOpc = X86::NOT32r;
11291   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11292   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11293   MachineFunction::iterator MBBIter = MBB;
11294   ++MBBIter;
11295
11296   /// First build the CFG
11297   MachineFunction *F = MBB->getParent();
11298   MachineBasicBlock *thisMBB = MBB;
11299   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11300   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11301   F->insert(MBBIter, newMBB);
11302   F->insert(MBBIter, nextMBB);
11303
11304   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11305   nextMBB->splice(nextMBB->begin(), thisMBB,
11306                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11307                   thisMBB->end());
11308   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11309
11310   // Update thisMBB to fall through to newMBB
11311   thisMBB->addSuccessor(newMBB);
11312
11313   // newMBB jumps to itself and fall through to nextMBB
11314   newMBB->addSuccessor(nextMBB);
11315   newMBB->addSuccessor(newMBB);
11316
11317   DebugLoc dl = bInstr->getDebugLoc();
11318   // Insert instructions into newMBB based on incoming instruction
11319   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11320   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11321          "unexpected number of operands");
11322   MachineOperand& dest1Oper = bInstr->getOperand(0);
11323   MachineOperand& dest2Oper = bInstr->getOperand(1);
11324   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11325   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11326     argOpers[i] = &bInstr->getOperand(i+2);
11327
11328     // We use some of the operands multiple times, so conservatively just
11329     // clear any kill flags that might be present.
11330     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11331       argOpers[i]->setIsKill(false);
11332   }
11333
11334   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11335   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11336
11337   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11338   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11339   for (int i=0; i <= lastAddrIndx; ++i)
11340     (*MIB).addOperand(*argOpers[i]);
11341   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11342   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11343   // add 4 to displacement.
11344   for (int i=0; i <= lastAddrIndx-2; ++i)
11345     (*MIB).addOperand(*argOpers[i]);
11346   MachineOperand newOp3 = *(argOpers[3]);
11347   if (newOp3.isImm())
11348     newOp3.setImm(newOp3.getImm()+4);
11349   else
11350     newOp3.setOffset(newOp3.getOffset()+4);
11351   (*MIB).addOperand(newOp3);
11352   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11353
11354   // t3/4 are defined later, at the bottom of the loop
11355   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11356   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11357   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11358     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11359   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11360     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11361
11362   // The subsequent operations should be using the destination registers of
11363   //the PHI instructions.
11364   if (invSrc) {
11365     t1 = F->getRegInfo().createVirtualRegister(RC);
11366     t2 = F->getRegInfo().createVirtualRegister(RC);
11367     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11368     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11369   } else {
11370     t1 = dest1Oper.getReg();
11371     t2 = dest2Oper.getReg();
11372   }
11373
11374   int valArgIndx = lastAddrIndx + 1;
11375   assert((argOpers[valArgIndx]->isReg() ||
11376           argOpers[valArgIndx]->isImm()) &&
11377          "invalid operand");
11378   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11379   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11380   if (argOpers[valArgIndx]->isReg())
11381     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11382   else
11383     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11384   if (regOpcL != X86::MOV32rr)
11385     MIB.addReg(t1);
11386   (*MIB).addOperand(*argOpers[valArgIndx]);
11387   assert(argOpers[valArgIndx + 1]->isReg() ==
11388          argOpers[valArgIndx]->isReg());
11389   assert(argOpers[valArgIndx + 1]->isImm() ==
11390          argOpers[valArgIndx]->isImm());
11391   if (argOpers[valArgIndx + 1]->isReg())
11392     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11393   else
11394     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11395   if (regOpcH != X86::MOV32rr)
11396     MIB.addReg(t2);
11397   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11398
11399   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11400   MIB.addReg(t1);
11401   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11402   MIB.addReg(t2);
11403
11404   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11405   MIB.addReg(t5);
11406   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11407   MIB.addReg(t6);
11408
11409   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11410   for (int i=0; i <= lastAddrIndx; ++i)
11411     (*MIB).addOperand(*argOpers[i]);
11412
11413   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11414   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11415                     bInstr->memoperands_end());
11416
11417   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11418   MIB.addReg(X86::EAX);
11419   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11420   MIB.addReg(X86::EDX);
11421
11422   // insert branch
11423   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11424
11425   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11426   return nextMBB;
11427 }
11428
11429 // private utility function
11430 MachineBasicBlock *
11431 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11432                                                       MachineBasicBlock *MBB,
11433                                                       unsigned cmovOpc) const {
11434   // For the atomic min/max operator, we generate
11435   //   thisMBB:
11436   //   newMBB:
11437   //     ld t1 = [min/max.addr]
11438   //     mov t2 = [min/max.val]
11439   //     cmp  t1, t2
11440   //     cmov[cond] t2 = t1
11441   //     mov EAX = t1
11442   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11443   //     bz   newMBB
11444   //     fallthrough -->nextMBB
11445   //
11446   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11447   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11448   MachineFunction::iterator MBBIter = MBB;
11449   ++MBBIter;
11450
11451   /// First build the CFG
11452   MachineFunction *F = MBB->getParent();
11453   MachineBasicBlock *thisMBB = MBB;
11454   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11455   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11456   F->insert(MBBIter, newMBB);
11457   F->insert(MBBIter, nextMBB);
11458
11459   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11460   nextMBB->splice(nextMBB->begin(), thisMBB,
11461                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11462                   thisMBB->end());
11463   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11464
11465   // Update thisMBB to fall through to newMBB
11466   thisMBB->addSuccessor(newMBB);
11467
11468   // newMBB jumps to newMBB and fall through to nextMBB
11469   newMBB->addSuccessor(nextMBB);
11470   newMBB->addSuccessor(newMBB);
11471
11472   DebugLoc dl = mInstr->getDebugLoc();
11473   // Insert instructions into newMBB based on incoming instruction
11474   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11475          "unexpected number of operands");
11476   MachineOperand& destOper = mInstr->getOperand(0);
11477   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11478   int numArgs = mInstr->getNumOperands() - 1;
11479   for (int i=0; i < numArgs; ++i)
11480     argOpers[i] = &mInstr->getOperand(i+1);
11481
11482   // x86 address has 4 operands: base, index, scale, and displacement
11483   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11484   int valArgIndx = lastAddrIndx + 1;
11485
11486   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11487   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11488   for (int i=0; i <= lastAddrIndx; ++i)
11489     (*MIB).addOperand(*argOpers[i]);
11490
11491   // We only support register and immediate values
11492   assert((argOpers[valArgIndx]->isReg() ||
11493           argOpers[valArgIndx]->isImm()) &&
11494          "invalid operand");
11495
11496   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11497   if (argOpers[valArgIndx]->isReg())
11498     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11499   else
11500     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11501   (*MIB).addOperand(*argOpers[valArgIndx]);
11502
11503   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11504   MIB.addReg(t1);
11505
11506   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11507   MIB.addReg(t1);
11508   MIB.addReg(t2);
11509
11510   // Generate movc
11511   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11512   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11513   MIB.addReg(t2);
11514   MIB.addReg(t1);
11515
11516   // Cmp and exchange if none has modified the memory location
11517   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11518   for (int i=0; i <= lastAddrIndx; ++i)
11519     (*MIB).addOperand(*argOpers[i]);
11520   MIB.addReg(t3);
11521   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11522   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11523                     mInstr->memoperands_end());
11524
11525   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11526   MIB.addReg(X86::EAX);
11527
11528   // insert branch
11529   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11530
11531   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11532   return nextMBB;
11533 }
11534
11535 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11536 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11537 // in the .td file.
11538 MachineBasicBlock *
11539 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11540                             unsigned numArgs, bool memArg) const {
11541   assert(Subtarget->hasSSE42() &&
11542          "Target must have SSE4.2 or AVX features enabled");
11543
11544   DebugLoc dl = MI->getDebugLoc();
11545   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11546   unsigned Opc;
11547   if (!Subtarget->hasAVX()) {
11548     if (memArg)
11549       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11550     else
11551       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11552   } else {
11553     if (memArg)
11554       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11555     else
11556       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11557   }
11558
11559   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11560   for (unsigned i = 0; i < numArgs; ++i) {
11561     MachineOperand &Op = MI->getOperand(i+1);
11562     if (!(Op.isReg() && Op.isImplicit()))
11563       MIB.addOperand(Op);
11564   }
11565   BuildMI(*BB, MI, dl,
11566     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11567              MI->getOperand(0).getReg())
11568     .addReg(X86::XMM0);
11569
11570   MI->eraseFromParent();
11571   return BB;
11572 }
11573
11574 MachineBasicBlock *
11575 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11576   DebugLoc dl = MI->getDebugLoc();
11577   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11578
11579   // Address into RAX/EAX, other two args into ECX, EDX.
11580   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11581   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11582   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11583   for (int i = 0; i < X86::AddrNumOperands; ++i)
11584     MIB.addOperand(MI->getOperand(i));
11585
11586   unsigned ValOps = X86::AddrNumOperands;
11587   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11588     .addReg(MI->getOperand(ValOps).getReg());
11589   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11590     .addReg(MI->getOperand(ValOps+1).getReg());
11591
11592   // The instruction doesn't actually take any operands though.
11593   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11594
11595   MI->eraseFromParent(); // The pseudo is gone now.
11596   return BB;
11597 }
11598
11599 MachineBasicBlock *
11600 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11601   DebugLoc dl = MI->getDebugLoc();
11602   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11603
11604   // First arg in ECX, the second in EAX.
11605   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11606     .addReg(MI->getOperand(0).getReg());
11607   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11608     .addReg(MI->getOperand(1).getReg());
11609
11610   // The instruction doesn't actually take any operands though.
11611   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11612
11613   MI->eraseFromParent(); // The pseudo is gone now.
11614   return BB;
11615 }
11616
11617 MachineBasicBlock *
11618 X86TargetLowering::EmitVAARG64WithCustomInserter(
11619                    MachineInstr *MI,
11620                    MachineBasicBlock *MBB) const {
11621   // Emit va_arg instruction on X86-64.
11622
11623   // Operands to this pseudo-instruction:
11624   // 0  ) Output        : destination address (reg)
11625   // 1-5) Input         : va_list address (addr, i64mem)
11626   // 6  ) ArgSize       : Size (in bytes) of vararg type
11627   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11628   // 8  ) Align         : Alignment of type
11629   // 9  ) EFLAGS (implicit-def)
11630
11631   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11632   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11633
11634   unsigned DestReg = MI->getOperand(0).getReg();
11635   MachineOperand &Base = MI->getOperand(1);
11636   MachineOperand &Scale = MI->getOperand(2);
11637   MachineOperand &Index = MI->getOperand(3);
11638   MachineOperand &Disp = MI->getOperand(4);
11639   MachineOperand &Segment = MI->getOperand(5);
11640   unsigned ArgSize = MI->getOperand(6).getImm();
11641   unsigned ArgMode = MI->getOperand(7).getImm();
11642   unsigned Align = MI->getOperand(8).getImm();
11643
11644   // Memory Reference
11645   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11646   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11647   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11648
11649   // Machine Information
11650   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11651   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11652   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11653   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11654   DebugLoc DL = MI->getDebugLoc();
11655
11656   // struct va_list {
11657   //   i32   gp_offset
11658   //   i32   fp_offset
11659   //   i64   overflow_area (address)
11660   //   i64   reg_save_area (address)
11661   // }
11662   // sizeof(va_list) = 24
11663   // alignment(va_list) = 8
11664
11665   unsigned TotalNumIntRegs = 6;
11666   unsigned TotalNumXMMRegs = 8;
11667   bool UseGPOffset = (ArgMode == 1);
11668   bool UseFPOffset = (ArgMode == 2);
11669   unsigned MaxOffset = TotalNumIntRegs * 8 +
11670                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11671
11672   /* Align ArgSize to a multiple of 8 */
11673   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11674   bool NeedsAlign = (Align > 8);
11675
11676   MachineBasicBlock *thisMBB = MBB;
11677   MachineBasicBlock *overflowMBB;
11678   MachineBasicBlock *offsetMBB;
11679   MachineBasicBlock *endMBB;
11680
11681   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11682   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11683   unsigned OffsetReg = 0;
11684
11685   if (!UseGPOffset && !UseFPOffset) {
11686     // If we only pull from the overflow region, we don't create a branch.
11687     // We don't need to alter control flow.
11688     OffsetDestReg = 0; // unused
11689     OverflowDestReg = DestReg;
11690
11691     offsetMBB = NULL;
11692     overflowMBB = thisMBB;
11693     endMBB = thisMBB;
11694   } else {
11695     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11696     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11697     // If not, pull from overflow_area. (branch to overflowMBB)
11698     //
11699     //       thisMBB
11700     //         |     .
11701     //         |        .
11702     //     offsetMBB   overflowMBB
11703     //         |        .
11704     //         |     .
11705     //        endMBB
11706
11707     // Registers for the PHI in endMBB
11708     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11709     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11710
11711     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11712     MachineFunction *MF = MBB->getParent();
11713     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11714     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11715     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11716
11717     MachineFunction::iterator MBBIter = MBB;
11718     ++MBBIter;
11719
11720     // Insert the new basic blocks
11721     MF->insert(MBBIter, offsetMBB);
11722     MF->insert(MBBIter, overflowMBB);
11723     MF->insert(MBBIter, endMBB);
11724
11725     // Transfer the remainder of MBB and its successor edges to endMBB.
11726     endMBB->splice(endMBB->begin(), thisMBB,
11727                     llvm::next(MachineBasicBlock::iterator(MI)),
11728                     thisMBB->end());
11729     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11730
11731     // Make offsetMBB and overflowMBB successors of thisMBB
11732     thisMBB->addSuccessor(offsetMBB);
11733     thisMBB->addSuccessor(overflowMBB);
11734
11735     // endMBB is a successor of both offsetMBB and overflowMBB
11736     offsetMBB->addSuccessor(endMBB);
11737     overflowMBB->addSuccessor(endMBB);
11738
11739     // Load the offset value into a register
11740     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11741     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11742       .addOperand(Base)
11743       .addOperand(Scale)
11744       .addOperand(Index)
11745       .addDisp(Disp, UseFPOffset ? 4 : 0)
11746       .addOperand(Segment)
11747       .setMemRefs(MMOBegin, MMOEnd);
11748
11749     // Check if there is enough room left to pull this argument.
11750     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11751       .addReg(OffsetReg)
11752       .addImm(MaxOffset + 8 - ArgSizeA8);
11753
11754     // Branch to "overflowMBB" if offset >= max
11755     // Fall through to "offsetMBB" otherwise
11756     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11757       .addMBB(overflowMBB);
11758   }
11759
11760   // In offsetMBB, emit code to use the reg_save_area.
11761   if (offsetMBB) {
11762     assert(OffsetReg != 0);
11763
11764     // Read the reg_save_area address.
11765     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11766     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11767       .addOperand(Base)
11768       .addOperand(Scale)
11769       .addOperand(Index)
11770       .addDisp(Disp, 16)
11771       .addOperand(Segment)
11772       .setMemRefs(MMOBegin, MMOEnd);
11773
11774     // Zero-extend the offset
11775     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11776       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11777         .addImm(0)
11778         .addReg(OffsetReg)
11779         .addImm(X86::sub_32bit);
11780
11781     // Add the offset to the reg_save_area to get the final address.
11782     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11783       .addReg(OffsetReg64)
11784       .addReg(RegSaveReg);
11785
11786     // Compute the offset for the next argument
11787     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11788     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11789       .addReg(OffsetReg)
11790       .addImm(UseFPOffset ? 16 : 8);
11791
11792     // Store it back into the va_list.
11793     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11794       .addOperand(Base)
11795       .addOperand(Scale)
11796       .addOperand(Index)
11797       .addDisp(Disp, UseFPOffset ? 4 : 0)
11798       .addOperand(Segment)
11799       .addReg(NextOffsetReg)
11800       .setMemRefs(MMOBegin, MMOEnd);
11801
11802     // Jump to endMBB
11803     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11804       .addMBB(endMBB);
11805   }
11806
11807   //
11808   // Emit code to use overflow area
11809   //
11810
11811   // Load the overflow_area address into a register.
11812   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11813   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11814     .addOperand(Base)
11815     .addOperand(Scale)
11816     .addOperand(Index)
11817     .addDisp(Disp, 8)
11818     .addOperand(Segment)
11819     .setMemRefs(MMOBegin, MMOEnd);
11820
11821   // If we need to align it, do so. Otherwise, just copy the address
11822   // to OverflowDestReg.
11823   if (NeedsAlign) {
11824     // Align the overflow address
11825     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11826     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11827
11828     // aligned_addr = (addr + (align-1)) & ~(align-1)
11829     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11830       .addReg(OverflowAddrReg)
11831       .addImm(Align-1);
11832
11833     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11834       .addReg(TmpReg)
11835       .addImm(~(uint64_t)(Align-1));
11836   } else {
11837     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11838       .addReg(OverflowAddrReg);
11839   }
11840
11841   // Compute the next overflow address after this argument.
11842   // (the overflow address should be kept 8-byte aligned)
11843   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11844   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11845     .addReg(OverflowDestReg)
11846     .addImm(ArgSizeA8);
11847
11848   // Store the new overflow address.
11849   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11850     .addOperand(Base)
11851     .addOperand(Scale)
11852     .addOperand(Index)
11853     .addDisp(Disp, 8)
11854     .addOperand(Segment)
11855     .addReg(NextAddrReg)
11856     .setMemRefs(MMOBegin, MMOEnd);
11857
11858   // If we branched, emit the PHI to the front of endMBB.
11859   if (offsetMBB) {
11860     BuildMI(*endMBB, endMBB->begin(), DL,
11861             TII->get(X86::PHI), DestReg)
11862       .addReg(OffsetDestReg).addMBB(offsetMBB)
11863       .addReg(OverflowDestReg).addMBB(overflowMBB);
11864   }
11865
11866   // Erase the pseudo instruction
11867   MI->eraseFromParent();
11868
11869   return endMBB;
11870 }
11871
11872 MachineBasicBlock *
11873 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11874                                                  MachineInstr *MI,
11875                                                  MachineBasicBlock *MBB) const {
11876   // Emit code to save XMM registers to the stack. The ABI says that the
11877   // number of registers to save is given in %al, so it's theoretically
11878   // possible to do an indirect jump trick to avoid saving all of them,
11879   // however this code takes a simpler approach and just executes all
11880   // of the stores if %al is non-zero. It's less code, and it's probably
11881   // easier on the hardware branch predictor, and stores aren't all that
11882   // expensive anyway.
11883
11884   // Create the new basic blocks. One block contains all the XMM stores,
11885   // and one block is the final destination regardless of whether any
11886   // stores were performed.
11887   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11888   MachineFunction *F = MBB->getParent();
11889   MachineFunction::iterator MBBIter = MBB;
11890   ++MBBIter;
11891   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11892   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11893   F->insert(MBBIter, XMMSaveMBB);
11894   F->insert(MBBIter, EndMBB);
11895
11896   // Transfer the remainder of MBB and its successor edges to EndMBB.
11897   EndMBB->splice(EndMBB->begin(), MBB,
11898                  llvm::next(MachineBasicBlock::iterator(MI)),
11899                  MBB->end());
11900   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11901
11902   // The original block will now fall through to the XMM save block.
11903   MBB->addSuccessor(XMMSaveMBB);
11904   // The XMMSaveMBB will fall through to the end block.
11905   XMMSaveMBB->addSuccessor(EndMBB);
11906
11907   // Now add the instructions.
11908   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11909   DebugLoc DL = MI->getDebugLoc();
11910
11911   unsigned CountReg = MI->getOperand(0).getReg();
11912   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11913   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11914
11915   if (!Subtarget->isTargetWin64()) {
11916     // If %al is 0, branch around the XMM save block.
11917     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11918     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11919     MBB->addSuccessor(EndMBB);
11920   }
11921
11922   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11923   // In the XMM save block, save all the XMM argument registers.
11924   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11925     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11926     MachineMemOperand *MMO =
11927       F->getMachineMemOperand(
11928           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11929         MachineMemOperand::MOStore,
11930         /*Size=*/16, /*Align=*/16);
11931     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11932       .addFrameIndex(RegSaveFrameIndex)
11933       .addImm(/*Scale=*/1)
11934       .addReg(/*IndexReg=*/0)
11935       .addImm(/*Disp=*/Offset)
11936       .addReg(/*Segment=*/0)
11937       .addReg(MI->getOperand(i).getReg())
11938       .addMemOperand(MMO);
11939   }
11940
11941   MI->eraseFromParent();   // The pseudo instruction is gone now.
11942
11943   return EndMBB;
11944 }
11945
11946 MachineBasicBlock *
11947 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
11948                                      MachineBasicBlock *BB) const {
11949   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11950   DebugLoc DL = MI->getDebugLoc();
11951
11952   // To "insert" a SELECT_CC instruction, we actually have to insert the
11953   // diamond control-flow pattern.  The incoming instruction knows the
11954   // destination vreg to set, the condition code register to branch on, the
11955   // true/false values to select between, and a branch opcode to use.
11956   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11957   MachineFunction::iterator It = BB;
11958   ++It;
11959
11960   //  thisMBB:
11961   //  ...
11962   //   TrueVal = ...
11963   //   cmpTY ccX, r1, r2
11964   //   bCC copy1MBB
11965   //   fallthrough --> copy0MBB
11966   MachineBasicBlock *thisMBB = BB;
11967   MachineFunction *F = BB->getParent();
11968   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
11969   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
11970   F->insert(It, copy0MBB);
11971   F->insert(It, sinkMBB);
11972
11973   // If the EFLAGS register isn't dead in the terminator, then claim that it's
11974   // live into the sink and copy blocks.
11975   if (!MI->killsRegister(X86::EFLAGS)) {
11976     copy0MBB->addLiveIn(X86::EFLAGS);
11977     sinkMBB->addLiveIn(X86::EFLAGS);
11978   }
11979
11980   // Transfer the remainder of BB and its successor edges to sinkMBB.
11981   sinkMBB->splice(sinkMBB->begin(), BB,
11982                   llvm::next(MachineBasicBlock::iterator(MI)),
11983                   BB->end());
11984   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
11985
11986   // Add the true and fallthrough blocks as its successors.
11987   BB->addSuccessor(copy0MBB);
11988   BB->addSuccessor(sinkMBB);
11989
11990   // Create the conditional branch instruction.
11991   unsigned Opc =
11992     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
11993   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
11994
11995   //  copy0MBB:
11996   //   %FalseValue = ...
11997   //   # fallthrough to sinkMBB
11998   copy0MBB->addSuccessor(sinkMBB);
11999
12000   //  sinkMBB:
12001   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
12002   //  ...
12003   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12004           TII->get(X86::PHI), MI->getOperand(0).getReg())
12005     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12006     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12007
12008   MI->eraseFromParent();   // The pseudo instruction is gone now.
12009   return sinkMBB;
12010 }
12011
12012 MachineBasicBlock *
12013 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12014                                         bool Is64Bit) const {
12015   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12016   DebugLoc DL = MI->getDebugLoc();
12017   MachineFunction *MF = BB->getParent();
12018   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12019
12020   assert(getTargetMachine().Options.EnableSegmentedStacks);
12021
12022   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12023   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12024
12025   // BB:
12026   //  ... [Till the alloca]
12027   // If stacklet is not large enough, jump to mallocMBB
12028   //
12029   // bumpMBB:
12030   //  Allocate by subtracting from RSP
12031   //  Jump to continueMBB
12032   //
12033   // mallocMBB:
12034   //  Allocate by call to runtime
12035   //
12036   // continueMBB:
12037   //  ...
12038   //  [rest of original BB]
12039   //
12040
12041   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12042   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12043   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12044
12045   MachineRegisterInfo &MRI = MF->getRegInfo();
12046   const TargetRegisterClass *AddrRegClass =
12047     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12048
12049   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12050     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12051     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12052     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12053     sizeVReg = MI->getOperand(1).getReg(),
12054     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12055
12056   MachineFunction::iterator MBBIter = BB;
12057   ++MBBIter;
12058
12059   MF->insert(MBBIter, bumpMBB);
12060   MF->insert(MBBIter, mallocMBB);
12061   MF->insert(MBBIter, continueMBB);
12062
12063   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12064                       (MachineBasicBlock::iterator(MI)), BB->end());
12065   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12066
12067   // Add code to the main basic block to check if the stack limit has been hit,
12068   // and if so, jump to mallocMBB otherwise to bumpMBB.
12069   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12070   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12071     .addReg(tmpSPVReg).addReg(sizeVReg);
12072   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12073     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12074     .addReg(SPLimitVReg);
12075   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12076
12077   // bumpMBB simply decreases the stack pointer, since we know the current
12078   // stacklet has enough space.
12079   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12080     .addReg(SPLimitVReg);
12081   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12082     .addReg(SPLimitVReg);
12083   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12084
12085   // Calls into a routine in libgcc to allocate more space from the heap.
12086   if (Is64Bit) {
12087     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12088       .addReg(sizeVReg);
12089     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12090     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
12091   } else {
12092     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12093       .addImm(12);
12094     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12095     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12096       .addExternalSymbol("__morestack_allocate_stack_space");
12097   }
12098
12099   if (!Is64Bit)
12100     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12101       .addImm(16);
12102
12103   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12104     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12105   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12106
12107   // Set up the CFG correctly.
12108   BB->addSuccessor(bumpMBB);
12109   BB->addSuccessor(mallocMBB);
12110   mallocMBB->addSuccessor(continueMBB);
12111   bumpMBB->addSuccessor(continueMBB);
12112
12113   // Take care of the PHI nodes.
12114   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12115           MI->getOperand(0).getReg())
12116     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12117     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12118
12119   // Delete the original pseudo instruction.
12120   MI->eraseFromParent();
12121
12122   // And we're done.
12123   return continueMBB;
12124 }
12125
12126 MachineBasicBlock *
12127 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12128                                           MachineBasicBlock *BB) const {
12129   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12130   DebugLoc DL = MI->getDebugLoc();
12131
12132   assert(!Subtarget->isTargetEnvMacho());
12133
12134   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12135   // non-trivial part is impdef of ESP.
12136
12137   if (Subtarget->isTargetWin64()) {
12138     if (Subtarget->isTargetCygMing()) {
12139       // ___chkstk(Mingw64):
12140       // Clobbers R10, R11, RAX and EFLAGS.
12141       // Updates RSP.
12142       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12143         .addExternalSymbol("___chkstk")
12144         .addReg(X86::RAX, RegState::Implicit)
12145         .addReg(X86::RSP, RegState::Implicit)
12146         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12147         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12148         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12149     } else {
12150       // __chkstk(MSVCRT): does not update stack pointer.
12151       // Clobbers R10, R11 and EFLAGS.
12152       // FIXME: RAX(allocated size) might be reused and not killed.
12153       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12154         .addExternalSymbol("__chkstk")
12155         .addReg(X86::RAX, RegState::Implicit)
12156         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12157       // RAX has the offset to subtracted from RSP.
12158       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12159         .addReg(X86::RSP)
12160         .addReg(X86::RAX);
12161     }
12162   } else {
12163     const char *StackProbeSymbol =
12164       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12165
12166     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12167       .addExternalSymbol(StackProbeSymbol)
12168       .addReg(X86::EAX, RegState::Implicit)
12169       .addReg(X86::ESP, RegState::Implicit)
12170       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12171       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12172       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12173   }
12174
12175   MI->eraseFromParent();   // The pseudo instruction is gone now.
12176   return BB;
12177 }
12178
12179 MachineBasicBlock *
12180 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12181                                       MachineBasicBlock *BB) const {
12182   // This is pretty easy.  We're taking the value that we received from
12183   // our load from the relocation, sticking it in either RDI (x86-64)
12184   // or EAX and doing an indirect call.  The return value will then
12185   // be in the normal return register.
12186   const X86InstrInfo *TII
12187     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12188   DebugLoc DL = MI->getDebugLoc();
12189   MachineFunction *F = BB->getParent();
12190
12191   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12192   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12193
12194   if (Subtarget->is64Bit()) {
12195     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12196                                       TII->get(X86::MOV64rm), X86::RDI)
12197     .addReg(X86::RIP)
12198     .addImm(0).addReg(0)
12199     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12200                       MI->getOperand(3).getTargetFlags())
12201     .addReg(0);
12202     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12203     addDirectMem(MIB, X86::RDI);
12204   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12205     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12206                                       TII->get(X86::MOV32rm), X86::EAX)
12207     .addReg(0)
12208     .addImm(0).addReg(0)
12209     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12210                       MI->getOperand(3).getTargetFlags())
12211     .addReg(0);
12212     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12213     addDirectMem(MIB, X86::EAX);
12214   } else {
12215     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12216                                       TII->get(X86::MOV32rm), X86::EAX)
12217     .addReg(TII->getGlobalBaseReg(F))
12218     .addImm(0).addReg(0)
12219     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12220                       MI->getOperand(3).getTargetFlags())
12221     .addReg(0);
12222     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12223     addDirectMem(MIB, X86::EAX);
12224   }
12225
12226   MI->eraseFromParent(); // The pseudo instruction is gone now.
12227   return BB;
12228 }
12229
12230 MachineBasicBlock *
12231 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12232                                                MachineBasicBlock *BB) const {
12233   switch (MI->getOpcode()) {
12234   default: assert(0 && "Unexpected instr type to insert");
12235   case X86::TAILJMPd64:
12236   case X86::TAILJMPr64:
12237   case X86::TAILJMPm64:
12238     assert(0 && "TAILJMP64 would not be touched here.");
12239   case X86::TCRETURNdi64:
12240   case X86::TCRETURNri64:
12241   case X86::TCRETURNmi64:
12242     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
12243     // On AMD64, additional defs should be added before register allocation.
12244     if (!Subtarget->isTargetWin64()) {
12245       MI->addRegisterDefined(X86::RSI);
12246       MI->addRegisterDefined(X86::RDI);
12247       MI->addRegisterDefined(X86::XMM6);
12248       MI->addRegisterDefined(X86::XMM7);
12249       MI->addRegisterDefined(X86::XMM8);
12250       MI->addRegisterDefined(X86::XMM9);
12251       MI->addRegisterDefined(X86::XMM10);
12252       MI->addRegisterDefined(X86::XMM11);
12253       MI->addRegisterDefined(X86::XMM12);
12254       MI->addRegisterDefined(X86::XMM13);
12255       MI->addRegisterDefined(X86::XMM14);
12256       MI->addRegisterDefined(X86::XMM15);
12257     }
12258     return BB;
12259   case X86::WIN_ALLOCA:
12260     return EmitLoweredWinAlloca(MI, BB);
12261   case X86::SEG_ALLOCA_32:
12262     return EmitLoweredSegAlloca(MI, BB, false);
12263   case X86::SEG_ALLOCA_64:
12264     return EmitLoweredSegAlloca(MI, BB, true);
12265   case X86::TLSCall_32:
12266   case X86::TLSCall_64:
12267     return EmitLoweredTLSCall(MI, BB);
12268   case X86::CMOV_GR8:
12269   case X86::CMOV_FR32:
12270   case X86::CMOV_FR64:
12271   case X86::CMOV_V4F32:
12272   case X86::CMOV_V2F64:
12273   case X86::CMOV_V2I64:
12274   case X86::CMOV_V8F32:
12275   case X86::CMOV_V4F64:
12276   case X86::CMOV_V4I64:
12277   case X86::CMOV_GR16:
12278   case X86::CMOV_GR32:
12279   case X86::CMOV_RFP32:
12280   case X86::CMOV_RFP64:
12281   case X86::CMOV_RFP80:
12282     return EmitLoweredSelect(MI, BB);
12283
12284   case X86::FP32_TO_INT16_IN_MEM:
12285   case X86::FP32_TO_INT32_IN_MEM:
12286   case X86::FP32_TO_INT64_IN_MEM:
12287   case X86::FP64_TO_INT16_IN_MEM:
12288   case X86::FP64_TO_INT32_IN_MEM:
12289   case X86::FP64_TO_INT64_IN_MEM:
12290   case X86::FP80_TO_INT16_IN_MEM:
12291   case X86::FP80_TO_INT32_IN_MEM:
12292   case X86::FP80_TO_INT64_IN_MEM: {
12293     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12294     DebugLoc DL = MI->getDebugLoc();
12295
12296     // Change the floating point control register to use "round towards zero"
12297     // mode when truncating to an integer value.
12298     MachineFunction *F = BB->getParent();
12299     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12300     addFrameReference(BuildMI(*BB, MI, DL,
12301                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12302
12303     // Load the old value of the high byte of the control word...
12304     unsigned OldCW =
12305       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12306     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12307                       CWFrameIdx);
12308
12309     // Set the high part to be round to zero...
12310     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12311       .addImm(0xC7F);
12312
12313     // Reload the modified control word now...
12314     addFrameReference(BuildMI(*BB, MI, DL,
12315                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12316
12317     // Restore the memory image of control word to original value
12318     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12319       .addReg(OldCW);
12320
12321     // Get the X86 opcode to use.
12322     unsigned Opc;
12323     switch (MI->getOpcode()) {
12324     default: llvm_unreachable("illegal opcode!");
12325     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12326     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12327     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12328     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12329     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12330     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12331     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12332     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12333     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12334     }
12335
12336     X86AddressMode AM;
12337     MachineOperand &Op = MI->getOperand(0);
12338     if (Op.isReg()) {
12339       AM.BaseType = X86AddressMode::RegBase;
12340       AM.Base.Reg = Op.getReg();
12341     } else {
12342       AM.BaseType = X86AddressMode::FrameIndexBase;
12343       AM.Base.FrameIndex = Op.getIndex();
12344     }
12345     Op = MI->getOperand(1);
12346     if (Op.isImm())
12347       AM.Scale = Op.getImm();
12348     Op = MI->getOperand(2);
12349     if (Op.isImm())
12350       AM.IndexReg = Op.getImm();
12351     Op = MI->getOperand(3);
12352     if (Op.isGlobal()) {
12353       AM.GV = Op.getGlobal();
12354     } else {
12355       AM.Disp = Op.getImm();
12356     }
12357     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12358                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12359
12360     // Reload the original control word now.
12361     addFrameReference(BuildMI(*BB, MI, DL,
12362                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12363
12364     MI->eraseFromParent();   // The pseudo instruction is gone now.
12365     return BB;
12366   }
12367     // String/text processing lowering.
12368   case X86::PCMPISTRM128REG:
12369   case X86::VPCMPISTRM128REG:
12370     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12371   case X86::PCMPISTRM128MEM:
12372   case X86::VPCMPISTRM128MEM:
12373     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12374   case X86::PCMPESTRM128REG:
12375   case X86::VPCMPESTRM128REG:
12376     return EmitPCMP(MI, BB, 5, false /* in mem */);
12377   case X86::PCMPESTRM128MEM:
12378   case X86::VPCMPESTRM128MEM:
12379     return EmitPCMP(MI, BB, 5, true /* in mem */);
12380
12381     // Thread synchronization.
12382   case X86::MONITOR:
12383     return EmitMonitor(MI, BB);
12384   case X86::MWAIT:
12385     return EmitMwait(MI, BB);
12386
12387     // Atomic Lowering.
12388   case X86::ATOMAND32:
12389     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12390                                                X86::AND32ri, X86::MOV32rm,
12391                                                X86::LCMPXCHG32,
12392                                                X86::NOT32r, X86::EAX,
12393                                                X86::GR32RegisterClass);
12394   case X86::ATOMOR32:
12395     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12396                                                X86::OR32ri, X86::MOV32rm,
12397                                                X86::LCMPXCHG32,
12398                                                X86::NOT32r, X86::EAX,
12399                                                X86::GR32RegisterClass);
12400   case X86::ATOMXOR32:
12401     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12402                                                X86::XOR32ri, X86::MOV32rm,
12403                                                X86::LCMPXCHG32,
12404                                                X86::NOT32r, X86::EAX,
12405                                                X86::GR32RegisterClass);
12406   case X86::ATOMNAND32:
12407     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12408                                                X86::AND32ri, X86::MOV32rm,
12409                                                X86::LCMPXCHG32,
12410                                                X86::NOT32r, X86::EAX,
12411                                                X86::GR32RegisterClass, true);
12412   case X86::ATOMMIN32:
12413     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12414   case X86::ATOMMAX32:
12415     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12416   case X86::ATOMUMIN32:
12417     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12418   case X86::ATOMUMAX32:
12419     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12420
12421   case X86::ATOMAND16:
12422     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12423                                                X86::AND16ri, X86::MOV16rm,
12424                                                X86::LCMPXCHG16,
12425                                                X86::NOT16r, X86::AX,
12426                                                X86::GR16RegisterClass);
12427   case X86::ATOMOR16:
12428     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12429                                                X86::OR16ri, X86::MOV16rm,
12430                                                X86::LCMPXCHG16,
12431                                                X86::NOT16r, X86::AX,
12432                                                X86::GR16RegisterClass);
12433   case X86::ATOMXOR16:
12434     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12435                                                X86::XOR16ri, X86::MOV16rm,
12436                                                X86::LCMPXCHG16,
12437                                                X86::NOT16r, X86::AX,
12438                                                X86::GR16RegisterClass);
12439   case X86::ATOMNAND16:
12440     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12441                                                X86::AND16ri, X86::MOV16rm,
12442                                                X86::LCMPXCHG16,
12443                                                X86::NOT16r, X86::AX,
12444                                                X86::GR16RegisterClass, true);
12445   case X86::ATOMMIN16:
12446     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12447   case X86::ATOMMAX16:
12448     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12449   case X86::ATOMUMIN16:
12450     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12451   case X86::ATOMUMAX16:
12452     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12453
12454   case X86::ATOMAND8:
12455     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12456                                                X86::AND8ri, X86::MOV8rm,
12457                                                X86::LCMPXCHG8,
12458                                                X86::NOT8r, X86::AL,
12459                                                X86::GR8RegisterClass);
12460   case X86::ATOMOR8:
12461     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12462                                                X86::OR8ri, X86::MOV8rm,
12463                                                X86::LCMPXCHG8,
12464                                                X86::NOT8r, X86::AL,
12465                                                X86::GR8RegisterClass);
12466   case X86::ATOMXOR8:
12467     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12468                                                X86::XOR8ri, X86::MOV8rm,
12469                                                X86::LCMPXCHG8,
12470                                                X86::NOT8r, X86::AL,
12471                                                X86::GR8RegisterClass);
12472   case X86::ATOMNAND8:
12473     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12474                                                X86::AND8ri, X86::MOV8rm,
12475                                                X86::LCMPXCHG8,
12476                                                X86::NOT8r, X86::AL,
12477                                                X86::GR8RegisterClass, true);
12478   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12479   // This group is for 64-bit host.
12480   case X86::ATOMAND64:
12481     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12482                                                X86::AND64ri32, X86::MOV64rm,
12483                                                X86::LCMPXCHG64,
12484                                                X86::NOT64r, X86::RAX,
12485                                                X86::GR64RegisterClass);
12486   case X86::ATOMOR64:
12487     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12488                                                X86::OR64ri32, X86::MOV64rm,
12489                                                X86::LCMPXCHG64,
12490                                                X86::NOT64r, X86::RAX,
12491                                                X86::GR64RegisterClass);
12492   case X86::ATOMXOR64:
12493     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12494                                                X86::XOR64ri32, X86::MOV64rm,
12495                                                X86::LCMPXCHG64,
12496                                                X86::NOT64r, X86::RAX,
12497                                                X86::GR64RegisterClass);
12498   case X86::ATOMNAND64:
12499     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12500                                                X86::AND64ri32, X86::MOV64rm,
12501                                                X86::LCMPXCHG64,
12502                                                X86::NOT64r, X86::RAX,
12503                                                X86::GR64RegisterClass, true);
12504   case X86::ATOMMIN64:
12505     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12506   case X86::ATOMMAX64:
12507     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12508   case X86::ATOMUMIN64:
12509     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12510   case X86::ATOMUMAX64:
12511     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12512
12513   // This group does 64-bit operations on a 32-bit host.
12514   case X86::ATOMAND6432:
12515     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12516                                                X86::AND32rr, X86::AND32rr,
12517                                                X86::AND32ri, X86::AND32ri,
12518                                                false);
12519   case X86::ATOMOR6432:
12520     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12521                                                X86::OR32rr, X86::OR32rr,
12522                                                X86::OR32ri, X86::OR32ri,
12523                                                false);
12524   case X86::ATOMXOR6432:
12525     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12526                                                X86::XOR32rr, X86::XOR32rr,
12527                                                X86::XOR32ri, X86::XOR32ri,
12528                                                false);
12529   case X86::ATOMNAND6432:
12530     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12531                                                X86::AND32rr, X86::AND32rr,
12532                                                X86::AND32ri, X86::AND32ri,
12533                                                true);
12534   case X86::ATOMADD6432:
12535     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12536                                                X86::ADD32rr, X86::ADC32rr,
12537                                                X86::ADD32ri, X86::ADC32ri,
12538                                                false);
12539   case X86::ATOMSUB6432:
12540     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12541                                                X86::SUB32rr, X86::SBB32rr,
12542                                                X86::SUB32ri, X86::SBB32ri,
12543                                                false);
12544   case X86::ATOMSWAP6432:
12545     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12546                                                X86::MOV32rr, X86::MOV32rr,
12547                                                X86::MOV32ri, X86::MOV32ri,
12548                                                false);
12549   case X86::VASTART_SAVE_XMM_REGS:
12550     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12551
12552   case X86::VAARG_64:
12553     return EmitVAARG64WithCustomInserter(MI, BB);
12554   }
12555 }
12556
12557 //===----------------------------------------------------------------------===//
12558 //                           X86 Optimization Hooks
12559 //===----------------------------------------------------------------------===//
12560
12561 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12562                                                        const APInt &Mask,
12563                                                        APInt &KnownZero,
12564                                                        APInt &KnownOne,
12565                                                        const SelectionDAG &DAG,
12566                                                        unsigned Depth) const {
12567   unsigned Opc = Op.getOpcode();
12568   assert((Opc >= ISD::BUILTIN_OP_END ||
12569           Opc == ISD::INTRINSIC_WO_CHAIN ||
12570           Opc == ISD::INTRINSIC_W_CHAIN ||
12571           Opc == ISD::INTRINSIC_VOID) &&
12572          "Should use MaskedValueIsZero if you don't know whether Op"
12573          " is a target node!");
12574
12575   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12576   switch (Opc) {
12577   default: break;
12578   case X86ISD::ADD:
12579   case X86ISD::SUB:
12580   case X86ISD::ADC:
12581   case X86ISD::SBB:
12582   case X86ISD::SMUL:
12583   case X86ISD::UMUL:
12584   case X86ISD::INC:
12585   case X86ISD::DEC:
12586   case X86ISD::OR:
12587   case X86ISD::XOR:
12588   case X86ISD::AND:
12589     // These nodes' second result is a boolean.
12590     if (Op.getResNo() == 0)
12591       break;
12592     // Fallthrough
12593   case X86ISD::SETCC:
12594     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12595                                        Mask.getBitWidth() - 1);
12596     break;
12597   case ISD::INTRINSIC_WO_CHAIN: {
12598     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12599     unsigned NumLoBits = 0;
12600     switch (IntId) {
12601     default: break;
12602     case Intrinsic::x86_sse_movmsk_ps:
12603     case Intrinsic::x86_avx_movmsk_ps_256:
12604     case Intrinsic::x86_sse2_movmsk_pd:
12605     case Intrinsic::x86_avx_movmsk_pd_256:
12606     case Intrinsic::x86_mmx_pmovmskb:
12607     case Intrinsic::x86_sse2_pmovmskb_128:
12608     case Intrinsic::x86_avx2_pmovmskb: {
12609       // High bits of movmskp{s|d}, pmovmskb are known zero.
12610       switch (IntId) {
12611         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12612         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12613         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12614         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12615         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12616         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12617         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12618       }
12619       KnownZero = APInt::getHighBitsSet(Mask.getBitWidth(),
12620                                         Mask.getBitWidth() - NumLoBits);
12621       break;
12622     }
12623     }
12624     break;
12625   }
12626   }
12627 }
12628
12629 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12630                                                          unsigned Depth) const {
12631   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12632   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12633     return Op.getValueType().getScalarType().getSizeInBits();
12634
12635   // Fallback case.
12636   return 1;
12637 }
12638
12639 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12640 /// node is a GlobalAddress + offset.
12641 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12642                                        const GlobalValue* &GA,
12643                                        int64_t &Offset) const {
12644   if (N->getOpcode() == X86ISD::Wrapper) {
12645     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12646       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12647       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12648       return true;
12649     }
12650   }
12651   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12652 }
12653
12654 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12655 /// same as extracting the high 128-bit part of 256-bit vector and then
12656 /// inserting the result into the low part of a new 256-bit vector
12657 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12658   EVT VT = SVOp->getValueType(0);
12659   int NumElems = VT.getVectorNumElements();
12660
12661   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12662   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12663     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12664         SVOp->getMaskElt(j) >= 0)
12665       return false;
12666
12667   return true;
12668 }
12669
12670 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12671 /// same as extracting the low 128-bit part of 256-bit vector and then
12672 /// inserting the result into the high part of a new 256-bit vector
12673 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12674   EVT VT = SVOp->getValueType(0);
12675   int NumElems = VT.getVectorNumElements();
12676
12677   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12678   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12679     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12680         SVOp->getMaskElt(j) >= 0)
12681       return false;
12682
12683   return true;
12684 }
12685
12686 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12687 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12688                                         TargetLowering::DAGCombinerInfo &DCI) {
12689   DebugLoc dl = N->getDebugLoc();
12690   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12691   SDValue V1 = SVOp->getOperand(0);
12692   SDValue V2 = SVOp->getOperand(1);
12693   EVT VT = SVOp->getValueType(0);
12694   int NumElems = VT.getVectorNumElements();
12695
12696   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12697       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12698     //
12699     //                   0,0,0,...
12700     //                      |
12701     //    V      UNDEF    BUILD_VECTOR    UNDEF
12702     //     \      /           \           /
12703     //  CONCAT_VECTOR         CONCAT_VECTOR
12704     //         \                  /
12705     //          \                /
12706     //          RESULT: V + zero extended
12707     //
12708     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12709         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12710         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12711       return SDValue();
12712
12713     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12714       return SDValue();
12715
12716     // To match the shuffle mask, the first half of the mask should
12717     // be exactly the first vector, and all the rest a splat with the
12718     // first element of the second one.
12719     for (int i = 0; i < NumElems/2; ++i)
12720       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12721           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12722         return SDValue();
12723
12724     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
12725     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
12726       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
12727       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
12728       SDValue ResNode =
12729         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
12730                                 Ld->getMemoryVT(),
12731                                 Ld->getPointerInfo(),
12732                                 Ld->getAlignment(),
12733                                 false/*isVolatile*/, true/*ReadMem*/,
12734                                 false/*WriteMem*/);
12735       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
12736     } 
12737
12738     // Emit a zeroed vector and insert the desired subvector on its
12739     // first half.
12740     SDValue Zeros = getZeroVector(VT, true /* HasSSE2 */, DAG, dl);
12741     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12742                          DAG.getConstant(0, MVT::i32), DAG, dl);
12743     return DCI.CombineTo(N, InsV);
12744   }
12745
12746   //===--------------------------------------------------------------------===//
12747   // Combine some shuffles into subvector extracts and inserts:
12748   //
12749
12750   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12751   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12752     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12753                                     DAG, dl);
12754     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12755                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12756     return DCI.CombineTo(N, InsV);
12757   }
12758
12759   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12760   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12761     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12762     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12763                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12764     return DCI.CombineTo(N, InsV);
12765   }
12766
12767   return SDValue();
12768 }
12769
12770 /// PerformShuffleCombine - Performs several different shuffle combines.
12771 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12772                                      TargetLowering::DAGCombinerInfo &DCI,
12773                                      const X86Subtarget *Subtarget) {
12774   DebugLoc dl = N->getDebugLoc();
12775   EVT VT = N->getValueType(0);
12776
12777   // Don't create instructions with illegal types after legalize types has run.
12778   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12779   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12780     return SDValue();
12781
12782   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12783   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12784       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12785     return PerformShuffleCombine256(N, DAG, DCI);
12786
12787   // Only handle 128 wide vector from here on.
12788   if (VT.getSizeInBits() != 128)
12789     return SDValue();
12790
12791   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12792   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12793   // consecutive, non-overlapping, and in the right order.
12794   SmallVector<SDValue, 16> Elts;
12795   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12796     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12797
12798   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12799 }
12800
12801 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12802 /// generation and convert it from being a bunch of shuffles and extracts
12803 /// to a simple store and scalar loads to extract the elements.
12804 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12805                                                 const TargetLowering &TLI) {
12806   SDValue InputVector = N->getOperand(0);
12807
12808   // Only operate on vectors of 4 elements, where the alternative shuffling
12809   // gets to be more expensive.
12810   if (InputVector.getValueType() != MVT::v4i32)
12811     return SDValue();
12812
12813   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12814   // single use which is a sign-extend or zero-extend, and all elements are
12815   // used.
12816   SmallVector<SDNode *, 4> Uses;
12817   unsigned ExtractedElements = 0;
12818   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12819        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12820     if (UI.getUse().getResNo() != InputVector.getResNo())
12821       return SDValue();
12822
12823     SDNode *Extract = *UI;
12824     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12825       return SDValue();
12826
12827     if (Extract->getValueType(0) != MVT::i32)
12828       return SDValue();
12829     if (!Extract->hasOneUse())
12830       return SDValue();
12831     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12832         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12833       return SDValue();
12834     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12835       return SDValue();
12836
12837     // Record which element was extracted.
12838     ExtractedElements |=
12839       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12840
12841     Uses.push_back(Extract);
12842   }
12843
12844   // If not all the elements were used, this may not be worthwhile.
12845   if (ExtractedElements != 15)
12846     return SDValue();
12847
12848   // Ok, we've now decided to do the transformation.
12849   DebugLoc dl = InputVector.getDebugLoc();
12850
12851   // Store the value to a temporary stack slot.
12852   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
12853   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
12854                             MachinePointerInfo(), false, false, 0);
12855
12856   // Replace each use (extract) with a load of the appropriate element.
12857   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
12858        UE = Uses.end(); UI != UE; ++UI) {
12859     SDNode *Extract = *UI;
12860
12861     // cOMpute the element's address.
12862     SDValue Idx = Extract->getOperand(1);
12863     unsigned EltSize =
12864         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
12865     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
12866     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
12867
12868     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
12869                                      StackPtr, OffsetVal);
12870
12871     // Load the scalar.
12872     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
12873                                      ScalarAddr, MachinePointerInfo(),
12874                                      false, false, false, 0);
12875
12876     // Replace the exact with the load.
12877     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
12878   }
12879
12880   // The replacement was made in place; don't return anything.
12881   return SDValue();
12882 }
12883
12884 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
12885 /// nodes.
12886 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
12887                                     const X86Subtarget *Subtarget) {
12888   DebugLoc DL = N->getDebugLoc();
12889   SDValue Cond = N->getOperand(0);
12890   // Get the LHS/RHS of the select.
12891   SDValue LHS = N->getOperand(1);
12892   SDValue RHS = N->getOperand(2);
12893   EVT VT = LHS.getValueType();
12894
12895   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
12896   // instructions match the semantics of the common C idiom x<y?x:y but not
12897   // x<=y?x:y, because of how they handle negative zero (which can be
12898   // ignored in unsafe-math mode).
12899   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
12900       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
12901       (Subtarget->hasSSE2() ||
12902        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
12903     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
12904
12905     unsigned Opcode = 0;
12906     // Check for x CC y ? x : y.
12907     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
12908         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
12909       switch (CC) {
12910       default: break;
12911       case ISD::SETULT:
12912         // Converting this to a min would handle NaNs incorrectly, and swapping
12913         // the operands would cause it to handle comparisons between positive
12914         // and negative zero incorrectly.
12915         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12916           if (!DAG.getTarget().Options.UnsafeFPMath &&
12917               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12918             break;
12919           std::swap(LHS, RHS);
12920         }
12921         Opcode = X86ISD::FMIN;
12922         break;
12923       case ISD::SETOLE:
12924         // Converting this to a min would handle comparisons between positive
12925         // and negative zero incorrectly.
12926         if (!DAG.getTarget().Options.UnsafeFPMath &&
12927             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12928           break;
12929         Opcode = X86ISD::FMIN;
12930         break;
12931       case ISD::SETULE:
12932         // Converting this to a min would handle both negative zeros and NaNs
12933         // incorrectly, but we can swap the operands to fix both.
12934         std::swap(LHS, RHS);
12935       case ISD::SETOLT:
12936       case ISD::SETLT:
12937       case ISD::SETLE:
12938         Opcode = X86ISD::FMIN;
12939         break;
12940
12941       case ISD::SETOGE:
12942         // Converting this to a max would handle comparisons between positive
12943         // and negative zero incorrectly.
12944         if (!DAG.getTarget().Options.UnsafeFPMath &&
12945             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12946           break;
12947         Opcode = X86ISD::FMAX;
12948         break;
12949       case ISD::SETUGT:
12950         // Converting this to a max would handle NaNs incorrectly, and swapping
12951         // the operands would cause it to handle comparisons between positive
12952         // and negative zero incorrectly.
12953         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12954           if (!DAG.getTarget().Options.UnsafeFPMath &&
12955               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12956             break;
12957           std::swap(LHS, RHS);
12958         }
12959         Opcode = X86ISD::FMAX;
12960         break;
12961       case ISD::SETUGE:
12962         // Converting this to a max would handle both negative zeros and NaNs
12963         // incorrectly, but we can swap the operands to fix both.
12964         std::swap(LHS, RHS);
12965       case ISD::SETOGT:
12966       case ISD::SETGT:
12967       case ISD::SETGE:
12968         Opcode = X86ISD::FMAX;
12969         break;
12970       }
12971     // Check for x CC y ? y : x -- a min/max with reversed arms.
12972     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
12973                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
12974       switch (CC) {
12975       default: break;
12976       case ISD::SETOGE:
12977         // Converting this to a min would handle comparisons between positive
12978         // and negative zero incorrectly, and swapping the operands would
12979         // cause it to handle NaNs incorrectly.
12980         if (!DAG.getTarget().Options.UnsafeFPMath &&
12981             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
12982           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12983             break;
12984           std::swap(LHS, RHS);
12985         }
12986         Opcode = X86ISD::FMIN;
12987         break;
12988       case ISD::SETUGT:
12989         // Converting this to a min would handle NaNs incorrectly.
12990         if (!DAG.getTarget().Options.UnsafeFPMath &&
12991             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
12992           break;
12993         Opcode = X86ISD::FMIN;
12994         break;
12995       case ISD::SETUGE:
12996         // Converting this to a min would handle both negative zeros and NaNs
12997         // incorrectly, but we can swap the operands to fix both.
12998         std::swap(LHS, RHS);
12999       case ISD::SETOGT:
13000       case ISD::SETGT:
13001       case ISD::SETGE:
13002         Opcode = X86ISD::FMIN;
13003         break;
13004
13005       case ISD::SETULT:
13006         // Converting this to a max would handle NaNs incorrectly.
13007         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13008           break;
13009         Opcode = X86ISD::FMAX;
13010         break;
13011       case ISD::SETOLE:
13012         // Converting this to a max would handle comparisons between positive
13013         // and negative zero incorrectly, and swapping the operands would
13014         // cause it to handle NaNs incorrectly.
13015         if (!DAG.getTarget().Options.UnsafeFPMath &&
13016             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13017           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13018             break;
13019           std::swap(LHS, RHS);
13020         }
13021         Opcode = X86ISD::FMAX;
13022         break;
13023       case ISD::SETULE:
13024         // Converting this to a max would handle both negative zeros and NaNs
13025         // incorrectly, but we can swap the operands to fix both.
13026         std::swap(LHS, RHS);
13027       case ISD::SETOLT:
13028       case ISD::SETLT:
13029       case ISD::SETLE:
13030         Opcode = X86ISD::FMAX;
13031         break;
13032       }
13033     }
13034
13035     if (Opcode)
13036       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13037   }
13038
13039   // If this is a select between two integer constants, try to do some
13040   // optimizations.
13041   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13042     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13043       // Don't do this for crazy integer types.
13044       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13045         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13046         // so that TrueC (the true value) is larger than FalseC.
13047         bool NeedsCondInvert = false;
13048
13049         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13050             // Efficiently invertible.
13051             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13052              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13053               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13054           NeedsCondInvert = true;
13055           std::swap(TrueC, FalseC);
13056         }
13057
13058         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13059         if (FalseC->getAPIntValue() == 0 &&
13060             TrueC->getAPIntValue().isPowerOf2()) {
13061           if (NeedsCondInvert) // Invert the condition if needed.
13062             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13063                                DAG.getConstant(1, Cond.getValueType()));
13064
13065           // Zero extend the condition if needed.
13066           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13067
13068           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13069           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13070                              DAG.getConstant(ShAmt, MVT::i8));
13071         }
13072
13073         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13074         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13075           if (NeedsCondInvert) // Invert the condition if needed.
13076             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13077                                DAG.getConstant(1, Cond.getValueType()));
13078
13079           // Zero extend the condition if needed.
13080           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13081                              FalseC->getValueType(0), Cond);
13082           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13083                              SDValue(FalseC, 0));
13084         }
13085
13086         // Optimize cases that will turn into an LEA instruction.  This requires
13087         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13088         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13089           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13090           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13091
13092           bool isFastMultiplier = false;
13093           if (Diff < 10) {
13094             switch ((unsigned char)Diff) {
13095               default: break;
13096               case 1:  // result = add base, cond
13097               case 2:  // result = lea base(    , cond*2)
13098               case 3:  // result = lea base(cond, cond*2)
13099               case 4:  // result = lea base(    , cond*4)
13100               case 5:  // result = lea base(cond, cond*4)
13101               case 8:  // result = lea base(    , cond*8)
13102               case 9:  // result = lea base(cond, cond*8)
13103                 isFastMultiplier = true;
13104                 break;
13105             }
13106           }
13107
13108           if (isFastMultiplier) {
13109             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13110             if (NeedsCondInvert) // Invert the condition if needed.
13111               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13112                                  DAG.getConstant(1, Cond.getValueType()));
13113
13114             // Zero extend the condition if needed.
13115             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13116                                Cond);
13117             // Scale the condition by the difference.
13118             if (Diff != 1)
13119               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13120                                  DAG.getConstant(Diff, Cond.getValueType()));
13121
13122             // Add the base if non-zero.
13123             if (FalseC->getAPIntValue() != 0)
13124               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13125                                  SDValue(FalseC, 0));
13126             return Cond;
13127           }
13128         }
13129       }
13130   }
13131
13132   // Canonicalize max and min:
13133   // (x > y) ? x : y -> (x >= y) ? x : y
13134   // (x < y) ? x : y -> (x <= y) ? x : y
13135   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13136   // the need for an extra compare
13137   // against zero. e.g.
13138   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13139   // subl   %esi, %edi
13140   // testl  %edi, %edi
13141   // movl   $0, %eax
13142   // cmovgl %edi, %eax
13143   // =>
13144   // xorl   %eax, %eax
13145   // subl   %esi, $edi
13146   // cmovsl %eax, %edi
13147   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13148       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13149       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13150     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13151     switch (CC) {
13152     default: break;
13153     case ISD::SETLT:
13154     case ISD::SETGT: {
13155       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13156       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13157                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13158       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13159     }
13160     }
13161   }
13162
13163   return SDValue();
13164 }
13165
13166 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13167 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13168                                   TargetLowering::DAGCombinerInfo &DCI) {
13169   DebugLoc DL = N->getDebugLoc();
13170
13171   // If the flag operand isn't dead, don't touch this CMOV.
13172   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13173     return SDValue();
13174
13175   SDValue FalseOp = N->getOperand(0);
13176   SDValue TrueOp = N->getOperand(1);
13177   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13178   SDValue Cond = N->getOperand(3);
13179   if (CC == X86::COND_E || CC == X86::COND_NE) {
13180     switch (Cond.getOpcode()) {
13181     default: break;
13182     case X86ISD::BSR:
13183     case X86ISD::BSF:
13184       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13185       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13186         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13187     }
13188   }
13189
13190   // If this is a select between two integer constants, try to do some
13191   // optimizations.  Note that the operands are ordered the opposite of SELECT
13192   // operands.
13193   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13194     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13195       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13196       // larger than FalseC (the false value).
13197       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13198         CC = X86::GetOppositeBranchCondition(CC);
13199         std::swap(TrueC, FalseC);
13200       }
13201
13202       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13203       // This is efficient for any integer data type (including i8/i16) and
13204       // shift amount.
13205       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13206         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13207                            DAG.getConstant(CC, MVT::i8), Cond);
13208
13209         // Zero extend the condition if needed.
13210         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13211
13212         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13213         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13214                            DAG.getConstant(ShAmt, MVT::i8));
13215         if (N->getNumValues() == 2)  // Dead flag value?
13216           return DCI.CombineTo(N, Cond, SDValue());
13217         return Cond;
13218       }
13219
13220       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13221       // for any integer data type, including i8/i16.
13222       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13223         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13224                            DAG.getConstant(CC, MVT::i8), Cond);
13225
13226         // Zero extend the condition if needed.
13227         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13228                            FalseC->getValueType(0), Cond);
13229         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13230                            SDValue(FalseC, 0));
13231
13232         if (N->getNumValues() == 2)  // Dead flag value?
13233           return DCI.CombineTo(N, Cond, SDValue());
13234         return Cond;
13235       }
13236
13237       // Optimize cases that will turn into an LEA instruction.  This requires
13238       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13239       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13240         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13241         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13242
13243         bool isFastMultiplier = false;
13244         if (Diff < 10) {
13245           switch ((unsigned char)Diff) {
13246           default: break;
13247           case 1:  // result = add base, cond
13248           case 2:  // result = lea base(    , cond*2)
13249           case 3:  // result = lea base(cond, cond*2)
13250           case 4:  // result = lea base(    , cond*4)
13251           case 5:  // result = lea base(cond, cond*4)
13252           case 8:  // result = lea base(    , cond*8)
13253           case 9:  // result = lea base(cond, cond*8)
13254             isFastMultiplier = true;
13255             break;
13256           }
13257         }
13258
13259         if (isFastMultiplier) {
13260           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13261           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13262                              DAG.getConstant(CC, MVT::i8), Cond);
13263           // Zero extend the condition if needed.
13264           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13265                              Cond);
13266           // Scale the condition by the difference.
13267           if (Diff != 1)
13268             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13269                                DAG.getConstant(Diff, Cond.getValueType()));
13270
13271           // Add the base if non-zero.
13272           if (FalseC->getAPIntValue() != 0)
13273             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13274                                SDValue(FalseC, 0));
13275           if (N->getNumValues() == 2)  // Dead flag value?
13276             return DCI.CombineTo(N, Cond, SDValue());
13277           return Cond;
13278         }
13279       }
13280     }
13281   }
13282   return SDValue();
13283 }
13284
13285
13286 /// PerformMulCombine - Optimize a single multiply with constant into two
13287 /// in order to implement it with two cheaper instructions, e.g.
13288 /// LEA + SHL, LEA + LEA.
13289 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13290                                  TargetLowering::DAGCombinerInfo &DCI) {
13291   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13292     return SDValue();
13293
13294   EVT VT = N->getValueType(0);
13295   if (VT != MVT::i64)
13296     return SDValue();
13297
13298   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13299   if (!C)
13300     return SDValue();
13301   uint64_t MulAmt = C->getZExtValue();
13302   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13303     return SDValue();
13304
13305   uint64_t MulAmt1 = 0;
13306   uint64_t MulAmt2 = 0;
13307   if ((MulAmt % 9) == 0) {
13308     MulAmt1 = 9;
13309     MulAmt2 = MulAmt / 9;
13310   } else if ((MulAmt % 5) == 0) {
13311     MulAmt1 = 5;
13312     MulAmt2 = MulAmt / 5;
13313   } else if ((MulAmt % 3) == 0) {
13314     MulAmt1 = 3;
13315     MulAmt2 = MulAmt / 3;
13316   }
13317   if (MulAmt2 &&
13318       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13319     DebugLoc DL = N->getDebugLoc();
13320
13321     if (isPowerOf2_64(MulAmt2) &&
13322         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13323       // If second multiplifer is pow2, issue it first. We want the multiply by
13324       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13325       // is an add.
13326       std::swap(MulAmt1, MulAmt2);
13327
13328     SDValue NewMul;
13329     if (isPowerOf2_64(MulAmt1))
13330       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13331                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13332     else
13333       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13334                            DAG.getConstant(MulAmt1, VT));
13335
13336     if (isPowerOf2_64(MulAmt2))
13337       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13338                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13339     else
13340       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13341                            DAG.getConstant(MulAmt2, VT));
13342
13343     // Do not add new nodes to DAG combiner worklist.
13344     DCI.CombineTo(N, NewMul, false);
13345   }
13346   return SDValue();
13347 }
13348
13349 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13350   SDValue N0 = N->getOperand(0);
13351   SDValue N1 = N->getOperand(1);
13352   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13353   EVT VT = N0.getValueType();
13354
13355   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13356   // since the result of setcc_c is all zero's or all ones.
13357   if (VT.isInteger() && !VT.isVector() &&
13358       N1C && N0.getOpcode() == ISD::AND &&
13359       N0.getOperand(1).getOpcode() == ISD::Constant) {
13360     SDValue N00 = N0.getOperand(0);
13361     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13362         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13363           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13364          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13365       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13366       APInt ShAmt = N1C->getAPIntValue();
13367       Mask = Mask.shl(ShAmt);
13368       if (Mask != 0)
13369         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13370                            N00, DAG.getConstant(Mask, VT));
13371     }
13372   }
13373
13374
13375   // Hardware support for vector shifts is sparse which makes us scalarize the
13376   // vector operations in many cases. Also, on sandybridge ADD is faster than
13377   // shl.
13378   // (shl V, 1) -> add V,V
13379   if (isSplatVector(N1.getNode())) {
13380     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13381     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13382     // We shift all of the values by one. In many cases we do not have
13383     // hardware support for this operation. This is better expressed as an ADD
13384     // of two values.
13385     if (N1C && (1 == N1C->getZExtValue())) {
13386       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13387     }
13388   }
13389
13390   return SDValue();
13391 }
13392
13393 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13394 ///                       when possible.
13395 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13396                                    const X86Subtarget *Subtarget) {
13397   EVT VT = N->getValueType(0);
13398   if (N->getOpcode() == ISD::SHL) {
13399     SDValue V = PerformSHLCombine(N, DAG);
13400     if (V.getNode()) return V;
13401   }
13402
13403   // On X86 with SSE2 support, we can transform this to a vector shift if
13404   // all elements are shifted by the same amount.  We can't do this in legalize
13405   // because the a constant vector is typically transformed to a constant pool
13406   // so we have no knowledge of the shift amount.
13407   if (!Subtarget->hasSSE2())
13408     return SDValue();
13409
13410   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13411       (!Subtarget->hasAVX2() ||
13412        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13413     return SDValue();
13414
13415   SDValue ShAmtOp = N->getOperand(1);
13416   EVT EltVT = VT.getVectorElementType();
13417   DebugLoc DL = N->getDebugLoc();
13418   SDValue BaseShAmt = SDValue();
13419   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13420     unsigned NumElts = VT.getVectorNumElements();
13421     unsigned i = 0;
13422     for (; i != NumElts; ++i) {
13423       SDValue Arg = ShAmtOp.getOperand(i);
13424       if (Arg.getOpcode() == ISD::UNDEF) continue;
13425       BaseShAmt = Arg;
13426       break;
13427     }
13428     for (; i != NumElts; ++i) {
13429       SDValue Arg = ShAmtOp.getOperand(i);
13430       if (Arg.getOpcode() == ISD::UNDEF) continue;
13431       if (Arg != BaseShAmt) {
13432         return SDValue();
13433       }
13434     }
13435   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13436              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13437     SDValue InVec = ShAmtOp.getOperand(0);
13438     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13439       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13440       unsigned i = 0;
13441       for (; i != NumElts; ++i) {
13442         SDValue Arg = InVec.getOperand(i);
13443         if (Arg.getOpcode() == ISD::UNDEF) continue;
13444         BaseShAmt = Arg;
13445         break;
13446       }
13447     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13448        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13449          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13450          if (C->getZExtValue() == SplatIdx)
13451            BaseShAmt = InVec.getOperand(1);
13452        }
13453     }
13454     if (BaseShAmt.getNode() == 0)
13455       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13456                               DAG.getIntPtrConstant(0));
13457   } else
13458     return SDValue();
13459
13460   // The shift amount is an i32.
13461   if (EltVT.bitsGT(MVT::i32))
13462     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13463   else if (EltVT.bitsLT(MVT::i32))
13464     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13465
13466   // The shift amount is identical so we can do a vector shift.
13467   SDValue  ValOp = N->getOperand(0);
13468   switch (N->getOpcode()) {
13469   default:
13470     llvm_unreachable("Unknown shift opcode!");
13471     break;
13472   case ISD::SHL:
13473     if (VT == MVT::v2i64)
13474       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13475                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
13476                          ValOp, BaseShAmt);
13477     if (VT == MVT::v4i32)
13478       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13479                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
13480                          ValOp, BaseShAmt);
13481     if (VT == MVT::v8i16)
13482       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13483                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
13484                          ValOp, BaseShAmt);
13485     if (VT == MVT::v4i64)
13486       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13487                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
13488                          ValOp, BaseShAmt);
13489     if (VT == MVT::v8i32)
13490       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13491                          DAG.getConstant(Intrinsic::x86_avx2_pslli_d, MVT::i32),
13492                          ValOp, BaseShAmt);
13493     if (VT == MVT::v16i16)
13494       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13495                          DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
13496                          ValOp, BaseShAmt);
13497     break;
13498   case ISD::SRA:
13499     if (VT == MVT::v4i32)
13500       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13501                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
13502                          ValOp, BaseShAmt);
13503     if (VT == MVT::v8i16)
13504       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13505                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
13506                          ValOp, BaseShAmt);
13507     if (VT == MVT::v8i32)
13508       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13509                          DAG.getConstant(Intrinsic::x86_avx2_psrai_d, MVT::i32),
13510                          ValOp, BaseShAmt);
13511     if (VT == MVT::v16i16)
13512       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13513                          DAG.getConstant(Intrinsic::x86_avx2_psrai_w, MVT::i32),
13514                          ValOp, BaseShAmt);
13515     break;
13516   case ISD::SRL:
13517     if (VT == MVT::v2i64)
13518       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13519                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
13520                          ValOp, BaseShAmt);
13521     if (VT == MVT::v4i32)
13522       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13523                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
13524                          ValOp, BaseShAmt);
13525     if (VT ==  MVT::v8i16)
13526       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13527                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
13528                          ValOp, BaseShAmt);
13529     if (VT == MVT::v4i64)
13530       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13531                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
13532                          ValOp, BaseShAmt);
13533     if (VT == MVT::v8i32)
13534       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13535                          DAG.getConstant(Intrinsic::x86_avx2_psrli_d, MVT::i32),
13536                          ValOp, BaseShAmt);
13537     if (VT ==  MVT::v16i16)
13538       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13539                          DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
13540                          ValOp, BaseShAmt);
13541     break;
13542   }
13543   return SDValue();
13544 }
13545
13546
13547 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13548 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13549 // and friends.  Likewise for OR -> CMPNEQSS.
13550 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13551                             TargetLowering::DAGCombinerInfo &DCI,
13552                             const X86Subtarget *Subtarget) {
13553   unsigned opcode;
13554
13555   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13556   // we're requiring SSE2 for both.
13557   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13558     SDValue N0 = N->getOperand(0);
13559     SDValue N1 = N->getOperand(1);
13560     SDValue CMP0 = N0->getOperand(1);
13561     SDValue CMP1 = N1->getOperand(1);
13562     DebugLoc DL = N->getDebugLoc();
13563
13564     // The SETCCs should both refer to the same CMP.
13565     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13566       return SDValue();
13567
13568     SDValue CMP00 = CMP0->getOperand(0);
13569     SDValue CMP01 = CMP0->getOperand(1);
13570     EVT     VT    = CMP00.getValueType();
13571
13572     if (VT == MVT::f32 || VT == MVT::f64) {
13573       bool ExpectingFlags = false;
13574       // Check for any users that want flags:
13575       for (SDNode::use_iterator UI = N->use_begin(),
13576              UE = N->use_end();
13577            !ExpectingFlags && UI != UE; ++UI)
13578         switch (UI->getOpcode()) {
13579         default:
13580         case ISD::BR_CC:
13581         case ISD::BRCOND:
13582         case ISD::SELECT:
13583           ExpectingFlags = true;
13584           break;
13585         case ISD::CopyToReg:
13586         case ISD::SIGN_EXTEND:
13587         case ISD::ZERO_EXTEND:
13588         case ISD::ANY_EXTEND:
13589           break;
13590         }
13591
13592       if (!ExpectingFlags) {
13593         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13594         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13595
13596         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13597           X86::CondCode tmp = cc0;
13598           cc0 = cc1;
13599           cc1 = tmp;
13600         }
13601
13602         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13603             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13604           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13605           X86ISD::NodeType NTOperator = is64BitFP ?
13606             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13607           // FIXME: need symbolic constants for these magic numbers.
13608           // See X86ATTInstPrinter.cpp:printSSECC().
13609           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13610           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13611                                               DAG.getConstant(x86cc, MVT::i8));
13612           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13613                                               OnesOrZeroesF);
13614           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13615                                       DAG.getConstant(1, MVT::i32));
13616           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13617           return OneBitOfTruth;
13618         }
13619       }
13620     }
13621   }
13622   return SDValue();
13623 }
13624
13625 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13626 /// so it can be folded inside ANDNP.
13627 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13628   EVT VT = N->getValueType(0);
13629
13630   // Match direct AllOnes for 128 and 256-bit vectors
13631   if (ISD::isBuildVectorAllOnes(N))
13632     return true;
13633
13634   // Look through a bit convert.
13635   if (N->getOpcode() == ISD::BITCAST)
13636     N = N->getOperand(0).getNode();
13637
13638   // Sometimes the operand may come from a insert_subvector building a 256-bit
13639   // allones vector
13640   if (VT.getSizeInBits() == 256 &&
13641       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13642     SDValue V1 = N->getOperand(0);
13643     SDValue V2 = N->getOperand(1);
13644
13645     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13646         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13647         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13648         ISD::isBuildVectorAllOnes(V2.getNode()))
13649       return true;
13650   }
13651
13652   return false;
13653 }
13654
13655 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13656                                  TargetLowering::DAGCombinerInfo &DCI,
13657                                  const X86Subtarget *Subtarget) {
13658   if (DCI.isBeforeLegalizeOps())
13659     return SDValue();
13660
13661   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13662   if (R.getNode())
13663     return R;
13664
13665   EVT VT = N->getValueType(0);
13666
13667   // Create ANDN, BLSI, and BLSR instructions
13668   // BLSI is X & (-X)
13669   // BLSR is X & (X-1)
13670   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
13671     SDValue N0 = N->getOperand(0);
13672     SDValue N1 = N->getOperand(1);
13673     DebugLoc DL = N->getDebugLoc();
13674
13675     // Check LHS for not
13676     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
13677       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
13678     // Check RHS for not
13679     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
13680       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
13681
13682     // Check LHS for neg
13683     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
13684         isZero(N0.getOperand(0)))
13685       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
13686
13687     // Check RHS for neg
13688     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
13689         isZero(N1.getOperand(0)))
13690       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
13691
13692     // Check LHS for X-1
13693     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13694         isAllOnes(N0.getOperand(1)))
13695       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
13696
13697     // Check RHS for X-1
13698     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13699         isAllOnes(N1.getOperand(1)))
13700       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
13701
13702     return SDValue();
13703   }
13704
13705   // Want to form ANDNP nodes:
13706   // 1) In the hopes of then easily combining them with OR and AND nodes
13707   //    to form PBLEND/PSIGN.
13708   // 2) To match ANDN packed intrinsics
13709   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13710     return SDValue();
13711
13712   SDValue N0 = N->getOperand(0);
13713   SDValue N1 = N->getOperand(1);
13714   DebugLoc DL = N->getDebugLoc();
13715
13716   // Check LHS for vnot
13717   if (N0.getOpcode() == ISD::XOR &&
13718       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13719       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13720     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13721
13722   // Check RHS for vnot
13723   if (N1.getOpcode() == ISD::XOR &&
13724       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13725       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13726     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13727
13728   return SDValue();
13729 }
13730
13731 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13732                                 TargetLowering::DAGCombinerInfo &DCI,
13733                                 const X86Subtarget *Subtarget) {
13734   if (DCI.isBeforeLegalizeOps())
13735     return SDValue();
13736
13737   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13738   if (R.getNode())
13739     return R;
13740
13741   EVT VT = N->getValueType(0);
13742
13743   SDValue N0 = N->getOperand(0);
13744   SDValue N1 = N->getOperand(1);
13745
13746   // look for psign/blend
13747   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
13748     if (!Subtarget->hasSSSE3() ||
13749         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
13750       return SDValue();
13751
13752     // Canonicalize pandn to RHS
13753     if (N0.getOpcode() == X86ISD::ANDNP)
13754       std::swap(N0, N1);
13755     // or (and (m, y), (pandn m, x))
13756     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13757       SDValue Mask = N1.getOperand(0);
13758       SDValue X    = N1.getOperand(1);
13759       SDValue Y;
13760       if (N0.getOperand(0) == Mask)
13761         Y = N0.getOperand(1);
13762       if (N0.getOperand(1) == Mask)
13763         Y = N0.getOperand(0);
13764
13765       // Check to see if the mask appeared in both the AND and ANDNP and
13766       if (!Y.getNode())
13767         return SDValue();
13768
13769       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13770       if (Mask.getOpcode() != ISD::BITCAST ||
13771           X.getOpcode() != ISD::BITCAST ||
13772           Y.getOpcode() != ISD::BITCAST)
13773         return SDValue();
13774
13775       // Look through mask bitcast.
13776       Mask = Mask.getOperand(0);
13777       EVT MaskVT = Mask.getValueType();
13778
13779       // Validate that the Mask operand is a vector sra node.  The sra node
13780       // will be an intrinsic.
13781       if (Mask.getOpcode() != ISD::INTRINSIC_WO_CHAIN)
13782         return SDValue();
13783
13784       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13785       // there is no psrai.b
13786       switch (cast<ConstantSDNode>(Mask.getOperand(0))->getZExtValue()) {
13787       case Intrinsic::x86_sse2_psrai_w:
13788       case Intrinsic::x86_sse2_psrai_d:
13789       case Intrinsic::x86_avx2_psrai_w:
13790       case Intrinsic::x86_avx2_psrai_d:
13791         break;
13792       default: return SDValue();
13793       }
13794
13795       // Check that the SRA is all signbits.
13796       SDValue SraC = Mask.getOperand(2);
13797       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13798       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13799       if ((SraAmt + 1) != EltBits)
13800         return SDValue();
13801
13802       DebugLoc DL = N->getDebugLoc();
13803
13804       // Now we know we at least have a plendvb with the mask val.  See if
13805       // we can form a psignb/w/d.
13806       // psign = x.type == y.type == mask.type && y = sub(0, x);
13807       X = X.getOperand(0);
13808       Y = Y.getOperand(0);
13809       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13810           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13811           X.getValueType() == MaskVT && X.getValueType() == Y.getValueType() &&
13812           (EltBits == 8 || EltBits == 16 || EltBits == 32)) {
13813         SDValue Sign = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X,
13814                                    Mask.getOperand(1));
13815         return DAG.getNode(ISD::BITCAST, DL, VT, Sign);
13816       }
13817       // PBLENDVB only available on SSE 4.1
13818       if (!Subtarget->hasSSE41())
13819         return SDValue();
13820
13821       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
13822
13823       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
13824       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
13825       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
13826       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
13827       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13828     }
13829   }
13830
13831   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
13832     return SDValue();
13833
13834   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13835   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13836     std::swap(N0, N1);
13837   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13838     return SDValue();
13839   if (!N0.hasOneUse() || !N1.hasOneUse())
13840     return SDValue();
13841
13842   SDValue ShAmt0 = N0.getOperand(1);
13843   if (ShAmt0.getValueType() != MVT::i8)
13844     return SDValue();
13845   SDValue ShAmt1 = N1.getOperand(1);
13846   if (ShAmt1.getValueType() != MVT::i8)
13847     return SDValue();
13848   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13849     ShAmt0 = ShAmt0.getOperand(0);
13850   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13851     ShAmt1 = ShAmt1.getOperand(0);
13852
13853   DebugLoc DL = N->getDebugLoc();
13854   unsigned Opc = X86ISD::SHLD;
13855   SDValue Op0 = N0.getOperand(0);
13856   SDValue Op1 = N1.getOperand(0);
13857   if (ShAmt0.getOpcode() == ISD::SUB) {
13858     Opc = X86ISD::SHRD;
13859     std::swap(Op0, Op1);
13860     std::swap(ShAmt0, ShAmt1);
13861   }
13862
13863   unsigned Bits = VT.getSizeInBits();
13864   if (ShAmt1.getOpcode() == ISD::SUB) {
13865     SDValue Sum = ShAmt1.getOperand(0);
13866     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
13867       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
13868       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
13869         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
13870       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
13871         return DAG.getNode(Opc, DL, VT,
13872                            Op0, Op1,
13873                            DAG.getNode(ISD::TRUNCATE, DL,
13874                                        MVT::i8, ShAmt0));
13875     }
13876   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
13877     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
13878     if (ShAmt0C &&
13879         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
13880       return DAG.getNode(Opc, DL, VT,
13881                          N0.getOperand(0), N1.getOperand(0),
13882                          DAG.getNode(ISD::TRUNCATE, DL,
13883                                        MVT::i8, ShAmt0));
13884   }
13885
13886   return SDValue();
13887 }
13888
13889 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
13890 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
13891                                  TargetLowering::DAGCombinerInfo &DCI,
13892                                  const X86Subtarget *Subtarget) {
13893   if (DCI.isBeforeLegalizeOps())
13894     return SDValue();
13895
13896   EVT VT = N->getValueType(0);
13897
13898   if (VT != MVT::i32 && VT != MVT::i64)
13899     return SDValue();
13900
13901   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
13902
13903   // Create BLSMSK instructions by finding X ^ (X-1)
13904   SDValue N0 = N->getOperand(0);
13905   SDValue N1 = N->getOperand(1);
13906   DebugLoc DL = N->getDebugLoc();
13907
13908   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13909       isAllOnes(N0.getOperand(1)))
13910     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
13911
13912   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13913       isAllOnes(N1.getOperand(1)))
13914     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
13915
13916   return SDValue();
13917 }
13918
13919 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
13920 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
13921                                    const X86Subtarget *Subtarget) {
13922   LoadSDNode *Ld = cast<LoadSDNode>(N);
13923   EVT RegVT = Ld->getValueType(0);
13924   EVT MemVT = Ld->getMemoryVT();
13925   DebugLoc dl = Ld->getDebugLoc();
13926   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13927
13928   ISD::LoadExtType Ext = Ld->getExtensionType();
13929
13930   // If this is a vector EXT Load then attempt to optimize it using a
13931   // shuffle. We need SSE4 for the shuffles.
13932   // TODO: It is possible to support ZExt by zeroing the undef values
13933   // during the shuffle phase or after the shuffle.
13934   if (RegVT.isVector() && RegVT.isInteger() &&
13935       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
13936     assert(MemVT != RegVT && "Cannot extend to the same type");
13937     assert(MemVT.isVector() && "Must load a vector from memory");
13938
13939     unsigned NumElems = RegVT.getVectorNumElements();
13940     unsigned RegSz = RegVT.getSizeInBits();
13941     unsigned MemSz = MemVT.getSizeInBits();
13942     assert(RegSz > MemSz && "Register size must be greater than the mem size");
13943     // All sizes must be a power of two
13944     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
13945
13946     // Attempt to load the original value using a single load op.
13947     // Find a scalar type which is equal to the loaded word size.
13948     MVT SclrLoadTy = MVT::i8;
13949     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13950          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13951       MVT Tp = (MVT::SimpleValueType)tp;
13952       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
13953         SclrLoadTy = Tp;
13954         break;
13955       }
13956     }
13957
13958     // Proceed if a load word is found.
13959     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
13960
13961     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
13962       RegSz/SclrLoadTy.getSizeInBits());
13963
13964     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13965                                   RegSz/MemVT.getScalarType().getSizeInBits());
13966     // Can't shuffle using an illegal type.
13967     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
13968
13969     // Perform a single load.
13970     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
13971                                   Ld->getBasePtr(),
13972                                   Ld->getPointerInfo(), Ld->isVolatile(),
13973                                   Ld->isNonTemporal(), Ld->isInvariant(),
13974                                   Ld->getAlignment());
13975
13976     // Insert the word loaded into a vector.
13977     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13978       LoadUnitVecVT, ScalarLoad);
13979
13980     // Bitcast the loaded value to a vector of the original element type, in
13981     // the size of the target vector type.
13982     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
13983                                     ScalarInVector);
13984     unsigned SizeRatio = RegSz/MemSz;
13985
13986     // Redistribute the loaded elements into the different locations.
13987     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
13988     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
13989
13990     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13991                                 DAG.getUNDEF(SlicedVec.getValueType()),
13992                                 ShuffleVec.data());
13993
13994     // Bitcast to the requested type.
13995     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13996     // Replace the original load with the new sequence
13997     // and return the new chain.
13998     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
13999     return SDValue(ScalarLoad.getNode(), 1);
14000   }
14001
14002   return SDValue();
14003 }
14004
14005 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14006 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14007                                    const X86Subtarget *Subtarget) {
14008   StoreSDNode *St = cast<StoreSDNode>(N);
14009   EVT VT = St->getValue().getValueType();
14010   EVT StVT = St->getMemoryVT();
14011   DebugLoc dl = St->getDebugLoc();
14012   SDValue StoredVal = St->getOperand(1);
14013   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14014
14015   // If we are saving a concatenation of two XMM registers, perform two stores.
14016   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14017   // 128-bit ones. If in the future the cost becomes only one memory access the
14018   // first version would be better.
14019   if (VT.getSizeInBits() == 256 &&
14020     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14021     StoredVal.getNumOperands() == 2) {
14022
14023     SDValue Value0 = StoredVal.getOperand(0);
14024     SDValue Value1 = StoredVal.getOperand(1);
14025
14026     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14027     SDValue Ptr0 = St->getBasePtr();
14028     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14029
14030     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14031                                 St->getPointerInfo(), St->isVolatile(),
14032                                 St->isNonTemporal(), St->getAlignment());
14033     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14034                                 St->getPointerInfo(), St->isVolatile(),
14035                                 St->isNonTemporal(), St->getAlignment());
14036     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14037   }
14038
14039   // Optimize trunc store (of multiple scalars) to shuffle and store.
14040   // First, pack all of the elements in one place. Next, store to memory
14041   // in fewer chunks.
14042   if (St->isTruncatingStore() && VT.isVector()) {
14043     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14044     unsigned NumElems = VT.getVectorNumElements();
14045     assert(StVT != VT && "Cannot truncate to the same type");
14046     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14047     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14048
14049     // From, To sizes and ElemCount must be pow of two
14050     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14051     // We are going to use the original vector elt for storing.
14052     // Accumulated smaller vector elements must be a multiple of the store size.
14053     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14054
14055     unsigned SizeRatio  = FromSz / ToSz;
14056
14057     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14058
14059     // Create a type on which we perform the shuffle
14060     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14061             StVT.getScalarType(), NumElems*SizeRatio);
14062
14063     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14064
14065     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14066     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14067     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14068
14069     // Can't shuffle using an illegal type
14070     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14071
14072     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14073                                 DAG.getUNDEF(WideVec.getValueType()),
14074                                 ShuffleVec.data());
14075     // At this point all of the data is stored at the bottom of the
14076     // register. We now need to save it to mem.
14077
14078     // Find the largest store unit
14079     MVT StoreType = MVT::i8;
14080     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14081          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14082       MVT Tp = (MVT::SimpleValueType)tp;
14083       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14084         StoreType = Tp;
14085     }
14086
14087     // Bitcast the original vector into a vector of store-size units
14088     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14089             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14090     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14091     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14092     SmallVector<SDValue, 8> Chains;
14093     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14094                                         TLI.getPointerTy());
14095     SDValue Ptr = St->getBasePtr();
14096
14097     // Perform one or more big stores into memory.
14098     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14099       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14100                                    StoreType, ShuffWide,
14101                                    DAG.getIntPtrConstant(i));
14102       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14103                                 St->getPointerInfo(), St->isVolatile(),
14104                                 St->isNonTemporal(), St->getAlignment());
14105       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14106       Chains.push_back(Ch);
14107     }
14108
14109     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14110                                Chains.size());
14111   }
14112
14113
14114   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14115   // the FP state in cases where an emms may be missing.
14116   // A preferable solution to the general problem is to figure out the right
14117   // places to insert EMMS.  This qualifies as a quick hack.
14118
14119   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14120   if (VT.getSizeInBits() != 64)
14121     return SDValue();
14122
14123   const Function *F = DAG.getMachineFunction().getFunction();
14124   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14125   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14126                      && Subtarget->hasSSE2();
14127   if ((VT.isVector() ||
14128        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14129       isa<LoadSDNode>(St->getValue()) &&
14130       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14131       St->getChain().hasOneUse() && !St->isVolatile()) {
14132     SDNode* LdVal = St->getValue().getNode();
14133     LoadSDNode *Ld = 0;
14134     int TokenFactorIndex = -1;
14135     SmallVector<SDValue, 8> Ops;
14136     SDNode* ChainVal = St->getChain().getNode();
14137     // Must be a store of a load.  We currently handle two cases:  the load
14138     // is a direct child, and it's under an intervening TokenFactor.  It is
14139     // possible to dig deeper under nested TokenFactors.
14140     if (ChainVal == LdVal)
14141       Ld = cast<LoadSDNode>(St->getChain());
14142     else if (St->getValue().hasOneUse() &&
14143              ChainVal->getOpcode() == ISD::TokenFactor) {
14144       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
14145         if (ChainVal->getOperand(i).getNode() == LdVal) {
14146           TokenFactorIndex = i;
14147           Ld = cast<LoadSDNode>(St->getValue());
14148         } else
14149           Ops.push_back(ChainVal->getOperand(i));
14150       }
14151     }
14152
14153     if (!Ld || !ISD::isNormalLoad(Ld))
14154       return SDValue();
14155
14156     // If this is not the MMX case, i.e. we are just turning i64 load/store
14157     // into f64 load/store, avoid the transformation if there are multiple
14158     // uses of the loaded value.
14159     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14160       return SDValue();
14161
14162     DebugLoc LdDL = Ld->getDebugLoc();
14163     DebugLoc StDL = N->getDebugLoc();
14164     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14165     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14166     // pair instead.
14167     if (Subtarget->is64Bit() || F64IsLegal) {
14168       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14169       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14170                                   Ld->getPointerInfo(), Ld->isVolatile(),
14171                                   Ld->isNonTemporal(), Ld->isInvariant(),
14172                                   Ld->getAlignment());
14173       SDValue NewChain = NewLd.getValue(1);
14174       if (TokenFactorIndex != -1) {
14175         Ops.push_back(NewChain);
14176         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14177                                Ops.size());
14178       }
14179       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14180                           St->getPointerInfo(),
14181                           St->isVolatile(), St->isNonTemporal(),
14182                           St->getAlignment());
14183     }
14184
14185     // Otherwise, lower to two pairs of 32-bit loads / stores.
14186     SDValue LoAddr = Ld->getBasePtr();
14187     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14188                                  DAG.getConstant(4, MVT::i32));
14189
14190     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14191                                Ld->getPointerInfo(),
14192                                Ld->isVolatile(), Ld->isNonTemporal(),
14193                                Ld->isInvariant(), Ld->getAlignment());
14194     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14195                                Ld->getPointerInfo().getWithOffset(4),
14196                                Ld->isVolatile(), Ld->isNonTemporal(),
14197                                Ld->isInvariant(),
14198                                MinAlign(Ld->getAlignment(), 4));
14199
14200     SDValue NewChain = LoLd.getValue(1);
14201     if (TokenFactorIndex != -1) {
14202       Ops.push_back(LoLd);
14203       Ops.push_back(HiLd);
14204       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14205                              Ops.size());
14206     }
14207
14208     LoAddr = St->getBasePtr();
14209     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14210                          DAG.getConstant(4, MVT::i32));
14211
14212     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14213                                 St->getPointerInfo(),
14214                                 St->isVolatile(), St->isNonTemporal(),
14215                                 St->getAlignment());
14216     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14217                                 St->getPointerInfo().getWithOffset(4),
14218                                 St->isVolatile(),
14219                                 St->isNonTemporal(),
14220                                 MinAlign(St->getAlignment(), 4));
14221     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14222   }
14223   return SDValue();
14224 }
14225
14226 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14227 /// and return the operands for the horizontal operation in LHS and RHS.  A
14228 /// horizontal operation performs the binary operation on successive elements
14229 /// of its first operand, then on successive elements of its second operand,
14230 /// returning the resulting values in a vector.  For example, if
14231 ///   A = < float a0, float a1, float a2, float a3 >
14232 /// and
14233 ///   B = < float b0, float b1, float b2, float b3 >
14234 /// then the result of doing a horizontal operation on A and B is
14235 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14236 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14237 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14238 /// set to A, RHS to B, and the routine returns 'true'.
14239 /// Note that the binary operation should have the property that if one of the
14240 /// operands is UNDEF then the result is UNDEF.
14241 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14242   // Look for the following pattern: if
14243   //   A = < float a0, float a1, float a2, float a3 >
14244   //   B = < float b0, float b1, float b2, float b3 >
14245   // and
14246   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14247   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14248   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14249   // which is A horizontal-op B.
14250
14251   // At least one of the operands should be a vector shuffle.
14252   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14253       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14254     return false;
14255
14256   EVT VT = LHS.getValueType();
14257
14258   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14259          "Unsupported vector type for horizontal add/sub");
14260
14261   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14262   // operate independently on 128-bit lanes.
14263   unsigned NumElts = VT.getVectorNumElements();
14264   unsigned NumLanes = VT.getSizeInBits()/128;
14265   unsigned NumLaneElts = NumElts / NumLanes;
14266   assert((NumLaneElts % 2 == 0) &&
14267          "Vector type should have an even number of elements in each lane");
14268   unsigned HalfLaneElts = NumLaneElts/2;
14269
14270   // View LHS in the form
14271   //   LHS = VECTOR_SHUFFLE A, B, LMask
14272   // If LHS is not a shuffle then pretend it is the shuffle
14273   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14274   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14275   // type VT.
14276   SDValue A, B;
14277   SmallVector<int, 16> LMask(NumElts);
14278   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14279     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14280       A = LHS.getOperand(0);
14281     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14282       B = LHS.getOperand(1);
14283     cast<ShuffleVectorSDNode>(LHS.getNode())->getMask(LMask);
14284   } else {
14285     if (LHS.getOpcode() != ISD::UNDEF)
14286       A = LHS;
14287     for (unsigned i = 0; i != NumElts; ++i)
14288       LMask[i] = i;
14289   }
14290
14291   // Likewise, view RHS in the form
14292   //   RHS = VECTOR_SHUFFLE C, D, RMask
14293   SDValue C, D;
14294   SmallVector<int, 16> RMask(NumElts);
14295   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14296     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14297       C = RHS.getOperand(0);
14298     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14299       D = RHS.getOperand(1);
14300     cast<ShuffleVectorSDNode>(RHS.getNode())->getMask(RMask);
14301   } else {
14302     if (RHS.getOpcode() != ISD::UNDEF)
14303       C = RHS;
14304     for (unsigned i = 0; i != NumElts; ++i)
14305       RMask[i] = i;
14306   }
14307
14308   // Check that the shuffles are both shuffling the same vectors.
14309   if (!(A == C && B == D) && !(A == D && B == C))
14310     return false;
14311
14312   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14313   if (!A.getNode() && !B.getNode())
14314     return false;
14315
14316   // If A and B occur in reverse order in RHS, then "swap" them (which means
14317   // rewriting the mask).
14318   if (A != C)
14319     CommuteVectorShuffleMask(RMask, NumElts);
14320
14321   // At this point LHS and RHS are equivalent to
14322   //   LHS = VECTOR_SHUFFLE A, B, LMask
14323   //   RHS = VECTOR_SHUFFLE A, B, RMask
14324   // Check that the masks correspond to performing a horizontal operation.
14325   for (unsigned i = 0; i != NumElts; ++i) {
14326     int LIdx = LMask[i], RIdx = RMask[i];
14327
14328     // Ignore any UNDEF components.
14329     if (LIdx < 0 || RIdx < 0 ||
14330         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14331         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14332       continue;
14333
14334     // Check that successive elements are being operated on.  If not, this is
14335     // not a horizontal operation.
14336     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14337     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14338     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14339     if (!(LIdx == Index && RIdx == Index + 1) &&
14340         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14341       return false;
14342   }
14343
14344   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14345   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14346   return true;
14347 }
14348
14349 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14350 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14351                                   const X86Subtarget *Subtarget) {
14352   EVT VT = N->getValueType(0);
14353   SDValue LHS = N->getOperand(0);
14354   SDValue RHS = N->getOperand(1);
14355
14356   // Try to synthesize horizontal adds from adds of shuffles.
14357   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14358        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14359       isHorizontalBinOp(LHS, RHS, true))
14360     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14361   return SDValue();
14362 }
14363
14364 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14365 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14366                                   const X86Subtarget *Subtarget) {
14367   EVT VT = N->getValueType(0);
14368   SDValue LHS = N->getOperand(0);
14369   SDValue RHS = N->getOperand(1);
14370
14371   // Try to synthesize horizontal subs from subs of shuffles.
14372   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14373        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14374       isHorizontalBinOp(LHS, RHS, false))
14375     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14376   return SDValue();
14377 }
14378
14379 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14380 /// X86ISD::FXOR nodes.
14381 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14382   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14383   // F[X]OR(0.0, x) -> x
14384   // F[X]OR(x, 0.0) -> x
14385   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14386     if (C->getValueAPF().isPosZero())
14387       return N->getOperand(1);
14388   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14389     if (C->getValueAPF().isPosZero())
14390       return N->getOperand(0);
14391   return SDValue();
14392 }
14393
14394 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14395 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14396   // FAND(0.0, x) -> 0.0
14397   // FAND(x, 0.0) -> 0.0
14398   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14399     if (C->getValueAPF().isPosZero())
14400       return N->getOperand(0);
14401   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14402     if (C->getValueAPF().isPosZero())
14403       return N->getOperand(1);
14404   return SDValue();
14405 }
14406
14407 static SDValue PerformBTCombine(SDNode *N,
14408                                 SelectionDAG &DAG,
14409                                 TargetLowering::DAGCombinerInfo &DCI) {
14410   // BT ignores high bits in the bit index operand.
14411   SDValue Op1 = N->getOperand(1);
14412   if (Op1.hasOneUse()) {
14413     unsigned BitWidth = Op1.getValueSizeInBits();
14414     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14415     APInt KnownZero, KnownOne;
14416     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14417                                           !DCI.isBeforeLegalizeOps());
14418     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14419     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14420         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14421       DCI.CommitTargetLoweringOpt(TLO);
14422   }
14423   return SDValue();
14424 }
14425
14426 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14427   SDValue Op = N->getOperand(0);
14428   if (Op.getOpcode() == ISD::BITCAST)
14429     Op = Op.getOperand(0);
14430   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14431   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14432       VT.getVectorElementType().getSizeInBits() ==
14433       OpVT.getVectorElementType().getSizeInBits()) {
14434     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14435   }
14436   return SDValue();
14437 }
14438
14439 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
14440   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
14441   //           (and (i32 x86isd::setcc_carry), 1)
14442   // This eliminates the zext. This transformation is necessary because
14443   // ISD::SETCC is always legalized to i8.
14444   DebugLoc dl = N->getDebugLoc();
14445   SDValue N0 = N->getOperand(0);
14446   EVT VT = N->getValueType(0);
14447   if (N0.getOpcode() == ISD::AND &&
14448       N0.hasOneUse() &&
14449       N0.getOperand(0).hasOneUse()) {
14450     SDValue N00 = N0.getOperand(0);
14451     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
14452       return SDValue();
14453     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
14454     if (!C || C->getZExtValue() != 1)
14455       return SDValue();
14456     return DAG.getNode(ISD::AND, dl, VT,
14457                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
14458                                    N00.getOperand(0), N00.getOperand(1)),
14459                        DAG.getConstant(1, VT));
14460   }
14461
14462   return SDValue();
14463 }
14464
14465 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
14466 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
14467   unsigned X86CC = N->getConstantOperandVal(0);
14468   SDValue EFLAG = N->getOperand(1);
14469   DebugLoc DL = N->getDebugLoc();
14470
14471   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
14472   // a zext and produces an all-ones bit which is more useful than 0/1 in some
14473   // cases.
14474   if (X86CC == X86::COND_B)
14475     return DAG.getNode(ISD::AND, DL, MVT::i8,
14476                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
14477                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
14478                        DAG.getConstant(1, MVT::i8));
14479
14480   return SDValue();
14481 }
14482
14483 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
14484                                         const X86TargetLowering *XTLI) {
14485   SDValue Op0 = N->getOperand(0);
14486   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
14487   // a 32-bit target where SSE doesn't support i64->FP operations.
14488   if (Op0.getOpcode() == ISD::LOAD) {
14489     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
14490     EVT VT = Ld->getValueType(0);
14491     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
14492         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
14493         !XTLI->getSubtarget()->is64Bit() &&
14494         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
14495       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
14496                                           Ld->getChain(), Op0, DAG);
14497       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
14498       return FILDChain;
14499     }
14500   }
14501   return SDValue();
14502 }
14503
14504 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
14505 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
14506                                  X86TargetLowering::DAGCombinerInfo &DCI) {
14507   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
14508   // the result is either zero or one (depending on the input carry bit).
14509   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
14510   if (X86::isZeroNode(N->getOperand(0)) &&
14511       X86::isZeroNode(N->getOperand(1)) &&
14512       // We don't have a good way to replace an EFLAGS use, so only do this when
14513       // dead right now.
14514       SDValue(N, 1).use_empty()) {
14515     DebugLoc DL = N->getDebugLoc();
14516     EVT VT = N->getValueType(0);
14517     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
14518     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
14519                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
14520                                            DAG.getConstant(X86::COND_B,MVT::i8),
14521                                            N->getOperand(2)),
14522                                DAG.getConstant(1, VT));
14523     return DCI.CombineTo(N, Res1, CarryOut);
14524   }
14525
14526   return SDValue();
14527 }
14528
14529 // fold (add Y, (sete  X, 0)) -> adc  0, Y
14530 //      (add Y, (setne X, 0)) -> sbb -1, Y
14531 //      (sub (sete  X, 0), Y) -> sbb  0, Y
14532 //      (sub (setne X, 0), Y) -> adc -1, Y
14533 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
14534   DebugLoc DL = N->getDebugLoc();
14535
14536   // Look through ZExts.
14537   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
14538   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
14539     return SDValue();
14540
14541   SDValue SetCC = Ext.getOperand(0);
14542   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
14543     return SDValue();
14544
14545   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
14546   if (CC != X86::COND_E && CC != X86::COND_NE)
14547     return SDValue();
14548
14549   SDValue Cmp = SetCC.getOperand(1);
14550   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
14551       !X86::isZeroNode(Cmp.getOperand(1)) ||
14552       !Cmp.getOperand(0).getValueType().isInteger())
14553     return SDValue();
14554
14555   SDValue CmpOp0 = Cmp.getOperand(0);
14556   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
14557                                DAG.getConstant(1, CmpOp0.getValueType()));
14558
14559   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
14560   if (CC == X86::COND_NE)
14561     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
14562                        DL, OtherVal.getValueType(), OtherVal,
14563                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
14564   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
14565                      DL, OtherVal.getValueType(), OtherVal,
14566                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
14567 }
14568
14569 /// PerformADDCombine - Do target-specific dag combines on integer adds.
14570 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
14571                                  const X86Subtarget *Subtarget) {
14572   EVT VT = N->getValueType(0);
14573   SDValue Op0 = N->getOperand(0);
14574   SDValue Op1 = N->getOperand(1);
14575
14576   // Try to synthesize horizontal adds from adds of shuffles.
14577   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14578        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || MVT::v8i32))) &&
14579       isHorizontalBinOp(Op0, Op1, true))
14580     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
14581
14582   return OptimizeConditionalInDecrement(N, DAG);
14583 }
14584
14585 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
14586                                  const X86Subtarget *Subtarget) {
14587   SDValue Op0 = N->getOperand(0);
14588   SDValue Op1 = N->getOperand(1);
14589
14590   // X86 can't encode an immediate LHS of a sub. See if we can push the
14591   // negation into a preceding instruction.
14592   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
14593     // If the RHS of the sub is a XOR with one use and a constant, invert the
14594     // immediate. Then add one to the LHS of the sub so we can turn
14595     // X-Y -> X+~Y+1, saving one register.
14596     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
14597         isa<ConstantSDNode>(Op1.getOperand(1))) {
14598       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
14599       EVT VT = Op0.getValueType();
14600       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
14601                                    Op1.getOperand(0),
14602                                    DAG.getConstant(~XorC, VT));
14603       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
14604                          DAG.getConstant(C->getAPIntValue()+1, VT));
14605     }
14606   }
14607
14608   // Try to synthesize horizontal adds from adds of shuffles.
14609   EVT VT = N->getValueType(0);
14610   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14611        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14612       isHorizontalBinOp(Op0, Op1, true))
14613     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
14614
14615   return OptimizeConditionalInDecrement(N, DAG);
14616 }
14617
14618 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
14619                                              DAGCombinerInfo &DCI) const {
14620   SelectionDAG &DAG = DCI.DAG;
14621   switch (N->getOpcode()) {
14622   default: break;
14623   case ISD::EXTRACT_VECTOR_ELT:
14624     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
14625   case ISD::VSELECT:
14626   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
14627   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
14628   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
14629   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
14630   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
14631   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
14632   case ISD::SHL:
14633   case ISD::SRA:
14634   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
14635   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
14636   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
14637   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
14638   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
14639   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
14640   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
14641   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
14642   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
14643   case X86ISD::FXOR:
14644   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
14645   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
14646   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
14647   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
14648   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
14649   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
14650   case X86ISD::SHUFP:       // Handle all target specific shuffles
14651   case X86ISD::PALIGN:
14652   case X86ISD::UNPCKH:
14653   case X86ISD::UNPCKL:
14654   case X86ISD::MOVHLPS:
14655   case X86ISD::MOVLHPS:
14656   case X86ISD::PSHUFD:
14657   case X86ISD::PSHUFHW:
14658   case X86ISD::PSHUFLW:
14659   case X86ISD::MOVSS:
14660   case X86ISD::MOVSD:
14661   case X86ISD::VPERMILP:
14662   case X86ISD::VPERM2X128:
14663   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
14664   }
14665
14666   return SDValue();
14667 }
14668
14669 /// isTypeDesirableForOp - Return true if the target has native support for
14670 /// the specified value type and it is 'desirable' to use the type for the
14671 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
14672 /// instruction encodings are longer and some i16 instructions are slow.
14673 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
14674   if (!isTypeLegal(VT))
14675     return false;
14676   if (VT != MVT::i16)
14677     return true;
14678
14679   switch (Opc) {
14680   default:
14681     return true;
14682   case ISD::LOAD:
14683   case ISD::SIGN_EXTEND:
14684   case ISD::ZERO_EXTEND:
14685   case ISD::ANY_EXTEND:
14686   case ISD::SHL:
14687   case ISD::SRL:
14688   case ISD::SUB:
14689   case ISD::ADD:
14690   case ISD::MUL:
14691   case ISD::AND:
14692   case ISD::OR:
14693   case ISD::XOR:
14694     return false;
14695   }
14696 }
14697
14698 /// IsDesirableToPromoteOp - This method query the target whether it is
14699 /// beneficial for dag combiner to promote the specified node. If true, it
14700 /// should return the desired promotion type by reference.
14701 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
14702   EVT VT = Op.getValueType();
14703   if (VT != MVT::i16)
14704     return false;
14705
14706   bool Promote = false;
14707   bool Commute = false;
14708   switch (Op.getOpcode()) {
14709   default: break;
14710   case ISD::LOAD: {
14711     LoadSDNode *LD = cast<LoadSDNode>(Op);
14712     // If the non-extending load has a single use and it's not live out, then it
14713     // might be folded.
14714     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
14715                                                      Op.hasOneUse()*/) {
14716       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14717              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
14718         // The only case where we'd want to promote LOAD (rather then it being
14719         // promoted as an operand is when it's only use is liveout.
14720         if (UI->getOpcode() != ISD::CopyToReg)
14721           return false;
14722       }
14723     }
14724     Promote = true;
14725     break;
14726   }
14727   case ISD::SIGN_EXTEND:
14728   case ISD::ZERO_EXTEND:
14729   case ISD::ANY_EXTEND:
14730     Promote = true;
14731     break;
14732   case ISD::SHL:
14733   case ISD::SRL: {
14734     SDValue N0 = Op.getOperand(0);
14735     // Look out for (store (shl (load), x)).
14736     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14737       return false;
14738     Promote = true;
14739     break;
14740   }
14741   case ISD::ADD:
14742   case ISD::MUL:
14743   case ISD::AND:
14744   case ISD::OR:
14745   case ISD::XOR:
14746     Commute = true;
14747     // fallthrough
14748   case ISD::SUB: {
14749     SDValue N0 = Op.getOperand(0);
14750     SDValue N1 = Op.getOperand(1);
14751     if (!Commute && MayFoldLoad(N1))
14752       return false;
14753     // Avoid disabling potential load folding opportunities.
14754     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14755       return false;
14756     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14757       return false;
14758     Promote = true;
14759   }
14760   }
14761
14762   PVT = MVT::i32;
14763   return Promote;
14764 }
14765
14766 //===----------------------------------------------------------------------===//
14767 //                           X86 Inline Assembly Support
14768 //===----------------------------------------------------------------------===//
14769
14770 namespace {
14771   // Helper to match a string separated by whitespace.
14772   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
14773     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
14774
14775     for (unsigned i = 0, e = args.size(); i != e; ++i) {
14776       StringRef piece(*args[i]);
14777       if (!s.startswith(piece)) // Check if the piece matches.
14778         return false;
14779
14780       s = s.substr(piece.size());
14781       StringRef::size_type pos = s.find_first_not_of(" \t");
14782       if (pos == 0) // We matched a prefix.
14783         return false;
14784
14785       s = s.substr(pos);
14786     }
14787
14788     return s.empty();
14789   }
14790   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
14791 }
14792
14793 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
14794   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
14795
14796   std::string AsmStr = IA->getAsmString();
14797
14798   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14799   if (!Ty || Ty->getBitWidth() % 16 != 0)
14800     return false;
14801
14802   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
14803   SmallVector<StringRef, 4> AsmPieces;
14804   SplitString(AsmStr, AsmPieces, ";\n");
14805
14806   switch (AsmPieces.size()) {
14807   default: return false;
14808   case 1:
14809     // FIXME: this should verify that we are targeting a 486 or better.  If not,
14810     // we will turn this bswap into something that will be lowered to logical
14811     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
14812     // lower so don't worry about this.
14813     // bswap $0
14814     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
14815         matchAsm(AsmPieces[0], "bswapl", "$0") ||
14816         matchAsm(AsmPieces[0], "bswapq", "$0") ||
14817         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
14818         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
14819         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
14820       // No need to check constraints, nothing other than the equivalent of
14821       // "=r,0" would be valid here.
14822       return IntrinsicLowering::LowerToByteSwap(CI);
14823     }
14824
14825     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
14826     if (CI->getType()->isIntegerTy(16) &&
14827         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14828         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
14829          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
14830       AsmPieces.clear();
14831       const std::string &ConstraintsStr = IA->getConstraintString();
14832       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14833       std::sort(AsmPieces.begin(), AsmPieces.end());
14834       if (AsmPieces.size() == 4 &&
14835           AsmPieces[0] == "~{cc}" &&
14836           AsmPieces[1] == "~{dirflag}" &&
14837           AsmPieces[2] == "~{flags}" &&
14838           AsmPieces[3] == "~{fpsr}")
14839       return IntrinsicLowering::LowerToByteSwap(CI);
14840     }
14841     break;
14842   case 3:
14843     if (CI->getType()->isIntegerTy(32) &&
14844         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14845         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
14846         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
14847         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
14848       AsmPieces.clear();
14849       const std::string &ConstraintsStr = IA->getConstraintString();
14850       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14851       std::sort(AsmPieces.begin(), AsmPieces.end());
14852       if (AsmPieces.size() == 4 &&
14853           AsmPieces[0] == "~{cc}" &&
14854           AsmPieces[1] == "~{dirflag}" &&
14855           AsmPieces[2] == "~{flags}" &&
14856           AsmPieces[3] == "~{fpsr}")
14857         return IntrinsicLowering::LowerToByteSwap(CI);
14858     }
14859
14860     if (CI->getType()->isIntegerTy(64)) {
14861       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
14862       if (Constraints.size() >= 2 &&
14863           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
14864           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
14865         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
14866         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
14867             matchAsm(AsmPieces[1], "bswap", "%edx") &&
14868             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
14869           return IntrinsicLowering::LowerToByteSwap(CI);
14870       }
14871     }
14872     break;
14873   }
14874   return false;
14875 }
14876
14877
14878
14879 /// getConstraintType - Given a constraint letter, return the type of
14880 /// constraint it is for this target.
14881 X86TargetLowering::ConstraintType
14882 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
14883   if (Constraint.size() == 1) {
14884     switch (Constraint[0]) {
14885     case 'R':
14886     case 'q':
14887     case 'Q':
14888     case 'f':
14889     case 't':
14890     case 'u':
14891     case 'y':
14892     case 'x':
14893     case 'Y':
14894     case 'l':
14895       return C_RegisterClass;
14896     case 'a':
14897     case 'b':
14898     case 'c':
14899     case 'd':
14900     case 'S':
14901     case 'D':
14902     case 'A':
14903       return C_Register;
14904     case 'I':
14905     case 'J':
14906     case 'K':
14907     case 'L':
14908     case 'M':
14909     case 'N':
14910     case 'G':
14911     case 'C':
14912     case 'e':
14913     case 'Z':
14914       return C_Other;
14915     default:
14916       break;
14917     }
14918   }
14919   return TargetLowering::getConstraintType(Constraint);
14920 }
14921
14922 /// Examine constraint type and operand type and determine a weight value.
14923 /// This object must already have been set up with the operand type
14924 /// and the current alternative constraint selected.
14925 TargetLowering::ConstraintWeight
14926   X86TargetLowering::getSingleConstraintMatchWeight(
14927     AsmOperandInfo &info, const char *constraint) const {
14928   ConstraintWeight weight = CW_Invalid;
14929   Value *CallOperandVal = info.CallOperandVal;
14930     // If we don't have a value, we can't do a match,
14931     // but allow it at the lowest weight.
14932   if (CallOperandVal == NULL)
14933     return CW_Default;
14934   Type *type = CallOperandVal->getType();
14935   // Look at the constraint type.
14936   switch (*constraint) {
14937   default:
14938     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
14939   case 'R':
14940   case 'q':
14941   case 'Q':
14942   case 'a':
14943   case 'b':
14944   case 'c':
14945   case 'd':
14946   case 'S':
14947   case 'D':
14948   case 'A':
14949     if (CallOperandVal->getType()->isIntegerTy())
14950       weight = CW_SpecificReg;
14951     break;
14952   case 'f':
14953   case 't':
14954   case 'u':
14955       if (type->isFloatingPointTy())
14956         weight = CW_SpecificReg;
14957       break;
14958   case 'y':
14959       if (type->isX86_MMXTy() && Subtarget->hasMMX())
14960         weight = CW_SpecificReg;
14961       break;
14962   case 'x':
14963   case 'Y':
14964     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
14965         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
14966       weight = CW_Register;
14967     break;
14968   case 'I':
14969     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
14970       if (C->getZExtValue() <= 31)
14971         weight = CW_Constant;
14972     }
14973     break;
14974   case 'J':
14975     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14976       if (C->getZExtValue() <= 63)
14977         weight = CW_Constant;
14978     }
14979     break;
14980   case 'K':
14981     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14982       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
14983         weight = CW_Constant;
14984     }
14985     break;
14986   case 'L':
14987     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14988       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
14989         weight = CW_Constant;
14990     }
14991     break;
14992   case 'M':
14993     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14994       if (C->getZExtValue() <= 3)
14995         weight = CW_Constant;
14996     }
14997     break;
14998   case 'N':
14999     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15000       if (C->getZExtValue() <= 0xff)
15001         weight = CW_Constant;
15002     }
15003     break;
15004   case 'G':
15005   case 'C':
15006     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15007       weight = CW_Constant;
15008     }
15009     break;
15010   case 'e':
15011     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15012       if ((C->getSExtValue() >= -0x80000000LL) &&
15013           (C->getSExtValue() <= 0x7fffffffLL))
15014         weight = CW_Constant;
15015     }
15016     break;
15017   case 'Z':
15018     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15019       if (C->getZExtValue() <= 0xffffffff)
15020         weight = CW_Constant;
15021     }
15022     break;
15023   }
15024   return weight;
15025 }
15026
15027 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15028 /// with another that has more specific requirements based on the type of the
15029 /// corresponding operand.
15030 const char *X86TargetLowering::
15031 LowerXConstraint(EVT ConstraintVT) const {
15032   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15033   // 'f' like normal targets.
15034   if (ConstraintVT.isFloatingPoint()) {
15035     if (Subtarget->hasSSE2())
15036       return "Y";
15037     if (Subtarget->hasSSE1())
15038       return "x";
15039   }
15040
15041   return TargetLowering::LowerXConstraint(ConstraintVT);
15042 }
15043
15044 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15045 /// vector.  If it is invalid, don't add anything to Ops.
15046 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15047                                                      std::string &Constraint,
15048                                                      std::vector<SDValue>&Ops,
15049                                                      SelectionDAG &DAG) const {
15050   SDValue Result(0, 0);
15051
15052   // Only support length 1 constraints for now.
15053   if (Constraint.length() > 1) return;
15054
15055   char ConstraintLetter = Constraint[0];
15056   switch (ConstraintLetter) {
15057   default: break;
15058   case 'I':
15059     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15060       if (C->getZExtValue() <= 31) {
15061         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15062         break;
15063       }
15064     }
15065     return;
15066   case 'J':
15067     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15068       if (C->getZExtValue() <= 63) {
15069         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15070         break;
15071       }
15072     }
15073     return;
15074   case 'K':
15075     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15076       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15077         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15078         break;
15079       }
15080     }
15081     return;
15082   case 'N':
15083     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15084       if (C->getZExtValue() <= 255) {
15085         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15086         break;
15087       }
15088     }
15089     return;
15090   case 'e': {
15091     // 32-bit signed value
15092     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15093       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15094                                            C->getSExtValue())) {
15095         // Widen to 64 bits here to get it sign extended.
15096         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15097         break;
15098       }
15099     // FIXME gcc accepts some relocatable values here too, but only in certain
15100     // memory models; it's complicated.
15101     }
15102     return;
15103   }
15104   case 'Z': {
15105     // 32-bit unsigned value
15106     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15107       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15108                                            C->getZExtValue())) {
15109         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15110         break;
15111       }
15112     }
15113     // FIXME gcc accepts some relocatable values here too, but only in certain
15114     // memory models; it's complicated.
15115     return;
15116   }
15117   case 'i': {
15118     // Literal immediates are always ok.
15119     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15120       // Widen to 64 bits here to get it sign extended.
15121       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15122       break;
15123     }
15124
15125     // In any sort of PIC mode addresses need to be computed at runtime by
15126     // adding in a register or some sort of table lookup.  These can't
15127     // be used as immediates.
15128     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15129       return;
15130
15131     // If we are in non-pic codegen mode, we allow the address of a global (with
15132     // an optional displacement) to be used with 'i'.
15133     GlobalAddressSDNode *GA = 0;
15134     int64_t Offset = 0;
15135
15136     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15137     while (1) {
15138       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15139         Offset += GA->getOffset();
15140         break;
15141       } else if (Op.getOpcode() == ISD::ADD) {
15142         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15143           Offset += C->getZExtValue();
15144           Op = Op.getOperand(0);
15145           continue;
15146         }
15147       } else if (Op.getOpcode() == ISD::SUB) {
15148         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15149           Offset += -C->getZExtValue();
15150           Op = Op.getOperand(0);
15151           continue;
15152         }
15153       }
15154
15155       // Otherwise, this isn't something we can handle, reject it.
15156       return;
15157     }
15158
15159     const GlobalValue *GV = GA->getGlobal();
15160     // If we require an extra load to get this address, as in PIC mode, we
15161     // can't accept it.
15162     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15163                                                         getTargetMachine())))
15164       return;
15165
15166     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15167                                         GA->getValueType(0), Offset);
15168     break;
15169   }
15170   }
15171
15172   if (Result.getNode()) {
15173     Ops.push_back(Result);
15174     return;
15175   }
15176   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15177 }
15178
15179 std::pair<unsigned, const TargetRegisterClass*>
15180 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15181                                                 EVT VT) const {
15182   // First, see if this is a constraint that directly corresponds to an LLVM
15183   // register class.
15184   if (Constraint.size() == 1) {
15185     // GCC Constraint Letters
15186     switch (Constraint[0]) {
15187     default: break;
15188       // TODO: Slight differences here in allocation order and leaving
15189       // RIP in the class. Do they matter any more here than they do
15190       // in the normal allocation?
15191     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15192       if (Subtarget->is64Bit()) {
15193         if (VT == MVT::i32 || VT == MVT::f32)
15194           return std::make_pair(0U, X86::GR32RegisterClass);
15195         else if (VT == MVT::i16)
15196           return std::make_pair(0U, X86::GR16RegisterClass);
15197         else if (VT == MVT::i8 || VT == MVT::i1)
15198           return std::make_pair(0U, X86::GR8RegisterClass);
15199         else if (VT == MVT::i64 || VT == MVT::f64)
15200           return std::make_pair(0U, X86::GR64RegisterClass);
15201         break;
15202       }
15203       // 32-bit fallthrough
15204     case 'Q':   // Q_REGS
15205       if (VT == MVT::i32 || VT == MVT::f32)
15206         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
15207       else if (VT == MVT::i16)
15208         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
15209       else if (VT == MVT::i8 || VT == MVT::i1)
15210         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
15211       else if (VT == MVT::i64)
15212         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
15213       break;
15214     case 'r':   // GENERAL_REGS
15215     case 'l':   // INDEX_REGS
15216       if (VT == MVT::i8 || VT == MVT::i1)
15217         return std::make_pair(0U, X86::GR8RegisterClass);
15218       if (VT == MVT::i16)
15219         return std::make_pair(0U, X86::GR16RegisterClass);
15220       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15221         return std::make_pair(0U, X86::GR32RegisterClass);
15222       return std::make_pair(0U, X86::GR64RegisterClass);
15223     case 'R':   // LEGACY_REGS
15224       if (VT == MVT::i8 || VT == MVT::i1)
15225         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
15226       if (VT == MVT::i16)
15227         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
15228       if (VT == MVT::i32 || !Subtarget->is64Bit())
15229         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
15230       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
15231     case 'f':  // FP Stack registers.
15232       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15233       // value to the correct fpstack register class.
15234       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15235         return std::make_pair(0U, X86::RFP32RegisterClass);
15236       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15237         return std::make_pair(0U, X86::RFP64RegisterClass);
15238       return std::make_pair(0U, X86::RFP80RegisterClass);
15239     case 'y':   // MMX_REGS if MMX allowed.
15240       if (!Subtarget->hasMMX()) break;
15241       return std::make_pair(0U, X86::VR64RegisterClass);
15242     case 'Y':   // SSE_REGS if SSE2 allowed
15243       if (!Subtarget->hasSSE2()) break;
15244       // FALL THROUGH.
15245     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15246       if (!Subtarget->hasSSE1()) break;
15247
15248       switch (VT.getSimpleVT().SimpleTy) {
15249       default: break;
15250       // Scalar SSE types.
15251       case MVT::f32:
15252       case MVT::i32:
15253         return std::make_pair(0U, X86::FR32RegisterClass);
15254       case MVT::f64:
15255       case MVT::i64:
15256         return std::make_pair(0U, X86::FR64RegisterClass);
15257       // Vector types.
15258       case MVT::v16i8:
15259       case MVT::v8i16:
15260       case MVT::v4i32:
15261       case MVT::v2i64:
15262       case MVT::v4f32:
15263       case MVT::v2f64:
15264         return std::make_pair(0U, X86::VR128RegisterClass);
15265       // AVX types.
15266       case MVT::v32i8:
15267       case MVT::v16i16:
15268       case MVT::v8i32:
15269       case MVT::v4i64:
15270       case MVT::v8f32:
15271       case MVT::v4f64:
15272         return std::make_pair(0U, X86::VR256RegisterClass);
15273         
15274       }
15275       break;
15276     }
15277   }
15278
15279   // Use the default implementation in TargetLowering to convert the register
15280   // constraint into a member of a register class.
15281   std::pair<unsigned, const TargetRegisterClass*> Res;
15282   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15283
15284   // Not found as a standard register?
15285   if (Res.second == 0) {
15286     // Map st(0) -> st(7) -> ST0
15287     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15288         tolower(Constraint[1]) == 's' &&
15289         tolower(Constraint[2]) == 't' &&
15290         Constraint[3] == '(' &&
15291         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15292         Constraint[5] == ')' &&
15293         Constraint[6] == '}') {
15294
15295       Res.first = X86::ST0+Constraint[4]-'0';
15296       Res.second = X86::RFP80RegisterClass;
15297       return Res;
15298     }
15299
15300     // GCC allows "st(0)" to be called just plain "st".
15301     if (StringRef("{st}").equals_lower(Constraint)) {
15302       Res.first = X86::ST0;
15303       Res.second = X86::RFP80RegisterClass;
15304       return Res;
15305     }
15306
15307     // flags -> EFLAGS
15308     if (StringRef("{flags}").equals_lower(Constraint)) {
15309       Res.first = X86::EFLAGS;
15310       Res.second = X86::CCRRegisterClass;
15311       return Res;
15312     }
15313
15314     // 'A' means EAX + EDX.
15315     if (Constraint == "A") {
15316       Res.first = X86::EAX;
15317       Res.second = X86::GR32_ADRegisterClass;
15318       return Res;
15319     }
15320     return Res;
15321   }
15322
15323   // Otherwise, check to see if this is a register class of the wrong value
15324   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
15325   // turn into {ax},{dx}.
15326   if (Res.second->hasType(VT))
15327     return Res;   // Correct type already, nothing to do.
15328
15329   // All of the single-register GCC register classes map their values onto
15330   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
15331   // really want an 8-bit or 32-bit register, map to the appropriate register
15332   // class and return the appropriate register.
15333   if (Res.second == X86::GR16RegisterClass) {
15334     if (VT == MVT::i8) {
15335       unsigned DestReg = 0;
15336       switch (Res.first) {
15337       default: break;
15338       case X86::AX: DestReg = X86::AL; break;
15339       case X86::DX: DestReg = X86::DL; break;
15340       case X86::CX: DestReg = X86::CL; break;
15341       case X86::BX: DestReg = X86::BL; break;
15342       }
15343       if (DestReg) {
15344         Res.first = DestReg;
15345         Res.second = X86::GR8RegisterClass;
15346       }
15347     } else if (VT == MVT::i32) {
15348       unsigned DestReg = 0;
15349       switch (Res.first) {
15350       default: break;
15351       case X86::AX: DestReg = X86::EAX; break;
15352       case X86::DX: DestReg = X86::EDX; break;
15353       case X86::CX: DestReg = X86::ECX; break;
15354       case X86::BX: DestReg = X86::EBX; break;
15355       case X86::SI: DestReg = X86::ESI; break;
15356       case X86::DI: DestReg = X86::EDI; break;
15357       case X86::BP: DestReg = X86::EBP; break;
15358       case X86::SP: DestReg = X86::ESP; break;
15359       }
15360       if (DestReg) {
15361         Res.first = DestReg;
15362         Res.second = X86::GR32RegisterClass;
15363       }
15364     } else if (VT == MVT::i64) {
15365       unsigned DestReg = 0;
15366       switch (Res.first) {
15367       default: break;
15368       case X86::AX: DestReg = X86::RAX; break;
15369       case X86::DX: DestReg = X86::RDX; break;
15370       case X86::CX: DestReg = X86::RCX; break;
15371       case X86::BX: DestReg = X86::RBX; break;
15372       case X86::SI: DestReg = X86::RSI; break;
15373       case X86::DI: DestReg = X86::RDI; break;
15374       case X86::BP: DestReg = X86::RBP; break;
15375       case X86::SP: DestReg = X86::RSP; break;
15376       }
15377       if (DestReg) {
15378         Res.first = DestReg;
15379         Res.second = X86::GR64RegisterClass;
15380       }
15381     }
15382   } else if (Res.second == X86::FR32RegisterClass ||
15383              Res.second == X86::FR64RegisterClass ||
15384              Res.second == X86::VR128RegisterClass) {
15385     // Handle references to XMM physical registers that got mapped into the
15386     // wrong class.  This can happen with constraints like {xmm0} where the
15387     // target independent register mapper will just pick the first match it can
15388     // find, ignoring the required type.
15389     if (VT == MVT::f32)
15390       Res.second = X86::FR32RegisterClass;
15391     else if (VT == MVT::f64)
15392       Res.second = X86::FR64RegisterClass;
15393     else if (X86::VR128RegisterClass->hasType(VT))
15394       Res.second = X86::VR128RegisterClass;
15395   }
15396
15397   return Res;
15398 }