Use 'unsigned' instead of 'int' in a few places dealing with counts of vector elements.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86ISelLowering.h"
17 #include "X86.h"
18 #include "X86InstrBuilder.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/SmallSet.h"
43 #include "llvm/ADT/Statistic.h"
44 #include "llvm/ADT/StringExtras.h"
45 #include "llvm/ADT/VariadicFunction.h"
46 #include "llvm/Support/CallSite.h"
47 #include "llvm/Support/Debug.h"
48 #include "llvm/Support/ErrorHandling.h"
49 #include "llvm/Support/MathExtras.h"
50 #include "llvm/Target/TargetOptions.h"
51 #include <bitset>
52 using namespace llvm;
53
54 STATISTIC(NumTailCalls, "Number of tail calls");
55
56 // Forward declarations.
57 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
58                        SDValue V2);
59
60 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
61 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
62 /// simple subregister reference.  Idx is an index in the 128 bits we
63 /// want.  It need not be aligned to a 128-bit bounday.  That makes
64 /// lowering EXTRACT_VECTOR_ELT operations easier.
65 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
66                                    SelectionDAG &DAG, DebugLoc dl) {
67   EVT VT = Vec.getValueType();
68   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
69   EVT ElVT = VT.getVectorElementType();
70   unsigned Factor = VT.getSizeInBits()/128;
71   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
72                                   VT.getVectorNumElements()/Factor);
73
74   // Extract from UNDEF is UNDEF.
75   if (Vec.getOpcode() == ISD::UNDEF)
76     return DAG.getUNDEF(ResultVT);
77
78   // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
79   // we can match to VEXTRACTF128.
80   unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
81
82   // This is the index of the first element of the 128-bit chunk
83   // we want.
84   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
85                                * ElemsPerChunk);
86
87   SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
88   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
89                                VecIdx);
90
91   return Result;
92 }
93
94 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
95 /// sets things up to match to an AVX VINSERTF128 instruction or a
96 /// simple superregister reference.  Idx is an index in the 128 bits
97 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
98 /// lowering INSERT_VECTOR_ELT operations easier.
99 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
100                                   unsigned IdxVal, SelectionDAG &DAG,
101                                   DebugLoc dl) {
102   EVT VT = Vec.getValueType();
103   assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
104
105   EVT ElVT = VT.getVectorElementType();
106   EVT ResultVT = Result.getValueType();
107
108   // Insert the relevant 128 bits.
109   unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
110
111   // This is the index of the first element of the 128-bit chunk
112   // we want.
113   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
114                                * ElemsPerChunk);
115
116   SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
117   Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
118                        VecIdx);
119   return Result;
120 }
121
122 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
123 /// instructions. This is used because creating CONCAT_VECTOR nodes of
124 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
125 /// large BUILD_VECTORS.
126 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
127                                    unsigned NumElems, SelectionDAG &DAG,
128                                    DebugLoc dl) {
129   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
130   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
131 }
132
133 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
134   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
135   bool is64Bit = Subtarget->is64Bit();
136
137   if (Subtarget->isTargetEnvMacho()) {
138     if (is64Bit)
139       return new X8664_MachoTargetObjectFile();
140     return new TargetLoweringObjectFileMachO();
141   }
142
143   if (Subtarget->isTargetELF())
144     return new TargetLoweringObjectFileELF();
145   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
146     return new TargetLoweringObjectFileCOFF();
147   llvm_unreachable("unknown subtarget type");
148 }
149
150 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
151   : TargetLowering(TM, createTLOF(TM)) {
152   Subtarget = &TM.getSubtarget<X86Subtarget>();
153   X86ScalarSSEf64 = Subtarget->hasSSE2();
154   X86ScalarSSEf32 = Subtarget->hasSSE1();
155   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
156
157   RegInfo = TM.getRegisterInfo();
158   TD = getTargetData();
159
160   // Set up the TargetLowering object.
161   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
162
163   // X86 is weird, it always uses i8 for shift amounts and setcc results.
164   setBooleanContents(ZeroOrOneBooleanContent);
165   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
166   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
167
168   // For 64-bit since we have so many registers use the ILP scheduler, for
169   // 32-bit code use the register pressure specific scheduling.
170   // For Atom, always use ILP scheduling.
171   if (Subtarget->isAtom()) 
172     setSchedulingPreference(Sched::ILP);
173   else if (Subtarget->is64Bit())
174     setSchedulingPreference(Sched::ILP);
175   else
176     setSchedulingPreference(Sched::RegPressure);
177   setStackPointerRegisterToSaveRestore(X86StackPtr);
178
179   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
180     // Setup Windows compiler runtime calls.
181     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
182     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
183     setLibcallName(RTLIB::SREM_I64, "_allrem");
184     setLibcallName(RTLIB::UREM_I64, "_aullrem");
185     setLibcallName(RTLIB::MUL_I64, "_allmul");
186     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
187     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
188     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
189     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
190     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
191
192     // The _ftol2 runtime function has an unusual calling conv, which
193     // is modeled by a special pseudo-instruction.
194     setLibcallName(RTLIB::FPTOUINT_F64_I64, 0);
195     setLibcallName(RTLIB::FPTOUINT_F32_I64, 0);
196     setLibcallName(RTLIB::FPTOUINT_F64_I32, 0);
197     setLibcallName(RTLIB::FPTOUINT_F32_I32, 0);
198   }
199
200   if (Subtarget->isTargetDarwin()) {
201     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
202     setUseUnderscoreSetJmp(false);
203     setUseUnderscoreLongJmp(false);
204   } else if (Subtarget->isTargetMingw()) {
205     // MS runtime is weird: it exports _setjmp, but longjmp!
206     setUseUnderscoreSetJmp(true);
207     setUseUnderscoreLongJmp(false);
208   } else {
209     setUseUnderscoreSetJmp(true);
210     setUseUnderscoreLongJmp(true);
211   }
212
213   // Set up the register classes.
214   addRegisterClass(MVT::i8, &X86::GR8RegClass);
215   addRegisterClass(MVT::i16, &X86::GR16RegClass);
216   addRegisterClass(MVT::i32, &X86::GR32RegClass);
217   if (Subtarget->is64Bit())
218     addRegisterClass(MVT::i64, &X86::GR64RegClass);
219
220   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
221
222   // We don't accept any truncstore of integer registers.
223   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
224   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
225   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
226   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
227   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
228   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
229
230   // SETOEQ and SETUNE require checking two conditions.
231   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
232   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
233   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
234   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
235   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
236   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
237
238   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
239   // operation.
240   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
241   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
242   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
243
244   if (Subtarget->is64Bit()) {
245     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
246     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
247   } else if (!TM.Options.UseSoftFloat) {
248     // We have an algorithm for SSE2->double, and we turn this into a
249     // 64-bit FILD followed by conditional FADD for other targets.
250     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
251     // We have an algorithm for SSE2, and we turn this into a 64-bit
252     // FILD for other targets.
253     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
254   }
255
256   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
257   // this operation.
258   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
259   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
260
261   if (!TM.Options.UseSoftFloat) {
262     // SSE has no i16 to fp conversion, only i32
263     if (X86ScalarSSEf32) {
264       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
265       // f32 and f64 cases are Legal, f80 case is not
266       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
267     } else {
268       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
269       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
270     }
271   } else {
272     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
273     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
274   }
275
276   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
277   // are Legal, f80 is custom lowered.
278   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
279   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
280
281   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
282   // this operation.
283   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
284   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
285
286   if (X86ScalarSSEf32) {
287     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
288     // f32 and f64 cases are Legal, f80 case is not
289     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
290   } else {
291     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
292     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
293   }
294
295   // Handle FP_TO_UINT by promoting the destination to a larger signed
296   // conversion.
297   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
298   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
299   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
300
301   if (Subtarget->is64Bit()) {
302     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
303     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
304   } else if (!TM.Options.UseSoftFloat) {
305     // Since AVX is a superset of SSE3, only check for SSE here.
306     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
307       // Expand FP_TO_UINT into a select.
308       // FIXME: We would like to use a Custom expander here eventually to do
309       // the optimal thing for SSE vs. the default expansion in the legalizer.
310       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
311     else
312       // With SSE3 we can use fisttpll to convert to a signed i64; without
313       // SSE, we're stuck with a fistpll.
314       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
315   }
316
317   if (isTargetFTOL()) {
318     // Use the _ftol2 runtime function, which has a pseudo-instruction
319     // to handle its weird calling convention.
320     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
321   }
322
323   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
324   if (!X86ScalarSSEf64) {
325     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
326     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
327     if (Subtarget->is64Bit()) {
328       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
329       // Without SSE, i64->f64 goes through memory.
330       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
331     }
332   }
333
334   // Scalar integer divide and remainder are lowered to use operations that
335   // produce two results, to match the available instructions. This exposes
336   // the two-result form to trivial CSE, which is able to combine x/y and x%y
337   // into a single instruction.
338   //
339   // Scalar integer multiply-high is also lowered to use two-result
340   // operations, to match the available instructions. However, plain multiply
341   // (low) operations are left as Legal, as there are single-result
342   // instructions for this in x86. Using the two-result multiply instructions
343   // when both high and low results are needed must be arranged by dagcombine.
344   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
345     MVT VT = IntVTs[i];
346     setOperationAction(ISD::MULHS, VT, Expand);
347     setOperationAction(ISD::MULHU, VT, Expand);
348     setOperationAction(ISD::SDIV, VT, Expand);
349     setOperationAction(ISD::UDIV, VT, Expand);
350     setOperationAction(ISD::SREM, VT, Expand);
351     setOperationAction(ISD::UREM, VT, Expand);
352
353     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
354     setOperationAction(ISD::ADDC, VT, Custom);
355     setOperationAction(ISD::ADDE, VT, Custom);
356     setOperationAction(ISD::SUBC, VT, Custom);
357     setOperationAction(ISD::SUBE, VT, Custom);
358   }
359
360   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
361   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
362   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
363   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
364   if (Subtarget->is64Bit())
365     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
366   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
367   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
368   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
369   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
370   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
371   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
372   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
373   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
374
375   // Promote the i8 variants and force them on up to i32 which has a shorter
376   // encoding.
377   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
378   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
379   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
380   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
381   if (Subtarget->hasBMI()) {
382     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
383     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
384     if (Subtarget->is64Bit())
385       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
386   } else {
387     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
388     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
389     if (Subtarget->is64Bit())
390       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
391   }
392
393   if (Subtarget->hasLZCNT()) {
394     // When promoting the i8 variants, force them to i32 for a shorter
395     // encoding.
396     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
397     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
398     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
399     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
400     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
401     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
402     if (Subtarget->is64Bit())
403       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
404   } else {
405     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
406     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
407     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
408     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
409     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
410     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
411     if (Subtarget->is64Bit()) {
412       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
413       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
414     }
415   }
416
417   if (Subtarget->hasPOPCNT()) {
418     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
419   } else {
420     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
421     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
422     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
423     if (Subtarget->is64Bit())
424       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
425   }
426
427   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
428   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
429
430   // These should be promoted to a larger select which is supported.
431   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
432   // X86 wants to expand cmov itself.
433   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
434   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
435   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
436   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
437   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
438   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
439   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
440   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
441   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
442   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
443   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
444   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
445   if (Subtarget->is64Bit()) {
446     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
447     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
448   }
449   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
450
451   // Darwin ABI issue.
452   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
453   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
454   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
455   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
456   if (Subtarget->is64Bit())
457     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
458   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
459   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
460   if (Subtarget->is64Bit()) {
461     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
462     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
463     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
464     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
465     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
466   }
467   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
468   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
469   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
470   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
471   if (Subtarget->is64Bit()) {
472     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
473     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
474     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
475   }
476
477   if (Subtarget->hasSSE1())
478     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
479
480   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
481   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
482
483   // On X86 and X86-64, atomic operations are lowered to locked instructions.
484   // Locked instructions, in turn, have implicit fence semantics (all memory
485   // operations are flushed before issuing the locked instruction, and they
486   // are not buffered), so we can fold away the common pattern of
487   // fence-atomic-fence.
488   setShouldFoldAtomicFences(true);
489
490   // Expand certain atomics
491   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
492     MVT VT = IntVTs[i];
493     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
494     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
495     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
496   }
497
498   if (!Subtarget->is64Bit()) {
499     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
500     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
501     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
502     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
503     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
504     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
505     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
506     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
507   }
508
509   if (Subtarget->hasCmpxchg16b()) {
510     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
511   }
512
513   // FIXME - use subtarget debug flags
514   if (!Subtarget->isTargetDarwin() &&
515       !Subtarget->isTargetELF() &&
516       !Subtarget->isTargetCygMing()) {
517     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
518   }
519
520   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
521   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
522   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
523   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
524   if (Subtarget->is64Bit()) {
525     setExceptionPointerRegister(X86::RAX);
526     setExceptionSelectorRegister(X86::RDX);
527   } else {
528     setExceptionPointerRegister(X86::EAX);
529     setExceptionSelectorRegister(X86::EDX);
530   }
531   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
532   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
533
534   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
535   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
536
537   setOperationAction(ISD::TRAP, MVT::Other, Legal);
538
539   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
540   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
541   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
542   if (Subtarget->is64Bit()) {
543     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
544     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
545   } else {
546     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
547     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
548   }
549
550   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
551   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
552
553   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
554     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
555                        MVT::i64 : MVT::i32, Custom);
556   else if (TM.Options.EnableSegmentedStacks)
557     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
558                        MVT::i64 : MVT::i32, Custom);
559   else
560     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
561                        MVT::i64 : MVT::i32, Expand);
562
563   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
564     // f32 and f64 use SSE.
565     // Set up the FP register classes.
566     addRegisterClass(MVT::f32, &X86::FR32RegClass);
567     addRegisterClass(MVT::f64, &X86::FR64RegClass);
568
569     // Use ANDPD to simulate FABS.
570     setOperationAction(ISD::FABS , MVT::f64, Custom);
571     setOperationAction(ISD::FABS , MVT::f32, Custom);
572
573     // Use XORP to simulate FNEG.
574     setOperationAction(ISD::FNEG , MVT::f64, Custom);
575     setOperationAction(ISD::FNEG , MVT::f32, Custom);
576
577     // Use ANDPD and ORPD to simulate FCOPYSIGN.
578     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
579     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
580
581     // Lower this to FGETSIGNx86 plus an AND.
582     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
583     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
584
585     // We don't support sin/cos/fmod
586     setOperationAction(ISD::FSIN , MVT::f64, Expand);
587     setOperationAction(ISD::FCOS , MVT::f64, Expand);
588     setOperationAction(ISD::FSIN , MVT::f32, Expand);
589     setOperationAction(ISD::FCOS , MVT::f32, Expand);
590
591     // Expand FP immediates into loads from the stack, except for the special
592     // cases we handle.
593     addLegalFPImmediate(APFloat(+0.0)); // xorpd
594     addLegalFPImmediate(APFloat(+0.0f)); // xorps
595   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
596     // Use SSE for f32, x87 for f64.
597     // Set up the FP register classes.
598     addRegisterClass(MVT::f32, &X86::FR32RegClass);
599     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
600
601     // Use ANDPS to simulate FABS.
602     setOperationAction(ISD::FABS , MVT::f32, Custom);
603
604     // Use XORP to simulate FNEG.
605     setOperationAction(ISD::FNEG , MVT::f32, Custom);
606
607     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
608
609     // Use ANDPS and ORPS to simulate FCOPYSIGN.
610     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
611     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
612
613     // We don't support sin/cos/fmod
614     setOperationAction(ISD::FSIN , MVT::f32, Expand);
615     setOperationAction(ISD::FCOS , MVT::f32, Expand);
616
617     // Special cases we handle for FP constants.
618     addLegalFPImmediate(APFloat(+0.0f)); // xorps
619     addLegalFPImmediate(APFloat(+0.0)); // FLD0
620     addLegalFPImmediate(APFloat(+1.0)); // FLD1
621     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
622     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
623
624     if (!TM.Options.UnsafeFPMath) {
625       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
626       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
627     }
628   } else if (!TM.Options.UseSoftFloat) {
629     // f32 and f64 in x87.
630     // Set up the FP register classes.
631     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
632     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
633
634     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
635     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
636     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
637     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
638
639     if (!TM.Options.UnsafeFPMath) {
640       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
641       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
642     }
643     addLegalFPImmediate(APFloat(+0.0)); // FLD0
644     addLegalFPImmediate(APFloat(+1.0)); // FLD1
645     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
646     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
647     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
648     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
649     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
650     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
651   }
652
653   // We don't support FMA.
654   setOperationAction(ISD::FMA, MVT::f64, Expand);
655   setOperationAction(ISD::FMA, MVT::f32, Expand);
656
657   // Long double always uses X87.
658   if (!TM.Options.UseSoftFloat) {
659     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
660     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
661     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
662     {
663       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
664       addLegalFPImmediate(TmpFlt);  // FLD0
665       TmpFlt.changeSign();
666       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
667
668       bool ignored;
669       APFloat TmpFlt2(+1.0);
670       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
671                       &ignored);
672       addLegalFPImmediate(TmpFlt2);  // FLD1
673       TmpFlt2.changeSign();
674       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
675     }
676
677     if (!TM.Options.UnsafeFPMath) {
678       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
679       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
680     }
681
682     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
683     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
684     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
685     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
686     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
687     setOperationAction(ISD::FMA, MVT::f80, Expand);
688   }
689
690   // Always use a library call for pow.
691   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
692   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
693   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
694
695   setOperationAction(ISD::FLOG, MVT::f80, Expand);
696   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
697   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
698   setOperationAction(ISD::FEXP, MVT::f80, Expand);
699   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
700
701   // First set operation action for all vector types to either promote
702   // (for widening) or expand (for scalarization). Then we will selectively
703   // turn on ones that can be effectively codegen'd.
704   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
705            VT <= MVT::LAST_VECTOR_VALUETYPE; ++VT) {
706     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
707     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
708     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
709     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
710     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
711     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
712     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
721     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
723     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
724     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
727     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
729     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
730     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
758     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
763     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
764              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
765       setTruncStoreAction((MVT::SimpleValueType)VT,
766                           (MVT::SimpleValueType)InnerVT, Expand);
767     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
768     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
769     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
770   }
771
772   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
773   // with -msoft-float, disable use of MMX as well.
774   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
775     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
776     // No operations on x86mmx supported, everything uses intrinsics.
777   }
778
779   // MMX-sized vectors (other than x86mmx) are expected to be expanded
780   // into smaller operations.
781   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
782   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
783   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
784   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
785   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
786   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
787   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
788   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
789   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
790   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
791   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
792   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
793   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
794   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
795   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
796   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
797   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
798   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
799   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
800   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
801   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
802   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
803   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
804   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
805   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
806   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
807   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
808   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
809   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
810
811   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
812     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
813
814     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
815     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
816     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
817     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
818     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
819     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
820     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
821     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
822     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
823     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
824     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
825     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
826   }
827
828   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
829     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
830
831     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
832     // registers cannot be used even for integer operations.
833     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
834     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
835     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
836     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
837
838     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
839     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
840     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
841     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
842     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
843     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
844     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
845     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
846     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
847     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
848     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
849     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
850     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
851     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
852     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
853     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
854
855     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
856     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
857     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
858     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
859
860     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
861     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
862     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
863     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
864     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
865
866     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
867     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
868     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
869     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
870     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
871
872     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
873     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
874       EVT VT = (MVT::SimpleValueType)i;
875       // Do not attempt to custom lower non-power-of-2 vectors
876       if (!isPowerOf2_32(VT.getVectorNumElements()))
877         continue;
878       // Do not attempt to custom lower non-128-bit vectors
879       if (!VT.is128BitVector())
880         continue;
881       setOperationAction(ISD::BUILD_VECTOR,
882                          VT.getSimpleVT().SimpleTy, Custom);
883       setOperationAction(ISD::VECTOR_SHUFFLE,
884                          VT.getSimpleVT().SimpleTy, Custom);
885       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
886                          VT.getSimpleVT().SimpleTy, Custom);
887     }
888
889     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
890     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
891     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
892     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
893     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
894     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
895
896     if (Subtarget->is64Bit()) {
897       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
898       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
899     }
900
901     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
902     for (int i = MVT::v16i8; i != MVT::v2i64; i++) {
903       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
904       EVT VT = SVT;
905
906       // Do not attempt to promote non-128-bit vectors
907       if (!VT.is128BitVector())
908         continue;
909
910       setOperationAction(ISD::AND,    SVT, Promote);
911       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
912       setOperationAction(ISD::OR,     SVT, Promote);
913       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
914       setOperationAction(ISD::XOR,    SVT, Promote);
915       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
916       setOperationAction(ISD::LOAD,   SVT, Promote);
917       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
918       setOperationAction(ISD::SELECT, SVT, Promote);
919       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
920     }
921
922     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
923
924     // Custom lower v2i64 and v2f64 selects.
925     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
926     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
927     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
928     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
929
930     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
931     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
932   }
933
934   if (Subtarget->hasSSE41()) {
935     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
936     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
937     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
938     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
939     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
940     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
941     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
942     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
943     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
944     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
945
946     // FIXME: Do we need to handle scalar-to-vector here?
947     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
948
949     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
950     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
951     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
952     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
953     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
954
955     // i8 and i16 vectors are custom , because the source register and source
956     // source memory operand types are not the same width.  f32 vectors are
957     // custom since the immediate controlling the insert encodes additional
958     // information.
959     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
960     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
961     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
962     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
963
964     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
965     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
966     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
967     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
968
969     // FIXME: these should be Legal but thats only for the case where
970     // the index is constant.  For now custom expand to deal with that.
971     if (Subtarget->is64Bit()) {
972       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
973       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
974     }
975   }
976
977   if (Subtarget->hasSSE2()) {
978     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
979     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
980
981     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
982     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
983
984     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
985     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
986
987     if (Subtarget->hasAVX2()) {
988       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
989       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
990
991       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
992       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
993
994       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
995     } else {
996       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
997       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
998
999       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1000       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1001
1002       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1003     }
1004   }
1005
1006   if (Subtarget->hasSSE42())
1007     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1008
1009   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1010     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1011     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1012     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1013     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1014     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1015     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1016
1017     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1018     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1019     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1020
1021     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1022     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1023     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1024     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1025     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1026     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1027
1028     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1029     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1030     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1031     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1032     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1033     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1034
1035     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1036     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1037     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1038
1039     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1040     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1041     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1042     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1043     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1044     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1045
1046     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1047     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1048
1049     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1050     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1051
1052     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1053     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1054
1055     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1056     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1057     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1058     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1059
1060     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1061     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1062     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1063
1064     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1065     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1066     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1067     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1068
1069     if (Subtarget->hasAVX2()) {
1070       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1071       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1072       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1073       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1074
1075       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1076       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1077       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1078       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1079
1080       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1081       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1082       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1083       // Don't lower v32i8 because there is no 128-bit byte mul
1084
1085       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1086
1087       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1088       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1089
1090       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1091       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1092
1093       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1094     } else {
1095       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1096       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1097       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1098       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1099
1100       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1101       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1102       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1103       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1104
1105       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1106       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1107       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1108       // Don't lower v32i8 because there is no 128-bit byte mul
1109
1110       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1111       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1112
1113       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1114       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1115
1116       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1117     }
1118
1119     // Custom lower several nodes for 256-bit types.
1120     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1121              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1122       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1123       EVT VT = SVT;
1124
1125       // Extract subvector is special because the value type
1126       // (result) is 128-bit but the source is 256-bit wide.
1127       if (VT.is128BitVector())
1128         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1129
1130       // Do not attempt to custom lower other non-256-bit vectors
1131       if (!VT.is256BitVector())
1132         continue;
1133
1134       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1135       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1136       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1137       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1138       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1139       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1140     }
1141
1142     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1143     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1144       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1145       EVT VT = SVT;
1146
1147       // Do not attempt to promote non-256-bit vectors
1148       if (!VT.is256BitVector())
1149         continue;
1150
1151       setOperationAction(ISD::AND,    SVT, Promote);
1152       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1153       setOperationAction(ISD::OR,     SVT, Promote);
1154       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1155       setOperationAction(ISD::XOR,    SVT, Promote);
1156       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1157       setOperationAction(ISD::LOAD,   SVT, Promote);
1158       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1159       setOperationAction(ISD::SELECT, SVT, Promote);
1160       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1161     }
1162   }
1163
1164   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1165   // of this type with custom code.
1166   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1167            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1168     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1169                        Custom);
1170   }
1171
1172   // We want to custom lower some of our intrinsics.
1173   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1174
1175
1176   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1177   // handle type legalization for these operations here.
1178   //
1179   // FIXME: We really should do custom legalization for addition and
1180   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1181   // than generic legalization for 64-bit multiplication-with-overflow, though.
1182   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1183     // Add/Sub/Mul with overflow operations are custom lowered.
1184     MVT VT = IntVTs[i];
1185     setOperationAction(ISD::SADDO, VT, Custom);
1186     setOperationAction(ISD::UADDO, VT, Custom);
1187     setOperationAction(ISD::SSUBO, VT, Custom);
1188     setOperationAction(ISD::USUBO, VT, Custom);
1189     setOperationAction(ISD::SMULO, VT, Custom);
1190     setOperationAction(ISD::UMULO, VT, Custom);
1191   }
1192
1193   // There are no 8-bit 3-address imul/mul instructions
1194   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1195   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1196
1197   if (!Subtarget->is64Bit()) {
1198     // These libcalls are not available in 32-bit.
1199     setLibcallName(RTLIB::SHL_I128, 0);
1200     setLibcallName(RTLIB::SRL_I128, 0);
1201     setLibcallName(RTLIB::SRA_I128, 0);
1202   }
1203
1204   // We have target-specific dag combine patterns for the following nodes:
1205   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1206   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1207   setTargetDAGCombine(ISD::VSELECT);
1208   setTargetDAGCombine(ISD::SELECT);
1209   setTargetDAGCombine(ISD::SHL);
1210   setTargetDAGCombine(ISD::SRA);
1211   setTargetDAGCombine(ISD::SRL);
1212   setTargetDAGCombine(ISD::OR);
1213   setTargetDAGCombine(ISD::AND);
1214   setTargetDAGCombine(ISD::ADD);
1215   setTargetDAGCombine(ISD::FADD);
1216   setTargetDAGCombine(ISD::FSUB);
1217   setTargetDAGCombine(ISD::SUB);
1218   setTargetDAGCombine(ISD::LOAD);
1219   setTargetDAGCombine(ISD::STORE);
1220   setTargetDAGCombine(ISD::ZERO_EXTEND);
1221   setTargetDAGCombine(ISD::ANY_EXTEND);
1222   setTargetDAGCombine(ISD::SIGN_EXTEND);
1223   setTargetDAGCombine(ISD::TRUNCATE);
1224   setTargetDAGCombine(ISD::UINT_TO_FP);
1225   setTargetDAGCombine(ISD::SINT_TO_FP);
1226   setTargetDAGCombine(ISD::SETCC);
1227   setTargetDAGCombine(ISD::FP_TO_SINT);
1228   if (Subtarget->is64Bit())
1229     setTargetDAGCombine(ISD::MUL);
1230   if (Subtarget->hasBMI())
1231     setTargetDAGCombine(ISD::XOR);
1232
1233   computeRegisterProperties();
1234
1235   // On Darwin, -Os means optimize for size without hurting performance,
1236   // do not reduce the limit.
1237   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1238   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1239   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1240   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1241   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1242   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1243   setPrefLoopAlignment(4); // 2^4 bytes.
1244   benefitFromCodePlacementOpt = true;
1245
1246   setPrefFunctionAlignment(4); // 2^4 bytes.
1247 }
1248
1249
1250 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1251   if (!VT.isVector()) return MVT::i8;
1252   return VT.changeVectorElementTypeToInteger();
1253 }
1254
1255
1256 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1257 /// the desired ByVal argument alignment.
1258 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1259   if (MaxAlign == 16)
1260     return;
1261   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1262     if (VTy->getBitWidth() == 128)
1263       MaxAlign = 16;
1264   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1265     unsigned EltAlign = 0;
1266     getMaxByValAlign(ATy->getElementType(), EltAlign);
1267     if (EltAlign > MaxAlign)
1268       MaxAlign = EltAlign;
1269   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1270     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1271       unsigned EltAlign = 0;
1272       getMaxByValAlign(STy->getElementType(i), EltAlign);
1273       if (EltAlign > MaxAlign)
1274         MaxAlign = EltAlign;
1275       if (MaxAlign == 16)
1276         break;
1277     }
1278   }
1279 }
1280
1281 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1282 /// function arguments in the caller parameter area. For X86, aggregates
1283 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1284 /// are at 4-byte boundaries.
1285 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1286   if (Subtarget->is64Bit()) {
1287     // Max of 8 and alignment of type.
1288     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1289     if (TyAlign > 8)
1290       return TyAlign;
1291     return 8;
1292   }
1293
1294   unsigned Align = 4;
1295   if (Subtarget->hasSSE1())
1296     getMaxByValAlign(Ty, Align);
1297   return Align;
1298 }
1299
1300 /// getOptimalMemOpType - Returns the target specific optimal type for load
1301 /// and store operations as a result of memset, memcpy, and memmove
1302 /// lowering. If DstAlign is zero that means it's safe to destination
1303 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1304 /// means there isn't a need to check it against alignment requirement,
1305 /// probably because the source does not need to be loaded. If
1306 /// 'IsZeroVal' is true, that means it's safe to return a
1307 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1308 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1309 /// constant so it does not need to be loaded.
1310 /// It returns EVT::Other if the type should be determined using generic
1311 /// target-independent logic.
1312 EVT
1313 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1314                                        unsigned DstAlign, unsigned SrcAlign,
1315                                        bool IsZeroVal,
1316                                        bool MemcpyStrSrc,
1317                                        MachineFunction &MF) const {
1318   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1319   // linux.  This is because the stack realignment code can't handle certain
1320   // cases like PR2962.  This should be removed when PR2962 is fixed.
1321   const Function *F = MF.getFunction();
1322   if (IsZeroVal &&
1323       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1324     if (Size >= 16 &&
1325         (Subtarget->isUnalignedMemAccessFast() ||
1326          ((DstAlign == 0 || DstAlign >= 16) &&
1327           (SrcAlign == 0 || SrcAlign >= 16))) &&
1328         Subtarget->getStackAlignment() >= 16) {
1329       if (Subtarget->getStackAlignment() >= 32) {
1330         if (Subtarget->hasAVX2())
1331           return MVT::v8i32;
1332         if (Subtarget->hasAVX())
1333           return MVT::v8f32;
1334       }
1335       if (Subtarget->hasSSE2())
1336         return MVT::v4i32;
1337       if (Subtarget->hasSSE1())
1338         return MVT::v4f32;
1339     } else if (!MemcpyStrSrc && Size >= 8 &&
1340                !Subtarget->is64Bit() &&
1341                Subtarget->getStackAlignment() >= 8 &&
1342                Subtarget->hasSSE2()) {
1343       // Do not use f64 to lower memcpy if source is string constant. It's
1344       // better to use i32 to avoid the loads.
1345       return MVT::f64;
1346     }
1347   }
1348   if (Subtarget->is64Bit() && Size >= 8)
1349     return MVT::i64;
1350   return MVT::i32;
1351 }
1352
1353 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1354 /// current function.  The returned value is a member of the
1355 /// MachineJumpTableInfo::JTEntryKind enum.
1356 unsigned X86TargetLowering::getJumpTableEncoding() const {
1357   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1358   // symbol.
1359   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1360       Subtarget->isPICStyleGOT())
1361     return MachineJumpTableInfo::EK_Custom32;
1362
1363   // Otherwise, use the normal jump table encoding heuristics.
1364   return TargetLowering::getJumpTableEncoding();
1365 }
1366
1367 const MCExpr *
1368 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1369                                              const MachineBasicBlock *MBB,
1370                                              unsigned uid,MCContext &Ctx) const{
1371   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1372          Subtarget->isPICStyleGOT());
1373   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1374   // entries.
1375   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1376                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1377 }
1378
1379 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1380 /// jumptable.
1381 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1382                                                     SelectionDAG &DAG) const {
1383   if (!Subtarget->is64Bit())
1384     // This doesn't have DebugLoc associated with it, but is not really the
1385     // same as a Register.
1386     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1387   return Table;
1388 }
1389
1390 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1391 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1392 /// MCExpr.
1393 const MCExpr *X86TargetLowering::
1394 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1395                              MCContext &Ctx) const {
1396   // X86-64 uses RIP relative addressing based on the jump table label.
1397   if (Subtarget->isPICStyleRIPRel())
1398     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1399
1400   // Otherwise, the reference is relative to the PIC base.
1401   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1402 }
1403
1404 // FIXME: Why this routine is here? Move to RegInfo!
1405 std::pair<const TargetRegisterClass*, uint8_t>
1406 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1407   const TargetRegisterClass *RRC = 0;
1408   uint8_t Cost = 1;
1409   switch (VT.getSimpleVT().SimpleTy) {
1410   default:
1411     return TargetLowering::findRepresentativeClass(VT);
1412   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1413     RRC = Subtarget->is64Bit() ?
1414       (const TargetRegisterClass*)&X86::GR64RegClass :
1415       (const TargetRegisterClass*)&X86::GR32RegClass;
1416     break;
1417   case MVT::x86mmx:
1418     RRC = &X86::VR64RegClass;
1419     break;
1420   case MVT::f32: case MVT::f64:
1421   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1422   case MVT::v4f32: case MVT::v2f64:
1423   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1424   case MVT::v4f64:
1425     RRC = &X86::VR128RegClass;
1426     break;
1427   }
1428   return std::make_pair(RRC, Cost);
1429 }
1430
1431 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1432                                                unsigned &Offset) const {
1433   if (!Subtarget->isTargetLinux())
1434     return false;
1435
1436   if (Subtarget->is64Bit()) {
1437     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1438     Offset = 0x28;
1439     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1440       AddressSpace = 256;
1441     else
1442       AddressSpace = 257;
1443   } else {
1444     // %gs:0x14 on i386
1445     Offset = 0x14;
1446     AddressSpace = 256;
1447   }
1448   return true;
1449 }
1450
1451
1452 //===----------------------------------------------------------------------===//
1453 //               Return Value Calling Convention Implementation
1454 //===----------------------------------------------------------------------===//
1455
1456 #include "X86GenCallingConv.inc"
1457
1458 bool
1459 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1460                                   MachineFunction &MF, bool isVarArg,
1461                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1462                         LLVMContext &Context) const {
1463   SmallVector<CCValAssign, 16> RVLocs;
1464   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1465                  RVLocs, Context);
1466   return CCInfo.CheckReturn(Outs, RetCC_X86);
1467 }
1468
1469 SDValue
1470 X86TargetLowering::LowerReturn(SDValue Chain,
1471                                CallingConv::ID CallConv, bool isVarArg,
1472                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1473                                const SmallVectorImpl<SDValue> &OutVals,
1474                                DebugLoc dl, SelectionDAG &DAG) const {
1475   MachineFunction &MF = DAG.getMachineFunction();
1476   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1477
1478   SmallVector<CCValAssign, 16> RVLocs;
1479   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1480                  RVLocs, *DAG.getContext());
1481   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1482
1483   // Add the regs to the liveout set for the function.
1484   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1485   for (unsigned i = 0; i != RVLocs.size(); ++i)
1486     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1487       MRI.addLiveOut(RVLocs[i].getLocReg());
1488
1489   SDValue Flag;
1490
1491   SmallVector<SDValue, 6> RetOps;
1492   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1493   // Operand #1 = Bytes To Pop
1494   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1495                    MVT::i16));
1496
1497   // Copy the result values into the output registers.
1498   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1499     CCValAssign &VA = RVLocs[i];
1500     assert(VA.isRegLoc() && "Can only return in registers!");
1501     SDValue ValToCopy = OutVals[i];
1502     EVT ValVT = ValToCopy.getValueType();
1503
1504     // If this is x86-64, and we disabled SSE, we can't return FP values,
1505     // or SSE or MMX vectors.
1506     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1507          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1508           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
1509       report_fatal_error("SSE register return with SSE disabled");
1510     }
1511     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1512     // llvm-gcc has never done it right and no one has noticed, so this
1513     // should be OK for now.
1514     if (ValVT == MVT::f64 &&
1515         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
1516       report_fatal_error("SSE2 register return with SSE2 disabled");
1517
1518     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1519     // the RET instruction and handled by the FP Stackifier.
1520     if (VA.getLocReg() == X86::ST0 ||
1521         VA.getLocReg() == X86::ST1) {
1522       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1523       // change the value to the FP stack register class.
1524       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1525         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1526       RetOps.push_back(ValToCopy);
1527       // Don't emit a copytoreg.
1528       continue;
1529     }
1530
1531     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1532     // which is returned in RAX / RDX.
1533     if (Subtarget->is64Bit()) {
1534       if (ValVT == MVT::x86mmx) {
1535         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1536           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1537           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1538                                   ValToCopy);
1539           // If we don't have SSE2 available, convert to v4f32 so the generated
1540           // register is legal.
1541           if (!Subtarget->hasSSE2())
1542             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1543         }
1544       }
1545     }
1546
1547     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1548     Flag = Chain.getValue(1);
1549   }
1550
1551   // The x86-64 ABI for returning structs by value requires that we copy
1552   // the sret argument into %rax for the return. We saved the argument into
1553   // a virtual register in the entry block, so now we copy the value out
1554   // and into %rax.
1555   if (Subtarget->is64Bit() &&
1556       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1557     MachineFunction &MF = DAG.getMachineFunction();
1558     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1559     unsigned Reg = FuncInfo->getSRetReturnReg();
1560     assert(Reg &&
1561            "SRetReturnReg should have been set in LowerFormalArguments().");
1562     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1563
1564     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1565     Flag = Chain.getValue(1);
1566
1567     // RAX now acts like a return value.
1568     MRI.addLiveOut(X86::RAX);
1569   }
1570
1571   RetOps[0] = Chain;  // Update chain.
1572
1573   // Add the flag if we have it.
1574   if (Flag.getNode())
1575     RetOps.push_back(Flag);
1576
1577   return DAG.getNode(X86ISD::RET_FLAG, dl,
1578                      MVT::Other, &RetOps[0], RetOps.size());
1579 }
1580
1581 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
1582   if (N->getNumValues() != 1)
1583     return false;
1584   if (!N->hasNUsesOfValue(1, 0))
1585     return false;
1586
1587   SDValue TCChain = Chain;
1588   SDNode *Copy = *N->use_begin();
1589   if (Copy->getOpcode() == ISD::CopyToReg) {
1590     // If the copy has a glue operand, we conservatively assume it isn't safe to
1591     // perform a tail call.
1592     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
1593       return false;
1594     TCChain = Copy->getOperand(0);
1595   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
1596     return false;
1597
1598   bool HasRet = false;
1599   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1600        UI != UE; ++UI) {
1601     if (UI->getOpcode() != X86ISD::RET_FLAG)
1602       return false;
1603     HasRet = true;
1604   }
1605
1606   if (!HasRet)
1607     return false;
1608
1609   Chain = TCChain;
1610   return true;
1611 }
1612
1613 EVT
1614 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1615                                             ISD::NodeType ExtendKind) const {
1616   MVT ReturnMVT;
1617   // TODO: Is this also valid on 32-bit?
1618   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1619     ReturnMVT = MVT::i8;
1620   else
1621     ReturnMVT = MVT::i32;
1622
1623   EVT MinVT = getRegisterType(Context, ReturnMVT);
1624   return VT.bitsLT(MinVT) ? MinVT : VT;
1625 }
1626
1627 /// LowerCallResult - Lower the result values of a call into the
1628 /// appropriate copies out of appropriate physical registers.
1629 ///
1630 SDValue
1631 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1632                                    CallingConv::ID CallConv, bool isVarArg,
1633                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1634                                    DebugLoc dl, SelectionDAG &DAG,
1635                                    SmallVectorImpl<SDValue> &InVals) const {
1636
1637   // Assign locations to each value returned by this call.
1638   SmallVector<CCValAssign, 16> RVLocs;
1639   bool Is64Bit = Subtarget->is64Bit();
1640   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1641                  getTargetMachine(), RVLocs, *DAG.getContext());
1642   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1643
1644   // Copy all of the result registers out of their specified physreg.
1645   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1646     CCValAssign &VA = RVLocs[i];
1647     EVT CopyVT = VA.getValVT();
1648
1649     // If this is x86-64, and we disabled SSE, we can't return FP values
1650     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1651         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1652       report_fatal_error("SSE register return with SSE disabled");
1653     }
1654
1655     SDValue Val;
1656
1657     // If this is a call to a function that returns an fp value on the floating
1658     // point stack, we must guarantee the the value is popped from the stack, so
1659     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1660     // if the return value is not used. We use the FpPOP_RETVAL instruction
1661     // instead.
1662     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1663       // If we prefer to use the value in xmm registers, copy it out as f80 and
1664       // use a truncate to move it from fp stack reg to xmm reg.
1665       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1666       SDValue Ops[] = { Chain, InFlag };
1667       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1668                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1669       Val = Chain.getValue(0);
1670
1671       // Round the f80 to the right size, which also moves it to the appropriate
1672       // xmm register.
1673       if (CopyVT != VA.getValVT())
1674         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1675                           // This truncation won't change the value.
1676                           DAG.getIntPtrConstant(1));
1677     } else {
1678       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1679                                  CopyVT, InFlag).getValue(1);
1680       Val = Chain.getValue(0);
1681     }
1682     InFlag = Chain.getValue(2);
1683     InVals.push_back(Val);
1684   }
1685
1686   return Chain;
1687 }
1688
1689
1690 //===----------------------------------------------------------------------===//
1691 //                C & StdCall & Fast Calling Convention implementation
1692 //===----------------------------------------------------------------------===//
1693 //  StdCall calling convention seems to be standard for many Windows' API
1694 //  routines and around. It differs from C calling convention just a little:
1695 //  callee should clean up the stack, not caller. Symbols should be also
1696 //  decorated in some fancy way :) It doesn't support any vector arguments.
1697 //  For info on fast calling convention see Fast Calling Convention (tail call)
1698 //  implementation LowerX86_32FastCCCallTo.
1699
1700 /// CallIsStructReturn - Determines whether a call uses struct return
1701 /// semantics.
1702 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1703   if (Outs.empty())
1704     return false;
1705
1706   return Outs[0].Flags.isSRet();
1707 }
1708
1709 /// ArgsAreStructReturn - Determines whether a function uses struct
1710 /// return semantics.
1711 static bool
1712 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1713   if (Ins.empty())
1714     return false;
1715
1716   return Ins[0].Flags.isSRet();
1717 }
1718
1719 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1720 /// by "Src" to address "Dst" with size and alignment information specified by
1721 /// the specific parameter attribute. The copy will be passed as a byval
1722 /// function parameter.
1723 static SDValue
1724 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1725                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1726                           DebugLoc dl) {
1727   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1728
1729   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1730                        /*isVolatile*/false, /*AlwaysInline=*/true,
1731                        MachinePointerInfo(), MachinePointerInfo());
1732 }
1733
1734 /// IsTailCallConvention - Return true if the calling convention is one that
1735 /// supports tail call optimization.
1736 static bool IsTailCallConvention(CallingConv::ID CC) {
1737   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1738 }
1739
1740 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1741   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
1742     return false;
1743
1744   CallSite CS(CI);
1745   CallingConv::ID CalleeCC = CS.getCallingConv();
1746   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1747     return false;
1748
1749   return true;
1750 }
1751
1752 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1753 /// a tailcall target by changing its ABI.
1754 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1755                                    bool GuaranteedTailCallOpt) {
1756   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1757 }
1758
1759 SDValue
1760 X86TargetLowering::LowerMemArgument(SDValue Chain,
1761                                     CallingConv::ID CallConv,
1762                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1763                                     DebugLoc dl, SelectionDAG &DAG,
1764                                     const CCValAssign &VA,
1765                                     MachineFrameInfo *MFI,
1766                                     unsigned i) const {
1767   // Create the nodes corresponding to a load from this parameter slot.
1768   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1769   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1770                               getTargetMachine().Options.GuaranteedTailCallOpt);
1771   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1772   EVT ValVT;
1773
1774   // If value is passed by pointer we have address passed instead of the value
1775   // itself.
1776   if (VA.getLocInfo() == CCValAssign::Indirect)
1777     ValVT = VA.getLocVT();
1778   else
1779     ValVT = VA.getValVT();
1780
1781   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1782   // changed with more analysis.
1783   // In case of tail call optimization mark all arguments mutable. Since they
1784   // could be overwritten by lowering of arguments in case of a tail call.
1785   if (Flags.isByVal()) {
1786     unsigned Bytes = Flags.getByValSize();
1787     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1788     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1789     return DAG.getFrameIndex(FI, getPointerTy());
1790   } else {
1791     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1792                                     VA.getLocMemOffset(), isImmutable);
1793     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1794     return DAG.getLoad(ValVT, dl, Chain, FIN,
1795                        MachinePointerInfo::getFixedStack(FI),
1796                        false, false, false, 0);
1797   }
1798 }
1799
1800 SDValue
1801 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1802                                         CallingConv::ID CallConv,
1803                                         bool isVarArg,
1804                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1805                                         DebugLoc dl,
1806                                         SelectionDAG &DAG,
1807                                         SmallVectorImpl<SDValue> &InVals)
1808                                           const {
1809   MachineFunction &MF = DAG.getMachineFunction();
1810   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1811
1812   const Function* Fn = MF.getFunction();
1813   if (Fn->hasExternalLinkage() &&
1814       Subtarget->isTargetCygMing() &&
1815       Fn->getName() == "main")
1816     FuncInfo->setForceFramePointer(true);
1817
1818   MachineFrameInfo *MFI = MF.getFrameInfo();
1819   bool Is64Bit = Subtarget->is64Bit();
1820   bool IsWindows = Subtarget->isTargetWindows();
1821   bool IsWin64 = Subtarget->isTargetWin64();
1822
1823   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1824          "Var args not supported with calling convention fastcc or ghc");
1825
1826   // Assign locations to all of the incoming arguments.
1827   SmallVector<CCValAssign, 16> ArgLocs;
1828   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1829                  ArgLocs, *DAG.getContext());
1830
1831   // Allocate shadow area for Win64
1832   if (IsWin64) {
1833     CCInfo.AllocateStack(32, 8);
1834   }
1835
1836   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1837
1838   unsigned LastVal = ~0U;
1839   SDValue ArgValue;
1840   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1841     CCValAssign &VA = ArgLocs[i];
1842     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1843     // places.
1844     assert(VA.getValNo() != LastVal &&
1845            "Don't support value assigned to multiple locs yet");
1846     (void)LastVal;
1847     LastVal = VA.getValNo();
1848
1849     if (VA.isRegLoc()) {
1850       EVT RegVT = VA.getLocVT();
1851       const TargetRegisterClass *RC;
1852       if (RegVT == MVT::i32)
1853         RC = &X86::GR32RegClass;
1854       else if (Is64Bit && RegVT == MVT::i64)
1855         RC = &X86::GR64RegClass;
1856       else if (RegVT == MVT::f32)
1857         RC = &X86::FR32RegClass;
1858       else if (RegVT == MVT::f64)
1859         RC = &X86::FR64RegClass;
1860       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1861         RC = &X86::VR256RegClass;
1862       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1863         RC = &X86::VR128RegClass;
1864       else if (RegVT == MVT::x86mmx)
1865         RC = &X86::VR64RegClass;
1866       else
1867         llvm_unreachable("Unknown argument type!");
1868
1869       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1870       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1871
1872       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1873       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1874       // right size.
1875       if (VA.getLocInfo() == CCValAssign::SExt)
1876         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1877                                DAG.getValueType(VA.getValVT()));
1878       else if (VA.getLocInfo() == CCValAssign::ZExt)
1879         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1880                                DAG.getValueType(VA.getValVT()));
1881       else if (VA.getLocInfo() == CCValAssign::BCvt)
1882         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1883
1884       if (VA.isExtInLoc()) {
1885         // Handle MMX values passed in XMM regs.
1886         if (RegVT.isVector()) {
1887           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1888                                  ArgValue);
1889         } else
1890           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1891       }
1892     } else {
1893       assert(VA.isMemLoc());
1894       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1895     }
1896
1897     // If value is passed via pointer - do a load.
1898     if (VA.getLocInfo() == CCValAssign::Indirect)
1899       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1900                              MachinePointerInfo(), false, false, false, 0);
1901
1902     InVals.push_back(ArgValue);
1903   }
1904
1905   // The x86-64 ABI for returning structs by value requires that we copy
1906   // the sret argument into %rax for the return. Save the argument into
1907   // a virtual register so that we can access it from the return points.
1908   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1909     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1910     unsigned Reg = FuncInfo->getSRetReturnReg();
1911     if (!Reg) {
1912       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1913       FuncInfo->setSRetReturnReg(Reg);
1914     }
1915     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1916     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1917   }
1918
1919   unsigned StackSize = CCInfo.getNextStackOffset();
1920   // Align stack specially for tail calls.
1921   if (FuncIsMadeTailCallSafe(CallConv,
1922                              MF.getTarget().Options.GuaranteedTailCallOpt))
1923     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1924
1925   // If the function takes variable number of arguments, make a frame index for
1926   // the start of the first vararg value... for expansion of llvm.va_start.
1927   if (isVarArg) {
1928     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1929                     CallConv != CallingConv::X86_ThisCall)) {
1930       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1931     }
1932     if (Is64Bit) {
1933       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1934
1935       // FIXME: We should really autogenerate these arrays
1936       static const uint16_t GPR64ArgRegsWin64[] = {
1937         X86::RCX, X86::RDX, X86::R8,  X86::R9
1938       };
1939       static const uint16_t GPR64ArgRegs64Bit[] = {
1940         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1941       };
1942       static const uint16_t XMMArgRegs64Bit[] = {
1943         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1944         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1945       };
1946       const uint16_t *GPR64ArgRegs;
1947       unsigned NumXMMRegs = 0;
1948
1949       if (IsWin64) {
1950         // The XMM registers which might contain var arg parameters are shadowed
1951         // in their paired GPR.  So we only need to save the GPR to their home
1952         // slots.
1953         TotalNumIntRegs = 4;
1954         GPR64ArgRegs = GPR64ArgRegsWin64;
1955       } else {
1956         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1957         GPR64ArgRegs = GPR64ArgRegs64Bit;
1958
1959         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1960                                                 TotalNumXMMRegs);
1961       }
1962       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1963                                                        TotalNumIntRegs);
1964
1965       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1966       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1967              "SSE register cannot be used when SSE is disabled!");
1968       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1969                NoImplicitFloatOps) &&
1970              "SSE register cannot be used when SSE is disabled!");
1971       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1972           !Subtarget->hasSSE1())
1973         // Kernel mode asks for SSE to be disabled, so don't push them
1974         // on the stack.
1975         TotalNumXMMRegs = 0;
1976
1977       if (IsWin64) {
1978         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1979         // Get to the caller-allocated home save location.  Add 8 to account
1980         // for the return address.
1981         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1982         FuncInfo->setRegSaveFrameIndex(
1983           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1984         // Fixup to set vararg frame on shadow area (4 x i64).
1985         if (NumIntRegs < 4)
1986           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1987       } else {
1988         // For X86-64, if there are vararg parameters that are passed via
1989         // registers, then we must store them to their spots on the stack so
1990         // they may be loaded by deferencing the result of va_next.
1991         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1992         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1993         FuncInfo->setRegSaveFrameIndex(
1994           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1995                                false));
1996       }
1997
1998       // Store the integer parameter registers.
1999       SmallVector<SDValue, 8> MemOps;
2000       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2001                                         getPointerTy());
2002       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2003       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
2004         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2005                                   DAG.getIntPtrConstant(Offset));
2006         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
2007                                      &X86::GR64RegClass);
2008         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
2009         SDValue Store =
2010           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2011                        MachinePointerInfo::getFixedStack(
2012                          FuncInfo->getRegSaveFrameIndex(), Offset),
2013                        false, false, 0);
2014         MemOps.push_back(Store);
2015         Offset += 8;
2016       }
2017
2018       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2019         // Now store the XMM (fp + vector) parameter registers.
2020         SmallVector<SDValue, 11> SaveXMMOps;
2021         SaveXMMOps.push_back(Chain);
2022
2023         unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2024         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2025         SaveXMMOps.push_back(ALVal);
2026
2027         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2028                                FuncInfo->getRegSaveFrameIndex()));
2029         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2030                                FuncInfo->getVarArgsFPOffset()));
2031
2032         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2033           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2034                                        &X86::VR128RegClass);
2035           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2036           SaveXMMOps.push_back(Val);
2037         }
2038         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2039                                      MVT::Other,
2040                                      &SaveXMMOps[0], SaveXMMOps.size()));
2041       }
2042
2043       if (!MemOps.empty())
2044         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2045                             &MemOps[0], MemOps.size());
2046     }
2047   }
2048
2049   // Some CCs need callee pop.
2050   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2051                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2052     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2053   } else {
2054     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2055     // If this is an sret function, the return should pop the hidden pointer.
2056     if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2057         ArgsAreStructReturn(Ins))
2058       FuncInfo->setBytesToPopOnReturn(4);
2059   }
2060
2061   if (!Is64Bit) {
2062     // RegSaveFrameIndex is X86-64 only.
2063     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2064     if (CallConv == CallingConv::X86_FastCall ||
2065         CallConv == CallingConv::X86_ThisCall)
2066       // fastcc functions can't have varargs.
2067       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2068   }
2069
2070   FuncInfo->setArgumentStackSize(StackSize);
2071
2072   return Chain;
2073 }
2074
2075 SDValue
2076 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2077                                     SDValue StackPtr, SDValue Arg,
2078                                     DebugLoc dl, SelectionDAG &DAG,
2079                                     const CCValAssign &VA,
2080                                     ISD::ArgFlagsTy Flags) const {
2081   unsigned LocMemOffset = VA.getLocMemOffset();
2082   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2083   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2084   if (Flags.isByVal())
2085     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2086
2087   return DAG.getStore(Chain, dl, Arg, PtrOff,
2088                       MachinePointerInfo::getStack(LocMemOffset),
2089                       false, false, 0);
2090 }
2091
2092 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2093 /// optimization is performed and it is required.
2094 SDValue
2095 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2096                                            SDValue &OutRetAddr, SDValue Chain,
2097                                            bool IsTailCall, bool Is64Bit,
2098                                            int FPDiff, DebugLoc dl) const {
2099   // Adjust the Return address stack slot.
2100   EVT VT = getPointerTy();
2101   OutRetAddr = getReturnAddressFrameIndex(DAG);
2102
2103   // Load the "old" Return address.
2104   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2105                            false, false, false, 0);
2106   return SDValue(OutRetAddr.getNode(), 1);
2107 }
2108
2109 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2110 /// optimization is performed and it is required (FPDiff!=0).
2111 static SDValue
2112 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2113                          SDValue Chain, SDValue RetAddrFrIdx,
2114                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2115   // Store the return address to the appropriate stack slot.
2116   if (!FPDiff) return Chain;
2117   // Calculate the new stack slot for the return address.
2118   int SlotSize = Is64Bit ? 8 : 4;
2119   int NewReturnAddrFI =
2120     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2121   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2122   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2123   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2124                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2125                        false, false, 0);
2126   return Chain;
2127 }
2128
2129 SDValue
2130 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2131                              CallingConv::ID CallConv, bool isVarArg,
2132                              bool doesNotRet, bool &isTailCall,
2133                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2134                              const SmallVectorImpl<SDValue> &OutVals,
2135                              const SmallVectorImpl<ISD::InputArg> &Ins,
2136                              DebugLoc dl, SelectionDAG &DAG,
2137                              SmallVectorImpl<SDValue> &InVals) const {
2138   MachineFunction &MF = DAG.getMachineFunction();
2139   bool Is64Bit        = Subtarget->is64Bit();
2140   bool IsWin64        = Subtarget->isTargetWin64();
2141   bool IsWindows      = Subtarget->isTargetWindows();
2142   bool IsStructRet    = CallIsStructReturn(Outs);
2143   bool IsSibcall      = false;
2144
2145   if (MF.getTarget().Options.DisableTailCalls)
2146     isTailCall = false;
2147
2148   if (isTailCall) {
2149     // Check if it's really possible to do a tail call.
2150     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2151                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2152                                                    Outs, OutVals, Ins, DAG);
2153
2154     // Sibcalls are automatically detected tailcalls which do not require
2155     // ABI changes.
2156     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2157       IsSibcall = true;
2158
2159     if (isTailCall)
2160       ++NumTailCalls;
2161   }
2162
2163   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2164          "Var args not supported with calling convention fastcc or ghc");
2165
2166   // Analyze operands of the call, assigning locations to each operand.
2167   SmallVector<CCValAssign, 16> ArgLocs;
2168   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2169                  ArgLocs, *DAG.getContext());
2170
2171   // Allocate shadow area for Win64
2172   if (IsWin64) {
2173     CCInfo.AllocateStack(32, 8);
2174   }
2175
2176   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2177
2178   // Get a count of how many bytes are to be pushed on the stack.
2179   unsigned NumBytes = CCInfo.getNextStackOffset();
2180   if (IsSibcall)
2181     // This is a sibcall. The memory operands are available in caller's
2182     // own caller's stack.
2183     NumBytes = 0;
2184   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2185            IsTailCallConvention(CallConv))
2186     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2187
2188   int FPDiff = 0;
2189   if (isTailCall && !IsSibcall) {
2190     // Lower arguments at fp - stackoffset + fpdiff.
2191     unsigned NumBytesCallerPushed =
2192       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2193     FPDiff = NumBytesCallerPushed - NumBytes;
2194
2195     // Set the delta of movement of the returnaddr stackslot.
2196     // But only set if delta is greater than previous delta.
2197     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2198       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2199   }
2200
2201   if (!IsSibcall)
2202     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2203
2204   SDValue RetAddrFrIdx;
2205   // Load return address for tail calls.
2206   if (isTailCall && FPDiff)
2207     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2208                                     Is64Bit, FPDiff, dl);
2209
2210   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2211   SmallVector<SDValue, 8> MemOpChains;
2212   SDValue StackPtr;
2213
2214   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2215   // of tail call optimization arguments are handle later.
2216   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2217     CCValAssign &VA = ArgLocs[i];
2218     EVT RegVT = VA.getLocVT();
2219     SDValue Arg = OutVals[i];
2220     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2221     bool isByVal = Flags.isByVal();
2222
2223     // Promote the value if needed.
2224     switch (VA.getLocInfo()) {
2225     default: llvm_unreachable("Unknown loc info!");
2226     case CCValAssign::Full: break;
2227     case CCValAssign::SExt:
2228       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2229       break;
2230     case CCValAssign::ZExt:
2231       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2232       break;
2233     case CCValAssign::AExt:
2234       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2235         // Special case: passing MMX values in XMM registers.
2236         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2237         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2238         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2239       } else
2240         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2241       break;
2242     case CCValAssign::BCvt:
2243       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2244       break;
2245     case CCValAssign::Indirect: {
2246       // Store the argument.
2247       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2248       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2249       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2250                            MachinePointerInfo::getFixedStack(FI),
2251                            false, false, 0);
2252       Arg = SpillSlot;
2253       break;
2254     }
2255     }
2256
2257     if (VA.isRegLoc()) {
2258       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2259       if (isVarArg && IsWin64) {
2260         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2261         // shadow reg if callee is a varargs function.
2262         unsigned ShadowReg = 0;
2263         switch (VA.getLocReg()) {
2264         case X86::XMM0: ShadowReg = X86::RCX; break;
2265         case X86::XMM1: ShadowReg = X86::RDX; break;
2266         case X86::XMM2: ShadowReg = X86::R8; break;
2267         case X86::XMM3: ShadowReg = X86::R9; break;
2268         }
2269         if (ShadowReg)
2270           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2271       }
2272     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2273       assert(VA.isMemLoc());
2274       if (StackPtr.getNode() == 0)
2275         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2276       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2277                                              dl, DAG, VA, Flags));
2278     }
2279   }
2280
2281   if (!MemOpChains.empty())
2282     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2283                         &MemOpChains[0], MemOpChains.size());
2284
2285   // Build a sequence of copy-to-reg nodes chained together with token chain
2286   // and flag operands which copy the outgoing args into registers.
2287   SDValue InFlag;
2288   // Tail call byval lowering might overwrite argument registers so in case of
2289   // tail call optimization the copies to registers are lowered later.
2290   if (!isTailCall)
2291     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2292       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2293                                RegsToPass[i].second, InFlag);
2294       InFlag = Chain.getValue(1);
2295     }
2296
2297   if (Subtarget->isPICStyleGOT()) {
2298     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2299     // GOT pointer.
2300     if (!isTailCall) {
2301       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2302                                DAG.getNode(X86ISD::GlobalBaseReg,
2303                                            DebugLoc(), getPointerTy()),
2304                                InFlag);
2305       InFlag = Chain.getValue(1);
2306     } else {
2307       // If we are tail calling and generating PIC/GOT style code load the
2308       // address of the callee into ECX. The value in ecx is used as target of
2309       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2310       // for tail calls on PIC/GOT architectures. Normally we would just put the
2311       // address of GOT into ebx and then call target@PLT. But for tail calls
2312       // ebx would be restored (since ebx is callee saved) before jumping to the
2313       // target@PLT.
2314
2315       // Note: The actual moving to ECX is done further down.
2316       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2317       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2318           !G->getGlobal()->hasProtectedVisibility())
2319         Callee = LowerGlobalAddress(Callee, DAG);
2320       else if (isa<ExternalSymbolSDNode>(Callee))
2321         Callee = LowerExternalSymbol(Callee, DAG);
2322     }
2323   }
2324
2325   if (Is64Bit && isVarArg && !IsWin64) {
2326     // From AMD64 ABI document:
2327     // For calls that may call functions that use varargs or stdargs
2328     // (prototype-less calls or calls to functions containing ellipsis (...) in
2329     // the declaration) %al is used as hidden argument to specify the number
2330     // of SSE registers used. The contents of %al do not need to match exactly
2331     // the number of registers, but must be an ubound on the number of SSE
2332     // registers used and is in the range 0 - 8 inclusive.
2333
2334     // Count the number of XMM registers allocated.
2335     static const uint16_t XMMArgRegs[] = {
2336       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2337       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2338     };
2339     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2340     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2341            && "SSE registers cannot be used when SSE is disabled");
2342
2343     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2344                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2345     InFlag = Chain.getValue(1);
2346   }
2347
2348
2349   // For tail calls lower the arguments to the 'real' stack slot.
2350   if (isTailCall) {
2351     // Force all the incoming stack arguments to be loaded from the stack
2352     // before any new outgoing arguments are stored to the stack, because the
2353     // outgoing stack slots may alias the incoming argument stack slots, and
2354     // the alias isn't otherwise explicit. This is slightly more conservative
2355     // than necessary, because it means that each store effectively depends
2356     // on every argument instead of just those arguments it would clobber.
2357     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2358
2359     SmallVector<SDValue, 8> MemOpChains2;
2360     SDValue FIN;
2361     int FI = 0;
2362     // Do not flag preceding copytoreg stuff together with the following stuff.
2363     InFlag = SDValue();
2364     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2365       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2366         CCValAssign &VA = ArgLocs[i];
2367         if (VA.isRegLoc())
2368           continue;
2369         assert(VA.isMemLoc());
2370         SDValue Arg = OutVals[i];
2371         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2372         // Create frame index.
2373         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2374         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2375         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2376         FIN = DAG.getFrameIndex(FI, getPointerTy());
2377
2378         if (Flags.isByVal()) {
2379           // Copy relative to framepointer.
2380           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2381           if (StackPtr.getNode() == 0)
2382             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2383                                           getPointerTy());
2384           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2385
2386           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2387                                                            ArgChain,
2388                                                            Flags, DAG, dl));
2389         } else {
2390           // Store relative to framepointer.
2391           MemOpChains2.push_back(
2392             DAG.getStore(ArgChain, dl, Arg, FIN,
2393                          MachinePointerInfo::getFixedStack(FI),
2394                          false, false, 0));
2395         }
2396       }
2397     }
2398
2399     if (!MemOpChains2.empty())
2400       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2401                           &MemOpChains2[0], MemOpChains2.size());
2402
2403     // Copy arguments to their registers.
2404     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2405       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2406                                RegsToPass[i].second, InFlag);
2407       InFlag = Chain.getValue(1);
2408     }
2409     InFlag =SDValue();
2410
2411     // Store the return address to the appropriate stack slot.
2412     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2413                                      FPDiff, dl);
2414   }
2415
2416   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2417     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2418     // In the 64-bit large code model, we have to make all calls
2419     // through a register, since the call instruction's 32-bit
2420     // pc-relative offset may not be large enough to hold the whole
2421     // address.
2422   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2423     // If the callee is a GlobalAddress node (quite common, every direct call
2424     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2425     // it.
2426
2427     // We should use extra load for direct calls to dllimported functions in
2428     // non-JIT mode.
2429     const GlobalValue *GV = G->getGlobal();
2430     if (!GV->hasDLLImportLinkage()) {
2431       unsigned char OpFlags = 0;
2432       bool ExtraLoad = false;
2433       unsigned WrapperKind = ISD::DELETED_NODE;
2434
2435       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2436       // external symbols most go through the PLT in PIC mode.  If the symbol
2437       // has hidden or protected visibility, or if it is static or local, then
2438       // we don't need to use the PLT - we can directly call it.
2439       if (Subtarget->isTargetELF() &&
2440           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2441           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2442         OpFlags = X86II::MO_PLT;
2443       } else if (Subtarget->isPICStyleStubAny() &&
2444                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2445                  (!Subtarget->getTargetTriple().isMacOSX() ||
2446                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2447         // PC-relative references to external symbols should go through $stub,
2448         // unless we're building with the leopard linker or later, which
2449         // automatically synthesizes these stubs.
2450         OpFlags = X86II::MO_DARWIN_STUB;
2451       } else if (Subtarget->isPICStyleRIPRel() &&
2452                  isa<Function>(GV) &&
2453                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2454         // If the function is marked as non-lazy, generate an indirect call
2455         // which loads from the GOT directly. This avoids runtime overhead
2456         // at the cost of eager binding (and one extra byte of encoding).
2457         OpFlags = X86II::MO_GOTPCREL;
2458         WrapperKind = X86ISD::WrapperRIP;
2459         ExtraLoad = true;
2460       }
2461
2462       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2463                                           G->getOffset(), OpFlags);
2464
2465       // Add a wrapper if needed.
2466       if (WrapperKind != ISD::DELETED_NODE)
2467         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2468       // Add extra indirection if needed.
2469       if (ExtraLoad)
2470         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2471                              MachinePointerInfo::getGOT(),
2472                              false, false, false, 0);
2473     }
2474   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2475     unsigned char OpFlags = 0;
2476
2477     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2478     // external symbols should go through the PLT.
2479     if (Subtarget->isTargetELF() &&
2480         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2481       OpFlags = X86II::MO_PLT;
2482     } else if (Subtarget->isPICStyleStubAny() &&
2483                (!Subtarget->getTargetTriple().isMacOSX() ||
2484                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2485       // PC-relative references to external symbols should go through $stub,
2486       // unless we're building with the leopard linker or later, which
2487       // automatically synthesizes these stubs.
2488       OpFlags = X86II::MO_DARWIN_STUB;
2489     }
2490
2491     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2492                                          OpFlags);
2493   }
2494
2495   // Returns a chain & a flag for retval copy to use.
2496   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2497   SmallVector<SDValue, 8> Ops;
2498
2499   if (!IsSibcall && isTailCall) {
2500     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2501                            DAG.getIntPtrConstant(0, true), InFlag);
2502     InFlag = Chain.getValue(1);
2503   }
2504
2505   Ops.push_back(Chain);
2506   Ops.push_back(Callee);
2507
2508   if (isTailCall)
2509     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2510
2511   // Add argument registers to the end of the list so that they are known live
2512   // into the call.
2513   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2514     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2515                                   RegsToPass[i].second.getValueType()));
2516
2517   // Add an implicit use GOT pointer in EBX.
2518   if (!isTailCall && Subtarget->isPICStyleGOT())
2519     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2520
2521   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2522   if (Is64Bit && isVarArg && !IsWin64)
2523     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2524
2525   // Add a register mask operand representing the call-preserved registers.
2526   const TargetRegisterInfo *TRI = getTargetMachine().getRegisterInfo();
2527   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
2528   assert(Mask && "Missing call preserved mask for calling convention");
2529   Ops.push_back(DAG.getRegisterMask(Mask));
2530
2531   if (InFlag.getNode())
2532     Ops.push_back(InFlag);
2533
2534   if (isTailCall) {
2535     // We used to do:
2536     //// If this is the first return lowered for this function, add the regs
2537     //// to the liveout set for the function.
2538     // This isn't right, although it's probably harmless on x86; liveouts
2539     // should be computed from returns not tail calls.  Consider a void
2540     // function making a tail call to a function returning int.
2541     return DAG.getNode(X86ISD::TC_RETURN, dl,
2542                        NodeTys, &Ops[0], Ops.size());
2543   }
2544
2545   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2546   InFlag = Chain.getValue(1);
2547
2548   // Create the CALLSEQ_END node.
2549   unsigned NumBytesForCalleeToPush;
2550   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2551                        getTargetMachine().Options.GuaranteedTailCallOpt))
2552     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2553   else if (!Is64Bit && !IsTailCallConvention(CallConv) && !IsWindows &&
2554            IsStructRet)
2555     // If this is a call to a struct-return function, the callee
2556     // pops the hidden struct pointer, so we have to push it back.
2557     // This is common for Darwin/X86, Linux & Mingw32 targets.
2558     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
2559     NumBytesForCalleeToPush = 4;
2560   else
2561     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2562
2563   // Returns a flag for retval copy to use.
2564   if (!IsSibcall) {
2565     Chain = DAG.getCALLSEQ_END(Chain,
2566                                DAG.getIntPtrConstant(NumBytes, true),
2567                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2568                                                      true),
2569                                InFlag);
2570     InFlag = Chain.getValue(1);
2571   }
2572
2573   // Handle result values, copying them out of physregs into vregs that we
2574   // return.
2575   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2576                          Ins, dl, DAG, InVals);
2577 }
2578
2579
2580 //===----------------------------------------------------------------------===//
2581 //                Fast Calling Convention (tail call) implementation
2582 //===----------------------------------------------------------------------===//
2583
2584 //  Like std call, callee cleans arguments, convention except that ECX is
2585 //  reserved for storing the tail called function address. Only 2 registers are
2586 //  free for argument passing (inreg). Tail call optimization is performed
2587 //  provided:
2588 //                * tailcallopt is enabled
2589 //                * caller/callee are fastcc
2590 //  On X86_64 architecture with GOT-style position independent code only local
2591 //  (within module) calls are supported at the moment.
2592 //  To keep the stack aligned according to platform abi the function
2593 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2594 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2595 //  If a tail called function callee has more arguments than the caller the
2596 //  caller needs to make sure that there is room to move the RETADDR to. This is
2597 //  achieved by reserving an area the size of the argument delta right after the
2598 //  original REtADDR, but before the saved framepointer or the spilled registers
2599 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2600 //  stack layout:
2601 //    arg1
2602 //    arg2
2603 //    RETADDR
2604 //    [ new RETADDR
2605 //      move area ]
2606 //    (possible EBP)
2607 //    ESI
2608 //    EDI
2609 //    local1 ..
2610
2611 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2612 /// for a 16 byte align requirement.
2613 unsigned
2614 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2615                                                SelectionDAG& DAG) const {
2616   MachineFunction &MF = DAG.getMachineFunction();
2617   const TargetMachine &TM = MF.getTarget();
2618   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2619   unsigned StackAlignment = TFI.getStackAlignment();
2620   uint64_t AlignMask = StackAlignment - 1;
2621   int64_t Offset = StackSize;
2622   uint64_t SlotSize = TD->getPointerSize();
2623   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2624     // Number smaller than 12 so just add the difference.
2625     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2626   } else {
2627     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2628     Offset = ((~AlignMask) & Offset) + StackAlignment +
2629       (StackAlignment-SlotSize);
2630   }
2631   return Offset;
2632 }
2633
2634 /// MatchingStackOffset - Return true if the given stack call argument is
2635 /// already available in the same position (relatively) of the caller's
2636 /// incoming argument stack.
2637 static
2638 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2639                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2640                          const X86InstrInfo *TII) {
2641   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2642   int FI = INT_MAX;
2643   if (Arg.getOpcode() == ISD::CopyFromReg) {
2644     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2645     if (!TargetRegisterInfo::isVirtualRegister(VR))
2646       return false;
2647     MachineInstr *Def = MRI->getVRegDef(VR);
2648     if (!Def)
2649       return false;
2650     if (!Flags.isByVal()) {
2651       if (!TII->isLoadFromStackSlot(Def, FI))
2652         return false;
2653     } else {
2654       unsigned Opcode = Def->getOpcode();
2655       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2656           Def->getOperand(1).isFI()) {
2657         FI = Def->getOperand(1).getIndex();
2658         Bytes = Flags.getByValSize();
2659       } else
2660         return false;
2661     }
2662   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2663     if (Flags.isByVal())
2664       // ByVal argument is passed in as a pointer but it's now being
2665       // dereferenced. e.g.
2666       // define @foo(%struct.X* %A) {
2667       //   tail call @bar(%struct.X* byval %A)
2668       // }
2669       return false;
2670     SDValue Ptr = Ld->getBasePtr();
2671     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2672     if (!FINode)
2673       return false;
2674     FI = FINode->getIndex();
2675   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2676     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2677     FI = FINode->getIndex();
2678     Bytes = Flags.getByValSize();
2679   } else
2680     return false;
2681
2682   assert(FI != INT_MAX);
2683   if (!MFI->isFixedObjectIndex(FI))
2684     return false;
2685   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2686 }
2687
2688 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2689 /// for tail call optimization. Targets which want to do tail call
2690 /// optimization should implement this function.
2691 bool
2692 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2693                                                      CallingConv::ID CalleeCC,
2694                                                      bool isVarArg,
2695                                                      bool isCalleeStructRet,
2696                                                      bool isCallerStructRet,
2697                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2698                                     const SmallVectorImpl<SDValue> &OutVals,
2699                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2700                                                      SelectionDAG& DAG) const {
2701   if (!IsTailCallConvention(CalleeCC) &&
2702       CalleeCC != CallingConv::C)
2703     return false;
2704
2705   // If -tailcallopt is specified, make fastcc functions tail-callable.
2706   const MachineFunction &MF = DAG.getMachineFunction();
2707   const Function *CallerF = DAG.getMachineFunction().getFunction();
2708   CallingConv::ID CallerCC = CallerF->getCallingConv();
2709   bool CCMatch = CallerCC == CalleeCC;
2710
2711   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2712     if (IsTailCallConvention(CalleeCC) && CCMatch)
2713       return true;
2714     return false;
2715   }
2716
2717   // Look for obvious safe cases to perform tail call optimization that do not
2718   // require ABI changes. This is what gcc calls sibcall.
2719
2720   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2721   // emit a special epilogue.
2722   if (RegInfo->needsStackRealignment(MF))
2723     return false;
2724
2725   // Also avoid sibcall optimization if either caller or callee uses struct
2726   // return semantics.
2727   if (isCalleeStructRet || isCallerStructRet)
2728     return false;
2729
2730   // An stdcall caller is expected to clean up its arguments; the callee
2731   // isn't going to do that.
2732   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2733     return false;
2734
2735   // Do not sibcall optimize vararg calls unless all arguments are passed via
2736   // registers.
2737   if (isVarArg && !Outs.empty()) {
2738
2739     // Optimizing for varargs on Win64 is unlikely to be safe without
2740     // additional testing.
2741     if (Subtarget->isTargetWin64())
2742       return false;
2743
2744     SmallVector<CCValAssign, 16> ArgLocs;
2745     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2746                    getTargetMachine(), ArgLocs, *DAG.getContext());
2747
2748     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2749     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2750       if (!ArgLocs[i].isRegLoc())
2751         return false;
2752   }
2753
2754   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2755   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2756   // this into a sibcall.
2757   bool Unused = false;
2758   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2759     if (!Ins[i].Used) {
2760       Unused = true;
2761       break;
2762     }
2763   }
2764   if (Unused) {
2765     SmallVector<CCValAssign, 16> RVLocs;
2766     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2767                    getTargetMachine(), RVLocs, *DAG.getContext());
2768     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2769     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2770       CCValAssign &VA = RVLocs[i];
2771       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2772         return false;
2773     }
2774   }
2775
2776   // If the calling conventions do not match, then we'd better make sure the
2777   // results are returned in the same way as what the caller expects.
2778   if (!CCMatch) {
2779     SmallVector<CCValAssign, 16> RVLocs1;
2780     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2781                     getTargetMachine(), RVLocs1, *DAG.getContext());
2782     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2783
2784     SmallVector<CCValAssign, 16> RVLocs2;
2785     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2786                     getTargetMachine(), RVLocs2, *DAG.getContext());
2787     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2788
2789     if (RVLocs1.size() != RVLocs2.size())
2790       return false;
2791     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2792       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2793         return false;
2794       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2795         return false;
2796       if (RVLocs1[i].isRegLoc()) {
2797         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2798           return false;
2799       } else {
2800         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2801           return false;
2802       }
2803     }
2804   }
2805
2806   // If the callee takes no arguments then go on to check the results of the
2807   // call.
2808   if (!Outs.empty()) {
2809     // Check if stack adjustment is needed. For now, do not do this if any
2810     // argument is passed on the stack.
2811     SmallVector<CCValAssign, 16> ArgLocs;
2812     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2813                    getTargetMachine(), ArgLocs, *DAG.getContext());
2814
2815     // Allocate shadow area for Win64
2816     if (Subtarget->isTargetWin64()) {
2817       CCInfo.AllocateStack(32, 8);
2818     }
2819
2820     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2821     if (CCInfo.getNextStackOffset()) {
2822       MachineFunction &MF = DAG.getMachineFunction();
2823       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2824         return false;
2825
2826       // Check if the arguments are already laid out in the right way as
2827       // the caller's fixed stack objects.
2828       MachineFrameInfo *MFI = MF.getFrameInfo();
2829       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2830       const X86InstrInfo *TII =
2831         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2832       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2833         CCValAssign &VA = ArgLocs[i];
2834         SDValue Arg = OutVals[i];
2835         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2836         if (VA.getLocInfo() == CCValAssign::Indirect)
2837           return false;
2838         if (!VA.isRegLoc()) {
2839           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2840                                    MFI, MRI, TII))
2841             return false;
2842         }
2843       }
2844     }
2845
2846     // If the tailcall address may be in a register, then make sure it's
2847     // possible to register allocate for it. In 32-bit, the call address can
2848     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2849     // callee-saved registers are restored. These happen to be the same
2850     // registers used to pass 'inreg' arguments so watch out for those.
2851     if (!Subtarget->is64Bit() &&
2852         !isa<GlobalAddressSDNode>(Callee) &&
2853         !isa<ExternalSymbolSDNode>(Callee)) {
2854       unsigned NumInRegs = 0;
2855       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2856         CCValAssign &VA = ArgLocs[i];
2857         if (!VA.isRegLoc())
2858           continue;
2859         unsigned Reg = VA.getLocReg();
2860         switch (Reg) {
2861         default: break;
2862         case X86::EAX: case X86::EDX: case X86::ECX:
2863           if (++NumInRegs == 3)
2864             return false;
2865           break;
2866         }
2867       }
2868     }
2869   }
2870
2871   return true;
2872 }
2873
2874 FastISel *
2875 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2876   return X86::createFastISel(funcInfo);
2877 }
2878
2879
2880 //===----------------------------------------------------------------------===//
2881 //                           Other Lowering Hooks
2882 //===----------------------------------------------------------------------===//
2883
2884 static bool MayFoldLoad(SDValue Op) {
2885   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2886 }
2887
2888 static bool MayFoldIntoStore(SDValue Op) {
2889   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2890 }
2891
2892 static bool isTargetShuffle(unsigned Opcode) {
2893   switch(Opcode) {
2894   default: return false;
2895   case X86ISD::PSHUFD:
2896   case X86ISD::PSHUFHW:
2897   case X86ISD::PSHUFLW:
2898   case X86ISD::SHUFP:
2899   case X86ISD::PALIGN:
2900   case X86ISD::MOVLHPS:
2901   case X86ISD::MOVLHPD:
2902   case X86ISD::MOVHLPS:
2903   case X86ISD::MOVLPS:
2904   case X86ISD::MOVLPD:
2905   case X86ISD::MOVSHDUP:
2906   case X86ISD::MOVSLDUP:
2907   case X86ISD::MOVDDUP:
2908   case X86ISD::MOVSS:
2909   case X86ISD::MOVSD:
2910   case X86ISD::UNPCKL:
2911   case X86ISD::UNPCKH:
2912   case X86ISD::VPERMILP:
2913   case X86ISD::VPERM2X128:
2914     return true;
2915   }
2916 }
2917
2918 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2919                                     SDValue V1, SelectionDAG &DAG) {
2920   switch(Opc) {
2921   default: llvm_unreachable("Unknown x86 shuffle node");
2922   case X86ISD::MOVSHDUP:
2923   case X86ISD::MOVSLDUP:
2924   case X86ISD::MOVDDUP:
2925     return DAG.getNode(Opc, dl, VT, V1);
2926   }
2927 }
2928
2929 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2930                                     SDValue V1, unsigned TargetMask,
2931                                     SelectionDAG &DAG) {
2932   switch(Opc) {
2933   default: llvm_unreachable("Unknown x86 shuffle node");
2934   case X86ISD::PSHUFD:
2935   case X86ISD::PSHUFHW:
2936   case X86ISD::PSHUFLW:
2937   case X86ISD::VPERMILP:
2938   case X86ISD::VPERMI:
2939     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2940   }
2941 }
2942
2943 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2944                                     SDValue V1, SDValue V2, unsigned TargetMask,
2945                                     SelectionDAG &DAG) {
2946   switch(Opc) {
2947   default: llvm_unreachable("Unknown x86 shuffle node");
2948   case X86ISD::PALIGN:
2949   case X86ISD::SHUFP:
2950   case X86ISD::VPERM2X128:
2951     return DAG.getNode(Opc, dl, VT, V1, V2,
2952                        DAG.getConstant(TargetMask, MVT::i8));
2953   }
2954 }
2955
2956 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2957                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2958   switch(Opc) {
2959   default: llvm_unreachable("Unknown x86 shuffle node");
2960   case X86ISD::MOVLHPS:
2961   case X86ISD::MOVLHPD:
2962   case X86ISD::MOVHLPS:
2963   case X86ISD::MOVLPS:
2964   case X86ISD::MOVLPD:
2965   case X86ISD::MOVSS:
2966   case X86ISD::MOVSD:
2967   case X86ISD::UNPCKL:
2968   case X86ISD::UNPCKH:
2969     return DAG.getNode(Opc, dl, VT, V1, V2);
2970   }
2971 }
2972
2973 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2974   MachineFunction &MF = DAG.getMachineFunction();
2975   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2976   int ReturnAddrIndex = FuncInfo->getRAIndex();
2977
2978   if (ReturnAddrIndex == 0) {
2979     // Set up a frame object for the return address.
2980     uint64_t SlotSize = TD->getPointerSize();
2981     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2982                                                            false);
2983     FuncInfo->setRAIndex(ReturnAddrIndex);
2984   }
2985
2986   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2987 }
2988
2989
2990 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2991                                        bool hasSymbolicDisplacement) {
2992   // Offset should fit into 32 bit immediate field.
2993   if (!isInt<32>(Offset))
2994     return false;
2995
2996   // If we don't have a symbolic displacement - we don't have any extra
2997   // restrictions.
2998   if (!hasSymbolicDisplacement)
2999     return true;
3000
3001   // FIXME: Some tweaks might be needed for medium code model.
3002   if (M != CodeModel::Small && M != CodeModel::Kernel)
3003     return false;
3004
3005   // For small code model we assume that latest object is 16MB before end of 31
3006   // bits boundary. We may also accept pretty large negative constants knowing
3007   // that all objects are in the positive half of address space.
3008   if (M == CodeModel::Small && Offset < 16*1024*1024)
3009     return true;
3010
3011   // For kernel code model we know that all object resist in the negative half
3012   // of 32bits address space. We may not accept negative offsets, since they may
3013   // be just off and we may accept pretty large positive ones.
3014   if (M == CodeModel::Kernel && Offset > 0)
3015     return true;
3016
3017   return false;
3018 }
3019
3020 /// isCalleePop - Determines whether the callee is required to pop its
3021 /// own arguments. Callee pop is necessary to support tail calls.
3022 bool X86::isCalleePop(CallingConv::ID CallingConv,
3023                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3024   if (IsVarArg)
3025     return false;
3026
3027   switch (CallingConv) {
3028   default:
3029     return false;
3030   case CallingConv::X86_StdCall:
3031     return !is64Bit;
3032   case CallingConv::X86_FastCall:
3033     return !is64Bit;
3034   case CallingConv::X86_ThisCall:
3035     return !is64Bit;
3036   case CallingConv::Fast:
3037     return TailCallOpt;
3038   case CallingConv::GHC:
3039     return TailCallOpt;
3040   }
3041 }
3042
3043 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3044 /// specific condition code, returning the condition code and the LHS/RHS of the
3045 /// comparison to make.
3046 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3047                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3048   if (!isFP) {
3049     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3050       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3051         // X > -1   -> X == 0, jump !sign.
3052         RHS = DAG.getConstant(0, RHS.getValueType());
3053         return X86::COND_NS;
3054       }
3055       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3056         // X < 0   -> X == 0, jump on sign.
3057         return X86::COND_S;
3058       }
3059       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3060         // X < 1   -> X <= 0
3061         RHS = DAG.getConstant(0, RHS.getValueType());
3062         return X86::COND_LE;
3063       }
3064     }
3065
3066     switch (SetCCOpcode) {
3067     default: llvm_unreachable("Invalid integer condition!");
3068     case ISD::SETEQ:  return X86::COND_E;
3069     case ISD::SETGT:  return X86::COND_G;
3070     case ISD::SETGE:  return X86::COND_GE;
3071     case ISD::SETLT:  return X86::COND_L;
3072     case ISD::SETLE:  return X86::COND_LE;
3073     case ISD::SETNE:  return X86::COND_NE;
3074     case ISD::SETULT: return X86::COND_B;
3075     case ISD::SETUGT: return X86::COND_A;
3076     case ISD::SETULE: return X86::COND_BE;
3077     case ISD::SETUGE: return X86::COND_AE;
3078     }
3079   }
3080
3081   // First determine if it is required or is profitable to flip the operands.
3082
3083   // If LHS is a foldable load, but RHS is not, flip the condition.
3084   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3085       !ISD::isNON_EXTLoad(RHS.getNode())) {
3086     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3087     std::swap(LHS, RHS);
3088   }
3089
3090   switch (SetCCOpcode) {
3091   default: break;
3092   case ISD::SETOLT:
3093   case ISD::SETOLE:
3094   case ISD::SETUGT:
3095   case ISD::SETUGE:
3096     std::swap(LHS, RHS);
3097     break;
3098   }
3099
3100   // On a floating point condition, the flags are set as follows:
3101   // ZF  PF  CF   op
3102   //  0 | 0 | 0 | X > Y
3103   //  0 | 0 | 1 | X < Y
3104   //  1 | 0 | 0 | X == Y
3105   //  1 | 1 | 1 | unordered
3106   switch (SetCCOpcode) {
3107   default: llvm_unreachable("Condcode should be pre-legalized away");
3108   case ISD::SETUEQ:
3109   case ISD::SETEQ:   return X86::COND_E;
3110   case ISD::SETOLT:              // flipped
3111   case ISD::SETOGT:
3112   case ISD::SETGT:   return X86::COND_A;
3113   case ISD::SETOLE:              // flipped
3114   case ISD::SETOGE:
3115   case ISD::SETGE:   return X86::COND_AE;
3116   case ISD::SETUGT:              // flipped
3117   case ISD::SETULT:
3118   case ISD::SETLT:   return X86::COND_B;
3119   case ISD::SETUGE:              // flipped
3120   case ISD::SETULE:
3121   case ISD::SETLE:   return X86::COND_BE;
3122   case ISD::SETONE:
3123   case ISD::SETNE:   return X86::COND_NE;
3124   case ISD::SETUO:   return X86::COND_P;
3125   case ISD::SETO:    return X86::COND_NP;
3126   case ISD::SETOEQ:
3127   case ISD::SETUNE:  return X86::COND_INVALID;
3128   }
3129 }
3130
3131 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3132 /// code. Current x86 isa includes the following FP cmov instructions:
3133 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3134 static bool hasFPCMov(unsigned X86CC) {
3135   switch (X86CC) {
3136   default:
3137     return false;
3138   case X86::COND_B:
3139   case X86::COND_BE:
3140   case X86::COND_E:
3141   case X86::COND_P:
3142   case X86::COND_A:
3143   case X86::COND_AE:
3144   case X86::COND_NE:
3145   case X86::COND_NP:
3146     return true;
3147   }
3148 }
3149
3150 /// isFPImmLegal - Returns true if the target can instruction select the
3151 /// specified FP immediate natively. If false, the legalizer will
3152 /// materialize the FP immediate as a load from a constant pool.
3153 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3154   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3155     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3156       return true;
3157   }
3158   return false;
3159 }
3160
3161 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3162 /// the specified range (L, H].
3163 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3164   return (Val < 0) || (Val >= Low && Val < Hi);
3165 }
3166
3167 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3168 /// specified value.
3169 static bool isUndefOrEqual(int Val, int CmpVal) {
3170   if (Val < 0 || Val == CmpVal)
3171     return true;
3172   return false;
3173 }
3174
3175 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3176 /// from position Pos and ending in Pos+Size, falls within the specified
3177 /// sequential range (L, L+Pos]. or is undef.
3178 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3179                                        unsigned Pos, unsigned Size, int Low) {
3180   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3181     if (!isUndefOrEqual(Mask[i], Low))
3182       return false;
3183   return true;
3184 }
3185
3186 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3187 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3188 /// the second operand.
3189 static bool isPSHUFDMask(ArrayRef<int> Mask, EVT VT) {
3190   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3191     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3192   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3193     return (Mask[0] < 2 && Mask[1] < 2);
3194   return false;
3195 }
3196
3197 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3198 /// is suitable for input to PSHUFHW.
3199 static bool isPSHUFHWMask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3200   if (VT != MVT::v8i16 && (!HasAVX2 || VT != MVT::v16i16))
3201     return false;
3202
3203   // Lower quadword copied in order or undef.
3204   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3205     return false;
3206
3207   // Upper quadword shuffled.
3208   for (unsigned i = 4; i != 8; ++i)
3209     if (!isUndefOrInRange(Mask[i], 4, 8))
3210       return false;
3211
3212   if (VT == MVT::v16i16) {
3213     // Lower quadword copied in order or undef.
3214     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3215       return false;
3216
3217     // Upper quadword shuffled.
3218     for (unsigned i = 12; i != 16; ++i)
3219       if (!isUndefOrInRange(Mask[i], 12, 16))
3220         return false;
3221   }
3222
3223   return true;
3224 }
3225
3226 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3227 /// is suitable for input to PSHUFLW.
3228 static bool isPSHUFLWMask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3229   if (VT != MVT::v8i16 && (!HasAVX2 || VT != MVT::v16i16))
3230     return false;
3231
3232   // Upper quadword copied in order.
3233   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3234     return false;
3235
3236   // Lower quadword shuffled.
3237   for (unsigned i = 0; i != 4; ++i)
3238     if (!isUndefOrInRange(Mask[i], 0, 4))
3239       return false;
3240
3241   if (VT == MVT::v16i16) {
3242     // Upper quadword copied in order.
3243     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3244       return false;
3245
3246     // Lower quadword shuffled.
3247     for (unsigned i = 8; i != 12; ++i)
3248       if (!isUndefOrInRange(Mask[i], 8, 12))
3249         return false;
3250   }
3251
3252   return true;
3253 }
3254
3255 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3256 /// is suitable for input to PALIGNR.
3257 static bool isPALIGNRMask(ArrayRef<int> Mask, EVT VT,
3258                           const X86Subtarget *Subtarget) {
3259   if ((VT.getSizeInBits() == 128 && !Subtarget->hasSSSE3()) ||
3260       (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2()))
3261     return false;
3262
3263   unsigned NumElts = VT.getVectorNumElements();
3264   unsigned NumLanes = VT.getSizeInBits()/128;
3265   unsigned NumLaneElts = NumElts/NumLanes;
3266
3267   // Do not handle 64-bit element shuffles with palignr.
3268   if (NumLaneElts == 2)
3269     return false;
3270
3271   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3272     unsigned i;
3273     for (i = 0; i != NumLaneElts; ++i) {
3274       if (Mask[i+l] >= 0)
3275         break;
3276     }
3277
3278     // Lane is all undef, go to next lane
3279     if (i == NumLaneElts)
3280       continue;
3281
3282     int Start = Mask[i+l];
3283
3284     // Make sure its in this lane in one of the sources
3285     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3286         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3287       return false;
3288
3289     // If not lane 0, then we must match lane 0
3290     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3291       return false;
3292
3293     // Correct second source to be contiguous with first source
3294     if (Start >= (int)NumElts)
3295       Start -= NumElts - NumLaneElts;
3296
3297     // Make sure we're shifting in the right direction.
3298     if (Start <= (int)(i+l))
3299       return false;
3300
3301     Start -= i;
3302
3303     // Check the rest of the elements to see if they are consecutive.
3304     for (++i; i != NumLaneElts; ++i) {
3305       int Idx = Mask[i+l];
3306
3307       // Make sure its in this lane
3308       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3309           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3310         return false;
3311
3312       // If not lane 0, then we must match lane 0
3313       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3314         return false;
3315
3316       if (Idx >= (int)NumElts)
3317         Idx -= NumElts - NumLaneElts;
3318
3319       if (!isUndefOrEqual(Idx, Start+i))
3320         return false;
3321
3322     }
3323   }
3324
3325   return true;
3326 }
3327
3328 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3329 /// the two vector operands have swapped position.
3330 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3331                                      unsigned NumElems) {
3332   for (unsigned i = 0; i != NumElems; ++i) {
3333     int idx = Mask[i];
3334     if (idx < 0)
3335       continue;
3336     else if (idx < (int)NumElems)
3337       Mask[i] = idx + NumElems;
3338     else
3339       Mask[i] = idx - NumElems;
3340   }
3341 }
3342
3343 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3344 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
3345 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3346 /// reverse of what x86 shuffles want.
3347 static bool isSHUFPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX,
3348                         bool Commuted = false) {
3349   if (!HasAVX && VT.getSizeInBits() == 256)
3350     return false;
3351
3352   unsigned NumElems = VT.getVectorNumElements();
3353   unsigned NumLanes = VT.getSizeInBits()/128;
3354   unsigned NumLaneElems = NumElems/NumLanes;
3355
3356   if (NumLaneElems != 2 && NumLaneElems != 4)
3357     return false;
3358
3359   // VSHUFPSY divides the resulting vector into 4 chunks.
3360   // The sources are also splitted into 4 chunks, and each destination
3361   // chunk must come from a different source chunk.
3362   //
3363   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3364   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3365   //
3366   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3367   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3368   //
3369   // VSHUFPDY divides the resulting vector into 4 chunks.
3370   // The sources are also splitted into 4 chunks, and each destination
3371   // chunk must come from a different source chunk.
3372   //
3373   //  SRC1 =>      X3       X2       X1       X0
3374   //  SRC2 =>      Y3       Y2       Y1       Y0
3375   //
3376   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3377   //
3378   unsigned HalfLaneElems = NumLaneElems/2;
3379   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
3380     for (unsigned i = 0; i != NumLaneElems; ++i) {
3381       int Idx = Mask[i+l];
3382       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
3383       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
3384         return false;
3385       // For VSHUFPSY, the mask of the second half must be the same as the
3386       // first but with the appropriate offsets. This works in the same way as
3387       // VPERMILPS works with masks.
3388       if (NumElems != 8 || l == 0 || Mask[i] < 0)
3389         continue;
3390       if (!isUndefOrEqual(Idx, Mask[i]+l))
3391         return false;
3392     }
3393   }
3394
3395   return true;
3396 }
3397
3398 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3399 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3400 static bool isMOVHLPSMask(ArrayRef<int> Mask, EVT VT) {
3401   unsigned NumElems = VT.getVectorNumElements();
3402
3403   if (VT.getSizeInBits() != 128)
3404     return false;
3405
3406   if (NumElems != 4)
3407     return false;
3408
3409   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3410   return isUndefOrEqual(Mask[0], 6) &&
3411          isUndefOrEqual(Mask[1], 7) &&
3412          isUndefOrEqual(Mask[2], 2) &&
3413          isUndefOrEqual(Mask[3], 3);
3414 }
3415
3416 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3417 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3418 /// <2, 3, 2, 3>
3419 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, EVT VT) {
3420   unsigned NumElems = VT.getVectorNumElements();
3421
3422   if (VT.getSizeInBits() != 128)
3423     return false;
3424
3425   if (NumElems != 4)
3426     return false;
3427
3428   return isUndefOrEqual(Mask[0], 2) &&
3429          isUndefOrEqual(Mask[1], 3) &&
3430          isUndefOrEqual(Mask[2], 2) &&
3431          isUndefOrEqual(Mask[3], 3);
3432 }
3433
3434 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3435 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3436 static bool isMOVLPMask(ArrayRef<int> Mask, EVT VT) {
3437   if (VT.getSizeInBits() != 128)
3438     return false;
3439
3440   unsigned NumElems = VT.getVectorNumElements();
3441
3442   if (NumElems != 2 && NumElems != 4)
3443     return false;
3444
3445   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3446     if (!isUndefOrEqual(Mask[i], i + NumElems))
3447       return false;
3448
3449   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
3450     if (!isUndefOrEqual(Mask[i], i))
3451       return false;
3452
3453   return true;
3454 }
3455
3456 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3457 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3458 static bool isMOVLHPSMask(ArrayRef<int> Mask, EVT VT) {
3459   unsigned NumElems = VT.getVectorNumElements();
3460
3461   if ((NumElems != 2 && NumElems != 4)
3462       || VT.getSizeInBits() > 128)
3463     return false;
3464
3465   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3466     if (!isUndefOrEqual(Mask[i], i))
3467       return false;
3468
3469   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3470     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
3471       return false;
3472
3473   return true;
3474 }
3475
3476 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3477 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3478 static bool isUNPCKLMask(ArrayRef<int> Mask, EVT VT,
3479                          bool HasAVX2, bool V2IsSplat = false) {
3480   unsigned NumElts = VT.getVectorNumElements();
3481
3482   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3483          "Unsupported vector type for unpckh");
3484
3485   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3486       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3487     return false;
3488
3489   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3490   // independently on 128-bit lanes.
3491   unsigned NumLanes = VT.getSizeInBits()/128;
3492   unsigned NumLaneElts = NumElts/NumLanes;
3493
3494   for (unsigned l = 0; l != NumLanes; ++l) {
3495     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3496          i != (l+1)*NumLaneElts;
3497          i += 2, ++j) {
3498       int BitI  = Mask[i];
3499       int BitI1 = Mask[i+1];
3500       if (!isUndefOrEqual(BitI, j))
3501         return false;
3502       if (V2IsSplat) {
3503         if (!isUndefOrEqual(BitI1, NumElts))
3504           return false;
3505       } else {
3506         if (!isUndefOrEqual(BitI1, j + NumElts))
3507           return false;
3508       }
3509     }
3510   }
3511
3512   return true;
3513 }
3514
3515 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3516 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3517 static bool isUNPCKHMask(ArrayRef<int> Mask, EVT VT,
3518                          bool HasAVX2, bool V2IsSplat = false) {
3519   unsigned NumElts = VT.getVectorNumElements();
3520
3521   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3522          "Unsupported vector type for unpckh");
3523
3524   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3525       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3526     return false;
3527
3528   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3529   // independently on 128-bit lanes.
3530   unsigned NumLanes = VT.getSizeInBits()/128;
3531   unsigned NumLaneElts = NumElts/NumLanes;
3532
3533   for (unsigned l = 0; l != NumLanes; ++l) {
3534     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3535          i != (l+1)*NumLaneElts; i += 2, ++j) {
3536       int BitI  = Mask[i];
3537       int BitI1 = Mask[i+1];
3538       if (!isUndefOrEqual(BitI, j))
3539         return false;
3540       if (V2IsSplat) {
3541         if (isUndefOrEqual(BitI1, NumElts))
3542           return false;
3543       } else {
3544         if (!isUndefOrEqual(BitI1, j+NumElts))
3545           return false;
3546       }
3547     }
3548   }
3549   return true;
3550 }
3551
3552 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3553 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3554 /// <0, 0, 1, 1>
3555 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, EVT VT,
3556                                   bool HasAVX2) {
3557   unsigned NumElts = VT.getVectorNumElements();
3558
3559   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3560          "Unsupported vector type for unpckh");
3561
3562   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3563       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3564     return false;
3565
3566   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3567   // FIXME: Need a better way to get rid of this, there's no latency difference
3568   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3569   // the former later. We should also remove the "_undef" special mask.
3570   if (NumElts == 4 && VT.getSizeInBits() == 256)
3571     return false;
3572
3573   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3574   // independently on 128-bit lanes.
3575   unsigned NumLanes = VT.getSizeInBits()/128;
3576   unsigned NumLaneElts = NumElts/NumLanes;
3577
3578   for (unsigned l = 0; l != NumLanes; ++l) {
3579     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3580          i != (l+1)*NumLaneElts;
3581          i += 2, ++j) {
3582       int BitI  = Mask[i];
3583       int BitI1 = Mask[i+1];
3584
3585       if (!isUndefOrEqual(BitI, j))
3586         return false;
3587       if (!isUndefOrEqual(BitI1, j))
3588         return false;
3589     }
3590   }
3591
3592   return true;
3593 }
3594
3595 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3596 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3597 /// <2, 2, 3, 3>
3598 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX2) {
3599   unsigned NumElts = VT.getVectorNumElements();
3600
3601   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3602          "Unsupported vector type for unpckh");
3603
3604   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3605       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3606     return false;
3607
3608   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3609   // independently on 128-bit lanes.
3610   unsigned NumLanes = VT.getSizeInBits()/128;
3611   unsigned NumLaneElts = NumElts/NumLanes;
3612
3613   for (unsigned l = 0; l != NumLanes; ++l) {
3614     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3615          i != (l+1)*NumLaneElts; i += 2, ++j) {
3616       int BitI  = Mask[i];
3617       int BitI1 = Mask[i+1];
3618       if (!isUndefOrEqual(BitI, j))
3619         return false;
3620       if (!isUndefOrEqual(BitI1, j))
3621         return false;
3622     }
3623   }
3624   return true;
3625 }
3626
3627 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3628 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3629 /// MOVSD, and MOVD, i.e. setting the lowest element.
3630 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
3631   if (VT.getVectorElementType().getSizeInBits() < 32)
3632     return false;
3633   if (VT.getSizeInBits() == 256)
3634     return false;
3635
3636   unsigned NumElts = VT.getVectorNumElements();
3637
3638   if (!isUndefOrEqual(Mask[0], NumElts))
3639     return false;
3640
3641   for (unsigned i = 1; i != NumElts; ++i)
3642     if (!isUndefOrEqual(Mask[i], i))
3643       return false;
3644
3645   return true;
3646 }
3647
3648 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3649 /// as permutations between 128-bit chunks or halves. As an example: this
3650 /// shuffle bellow:
3651 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3652 /// The first half comes from the second half of V1 and the second half from the
3653 /// the second half of V2.
3654 static bool isVPERM2X128Mask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3655   if (!HasAVX || VT.getSizeInBits() != 256)
3656     return false;
3657
3658   // The shuffle result is divided into half A and half B. In total the two
3659   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3660   // B must come from C, D, E or F.
3661   unsigned HalfSize = VT.getVectorNumElements()/2;
3662   bool MatchA = false, MatchB = false;
3663
3664   // Check if A comes from one of C, D, E, F.
3665   for (unsigned Half = 0; Half != 4; ++Half) {
3666     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3667       MatchA = true;
3668       break;
3669     }
3670   }
3671
3672   // Check if B comes from one of C, D, E, F.
3673   for (unsigned Half = 0; Half != 4; ++Half) {
3674     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3675       MatchB = true;
3676       break;
3677     }
3678   }
3679
3680   return MatchA && MatchB;
3681 }
3682
3683 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3684 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3685 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3686   EVT VT = SVOp->getValueType(0);
3687
3688   unsigned HalfSize = VT.getVectorNumElements()/2;
3689
3690   unsigned FstHalf = 0, SndHalf = 0;
3691   for (unsigned i = 0; i < HalfSize; ++i) {
3692     if (SVOp->getMaskElt(i) > 0) {
3693       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3694       break;
3695     }
3696   }
3697   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3698     if (SVOp->getMaskElt(i) > 0) {
3699       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3700       break;
3701     }
3702   }
3703
3704   return (FstHalf | (SndHalf << 4));
3705 }
3706
3707 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3708 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3709 /// Note that VPERMIL mask matching is different depending whether theunderlying
3710 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3711 /// to the same elements of the low, but to the higher half of the source.
3712 /// In VPERMILPD the two lanes could be shuffled independently of each other
3713 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
3714 static bool isVPERMILPMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3715   if (!HasAVX)
3716     return false;
3717
3718   unsigned NumElts = VT.getVectorNumElements();
3719   // Only match 256-bit with 32/64-bit types
3720   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3721     return false;
3722
3723   unsigned NumLanes = VT.getSizeInBits()/128;
3724   unsigned LaneSize = NumElts/NumLanes;
3725   for (unsigned l = 0; l != NumElts; l += LaneSize) {
3726     for (unsigned i = 0; i != LaneSize; ++i) {
3727       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
3728         return false;
3729       if (NumElts != 8 || l == 0)
3730         continue;
3731       // VPERMILPS handling
3732       if (Mask[i] < 0)
3733         continue;
3734       if (!isUndefOrEqual(Mask[i+l], Mask[i]+l))
3735         return false;
3736     }
3737   }
3738
3739   return true;
3740 }
3741
3742 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
3743 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3744 /// element of vector 2 and the other elements to come from vector 1 in order.
3745 static bool isCommutedMOVLMask(ArrayRef<int> Mask, EVT VT,
3746                                bool V2IsSplat = false, bool V2IsUndef = false) {
3747   unsigned NumOps = VT.getVectorNumElements();
3748   if (VT.getSizeInBits() == 256)
3749     return false;
3750   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3751     return false;
3752
3753   if (!isUndefOrEqual(Mask[0], 0))
3754     return false;
3755
3756   for (unsigned i = 1; i != NumOps; ++i)
3757     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3758           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3759           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3760       return false;
3761
3762   return true;
3763 }
3764
3765 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3766 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3767 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3768 static bool isMOVSHDUPMask(ArrayRef<int> Mask, EVT VT,
3769                            const X86Subtarget *Subtarget) {
3770   if (!Subtarget->hasSSE3())
3771     return false;
3772
3773   unsigned NumElems = VT.getVectorNumElements();
3774
3775   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3776       (VT.getSizeInBits() == 256 && NumElems != 8))
3777     return false;
3778
3779   // "i+1" is the value the indexed mask element must have
3780   for (unsigned i = 0; i != NumElems; i += 2)
3781     if (!isUndefOrEqual(Mask[i], i+1) ||
3782         !isUndefOrEqual(Mask[i+1], i+1))
3783       return false;
3784
3785   return true;
3786 }
3787
3788 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3789 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3790 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3791 static bool isMOVSLDUPMask(ArrayRef<int> Mask, EVT VT,
3792                            const X86Subtarget *Subtarget) {
3793   if (!Subtarget->hasSSE3())
3794     return false;
3795
3796   unsigned NumElems = VT.getVectorNumElements();
3797
3798   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3799       (VT.getSizeInBits() == 256 && NumElems != 8))
3800     return false;
3801
3802   // "i" is the value the indexed mask element must have
3803   for (unsigned i = 0; i != NumElems; i += 2)
3804     if (!isUndefOrEqual(Mask[i], i) ||
3805         !isUndefOrEqual(Mask[i+1], i))
3806       return false;
3807
3808   return true;
3809 }
3810
3811 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3812 /// specifies a shuffle of elements that is suitable for input to 256-bit
3813 /// version of MOVDDUP.
3814 static bool isMOVDDUPYMask(ArrayRef<int> Mask, EVT VT, bool HasAVX) {
3815   unsigned NumElts = VT.getVectorNumElements();
3816
3817   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3818     return false;
3819
3820   for (unsigned i = 0; i != NumElts/2; ++i)
3821     if (!isUndefOrEqual(Mask[i], 0))
3822       return false;
3823   for (unsigned i = NumElts/2; i != NumElts; ++i)
3824     if (!isUndefOrEqual(Mask[i], NumElts/2))
3825       return false;
3826   return true;
3827 }
3828
3829 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3830 /// specifies a shuffle of elements that is suitable for input to 128-bit
3831 /// version of MOVDDUP.
3832 static bool isMOVDDUPMask(ArrayRef<int> Mask, EVT VT) {
3833   if (VT.getSizeInBits() != 128)
3834     return false;
3835
3836   unsigned e = VT.getVectorNumElements() / 2;
3837   for (unsigned i = 0; i != e; ++i)
3838     if (!isUndefOrEqual(Mask[i], i))
3839       return false;
3840   for (unsigned i = 0; i != e; ++i)
3841     if (!isUndefOrEqual(Mask[e+i], i))
3842       return false;
3843   return true;
3844 }
3845
3846 /// isVEXTRACTF128Index - Return true if the specified
3847 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3848 /// suitable for input to VEXTRACTF128.
3849 bool X86::isVEXTRACTF128Index(SDNode *N) {
3850   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3851     return false;
3852
3853   // The index should be aligned on a 128-bit boundary.
3854   uint64_t Index =
3855     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3856
3857   unsigned VL = N->getValueType(0).getVectorNumElements();
3858   unsigned VBits = N->getValueType(0).getSizeInBits();
3859   unsigned ElSize = VBits / VL;
3860   bool Result = (Index * ElSize) % 128 == 0;
3861
3862   return Result;
3863 }
3864
3865 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3866 /// operand specifies a subvector insert that is suitable for input to
3867 /// VINSERTF128.
3868 bool X86::isVINSERTF128Index(SDNode *N) {
3869   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3870     return false;
3871
3872   // The index should be aligned on a 128-bit boundary.
3873   uint64_t Index =
3874     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3875
3876   unsigned VL = N->getValueType(0).getVectorNumElements();
3877   unsigned VBits = N->getValueType(0).getSizeInBits();
3878   unsigned ElSize = VBits / VL;
3879   bool Result = (Index * ElSize) % 128 == 0;
3880
3881   return Result;
3882 }
3883
3884 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3885 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3886 /// Handles 128-bit and 256-bit.
3887 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
3888   EVT VT = N->getValueType(0);
3889
3890   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3891          "Unsupported vector type for PSHUF/SHUFP");
3892
3893   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
3894   // independently on 128-bit lanes.
3895   unsigned NumElts = VT.getVectorNumElements();
3896   unsigned NumLanes = VT.getSizeInBits()/128;
3897   unsigned NumLaneElts = NumElts/NumLanes;
3898
3899   assert((NumLaneElts == 2 || NumLaneElts == 4) &&
3900          "Only supports 2 or 4 elements per lane");
3901
3902   unsigned Shift = (NumLaneElts == 4) ? 1 : 0;
3903   unsigned Mask = 0;
3904   for (unsigned i = 0; i != NumElts; ++i) {
3905     int Elt = N->getMaskElt(i);
3906     if (Elt < 0) continue;
3907     Elt &= NumLaneElts - 1;
3908     unsigned ShAmt = (i << Shift) % 8;
3909     Mask |= Elt << ShAmt;
3910   }
3911
3912   return Mask;
3913 }
3914
3915 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3916 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3917 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
3918   EVT VT = N->getValueType(0);
3919
3920   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
3921          "Unsupported vector type for PSHUFHW");
3922
3923   unsigned NumElts = VT.getVectorNumElements();
3924
3925   unsigned Mask = 0;
3926   for (unsigned l = 0; l != NumElts; l += 8) {
3927     // 8 nodes per lane, but we only care about the last 4.
3928     for (unsigned i = 0; i < 4; ++i) {
3929       int Elt = N->getMaskElt(l+i+4);
3930       if (Elt < 0) continue;
3931       Elt &= 0x3; // only 2-bits.
3932       Mask |= Elt << (i * 2);
3933     }
3934   }
3935
3936   return Mask;
3937 }
3938
3939 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
3940 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
3941 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
3942   EVT VT = N->getValueType(0);
3943
3944   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
3945          "Unsupported vector type for PSHUFHW");
3946
3947   unsigned NumElts = VT.getVectorNumElements();
3948
3949   unsigned Mask = 0;
3950   for (unsigned l = 0; l != NumElts; l += 8) {
3951     // 8 nodes per lane, but we only care about the first 4.
3952     for (unsigned i = 0; i < 4; ++i) {
3953       int Elt = N->getMaskElt(l+i);
3954       if (Elt < 0) continue;
3955       Elt &= 0x3; // only 2-bits
3956       Mask |= Elt << (i * 2);
3957     }
3958   }
3959
3960   return Mask;
3961 }
3962
3963 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
3964 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
3965 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
3966   EVT VT = SVOp->getValueType(0);
3967   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
3968
3969   unsigned NumElts = VT.getVectorNumElements();
3970   unsigned NumLanes = VT.getSizeInBits()/128;
3971   unsigned NumLaneElts = NumElts/NumLanes;
3972
3973   int Val = 0;
3974   unsigned i;
3975   for (i = 0; i != NumElts; ++i) {
3976     Val = SVOp->getMaskElt(i);
3977     if (Val >= 0)
3978       break;
3979   }
3980   if (Val >= (int)NumElts)
3981     Val -= NumElts - NumLaneElts;
3982
3983   assert(Val - i > 0 && "PALIGNR imm should be positive");
3984   return (Val - i) * EltSize;
3985 }
3986
3987 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
3988 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
3989 /// instructions.
3990 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
3991   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3992     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
3993
3994   uint64_t Index =
3995     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3996
3997   EVT VecVT = N->getOperand(0).getValueType();
3998   EVT ElVT = VecVT.getVectorElementType();
3999
4000   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4001   return Index / NumElemsPerChunk;
4002 }
4003
4004 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4005 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4006 /// instructions.
4007 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4008   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4009     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4010
4011   uint64_t Index =
4012     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4013
4014   EVT VecVT = N->getValueType(0);
4015   EVT ElVT = VecVT.getVectorElementType();
4016
4017   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4018   return Index / NumElemsPerChunk;
4019 }
4020
4021 /// getShuffleCLImmediate - Return the appropriate immediate to shuffle
4022 /// the specified VECTOR_SHUFFLE mask with VPERMQ and VPERMPD instructions.
4023 /// Handles 256-bit.
4024 static unsigned getShuffleCLImmediate(ShuffleVectorSDNode *N) {
4025   EVT VT = N->getValueType(0);
4026
4027   unsigned NumElts = VT.getVectorNumElements();
4028
4029   assert((VT.is256BitVector() && NumElts == 4) &&
4030          "Unsupported vector type for VPERMQ/VPERMPD");
4031
4032   unsigned Mask = 0;
4033   for (unsigned i = 0; i != NumElts; ++i) {
4034     int Elt = N->getMaskElt(i);
4035     if (Elt < 0)
4036       continue;
4037     Mask |= Elt << (i*2);
4038   }
4039
4040   return Mask;
4041 }
4042 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4043 /// constant +0.0.
4044 bool X86::isZeroNode(SDValue Elt) {
4045   return ((isa<ConstantSDNode>(Elt) &&
4046            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4047           (isa<ConstantFPSDNode>(Elt) &&
4048            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4049 }
4050
4051 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4052 /// their permute mask.
4053 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4054                                     SelectionDAG &DAG) {
4055   EVT VT = SVOp->getValueType(0);
4056   unsigned NumElems = VT.getVectorNumElements();
4057   SmallVector<int, 8> MaskVec;
4058
4059   for (unsigned i = 0; i != NumElems; ++i) {
4060     int idx = SVOp->getMaskElt(i);
4061     if (idx < 0)
4062       MaskVec.push_back(idx);
4063     else if (idx < (int)NumElems)
4064       MaskVec.push_back(idx + NumElems);
4065     else
4066       MaskVec.push_back(idx - NumElems);
4067   }
4068   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4069                               SVOp->getOperand(0), &MaskVec[0]);
4070 }
4071
4072 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4073 /// match movhlps. The lower half elements should come from upper half of
4074 /// V1 (and in order), and the upper half elements should come from the upper
4075 /// half of V2 (and in order).
4076 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, EVT VT) {
4077   if (VT.getSizeInBits() != 128)
4078     return false;
4079   if (VT.getVectorNumElements() != 4)
4080     return false;
4081   for (unsigned i = 0, e = 2; i != e; ++i)
4082     if (!isUndefOrEqual(Mask[i], i+2))
4083       return false;
4084   for (unsigned i = 2; i != 4; ++i)
4085     if (!isUndefOrEqual(Mask[i], i+4))
4086       return false;
4087   return true;
4088 }
4089
4090 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4091 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4092 /// required.
4093 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4094   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4095     return false;
4096   N = N->getOperand(0).getNode();
4097   if (!ISD::isNON_EXTLoad(N))
4098     return false;
4099   if (LD)
4100     *LD = cast<LoadSDNode>(N);
4101   return true;
4102 }
4103
4104 // Test whether the given value is a vector value which will be legalized
4105 // into a load.
4106 static bool WillBeConstantPoolLoad(SDNode *N) {
4107   if (N->getOpcode() != ISD::BUILD_VECTOR)
4108     return false;
4109
4110   // Check for any non-constant elements.
4111   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4112     switch (N->getOperand(i).getNode()->getOpcode()) {
4113     case ISD::UNDEF:
4114     case ISD::ConstantFP:
4115     case ISD::Constant:
4116       break;
4117     default:
4118       return false;
4119     }
4120
4121   // Vectors of all-zeros and all-ones are materialized with special
4122   // instructions rather than being loaded.
4123   return !ISD::isBuildVectorAllZeros(N) &&
4124          !ISD::isBuildVectorAllOnes(N);
4125 }
4126
4127 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4128 /// match movlp{s|d}. The lower half elements should come from lower half of
4129 /// V1 (and in order), and the upper half elements should come from the upper
4130 /// half of V2 (and in order). And since V1 will become the source of the
4131 /// MOVLP, it must be either a vector load or a scalar load to vector.
4132 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4133                                ArrayRef<int> Mask, EVT VT) {
4134   if (VT.getSizeInBits() != 128)
4135     return false;
4136
4137   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4138     return false;
4139   // Is V2 is a vector load, don't do this transformation. We will try to use
4140   // load folding shufps op.
4141   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4142     return false;
4143
4144   unsigned NumElems = VT.getVectorNumElements();
4145
4146   if (NumElems != 2 && NumElems != 4)
4147     return false;
4148   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4149     if (!isUndefOrEqual(Mask[i], i))
4150       return false;
4151   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4152     if (!isUndefOrEqual(Mask[i], i+NumElems))
4153       return false;
4154   return true;
4155 }
4156
4157 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4158 /// all the same.
4159 static bool isSplatVector(SDNode *N) {
4160   if (N->getOpcode() != ISD::BUILD_VECTOR)
4161     return false;
4162
4163   SDValue SplatValue = N->getOperand(0);
4164   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4165     if (N->getOperand(i) != SplatValue)
4166       return false;
4167   return true;
4168 }
4169
4170 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4171 /// to an zero vector.
4172 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4173 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4174   SDValue V1 = N->getOperand(0);
4175   SDValue V2 = N->getOperand(1);
4176   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4177   for (unsigned i = 0; i != NumElems; ++i) {
4178     int Idx = N->getMaskElt(i);
4179     if (Idx >= (int)NumElems) {
4180       unsigned Opc = V2.getOpcode();
4181       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4182         continue;
4183       if (Opc != ISD::BUILD_VECTOR ||
4184           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4185         return false;
4186     } else if (Idx >= 0) {
4187       unsigned Opc = V1.getOpcode();
4188       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4189         continue;
4190       if (Opc != ISD::BUILD_VECTOR ||
4191           !X86::isZeroNode(V1.getOperand(Idx)))
4192         return false;
4193     }
4194   }
4195   return true;
4196 }
4197
4198 /// getZeroVector - Returns a vector of specified type with all zero elements.
4199 ///
4200 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
4201                              SelectionDAG &DAG, DebugLoc dl) {
4202   assert(VT.isVector() && "Expected a vector type");
4203   unsigned Size = VT.getSizeInBits();
4204
4205   // Always build SSE zero vectors as <4 x i32> bitcasted
4206   // to their dest type. This ensures they get CSE'd.
4207   SDValue Vec;
4208   if (Size == 128) {  // SSE
4209     if (Subtarget->hasSSE2()) {  // SSE2
4210       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4211       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4212     } else { // SSE1
4213       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4214       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4215     }
4216   } else if (Size == 256) { // AVX
4217     if (Subtarget->hasAVX2()) { // AVX2
4218       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4219       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4220       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4221     } else {
4222       // 256-bit logic and arithmetic instructions in AVX are all
4223       // floating-point, no support for integer ops. Emit fp zeroed vectors.
4224       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4225       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4226       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4227     }
4228   } else
4229     llvm_unreachable("Unexpected vector type");
4230
4231   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4232 }
4233
4234 /// getOnesVector - Returns a vector of specified type with all bits set.
4235 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4236 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4237 /// Then bitcast to their original type, ensuring they get CSE'd.
4238 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4239                              DebugLoc dl) {
4240   assert(VT.isVector() && "Expected a vector type");
4241   unsigned Size = VT.getSizeInBits();
4242
4243   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4244   SDValue Vec;
4245   if (Size == 256) {
4246     if (HasAVX2) { // AVX2
4247       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4248       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4249     } else { // AVX
4250       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4251       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
4252     }
4253   } else if (Size == 128) {
4254     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4255   } else
4256     llvm_unreachable("Unexpected vector type");
4257
4258   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4259 }
4260
4261 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4262 /// that point to V2 points to its first element.
4263 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
4264   for (unsigned i = 0; i != NumElems; ++i) {
4265     if (Mask[i] > (int)NumElems) {
4266       Mask[i] = NumElems;
4267     }
4268   }
4269 }
4270
4271 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4272 /// operation of specified width.
4273 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4274                        SDValue V2) {
4275   unsigned NumElems = VT.getVectorNumElements();
4276   SmallVector<int, 8> Mask;
4277   Mask.push_back(NumElems);
4278   for (unsigned i = 1; i != NumElems; ++i)
4279     Mask.push_back(i);
4280   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4281 }
4282
4283 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4284 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4285                           SDValue V2) {
4286   unsigned NumElems = VT.getVectorNumElements();
4287   SmallVector<int, 8> Mask;
4288   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4289     Mask.push_back(i);
4290     Mask.push_back(i + NumElems);
4291   }
4292   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4293 }
4294
4295 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4296 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4297                           SDValue V2) {
4298   unsigned NumElems = VT.getVectorNumElements();
4299   SmallVector<int, 8> Mask;
4300   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
4301     Mask.push_back(i + Half);
4302     Mask.push_back(i + NumElems + Half);
4303   }
4304   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4305 }
4306
4307 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4308 // a generic shuffle instruction because the target has no such instructions.
4309 // Generate shuffles which repeat i16 and i8 several times until they can be
4310 // represented by v4f32 and then be manipulated by target suported shuffles.
4311 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4312   EVT VT = V.getValueType();
4313   int NumElems = VT.getVectorNumElements();
4314   DebugLoc dl = V.getDebugLoc();
4315
4316   while (NumElems > 4) {
4317     if (EltNo < NumElems/2) {
4318       V = getUnpackl(DAG, dl, VT, V, V);
4319     } else {
4320       V = getUnpackh(DAG, dl, VT, V, V);
4321       EltNo -= NumElems/2;
4322     }
4323     NumElems >>= 1;
4324   }
4325   return V;
4326 }
4327
4328 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4329 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4330   EVT VT = V.getValueType();
4331   DebugLoc dl = V.getDebugLoc();
4332   unsigned Size = VT.getSizeInBits();
4333
4334   if (Size == 128) {
4335     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4336     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4337     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4338                              &SplatMask[0]);
4339   } else if (Size == 256) {
4340     // To use VPERMILPS to splat scalars, the second half of indicies must
4341     // refer to the higher part, which is a duplication of the lower one,
4342     // because VPERMILPS can only handle in-lane permutations.
4343     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4344                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4345
4346     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4347     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4348                              &SplatMask[0]);
4349   } else
4350     llvm_unreachable("Vector size not supported");
4351
4352   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4353 }
4354
4355 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4356 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4357   EVT SrcVT = SV->getValueType(0);
4358   SDValue V1 = SV->getOperand(0);
4359   DebugLoc dl = SV->getDebugLoc();
4360
4361   int EltNo = SV->getSplatIndex();
4362   int NumElems = SrcVT.getVectorNumElements();
4363   unsigned Size = SrcVT.getSizeInBits();
4364
4365   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4366           "Unknown how to promote splat for type");
4367
4368   // Extract the 128-bit part containing the splat element and update
4369   // the splat element index when it refers to the higher register.
4370   if (Size == 256) {
4371     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
4372     if (EltNo >= NumElems/2)
4373       EltNo -= NumElems/2;
4374   }
4375
4376   // All i16 and i8 vector types can't be used directly by a generic shuffle
4377   // instruction because the target has no such instruction. Generate shuffles
4378   // which repeat i16 and i8 several times until they fit in i32, and then can
4379   // be manipulated by target suported shuffles.
4380   EVT EltVT = SrcVT.getVectorElementType();
4381   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4382     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4383
4384   // Recreate the 256-bit vector and place the same 128-bit vector
4385   // into the low and high part. This is necessary because we want
4386   // to use VPERM* to shuffle the vectors
4387   if (Size == 256) {
4388     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
4389   }
4390
4391   return getLegalSplat(DAG, V1, EltNo);
4392 }
4393
4394 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4395 /// vector of zero or undef vector.  This produces a shuffle where the low
4396 /// element of V2 is swizzled into the zero/undef vector, landing at element
4397 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4398 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4399                                            bool IsZero,
4400                                            const X86Subtarget *Subtarget,
4401                                            SelectionDAG &DAG) {
4402   EVT VT = V2.getValueType();
4403   SDValue V1 = IsZero
4404     ? getZeroVector(VT, Subtarget, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4405   unsigned NumElems = VT.getVectorNumElements();
4406   SmallVector<int, 16> MaskVec;
4407   for (unsigned i = 0; i != NumElems; ++i)
4408     // If this is the insertion idx, put the low elt of V2 here.
4409     MaskVec.push_back(i == Idx ? NumElems : i);
4410   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4411 }
4412
4413 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
4414 /// target specific opcode. Returns true if the Mask could be calculated.
4415 /// Sets IsUnary to true if only uses one source.
4416 static bool getTargetShuffleMask(SDNode *N, EVT VT,
4417                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
4418   unsigned NumElems = VT.getVectorNumElements();
4419   SDValue ImmN;
4420
4421   IsUnary = false;
4422   switch(N->getOpcode()) {
4423   case X86ISD::SHUFP:
4424     ImmN = N->getOperand(N->getNumOperands()-1);
4425     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4426     break;
4427   case X86ISD::UNPCKH:
4428     DecodeUNPCKHMask(VT, Mask);
4429     break;
4430   case X86ISD::UNPCKL:
4431     DecodeUNPCKLMask(VT, Mask);
4432     break;
4433   case X86ISD::MOVHLPS:
4434     DecodeMOVHLPSMask(NumElems, Mask);
4435     break;
4436   case X86ISD::MOVLHPS:
4437     DecodeMOVLHPSMask(NumElems, Mask);
4438     break;
4439   case X86ISD::PSHUFD:
4440   case X86ISD::VPERMILP:
4441     ImmN = N->getOperand(N->getNumOperands()-1);
4442     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4443     IsUnary = true;
4444     break;
4445   case X86ISD::PSHUFHW:
4446     ImmN = N->getOperand(N->getNumOperands()-1);
4447     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4448     IsUnary = true;
4449     break;
4450   case X86ISD::PSHUFLW:
4451     ImmN = N->getOperand(N->getNumOperands()-1);
4452     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4453     IsUnary = true;
4454     break;
4455   case X86ISD::MOVSS:
4456   case X86ISD::MOVSD: {
4457     // The index 0 always comes from the first element of the second source,
4458     // this is why MOVSS and MOVSD are used in the first place. The other
4459     // elements come from the other positions of the first source vector
4460     Mask.push_back(NumElems);
4461     for (unsigned i = 1; i != NumElems; ++i) {
4462       Mask.push_back(i);
4463     }
4464     break;
4465   }
4466   case X86ISD::VPERM2X128:
4467     ImmN = N->getOperand(N->getNumOperands()-1);
4468     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
4469     if (Mask.empty()) return false;
4470     break;
4471   case X86ISD::MOVDDUP:
4472   case X86ISD::MOVLHPD:
4473   case X86ISD::MOVLPD:
4474   case X86ISD::MOVLPS:
4475   case X86ISD::MOVSHDUP:
4476   case X86ISD::MOVSLDUP:
4477   case X86ISD::PALIGN:
4478     // Not yet implemented
4479     return false;
4480   default: llvm_unreachable("unknown target shuffle node");
4481   }
4482
4483   return true;
4484 }
4485
4486 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4487 /// element of the result of the vector shuffle.
4488 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
4489                                    unsigned Depth) {
4490   if (Depth == 6)
4491     return SDValue();  // Limit search depth.
4492
4493   SDValue V = SDValue(N, 0);
4494   EVT VT = V.getValueType();
4495   unsigned Opcode = V.getOpcode();
4496
4497   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4498   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4499     int Elt = SV->getMaskElt(Index);
4500
4501     if (Elt < 0)
4502       return DAG.getUNDEF(VT.getVectorElementType());
4503
4504     unsigned NumElems = VT.getVectorNumElements();
4505     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
4506                                          : SV->getOperand(1);
4507     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
4508   }
4509
4510   // Recurse into target specific vector shuffles to find scalars.
4511   if (isTargetShuffle(Opcode)) {
4512     unsigned NumElems = VT.getVectorNumElements();
4513     SmallVector<int, 16> ShuffleMask;
4514     SDValue ImmN;
4515     bool IsUnary;
4516
4517     if (!getTargetShuffleMask(N, VT, ShuffleMask, IsUnary))
4518       return SDValue();
4519
4520     int Elt = ShuffleMask[Index];
4521     if (Elt < 0)
4522       return DAG.getUNDEF(VT.getVectorElementType());
4523
4524     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
4525                                            : N->getOperand(1);
4526     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
4527                                Depth+1);
4528   }
4529
4530   // Actual nodes that may contain scalar elements
4531   if (Opcode == ISD::BITCAST) {
4532     V = V.getOperand(0);
4533     EVT SrcVT = V.getValueType();
4534     unsigned NumElems = VT.getVectorNumElements();
4535
4536     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4537       return SDValue();
4538   }
4539
4540   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4541     return (Index == 0) ? V.getOperand(0)
4542                         : DAG.getUNDEF(VT.getVectorElementType());
4543
4544   if (V.getOpcode() == ISD::BUILD_VECTOR)
4545     return V.getOperand(Index);
4546
4547   return SDValue();
4548 }
4549
4550 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4551 /// shuffle operation which come from a consecutively from a zero. The
4552 /// search can start in two different directions, from left or right.
4553 static
4554 unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp, unsigned NumElems,
4555                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4556   unsigned i;
4557   for (i = 0; i != NumElems; ++i) {
4558     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4559     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
4560     if (!(Elt.getNode() &&
4561          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4562       break;
4563   }
4564
4565   return i;
4566 }
4567
4568 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
4569 /// correspond consecutively to elements from one of the vector operands,
4570 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4571 static
4572 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
4573                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
4574                               unsigned NumElems, unsigned &OpNum) {
4575   bool SeenV1 = false;
4576   bool SeenV2 = false;
4577
4578   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
4579     int Idx = SVOp->getMaskElt(i);
4580     // Ignore undef indicies
4581     if (Idx < 0)
4582       continue;
4583
4584     if (Idx < (int)NumElems)
4585       SeenV1 = true;
4586     else
4587       SeenV2 = true;
4588
4589     // Only accept consecutive elements from the same vector
4590     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4591       return false;
4592   }
4593
4594   OpNum = SeenV1 ? 0 : 1;
4595   return true;
4596 }
4597
4598 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4599 /// logical left shift of a vector.
4600 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4601                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4602   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4603   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4604               false /* check zeros from right */, DAG);
4605   unsigned OpSrc;
4606
4607   if (!NumZeros)
4608     return false;
4609
4610   // Considering the elements in the mask that are not consecutive zeros,
4611   // check if they consecutively come from only one of the source vectors.
4612   //
4613   //               V1 = {X, A, B, C}     0
4614   //                         \  \  \    /
4615   //   vector_shuffle V1, V2 <1, 2, 3, X>
4616   //
4617   if (!isShuffleMaskConsecutive(SVOp,
4618             0,                   // Mask Start Index
4619             NumElems-NumZeros,   // Mask End Index(exclusive)
4620             NumZeros,            // Where to start looking in the src vector
4621             NumElems,            // Number of elements in vector
4622             OpSrc))              // Which source operand ?
4623     return false;
4624
4625   isLeft = false;
4626   ShAmt = NumZeros;
4627   ShVal = SVOp->getOperand(OpSrc);
4628   return true;
4629 }
4630
4631 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4632 /// logical left shift of a vector.
4633 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4634                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4635   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4636   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4637               true /* check zeros from left */, DAG);
4638   unsigned OpSrc;
4639
4640   if (!NumZeros)
4641     return false;
4642
4643   // Considering the elements in the mask that are not consecutive zeros,
4644   // check if they consecutively come from only one of the source vectors.
4645   //
4646   //                           0    { A, B, X, X } = V2
4647   //                          / \    /  /
4648   //   vector_shuffle V1, V2 <X, X, 4, 5>
4649   //
4650   if (!isShuffleMaskConsecutive(SVOp,
4651             NumZeros,     // Mask Start Index
4652             NumElems,     // Mask End Index(exclusive)
4653             0,            // Where to start looking in the src vector
4654             NumElems,     // Number of elements in vector
4655             OpSrc))       // Which source operand ?
4656     return false;
4657
4658   isLeft = true;
4659   ShAmt = NumZeros;
4660   ShVal = SVOp->getOperand(OpSrc);
4661   return true;
4662 }
4663
4664 /// isVectorShift - Returns true if the shuffle can be implemented as a
4665 /// logical left or right shift of a vector.
4666 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4667                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4668   // Although the logic below support any bitwidth size, there are no
4669   // shift instructions which handle more than 128-bit vectors.
4670   if (SVOp->getValueType(0).getSizeInBits() > 128)
4671     return false;
4672
4673   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4674       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4675     return true;
4676
4677   return false;
4678 }
4679
4680 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4681 ///
4682 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4683                                        unsigned NumNonZero, unsigned NumZero,
4684                                        SelectionDAG &DAG,
4685                                        const X86Subtarget* Subtarget,
4686                                        const TargetLowering &TLI) {
4687   if (NumNonZero > 8)
4688     return SDValue();
4689
4690   DebugLoc dl = Op.getDebugLoc();
4691   SDValue V(0, 0);
4692   bool First = true;
4693   for (unsigned i = 0; i < 16; ++i) {
4694     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4695     if (ThisIsNonZero && First) {
4696       if (NumZero)
4697         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4698       else
4699         V = DAG.getUNDEF(MVT::v8i16);
4700       First = false;
4701     }
4702
4703     if ((i & 1) != 0) {
4704       SDValue ThisElt(0, 0), LastElt(0, 0);
4705       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4706       if (LastIsNonZero) {
4707         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4708                               MVT::i16, Op.getOperand(i-1));
4709       }
4710       if (ThisIsNonZero) {
4711         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4712         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4713                               ThisElt, DAG.getConstant(8, MVT::i8));
4714         if (LastIsNonZero)
4715           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4716       } else
4717         ThisElt = LastElt;
4718
4719       if (ThisElt.getNode())
4720         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4721                         DAG.getIntPtrConstant(i/2));
4722     }
4723   }
4724
4725   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4726 }
4727
4728 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4729 ///
4730 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4731                                      unsigned NumNonZero, unsigned NumZero,
4732                                      SelectionDAG &DAG,
4733                                      const X86Subtarget* Subtarget,
4734                                      const TargetLowering &TLI) {
4735   if (NumNonZero > 4)
4736     return SDValue();
4737
4738   DebugLoc dl = Op.getDebugLoc();
4739   SDValue V(0, 0);
4740   bool First = true;
4741   for (unsigned i = 0; i < 8; ++i) {
4742     bool isNonZero = (NonZeros & (1 << i)) != 0;
4743     if (isNonZero) {
4744       if (First) {
4745         if (NumZero)
4746           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
4747         else
4748           V = DAG.getUNDEF(MVT::v8i16);
4749         First = false;
4750       }
4751       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4752                       MVT::v8i16, V, Op.getOperand(i),
4753                       DAG.getIntPtrConstant(i));
4754     }
4755   }
4756
4757   return V;
4758 }
4759
4760 /// getVShift - Return a vector logical shift node.
4761 ///
4762 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4763                          unsigned NumBits, SelectionDAG &DAG,
4764                          const TargetLowering &TLI, DebugLoc dl) {
4765   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4766   EVT ShVT = MVT::v2i64;
4767   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
4768   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4769   return DAG.getNode(ISD::BITCAST, dl, VT,
4770                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4771                              DAG.getConstant(NumBits,
4772                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4773 }
4774
4775 SDValue
4776 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4777                                           SelectionDAG &DAG) const {
4778
4779   // Check if the scalar load can be widened into a vector load. And if
4780   // the address is "base + cst" see if the cst can be "absorbed" into
4781   // the shuffle mask.
4782   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4783     SDValue Ptr = LD->getBasePtr();
4784     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4785       return SDValue();
4786     EVT PVT = LD->getValueType(0);
4787     if (PVT != MVT::i32 && PVT != MVT::f32)
4788       return SDValue();
4789
4790     int FI = -1;
4791     int64_t Offset = 0;
4792     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4793       FI = FINode->getIndex();
4794       Offset = 0;
4795     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4796                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4797       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4798       Offset = Ptr.getConstantOperandVal(1);
4799       Ptr = Ptr.getOperand(0);
4800     } else {
4801       return SDValue();
4802     }
4803
4804     // FIXME: 256-bit vector instructions don't require a strict alignment,
4805     // improve this code to support it better.
4806     unsigned RequiredAlign = VT.getSizeInBits()/8;
4807     SDValue Chain = LD->getChain();
4808     // Make sure the stack object alignment is at least 16 or 32.
4809     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4810     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4811       if (MFI->isFixedObjectIndex(FI)) {
4812         // Can't change the alignment. FIXME: It's possible to compute
4813         // the exact stack offset and reference FI + adjust offset instead.
4814         // If someone *really* cares about this. That's the way to implement it.
4815         return SDValue();
4816       } else {
4817         MFI->setObjectAlignment(FI, RequiredAlign);
4818       }
4819     }
4820
4821     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4822     // Ptr + (Offset & ~15).
4823     if (Offset < 0)
4824       return SDValue();
4825     if ((Offset % RequiredAlign) & 3)
4826       return SDValue();
4827     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4828     if (StartOffset)
4829       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4830                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4831
4832     int EltNo = (Offset - StartOffset) >> 2;
4833     unsigned NumElems = VT.getVectorNumElements();
4834
4835     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4836     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4837                              LD->getPointerInfo().getWithOffset(StartOffset),
4838                              false, false, false, 0);
4839
4840     SmallVector<int, 8> Mask;
4841     for (unsigned i = 0; i != NumElems; ++i)
4842       Mask.push_back(EltNo);
4843
4844     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
4845   }
4846
4847   return SDValue();
4848 }
4849
4850 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4851 /// vector of type 'VT', see if the elements can be replaced by a single large
4852 /// load which has the same value as a build_vector whose operands are 'elts'.
4853 ///
4854 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4855 ///
4856 /// FIXME: we'd also like to handle the case where the last elements are zero
4857 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4858 /// There's even a handy isZeroNode for that purpose.
4859 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4860                                         DebugLoc &DL, SelectionDAG &DAG) {
4861   EVT EltVT = VT.getVectorElementType();
4862   unsigned NumElems = Elts.size();
4863
4864   LoadSDNode *LDBase = NULL;
4865   unsigned LastLoadedElt = -1U;
4866
4867   // For each element in the initializer, see if we've found a load or an undef.
4868   // If we don't find an initial load element, or later load elements are
4869   // non-consecutive, bail out.
4870   for (unsigned i = 0; i < NumElems; ++i) {
4871     SDValue Elt = Elts[i];
4872
4873     if (!Elt.getNode() ||
4874         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4875       return SDValue();
4876     if (!LDBase) {
4877       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4878         return SDValue();
4879       LDBase = cast<LoadSDNode>(Elt.getNode());
4880       LastLoadedElt = i;
4881       continue;
4882     }
4883     if (Elt.getOpcode() == ISD::UNDEF)
4884       continue;
4885
4886     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4887     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4888       return SDValue();
4889     LastLoadedElt = i;
4890   }
4891
4892   // If we have found an entire vector of loads and undefs, then return a large
4893   // load of the entire vector width starting at the base pointer.  If we found
4894   // consecutive loads for the low half, generate a vzext_load node.
4895   if (LastLoadedElt == NumElems - 1) {
4896     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4897       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4898                          LDBase->getPointerInfo(),
4899                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4900                          LDBase->isInvariant(), 0);
4901     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4902                        LDBase->getPointerInfo(),
4903                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4904                        LDBase->isInvariant(), LDBase->getAlignment());
4905   }
4906   if (NumElems == 4 && LastLoadedElt == 1 &&
4907       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4908     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4909     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4910     SDValue ResNode =
4911         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4912                                 LDBase->getPointerInfo(),
4913                                 LDBase->getAlignment(),
4914                                 false/*isVolatile*/, true/*ReadMem*/,
4915                                 false/*WriteMem*/);
4916     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4917   }
4918   return SDValue();
4919 }
4920
4921 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
4922 /// to generate a splat value for the following cases:
4923 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
4924 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4925 /// a scalar load, or a constant.
4926 /// The VBROADCAST node is returned when a pattern is found,
4927 /// or SDValue() otherwise.
4928 SDValue
4929 X86TargetLowering::LowerVectorBroadcast(SDValue &Op, SelectionDAG &DAG) const {
4930   if (!Subtarget->hasAVX())
4931     return SDValue();
4932
4933   EVT VT = Op.getValueType();
4934   DebugLoc dl = Op.getDebugLoc();
4935
4936   SDValue Ld;
4937   bool ConstSplatVal;
4938
4939   switch (Op.getOpcode()) {
4940     default:
4941       // Unknown pattern found.
4942       return SDValue();
4943
4944     case ISD::BUILD_VECTOR: {
4945       // The BUILD_VECTOR node must be a splat.
4946       if (!isSplatVector(Op.getNode()))
4947         return SDValue();
4948
4949       Ld = Op.getOperand(0);
4950       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
4951                      Ld.getOpcode() == ISD::ConstantFP);
4952
4953       // The suspected load node has several users. Make sure that all
4954       // of its users are from the BUILD_VECTOR node.
4955       // Constants may have multiple users.
4956       if (!ConstSplatVal && !Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
4957         return SDValue();
4958       break;
4959     }
4960
4961     case ISD::VECTOR_SHUFFLE: {
4962       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4963
4964       // Shuffles must have a splat mask where the first element is
4965       // broadcasted.
4966       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
4967         return SDValue();
4968
4969       SDValue Sc = Op.getOperand(0);
4970       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
4971         return SDValue();
4972
4973       Ld = Sc.getOperand(0);
4974       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
4975                        Ld.getOpcode() == ISD::ConstantFP);
4976
4977       // The scalar_to_vector node and the suspected
4978       // load node must have exactly one user.
4979       // Constants may have multiple users.
4980       if (!ConstSplatVal && (!Sc.hasOneUse() || !Ld.hasOneUse()))
4981         return SDValue();
4982       break;
4983     }
4984   }
4985
4986   bool Is256 = VT.getSizeInBits() == 256;
4987   bool Is128 = VT.getSizeInBits() == 128;
4988
4989   // Handle the broadcasting a single constant scalar from the constant pool
4990   // into a vector. On Sandybridge it is still better to load a constant vector
4991   // from the constant pool and not to broadcast it from a scalar.
4992   if (ConstSplatVal && Subtarget->hasAVX2()) {
4993     EVT CVT = Ld.getValueType();
4994     assert(!CVT.isVector() && "Must not broadcast a vector type");
4995     unsigned ScalarSize = CVT.getSizeInBits();
4996
4997     if ((Is256 && (ScalarSize == 32 || ScalarSize == 64)) ||
4998         (Is128 && (ScalarSize == 32))) {
4999
5000       const Constant *C = 0;
5001       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
5002         C = CI->getConstantIntValue();
5003       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
5004         C = CF->getConstantFPValue();
5005
5006       assert(C && "Invalid constant type");
5007
5008       SDValue CP = DAG.getConstantPool(C, getPointerTy());
5009       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
5010       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
5011                          MachinePointerInfo::getConstantPool(),
5012                          false, false, false, Alignment);
5013
5014       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5015     }
5016   }
5017
5018   // The scalar source must be a normal load.
5019   if (!ISD::isNormalLoad(Ld.getNode()))
5020     return SDValue();
5021
5022   // Reject loads that have uses of the chain result
5023   if (Ld->hasAnyUseOfValue(1))
5024     return SDValue();
5025
5026   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5027
5028   // VBroadcast to YMM
5029   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
5030     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5031
5032   // VBroadcast to XMM
5033   if (Is128 && (ScalarSize == 32))
5034     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5035
5036   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
5037   // double since there is vbroadcastsd xmm
5038   if (Subtarget->hasAVX2() && Ld.getValueType().isInteger()) {
5039     // VBroadcast to YMM
5040     if (Is256 && (ScalarSize == 8 || ScalarSize == 16))
5041       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5042
5043     // VBroadcast to XMM
5044     if (Is128 && (ScalarSize ==  8 || ScalarSize == 16 || ScalarSize == 64))
5045       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
5046   }
5047
5048   // Unsupported broadcast.
5049   return SDValue();
5050 }
5051
5052 SDValue
5053 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5054   DebugLoc dl = Op.getDebugLoc();
5055
5056   EVT VT = Op.getValueType();
5057   EVT ExtVT = VT.getVectorElementType();
5058   unsigned NumElems = Op.getNumOperands();
5059
5060   // Vectors containing all zeros can be matched by pxor and xorps later
5061   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5062     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5063     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5064     if (VT == MVT::v4i32 || VT == MVT::v8i32)
5065       return Op;
5066
5067     return getZeroVector(VT, Subtarget, DAG, dl);
5068   }
5069
5070   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5071   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5072   // vpcmpeqd on 256-bit vectors.
5073   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5074     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasAVX2()))
5075       return Op;
5076
5077     return getOnesVector(VT, Subtarget->hasAVX2(), DAG, dl);
5078   }
5079
5080   SDValue Broadcast = LowerVectorBroadcast(Op, DAG);
5081   if (Broadcast.getNode())
5082     return Broadcast;
5083
5084   unsigned EVTBits = ExtVT.getSizeInBits();
5085
5086   unsigned NumZero  = 0;
5087   unsigned NumNonZero = 0;
5088   unsigned NonZeros = 0;
5089   bool IsAllConstants = true;
5090   SmallSet<SDValue, 8> Values;
5091   for (unsigned i = 0; i < NumElems; ++i) {
5092     SDValue Elt = Op.getOperand(i);
5093     if (Elt.getOpcode() == ISD::UNDEF)
5094       continue;
5095     Values.insert(Elt);
5096     if (Elt.getOpcode() != ISD::Constant &&
5097         Elt.getOpcode() != ISD::ConstantFP)
5098       IsAllConstants = false;
5099     if (X86::isZeroNode(Elt))
5100       NumZero++;
5101     else {
5102       NonZeros |= (1 << i);
5103       NumNonZero++;
5104     }
5105   }
5106
5107   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5108   if (NumNonZero == 0)
5109     return DAG.getUNDEF(VT);
5110
5111   // Special case for single non-zero, non-undef, element.
5112   if (NumNonZero == 1) {
5113     unsigned Idx = CountTrailingZeros_32(NonZeros);
5114     SDValue Item = Op.getOperand(Idx);
5115
5116     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5117     // the value are obviously zero, truncate the value to i32 and do the
5118     // insertion that way.  Only do this if the value is non-constant or if the
5119     // value is a constant being inserted into element 0.  It is cheaper to do
5120     // a constant pool load than it is to do a movd + shuffle.
5121     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5122         (!IsAllConstants || Idx == 0)) {
5123       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5124         // Handle SSE only.
5125         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5126         EVT VecVT = MVT::v4i32;
5127         unsigned VecElts = 4;
5128
5129         // Truncate the value (which may itself be a constant) to i32, and
5130         // convert it to a vector with movd (S2V+shuffle to zero extend).
5131         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5132         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5133         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5134
5135         // Now we have our 32-bit value zero extended in the low element of
5136         // a vector.  If Idx != 0, swizzle it into place.
5137         if (Idx != 0) {
5138           SmallVector<int, 4> Mask;
5139           Mask.push_back(Idx);
5140           for (unsigned i = 1; i != VecElts; ++i)
5141             Mask.push_back(i);
5142           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
5143                                       &Mask[0]);
5144         }
5145         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5146       }
5147     }
5148
5149     // If we have a constant or non-constant insertion into the low element of
5150     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5151     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5152     // depending on what the source datatype is.
5153     if (Idx == 0) {
5154       if (NumZero == 0)
5155         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5156
5157       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5158           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5159         if (VT.getSizeInBits() == 256) {
5160           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
5161           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
5162                              Item, DAG.getIntPtrConstant(0));
5163         }
5164         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5165         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5166         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5167         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5168       }
5169
5170       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5171         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5172         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5173         if (VT.getSizeInBits() == 256) {
5174           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
5175           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
5176         } else {
5177           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5178           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
5179         }
5180         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5181       }
5182     }
5183
5184     // Is it a vector logical left shift?
5185     if (NumElems == 2 && Idx == 1 &&
5186         X86::isZeroNode(Op.getOperand(0)) &&
5187         !X86::isZeroNode(Op.getOperand(1))) {
5188       unsigned NumBits = VT.getSizeInBits();
5189       return getVShift(true, VT,
5190                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5191                                    VT, Op.getOperand(1)),
5192                        NumBits/2, DAG, *this, dl);
5193     }
5194
5195     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5196       return SDValue();
5197
5198     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5199     // is a non-constant being inserted into an element other than the low one,
5200     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5201     // movd/movss) to move this into the low element, then shuffle it into
5202     // place.
5203     if (EVTBits == 32) {
5204       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5205
5206       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5207       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
5208       SmallVector<int, 8> MaskVec;
5209       for (unsigned i = 0; i < NumElems; i++)
5210         MaskVec.push_back(i == Idx ? 0 : 1);
5211       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5212     }
5213   }
5214
5215   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5216   if (Values.size() == 1) {
5217     if (EVTBits == 32) {
5218       // Instead of a shuffle like this:
5219       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5220       // Check if it's possible to issue this instead.
5221       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5222       unsigned Idx = CountTrailingZeros_32(NonZeros);
5223       SDValue Item = Op.getOperand(Idx);
5224       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5225         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5226     }
5227     return SDValue();
5228   }
5229
5230   // A vector full of immediates; various special cases are already
5231   // handled, so this is best done with a single constant-pool load.
5232   if (IsAllConstants)
5233     return SDValue();
5234
5235   // For AVX-length vectors, build the individual 128-bit pieces and use
5236   // shuffles to put them in place.
5237   if (VT.getSizeInBits() == 256) {
5238     SmallVector<SDValue, 32> V;
5239     for (unsigned i = 0; i != NumElems; ++i)
5240       V.push_back(Op.getOperand(i));
5241
5242     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5243
5244     // Build both the lower and upper subvector.
5245     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5246     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5247                                 NumElems/2);
5248
5249     // Recreate the wider vector with the lower and upper part.
5250     return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
5251   }
5252
5253   // Let legalizer expand 2-wide build_vectors.
5254   if (EVTBits == 64) {
5255     if (NumNonZero == 1) {
5256       // One half is zero or undef.
5257       unsigned Idx = CountTrailingZeros_32(NonZeros);
5258       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5259                                  Op.getOperand(Idx));
5260       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
5261     }
5262     return SDValue();
5263   }
5264
5265   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5266   if (EVTBits == 8 && NumElems == 16) {
5267     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5268                                         Subtarget, *this);
5269     if (V.getNode()) return V;
5270   }
5271
5272   if (EVTBits == 16 && NumElems == 8) {
5273     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5274                                       Subtarget, *this);
5275     if (V.getNode()) return V;
5276   }
5277
5278   // If element VT is == 32 bits, turn it into a number of shuffles.
5279   SmallVector<SDValue, 8> V(NumElems);
5280   if (NumElems == 4 && NumZero > 0) {
5281     for (unsigned i = 0; i < 4; ++i) {
5282       bool isZero = !(NonZeros & (1 << i));
5283       if (isZero)
5284         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
5285       else
5286         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5287     }
5288
5289     for (unsigned i = 0; i < 2; ++i) {
5290       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5291         default: break;
5292         case 0:
5293           V[i] = V[i*2];  // Must be a zero vector.
5294           break;
5295         case 1:
5296           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5297           break;
5298         case 2:
5299           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5300           break;
5301         case 3:
5302           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5303           break;
5304       }
5305     }
5306
5307     bool Reverse1 = (NonZeros & 0x3) == 2;
5308     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5309     int MaskVec[] = {
5310       Reverse1 ? 1 : 0,
5311       Reverse1 ? 0 : 1,
5312       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
5313       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
5314     };
5315     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5316   }
5317
5318   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5319     // Check for a build vector of consecutive loads.
5320     for (unsigned i = 0; i < NumElems; ++i)
5321       V[i] = Op.getOperand(i);
5322
5323     // Check for elements which are consecutive loads.
5324     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5325     if (LD.getNode())
5326       return LD;
5327
5328     // For SSE 4.1, use insertps to put the high elements into the low element.
5329     if (getSubtarget()->hasSSE41()) {
5330       SDValue Result;
5331       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5332         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5333       else
5334         Result = DAG.getUNDEF(VT);
5335
5336       for (unsigned i = 1; i < NumElems; ++i) {
5337         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5338         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5339                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5340       }
5341       return Result;
5342     }
5343
5344     // Otherwise, expand into a number of unpckl*, start by extending each of
5345     // our (non-undef) elements to the full vector width with the element in the
5346     // bottom slot of the vector (which generates no code for SSE).
5347     for (unsigned i = 0; i < NumElems; ++i) {
5348       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5349         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5350       else
5351         V[i] = DAG.getUNDEF(VT);
5352     }
5353
5354     // Next, we iteratively mix elements, e.g. for v4f32:
5355     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5356     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5357     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5358     unsigned EltStride = NumElems >> 1;
5359     while (EltStride != 0) {
5360       for (unsigned i = 0; i < EltStride; ++i) {
5361         // If V[i+EltStride] is undef and this is the first round of mixing,
5362         // then it is safe to just drop this shuffle: V[i] is already in the
5363         // right place, the one element (since it's the first round) being
5364         // inserted as undef can be dropped.  This isn't safe for successive
5365         // rounds because they will permute elements within both vectors.
5366         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5367             EltStride == NumElems/2)
5368           continue;
5369
5370         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5371       }
5372       EltStride >>= 1;
5373     }
5374     return V[0];
5375   }
5376   return SDValue();
5377 }
5378
5379 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5380 // them in a MMX register.  This is better than doing a stack convert.
5381 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5382   DebugLoc dl = Op.getDebugLoc();
5383   EVT ResVT = Op.getValueType();
5384
5385   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5386          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5387   int Mask[2];
5388   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5389   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5390   InVec = Op.getOperand(1);
5391   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5392     unsigned NumElts = ResVT.getVectorNumElements();
5393     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5394     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5395                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5396   } else {
5397     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5398     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5399     Mask[0] = 0; Mask[1] = 2;
5400     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5401   }
5402   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5403 }
5404
5405 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5406 // to create 256-bit vectors from two other 128-bit ones.
5407 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5408   DebugLoc dl = Op.getDebugLoc();
5409   EVT ResVT = Op.getValueType();
5410
5411   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5412
5413   SDValue V1 = Op.getOperand(0);
5414   SDValue V2 = Op.getOperand(1);
5415   unsigned NumElems = ResVT.getVectorNumElements();
5416
5417   return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
5418 }
5419
5420 SDValue
5421 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5422   EVT ResVT = Op.getValueType();
5423
5424   assert(Op.getNumOperands() == 2);
5425   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5426          "Unsupported CONCAT_VECTORS for value type");
5427
5428   // We support concatenate two MMX registers and place them in a MMX register.
5429   // This is better than doing a stack convert.
5430   if (ResVT.is128BitVector())
5431     return LowerMMXCONCAT_VECTORS(Op, DAG);
5432
5433   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5434   // from two other 128-bit ones.
5435   return LowerAVXCONCAT_VECTORS(Op, DAG);
5436 }
5437
5438 // Try to lower a shuffle node into a simple blend instruction.
5439 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
5440                                           const X86Subtarget *Subtarget,
5441                                           SelectionDAG &DAG) {
5442   SDValue V1 = SVOp->getOperand(0);
5443   SDValue V2 = SVOp->getOperand(1);
5444   DebugLoc dl = SVOp->getDebugLoc();
5445   MVT VT = SVOp->getValueType(0).getSimpleVT();
5446   unsigned NumElems = VT.getVectorNumElements();
5447
5448   if (!Subtarget->hasSSE41())
5449     return SDValue();
5450
5451   unsigned ISDNo = 0;
5452   MVT OpTy;
5453
5454   switch (VT.SimpleTy) {
5455   default: return SDValue();
5456   case MVT::v8i16:
5457     ISDNo = X86ISD::BLENDPW;
5458     OpTy = MVT::v8i16;
5459     break;
5460   case MVT::v4i32:
5461   case MVT::v4f32:
5462     ISDNo = X86ISD::BLENDPS;
5463     OpTy = MVT::v4f32;
5464     break;
5465   case MVT::v2i64:
5466   case MVT::v2f64:
5467     ISDNo = X86ISD::BLENDPD;
5468     OpTy = MVT::v2f64;
5469     break;
5470   case MVT::v8i32:
5471   case MVT::v8f32:
5472     if (!Subtarget->hasAVX())
5473       return SDValue();
5474     ISDNo = X86ISD::BLENDPS;
5475     OpTy = MVT::v8f32;
5476     break;
5477   case MVT::v4i64:
5478   case MVT::v4f64:
5479     if (!Subtarget->hasAVX())
5480       return SDValue();
5481     ISDNo = X86ISD::BLENDPD;
5482     OpTy = MVT::v4f64;
5483     break;
5484   }
5485   assert(ISDNo && "Invalid Op Number");
5486
5487   unsigned MaskVals = 0;
5488
5489   for (unsigned i = 0; i != NumElems; ++i) {
5490     int EltIdx = SVOp->getMaskElt(i);
5491     if (EltIdx == (int)i || EltIdx < 0)
5492       MaskVals |= (1<<i);
5493     else if (EltIdx == (int)(i + NumElems))
5494       continue; // Bit is set to zero;
5495     else
5496       return SDValue();
5497   }
5498
5499   V1 = DAG.getNode(ISD::BITCAST, dl, OpTy, V1);
5500   V2 = DAG.getNode(ISD::BITCAST, dl, OpTy, V2);
5501   SDValue Ret =  DAG.getNode(ISDNo, dl, OpTy, V1, V2,
5502                              DAG.getConstant(MaskVals, MVT::i32));
5503   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
5504 }
5505
5506 // v8i16 shuffles - Prefer shuffles in the following order:
5507 // 1. [all]   pshuflw, pshufhw, optional move
5508 // 2. [ssse3] 1 x pshufb
5509 // 3. [ssse3] 2 x pshufb + 1 x por
5510 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5511 SDValue
5512 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5513                                             SelectionDAG &DAG) const {
5514   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5515   SDValue V1 = SVOp->getOperand(0);
5516   SDValue V2 = SVOp->getOperand(1);
5517   DebugLoc dl = SVOp->getDebugLoc();
5518   SmallVector<int, 8> MaskVals;
5519
5520   // Determine if more than 1 of the words in each of the low and high quadwords
5521   // of the result come from the same quadword of one of the two inputs.  Undef
5522   // mask values count as coming from any quadword, for better codegen.
5523   unsigned LoQuad[] = { 0, 0, 0, 0 };
5524   unsigned HiQuad[] = { 0, 0, 0, 0 };
5525   std::bitset<4> InputQuads;
5526   for (unsigned i = 0; i < 8; ++i) {
5527     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5528     int EltIdx = SVOp->getMaskElt(i);
5529     MaskVals.push_back(EltIdx);
5530     if (EltIdx < 0) {
5531       ++Quad[0];
5532       ++Quad[1];
5533       ++Quad[2];
5534       ++Quad[3];
5535       continue;
5536     }
5537     ++Quad[EltIdx / 4];
5538     InputQuads.set(EltIdx / 4);
5539   }
5540
5541   int BestLoQuad = -1;
5542   unsigned MaxQuad = 1;
5543   for (unsigned i = 0; i < 4; ++i) {
5544     if (LoQuad[i] > MaxQuad) {
5545       BestLoQuad = i;
5546       MaxQuad = LoQuad[i];
5547     }
5548   }
5549
5550   int BestHiQuad = -1;
5551   MaxQuad = 1;
5552   for (unsigned i = 0; i < 4; ++i) {
5553     if (HiQuad[i] > MaxQuad) {
5554       BestHiQuad = i;
5555       MaxQuad = HiQuad[i];
5556     }
5557   }
5558
5559   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5560   // of the two input vectors, shuffle them into one input vector so only a
5561   // single pshufb instruction is necessary. If There are more than 2 input
5562   // quads, disable the next transformation since it does not help SSSE3.
5563   bool V1Used = InputQuads[0] || InputQuads[1];
5564   bool V2Used = InputQuads[2] || InputQuads[3];
5565   if (Subtarget->hasSSSE3()) {
5566     if (InputQuads.count() == 2 && V1Used && V2Used) {
5567       BestLoQuad = InputQuads[0] ? 0 : 1;
5568       BestHiQuad = InputQuads[2] ? 2 : 3;
5569     }
5570     if (InputQuads.count() > 2) {
5571       BestLoQuad = -1;
5572       BestHiQuad = -1;
5573     }
5574   }
5575
5576   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5577   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5578   // words from all 4 input quadwords.
5579   SDValue NewV;
5580   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5581     int MaskV[] = {
5582       BestLoQuad < 0 ? 0 : BestLoQuad,
5583       BestHiQuad < 0 ? 1 : BestHiQuad
5584     };
5585     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5586                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5587                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5588     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5589
5590     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5591     // source words for the shuffle, to aid later transformations.
5592     bool AllWordsInNewV = true;
5593     bool InOrder[2] = { true, true };
5594     for (unsigned i = 0; i != 8; ++i) {
5595       int idx = MaskVals[i];
5596       if (idx != (int)i)
5597         InOrder[i/4] = false;
5598       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5599         continue;
5600       AllWordsInNewV = false;
5601       break;
5602     }
5603
5604     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5605     if (AllWordsInNewV) {
5606       for (int i = 0; i != 8; ++i) {
5607         int idx = MaskVals[i];
5608         if (idx < 0)
5609           continue;
5610         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5611         if ((idx != i) && idx < 4)
5612           pshufhw = false;
5613         if ((idx != i) && idx > 3)
5614           pshuflw = false;
5615       }
5616       V1 = NewV;
5617       V2Used = false;
5618       BestLoQuad = 0;
5619       BestHiQuad = 1;
5620     }
5621
5622     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5623     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5624     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5625       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5626       unsigned TargetMask = 0;
5627       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5628                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5629       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5630       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
5631                              getShufflePSHUFLWImmediate(SVOp);
5632       V1 = NewV.getOperand(0);
5633       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5634     }
5635   }
5636
5637   // If we have SSSE3, and all words of the result are from 1 input vector,
5638   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5639   // is present, fall back to case 4.
5640   if (Subtarget->hasSSSE3()) {
5641     SmallVector<SDValue,16> pshufbMask;
5642
5643     // If we have elements from both input vectors, set the high bit of the
5644     // shuffle mask element to zero out elements that come from V2 in the V1
5645     // mask, and elements that come from V1 in the V2 mask, so that the two
5646     // results can be OR'd together.
5647     bool TwoInputs = V1Used && V2Used;
5648     for (unsigned i = 0; i != 8; ++i) {
5649       int EltIdx = MaskVals[i] * 2;
5650       if (TwoInputs && (EltIdx >= 16)) {
5651         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5652         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5653         continue;
5654       }
5655       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5656       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5657     }
5658     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5659     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5660                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5661                                  MVT::v16i8, &pshufbMask[0], 16));
5662     if (!TwoInputs)
5663       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5664
5665     // Calculate the shuffle mask for the second input, shuffle it, and
5666     // OR it with the first shuffled input.
5667     pshufbMask.clear();
5668     for (unsigned i = 0; i != 8; ++i) {
5669       int EltIdx = MaskVals[i] * 2;
5670       if (EltIdx < 16) {
5671         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5672         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5673         continue;
5674       }
5675       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5676       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5677     }
5678     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5679     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5680                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5681                                  MVT::v16i8, &pshufbMask[0], 16));
5682     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5683     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5684   }
5685
5686   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5687   // and update MaskVals with new element order.
5688   std::bitset<8> InOrder;
5689   if (BestLoQuad >= 0) {
5690     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
5691     for (int i = 0; i != 4; ++i) {
5692       int idx = MaskVals[i];
5693       if (idx < 0) {
5694         InOrder.set(i);
5695       } else if ((idx / 4) == BestLoQuad) {
5696         MaskV[i] = idx & 3;
5697         InOrder.set(i);
5698       }
5699     }
5700     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5701                                 &MaskV[0]);
5702
5703     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3()) {
5704       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5705       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5706                                   NewV.getOperand(0),
5707                                   getShufflePSHUFLWImmediate(SVOp), DAG);
5708     }
5709   }
5710
5711   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5712   // and update MaskVals with the new element order.
5713   if (BestHiQuad >= 0) {
5714     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
5715     for (unsigned i = 4; i != 8; ++i) {
5716       int idx = MaskVals[i];
5717       if (idx < 0) {
5718         InOrder.set(i);
5719       } else if ((idx / 4) == BestHiQuad) {
5720         MaskV[i] = (idx & 3) + 4;
5721         InOrder.set(i);
5722       }
5723     }
5724     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5725                                 &MaskV[0]);
5726
5727     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3()) {
5728       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
5729       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5730                                   NewV.getOperand(0),
5731                                   getShufflePSHUFHWImmediate(SVOp), DAG);
5732     }
5733   }
5734
5735   // In case BestHi & BestLo were both -1, which means each quadword has a word
5736   // from each of the four input quadwords, calculate the InOrder bitvector now
5737   // before falling through to the insert/extract cleanup.
5738   if (BestLoQuad == -1 && BestHiQuad == -1) {
5739     NewV = V1;
5740     for (int i = 0; i != 8; ++i)
5741       if (MaskVals[i] < 0 || MaskVals[i] == i)
5742         InOrder.set(i);
5743   }
5744
5745   // The other elements are put in the right place using pextrw and pinsrw.
5746   for (unsigned i = 0; i != 8; ++i) {
5747     if (InOrder[i])
5748       continue;
5749     int EltIdx = MaskVals[i];
5750     if (EltIdx < 0)
5751       continue;
5752     SDValue ExtOp = (EltIdx < 8)
5753     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5754                   DAG.getIntPtrConstant(EltIdx))
5755     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5756                   DAG.getIntPtrConstant(EltIdx - 8));
5757     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5758                        DAG.getIntPtrConstant(i));
5759   }
5760   return NewV;
5761 }
5762
5763 // v16i8 shuffles - Prefer shuffles in the following order:
5764 // 1. [ssse3] 1 x pshufb
5765 // 2. [ssse3] 2 x pshufb + 1 x por
5766 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5767 static
5768 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5769                                  SelectionDAG &DAG,
5770                                  const X86TargetLowering &TLI) {
5771   SDValue V1 = SVOp->getOperand(0);
5772   SDValue V2 = SVOp->getOperand(1);
5773   DebugLoc dl = SVOp->getDebugLoc();
5774   ArrayRef<int> MaskVals = SVOp->getMask();
5775
5776   // If we have SSSE3, case 1 is generated when all result bytes come from
5777   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5778   // present, fall back to case 3.
5779   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5780   bool V1Only = true;
5781   bool V2Only = true;
5782   for (unsigned i = 0; i < 16; ++i) {
5783     int EltIdx = MaskVals[i];
5784     if (EltIdx < 0)
5785       continue;
5786     if (EltIdx < 16)
5787       V2Only = false;
5788     else
5789       V1Only = false;
5790   }
5791
5792   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5793   if (TLI.getSubtarget()->hasSSSE3()) {
5794     SmallVector<SDValue,16> pshufbMask;
5795
5796     // If all result elements are from one input vector, then only translate
5797     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5798     //
5799     // Otherwise, we have elements from both input vectors, and must zero out
5800     // elements that come from V2 in the first mask, and V1 in the second mask
5801     // so that we can OR them together.
5802     bool TwoInputs = !(V1Only || V2Only);
5803     for (unsigned i = 0; i != 16; ++i) {
5804       int EltIdx = MaskVals[i];
5805       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5806         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5807         continue;
5808       }
5809       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5810     }
5811     // If all the elements are from V2, assign it to V1 and return after
5812     // building the first pshufb.
5813     if (V2Only)
5814       V1 = V2;
5815     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5816                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5817                                  MVT::v16i8, &pshufbMask[0], 16));
5818     if (!TwoInputs)
5819       return V1;
5820
5821     // Calculate the shuffle mask for the second input, shuffle it, and
5822     // OR it with the first shuffled input.
5823     pshufbMask.clear();
5824     for (unsigned i = 0; i != 16; ++i) {
5825       int EltIdx = MaskVals[i];
5826       if (EltIdx < 16) {
5827         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5828         continue;
5829       }
5830       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5831     }
5832     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5833                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5834                                  MVT::v16i8, &pshufbMask[0], 16));
5835     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5836   }
5837
5838   // No SSSE3 - Calculate in place words and then fix all out of place words
5839   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5840   // the 16 different words that comprise the two doublequadword input vectors.
5841   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5842   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5843   SDValue NewV = V2Only ? V2 : V1;
5844   for (int i = 0; i != 8; ++i) {
5845     int Elt0 = MaskVals[i*2];
5846     int Elt1 = MaskVals[i*2+1];
5847
5848     // This word of the result is all undef, skip it.
5849     if (Elt0 < 0 && Elt1 < 0)
5850       continue;
5851
5852     // This word of the result is already in the correct place, skip it.
5853     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5854       continue;
5855     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5856       continue;
5857
5858     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5859     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5860     SDValue InsElt;
5861
5862     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5863     // using a single extract together, load it and store it.
5864     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5865       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5866                            DAG.getIntPtrConstant(Elt1 / 2));
5867       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5868                         DAG.getIntPtrConstant(i));
5869       continue;
5870     }
5871
5872     // If Elt1 is defined, extract it from the appropriate source.  If the
5873     // source byte is not also odd, shift the extracted word left 8 bits
5874     // otherwise clear the bottom 8 bits if we need to do an or.
5875     if (Elt1 >= 0) {
5876       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5877                            DAG.getIntPtrConstant(Elt1 / 2));
5878       if ((Elt1 & 1) == 0)
5879         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5880                              DAG.getConstant(8,
5881                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5882       else if (Elt0 >= 0)
5883         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5884                              DAG.getConstant(0xFF00, MVT::i16));
5885     }
5886     // If Elt0 is defined, extract it from the appropriate source.  If the
5887     // source byte is not also even, shift the extracted word right 8 bits. If
5888     // Elt1 was also defined, OR the extracted values together before
5889     // inserting them in the result.
5890     if (Elt0 >= 0) {
5891       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5892                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5893       if ((Elt0 & 1) != 0)
5894         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5895                               DAG.getConstant(8,
5896                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5897       else if (Elt1 >= 0)
5898         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5899                              DAG.getConstant(0x00FF, MVT::i16));
5900       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5901                          : InsElt0;
5902     }
5903     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5904                        DAG.getIntPtrConstant(i));
5905   }
5906   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5907 }
5908
5909 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5910 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5911 /// done when every pair / quad of shuffle mask elements point to elements in
5912 /// the right sequence. e.g.
5913 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5914 static
5915 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5916                                  SelectionDAG &DAG, DebugLoc dl) {
5917   EVT VT = SVOp->getValueType(0);
5918   SDValue V1 = SVOp->getOperand(0);
5919   SDValue V2 = SVOp->getOperand(1);
5920   unsigned NumElems = VT.getVectorNumElements();
5921   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5922   EVT NewVT;
5923   switch (VT.getSimpleVT().SimpleTy) {
5924   default: llvm_unreachable("Unexpected!");
5925   case MVT::v4f32: NewVT = MVT::v2f64; break;
5926   case MVT::v4i32: NewVT = MVT::v2i64; break;
5927   case MVT::v8i16: NewVT = MVT::v4i32; break;
5928   case MVT::v16i8: NewVT = MVT::v4i32; break;
5929   }
5930
5931   int Scale = NumElems / NewWidth;
5932   SmallVector<int, 8> MaskVec;
5933   for (unsigned i = 0; i < NumElems; i += Scale) {
5934     int StartIdx = -1;
5935     for (int j = 0; j < Scale; ++j) {
5936       int EltIdx = SVOp->getMaskElt(i+j);
5937       if (EltIdx < 0)
5938         continue;
5939       if (StartIdx == -1)
5940         StartIdx = EltIdx - (EltIdx % Scale);
5941       if (EltIdx != StartIdx + j)
5942         return SDValue();
5943     }
5944     if (StartIdx == -1)
5945       MaskVec.push_back(-1);
5946     else
5947       MaskVec.push_back(StartIdx / Scale);
5948   }
5949
5950   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5951   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5952   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5953 }
5954
5955 /// getVZextMovL - Return a zero-extending vector move low node.
5956 ///
5957 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5958                             SDValue SrcOp, SelectionDAG &DAG,
5959                             const X86Subtarget *Subtarget, DebugLoc dl) {
5960   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5961     LoadSDNode *LD = NULL;
5962     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5963       LD = dyn_cast<LoadSDNode>(SrcOp);
5964     if (!LD) {
5965       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5966       // instead.
5967       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5968       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5969           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5970           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5971           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5972         // PR2108
5973         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5974         return DAG.getNode(ISD::BITCAST, dl, VT,
5975                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5976                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5977                                                    OpVT,
5978                                                    SrcOp.getOperand(0)
5979                                                           .getOperand(0))));
5980       }
5981     }
5982   }
5983
5984   return DAG.getNode(ISD::BITCAST, dl, VT,
5985                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5986                                  DAG.getNode(ISD::BITCAST, dl,
5987                                              OpVT, SrcOp)));
5988 }
5989
5990 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5991 /// which could not be matched by any known target speficic shuffle
5992 static SDValue
5993 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5994   EVT VT = SVOp->getValueType(0);
5995
5996   unsigned NumElems = VT.getVectorNumElements();
5997   unsigned NumLaneElems = NumElems / 2;
5998
5999   DebugLoc dl = SVOp->getDebugLoc();
6000   MVT EltVT = VT.getVectorElementType().getSimpleVT();
6001   EVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
6002   SDValue Shufs[2];
6003
6004   SmallVector<int, 16> Mask;
6005   for (unsigned l = 0; l < 2; ++l) {
6006     // Build a shuffle mask for the output, discovering on the fly which
6007     // input vectors to use as shuffle operands (recorded in InputUsed).
6008     // If building a suitable shuffle vector proves too hard, then bail
6009     // out with useBuildVector set.
6010     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
6011     unsigned LaneStart = l * NumLaneElems;
6012     for (unsigned i = 0; i != NumLaneElems; ++i) {
6013       // The mask element.  This indexes into the input.
6014       int Idx = SVOp->getMaskElt(i+LaneStart);
6015       if (Idx < 0) {
6016         // the mask element does not index into any input vector.
6017         Mask.push_back(-1);
6018         continue;
6019       }
6020
6021       // The input vector this mask element indexes into.
6022       int Input = Idx / NumLaneElems;
6023
6024       // Turn the index into an offset from the start of the input vector.
6025       Idx -= Input * NumLaneElems;
6026
6027       // Find or create a shuffle vector operand to hold this input.
6028       unsigned OpNo;
6029       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
6030         if (InputUsed[OpNo] == Input)
6031           // This input vector is already an operand.
6032           break;
6033         if (InputUsed[OpNo] < 0) {
6034           // Create a new operand for this input vector.
6035           InputUsed[OpNo] = Input;
6036           break;
6037         }
6038       }
6039
6040       if (OpNo >= array_lengthof(InputUsed)) {
6041         // More than two input vectors used! Give up.
6042         return SDValue();
6043       }
6044
6045       // Add the mask index for the new shuffle vector.
6046       Mask.push_back(Idx + OpNo * NumLaneElems);
6047     }
6048
6049     if (InputUsed[0] < 0) {
6050       // No input vectors were used! The result is undefined.
6051       Shufs[l] = DAG.getUNDEF(NVT);
6052     } else {
6053       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
6054                                         (InputUsed[0] % 2) * NumLaneElems,
6055                                         DAG, dl);
6056       // If only one input was used, use an undefined vector for the other.
6057       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
6058         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
6059                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
6060       // At least one input vector was used. Create a new shuffle vector.
6061       Shufs[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
6062     }
6063
6064     Mask.clear();
6065   }
6066
6067   // Concatenate the result back
6068   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Shufs[0], Shufs[1]);
6069 }
6070
6071 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6072 /// 4 elements, and match them with several different shuffle types.
6073 static SDValue
6074 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6075   SDValue V1 = SVOp->getOperand(0);
6076   SDValue V2 = SVOp->getOperand(1);
6077   DebugLoc dl = SVOp->getDebugLoc();
6078   EVT VT = SVOp->getValueType(0);
6079
6080   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6081
6082   std::pair<int, int> Locs[4];
6083   int Mask1[] = { -1, -1, -1, -1 };
6084   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
6085
6086   unsigned NumHi = 0;
6087   unsigned NumLo = 0;
6088   for (unsigned i = 0; i != 4; ++i) {
6089     int Idx = PermMask[i];
6090     if (Idx < 0) {
6091       Locs[i] = std::make_pair(-1, -1);
6092     } else {
6093       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6094       if (Idx < 4) {
6095         Locs[i] = std::make_pair(0, NumLo);
6096         Mask1[NumLo] = Idx;
6097         NumLo++;
6098       } else {
6099         Locs[i] = std::make_pair(1, NumHi);
6100         if (2+NumHi < 4)
6101           Mask1[2+NumHi] = Idx;
6102         NumHi++;
6103       }
6104     }
6105   }
6106
6107   if (NumLo <= 2 && NumHi <= 2) {
6108     // If no more than two elements come from either vector. This can be
6109     // implemented with two shuffles. First shuffle gather the elements.
6110     // The second shuffle, which takes the first shuffle as both of its
6111     // vector operands, put the elements into the right order.
6112     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6113
6114     int Mask2[] = { -1, -1, -1, -1 };
6115
6116     for (unsigned i = 0; i != 4; ++i)
6117       if (Locs[i].first != -1) {
6118         unsigned Idx = (i < 2) ? 0 : 4;
6119         Idx += Locs[i].first * 2 + Locs[i].second;
6120         Mask2[i] = Idx;
6121       }
6122
6123     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6124   }
6125
6126   if (NumLo == 3 || NumHi == 3) {
6127     // Otherwise, we must have three elements from one vector, call it X, and
6128     // one element from the other, call it Y.  First, use a shufps to build an
6129     // intermediate vector with the one element from Y and the element from X
6130     // that will be in the same half in the final destination (the indexes don't
6131     // matter). Then, use a shufps to build the final vector, taking the half
6132     // containing the element from Y from the intermediate, and the other half
6133     // from X.
6134     if (NumHi == 3) {
6135       // Normalize it so the 3 elements come from V1.
6136       CommuteVectorShuffleMask(PermMask, 4);
6137       std::swap(V1, V2);
6138     }
6139
6140     // Find the element from V2.
6141     unsigned HiIndex;
6142     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6143       int Val = PermMask[HiIndex];
6144       if (Val < 0)
6145         continue;
6146       if (Val >= 4)
6147         break;
6148     }
6149
6150     Mask1[0] = PermMask[HiIndex];
6151     Mask1[1] = -1;
6152     Mask1[2] = PermMask[HiIndex^1];
6153     Mask1[3] = -1;
6154     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6155
6156     if (HiIndex >= 2) {
6157       Mask1[0] = PermMask[0];
6158       Mask1[1] = PermMask[1];
6159       Mask1[2] = HiIndex & 1 ? 6 : 4;
6160       Mask1[3] = HiIndex & 1 ? 4 : 6;
6161       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6162     }
6163
6164     Mask1[0] = HiIndex & 1 ? 2 : 0;
6165     Mask1[1] = HiIndex & 1 ? 0 : 2;
6166     Mask1[2] = PermMask[2];
6167     Mask1[3] = PermMask[3];
6168     if (Mask1[2] >= 0)
6169       Mask1[2] += 4;
6170     if (Mask1[3] >= 0)
6171       Mask1[3] += 4;
6172     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6173   }
6174
6175   // Break it into (shuffle shuffle_hi, shuffle_lo).
6176   int LoMask[] = { -1, -1, -1, -1 };
6177   int HiMask[] = { -1, -1, -1, -1 };
6178
6179   int *MaskPtr = LoMask;
6180   unsigned MaskIdx = 0;
6181   unsigned LoIdx = 0;
6182   unsigned HiIdx = 2;
6183   for (unsigned i = 0; i != 4; ++i) {
6184     if (i == 2) {
6185       MaskPtr = HiMask;
6186       MaskIdx = 1;
6187       LoIdx = 0;
6188       HiIdx = 2;
6189     }
6190     int Idx = PermMask[i];
6191     if (Idx < 0) {
6192       Locs[i] = std::make_pair(-1, -1);
6193     } else if (Idx < 4) {
6194       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6195       MaskPtr[LoIdx] = Idx;
6196       LoIdx++;
6197     } else {
6198       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6199       MaskPtr[HiIdx] = Idx;
6200       HiIdx++;
6201     }
6202   }
6203
6204   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6205   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6206   int MaskOps[] = { -1, -1, -1, -1 };
6207   for (unsigned i = 0; i != 4; ++i)
6208     if (Locs[i].first != -1)
6209       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
6210   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6211 }
6212
6213 static bool MayFoldVectorLoad(SDValue V) {
6214   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6215     V = V.getOperand(0);
6216   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6217     V = V.getOperand(0);
6218   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6219       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6220     // BUILD_VECTOR (load), undef
6221     V = V.getOperand(0);
6222   if (MayFoldLoad(V))
6223     return true;
6224   return false;
6225 }
6226
6227 // FIXME: the version above should always be used. Since there's
6228 // a bug where several vector shuffles can't be folded because the
6229 // DAG is not updated during lowering and a node claims to have two
6230 // uses while it only has one, use this version, and let isel match
6231 // another instruction if the load really happens to have more than
6232 // one use. Remove this version after this bug get fixed.
6233 // rdar://8434668, PR8156
6234 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6235   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6236     V = V.getOperand(0);
6237   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6238     V = V.getOperand(0);
6239   if (ISD::isNormalLoad(V.getNode()))
6240     return true;
6241   return false;
6242 }
6243
6244 static
6245 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6246   EVT VT = Op.getValueType();
6247
6248   // Canonizalize to v2f64.
6249   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6250   return DAG.getNode(ISD::BITCAST, dl, VT,
6251                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6252                                           V1, DAG));
6253 }
6254
6255 static
6256 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6257                         bool HasSSE2) {
6258   SDValue V1 = Op.getOperand(0);
6259   SDValue V2 = Op.getOperand(1);
6260   EVT VT = Op.getValueType();
6261
6262   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6263
6264   if (HasSSE2 && VT == MVT::v2f64)
6265     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6266
6267   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6268   return DAG.getNode(ISD::BITCAST, dl, VT,
6269                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6270                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6271                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6272 }
6273
6274 static
6275 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6276   SDValue V1 = Op.getOperand(0);
6277   SDValue V2 = Op.getOperand(1);
6278   EVT VT = Op.getValueType();
6279
6280   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6281          "unsupported shuffle type");
6282
6283   if (V2.getOpcode() == ISD::UNDEF)
6284     V2 = V1;
6285
6286   // v4i32 or v4f32
6287   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6288 }
6289
6290 static
6291 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
6292   SDValue V1 = Op.getOperand(0);
6293   SDValue V2 = Op.getOperand(1);
6294   EVT VT = Op.getValueType();
6295   unsigned NumElems = VT.getVectorNumElements();
6296
6297   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6298   // operand of these instructions is only memory, so check if there's a
6299   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6300   // same masks.
6301   bool CanFoldLoad = false;
6302
6303   // Trivial case, when V2 comes from a load.
6304   if (MayFoldVectorLoad(V2))
6305     CanFoldLoad = true;
6306
6307   // When V1 is a load, it can be folded later into a store in isel, example:
6308   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6309   //    turns into:
6310   //  (MOVLPSmr addr:$src1, VR128:$src2)
6311   // So, recognize this potential and also use MOVLPS or MOVLPD
6312   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6313     CanFoldLoad = true;
6314
6315   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6316   if (CanFoldLoad) {
6317     if (HasSSE2 && NumElems == 2)
6318       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6319
6320     if (NumElems == 4)
6321       // If we don't care about the second element, procede to use movss.
6322       if (SVOp->getMaskElt(1) != -1)
6323         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6324   }
6325
6326   // movl and movlp will both match v2i64, but v2i64 is never matched by
6327   // movl earlier because we make it strict to avoid messing with the movlp load
6328   // folding logic (see the code above getMOVLP call). Match it here then,
6329   // this is horrible, but will stay like this until we move all shuffle
6330   // matching to x86 specific nodes. Note that for the 1st condition all
6331   // types are matched with movsd.
6332   if (HasSSE2) {
6333     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6334     // as to remove this logic from here, as much as possible
6335     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
6336       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6337     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6338   }
6339
6340   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6341
6342   // Invert the operand order and use SHUFPS to match it.
6343   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6344                               getShuffleSHUFImmediate(SVOp), DAG);
6345 }
6346
6347 SDValue
6348 X86TargetLowering::NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG) const {
6349   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6350   EVT VT = Op.getValueType();
6351   DebugLoc dl = Op.getDebugLoc();
6352   SDValue V1 = Op.getOperand(0);
6353   SDValue V2 = Op.getOperand(1);
6354
6355   if (isZeroShuffle(SVOp))
6356     return getZeroVector(VT, Subtarget, DAG, dl);
6357
6358   // Handle splat operations
6359   if (SVOp->isSplat()) {
6360     unsigned NumElem = VT.getVectorNumElements();
6361     int Size = VT.getSizeInBits();
6362
6363     // Use vbroadcast whenever the splat comes from a foldable load
6364     SDValue Broadcast = LowerVectorBroadcast(Op, DAG);
6365     if (Broadcast.getNode())
6366       return Broadcast;
6367
6368     // Handle splats by matching through known shuffle masks
6369     if ((Size == 128 && NumElem <= 4) ||
6370         (Size == 256 && NumElem < 8))
6371       return SDValue();
6372
6373     // All remaning splats are promoted to target supported vector shuffles.
6374     return PromoteSplat(SVOp, DAG);
6375   }
6376
6377   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6378   // do it!
6379   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6380     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6381     if (NewOp.getNode())
6382       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6383   } else if ((VT == MVT::v4i32 ||
6384              (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
6385     // FIXME: Figure out a cleaner way to do this.
6386     // Try to make use of movq to zero out the top part.
6387     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6388       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6389       if (NewOp.getNode()) {
6390         EVT NewVT = NewOp.getValueType();
6391         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
6392                                NewVT, true, false))
6393           return getVZextMovL(VT, NewVT, NewOp.getOperand(0),
6394                               DAG, Subtarget, dl);
6395       }
6396     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6397       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6398       if (NewOp.getNode()) {
6399         EVT NewVT = NewOp.getValueType();
6400         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
6401           return getVZextMovL(VT, NewVT, NewOp.getOperand(1),
6402                               DAG, Subtarget, dl);
6403       }
6404     }
6405   }
6406   return SDValue();
6407 }
6408
6409 SDValue
6410 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6411   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6412   SDValue V1 = Op.getOperand(0);
6413   SDValue V2 = Op.getOperand(1);
6414   EVT VT = Op.getValueType();
6415   DebugLoc dl = Op.getDebugLoc();
6416   unsigned NumElems = VT.getVectorNumElements();
6417   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6418   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6419   bool V1IsSplat = false;
6420   bool V2IsSplat = false;
6421   bool HasSSE2 = Subtarget->hasSSE2();
6422   bool HasAVX    = Subtarget->hasAVX();
6423   bool HasAVX2   = Subtarget->hasAVX2();
6424   MachineFunction &MF = DAG.getMachineFunction();
6425   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6426
6427   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6428
6429   if (V1IsUndef && V2IsUndef)
6430     return DAG.getUNDEF(VT);
6431
6432   assert(!V1IsUndef && "Op 1 of shuffle should not be undef");
6433
6434   // Vector shuffle lowering takes 3 steps:
6435   //
6436   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6437   //    narrowing and commutation of operands should be handled.
6438   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6439   //    shuffle nodes.
6440   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6441   //    so the shuffle can be broken into other shuffles and the legalizer can
6442   //    try the lowering again.
6443   //
6444   // The general idea is that no vector_shuffle operation should be left to
6445   // be matched during isel, all of them must be converted to a target specific
6446   // node here.
6447
6448   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6449   // narrowing and commutation of operands should be handled. The actual code
6450   // doesn't include all of those, work in progress...
6451   SDValue NewOp = NormalizeVectorShuffle(Op, DAG);
6452   if (NewOp.getNode())
6453     return NewOp;
6454
6455   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
6456
6457   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6458   // unpckh_undef). Only use pshufd if speed is more important than size.
6459   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6460     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6461   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6462     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6463
6464   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
6465       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6466     return getMOVDDup(Op, dl, V1, DAG);
6467
6468   if (isMOVHLPS_v_undef_Mask(M, VT))
6469     return getMOVHighToLow(Op, dl, DAG);
6470
6471   // Use to match splats
6472   if (HasSSE2 && isUNPCKHMask(M, VT, HasAVX2) && V2IsUndef &&
6473       (VT == MVT::v2f64 || VT == MVT::v2i64))
6474     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6475
6476   if (isPSHUFDMask(M, VT)) {
6477     // The actual implementation will match the mask in the if above and then
6478     // during isel it can match several different instructions, not only pshufd
6479     // as its name says, sad but true, emulate the behavior for now...
6480     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6481       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6482
6483     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
6484
6485     if (HasAVX && (VT == MVT::v4f32 || VT == MVT::v2f64))
6486       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask, DAG);
6487
6488     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
6489       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6490
6491     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6492                                 TargetMask, DAG);
6493   }
6494
6495   // Check if this can be converted into a logical shift.
6496   bool isLeft = false;
6497   unsigned ShAmt = 0;
6498   SDValue ShVal;
6499   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6500   if (isShift && ShVal.hasOneUse()) {
6501     // If the shifted value has multiple uses, it may be cheaper to use
6502     // v_set0 + movlhps or movhlps, etc.
6503     EVT EltVT = VT.getVectorElementType();
6504     ShAmt *= EltVT.getSizeInBits();
6505     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6506   }
6507
6508   if (isMOVLMask(M, VT)) {
6509     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6510       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6511     if (!isMOVLPMask(M, VT)) {
6512       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
6513         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6514
6515       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6516         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6517     }
6518   }
6519
6520   // FIXME: fold these into legal mask.
6521   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasAVX2))
6522     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
6523
6524   if (isMOVHLPSMask(M, VT))
6525     return getMOVHighToLow(Op, dl, DAG);
6526
6527   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
6528     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6529
6530   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
6531     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6532
6533   if (isMOVLPMask(M, VT))
6534     return getMOVLP(Op, dl, DAG, HasSSE2);
6535
6536   if (ShouldXformToMOVHLPS(M, VT) ||
6537       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
6538     return CommuteVectorShuffle(SVOp, DAG);
6539
6540   if (isShift) {
6541     // No better options. Use a vshldq / vsrldq.
6542     EVT EltVT = VT.getVectorElementType();
6543     ShAmt *= EltVT.getSizeInBits();
6544     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6545   }
6546
6547   bool Commuted = false;
6548   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6549   // 1,1,1,1 -> v8i16 though.
6550   V1IsSplat = isSplatVector(V1.getNode());
6551   V2IsSplat = isSplatVector(V2.getNode());
6552
6553   // Canonicalize the splat or undef, if present, to be on the RHS.
6554   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
6555     CommuteVectorShuffleMask(M, NumElems);
6556     std::swap(V1, V2);
6557     std::swap(V1IsSplat, V2IsSplat);
6558     Commuted = true;
6559   }
6560
6561   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6562     // Shuffling low element of v1 into undef, just return v1.
6563     if (V2IsUndef)
6564       return V1;
6565     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6566     // the instruction selector will not match, so get a canonical MOVL with
6567     // swapped operands to undo the commute.
6568     return getMOVL(DAG, dl, VT, V2, V1);
6569   }
6570
6571   if (isUNPCKLMask(M, VT, HasAVX2))
6572     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6573
6574   if (isUNPCKHMask(M, VT, HasAVX2))
6575     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6576
6577   if (V2IsSplat) {
6578     // Normalize mask so all entries that point to V2 points to its first
6579     // element then try to match unpck{h|l} again. If match, return a
6580     // new vector_shuffle with the corrected mask.p
6581     SmallVector<int, 8> NewMask(M.begin(), M.end());
6582     NormalizeMask(NewMask, NumElems);
6583     if (isUNPCKLMask(NewMask, VT, HasAVX2, true))
6584       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6585     if (isUNPCKHMask(NewMask, VT, HasAVX2, true))
6586       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6587   }
6588
6589   if (Commuted) {
6590     // Commute is back and try unpck* again.
6591     // FIXME: this seems wrong.
6592     CommuteVectorShuffleMask(M, NumElems);
6593     std::swap(V1, V2);
6594     std::swap(V1IsSplat, V2IsSplat);
6595     Commuted = false;
6596
6597     if (isUNPCKLMask(M, VT, HasAVX2))
6598       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6599
6600     if (isUNPCKHMask(M, VT, HasAVX2))
6601       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6602   }
6603
6604   // Normalize the node to match x86 shuffle ops if needed
6605   if (!V2IsUndef && (isSHUFPMask(M, VT, HasAVX, /* Commuted */ true)))
6606     return CommuteVectorShuffle(SVOp, DAG);
6607
6608   // The checks below are all present in isShuffleMaskLegal, but they are
6609   // inlined here right now to enable us to directly emit target specific
6610   // nodes, and remove one by one until they don't return Op anymore.
6611
6612   if (isPALIGNRMask(M, VT, Subtarget))
6613     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6614                                 getShufflePALIGNRImmediate(SVOp),
6615                                 DAG);
6616
6617   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6618       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6619     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6620       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6621   }
6622
6623   if (isPSHUFHWMask(M, VT, HasAVX2))
6624     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6625                                 getShufflePSHUFHWImmediate(SVOp),
6626                                 DAG);
6627
6628   if (isPSHUFLWMask(M, VT, HasAVX2))
6629     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6630                                 getShufflePSHUFLWImmediate(SVOp),
6631                                 DAG);
6632
6633   if (isSHUFPMask(M, VT, HasAVX))
6634     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6635                                 getShuffleSHUFImmediate(SVOp), DAG);
6636
6637   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6638     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6639   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6640     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6641
6642   //===--------------------------------------------------------------------===//
6643   // Generate target specific nodes for 128 or 256-bit shuffles only
6644   // supported in the AVX instruction set.
6645   //
6646
6647   // Handle VMOVDDUPY permutations
6648   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6649     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6650
6651   // Handle VPERMILPS/D* permutations
6652   if (isVPERMILPMask(M, VT, HasAVX)) {
6653     if (HasAVX2 && VT == MVT::v8i32)
6654       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
6655                                   getShuffleSHUFImmediate(SVOp), DAG);
6656     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6657                                 getShuffleSHUFImmediate(SVOp), DAG);
6658   }
6659
6660   // Handle VPERM2F128/VPERM2I128 permutations
6661   if (isVPERM2X128Mask(M, VT, HasAVX))
6662     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6663                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6664
6665   SDValue BlendOp = LowerVECTOR_SHUFFLEtoBlend(SVOp, Subtarget, DAG);
6666   if (BlendOp.getNode())
6667     return BlendOp;
6668
6669   if (V2IsUndef && HasAVX2 && (VT == MVT::v8i32 || VT == MVT::v8f32)) {
6670     SmallVector<SDValue, 8> permclMask;
6671     for (unsigned i = 0; i != 8; ++i) {
6672       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MVT::i32));
6673     }
6674     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32,
6675                                &permclMask[0], 8);
6676     // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
6677     return DAG.getNode(X86ISD::VPERMV, dl, VT,
6678                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
6679   }
6680
6681   if (V2IsUndef && HasAVX2 && (VT == MVT::v4i64 || VT == MVT::v4f64))
6682     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1,
6683                                 getShuffleCLImmediate(SVOp), DAG);
6684
6685
6686   //===--------------------------------------------------------------------===//
6687   // Since no target specific shuffle was selected for this generic one,
6688   // lower it into other known shuffles. FIXME: this isn't true yet, but
6689   // this is the plan.
6690   //
6691
6692   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6693   if (VT == MVT::v8i16) {
6694     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6695     if (NewOp.getNode())
6696       return NewOp;
6697   }
6698
6699   if (VT == MVT::v16i8) {
6700     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6701     if (NewOp.getNode())
6702       return NewOp;
6703   }
6704
6705   // Handle all 128-bit wide vectors with 4 elements, and match them with
6706   // several different shuffle types.
6707   if (NumElems == 4 && VT.getSizeInBits() == 128)
6708     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6709
6710   // Handle general 256-bit shuffles
6711   if (VT.is256BitVector())
6712     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6713
6714   return SDValue();
6715 }
6716
6717 SDValue
6718 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6719                                                 SelectionDAG &DAG) const {
6720   EVT VT = Op.getValueType();
6721   DebugLoc dl = Op.getDebugLoc();
6722
6723   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6724     return SDValue();
6725
6726   if (VT.getSizeInBits() == 8) {
6727     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6728                                     Op.getOperand(0), Op.getOperand(1));
6729     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6730                                     DAG.getValueType(VT));
6731     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6732   }
6733
6734   if (VT.getSizeInBits() == 16) {
6735     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6736     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6737     if (Idx == 0)
6738       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6739                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6740                                      DAG.getNode(ISD::BITCAST, dl,
6741                                                  MVT::v4i32,
6742                                                  Op.getOperand(0)),
6743                                      Op.getOperand(1)));
6744     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6745                                     Op.getOperand(0), Op.getOperand(1));
6746     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6747                                     DAG.getValueType(VT));
6748     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6749   }
6750
6751   if (VT == MVT::f32) {
6752     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6753     // the result back to FR32 register. It's only worth matching if the
6754     // result has a single use which is a store or a bitcast to i32.  And in
6755     // the case of a store, it's not worth it if the index is a constant 0,
6756     // because a MOVSSmr can be used instead, which is smaller and faster.
6757     if (!Op.hasOneUse())
6758       return SDValue();
6759     SDNode *User = *Op.getNode()->use_begin();
6760     if ((User->getOpcode() != ISD::STORE ||
6761          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6762           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6763         (User->getOpcode() != ISD::BITCAST ||
6764          User->getValueType(0) != MVT::i32))
6765       return SDValue();
6766     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6767                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6768                                               Op.getOperand(0)),
6769                                               Op.getOperand(1));
6770     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6771   }
6772
6773   if (VT == MVT::i32 || VT == MVT::i64) {
6774     // ExtractPS/pextrq works with constant index.
6775     if (isa<ConstantSDNode>(Op.getOperand(1)))
6776       return Op;
6777   }
6778   return SDValue();
6779 }
6780
6781
6782 SDValue
6783 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6784                                            SelectionDAG &DAG) const {
6785   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6786     return SDValue();
6787
6788   SDValue Vec = Op.getOperand(0);
6789   EVT VecVT = Vec.getValueType();
6790
6791   // If this is a 256-bit vector result, first extract the 128-bit vector and
6792   // then extract the element from the 128-bit vector.
6793   if (VecVT.getSizeInBits() == 256) {
6794     DebugLoc dl = Op.getNode()->getDebugLoc();
6795     unsigned NumElems = VecVT.getVectorNumElements();
6796     SDValue Idx = Op.getOperand(1);
6797     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6798
6799     // Get the 128-bit vector.
6800     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
6801
6802     if (IdxVal >= NumElems/2)
6803       IdxVal -= NumElems/2;
6804     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6805                        DAG.getConstant(IdxVal, MVT::i32));
6806   }
6807
6808   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6809
6810   if (Subtarget->hasSSE41()) {
6811     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6812     if (Res.getNode())
6813       return Res;
6814   }
6815
6816   EVT VT = Op.getValueType();
6817   DebugLoc dl = Op.getDebugLoc();
6818   // TODO: handle v16i8.
6819   if (VT.getSizeInBits() == 16) {
6820     SDValue Vec = Op.getOperand(0);
6821     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6822     if (Idx == 0)
6823       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6824                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6825                                      DAG.getNode(ISD::BITCAST, dl,
6826                                                  MVT::v4i32, Vec),
6827                                      Op.getOperand(1)));
6828     // Transform it so it match pextrw which produces a 32-bit result.
6829     EVT EltVT = MVT::i32;
6830     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6831                                     Op.getOperand(0), Op.getOperand(1));
6832     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6833                                     DAG.getValueType(VT));
6834     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6835   }
6836
6837   if (VT.getSizeInBits() == 32) {
6838     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6839     if (Idx == 0)
6840       return Op;
6841
6842     // SHUFPS the element to the lowest double word, then movss.
6843     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6844     EVT VVT = Op.getOperand(0).getValueType();
6845     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6846                                        DAG.getUNDEF(VVT), Mask);
6847     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6848                        DAG.getIntPtrConstant(0));
6849   }
6850
6851   if (VT.getSizeInBits() == 64) {
6852     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6853     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6854     //        to match extract_elt for f64.
6855     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6856     if (Idx == 0)
6857       return Op;
6858
6859     // UNPCKHPD the element to the lowest double word, then movsd.
6860     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6861     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6862     int Mask[2] = { 1, -1 };
6863     EVT VVT = Op.getOperand(0).getValueType();
6864     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6865                                        DAG.getUNDEF(VVT), Mask);
6866     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6867                        DAG.getIntPtrConstant(0));
6868   }
6869
6870   return SDValue();
6871 }
6872
6873 SDValue
6874 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6875                                                SelectionDAG &DAG) const {
6876   EVT VT = Op.getValueType();
6877   EVT EltVT = VT.getVectorElementType();
6878   DebugLoc dl = Op.getDebugLoc();
6879
6880   SDValue N0 = Op.getOperand(0);
6881   SDValue N1 = Op.getOperand(1);
6882   SDValue N2 = Op.getOperand(2);
6883
6884   if (VT.getSizeInBits() == 256)
6885     return SDValue();
6886
6887   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6888       isa<ConstantSDNode>(N2)) {
6889     unsigned Opc;
6890     if (VT == MVT::v8i16)
6891       Opc = X86ISD::PINSRW;
6892     else if (VT == MVT::v16i8)
6893       Opc = X86ISD::PINSRB;
6894     else
6895       Opc = X86ISD::PINSRB;
6896
6897     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6898     // argument.
6899     if (N1.getValueType() != MVT::i32)
6900       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6901     if (N2.getValueType() != MVT::i32)
6902       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6903     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6904   }
6905
6906   if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6907     // Bits [7:6] of the constant are the source select.  This will always be
6908     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6909     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6910     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6911     // Bits [5:4] of the constant are the destination select.  This is the
6912     //  value of the incoming immediate.
6913     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6914     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6915     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6916     // Create this as a scalar to vector..
6917     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6918     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6919   }
6920
6921   if ((EltVT == MVT::i32 || EltVT == MVT::i64) && isa<ConstantSDNode>(N2)) {
6922     // PINSR* works with constant index.
6923     return Op;
6924   }
6925   return SDValue();
6926 }
6927
6928 SDValue
6929 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6930   EVT VT = Op.getValueType();
6931   EVT EltVT = VT.getVectorElementType();
6932
6933   DebugLoc dl = Op.getDebugLoc();
6934   SDValue N0 = Op.getOperand(0);
6935   SDValue N1 = Op.getOperand(1);
6936   SDValue N2 = Op.getOperand(2);
6937
6938   // If this is a 256-bit vector result, first extract the 128-bit vector,
6939   // insert the element into the extracted half and then place it back.
6940   if (VT.getSizeInBits() == 256) {
6941     if (!isa<ConstantSDNode>(N2))
6942       return SDValue();
6943
6944     // Get the desired 128-bit vector half.
6945     unsigned NumElems = VT.getVectorNumElements();
6946     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6947     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
6948
6949     // Insert the element into the desired half.
6950     bool Upper = IdxVal >= NumElems/2;
6951     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
6952                  DAG.getConstant(Upper ? IdxVal-NumElems/2 : IdxVal, MVT::i32));
6953
6954     // Insert the changed part back to the 256-bit vector
6955     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
6956   }
6957
6958   if (Subtarget->hasSSE41())
6959     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6960
6961   if (EltVT == MVT::i8)
6962     return SDValue();
6963
6964   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6965     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6966     // as its second argument.
6967     if (N1.getValueType() != MVT::i32)
6968       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6969     if (N2.getValueType() != MVT::i32)
6970       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6971     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
6972   }
6973   return SDValue();
6974 }
6975
6976 SDValue
6977 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6978   LLVMContext *Context = DAG.getContext();
6979   DebugLoc dl = Op.getDebugLoc();
6980   EVT OpVT = Op.getValueType();
6981
6982   // If this is a 256-bit vector result, first insert into a 128-bit
6983   // vector and then insert into the 256-bit vector.
6984   if (OpVT.getSizeInBits() > 128) {
6985     // Insert into a 128-bit vector.
6986     EVT VT128 = EVT::getVectorVT(*Context,
6987                                  OpVT.getVectorElementType(),
6988                                  OpVT.getVectorNumElements() / 2);
6989
6990     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
6991
6992     // Insert the 128-bit vector.
6993     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
6994   }
6995
6996   if (OpVT == MVT::v1i64 &&
6997       Op.getOperand(0).getValueType() == MVT::i64)
6998     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
6999
7000   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7001   assert(OpVT.getSizeInBits() == 128 && "Expected an SSE type!");
7002   return DAG.getNode(ISD::BITCAST, dl, OpVT,
7003                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7004 }
7005
7006 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7007 // a simple subregister reference or explicit instructions to grab
7008 // upper bits of a vector.
7009 SDValue
7010 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7011   if (Subtarget->hasAVX()) {
7012     DebugLoc dl = Op.getNode()->getDebugLoc();
7013     SDValue Vec = Op.getNode()->getOperand(0);
7014     SDValue Idx = Op.getNode()->getOperand(1);
7015
7016     if (Op.getNode()->getValueType(0).getSizeInBits() == 128 &&
7017         Vec.getNode()->getValueType(0).getSizeInBits() == 256 &&
7018         isa<ConstantSDNode>(Idx)) {
7019       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
7020       return Extract128BitVector(Vec, IdxVal, DAG, dl);
7021     }
7022   }
7023   return SDValue();
7024 }
7025
7026 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7027 // simple superregister reference or explicit instructions to insert
7028 // the upper bits of a vector.
7029 SDValue
7030 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7031   if (Subtarget->hasAVX()) {
7032     DebugLoc dl = Op.getNode()->getDebugLoc();
7033     SDValue Vec = Op.getNode()->getOperand(0);
7034     SDValue SubVec = Op.getNode()->getOperand(1);
7035     SDValue Idx = Op.getNode()->getOperand(2);
7036
7037     if (Op.getNode()->getValueType(0).getSizeInBits() == 256 &&
7038         SubVec.getNode()->getValueType(0).getSizeInBits() == 128 &&
7039         isa<ConstantSDNode>(Idx)) {
7040       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
7041       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
7042     }
7043   }
7044   return SDValue();
7045 }
7046
7047 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7048 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7049 // one of the above mentioned nodes. It has to be wrapped because otherwise
7050 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7051 // be used to form addressing mode. These wrapped nodes will be selected
7052 // into MOV32ri.
7053 SDValue
7054 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7055   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7056
7057   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7058   // global base reg.
7059   unsigned char OpFlag = 0;
7060   unsigned WrapperKind = X86ISD::Wrapper;
7061   CodeModel::Model M = getTargetMachine().getCodeModel();
7062
7063   if (Subtarget->isPICStyleRIPRel() &&
7064       (M == CodeModel::Small || M == CodeModel::Kernel))
7065     WrapperKind = X86ISD::WrapperRIP;
7066   else if (Subtarget->isPICStyleGOT())
7067     OpFlag = X86II::MO_GOTOFF;
7068   else if (Subtarget->isPICStyleStubPIC())
7069     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7070
7071   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7072                                              CP->getAlignment(),
7073                                              CP->getOffset(), OpFlag);
7074   DebugLoc DL = CP->getDebugLoc();
7075   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7076   // With PIC, the address is actually $g + Offset.
7077   if (OpFlag) {
7078     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7079                          DAG.getNode(X86ISD::GlobalBaseReg,
7080                                      DebugLoc(), getPointerTy()),
7081                          Result);
7082   }
7083
7084   return Result;
7085 }
7086
7087 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7088   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7089
7090   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7091   // global base reg.
7092   unsigned char OpFlag = 0;
7093   unsigned WrapperKind = X86ISD::Wrapper;
7094   CodeModel::Model M = getTargetMachine().getCodeModel();
7095
7096   if (Subtarget->isPICStyleRIPRel() &&
7097       (M == CodeModel::Small || M == CodeModel::Kernel))
7098     WrapperKind = X86ISD::WrapperRIP;
7099   else if (Subtarget->isPICStyleGOT())
7100     OpFlag = X86II::MO_GOTOFF;
7101   else if (Subtarget->isPICStyleStubPIC())
7102     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7103
7104   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7105                                           OpFlag);
7106   DebugLoc DL = JT->getDebugLoc();
7107   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7108
7109   // With PIC, the address is actually $g + Offset.
7110   if (OpFlag)
7111     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7112                          DAG.getNode(X86ISD::GlobalBaseReg,
7113                                      DebugLoc(), getPointerTy()),
7114                          Result);
7115
7116   return Result;
7117 }
7118
7119 SDValue
7120 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7121   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7122
7123   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7124   // global base reg.
7125   unsigned char OpFlag = 0;
7126   unsigned WrapperKind = X86ISD::Wrapper;
7127   CodeModel::Model M = getTargetMachine().getCodeModel();
7128
7129   if (Subtarget->isPICStyleRIPRel() &&
7130       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7131     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7132       OpFlag = X86II::MO_GOTPCREL;
7133     WrapperKind = X86ISD::WrapperRIP;
7134   } else if (Subtarget->isPICStyleGOT()) {
7135     OpFlag = X86II::MO_GOT;
7136   } else if (Subtarget->isPICStyleStubPIC()) {
7137     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7138   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7139     OpFlag = X86II::MO_DARWIN_NONLAZY;
7140   }
7141
7142   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7143
7144   DebugLoc DL = Op.getDebugLoc();
7145   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7146
7147
7148   // With PIC, the address is actually $g + Offset.
7149   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7150       !Subtarget->is64Bit()) {
7151     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7152                          DAG.getNode(X86ISD::GlobalBaseReg,
7153                                      DebugLoc(), getPointerTy()),
7154                          Result);
7155   }
7156
7157   // For symbols that require a load from a stub to get the address, emit the
7158   // load.
7159   if (isGlobalStubReference(OpFlag))
7160     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7161                          MachinePointerInfo::getGOT(), false, false, false, 0);
7162
7163   return Result;
7164 }
7165
7166 SDValue
7167 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7168   // Create the TargetBlockAddressAddress node.
7169   unsigned char OpFlags =
7170     Subtarget->ClassifyBlockAddressReference();
7171   CodeModel::Model M = getTargetMachine().getCodeModel();
7172   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7173   DebugLoc dl = Op.getDebugLoc();
7174   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7175                                        /*isTarget=*/true, OpFlags);
7176
7177   if (Subtarget->isPICStyleRIPRel() &&
7178       (M == CodeModel::Small || M == CodeModel::Kernel))
7179     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7180   else
7181     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7182
7183   // With PIC, the address is actually $g + Offset.
7184   if (isGlobalRelativeToPICBase(OpFlags)) {
7185     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7186                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7187                          Result);
7188   }
7189
7190   return Result;
7191 }
7192
7193 SDValue
7194 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7195                                       int64_t Offset,
7196                                       SelectionDAG &DAG) const {
7197   // Create the TargetGlobalAddress node, folding in the constant
7198   // offset if it is legal.
7199   unsigned char OpFlags =
7200     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7201   CodeModel::Model M = getTargetMachine().getCodeModel();
7202   SDValue Result;
7203   if (OpFlags == X86II::MO_NO_FLAG &&
7204       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7205     // A direct static reference to a global.
7206     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7207     Offset = 0;
7208   } else {
7209     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7210   }
7211
7212   if (Subtarget->isPICStyleRIPRel() &&
7213       (M == CodeModel::Small || M == CodeModel::Kernel))
7214     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7215   else
7216     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7217
7218   // With PIC, the address is actually $g + Offset.
7219   if (isGlobalRelativeToPICBase(OpFlags)) {
7220     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7221                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7222                          Result);
7223   }
7224
7225   // For globals that require a load from a stub to get the address, emit the
7226   // load.
7227   if (isGlobalStubReference(OpFlags))
7228     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7229                          MachinePointerInfo::getGOT(), false, false, false, 0);
7230
7231   // If there was a non-zero offset that we didn't fold, create an explicit
7232   // addition for it.
7233   if (Offset != 0)
7234     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7235                          DAG.getConstant(Offset, getPointerTy()));
7236
7237   return Result;
7238 }
7239
7240 SDValue
7241 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7242   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7243   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7244   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7245 }
7246
7247 static SDValue
7248 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7249            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7250            unsigned char OperandFlags) {
7251   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7252   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7253   DebugLoc dl = GA->getDebugLoc();
7254   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7255                                            GA->getValueType(0),
7256                                            GA->getOffset(),
7257                                            OperandFlags);
7258   if (InFlag) {
7259     SDValue Ops[] = { Chain,  TGA, *InFlag };
7260     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7261   } else {
7262     SDValue Ops[]  = { Chain, TGA };
7263     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7264   }
7265
7266   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7267   MFI->setAdjustsStack(true);
7268
7269   SDValue Flag = Chain.getValue(1);
7270   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7271 }
7272
7273 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7274 static SDValue
7275 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7276                                 const EVT PtrVT) {
7277   SDValue InFlag;
7278   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7279   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7280                                      DAG.getNode(X86ISD::GlobalBaseReg,
7281                                                  DebugLoc(), PtrVT), InFlag);
7282   InFlag = Chain.getValue(1);
7283
7284   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7285 }
7286
7287 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7288 static SDValue
7289 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7290                                 const EVT PtrVT) {
7291   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7292                     X86::RAX, X86II::MO_TLSGD);
7293 }
7294
7295 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7296 // "local exec" model.
7297 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7298                                    const EVT PtrVT, TLSModel::Model model,
7299                                    bool is64Bit) {
7300   DebugLoc dl = GA->getDebugLoc();
7301
7302   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7303   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7304                                                          is64Bit ? 257 : 256));
7305
7306   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7307                                       DAG.getIntPtrConstant(0),
7308                                       MachinePointerInfo(Ptr),
7309                                       false, false, false, 0);
7310
7311   unsigned char OperandFlags = 0;
7312   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7313   // initialexec.
7314   unsigned WrapperKind = X86ISD::Wrapper;
7315   if (model == TLSModel::LocalExec) {
7316     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7317   } else if (is64Bit) {
7318     assert(model == TLSModel::InitialExec);
7319     OperandFlags = X86II::MO_GOTTPOFF;
7320     WrapperKind = X86ISD::WrapperRIP;
7321   } else {
7322     assert(model == TLSModel::InitialExec);
7323     OperandFlags = X86II::MO_INDNTPOFF;
7324   }
7325
7326   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7327   // exec)
7328   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7329                                            GA->getValueType(0),
7330                                            GA->getOffset(), OperandFlags);
7331   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7332
7333   if (model == TLSModel::InitialExec)
7334     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7335                          MachinePointerInfo::getGOT(), false, false, false, 0);
7336
7337   // The address of the thread local variable is the add of the thread
7338   // pointer with the offset of the variable.
7339   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7340 }
7341
7342 SDValue
7343 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7344
7345   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7346   const GlobalValue *GV = GA->getGlobal();
7347
7348   if (Subtarget->isTargetELF()) {
7349     // TODO: implement the "local dynamic" model
7350     // TODO: implement the "initial exec"model for pic executables
7351
7352     // If GV is an alias then use the aliasee for determining
7353     // thread-localness.
7354     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7355       GV = GA->resolveAliasedGlobal(false);
7356
7357     TLSModel::Model model = getTargetMachine().getTLSModel(GV);
7358
7359     switch (model) {
7360       case TLSModel::GeneralDynamic:
7361       case TLSModel::LocalDynamic: // not implemented
7362         if (Subtarget->is64Bit())
7363           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7364         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7365
7366       case TLSModel::InitialExec:
7367       case TLSModel::LocalExec:
7368         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7369                                    Subtarget->is64Bit());
7370     }
7371     llvm_unreachable("Unknown TLS model.");
7372   }
7373
7374   if (Subtarget->isTargetDarwin()) {
7375     // Darwin only has one model of TLS.  Lower to that.
7376     unsigned char OpFlag = 0;
7377     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7378                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7379
7380     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7381     // global base reg.
7382     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7383                   !Subtarget->is64Bit();
7384     if (PIC32)
7385       OpFlag = X86II::MO_TLVP_PIC_BASE;
7386     else
7387       OpFlag = X86II::MO_TLVP;
7388     DebugLoc DL = Op.getDebugLoc();
7389     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7390                                                 GA->getValueType(0),
7391                                                 GA->getOffset(), OpFlag);
7392     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7393
7394     // With PIC32, the address is actually $g + Offset.
7395     if (PIC32)
7396       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7397                            DAG.getNode(X86ISD::GlobalBaseReg,
7398                                        DebugLoc(), getPointerTy()),
7399                            Offset);
7400
7401     // Lowering the machine isd will make sure everything is in the right
7402     // location.
7403     SDValue Chain = DAG.getEntryNode();
7404     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7405     SDValue Args[] = { Chain, Offset };
7406     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7407
7408     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7409     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7410     MFI->setAdjustsStack(true);
7411
7412     // And our return value (tls address) is in the standard call return value
7413     // location.
7414     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7415     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7416                               Chain.getValue(1));
7417   }
7418
7419   if (Subtarget->isTargetWindows()) {
7420     // Just use the implicit TLS architecture
7421     // Need to generate someting similar to:
7422     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
7423     //                                  ; from TEB
7424     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
7425     //   mov     rcx, qword [rdx+rcx*8]
7426     //   mov     eax, .tls$:tlsvar
7427     //   [rax+rcx] contains the address
7428     // Windows 64bit: gs:0x58
7429     // Windows 32bit: fs:__tls_array
7430
7431     // If GV is an alias then use the aliasee for determining
7432     // thread-localness.
7433     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7434       GV = GA->resolveAliasedGlobal(false);
7435     DebugLoc dl = GA->getDebugLoc();
7436     SDValue Chain = DAG.getEntryNode();
7437
7438     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
7439     // %gs:0x58 (64-bit).
7440     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
7441                                         ? Type::getInt8PtrTy(*DAG.getContext(),
7442                                                              256)
7443                                         : Type::getInt32PtrTy(*DAG.getContext(),
7444                                                               257));
7445
7446     SDValue ThreadPointer = DAG.getLoad(getPointerTy(), dl, Chain,
7447                                         Subtarget->is64Bit()
7448                                         ? DAG.getIntPtrConstant(0x58)
7449                                         : DAG.getExternalSymbol("_tls_array",
7450                                                                 getPointerTy()),
7451                                         MachinePointerInfo(Ptr),
7452                                         false, false, false, 0);
7453
7454     // Load the _tls_index variable
7455     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
7456     if (Subtarget->is64Bit())
7457       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
7458                            IDX, MachinePointerInfo(), MVT::i32,
7459                            false, false, 0);
7460     else
7461       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
7462                         false, false, false, 0);
7463
7464     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
7465                                     getPointerTy());
7466     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
7467
7468     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
7469     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
7470                       false, false, false, 0);
7471
7472     // Get the offset of start of .tls section
7473     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7474                                              GA->getValueType(0),
7475                                              GA->getOffset(), X86II::MO_SECREL);
7476     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
7477
7478     // The address of the thread local variable is the add of the thread
7479     // pointer with the offset of the variable.
7480     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
7481   }
7482
7483   llvm_unreachable("TLS not implemented for this target.");
7484 }
7485
7486
7487 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7488 /// and take a 2 x i32 value to shift plus a shift amount.
7489 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7490   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7491   EVT VT = Op.getValueType();
7492   unsigned VTBits = VT.getSizeInBits();
7493   DebugLoc dl = Op.getDebugLoc();
7494   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7495   SDValue ShOpLo = Op.getOperand(0);
7496   SDValue ShOpHi = Op.getOperand(1);
7497   SDValue ShAmt  = Op.getOperand(2);
7498   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7499                                      DAG.getConstant(VTBits - 1, MVT::i8))
7500                        : DAG.getConstant(0, VT);
7501
7502   SDValue Tmp2, Tmp3;
7503   if (Op.getOpcode() == ISD::SHL_PARTS) {
7504     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7505     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7506   } else {
7507     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7508     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7509   }
7510
7511   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7512                                 DAG.getConstant(VTBits, MVT::i8));
7513   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7514                              AndNode, DAG.getConstant(0, MVT::i8));
7515
7516   SDValue Hi, Lo;
7517   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7518   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7519   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7520
7521   if (Op.getOpcode() == ISD::SHL_PARTS) {
7522     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7523     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7524   } else {
7525     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7526     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7527   }
7528
7529   SDValue Ops[2] = { Lo, Hi };
7530   return DAG.getMergeValues(Ops, 2, dl);
7531 }
7532
7533 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7534                                            SelectionDAG &DAG) const {
7535   EVT SrcVT = Op.getOperand(0).getValueType();
7536
7537   if (SrcVT.isVector())
7538     return SDValue();
7539
7540   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7541          "Unknown SINT_TO_FP to lower!");
7542
7543   // These are really Legal; return the operand so the caller accepts it as
7544   // Legal.
7545   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7546     return Op;
7547   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7548       Subtarget->is64Bit()) {
7549     return Op;
7550   }
7551
7552   DebugLoc dl = Op.getDebugLoc();
7553   unsigned Size = SrcVT.getSizeInBits()/8;
7554   MachineFunction &MF = DAG.getMachineFunction();
7555   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7556   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7557   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7558                                StackSlot,
7559                                MachinePointerInfo::getFixedStack(SSFI),
7560                                false, false, 0);
7561   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7562 }
7563
7564 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7565                                      SDValue StackSlot,
7566                                      SelectionDAG &DAG) const {
7567   // Build the FILD
7568   DebugLoc DL = Op.getDebugLoc();
7569   SDVTList Tys;
7570   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7571   if (useSSE)
7572     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7573   else
7574     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7575
7576   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7577
7578   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7579   MachineMemOperand *MMO;
7580   if (FI) {
7581     int SSFI = FI->getIndex();
7582     MMO =
7583       DAG.getMachineFunction()
7584       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7585                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7586   } else {
7587     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7588     StackSlot = StackSlot.getOperand(1);
7589   }
7590   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7591   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7592                                            X86ISD::FILD, DL,
7593                                            Tys, Ops, array_lengthof(Ops),
7594                                            SrcVT, MMO);
7595
7596   if (useSSE) {
7597     Chain = Result.getValue(1);
7598     SDValue InFlag = Result.getValue(2);
7599
7600     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7601     // shouldn't be necessary except that RFP cannot be live across
7602     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7603     MachineFunction &MF = DAG.getMachineFunction();
7604     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7605     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7606     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7607     Tys = DAG.getVTList(MVT::Other);
7608     SDValue Ops[] = {
7609       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7610     };
7611     MachineMemOperand *MMO =
7612       DAG.getMachineFunction()
7613       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7614                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7615
7616     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7617                                     Ops, array_lengthof(Ops),
7618                                     Op.getValueType(), MMO);
7619     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7620                          MachinePointerInfo::getFixedStack(SSFI),
7621                          false, false, false, 0);
7622   }
7623
7624   return Result;
7625 }
7626
7627 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7628 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7629                                                SelectionDAG &DAG) const {
7630   // This algorithm is not obvious. Here it is what we're trying to output:
7631   /*
7632      movq       %rax,  %xmm0
7633      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7634      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7635      #ifdef __SSE3__
7636        haddpd   %xmm0, %xmm0          
7637      #else
7638        pshufd   $0x4e, %xmm0, %xmm1 
7639        addpd    %xmm1, %xmm0
7640      #endif
7641   */
7642
7643   DebugLoc dl = Op.getDebugLoc();
7644   LLVMContext *Context = DAG.getContext();
7645
7646   // Build some magic constants.
7647   const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
7648   Constant *C0 = ConstantDataVector::get(*Context, CV0);
7649   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7650
7651   SmallVector<Constant*,2> CV1;
7652   CV1.push_back(
7653         ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7654   CV1.push_back(
7655         ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7656   Constant *C1 = ConstantVector::get(CV1);
7657   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7658
7659   // Load the 64-bit value into an XMM register.
7660   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7661                             Op.getOperand(0));
7662   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7663                               MachinePointerInfo::getConstantPool(),
7664                               false, false, false, 16);
7665   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7666                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7667                               CLod0);
7668
7669   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7670                               MachinePointerInfo::getConstantPool(),
7671                               false, false, false, 16);
7672   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7673   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7674   SDValue Result;
7675
7676   if (Subtarget->hasSSE3()) {
7677     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7678     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7679   } else {
7680     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7681     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7682                                            S2F, 0x4E, DAG);
7683     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7684                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7685                          Sub);
7686   }
7687
7688   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7689                      DAG.getIntPtrConstant(0));
7690 }
7691
7692 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7693 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7694                                                SelectionDAG &DAG) const {
7695   DebugLoc dl = Op.getDebugLoc();
7696   // FP constant to bias correct the final result.
7697   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7698                                    MVT::f64);
7699
7700   // Load the 32-bit value into an XMM register.
7701   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7702                              Op.getOperand(0));
7703
7704   // Zero out the upper parts of the register.
7705   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
7706
7707   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7708                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7709                      DAG.getIntPtrConstant(0));
7710
7711   // Or the load with the bias.
7712   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7713                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7714                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7715                                                    MVT::v2f64, Load)),
7716                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7717                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7718                                                    MVT::v2f64, Bias)));
7719   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7720                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7721                    DAG.getIntPtrConstant(0));
7722
7723   // Subtract the bias.
7724   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7725
7726   // Handle final rounding.
7727   EVT DestVT = Op.getValueType();
7728
7729   if (DestVT.bitsLT(MVT::f64))
7730     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7731                        DAG.getIntPtrConstant(0));
7732   if (DestVT.bitsGT(MVT::f64))
7733     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7734
7735   // Handle final rounding.
7736   return Sub;
7737 }
7738
7739 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7740                                            SelectionDAG &DAG) const {
7741   SDValue N0 = Op.getOperand(0);
7742   DebugLoc dl = Op.getDebugLoc();
7743
7744   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7745   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7746   // the optimization here.
7747   if (DAG.SignBitIsZero(N0))
7748     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7749
7750   EVT SrcVT = N0.getValueType();
7751   EVT DstVT = Op.getValueType();
7752   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7753     return LowerUINT_TO_FP_i64(Op, DAG);
7754   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7755     return LowerUINT_TO_FP_i32(Op, DAG);
7756   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
7757     return SDValue();
7758
7759   // Make a 64-bit buffer, and use it to build an FILD.
7760   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7761   if (SrcVT == MVT::i32) {
7762     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7763     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7764                                      getPointerTy(), StackSlot, WordOff);
7765     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7766                                   StackSlot, MachinePointerInfo(),
7767                                   false, false, 0);
7768     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7769                                   OffsetSlot, MachinePointerInfo(),
7770                                   false, false, 0);
7771     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7772     return Fild;
7773   }
7774
7775   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7776   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7777                                StackSlot, MachinePointerInfo(),
7778                                false, false, 0);
7779   // For i64 source, we need to add the appropriate power of 2 if the input
7780   // was negative.  This is the same as the optimization in
7781   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7782   // we must be careful to do the computation in x87 extended precision, not
7783   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7784   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7785   MachineMemOperand *MMO =
7786     DAG.getMachineFunction()
7787     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7788                           MachineMemOperand::MOLoad, 8, 8);
7789
7790   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7791   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7792   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7793                                          MVT::i64, MMO);
7794
7795   APInt FF(32, 0x5F800000ULL);
7796
7797   // Check whether the sign bit is set.
7798   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7799                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7800                                  ISD::SETLT);
7801
7802   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7803   SDValue FudgePtr = DAG.getConstantPool(
7804                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7805                                          getPointerTy());
7806
7807   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7808   SDValue Zero = DAG.getIntPtrConstant(0);
7809   SDValue Four = DAG.getIntPtrConstant(4);
7810   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7811                                Zero, Four);
7812   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7813
7814   // Load the value out, extending it from f32 to f80.
7815   // FIXME: Avoid the extend by constructing the right constant pool?
7816   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7817                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7818                                  MVT::f32, false, false, 4);
7819   // Extend everything to 80 bits to force it to be done on x87.
7820   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7821   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7822 }
7823
7824 std::pair<SDValue,SDValue> X86TargetLowering::
7825 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned, bool IsReplace) const {
7826   DebugLoc DL = Op.getDebugLoc();
7827
7828   EVT DstTy = Op.getValueType();
7829
7830   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
7831     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7832     DstTy = MVT::i64;
7833   }
7834
7835   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7836          DstTy.getSimpleVT() >= MVT::i16 &&
7837          "Unknown FP_TO_INT to lower!");
7838
7839   // These are really Legal.
7840   if (DstTy == MVT::i32 &&
7841       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7842     return std::make_pair(SDValue(), SDValue());
7843   if (Subtarget->is64Bit() &&
7844       DstTy == MVT::i64 &&
7845       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7846     return std::make_pair(SDValue(), SDValue());
7847
7848   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
7849   // stack slot, or into the FTOL runtime function.
7850   MachineFunction &MF = DAG.getMachineFunction();
7851   unsigned MemSize = DstTy.getSizeInBits()/8;
7852   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7853   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7854
7855   unsigned Opc;
7856   if (!IsSigned && isIntegerTypeFTOL(DstTy))
7857     Opc = X86ISD::WIN_FTOL;
7858   else
7859     switch (DstTy.getSimpleVT().SimpleTy) {
7860     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7861     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7862     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7863     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7864     }
7865
7866   SDValue Chain = DAG.getEntryNode();
7867   SDValue Value = Op.getOperand(0);
7868   EVT TheVT = Op.getOperand(0).getValueType();
7869   // FIXME This causes a redundant load/store if the SSE-class value is already
7870   // in memory, such as if it is on the callstack.
7871   if (isScalarFPTypeInSSEReg(TheVT)) {
7872     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7873     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7874                          MachinePointerInfo::getFixedStack(SSFI),
7875                          false, false, 0);
7876     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7877     SDValue Ops[] = {
7878       Chain, StackSlot, DAG.getValueType(TheVT)
7879     };
7880
7881     MachineMemOperand *MMO =
7882       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7883                               MachineMemOperand::MOLoad, MemSize, MemSize);
7884     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7885                                     DstTy, MMO);
7886     Chain = Value.getValue(1);
7887     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7888     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7889   }
7890
7891   MachineMemOperand *MMO =
7892     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7893                             MachineMemOperand::MOStore, MemSize, MemSize);
7894
7895   if (Opc != X86ISD::WIN_FTOL) {
7896     // Build the FP_TO_INT*_IN_MEM
7897     SDValue Ops[] = { Chain, Value, StackSlot };
7898     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7899                                            Ops, 3, DstTy, MMO);
7900     return std::make_pair(FIST, StackSlot);
7901   } else {
7902     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
7903       DAG.getVTList(MVT::Other, MVT::Glue),
7904       Chain, Value);
7905     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
7906       MVT::i32, ftol.getValue(1));
7907     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
7908       MVT::i32, eax.getValue(2));
7909     SDValue Ops[] = { eax, edx };
7910     SDValue pair = IsReplace
7911       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops, 2)
7912       : DAG.getMergeValues(Ops, 2, DL);
7913     return std::make_pair(pair, SDValue());
7914   }
7915 }
7916
7917 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7918                                            SelectionDAG &DAG) const {
7919   if (Op.getValueType().isVector())
7920     return SDValue();
7921
7922   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
7923     /*IsSigned=*/ true, /*IsReplace=*/ false);
7924   SDValue FIST = Vals.first, StackSlot = Vals.second;
7925   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7926   if (FIST.getNode() == 0) return Op;
7927
7928   if (StackSlot.getNode())
7929     // Load the result.
7930     return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7931                        FIST, StackSlot, MachinePointerInfo(),
7932                        false, false, false, 0);
7933
7934   // The node is the result.
7935   return FIST;
7936 }
7937
7938 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7939                                            SelectionDAG &DAG) const {
7940   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
7941     /*IsSigned=*/ false, /*IsReplace=*/ false);
7942   SDValue FIST = Vals.first, StackSlot = Vals.second;
7943   assert(FIST.getNode() && "Unexpected failure");
7944
7945   if (StackSlot.getNode())
7946     // Load the result.
7947     return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7948                        FIST, StackSlot, MachinePointerInfo(),
7949                        false, false, false, 0);
7950
7951   // The node is the result.
7952   return FIST;
7953 }
7954
7955 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7956                                      SelectionDAG &DAG) const {
7957   LLVMContext *Context = DAG.getContext();
7958   DebugLoc dl = Op.getDebugLoc();
7959   EVT VT = Op.getValueType();
7960   EVT EltVT = VT;
7961   if (VT.isVector())
7962     EltVT = VT.getVectorElementType();
7963   Constant *C;
7964   if (EltVT == MVT::f64) {
7965     C = ConstantVector::getSplat(2, 
7966                 ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
7967   } else {
7968     C = ConstantVector::getSplat(4,
7969                ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
7970   }
7971   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7972   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7973                              MachinePointerInfo::getConstantPool(),
7974                              false, false, false, 16);
7975   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7976 }
7977
7978 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7979   LLVMContext *Context = DAG.getContext();
7980   DebugLoc dl = Op.getDebugLoc();
7981   EVT VT = Op.getValueType();
7982   EVT EltVT = VT;
7983   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7984   if (VT.isVector()) {
7985     EltVT = VT.getVectorElementType();
7986     NumElts = VT.getVectorNumElements();
7987   }
7988   Constant *C;
7989   if (EltVT == MVT::f64)
7990     C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7991   else
7992     C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7993   C = ConstantVector::getSplat(NumElts, C);
7994   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7995   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7996                              MachinePointerInfo::getConstantPool(),
7997                              false, false, false, 16);
7998   if (VT.isVector()) {
7999     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
8000     return DAG.getNode(ISD::BITCAST, dl, VT,
8001                        DAG.getNode(ISD::XOR, dl, XORVT,
8002                                    DAG.getNode(ISD::BITCAST, dl, XORVT,
8003                                                Op.getOperand(0)),
8004                                    DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
8005   }
8006
8007   return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
8008 }
8009
8010 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
8011   LLVMContext *Context = DAG.getContext();
8012   SDValue Op0 = Op.getOperand(0);
8013   SDValue Op1 = Op.getOperand(1);
8014   DebugLoc dl = Op.getDebugLoc();
8015   EVT VT = Op.getValueType();
8016   EVT SrcVT = Op1.getValueType();
8017
8018   // If second operand is smaller, extend it first.
8019   if (SrcVT.bitsLT(VT)) {
8020     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
8021     SrcVT = VT;
8022   }
8023   // And if it is bigger, shrink it first.
8024   if (SrcVT.bitsGT(VT)) {
8025     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
8026     SrcVT = VT;
8027   }
8028
8029   // At this point the operands and the result should have the same
8030   // type, and that won't be f80 since that is not custom lowered.
8031
8032   // First get the sign bit of second operand.
8033   SmallVector<Constant*,4> CV;
8034   if (SrcVT == MVT::f64) {
8035     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
8036     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8037   } else {
8038     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
8039     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8040     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8041     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8042   }
8043   Constant *C = ConstantVector::get(CV);
8044   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8045   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
8046                               MachinePointerInfo::getConstantPool(),
8047                               false, false, false, 16);
8048   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
8049
8050   // Shift sign bit right or left if the two operands have different types.
8051   if (SrcVT.bitsGT(VT)) {
8052     // Op0 is MVT::f32, Op1 is MVT::f64.
8053     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
8054     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
8055                           DAG.getConstant(32, MVT::i32));
8056     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
8057     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
8058                           DAG.getIntPtrConstant(0));
8059   }
8060
8061   // Clear first operand sign bit.
8062   CV.clear();
8063   if (VT == MVT::f64) {
8064     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8065     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8066   } else {
8067     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8068     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8069     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8070     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8071   }
8072   C = ConstantVector::get(CV);
8073   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8074   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8075                               MachinePointerInfo::getConstantPool(),
8076                               false, false, false, 16);
8077   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8078
8079   // Or the value with the sign bit.
8080   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8081 }
8082
8083 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8084   SDValue N0 = Op.getOperand(0);
8085   DebugLoc dl = Op.getDebugLoc();
8086   EVT VT = Op.getValueType();
8087
8088   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8089   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8090                                   DAG.getConstant(1, VT));
8091   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8092 }
8093
8094 /// Emit nodes that will be selected as "test Op0,Op0", or something
8095 /// equivalent.
8096 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8097                                     SelectionDAG &DAG) const {
8098   DebugLoc dl = Op.getDebugLoc();
8099
8100   // CF and OF aren't always set the way we want. Determine which
8101   // of these we need.
8102   bool NeedCF = false;
8103   bool NeedOF = false;
8104   switch (X86CC) {
8105   default: break;
8106   case X86::COND_A: case X86::COND_AE:
8107   case X86::COND_B: case X86::COND_BE:
8108     NeedCF = true;
8109     break;
8110   case X86::COND_G: case X86::COND_GE:
8111   case X86::COND_L: case X86::COND_LE:
8112   case X86::COND_O: case X86::COND_NO:
8113     NeedOF = true;
8114     break;
8115   }
8116
8117   // See if we can use the EFLAGS value from the operand instead of
8118   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8119   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8120   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8121     // Emit a CMP with 0, which is the TEST pattern.
8122     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8123                        DAG.getConstant(0, Op.getValueType()));
8124
8125   unsigned Opcode = 0;
8126   unsigned NumOperands = 0;
8127   switch (Op.getNode()->getOpcode()) {
8128   case ISD::ADD:
8129     // Due to an isel shortcoming, be conservative if this add is likely to be
8130     // selected as part of a load-modify-store instruction. When the root node
8131     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8132     // uses of other nodes in the match, such as the ADD in this case. This
8133     // leads to the ADD being left around and reselected, with the result being
8134     // two adds in the output.  Alas, even if none our users are stores, that
8135     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8136     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8137     // climbing the DAG back to the root, and it doesn't seem to be worth the
8138     // effort.
8139     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8140          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8141       if (UI->getOpcode() != ISD::CopyToReg &&
8142           UI->getOpcode() != ISD::SETCC &&
8143           UI->getOpcode() != ISD::STORE)
8144         goto default_case;
8145
8146     if (ConstantSDNode *C =
8147         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8148       // An add of one will be selected as an INC.
8149       if (C->getAPIntValue() == 1) {
8150         Opcode = X86ISD::INC;
8151         NumOperands = 1;
8152         break;
8153       }
8154
8155       // An add of negative one (subtract of one) will be selected as a DEC.
8156       if (C->getAPIntValue().isAllOnesValue()) {
8157         Opcode = X86ISD::DEC;
8158         NumOperands = 1;
8159         break;
8160       }
8161     }
8162
8163     // Otherwise use a regular EFLAGS-setting add.
8164     Opcode = X86ISD::ADD;
8165     NumOperands = 2;
8166     break;
8167   case ISD::AND: {
8168     // If the primary and result isn't used, don't bother using X86ISD::AND,
8169     // because a TEST instruction will be better.
8170     bool NonFlagUse = false;
8171     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8172            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8173       SDNode *User = *UI;
8174       unsigned UOpNo = UI.getOperandNo();
8175       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8176         // Look pass truncate.
8177         UOpNo = User->use_begin().getOperandNo();
8178         User = *User->use_begin();
8179       }
8180
8181       if (User->getOpcode() != ISD::BRCOND &&
8182           User->getOpcode() != ISD::SETCC &&
8183           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8184         NonFlagUse = true;
8185         break;
8186       }
8187     }
8188
8189     if (!NonFlagUse)
8190       break;
8191   }
8192     // FALL THROUGH
8193   case ISD::SUB:
8194   case ISD::OR:
8195   case ISD::XOR:
8196     // Due to the ISEL shortcoming noted above, be conservative if this op is
8197     // likely to be selected as part of a load-modify-store instruction.
8198     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8199            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8200       if (UI->getOpcode() == ISD::STORE)
8201         goto default_case;
8202
8203     // Otherwise use a regular EFLAGS-setting instruction.
8204     switch (Op.getNode()->getOpcode()) {
8205     default: llvm_unreachable("unexpected operator!");
8206     case ISD::SUB: Opcode = X86ISD::SUB; break;
8207     case ISD::OR:  Opcode = X86ISD::OR;  break;
8208     case ISD::XOR: Opcode = X86ISD::XOR; break;
8209     case ISD::AND: Opcode = X86ISD::AND; break;
8210     }
8211
8212     NumOperands = 2;
8213     break;
8214   case X86ISD::ADD:
8215   case X86ISD::SUB:
8216   case X86ISD::INC:
8217   case X86ISD::DEC:
8218   case X86ISD::OR:
8219   case X86ISD::XOR:
8220   case X86ISD::AND:
8221     return SDValue(Op.getNode(), 1);
8222   default:
8223   default_case:
8224     break;
8225   }
8226
8227   if (Opcode == 0)
8228     // Emit a CMP with 0, which is the TEST pattern.
8229     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8230                        DAG.getConstant(0, Op.getValueType()));
8231
8232   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8233   SmallVector<SDValue, 4> Ops;
8234   for (unsigned i = 0; i != NumOperands; ++i)
8235     Ops.push_back(Op.getOperand(i));
8236
8237   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8238   DAG.ReplaceAllUsesWith(Op, New);
8239   return SDValue(New.getNode(), 1);
8240 }
8241
8242 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8243 /// equivalent.
8244 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8245                                    SelectionDAG &DAG) const {
8246   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8247     if (C->getAPIntValue() == 0)
8248       return EmitTest(Op0, X86CC, DAG);
8249
8250   DebugLoc dl = Op0.getDebugLoc();
8251   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8252 }
8253
8254 /// Convert a comparison if required by the subtarget.
8255 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
8256                                                  SelectionDAG &DAG) const {
8257   // If the subtarget does not support the FUCOMI instruction, floating-point
8258   // comparisons have to be converted.
8259   if (Subtarget->hasCMov() ||
8260       Cmp.getOpcode() != X86ISD::CMP ||
8261       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
8262       !Cmp.getOperand(1).getValueType().isFloatingPoint())
8263     return Cmp;
8264
8265   // The instruction selector will select an FUCOM instruction instead of
8266   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
8267   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
8268   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
8269   DebugLoc dl = Cmp.getDebugLoc();
8270   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
8271   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
8272   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
8273                             DAG.getConstant(8, MVT::i8));
8274   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
8275   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
8276 }
8277
8278 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8279 /// if it's possible.
8280 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8281                                      DebugLoc dl, SelectionDAG &DAG) const {
8282   SDValue Op0 = And.getOperand(0);
8283   SDValue Op1 = And.getOperand(1);
8284   if (Op0.getOpcode() == ISD::TRUNCATE)
8285     Op0 = Op0.getOperand(0);
8286   if (Op1.getOpcode() == ISD::TRUNCATE)
8287     Op1 = Op1.getOperand(0);
8288
8289   SDValue LHS, RHS;
8290   if (Op1.getOpcode() == ISD::SHL)
8291     std::swap(Op0, Op1);
8292   if (Op0.getOpcode() == ISD::SHL) {
8293     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8294       if (And00C->getZExtValue() == 1) {
8295         // If we looked past a truncate, check that it's only truncating away
8296         // known zeros.
8297         unsigned BitWidth = Op0.getValueSizeInBits();
8298         unsigned AndBitWidth = And.getValueSizeInBits();
8299         if (BitWidth > AndBitWidth) {
8300           APInt Zeros, Ones;
8301           DAG.ComputeMaskedBits(Op0, Zeros, Ones);
8302           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8303             return SDValue();
8304         }
8305         LHS = Op1;
8306         RHS = Op0.getOperand(1);
8307       }
8308   } else if (Op1.getOpcode() == ISD::Constant) {
8309     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8310     uint64_t AndRHSVal = AndRHS->getZExtValue();
8311     SDValue AndLHS = Op0;
8312
8313     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8314       LHS = AndLHS.getOperand(0);
8315       RHS = AndLHS.getOperand(1);
8316     }
8317
8318     // Use BT if the immediate can't be encoded in a TEST instruction.
8319     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8320       LHS = AndLHS;
8321       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8322     }
8323   }
8324
8325   if (LHS.getNode()) {
8326     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8327     // instruction.  Since the shift amount is in-range-or-undefined, we know
8328     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8329     // the encoding for the i16 version is larger than the i32 version.
8330     // Also promote i16 to i32 for performance / code size reason.
8331     if (LHS.getValueType() == MVT::i8 ||
8332         LHS.getValueType() == MVT::i16)
8333       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8334
8335     // If the operand types disagree, extend the shift amount to match.  Since
8336     // BT ignores high bits (like shifts) we can use anyextend.
8337     if (LHS.getValueType() != RHS.getValueType())
8338       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8339
8340     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8341     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8342     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8343                        DAG.getConstant(Cond, MVT::i8), BT);
8344   }
8345
8346   return SDValue();
8347 }
8348
8349 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8350
8351   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8352
8353   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8354   SDValue Op0 = Op.getOperand(0);
8355   SDValue Op1 = Op.getOperand(1);
8356   DebugLoc dl = Op.getDebugLoc();
8357   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8358
8359   // Optimize to BT if possible.
8360   // Lower (X & (1 << N)) == 0 to BT(X, N).
8361   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8362   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8363   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8364       Op1.getOpcode() == ISD::Constant &&
8365       cast<ConstantSDNode>(Op1)->isNullValue() &&
8366       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8367     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8368     if (NewSetCC.getNode())
8369       return NewSetCC;
8370   }
8371
8372   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8373   // these.
8374   if (Op1.getOpcode() == ISD::Constant &&
8375       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8376        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8377       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8378
8379     // If the input is a setcc, then reuse the input setcc or use a new one with
8380     // the inverted condition.
8381     if (Op0.getOpcode() == X86ISD::SETCC) {
8382       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8383       bool Invert = (CC == ISD::SETNE) ^
8384         cast<ConstantSDNode>(Op1)->isNullValue();
8385       if (!Invert) return Op0;
8386
8387       CCode = X86::GetOppositeBranchCondition(CCode);
8388       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8389                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8390     }
8391   }
8392
8393   bool isFP = Op1.getValueType().isFloatingPoint();
8394   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8395   if (X86CC == X86::COND_INVALID)
8396     return SDValue();
8397
8398   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8399   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
8400   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8401                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8402 }
8403
8404 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8405 // ones, and then concatenate the result back.
8406 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8407   EVT VT = Op.getValueType();
8408
8409   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8410          "Unsupported value type for operation");
8411
8412   unsigned NumElems = VT.getVectorNumElements();
8413   DebugLoc dl = Op.getDebugLoc();
8414   SDValue CC = Op.getOperand(2);
8415
8416   // Extract the LHS vectors
8417   SDValue LHS = Op.getOperand(0);
8418   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
8419   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
8420
8421   // Extract the RHS vectors
8422   SDValue RHS = Op.getOperand(1);
8423   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
8424   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
8425
8426   // Issue the operation on the smaller types and concatenate the result back
8427   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8428   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8429   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8430                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8431                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8432 }
8433
8434
8435 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8436   SDValue Cond;
8437   SDValue Op0 = Op.getOperand(0);
8438   SDValue Op1 = Op.getOperand(1);
8439   SDValue CC = Op.getOperand(2);
8440   EVT VT = Op.getValueType();
8441   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8442   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8443   DebugLoc dl = Op.getDebugLoc();
8444
8445   if (isFP) {
8446     unsigned SSECC = 8;
8447     EVT EltVT = Op0.getValueType().getVectorElementType();
8448     assert(EltVT == MVT::f32 || EltVT == MVT::f64); (void)EltVT;
8449
8450     bool Swap = false;
8451
8452     // SSE Condition code mapping:
8453     //  0 - EQ
8454     //  1 - LT
8455     //  2 - LE
8456     //  3 - UNORD
8457     //  4 - NEQ
8458     //  5 - NLT
8459     //  6 - NLE
8460     //  7 - ORD
8461     switch (SetCCOpcode) {
8462     default: break;
8463     case ISD::SETOEQ:
8464     case ISD::SETEQ:  SSECC = 0; break;
8465     case ISD::SETOGT:
8466     case ISD::SETGT: Swap = true; // Fallthrough
8467     case ISD::SETLT:
8468     case ISD::SETOLT: SSECC = 1; break;
8469     case ISD::SETOGE:
8470     case ISD::SETGE: Swap = true; // Fallthrough
8471     case ISD::SETLE:
8472     case ISD::SETOLE: SSECC = 2; break;
8473     case ISD::SETUO:  SSECC = 3; break;
8474     case ISD::SETUNE:
8475     case ISD::SETNE:  SSECC = 4; break;
8476     case ISD::SETULE: Swap = true;
8477     case ISD::SETUGE: SSECC = 5; break;
8478     case ISD::SETULT: Swap = true;
8479     case ISD::SETUGT: SSECC = 6; break;
8480     case ISD::SETO:   SSECC = 7; break;
8481     }
8482     if (Swap)
8483       std::swap(Op0, Op1);
8484
8485     // In the two special cases we can't handle, emit two comparisons.
8486     if (SSECC == 8) {
8487       if (SetCCOpcode == ISD::SETUEQ) {
8488         SDValue UNORD, EQ;
8489         UNORD = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8490                             DAG.getConstant(3, MVT::i8));
8491         EQ = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8492                          DAG.getConstant(0, MVT::i8));
8493         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8494       }
8495       if (SetCCOpcode == ISD::SETONE) {
8496         SDValue ORD, NEQ;
8497         ORD = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8498                           DAG.getConstant(7, MVT::i8));
8499         NEQ = DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8500                           DAG.getConstant(4, MVT::i8));
8501         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8502       }
8503       llvm_unreachable("Illegal FP comparison");
8504     }
8505     // Handle all other FP comparisons here.
8506     return DAG.getNode(X86ISD::CMPP, dl, VT, Op0, Op1,
8507                        DAG.getConstant(SSECC, MVT::i8));
8508   }
8509
8510   // Break 256-bit integer vector compare into smaller ones.
8511   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8512     return Lower256IntVSETCC(Op, DAG);
8513
8514   // We are handling one of the integer comparisons here.  Since SSE only has
8515   // GT and EQ comparisons for integer, swapping operands and multiple
8516   // operations may be required for some comparisons.
8517   unsigned Opc = 0;
8518   bool Swap = false, Invert = false, FlipSigns = false;
8519
8520   switch (SetCCOpcode) {
8521   default: break;
8522   case ISD::SETNE:  Invert = true;
8523   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
8524   case ISD::SETLT:  Swap = true;
8525   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
8526   case ISD::SETGE:  Swap = true;
8527   case ISD::SETLE:  Opc = X86ISD::PCMPGT; Invert = true; break;
8528   case ISD::SETULT: Swap = true;
8529   case ISD::SETUGT: Opc = X86ISD::PCMPGT; FlipSigns = true; break;
8530   case ISD::SETUGE: Swap = true;
8531   case ISD::SETULE: Opc = X86ISD::PCMPGT; FlipSigns = true; Invert = true; break;
8532   }
8533   if (Swap)
8534     std::swap(Op0, Op1);
8535
8536   // Check that the operation in question is available (most are plain SSE2,
8537   // but PCMPGTQ and PCMPEQQ have different requirements).
8538   if (Opc == X86ISD::PCMPGT && VT == MVT::v2i64 && !Subtarget->hasSSE42())
8539     return SDValue();
8540   if (Opc == X86ISD::PCMPEQ && VT == MVT::v2i64 && !Subtarget->hasSSE41())
8541     return SDValue();
8542
8543   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8544   // bits of the inputs before performing those operations.
8545   if (FlipSigns) {
8546     EVT EltVT = VT.getVectorElementType();
8547     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8548                                       EltVT);
8549     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8550     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8551                                     SignBits.size());
8552     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8553     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8554   }
8555
8556   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8557
8558   // If the logical-not of the result is required, perform that now.
8559   if (Invert)
8560     Result = DAG.getNOT(dl, Result, VT);
8561
8562   return Result;
8563 }
8564
8565 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8566 static bool isX86LogicalCmp(SDValue Op) {
8567   unsigned Opc = Op.getNode()->getOpcode();
8568   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
8569       Opc == X86ISD::SAHF)
8570     return true;
8571   if (Op.getResNo() == 1 &&
8572       (Opc == X86ISD::ADD ||
8573        Opc == X86ISD::SUB ||
8574        Opc == X86ISD::ADC ||
8575        Opc == X86ISD::SBB ||
8576        Opc == X86ISD::SMUL ||
8577        Opc == X86ISD::UMUL ||
8578        Opc == X86ISD::INC ||
8579        Opc == X86ISD::DEC ||
8580        Opc == X86ISD::OR ||
8581        Opc == X86ISD::XOR ||
8582        Opc == X86ISD::AND))
8583     return true;
8584
8585   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8586     return true;
8587
8588   return false;
8589 }
8590
8591 static bool isZero(SDValue V) {
8592   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8593   return C && C->isNullValue();
8594 }
8595
8596 static bool isAllOnes(SDValue V) {
8597   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8598   return C && C->isAllOnesValue();
8599 }
8600
8601 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8602   bool addTest = true;
8603   SDValue Cond  = Op.getOperand(0);
8604   SDValue Op1 = Op.getOperand(1);
8605   SDValue Op2 = Op.getOperand(2);
8606   DebugLoc DL = Op.getDebugLoc();
8607   SDValue CC;
8608
8609   if (Cond.getOpcode() == ISD::SETCC) {
8610     SDValue NewCond = LowerSETCC(Cond, DAG);
8611     if (NewCond.getNode())
8612       Cond = NewCond;
8613   }
8614
8615   // Handle the following cases related to max and min:
8616   // (a > b) ? (a-b) : 0
8617   // (a >= b) ? (a-b) : 0
8618   // (b < a) ? (a-b) : 0
8619   // (b <= a) ? (a-b) : 0
8620   // Comparison is removed to use EFLAGS from SUB.
8621   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op2))
8622     if (Cond.getOpcode() == X86ISD::SETCC &&
8623         Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8624         (Op1.getOpcode() == ISD::SUB || Op1.getOpcode() == X86ISD::SUB) &&
8625         C->getAPIntValue() == 0) {
8626       SDValue Cmp = Cond.getOperand(1);
8627       unsigned CC = cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8628       if ((DAG.isEqualTo(Op1.getOperand(0), Cmp.getOperand(0)) &&
8629            DAG.isEqualTo(Op1.getOperand(1), Cmp.getOperand(1)) &&
8630            (CC == X86::COND_G || CC == X86::COND_GE ||
8631             CC == X86::COND_A || CC == X86::COND_AE)) ||
8632           (DAG.isEqualTo(Op1.getOperand(0), Cmp.getOperand(1)) &&
8633            DAG.isEqualTo(Op1.getOperand(1), Cmp.getOperand(0)) &&
8634            (CC == X86::COND_L || CC == X86::COND_LE ||
8635             CC == X86::COND_B || CC == X86::COND_BE))) {
8636
8637         if (Op1.getOpcode() == ISD::SUB) {
8638           SDVTList VTs = DAG.getVTList(Op1.getValueType(), MVT::i32);
8639           SDValue New = DAG.getNode(X86ISD::SUB, DL, VTs,
8640                                     Op1.getOperand(0), Op1.getOperand(1));
8641           DAG.ReplaceAllUsesWith(Op1, New);
8642           Op1 = New;
8643         }
8644
8645         SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8646         unsigned NewCC = (CC == X86::COND_G || CC == X86::COND_GE ||
8647                           CC == X86::COND_L ||
8648                           CC == X86::COND_LE) ? X86::COND_GE : X86::COND_AE;
8649         SDValue Ops[] = { Op2, Op1, DAG.getConstant(NewCC, MVT::i8),
8650                           SDValue(Op1.getNode(), 1) };
8651         return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8652       }
8653     }
8654
8655   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8656   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8657   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8658   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8659   if (Cond.getOpcode() == X86ISD::SETCC &&
8660       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8661       isZero(Cond.getOperand(1).getOperand(1))) {
8662     SDValue Cmp = Cond.getOperand(1);
8663
8664     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8665
8666     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8667         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8668       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8669
8670       SDValue CmpOp0 = Cmp.getOperand(0);
8671       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8672                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8673       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
8674
8675       SDValue Res =   // Res = 0 or -1.
8676         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8677                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8678
8679       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8680         Res = DAG.getNOT(DL, Res, Res.getValueType());
8681
8682       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8683       if (N2C == 0 || !N2C->isNullValue())
8684         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8685       return Res;
8686     }
8687   }
8688
8689   // Look past (and (setcc_carry (cmp ...)), 1).
8690   if (Cond.getOpcode() == ISD::AND &&
8691       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8692     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8693     if (C && C->getAPIntValue() == 1)
8694       Cond = Cond.getOperand(0);
8695   }
8696
8697   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8698   // setting operand in place of the X86ISD::SETCC.
8699   unsigned CondOpcode = Cond.getOpcode();
8700   if (CondOpcode == X86ISD::SETCC ||
8701       CondOpcode == X86ISD::SETCC_CARRY) {
8702     CC = Cond.getOperand(0);
8703
8704     SDValue Cmp = Cond.getOperand(1);
8705     unsigned Opc = Cmp.getOpcode();
8706     EVT VT = Op.getValueType();
8707
8708     bool IllegalFPCMov = false;
8709     if (VT.isFloatingPoint() && !VT.isVector() &&
8710         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8711       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8712
8713     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8714         Opc == X86ISD::BT) { // FIXME
8715       Cond = Cmp;
8716       addTest = false;
8717     }
8718   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8719              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8720              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8721               Cond.getOperand(0).getValueType() != MVT::i8)) {
8722     SDValue LHS = Cond.getOperand(0);
8723     SDValue RHS = Cond.getOperand(1);
8724     unsigned X86Opcode;
8725     unsigned X86Cond;
8726     SDVTList VTs;
8727     switch (CondOpcode) {
8728     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8729     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8730     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8731     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8732     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8733     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8734     default: llvm_unreachable("unexpected overflowing operator");
8735     }
8736     if (CondOpcode == ISD::UMULO)
8737       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8738                           MVT::i32);
8739     else
8740       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8741
8742     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8743
8744     if (CondOpcode == ISD::UMULO)
8745       Cond = X86Op.getValue(2);
8746     else
8747       Cond = X86Op.getValue(1);
8748
8749     CC = DAG.getConstant(X86Cond, MVT::i8);
8750     addTest = false;
8751   }
8752
8753   if (addTest) {
8754     // Look pass the truncate.
8755     if (Cond.getOpcode() == ISD::TRUNCATE)
8756       Cond = Cond.getOperand(0);
8757
8758     // We know the result of AND is compared against zero. Try to match
8759     // it to BT.
8760     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8761       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8762       if (NewSetCC.getNode()) {
8763         CC = NewSetCC.getOperand(0);
8764         Cond = NewSetCC.getOperand(1);
8765         addTest = false;
8766       }
8767     }
8768   }
8769
8770   if (addTest) {
8771     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8772     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8773   }
8774
8775   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8776   // a <  b ?  0 : -1 -> RES = setcc_carry
8777   // a >= b ? -1 :  0 -> RES = setcc_carry
8778   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8779   if (Cond.getOpcode() == X86ISD::CMP) {
8780     Cond = ConvertCmpIfNecessary(Cond, DAG);
8781     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8782
8783     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8784         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8785       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8786                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8787       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8788         return DAG.getNOT(DL, Res, Res.getValueType());
8789       return Res;
8790     }
8791   }
8792
8793   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8794   // condition is true.
8795   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8796   SDValue Ops[] = { Op2, Op1, CC, Cond };
8797   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8798 }
8799
8800 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8801 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8802 // from the AND / OR.
8803 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8804   Opc = Op.getOpcode();
8805   if (Opc != ISD::OR && Opc != ISD::AND)
8806     return false;
8807   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8808           Op.getOperand(0).hasOneUse() &&
8809           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8810           Op.getOperand(1).hasOneUse());
8811 }
8812
8813 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8814 // 1 and that the SETCC node has a single use.
8815 static bool isXor1OfSetCC(SDValue Op) {
8816   if (Op.getOpcode() != ISD::XOR)
8817     return false;
8818   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8819   if (N1C && N1C->getAPIntValue() == 1) {
8820     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8821       Op.getOperand(0).hasOneUse();
8822   }
8823   return false;
8824 }
8825
8826 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8827   bool addTest = true;
8828   SDValue Chain = Op.getOperand(0);
8829   SDValue Cond  = Op.getOperand(1);
8830   SDValue Dest  = Op.getOperand(2);
8831   DebugLoc dl = Op.getDebugLoc();
8832   SDValue CC;
8833   bool Inverted = false;
8834
8835   if (Cond.getOpcode() == ISD::SETCC) {
8836     // Check for setcc([su]{add,sub,mul}o == 0).
8837     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8838         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8839         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8840         Cond.getOperand(0).getResNo() == 1 &&
8841         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8842          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8843          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8844          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8845          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8846          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8847       Inverted = true;
8848       Cond = Cond.getOperand(0);
8849     } else {
8850       SDValue NewCond = LowerSETCC(Cond, DAG);
8851       if (NewCond.getNode())
8852         Cond = NewCond;
8853     }
8854   }
8855 #if 0
8856   // FIXME: LowerXALUO doesn't handle these!!
8857   else if (Cond.getOpcode() == X86ISD::ADD  ||
8858            Cond.getOpcode() == X86ISD::SUB  ||
8859            Cond.getOpcode() == X86ISD::SMUL ||
8860            Cond.getOpcode() == X86ISD::UMUL)
8861     Cond = LowerXALUO(Cond, DAG);
8862 #endif
8863
8864   // Look pass (and (setcc_carry (cmp ...)), 1).
8865   if (Cond.getOpcode() == ISD::AND &&
8866       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8867     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8868     if (C && C->getAPIntValue() == 1)
8869       Cond = Cond.getOperand(0);
8870   }
8871
8872   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8873   // setting operand in place of the X86ISD::SETCC.
8874   unsigned CondOpcode = Cond.getOpcode();
8875   if (CondOpcode == X86ISD::SETCC ||
8876       CondOpcode == X86ISD::SETCC_CARRY) {
8877     CC = Cond.getOperand(0);
8878
8879     SDValue Cmp = Cond.getOperand(1);
8880     unsigned Opc = Cmp.getOpcode();
8881     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8882     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8883       Cond = Cmp;
8884       addTest = false;
8885     } else {
8886       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8887       default: break;
8888       case X86::COND_O:
8889       case X86::COND_B:
8890         // These can only come from an arithmetic instruction with overflow,
8891         // e.g. SADDO, UADDO.
8892         Cond = Cond.getNode()->getOperand(1);
8893         addTest = false;
8894         break;
8895       }
8896     }
8897   }
8898   CondOpcode = Cond.getOpcode();
8899   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8900       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8901       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8902        Cond.getOperand(0).getValueType() != MVT::i8)) {
8903     SDValue LHS = Cond.getOperand(0);
8904     SDValue RHS = Cond.getOperand(1);
8905     unsigned X86Opcode;
8906     unsigned X86Cond;
8907     SDVTList VTs;
8908     switch (CondOpcode) {
8909     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8910     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8911     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8912     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8913     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8914     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8915     default: llvm_unreachable("unexpected overflowing operator");
8916     }
8917     if (Inverted)
8918       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8919     if (CondOpcode == ISD::UMULO)
8920       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8921                           MVT::i32);
8922     else
8923       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8924
8925     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8926
8927     if (CondOpcode == ISD::UMULO)
8928       Cond = X86Op.getValue(2);
8929     else
8930       Cond = X86Op.getValue(1);
8931
8932     CC = DAG.getConstant(X86Cond, MVT::i8);
8933     addTest = false;
8934   } else {
8935     unsigned CondOpc;
8936     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8937       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8938       if (CondOpc == ISD::OR) {
8939         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8940         // two branches instead of an explicit OR instruction with a
8941         // separate test.
8942         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8943             isX86LogicalCmp(Cmp)) {
8944           CC = Cond.getOperand(0).getOperand(0);
8945           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8946                               Chain, Dest, CC, Cmp);
8947           CC = Cond.getOperand(1).getOperand(0);
8948           Cond = Cmp;
8949           addTest = false;
8950         }
8951       } else { // ISD::AND
8952         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8953         // two branches instead of an explicit AND instruction with a
8954         // separate test. However, we only do this if this block doesn't
8955         // have a fall-through edge, because this requires an explicit
8956         // jmp when the condition is false.
8957         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8958             isX86LogicalCmp(Cmp) &&
8959             Op.getNode()->hasOneUse()) {
8960           X86::CondCode CCode =
8961             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8962           CCode = X86::GetOppositeBranchCondition(CCode);
8963           CC = DAG.getConstant(CCode, MVT::i8);
8964           SDNode *User = *Op.getNode()->use_begin();
8965           // Look for an unconditional branch following this conditional branch.
8966           // We need this because we need to reverse the successors in order
8967           // to implement FCMP_OEQ.
8968           if (User->getOpcode() == ISD::BR) {
8969             SDValue FalseBB = User->getOperand(1);
8970             SDNode *NewBR =
8971               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8972             assert(NewBR == User);
8973             (void)NewBR;
8974             Dest = FalseBB;
8975
8976             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8977                                 Chain, Dest, CC, Cmp);
8978             X86::CondCode CCode =
8979               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8980             CCode = X86::GetOppositeBranchCondition(CCode);
8981             CC = DAG.getConstant(CCode, MVT::i8);
8982             Cond = Cmp;
8983             addTest = false;
8984           }
8985         }
8986       }
8987     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8988       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8989       // It should be transformed during dag combiner except when the condition
8990       // is set by a arithmetics with overflow node.
8991       X86::CondCode CCode =
8992         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8993       CCode = X86::GetOppositeBranchCondition(CCode);
8994       CC = DAG.getConstant(CCode, MVT::i8);
8995       Cond = Cond.getOperand(0).getOperand(1);
8996       addTest = false;
8997     } else if (Cond.getOpcode() == ISD::SETCC &&
8998                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8999       // For FCMP_OEQ, we can emit
9000       // two branches instead of an explicit AND instruction with a
9001       // separate test. However, we only do this if this block doesn't
9002       // have a fall-through edge, because this requires an explicit
9003       // jmp when the condition is false.
9004       if (Op.getNode()->hasOneUse()) {
9005         SDNode *User = *Op.getNode()->use_begin();
9006         // Look for an unconditional branch following this conditional branch.
9007         // We need this because we need to reverse the successors in order
9008         // to implement FCMP_OEQ.
9009         if (User->getOpcode() == ISD::BR) {
9010           SDValue FalseBB = User->getOperand(1);
9011           SDNode *NewBR =
9012             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
9013           assert(NewBR == User);
9014           (void)NewBR;
9015           Dest = FalseBB;
9016
9017           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
9018                                     Cond.getOperand(0), Cond.getOperand(1));
9019           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
9020           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9021           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9022                               Chain, Dest, CC, Cmp);
9023           CC = DAG.getConstant(X86::COND_P, MVT::i8);
9024           Cond = Cmp;
9025           addTest = false;
9026         }
9027       }
9028     } else if (Cond.getOpcode() == ISD::SETCC &&
9029                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
9030       // For FCMP_UNE, we can emit
9031       // two branches instead of an explicit AND instruction with a
9032       // separate test. However, we only do this if this block doesn't
9033       // have a fall-through edge, because this requires an explicit
9034       // jmp when the condition is false.
9035       if (Op.getNode()->hasOneUse()) {
9036         SDNode *User = *Op.getNode()->use_begin();
9037         // Look for an unconditional branch following this conditional branch.
9038         // We need this because we need to reverse the successors in order
9039         // to implement FCMP_UNE.
9040         if (User->getOpcode() == ISD::BR) {
9041           SDValue FalseBB = User->getOperand(1);
9042           SDNode *NewBR =
9043             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
9044           assert(NewBR == User);
9045           (void)NewBR;
9046
9047           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
9048                                     Cond.getOperand(0), Cond.getOperand(1));
9049           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
9050           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9051           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9052                               Chain, Dest, CC, Cmp);
9053           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
9054           Cond = Cmp;
9055           addTest = false;
9056           Dest = FalseBB;
9057         }
9058       }
9059     }
9060   }
9061
9062   if (addTest) {
9063     // Look pass the truncate.
9064     if (Cond.getOpcode() == ISD::TRUNCATE)
9065       Cond = Cond.getOperand(0);
9066
9067     // We know the result of AND is compared against zero. Try to match
9068     // it to BT.
9069     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
9070       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
9071       if (NewSetCC.getNode()) {
9072         CC = NewSetCC.getOperand(0);
9073         Cond = NewSetCC.getOperand(1);
9074         addTest = false;
9075       }
9076     }
9077   }
9078
9079   if (addTest) {
9080     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
9081     Cond = EmitTest(Cond, X86::COND_NE, DAG);
9082   }
9083   Cond = ConvertCmpIfNecessary(Cond, DAG);
9084   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
9085                      Chain, Dest, CC, Cond);
9086 }
9087
9088
9089 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
9090 // Calls to _alloca is needed to probe the stack when allocating more than 4k
9091 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
9092 // that the guard pages used by the OS virtual memory manager are allocated in
9093 // correct sequence.
9094 SDValue
9095 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
9096                                            SelectionDAG &DAG) const {
9097   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
9098           getTargetMachine().Options.EnableSegmentedStacks) &&
9099          "This should be used only on Windows targets or when segmented stacks "
9100          "are being used");
9101   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
9102   DebugLoc dl = Op.getDebugLoc();
9103
9104   // Get the inputs.
9105   SDValue Chain = Op.getOperand(0);
9106   SDValue Size  = Op.getOperand(1);
9107   // FIXME: Ensure alignment here
9108
9109   bool Is64Bit = Subtarget->is64Bit();
9110   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
9111
9112   if (getTargetMachine().Options.EnableSegmentedStacks) {
9113     MachineFunction &MF = DAG.getMachineFunction();
9114     MachineRegisterInfo &MRI = MF.getRegInfo();
9115
9116     if (Is64Bit) {
9117       // The 64 bit implementation of segmented stacks needs to clobber both r10
9118       // r11. This makes it impossible to use it along with nested parameters.
9119       const Function *F = MF.getFunction();
9120
9121       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
9122            I != E; I++)
9123         if (I->hasNestAttr())
9124           report_fatal_error("Cannot use segmented stacks with functions that "
9125                              "have nested arguments.");
9126     }
9127
9128     const TargetRegisterClass *AddrRegClass =
9129       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9130     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9131     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9132     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9133                                 DAG.getRegister(Vreg, SPTy));
9134     SDValue Ops1[2] = { Value, Chain };
9135     return DAG.getMergeValues(Ops1, 2, dl);
9136   } else {
9137     SDValue Flag;
9138     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9139
9140     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9141     Flag = Chain.getValue(1);
9142     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9143
9144     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9145     Flag = Chain.getValue(1);
9146
9147     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9148
9149     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9150     return DAG.getMergeValues(Ops1, 2, dl);
9151   }
9152 }
9153
9154 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9155   MachineFunction &MF = DAG.getMachineFunction();
9156   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9157
9158   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9159   DebugLoc DL = Op.getDebugLoc();
9160
9161   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9162     // vastart just stores the address of the VarArgsFrameIndex slot into the
9163     // memory location argument.
9164     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9165                                    getPointerTy());
9166     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9167                         MachinePointerInfo(SV), false, false, 0);
9168   }
9169
9170   // __va_list_tag:
9171   //   gp_offset         (0 - 6 * 8)
9172   //   fp_offset         (48 - 48 + 8 * 16)
9173   //   overflow_arg_area (point to parameters coming in memory).
9174   //   reg_save_area
9175   SmallVector<SDValue, 8> MemOps;
9176   SDValue FIN = Op.getOperand(1);
9177   // Store gp_offset
9178   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9179                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9180                                                MVT::i32),
9181                                FIN, MachinePointerInfo(SV), false, false, 0);
9182   MemOps.push_back(Store);
9183
9184   // Store fp_offset
9185   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9186                     FIN, DAG.getIntPtrConstant(4));
9187   Store = DAG.getStore(Op.getOperand(0), DL,
9188                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9189                                        MVT::i32),
9190                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9191   MemOps.push_back(Store);
9192
9193   // Store ptr to overflow_arg_area
9194   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9195                     FIN, DAG.getIntPtrConstant(4));
9196   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9197                                     getPointerTy());
9198   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9199                        MachinePointerInfo(SV, 8),
9200                        false, false, 0);
9201   MemOps.push_back(Store);
9202
9203   // Store ptr to reg_save_area.
9204   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9205                     FIN, DAG.getIntPtrConstant(8));
9206   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9207                                     getPointerTy());
9208   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9209                        MachinePointerInfo(SV, 16), false, false, 0);
9210   MemOps.push_back(Store);
9211   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9212                      &MemOps[0], MemOps.size());
9213 }
9214
9215 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9216   assert(Subtarget->is64Bit() &&
9217          "LowerVAARG only handles 64-bit va_arg!");
9218   assert((Subtarget->isTargetLinux() ||
9219           Subtarget->isTargetDarwin()) &&
9220           "Unhandled target in LowerVAARG");
9221   assert(Op.getNode()->getNumOperands() == 4);
9222   SDValue Chain = Op.getOperand(0);
9223   SDValue SrcPtr = Op.getOperand(1);
9224   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9225   unsigned Align = Op.getConstantOperandVal(3);
9226   DebugLoc dl = Op.getDebugLoc();
9227
9228   EVT ArgVT = Op.getNode()->getValueType(0);
9229   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9230   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9231   uint8_t ArgMode;
9232
9233   // Decide which area this value should be read from.
9234   // TODO: Implement the AMD64 ABI in its entirety. This simple
9235   // selection mechanism works only for the basic types.
9236   if (ArgVT == MVT::f80) {
9237     llvm_unreachable("va_arg for f80 not yet implemented");
9238   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9239     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9240   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9241     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9242   } else {
9243     llvm_unreachable("Unhandled argument type in LowerVAARG");
9244   }
9245
9246   if (ArgMode == 2) {
9247     // Sanity Check: Make sure using fp_offset makes sense.
9248     assert(!getTargetMachine().Options.UseSoftFloat &&
9249            !(DAG.getMachineFunction()
9250                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9251            Subtarget->hasSSE1());
9252   }
9253
9254   // Insert VAARG_64 node into the DAG
9255   // VAARG_64 returns two values: Variable Argument Address, Chain
9256   SmallVector<SDValue, 11> InstOps;
9257   InstOps.push_back(Chain);
9258   InstOps.push_back(SrcPtr);
9259   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9260   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9261   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9262   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9263   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9264                                           VTs, &InstOps[0], InstOps.size(),
9265                                           MVT::i64,
9266                                           MachinePointerInfo(SV),
9267                                           /*Align=*/0,
9268                                           /*Volatile=*/false,
9269                                           /*ReadMem=*/true,
9270                                           /*WriteMem=*/true);
9271   Chain = VAARG.getValue(1);
9272
9273   // Load the next argument and return it
9274   return DAG.getLoad(ArgVT, dl,
9275                      Chain,
9276                      VAARG,
9277                      MachinePointerInfo(),
9278                      false, false, false, 0);
9279 }
9280
9281 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9282   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9283   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9284   SDValue Chain = Op.getOperand(0);
9285   SDValue DstPtr = Op.getOperand(1);
9286   SDValue SrcPtr = Op.getOperand(2);
9287   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9288   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9289   DebugLoc DL = Op.getDebugLoc();
9290
9291   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9292                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9293                        false,
9294                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9295 }
9296
9297 // getTargetVShiftNOde - Handle vector element shifts where the shift amount
9298 // may or may not be a constant. Takes immediate version of shift as input.
9299 static SDValue getTargetVShiftNode(unsigned Opc, DebugLoc dl, EVT VT,
9300                                    SDValue SrcOp, SDValue ShAmt,
9301                                    SelectionDAG &DAG) {
9302   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
9303
9304   if (isa<ConstantSDNode>(ShAmt)) {
9305     switch (Opc) {
9306       default: llvm_unreachable("Unknown target vector shift node");
9307       case X86ISD::VSHLI:
9308       case X86ISD::VSRLI:
9309       case X86ISD::VSRAI:
9310         return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
9311     }
9312   }
9313
9314   // Change opcode to non-immediate version
9315   switch (Opc) {
9316     default: llvm_unreachable("Unknown target vector shift node");
9317     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
9318     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
9319     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
9320   }
9321
9322   // Need to build a vector containing shift amount
9323   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
9324   SDValue ShOps[4];
9325   ShOps[0] = ShAmt;
9326   ShOps[1] = DAG.getConstant(0, MVT::i32);
9327   ShOps[2] = DAG.getUNDEF(MVT::i32);
9328   ShOps[3] = DAG.getUNDEF(MVT::i32);
9329   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, &ShOps[0], 4);
9330   ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9331   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
9332 }
9333
9334 SDValue
9335 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9336   DebugLoc dl = Op.getDebugLoc();
9337   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9338   switch (IntNo) {
9339   default: return SDValue();    // Don't custom lower most intrinsics.
9340   // Comparison intrinsics.
9341   case Intrinsic::x86_sse_comieq_ss:
9342   case Intrinsic::x86_sse_comilt_ss:
9343   case Intrinsic::x86_sse_comile_ss:
9344   case Intrinsic::x86_sse_comigt_ss:
9345   case Intrinsic::x86_sse_comige_ss:
9346   case Intrinsic::x86_sse_comineq_ss:
9347   case Intrinsic::x86_sse_ucomieq_ss:
9348   case Intrinsic::x86_sse_ucomilt_ss:
9349   case Intrinsic::x86_sse_ucomile_ss:
9350   case Intrinsic::x86_sse_ucomigt_ss:
9351   case Intrinsic::x86_sse_ucomige_ss:
9352   case Intrinsic::x86_sse_ucomineq_ss:
9353   case Intrinsic::x86_sse2_comieq_sd:
9354   case Intrinsic::x86_sse2_comilt_sd:
9355   case Intrinsic::x86_sse2_comile_sd:
9356   case Intrinsic::x86_sse2_comigt_sd:
9357   case Intrinsic::x86_sse2_comige_sd:
9358   case Intrinsic::x86_sse2_comineq_sd:
9359   case Intrinsic::x86_sse2_ucomieq_sd:
9360   case Intrinsic::x86_sse2_ucomilt_sd:
9361   case Intrinsic::x86_sse2_ucomile_sd:
9362   case Intrinsic::x86_sse2_ucomigt_sd:
9363   case Intrinsic::x86_sse2_ucomige_sd:
9364   case Intrinsic::x86_sse2_ucomineq_sd: {
9365     unsigned Opc = 0;
9366     ISD::CondCode CC = ISD::SETCC_INVALID;
9367     switch (IntNo) {
9368     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9369     case Intrinsic::x86_sse_comieq_ss:
9370     case Intrinsic::x86_sse2_comieq_sd:
9371       Opc = X86ISD::COMI;
9372       CC = ISD::SETEQ;
9373       break;
9374     case Intrinsic::x86_sse_comilt_ss:
9375     case Intrinsic::x86_sse2_comilt_sd:
9376       Opc = X86ISD::COMI;
9377       CC = ISD::SETLT;
9378       break;
9379     case Intrinsic::x86_sse_comile_ss:
9380     case Intrinsic::x86_sse2_comile_sd:
9381       Opc = X86ISD::COMI;
9382       CC = ISD::SETLE;
9383       break;
9384     case Intrinsic::x86_sse_comigt_ss:
9385     case Intrinsic::x86_sse2_comigt_sd:
9386       Opc = X86ISD::COMI;
9387       CC = ISD::SETGT;
9388       break;
9389     case Intrinsic::x86_sse_comige_ss:
9390     case Intrinsic::x86_sse2_comige_sd:
9391       Opc = X86ISD::COMI;
9392       CC = ISD::SETGE;
9393       break;
9394     case Intrinsic::x86_sse_comineq_ss:
9395     case Intrinsic::x86_sse2_comineq_sd:
9396       Opc = X86ISD::COMI;
9397       CC = ISD::SETNE;
9398       break;
9399     case Intrinsic::x86_sse_ucomieq_ss:
9400     case Intrinsic::x86_sse2_ucomieq_sd:
9401       Opc = X86ISD::UCOMI;
9402       CC = ISD::SETEQ;
9403       break;
9404     case Intrinsic::x86_sse_ucomilt_ss:
9405     case Intrinsic::x86_sse2_ucomilt_sd:
9406       Opc = X86ISD::UCOMI;
9407       CC = ISD::SETLT;
9408       break;
9409     case Intrinsic::x86_sse_ucomile_ss:
9410     case Intrinsic::x86_sse2_ucomile_sd:
9411       Opc = X86ISD::UCOMI;
9412       CC = ISD::SETLE;
9413       break;
9414     case Intrinsic::x86_sse_ucomigt_ss:
9415     case Intrinsic::x86_sse2_ucomigt_sd:
9416       Opc = X86ISD::UCOMI;
9417       CC = ISD::SETGT;
9418       break;
9419     case Intrinsic::x86_sse_ucomige_ss:
9420     case Intrinsic::x86_sse2_ucomige_sd:
9421       Opc = X86ISD::UCOMI;
9422       CC = ISD::SETGE;
9423       break;
9424     case Intrinsic::x86_sse_ucomineq_ss:
9425     case Intrinsic::x86_sse2_ucomineq_sd:
9426       Opc = X86ISD::UCOMI;
9427       CC = ISD::SETNE;
9428       break;
9429     }
9430
9431     SDValue LHS = Op.getOperand(1);
9432     SDValue RHS = Op.getOperand(2);
9433     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9434     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9435     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9436     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9437                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9438     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9439   }
9440   // XOP comparison intrinsics
9441   case Intrinsic::x86_xop_vpcomltb:
9442   case Intrinsic::x86_xop_vpcomltw:
9443   case Intrinsic::x86_xop_vpcomltd:
9444   case Intrinsic::x86_xop_vpcomltq:
9445   case Intrinsic::x86_xop_vpcomltub:
9446   case Intrinsic::x86_xop_vpcomltuw:
9447   case Intrinsic::x86_xop_vpcomltud:
9448   case Intrinsic::x86_xop_vpcomltuq:
9449   case Intrinsic::x86_xop_vpcomleb:
9450   case Intrinsic::x86_xop_vpcomlew:
9451   case Intrinsic::x86_xop_vpcomled:
9452   case Intrinsic::x86_xop_vpcomleq:
9453   case Intrinsic::x86_xop_vpcomleub:
9454   case Intrinsic::x86_xop_vpcomleuw:
9455   case Intrinsic::x86_xop_vpcomleud:
9456   case Intrinsic::x86_xop_vpcomleuq:
9457   case Intrinsic::x86_xop_vpcomgtb:
9458   case Intrinsic::x86_xop_vpcomgtw:
9459   case Intrinsic::x86_xop_vpcomgtd:
9460   case Intrinsic::x86_xop_vpcomgtq:
9461   case Intrinsic::x86_xop_vpcomgtub:
9462   case Intrinsic::x86_xop_vpcomgtuw:
9463   case Intrinsic::x86_xop_vpcomgtud:
9464   case Intrinsic::x86_xop_vpcomgtuq:
9465   case Intrinsic::x86_xop_vpcomgeb:
9466   case Intrinsic::x86_xop_vpcomgew:
9467   case Intrinsic::x86_xop_vpcomged:
9468   case Intrinsic::x86_xop_vpcomgeq:
9469   case Intrinsic::x86_xop_vpcomgeub:
9470   case Intrinsic::x86_xop_vpcomgeuw:
9471   case Intrinsic::x86_xop_vpcomgeud:
9472   case Intrinsic::x86_xop_vpcomgeuq:
9473   case Intrinsic::x86_xop_vpcomeqb:
9474   case Intrinsic::x86_xop_vpcomeqw:
9475   case Intrinsic::x86_xop_vpcomeqd:
9476   case Intrinsic::x86_xop_vpcomeqq:
9477   case Intrinsic::x86_xop_vpcomequb:
9478   case Intrinsic::x86_xop_vpcomequw:
9479   case Intrinsic::x86_xop_vpcomequd:
9480   case Intrinsic::x86_xop_vpcomequq:
9481   case Intrinsic::x86_xop_vpcomneb:
9482   case Intrinsic::x86_xop_vpcomnew:
9483   case Intrinsic::x86_xop_vpcomned:
9484   case Intrinsic::x86_xop_vpcomneq:
9485   case Intrinsic::x86_xop_vpcomneub:
9486   case Intrinsic::x86_xop_vpcomneuw:
9487   case Intrinsic::x86_xop_vpcomneud:
9488   case Intrinsic::x86_xop_vpcomneuq:
9489   case Intrinsic::x86_xop_vpcomfalseb:
9490   case Intrinsic::x86_xop_vpcomfalsew:
9491   case Intrinsic::x86_xop_vpcomfalsed:
9492   case Intrinsic::x86_xop_vpcomfalseq:
9493   case Intrinsic::x86_xop_vpcomfalseub:
9494   case Intrinsic::x86_xop_vpcomfalseuw:
9495   case Intrinsic::x86_xop_vpcomfalseud:
9496   case Intrinsic::x86_xop_vpcomfalseuq:
9497   case Intrinsic::x86_xop_vpcomtrueb:
9498   case Intrinsic::x86_xop_vpcomtruew:
9499   case Intrinsic::x86_xop_vpcomtrued:
9500   case Intrinsic::x86_xop_vpcomtrueq:
9501   case Intrinsic::x86_xop_vpcomtrueub:
9502   case Intrinsic::x86_xop_vpcomtrueuw:
9503   case Intrinsic::x86_xop_vpcomtrueud:
9504   case Intrinsic::x86_xop_vpcomtrueuq: {
9505     unsigned CC = 0;
9506     unsigned Opc = 0;
9507
9508     switch (IntNo) {
9509     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9510     case Intrinsic::x86_xop_vpcomltb:
9511     case Intrinsic::x86_xop_vpcomltw:
9512     case Intrinsic::x86_xop_vpcomltd:
9513     case Intrinsic::x86_xop_vpcomltq:
9514       CC = 0;
9515       Opc = X86ISD::VPCOM;
9516       break;
9517     case Intrinsic::x86_xop_vpcomltub:
9518     case Intrinsic::x86_xop_vpcomltuw:
9519     case Intrinsic::x86_xop_vpcomltud:
9520     case Intrinsic::x86_xop_vpcomltuq:
9521       CC = 0;
9522       Opc = X86ISD::VPCOMU;
9523       break;
9524     case Intrinsic::x86_xop_vpcomleb:
9525     case Intrinsic::x86_xop_vpcomlew:
9526     case Intrinsic::x86_xop_vpcomled:
9527     case Intrinsic::x86_xop_vpcomleq:
9528       CC = 1;
9529       Opc = X86ISD::VPCOM;
9530       break;
9531     case Intrinsic::x86_xop_vpcomleub:
9532     case Intrinsic::x86_xop_vpcomleuw:
9533     case Intrinsic::x86_xop_vpcomleud:
9534     case Intrinsic::x86_xop_vpcomleuq:
9535       CC = 1;
9536       Opc = X86ISD::VPCOMU;
9537       break;
9538     case Intrinsic::x86_xop_vpcomgtb:
9539     case Intrinsic::x86_xop_vpcomgtw:
9540     case Intrinsic::x86_xop_vpcomgtd:
9541     case Intrinsic::x86_xop_vpcomgtq:
9542       CC = 2;
9543       Opc = X86ISD::VPCOM;
9544       break;
9545     case Intrinsic::x86_xop_vpcomgtub:
9546     case Intrinsic::x86_xop_vpcomgtuw:
9547     case Intrinsic::x86_xop_vpcomgtud:
9548     case Intrinsic::x86_xop_vpcomgtuq:
9549       CC = 2;
9550       Opc = X86ISD::VPCOMU;
9551       break;
9552     case Intrinsic::x86_xop_vpcomgeb:
9553     case Intrinsic::x86_xop_vpcomgew:
9554     case Intrinsic::x86_xop_vpcomged:
9555     case Intrinsic::x86_xop_vpcomgeq:
9556       CC = 3;
9557       Opc = X86ISD::VPCOM;
9558       break;
9559     case Intrinsic::x86_xop_vpcomgeub:
9560     case Intrinsic::x86_xop_vpcomgeuw:
9561     case Intrinsic::x86_xop_vpcomgeud:
9562     case Intrinsic::x86_xop_vpcomgeuq:
9563       CC = 3;
9564       Opc = X86ISD::VPCOMU;
9565       break;
9566     case Intrinsic::x86_xop_vpcomeqb:
9567     case Intrinsic::x86_xop_vpcomeqw:
9568     case Intrinsic::x86_xop_vpcomeqd:
9569     case Intrinsic::x86_xop_vpcomeqq:
9570       CC = 4;
9571       Opc = X86ISD::VPCOM;
9572       break;
9573     case Intrinsic::x86_xop_vpcomequb:
9574     case Intrinsic::x86_xop_vpcomequw:
9575     case Intrinsic::x86_xop_vpcomequd:
9576     case Intrinsic::x86_xop_vpcomequq:
9577       CC = 4;
9578       Opc = X86ISD::VPCOMU;
9579       break;
9580     case Intrinsic::x86_xop_vpcomneb:
9581     case Intrinsic::x86_xop_vpcomnew:
9582     case Intrinsic::x86_xop_vpcomned:
9583     case Intrinsic::x86_xop_vpcomneq:
9584       CC = 5;
9585       Opc = X86ISD::VPCOM;
9586       break;
9587     case Intrinsic::x86_xop_vpcomneub:
9588     case Intrinsic::x86_xop_vpcomneuw:
9589     case Intrinsic::x86_xop_vpcomneud:
9590     case Intrinsic::x86_xop_vpcomneuq:
9591       CC = 5;
9592       Opc = X86ISD::VPCOMU;
9593       break;
9594     case Intrinsic::x86_xop_vpcomfalseb:
9595     case Intrinsic::x86_xop_vpcomfalsew:
9596     case Intrinsic::x86_xop_vpcomfalsed:
9597     case Intrinsic::x86_xop_vpcomfalseq:
9598       CC = 6;
9599       Opc = X86ISD::VPCOM;
9600       break;
9601     case Intrinsic::x86_xop_vpcomfalseub:
9602     case Intrinsic::x86_xop_vpcomfalseuw:
9603     case Intrinsic::x86_xop_vpcomfalseud:
9604     case Intrinsic::x86_xop_vpcomfalseuq:
9605       CC = 6;
9606       Opc = X86ISD::VPCOMU;
9607       break;
9608     case Intrinsic::x86_xop_vpcomtrueb:
9609     case Intrinsic::x86_xop_vpcomtruew:
9610     case Intrinsic::x86_xop_vpcomtrued:
9611     case Intrinsic::x86_xop_vpcomtrueq:
9612       CC = 7;
9613       Opc = X86ISD::VPCOM;
9614       break;
9615     case Intrinsic::x86_xop_vpcomtrueub:
9616     case Intrinsic::x86_xop_vpcomtrueuw:
9617     case Intrinsic::x86_xop_vpcomtrueud:
9618     case Intrinsic::x86_xop_vpcomtrueuq:
9619       CC = 7;
9620       Opc = X86ISD::VPCOMU;
9621       break;
9622     }
9623
9624     SDValue LHS = Op.getOperand(1);
9625     SDValue RHS = Op.getOperand(2);
9626     return DAG.getNode(Opc, dl, Op.getValueType(), LHS, RHS,
9627                        DAG.getConstant(CC, MVT::i8));
9628   }
9629
9630   // Arithmetic intrinsics.
9631   case Intrinsic::x86_sse2_pmulu_dq:
9632   case Intrinsic::x86_avx2_pmulu_dq:
9633     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
9634                        Op.getOperand(1), Op.getOperand(2));
9635   case Intrinsic::x86_sse3_hadd_ps:
9636   case Intrinsic::x86_sse3_hadd_pd:
9637   case Intrinsic::x86_avx_hadd_ps_256:
9638   case Intrinsic::x86_avx_hadd_pd_256:
9639     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9640                        Op.getOperand(1), Op.getOperand(2));
9641   case Intrinsic::x86_sse3_hsub_ps:
9642   case Intrinsic::x86_sse3_hsub_pd:
9643   case Intrinsic::x86_avx_hsub_ps_256:
9644   case Intrinsic::x86_avx_hsub_pd_256:
9645     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9646                        Op.getOperand(1), Op.getOperand(2));
9647   case Intrinsic::x86_ssse3_phadd_w_128:
9648   case Intrinsic::x86_ssse3_phadd_d_128:
9649   case Intrinsic::x86_avx2_phadd_w:
9650   case Intrinsic::x86_avx2_phadd_d:
9651     return DAG.getNode(X86ISD::HADD, dl, Op.getValueType(),
9652                        Op.getOperand(1), Op.getOperand(2));
9653   case Intrinsic::x86_ssse3_phsub_w_128:
9654   case Intrinsic::x86_ssse3_phsub_d_128:
9655   case Intrinsic::x86_avx2_phsub_w:
9656   case Intrinsic::x86_avx2_phsub_d:
9657     return DAG.getNode(X86ISD::HSUB, dl, Op.getValueType(),
9658                        Op.getOperand(1), Op.getOperand(2));
9659   case Intrinsic::x86_avx2_psllv_d:
9660   case Intrinsic::x86_avx2_psllv_q:
9661   case Intrinsic::x86_avx2_psllv_d_256:
9662   case Intrinsic::x86_avx2_psllv_q_256:
9663     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9664                       Op.getOperand(1), Op.getOperand(2));
9665   case Intrinsic::x86_avx2_psrlv_d:
9666   case Intrinsic::x86_avx2_psrlv_q:
9667   case Intrinsic::x86_avx2_psrlv_d_256:
9668   case Intrinsic::x86_avx2_psrlv_q_256:
9669     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9670                       Op.getOperand(1), Op.getOperand(2));
9671   case Intrinsic::x86_avx2_psrav_d:
9672   case Intrinsic::x86_avx2_psrav_d_256:
9673     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9674                       Op.getOperand(1), Op.getOperand(2));
9675   case Intrinsic::x86_ssse3_pshuf_b_128:
9676   case Intrinsic::x86_avx2_pshuf_b:
9677     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
9678                        Op.getOperand(1), Op.getOperand(2));
9679   case Intrinsic::x86_ssse3_psign_b_128:
9680   case Intrinsic::x86_ssse3_psign_w_128:
9681   case Intrinsic::x86_ssse3_psign_d_128:
9682   case Intrinsic::x86_avx2_psign_b:
9683   case Intrinsic::x86_avx2_psign_w:
9684   case Intrinsic::x86_avx2_psign_d:
9685     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
9686                        Op.getOperand(1), Op.getOperand(2));
9687   case Intrinsic::x86_sse41_insertps:
9688     return DAG.getNode(X86ISD::INSERTPS, dl, Op.getValueType(),
9689                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9690   case Intrinsic::x86_avx_vperm2f128_ps_256:
9691   case Intrinsic::x86_avx_vperm2f128_pd_256:
9692   case Intrinsic::x86_avx_vperm2f128_si_256:
9693   case Intrinsic::x86_avx2_vperm2i128:
9694     return DAG.getNode(X86ISD::VPERM2X128, dl, Op.getValueType(),
9695                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
9696   case Intrinsic::x86_avx2_permd:
9697   case Intrinsic::x86_avx2_permps:
9698     // Operands intentionally swapped. Mask is last operand to intrinsic,
9699     // but second operand for node/intruction.
9700     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
9701                        Op.getOperand(2), Op.getOperand(1));
9702
9703   // ptest and testp intrinsics. The intrinsic these come from are designed to
9704   // return an integer value, not just an instruction so lower it to the ptest
9705   // or testp pattern and a setcc for the result.
9706   case Intrinsic::x86_sse41_ptestz:
9707   case Intrinsic::x86_sse41_ptestc:
9708   case Intrinsic::x86_sse41_ptestnzc:
9709   case Intrinsic::x86_avx_ptestz_256:
9710   case Intrinsic::x86_avx_ptestc_256:
9711   case Intrinsic::x86_avx_ptestnzc_256:
9712   case Intrinsic::x86_avx_vtestz_ps:
9713   case Intrinsic::x86_avx_vtestc_ps:
9714   case Intrinsic::x86_avx_vtestnzc_ps:
9715   case Intrinsic::x86_avx_vtestz_pd:
9716   case Intrinsic::x86_avx_vtestc_pd:
9717   case Intrinsic::x86_avx_vtestnzc_pd:
9718   case Intrinsic::x86_avx_vtestz_ps_256:
9719   case Intrinsic::x86_avx_vtestc_ps_256:
9720   case Intrinsic::x86_avx_vtestnzc_ps_256:
9721   case Intrinsic::x86_avx_vtestz_pd_256:
9722   case Intrinsic::x86_avx_vtestc_pd_256:
9723   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9724     bool IsTestPacked = false;
9725     unsigned X86CC = 0;
9726     switch (IntNo) {
9727     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9728     case Intrinsic::x86_avx_vtestz_ps:
9729     case Intrinsic::x86_avx_vtestz_pd:
9730     case Intrinsic::x86_avx_vtestz_ps_256:
9731     case Intrinsic::x86_avx_vtestz_pd_256:
9732       IsTestPacked = true; // Fallthrough
9733     case Intrinsic::x86_sse41_ptestz:
9734     case Intrinsic::x86_avx_ptestz_256:
9735       // ZF = 1
9736       X86CC = X86::COND_E;
9737       break;
9738     case Intrinsic::x86_avx_vtestc_ps:
9739     case Intrinsic::x86_avx_vtestc_pd:
9740     case Intrinsic::x86_avx_vtestc_ps_256:
9741     case Intrinsic::x86_avx_vtestc_pd_256:
9742       IsTestPacked = true; // Fallthrough
9743     case Intrinsic::x86_sse41_ptestc:
9744     case Intrinsic::x86_avx_ptestc_256:
9745       // CF = 1
9746       X86CC = X86::COND_B;
9747       break;
9748     case Intrinsic::x86_avx_vtestnzc_ps:
9749     case Intrinsic::x86_avx_vtestnzc_pd:
9750     case Intrinsic::x86_avx_vtestnzc_ps_256:
9751     case Intrinsic::x86_avx_vtestnzc_pd_256:
9752       IsTestPacked = true; // Fallthrough
9753     case Intrinsic::x86_sse41_ptestnzc:
9754     case Intrinsic::x86_avx_ptestnzc_256:
9755       // ZF and CF = 0
9756       X86CC = X86::COND_A;
9757       break;
9758     }
9759
9760     SDValue LHS = Op.getOperand(1);
9761     SDValue RHS = Op.getOperand(2);
9762     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9763     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9764     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9765     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9766     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9767   }
9768
9769   // SSE/AVX shift intrinsics
9770   case Intrinsic::x86_sse2_psll_w:
9771   case Intrinsic::x86_sse2_psll_d:
9772   case Intrinsic::x86_sse2_psll_q:
9773   case Intrinsic::x86_avx2_psll_w:
9774   case Intrinsic::x86_avx2_psll_d:
9775   case Intrinsic::x86_avx2_psll_q:
9776     return DAG.getNode(X86ISD::VSHL, dl, Op.getValueType(),
9777                        Op.getOperand(1), Op.getOperand(2));
9778   case Intrinsic::x86_sse2_psrl_w:
9779   case Intrinsic::x86_sse2_psrl_d:
9780   case Intrinsic::x86_sse2_psrl_q:
9781   case Intrinsic::x86_avx2_psrl_w:
9782   case Intrinsic::x86_avx2_psrl_d:
9783   case Intrinsic::x86_avx2_psrl_q:
9784     return DAG.getNode(X86ISD::VSRL, dl, Op.getValueType(),
9785                        Op.getOperand(1), Op.getOperand(2));
9786   case Intrinsic::x86_sse2_psra_w:
9787   case Intrinsic::x86_sse2_psra_d:
9788   case Intrinsic::x86_avx2_psra_w:
9789   case Intrinsic::x86_avx2_psra_d:
9790     return DAG.getNode(X86ISD::VSRA, dl, Op.getValueType(),
9791                        Op.getOperand(1), Op.getOperand(2));
9792   case Intrinsic::x86_sse2_pslli_w:
9793   case Intrinsic::x86_sse2_pslli_d:
9794   case Intrinsic::x86_sse2_pslli_q:
9795   case Intrinsic::x86_avx2_pslli_w:
9796   case Intrinsic::x86_avx2_pslli_d:
9797   case Intrinsic::x86_avx2_pslli_q:
9798     return getTargetVShiftNode(X86ISD::VSHLI, dl, Op.getValueType(),
9799                                Op.getOperand(1), Op.getOperand(2), DAG);
9800   case Intrinsic::x86_sse2_psrli_w:
9801   case Intrinsic::x86_sse2_psrli_d:
9802   case Intrinsic::x86_sse2_psrli_q:
9803   case Intrinsic::x86_avx2_psrli_w:
9804   case Intrinsic::x86_avx2_psrli_d:
9805   case Intrinsic::x86_avx2_psrli_q:
9806     return getTargetVShiftNode(X86ISD::VSRLI, dl, Op.getValueType(),
9807                                Op.getOperand(1), Op.getOperand(2), DAG);
9808   case Intrinsic::x86_sse2_psrai_w:
9809   case Intrinsic::x86_sse2_psrai_d:
9810   case Intrinsic::x86_avx2_psrai_w:
9811   case Intrinsic::x86_avx2_psrai_d:
9812     return getTargetVShiftNode(X86ISD::VSRAI, dl, Op.getValueType(),
9813                                Op.getOperand(1), Op.getOperand(2), DAG);
9814   // Fix vector shift instructions where the last operand is a non-immediate
9815   // i32 value.
9816   case Intrinsic::x86_mmx_pslli_w:
9817   case Intrinsic::x86_mmx_pslli_d:
9818   case Intrinsic::x86_mmx_pslli_q:
9819   case Intrinsic::x86_mmx_psrli_w:
9820   case Intrinsic::x86_mmx_psrli_d:
9821   case Intrinsic::x86_mmx_psrli_q:
9822   case Intrinsic::x86_mmx_psrai_w:
9823   case Intrinsic::x86_mmx_psrai_d: {
9824     SDValue ShAmt = Op.getOperand(2);
9825     if (isa<ConstantSDNode>(ShAmt))
9826       return SDValue();
9827
9828     unsigned NewIntNo = 0;
9829     switch (IntNo) {
9830     case Intrinsic::x86_mmx_pslli_w:
9831       NewIntNo = Intrinsic::x86_mmx_psll_w;
9832       break;
9833     case Intrinsic::x86_mmx_pslli_d:
9834       NewIntNo = Intrinsic::x86_mmx_psll_d;
9835       break;
9836     case Intrinsic::x86_mmx_pslli_q:
9837       NewIntNo = Intrinsic::x86_mmx_psll_q;
9838       break;
9839     case Intrinsic::x86_mmx_psrli_w:
9840       NewIntNo = Intrinsic::x86_mmx_psrl_w;
9841       break;
9842     case Intrinsic::x86_mmx_psrli_d:
9843       NewIntNo = Intrinsic::x86_mmx_psrl_d;
9844       break;
9845     case Intrinsic::x86_mmx_psrli_q:
9846       NewIntNo = Intrinsic::x86_mmx_psrl_q;
9847       break;
9848     case Intrinsic::x86_mmx_psrai_w:
9849       NewIntNo = Intrinsic::x86_mmx_psra_w;
9850       break;
9851     case Intrinsic::x86_mmx_psrai_d:
9852       NewIntNo = Intrinsic::x86_mmx_psra_d;
9853       break;
9854     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9855     }
9856
9857     // The vector shift intrinsics with scalars uses 32b shift amounts but
9858     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9859     // to be zero.
9860     ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, ShAmt,
9861                          DAG.getConstant(0, MVT::i32));
9862 // FIXME this must be lowered to get rid of the invalid type.
9863
9864     EVT VT = Op.getValueType();
9865     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9866     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9867                        DAG.getConstant(NewIntNo, MVT::i32),
9868                        Op.getOperand(1), ShAmt);
9869   }
9870   }
9871 }
9872
9873 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9874                                            SelectionDAG &DAG) const {
9875   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9876   MFI->setReturnAddressIsTaken(true);
9877
9878   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9879   DebugLoc dl = Op.getDebugLoc();
9880
9881   if (Depth > 0) {
9882     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9883     SDValue Offset =
9884       DAG.getConstant(TD->getPointerSize(),
9885                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9886     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9887                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9888                                    FrameAddr, Offset),
9889                        MachinePointerInfo(), false, false, false, 0);
9890   }
9891
9892   // Just load the return address.
9893   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9894   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9895                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9896 }
9897
9898 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9899   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9900   MFI->setFrameAddressIsTaken(true);
9901
9902   EVT VT = Op.getValueType();
9903   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9904   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9905   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9906   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9907   while (Depth--)
9908     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9909                             MachinePointerInfo(),
9910                             false, false, false, 0);
9911   return FrameAddr;
9912 }
9913
9914 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9915                                                      SelectionDAG &DAG) const {
9916   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9917 }
9918
9919 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9920   MachineFunction &MF = DAG.getMachineFunction();
9921   SDValue Chain     = Op.getOperand(0);
9922   SDValue Offset    = Op.getOperand(1);
9923   SDValue Handler   = Op.getOperand(2);
9924   DebugLoc dl       = Op.getDebugLoc();
9925
9926   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9927                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9928                                      getPointerTy());
9929   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9930
9931   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9932                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9933   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9934   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9935                        false, false, 0);
9936   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9937   MF.getRegInfo().addLiveOut(StoreAddrReg);
9938
9939   return DAG.getNode(X86ISD::EH_RETURN, dl,
9940                      MVT::Other,
9941                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9942 }
9943
9944 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9945                                                   SelectionDAG &DAG) const {
9946   return Op.getOperand(0);
9947 }
9948
9949 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9950                                                 SelectionDAG &DAG) const {
9951   SDValue Root = Op.getOperand(0);
9952   SDValue Trmp = Op.getOperand(1); // trampoline
9953   SDValue FPtr = Op.getOperand(2); // nested function
9954   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9955   DebugLoc dl  = Op.getDebugLoc();
9956
9957   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9958
9959   if (Subtarget->is64Bit()) {
9960     SDValue OutChains[6];
9961
9962     // Large code-model.
9963     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9964     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9965
9966     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9967     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9968
9969     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9970
9971     // Load the pointer to the nested function into R11.
9972     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9973     SDValue Addr = Trmp;
9974     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9975                                 Addr, MachinePointerInfo(TrmpAddr),
9976                                 false, false, 0);
9977
9978     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9979                        DAG.getConstant(2, MVT::i64));
9980     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9981                                 MachinePointerInfo(TrmpAddr, 2),
9982                                 false, false, 2);
9983
9984     // Load the 'nest' parameter value into R10.
9985     // R10 is specified in X86CallingConv.td
9986     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9987     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9988                        DAG.getConstant(10, MVT::i64));
9989     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9990                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9991                                 false, false, 0);
9992
9993     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9994                        DAG.getConstant(12, MVT::i64));
9995     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9996                                 MachinePointerInfo(TrmpAddr, 12),
9997                                 false, false, 2);
9998
9999     // Jump to the nested function.
10000     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
10001     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10002                        DAG.getConstant(20, MVT::i64));
10003     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
10004                                 Addr, MachinePointerInfo(TrmpAddr, 20),
10005                                 false, false, 0);
10006
10007     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
10008     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
10009                        DAG.getConstant(22, MVT::i64));
10010     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
10011                                 MachinePointerInfo(TrmpAddr, 22),
10012                                 false, false, 0);
10013
10014     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
10015   } else {
10016     const Function *Func =
10017       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
10018     CallingConv::ID CC = Func->getCallingConv();
10019     unsigned NestReg;
10020
10021     switch (CC) {
10022     default:
10023       llvm_unreachable("Unsupported calling convention");
10024     case CallingConv::C:
10025     case CallingConv::X86_StdCall: {
10026       // Pass 'nest' parameter in ECX.
10027       // Must be kept in sync with X86CallingConv.td
10028       NestReg = X86::ECX;
10029
10030       // Check that ECX wasn't needed by an 'inreg' parameter.
10031       FunctionType *FTy = Func->getFunctionType();
10032       const AttrListPtr &Attrs = Func->getAttributes();
10033
10034       if (!Attrs.isEmpty() && !Func->isVarArg()) {
10035         unsigned InRegCount = 0;
10036         unsigned Idx = 1;
10037
10038         for (FunctionType::param_iterator I = FTy->param_begin(),
10039              E = FTy->param_end(); I != E; ++I, ++Idx)
10040           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
10041             // FIXME: should only count parameters that are lowered to integers.
10042             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
10043
10044         if (InRegCount > 2) {
10045           report_fatal_error("Nest register in use - reduce number of inreg"
10046                              " parameters!");
10047         }
10048       }
10049       break;
10050     }
10051     case CallingConv::X86_FastCall:
10052     case CallingConv::X86_ThisCall:
10053     case CallingConv::Fast:
10054       // Pass 'nest' parameter in EAX.
10055       // Must be kept in sync with X86CallingConv.td
10056       NestReg = X86::EAX;
10057       break;
10058     }
10059
10060     SDValue OutChains[4];
10061     SDValue Addr, Disp;
10062
10063     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10064                        DAG.getConstant(10, MVT::i32));
10065     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
10066
10067     // This is storing the opcode for MOV32ri.
10068     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
10069     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
10070     OutChains[0] = DAG.getStore(Root, dl,
10071                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
10072                                 Trmp, MachinePointerInfo(TrmpAddr),
10073                                 false, false, 0);
10074
10075     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10076                        DAG.getConstant(1, MVT::i32));
10077     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
10078                                 MachinePointerInfo(TrmpAddr, 1),
10079                                 false, false, 1);
10080
10081     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
10082     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10083                        DAG.getConstant(5, MVT::i32));
10084     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
10085                                 MachinePointerInfo(TrmpAddr, 5),
10086                                 false, false, 1);
10087
10088     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
10089                        DAG.getConstant(6, MVT::i32));
10090     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
10091                                 MachinePointerInfo(TrmpAddr, 6),
10092                                 false, false, 1);
10093
10094     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
10095   }
10096 }
10097
10098 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
10099                                             SelectionDAG &DAG) const {
10100   /*
10101    The rounding mode is in bits 11:10 of FPSR, and has the following
10102    settings:
10103      00 Round to nearest
10104      01 Round to -inf
10105      10 Round to +inf
10106      11 Round to 0
10107
10108   FLT_ROUNDS, on the other hand, expects the following:
10109     -1 Undefined
10110      0 Round to 0
10111      1 Round to nearest
10112      2 Round to +inf
10113      3 Round to -inf
10114
10115   To perform the conversion, we do:
10116     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
10117   */
10118
10119   MachineFunction &MF = DAG.getMachineFunction();
10120   const TargetMachine &TM = MF.getTarget();
10121   const TargetFrameLowering &TFI = *TM.getFrameLowering();
10122   unsigned StackAlignment = TFI.getStackAlignment();
10123   EVT VT = Op.getValueType();
10124   DebugLoc DL = Op.getDebugLoc();
10125
10126   // Save FP Control Word to stack slot
10127   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
10128   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
10129
10130
10131   MachineMemOperand *MMO =
10132    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
10133                            MachineMemOperand::MOStore, 2, 2);
10134
10135   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
10136   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
10137                                           DAG.getVTList(MVT::Other),
10138                                           Ops, 2, MVT::i16, MMO);
10139
10140   // Load FP Control Word from stack slot
10141   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
10142                             MachinePointerInfo(), false, false, false, 0);
10143
10144   // Transform as necessary
10145   SDValue CWD1 =
10146     DAG.getNode(ISD::SRL, DL, MVT::i16,
10147                 DAG.getNode(ISD::AND, DL, MVT::i16,
10148                             CWD, DAG.getConstant(0x800, MVT::i16)),
10149                 DAG.getConstant(11, MVT::i8));
10150   SDValue CWD2 =
10151     DAG.getNode(ISD::SRL, DL, MVT::i16,
10152                 DAG.getNode(ISD::AND, DL, MVT::i16,
10153                             CWD, DAG.getConstant(0x400, MVT::i16)),
10154                 DAG.getConstant(9, MVT::i8));
10155
10156   SDValue RetVal =
10157     DAG.getNode(ISD::AND, DL, MVT::i16,
10158                 DAG.getNode(ISD::ADD, DL, MVT::i16,
10159                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
10160                             DAG.getConstant(1, MVT::i16)),
10161                 DAG.getConstant(3, MVT::i16));
10162
10163
10164   return DAG.getNode((VT.getSizeInBits() < 16 ?
10165                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
10166 }
10167
10168 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
10169   EVT VT = Op.getValueType();
10170   EVT OpVT = VT;
10171   unsigned NumBits = VT.getSizeInBits();
10172   DebugLoc dl = Op.getDebugLoc();
10173
10174   Op = Op.getOperand(0);
10175   if (VT == MVT::i8) {
10176     // Zero extend to i32 since there is not an i8 bsr.
10177     OpVT = MVT::i32;
10178     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
10179   }
10180
10181   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
10182   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
10183   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
10184
10185   // If src is zero (i.e. bsr sets ZF), returns NumBits.
10186   SDValue Ops[] = {
10187     Op,
10188     DAG.getConstant(NumBits+NumBits-1, OpVT),
10189     DAG.getConstant(X86::COND_E, MVT::i8),
10190     Op.getValue(1)
10191   };
10192   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
10193
10194   // Finally xor with NumBits-1.
10195   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
10196
10197   if (VT == MVT::i8)
10198     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
10199   return Op;
10200 }
10201
10202 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
10203                                                 SelectionDAG &DAG) const {
10204   EVT VT = Op.getValueType();
10205   EVT OpVT = VT;
10206   unsigned NumBits = VT.getSizeInBits();
10207   DebugLoc dl = Op.getDebugLoc();
10208
10209   Op = Op.getOperand(0);
10210   if (VT == MVT::i8) {
10211     // Zero extend to i32 since there is not an i8 bsr.
10212     OpVT = MVT::i32;
10213     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
10214   }
10215
10216   // Issue a bsr (scan bits in reverse).
10217   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
10218   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
10219
10220   // And xor with NumBits-1.
10221   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
10222
10223   if (VT == MVT::i8)
10224     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
10225   return Op;
10226 }
10227
10228 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
10229   EVT VT = Op.getValueType();
10230   unsigned NumBits = VT.getSizeInBits();
10231   DebugLoc dl = Op.getDebugLoc();
10232   Op = Op.getOperand(0);
10233
10234   // Issue a bsf (scan bits forward) which also sets EFLAGS.
10235   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10236   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
10237
10238   // If src is zero (i.e. bsf sets ZF), returns NumBits.
10239   SDValue Ops[] = {
10240     Op,
10241     DAG.getConstant(NumBits, VT),
10242     DAG.getConstant(X86::COND_E, MVT::i8),
10243     Op.getValue(1)
10244   };
10245   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
10246 }
10247
10248 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
10249 // ones, and then concatenate the result back.
10250 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
10251   EVT VT = Op.getValueType();
10252
10253   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
10254          "Unsupported value type for operation");
10255
10256   unsigned NumElems = VT.getVectorNumElements();
10257   DebugLoc dl = Op.getDebugLoc();
10258
10259   // Extract the LHS vectors
10260   SDValue LHS = Op.getOperand(0);
10261   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
10262   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
10263
10264   // Extract the RHS vectors
10265   SDValue RHS = Op.getOperand(1);
10266   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
10267   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
10268
10269   MVT EltVT = VT.getVectorElementType().getSimpleVT();
10270   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10271
10272   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
10273                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
10274                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
10275 }
10276
10277 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
10278   assert(Op.getValueType().getSizeInBits() == 256 &&
10279          Op.getValueType().isInteger() &&
10280          "Only handle AVX 256-bit vector integer operation");
10281   return Lower256IntArith(Op, DAG);
10282 }
10283
10284 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
10285   assert(Op.getValueType().getSizeInBits() == 256 &&
10286          Op.getValueType().isInteger() &&
10287          "Only handle AVX 256-bit vector integer operation");
10288   return Lower256IntArith(Op, DAG);
10289 }
10290
10291 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
10292   EVT VT = Op.getValueType();
10293
10294   // Decompose 256-bit ops into smaller 128-bit ops.
10295   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
10296     return Lower256IntArith(Op, DAG);
10297
10298   assert((VT == MVT::v2i64 || VT == MVT::v4i64) &&
10299          "Only know how to lower V2I64/V4I64 multiply");
10300
10301   DebugLoc dl = Op.getDebugLoc();
10302
10303   //  Ahi = psrlqi(a, 32);
10304   //  Bhi = psrlqi(b, 32);
10305   //
10306   //  AloBlo = pmuludq(a, b);
10307   //  AloBhi = pmuludq(a, Bhi);
10308   //  AhiBlo = pmuludq(Ahi, b);
10309
10310   //  AloBhi = psllqi(AloBhi, 32);
10311   //  AhiBlo = psllqi(AhiBlo, 32);
10312   //  return AloBlo + AloBhi + AhiBlo;
10313
10314   SDValue A = Op.getOperand(0);
10315   SDValue B = Op.getOperand(1);
10316
10317   SDValue ShAmt = DAG.getConstant(32, MVT::i32);
10318
10319   SDValue Ahi = DAG.getNode(X86ISD::VSRLI, dl, VT, A, ShAmt);
10320   SDValue Bhi = DAG.getNode(X86ISD::VSRLI, dl, VT, B, ShAmt);
10321
10322   // Bit cast to 32-bit vectors for MULUDQ
10323   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 : MVT::v8i32;
10324   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
10325   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
10326   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
10327   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
10328
10329   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
10330   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
10331   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
10332
10333   AloBhi = DAG.getNode(X86ISD::VSHLI, dl, VT, AloBhi, ShAmt);
10334   AhiBlo = DAG.getNode(X86ISD::VSHLI, dl, VT, AhiBlo, ShAmt);
10335
10336   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10337   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10338 }
10339
10340 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10341
10342   EVT VT = Op.getValueType();
10343   DebugLoc dl = Op.getDebugLoc();
10344   SDValue R = Op.getOperand(0);
10345   SDValue Amt = Op.getOperand(1);
10346   LLVMContext *Context = DAG.getContext();
10347
10348   if (!Subtarget->hasSSE2())
10349     return SDValue();
10350
10351   // Optimize shl/srl/sra with constant shift amount.
10352   if (isSplatVector(Amt.getNode())) {
10353     SDValue SclrAmt = Amt->getOperand(0);
10354     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10355       uint64_t ShiftAmt = C->getZExtValue();
10356
10357       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
10358           (Subtarget->hasAVX2() &&
10359            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16))) {
10360         if (Op.getOpcode() == ISD::SHL)
10361           return DAG.getNode(X86ISD::VSHLI, dl, VT, R,
10362                              DAG.getConstant(ShiftAmt, MVT::i32));
10363         if (Op.getOpcode() == ISD::SRL)
10364           return DAG.getNode(X86ISD::VSRLI, dl, VT, R,
10365                              DAG.getConstant(ShiftAmt, MVT::i32));
10366         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
10367           return DAG.getNode(X86ISD::VSRAI, dl, VT, R,
10368                              DAG.getConstant(ShiftAmt, MVT::i32));
10369       }
10370
10371       if (VT == MVT::v16i8) {
10372         if (Op.getOpcode() == ISD::SHL) {
10373           // Make a large shift.
10374           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, R,
10375                                     DAG.getConstant(ShiftAmt, MVT::i32));
10376           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10377           // Zero out the rightmost bits.
10378           SmallVector<SDValue, 16> V(16,
10379                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10380                                                      MVT::i8));
10381           return DAG.getNode(ISD::AND, dl, VT, SHL,
10382                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10383         }
10384         if (Op.getOpcode() == ISD::SRL) {
10385           // Make a large shift.
10386           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v8i16, R,
10387                                     DAG.getConstant(ShiftAmt, MVT::i32));
10388           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10389           // Zero out the leftmost bits.
10390           SmallVector<SDValue, 16> V(16,
10391                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10392                                                      MVT::i8));
10393           return DAG.getNode(ISD::AND, dl, VT, SRL,
10394                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10395         }
10396         if (Op.getOpcode() == ISD::SRA) {
10397           if (ShiftAmt == 7) {
10398             // R s>> 7  ===  R s< 0
10399             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10400             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10401           }
10402
10403           // R s>> a === ((R u>> a) ^ m) - m
10404           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10405           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10406                                                          MVT::i8));
10407           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10408           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10409           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10410           return Res;
10411         }
10412         llvm_unreachable("Unknown shift opcode.");
10413       }
10414
10415       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10416         if (Op.getOpcode() == ISD::SHL) {
10417           // Make a large shift.
10418           SDValue SHL = DAG.getNode(X86ISD::VSHLI, dl, MVT::v16i16, R,
10419                                     DAG.getConstant(ShiftAmt, MVT::i32));
10420           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
10421           // Zero out the rightmost bits.
10422           SmallVector<SDValue, 32> V(32,
10423                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
10424                                                      MVT::i8));
10425           return DAG.getNode(ISD::AND, dl, VT, SHL,
10426                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10427         }
10428         if (Op.getOpcode() == ISD::SRL) {
10429           // Make a large shift.
10430           SDValue SRL = DAG.getNode(X86ISD::VSRLI, dl, MVT::v16i16, R,
10431                                     DAG.getConstant(ShiftAmt, MVT::i32));
10432           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
10433           // Zero out the leftmost bits.
10434           SmallVector<SDValue, 32> V(32,
10435                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10436                                                      MVT::i8));
10437           return DAG.getNode(ISD::AND, dl, VT, SRL,
10438                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10439         }
10440         if (Op.getOpcode() == ISD::SRA) {
10441           if (ShiftAmt == 7) {
10442             // R s>> 7  ===  R s< 0
10443             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
10444             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
10445           }
10446
10447           // R s>> a === ((R u>> a) ^ m) - m
10448           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10449           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10450                                                          MVT::i8));
10451           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10452           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10453           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10454           return Res;
10455         }
10456         llvm_unreachable("Unknown shift opcode.");
10457       }
10458     }
10459   }
10460
10461   // Lower SHL with variable shift amount.
10462   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10463     Op = DAG.getNode(X86ISD::VSHLI, dl, VT, Op.getOperand(1),
10464                      DAG.getConstant(23, MVT::i32));
10465
10466     const uint32_t CV[] = { 0x3f800000U, 0x3f800000U, 0x3f800000U, 0x3f800000U};
10467     Constant *C = ConstantDataVector::get(*Context, CV);
10468     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10469     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10470                                  MachinePointerInfo::getConstantPool(),
10471                                  false, false, false, 16);
10472
10473     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10474     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10475     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10476     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10477   }
10478   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10479     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
10480
10481     // a = a << 5;
10482     Op = DAG.getNode(X86ISD::VSHLI, dl, MVT::v8i16, Op.getOperand(1),
10483                      DAG.getConstant(5, MVT::i32));
10484     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
10485
10486     // Turn 'a' into a mask suitable for VSELECT
10487     SDValue VSelM = DAG.getConstant(0x80, VT);
10488     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10489     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10490
10491     SDValue CM1 = DAG.getConstant(0x0f, VT);
10492     SDValue CM2 = DAG.getConstant(0x3f, VT);
10493
10494     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10495     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10496     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10497                             DAG.getConstant(4, MVT::i32), DAG);
10498     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10499     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10500
10501     // a += a
10502     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10503     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10504     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10505
10506     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10507     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10508     M = getTargetVShiftNode(X86ISD::VSHLI, dl, MVT::v8i16, M,
10509                             DAG.getConstant(2, MVT::i32), DAG);
10510     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
10511     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10512
10513     // a += a
10514     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10515     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10516     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
10517
10518     // return VSELECT(r, r+r, a);
10519     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10520                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10521     return R;
10522   }
10523
10524   // Decompose 256-bit shifts into smaller 128-bit shifts.
10525   if (VT.getSizeInBits() == 256) {
10526     unsigned NumElems = VT.getVectorNumElements();
10527     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10528     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10529
10530     // Extract the two vectors
10531     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
10532     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
10533
10534     // Recreate the shift amount vectors
10535     SDValue Amt1, Amt2;
10536     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10537       // Constant shift amount
10538       SmallVector<SDValue, 4> Amt1Csts;
10539       SmallVector<SDValue, 4> Amt2Csts;
10540       for (unsigned i = 0; i != NumElems/2; ++i)
10541         Amt1Csts.push_back(Amt->getOperand(i));
10542       for (unsigned i = NumElems/2; i != NumElems; ++i)
10543         Amt2Csts.push_back(Amt->getOperand(i));
10544
10545       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10546                                  &Amt1Csts[0], NumElems/2);
10547       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10548                                  &Amt2Csts[0], NumElems/2);
10549     } else {
10550       // Variable shift amount
10551       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
10552       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
10553     }
10554
10555     // Issue new vector shifts for the smaller types
10556     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10557     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10558
10559     // Concatenate the result back
10560     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10561   }
10562
10563   return SDValue();
10564 }
10565
10566 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10567   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10568   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10569   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10570   // has only one use.
10571   SDNode *N = Op.getNode();
10572   SDValue LHS = N->getOperand(0);
10573   SDValue RHS = N->getOperand(1);
10574   unsigned BaseOp = 0;
10575   unsigned Cond = 0;
10576   DebugLoc DL = Op.getDebugLoc();
10577   switch (Op.getOpcode()) {
10578   default: llvm_unreachable("Unknown ovf instruction!");
10579   case ISD::SADDO:
10580     // A subtract of one will be selected as a INC. Note that INC doesn't
10581     // set CF, so we can't do this for UADDO.
10582     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10583       if (C->isOne()) {
10584         BaseOp = X86ISD::INC;
10585         Cond = X86::COND_O;
10586         break;
10587       }
10588     BaseOp = X86ISD::ADD;
10589     Cond = X86::COND_O;
10590     break;
10591   case ISD::UADDO:
10592     BaseOp = X86ISD::ADD;
10593     Cond = X86::COND_B;
10594     break;
10595   case ISD::SSUBO:
10596     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10597     // set CF, so we can't do this for USUBO.
10598     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10599       if (C->isOne()) {
10600         BaseOp = X86ISD::DEC;
10601         Cond = X86::COND_O;
10602         break;
10603       }
10604     BaseOp = X86ISD::SUB;
10605     Cond = X86::COND_O;
10606     break;
10607   case ISD::USUBO:
10608     BaseOp = X86ISD::SUB;
10609     Cond = X86::COND_B;
10610     break;
10611   case ISD::SMULO:
10612     BaseOp = X86ISD::SMUL;
10613     Cond = X86::COND_O;
10614     break;
10615   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10616     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10617                                  MVT::i32);
10618     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10619
10620     SDValue SetCC =
10621       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10622                   DAG.getConstant(X86::COND_O, MVT::i32),
10623                   SDValue(Sum.getNode(), 2));
10624
10625     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10626   }
10627   }
10628
10629   // Also sets EFLAGS.
10630   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10631   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10632
10633   SDValue SetCC =
10634     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10635                 DAG.getConstant(Cond, MVT::i32),
10636                 SDValue(Sum.getNode(), 1));
10637
10638   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10639 }
10640
10641 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10642                                                   SelectionDAG &DAG) const {
10643   DebugLoc dl = Op.getDebugLoc();
10644   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10645   EVT VT = Op.getValueType();
10646
10647   if (!Subtarget->hasSSE2() || !VT.isVector())
10648     return SDValue();
10649
10650   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10651                       ExtraVT.getScalarType().getSizeInBits();
10652   SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10653
10654   switch (VT.getSimpleVT().SimpleTy) {
10655     default: return SDValue();
10656     case MVT::v8i32:
10657     case MVT::v16i16:
10658       if (!Subtarget->hasAVX())
10659         return SDValue();
10660       if (!Subtarget->hasAVX2()) {
10661         // needs to be split
10662         unsigned NumElems = VT.getVectorNumElements();
10663
10664         // Extract the LHS vectors
10665         SDValue LHS = Op.getOperand(0);
10666         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
10667         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
10668
10669         MVT EltVT = VT.getVectorElementType().getSimpleVT();
10670         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10671
10672         EVT ExtraEltVT = ExtraVT.getVectorElementType();
10673         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
10674         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10675                                    ExtraNumElems/2);
10676         SDValue Extra = DAG.getValueType(ExtraVT);
10677
10678         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10679         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10680
10681         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10682       }
10683       // fall through
10684     case MVT::v4i32:
10685     case MVT::v8i16: {
10686       SDValue Tmp1 = getTargetVShiftNode(X86ISD::VSHLI, dl, VT,
10687                                          Op.getOperand(0), ShAmt, DAG);
10688       return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, Tmp1, ShAmt, DAG);
10689     }
10690   }
10691 }
10692
10693
10694 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10695   DebugLoc dl = Op.getDebugLoc();
10696
10697   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10698   // There isn't any reason to disable it if the target processor supports it.
10699   if (!Subtarget->hasSSE2() && !Subtarget->is64Bit()) {
10700     SDValue Chain = Op.getOperand(0);
10701     SDValue Zero = DAG.getConstant(0, MVT::i32);
10702     SDValue Ops[] = {
10703       DAG.getRegister(X86::ESP, MVT::i32), // Base
10704       DAG.getTargetConstant(1, MVT::i8),   // Scale
10705       DAG.getRegister(0, MVT::i32),        // Index
10706       DAG.getTargetConstant(0, MVT::i32),  // Disp
10707       DAG.getRegister(0, MVT::i32),        // Segment.
10708       Zero,
10709       Chain
10710     };
10711     SDNode *Res =
10712       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10713                           array_lengthof(Ops));
10714     return SDValue(Res, 0);
10715   }
10716
10717   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10718   if (!isDev)
10719     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10720
10721   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10722   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10723   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10724   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10725
10726   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10727   if (!Op1 && !Op2 && !Op3 && Op4)
10728     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10729
10730   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10731   if (Op1 && !Op2 && !Op3 && !Op4)
10732     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10733
10734   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10735   //           (MFENCE)>;
10736   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10737 }
10738
10739 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10740                                              SelectionDAG &DAG) const {
10741   DebugLoc dl = Op.getDebugLoc();
10742   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10743     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10744   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10745     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10746
10747   // The only fence that needs an instruction is a sequentially-consistent
10748   // cross-thread fence.
10749   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10750     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10751     // no-sse2). There isn't any reason to disable it if the target processor
10752     // supports it.
10753     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
10754       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10755
10756     SDValue Chain = Op.getOperand(0);
10757     SDValue Zero = DAG.getConstant(0, MVT::i32);
10758     SDValue Ops[] = {
10759       DAG.getRegister(X86::ESP, MVT::i32), // Base
10760       DAG.getTargetConstant(1, MVT::i8),   // Scale
10761       DAG.getRegister(0, MVT::i32),        // Index
10762       DAG.getTargetConstant(0, MVT::i32),  // Disp
10763       DAG.getRegister(0, MVT::i32),        // Segment.
10764       Zero,
10765       Chain
10766     };
10767     SDNode *Res =
10768       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10769                          array_lengthof(Ops));
10770     return SDValue(Res, 0);
10771   }
10772
10773   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10774   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10775 }
10776
10777
10778 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10779   EVT T = Op.getValueType();
10780   DebugLoc DL = Op.getDebugLoc();
10781   unsigned Reg = 0;
10782   unsigned size = 0;
10783   switch(T.getSimpleVT().SimpleTy) {
10784   default: llvm_unreachable("Invalid value type!");
10785   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10786   case MVT::i16: Reg = X86::AX;  size = 2; break;
10787   case MVT::i32: Reg = X86::EAX; size = 4; break;
10788   case MVT::i64:
10789     assert(Subtarget->is64Bit() && "Node not type legal!");
10790     Reg = X86::RAX; size = 8;
10791     break;
10792   }
10793   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10794                                     Op.getOperand(2), SDValue());
10795   SDValue Ops[] = { cpIn.getValue(0),
10796                     Op.getOperand(1),
10797                     Op.getOperand(3),
10798                     DAG.getTargetConstant(size, MVT::i8),
10799                     cpIn.getValue(1) };
10800   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10801   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10802   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10803                                            Ops, 5, T, MMO);
10804   SDValue cpOut =
10805     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10806   return cpOut;
10807 }
10808
10809 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10810                                                  SelectionDAG &DAG) const {
10811   assert(Subtarget->is64Bit() && "Result not type legalized?");
10812   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10813   SDValue TheChain = Op.getOperand(0);
10814   DebugLoc dl = Op.getDebugLoc();
10815   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10816   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10817   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10818                                    rax.getValue(2));
10819   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10820                             DAG.getConstant(32, MVT::i8));
10821   SDValue Ops[] = {
10822     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10823     rdx.getValue(1)
10824   };
10825   return DAG.getMergeValues(Ops, 2, dl);
10826 }
10827
10828 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10829                                             SelectionDAG &DAG) const {
10830   EVT SrcVT = Op.getOperand(0).getValueType();
10831   EVT DstVT = Op.getValueType();
10832   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
10833          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10834   assert((DstVT == MVT::i64 ||
10835           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10836          "Unexpected custom BITCAST");
10837   // i64 <=> MMX conversions are Legal.
10838   if (SrcVT==MVT::i64 && DstVT.isVector())
10839     return Op;
10840   if (DstVT==MVT::i64 && SrcVT.isVector())
10841     return Op;
10842   // MMX <=> MMX conversions are Legal.
10843   if (SrcVT.isVector() && DstVT.isVector())
10844     return Op;
10845   // All other conversions need to be expanded.
10846   return SDValue();
10847 }
10848
10849 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10850   SDNode *Node = Op.getNode();
10851   DebugLoc dl = Node->getDebugLoc();
10852   EVT T = Node->getValueType(0);
10853   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10854                               DAG.getConstant(0, T), Node->getOperand(2));
10855   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10856                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10857                        Node->getOperand(0),
10858                        Node->getOperand(1), negOp,
10859                        cast<AtomicSDNode>(Node)->getSrcValue(),
10860                        cast<AtomicSDNode>(Node)->getAlignment(),
10861                        cast<AtomicSDNode>(Node)->getOrdering(),
10862                        cast<AtomicSDNode>(Node)->getSynchScope());
10863 }
10864
10865 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10866   SDNode *Node = Op.getNode();
10867   DebugLoc dl = Node->getDebugLoc();
10868   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10869
10870   // Convert seq_cst store -> xchg
10871   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10872   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10873   //        (The only way to get a 16-byte store is cmpxchg16b)
10874   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10875   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10876       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10877     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10878                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10879                                  Node->getOperand(0),
10880                                  Node->getOperand(1), Node->getOperand(2),
10881                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10882                                  cast<AtomicSDNode>(Node)->getOrdering(),
10883                                  cast<AtomicSDNode>(Node)->getSynchScope());
10884     return Swap.getValue(1);
10885   }
10886   // Other atomic stores have a simple pattern.
10887   return Op;
10888 }
10889
10890 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10891   EVT VT = Op.getNode()->getValueType(0);
10892
10893   // Let legalize expand this if it isn't a legal type yet.
10894   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10895     return SDValue();
10896
10897   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10898
10899   unsigned Opc;
10900   bool ExtraOp = false;
10901   switch (Op.getOpcode()) {
10902   default: llvm_unreachable("Invalid code");
10903   case ISD::ADDC: Opc = X86ISD::ADD; break;
10904   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10905   case ISD::SUBC: Opc = X86ISD::SUB; break;
10906   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10907   }
10908
10909   if (!ExtraOp)
10910     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10911                        Op.getOperand(1));
10912   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10913                      Op.getOperand(1), Op.getOperand(2));
10914 }
10915
10916 /// LowerOperation - Provide custom lowering hooks for some operations.
10917 ///
10918 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10919   switch (Op.getOpcode()) {
10920   default: llvm_unreachable("Should not custom lower this!");
10921   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10922   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10923   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10924   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10925   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10926   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10927   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10928   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10929   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10930   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10931   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10932   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10933   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10934   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10935   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10936   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10937   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10938   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10939   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10940   case ISD::SHL_PARTS:
10941   case ISD::SRA_PARTS:
10942   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10943   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10944   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10945   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10946   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10947   case ISD::FABS:               return LowerFABS(Op, DAG);
10948   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10949   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10950   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10951   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10952   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10953   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10954   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10955   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10956   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10957   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10958   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10959   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10960   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10961   case ISD::FRAME_TO_ARGS_OFFSET:
10962                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10963   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10964   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10965   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10966   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10967   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10968   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10969   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10970   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10971   case ISD::MUL:                return LowerMUL(Op, DAG);
10972   case ISD::SRA:
10973   case ISD::SRL:
10974   case ISD::SHL:                return LowerShift(Op, DAG);
10975   case ISD::SADDO:
10976   case ISD::UADDO:
10977   case ISD::SSUBO:
10978   case ISD::USUBO:
10979   case ISD::SMULO:
10980   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10981   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10982   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10983   case ISD::ADDC:
10984   case ISD::ADDE:
10985   case ISD::SUBC:
10986   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10987   case ISD::ADD:                return LowerADD(Op, DAG);
10988   case ISD::SUB:                return LowerSUB(Op, DAG);
10989   }
10990 }
10991
10992 static void ReplaceATOMIC_LOAD(SDNode *Node,
10993                                   SmallVectorImpl<SDValue> &Results,
10994                                   SelectionDAG &DAG) {
10995   DebugLoc dl = Node->getDebugLoc();
10996   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10997
10998   // Convert wide load -> cmpxchg8b/cmpxchg16b
10999   // FIXME: On 32-bit, load -> fild or movq would be more efficient
11000   //        (The only way to get a 16-byte load is cmpxchg16b)
11001   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
11002   SDValue Zero = DAG.getConstant(0, VT);
11003   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
11004                                Node->getOperand(0),
11005                                Node->getOperand(1), Zero, Zero,
11006                                cast<AtomicSDNode>(Node)->getMemOperand(),
11007                                cast<AtomicSDNode>(Node)->getOrdering(),
11008                                cast<AtomicSDNode>(Node)->getSynchScope());
11009   Results.push_back(Swap.getValue(0));
11010   Results.push_back(Swap.getValue(1));
11011 }
11012
11013 void X86TargetLowering::
11014 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
11015                         SelectionDAG &DAG, unsigned NewOp) const {
11016   DebugLoc dl = Node->getDebugLoc();
11017   assert (Node->getValueType(0) == MVT::i64 &&
11018           "Only know how to expand i64 atomics");
11019
11020   SDValue Chain = Node->getOperand(0);
11021   SDValue In1 = Node->getOperand(1);
11022   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
11023                              Node->getOperand(2), DAG.getIntPtrConstant(0));
11024   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
11025                              Node->getOperand(2), DAG.getIntPtrConstant(1));
11026   SDValue Ops[] = { Chain, In1, In2L, In2H };
11027   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
11028   SDValue Result =
11029     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
11030                             cast<MemSDNode>(Node)->getMemOperand());
11031   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
11032   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
11033   Results.push_back(Result.getValue(2));
11034 }
11035
11036 /// ReplaceNodeResults - Replace a node with an illegal result type
11037 /// with a new node built out of custom code.
11038 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
11039                                            SmallVectorImpl<SDValue>&Results,
11040                                            SelectionDAG &DAG) const {
11041   DebugLoc dl = N->getDebugLoc();
11042   switch (N->getOpcode()) {
11043   default:
11044     llvm_unreachable("Do not know how to custom type legalize this operation!");
11045   case ISD::SIGN_EXTEND_INREG:
11046   case ISD::ADDC:
11047   case ISD::ADDE:
11048   case ISD::SUBC:
11049   case ISD::SUBE:
11050     // We don't want to expand or promote these.
11051     return;
11052   case ISD::FP_TO_SINT:
11053   case ISD::FP_TO_UINT: {
11054     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
11055
11056     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
11057       return;
11058
11059     std::pair<SDValue,SDValue> Vals =
11060         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
11061     SDValue FIST = Vals.first, StackSlot = Vals.second;
11062     if (FIST.getNode() != 0) {
11063       EVT VT = N->getValueType(0);
11064       // Return a load from the stack slot.
11065       if (StackSlot.getNode() != 0)
11066         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
11067                                       MachinePointerInfo(),
11068                                       false, false, false, 0));
11069       else
11070         Results.push_back(FIST);
11071     }
11072     return;
11073   }
11074   case ISD::READCYCLECOUNTER: {
11075     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11076     SDValue TheChain = N->getOperand(0);
11077     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
11078     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
11079                                      rd.getValue(1));
11080     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
11081                                      eax.getValue(2));
11082     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
11083     SDValue Ops[] = { eax, edx };
11084     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
11085     Results.push_back(edx.getValue(1));
11086     return;
11087   }
11088   case ISD::ATOMIC_CMP_SWAP: {
11089     EVT T = N->getValueType(0);
11090     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
11091     bool Regs64bit = T == MVT::i128;
11092     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
11093     SDValue cpInL, cpInH;
11094     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
11095                         DAG.getConstant(0, HalfT));
11096     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
11097                         DAG.getConstant(1, HalfT));
11098     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
11099                              Regs64bit ? X86::RAX : X86::EAX,
11100                              cpInL, SDValue());
11101     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
11102                              Regs64bit ? X86::RDX : X86::EDX,
11103                              cpInH, cpInL.getValue(1));
11104     SDValue swapInL, swapInH;
11105     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
11106                           DAG.getConstant(0, HalfT));
11107     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
11108                           DAG.getConstant(1, HalfT));
11109     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
11110                                Regs64bit ? X86::RBX : X86::EBX,
11111                                swapInL, cpInH.getValue(1));
11112     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
11113                                Regs64bit ? X86::RCX : X86::ECX, 
11114                                swapInH, swapInL.getValue(1));
11115     SDValue Ops[] = { swapInH.getValue(0),
11116                       N->getOperand(1),
11117                       swapInH.getValue(1) };
11118     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
11119     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
11120     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
11121                                   X86ISD::LCMPXCHG8_DAG;
11122     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
11123                                              Ops, 3, T, MMO);
11124     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
11125                                         Regs64bit ? X86::RAX : X86::EAX,
11126                                         HalfT, Result.getValue(1));
11127     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
11128                                         Regs64bit ? X86::RDX : X86::EDX,
11129                                         HalfT, cpOutL.getValue(2));
11130     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
11131     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
11132     Results.push_back(cpOutH.getValue(1));
11133     return;
11134   }
11135   case ISD::ATOMIC_LOAD_ADD:
11136     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
11137     return;
11138   case ISD::ATOMIC_LOAD_AND:
11139     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
11140     return;
11141   case ISD::ATOMIC_LOAD_NAND:
11142     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
11143     return;
11144   case ISD::ATOMIC_LOAD_OR:
11145     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
11146     return;
11147   case ISD::ATOMIC_LOAD_SUB:
11148     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
11149     return;
11150   case ISD::ATOMIC_LOAD_XOR:
11151     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
11152     return;
11153   case ISD::ATOMIC_SWAP:
11154     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
11155     return;
11156   case ISD::ATOMIC_LOAD:
11157     ReplaceATOMIC_LOAD(N, Results, DAG);
11158   }
11159 }
11160
11161 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
11162   switch (Opcode) {
11163   default: return NULL;
11164   case X86ISD::BSF:                return "X86ISD::BSF";
11165   case X86ISD::BSR:                return "X86ISD::BSR";
11166   case X86ISD::SHLD:               return "X86ISD::SHLD";
11167   case X86ISD::SHRD:               return "X86ISD::SHRD";
11168   case X86ISD::FAND:               return "X86ISD::FAND";
11169   case X86ISD::FOR:                return "X86ISD::FOR";
11170   case X86ISD::FXOR:               return "X86ISD::FXOR";
11171   case X86ISD::FSRL:               return "X86ISD::FSRL";
11172   case X86ISD::FILD:               return "X86ISD::FILD";
11173   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
11174   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
11175   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
11176   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
11177   case X86ISD::FLD:                return "X86ISD::FLD";
11178   case X86ISD::FST:                return "X86ISD::FST";
11179   case X86ISD::CALL:               return "X86ISD::CALL";
11180   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
11181   case X86ISD::BT:                 return "X86ISD::BT";
11182   case X86ISD::CMP:                return "X86ISD::CMP";
11183   case X86ISD::COMI:               return "X86ISD::COMI";
11184   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
11185   case X86ISD::SETCC:              return "X86ISD::SETCC";
11186   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
11187   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
11188   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
11189   case X86ISD::CMOV:               return "X86ISD::CMOV";
11190   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
11191   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
11192   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
11193   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
11194   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
11195   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
11196   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
11197   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
11198   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
11199   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
11200   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
11201   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
11202   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
11203   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
11204   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
11205   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
11206   case X86ISD::BLENDPW:            return "X86ISD::BLENDPW";
11207   case X86ISD::BLENDPS:            return "X86ISD::BLENDPS";
11208   case X86ISD::BLENDPD:            return "X86ISD::BLENDPD";
11209   case X86ISD::HADD:               return "X86ISD::HADD";
11210   case X86ISD::HSUB:               return "X86ISD::HSUB";
11211   case X86ISD::FHADD:              return "X86ISD::FHADD";
11212   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
11213   case X86ISD::FMAX:               return "X86ISD::FMAX";
11214   case X86ISD::FMIN:               return "X86ISD::FMIN";
11215   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
11216   case X86ISD::FRCP:               return "X86ISD::FRCP";
11217   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
11218   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
11219   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
11220   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
11221   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
11222   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
11223   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
11224   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
11225   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
11226   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
11227   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
11228   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
11229   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
11230   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
11231   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
11232   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
11233   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
11234   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
11235   case X86ISD::VSHL:               return "X86ISD::VSHL";
11236   case X86ISD::VSRL:               return "X86ISD::VSRL";
11237   case X86ISD::VSRA:               return "X86ISD::VSRA";
11238   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
11239   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
11240   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
11241   case X86ISD::CMPP:               return "X86ISD::CMPP";
11242   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
11243   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
11244   case X86ISD::ADD:                return "X86ISD::ADD";
11245   case X86ISD::SUB:                return "X86ISD::SUB";
11246   case X86ISD::ADC:                return "X86ISD::ADC";
11247   case X86ISD::SBB:                return "X86ISD::SBB";
11248   case X86ISD::SMUL:               return "X86ISD::SMUL";
11249   case X86ISD::UMUL:               return "X86ISD::UMUL";
11250   case X86ISD::INC:                return "X86ISD::INC";
11251   case X86ISD::DEC:                return "X86ISD::DEC";
11252   case X86ISD::OR:                 return "X86ISD::OR";
11253   case X86ISD::XOR:                return "X86ISD::XOR";
11254   case X86ISD::AND:                return "X86ISD::AND";
11255   case X86ISD::ANDN:               return "X86ISD::ANDN";
11256   case X86ISD::BLSI:               return "X86ISD::BLSI";
11257   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
11258   case X86ISD::BLSR:               return "X86ISD::BLSR";
11259   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
11260   case X86ISD::PTEST:              return "X86ISD::PTEST";
11261   case X86ISD::TESTP:              return "X86ISD::TESTP";
11262   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
11263   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
11264   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
11265   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
11266   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
11267   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
11268   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
11269   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
11270   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
11271   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
11272   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11273   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11274   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11275   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11276   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11277   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11278   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11279   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11280   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11281   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11282   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
11283   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
11284   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
11285   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11286   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11287   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11288   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11289   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11290   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
11291   case X86ISD::SAHF:               return "X86ISD::SAHF";
11292   }
11293 }
11294
11295 // isLegalAddressingMode - Return true if the addressing mode represented
11296 // by AM is legal for this target, for a load/store of the specified type.
11297 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11298                                               Type *Ty) const {
11299   // X86 supports extremely general addressing modes.
11300   CodeModel::Model M = getTargetMachine().getCodeModel();
11301   Reloc::Model R = getTargetMachine().getRelocationModel();
11302
11303   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11304   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11305     return false;
11306
11307   if (AM.BaseGV) {
11308     unsigned GVFlags =
11309       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11310
11311     // If a reference to this global requires an extra load, we can't fold it.
11312     if (isGlobalStubReference(GVFlags))
11313       return false;
11314
11315     // If BaseGV requires a register for the PIC base, we cannot also have a
11316     // BaseReg specified.
11317     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11318       return false;
11319
11320     // If lower 4G is not available, then we must use rip-relative addressing.
11321     if ((M != CodeModel::Small || R != Reloc::Static) &&
11322         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11323       return false;
11324   }
11325
11326   switch (AM.Scale) {
11327   case 0:
11328   case 1:
11329   case 2:
11330   case 4:
11331   case 8:
11332     // These scales always work.
11333     break;
11334   case 3:
11335   case 5:
11336   case 9:
11337     // These scales are formed with basereg+scalereg.  Only accept if there is
11338     // no basereg yet.
11339     if (AM.HasBaseReg)
11340       return false;
11341     break;
11342   default:  // Other stuff never works.
11343     return false;
11344   }
11345
11346   return true;
11347 }
11348
11349
11350 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11351   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11352     return false;
11353   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11354   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11355   if (NumBits1 <= NumBits2)
11356     return false;
11357   return true;
11358 }
11359
11360 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11361   if (!VT1.isInteger() || !VT2.isInteger())
11362     return false;
11363   unsigned NumBits1 = VT1.getSizeInBits();
11364   unsigned NumBits2 = VT2.getSizeInBits();
11365   if (NumBits1 <= NumBits2)
11366     return false;
11367   return true;
11368 }
11369
11370 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11371   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11372   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11373 }
11374
11375 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11376   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11377   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11378 }
11379
11380 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11381   // i16 instructions are longer (0x66 prefix) and potentially slower.
11382   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11383 }
11384
11385 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11386 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11387 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11388 /// are assumed to be legal.
11389 bool
11390 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11391                                       EVT VT) const {
11392   // Very little shuffling can be done for 64-bit vectors right now.
11393   if (VT.getSizeInBits() == 64)
11394     return false;
11395
11396   // FIXME: pshufb, blends, shifts.
11397   return (VT.getVectorNumElements() == 2 ||
11398           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11399           isMOVLMask(M, VT) ||
11400           isSHUFPMask(M, VT, Subtarget->hasAVX()) ||
11401           isPSHUFDMask(M, VT) ||
11402           isPSHUFHWMask(M, VT, Subtarget->hasAVX2()) ||
11403           isPSHUFLWMask(M, VT, Subtarget->hasAVX2()) ||
11404           isPALIGNRMask(M, VT, Subtarget) ||
11405           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11406           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11407           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11408           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11409 }
11410
11411 bool
11412 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11413                                           EVT VT) const {
11414   unsigned NumElts = VT.getVectorNumElements();
11415   // FIXME: This collection of masks seems suspect.
11416   if (NumElts == 2)
11417     return true;
11418   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11419     return (isMOVLMask(Mask, VT)  ||
11420             isCommutedMOVLMask(Mask, VT, true) ||
11421             isSHUFPMask(Mask, VT, Subtarget->hasAVX()) ||
11422             isSHUFPMask(Mask, VT, Subtarget->hasAVX(), /* Commuted */ true));
11423   }
11424   return false;
11425 }
11426
11427 //===----------------------------------------------------------------------===//
11428 //                           X86 Scheduler Hooks
11429 //===----------------------------------------------------------------------===//
11430
11431 // private utility function
11432 MachineBasicBlock *
11433 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11434                                                        MachineBasicBlock *MBB,
11435                                                        unsigned regOpc,
11436                                                        unsigned immOpc,
11437                                                        unsigned LoadOpc,
11438                                                        unsigned CXchgOpc,
11439                                                        unsigned notOpc,
11440                                                        unsigned EAXreg,
11441                                                  const TargetRegisterClass *RC,
11442                                                        bool Invert) const {
11443   // For the atomic bitwise operator, we generate
11444   //   thisMBB:
11445   //   newMBB:
11446   //     ld  t1 = [bitinstr.addr]
11447   //     op  t2 = t1, [bitinstr.val]
11448   //     not t3 = t2  (if Invert)
11449   //     mov EAX = t1
11450   //     lcs dest = [bitinstr.addr], t3  [EAX is implicit]
11451   //     bz  newMBB
11452   //     fallthrough -->nextMBB
11453   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11454   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11455   MachineFunction::iterator MBBIter = MBB;
11456   ++MBBIter;
11457
11458   /// First build the CFG
11459   MachineFunction *F = MBB->getParent();
11460   MachineBasicBlock *thisMBB = MBB;
11461   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11462   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11463   F->insert(MBBIter, newMBB);
11464   F->insert(MBBIter, nextMBB);
11465
11466   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11467   nextMBB->splice(nextMBB->begin(), thisMBB,
11468                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11469                   thisMBB->end());
11470   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11471
11472   // Update thisMBB to fall through to newMBB
11473   thisMBB->addSuccessor(newMBB);
11474
11475   // newMBB jumps to itself and fall through to nextMBB
11476   newMBB->addSuccessor(nextMBB);
11477   newMBB->addSuccessor(newMBB);
11478
11479   // Insert instructions into newMBB based on incoming instruction
11480   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11481          "unexpected number of operands");
11482   DebugLoc dl = bInstr->getDebugLoc();
11483   MachineOperand& destOper = bInstr->getOperand(0);
11484   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11485   int numArgs = bInstr->getNumOperands() - 1;
11486   for (int i=0; i < numArgs; ++i)
11487     argOpers[i] = &bInstr->getOperand(i+1);
11488
11489   // x86 address has 4 operands: base, index, scale, and displacement
11490   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11491   int valArgIndx = lastAddrIndx + 1;
11492
11493   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11494   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11495   for (int i=0; i <= lastAddrIndx; ++i)
11496     (*MIB).addOperand(*argOpers[i]);
11497
11498   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11499   assert((argOpers[valArgIndx]->isReg() ||
11500           argOpers[valArgIndx]->isImm()) &&
11501          "invalid operand");
11502   if (argOpers[valArgIndx]->isReg())
11503     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11504   else
11505     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11506   MIB.addReg(t1);
11507   (*MIB).addOperand(*argOpers[valArgIndx]);
11508
11509   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11510   if (Invert) {
11511     MIB = BuildMI(newMBB, dl, TII->get(notOpc), t3).addReg(t2);
11512   }
11513   else
11514     t3 = t2;
11515
11516   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11517   MIB.addReg(t1);
11518
11519   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11520   for (int i=0; i <= lastAddrIndx; ++i)
11521     (*MIB).addOperand(*argOpers[i]);
11522   MIB.addReg(t3);
11523   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11524   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11525                     bInstr->memoperands_end());
11526
11527   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11528   MIB.addReg(EAXreg);
11529
11530   // insert branch
11531   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11532
11533   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11534   return nextMBB;
11535 }
11536
11537 // private utility function:  64 bit atomics on 32 bit host.
11538 MachineBasicBlock *
11539 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11540                                                        MachineBasicBlock *MBB,
11541                                                        unsigned regOpcL,
11542                                                        unsigned regOpcH,
11543                                                        unsigned immOpcL,
11544                                                        unsigned immOpcH,
11545                                                        bool Invert) const {
11546   // For the atomic bitwise operator, we generate
11547   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11548   //     ld t1,t2 = [bitinstr.addr]
11549   //   newMBB:
11550   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11551   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11552   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11553   //     neg t7, t8 < t5, t6  (if Invert)
11554   //     mov ECX, EBX <- t5, t6
11555   //     mov EAX, EDX <- t1, t2
11556   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11557   //     mov t3, t4 <- EAX, EDX
11558   //     bz  newMBB
11559   //     result in out1, out2
11560   //     fallthrough -->nextMBB
11561
11562   const TargetRegisterClass *RC = &X86::GR32RegClass;
11563   const unsigned LoadOpc = X86::MOV32rm;
11564   const unsigned NotOpc = X86::NOT32r;
11565   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11566   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11567   MachineFunction::iterator MBBIter = MBB;
11568   ++MBBIter;
11569
11570   /// First build the CFG
11571   MachineFunction *F = MBB->getParent();
11572   MachineBasicBlock *thisMBB = MBB;
11573   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11574   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11575   F->insert(MBBIter, newMBB);
11576   F->insert(MBBIter, nextMBB);
11577
11578   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11579   nextMBB->splice(nextMBB->begin(), thisMBB,
11580                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11581                   thisMBB->end());
11582   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11583
11584   // Update thisMBB to fall through to newMBB
11585   thisMBB->addSuccessor(newMBB);
11586
11587   // newMBB jumps to itself and fall through to nextMBB
11588   newMBB->addSuccessor(nextMBB);
11589   newMBB->addSuccessor(newMBB);
11590
11591   DebugLoc dl = bInstr->getDebugLoc();
11592   // Insert instructions into newMBB based on incoming instruction
11593   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11594   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11595          "unexpected number of operands");
11596   MachineOperand& dest1Oper = bInstr->getOperand(0);
11597   MachineOperand& dest2Oper = bInstr->getOperand(1);
11598   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11599   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11600     argOpers[i] = &bInstr->getOperand(i+2);
11601
11602     // We use some of the operands multiple times, so conservatively just
11603     // clear any kill flags that might be present.
11604     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11605       argOpers[i]->setIsKill(false);
11606   }
11607
11608   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11609   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11610
11611   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11612   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11613   for (int i=0; i <= lastAddrIndx; ++i)
11614     (*MIB).addOperand(*argOpers[i]);
11615   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11616   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11617   // add 4 to displacement.
11618   for (int i=0; i <= lastAddrIndx-2; ++i)
11619     (*MIB).addOperand(*argOpers[i]);
11620   MachineOperand newOp3 = *(argOpers[3]);
11621   if (newOp3.isImm())
11622     newOp3.setImm(newOp3.getImm()+4);
11623   else
11624     newOp3.setOffset(newOp3.getOffset()+4);
11625   (*MIB).addOperand(newOp3);
11626   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11627
11628   // t3/4 are defined later, at the bottom of the loop
11629   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11630   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11631   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11632     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11633   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11634     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11635
11636   // The subsequent operations should be using the destination registers of
11637   // the PHI instructions.
11638   t1 = dest1Oper.getReg();
11639   t2 = dest2Oper.getReg();
11640
11641   int valArgIndx = lastAddrIndx + 1;
11642   assert((argOpers[valArgIndx]->isReg() ||
11643           argOpers[valArgIndx]->isImm()) &&
11644          "invalid operand");
11645   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11646   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11647   if (argOpers[valArgIndx]->isReg())
11648     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11649   else
11650     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11651   if (regOpcL != X86::MOV32rr)
11652     MIB.addReg(t1);
11653   (*MIB).addOperand(*argOpers[valArgIndx]);
11654   assert(argOpers[valArgIndx + 1]->isReg() ==
11655          argOpers[valArgIndx]->isReg());
11656   assert(argOpers[valArgIndx + 1]->isImm() ==
11657          argOpers[valArgIndx]->isImm());
11658   if (argOpers[valArgIndx + 1]->isReg())
11659     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11660   else
11661     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11662   if (regOpcH != X86::MOV32rr)
11663     MIB.addReg(t2);
11664   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11665
11666   unsigned t7, t8;
11667   if (Invert) {
11668     t7 = F->getRegInfo().createVirtualRegister(RC);
11669     t8 = F->getRegInfo().createVirtualRegister(RC);
11670     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t7).addReg(t5);
11671     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t8).addReg(t6);
11672   } else {
11673     t7 = t5;
11674     t8 = t6;
11675   }
11676
11677   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11678   MIB.addReg(t1);
11679   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11680   MIB.addReg(t2);
11681
11682   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11683   MIB.addReg(t7);
11684   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11685   MIB.addReg(t8);
11686
11687   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11688   for (int i=0; i <= lastAddrIndx; ++i)
11689     (*MIB).addOperand(*argOpers[i]);
11690
11691   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11692   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11693                     bInstr->memoperands_end());
11694
11695   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11696   MIB.addReg(X86::EAX);
11697   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11698   MIB.addReg(X86::EDX);
11699
11700   // insert branch
11701   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11702
11703   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11704   return nextMBB;
11705 }
11706
11707 // private utility function
11708 MachineBasicBlock *
11709 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11710                                                       MachineBasicBlock *MBB,
11711                                                       unsigned cmovOpc) const {
11712   // For the atomic min/max operator, we generate
11713   //   thisMBB:
11714   //   newMBB:
11715   //     ld t1 = [min/max.addr]
11716   //     mov t2 = [min/max.val]
11717   //     cmp  t1, t2
11718   //     cmov[cond] t2 = t1
11719   //     mov EAX = t1
11720   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11721   //     bz   newMBB
11722   //     fallthrough -->nextMBB
11723   //
11724   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11725   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11726   MachineFunction::iterator MBBIter = MBB;
11727   ++MBBIter;
11728
11729   /// First build the CFG
11730   MachineFunction *F = MBB->getParent();
11731   MachineBasicBlock *thisMBB = MBB;
11732   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11733   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11734   F->insert(MBBIter, newMBB);
11735   F->insert(MBBIter, nextMBB);
11736
11737   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11738   nextMBB->splice(nextMBB->begin(), thisMBB,
11739                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11740                   thisMBB->end());
11741   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11742
11743   // Update thisMBB to fall through to newMBB
11744   thisMBB->addSuccessor(newMBB);
11745
11746   // newMBB jumps to newMBB and fall through to nextMBB
11747   newMBB->addSuccessor(nextMBB);
11748   newMBB->addSuccessor(newMBB);
11749
11750   DebugLoc dl = mInstr->getDebugLoc();
11751   // Insert instructions into newMBB based on incoming instruction
11752   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11753          "unexpected number of operands");
11754   MachineOperand& destOper = mInstr->getOperand(0);
11755   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11756   int numArgs = mInstr->getNumOperands() - 1;
11757   for (int i=0; i < numArgs; ++i)
11758     argOpers[i] = &mInstr->getOperand(i+1);
11759
11760   // x86 address has 4 operands: base, index, scale, and displacement
11761   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11762   int valArgIndx = lastAddrIndx + 1;
11763
11764   unsigned t1 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
11765   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11766   for (int i=0; i <= lastAddrIndx; ++i)
11767     (*MIB).addOperand(*argOpers[i]);
11768
11769   // We only support register and immediate values
11770   assert((argOpers[valArgIndx]->isReg() ||
11771           argOpers[valArgIndx]->isImm()) &&
11772          "invalid operand");
11773
11774   unsigned t2 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
11775   if (argOpers[valArgIndx]->isReg())
11776     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11777   else
11778     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11779   (*MIB).addOperand(*argOpers[valArgIndx]);
11780
11781   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11782   MIB.addReg(t1);
11783
11784   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11785   MIB.addReg(t1);
11786   MIB.addReg(t2);
11787
11788   // Generate movc
11789   unsigned t3 = F->getRegInfo().createVirtualRegister(&X86::GR32RegClass);
11790   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11791   MIB.addReg(t2);
11792   MIB.addReg(t1);
11793
11794   // Cmp and exchange if none has modified the memory location
11795   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11796   for (int i=0; i <= lastAddrIndx; ++i)
11797     (*MIB).addOperand(*argOpers[i]);
11798   MIB.addReg(t3);
11799   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11800   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11801                     mInstr->memoperands_end());
11802
11803   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11804   MIB.addReg(X86::EAX);
11805
11806   // insert branch
11807   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11808
11809   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11810   return nextMBB;
11811 }
11812
11813 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11814 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11815 // in the .td file.
11816 MachineBasicBlock *
11817 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11818                             unsigned numArgs, bool memArg) const {
11819   assert(Subtarget->hasSSE42() &&
11820          "Target must have SSE4.2 or AVX features enabled");
11821
11822   DebugLoc dl = MI->getDebugLoc();
11823   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11824   unsigned Opc;
11825   if (!Subtarget->hasAVX()) {
11826     if (memArg)
11827       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11828     else
11829       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11830   } else {
11831     if (memArg)
11832       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11833     else
11834       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11835   }
11836
11837   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11838   for (unsigned i = 0; i < numArgs; ++i) {
11839     MachineOperand &Op = MI->getOperand(i+1);
11840     if (!(Op.isReg() && Op.isImplicit()))
11841       MIB.addOperand(Op);
11842   }
11843   BuildMI(*BB, MI, dl,
11844     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11845              MI->getOperand(0).getReg())
11846     .addReg(X86::XMM0);
11847
11848   MI->eraseFromParent();
11849   return BB;
11850 }
11851
11852 MachineBasicBlock *
11853 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11854   DebugLoc dl = MI->getDebugLoc();
11855   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11856
11857   // Address into RAX/EAX, other two args into ECX, EDX.
11858   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11859   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11860   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11861   for (int i = 0; i < X86::AddrNumOperands; ++i)
11862     MIB.addOperand(MI->getOperand(i));
11863
11864   unsigned ValOps = X86::AddrNumOperands;
11865   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11866     .addReg(MI->getOperand(ValOps).getReg());
11867   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11868     .addReg(MI->getOperand(ValOps+1).getReg());
11869
11870   // The instruction doesn't actually take any operands though.
11871   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11872
11873   MI->eraseFromParent(); // The pseudo is gone now.
11874   return BB;
11875 }
11876
11877 MachineBasicBlock *
11878 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11879   DebugLoc dl = MI->getDebugLoc();
11880   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11881
11882   // First arg in ECX, the second in EAX.
11883   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11884     .addReg(MI->getOperand(0).getReg());
11885   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11886     .addReg(MI->getOperand(1).getReg());
11887
11888   // The instruction doesn't actually take any operands though.
11889   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11890
11891   MI->eraseFromParent(); // The pseudo is gone now.
11892   return BB;
11893 }
11894
11895 MachineBasicBlock *
11896 X86TargetLowering::EmitVAARG64WithCustomInserter(
11897                    MachineInstr *MI,
11898                    MachineBasicBlock *MBB) const {
11899   // Emit va_arg instruction on X86-64.
11900
11901   // Operands to this pseudo-instruction:
11902   // 0  ) Output        : destination address (reg)
11903   // 1-5) Input         : va_list address (addr, i64mem)
11904   // 6  ) ArgSize       : Size (in bytes) of vararg type
11905   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11906   // 8  ) Align         : Alignment of type
11907   // 9  ) EFLAGS (implicit-def)
11908
11909   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11910   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11911
11912   unsigned DestReg = MI->getOperand(0).getReg();
11913   MachineOperand &Base = MI->getOperand(1);
11914   MachineOperand &Scale = MI->getOperand(2);
11915   MachineOperand &Index = MI->getOperand(3);
11916   MachineOperand &Disp = MI->getOperand(4);
11917   MachineOperand &Segment = MI->getOperand(5);
11918   unsigned ArgSize = MI->getOperand(6).getImm();
11919   unsigned ArgMode = MI->getOperand(7).getImm();
11920   unsigned Align = MI->getOperand(8).getImm();
11921
11922   // Memory Reference
11923   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11924   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11925   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11926
11927   // Machine Information
11928   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11929   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11930   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11931   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11932   DebugLoc DL = MI->getDebugLoc();
11933
11934   // struct va_list {
11935   //   i32   gp_offset
11936   //   i32   fp_offset
11937   //   i64   overflow_area (address)
11938   //   i64   reg_save_area (address)
11939   // }
11940   // sizeof(va_list) = 24
11941   // alignment(va_list) = 8
11942
11943   unsigned TotalNumIntRegs = 6;
11944   unsigned TotalNumXMMRegs = 8;
11945   bool UseGPOffset = (ArgMode == 1);
11946   bool UseFPOffset = (ArgMode == 2);
11947   unsigned MaxOffset = TotalNumIntRegs * 8 +
11948                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11949
11950   /* Align ArgSize to a multiple of 8 */
11951   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11952   bool NeedsAlign = (Align > 8);
11953
11954   MachineBasicBlock *thisMBB = MBB;
11955   MachineBasicBlock *overflowMBB;
11956   MachineBasicBlock *offsetMBB;
11957   MachineBasicBlock *endMBB;
11958
11959   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11960   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11961   unsigned OffsetReg = 0;
11962
11963   if (!UseGPOffset && !UseFPOffset) {
11964     // If we only pull from the overflow region, we don't create a branch.
11965     // We don't need to alter control flow.
11966     OffsetDestReg = 0; // unused
11967     OverflowDestReg = DestReg;
11968
11969     offsetMBB = NULL;
11970     overflowMBB = thisMBB;
11971     endMBB = thisMBB;
11972   } else {
11973     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11974     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11975     // If not, pull from overflow_area. (branch to overflowMBB)
11976     //
11977     //       thisMBB
11978     //         |     .
11979     //         |        .
11980     //     offsetMBB   overflowMBB
11981     //         |        .
11982     //         |     .
11983     //        endMBB
11984
11985     // Registers for the PHI in endMBB
11986     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11987     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11988
11989     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11990     MachineFunction *MF = MBB->getParent();
11991     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11992     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11993     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11994
11995     MachineFunction::iterator MBBIter = MBB;
11996     ++MBBIter;
11997
11998     // Insert the new basic blocks
11999     MF->insert(MBBIter, offsetMBB);
12000     MF->insert(MBBIter, overflowMBB);
12001     MF->insert(MBBIter, endMBB);
12002
12003     // Transfer the remainder of MBB and its successor edges to endMBB.
12004     endMBB->splice(endMBB->begin(), thisMBB,
12005                     llvm::next(MachineBasicBlock::iterator(MI)),
12006                     thisMBB->end());
12007     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
12008
12009     // Make offsetMBB and overflowMBB successors of thisMBB
12010     thisMBB->addSuccessor(offsetMBB);
12011     thisMBB->addSuccessor(overflowMBB);
12012
12013     // endMBB is a successor of both offsetMBB and overflowMBB
12014     offsetMBB->addSuccessor(endMBB);
12015     overflowMBB->addSuccessor(endMBB);
12016
12017     // Load the offset value into a register
12018     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
12019     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
12020       .addOperand(Base)
12021       .addOperand(Scale)
12022       .addOperand(Index)
12023       .addDisp(Disp, UseFPOffset ? 4 : 0)
12024       .addOperand(Segment)
12025       .setMemRefs(MMOBegin, MMOEnd);
12026
12027     // Check if there is enough room left to pull this argument.
12028     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
12029       .addReg(OffsetReg)
12030       .addImm(MaxOffset + 8 - ArgSizeA8);
12031
12032     // Branch to "overflowMBB" if offset >= max
12033     // Fall through to "offsetMBB" otherwise
12034     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
12035       .addMBB(overflowMBB);
12036   }
12037
12038   // In offsetMBB, emit code to use the reg_save_area.
12039   if (offsetMBB) {
12040     assert(OffsetReg != 0);
12041
12042     // Read the reg_save_area address.
12043     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
12044     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
12045       .addOperand(Base)
12046       .addOperand(Scale)
12047       .addOperand(Index)
12048       .addDisp(Disp, 16)
12049       .addOperand(Segment)
12050       .setMemRefs(MMOBegin, MMOEnd);
12051
12052     // Zero-extend the offset
12053     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
12054       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
12055         .addImm(0)
12056         .addReg(OffsetReg)
12057         .addImm(X86::sub_32bit);
12058
12059     // Add the offset to the reg_save_area to get the final address.
12060     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
12061       .addReg(OffsetReg64)
12062       .addReg(RegSaveReg);
12063
12064     // Compute the offset for the next argument
12065     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
12066     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
12067       .addReg(OffsetReg)
12068       .addImm(UseFPOffset ? 16 : 8);
12069
12070     // Store it back into the va_list.
12071     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
12072       .addOperand(Base)
12073       .addOperand(Scale)
12074       .addOperand(Index)
12075       .addDisp(Disp, UseFPOffset ? 4 : 0)
12076       .addOperand(Segment)
12077       .addReg(NextOffsetReg)
12078       .setMemRefs(MMOBegin, MMOEnd);
12079
12080     // Jump to endMBB
12081     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
12082       .addMBB(endMBB);
12083   }
12084
12085   //
12086   // Emit code to use overflow area
12087   //
12088
12089   // Load the overflow_area address into a register.
12090   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
12091   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
12092     .addOperand(Base)
12093     .addOperand(Scale)
12094     .addOperand(Index)
12095     .addDisp(Disp, 8)
12096     .addOperand(Segment)
12097     .setMemRefs(MMOBegin, MMOEnd);
12098
12099   // If we need to align it, do so. Otherwise, just copy the address
12100   // to OverflowDestReg.
12101   if (NeedsAlign) {
12102     // Align the overflow address
12103     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
12104     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
12105
12106     // aligned_addr = (addr + (align-1)) & ~(align-1)
12107     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
12108       .addReg(OverflowAddrReg)
12109       .addImm(Align-1);
12110
12111     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
12112       .addReg(TmpReg)
12113       .addImm(~(uint64_t)(Align-1));
12114   } else {
12115     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
12116       .addReg(OverflowAddrReg);
12117   }
12118
12119   // Compute the next overflow address after this argument.
12120   // (the overflow address should be kept 8-byte aligned)
12121   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
12122   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
12123     .addReg(OverflowDestReg)
12124     .addImm(ArgSizeA8);
12125
12126   // Store the new overflow address.
12127   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
12128     .addOperand(Base)
12129     .addOperand(Scale)
12130     .addOperand(Index)
12131     .addDisp(Disp, 8)
12132     .addOperand(Segment)
12133     .addReg(NextAddrReg)
12134     .setMemRefs(MMOBegin, MMOEnd);
12135
12136   // If we branched, emit the PHI to the front of endMBB.
12137   if (offsetMBB) {
12138     BuildMI(*endMBB, endMBB->begin(), DL,
12139             TII->get(X86::PHI), DestReg)
12140       .addReg(OffsetDestReg).addMBB(offsetMBB)
12141       .addReg(OverflowDestReg).addMBB(overflowMBB);
12142   }
12143
12144   // Erase the pseudo instruction
12145   MI->eraseFromParent();
12146
12147   return endMBB;
12148 }
12149
12150 MachineBasicBlock *
12151 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
12152                                                  MachineInstr *MI,
12153                                                  MachineBasicBlock *MBB) const {
12154   // Emit code to save XMM registers to the stack. The ABI says that the
12155   // number of registers to save is given in %al, so it's theoretically
12156   // possible to do an indirect jump trick to avoid saving all of them,
12157   // however this code takes a simpler approach and just executes all
12158   // of the stores if %al is non-zero. It's less code, and it's probably
12159   // easier on the hardware branch predictor, and stores aren't all that
12160   // expensive anyway.
12161
12162   // Create the new basic blocks. One block contains all the XMM stores,
12163   // and one block is the final destination regardless of whether any
12164   // stores were performed.
12165   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
12166   MachineFunction *F = MBB->getParent();
12167   MachineFunction::iterator MBBIter = MBB;
12168   ++MBBIter;
12169   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
12170   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
12171   F->insert(MBBIter, XMMSaveMBB);
12172   F->insert(MBBIter, EndMBB);
12173
12174   // Transfer the remainder of MBB and its successor edges to EndMBB.
12175   EndMBB->splice(EndMBB->begin(), MBB,
12176                  llvm::next(MachineBasicBlock::iterator(MI)),
12177                  MBB->end());
12178   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
12179
12180   // The original block will now fall through to the XMM save block.
12181   MBB->addSuccessor(XMMSaveMBB);
12182   // The XMMSaveMBB will fall through to the end block.
12183   XMMSaveMBB->addSuccessor(EndMBB);
12184
12185   // Now add the instructions.
12186   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12187   DebugLoc DL = MI->getDebugLoc();
12188
12189   unsigned CountReg = MI->getOperand(0).getReg();
12190   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
12191   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
12192
12193   if (!Subtarget->isTargetWin64()) {
12194     // If %al is 0, branch around the XMM save block.
12195     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
12196     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
12197     MBB->addSuccessor(EndMBB);
12198   }
12199
12200   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
12201   // In the XMM save block, save all the XMM argument registers.
12202   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
12203     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
12204     MachineMemOperand *MMO =
12205       F->getMachineMemOperand(
12206           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
12207         MachineMemOperand::MOStore,
12208         /*Size=*/16, /*Align=*/16);
12209     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
12210       .addFrameIndex(RegSaveFrameIndex)
12211       .addImm(/*Scale=*/1)
12212       .addReg(/*IndexReg=*/0)
12213       .addImm(/*Disp=*/Offset)
12214       .addReg(/*Segment=*/0)
12215       .addReg(MI->getOperand(i).getReg())
12216       .addMemOperand(MMO);
12217   }
12218
12219   MI->eraseFromParent();   // The pseudo instruction is gone now.
12220
12221   return EndMBB;
12222 }
12223
12224 // The EFLAGS operand of SelectItr might be missing a kill marker
12225 // because there were multiple uses of EFLAGS, and ISel didn't know
12226 // which to mark. Figure out whether SelectItr should have had a
12227 // kill marker, and set it if it should. Returns the correct kill
12228 // marker value.
12229 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
12230                                      MachineBasicBlock* BB,
12231                                      const TargetRegisterInfo* TRI) {
12232   // Scan forward through BB for a use/def of EFLAGS.
12233   MachineBasicBlock::iterator miI(llvm::next(SelectItr));
12234   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
12235     const MachineInstr& mi = *miI;
12236     if (mi.readsRegister(X86::EFLAGS))
12237       return false;
12238     if (mi.definesRegister(X86::EFLAGS))
12239       break; // Should have kill-flag - update below.
12240   }
12241
12242   // If we hit the end of the block, check whether EFLAGS is live into a
12243   // successor.
12244   if (miI == BB->end()) {
12245     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
12246                                           sEnd = BB->succ_end();
12247          sItr != sEnd; ++sItr) {
12248       MachineBasicBlock* succ = *sItr;
12249       if (succ->isLiveIn(X86::EFLAGS))
12250         return false;
12251     }
12252   }
12253
12254   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
12255   // out. SelectMI should have a kill flag on EFLAGS.
12256   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
12257   return true;
12258 }
12259
12260 MachineBasicBlock *
12261 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
12262                                      MachineBasicBlock *BB) const {
12263   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12264   DebugLoc DL = MI->getDebugLoc();
12265
12266   // To "insert" a SELECT_CC instruction, we actually have to insert the
12267   // diamond control-flow pattern.  The incoming instruction knows the
12268   // destination vreg to set, the condition code register to branch on, the
12269   // true/false values to select between, and a branch opcode to use.
12270   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12271   MachineFunction::iterator It = BB;
12272   ++It;
12273
12274   //  thisMBB:
12275   //  ...
12276   //   TrueVal = ...
12277   //   cmpTY ccX, r1, r2
12278   //   bCC copy1MBB
12279   //   fallthrough --> copy0MBB
12280   MachineBasicBlock *thisMBB = BB;
12281   MachineFunction *F = BB->getParent();
12282   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
12283   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
12284   F->insert(It, copy0MBB);
12285   F->insert(It, sinkMBB);
12286
12287   // If the EFLAGS register isn't dead in the terminator, then claim that it's
12288   // live into the sink and copy blocks.
12289   const TargetRegisterInfo* TRI = getTargetMachine().getRegisterInfo();
12290   if (!MI->killsRegister(X86::EFLAGS) &&
12291       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
12292     copy0MBB->addLiveIn(X86::EFLAGS);
12293     sinkMBB->addLiveIn(X86::EFLAGS);
12294   }
12295
12296   // Transfer the remainder of BB and its successor edges to sinkMBB.
12297   sinkMBB->splice(sinkMBB->begin(), BB,
12298                   llvm::next(MachineBasicBlock::iterator(MI)),
12299                   BB->end());
12300   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
12301
12302   // Add the true and fallthrough blocks as its successors.
12303   BB->addSuccessor(copy0MBB);
12304   BB->addSuccessor(sinkMBB);
12305
12306   // Create the conditional branch instruction.
12307   unsigned Opc =
12308     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
12309   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
12310
12311   //  copy0MBB:
12312   //   %FalseValue = ...
12313   //   # fallthrough to sinkMBB
12314   copy0MBB->addSuccessor(sinkMBB);
12315
12316   //  sinkMBB:
12317   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
12318   //  ...
12319   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12320           TII->get(X86::PHI), MI->getOperand(0).getReg())
12321     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12322     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12323
12324   MI->eraseFromParent();   // The pseudo instruction is gone now.
12325   return sinkMBB;
12326 }
12327
12328 MachineBasicBlock *
12329 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12330                                         bool Is64Bit) const {
12331   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12332   DebugLoc DL = MI->getDebugLoc();
12333   MachineFunction *MF = BB->getParent();
12334   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12335
12336   assert(getTargetMachine().Options.EnableSegmentedStacks);
12337
12338   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12339   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12340
12341   // BB:
12342   //  ... [Till the alloca]
12343   // If stacklet is not large enough, jump to mallocMBB
12344   //
12345   // bumpMBB:
12346   //  Allocate by subtracting from RSP
12347   //  Jump to continueMBB
12348   //
12349   // mallocMBB:
12350   //  Allocate by call to runtime
12351   //
12352   // continueMBB:
12353   //  ...
12354   //  [rest of original BB]
12355   //
12356
12357   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12358   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12359   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12360
12361   MachineRegisterInfo &MRI = MF->getRegInfo();
12362   const TargetRegisterClass *AddrRegClass =
12363     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12364
12365   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12366     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12367     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12368     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12369     sizeVReg = MI->getOperand(1).getReg(),
12370     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12371
12372   MachineFunction::iterator MBBIter = BB;
12373   ++MBBIter;
12374
12375   MF->insert(MBBIter, bumpMBB);
12376   MF->insert(MBBIter, mallocMBB);
12377   MF->insert(MBBIter, continueMBB);
12378
12379   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12380                       (MachineBasicBlock::iterator(MI)), BB->end());
12381   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12382
12383   // Add code to the main basic block to check if the stack limit has been hit,
12384   // and if so, jump to mallocMBB otherwise to bumpMBB.
12385   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12386   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12387     .addReg(tmpSPVReg).addReg(sizeVReg);
12388   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12389     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12390     .addReg(SPLimitVReg);
12391   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12392
12393   // bumpMBB simply decreases the stack pointer, since we know the current
12394   // stacklet has enough space.
12395   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12396     .addReg(SPLimitVReg);
12397   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12398     .addReg(SPLimitVReg);
12399   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12400
12401   // Calls into a routine in libgcc to allocate more space from the heap.
12402   const uint32_t *RegMask =
12403     getTargetMachine().getRegisterInfo()->getCallPreservedMask(CallingConv::C);
12404   if (Is64Bit) {
12405     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12406       .addReg(sizeVReg);
12407     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12408       .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI)
12409       .addRegMask(RegMask)
12410       .addReg(X86::RAX, RegState::ImplicitDefine);
12411   } else {
12412     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12413       .addImm(12);
12414     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12415     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12416       .addExternalSymbol("__morestack_allocate_stack_space")
12417       .addRegMask(RegMask)
12418       .addReg(X86::EAX, RegState::ImplicitDefine);
12419   }
12420
12421   if (!Is64Bit)
12422     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12423       .addImm(16);
12424
12425   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12426     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12427   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12428
12429   // Set up the CFG correctly.
12430   BB->addSuccessor(bumpMBB);
12431   BB->addSuccessor(mallocMBB);
12432   mallocMBB->addSuccessor(continueMBB);
12433   bumpMBB->addSuccessor(continueMBB);
12434
12435   // Take care of the PHI nodes.
12436   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12437           MI->getOperand(0).getReg())
12438     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12439     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12440
12441   // Delete the original pseudo instruction.
12442   MI->eraseFromParent();
12443
12444   // And we're done.
12445   return continueMBB;
12446 }
12447
12448 MachineBasicBlock *
12449 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12450                                           MachineBasicBlock *BB) const {
12451   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12452   DebugLoc DL = MI->getDebugLoc();
12453
12454   assert(!Subtarget->isTargetEnvMacho());
12455
12456   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12457   // non-trivial part is impdef of ESP.
12458
12459   if (Subtarget->isTargetWin64()) {
12460     if (Subtarget->isTargetCygMing()) {
12461       // ___chkstk(Mingw64):
12462       // Clobbers R10, R11, RAX and EFLAGS.
12463       // Updates RSP.
12464       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12465         .addExternalSymbol("___chkstk")
12466         .addReg(X86::RAX, RegState::Implicit)
12467         .addReg(X86::RSP, RegState::Implicit)
12468         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12469         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12470         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12471     } else {
12472       // __chkstk(MSVCRT): does not update stack pointer.
12473       // Clobbers R10, R11 and EFLAGS.
12474       // FIXME: RAX(allocated size) might be reused and not killed.
12475       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12476         .addExternalSymbol("__chkstk")
12477         .addReg(X86::RAX, RegState::Implicit)
12478         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12479       // RAX has the offset to subtracted from RSP.
12480       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12481         .addReg(X86::RSP)
12482         .addReg(X86::RAX);
12483     }
12484   } else {
12485     const char *StackProbeSymbol =
12486       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12487
12488     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12489       .addExternalSymbol(StackProbeSymbol)
12490       .addReg(X86::EAX, RegState::Implicit)
12491       .addReg(X86::ESP, RegState::Implicit)
12492       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12493       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12494       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12495   }
12496
12497   MI->eraseFromParent();   // The pseudo instruction is gone now.
12498   return BB;
12499 }
12500
12501 MachineBasicBlock *
12502 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12503                                       MachineBasicBlock *BB) const {
12504   // This is pretty easy.  We're taking the value that we received from
12505   // our load from the relocation, sticking it in either RDI (x86-64)
12506   // or EAX and doing an indirect call.  The return value will then
12507   // be in the normal return register.
12508   const X86InstrInfo *TII
12509     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12510   DebugLoc DL = MI->getDebugLoc();
12511   MachineFunction *F = BB->getParent();
12512
12513   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12514   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12515
12516   // Get a register mask for the lowered call.
12517   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
12518   // proper register mask.
12519   const uint32_t *RegMask =
12520     getTargetMachine().getRegisterInfo()->getCallPreservedMask(CallingConv::C);
12521   if (Subtarget->is64Bit()) {
12522     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12523                                       TII->get(X86::MOV64rm), X86::RDI)
12524     .addReg(X86::RIP)
12525     .addImm(0).addReg(0)
12526     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12527                       MI->getOperand(3).getTargetFlags())
12528     .addReg(0);
12529     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12530     addDirectMem(MIB, X86::RDI);
12531     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
12532   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12533     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12534                                       TII->get(X86::MOV32rm), X86::EAX)
12535     .addReg(0)
12536     .addImm(0).addReg(0)
12537     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12538                       MI->getOperand(3).getTargetFlags())
12539     .addReg(0);
12540     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12541     addDirectMem(MIB, X86::EAX);
12542     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
12543   } else {
12544     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12545                                       TII->get(X86::MOV32rm), X86::EAX)
12546     .addReg(TII->getGlobalBaseReg(F))
12547     .addImm(0).addReg(0)
12548     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12549                       MI->getOperand(3).getTargetFlags())
12550     .addReg(0);
12551     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12552     addDirectMem(MIB, X86::EAX);
12553     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
12554   }
12555
12556   MI->eraseFromParent(); // The pseudo instruction is gone now.
12557   return BB;
12558 }
12559
12560 MachineBasicBlock *
12561 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12562                                                MachineBasicBlock *BB) const {
12563   switch (MI->getOpcode()) {
12564   default: llvm_unreachable("Unexpected instr type to insert");
12565   case X86::TAILJMPd64:
12566   case X86::TAILJMPr64:
12567   case X86::TAILJMPm64:
12568     llvm_unreachable("TAILJMP64 would not be touched here.");
12569   case X86::TCRETURNdi64:
12570   case X86::TCRETURNri64:
12571   case X86::TCRETURNmi64:
12572     return BB;
12573   case X86::WIN_ALLOCA:
12574     return EmitLoweredWinAlloca(MI, BB);
12575   case X86::SEG_ALLOCA_32:
12576     return EmitLoweredSegAlloca(MI, BB, false);
12577   case X86::SEG_ALLOCA_64:
12578     return EmitLoweredSegAlloca(MI, BB, true);
12579   case X86::TLSCall_32:
12580   case X86::TLSCall_64:
12581     return EmitLoweredTLSCall(MI, BB);
12582   case X86::CMOV_GR8:
12583   case X86::CMOV_FR32:
12584   case X86::CMOV_FR64:
12585   case X86::CMOV_V4F32:
12586   case X86::CMOV_V2F64:
12587   case X86::CMOV_V2I64:
12588   case X86::CMOV_V8F32:
12589   case X86::CMOV_V4F64:
12590   case X86::CMOV_V4I64:
12591   case X86::CMOV_GR16:
12592   case X86::CMOV_GR32:
12593   case X86::CMOV_RFP32:
12594   case X86::CMOV_RFP64:
12595   case X86::CMOV_RFP80:
12596     return EmitLoweredSelect(MI, BB);
12597
12598   case X86::FP32_TO_INT16_IN_MEM:
12599   case X86::FP32_TO_INT32_IN_MEM:
12600   case X86::FP32_TO_INT64_IN_MEM:
12601   case X86::FP64_TO_INT16_IN_MEM:
12602   case X86::FP64_TO_INT32_IN_MEM:
12603   case X86::FP64_TO_INT64_IN_MEM:
12604   case X86::FP80_TO_INT16_IN_MEM:
12605   case X86::FP80_TO_INT32_IN_MEM:
12606   case X86::FP80_TO_INT64_IN_MEM: {
12607     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12608     DebugLoc DL = MI->getDebugLoc();
12609
12610     // Change the floating point control register to use "round towards zero"
12611     // mode when truncating to an integer value.
12612     MachineFunction *F = BB->getParent();
12613     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12614     addFrameReference(BuildMI(*BB, MI, DL,
12615                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12616
12617     // Load the old value of the high byte of the control word...
12618     unsigned OldCW =
12619       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
12620     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12621                       CWFrameIdx);
12622
12623     // Set the high part to be round to zero...
12624     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12625       .addImm(0xC7F);
12626
12627     // Reload the modified control word now...
12628     addFrameReference(BuildMI(*BB, MI, DL,
12629                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12630
12631     // Restore the memory image of control word to original value
12632     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12633       .addReg(OldCW);
12634
12635     // Get the X86 opcode to use.
12636     unsigned Opc;
12637     switch (MI->getOpcode()) {
12638     default: llvm_unreachable("illegal opcode!");
12639     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12640     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12641     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12642     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12643     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12644     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12645     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12646     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12647     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12648     }
12649
12650     X86AddressMode AM;
12651     MachineOperand &Op = MI->getOperand(0);
12652     if (Op.isReg()) {
12653       AM.BaseType = X86AddressMode::RegBase;
12654       AM.Base.Reg = Op.getReg();
12655     } else {
12656       AM.BaseType = X86AddressMode::FrameIndexBase;
12657       AM.Base.FrameIndex = Op.getIndex();
12658     }
12659     Op = MI->getOperand(1);
12660     if (Op.isImm())
12661       AM.Scale = Op.getImm();
12662     Op = MI->getOperand(2);
12663     if (Op.isImm())
12664       AM.IndexReg = Op.getImm();
12665     Op = MI->getOperand(3);
12666     if (Op.isGlobal()) {
12667       AM.GV = Op.getGlobal();
12668     } else {
12669       AM.Disp = Op.getImm();
12670     }
12671     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12672                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12673
12674     // Reload the original control word now.
12675     addFrameReference(BuildMI(*BB, MI, DL,
12676                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12677
12678     MI->eraseFromParent();   // The pseudo instruction is gone now.
12679     return BB;
12680   }
12681     // String/text processing lowering.
12682   case X86::PCMPISTRM128REG:
12683   case X86::VPCMPISTRM128REG:
12684     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12685   case X86::PCMPISTRM128MEM:
12686   case X86::VPCMPISTRM128MEM:
12687     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12688   case X86::PCMPESTRM128REG:
12689   case X86::VPCMPESTRM128REG:
12690     return EmitPCMP(MI, BB, 5, false /* in mem */);
12691   case X86::PCMPESTRM128MEM:
12692   case X86::VPCMPESTRM128MEM:
12693     return EmitPCMP(MI, BB, 5, true /* in mem */);
12694
12695     // Thread synchronization.
12696   case X86::MONITOR:
12697     return EmitMonitor(MI, BB);
12698   case X86::MWAIT:
12699     return EmitMwait(MI, BB);
12700
12701     // Atomic Lowering.
12702   case X86::ATOMAND32:
12703     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12704                                                X86::AND32ri, X86::MOV32rm,
12705                                                X86::LCMPXCHG32,
12706                                                X86::NOT32r, X86::EAX,
12707                                                &X86::GR32RegClass);
12708   case X86::ATOMOR32:
12709     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12710                                                X86::OR32ri, X86::MOV32rm,
12711                                                X86::LCMPXCHG32,
12712                                                X86::NOT32r, X86::EAX,
12713                                                &X86::GR32RegClass);
12714   case X86::ATOMXOR32:
12715     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12716                                                X86::XOR32ri, X86::MOV32rm,
12717                                                X86::LCMPXCHG32,
12718                                                X86::NOT32r, X86::EAX,
12719                                                &X86::GR32RegClass);
12720   case X86::ATOMNAND32:
12721     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12722                                                X86::AND32ri, X86::MOV32rm,
12723                                                X86::LCMPXCHG32,
12724                                                X86::NOT32r, X86::EAX,
12725                                                &X86::GR32RegClass, true);
12726   case X86::ATOMMIN32:
12727     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12728   case X86::ATOMMAX32:
12729     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12730   case X86::ATOMUMIN32:
12731     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12732   case X86::ATOMUMAX32:
12733     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12734
12735   case X86::ATOMAND16:
12736     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12737                                                X86::AND16ri, X86::MOV16rm,
12738                                                X86::LCMPXCHG16,
12739                                                X86::NOT16r, X86::AX,
12740                                                &X86::GR16RegClass);
12741   case X86::ATOMOR16:
12742     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12743                                                X86::OR16ri, X86::MOV16rm,
12744                                                X86::LCMPXCHG16,
12745                                                X86::NOT16r, X86::AX,
12746                                                &X86::GR16RegClass);
12747   case X86::ATOMXOR16:
12748     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12749                                                X86::XOR16ri, X86::MOV16rm,
12750                                                X86::LCMPXCHG16,
12751                                                X86::NOT16r, X86::AX,
12752                                                &X86::GR16RegClass);
12753   case X86::ATOMNAND16:
12754     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12755                                                X86::AND16ri, X86::MOV16rm,
12756                                                X86::LCMPXCHG16,
12757                                                X86::NOT16r, X86::AX,
12758                                                &X86::GR16RegClass, true);
12759   case X86::ATOMMIN16:
12760     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12761   case X86::ATOMMAX16:
12762     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12763   case X86::ATOMUMIN16:
12764     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12765   case X86::ATOMUMAX16:
12766     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12767
12768   case X86::ATOMAND8:
12769     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12770                                                X86::AND8ri, X86::MOV8rm,
12771                                                X86::LCMPXCHG8,
12772                                                X86::NOT8r, X86::AL,
12773                                                &X86::GR8RegClass);
12774   case X86::ATOMOR8:
12775     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12776                                                X86::OR8ri, X86::MOV8rm,
12777                                                X86::LCMPXCHG8,
12778                                                X86::NOT8r, X86::AL,
12779                                                &X86::GR8RegClass);
12780   case X86::ATOMXOR8:
12781     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12782                                                X86::XOR8ri, X86::MOV8rm,
12783                                                X86::LCMPXCHG8,
12784                                                X86::NOT8r, X86::AL,
12785                                                &X86::GR8RegClass);
12786   case X86::ATOMNAND8:
12787     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12788                                                X86::AND8ri, X86::MOV8rm,
12789                                                X86::LCMPXCHG8,
12790                                                X86::NOT8r, X86::AL,
12791                                                &X86::GR8RegClass, true);
12792   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12793   // This group is for 64-bit host.
12794   case X86::ATOMAND64:
12795     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12796                                                X86::AND64ri32, X86::MOV64rm,
12797                                                X86::LCMPXCHG64,
12798                                                X86::NOT64r, X86::RAX,
12799                                                &X86::GR64RegClass);
12800   case X86::ATOMOR64:
12801     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12802                                                X86::OR64ri32, X86::MOV64rm,
12803                                                X86::LCMPXCHG64,
12804                                                X86::NOT64r, X86::RAX,
12805                                                &X86::GR64RegClass);
12806   case X86::ATOMXOR64:
12807     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12808                                                X86::XOR64ri32, X86::MOV64rm,
12809                                                X86::LCMPXCHG64,
12810                                                X86::NOT64r, X86::RAX,
12811                                                &X86::GR64RegClass);
12812   case X86::ATOMNAND64:
12813     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12814                                                X86::AND64ri32, X86::MOV64rm,
12815                                                X86::LCMPXCHG64,
12816                                                X86::NOT64r, X86::RAX,
12817                                                &X86::GR64RegClass, true);
12818   case X86::ATOMMIN64:
12819     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12820   case X86::ATOMMAX64:
12821     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12822   case X86::ATOMUMIN64:
12823     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12824   case X86::ATOMUMAX64:
12825     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12826
12827   // This group does 64-bit operations on a 32-bit host.
12828   case X86::ATOMAND6432:
12829     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12830                                                X86::AND32rr, X86::AND32rr,
12831                                                X86::AND32ri, X86::AND32ri,
12832                                                false);
12833   case X86::ATOMOR6432:
12834     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12835                                                X86::OR32rr, X86::OR32rr,
12836                                                X86::OR32ri, X86::OR32ri,
12837                                                false);
12838   case X86::ATOMXOR6432:
12839     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12840                                                X86::XOR32rr, X86::XOR32rr,
12841                                                X86::XOR32ri, X86::XOR32ri,
12842                                                false);
12843   case X86::ATOMNAND6432:
12844     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12845                                                X86::AND32rr, X86::AND32rr,
12846                                                X86::AND32ri, X86::AND32ri,
12847                                                true);
12848   case X86::ATOMADD6432:
12849     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12850                                                X86::ADD32rr, X86::ADC32rr,
12851                                                X86::ADD32ri, X86::ADC32ri,
12852                                                false);
12853   case X86::ATOMSUB6432:
12854     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12855                                                X86::SUB32rr, X86::SBB32rr,
12856                                                X86::SUB32ri, X86::SBB32ri,
12857                                                false);
12858   case X86::ATOMSWAP6432:
12859     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12860                                                X86::MOV32rr, X86::MOV32rr,
12861                                                X86::MOV32ri, X86::MOV32ri,
12862                                                false);
12863   case X86::VASTART_SAVE_XMM_REGS:
12864     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12865
12866   case X86::VAARG_64:
12867     return EmitVAARG64WithCustomInserter(MI, BB);
12868   }
12869 }
12870
12871 //===----------------------------------------------------------------------===//
12872 //                           X86 Optimization Hooks
12873 //===----------------------------------------------------------------------===//
12874
12875 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12876                                                        APInt &KnownZero,
12877                                                        APInt &KnownOne,
12878                                                        const SelectionDAG &DAG,
12879                                                        unsigned Depth) const {
12880   unsigned BitWidth = KnownZero.getBitWidth();
12881   unsigned Opc = Op.getOpcode();
12882   assert((Opc >= ISD::BUILTIN_OP_END ||
12883           Opc == ISD::INTRINSIC_WO_CHAIN ||
12884           Opc == ISD::INTRINSIC_W_CHAIN ||
12885           Opc == ISD::INTRINSIC_VOID) &&
12886          "Should use MaskedValueIsZero if you don't know whether Op"
12887          " is a target node!");
12888
12889   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
12890   switch (Opc) {
12891   default: break;
12892   case X86ISD::ADD:
12893   case X86ISD::SUB:
12894   case X86ISD::ADC:
12895   case X86ISD::SBB:
12896   case X86ISD::SMUL:
12897   case X86ISD::UMUL:
12898   case X86ISD::INC:
12899   case X86ISD::DEC:
12900   case X86ISD::OR:
12901   case X86ISD::XOR:
12902   case X86ISD::AND:
12903     // These nodes' second result is a boolean.
12904     if (Op.getResNo() == 0)
12905       break;
12906     // Fallthrough
12907   case X86ISD::SETCC:
12908     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
12909     break;
12910   case ISD::INTRINSIC_WO_CHAIN: {
12911     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12912     unsigned NumLoBits = 0;
12913     switch (IntId) {
12914     default: break;
12915     case Intrinsic::x86_sse_movmsk_ps:
12916     case Intrinsic::x86_avx_movmsk_ps_256:
12917     case Intrinsic::x86_sse2_movmsk_pd:
12918     case Intrinsic::x86_avx_movmsk_pd_256:
12919     case Intrinsic::x86_mmx_pmovmskb:
12920     case Intrinsic::x86_sse2_pmovmskb_128:
12921     case Intrinsic::x86_avx2_pmovmskb: {
12922       // High bits of movmskp{s|d}, pmovmskb are known zero.
12923       switch (IntId) {
12924         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
12925         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12926         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12927         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12928         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12929         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12930         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12931         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12932       }
12933       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
12934       break;
12935     }
12936     }
12937     break;
12938   }
12939   }
12940 }
12941
12942 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12943                                                          unsigned Depth) const {
12944   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12945   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12946     return Op.getValueType().getScalarType().getSizeInBits();
12947
12948   // Fallback case.
12949   return 1;
12950 }
12951
12952 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12953 /// node is a GlobalAddress + offset.
12954 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12955                                        const GlobalValue* &GA,
12956                                        int64_t &Offset) const {
12957   if (N->getOpcode() == X86ISD::Wrapper) {
12958     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12959       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12960       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12961       return true;
12962     }
12963   }
12964   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12965 }
12966
12967 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12968 /// same as extracting the high 128-bit part of 256-bit vector and then
12969 /// inserting the result into the low part of a new 256-bit vector
12970 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12971   EVT VT = SVOp->getValueType(0);
12972   unsigned NumElems = VT.getVectorNumElements();
12973
12974   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12975   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
12976     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12977         SVOp->getMaskElt(j) >= 0)
12978       return false;
12979
12980   return true;
12981 }
12982
12983 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12984 /// same as extracting the low 128-bit part of 256-bit vector and then
12985 /// inserting the result into the high part of a new 256-bit vector
12986 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12987   EVT VT = SVOp->getValueType(0);
12988   unsigned NumElems = VT.getVectorNumElements();
12989
12990   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12991   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
12992     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12993         SVOp->getMaskElt(j) >= 0)
12994       return false;
12995
12996   return true;
12997 }
12998
12999 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
13000 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
13001                                         TargetLowering::DAGCombinerInfo &DCI,
13002                                         const X86Subtarget* Subtarget) {
13003   DebugLoc dl = N->getDebugLoc();
13004   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
13005   SDValue V1 = SVOp->getOperand(0);
13006   SDValue V2 = SVOp->getOperand(1);
13007   EVT VT = SVOp->getValueType(0);
13008   unsigned NumElems = VT.getVectorNumElements();
13009
13010   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
13011       V2.getOpcode() == ISD::CONCAT_VECTORS) {
13012     //
13013     //                   0,0,0,...
13014     //                      |
13015     //    V      UNDEF    BUILD_VECTOR    UNDEF
13016     //     \      /           \           /
13017     //  CONCAT_VECTOR         CONCAT_VECTOR
13018     //         \                  /
13019     //          \                /
13020     //          RESULT: V + zero extended
13021     //
13022     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
13023         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
13024         V1.getOperand(1).getOpcode() != ISD::UNDEF)
13025       return SDValue();
13026
13027     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
13028       return SDValue();
13029
13030     // To match the shuffle mask, the first half of the mask should
13031     // be exactly the first vector, and all the rest a splat with the
13032     // first element of the second one.
13033     for (unsigned i = 0; i != NumElems/2; ++i)
13034       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
13035           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
13036         return SDValue();
13037
13038     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
13039     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
13040       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
13041       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
13042       SDValue ResNode =
13043         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
13044                                 Ld->getMemoryVT(),
13045                                 Ld->getPointerInfo(),
13046                                 Ld->getAlignment(),
13047                                 false/*isVolatile*/, true/*ReadMem*/,
13048                                 false/*WriteMem*/);
13049       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
13050     } 
13051
13052     // Emit a zeroed vector and insert the desired subvector on its
13053     // first half.
13054     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
13055     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
13056     return DCI.CombineTo(N, InsV);
13057   }
13058
13059   //===--------------------------------------------------------------------===//
13060   // Combine some shuffles into subvector extracts and inserts:
13061   //
13062
13063   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
13064   if (isShuffleHigh128VectorInsertLow(SVOp)) {
13065     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
13066     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
13067     return DCI.CombineTo(N, InsV);
13068   }
13069
13070   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
13071   if (isShuffleLow128VectorInsertHigh(SVOp)) {
13072     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
13073     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
13074     return DCI.CombineTo(N, InsV);
13075   }
13076
13077   return SDValue();
13078 }
13079
13080 /// PerformShuffleCombine - Performs several different shuffle combines.
13081 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
13082                                      TargetLowering::DAGCombinerInfo &DCI,
13083                                      const X86Subtarget *Subtarget) {
13084   DebugLoc dl = N->getDebugLoc();
13085   EVT VT = N->getValueType(0);
13086
13087   // Don't create instructions with illegal types after legalize types has run.
13088   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13089   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
13090     return SDValue();
13091
13092   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
13093   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
13094       N->getOpcode() == ISD::VECTOR_SHUFFLE)
13095     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
13096
13097   // Only handle 128 wide vector from here on.
13098   if (VT.getSizeInBits() != 128)
13099     return SDValue();
13100
13101   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
13102   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
13103   // consecutive, non-overlapping, and in the right order.
13104   SmallVector<SDValue, 16> Elts;
13105   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
13106     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
13107
13108   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
13109 }
13110
13111
13112 /// DCI, PerformTruncateCombine - Converts truncate operation to
13113 /// a sequence of vector shuffle operations.
13114 /// It is possible when we truncate 256-bit vector to 128-bit vector
13115
13116 SDValue X86TargetLowering::PerformTruncateCombine(SDNode *N, SelectionDAG &DAG, 
13117                                                   DAGCombinerInfo &DCI) const {
13118   if (!DCI.isBeforeLegalizeOps())
13119     return SDValue();
13120
13121   if (!Subtarget->hasAVX())
13122     return SDValue();
13123
13124   EVT VT = N->getValueType(0);
13125   SDValue Op = N->getOperand(0);
13126   EVT OpVT = Op.getValueType();
13127   DebugLoc dl = N->getDebugLoc();
13128
13129   if ((VT == MVT::v4i32) && (OpVT == MVT::v4i64)) {
13130
13131     if (Subtarget->hasAVX2()) {
13132       // AVX2: v4i64 -> v4i32
13133
13134       // VPERMD
13135       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
13136
13137       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v8i32, Op);
13138       Op = DAG.getVectorShuffle(MVT::v8i32, dl, Op, DAG.getUNDEF(MVT::v8i32),
13139                                 ShufMask);
13140
13141       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, Op,
13142                          DAG.getIntPtrConstant(0));
13143     }
13144
13145     // AVX: v4i64 -> v4i32
13146     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13147                                DAG.getIntPtrConstant(0));
13148
13149     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13150                                DAG.getIntPtrConstant(2));
13151
13152     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
13153     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
13154
13155     // PSHUFD
13156     static const int ShufMask1[] = {0, 2, 0, 0};
13157
13158     OpLo = DAG.getVectorShuffle(VT, dl, OpLo, DAG.getUNDEF(VT), ShufMask1);
13159     OpHi = DAG.getVectorShuffle(VT, dl, OpHi, DAG.getUNDEF(VT), ShufMask1);
13160
13161     // MOVLHPS
13162     static const int ShufMask2[] = {0, 1, 4, 5};
13163
13164     return DAG.getVectorShuffle(VT, dl, OpLo, OpHi, ShufMask2);
13165   }
13166
13167   if ((VT == MVT::v8i16) && (OpVT == MVT::v8i32)) {
13168
13169     if (Subtarget->hasAVX2()) {
13170       // AVX2: v8i32 -> v8i16
13171
13172       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v32i8, Op);
13173
13174       // PSHUFB
13175       SmallVector<SDValue,32> pshufbMask;
13176       for (unsigned i = 0; i < 2; ++i) {
13177         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
13178         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
13179         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
13180         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
13181         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
13182         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
13183         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
13184         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
13185         for (unsigned j = 0; j < 8; ++j)
13186           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
13187       }
13188       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v32i8,
13189                                &pshufbMask[0], 32);
13190       Op = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v32i8, Op, BV);
13191
13192       Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4i64, Op);
13193
13194       static const int ShufMask[] = {0,  2,  -1,  -1};
13195       Op = DAG.getVectorShuffle(MVT::v4i64, dl,  Op, DAG.getUNDEF(MVT::v4i64),
13196                                 &ShufMask[0]);
13197
13198       Op = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v2i64, Op,
13199                        DAG.getIntPtrConstant(0));
13200
13201       return DAG.getNode(ISD::BITCAST, dl, VT, Op);
13202     }
13203
13204     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
13205                                DAG.getIntPtrConstant(0));
13206
13207     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MVT::v4i32, Op,
13208                                DAG.getIntPtrConstant(4));
13209
13210     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpLo);
13211     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, OpHi);
13212
13213     // PSHUFB
13214     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
13215                                    -1, -1, -1, -1, -1, -1, -1, -1};
13216
13217     OpLo = DAG.getVectorShuffle(MVT::v16i8, dl, OpLo, DAG.getUNDEF(MVT::v16i8),
13218                                 ShufMask1);
13219     OpHi = DAG.getVectorShuffle(MVT::v16i8, dl, OpHi, DAG.getUNDEF(MVT::v16i8),
13220                                 ShufMask1);
13221
13222     OpLo = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpLo);
13223     OpHi = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, OpHi);
13224
13225     // MOVLHPS
13226     static const int ShufMask2[] = {0, 1, 4, 5};
13227
13228     SDValue res = DAG.getVectorShuffle(MVT::v4i32, dl, OpLo, OpHi, ShufMask2);
13229     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, res);
13230   }
13231
13232   return SDValue();
13233 }
13234
13235 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
13236 /// specific shuffle of a load can be folded into a single element load.
13237 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
13238 /// shuffles have been customed lowered so we need to handle those here.
13239 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
13240                                          TargetLowering::DAGCombinerInfo &DCI) {
13241   if (DCI.isBeforeLegalizeOps())
13242     return SDValue();
13243
13244   SDValue InVec = N->getOperand(0);
13245   SDValue EltNo = N->getOperand(1);
13246
13247   if (!isa<ConstantSDNode>(EltNo))
13248     return SDValue();
13249
13250   EVT VT = InVec.getValueType();
13251
13252   bool HasShuffleIntoBitcast = false;
13253   if (InVec.getOpcode() == ISD::BITCAST) {
13254     // Don't duplicate a load with other uses.
13255     if (!InVec.hasOneUse())
13256       return SDValue();
13257     EVT BCVT = InVec.getOperand(0).getValueType();
13258     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
13259       return SDValue();
13260     InVec = InVec.getOperand(0);
13261     HasShuffleIntoBitcast = true;
13262   }
13263
13264   if (!isTargetShuffle(InVec.getOpcode()))
13265     return SDValue();
13266
13267   // Don't duplicate a load with other uses.
13268   if (!InVec.hasOneUse())
13269     return SDValue();
13270
13271   SmallVector<int, 16> ShuffleMask;
13272   bool UnaryShuffle;
13273   if (!getTargetShuffleMask(InVec.getNode(), VT, ShuffleMask, UnaryShuffle))
13274     return SDValue();
13275
13276   // Select the input vector, guarding against out of range extract vector.
13277   unsigned NumElems = VT.getVectorNumElements();
13278   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
13279   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
13280   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
13281                                          : InVec.getOperand(1);
13282
13283   // If inputs to shuffle are the same for both ops, then allow 2 uses
13284   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
13285
13286   if (LdNode.getOpcode() == ISD::BITCAST) {
13287     // Don't duplicate a load with other uses.
13288     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
13289       return SDValue();
13290
13291     AllowedUses = 1; // only allow 1 load use if we have a bitcast
13292     LdNode = LdNode.getOperand(0);
13293   }
13294
13295   if (!ISD::isNormalLoad(LdNode.getNode()))
13296     return SDValue();
13297
13298   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
13299
13300   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
13301     return SDValue();
13302
13303   if (HasShuffleIntoBitcast) {
13304     // If there's a bitcast before the shuffle, check if the load type and
13305     // alignment is valid.
13306     unsigned Align = LN0->getAlignment();
13307     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13308     unsigned NewAlign = TLI.getTargetData()->
13309       getABITypeAlignment(VT.getTypeForEVT(*DAG.getContext()));
13310
13311     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
13312       return SDValue();
13313   }
13314
13315   // All checks match so transform back to vector_shuffle so that DAG combiner
13316   // can finish the job
13317   DebugLoc dl = N->getDebugLoc();
13318
13319   // Create shuffle node taking into account the case that its a unary shuffle
13320   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
13321   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
13322                                  InVec.getOperand(0), Shuffle,
13323                                  &ShuffleMask[0]);
13324   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
13325   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
13326                      EltNo);
13327 }
13328
13329 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
13330 /// generation and convert it from being a bunch of shuffles and extracts
13331 /// to a simple store and scalar loads to extract the elements.
13332 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
13333                                          TargetLowering::DAGCombinerInfo &DCI) {
13334   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
13335   if (NewOp.getNode())
13336     return NewOp;
13337
13338   SDValue InputVector = N->getOperand(0);
13339
13340   // Only operate on vectors of 4 elements, where the alternative shuffling
13341   // gets to be more expensive.
13342   if (InputVector.getValueType() != MVT::v4i32)
13343     return SDValue();
13344
13345   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
13346   // single use which is a sign-extend or zero-extend, and all elements are
13347   // used.
13348   SmallVector<SDNode *, 4> Uses;
13349   unsigned ExtractedElements = 0;
13350   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
13351        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
13352     if (UI.getUse().getResNo() != InputVector.getResNo())
13353       return SDValue();
13354
13355     SDNode *Extract = *UI;
13356     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13357       return SDValue();
13358
13359     if (Extract->getValueType(0) != MVT::i32)
13360       return SDValue();
13361     if (!Extract->hasOneUse())
13362       return SDValue();
13363     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
13364         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
13365       return SDValue();
13366     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
13367       return SDValue();
13368
13369     // Record which element was extracted.
13370     ExtractedElements |=
13371       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
13372
13373     Uses.push_back(Extract);
13374   }
13375
13376   // If not all the elements were used, this may not be worthwhile.
13377   if (ExtractedElements != 15)
13378     return SDValue();
13379
13380   // Ok, we've now decided to do the transformation.
13381   DebugLoc dl = InputVector.getDebugLoc();
13382
13383   // Store the value to a temporary stack slot.
13384   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
13385   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
13386                             MachinePointerInfo(), false, false, 0);
13387
13388   // Replace each use (extract) with a load of the appropriate element.
13389   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
13390        UE = Uses.end(); UI != UE; ++UI) {
13391     SDNode *Extract = *UI;
13392
13393     // cOMpute the element's address.
13394     SDValue Idx = Extract->getOperand(1);
13395     unsigned EltSize =
13396         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
13397     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
13398     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13399     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
13400
13401     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
13402                                      StackPtr, OffsetVal);
13403
13404     // Load the scalar.
13405     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
13406                                      ScalarAddr, MachinePointerInfo(),
13407                                      false, false, false, 0);
13408
13409     // Replace the exact with the load.
13410     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
13411   }
13412
13413   // The replacement was made in place; don't return anything.
13414   return SDValue();
13415 }
13416
13417 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
13418 /// nodes.
13419 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
13420                                     TargetLowering::DAGCombinerInfo &DCI,
13421                                     const X86Subtarget *Subtarget) {
13422
13423
13424   DebugLoc DL = N->getDebugLoc();
13425   SDValue Cond = N->getOperand(0);
13426   // Get the LHS/RHS of the select.
13427   SDValue LHS = N->getOperand(1);
13428   SDValue RHS = N->getOperand(2);
13429   EVT VT = LHS.getValueType();
13430
13431   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
13432   // instructions match the semantics of the common C idiom x<y?x:y but not
13433   // x<=y?x:y, because of how they handle negative zero (which can be
13434   // ignored in unsafe-math mode).
13435   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
13436       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
13437       (Subtarget->hasSSE2() ||
13438        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
13439     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13440
13441     unsigned Opcode = 0;
13442     // Check for x CC y ? x : y.
13443     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13444         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13445       switch (CC) {
13446       default: break;
13447       case ISD::SETULT:
13448         // Converting this to a min would handle NaNs incorrectly, and swapping
13449         // the operands would cause it to handle comparisons between positive
13450         // and negative zero incorrectly.
13451         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13452           if (!DAG.getTarget().Options.UnsafeFPMath &&
13453               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13454             break;
13455           std::swap(LHS, RHS);
13456         }
13457         Opcode = X86ISD::FMIN;
13458         break;
13459       case ISD::SETOLE:
13460         // Converting this to a min would handle comparisons between positive
13461         // and negative zero incorrectly.
13462         if (!DAG.getTarget().Options.UnsafeFPMath &&
13463             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13464           break;
13465         Opcode = X86ISD::FMIN;
13466         break;
13467       case ISD::SETULE:
13468         // Converting this to a min would handle both negative zeros and NaNs
13469         // incorrectly, but we can swap the operands to fix both.
13470         std::swap(LHS, RHS);
13471       case ISD::SETOLT:
13472       case ISD::SETLT:
13473       case ISD::SETLE:
13474         Opcode = X86ISD::FMIN;
13475         break;
13476
13477       case ISD::SETOGE:
13478         // Converting this to a max would handle comparisons between positive
13479         // and negative zero incorrectly.
13480         if (!DAG.getTarget().Options.UnsafeFPMath &&
13481             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
13482           break;
13483         Opcode = X86ISD::FMAX;
13484         break;
13485       case ISD::SETUGT:
13486         // Converting this to a max would handle NaNs incorrectly, and swapping
13487         // the operands would cause it to handle comparisons between positive
13488         // and negative zero incorrectly.
13489         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
13490           if (!DAG.getTarget().Options.UnsafeFPMath &&
13491               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
13492             break;
13493           std::swap(LHS, RHS);
13494         }
13495         Opcode = X86ISD::FMAX;
13496         break;
13497       case ISD::SETUGE:
13498         // Converting this to a max would handle both negative zeros and NaNs
13499         // incorrectly, but we can swap the operands to fix both.
13500         std::swap(LHS, RHS);
13501       case ISD::SETOGT:
13502       case ISD::SETGT:
13503       case ISD::SETGE:
13504         Opcode = X86ISD::FMAX;
13505         break;
13506       }
13507     // Check for x CC y ? y : x -- a min/max with reversed arms.
13508     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
13509                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
13510       switch (CC) {
13511       default: break;
13512       case ISD::SETOGE:
13513         // Converting this to a min would handle comparisons between positive
13514         // and negative zero incorrectly, and swapping the operands would
13515         // cause it to handle NaNs incorrectly.
13516         if (!DAG.getTarget().Options.UnsafeFPMath &&
13517             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
13518           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13519             break;
13520           std::swap(LHS, RHS);
13521         }
13522         Opcode = X86ISD::FMIN;
13523         break;
13524       case ISD::SETUGT:
13525         // Converting this to a min would handle NaNs incorrectly.
13526         if (!DAG.getTarget().Options.UnsafeFPMath &&
13527             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
13528           break;
13529         Opcode = X86ISD::FMIN;
13530         break;
13531       case ISD::SETUGE:
13532         // Converting this to a min would handle both negative zeros and NaNs
13533         // incorrectly, but we can swap the operands to fix both.
13534         std::swap(LHS, RHS);
13535       case ISD::SETOGT:
13536       case ISD::SETGT:
13537       case ISD::SETGE:
13538         Opcode = X86ISD::FMIN;
13539         break;
13540
13541       case ISD::SETULT:
13542         // Converting this to a max would handle NaNs incorrectly.
13543         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13544           break;
13545         Opcode = X86ISD::FMAX;
13546         break;
13547       case ISD::SETOLE:
13548         // Converting this to a max would handle comparisons between positive
13549         // and negative zero incorrectly, and swapping the operands would
13550         // cause it to handle NaNs incorrectly.
13551         if (!DAG.getTarget().Options.UnsafeFPMath &&
13552             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13553           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13554             break;
13555           std::swap(LHS, RHS);
13556         }
13557         Opcode = X86ISD::FMAX;
13558         break;
13559       case ISD::SETULE:
13560         // Converting this to a max would handle both negative zeros and NaNs
13561         // incorrectly, but we can swap the operands to fix both.
13562         std::swap(LHS, RHS);
13563       case ISD::SETOLT:
13564       case ISD::SETLT:
13565       case ISD::SETLE:
13566         Opcode = X86ISD::FMAX;
13567         break;
13568       }
13569     }
13570
13571     if (Opcode)
13572       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13573   }
13574
13575   // If this is a select between two integer constants, try to do some
13576   // optimizations.
13577   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13578     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13579       // Don't do this for crazy integer types.
13580       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13581         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13582         // so that TrueC (the true value) is larger than FalseC.
13583         bool NeedsCondInvert = false;
13584
13585         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13586             // Efficiently invertible.
13587             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13588              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13589               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13590           NeedsCondInvert = true;
13591           std::swap(TrueC, FalseC);
13592         }
13593
13594         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13595         if (FalseC->getAPIntValue() == 0 &&
13596             TrueC->getAPIntValue().isPowerOf2()) {
13597           if (NeedsCondInvert) // Invert the condition if needed.
13598             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13599                                DAG.getConstant(1, Cond.getValueType()));
13600
13601           // Zero extend the condition if needed.
13602           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13603
13604           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13605           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13606                              DAG.getConstant(ShAmt, MVT::i8));
13607         }
13608
13609         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13610         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13611           if (NeedsCondInvert) // Invert the condition if needed.
13612             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13613                                DAG.getConstant(1, Cond.getValueType()));
13614
13615           // Zero extend the condition if needed.
13616           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13617                              FalseC->getValueType(0), Cond);
13618           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13619                              SDValue(FalseC, 0));
13620         }
13621
13622         // Optimize cases that will turn into an LEA instruction.  This requires
13623         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13624         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13625           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13626           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13627
13628           bool isFastMultiplier = false;
13629           if (Diff < 10) {
13630             switch ((unsigned char)Diff) {
13631               default: break;
13632               case 1:  // result = add base, cond
13633               case 2:  // result = lea base(    , cond*2)
13634               case 3:  // result = lea base(cond, cond*2)
13635               case 4:  // result = lea base(    , cond*4)
13636               case 5:  // result = lea base(cond, cond*4)
13637               case 8:  // result = lea base(    , cond*8)
13638               case 9:  // result = lea base(cond, cond*8)
13639                 isFastMultiplier = true;
13640                 break;
13641             }
13642           }
13643
13644           if (isFastMultiplier) {
13645             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13646             if (NeedsCondInvert) // Invert the condition if needed.
13647               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13648                                  DAG.getConstant(1, Cond.getValueType()));
13649
13650             // Zero extend the condition if needed.
13651             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13652                                Cond);
13653             // Scale the condition by the difference.
13654             if (Diff != 1)
13655               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13656                                  DAG.getConstant(Diff, Cond.getValueType()));
13657
13658             // Add the base if non-zero.
13659             if (FalseC->getAPIntValue() != 0)
13660               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13661                                  SDValue(FalseC, 0));
13662             return Cond;
13663           }
13664         }
13665       }
13666   }
13667
13668   // Canonicalize max and min:
13669   // (x > y) ? x : y -> (x >= y) ? x : y
13670   // (x < y) ? x : y -> (x <= y) ? x : y
13671   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13672   // the need for an extra compare
13673   // against zero. e.g.
13674   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13675   // subl   %esi, %edi
13676   // testl  %edi, %edi
13677   // movl   $0, %eax
13678   // cmovgl %edi, %eax
13679   // =>
13680   // xorl   %eax, %eax
13681   // subl   %esi, $edi
13682   // cmovsl %eax, %edi
13683   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13684       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13685       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13686     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13687     switch (CC) {
13688     default: break;
13689     case ISD::SETLT:
13690     case ISD::SETGT: {
13691       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13692       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13693                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13694       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13695     }
13696     }
13697   }
13698
13699   // If we know that this node is legal then we know that it is going to be
13700   // matched by one of the SSE/AVX BLEND instructions. These instructions only
13701   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
13702   // to simplify previous instructions.
13703   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13704   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
13705       !DCI.isBeforeLegalize() &&
13706       TLI.isOperationLegal(ISD::VSELECT, VT)) {
13707     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
13708     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
13709     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
13710
13711     APInt KnownZero, KnownOne;
13712     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
13713                                           DCI.isBeforeLegalizeOps());
13714     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
13715         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
13716       DCI.CommitTargetLoweringOpt(TLO);
13717   }
13718
13719   return SDValue();
13720 }
13721
13722 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13723 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13724                                   TargetLowering::DAGCombinerInfo &DCI) {
13725   DebugLoc DL = N->getDebugLoc();
13726
13727   // If the flag operand isn't dead, don't touch this CMOV.
13728   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13729     return SDValue();
13730
13731   SDValue FalseOp = N->getOperand(0);
13732   SDValue TrueOp = N->getOperand(1);
13733   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13734   SDValue Cond = N->getOperand(3);
13735   if (CC == X86::COND_E || CC == X86::COND_NE) {
13736     switch (Cond.getOpcode()) {
13737     default: break;
13738     case X86ISD::BSR:
13739     case X86ISD::BSF:
13740       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13741       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13742         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13743     }
13744   }
13745
13746   // If this is a select between two integer constants, try to do some
13747   // optimizations.  Note that the operands are ordered the opposite of SELECT
13748   // operands.
13749   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13750     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13751       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13752       // larger than FalseC (the false value).
13753       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13754         CC = X86::GetOppositeBranchCondition(CC);
13755         std::swap(TrueC, FalseC);
13756       }
13757
13758       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13759       // This is efficient for any integer data type (including i8/i16) and
13760       // shift amount.
13761       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13762         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13763                            DAG.getConstant(CC, MVT::i8), Cond);
13764
13765         // Zero extend the condition if needed.
13766         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13767
13768         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13769         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13770                            DAG.getConstant(ShAmt, MVT::i8));
13771         if (N->getNumValues() == 2)  // Dead flag value?
13772           return DCI.CombineTo(N, Cond, SDValue());
13773         return Cond;
13774       }
13775
13776       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13777       // for any integer data type, including i8/i16.
13778       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13779         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13780                            DAG.getConstant(CC, MVT::i8), Cond);
13781
13782         // Zero extend the condition if needed.
13783         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13784                            FalseC->getValueType(0), Cond);
13785         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13786                            SDValue(FalseC, 0));
13787
13788         if (N->getNumValues() == 2)  // Dead flag value?
13789           return DCI.CombineTo(N, Cond, SDValue());
13790         return Cond;
13791       }
13792
13793       // Optimize cases that will turn into an LEA instruction.  This requires
13794       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13795       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13796         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13797         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13798
13799         bool isFastMultiplier = false;
13800         if (Diff < 10) {
13801           switch ((unsigned char)Diff) {
13802           default: break;
13803           case 1:  // result = add base, cond
13804           case 2:  // result = lea base(    , cond*2)
13805           case 3:  // result = lea base(cond, cond*2)
13806           case 4:  // result = lea base(    , cond*4)
13807           case 5:  // result = lea base(cond, cond*4)
13808           case 8:  // result = lea base(    , cond*8)
13809           case 9:  // result = lea base(cond, cond*8)
13810             isFastMultiplier = true;
13811             break;
13812           }
13813         }
13814
13815         if (isFastMultiplier) {
13816           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13817           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13818                              DAG.getConstant(CC, MVT::i8), Cond);
13819           // Zero extend the condition if needed.
13820           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13821                              Cond);
13822           // Scale the condition by the difference.
13823           if (Diff != 1)
13824             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13825                                DAG.getConstant(Diff, Cond.getValueType()));
13826
13827           // Add the base if non-zero.
13828           if (FalseC->getAPIntValue() != 0)
13829             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13830                                SDValue(FalseC, 0));
13831           if (N->getNumValues() == 2)  // Dead flag value?
13832             return DCI.CombineTo(N, Cond, SDValue());
13833           return Cond;
13834         }
13835       }
13836     }
13837   }
13838   return SDValue();
13839 }
13840
13841
13842 /// PerformMulCombine - Optimize a single multiply with constant into two
13843 /// in order to implement it with two cheaper instructions, e.g.
13844 /// LEA + SHL, LEA + LEA.
13845 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13846                                  TargetLowering::DAGCombinerInfo &DCI) {
13847   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13848     return SDValue();
13849
13850   EVT VT = N->getValueType(0);
13851   if (VT != MVT::i64)
13852     return SDValue();
13853
13854   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13855   if (!C)
13856     return SDValue();
13857   uint64_t MulAmt = C->getZExtValue();
13858   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13859     return SDValue();
13860
13861   uint64_t MulAmt1 = 0;
13862   uint64_t MulAmt2 = 0;
13863   if ((MulAmt % 9) == 0) {
13864     MulAmt1 = 9;
13865     MulAmt2 = MulAmt / 9;
13866   } else if ((MulAmt % 5) == 0) {
13867     MulAmt1 = 5;
13868     MulAmt2 = MulAmt / 5;
13869   } else if ((MulAmt % 3) == 0) {
13870     MulAmt1 = 3;
13871     MulAmt2 = MulAmt / 3;
13872   }
13873   if (MulAmt2 &&
13874       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13875     DebugLoc DL = N->getDebugLoc();
13876
13877     if (isPowerOf2_64(MulAmt2) &&
13878         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13879       // If second multiplifer is pow2, issue it first. We want the multiply by
13880       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13881       // is an add.
13882       std::swap(MulAmt1, MulAmt2);
13883
13884     SDValue NewMul;
13885     if (isPowerOf2_64(MulAmt1))
13886       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13887                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13888     else
13889       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13890                            DAG.getConstant(MulAmt1, VT));
13891
13892     if (isPowerOf2_64(MulAmt2))
13893       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13894                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13895     else
13896       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13897                            DAG.getConstant(MulAmt2, VT));
13898
13899     // Do not add new nodes to DAG combiner worklist.
13900     DCI.CombineTo(N, NewMul, false);
13901   }
13902   return SDValue();
13903 }
13904
13905 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13906   SDValue N0 = N->getOperand(0);
13907   SDValue N1 = N->getOperand(1);
13908   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13909   EVT VT = N0.getValueType();
13910
13911   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13912   // since the result of setcc_c is all zero's or all ones.
13913   if (VT.isInteger() && !VT.isVector() &&
13914       N1C && N0.getOpcode() == ISD::AND &&
13915       N0.getOperand(1).getOpcode() == ISD::Constant) {
13916     SDValue N00 = N0.getOperand(0);
13917     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13918         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13919           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13920          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13921       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13922       APInt ShAmt = N1C->getAPIntValue();
13923       Mask = Mask.shl(ShAmt);
13924       if (Mask != 0)
13925         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13926                            N00, DAG.getConstant(Mask, VT));
13927     }
13928   }
13929
13930
13931   // Hardware support for vector shifts is sparse which makes us scalarize the
13932   // vector operations in many cases. Also, on sandybridge ADD is faster than
13933   // shl.
13934   // (shl V, 1) -> add V,V
13935   if (isSplatVector(N1.getNode())) {
13936     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13937     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13938     // We shift all of the values by one. In many cases we do not have
13939     // hardware support for this operation. This is better expressed as an ADD
13940     // of two values.
13941     if (N1C && (1 == N1C->getZExtValue())) {
13942       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13943     }
13944   }
13945
13946   return SDValue();
13947 }
13948
13949 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13950 ///                       when possible.
13951 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13952                                    TargetLowering::DAGCombinerInfo &DCI,
13953                                    const X86Subtarget *Subtarget) {
13954   EVT VT = N->getValueType(0);
13955   if (N->getOpcode() == ISD::SHL) {
13956     SDValue V = PerformSHLCombine(N, DAG);
13957     if (V.getNode()) return V;
13958   }
13959
13960   // On X86 with SSE2 support, we can transform this to a vector shift if
13961   // all elements are shifted by the same amount.  We can't do this in legalize
13962   // because the a constant vector is typically transformed to a constant pool
13963   // so we have no knowledge of the shift amount.
13964   if (!Subtarget->hasSSE2())
13965     return SDValue();
13966
13967   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13968       (!Subtarget->hasAVX2() ||
13969        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13970     return SDValue();
13971
13972   SDValue ShAmtOp = N->getOperand(1);
13973   EVT EltVT = VT.getVectorElementType();
13974   DebugLoc DL = N->getDebugLoc();
13975   SDValue BaseShAmt = SDValue();
13976   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13977     unsigned NumElts = VT.getVectorNumElements();
13978     unsigned i = 0;
13979     for (; i != NumElts; ++i) {
13980       SDValue Arg = ShAmtOp.getOperand(i);
13981       if (Arg.getOpcode() == ISD::UNDEF) continue;
13982       BaseShAmt = Arg;
13983       break;
13984     }
13985     // Handle the case where the build_vector is all undef
13986     // FIXME: Should DAG allow this?
13987     if (i == NumElts)
13988       return SDValue();
13989
13990     for (; i != NumElts; ++i) {
13991       SDValue Arg = ShAmtOp.getOperand(i);
13992       if (Arg.getOpcode() == ISD::UNDEF) continue;
13993       if (Arg != BaseShAmt) {
13994         return SDValue();
13995       }
13996     }
13997   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13998              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13999     SDValue InVec = ShAmtOp.getOperand(0);
14000     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
14001       unsigned NumElts = InVec.getValueType().getVectorNumElements();
14002       unsigned i = 0;
14003       for (; i != NumElts; ++i) {
14004         SDValue Arg = InVec.getOperand(i);
14005         if (Arg.getOpcode() == ISD::UNDEF) continue;
14006         BaseShAmt = Arg;
14007         break;
14008       }
14009     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
14010        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
14011          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
14012          if (C->getZExtValue() == SplatIdx)
14013            BaseShAmt = InVec.getOperand(1);
14014        }
14015     }
14016     if (BaseShAmt.getNode() == 0) {
14017       // Don't create instructions with illegal types after legalize
14018       // types has run.
14019       if (!DAG.getTargetLoweringInfo().isTypeLegal(EltVT) &&
14020           !DCI.isBeforeLegalize())
14021         return SDValue();
14022
14023       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
14024                               DAG.getIntPtrConstant(0));
14025     }
14026   } else
14027     return SDValue();
14028
14029   // The shift amount is an i32.
14030   if (EltVT.bitsGT(MVT::i32))
14031     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
14032   else if (EltVT.bitsLT(MVT::i32))
14033     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
14034
14035   // The shift amount is identical so we can do a vector shift.
14036   SDValue  ValOp = N->getOperand(0);
14037   switch (N->getOpcode()) {
14038   default:
14039     llvm_unreachable("Unknown shift opcode!");
14040   case ISD::SHL:
14041     switch (VT.getSimpleVT().SimpleTy) {
14042     default: return SDValue();
14043     case MVT::v2i64:
14044     case MVT::v4i32:
14045     case MVT::v8i16:
14046     case MVT::v4i64:
14047     case MVT::v8i32:
14048     case MVT::v16i16:
14049       return getTargetVShiftNode(X86ISD::VSHLI, DL, VT, ValOp, BaseShAmt, DAG);
14050     }
14051   case ISD::SRA:
14052     switch (VT.getSimpleVT().SimpleTy) {
14053     default: return SDValue();
14054     case MVT::v4i32:
14055     case MVT::v8i16:
14056     case MVT::v8i32:
14057     case MVT::v16i16:
14058       return getTargetVShiftNode(X86ISD::VSRAI, DL, VT, ValOp, BaseShAmt, DAG);
14059     }
14060   case ISD::SRL:
14061     switch (VT.getSimpleVT().SimpleTy) {
14062     default: return SDValue();
14063     case MVT::v2i64:
14064     case MVT::v4i32:
14065     case MVT::v8i16:
14066     case MVT::v4i64:
14067     case MVT::v8i32:
14068     case MVT::v16i16:
14069       return getTargetVShiftNode(X86ISD::VSRLI, DL, VT, ValOp, BaseShAmt, DAG);
14070     }
14071   }
14072 }
14073
14074
14075 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
14076 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
14077 // and friends.  Likewise for OR -> CMPNEQSS.
14078 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
14079                             TargetLowering::DAGCombinerInfo &DCI,
14080                             const X86Subtarget *Subtarget) {
14081   unsigned opcode;
14082
14083   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
14084   // we're requiring SSE2 for both.
14085   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
14086     SDValue N0 = N->getOperand(0);
14087     SDValue N1 = N->getOperand(1);
14088     SDValue CMP0 = N0->getOperand(1);
14089     SDValue CMP1 = N1->getOperand(1);
14090     DebugLoc DL = N->getDebugLoc();
14091
14092     // The SETCCs should both refer to the same CMP.
14093     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
14094       return SDValue();
14095
14096     SDValue CMP00 = CMP0->getOperand(0);
14097     SDValue CMP01 = CMP0->getOperand(1);
14098     EVT     VT    = CMP00.getValueType();
14099
14100     if (VT == MVT::f32 || VT == MVT::f64) {
14101       bool ExpectingFlags = false;
14102       // Check for any users that want flags:
14103       for (SDNode::use_iterator UI = N->use_begin(),
14104              UE = N->use_end();
14105            !ExpectingFlags && UI != UE; ++UI)
14106         switch (UI->getOpcode()) {
14107         default:
14108         case ISD::BR_CC:
14109         case ISD::BRCOND:
14110         case ISD::SELECT:
14111           ExpectingFlags = true;
14112           break;
14113         case ISD::CopyToReg:
14114         case ISD::SIGN_EXTEND:
14115         case ISD::ZERO_EXTEND:
14116         case ISD::ANY_EXTEND:
14117           break;
14118         }
14119
14120       if (!ExpectingFlags) {
14121         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
14122         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
14123
14124         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
14125           X86::CondCode tmp = cc0;
14126           cc0 = cc1;
14127           cc1 = tmp;
14128         }
14129
14130         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
14131             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
14132           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
14133           X86ISD::NodeType NTOperator = is64BitFP ?
14134             X86ISD::FSETCCsd : X86ISD::FSETCCss;
14135           // FIXME: need symbolic constants for these magic numbers.
14136           // See X86ATTInstPrinter.cpp:printSSECC().
14137           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
14138           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
14139                                               DAG.getConstant(x86cc, MVT::i8));
14140           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
14141                                               OnesOrZeroesF);
14142           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
14143                                       DAG.getConstant(1, MVT::i32));
14144           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
14145           return OneBitOfTruth;
14146         }
14147       }
14148     }
14149   }
14150   return SDValue();
14151 }
14152
14153 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
14154 /// so it can be folded inside ANDNP.
14155 static bool CanFoldXORWithAllOnes(const SDNode *N) {
14156   EVT VT = N->getValueType(0);
14157
14158   // Match direct AllOnes for 128 and 256-bit vectors
14159   if (ISD::isBuildVectorAllOnes(N))
14160     return true;
14161
14162   // Look through a bit convert.
14163   if (N->getOpcode() == ISD::BITCAST)
14164     N = N->getOperand(0).getNode();
14165
14166   // Sometimes the operand may come from a insert_subvector building a 256-bit
14167   // allones vector
14168   if (VT.getSizeInBits() == 256 &&
14169       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
14170     SDValue V1 = N->getOperand(0);
14171     SDValue V2 = N->getOperand(1);
14172
14173     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
14174         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
14175         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
14176         ISD::isBuildVectorAllOnes(V2.getNode()))
14177       return true;
14178   }
14179
14180   return false;
14181 }
14182
14183 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
14184                                  TargetLowering::DAGCombinerInfo &DCI,
14185                                  const X86Subtarget *Subtarget) {
14186   if (DCI.isBeforeLegalizeOps())
14187     return SDValue();
14188
14189   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
14190   if (R.getNode())
14191     return R;
14192
14193   EVT VT = N->getValueType(0);
14194
14195   // Create ANDN, BLSI, and BLSR instructions
14196   // BLSI is X & (-X)
14197   // BLSR is X & (X-1)
14198   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
14199     SDValue N0 = N->getOperand(0);
14200     SDValue N1 = N->getOperand(1);
14201     DebugLoc DL = N->getDebugLoc();
14202
14203     // Check LHS for not
14204     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
14205       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
14206     // Check RHS for not
14207     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
14208       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
14209
14210     // Check LHS for neg
14211     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
14212         isZero(N0.getOperand(0)))
14213       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
14214
14215     // Check RHS for neg
14216     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
14217         isZero(N1.getOperand(0)))
14218       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
14219
14220     // Check LHS for X-1
14221     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
14222         isAllOnes(N0.getOperand(1)))
14223       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
14224
14225     // Check RHS for X-1
14226     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
14227         isAllOnes(N1.getOperand(1)))
14228       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
14229
14230     return SDValue();
14231   }
14232
14233   // Want to form ANDNP nodes:
14234   // 1) In the hopes of then easily combining them with OR and AND nodes
14235   //    to form PBLEND/PSIGN.
14236   // 2) To match ANDN packed intrinsics
14237   if (VT != MVT::v2i64 && VT != MVT::v4i64)
14238     return SDValue();
14239
14240   SDValue N0 = N->getOperand(0);
14241   SDValue N1 = N->getOperand(1);
14242   DebugLoc DL = N->getDebugLoc();
14243
14244   // Check LHS for vnot
14245   if (N0.getOpcode() == ISD::XOR &&
14246       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
14247       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
14248     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
14249
14250   // Check RHS for vnot
14251   if (N1.getOpcode() == ISD::XOR &&
14252       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
14253       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
14254     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
14255
14256   return SDValue();
14257 }
14258
14259 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
14260                                 TargetLowering::DAGCombinerInfo &DCI,
14261                                 const X86Subtarget *Subtarget) {
14262   if (DCI.isBeforeLegalizeOps())
14263     return SDValue();
14264
14265   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
14266   if (R.getNode())
14267     return R;
14268
14269   EVT VT = N->getValueType(0);
14270
14271   SDValue N0 = N->getOperand(0);
14272   SDValue N1 = N->getOperand(1);
14273
14274   // look for psign/blend
14275   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
14276     if (!Subtarget->hasSSSE3() ||
14277         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
14278       return SDValue();
14279
14280     // Canonicalize pandn to RHS
14281     if (N0.getOpcode() == X86ISD::ANDNP)
14282       std::swap(N0, N1);
14283     // or (and (m, y), (pandn m, x))
14284     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
14285       SDValue Mask = N1.getOperand(0);
14286       SDValue X    = N1.getOperand(1);
14287       SDValue Y;
14288       if (N0.getOperand(0) == Mask)
14289         Y = N0.getOperand(1);
14290       if (N0.getOperand(1) == Mask)
14291         Y = N0.getOperand(0);
14292
14293       // Check to see if the mask appeared in both the AND and ANDNP and
14294       if (!Y.getNode())
14295         return SDValue();
14296
14297       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
14298       // Look through mask bitcast.
14299       if (Mask.getOpcode() == ISD::BITCAST)
14300         Mask = Mask.getOperand(0);
14301       if (X.getOpcode() == ISD::BITCAST)
14302         X = X.getOperand(0);
14303       if (Y.getOpcode() == ISD::BITCAST)
14304         Y = Y.getOperand(0);
14305
14306       EVT MaskVT = Mask.getValueType();
14307
14308       // Validate that the Mask operand is a vector sra node.
14309       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
14310       // there is no psrai.b
14311       if (Mask.getOpcode() != X86ISD::VSRAI)
14312         return SDValue();
14313
14314       // Check that the SRA is all signbits.
14315       SDValue SraC = Mask.getOperand(1);
14316       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
14317       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
14318       if ((SraAmt + 1) != EltBits)
14319         return SDValue();
14320
14321       DebugLoc DL = N->getDebugLoc();
14322
14323       // Now we know we at least have a plendvb with the mask val.  See if
14324       // we can form a psignb/w/d.
14325       // psign = x.type == y.type == mask.type && y = sub(0, x);
14326       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
14327           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
14328           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
14329         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
14330                "Unsupported VT for PSIGN");
14331         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
14332         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
14333       }
14334       // PBLENDVB only available on SSE 4.1
14335       if (!Subtarget->hasSSE41())
14336         return SDValue();
14337
14338       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
14339
14340       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
14341       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
14342       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
14343       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
14344       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
14345     }
14346   }
14347
14348   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
14349     return SDValue();
14350
14351   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
14352   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
14353     std::swap(N0, N1);
14354   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
14355     return SDValue();
14356   if (!N0.hasOneUse() || !N1.hasOneUse())
14357     return SDValue();
14358
14359   SDValue ShAmt0 = N0.getOperand(1);
14360   if (ShAmt0.getValueType() != MVT::i8)
14361     return SDValue();
14362   SDValue ShAmt1 = N1.getOperand(1);
14363   if (ShAmt1.getValueType() != MVT::i8)
14364     return SDValue();
14365   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
14366     ShAmt0 = ShAmt0.getOperand(0);
14367   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
14368     ShAmt1 = ShAmt1.getOperand(0);
14369
14370   DebugLoc DL = N->getDebugLoc();
14371   unsigned Opc = X86ISD::SHLD;
14372   SDValue Op0 = N0.getOperand(0);
14373   SDValue Op1 = N1.getOperand(0);
14374   if (ShAmt0.getOpcode() == ISD::SUB) {
14375     Opc = X86ISD::SHRD;
14376     std::swap(Op0, Op1);
14377     std::swap(ShAmt0, ShAmt1);
14378   }
14379
14380   unsigned Bits = VT.getSizeInBits();
14381   if (ShAmt1.getOpcode() == ISD::SUB) {
14382     SDValue Sum = ShAmt1.getOperand(0);
14383     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
14384       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
14385       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
14386         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
14387       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
14388         return DAG.getNode(Opc, DL, VT,
14389                            Op0, Op1,
14390                            DAG.getNode(ISD::TRUNCATE, DL,
14391                                        MVT::i8, ShAmt0));
14392     }
14393   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
14394     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
14395     if (ShAmt0C &&
14396         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
14397       return DAG.getNode(Opc, DL, VT,
14398                          N0.getOperand(0), N1.getOperand(0),
14399                          DAG.getNode(ISD::TRUNCATE, DL,
14400                                        MVT::i8, ShAmt0));
14401   }
14402
14403   return SDValue();
14404 }
14405
14406 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
14407 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
14408                                  TargetLowering::DAGCombinerInfo &DCI,
14409                                  const X86Subtarget *Subtarget) {
14410   if (DCI.isBeforeLegalizeOps())
14411     return SDValue();
14412
14413   EVT VT = N->getValueType(0);
14414
14415   if (VT != MVT::i32 && VT != MVT::i64)
14416     return SDValue();
14417
14418   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
14419
14420   // Create BLSMSK instructions by finding X ^ (X-1)
14421   SDValue N0 = N->getOperand(0);
14422   SDValue N1 = N->getOperand(1);
14423   DebugLoc DL = N->getDebugLoc();
14424
14425   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
14426       isAllOnes(N0.getOperand(1)))
14427     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
14428
14429   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
14430       isAllOnes(N1.getOperand(1)))
14431     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
14432
14433   return SDValue();
14434 }
14435
14436 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
14437 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
14438                                    const X86Subtarget *Subtarget) {
14439   LoadSDNode *Ld = cast<LoadSDNode>(N);
14440   EVT RegVT = Ld->getValueType(0);
14441   EVT MemVT = Ld->getMemoryVT();
14442   DebugLoc dl = Ld->getDebugLoc();
14443   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14444
14445   ISD::LoadExtType Ext = Ld->getExtensionType();
14446
14447   // If this is a vector EXT Load then attempt to optimize it using a
14448   // shuffle. We need SSE4 for the shuffles.
14449   // TODO: It is possible to support ZExt by zeroing the undef values
14450   // during the shuffle phase or after the shuffle.
14451   if (RegVT.isVector() && RegVT.isInteger() &&
14452       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
14453     assert(MemVT != RegVT && "Cannot extend to the same type");
14454     assert(MemVT.isVector() && "Must load a vector from memory");
14455
14456     unsigned NumElems = RegVT.getVectorNumElements();
14457     unsigned RegSz = RegVT.getSizeInBits();
14458     unsigned MemSz = MemVT.getSizeInBits();
14459     assert(RegSz > MemSz && "Register size must be greater than the mem size");
14460     // All sizes must be a power of two
14461     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
14462
14463     // Attempt to load the original value using a single load op.
14464     // Find a scalar type which is equal to the loaded word size.
14465     MVT SclrLoadTy = MVT::i8;
14466     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14467          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14468       MVT Tp = (MVT::SimpleValueType)tp;
14469       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
14470         SclrLoadTy = Tp;
14471         break;
14472       }
14473     }
14474
14475     // Proceed if a load word is found.
14476     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
14477
14478     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
14479       RegSz/SclrLoadTy.getSizeInBits());
14480
14481     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
14482                                   RegSz/MemVT.getScalarType().getSizeInBits());
14483     // Can't shuffle using an illegal type.
14484     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14485
14486     // Perform a single load.
14487     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
14488                                   Ld->getBasePtr(),
14489                                   Ld->getPointerInfo(), Ld->isVolatile(),
14490                                   Ld->isNonTemporal(), Ld->isInvariant(),
14491                                   Ld->getAlignment());
14492
14493     // Insert the word loaded into a vector.
14494     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
14495       LoadUnitVecVT, ScalarLoad);
14496
14497     // Bitcast the loaded value to a vector of the original element type, in
14498     // the size of the target vector type.
14499     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
14500                                     ScalarInVector);
14501     unsigned SizeRatio = RegSz/MemSz;
14502
14503     // Redistribute the loaded elements into the different locations.
14504     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14505     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
14506
14507     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14508                                          DAG.getUNDEF(WideVecVT),
14509                                          &ShuffleVec[0]);
14510
14511     // Bitcast to the requested type.
14512     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14513     // Replace the original load with the new sequence
14514     // and return the new chain.
14515     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
14516     return SDValue(ScalarLoad.getNode(), 1);
14517   }
14518
14519   return SDValue();
14520 }
14521
14522 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14523 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14524                                    const X86Subtarget *Subtarget) {
14525   StoreSDNode *St = cast<StoreSDNode>(N);
14526   EVT VT = St->getValue().getValueType();
14527   EVT StVT = St->getMemoryVT();
14528   DebugLoc dl = St->getDebugLoc();
14529   SDValue StoredVal = St->getOperand(1);
14530   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14531
14532   // If we are saving a concatenation of two XMM registers, perform two stores.
14533   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14534   // 128-bit ones. If in the future the cost becomes only one memory access the
14535   // first version would be better.
14536   if (VT.getSizeInBits() == 256 &&
14537       StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14538       StoredVal.getNumOperands() == 2) {
14539
14540     SDValue Value0 = StoredVal.getOperand(0);
14541     SDValue Value1 = StoredVal.getOperand(1);
14542
14543     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14544     SDValue Ptr0 = St->getBasePtr();
14545     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14546
14547     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14548                                 St->getPointerInfo(), St->isVolatile(),
14549                                 St->isNonTemporal(), St->getAlignment());
14550     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14551                                 St->getPointerInfo(), St->isVolatile(),
14552                                 St->isNonTemporal(), St->getAlignment());
14553     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14554   }
14555
14556   // Optimize trunc store (of multiple scalars) to shuffle and store.
14557   // First, pack all of the elements in one place. Next, store to memory
14558   // in fewer chunks.
14559   if (St->isTruncatingStore() && VT.isVector()) {
14560     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14561     unsigned NumElems = VT.getVectorNumElements();
14562     assert(StVT != VT && "Cannot truncate to the same type");
14563     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14564     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14565
14566     // From, To sizes and ElemCount must be pow of two
14567     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14568     // We are going to use the original vector elt for storing.
14569     // Accumulated smaller vector elements must be a multiple of the store size.
14570     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14571
14572     unsigned SizeRatio  = FromSz / ToSz;
14573
14574     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14575
14576     // Create a type on which we perform the shuffle
14577     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14578             StVT.getScalarType(), NumElems*SizeRatio);
14579
14580     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14581
14582     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14583     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14584     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14585
14586     // Can't shuffle using an illegal type
14587     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14588
14589     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14590                                          DAG.getUNDEF(WideVecVT),
14591                                          &ShuffleVec[0]);
14592     // At this point all of the data is stored at the bottom of the
14593     // register. We now need to save it to mem.
14594
14595     // Find the largest store unit
14596     MVT StoreType = MVT::i8;
14597     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14598          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14599       MVT Tp = (MVT::SimpleValueType)tp;
14600       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14601         StoreType = Tp;
14602     }
14603
14604     // Bitcast the original vector into a vector of store-size units
14605     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14606             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14607     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14608     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14609     SmallVector<SDValue, 8> Chains;
14610     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14611                                         TLI.getPointerTy());
14612     SDValue Ptr = St->getBasePtr();
14613
14614     // Perform one or more big stores into memory.
14615     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14616       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14617                                    StoreType, ShuffWide,
14618                                    DAG.getIntPtrConstant(i));
14619       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14620                                 St->getPointerInfo(), St->isVolatile(),
14621                                 St->isNonTemporal(), St->getAlignment());
14622       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14623       Chains.push_back(Ch);
14624     }
14625
14626     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14627                                Chains.size());
14628   }
14629
14630
14631   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14632   // the FP state in cases where an emms may be missing.
14633   // A preferable solution to the general problem is to figure out the right
14634   // places to insert EMMS.  This qualifies as a quick hack.
14635
14636   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14637   if (VT.getSizeInBits() != 64)
14638     return SDValue();
14639
14640   const Function *F = DAG.getMachineFunction().getFunction();
14641   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14642   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14643                      && Subtarget->hasSSE2();
14644   if ((VT.isVector() ||
14645        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14646       isa<LoadSDNode>(St->getValue()) &&
14647       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14648       St->getChain().hasOneUse() && !St->isVolatile()) {
14649     SDNode* LdVal = St->getValue().getNode();
14650     LoadSDNode *Ld = 0;
14651     int TokenFactorIndex = -1;
14652     SmallVector<SDValue, 8> Ops;
14653     SDNode* ChainVal = St->getChain().getNode();
14654     // Must be a store of a load.  We currently handle two cases:  the load
14655     // is a direct child, and it's under an intervening TokenFactor.  It is
14656     // possible to dig deeper under nested TokenFactors.
14657     if (ChainVal == LdVal)
14658       Ld = cast<LoadSDNode>(St->getChain());
14659     else if (St->getValue().hasOneUse() &&
14660              ChainVal->getOpcode() == ISD::TokenFactor) {
14661       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
14662         if (ChainVal->getOperand(i).getNode() == LdVal) {
14663           TokenFactorIndex = i;
14664           Ld = cast<LoadSDNode>(St->getValue());
14665         } else
14666           Ops.push_back(ChainVal->getOperand(i));
14667       }
14668     }
14669
14670     if (!Ld || !ISD::isNormalLoad(Ld))
14671       return SDValue();
14672
14673     // If this is not the MMX case, i.e. we are just turning i64 load/store
14674     // into f64 load/store, avoid the transformation if there are multiple
14675     // uses of the loaded value.
14676     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14677       return SDValue();
14678
14679     DebugLoc LdDL = Ld->getDebugLoc();
14680     DebugLoc StDL = N->getDebugLoc();
14681     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14682     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14683     // pair instead.
14684     if (Subtarget->is64Bit() || F64IsLegal) {
14685       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14686       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14687                                   Ld->getPointerInfo(), Ld->isVolatile(),
14688                                   Ld->isNonTemporal(), Ld->isInvariant(),
14689                                   Ld->getAlignment());
14690       SDValue NewChain = NewLd.getValue(1);
14691       if (TokenFactorIndex != -1) {
14692         Ops.push_back(NewChain);
14693         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14694                                Ops.size());
14695       }
14696       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14697                           St->getPointerInfo(),
14698                           St->isVolatile(), St->isNonTemporal(),
14699                           St->getAlignment());
14700     }
14701
14702     // Otherwise, lower to two pairs of 32-bit loads / stores.
14703     SDValue LoAddr = Ld->getBasePtr();
14704     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14705                                  DAG.getConstant(4, MVT::i32));
14706
14707     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14708                                Ld->getPointerInfo(),
14709                                Ld->isVolatile(), Ld->isNonTemporal(),
14710                                Ld->isInvariant(), Ld->getAlignment());
14711     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14712                                Ld->getPointerInfo().getWithOffset(4),
14713                                Ld->isVolatile(), Ld->isNonTemporal(),
14714                                Ld->isInvariant(),
14715                                MinAlign(Ld->getAlignment(), 4));
14716
14717     SDValue NewChain = LoLd.getValue(1);
14718     if (TokenFactorIndex != -1) {
14719       Ops.push_back(LoLd);
14720       Ops.push_back(HiLd);
14721       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14722                              Ops.size());
14723     }
14724
14725     LoAddr = St->getBasePtr();
14726     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14727                          DAG.getConstant(4, MVT::i32));
14728
14729     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14730                                 St->getPointerInfo(),
14731                                 St->isVolatile(), St->isNonTemporal(),
14732                                 St->getAlignment());
14733     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14734                                 St->getPointerInfo().getWithOffset(4),
14735                                 St->isVolatile(),
14736                                 St->isNonTemporal(),
14737                                 MinAlign(St->getAlignment(), 4));
14738     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14739   }
14740   return SDValue();
14741 }
14742
14743 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14744 /// and return the operands for the horizontal operation in LHS and RHS.  A
14745 /// horizontal operation performs the binary operation on successive elements
14746 /// of its first operand, then on successive elements of its second operand,
14747 /// returning the resulting values in a vector.  For example, if
14748 ///   A = < float a0, float a1, float a2, float a3 >
14749 /// and
14750 ///   B = < float b0, float b1, float b2, float b3 >
14751 /// then the result of doing a horizontal operation on A and B is
14752 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14753 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14754 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14755 /// set to A, RHS to B, and the routine returns 'true'.
14756 /// Note that the binary operation should have the property that if one of the
14757 /// operands is UNDEF then the result is UNDEF.
14758 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14759   // Look for the following pattern: if
14760   //   A = < float a0, float a1, float a2, float a3 >
14761   //   B = < float b0, float b1, float b2, float b3 >
14762   // and
14763   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14764   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14765   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14766   // which is A horizontal-op B.
14767
14768   // At least one of the operands should be a vector shuffle.
14769   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14770       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14771     return false;
14772
14773   EVT VT = LHS.getValueType();
14774
14775   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14776          "Unsupported vector type for horizontal add/sub");
14777
14778   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14779   // operate independently on 128-bit lanes.
14780   unsigned NumElts = VT.getVectorNumElements();
14781   unsigned NumLanes = VT.getSizeInBits()/128;
14782   unsigned NumLaneElts = NumElts / NumLanes;
14783   assert((NumLaneElts % 2 == 0) &&
14784          "Vector type should have an even number of elements in each lane");
14785   unsigned HalfLaneElts = NumLaneElts/2;
14786
14787   // View LHS in the form
14788   //   LHS = VECTOR_SHUFFLE A, B, LMask
14789   // If LHS is not a shuffle then pretend it is the shuffle
14790   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14791   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14792   // type VT.
14793   SDValue A, B;
14794   SmallVector<int, 16> LMask(NumElts);
14795   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14796     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14797       A = LHS.getOperand(0);
14798     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14799       B = LHS.getOperand(1);
14800     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
14801     std::copy(Mask.begin(), Mask.end(), LMask.begin());
14802   } else {
14803     if (LHS.getOpcode() != ISD::UNDEF)
14804       A = LHS;
14805     for (unsigned i = 0; i != NumElts; ++i)
14806       LMask[i] = i;
14807   }
14808
14809   // Likewise, view RHS in the form
14810   //   RHS = VECTOR_SHUFFLE C, D, RMask
14811   SDValue C, D;
14812   SmallVector<int, 16> RMask(NumElts);
14813   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14814     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14815       C = RHS.getOperand(0);
14816     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14817       D = RHS.getOperand(1);
14818     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
14819     std::copy(Mask.begin(), Mask.end(), RMask.begin());
14820   } else {
14821     if (RHS.getOpcode() != ISD::UNDEF)
14822       C = RHS;
14823     for (unsigned i = 0; i != NumElts; ++i)
14824       RMask[i] = i;
14825   }
14826
14827   // Check that the shuffles are both shuffling the same vectors.
14828   if (!(A == C && B == D) && !(A == D && B == C))
14829     return false;
14830
14831   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14832   if (!A.getNode() && !B.getNode())
14833     return false;
14834
14835   // If A and B occur in reverse order in RHS, then "swap" them (which means
14836   // rewriting the mask).
14837   if (A != C)
14838     CommuteVectorShuffleMask(RMask, NumElts);
14839
14840   // At this point LHS and RHS are equivalent to
14841   //   LHS = VECTOR_SHUFFLE A, B, LMask
14842   //   RHS = VECTOR_SHUFFLE A, B, RMask
14843   // Check that the masks correspond to performing a horizontal operation.
14844   for (unsigned i = 0; i != NumElts; ++i) {
14845     int LIdx = LMask[i], RIdx = RMask[i];
14846
14847     // Ignore any UNDEF components.
14848     if (LIdx < 0 || RIdx < 0 ||
14849         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14850         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14851       continue;
14852
14853     // Check that successive elements are being operated on.  If not, this is
14854     // not a horizontal operation.
14855     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14856     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14857     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14858     if (!(LIdx == Index && RIdx == Index + 1) &&
14859         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14860       return false;
14861   }
14862
14863   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14864   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14865   return true;
14866 }
14867
14868 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14869 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14870                                   const X86Subtarget *Subtarget) {
14871   EVT VT = N->getValueType(0);
14872   SDValue LHS = N->getOperand(0);
14873   SDValue RHS = N->getOperand(1);
14874
14875   // Try to synthesize horizontal adds from adds of shuffles.
14876   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14877        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14878       isHorizontalBinOp(LHS, RHS, true))
14879     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14880   return SDValue();
14881 }
14882
14883 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14884 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14885                                   const X86Subtarget *Subtarget) {
14886   EVT VT = N->getValueType(0);
14887   SDValue LHS = N->getOperand(0);
14888   SDValue RHS = N->getOperand(1);
14889
14890   // Try to synthesize horizontal subs from subs of shuffles.
14891   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14892        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14893       isHorizontalBinOp(LHS, RHS, false))
14894     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14895   return SDValue();
14896 }
14897
14898 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14899 /// X86ISD::FXOR nodes.
14900 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14901   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14902   // F[X]OR(0.0, x) -> x
14903   // F[X]OR(x, 0.0) -> x
14904   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14905     if (C->getValueAPF().isPosZero())
14906       return N->getOperand(1);
14907   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14908     if (C->getValueAPF().isPosZero())
14909       return N->getOperand(0);
14910   return SDValue();
14911 }
14912
14913 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14914 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14915   // FAND(0.0, x) -> 0.0
14916   // FAND(x, 0.0) -> 0.0
14917   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14918     if (C->getValueAPF().isPosZero())
14919       return N->getOperand(0);
14920   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14921     if (C->getValueAPF().isPosZero())
14922       return N->getOperand(1);
14923   return SDValue();
14924 }
14925
14926 static SDValue PerformBTCombine(SDNode *N,
14927                                 SelectionDAG &DAG,
14928                                 TargetLowering::DAGCombinerInfo &DCI) {
14929   // BT ignores high bits in the bit index operand.
14930   SDValue Op1 = N->getOperand(1);
14931   if (Op1.hasOneUse()) {
14932     unsigned BitWidth = Op1.getValueSizeInBits();
14933     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14934     APInt KnownZero, KnownOne;
14935     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14936                                           !DCI.isBeforeLegalizeOps());
14937     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14938     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14939         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14940       DCI.CommitTargetLoweringOpt(TLO);
14941   }
14942   return SDValue();
14943 }
14944
14945 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14946   SDValue Op = N->getOperand(0);
14947   if (Op.getOpcode() == ISD::BITCAST)
14948     Op = Op.getOperand(0);
14949   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14950   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14951       VT.getVectorElementType().getSizeInBits() ==
14952       OpVT.getVectorElementType().getSizeInBits()) {
14953     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14954   }
14955   return SDValue();
14956 }
14957
14958 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
14959                                   TargetLowering::DAGCombinerInfo &DCI,
14960                                   const X86Subtarget *Subtarget) {
14961   if (!DCI.isBeforeLegalizeOps())
14962     return SDValue();
14963
14964   if (!Subtarget->hasAVX())
14965     return SDValue();
14966
14967   EVT VT = N->getValueType(0);
14968   SDValue Op = N->getOperand(0);
14969   EVT OpVT = Op.getValueType();
14970   DebugLoc dl = N->getDebugLoc();
14971
14972   if ((VT == MVT::v4i64 && OpVT == MVT::v4i32) ||
14973       (VT == MVT::v8i32 && OpVT == MVT::v8i16)) {
14974
14975     if (Subtarget->hasAVX2())
14976       return DAG.getNode(X86ISD::VSEXT_MOVL, dl, VT, Op);
14977
14978     // Optimize vectors in AVX mode
14979     // Sign extend  v8i16 to v8i32 and
14980     //              v4i32 to v4i64
14981     //
14982     // Divide input vector into two parts
14983     // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
14984     // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
14985     // concat the vectors to original VT
14986
14987     unsigned NumElems = OpVT.getVectorNumElements();
14988     SmallVector<int,8> ShufMask1(NumElems, -1);
14989     for (unsigned i = 0; i != NumElems/2; ++i)
14990       ShufMask1[i] = i;
14991
14992     SDValue OpLo = DAG.getVectorShuffle(OpVT, dl, Op, DAG.getUNDEF(OpVT),
14993                                         &ShufMask1[0]);
14994
14995     SmallVector<int,8> ShufMask2(NumElems, -1);
14996     for (unsigned i = 0; i != NumElems/2; ++i)
14997       ShufMask2[i] = i + NumElems/2;
14998
14999     SDValue OpHi = DAG.getVectorShuffle(OpVT, dl, Op, DAG.getUNDEF(OpVT),
15000                                         &ShufMask2[0]);
15001
15002     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), VT.getScalarType(),
15003                                   VT.getVectorNumElements()/2);
15004
15005     OpLo = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpLo);
15006     OpHi = DAG.getNode(X86ISD::VSEXT_MOVL, dl, HalfVT, OpHi);
15007
15008     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15009   }
15010   return SDValue();
15011 }
15012
15013 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
15014                                   TargetLowering::DAGCombinerInfo &DCI,
15015                                   const X86Subtarget *Subtarget) {
15016   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
15017   //           (and (i32 x86isd::setcc_carry), 1)
15018   // This eliminates the zext. This transformation is necessary because
15019   // ISD::SETCC is always legalized to i8.
15020   DebugLoc dl = N->getDebugLoc();
15021   SDValue N0 = N->getOperand(0);
15022   EVT VT = N->getValueType(0);
15023   EVT OpVT = N0.getValueType();
15024
15025   if (N0.getOpcode() == ISD::AND &&
15026       N0.hasOneUse() &&
15027       N0.getOperand(0).hasOneUse()) {
15028     SDValue N00 = N0.getOperand(0);
15029     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
15030       return SDValue();
15031     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
15032     if (!C || C->getZExtValue() != 1)
15033       return SDValue();
15034     return DAG.getNode(ISD::AND, dl, VT,
15035                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
15036                                    N00.getOperand(0), N00.getOperand(1)),
15037                        DAG.getConstant(1, VT));
15038   }
15039
15040   // Optimize vectors in AVX mode:
15041   //
15042   //   v8i16 -> v8i32
15043   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
15044   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
15045   //   Concat upper and lower parts.
15046   //
15047   //   v4i32 -> v4i64
15048   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
15049   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
15050   //   Concat upper and lower parts.
15051   //
15052   if (!DCI.isBeforeLegalizeOps())
15053     return SDValue();
15054
15055   if (!Subtarget->hasAVX())
15056     return SDValue();
15057
15058   if (((VT == MVT::v8i32) && (OpVT == MVT::v8i16)) ||
15059       ((VT == MVT::v4i64) && (OpVT == MVT::v4i32)))  {
15060
15061     if (Subtarget->hasAVX2())
15062       return DAG.getNode(X86ISD::VZEXT_MOVL, dl, VT, N0);
15063
15064     SDValue ZeroVec = getZeroVector(OpVT, Subtarget, DAG, dl);
15065     SDValue OpLo = getUnpackl(DAG, dl, OpVT, N0, ZeroVec);
15066     SDValue OpHi = getUnpackh(DAG, dl, OpVT, N0, ZeroVec);
15067
15068     EVT HVT = EVT::getVectorVT(*DAG.getContext(), VT.getVectorElementType(),
15069                                VT.getVectorNumElements()/2);
15070
15071     OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
15072     OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
15073
15074     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15075   }
15076
15077   return SDValue();
15078 }
15079
15080 // Optimize x == -y --> x+y == 0
15081 //          x != -y --> x+y != 0
15082 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG) {
15083   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
15084   SDValue LHS = N->getOperand(0);
15085   SDValue RHS = N->getOperand(1); 
15086
15087   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
15088     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
15089       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
15090         SDValue addV = DAG.getNode(ISD::ADD, N->getDebugLoc(),
15091                                    LHS.getValueType(), RHS, LHS.getOperand(1));
15092         return DAG.getSetCC(N->getDebugLoc(), N->getValueType(0),
15093                             addV, DAG.getConstant(0, addV.getValueType()), CC);
15094       }
15095   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
15096     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
15097       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
15098         SDValue addV = DAG.getNode(ISD::ADD, N->getDebugLoc(),
15099                                    RHS.getValueType(), LHS, RHS.getOperand(1));
15100         return DAG.getSetCC(N->getDebugLoc(), N->getValueType(0),
15101                             addV, DAG.getConstant(0, addV.getValueType()), CC);
15102       }
15103   return SDValue();
15104 }
15105
15106 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
15107 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
15108   unsigned X86CC = N->getConstantOperandVal(0);
15109   SDValue EFLAG = N->getOperand(1);
15110   DebugLoc DL = N->getDebugLoc();
15111
15112   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
15113   // a zext and produces an all-ones bit which is more useful than 0/1 in some
15114   // cases.
15115   if (X86CC == X86::COND_B)
15116     return DAG.getNode(ISD::AND, DL, MVT::i8,
15117                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
15118                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
15119                        DAG.getConstant(1, MVT::i8));
15120
15121   return SDValue();
15122 }
15123
15124 static SDValue PerformUINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG) {
15125   SDValue Op0 = N->getOperand(0);
15126   EVT InVT = Op0->getValueType(0);
15127
15128   // UINT_TO_FP(v4i8) -> SINT_TO_FP(ZEXT(v4i8 to v4i32))
15129   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
15130     DebugLoc dl = N->getDebugLoc();
15131     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15132     SDValue P = DAG.getNode(ISD::ZERO_EXTEND, dl, DstVT, Op0);
15133     // Notice that we use SINT_TO_FP because we know that the high bits
15134     // are zero and SINT_TO_FP is better supported by the hardware.
15135     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
15136   }
15137
15138   return SDValue();
15139 }
15140
15141 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
15142                                         const X86TargetLowering *XTLI) {
15143   SDValue Op0 = N->getOperand(0);
15144   EVT InVT = Op0->getValueType(0);
15145
15146   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
15147   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
15148     DebugLoc dl = N->getDebugLoc();
15149     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15150     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
15151     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
15152   }
15153
15154   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
15155   // a 32-bit target where SSE doesn't support i64->FP operations.
15156   if (Op0.getOpcode() == ISD::LOAD) {
15157     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
15158     EVT VT = Ld->getValueType(0);
15159     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
15160         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
15161         !XTLI->getSubtarget()->is64Bit() &&
15162         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
15163       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
15164                                           Ld->getChain(), Op0, DAG);
15165       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
15166       return FILDChain;
15167     }
15168   }
15169   return SDValue();
15170 }
15171
15172 static SDValue PerformFP_TO_SINTCombine(SDNode *N, SelectionDAG &DAG) {
15173   EVT VT = N->getValueType(0);
15174
15175   // v4i8 = FP_TO_SINT() -> v4i8 = TRUNCATE (V4i32 = FP_TO_SINT()
15176   if (VT == MVT::v8i8 || VT == MVT::v4i8) {
15177     DebugLoc dl = N->getDebugLoc();
15178     MVT DstVT = VT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
15179     SDValue I = DAG.getNode(ISD::FP_TO_SINT, dl, DstVT, N->getOperand(0));
15180     return DAG.getNode(ISD::TRUNCATE, dl, VT, I);
15181   }
15182
15183   return SDValue();
15184 }
15185
15186 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
15187 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
15188                                  X86TargetLowering::DAGCombinerInfo &DCI) {
15189   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
15190   // the result is either zero or one (depending on the input carry bit).
15191   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
15192   if (X86::isZeroNode(N->getOperand(0)) &&
15193       X86::isZeroNode(N->getOperand(1)) &&
15194       // We don't have a good way to replace an EFLAGS use, so only do this when
15195       // dead right now.
15196       SDValue(N, 1).use_empty()) {
15197     DebugLoc DL = N->getDebugLoc();
15198     EVT VT = N->getValueType(0);
15199     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
15200     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
15201                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
15202                                            DAG.getConstant(X86::COND_B,MVT::i8),
15203                                            N->getOperand(2)),
15204                                DAG.getConstant(1, VT));
15205     return DCI.CombineTo(N, Res1, CarryOut);
15206   }
15207
15208   return SDValue();
15209 }
15210
15211 // fold (add Y, (sete  X, 0)) -> adc  0, Y
15212 //      (add Y, (setne X, 0)) -> sbb -1, Y
15213 //      (sub (sete  X, 0), Y) -> sbb  0, Y
15214 //      (sub (setne X, 0), Y) -> adc -1, Y
15215 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
15216   DebugLoc DL = N->getDebugLoc();
15217
15218   // Look through ZExts.
15219   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
15220   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
15221     return SDValue();
15222
15223   SDValue SetCC = Ext.getOperand(0);
15224   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
15225     return SDValue();
15226
15227   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
15228   if (CC != X86::COND_E && CC != X86::COND_NE)
15229     return SDValue();
15230
15231   SDValue Cmp = SetCC.getOperand(1);
15232   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
15233       !X86::isZeroNode(Cmp.getOperand(1)) ||
15234       !Cmp.getOperand(0).getValueType().isInteger())
15235     return SDValue();
15236
15237   SDValue CmpOp0 = Cmp.getOperand(0);
15238   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
15239                                DAG.getConstant(1, CmpOp0.getValueType()));
15240
15241   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
15242   if (CC == X86::COND_NE)
15243     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
15244                        DL, OtherVal.getValueType(), OtherVal,
15245                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
15246   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
15247                      DL, OtherVal.getValueType(), OtherVal,
15248                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
15249 }
15250
15251 /// PerformADDCombine - Do target-specific dag combines on integer adds.
15252 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
15253                                  const X86Subtarget *Subtarget) {
15254   EVT VT = N->getValueType(0);
15255   SDValue Op0 = N->getOperand(0);
15256   SDValue Op1 = N->getOperand(1);
15257
15258   // Try to synthesize horizontal adds from adds of shuffles.
15259   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
15260        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
15261       isHorizontalBinOp(Op0, Op1, true))
15262     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
15263
15264   return OptimizeConditionalInDecrement(N, DAG);
15265 }
15266
15267 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
15268                                  const X86Subtarget *Subtarget) {
15269   SDValue Op0 = N->getOperand(0);
15270   SDValue Op1 = N->getOperand(1);
15271
15272   // X86 can't encode an immediate LHS of a sub. See if we can push the
15273   // negation into a preceding instruction.
15274   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
15275     // If the RHS of the sub is a XOR with one use and a constant, invert the
15276     // immediate. Then add one to the LHS of the sub so we can turn
15277     // X-Y -> X+~Y+1, saving one register.
15278     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
15279         isa<ConstantSDNode>(Op1.getOperand(1))) {
15280       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
15281       EVT VT = Op0.getValueType();
15282       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
15283                                    Op1.getOperand(0),
15284                                    DAG.getConstant(~XorC, VT));
15285       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
15286                          DAG.getConstant(C->getAPIntValue()+1, VT));
15287     }
15288   }
15289
15290   // Try to synthesize horizontal adds from adds of shuffles.
15291   EVT VT = N->getValueType(0);
15292   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
15293        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
15294       isHorizontalBinOp(Op0, Op1, true))
15295     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
15296
15297   return OptimizeConditionalInDecrement(N, DAG);
15298 }
15299
15300 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
15301                                              DAGCombinerInfo &DCI) const {
15302   SelectionDAG &DAG = DCI.DAG;
15303   switch (N->getOpcode()) {
15304   default: break;
15305   case ISD::EXTRACT_VECTOR_ELT:
15306     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
15307   case ISD::VSELECT:
15308   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
15309   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
15310   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
15311   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
15312   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
15313   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
15314   case ISD::SHL:
15315   case ISD::SRA:
15316   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
15317   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
15318   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
15319   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
15320   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
15321   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
15322   case ISD::UINT_TO_FP:     return PerformUINT_TO_FPCombine(N, DAG);
15323   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
15324   case ISD::FP_TO_SINT:     return PerformFP_TO_SINTCombine(N, DAG);
15325   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
15326   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
15327   case X86ISD::FXOR:
15328   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
15329   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
15330   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
15331   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
15332   case ISD::ANY_EXTEND:
15333   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
15334   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
15335   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG, DCI);
15336   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG);
15337   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
15338   case X86ISD::SHUFP:       // Handle all target specific shuffles
15339   case X86ISD::PALIGN:
15340   case X86ISD::UNPCKH:
15341   case X86ISD::UNPCKL:
15342   case X86ISD::MOVHLPS:
15343   case X86ISD::MOVLHPS:
15344   case X86ISD::PSHUFD:
15345   case X86ISD::PSHUFHW:
15346   case X86ISD::PSHUFLW:
15347   case X86ISD::MOVSS:
15348   case X86ISD::MOVSD:
15349   case X86ISD::VPERMILP:
15350   case X86ISD::VPERM2X128:
15351   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
15352   }
15353
15354   return SDValue();
15355 }
15356
15357 /// isTypeDesirableForOp - Return true if the target has native support for
15358 /// the specified value type and it is 'desirable' to use the type for the
15359 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
15360 /// instruction encodings are longer and some i16 instructions are slow.
15361 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
15362   if (!isTypeLegal(VT))
15363     return false;
15364   if (VT != MVT::i16)
15365     return true;
15366
15367   switch (Opc) {
15368   default:
15369     return true;
15370   case ISD::LOAD:
15371   case ISD::SIGN_EXTEND:
15372   case ISD::ZERO_EXTEND:
15373   case ISD::ANY_EXTEND:
15374   case ISD::SHL:
15375   case ISD::SRL:
15376   case ISD::SUB:
15377   case ISD::ADD:
15378   case ISD::MUL:
15379   case ISD::AND:
15380   case ISD::OR:
15381   case ISD::XOR:
15382     return false;
15383   }
15384 }
15385
15386 /// IsDesirableToPromoteOp - This method query the target whether it is
15387 /// beneficial for dag combiner to promote the specified node. If true, it
15388 /// should return the desired promotion type by reference.
15389 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
15390   EVT VT = Op.getValueType();
15391   if (VT != MVT::i16)
15392     return false;
15393
15394   bool Promote = false;
15395   bool Commute = false;
15396   switch (Op.getOpcode()) {
15397   default: break;
15398   case ISD::LOAD: {
15399     LoadSDNode *LD = cast<LoadSDNode>(Op);
15400     // If the non-extending load has a single use and it's not live out, then it
15401     // might be folded.
15402     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
15403                                                      Op.hasOneUse()*/) {
15404       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
15405              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
15406         // The only case where we'd want to promote LOAD (rather then it being
15407         // promoted as an operand is when it's only use is liveout.
15408         if (UI->getOpcode() != ISD::CopyToReg)
15409           return false;
15410       }
15411     }
15412     Promote = true;
15413     break;
15414   }
15415   case ISD::SIGN_EXTEND:
15416   case ISD::ZERO_EXTEND:
15417   case ISD::ANY_EXTEND:
15418     Promote = true;
15419     break;
15420   case ISD::SHL:
15421   case ISD::SRL: {
15422     SDValue N0 = Op.getOperand(0);
15423     // Look out for (store (shl (load), x)).
15424     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
15425       return false;
15426     Promote = true;
15427     break;
15428   }
15429   case ISD::ADD:
15430   case ISD::MUL:
15431   case ISD::AND:
15432   case ISD::OR:
15433   case ISD::XOR:
15434     Commute = true;
15435     // fallthrough
15436   case ISD::SUB: {
15437     SDValue N0 = Op.getOperand(0);
15438     SDValue N1 = Op.getOperand(1);
15439     if (!Commute && MayFoldLoad(N1))
15440       return false;
15441     // Avoid disabling potential load folding opportunities.
15442     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
15443       return false;
15444     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
15445       return false;
15446     Promote = true;
15447   }
15448   }
15449
15450   PVT = MVT::i32;
15451   return Promote;
15452 }
15453
15454 //===----------------------------------------------------------------------===//
15455 //                           X86 Inline Assembly Support
15456 //===----------------------------------------------------------------------===//
15457
15458 namespace {
15459   // Helper to match a string separated by whitespace.
15460   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
15461     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
15462
15463     for (unsigned i = 0, e = args.size(); i != e; ++i) {
15464       StringRef piece(*args[i]);
15465       if (!s.startswith(piece)) // Check if the piece matches.
15466         return false;
15467
15468       s = s.substr(piece.size());
15469       StringRef::size_type pos = s.find_first_not_of(" \t");
15470       if (pos == 0) // We matched a prefix.
15471         return false;
15472
15473       s = s.substr(pos);
15474     }
15475
15476     return s.empty();
15477   }
15478   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
15479 }
15480
15481 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
15482   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
15483
15484   std::string AsmStr = IA->getAsmString();
15485
15486   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
15487   if (!Ty || Ty->getBitWidth() % 16 != 0)
15488     return false;
15489
15490   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
15491   SmallVector<StringRef, 4> AsmPieces;
15492   SplitString(AsmStr, AsmPieces, ";\n");
15493
15494   switch (AsmPieces.size()) {
15495   default: return false;
15496   case 1:
15497     // FIXME: this should verify that we are targeting a 486 or better.  If not,
15498     // we will turn this bswap into something that will be lowered to logical
15499     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
15500     // lower so don't worry about this.
15501     // bswap $0
15502     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
15503         matchAsm(AsmPieces[0], "bswapl", "$0") ||
15504         matchAsm(AsmPieces[0], "bswapq", "$0") ||
15505         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
15506         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
15507         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
15508       // No need to check constraints, nothing other than the equivalent of
15509       // "=r,0" would be valid here.
15510       return IntrinsicLowering::LowerToByteSwap(CI);
15511     }
15512
15513     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
15514     if (CI->getType()->isIntegerTy(16) &&
15515         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
15516         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
15517          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
15518       AsmPieces.clear();
15519       const std::string &ConstraintsStr = IA->getConstraintString();
15520       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
15521       std::sort(AsmPieces.begin(), AsmPieces.end());
15522       if (AsmPieces.size() == 4 &&
15523           AsmPieces[0] == "~{cc}" &&
15524           AsmPieces[1] == "~{dirflag}" &&
15525           AsmPieces[2] == "~{flags}" &&
15526           AsmPieces[3] == "~{fpsr}")
15527       return IntrinsicLowering::LowerToByteSwap(CI);
15528     }
15529     break;
15530   case 3:
15531     if (CI->getType()->isIntegerTy(32) &&
15532         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
15533         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
15534         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
15535         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
15536       AsmPieces.clear();
15537       const std::string &ConstraintsStr = IA->getConstraintString();
15538       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
15539       std::sort(AsmPieces.begin(), AsmPieces.end());
15540       if (AsmPieces.size() == 4 &&
15541           AsmPieces[0] == "~{cc}" &&
15542           AsmPieces[1] == "~{dirflag}" &&
15543           AsmPieces[2] == "~{flags}" &&
15544           AsmPieces[3] == "~{fpsr}")
15545         return IntrinsicLowering::LowerToByteSwap(CI);
15546     }
15547
15548     if (CI->getType()->isIntegerTy(64)) {
15549       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
15550       if (Constraints.size() >= 2 &&
15551           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
15552           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
15553         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
15554         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
15555             matchAsm(AsmPieces[1], "bswap", "%edx") &&
15556             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
15557           return IntrinsicLowering::LowerToByteSwap(CI);
15558       }
15559     }
15560     break;
15561   }
15562   return false;
15563 }
15564
15565
15566
15567 /// getConstraintType - Given a constraint letter, return the type of
15568 /// constraint it is for this target.
15569 X86TargetLowering::ConstraintType
15570 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
15571   if (Constraint.size() == 1) {
15572     switch (Constraint[0]) {
15573     case 'R':
15574     case 'q':
15575     case 'Q':
15576     case 'f':
15577     case 't':
15578     case 'u':
15579     case 'y':
15580     case 'x':
15581     case 'Y':
15582     case 'l':
15583       return C_RegisterClass;
15584     case 'a':
15585     case 'b':
15586     case 'c':
15587     case 'd':
15588     case 'S':
15589     case 'D':
15590     case 'A':
15591       return C_Register;
15592     case 'I':
15593     case 'J':
15594     case 'K':
15595     case 'L':
15596     case 'M':
15597     case 'N':
15598     case 'G':
15599     case 'C':
15600     case 'e':
15601     case 'Z':
15602       return C_Other;
15603     default:
15604       break;
15605     }
15606   }
15607   return TargetLowering::getConstraintType(Constraint);
15608 }
15609
15610 /// Examine constraint type and operand type and determine a weight value.
15611 /// This object must already have been set up with the operand type
15612 /// and the current alternative constraint selected.
15613 TargetLowering::ConstraintWeight
15614   X86TargetLowering::getSingleConstraintMatchWeight(
15615     AsmOperandInfo &info, const char *constraint) const {
15616   ConstraintWeight weight = CW_Invalid;
15617   Value *CallOperandVal = info.CallOperandVal;
15618     // If we don't have a value, we can't do a match,
15619     // but allow it at the lowest weight.
15620   if (CallOperandVal == NULL)
15621     return CW_Default;
15622   Type *type = CallOperandVal->getType();
15623   // Look at the constraint type.
15624   switch (*constraint) {
15625   default:
15626     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
15627   case 'R':
15628   case 'q':
15629   case 'Q':
15630   case 'a':
15631   case 'b':
15632   case 'c':
15633   case 'd':
15634   case 'S':
15635   case 'D':
15636   case 'A':
15637     if (CallOperandVal->getType()->isIntegerTy())
15638       weight = CW_SpecificReg;
15639     break;
15640   case 'f':
15641   case 't':
15642   case 'u':
15643       if (type->isFloatingPointTy())
15644         weight = CW_SpecificReg;
15645       break;
15646   case 'y':
15647       if (type->isX86_MMXTy() && Subtarget->hasMMX())
15648         weight = CW_SpecificReg;
15649       break;
15650   case 'x':
15651   case 'Y':
15652     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
15653         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
15654       weight = CW_Register;
15655     break;
15656   case 'I':
15657     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
15658       if (C->getZExtValue() <= 31)
15659         weight = CW_Constant;
15660     }
15661     break;
15662   case 'J':
15663     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15664       if (C->getZExtValue() <= 63)
15665         weight = CW_Constant;
15666     }
15667     break;
15668   case 'K':
15669     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15670       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
15671         weight = CW_Constant;
15672     }
15673     break;
15674   case 'L':
15675     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15676       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
15677         weight = CW_Constant;
15678     }
15679     break;
15680   case 'M':
15681     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15682       if (C->getZExtValue() <= 3)
15683         weight = CW_Constant;
15684     }
15685     break;
15686   case 'N':
15687     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15688       if (C->getZExtValue() <= 0xff)
15689         weight = CW_Constant;
15690     }
15691     break;
15692   case 'G':
15693   case 'C':
15694     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15695       weight = CW_Constant;
15696     }
15697     break;
15698   case 'e':
15699     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15700       if ((C->getSExtValue() >= -0x80000000LL) &&
15701           (C->getSExtValue() <= 0x7fffffffLL))
15702         weight = CW_Constant;
15703     }
15704     break;
15705   case 'Z':
15706     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15707       if (C->getZExtValue() <= 0xffffffff)
15708         weight = CW_Constant;
15709     }
15710     break;
15711   }
15712   return weight;
15713 }
15714
15715 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15716 /// with another that has more specific requirements based on the type of the
15717 /// corresponding operand.
15718 const char *X86TargetLowering::
15719 LowerXConstraint(EVT ConstraintVT) const {
15720   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15721   // 'f' like normal targets.
15722   if (ConstraintVT.isFloatingPoint()) {
15723     if (Subtarget->hasSSE2())
15724       return "Y";
15725     if (Subtarget->hasSSE1())
15726       return "x";
15727   }
15728
15729   return TargetLowering::LowerXConstraint(ConstraintVT);
15730 }
15731
15732 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15733 /// vector.  If it is invalid, don't add anything to Ops.
15734 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15735                                                      std::string &Constraint,
15736                                                      std::vector<SDValue>&Ops,
15737                                                      SelectionDAG &DAG) const {
15738   SDValue Result(0, 0);
15739
15740   // Only support length 1 constraints for now.
15741   if (Constraint.length() > 1) return;
15742
15743   char ConstraintLetter = Constraint[0];
15744   switch (ConstraintLetter) {
15745   default: break;
15746   case 'I':
15747     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15748       if (C->getZExtValue() <= 31) {
15749         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15750         break;
15751       }
15752     }
15753     return;
15754   case 'J':
15755     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15756       if (C->getZExtValue() <= 63) {
15757         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15758         break;
15759       }
15760     }
15761     return;
15762   case 'K':
15763     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15764       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15765         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15766         break;
15767       }
15768     }
15769     return;
15770   case 'N':
15771     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15772       if (C->getZExtValue() <= 255) {
15773         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15774         break;
15775       }
15776     }
15777     return;
15778   case 'e': {
15779     // 32-bit signed value
15780     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15781       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15782                                            C->getSExtValue())) {
15783         // Widen to 64 bits here to get it sign extended.
15784         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15785         break;
15786       }
15787     // FIXME gcc accepts some relocatable values here too, but only in certain
15788     // memory models; it's complicated.
15789     }
15790     return;
15791   }
15792   case 'Z': {
15793     // 32-bit unsigned value
15794     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15795       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15796                                            C->getZExtValue())) {
15797         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15798         break;
15799       }
15800     }
15801     // FIXME gcc accepts some relocatable values here too, but only in certain
15802     // memory models; it's complicated.
15803     return;
15804   }
15805   case 'i': {
15806     // Literal immediates are always ok.
15807     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15808       // Widen to 64 bits here to get it sign extended.
15809       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15810       break;
15811     }
15812
15813     // In any sort of PIC mode addresses need to be computed at runtime by
15814     // adding in a register or some sort of table lookup.  These can't
15815     // be used as immediates.
15816     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15817       return;
15818
15819     // If we are in non-pic codegen mode, we allow the address of a global (with
15820     // an optional displacement) to be used with 'i'.
15821     GlobalAddressSDNode *GA = 0;
15822     int64_t Offset = 0;
15823
15824     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15825     while (1) {
15826       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15827         Offset += GA->getOffset();
15828         break;
15829       } else if (Op.getOpcode() == ISD::ADD) {
15830         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15831           Offset += C->getZExtValue();
15832           Op = Op.getOperand(0);
15833           continue;
15834         }
15835       } else if (Op.getOpcode() == ISD::SUB) {
15836         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15837           Offset += -C->getZExtValue();
15838           Op = Op.getOperand(0);
15839           continue;
15840         }
15841       }
15842
15843       // Otherwise, this isn't something we can handle, reject it.
15844       return;
15845     }
15846
15847     const GlobalValue *GV = GA->getGlobal();
15848     // If we require an extra load to get this address, as in PIC mode, we
15849     // can't accept it.
15850     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15851                                                         getTargetMachine())))
15852       return;
15853
15854     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15855                                         GA->getValueType(0), Offset);
15856     break;
15857   }
15858   }
15859
15860   if (Result.getNode()) {
15861     Ops.push_back(Result);
15862     return;
15863   }
15864   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15865 }
15866
15867 std::pair<unsigned, const TargetRegisterClass*>
15868 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15869                                                 EVT VT) const {
15870   // First, see if this is a constraint that directly corresponds to an LLVM
15871   // register class.
15872   if (Constraint.size() == 1) {
15873     // GCC Constraint Letters
15874     switch (Constraint[0]) {
15875     default: break;
15876       // TODO: Slight differences here in allocation order and leaving
15877       // RIP in the class. Do they matter any more here than they do
15878       // in the normal allocation?
15879     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15880       if (Subtarget->is64Bit()) {
15881         if (VT == MVT::i32 || VT == MVT::f32)
15882           return std::make_pair(0U, &X86::GR32RegClass);
15883         if (VT == MVT::i16)
15884           return std::make_pair(0U, &X86::GR16RegClass);
15885         if (VT == MVT::i8 || VT == MVT::i1)
15886           return std::make_pair(0U, &X86::GR8RegClass);
15887         if (VT == MVT::i64 || VT == MVT::f64)
15888           return std::make_pair(0U, &X86::GR64RegClass);
15889         break;
15890       }
15891       // 32-bit fallthrough
15892     case 'Q':   // Q_REGS
15893       if (VT == MVT::i32 || VT == MVT::f32)
15894         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
15895       if (VT == MVT::i16)
15896         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
15897       if (VT == MVT::i8 || VT == MVT::i1)
15898         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
15899       if (VT == MVT::i64)
15900         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
15901       break;
15902     case 'r':   // GENERAL_REGS
15903     case 'l':   // INDEX_REGS
15904       if (VT == MVT::i8 || VT == MVT::i1)
15905         return std::make_pair(0U, &X86::GR8RegClass);
15906       if (VT == MVT::i16)
15907         return std::make_pair(0U, &X86::GR16RegClass);
15908       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15909         return std::make_pair(0U, &X86::GR32RegClass);
15910       return std::make_pair(0U, &X86::GR64RegClass);
15911     case 'R':   // LEGACY_REGS
15912       if (VT == MVT::i8 || VT == MVT::i1)
15913         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
15914       if (VT == MVT::i16)
15915         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
15916       if (VT == MVT::i32 || !Subtarget->is64Bit())
15917         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
15918       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
15919     case 'f':  // FP Stack registers.
15920       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15921       // value to the correct fpstack register class.
15922       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15923         return std::make_pair(0U, &X86::RFP32RegClass);
15924       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15925         return std::make_pair(0U, &X86::RFP64RegClass);
15926       return std::make_pair(0U, &X86::RFP80RegClass);
15927     case 'y':   // MMX_REGS if MMX allowed.
15928       if (!Subtarget->hasMMX()) break;
15929       return std::make_pair(0U, &X86::VR64RegClass);
15930     case 'Y':   // SSE_REGS if SSE2 allowed
15931       if (!Subtarget->hasSSE2()) break;
15932       // FALL THROUGH.
15933     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15934       if (!Subtarget->hasSSE1()) break;
15935
15936       switch (VT.getSimpleVT().SimpleTy) {
15937       default: break;
15938       // Scalar SSE types.
15939       case MVT::f32:
15940       case MVT::i32:
15941         return std::make_pair(0U, &X86::FR32RegClass);
15942       case MVT::f64:
15943       case MVT::i64:
15944         return std::make_pair(0U, &X86::FR64RegClass);
15945       // Vector types.
15946       case MVT::v16i8:
15947       case MVT::v8i16:
15948       case MVT::v4i32:
15949       case MVT::v2i64:
15950       case MVT::v4f32:
15951       case MVT::v2f64:
15952         return std::make_pair(0U, &X86::VR128RegClass);
15953       // AVX types.
15954       case MVT::v32i8:
15955       case MVT::v16i16:
15956       case MVT::v8i32:
15957       case MVT::v4i64:
15958       case MVT::v8f32:
15959       case MVT::v4f64:
15960         return std::make_pair(0U, &X86::VR256RegClass);
15961       }
15962       break;
15963     }
15964   }
15965
15966   // Use the default implementation in TargetLowering to convert the register
15967   // constraint into a member of a register class.
15968   std::pair<unsigned, const TargetRegisterClass*> Res;
15969   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15970
15971   // Not found as a standard register?
15972   if (Res.second == 0) {
15973     // Map st(0) -> st(7) -> ST0
15974     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15975         tolower(Constraint[1]) == 's' &&
15976         tolower(Constraint[2]) == 't' &&
15977         Constraint[3] == '(' &&
15978         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15979         Constraint[5] == ')' &&
15980         Constraint[6] == '}') {
15981
15982       Res.first = X86::ST0+Constraint[4]-'0';
15983       Res.second = &X86::RFP80RegClass;
15984       return Res;
15985     }
15986
15987     // GCC allows "st(0)" to be called just plain "st".
15988     if (StringRef("{st}").equals_lower(Constraint)) {
15989       Res.first = X86::ST0;
15990       Res.second = &X86::RFP80RegClass;
15991       return Res;
15992     }
15993
15994     // flags -> EFLAGS
15995     if (StringRef("{flags}").equals_lower(Constraint)) {
15996       Res.first = X86::EFLAGS;
15997       Res.second = &X86::CCRRegClass;
15998       return Res;
15999     }
16000
16001     // 'A' means EAX + EDX.
16002     if (Constraint == "A") {
16003       Res.first = X86::EAX;
16004       Res.second = &X86::GR32_ADRegClass;
16005       return Res;
16006     }
16007     return Res;
16008   }
16009
16010   // Otherwise, check to see if this is a register class of the wrong value
16011   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
16012   // turn into {ax},{dx}.
16013   if (Res.second->hasType(VT))
16014     return Res;   // Correct type already, nothing to do.
16015
16016   // All of the single-register GCC register classes map their values onto
16017   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
16018   // really want an 8-bit or 32-bit register, map to the appropriate register
16019   // class and return the appropriate register.
16020   if (Res.second == &X86::GR16RegClass) {
16021     if (VT == MVT::i8) {
16022       unsigned DestReg = 0;
16023       switch (Res.first) {
16024       default: break;
16025       case X86::AX: DestReg = X86::AL; break;
16026       case X86::DX: DestReg = X86::DL; break;
16027       case X86::CX: DestReg = X86::CL; break;
16028       case X86::BX: DestReg = X86::BL; break;
16029       }
16030       if (DestReg) {
16031         Res.first = DestReg;
16032         Res.second = &X86::GR8RegClass;
16033       }
16034     } else if (VT == MVT::i32) {
16035       unsigned DestReg = 0;
16036       switch (Res.first) {
16037       default: break;
16038       case X86::AX: DestReg = X86::EAX; break;
16039       case X86::DX: DestReg = X86::EDX; break;
16040       case X86::CX: DestReg = X86::ECX; break;
16041       case X86::BX: DestReg = X86::EBX; break;
16042       case X86::SI: DestReg = X86::ESI; break;
16043       case X86::DI: DestReg = X86::EDI; break;
16044       case X86::BP: DestReg = X86::EBP; break;
16045       case X86::SP: DestReg = X86::ESP; break;
16046       }
16047       if (DestReg) {
16048         Res.first = DestReg;
16049         Res.second = &X86::GR32RegClass;
16050       }
16051     } else if (VT == MVT::i64) {
16052       unsigned DestReg = 0;
16053       switch (Res.first) {
16054       default: break;
16055       case X86::AX: DestReg = X86::RAX; break;
16056       case X86::DX: DestReg = X86::RDX; break;
16057       case X86::CX: DestReg = X86::RCX; break;
16058       case X86::BX: DestReg = X86::RBX; break;
16059       case X86::SI: DestReg = X86::RSI; break;
16060       case X86::DI: DestReg = X86::RDI; break;
16061       case X86::BP: DestReg = X86::RBP; break;
16062       case X86::SP: DestReg = X86::RSP; break;
16063       }
16064       if (DestReg) {
16065         Res.first = DestReg;
16066         Res.second = &X86::GR64RegClass;
16067       }
16068     }
16069   } else if (Res.second == &X86::FR32RegClass ||
16070              Res.second == &X86::FR64RegClass ||
16071              Res.second == &X86::VR128RegClass) {
16072     // Handle references to XMM physical registers that got mapped into the
16073     // wrong class.  This can happen with constraints like {xmm0} where the
16074     // target independent register mapper will just pick the first match it can
16075     // find, ignoring the required type.
16076     if (VT == MVT::f32)
16077       Res.second = &X86::FR32RegClass;
16078     else if (VT == MVT::f64)
16079       Res.second = &X86::FR64RegClass;
16080     else if (X86::VR128RegClass.hasType(VT))
16081       Res.second = &X86::VR128RegClass;
16082   }
16083
16084   return Res;
16085 }