Make the 'x' constraint work for AVX registers as well.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/MC/MCAsmInfo.h"
39 #include "llvm/MC/MCContext.h"
40 #include "llvm/MC/MCExpr.h"
41 #include "llvm/MC/MCSymbol.h"
42 #include "llvm/ADT/BitVector.h"
43 #include "llvm/ADT/SmallSet.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/ADT/StringExtras.h"
46 #include "llvm/ADT/VariadicFunction.h"
47 #include "llvm/ADT/VectorExtras.h"
48 #include "llvm/Support/CallSite.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/Dwarf.h"
51 #include "llvm/Support/ErrorHandling.h"
52 #include "llvm/Support/MathExtras.h"
53 #include "llvm/Support/raw_ostream.h"
54 #include "llvm/Target/TargetOptions.h"
55 using namespace llvm;
56 using namespace dwarf;
57
58 STATISTIC(NumTailCalls, "Number of tail calls");
59
60 // Forward declarations.
61 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
62                        SDValue V2);
63
64 static SDValue Insert128BitVector(SDValue Result,
65                                   SDValue Vec,
66                                   SDValue Idx,
67                                   SelectionDAG &DAG,
68                                   DebugLoc dl);
69
70 static SDValue Extract128BitVector(SDValue Vec,
71                                    SDValue Idx,
72                                    SelectionDAG &DAG,
73                                    DebugLoc dl);
74
75 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
76 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
77 /// simple subregister reference.  Idx is an index in the 128 bits we
78 /// want.  It need not be aligned to a 128-bit bounday.  That makes
79 /// lowering EXTRACT_VECTOR_ELT operations easier.
80 static SDValue Extract128BitVector(SDValue Vec,
81                                    SDValue Idx,
82                                    SelectionDAG &DAG,
83                                    DebugLoc dl) {
84   EVT VT = Vec.getValueType();
85   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
86   EVT ElVT = VT.getVectorElementType();
87   int Factor = VT.getSizeInBits()/128;
88   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
89                                   VT.getVectorNumElements()/Factor);
90
91   // Extract from UNDEF is UNDEF.
92   if (Vec.getOpcode() == ISD::UNDEF)
93     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
94
95   if (isa<ConstantSDNode>(Idx)) {
96     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
97
98     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
99     // we can match to VEXTRACTF128.
100     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
101
102     // This is the index of the first element of the 128-bit chunk
103     // we want.
104     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
105                                  * ElemsPerChunk);
106
107     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
108     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                  VecIdx);
110
111     return Result;
112   }
113
114   return SDValue();
115 }
116
117 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
118 /// sets things up to match to an AVX VINSERTF128 instruction or a
119 /// simple superregister reference.  Idx is an index in the 128 bits
120 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
121 /// lowering INSERT_VECTOR_ELT operations easier.
122 static SDValue Insert128BitVector(SDValue Result,
123                                   SDValue Vec,
124                                   SDValue Idx,
125                                   SelectionDAG &DAG,
126                                   DebugLoc dl) {
127   if (isa<ConstantSDNode>(Idx)) {
128     EVT VT = Vec.getValueType();
129     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
130
131     EVT ElVT = VT.getVectorElementType();
132     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
133     EVT ResultVT = Result.getValueType();
134
135     // Insert the relevant 128 bits.
136     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
137
138     // This is the index of the first element of the 128-bit chunk
139     // we want.
140     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
141                                  * ElemsPerChunk);
142
143     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
144     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
145                          VecIdx);
146     return Result;
147   }
148
149   return SDValue();
150 }
151
152 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
153   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
154   bool is64Bit = Subtarget->is64Bit();
155
156   if (Subtarget->isTargetEnvMacho()) {
157     if (is64Bit)
158       return new X8664_MachoTargetObjectFile();
159     return new TargetLoweringObjectFileMachO();
160   }
161
162   if (Subtarget->isTargetELF())
163     return new TargetLoweringObjectFileELF();
164   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
165     return new TargetLoweringObjectFileCOFF();
166   llvm_unreachable("unknown subtarget type");
167 }
168
169 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
170   : TargetLowering(TM, createTLOF(TM)) {
171   Subtarget = &TM.getSubtarget<X86Subtarget>();
172   X86ScalarSSEf64 = Subtarget->hasXMMInt();
173   X86ScalarSSEf32 = Subtarget->hasXMM();
174   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
175
176   RegInfo = TM.getRegisterInfo();
177   TD = getTargetData();
178
179   // Set up the TargetLowering object.
180   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
181
182   // X86 is weird, it always uses i8 for shift amounts and setcc results.
183   setBooleanContents(ZeroOrOneBooleanContent);
184   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
185   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
186
187   // For 64-bit since we have so many registers use the ILP scheduler, for
188   // 32-bit code use the register pressure specific scheduling.
189   if (Subtarget->is64Bit())
190     setSchedulingPreference(Sched::ILP);
191   else
192     setSchedulingPreference(Sched::RegPressure);
193   setStackPointerRegisterToSaveRestore(X86StackPtr);
194
195   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
196     // Setup Windows compiler runtime calls.
197     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
198     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
199     setLibcallName(RTLIB::SREM_I64, "_allrem");
200     setLibcallName(RTLIB::UREM_I64, "_aullrem");
201     setLibcallName(RTLIB::MUL_I64, "_allmul");
202     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
203     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
204     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
205     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
206     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
207     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
208     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
209     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
210     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
211   }
212
213   if (Subtarget->isTargetDarwin()) {
214     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
215     setUseUnderscoreSetJmp(false);
216     setUseUnderscoreLongJmp(false);
217   } else if (Subtarget->isTargetMingw()) {
218     // MS runtime is weird: it exports _setjmp, but longjmp!
219     setUseUnderscoreSetJmp(true);
220     setUseUnderscoreLongJmp(false);
221   } else {
222     setUseUnderscoreSetJmp(true);
223     setUseUnderscoreLongJmp(true);
224   }
225
226   // Set up the register classes.
227   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
228   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
229   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
230   if (Subtarget->is64Bit())
231     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
232
233   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
234
235   // We don't accept any truncstore of integer registers.
236   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
237   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
238   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
239   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
240   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
241   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
242
243   // SETOEQ and SETUNE require checking two conditions.
244   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
245   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
246   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
247   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
248   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
249   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
250
251   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
252   // operation.
253   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
254   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
255   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
256
257   if (Subtarget->is64Bit()) {
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
259     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
260   } else if (!TM.Options.UseSoftFloat) {
261     // We have an algorithm for SSE2->double, and we turn this into a
262     // 64-bit FILD followed by conditional FADD for other targets.
263     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
264     // We have an algorithm for SSE2, and we turn this into a 64-bit
265     // FILD for other targets.
266     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
267   }
268
269   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
270   // this operation.
271   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
272   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
273
274   if (!TM.Options.UseSoftFloat) {
275     // SSE has no i16 to fp conversion, only i32
276     if (X86ScalarSSEf32) {
277       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
278       // f32 and f64 cases are Legal, f80 case is not
279       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
280     } else {
281       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
282       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
283     }
284   } else {
285     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
286     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
287   }
288
289   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
290   // are Legal, f80 is custom lowered.
291   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
292   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
293
294   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
295   // this operation.
296   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
297   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
298
299   if (X86ScalarSSEf32) {
300     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
301     // f32 and f64 cases are Legal, f80 case is not
302     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
303   } else {
304     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
305     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
306   }
307
308   // Handle FP_TO_UINT by promoting the destination to a larger signed
309   // conversion.
310   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
311   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
312   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
313
314   if (Subtarget->is64Bit()) {
315     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
316     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
317   } else if (!TM.Options.UseSoftFloat) {
318     // Since AVX is a superset of SSE3, only check for SSE here.
319     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
320       // Expand FP_TO_UINT into a select.
321       // FIXME: We would like to use a Custom expander here eventually to do
322       // the optimal thing for SSE vs. the default expansion in the legalizer.
323       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
324     else
325       // With SSE3 we can use fisttpll to convert to a signed i64; without
326       // SSE, we're stuck with a fistpll.
327       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
328   }
329
330   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
331   if (!X86ScalarSSEf64) {
332     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
333     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
334     if (Subtarget->is64Bit()) {
335       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
336       // Without SSE, i64->f64 goes through memory.
337       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
338     }
339   }
340
341   // Scalar integer divide and remainder are lowered to use operations that
342   // produce two results, to match the available instructions. This exposes
343   // the two-result form to trivial CSE, which is able to combine x/y and x%y
344   // into a single instruction.
345   //
346   // Scalar integer multiply-high is also lowered to use two-result
347   // operations, to match the available instructions. However, plain multiply
348   // (low) operations are left as Legal, as there are single-result
349   // instructions for this in x86. Using the two-result multiply instructions
350   // when both high and low results are needed must be arranged by dagcombine.
351   for (unsigned i = 0, e = 4; i != e; ++i) {
352     MVT VT = IntVTs[i];
353     setOperationAction(ISD::MULHS, VT, Expand);
354     setOperationAction(ISD::MULHU, VT, Expand);
355     setOperationAction(ISD::SDIV, VT, Expand);
356     setOperationAction(ISD::UDIV, VT, Expand);
357     setOperationAction(ISD::SREM, VT, Expand);
358     setOperationAction(ISD::UREM, VT, Expand);
359
360     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
361     setOperationAction(ISD::ADDC, VT, Custom);
362     setOperationAction(ISD::ADDE, VT, Custom);
363     setOperationAction(ISD::SUBC, VT, Custom);
364     setOperationAction(ISD::SUBE, VT, Custom);
365   }
366
367   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
368   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
369   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
370   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
371   if (Subtarget->is64Bit())
372     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
375   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
376   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
379   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
380   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
381
382   // Promote the i8 variants and force them on up to i32 which has a shorter
383   // encoding.
384   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
385   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
386   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
387   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
388   if (Subtarget->hasBMI()) {
389     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
390     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
391     if (Subtarget->is64Bit())
392       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
393   } else {
394     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
395     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
396     if (Subtarget->is64Bit())
397       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
398   }
399
400   if (Subtarget->hasLZCNT()) {
401     // When promoting the i8 variants, force them to i32 for a shorter
402     // encoding.
403     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
404     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
405     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
406     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
407     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
408     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
409     if (Subtarget->is64Bit())
410       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
411   } else {
412     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
413     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
414     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
415     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
416     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
417     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
418     if (Subtarget->is64Bit()) {
419       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
420       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
421     }
422   }
423
424   if (Subtarget->hasPOPCNT()) {
425     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
426   } else {
427     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
428     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
429     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
430     if (Subtarget->is64Bit())
431       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
432   }
433
434   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
435   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
436
437   // These should be promoted to a larger select which is supported.
438   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
439   // X86 wants to expand cmov itself.
440   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
441   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
442   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
443   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
444   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
445   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
446   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
447   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
448   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
449   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
450   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
451   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
452   if (Subtarget->is64Bit()) {
453     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
454     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
455   }
456   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
457
458   // Darwin ABI issue.
459   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
460   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
461   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
462   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
463   if (Subtarget->is64Bit())
464     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
465   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
466   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
467   if (Subtarget->is64Bit()) {
468     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
469     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
470     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
471     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
472     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
473   }
474   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
475   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
476   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
477   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
478   if (Subtarget->is64Bit()) {
479     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
480     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
481     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
482   }
483
484   if (Subtarget->hasXMM())
485     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
486
487   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
488   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
489
490   // On X86 and X86-64, atomic operations are lowered to locked instructions.
491   // Locked instructions, in turn, have implicit fence semantics (all memory
492   // operations are flushed before issuing the locked instruction, and they
493   // are not buffered), so we can fold away the common pattern of
494   // fence-atomic-fence.
495   setShouldFoldAtomicFences(true);
496
497   // Expand certain atomics
498   for (unsigned i = 0, e = 4; i != e; ++i) {
499     MVT VT = IntVTs[i];
500     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
501     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
502     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
503   }
504
505   if (!Subtarget->is64Bit()) {
506     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
507     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
508     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
509     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
510     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
511     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
512     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
513     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
514   }
515
516   if (Subtarget->hasCmpxchg16b()) {
517     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
518   }
519
520   // FIXME - use subtarget debug flags
521   if (!Subtarget->isTargetDarwin() &&
522       !Subtarget->isTargetELF() &&
523       !Subtarget->isTargetCygMing()) {
524     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
525   }
526
527   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
528   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
529   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
530   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
531   if (Subtarget->is64Bit()) {
532     setExceptionPointerRegister(X86::RAX);
533     setExceptionSelectorRegister(X86::RDX);
534   } else {
535     setExceptionPointerRegister(X86::EAX);
536     setExceptionSelectorRegister(X86::EDX);
537   }
538   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
539   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
540
541   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
542   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
543
544   setOperationAction(ISD::TRAP, MVT::Other, Legal);
545
546   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
547   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
548   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
549   if (Subtarget->is64Bit()) {
550     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
551     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
552   } else {
553     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
554     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
555   }
556
557   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
558   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
559
560   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
561     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
562                        MVT::i64 : MVT::i32, Custom);
563   else if (TM.Options.EnableSegmentedStacks)
564     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
565                        MVT::i64 : MVT::i32, Custom);
566   else
567     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
568                        MVT::i64 : MVT::i32, Expand);
569
570   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
571     // f32 and f64 use SSE.
572     // Set up the FP register classes.
573     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
574     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
575
576     // Use ANDPD to simulate FABS.
577     setOperationAction(ISD::FABS , MVT::f64, Custom);
578     setOperationAction(ISD::FABS , MVT::f32, Custom);
579
580     // Use XORP to simulate FNEG.
581     setOperationAction(ISD::FNEG , MVT::f64, Custom);
582     setOperationAction(ISD::FNEG , MVT::f32, Custom);
583
584     // Use ANDPD and ORPD to simulate FCOPYSIGN.
585     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
586     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
587
588     // Lower this to FGETSIGNx86 plus an AND.
589     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
590     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
591
592     // We don't support sin/cos/fmod
593     setOperationAction(ISD::FSIN , MVT::f64, Expand);
594     setOperationAction(ISD::FCOS , MVT::f64, Expand);
595     setOperationAction(ISD::FSIN , MVT::f32, Expand);
596     setOperationAction(ISD::FCOS , MVT::f32, Expand);
597
598     // Expand FP immediates into loads from the stack, except for the special
599     // cases we handle.
600     addLegalFPImmediate(APFloat(+0.0)); // xorpd
601     addLegalFPImmediate(APFloat(+0.0f)); // xorps
602   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
603     // Use SSE for f32, x87 for f64.
604     // Set up the FP register classes.
605     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
606     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
607
608     // Use ANDPS to simulate FABS.
609     setOperationAction(ISD::FABS , MVT::f32, Custom);
610
611     // Use XORP to simulate FNEG.
612     setOperationAction(ISD::FNEG , MVT::f32, Custom);
613
614     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
615
616     // Use ANDPS and ORPS to simulate FCOPYSIGN.
617     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
618     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
619
620     // We don't support sin/cos/fmod
621     setOperationAction(ISD::FSIN , MVT::f32, Expand);
622     setOperationAction(ISD::FCOS , MVT::f32, Expand);
623
624     // Special cases we handle for FP constants.
625     addLegalFPImmediate(APFloat(+0.0f)); // xorps
626     addLegalFPImmediate(APFloat(+0.0)); // FLD0
627     addLegalFPImmediate(APFloat(+1.0)); // FLD1
628     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
629     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
630
631     if (!TM.Options.UnsafeFPMath) {
632       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
633       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
634     }
635   } else if (!TM.Options.UseSoftFloat) {
636     // f32 and f64 in x87.
637     // Set up the FP register classes.
638     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
639     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
640
641     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
642     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
643     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
644     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
645
646     if (!TM.Options.UnsafeFPMath) {
647       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
648       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
649     }
650     addLegalFPImmediate(APFloat(+0.0)); // FLD0
651     addLegalFPImmediate(APFloat(+1.0)); // FLD1
652     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
653     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
654     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
655     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
656     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
657     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
658   }
659
660   // We don't support FMA.
661   setOperationAction(ISD::FMA, MVT::f64, Expand);
662   setOperationAction(ISD::FMA, MVT::f32, Expand);
663
664   // Long double always uses X87.
665   if (!TM.Options.UseSoftFloat) {
666     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
667     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
668     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
669     {
670       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
671       addLegalFPImmediate(TmpFlt);  // FLD0
672       TmpFlt.changeSign();
673       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
674
675       bool ignored;
676       APFloat TmpFlt2(+1.0);
677       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
678                       &ignored);
679       addLegalFPImmediate(TmpFlt2);  // FLD1
680       TmpFlt2.changeSign();
681       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
682     }
683
684     if (!TM.Options.UnsafeFPMath) {
685       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
686       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
687     }
688
689     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
690     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
691     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
692     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
693     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
694     setOperationAction(ISD::FMA, MVT::f80, Expand);
695   }
696
697   // Always use a library call for pow.
698   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
699   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
700   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
701
702   setOperationAction(ISD::FLOG, MVT::f80, Expand);
703   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
704   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
705   setOperationAction(ISD::FEXP, MVT::f80, Expand);
706   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
707
708   // First set operation action for all vector types to either promote
709   // (for widening) or expand (for scalarization). Then we will selectively
710   // turn on ones that can be effectively codegen'd.
711   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
712        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
713     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
727     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
728     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
729     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
730     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
731     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
732     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
733     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
734     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
735     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
736     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
737     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
738     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
739     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
740     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
741     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
742     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
743     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
744     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
745     setOperationAction(ISD::CTTZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
746     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
747     setOperationAction(ISD::CTLZ_ZERO_UNDEF, (MVT::SimpleValueType)VT, Expand);
748     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
749     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
750     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
751     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
752     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
753     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
754     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
755     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
756     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
757     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
758     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
759     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
760     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
761     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
762     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
763     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
764     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
765     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
766     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
767     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
768     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
769     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
770     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
771          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
772       setTruncStoreAction((MVT::SimpleValueType)VT,
773                           (MVT::SimpleValueType)InnerVT, Expand);
774     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
775     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
776     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
777   }
778
779   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
780   // with -msoft-float, disable use of MMX as well.
781   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
782     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
783     // No operations on x86mmx supported, everything uses intrinsics.
784   }
785
786   // MMX-sized vectors (other than x86mmx) are expected to be expanded
787   // into smaller operations.
788   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
789   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
790   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
791   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
792   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
793   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
794   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
795   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
796   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
797   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
798   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
799   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
800   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
801   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
802   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
803   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
804   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
805   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
806   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
807   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
808   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
809   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
810   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
811   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
812   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
813   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
814   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
815   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
816   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
817
818   if (!TM.Options.UseSoftFloat && Subtarget->hasXMM()) {
819     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
820
821     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
822     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
823     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
824     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
825     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
826     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
827     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
828     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
829     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
830     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
831     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
832     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
833   }
834
835   if (!TM.Options.UseSoftFloat && Subtarget->hasXMMInt()) {
836     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
837
838     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
839     // registers cannot be used even for integer operations.
840     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
841     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
842     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
843     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
844
845     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
846     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
847     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
848     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
849     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
850     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
851     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
852     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
853     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
854     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
855     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
856     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
857     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
858     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
859     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
860     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
861
862     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
863     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
864     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
865     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
866
867     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
868     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
869     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
870     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
871     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
872
873     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
874     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
875     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
876     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
877     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
878
879     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
880     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
881       EVT VT = (MVT::SimpleValueType)i;
882       // Do not attempt to custom lower non-power-of-2 vectors
883       if (!isPowerOf2_32(VT.getVectorNumElements()))
884         continue;
885       // Do not attempt to custom lower non-128-bit vectors
886       if (!VT.is128BitVector())
887         continue;
888       setOperationAction(ISD::BUILD_VECTOR,
889                          VT.getSimpleVT().SimpleTy, Custom);
890       setOperationAction(ISD::VECTOR_SHUFFLE,
891                          VT.getSimpleVT().SimpleTy, Custom);
892       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
893                          VT.getSimpleVT().SimpleTy, Custom);
894     }
895
896     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
897     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
898     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
899     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
900     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
901     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
902
903     if (Subtarget->is64Bit()) {
904       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
905       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
906     }
907
908     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
909     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
910       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
911       EVT VT = SVT;
912
913       // Do not attempt to promote non-128-bit vectors
914       if (!VT.is128BitVector())
915         continue;
916
917       setOperationAction(ISD::AND,    SVT, Promote);
918       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
919       setOperationAction(ISD::OR,     SVT, Promote);
920       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
921       setOperationAction(ISD::XOR,    SVT, Promote);
922       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
923       setOperationAction(ISD::LOAD,   SVT, Promote);
924       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
925       setOperationAction(ISD::SELECT, SVT, Promote);
926       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
927     }
928
929     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
930
931     // Custom lower v2i64 and v2f64 selects.
932     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
933     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
934     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
935     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
936
937     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
938     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
939   }
940
941   if (Subtarget->hasSSE41orAVX()) {
942     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
943     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
944     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
945     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
946     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
947     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
948     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
949     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
950     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
951     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
952
953     // FIXME: Do we need to handle scalar-to-vector here?
954     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
955
956     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
957     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
958     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
959     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
960     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
961
962     // i8 and i16 vectors are custom , because the source register and source
963     // source memory operand types are not the same width.  f32 vectors are
964     // custom since the immediate controlling the insert encodes additional
965     // information.
966     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
967     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
968     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
969     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
970
971     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
972     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
973     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
974     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
975
976     // FIXME: these should be Legal but thats only for the case where
977     // the index is constant.  For now custom expand to deal with that.
978     if (Subtarget->is64Bit()) {
979       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
980       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
981     }
982   }
983
984   if (Subtarget->hasXMMInt()) {
985     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
986     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
987
988     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
989     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
990
991     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
992     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
993
994     if (Subtarget->hasAVX2()) {
995       setOperationAction(ISD::SRL,             MVT::v2i64, Legal);
996       setOperationAction(ISD::SRL,             MVT::v4i32, Legal);
997
998       setOperationAction(ISD::SHL,             MVT::v2i64, Legal);
999       setOperationAction(ISD::SHL,             MVT::v4i32, Legal);
1000
1001       setOperationAction(ISD::SRA,             MVT::v4i32, Legal);
1002     } else {
1003       setOperationAction(ISD::SRL,             MVT::v2i64, Custom);
1004       setOperationAction(ISD::SRL,             MVT::v4i32, Custom);
1005
1006       setOperationAction(ISD::SHL,             MVT::v2i64, Custom);
1007       setOperationAction(ISD::SHL,             MVT::v4i32, Custom);
1008
1009       setOperationAction(ISD::SRA,             MVT::v4i32, Custom);
1010     }
1011   }
1012
1013   if (Subtarget->hasSSE42orAVX())
1014     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
1015
1016   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX()) {
1017     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
1018     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
1019     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
1020     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
1021     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
1022     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
1023
1024     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1025     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1026     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1027
1028     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1029     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1030     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1031     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1032     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1033     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1034
1035     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1036     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1037     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1038     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1039     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1040     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1041
1042     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1043     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1044     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1045
1046     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
1047     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
1048     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
1049     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
1050     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1051     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1052
1053     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1054     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1055
1056     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1057     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1058
1059     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1060     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1061
1062     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1063     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1064     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1065     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1066
1067     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1068     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1069     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1070
1071     setOperationAction(ISD::VSELECT,           MVT::v4f64, Legal);
1072     setOperationAction(ISD::VSELECT,           MVT::v4i64, Legal);
1073     setOperationAction(ISD::VSELECT,           MVT::v8i32, Legal);
1074     setOperationAction(ISD::VSELECT,           MVT::v8f32, Legal);
1075
1076     if (Subtarget->hasAVX2()) {
1077       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1078       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1079       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1080       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1081
1082       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1083       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1084       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1085       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1086
1087       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1088       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1089       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1090       // Don't lower v32i8 because there is no 128-bit byte mul
1091
1092       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1093
1094       setOperationAction(ISD::SRL,             MVT::v4i64, Legal);
1095       setOperationAction(ISD::SRL,             MVT::v8i32, Legal);
1096
1097       setOperationAction(ISD::SHL,             MVT::v4i64, Legal);
1098       setOperationAction(ISD::SHL,             MVT::v8i32, Legal);
1099
1100       setOperationAction(ISD::SRA,             MVT::v8i32, Legal);
1101     } else {
1102       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1103       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1104       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1105       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1106
1107       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1108       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1109       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1110       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1111
1112       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1113       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1114       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1115       // Don't lower v32i8 because there is no 128-bit byte mul
1116
1117       setOperationAction(ISD::SRL,             MVT::v4i64, Custom);
1118       setOperationAction(ISD::SRL,             MVT::v8i32, Custom);
1119
1120       setOperationAction(ISD::SHL,             MVT::v4i64, Custom);
1121       setOperationAction(ISD::SHL,             MVT::v8i32, Custom);
1122
1123       setOperationAction(ISD::SRA,             MVT::v8i32, Custom);
1124     }
1125
1126     // Custom lower several nodes for 256-bit types.
1127     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1128                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1129       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1130       EVT VT = SVT;
1131
1132       // Extract subvector is special because the value type
1133       // (result) is 128-bit but the source is 256-bit wide.
1134       if (VT.is128BitVector())
1135         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1136
1137       // Do not attempt to custom lower other non-256-bit vectors
1138       if (!VT.is256BitVector())
1139         continue;
1140
1141       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1142       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1143       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1144       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1145       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1146       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1147     }
1148
1149     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1150     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1151       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1152       EVT VT = SVT;
1153
1154       // Do not attempt to promote non-256-bit vectors
1155       if (!VT.is256BitVector())
1156         continue;
1157
1158       setOperationAction(ISD::AND,    SVT, Promote);
1159       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1160       setOperationAction(ISD::OR,     SVT, Promote);
1161       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1162       setOperationAction(ISD::XOR,    SVT, Promote);
1163       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1164       setOperationAction(ISD::LOAD,   SVT, Promote);
1165       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1166       setOperationAction(ISD::SELECT, SVT, Promote);
1167       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1168     }
1169   }
1170
1171   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1172   // of this type with custom code.
1173   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1174          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1175     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1176                        Custom);
1177   }
1178
1179   // We want to custom lower some of our intrinsics.
1180   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1181
1182
1183   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1184   // handle type legalization for these operations here.
1185   //
1186   // FIXME: We really should do custom legalization for addition and
1187   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1188   // than generic legalization for 64-bit multiplication-with-overflow, though.
1189   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1190     // Add/Sub/Mul with overflow operations are custom lowered.
1191     MVT VT = IntVTs[i];
1192     setOperationAction(ISD::SADDO, VT, Custom);
1193     setOperationAction(ISD::UADDO, VT, Custom);
1194     setOperationAction(ISD::SSUBO, VT, Custom);
1195     setOperationAction(ISD::USUBO, VT, Custom);
1196     setOperationAction(ISD::SMULO, VT, Custom);
1197     setOperationAction(ISD::UMULO, VT, Custom);
1198   }
1199
1200   // There are no 8-bit 3-address imul/mul instructions
1201   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1202   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1203
1204   if (!Subtarget->is64Bit()) {
1205     // These libcalls are not available in 32-bit.
1206     setLibcallName(RTLIB::SHL_I128, 0);
1207     setLibcallName(RTLIB::SRL_I128, 0);
1208     setLibcallName(RTLIB::SRA_I128, 0);
1209   }
1210
1211   // We have target-specific dag combine patterns for the following nodes:
1212   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1213   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1214   setTargetDAGCombine(ISD::VSELECT);
1215   setTargetDAGCombine(ISD::SELECT);
1216   setTargetDAGCombine(ISD::SHL);
1217   setTargetDAGCombine(ISD::SRA);
1218   setTargetDAGCombine(ISD::SRL);
1219   setTargetDAGCombine(ISD::OR);
1220   setTargetDAGCombine(ISD::AND);
1221   setTargetDAGCombine(ISD::ADD);
1222   setTargetDAGCombine(ISD::FADD);
1223   setTargetDAGCombine(ISD::FSUB);
1224   setTargetDAGCombine(ISD::SUB);
1225   setTargetDAGCombine(ISD::LOAD);
1226   setTargetDAGCombine(ISD::STORE);
1227   setTargetDAGCombine(ISD::ZERO_EXTEND);
1228   setTargetDAGCombine(ISD::SINT_TO_FP);
1229   if (Subtarget->is64Bit())
1230     setTargetDAGCombine(ISD::MUL);
1231   if (Subtarget->hasBMI())
1232     setTargetDAGCombine(ISD::XOR);
1233
1234   computeRegisterProperties();
1235
1236   // On Darwin, -Os means optimize for size without hurting performance,
1237   // do not reduce the limit.
1238   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1239   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1240   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1241   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1242   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1243   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1244   setPrefLoopAlignment(4); // 2^4 bytes.
1245   benefitFromCodePlacementOpt = true;
1246
1247   setPrefFunctionAlignment(4); // 2^4 bytes.
1248 }
1249
1250
1251 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1252   if (!VT.isVector()) return MVT::i8;
1253   return VT.changeVectorElementTypeToInteger();
1254 }
1255
1256
1257 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1258 /// the desired ByVal argument alignment.
1259 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1260   if (MaxAlign == 16)
1261     return;
1262   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1263     if (VTy->getBitWidth() == 128)
1264       MaxAlign = 16;
1265   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1266     unsigned EltAlign = 0;
1267     getMaxByValAlign(ATy->getElementType(), EltAlign);
1268     if (EltAlign > MaxAlign)
1269       MaxAlign = EltAlign;
1270   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1271     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1272       unsigned EltAlign = 0;
1273       getMaxByValAlign(STy->getElementType(i), EltAlign);
1274       if (EltAlign > MaxAlign)
1275         MaxAlign = EltAlign;
1276       if (MaxAlign == 16)
1277         break;
1278     }
1279   }
1280   return;
1281 }
1282
1283 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1284 /// function arguments in the caller parameter area. For X86, aggregates
1285 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1286 /// are at 4-byte boundaries.
1287 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1288   if (Subtarget->is64Bit()) {
1289     // Max of 8 and alignment of type.
1290     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1291     if (TyAlign > 8)
1292       return TyAlign;
1293     return 8;
1294   }
1295
1296   unsigned Align = 4;
1297   if (Subtarget->hasXMM())
1298     getMaxByValAlign(Ty, Align);
1299   return Align;
1300 }
1301
1302 /// getOptimalMemOpType - Returns the target specific optimal type for load
1303 /// and store operations as a result of memset, memcpy, and memmove
1304 /// lowering. If DstAlign is zero that means it's safe to destination
1305 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1306 /// means there isn't a need to check it against alignment requirement,
1307 /// probably because the source does not need to be loaded. If
1308 /// 'IsZeroVal' is true, that means it's safe to return a
1309 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1310 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1311 /// constant so it does not need to be loaded.
1312 /// It returns EVT::Other if the type should be determined using generic
1313 /// target-independent logic.
1314 EVT
1315 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1316                                        unsigned DstAlign, unsigned SrcAlign,
1317                                        bool IsZeroVal,
1318                                        bool MemcpyStrSrc,
1319                                        MachineFunction &MF) const {
1320   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1321   // linux.  This is because the stack realignment code can't handle certain
1322   // cases like PR2962.  This should be removed when PR2962 is fixed.
1323   const Function *F = MF.getFunction();
1324   if (IsZeroVal &&
1325       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1326     if (Size >= 16 &&
1327         (Subtarget->isUnalignedMemAccessFast() ||
1328          ((DstAlign == 0 || DstAlign >= 16) &&
1329           (SrcAlign == 0 || SrcAlign >= 16))) &&
1330         Subtarget->getStackAlignment() >= 16) {
1331       if (Subtarget->hasAVX() &&
1332           Subtarget->getStackAlignment() >= 32)
1333         return MVT::v8f32;
1334       if (Subtarget->hasXMMInt())
1335         return MVT::v4i32;
1336       if (Subtarget->hasXMM())
1337         return MVT::v4f32;
1338     } else if (!MemcpyStrSrc && Size >= 8 &&
1339                !Subtarget->is64Bit() &&
1340                Subtarget->getStackAlignment() >= 8 &&
1341                Subtarget->hasXMMInt()) {
1342       // Do not use f64 to lower memcpy if source is string constant. It's
1343       // better to use i32 to avoid the loads.
1344       return MVT::f64;
1345     }
1346   }
1347   if (Subtarget->is64Bit() && Size >= 8)
1348     return MVT::i64;
1349   return MVT::i32;
1350 }
1351
1352 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1353 /// current function.  The returned value is a member of the
1354 /// MachineJumpTableInfo::JTEntryKind enum.
1355 unsigned X86TargetLowering::getJumpTableEncoding() const {
1356   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1357   // symbol.
1358   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1359       Subtarget->isPICStyleGOT())
1360     return MachineJumpTableInfo::EK_Custom32;
1361
1362   // Otherwise, use the normal jump table encoding heuristics.
1363   return TargetLowering::getJumpTableEncoding();
1364 }
1365
1366 const MCExpr *
1367 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1368                                              const MachineBasicBlock *MBB,
1369                                              unsigned uid,MCContext &Ctx) const{
1370   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1371          Subtarget->isPICStyleGOT());
1372   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1373   // entries.
1374   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1375                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1376 }
1377
1378 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1379 /// jumptable.
1380 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1381                                                     SelectionDAG &DAG) const {
1382   if (!Subtarget->is64Bit())
1383     // This doesn't have DebugLoc associated with it, but is not really the
1384     // same as a Register.
1385     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1386   return Table;
1387 }
1388
1389 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1390 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1391 /// MCExpr.
1392 const MCExpr *X86TargetLowering::
1393 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1394                              MCContext &Ctx) const {
1395   // X86-64 uses RIP relative addressing based on the jump table label.
1396   if (Subtarget->isPICStyleRIPRel())
1397     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1398
1399   // Otherwise, the reference is relative to the PIC base.
1400   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1401 }
1402
1403 // FIXME: Why this routine is here? Move to RegInfo!
1404 std::pair<const TargetRegisterClass*, uint8_t>
1405 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1406   const TargetRegisterClass *RRC = 0;
1407   uint8_t Cost = 1;
1408   switch (VT.getSimpleVT().SimpleTy) {
1409   default:
1410     return TargetLowering::findRepresentativeClass(VT);
1411   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1412     RRC = (Subtarget->is64Bit()
1413            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1414     break;
1415   case MVT::x86mmx:
1416     RRC = X86::VR64RegisterClass;
1417     break;
1418   case MVT::f32: case MVT::f64:
1419   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1420   case MVT::v4f32: case MVT::v2f64:
1421   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1422   case MVT::v4f64:
1423     RRC = X86::VR128RegisterClass;
1424     break;
1425   }
1426   return std::make_pair(RRC, Cost);
1427 }
1428
1429 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1430                                                unsigned &Offset) const {
1431   if (!Subtarget->isTargetLinux())
1432     return false;
1433
1434   if (Subtarget->is64Bit()) {
1435     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1436     Offset = 0x28;
1437     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1438       AddressSpace = 256;
1439     else
1440       AddressSpace = 257;
1441   } else {
1442     // %gs:0x14 on i386
1443     Offset = 0x14;
1444     AddressSpace = 256;
1445   }
1446   return true;
1447 }
1448
1449
1450 //===----------------------------------------------------------------------===//
1451 //               Return Value Calling Convention Implementation
1452 //===----------------------------------------------------------------------===//
1453
1454 #include "X86GenCallingConv.inc"
1455
1456 bool
1457 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1458                                   MachineFunction &MF, bool isVarArg,
1459                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1460                         LLVMContext &Context) const {
1461   SmallVector<CCValAssign, 16> RVLocs;
1462   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1463                  RVLocs, Context);
1464   return CCInfo.CheckReturn(Outs, RetCC_X86);
1465 }
1466
1467 SDValue
1468 X86TargetLowering::LowerReturn(SDValue Chain,
1469                                CallingConv::ID CallConv, bool isVarArg,
1470                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1471                                const SmallVectorImpl<SDValue> &OutVals,
1472                                DebugLoc dl, SelectionDAG &DAG) const {
1473   MachineFunction &MF = DAG.getMachineFunction();
1474   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1475
1476   SmallVector<CCValAssign, 16> RVLocs;
1477   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1478                  RVLocs, *DAG.getContext());
1479   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1480
1481   // Add the regs to the liveout set for the function.
1482   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1483   for (unsigned i = 0; i != RVLocs.size(); ++i)
1484     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1485       MRI.addLiveOut(RVLocs[i].getLocReg());
1486
1487   SDValue Flag;
1488
1489   SmallVector<SDValue, 6> RetOps;
1490   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1491   // Operand #1 = Bytes To Pop
1492   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1493                    MVT::i16));
1494
1495   // Copy the result values into the output registers.
1496   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1497     CCValAssign &VA = RVLocs[i];
1498     assert(VA.isRegLoc() && "Can only return in registers!");
1499     SDValue ValToCopy = OutVals[i];
1500     EVT ValVT = ValToCopy.getValueType();
1501
1502     // If this is x86-64, and we disabled SSE, we can't return FP values,
1503     // or SSE or MMX vectors.
1504     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1505          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1506           (Subtarget->is64Bit() && !Subtarget->hasXMM())) {
1507       report_fatal_error("SSE register return with SSE disabled");
1508     }
1509     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1510     // llvm-gcc has never done it right and no one has noticed, so this
1511     // should be OK for now.
1512     if (ValVT == MVT::f64 &&
1513         (Subtarget->is64Bit() && !Subtarget->hasXMMInt()))
1514       report_fatal_error("SSE2 register return with SSE2 disabled");
1515
1516     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1517     // the RET instruction and handled by the FP Stackifier.
1518     if (VA.getLocReg() == X86::ST0 ||
1519         VA.getLocReg() == X86::ST1) {
1520       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1521       // change the value to the FP stack register class.
1522       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1523         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1524       RetOps.push_back(ValToCopy);
1525       // Don't emit a copytoreg.
1526       continue;
1527     }
1528
1529     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1530     // which is returned in RAX / RDX.
1531     if (Subtarget->is64Bit()) {
1532       if (ValVT == MVT::x86mmx) {
1533         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1534           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1535           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1536                                   ValToCopy);
1537           // If we don't have SSE2 available, convert to v4f32 so the generated
1538           // register is legal.
1539           if (!Subtarget->hasXMMInt())
1540             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1541         }
1542       }
1543     }
1544
1545     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1546     Flag = Chain.getValue(1);
1547   }
1548
1549   // The x86-64 ABI for returning structs by value requires that we copy
1550   // the sret argument into %rax for the return. We saved the argument into
1551   // a virtual register in the entry block, so now we copy the value out
1552   // and into %rax.
1553   if (Subtarget->is64Bit() &&
1554       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1555     MachineFunction &MF = DAG.getMachineFunction();
1556     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1557     unsigned Reg = FuncInfo->getSRetReturnReg();
1558     assert(Reg &&
1559            "SRetReturnReg should have been set in LowerFormalArguments().");
1560     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1561
1562     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1563     Flag = Chain.getValue(1);
1564
1565     // RAX now acts like a return value.
1566     MRI.addLiveOut(X86::RAX);
1567   }
1568
1569   RetOps[0] = Chain;  // Update chain.
1570
1571   // Add the flag if we have it.
1572   if (Flag.getNode())
1573     RetOps.push_back(Flag);
1574
1575   return DAG.getNode(X86ISD::RET_FLAG, dl,
1576                      MVT::Other, &RetOps[0], RetOps.size());
1577 }
1578
1579 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1580   if (N->getNumValues() != 1)
1581     return false;
1582   if (!N->hasNUsesOfValue(1, 0))
1583     return false;
1584
1585   SDNode *Copy = *N->use_begin();
1586   if (Copy->getOpcode() != ISD::CopyToReg &&
1587       Copy->getOpcode() != ISD::FP_EXTEND)
1588     return false;
1589
1590   bool HasRet = false;
1591   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1592        UI != UE; ++UI) {
1593     if (UI->getOpcode() != X86ISD::RET_FLAG)
1594       return false;
1595     HasRet = true;
1596   }
1597
1598   return HasRet;
1599 }
1600
1601 EVT
1602 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1603                                             ISD::NodeType ExtendKind) const {
1604   MVT ReturnMVT;
1605   // TODO: Is this also valid on 32-bit?
1606   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1607     ReturnMVT = MVT::i8;
1608   else
1609     ReturnMVT = MVT::i32;
1610
1611   EVT MinVT = getRegisterType(Context, ReturnMVT);
1612   return VT.bitsLT(MinVT) ? MinVT : VT;
1613 }
1614
1615 /// LowerCallResult - Lower the result values of a call into the
1616 /// appropriate copies out of appropriate physical registers.
1617 ///
1618 SDValue
1619 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1620                                    CallingConv::ID CallConv, bool isVarArg,
1621                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1622                                    DebugLoc dl, SelectionDAG &DAG,
1623                                    SmallVectorImpl<SDValue> &InVals) const {
1624
1625   // Assign locations to each value returned by this call.
1626   SmallVector<CCValAssign, 16> RVLocs;
1627   bool Is64Bit = Subtarget->is64Bit();
1628   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1629                  getTargetMachine(), RVLocs, *DAG.getContext());
1630   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1631
1632   // Copy all of the result registers out of their specified physreg.
1633   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1634     CCValAssign &VA = RVLocs[i];
1635     EVT CopyVT = VA.getValVT();
1636
1637     // If this is x86-64, and we disabled SSE, we can't return FP values
1638     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1639         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasXMM())) {
1640       report_fatal_error("SSE register return with SSE disabled");
1641     }
1642
1643     SDValue Val;
1644
1645     // If this is a call to a function that returns an fp value on the floating
1646     // point stack, we must guarantee the the value is popped from the stack, so
1647     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1648     // if the return value is not used. We use the FpPOP_RETVAL instruction
1649     // instead.
1650     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1651       // If we prefer to use the value in xmm registers, copy it out as f80 and
1652       // use a truncate to move it from fp stack reg to xmm reg.
1653       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1654       SDValue Ops[] = { Chain, InFlag };
1655       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1656                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1657       Val = Chain.getValue(0);
1658
1659       // Round the f80 to the right size, which also moves it to the appropriate
1660       // xmm register.
1661       if (CopyVT != VA.getValVT())
1662         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1663                           // This truncation won't change the value.
1664                           DAG.getIntPtrConstant(1));
1665     } else {
1666       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1667                                  CopyVT, InFlag).getValue(1);
1668       Val = Chain.getValue(0);
1669     }
1670     InFlag = Chain.getValue(2);
1671     InVals.push_back(Val);
1672   }
1673
1674   return Chain;
1675 }
1676
1677
1678 //===----------------------------------------------------------------------===//
1679 //                C & StdCall & Fast Calling Convention implementation
1680 //===----------------------------------------------------------------------===//
1681 //  StdCall calling convention seems to be standard for many Windows' API
1682 //  routines and around. It differs from C calling convention just a little:
1683 //  callee should clean up the stack, not caller. Symbols should be also
1684 //  decorated in some fancy way :) It doesn't support any vector arguments.
1685 //  For info on fast calling convention see Fast Calling Convention (tail call)
1686 //  implementation LowerX86_32FastCCCallTo.
1687
1688 /// CallIsStructReturn - Determines whether a call uses struct return
1689 /// semantics.
1690 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1691   if (Outs.empty())
1692     return false;
1693
1694   return Outs[0].Flags.isSRet();
1695 }
1696
1697 /// ArgsAreStructReturn - Determines whether a function uses struct
1698 /// return semantics.
1699 static bool
1700 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1701   if (Ins.empty())
1702     return false;
1703
1704   return Ins[0].Flags.isSRet();
1705 }
1706
1707 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1708 /// by "Src" to address "Dst" with size and alignment information specified by
1709 /// the specific parameter attribute. The copy will be passed as a byval
1710 /// function parameter.
1711 static SDValue
1712 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1713                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1714                           DebugLoc dl) {
1715   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1716
1717   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1718                        /*isVolatile*/false, /*AlwaysInline=*/true,
1719                        MachinePointerInfo(), MachinePointerInfo());
1720 }
1721
1722 /// IsTailCallConvention - Return true if the calling convention is one that
1723 /// supports tail call optimization.
1724 static bool IsTailCallConvention(CallingConv::ID CC) {
1725   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1726 }
1727
1728 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1729   if (!CI->isTailCall())
1730     return false;
1731
1732   CallSite CS(CI);
1733   CallingConv::ID CalleeCC = CS.getCallingConv();
1734   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1735     return false;
1736
1737   return true;
1738 }
1739
1740 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1741 /// a tailcall target by changing its ABI.
1742 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
1743                                    bool GuaranteedTailCallOpt) {
1744   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1745 }
1746
1747 SDValue
1748 X86TargetLowering::LowerMemArgument(SDValue Chain,
1749                                     CallingConv::ID CallConv,
1750                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1751                                     DebugLoc dl, SelectionDAG &DAG,
1752                                     const CCValAssign &VA,
1753                                     MachineFrameInfo *MFI,
1754                                     unsigned i) const {
1755   // Create the nodes corresponding to a load from this parameter slot.
1756   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1757   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv,
1758                               getTargetMachine().Options.GuaranteedTailCallOpt);
1759   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1760   EVT ValVT;
1761
1762   // If value is passed by pointer we have address passed instead of the value
1763   // itself.
1764   if (VA.getLocInfo() == CCValAssign::Indirect)
1765     ValVT = VA.getLocVT();
1766   else
1767     ValVT = VA.getValVT();
1768
1769   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1770   // changed with more analysis.
1771   // In case of tail call optimization mark all arguments mutable. Since they
1772   // could be overwritten by lowering of arguments in case of a tail call.
1773   if (Flags.isByVal()) {
1774     unsigned Bytes = Flags.getByValSize();
1775     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1776     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1777     return DAG.getFrameIndex(FI, getPointerTy());
1778   } else {
1779     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1780                                     VA.getLocMemOffset(), isImmutable);
1781     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1782     return DAG.getLoad(ValVT, dl, Chain, FIN,
1783                        MachinePointerInfo::getFixedStack(FI),
1784                        false, false, false, 0);
1785   }
1786 }
1787
1788 SDValue
1789 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1790                                         CallingConv::ID CallConv,
1791                                         bool isVarArg,
1792                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1793                                         DebugLoc dl,
1794                                         SelectionDAG &DAG,
1795                                         SmallVectorImpl<SDValue> &InVals)
1796                                           const {
1797   MachineFunction &MF = DAG.getMachineFunction();
1798   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1799
1800   const Function* Fn = MF.getFunction();
1801   if (Fn->hasExternalLinkage() &&
1802       Subtarget->isTargetCygMing() &&
1803       Fn->getName() == "main")
1804     FuncInfo->setForceFramePointer(true);
1805
1806   MachineFrameInfo *MFI = MF.getFrameInfo();
1807   bool Is64Bit = Subtarget->is64Bit();
1808   bool IsWin64 = Subtarget->isTargetWin64();
1809
1810   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1811          "Var args not supported with calling convention fastcc or ghc");
1812
1813   // Assign locations to all of the incoming arguments.
1814   SmallVector<CCValAssign, 16> ArgLocs;
1815   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1816                  ArgLocs, *DAG.getContext());
1817
1818   // Allocate shadow area for Win64
1819   if (IsWin64) {
1820     CCInfo.AllocateStack(32, 8);
1821   }
1822
1823   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1824
1825   unsigned LastVal = ~0U;
1826   SDValue ArgValue;
1827   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1828     CCValAssign &VA = ArgLocs[i];
1829     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1830     // places.
1831     assert(VA.getValNo() != LastVal &&
1832            "Don't support value assigned to multiple locs yet");
1833     (void)LastVal;
1834     LastVal = VA.getValNo();
1835
1836     if (VA.isRegLoc()) {
1837       EVT RegVT = VA.getLocVT();
1838       TargetRegisterClass *RC = NULL;
1839       if (RegVT == MVT::i32)
1840         RC = X86::GR32RegisterClass;
1841       else if (Is64Bit && RegVT == MVT::i64)
1842         RC = X86::GR64RegisterClass;
1843       else if (RegVT == MVT::f32)
1844         RC = X86::FR32RegisterClass;
1845       else if (RegVT == MVT::f64)
1846         RC = X86::FR64RegisterClass;
1847       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1848         RC = X86::VR256RegisterClass;
1849       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1850         RC = X86::VR128RegisterClass;
1851       else if (RegVT == MVT::x86mmx)
1852         RC = X86::VR64RegisterClass;
1853       else
1854         llvm_unreachable("Unknown argument type!");
1855
1856       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1857       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1858
1859       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1860       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1861       // right size.
1862       if (VA.getLocInfo() == CCValAssign::SExt)
1863         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1864                                DAG.getValueType(VA.getValVT()));
1865       else if (VA.getLocInfo() == CCValAssign::ZExt)
1866         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1867                                DAG.getValueType(VA.getValVT()));
1868       else if (VA.getLocInfo() == CCValAssign::BCvt)
1869         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1870
1871       if (VA.isExtInLoc()) {
1872         // Handle MMX values passed in XMM regs.
1873         if (RegVT.isVector()) {
1874           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1875                                  ArgValue);
1876         } else
1877           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1878       }
1879     } else {
1880       assert(VA.isMemLoc());
1881       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1882     }
1883
1884     // If value is passed via pointer - do a load.
1885     if (VA.getLocInfo() == CCValAssign::Indirect)
1886       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1887                              MachinePointerInfo(), false, false, false, 0);
1888
1889     InVals.push_back(ArgValue);
1890   }
1891
1892   // The x86-64 ABI for returning structs by value requires that we copy
1893   // the sret argument into %rax for the return. Save the argument into
1894   // a virtual register so that we can access it from the return points.
1895   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1896     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1897     unsigned Reg = FuncInfo->getSRetReturnReg();
1898     if (!Reg) {
1899       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1900       FuncInfo->setSRetReturnReg(Reg);
1901     }
1902     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1903     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1904   }
1905
1906   unsigned StackSize = CCInfo.getNextStackOffset();
1907   // Align stack specially for tail calls.
1908   if (FuncIsMadeTailCallSafe(CallConv,
1909                              MF.getTarget().Options.GuaranteedTailCallOpt))
1910     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1911
1912   // If the function takes variable number of arguments, make a frame index for
1913   // the start of the first vararg value... for expansion of llvm.va_start.
1914   if (isVarArg) {
1915     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1916                     CallConv != CallingConv::X86_ThisCall)) {
1917       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1918     }
1919     if (Is64Bit) {
1920       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1921
1922       // FIXME: We should really autogenerate these arrays
1923       static const unsigned GPR64ArgRegsWin64[] = {
1924         X86::RCX, X86::RDX, X86::R8,  X86::R9
1925       };
1926       static const unsigned GPR64ArgRegs64Bit[] = {
1927         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1928       };
1929       static const unsigned XMMArgRegs64Bit[] = {
1930         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1931         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1932       };
1933       const unsigned *GPR64ArgRegs;
1934       unsigned NumXMMRegs = 0;
1935
1936       if (IsWin64) {
1937         // The XMM registers which might contain var arg parameters are shadowed
1938         // in their paired GPR.  So we only need to save the GPR to their home
1939         // slots.
1940         TotalNumIntRegs = 4;
1941         GPR64ArgRegs = GPR64ArgRegsWin64;
1942       } else {
1943         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1944         GPR64ArgRegs = GPR64ArgRegs64Bit;
1945
1946         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit,
1947                                                 TotalNumXMMRegs);
1948       }
1949       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1950                                                        TotalNumIntRegs);
1951
1952       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1953       assert(!(NumXMMRegs && !Subtarget->hasXMM()) &&
1954              "SSE register cannot be used when SSE is disabled!");
1955       assert(!(NumXMMRegs && MF.getTarget().Options.UseSoftFloat &&
1956                NoImplicitFloatOps) &&
1957              "SSE register cannot be used when SSE is disabled!");
1958       if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
1959           !Subtarget->hasXMM())
1960         // Kernel mode asks for SSE to be disabled, so don't push them
1961         // on the stack.
1962         TotalNumXMMRegs = 0;
1963
1964       if (IsWin64) {
1965         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1966         // Get to the caller-allocated home save location.  Add 8 to account
1967         // for the return address.
1968         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1969         FuncInfo->setRegSaveFrameIndex(
1970           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1971         // Fixup to set vararg frame on shadow area (4 x i64).
1972         if (NumIntRegs < 4)
1973           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1974       } else {
1975         // For X86-64, if there are vararg parameters that are passed via
1976         // registers, then we must store them to their spots on the stack so
1977         // they may be loaded by deferencing the result of va_next.
1978         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1979         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1980         FuncInfo->setRegSaveFrameIndex(
1981           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1982                                false));
1983       }
1984
1985       // Store the integer parameter registers.
1986       SmallVector<SDValue, 8> MemOps;
1987       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1988                                         getPointerTy());
1989       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1990       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1991         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1992                                   DAG.getIntPtrConstant(Offset));
1993         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1994                                      X86::GR64RegisterClass);
1995         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1996         SDValue Store =
1997           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1998                        MachinePointerInfo::getFixedStack(
1999                          FuncInfo->getRegSaveFrameIndex(), Offset),
2000                        false, false, 0);
2001         MemOps.push_back(Store);
2002         Offset += 8;
2003       }
2004
2005       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
2006         // Now store the XMM (fp + vector) parameter registers.
2007         SmallVector<SDValue, 11> SaveXMMOps;
2008         SaveXMMOps.push_back(Chain);
2009
2010         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
2011         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
2012         SaveXMMOps.push_back(ALVal);
2013
2014         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2015                                FuncInfo->getRegSaveFrameIndex()));
2016         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2017                                FuncInfo->getVarArgsFPOffset()));
2018
2019         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
2020           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
2021                                        X86::VR128RegisterClass);
2022           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
2023           SaveXMMOps.push_back(Val);
2024         }
2025         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2026                                      MVT::Other,
2027                                      &SaveXMMOps[0], SaveXMMOps.size()));
2028       }
2029
2030       if (!MemOps.empty())
2031         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2032                             &MemOps[0], MemOps.size());
2033     }
2034   }
2035
2036   // Some CCs need callee pop.
2037   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2038                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2039     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2040   } else {
2041     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2042     // If this is an sret function, the return should pop the hidden pointer.
2043     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
2044       FuncInfo->setBytesToPopOnReturn(4);
2045   }
2046
2047   if (!Is64Bit) {
2048     // RegSaveFrameIndex is X86-64 only.
2049     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2050     if (CallConv == CallingConv::X86_FastCall ||
2051         CallConv == CallingConv::X86_ThisCall)
2052       // fastcc functions can't have varargs.
2053       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2054   }
2055
2056   FuncInfo->setArgumentStackSize(StackSize);
2057
2058   return Chain;
2059 }
2060
2061 SDValue
2062 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2063                                     SDValue StackPtr, SDValue Arg,
2064                                     DebugLoc dl, SelectionDAG &DAG,
2065                                     const CCValAssign &VA,
2066                                     ISD::ArgFlagsTy Flags) const {
2067   unsigned LocMemOffset = VA.getLocMemOffset();
2068   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2069   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2070   if (Flags.isByVal())
2071     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2072
2073   return DAG.getStore(Chain, dl, Arg, PtrOff,
2074                       MachinePointerInfo::getStack(LocMemOffset),
2075                       false, false, 0);
2076 }
2077
2078 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2079 /// optimization is performed and it is required.
2080 SDValue
2081 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2082                                            SDValue &OutRetAddr, SDValue Chain,
2083                                            bool IsTailCall, bool Is64Bit,
2084                                            int FPDiff, DebugLoc dl) const {
2085   // Adjust the Return address stack slot.
2086   EVT VT = getPointerTy();
2087   OutRetAddr = getReturnAddressFrameIndex(DAG);
2088
2089   // Load the "old" Return address.
2090   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2091                            false, false, false, 0);
2092   return SDValue(OutRetAddr.getNode(), 1);
2093 }
2094
2095 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2096 /// optimization is performed and it is required (FPDiff!=0).
2097 static SDValue
2098 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2099                          SDValue Chain, SDValue RetAddrFrIdx,
2100                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2101   // Store the return address to the appropriate stack slot.
2102   if (!FPDiff) return Chain;
2103   // Calculate the new stack slot for the return address.
2104   int SlotSize = Is64Bit ? 8 : 4;
2105   int NewReturnAddrFI =
2106     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2107   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2108   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2109   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2110                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2111                        false, false, 0);
2112   return Chain;
2113 }
2114
2115 SDValue
2116 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2117                              CallingConv::ID CallConv, bool isVarArg,
2118                              bool &isTailCall,
2119                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2120                              const SmallVectorImpl<SDValue> &OutVals,
2121                              const SmallVectorImpl<ISD::InputArg> &Ins,
2122                              DebugLoc dl, SelectionDAG &DAG,
2123                              SmallVectorImpl<SDValue> &InVals) const {
2124   MachineFunction &MF = DAG.getMachineFunction();
2125   bool Is64Bit        = Subtarget->is64Bit();
2126   bool IsWin64        = Subtarget->isTargetWin64();
2127   bool IsStructRet    = CallIsStructReturn(Outs);
2128   bool IsSibcall      = false;
2129
2130   if (isTailCall) {
2131     // Check if it's really possible to do a tail call.
2132     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2133                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2134                                                    Outs, OutVals, Ins, DAG);
2135
2136     // Sibcalls are automatically detected tailcalls which do not require
2137     // ABI changes.
2138     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2139       IsSibcall = true;
2140
2141     if (isTailCall)
2142       ++NumTailCalls;
2143   }
2144
2145   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2146          "Var args not supported with calling convention fastcc or ghc");
2147
2148   // Analyze operands of the call, assigning locations to each operand.
2149   SmallVector<CCValAssign, 16> ArgLocs;
2150   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2151                  ArgLocs, *DAG.getContext());
2152
2153   // Allocate shadow area for Win64
2154   if (IsWin64) {
2155     CCInfo.AllocateStack(32, 8);
2156   }
2157
2158   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2159
2160   // Get a count of how many bytes are to be pushed on the stack.
2161   unsigned NumBytes = CCInfo.getNextStackOffset();
2162   if (IsSibcall)
2163     // This is a sibcall. The memory operands are available in caller's
2164     // own caller's stack.
2165     NumBytes = 0;
2166   else if (getTargetMachine().Options.GuaranteedTailCallOpt &&
2167            IsTailCallConvention(CallConv))
2168     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2169
2170   int FPDiff = 0;
2171   if (isTailCall && !IsSibcall) {
2172     // Lower arguments at fp - stackoffset + fpdiff.
2173     unsigned NumBytesCallerPushed =
2174       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2175     FPDiff = NumBytesCallerPushed - NumBytes;
2176
2177     // Set the delta of movement of the returnaddr stackslot.
2178     // But only set if delta is greater than previous delta.
2179     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2180       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2181   }
2182
2183   if (!IsSibcall)
2184     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2185
2186   SDValue RetAddrFrIdx;
2187   // Load return address for tail calls.
2188   if (isTailCall && FPDiff)
2189     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2190                                     Is64Bit, FPDiff, dl);
2191
2192   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2193   SmallVector<SDValue, 8> MemOpChains;
2194   SDValue StackPtr;
2195
2196   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2197   // of tail call optimization arguments are handle later.
2198   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2199     CCValAssign &VA = ArgLocs[i];
2200     EVT RegVT = VA.getLocVT();
2201     SDValue Arg = OutVals[i];
2202     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2203     bool isByVal = Flags.isByVal();
2204
2205     // Promote the value if needed.
2206     switch (VA.getLocInfo()) {
2207     default: llvm_unreachable("Unknown loc info!");
2208     case CCValAssign::Full: break;
2209     case CCValAssign::SExt:
2210       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2211       break;
2212     case CCValAssign::ZExt:
2213       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2214       break;
2215     case CCValAssign::AExt:
2216       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2217         // Special case: passing MMX values in XMM registers.
2218         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2219         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2220         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2221       } else
2222         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2223       break;
2224     case CCValAssign::BCvt:
2225       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2226       break;
2227     case CCValAssign::Indirect: {
2228       // Store the argument.
2229       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2230       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2231       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2232                            MachinePointerInfo::getFixedStack(FI),
2233                            false, false, 0);
2234       Arg = SpillSlot;
2235       break;
2236     }
2237     }
2238
2239     if (VA.isRegLoc()) {
2240       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2241       if (isVarArg && IsWin64) {
2242         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2243         // shadow reg if callee is a varargs function.
2244         unsigned ShadowReg = 0;
2245         switch (VA.getLocReg()) {
2246         case X86::XMM0: ShadowReg = X86::RCX; break;
2247         case X86::XMM1: ShadowReg = X86::RDX; break;
2248         case X86::XMM2: ShadowReg = X86::R8; break;
2249         case X86::XMM3: ShadowReg = X86::R9; break;
2250         }
2251         if (ShadowReg)
2252           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2253       }
2254     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2255       assert(VA.isMemLoc());
2256       if (StackPtr.getNode() == 0)
2257         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2258       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2259                                              dl, DAG, VA, Flags));
2260     }
2261   }
2262
2263   if (!MemOpChains.empty())
2264     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2265                         &MemOpChains[0], MemOpChains.size());
2266
2267   // Build a sequence of copy-to-reg nodes chained together with token chain
2268   // and flag operands which copy the outgoing args into registers.
2269   SDValue InFlag;
2270   // Tail call byval lowering might overwrite argument registers so in case of
2271   // tail call optimization the copies to registers are lowered later.
2272   if (!isTailCall)
2273     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2274       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2275                                RegsToPass[i].second, InFlag);
2276       InFlag = Chain.getValue(1);
2277     }
2278
2279   if (Subtarget->isPICStyleGOT()) {
2280     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2281     // GOT pointer.
2282     if (!isTailCall) {
2283       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2284                                DAG.getNode(X86ISD::GlobalBaseReg,
2285                                            DebugLoc(), getPointerTy()),
2286                                InFlag);
2287       InFlag = Chain.getValue(1);
2288     } else {
2289       // If we are tail calling and generating PIC/GOT style code load the
2290       // address of the callee into ECX. The value in ecx is used as target of
2291       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2292       // for tail calls on PIC/GOT architectures. Normally we would just put the
2293       // address of GOT into ebx and then call target@PLT. But for tail calls
2294       // ebx would be restored (since ebx is callee saved) before jumping to the
2295       // target@PLT.
2296
2297       // Note: The actual moving to ECX is done further down.
2298       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2299       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2300           !G->getGlobal()->hasProtectedVisibility())
2301         Callee = LowerGlobalAddress(Callee, DAG);
2302       else if (isa<ExternalSymbolSDNode>(Callee))
2303         Callee = LowerExternalSymbol(Callee, DAG);
2304     }
2305   }
2306
2307   if (Is64Bit && isVarArg && !IsWin64) {
2308     // From AMD64 ABI document:
2309     // For calls that may call functions that use varargs or stdargs
2310     // (prototype-less calls or calls to functions containing ellipsis (...) in
2311     // the declaration) %al is used as hidden argument to specify the number
2312     // of SSE registers used. The contents of %al do not need to match exactly
2313     // the number of registers, but must be an ubound on the number of SSE
2314     // registers used and is in the range 0 - 8 inclusive.
2315
2316     // Count the number of XMM registers allocated.
2317     static const unsigned XMMArgRegs[] = {
2318       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2319       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2320     };
2321     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2322     assert((Subtarget->hasXMM() || !NumXMMRegs)
2323            && "SSE registers cannot be used when SSE is disabled");
2324
2325     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2326                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2327     InFlag = Chain.getValue(1);
2328   }
2329
2330
2331   // For tail calls lower the arguments to the 'real' stack slot.
2332   if (isTailCall) {
2333     // Force all the incoming stack arguments to be loaded from the stack
2334     // before any new outgoing arguments are stored to the stack, because the
2335     // outgoing stack slots may alias the incoming argument stack slots, and
2336     // the alias isn't otherwise explicit. This is slightly more conservative
2337     // than necessary, because it means that each store effectively depends
2338     // on every argument instead of just those arguments it would clobber.
2339     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2340
2341     SmallVector<SDValue, 8> MemOpChains2;
2342     SDValue FIN;
2343     int FI = 0;
2344     // Do not flag preceding copytoreg stuff together with the following stuff.
2345     InFlag = SDValue();
2346     if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2347       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2348         CCValAssign &VA = ArgLocs[i];
2349         if (VA.isRegLoc())
2350           continue;
2351         assert(VA.isMemLoc());
2352         SDValue Arg = OutVals[i];
2353         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2354         // Create frame index.
2355         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2356         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2357         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2358         FIN = DAG.getFrameIndex(FI, getPointerTy());
2359
2360         if (Flags.isByVal()) {
2361           // Copy relative to framepointer.
2362           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2363           if (StackPtr.getNode() == 0)
2364             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2365                                           getPointerTy());
2366           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2367
2368           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2369                                                            ArgChain,
2370                                                            Flags, DAG, dl));
2371         } else {
2372           // Store relative to framepointer.
2373           MemOpChains2.push_back(
2374             DAG.getStore(ArgChain, dl, Arg, FIN,
2375                          MachinePointerInfo::getFixedStack(FI),
2376                          false, false, 0));
2377         }
2378       }
2379     }
2380
2381     if (!MemOpChains2.empty())
2382       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2383                           &MemOpChains2[0], MemOpChains2.size());
2384
2385     // Copy arguments to their registers.
2386     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2387       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2388                                RegsToPass[i].second, InFlag);
2389       InFlag = Chain.getValue(1);
2390     }
2391     InFlag =SDValue();
2392
2393     // Store the return address to the appropriate stack slot.
2394     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2395                                      FPDiff, dl);
2396   }
2397
2398   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2399     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2400     // In the 64-bit large code model, we have to make all calls
2401     // through a register, since the call instruction's 32-bit
2402     // pc-relative offset may not be large enough to hold the whole
2403     // address.
2404   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2405     // If the callee is a GlobalAddress node (quite common, every direct call
2406     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2407     // it.
2408
2409     // We should use extra load for direct calls to dllimported functions in
2410     // non-JIT mode.
2411     const GlobalValue *GV = G->getGlobal();
2412     if (!GV->hasDLLImportLinkage()) {
2413       unsigned char OpFlags = 0;
2414       bool ExtraLoad = false;
2415       unsigned WrapperKind = ISD::DELETED_NODE;
2416
2417       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2418       // external symbols most go through the PLT in PIC mode.  If the symbol
2419       // has hidden or protected visibility, or if it is static or local, then
2420       // we don't need to use the PLT - we can directly call it.
2421       if (Subtarget->isTargetELF() &&
2422           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2423           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2424         OpFlags = X86II::MO_PLT;
2425       } else if (Subtarget->isPICStyleStubAny() &&
2426                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2427                  (!Subtarget->getTargetTriple().isMacOSX() ||
2428                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2429         // PC-relative references to external symbols should go through $stub,
2430         // unless we're building with the leopard linker or later, which
2431         // automatically synthesizes these stubs.
2432         OpFlags = X86II::MO_DARWIN_STUB;
2433       } else if (Subtarget->isPICStyleRIPRel() &&
2434                  isa<Function>(GV) &&
2435                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2436         // If the function is marked as non-lazy, generate an indirect call
2437         // which loads from the GOT directly. This avoids runtime overhead
2438         // at the cost of eager binding (and one extra byte of encoding).
2439         OpFlags = X86II::MO_GOTPCREL;
2440         WrapperKind = X86ISD::WrapperRIP;
2441         ExtraLoad = true;
2442       }
2443
2444       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2445                                           G->getOffset(), OpFlags);
2446
2447       // Add a wrapper if needed.
2448       if (WrapperKind != ISD::DELETED_NODE)
2449         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2450       // Add extra indirection if needed.
2451       if (ExtraLoad)
2452         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2453                              MachinePointerInfo::getGOT(),
2454                              false, false, false, 0);
2455     }
2456   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2457     unsigned char OpFlags = 0;
2458
2459     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2460     // external symbols should go through the PLT.
2461     if (Subtarget->isTargetELF() &&
2462         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2463       OpFlags = X86II::MO_PLT;
2464     } else if (Subtarget->isPICStyleStubAny() &&
2465                (!Subtarget->getTargetTriple().isMacOSX() ||
2466                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2467       // PC-relative references to external symbols should go through $stub,
2468       // unless we're building with the leopard linker or later, which
2469       // automatically synthesizes these stubs.
2470       OpFlags = X86II::MO_DARWIN_STUB;
2471     }
2472
2473     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2474                                          OpFlags);
2475   }
2476
2477   // Returns a chain & a flag for retval copy to use.
2478   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2479   SmallVector<SDValue, 8> Ops;
2480
2481   if (!IsSibcall && isTailCall) {
2482     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2483                            DAG.getIntPtrConstant(0, true), InFlag);
2484     InFlag = Chain.getValue(1);
2485   }
2486
2487   Ops.push_back(Chain);
2488   Ops.push_back(Callee);
2489
2490   if (isTailCall)
2491     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2492
2493   // Add argument registers to the end of the list so that they are known live
2494   // into the call.
2495   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2496     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2497                                   RegsToPass[i].second.getValueType()));
2498
2499   // Add an implicit use GOT pointer in EBX.
2500   if (!isTailCall && Subtarget->isPICStyleGOT())
2501     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2502
2503   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2504   if (Is64Bit && isVarArg && !IsWin64)
2505     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2506
2507   if (InFlag.getNode())
2508     Ops.push_back(InFlag);
2509
2510   if (isTailCall) {
2511     // We used to do:
2512     //// If this is the first return lowered for this function, add the regs
2513     //// to the liveout set for the function.
2514     // This isn't right, although it's probably harmless on x86; liveouts
2515     // should be computed from returns not tail calls.  Consider a void
2516     // function making a tail call to a function returning int.
2517     return DAG.getNode(X86ISD::TC_RETURN, dl,
2518                        NodeTys, &Ops[0], Ops.size());
2519   }
2520
2521   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2522   InFlag = Chain.getValue(1);
2523
2524   // Create the CALLSEQ_END node.
2525   unsigned NumBytesForCalleeToPush;
2526   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2527                        getTargetMachine().Options.GuaranteedTailCallOpt))
2528     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2529   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2530     // If this is a call to a struct-return function, the callee
2531     // pops the hidden struct pointer, so we have to push it back.
2532     // This is common for Darwin/X86, Linux & Mingw32 targets.
2533     NumBytesForCalleeToPush = 4;
2534   else
2535     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2536
2537   // Returns a flag for retval copy to use.
2538   if (!IsSibcall) {
2539     Chain = DAG.getCALLSEQ_END(Chain,
2540                                DAG.getIntPtrConstant(NumBytes, true),
2541                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2542                                                      true),
2543                                InFlag);
2544     InFlag = Chain.getValue(1);
2545   }
2546
2547   // Handle result values, copying them out of physregs into vregs that we
2548   // return.
2549   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2550                          Ins, dl, DAG, InVals);
2551 }
2552
2553
2554 //===----------------------------------------------------------------------===//
2555 //                Fast Calling Convention (tail call) implementation
2556 //===----------------------------------------------------------------------===//
2557
2558 //  Like std call, callee cleans arguments, convention except that ECX is
2559 //  reserved for storing the tail called function address. Only 2 registers are
2560 //  free for argument passing (inreg). Tail call optimization is performed
2561 //  provided:
2562 //                * tailcallopt is enabled
2563 //                * caller/callee are fastcc
2564 //  On X86_64 architecture with GOT-style position independent code only local
2565 //  (within module) calls are supported at the moment.
2566 //  To keep the stack aligned according to platform abi the function
2567 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2568 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2569 //  If a tail called function callee has more arguments than the caller the
2570 //  caller needs to make sure that there is room to move the RETADDR to. This is
2571 //  achieved by reserving an area the size of the argument delta right after the
2572 //  original REtADDR, but before the saved framepointer or the spilled registers
2573 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2574 //  stack layout:
2575 //    arg1
2576 //    arg2
2577 //    RETADDR
2578 //    [ new RETADDR
2579 //      move area ]
2580 //    (possible EBP)
2581 //    ESI
2582 //    EDI
2583 //    local1 ..
2584
2585 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2586 /// for a 16 byte align requirement.
2587 unsigned
2588 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2589                                                SelectionDAG& DAG) const {
2590   MachineFunction &MF = DAG.getMachineFunction();
2591   const TargetMachine &TM = MF.getTarget();
2592   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2593   unsigned StackAlignment = TFI.getStackAlignment();
2594   uint64_t AlignMask = StackAlignment - 1;
2595   int64_t Offset = StackSize;
2596   uint64_t SlotSize = TD->getPointerSize();
2597   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2598     // Number smaller than 12 so just add the difference.
2599     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2600   } else {
2601     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2602     Offset = ((~AlignMask) & Offset) + StackAlignment +
2603       (StackAlignment-SlotSize);
2604   }
2605   return Offset;
2606 }
2607
2608 /// MatchingStackOffset - Return true if the given stack call argument is
2609 /// already available in the same position (relatively) of the caller's
2610 /// incoming argument stack.
2611 static
2612 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2613                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2614                          const X86InstrInfo *TII) {
2615   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2616   int FI = INT_MAX;
2617   if (Arg.getOpcode() == ISD::CopyFromReg) {
2618     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2619     if (!TargetRegisterInfo::isVirtualRegister(VR))
2620       return false;
2621     MachineInstr *Def = MRI->getVRegDef(VR);
2622     if (!Def)
2623       return false;
2624     if (!Flags.isByVal()) {
2625       if (!TII->isLoadFromStackSlot(Def, FI))
2626         return false;
2627     } else {
2628       unsigned Opcode = Def->getOpcode();
2629       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2630           Def->getOperand(1).isFI()) {
2631         FI = Def->getOperand(1).getIndex();
2632         Bytes = Flags.getByValSize();
2633       } else
2634         return false;
2635     }
2636   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2637     if (Flags.isByVal())
2638       // ByVal argument is passed in as a pointer but it's now being
2639       // dereferenced. e.g.
2640       // define @foo(%struct.X* %A) {
2641       //   tail call @bar(%struct.X* byval %A)
2642       // }
2643       return false;
2644     SDValue Ptr = Ld->getBasePtr();
2645     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2646     if (!FINode)
2647       return false;
2648     FI = FINode->getIndex();
2649   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2650     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2651     FI = FINode->getIndex();
2652     Bytes = Flags.getByValSize();
2653   } else
2654     return false;
2655
2656   assert(FI != INT_MAX);
2657   if (!MFI->isFixedObjectIndex(FI))
2658     return false;
2659   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2660 }
2661
2662 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2663 /// for tail call optimization. Targets which want to do tail call
2664 /// optimization should implement this function.
2665 bool
2666 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2667                                                      CallingConv::ID CalleeCC,
2668                                                      bool isVarArg,
2669                                                      bool isCalleeStructRet,
2670                                                      bool isCallerStructRet,
2671                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2672                                     const SmallVectorImpl<SDValue> &OutVals,
2673                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2674                                                      SelectionDAG& DAG) const {
2675   if (!IsTailCallConvention(CalleeCC) &&
2676       CalleeCC != CallingConv::C)
2677     return false;
2678
2679   // If -tailcallopt is specified, make fastcc functions tail-callable.
2680   const MachineFunction &MF = DAG.getMachineFunction();
2681   const Function *CallerF = DAG.getMachineFunction().getFunction();
2682   CallingConv::ID CallerCC = CallerF->getCallingConv();
2683   bool CCMatch = CallerCC == CalleeCC;
2684
2685   if (getTargetMachine().Options.GuaranteedTailCallOpt) {
2686     if (IsTailCallConvention(CalleeCC) && CCMatch)
2687       return true;
2688     return false;
2689   }
2690
2691   // Look for obvious safe cases to perform tail call optimization that do not
2692   // require ABI changes. This is what gcc calls sibcall.
2693
2694   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2695   // emit a special epilogue.
2696   if (RegInfo->needsStackRealignment(MF))
2697     return false;
2698
2699   // Also avoid sibcall optimization if either caller or callee uses struct
2700   // return semantics.
2701   if (isCalleeStructRet || isCallerStructRet)
2702     return false;
2703
2704   // An stdcall caller is expected to clean up its arguments; the callee
2705   // isn't going to do that.
2706   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2707     return false;
2708
2709   // Do not sibcall optimize vararg calls unless all arguments are passed via
2710   // registers.
2711   if (isVarArg && !Outs.empty()) {
2712
2713     // Optimizing for varargs on Win64 is unlikely to be safe without
2714     // additional testing.
2715     if (Subtarget->isTargetWin64())
2716       return false;
2717
2718     SmallVector<CCValAssign, 16> ArgLocs;
2719     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2720                    getTargetMachine(), ArgLocs, *DAG.getContext());
2721
2722     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2723     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2724       if (!ArgLocs[i].isRegLoc())
2725         return false;
2726   }
2727
2728   // If the call result is in ST0 / ST1, it needs to be popped off the x87
2729   // stack.  Therefore, if it's not used by the call it is not safe to optimize
2730   // this into a sibcall.
2731   bool Unused = false;
2732   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2733     if (!Ins[i].Used) {
2734       Unused = true;
2735       break;
2736     }
2737   }
2738   if (Unused) {
2739     SmallVector<CCValAssign, 16> RVLocs;
2740     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2741                    getTargetMachine(), RVLocs, *DAG.getContext());
2742     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2743     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2744       CCValAssign &VA = RVLocs[i];
2745       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2746         return false;
2747     }
2748   }
2749
2750   // If the calling conventions do not match, then we'd better make sure the
2751   // results are returned in the same way as what the caller expects.
2752   if (!CCMatch) {
2753     SmallVector<CCValAssign, 16> RVLocs1;
2754     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2755                     getTargetMachine(), RVLocs1, *DAG.getContext());
2756     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2757
2758     SmallVector<CCValAssign, 16> RVLocs2;
2759     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2760                     getTargetMachine(), RVLocs2, *DAG.getContext());
2761     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2762
2763     if (RVLocs1.size() != RVLocs2.size())
2764       return false;
2765     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2766       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2767         return false;
2768       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2769         return false;
2770       if (RVLocs1[i].isRegLoc()) {
2771         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2772           return false;
2773       } else {
2774         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2775           return false;
2776       }
2777     }
2778   }
2779
2780   // If the callee takes no arguments then go on to check the results of the
2781   // call.
2782   if (!Outs.empty()) {
2783     // Check if stack adjustment is needed. For now, do not do this if any
2784     // argument is passed on the stack.
2785     SmallVector<CCValAssign, 16> ArgLocs;
2786     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2787                    getTargetMachine(), ArgLocs, *DAG.getContext());
2788
2789     // Allocate shadow area for Win64
2790     if (Subtarget->isTargetWin64()) {
2791       CCInfo.AllocateStack(32, 8);
2792     }
2793
2794     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2795     if (CCInfo.getNextStackOffset()) {
2796       MachineFunction &MF = DAG.getMachineFunction();
2797       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2798         return false;
2799
2800       // Check if the arguments are already laid out in the right way as
2801       // the caller's fixed stack objects.
2802       MachineFrameInfo *MFI = MF.getFrameInfo();
2803       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2804       const X86InstrInfo *TII =
2805         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2806       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2807         CCValAssign &VA = ArgLocs[i];
2808         SDValue Arg = OutVals[i];
2809         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2810         if (VA.getLocInfo() == CCValAssign::Indirect)
2811           return false;
2812         if (!VA.isRegLoc()) {
2813           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2814                                    MFI, MRI, TII))
2815             return false;
2816         }
2817       }
2818     }
2819
2820     // If the tailcall address may be in a register, then make sure it's
2821     // possible to register allocate for it. In 32-bit, the call address can
2822     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2823     // callee-saved registers are restored. These happen to be the same
2824     // registers used to pass 'inreg' arguments so watch out for those.
2825     if (!Subtarget->is64Bit() &&
2826         !isa<GlobalAddressSDNode>(Callee) &&
2827         !isa<ExternalSymbolSDNode>(Callee)) {
2828       unsigned NumInRegs = 0;
2829       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2830         CCValAssign &VA = ArgLocs[i];
2831         if (!VA.isRegLoc())
2832           continue;
2833         unsigned Reg = VA.getLocReg();
2834         switch (Reg) {
2835         default: break;
2836         case X86::EAX: case X86::EDX: case X86::ECX:
2837           if (++NumInRegs == 3)
2838             return false;
2839           break;
2840         }
2841       }
2842     }
2843   }
2844
2845   return true;
2846 }
2847
2848 FastISel *
2849 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2850   return X86::createFastISel(funcInfo);
2851 }
2852
2853
2854 //===----------------------------------------------------------------------===//
2855 //                           Other Lowering Hooks
2856 //===----------------------------------------------------------------------===//
2857
2858 static bool MayFoldLoad(SDValue Op) {
2859   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2860 }
2861
2862 static bool MayFoldIntoStore(SDValue Op) {
2863   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2864 }
2865
2866 static bool isTargetShuffle(unsigned Opcode) {
2867   switch(Opcode) {
2868   default: return false;
2869   case X86ISD::PSHUFD:
2870   case X86ISD::PSHUFHW:
2871   case X86ISD::PSHUFLW:
2872   case X86ISD::SHUFP:
2873   case X86ISD::PALIGN:
2874   case X86ISD::MOVLHPS:
2875   case X86ISD::MOVLHPD:
2876   case X86ISD::MOVHLPS:
2877   case X86ISD::MOVLPS:
2878   case X86ISD::MOVLPD:
2879   case X86ISD::MOVSHDUP:
2880   case X86ISD::MOVSLDUP:
2881   case X86ISD::MOVDDUP:
2882   case X86ISD::MOVSS:
2883   case X86ISD::MOVSD:
2884   case X86ISD::UNPCKL:
2885   case X86ISD::UNPCKH:
2886   case X86ISD::VPERMILP:
2887   case X86ISD::VPERM2X128:
2888     return true;
2889   }
2890   return false;
2891 }
2892
2893 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2894                                                SDValue V1, SelectionDAG &DAG) {
2895   switch(Opc) {
2896   default: llvm_unreachable("Unknown x86 shuffle node");
2897   case X86ISD::MOVSHDUP:
2898   case X86ISD::MOVSLDUP:
2899   case X86ISD::MOVDDUP:
2900     return DAG.getNode(Opc, dl, VT, V1);
2901   }
2902
2903   return SDValue();
2904 }
2905
2906 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2907                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2908   switch(Opc) {
2909   default: llvm_unreachable("Unknown x86 shuffle node");
2910   case X86ISD::PSHUFD:
2911   case X86ISD::PSHUFHW:
2912   case X86ISD::PSHUFLW:
2913   case X86ISD::VPERMILP:
2914     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2915   }
2916
2917   return SDValue();
2918 }
2919
2920 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2921                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2922   switch(Opc) {
2923   default: llvm_unreachable("Unknown x86 shuffle node");
2924   case X86ISD::PALIGN:
2925   case X86ISD::SHUFP:
2926   case X86ISD::VPERM2X128:
2927     return DAG.getNode(Opc, dl, VT, V1, V2,
2928                        DAG.getConstant(TargetMask, MVT::i8));
2929   }
2930   return SDValue();
2931 }
2932
2933 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2934                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2935   switch(Opc) {
2936   default: llvm_unreachable("Unknown x86 shuffle node");
2937   case X86ISD::MOVLHPS:
2938   case X86ISD::MOVLHPD:
2939   case X86ISD::MOVHLPS:
2940   case X86ISD::MOVLPS:
2941   case X86ISD::MOVLPD:
2942   case X86ISD::MOVSS:
2943   case X86ISD::MOVSD:
2944   case X86ISD::UNPCKL:
2945   case X86ISD::UNPCKH:
2946     return DAG.getNode(Opc, dl, VT, V1, V2);
2947   }
2948   return SDValue();
2949 }
2950
2951 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2952   MachineFunction &MF = DAG.getMachineFunction();
2953   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2954   int ReturnAddrIndex = FuncInfo->getRAIndex();
2955
2956   if (ReturnAddrIndex == 0) {
2957     // Set up a frame object for the return address.
2958     uint64_t SlotSize = TD->getPointerSize();
2959     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2960                                                            false);
2961     FuncInfo->setRAIndex(ReturnAddrIndex);
2962   }
2963
2964   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2965 }
2966
2967
2968 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2969                                        bool hasSymbolicDisplacement) {
2970   // Offset should fit into 32 bit immediate field.
2971   if (!isInt<32>(Offset))
2972     return false;
2973
2974   // If we don't have a symbolic displacement - we don't have any extra
2975   // restrictions.
2976   if (!hasSymbolicDisplacement)
2977     return true;
2978
2979   // FIXME: Some tweaks might be needed for medium code model.
2980   if (M != CodeModel::Small && M != CodeModel::Kernel)
2981     return false;
2982
2983   // For small code model we assume that latest object is 16MB before end of 31
2984   // bits boundary. We may also accept pretty large negative constants knowing
2985   // that all objects are in the positive half of address space.
2986   if (M == CodeModel::Small && Offset < 16*1024*1024)
2987     return true;
2988
2989   // For kernel code model we know that all object resist in the negative half
2990   // of 32bits address space. We may not accept negative offsets, since they may
2991   // be just off and we may accept pretty large positive ones.
2992   if (M == CodeModel::Kernel && Offset > 0)
2993     return true;
2994
2995   return false;
2996 }
2997
2998 /// isCalleePop - Determines whether the callee is required to pop its
2999 /// own arguments. Callee pop is necessary to support tail calls.
3000 bool X86::isCalleePop(CallingConv::ID CallingConv,
3001                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3002   if (IsVarArg)
3003     return false;
3004
3005   switch (CallingConv) {
3006   default:
3007     return false;
3008   case CallingConv::X86_StdCall:
3009     return !is64Bit;
3010   case CallingConv::X86_FastCall:
3011     return !is64Bit;
3012   case CallingConv::X86_ThisCall:
3013     return !is64Bit;
3014   case CallingConv::Fast:
3015     return TailCallOpt;
3016   case CallingConv::GHC:
3017     return TailCallOpt;
3018   }
3019 }
3020
3021 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3022 /// specific condition code, returning the condition code and the LHS/RHS of the
3023 /// comparison to make.
3024 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3025                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3026   if (!isFP) {
3027     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3028       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3029         // X > -1   -> X == 0, jump !sign.
3030         RHS = DAG.getConstant(0, RHS.getValueType());
3031         return X86::COND_NS;
3032       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3033         // X < 0   -> X == 0, jump on sign.
3034         return X86::COND_S;
3035       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3036         // X < 1   -> X <= 0
3037         RHS = DAG.getConstant(0, RHS.getValueType());
3038         return X86::COND_LE;
3039       }
3040     }
3041
3042     switch (SetCCOpcode) {
3043     default: llvm_unreachable("Invalid integer condition!");
3044     case ISD::SETEQ:  return X86::COND_E;
3045     case ISD::SETGT:  return X86::COND_G;
3046     case ISD::SETGE:  return X86::COND_GE;
3047     case ISD::SETLT:  return X86::COND_L;
3048     case ISD::SETLE:  return X86::COND_LE;
3049     case ISD::SETNE:  return X86::COND_NE;
3050     case ISD::SETULT: return X86::COND_B;
3051     case ISD::SETUGT: return X86::COND_A;
3052     case ISD::SETULE: return X86::COND_BE;
3053     case ISD::SETUGE: return X86::COND_AE;
3054     }
3055   }
3056
3057   // First determine if it is required or is profitable to flip the operands.
3058
3059   // If LHS is a foldable load, but RHS is not, flip the condition.
3060   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3061       !ISD::isNON_EXTLoad(RHS.getNode())) {
3062     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3063     std::swap(LHS, RHS);
3064   }
3065
3066   switch (SetCCOpcode) {
3067   default: break;
3068   case ISD::SETOLT:
3069   case ISD::SETOLE:
3070   case ISD::SETUGT:
3071   case ISD::SETUGE:
3072     std::swap(LHS, RHS);
3073     break;
3074   }
3075
3076   // On a floating point condition, the flags are set as follows:
3077   // ZF  PF  CF   op
3078   //  0 | 0 | 0 | X > Y
3079   //  0 | 0 | 1 | X < Y
3080   //  1 | 0 | 0 | X == Y
3081   //  1 | 1 | 1 | unordered
3082   switch (SetCCOpcode) {
3083   default: llvm_unreachable("Condcode should be pre-legalized away");
3084   case ISD::SETUEQ:
3085   case ISD::SETEQ:   return X86::COND_E;
3086   case ISD::SETOLT:              // flipped
3087   case ISD::SETOGT:
3088   case ISD::SETGT:   return X86::COND_A;
3089   case ISD::SETOLE:              // flipped
3090   case ISD::SETOGE:
3091   case ISD::SETGE:   return X86::COND_AE;
3092   case ISD::SETUGT:              // flipped
3093   case ISD::SETULT:
3094   case ISD::SETLT:   return X86::COND_B;
3095   case ISD::SETUGE:              // flipped
3096   case ISD::SETULE:
3097   case ISD::SETLE:   return X86::COND_BE;
3098   case ISD::SETONE:
3099   case ISD::SETNE:   return X86::COND_NE;
3100   case ISD::SETUO:   return X86::COND_P;
3101   case ISD::SETO:    return X86::COND_NP;
3102   case ISD::SETOEQ:
3103   case ISD::SETUNE:  return X86::COND_INVALID;
3104   }
3105 }
3106
3107 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3108 /// code. Current x86 isa includes the following FP cmov instructions:
3109 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3110 static bool hasFPCMov(unsigned X86CC) {
3111   switch (X86CC) {
3112   default:
3113     return false;
3114   case X86::COND_B:
3115   case X86::COND_BE:
3116   case X86::COND_E:
3117   case X86::COND_P:
3118   case X86::COND_A:
3119   case X86::COND_AE:
3120   case X86::COND_NE:
3121   case X86::COND_NP:
3122     return true;
3123   }
3124 }
3125
3126 /// isFPImmLegal - Returns true if the target can instruction select the
3127 /// specified FP immediate natively. If false, the legalizer will
3128 /// materialize the FP immediate as a load from a constant pool.
3129 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3130   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3131     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3132       return true;
3133   }
3134   return false;
3135 }
3136
3137 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3138 /// the specified range (L, H].
3139 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3140   return (Val < 0) || (Val >= Low && Val < Hi);
3141 }
3142
3143 /// isUndefOrInRange - Return true if every element in Mask, begining
3144 /// from position Pos and ending in Pos+Size, falls within the specified
3145 /// range (L, L+Pos]. or is undef.
3146 static bool isUndefOrInRange(const SmallVectorImpl<int> &Mask,
3147                              int Pos, int Size, int Low, int Hi) {
3148   for (int i = Pos, e = Pos+Size; i != e; ++i)
3149     if (!isUndefOrInRange(Mask[i], Low, Hi))
3150       return false;
3151   return true;
3152 }
3153
3154 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3155 /// specified value.
3156 static bool isUndefOrEqual(int Val, int CmpVal) {
3157   if (Val < 0 || Val == CmpVal)
3158     return true;
3159   return false;
3160 }
3161
3162 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3163 /// from position Pos and ending in Pos+Size, falls within the specified
3164 /// sequential range (L, L+Pos]. or is undef.
3165 static bool isSequentialOrUndefInRange(const SmallVectorImpl<int> &Mask,
3166                                        int Pos, int Size, int Low) {
3167   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3168     if (!isUndefOrEqual(Mask[i], Low))
3169       return false;
3170   return true;
3171 }
3172
3173 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3174 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3175 /// the second operand.
3176 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3177   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3178     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3179   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3180     return (Mask[0] < 2 && Mask[1] < 2);
3181   return false;
3182 }
3183
3184 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3185   SmallVector<int, 8> M;
3186   N->getMask(M);
3187   return ::isPSHUFDMask(M, N->getValueType(0));
3188 }
3189
3190 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3191 /// is suitable for input to PSHUFHW.
3192 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3193   if (VT != MVT::v8i16)
3194     return false;
3195
3196   // Lower quadword copied in order or undef.
3197   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3198     return false;
3199
3200   // Upper quadword shuffled.
3201   for (unsigned i = 4; i != 8; ++i)
3202     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3203       return false;
3204
3205   return true;
3206 }
3207
3208 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3209   SmallVector<int, 8> M;
3210   N->getMask(M);
3211   return ::isPSHUFHWMask(M, N->getValueType(0));
3212 }
3213
3214 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3215 /// is suitable for input to PSHUFLW.
3216 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3217   if (VT != MVT::v8i16)
3218     return false;
3219
3220   // Upper quadword copied in order.
3221   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3222     return false;
3223
3224   // Lower quadword shuffled.
3225   for (unsigned i = 0; i != 4; ++i)
3226     if (Mask[i] >= 4)
3227       return false;
3228
3229   return true;
3230 }
3231
3232 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3233   SmallVector<int, 8> M;
3234   N->getMask(M);
3235   return ::isPSHUFLWMask(M, N->getValueType(0));
3236 }
3237
3238 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3239 /// is suitable for input to PALIGNR.
3240 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
3241                           bool hasSSSE3OrAVX) {
3242   int i, e = VT.getVectorNumElements();
3243   if (VT.getSizeInBits() != 128)
3244     return false;
3245
3246   // Do not handle v2i64 / v2f64 shuffles with palignr.
3247   if (e < 4 || !hasSSSE3OrAVX)
3248     return false;
3249
3250   for (i = 0; i != e; ++i)
3251     if (Mask[i] >= 0)
3252       break;
3253
3254   // All undef, not a palignr.
3255   if (i == e)
3256     return false;
3257
3258   // Make sure we're shifting in the right direction.
3259   if (Mask[i] <= i)
3260     return false;
3261
3262   int s = Mask[i] - i;
3263
3264   // Check the rest of the elements to see if they are consecutive.
3265   for (++i; i != e; ++i) {
3266     int m = Mask[i];
3267     if (m >= 0 && m != s+i)
3268       return false;
3269   }
3270   return true;
3271 }
3272
3273 /// isVSHUFPYMask - Return true if the specified VECTOR_SHUFFLE operand
3274 /// specifies a shuffle of elements that is suitable for input to 256-bit
3275 /// VSHUFPSY.
3276 static bool isVSHUFPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3277                           bool HasAVX, bool Commuted = false) {
3278   int NumElems = VT.getVectorNumElements();
3279
3280   if (!HasAVX || VT.getSizeInBits() != 256)
3281     return false;
3282
3283   if (NumElems != 4 && NumElems != 8)
3284     return false;
3285
3286   // VSHUFPSY divides the resulting vector into 4 chunks.
3287   // The sources are also splitted into 4 chunks, and each destination
3288   // chunk must come from a different source chunk.
3289   //
3290   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3291   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3292   //
3293   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3294   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3295   //
3296   // VSHUFPDY divides the resulting vector into 4 chunks.
3297   // The sources are also splitted into 4 chunks, and each destination
3298   // chunk must come from a different source chunk.
3299   //
3300   //  SRC1 =>      X3       X2       X1       X0
3301   //  SRC2 =>      Y3       Y2       Y1       Y0
3302   //
3303   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
3304   //
3305   unsigned QuarterSize = NumElems/4;
3306   unsigned HalfSize = QuarterSize*2;
3307   for (unsigned l = 0; l != 2; ++l) {
3308     unsigned LaneStart = l*HalfSize;
3309     for (unsigned s = 0; s != 2; ++s) {
3310       unsigned QuarterStart = s*QuarterSize;
3311       unsigned Src = (Commuted) ? (1-s) : s;
3312       unsigned SrcStart = Src*NumElems + LaneStart;
3313       for (unsigned i = 0; i != QuarterSize; ++i) {
3314         int Idx = Mask[i+QuarterStart+LaneStart];
3315         if (!isUndefOrInRange(Idx, SrcStart, SrcStart+HalfSize))
3316           return false;
3317         // For VSHUFPSY, the mask of the second half must be the same as the 
3318         // first but with the appropriate offsets. This works in the same way as
3319         // VPERMILPS works with masks.
3320         if (NumElems == 4 || l == 0 || Mask[i+QuarterStart] < 0)
3321           continue;
3322         if (!isUndefOrEqual(Idx, Mask[i+QuarterStart]+LaneStart))
3323           return false;
3324       }
3325     }
3326   }
3327
3328   return true;
3329 }
3330
3331 /// getShuffleVSHUFPYImmediate - Return the appropriate immediate to shuffle
3332 /// the specified VECTOR_MASK mask with VSHUFPSY/VSHUFPDY instructions.
3333 static unsigned getShuffleVSHUFPYImmediate(ShuffleVectorSDNode *SVOp) {
3334   EVT VT = SVOp->getValueType(0);
3335   unsigned NumElems = VT.getVectorNumElements();
3336
3337   assert(VT.getSizeInBits() == 256 && "Only supports 256-bit types");
3338   assert((NumElems == 4 || NumElems == 8) && "Only supports v4 and v8 types");
3339
3340   unsigned HalfSize = NumElems/2;
3341   unsigned Mul = (NumElems == 8) ? 2 : 1;
3342   unsigned Mask = 0;
3343   for (unsigned i = 0; i != NumElems; ++i) {
3344     int Elt = SVOp->getMaskElt(i);
3345     if (Elt < 0)
3346       continue;
3347     Elt %= HalfSize;
3348     unsigned Shamt = i;
3349     // For VSHUFPSY, the mask of the first half must be equal to the second one.
3350     if (NumElems == 8) Shamt %= HalfSize;
3351     Mask |= Elt << (Shamt*Mul);
3352   }
3353
3354   return Mask;
3355 }
3356
3357 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
3358 /// the two vector operands have swapped position.
3359 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
3360                                      unsigned NumElems) {
3361   for (unsigned i = 0; i != NumElems; ++i) {
3362     int idx = Mask[i];
3363     if (idx < 0)
3364       continue;
3365     else if (idx < (int)NumElems)
3366       Mask[i] = idx + NumElems;
3367     else
3368       Mask[i] = idx - NumElems;
3369   }
3370 }
3371
3372 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3373 /// specifies a shuffle of elements that is suitable for input to 128-bit
3374 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
3375 /// reverse of what x86 shuffles want.
3376 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3377                         bool Commuted = false) {
3378   unsigned NumElems = VT.getVectorNumElements();
3379
3380   if (VT.getSizeInBits() != 128)
3381     return false;
3382
3383   if (NumElems != 2 && NumElems != 4)
3384     return false;
3385
3386   unsigned Half = NumElems / 2;
3387   unsigned SrcStart = Commuted ? NumElems : 0;
3388   for (unsigned i = 0; i != Half; ++i)
3389     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3390       return false;
3391   SrcStart = Commuted ? 0 : NumElems;
3392   for (unsigned i = Half; i != NumElems; ++i)
3393     if (!isUndefOrInRange(Mask[i], SrcStart, SrcStart+NumElems))
3394       return false;
3395
3396   return true;
3397 }
3398
3399 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3400   SmallVector<int, 8> M;
3401   N->getMask(M);
3402   return ::isSHUFPMask(M, N->getValueType(0));
3403 }
3404
3405 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3406 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3407 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3408   EVT VT = N->getValueType(0);
3409   unsigned NumElems = VT.getVectorNumElements();
3410
3411   if (VT.getSizeInBits() != 128)
3412     return false;
3413
3414   if (NumElems != 4)
3415     return false;
3416
3417   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3418   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3419          isUndefOrEqual(N->getMaskElt(1), 7) &&
3420          isUndefOrEqual(N->getMaskElt(2), 2) &&
3421          isUndefOrEqual(N->getMaskElt(3), 3);
3422 }
3423
3424 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3425 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3426 /// <2, 3, 2, 3>
3427 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3428   EVT VT = N->getValueType(0);
3429   unsigned NumElems = VT.getVectorNumElements();
3430
3431   if (VT.getSizeInBits() != 128)
3432     return false;
3433
3434   if (NumElems != 4)
3435     return false;
3436
3437   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3438          isUndefOrEqual(N->getMaskElt(1), 3) &&
3439          isUndefOrEqual(N->getMaskElt(2), 2) &&
3440          isUndefOrEqual(N->getMaskElt(3), 3);
3441 }
3442
3443 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3444 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3445 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3446   EVT VT = N->getValueType(0);
3447
3448   if (VT.getSizeInBits() != 128)
3449     return false;
3450
3451   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3452
3453   if (NumElems != 2 && NumElems != 4)
3454     return false;
3455
3456   for (unsigned i = 0; i < NumElems/2; ++i)
3457     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3458       return false;
3459
3460   for (unsigned i = NumElems/2; i < NumElems; ++i)
3461     if (!isUndefOrEqual(N->getMaskElt(i), i))
3462       return false;
3463
3464   return true;
3465 }
3466
3467 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3468 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3469 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3470   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3471
3472   if ((NumElems != 2 && NumElems != 4)
3473       || N->getValueType(0).getSizeInBits() > 128)
3474     return false;
3475
3476   for (unsigned i = 0; i < NumElems/2; ++i)
3477     if (!isUndefOrEqual(N->getMaskElt(i), i))
3478       return false;
3479
3480   for (unsigned i = 0; i < NumElems/2; ++i)
3481     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3482       return false;
3483
3484   return true;
3485 }
3486
3487 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3488 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3489 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3490                          bool HasAVX2, bool V2IsSplat = false) {
3491   unsigned NumElts = VT.getVectorNumElements();
3492
3493   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3494          "Unsupported vector type for unpckh");
3495
3496   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3497       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3498     return false;
3499
3500   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3501   // independently on 128-bit lanes.
3502   unsigned NumLanes = VT.getSizeInBits()/128;
3503   unsigned NumLaneElts = NumElts/NumLanes;
3504
3505   for (unsigned l = 0; l != NumLanes; ++l) {
3506     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3507          i != (l+1)*NumLaneElts;
3508          i += 2, ++j) {
3509       int BitI  = Mask[i];
3510       int BitI1 = Mask[i+1];
3511       if (!isUndefOrEqual(BitI, j))
3512         return false;
3513       if (V2IsSplat) {
3514         if (!isUndefOrEqual(BitI1, NumElts))
3515           return false;
3516       } else {
3517         if (!isUndefOrEqual(BitI1, j + NumElts))
3518           return false;
3519       }
3520     }
3521   }
3522
3523   return true;
3524 }
3525
3526 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3527   SmallVector<int, 8> M;
3528   N->getMask(M);
3529   return ::isUNPCKLMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3530 }
3531
3532 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3533 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3534 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3535                          bool HasAVX2, bool V2IsSplat = false) {
3536   unsigned NumElts = VT.getVectorNumElements();
3537
3538   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3539          "Unsupported vector type for unpckh");
3540
3541   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3542       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3543     return false;
3544
3545   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3546   // independently on 128-bit lanes.
3547   unsigned NumLanes = VT.getSizeInBits()/128;
3548   unsigned NumLaneElts = NumElts/NumLanes;
3549
3550   for (unsigned l = 0; l != NumLanes; ++l) {
3551     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3552          i != (l+1)*NumLaneElts; i += 2, ++j) {
3553       int BitI  = Mask[i];
3554       int BitI1 = Mask[i+1];
3555       if (!isUndefOrEqual(BitI, j))
3556         return false;
3557       if (V2IsSplat) {
3558         if (isUndefOrEqual(BitI1, NumElts))
3559           return false;
3560       } else {
3561         if (!isUndefOrEqual(BitI1, j+NumElts))
3562           return false;
3563       }
3564     }
3565   }
3566   return true;
3567 }
3568
3569 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool HasAVX2, bool V2IsSplat) {
3570   SmallVector<int, 8> M;
3571   N->getMask(M);
3572   return ::isUNPCKHMask(M, N->getValueType(0), HasAVX2, V2IsSplat);
3573 }
3574
3575 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3576 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3577 /// <0, 0, 1, 1>
3578 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3579                                   bool HasAVX2) {
3580   unsigned NumElts = VT.getVectorNumElements();
3581
3582   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3583          "Unsupported vector type for unpckh");
3584
3585   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3586       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3587     return false;
3588
3589   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3590   // FIXME: Need a better way to get rid of this, there's no latency difference
3591   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3592   // the former later. We should also remove the "_undef" special mask.
3593   if (NumElts == 4 && VT.getSizeInBits() == 256)
3594     return false;
3595
3596   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3597   // independently on 128-bit lanes.
3598   unsigned NumLanes = VT.getSizeInBits()/128;
3599   unsigned NumLaneElts = NumElts/NumLanes;
3600
3601   for (unsigned l = 0; l != NumLanes; ++l) {
3602     for (unsigned i = l*NumLaneElts, j = l*NumLaneElts;
3603          i != (l+1)*NumLaneElts;
3604          i += 2, ++j) {
3605       int BitI  = Mask[i];
3606       int BitI1 = Mask[i+1];
3607
3608       if (!isUndefOrEqual(BitI, j))
3609         return false;
3610       if (!isUndefOrEqual(BitI1, j))
3611         return false;
3612     }
3613   }
3614
3615   return true;
3616 }
3617
3618 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3619   SmallVector<int, 8> M;
3620   N->getMask(M);
3621   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3622 }
3623
3624 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3625 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3626 /// <2, 2, 3, 3>
3627 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3628                                   bool HasAVX2) {
3629   unsigned NumElts = VT.getVectorNumElements();
3630
3631   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3632          "Unsupported vector type for unpckh");
3633
3634   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8 &&
3635       (!HasAVX2 || (NumElts != 16 && NumElts != 32)))
3636     return false;
3637
3638   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3639   // independently on 128-bit lanes.
3640   unsigned NumLanes = VT.getSizeInBits()/128;
3641   unsigned NumLaneElts = NumElts/NumLanes;
3642
3643   for (unsigned l = 0; l != NumLanes; ++l) {
3644     for (unsigned i = l*NumLaneElts, j = (l*NumLaneElts)+NumLaneElts/2;
3645          i != (l+1)*NumLaneElts; i += 2, ++j) {
3646       int BitI  = Mask[i];
3647       int BitI1 = Mask[i+1];
3648       if (!isUndefOrEqual(BitI, j))
3649         return false;
3650       if (!isUndefOrEqual(BitI1, j))
3651         return false;
3652     }
3653   }
3654   return true;
3655 }
3656
3657 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N, bool HasAVX2) {
3658   SmallVector<int, 8> M;
3659   N->getMask(M);
3660   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0), HasAVX2);
3661 }
3662
3663 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3664 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3665 /// MOVSD, and MOVD, i.e. setting the lowest element.
3666 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3667   if (VT.getVectorElementType().getSizeInBits() < 32)
3668     return false;
3669   if (VT.getSizeInBits() == 256)
3670     return false;
3671
3672   unsigned NumElts = VT.getVectorNumElements();
3673
3674   if (!isUndefOrEqual(Mask[0], NumElts))
3675     return false;
3676
3677   for (unsigned i = 1; i != NumElts; ++i)
3678     if (!isUndefOrEqual(Mask[i], i))
3679       return false;
3680
3681   return true;
3682 }
3683
3684 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3685   SmallVector<int, 8> M;
3686   N->getMask(M);
3687   return ::isMOVLMask(M, N->getValueType(0));
3688 }
3689
3690 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
3691 /// as permutations between 128-bit chunks or halves. As an example: this
3692 /// shuffle bellow:
3693 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3694 /// The first half comes from the second half of V1 and the second half from the
3695 /// the second half of V2.
3696 static bool isVPERM2X128Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3697                              bool HasAVX) {
3698   if (!HasAVX || VT.getSizeInBits() != 256)
3699     return false;
3700
3701   // The shuffle result is divided into half A and half B. In total the two
3702   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3703   // B must come from C, D, E or F.
3704   unsigned HalfSize = VT.getVectorNumElements()/2;
3705   bool MatchA = false, MatchB = false;
3706
3707   // Check if A comes from one of C, D, E, F.
3708   for (unsigned Half = 0; Half != 4; ++Half) {
3709     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3710       MatchA = true;
3711       break;
3712     }
3713   }
3714
3715   // Check if B comes from one of C, D, E, F.
3716   for (unsigned Half = 0; Half != 4; ++Half) {
3717     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3718       MatchB = true;
3719       break;
3720     }
3721   }
3722
3723   return MatchA && MatchB;
3724 }
3725
3726 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
3727 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
3728 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
3729   EVT VT = SVOp->getValueType(0);
3730
3731   unsigned HalfSize = VT.getVectorNumElements()/2;
3732
3733   unsigned FstHalf = 0, SndHalf = 0;
3734   for (unsigned i = 0; i < HalfSize; ++i) {
3735     if (SVOp->getMaskElt(i) > 0) {
3736       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3737       break;
3738     }
3739   }
3740   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
3741     if (SVOp->getMaskElt(i) > 0) {
3742       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3743       break;
3744     }
3745   }
3746
3747   return (FstHalf | (SndHalf << 4));
3748 }
3749
3750 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
3751 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3752 /// Note that VPERMIL mask matching is different depending whether theunderlying
3753 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3754 /// to the same elements of the low, but to the higher half of the source.
3755 /// In VPERMILPD the two lanes could be shuffled independently of each other
3756 /// with the same restriction that lanes can't be crossed.
3757 static bool isVPERMILPMask(const SmallVectorImpl<int> &Mask, EVT VT,
3758                            bool HasAVX) {
3759   if (!HasAVX)
3760     return false;
3761
3762   unsigned NumElts = VT.getVectorNumElements();
3763   // Only match 256-bit with 32/64-bit types
3764   if (VT.getSizeInBits() != 256 || (NumElts != 4 && NumElts != 8))
3765     return false;
3766
3767   unsigned NumLanes = VT.getSizeInBits()/128;
3768   unsigned LaneSize = NumElts/NumLanes;
3769   for (unsigned l = 0; l != NumLanes; ++l) {
3770     unsigned LaneStart = l*LaneSize;
3771     for (unsigned i = 0; i != LaneSize; ++i) {
3772       if (!isUndefOrInRange(Mask[i+LaneStart], LaneStart, LaneStart+LaneSize))
3773         return false;
3774       if (NumElts == 4 || l == 0)
3775         continue;
3776       // VPERMILPS handling
3777       if (Mask[i] < 0)
3778         continue;
3779       if (!isUndefOrEqual(Mask[i+LaneStart], Mask[i]+LaneStart))
3780         return false;
3781     }
3782   }
3783
3784   return true;
3785 }
3786
3787 /// getShuffleVPERMILPImmediate - Return the appropriate immediate to shuffle
3788 /// the specified VECTOR_MASK mask with VPERMILPS/D* instructions.
3789 static unsigned getShuffleVPERMILPImmediate(ShuffleVectorSDNode *SVOp) {
3790   EVT VT = SVOp->getValueType(0);
3791
3792   unsigned NumElts = VT.getVectorNumElements();
3793   unsigned NumLanes = VT.getSizeInBits()/128;
3794   unsigned LaneSize = NumElts/NumLanes;
3795
3796   // Although the mask is equal for both lanes do it twice to get the cases
3797   // where a mask will match because the same mask element is undef on the
3798   // first half but valid on the second. This would get pathological cases
3799   // such as: shuffle <u, 0, 1, 2, 4, 4, 5, 6>, which is completely valid.
3800   unsigned Shift = (LaneSize == 4) ? 2 : 1;
3801   unsigned Mask = 0;
3802   for (unsigned i = 0; i != NumElts; ++i) {
3803     int MaskElt = SVOp->getMaskElt(i);
3804     if (MaskElt < 0)
3805       continue;
3806     MaskElt %= LaneSize;
3807     unsigned Shamt = i;
3808     // VPERMILPSY, the mask of the first half must be equal to the second one
3809     if (NumElts == 8) Shamt %= LaneSize;
3810     Mask |= MaskElt << (Shamt*Shift);
3811   }
3812
3813   return Mask;
3814 }
3815
3816 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3817 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3818 /// element of vector 2 and the other elements to come from vector 1 in order.
3819 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3820                                bool V2IsSplat = false, bool V2IsUndef = false) {
3821   unsigned NumOps = VT.getVectorNumElements();
3822   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3823     return false;
3824
3825   if (!isUndefOrEqual(Mask[0], 0))
3826     return false;
3827
3828   for (unsigned i = 1; i != NumOps; ++i)
3829     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3830           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3831           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3832       return false;
3833
3834   return true;
3835 }
3836
3837 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3838                            bool V2IsUndef = false) {
3839   SmallVector<int, 8> M;
3840   N->getMask(M);
3841   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3842 }
3843
3844 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3845 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3846 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3847 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3848                          const X86Subtarget *Subtarget) {
3849   if (!Subtarget->hasSSE3orAVX())
3850     return false;
3851
3852   // The second vector must be undef
3853   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3854     return false;
3855
3856   EVT VT = N->getValueType(0);
3857   unsigned NumElems = VT.getVectorNumElements();
3858
3859   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3860       (VT.getSizeInBits() == 256 && NumElems != 8))
3861     return false;
3862
3863   // "i+1" is the value the indexed mask element must have
3864   for (unsigned i = 0; i < NumElems; i += 2)
3865     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3866         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3867       return false;
3868
3869   return true;
3870 }
3871
3872 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3873 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3874 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3875 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3876                          const X86Subtarget *Subtarget) {
3877   if (!Subtarget->hasSSE3orAVX())
3878     return false;
3879
3880   // The second vector must be undef
3881   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3882     return false;
3883
3884   EVT VT = N->getValueType(0);
3885   unsigned NumElems = VT.getVectorNumElements();
3886
3887   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3888       (VT.getSizeInBits() == 256 && NumElems != 8))
3889     return false;
3890
3891   // "i" is the value the indexed mask element must have
3892   for (unsigned i = 0; i != NumElems; i += 2)
3893     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3894         !isUndefOrEqual(N->getMaskElt(i+1), i))
3895       return false;
3896
3897   return true;
3898 }
3899
3900 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3901 /// specifies a shuffle of elements that is suitable for input to 256-bit
3902 /// version of MOVDDUP.
3903 static bool isMOVDDUPYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3904                            bool HasAVX) {
3905   unsigned NumElts = VT.getVectorNumElements();
3906
3907   if (!HasAVX || VT.getSizeInBits() != 256 || NumElts != 4)
3908     return false;
3909
3910   for (unsigned i = 0; i != NumElts/2; ++i)
3911     if (!isUndefOrEqual(Mask[i], 0))
3912       return false;
3913   for (unsigned i = NumElts/2; i != NumElts; ++i)
3914     if (!isUndefOrEqual(Mask[i], NumElts/2))
3915       return false;
3916   return true;
3917 }
3918
3919 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3920 /// specifies a shuffle of elements that is suitable for input to 128-bit
3921 /// version of MOVDDUP.
3922 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3923   EVT VT = N->getValueType(0);
3924
3925   if (VT.getSizeInBits() != 128)
3926     return false;
3927
3928   unsigned e = VT.getVectorNumElements() / 2;
3929   for (unsigned i = 0; i != e; ++i)
3930     if (!isUndefOrEqual(N->getMaskElt(i), i))
3931       return false;
3932   for (unsigned i = 0; i != e; ++i)
3933     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3934       return false;
3935   return true;
3936 }
3937
3938 /// isVEXTRACTF128Index - Return true if the specified
3939 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3940 /// suitable for input to VEXTRACTF128.
3941 bool X86::isVEXTRACTF128Index(SDNode *N) {
3942   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
3943     return false;
3944
3945   // The index should be aligned on a 128-bit boundary.
3946   uint64_t Index =
3947     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
3948
3949   unsigned VL = N->getValueType(0).getVectorNumElements();
3950   unsigned VBits = N->getValueType(0).getSizeInBits();
3951   unsigned ElSize = VBits / VL;
3952   bool Result = (Index * ElSize) % 128 == 0;
3953
3954   return Result;
3955 }
3956
3957 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
3958 /// operand specifies a subvector insert that is suitable for input to
3959 /// VINSERTF128.
3960 bool X86::isVINSERTF128Index(SDNode *N) {
3961   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
3962     return false;
3963
3964   // The index should be aligned on a 128-bit boundary.
3965   uint64_t Index =
3966     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
3967
3968   unsigned VL = N->getValueType(0).getVectorNumElements();
3969   unsigned VBits = N->getValueType(0).getSizeInBits();
3970   unsigned ElSize = VBits / VL;
3971   bool Result = (Index * ElSize) % 128 == 0;
3972
3973   return Result;
3974 }
3975
3976 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
3977 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
3978 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
3979   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3980   unsigned NumOperands = SVOp->getValueType(0).getVectorNumElements();
3981
3982   unsigned Shift = (NumOperands == 4) ? 2 : 1;
3983   unsigned Mask = 0;
3984   for (unsigned i = 0; i != NumOperands; ++i) {
3985     int Val = SVOp->getMaskElt(NumOperands-i-1);
3986     if (Val < 0) Val = 0;
3987     if (Val >= (int)NumOperands) Val -= NumOperands;
3988     Mask |= Val;
3989     if (i != NumOperands - 1)
3990       Mask <<= Shift;
3991   }
3992   return Mask;
3993 }
3994
3995 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
3996 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
3997 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
3998   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3999   unsigned Mask = 0;
4000   // 8 nodes, but we only care about the last 4.
4001   for (unsigned i = 7; i >= 4; --i) {
4002     int Val = SVOp->getMaskElt(i);
4003     if (Val >= 0)
4004       Mask |= (Val - 4);
4005     if (i != 4)
4006       Mask <<= 2;
4007   }
4008   return Mask;
4009 }
4010
4011 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4012 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4013 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
4014   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4015   unsigned Mask = 0;
4016   // 8 nodes, but we only care about the first 4.
4017   for (int i = 3; i >= 0; --i) {
4018     int Val = SVOp->getMaskElt(i);
4019     if (Val >= 0)
4020       Mask |= Val;
4021     if (i != 0)
4022       Mask <<= 2;
4023   }
4024   return Mask;
4025 }
4026
4027 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4028 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4029 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4030   EVT VT = SVOp->getValueType(0);
4031   unsigned EltSize = VT.getVectorElementType().getSizeInBits() >> 3;
4032   int Val = 0;
4033
4034   unsigned i, e;
4035   for (i = 0, e = VT.getVectorNumElements(); i != e; ++i) {
4036     Val = SVOp->getMaskElt(i);
4037     if (Val >= 0)
4038       break;
4039   }
4040   assert(Val - i > 0 && "PALIGNR imm should be positive");
4041   return (Val - i) * EltSize;
4042 }
4043
4044 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4045 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4046 /// instructions.
4047 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4048   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4049     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4050
4051   uint64_t Index =
4052     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4053
4054   EVT VecVT = N->getOperand(0).getValueType();
4055   EVT ElVT = VecVT.getVectorElementType();
4056
4057   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4058   return Index / NumElemsPerChunk;
4059 }
4060
4061 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4062 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4063 /// instructions.
4064 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4065   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4066     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4067
4068   uint64_t Index =
4069     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4070
4071   EVT VecVT = N->getValueType(0);
4072   EVT ElVT = VecVT.getVectorElementType();
4073
4074   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4075   return Index / NumElemsPerChunk;
4076 }
4077
4078 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4079 /// constant +0.0.
4080 bool X86::isZeroNode(SDValue Elt) {
4081   return ((isa<ConstantSDNode>(Elt) &&
4082            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4083           (isa<ConstantFPSDNode>(Elt) &&
4084            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4085 }
4086
4087 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4088 /// their permute mask.
4089 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4090                                     SelectionDAG &DAG) {
4091   EVT VT = SVOp->getValueType(0);
4092   unsigned NumElems = VT.getVectorNumElements();
4093   SmallVector<int, 8> MaskVec;
4094
4095   for (unsigned i = 0; i != NumElems; ++i) {
4096     int idx = SVOp->getMaskElt(i);
4097     if (idx < 0)
4098       MaskVec.push_back(idx);
4099     else if (idx < (int)NumElems)
4100       MaskVec.push_back(idx + NumElems);
4101     else
4102       MaskVec.push_back(idx - NumElems);
4103   }
4104   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4105                               SVOp->getOperand(0), &MaskVec[0]);
4106 }
4107
4108 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4109 /// match movhlps. The lower half elements should come from upper half of
4110 /// V1 (and in order), and the upper half elements should come from the upper
4111 /// half of V2 (and in order).
4112 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4113   EVT VT = Op->getValueType(0);
4114   if (VT.getSizeInBits() != 128)
4115     return false;
4116   if (VT.getVectorNumElements() != 4)
4117     return false;
4118   for (unsigned i = 0, e = 2; i != e; ++i)
4119     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4120       return false;
4121   for (unsigned i = 2; i != 4; ++i)
4122     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4123       return false;
4124   return true;
4125 }
4126
4127 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4128 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4129 /// required.
4130 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4131   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4132     return false;
4133   N = N->getOperand(0).getNode();
4134   if (!ISD::isNON_EXTLoad(N))
4135     return false;
4136   if (LD)
4137     *LD = cast<LoadSDNode>(N);
4138   return true;
4139 }
4140
4141 // Test whether the given value is a vector value which will be legalized
4142 // into a load.
4143 static bool WillBeConstantPoolLoad(SDNode *N) {
4144   if (N->getOpcode() != ISD::BUILD_VECTOR)
4145     return false;
4146
4147   // Check for any non-constant elements.
4148   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4149     switch (N->getOperand(i).getNode()->getOpcode()) {
4150     case ISD::UNDEF:
4151     case ISD::ConstantFP:
4152     case ISD::Constant:
4153       break;
4154     default:
4155       return false;
4156     }
4157
4158   // Vectors of all-zeros and all-ones are materialized with special
4159   // instructions rather than being loaded.
4160   return !ISD::isBuildVectorAllZeros(N) &&
4161          !ISD::isBuildVectorAllOnes(N);
4162 }
4163
4164 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4165 /// match movlp{s|d}. The lower half elements should come from lower half of
4166 /// V1 (and in order), and the upper half elements should come from the upper
4167 /// half of V2 (and in order). And since V1 will become the source of the
4168 /// MOVLP, it must be either a vector load or a scalar load to vector.
4169 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4170                                ShuffleVectorSDNode *Op) {
4171   EVT VT = Op->getValueType(0);
4172   if (VT.getSizeInBits() != 128)
4173     return false;
4174
4175   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4176     return false;
4177   // Is V2 is a vector load, don't do this transformation. We will try to use
4178   // load folding shufps op.
4179   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
4180     return false;
4181
4182   unsigned NumElems = VT.getVectorNumElements();
4183
4184   if (NumElems != 2 && NumElems != 4)
4185     return false;
4186   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4187     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4188       return false;
4189   for (unsigned i = NumElems/2; i != NumElems; ++i)
4190     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4191       return false;
4192   return true;
4193 }
4194
4195 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4196 /// all the same.
4197 static bool isSplatVector(SDNode *N) {
4198   if (N->getOpcode() != ISD::BUILD_VECTOR)
4199     return false;
4200
4201   SDValue SplatValue = N->getOperand(0);
4202   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4203     if (N->getOperand(i) != SplatValue)
4204       return false;
4205   return true;
4206 }
4207
4208 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4209 /// to an zero vector.
4210 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4211 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4212   SDValue V1 = N->getOperand(0);
4213   SDValue V2 = N->getOperand(1);
4214   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4215   for (unsigned i = 0; i != NumElems; ++i) {
4216     int Idx = N->getMaskElt(i);
4217     if (Idx >= (int)NumElems) {
4218       unsigned Opc = V2.getOpcode();
4219       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4220         continue;
4221       if (Opc != ISD::BUILD_VECTOR ||
4222           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4223         return false;
4224     } else if (Idx >= 0) {
4225       unsigned Opc = V1.getOpcode();
4226       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4227         continue;
4228       if (Opc != ISD::BUILD_VECTOR ||
4229           !X86::isZeroNode(V1.getOperand(Idx)))
4230         return false;
4231     }
4232   }
4233   return true;
4234 }
4235
4236 /// getZeroVector - Returns a vector of specified type with all zero elements.
4237 ///
4238 static SDValue getZeroVector(EVT VT, bool HasXMMInt, SelectionDAG &DAG,
4239                              DebugLoc dl) {
4240   assert(VT.isVector() && "Expected a vector type");
4241
4242   // Always build SSE zero vectors as <4 x i32> bitcasted
4243   // to their dest type. This ensures they get CSE'd.
4244   SDValue Vec;
4245   if (VT.getSizeInBits() == 128) {  // SSE
4246     if (HasXMMInt) {  // SSE2
4247       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4248       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4249     } else { // SSE1
4250       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4251       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4252     }
4253   } else if (VT.getSizeInBits() == 256) { // AVX
4254     // 256-bit logic and arithmetic instructions in AVX are
4255     // all floating-point, no support for integer ops. Default
4256     // to emitting fp zeroed vectors then.
4257     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4258     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4259     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4260   }
4261   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4262 }
4263
4264 /// getOnesVector - Returns a vector of specified type with all bits set.
4265 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
4266 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
4267 /// Then bitcast to their original type, ensuring they get CSE'd.
4268 static SDValue getOnesVector(EVT VT, bool HasAVX2, SelectionDAG &DAG,
4269                              DebugLoc dl) {
4270   assert(VT.isVector() && "Expected a vector type");
4271   assert((VT.is128BitVector() || VT.is256BitVector())
4272          && "Expected a 128-bit or 256-bit vector type");
4273
4274   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4275   SDValue Vec;
4276   if (VT.getSizeInBits() == 256) {
4277     if (HasAVX2) { // AVX2
4278       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4279       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops, 8);
4280     } else { // AVX
4281       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4282       SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4283                                 Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4284       Vec = Insert128BitVector(InsV, Vec,
4285                     DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4286     }
4287   } else {
4288     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4289   }
4290
4291   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4292 }
4293
4294 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4295 /// that point to V2 points to its first element.
4296 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4297   EVT VT = SVOp->getValueType(0);
4298   unsigned NumElems = VT.getVectorNumElements();
4299
4300   bool Changed = false;
4301   SmallVector<int, 8> MaskVec;
4302   SVOp->getMask(MaskVec);
4303
4304   for (unsigned i = 0; i != NumElems; ++i) {
4305     if (MaskVec[i] > (int)NumElems) {
4306       MaskVec[i] = NumElems;
4307       Changed = true;
4308     }
4309   }
4310   if (Changed)
4311     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
4312                                 SVOp->getOperand(1), &MaskVec[0]);
4313   return SDValue(SVOp, 0);
4314 }
4315
4316 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4317 /// operation of specified width.
4318 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4319                        SDValue V2) {
4320   unsigned NumElems = VT.getVectorNumElements();
4321   SmallVector<int, 8> Mask;
4322   Mask.push_back(NumElems);
4323   for (unsigned i = 1; i != NumElems; ++i)
4324     Mask.push_back(i);
4325   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4326 }
4327
4328 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4329 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4330                           SDValue V2) {
4331   unsigned NumElems = VT.getVectorNumElements();
4332   SmallVector<int, 8> Mask;
4333   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4334     Mask.push_back(i);
4335     Mask.push_back(i + NumElems);
4336   }
4337   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4338 }
4339
4340 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4341 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4342                           SDValue V2) {
4343   unsigned NumElems = VT.getVectorNumElements();
4344   unsigned Half = NumElems/2;
4345   SmallVector<int, 8> Mask;
4346   for (unsigned i = 0; i != Half; ++i) {
4347     Mask.push_back(i + Half);
4348     Mask.push_back(i + NumElems + Half);
4349   }
4350   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4351 }
4352
4353 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4354 // a generic shuffle instruction because the target has no such instructions.
4355 // Generate shuffles which repeat i16 and i8 several times until they can be
4356 // represented by v4f32 and then be manipulated by target suported shuffles.
4357 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4358   EVT VT = V.getValueType();
4359   int NumElems = VT.getVectorNumElements();
4360   DebugLoc dl = V.getDebugLoc();
4361
4362   while (NumElems > 4) {
4363     if (EltNo < NumElems/2) {
4364       V = getUnpackl(DAG, dl, VT, V, V);
4365     } else {
4366       V = getUnpackh(DAG, dl, VT, V, V);
4367       EltNo -= NumElems/2;
4368     }
4369     NumElems >>= 1;
4370   }
4371   return V;
4372 }
4373
4374 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4375 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4376   EVT VT = V.getValueType();
4377   DebugLoc dl = V.getDebugLoc();
4378   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4379          && "Vector size not supported");
4380
4381   if (VT.getSizeInBits() == 128) {
4382     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4383     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4384     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4385                              &SplatMask[0]);
4386   } else {
4387     // To use VPERMILPS to splat scalars, the second half of indicies must
4388     // refer to the higher part, which is a duplication of the lower one,
4389     // because VPERMILPS can only handle in-lane permutations.
4390     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4391                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4392
4393     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4394     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4395                              &SplatMask[0]);
4396   }
4397
4398   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4399 }
4400
4401 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4402 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4403   EVT SrcVT = SV->getValueType(0);
4404   SDValue V1 = SV->getOperand(0);
4405   DebugLoc dl = SV->getDebugLoc();
4406
4407   int EltNo = SV->getSplatIndex();
4408   int NumElems = SrcVT.getVectorNumElements();
4409   unsigned Size = SrcVT.getSizeInBits();
4410
4411   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4412           "Unknown how to promote splat for type");
4413
4414   // Extract the 128-bit part containing the splat element and update
4415   // the splat element index when it refers to the higher register.
4416   if (Size == 256) {
4417     unsigned Idx = (EltNo > NumElems/2) ? NumElems/2 : 0;
4418     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4419     if (Idx > 0)
4420       EltNo -= NumElems/2;
4421   }
4422
4423   // All i16 and i8 vector types can't be used directly by a generic shuffle
4424   // instruction because the target has no such instruction. Generate shuffles
4425   // which repeat i16 and i8 several times until they fit in i32, and then can
4426   // be manipulated by target suported shuffles.
4427   EVT EltVT = SrcVT.getVectorElementType();
4428   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4429     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4430
4431   // Recreate the 256-bit vector and place the same 128-bit vector
4432   // into the low and high part. This is necessary because we want
4433   // to use VPERM* to shuffle the vectors
4434   if (Size == 256) {
4435     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4436                          DAG.getConstant(0, MVT::i32), DAG, dl);
4437     V1 = Insert128BitVector(InsV, V1,
4438                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4439   }
4440
4441   return getLegalSplat(DAG, V1, EltNo);
4442 }
4443
4444 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4445 /// vector of zero or undef vector.  This produces a shuffle where the low
4446 /// element of V2 is swizzled into the zero/undef vector, landing at element
4447 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4448 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4449                                            bool isZero, bool HasXMMInt,
4450                                            SelectionDAG &DAG) {
4451   EVT VT = V2.getValueType();
4452   SDValue V1 = isZero
4453     ? getZeroVector(VT, HasXMMInt, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4454   unsigned NumElems = VT.getVectorNumElements();
4455   SmallVector<int, 16> MaskVec;
4456   for (unsigned i = 0; i != NumElems; ++i)
4457     // If this is the insertion idx, put the low elt of V2 here.
4458     MaskVec.push_back(i == Idx ? NumElems : i);
4459   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4460 }
4461
4462 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4463 /// element of the result of the vector shuffle.
4464 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4465                                    unsigned Depth) {
4466   if (Depth == 6)
4467     return SDValue();  // Limit search depth.
4468
4469   SDValue V = SDValue(N, 0);
4470   EVT VT = V.getValueType();
4471   unsigned Opcode = V.getOpcode();
4472
4473   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4474   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4475     Index = SV->getMaskElt(Index);
4476
4477     if (Index < 0)
4478       return DAG.getUNDEF(VT.getVectorElementType());
4479
4480     int NumElems = VT.getVectorNumElements();
4481     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
4482     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4483   }
4484
4485   // Recurse into target specific vector shuffles to find scalars.
4486   if (isTargetShuffle(Opcode)) {
4487     int NumElems = VT.getVectorNumElements();
4488     SmallVector<unsigned, 16> ShuffleMask;
4489     SDValue ImmN;
4490
4491     switch(Opcode) {
4492     case X86ISD::SHUFP:
4493       ImmN = N->getOperand(N->getNumOperands()-1);
4494       DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4495                       ShuffleMask);
4496       break;
4497     case X86ISD::UNPCKH:
4498       DecodeUNPCKHMask(VT, ShuffleMask);
4499       break;
4500     case X86ISD::UNPCKL:
4501       DecodeUNPCKLMask(VT, ShuffleMask);
4502       break;
4503     case X86ISD::MOVHLPS:
4504       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4505       break;
4506     case X86ISD::MOVLHPS:
4507       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4508       break;
4509     case X86ISD::PSHUFD:
4510       ImmN = N->getOperand(N->getNumOperands()-1);
4511       DecodePSHUFMask(NumElems,
4512                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
4513                       ShuffleMask);
4514       break;
4515     case X86ISD::PSHUFHW:
4516       ImmN = N->getOperand(N->getNumOperands()-1);
4517       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4518                         ShuffleMask);
4519       break;
4520     case X86ISD::PSHUFLW:
4521       ImmN = N->getOperand(N->getNumOperands()-1);
4522       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4523                         ShuffleMask);
4524       break;
4525     case X86ISD::MOVSS:
4526     case X86ISD::MOVSD: {
4527       // The index 0 always comes from the first element of the second source,
4528       // this is why MOVSS and MOVSD are used in the first place. The other
4529       // elements come from the other positions of the first source vector.
4530       unsigned OpNum = (Index == 0) ? 1 : 0;
4531       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4532                                  Depth+1);
4533     }
4534     case X86ISD::VPERMILP:
4535       ImmN = N->getOperand(N->getNumOperands()-1);
4536       DecodeVPERMILPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4537                         ShuffleMask);
4538       break;
4539     case X86ISD::VPERM2X128:
4540       ImmN = N->getOperand(N->getNumOperands()-1);
4541       DecodeVPERM2F128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4542                            ShuffleMask);
4543       break;
4544     case X86ISD::MOVDDUP:
4545     case X86ISD::MOVLHPD:
4546     case X86ISD::MOVLPD:
4547     case X86ISD::MOVLPS:
4548     case X86ISD::MOVSHDUP:
4549     case X86ISD::MOVSLDUP:
4550     case X86ISD::PALIGN:
4551       return SDValue(); // Not yet implemented.
4552     default:
4553       assert(0 && "unknown target shuffle node");
4554       return SDValue();
4555     }
4556
4557     Index = ShuffleMask[Index];
4558     if (Index < 0)
4559       return DAG.getUNDEF(VT.getVectorElementType());
4560
4561     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
4562     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4563                                Depth+1);
4564   }
4565
4566   // Actual nodes that may contain scalar elements
4567   if (Opcode == ISD::BITCAST) {
4568     V = V.getOperand(0);
4569     EVT SrcVT = V.getValueType();
4570     unsigned NumElems = VT.getVectorNumElements();
4571
4572     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4573       return SDValue();
4574   }
4575
4576   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4577     return (Index == 0) ? V.getOperand(0)
4578                           : DAG.getUNDEF(VT.getVectorElementType());
4579
4580   if (V.getOpcode() == ISD::BUILD_VECTOR)
4581     return V.getOperand(Index);
4582
4583   return SDValue();
4584 }
4585
4586 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4587 /// shuffle operation which come from a consecutively from a zero. The
4588 /// search can start in two different directions, from left or right.
4589 static
4590 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4591                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4592   int i = 0;
4593
4594   while (i < NumElems) {
4595     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4596     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4597     if (!(Elt.getNode() &&
4598          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4599       break;
4600     ++i;
4601   }
4602
4603   return i;
4604 }
4605
4606 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4607 /// MaskE correspond consecutively to elements from one of the vector operands,
4608 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4609 static
4610 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4611                               int OpIdx, int NumElems, unsigned &OpNum) {
4612   bool SeenV1 = false;
4613   bool SeenV2 = false;
4614
4615   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4616     int Idx = SVOp->getMaskElt(i);
4617     // Ignore undef indicies
4618     if (Idx < 0)
4619       continue;
4620
4621     if (Idx < NumElems)
4622       SeenV1 = true;
4623     else
4624       SeenV2 = true;
4625
4626     // Only accept consecutive elements from the same vector
4627     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4628       return false;
4629   }
4630
4631   OpNum = SeenV1 ? 0 : 1;
4632   return true;
4633 }
4634
4635 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4636 /// logical left shift of a vector.
4637 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4638                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4639   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4640   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4641               false /* check zeros from right */, DAG);
4642   unsigned OpSrc;
4643
4644   if (!NumZeros)
4645     return false;
4646
4647   // Considering the elements in the mask that are not consecutive zeros,
4648   // check if they consecutively come from only one of the source vectors.
4649   //
4650   //               V1 = {X, A, B, C}     0
4651   //                         \  \  \    /
4652   //   vector_shuffle V1, V2 <1, 2, 3, X>
4653   //
4654   if (!isShuffleMaskConsecutive(SVOp,
4655             0,                   // Mask Start Index
4656             NumElems-NumZeros-1, // Mask End Index
4657             NumZeros,            // Where to start looking in the src vector
4658             NumElems,            // Number of elements in vector
4659             OpSrc))              // Which source operand ?
4660     return false;
4661
4662   isLeft = false;
4663   ShAmt = NumZeros;
4664   ShVal = SVOp->getOperand(OpSrc);
4665   return true;
4666 }
4667
4668 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4669 /// logical left shift of a vector.
4670 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4671                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4672   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4673   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4674               true /* check zeros from left */, DAG);
4675   unsigned OpSrc;
4676
4677   if (!NumZeros)
4678     return false;
4679
4680   // Considering the elements in the mask that are not consecutive zeros,
4681   // check if they consecutively come from only one of the source vectors.
4682   //
4683   //                           0    { A, B, X, X } = V2
4684   //                          / \    /  /
4685   //   vector_shuffle V1, V2 <X, X, 4, 5>
4686   //
4687   if (!isShuffleMaskConsecutive(SVOp,
4688             NumZeros,     // Mask Start Index
4689             NumElems-1,   // Mask End Index
4690             0,            // Where to start looking in the src vector
4691             NumElems,     // Number of elements in vector
4692             OpSrc))       // Which source operand ?
4693     return false;
4694
4695   isLeft = true;
4696   ShAmt = NumZeros;
4697   ShVal = SVOp->getOperand(OpSrc);
4698   return true;
4699 }
4700
4701 /// isVectorShift - Returns true if the shuffle can be implemented as a
4702 /// logical left or right shift of a vector.
4703 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4704                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4705   // Although the logic below support any bitwidth size, there are no
4706   // shift instructions which handle more than 128-bit vectors.
4707   if (SVOp->getValueType(0).getSizeInBits() > 128)
4708     return false;
4709
4710   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4711       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4712     return true;
4713
4714   return false;
4715 }
4716
4717 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4718 ///
4719 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4720                                        unsigned NumNonZero, unsigned NumZero,
4721                                        SelectionDAG &DAG,
4722                                        const TargetLowering &TLI) {
4723   if (NumNonZero > 8)
4724     return SDValue();
4725
4726   DebugLoc dl = Op.getDebugLoc();
4727   SDValue V(0, 0);
4728   bool First = true;
4729   for (unsigned i = 0; i < 16; ++i) {
4730     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4731     if (ThisIsNonZero && First) {
4732       if (NumZero)
4733         V = getZeroVector(MVT::v8i16, true, DAG, dl);
4734       else
4735         V = DAG.getUNDEF(MVT::v8i16);
4736       First = false;
4737     }
4738
4739     if ((i & 1) != 0) {
4740       SDValue ThisElt(0, 0), LastElt(0, 0);
4741       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4742       if (LastIsNonZero) {
4743         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4744                               MVT::i16, Op.getOperand(i-1));
4745       }
4746       if (ThisIsNonZero) {
4747         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4748         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4749                               ThisElt, DAG.getConstant(8, MVT::i8));
4750         if (LastIsNonZero)
4751           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4752       } else
4753         ThisElt = LastElt;
4754
4755       if (ThisElt.getNode())
4756         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4757                         DAG.getIntPtrConstant(i/2));
4758     }
4759   }
4760
4761   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4762 }
4763
4764 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4765 ///
4766 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4767                                      unsigned NumNonZero, unsigned NumZero,
4768                                      SelectionDAG &DAG,
4769                                      const TargetLowering &TLI) {
4770   if (NumNonZero > 4)
4771     return SDValue();
4772
4773   DebugLoc dl = Op.getDebugLoc();
4774   SDValue V(0, 0);
4775   bool First = true;
4776   for (unsigned i = 0; i < 8; ++i) {
4777     bool isNonZero = (NonZeros & (1 << i)) != 0;
4778     if (isNonZero) {
4779       if (First) {
4780         if (NumZero)
4781           V = getZeroVector(MVT::v8i16, true, DAG, dl);
4782         else
4783           V = DAG.getUNDEF(MVT::v8i16);
4784         First = false;
4785       }
4786       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4787                       MVT::v8i16, V, Op.getOperand(i),
4788                       DAG.getIntPtrConstant(i));
4789     }
4790   }
4791
4792   return V;
4793 }
4794
4795 /// getVShift - Return a vector logical shift node.
4796 ///
4797 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4798                          unsigned NumBits, SelectionDAG &DAG,
4799                          const TargetLowering &TLI, DebugLoc dl) {
4800   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4801   EVT ShVT = MVT::v2i64;
4802   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4803   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4804   return DAG.getNode(ISD::BITCAST, dl, VT,
4805                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4806                              DAG.getConstant(NumBits,
4807                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4808 }
4809
4810 SDValue
4811 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4812                                           SelectionDAG &DAG) const {
4813
4814   // Check if the scalar load can be widened into a vector load. And if
4815   // the address is "base + cst" see if the cst can be "absorbed" into
4816   // the shuffle mask.
4817   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4818     SDValue Ptr = LD->getBasePtr();
4819     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4820       return SDValue();
4821     EVT PVT = LD->getValueType(0);
4822     if (PVT != MVT::i32 && PVT != MVT::f32)
4823       return SDValue();
4824
4825     int FI = -1;
4826     int64_t Offset = 0;
4827     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4828       FI = FINode->getIndex();
4829       Offset = 0;
4830     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4831                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4832       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4833       Offset = Ptr.getConstantOperandVal(1);
4834       Ptr = Ptr.getOperand(0);
4835     } else {
4836       return SDValue();
4837     }
4838
4839     // FIXME: 256-bit vector instructions don't require a strict alignment,
4840     // improve this code to support it better.
4841     unsigned RequiredAlign = VT.getSizeInBits()/8;
4842     SDValue Chain = LD->getChain();
4843     // Make sure the stack object alignment is at least 16 or 32.
4844     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4845     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4846       if (MFI->isFixedObjectIndex(FI)) {
4847         // Can't change the alignment. FIXME: It's possible to compute
4848         // the exact stack offset and reference FI + adjust offset instead.
4849         // If someone *really* cares about this. That's the way to implement it.
4850         return SDValue();
4851       } else {
4852         MFI->setObjectAlignment(FI, RequiredAlign);
4853       }
4854     }
4855
4856     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4857     // Ptr + (Offset & ~15).
4858     if (Offset < 0)
4859       return SDValue();
4860     if ((Offset % RequiredAlign) & 3)
4861       return SDValue();
4862     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4863     if (StartOffset)
4864       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4865                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4866
4867     int EltNo = (Offset - StartOffset) >> 2;
4868     int NumElems = VT.getVectorNumElements();
4869
4870     EVT CanonVT = VT.getSizeInBits() == 128 ? MVT::v4i32 : MVT::v8i32;
4871     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4872     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4873                              LD->getPointerInfo().getWithOffset(StartOffset),
4874                              false, false, false, 0);
4875
4876     // Canonicalize it to a v4i32 or v8i32 shuffle.
4877     SmallVector<int, 8> Mask;
4878     for (int i = 0; i < NumElems; ++i)
4879       Mask.push_back(EltNo);
4880
4881     V1 = DAG.getNode(ISD::BITCAST, dl, CanonVT, V1);
4882     return DAG.getNode(ISD::BITCAST, dl, NVT,
4883                        DAG.getVectorShuffle(CanonVT, dl, V1,
4884                                             DAG.getUNDEF(CanonVT),&Mask[0]));
4885   }
4886
4887   return SDValue();
4888 }
4889
4890 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4891 /// vector of type 'VT', see if the elements can be replaced by a single large
4892 /// load which has the same value as a build_vector whose operands are 'elts'.
4893 ///
4894 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4895 ///
4896 /// FIXME: we'd also like to handle the case where the last elements are zero
4897 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4898 /// There's even a handy isZeroNode for that purpose.
4899 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4900                                         DebugLoc &DL, SelectionDAG &DAG) {
4901   EVT EltVT = VT.getVectorElementType();
4902   unsigned NumElems = Elts.size();
4903
4904   LoadSDNode *LDBase = NULL;
4905   unsigned LastLoadedElt = -1U;
4906
4907   // For each element in the initializer, see if we've found a load or an undef.
4908   // If we don't find an initial load element, or later load elements are
4909   // non-consecutive, bail out.
4910   for (unsigned i = 0; i < NumElems; ++i) {
4911     SDValue Elt = Elts[i];
4912
4913     if (!Elt.getNode() ||
4914         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4915       return SDValue();
4916     if (!LDBase) {
4917       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4918         return SDValue();
4919       LDBase = cast<LoadSDNode>(Elt.getNode());
4920       LastLoadedElt = i;
4921       continue;
4922     }
4923     if (Elt.getOpcode() == ISD::UNDEF)
4924       continue;
4925
4926     LoadSDNode *LD = cast<LoadSDNode>(Elt);
4927     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
4928       return SDValue();
4929     LastLoadedElt = i;
4930   }
4931
4932   // If we have found an entire vector of loads and undefs, then return a large
4933   // load of the entire vector width starting at the base pointer.  If we found
4934   // consecutive loads for the low half, generate a vzext_load node.
4935   if (LastLoadedElt == NumElems - 1) {
4936     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
4937       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4938                          LDBase->getPointerInfo(),
4939                          LDBase->isVolatile(), LDBase->isNonTemporal(),
4940                          LDBase->isInvariant(), 0);
4941     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
4942                        LDBase->getPointerInfo(),
4943                        LDBase->isVolatile(), LDBase->isNonTemporal(),
4944                        LDBase->isInvariant(), LDBase->getAlignment());
4945   } else if (NumElems == 4 && LastLoadedElt == 1 &&
4946              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
4947     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
4948     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
4949     SDValue ResNode =
4950         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
4951                                 LDBase->getPointerInfo(),
4952                                 LDBase->getAlignment(),
4953                                 false/*isVolatile*/, true/*ReadMem*/,
4954                                 false/*WriteMem*/);
4955     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
4956   }
4957   return SDValue();
4958 }
4959
4960 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
4961 /// a vbroadcast node. We support two patterns:
4962 /// 1. A splat BUILD_VECTOR which uses a single scalar load.
4963 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
4964 /// a scalar load.
4965 /// The scalar load node is returned when a pattern is found,
4966 /// or SDValue() otherwise.
4967 static SDValue isVectorBroadcast(SDValue &Op, bool hasAVX2) {
4968   EVT VT = Op.getValueType();
4969   SDValue V = Op;
4970
4971   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
4972     V = V.getOperand(0);
4973
4974   //A suspected load to be broadcasted.
4975   SDValue Ld;
4976
4977   switch (V.getOpcode()) {
4978     default:
4979       // Unknown pattern found.
4980       return SDValue();
4981
4982     case ISD::BUILD_VECTOR: {
4983       // The BUILD_VECTOR node must be a splat.
4984       if (!isSplatVector(V.getNode()))
4985         return SDValue();
4986
4987       Ld = V.getOperand(0);
4988
4989       // The suspected load node has several users. Make sure that all
4990       // of its users are from the BUILD_VECTOR node.
4991       if (!Ld->hasNUsesOfValue(VT.getVectorNumElements(), 0))
4992         return SDValue();
4993       break;
4994     }
4995
4996     case ISD::VECTOR_SHUFFLE: {
4997       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4998
4999       // Shuffles must have a splat mask where the first element is
5000       // broadcasted.
5001       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
5002         return SDValue();
5003
5004       SDValue Sc = Op.getOperand(0);
5005       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR)
5006         return SDValue();
5007
5008       Ld = Sc.getOperand(0);
5009
5010       // The scalar_to_vector node and the suspected
5011       // load node must have exactly one user.
5012       if (!Sc.hasOneUse() || !Ld.hasOneUse())
5013         return SDValue();
5014       break;
5015     }
5016   }
5017
5018   // The scalar source must be a normal load.
5019   if (!ISD::isNormalLoad(Ld.getNode()))
5020     return SDValue();
5021
5022   bool Is256 = VT.getSizeInBits() == 256;
5023   bool Is128 = VT.getSizeInBits() == 128;
5024   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
5025
5026   if (hasAVX2) {
5027     // VBroadcast to YMM
5028     if (Is256 && (ScalarSize == 8  || ScalarSize == 16 ||
5029                   ScalarSize == 32 || ScalarSize == 64 ))
5030       return Ld;
5031
5032     // VBroadcast to XMM
5033     if (Is128 && (ScalarSize ==  8 || ScalarSize == 32 ||
5034                   ScalarSize == 16 || ScalarSize == 64 ))
5035       return Ld;
5036   }
5037
5038   // VBroadcast to YMM
5039   if (Is256 && (ScalarSize == 32 || ScalarSize == 64))
5040     return Ld;
5041
5042   // VBroadcast to XMM
5043   if (Is128 && (ScalarSize == 32))
5044     return Ld;
5045
5046
5047   // Unsupported broadcast.
5048   return SDValue();
5049 }
5050
5051 SDValue
5052 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5053   DebugLoc dl = Op.getDebugLoc();
5054
5055   EVT VT = Op.getValueType();
5056   EVT ExtVT = VT.getVectorElementType();
5057   unsigned NumElems = Op.getNumOperands();
5058
5059   // Vectors containing all zeros can be matched by pxor and xorps later
5060   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5061     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5062     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5063     if (Op.getValueType() == MVT::v4i32 ||
5064         Op.getValueType() == MVT::v8i32)
5065       return Op;
5066
5067     return getZeroVector(Op.getValueType(), Subtarget->hasXMMInt(), DAG, dl);
5068   }
5069
5070   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5071   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
5072   // vpcmpeqd on 256-bit vectors.
5073   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5074     if (Op.getValueType() == MVT::v4i32 ||
5075         (Op.getValueType() == MVT::v8i32 && Subtarget->hasAVX2()))
5076       return Op;
5077
5078     return getOnesVector(Op.getValueType(), Subtarget->hasAVX2(), DAG, dl);
5079   }
5080
5081   SDValue LD = isVectorBroadcast(Op, Subtarget->hasAVX2());
5082   if (Subtarget->hasAVX() && LD.getNode())
5083       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
5084
5085   unsigned EVTBits = ExtVT.getSizeInBits();
5086
5087   unsigned NumZero  = 0;
5088   unsigned NumNonZero = 0;
5089   unsigned NonZeros = 0;
5090   bool IsAllConstants = true;
5091   SmallSet<SDValue, 8> Values;
5092   for (unsigned i = 0; i < NumElems; ++i) {
5093     SDValue Elt = Op.getOperand(i);
5094     if (Elt.getOpcode() == ISD::UNDEF)
5095       continue;
5096     Values.insert(Elt);
5097     if (Elt.getOpcode() != ISD::Constant &&
5098         Elt.getOpcode() != ISD::ConstantFP)
5099       IsAllConstants = false;
5100     if (X86::isZeroNode(Elt))
5101       NumZero++;
5102     else {
5103       NonZeros |= (1 << i);
5104       NumNonZero++;
5105     }
5106   }
5107
5108   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5109   if (NumNonZero == 0)
5110     return DAG.getUNDEF(VT);
5111
5112   // Special case for single non-zero, non-undef, element.
5113   if (NumNonZero == 1) {
5114     unsigned Idx = CountTrailingZeros_32(NonZeros);
5115     SDValue Item = Op.getOperand(Idx);
5116
5117     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5118     // the value are obviously zero, truncate the value to i32 and do the
5119     // insertion that way.  Only do this if the value is non-constant or if the
5120     // value is a constant being inserted into element 0.  It is cheaper to do
5121     // a constant pool load than it is to do a movd + shuffle.
5122     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5123         (!IsAllConstants || Idx == 0)) {
5124       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5125         // Handle SSE only.
5126         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5127         EVT VecVT = MVT::v4i32;
5128         unsigned VecElts = 4;
5129
5130         // Truncate the value (which may itself be a constant) to i32, and
5131         // convert it to a vector with movd (S2V+shuffle to zero extend).
5132         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5133         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5134         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5135                                            Subtarget->hasXMMInt(), DAG);
5136
5137         // Now we have our 32-bit value zero extended in the low element of
5138         // a vector.  If Idx != 0, swizzle it into place.
5139         if (Idx != 0) {
5140           SmallVector<int, 4> Mask;
5141           Mask.push_back(Idx);
5142           for (unsigned i = 1; i != VecElts; ++i)
5143             Mask.push_back(i);
5144           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5145                                       DAG.getUNDEF(Item.getValueType()),
5146                                       &Mask[0]);
5147         }
5148         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
5149       }
5150     }
5151
5152     // If we have a constant or non-constant insertion into the low element of
5153     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5154     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5155     // depending on what the source datatype is.
5156     if (Idx == 0) {
5157       if (NumZero == 0)
5158         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5159
5160       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5161           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5162         if (VT.getSizeInBits() == 256) {
5163           EVT VT128 = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems / 2);
5164           Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Item);
5165           SDValue ZeroVec = getZeroVector(VT, true, DAG, dl);
5166           return Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5167                               DAG, dl);
5168         }
5169         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5170         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5171         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5172         return getShuffleVectorZeroOrUndef(Item, 0, true,
5173                                            Subtarget->hasXMMInt(), DAG);
5174       }
5175
5176       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5177         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5178         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
5179         if (VT.getSizeInBits() == 256) {
5180           SDValue ZeroVec = getZeroVector(MVT::v8i32, true, DAG, dl);
5181           Item = Insert128BitVector(ZeroVec, Item, DAG.getConstant(0, MVT::i32),
5182                                     DAG, dl);
5183         } else {
5184           assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5185           Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5186                                              Subtarget->hasXMMInt(), DAG);
5187         }
5188         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5189       }
5190     }
5191
5192     // Is it a vector logical left shift?
5193     if (NumElems == 2 && Idx == 1 &&
5194         X86::isZeroNode(Op.getOperand(0)) &&
5195         !X86::isZeroNode(Op.getOperand(1))) {
5196       unsigned NumBits = VT.getSizeInBits();
5197       return getVShift(true, VT,
5198                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5199                                    VT, Op.getOperand(1)),
5200                        NumBits/2, DAG, *this, dl);
5201     }
5202
5203     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5204       return SDValue();
5205
5206     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5207     // is a non-constant being inserted into an element other than the low one,
5208     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5209     // movd/movss) to move this into the low element, then shuffle it into
5210     // place.
5211     if (EVTBits == 32) {
5212       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5213
5214       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5215       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
5216                                          Subtarget->hasXMMInt(), DAG);
5217       SmallVector<int, 8> MaskVec;
5218       for (unsigned i = 0; i < NumElems; i++)
5219         MaskVec.push_back(i == Idx ? 0 : 1);
5220       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5221     }
5222   }
5223
5224   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5225   if (Values.size() == 1) {
5226     if (EVTBits == 32) {
5227       // Instead of a shuffle like this:
5228       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5229       // Check if it's possible to issue this instead.
5230       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5231       unsigned Idx = CountTrailingZeros_32(NonZeros);
5232       SDValue Item = Op.getOperand(Idx);
5233       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5234         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5235     }
5236     return SDValue();
5237   }
5238
5239   // A vector full of immediates; various special cases are already
5240   // handled, so this is best done with a single constant-pool load.
5241   if (IsAllConstants)
5242     return SDValue();
5243
5244   // For AVX-length vectors, build the individual 128-bit pieces and use
5245   // shuffles to put them in place.
5246   if (VT.getSizeInBits() == 256 && !ISD::isBuildVectorAllZeros(Op.getNode())) {
5247     SmallVector<SDValue, 32> V;
5248     for (unsigned i = 0; i < NumElems; ++i)
5249       V.push_back(Op.getOperand(i));
5250
5251     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5252
5253     // Build both the lower and upper subvector.
5254     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5255     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5256                                 NumElems/2);
5257
5258     // Recreate the wider vector with the lower and upper part.
5259     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5260                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5261     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5262                               DAG, dl);
5263   }
5264
5265   // Let legalizer expand 2-wide build_vectors.
5266   if (EVTBits == 64) {
5267     if (NumNonZero == 1) {
5268       // One half is zero or undef.
5269       unsigned Idx = CountTrailingZeros_32(NonZeros);
5270       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5271                                  Op.getOperand(Idx));
5272       return getShuffleVectorZeroOrUndef(V2, Idx, true,
5273                                          Subtarget->hasXMMInt(), DAG);
5274     }
5275     return SDValue();
5276   }
5277
5278   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5279   if (EVTBits == 8 && NumElems == 16) {
5280     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5281                                         *this);
5282     if (V.getNode()) return V;
5283   }
5284
5285   if (EVTBits == 16 && NumElems == 8) {
5286     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5287                                       *this);
5288     if (V.getNode()) return V;
5289   }
5290
5291   // If element VT is == 32 bits, turn it into a number of shuffles.
5292   SmallVector<SDValue, 8> V;
5293   V.resize(NumElems);
5294   if (NumElems == 4 && NumZero > 0) {
5295     for (unsigned i = 0; i < 4; ++i) {
5296       bool isZero = !(NonZeros & (1 << i));
5297       if (isZero)
5298         V[i] = getZeroVector(VT, Subtarget->hasXMMInt(), DAG, dl);
5299       else
5300         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5301     }
5302
5303     for (unsigned i = 0; i < 2; ++i) {
5304       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5305         default: break;
5306         case 0:
5307           V[i] = V[i*2];  // Must be a zero vector.
5308           break;
5309         case 1:
5310           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5311           break;
5312         case 2:
5313           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5314           break;
5315         case 3:
5316           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5317           break;
5318       }
5319     }
5320
5321     SmallVector<int, 8> MaskVec;
5322     bool Reverse = (NonZeros & 0x3) == 2;
5323     for (unsigned i = 0; i < 2; ++i)
5324       MaskVec.push_back(Reverse ? 1-i : i);
5325     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5326     for (unsigned i = 0; i < 2; ++i)
5327       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
5328     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5329   }
5330
5331   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5332     // Check for a build vector of consecutive loads.
5333     for (unsigned i = 0; i < NumElems; ++i)
5334       V[i] = Op.getOperand(i);
5335
5336     // Check for elements which are consecutive loads.
5337     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5338     if (LD.getNode())
5339       return LD;
5340
5341     // For SSE 4.1, use insertps to put the high elements into the low element.
5342     if (getSubtarget()->hasSSE41orAVX()) {
5343       SDValue Result;
5344       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5345         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5346       else
5347         Result = DAG.getUNDEF(VT);
5348
5349       for (unsigned i = 1; i < NumElems; ++i) {
5350         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5351         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5352                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5353       }
5354       return Result;
5355     }
5356
5357     // Otherwise, expand into a number of unpckl*, start by extending each of
5358     // our (non-undef) elements to the full vector width with the element in the
5359     // bottom slot of the vector (which generates no code for SSE).
5360     for (unsigned i = 0; i < NumElems; ++i) {
5361       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5362         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5363       else
5364         V[i] = DAG.getUNDEF(VT);
5365     }
5366
5367     // Next, we iteratively mix elements, e.g. for v4f32:
5368     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5369     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5370     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5371     unsigned EltStride = NumElems >> 1;
5372     while (EltStride != 0) {
5373       for (unsigned i = 0; i < EltStride; ++i) {
5374         // If V[i+EltStride] is undef and this is the first round of mixing,
5375         // then it is safe to just drop this shuffle: V[i] is already in the
5376         // right place, the one element (since it's the first round) being
5377         // inserted as undef can be dropped.  This isn't safe for successive
5378         // rounds because they will permute elements within both vectors.
5379         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5380             EltStride == NumElems/2)
5381           continue;
5382
5383         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5384       }
5385       EltStride >>= 1;
5386     }
5387     return V[0];
5388   }
5389   return SDValue();
5390 }
5391
5392 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5393 // them in a MMX register.  This is better than doing a stack convert.
5394 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5395   DebugLoc dl = Op.getDebugLoc();
5396   EVT ResVT = Op.getValueType();
5397
5398   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5399          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5400   int Mask[2];
5401   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5402   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5403   InVec = Op.getOperand(1);
5404   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5405     unsigned NumElts = ResVT.getVectorNumElements();
5406     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5407     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5408                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5409   } else {
5410     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5411     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5412     Mask[0] = 0; Mask[1] = 2;
5413     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5414   }
5415   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5416 }
5417
5418 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5419 // to create 256-bit vectors from two other 128-bit ones.
5420 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5421   DebugLoc dl = Op.getDebugLoc();
5422   EVT ResVT = Op.getValueType();
5423
5424   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5425
5426   SDValue V1 = Op.getOperand(0);
5427   SDValue V2 = Op.getOperand(1);
5428   unsigned NumElems = ResVT.getVectorNumElements();
5429
5430   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5431                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5432   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5433                             DAG, dl);
5434 }
5435
5436 SDValue
5437 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5438   EVT ResVT = Op.getValueType();
5439
5440   assert(Op.getNumOperands() == 2);
5441   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5442          "Unsupported CONCAT_VECTORS for value type");
5443
5444   // We support concatenate two MMX registers and place them in a MMX register.
5445   // This is better than doing a stack convert.
5446   if (ResVT.is128BitVector())
5447     return LowerMMXCONCAT_VECTORS(Op, DAG);
5448
5449   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5450   // from two other 128-bit ones.
5451   return LowerAVXCONCAT_VECTORS(Op, DAG);
5452 }
5453
5454 // v8i16 shuffles - Prefer shuffles in the following order:
5455 // 1. [all]   pshuflw, pshufhw, optional move
5456 // 2. [ssse3] 1 x pshufb
5457 // 3. [ssse3] 2 x pshufb + 1 x por
5458 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5459 SDValue
5460 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5461                                             SelectionDAG &DAG) const {
5462   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5463   SDValue V1 = SVOp->getOperand(0);
5464   SDValue V2 = SVOp->getOperand(1);
5465   DebugLoc dl = SVOp->getDebugLoc();
5466   SmallVector<int, 8> MaskVals;
5467
5468   // Determine if more than 1 of the words in each of the low and high quadwords
5469   // of the result come from the same quadword of one of the two inputs.  Undef
5470   // mask values count as coming from any quadword, for better codegen.
5471   unsigned LoQuad[] = { 0, 0, 0, 0 };
5472   unsigned HiQuad[] = { 0, 0, 0, 0 };
5473   BitVector InputQuads(4);
5474   for (unsigned i = 0; i < 8; ++i) {
5475     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
5476     int EltIdx = SVOp->getMaskElt(i);
5477     MaskVals.push_back(EltIdx);
5478     if (EltIdx < 0) {
5479       ++Quad[0];
5480       ++Quad[1];
5481       ++Quad[2];
5482       ++Quad[3];
5483       continue;
5484     }
5485     ++Quad[EltIdx / 4];
5486     InputQuads.set(EltIdx / 4);
5487   }
5488
5489   int BestLoQuad = -1;
5490   unsigned MaxQuad = 1;
5491   for (unsigned i = 0; i < 4; ++i) {
5492     if (LoQuad[i] > MaxQuad) {
5493       BestLoQuad = i;
5494       MaxQuad = LoQuad[i];
5495     }
5496   }
5497
5498   int BestHiQuad = -1;
5499   MaxQuad = 1;
5500   for (unsigned i = 0; i < 4; ++i) {
5501     if (HiQuad[i] > MaxQuad) {
5502       BestHiQuad = i;
5503       MaxQuad = HiQuad[i];
5504     }
5505   }
5506
5507   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5508   // of the two input vectors, shuffle them into one input vector so only a
5509   // single pshufb instruction is necessary. If There are more than 2 input
5510   // quads, disable the next transformation since it does not help SSSE3.
5511   bool V1Used = InputQuads[0] || InputQuads[1];
5512   bool V2Used = InputQuads[2] || InputQuads[3];
5513   if (Subtarget->hasSSSE3orAVX()) {
5514     if (InputQuads.count() == 2 && V1Used && V2Used) {
5515       BestLoQuad = InputQuads.find_first();
5516       BestHiQuad = InputQuads.find_next(BestLoQuad);
5517     }
5518     if (InputQuads.count() > 2) {
5519       BestLoQuad = -1;
5520       BestHiQuad = -1;
5521     }
5522   }
5523
5524   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5525   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5526   // words from all 4 input quadwords.
5527   SDValue NewV;
5528   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5529     SmallVector<int, 8> MaskV;
5530     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
5531     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
5532     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5533                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5534                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5535     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5536
5537     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5538     // source words for the shuffle, to aid later transformations.
5539     bool AllWordsInNewV = true;
5540     bool InOrder[2] = { true, true };
5541     for (unsigned i = 0; i != 8; ++i) {
5542       int idx = MaskVals[i];
5543       if (idx != (int)i)
5544         InOrder[i/4] = false;
5545       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5546         continue;
5547       AllWordsInNewV = false;
5548       break;
5549     }
5550
5551     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5552     if (AllWordsInNewV) {
5553       for (int i = 0; i != 8; ++i) {
5554         int idx = MaskVals[i];
5555         if (idx < 0)
5556           continue;
5557         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5558         if ((idx != i) && idx < 4)
5559           pshufhw = false;
5560         if ((idx != i) && idx > 3)
5561           pshuflw = false;
5562       }
5563       V1 = NewV;
5564       V2Used = false;
5565       BestLoQuad = 0;
5566       BestHiQuad = 1;
5567     }
5568
5569     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5570     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5571     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5572       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5573       unsigned TargetMask = 0;
5574       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5575                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5576       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5577                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5578       V1 = NewV.getOperand(0);
5579       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5580     }
5581   }
5582
5583   // If we have SSSE3, and all words of the result are from 1 input vector,
5584   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5585   // is present, fall back to case 4.
5586   if (Subtarget->hasSSSE3orAVX()) {
5587     SmallVector<SDValue,16> pshufbMask;
5588
5589     // If we have elements from both input vectors, set the high bit of the
5590     // shuffle mask element to zero out elements that come from V2 in the V1
5591     // mask, and elements that come from V1 in the V2 mask, so that the two
5592     // results can be OR'd together.
5593     bool TwoInputs = V1Used && V2Used;
5594     for (unsigned i = 0; i != 8; ++i) {
5595       int EltIdx = MaskVals[i] * 2;
5596       if (TwoInputs && (EltIdx >= 16)) {
5597         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5598         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5599         continue;
5600       }
5601       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5602       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5603     }
5604     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5605     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5606                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5607                                  MVT::v16i8, &pshufbMask[0], 16));
5608     if (!TwoInputs)
5609       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5610
5611     // Calculate the shuffle mask for the second input, shuffle it, and
5612     // OR it with the first shuffled input.
5613     pshufbMask.clear();
5614     for (unsigned i = 0; i != 8; ++i) {
5615       int EltIdx = MaskVals[i] * 2;
5616       if (EltIdx < 16) {
5617         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5618         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5619         continue;
5620       }
5621       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5622       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5623     }
5624     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5625     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5626                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5627                                  MVT::v16i8, &pshufbMask[0], 16));
5628     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5629     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5630   }
5631
5632   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5633   // and update MaskVals with new element order.
5634   BitVector InOrder(8);
5635   if (BestLoQuad >= 0) {
5636     SmallVector<int, 8> MaskV;
5637     for (int i = 0; i != 4; ++i) {
5638       int idx = MaskVals[i];
5639       if (idx < 0) {
5640         MaskV.push_back(-1);
5641         InOrder.set(i);
5642       } else if ((idx / 4) == BestLoQuad) {
5643         MaskV.push_back(idx & 3);
5644         InOrder.set(i);
5645       } else {
5646         MaskV.push_back(-1);
5647       }
5648     }
5649     for (unsigned i = 4; i != 8; ++i)
5650       MaskV.push_back(i);
5651     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5652                                 &MaskV[0]);
5653
5654     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3orAVX())
5655       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5656                                NewV.getOperand(0),
5657                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5658                                DAG);
5659   }
5660
5661   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5662   // and update MaskVals with the new element order.
5663   if (BestHiQuad >= 0) {
5664     SmallVector<int, 8> MaskV;
5665     for (unsigned i = 0; i != 4; ++i)
5666       MaskV.push_back(i);
5667     for (unsigned i = 4; i != 8; ++i) {
5668       int idx = MaskVals[i];
5669       if (idx < 0) {
5670         MaskV.push_back(-1);
5671         InOrder.set(i);
5672       } else if ((idx / 4) == BestHiQuad) {
5673         MaskV.push_back((idx & 3) + 4);
5674         InOrder.set(i);
5675       } else {
5676         MaskV.push_back(-1);
5677       }
5678     }
5679     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5680                                 &MaskV[0]);
5681
5682     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSSE3orAVX())
5683       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5684                               NewV.getOperand(0),
5685                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5686                               DAG);
5687   }
5688
5689   // In case BestHi & BestLo were both -1, which means each quadword has a word
5690   // from each of the four input quadwords, calculate the InOrder bitvector now
5691   // before falling through to the insert/extract cleanup.
5692   if (BestLoQuad == -1 && BestHiQuad == -1) {
5693     NewV = V1;
5694     for (int i = 0; i != 8; ++i)
5695       if (MaskVals[i] < 0 || MaskVals[i] == i)
5696         InOrder.set(i);
5697   }
5698
5699   // The other elements are put in the right place using pextrw and pinsrw.
5700   for (unsigned i = 0; i != 8; ++i) {
5701     if (InOrder[i])
5702       continue;
5703     int EltIdx = MaskVals[i];
5704     if (EltIdx < 0)
5705       continue;
5706     SDValue ExtOp = (EltIdx < 8)
5707     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5708                   DAG.getIntPtrConstant(EltIdx))
5709     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5710                   DAG.getIntPtrConstant(EltIdx - 8));
5711     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5712                        DAG.getIntPtrConstant(i));
5713   }
5714   return NewV;
5715 }
5716
5717 // v16i8 shuffles - Prefer shuffles in the following order:
5718 // 1. [ssse3] 1 x pshufb
5719 // 2. [ssse3] 2 x pshufb + 1 x por
5720 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5721 static
5722 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5723                                  SelectionDAG &DAG,
5724                                  const X86TargetLowering &TLI) {
5725   SDValue V1 = SVOp->getOperand(0);
5726   SDValue V2 = SVOp->getOperand(1);
5727   DebugLoc dl = SVOp->getDebugLoc();
5728   SmallVector<int, 16> MaskVals;
5729   SVOp->getMask(MaskVals);
5730
5731   // If we have SSSE3, case 1 is generated when all result bytes come from
5732   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5733   // present, fall back to case 3.
5734   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5735   bool V1Only = true;
5736   bool V2Only = true;
5737   for (unsigned i = 0; i < 16; ++i) {
5738     int EltIdx = MaskVals[i];
5739     if (EltIdx < 0)
5740       continue;
5741     if (EltIdx < 16)
5742       V2Only = false;
5743     else
5744       V1Only = false;
5745   }
5746
5747   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5748   if (TLI.getSubtarget()->hasSSSE3orAVX()) {
5749     SmallVector<SDValue,16> pshufbMask;
5750
5751     // If all result elements are from one input vector, then only translate
5752     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5753     //
5754     // Otherwise, we have elements from both input vectors, and must zero out
5755     // elements that come from V2 in the first mask, and V1 in the second mask
5756     // so that we can OR them together.
5757     bool TwoInputs = !(V1Only || V2Only);
5758     for (unsigned i = 0; i != 16; ++i) {
5759       int EltIdx = MaskVals[i];
5760       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5761         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5762         continue;
5763       }
5764       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5765     }
5766     // If all the elements are from V2, assign it to V1 and return after
5767     // building the first pshufb.
5768     if (V2Only)
5769       V1 = V2;
5770     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5771                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5772                                  MVT::v16i8, &pshufbMask[0], 16));
5773     if (!TwoInputs)
5774       return V1;
5775
5776     // Calculate the shuffle mask for the second input, shuffle it, and
5777     // OR it with the first shuffled input.
5778     pshufbMask.clear();
5779     for (unsigned i = 0; i != 16; ++i) {
5780       int EltIdx = MaskVals[i];
5781       if (EltIdx < 16) {
5782         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5783         continue;
5784       }
5785       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5786     }
5787     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5788                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5789                                  MVT::v16i8, &pshufbMask[0], 16));
5790     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5791   }
5792
5793   // No SSSE3 - Calculate in place words and then fix all out of place words
5794   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5795   // the 16 different words that comprise the two doublequadword input vectors.
5796   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5797   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5798   SDValue NewV = V2Only ? V2 : V1;
5799   for (int i = 0; i != 8; ++i) {
5800     int Elt0 = MaskVals[i*2];
5801     int Elt1 = MaskVals[i*2+1];
5802
5803     // This word of the result is all undef, skip it.
5804     if (Elt0 < 0 && Elt1 < 0)
5805       continue;
5806
5807     // This word of the result is already in the correct place, skip it.
5808     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5809       continue;
5810     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5811       continue;
5812
5813     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5814     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5815     SDValue InsElt;
5816
5817     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5818     // using a single extract together, load it and store it.
5819     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5820       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5821                            DAG.getIntPtrConstant(Elt1 / 2));
5822       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5823                         DAG.getIntPtrConstant(i));
5824       continue;
5825     }
5826
5827     // If Elt1 is defined, extract it from the appropriate source.  If the
5828     // source byte is not also odd, shift the extracted word left 8 bits
5829     // otherwise clear the bottom 8 bits if we need to do an or.
5830     if (Elt1 >= 0) {
5831       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5832                            DAG.getIntPtrConstant(Elt1 / 2));
5833       if ((Elt1 & 1) == 0)
5834         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5835                              DAG.getConstant(8,
5836                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5837       else if (Elt0 >= 0)
5838         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5839                              DAG.getConstant(0xFF00, MVT::i16));
5840     }
5841     // If Elt0 is defined, extract it from the appropriate source.  If the
5842     // source byte is not also even, shift the extracted word right 8 bits. If
5843     // Elt1 was also defined, OR the extracted values together before
5844     // inserting them in the result.
5845     if (Elt0 >= 0) {
5846       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5847                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5848       if ((Elt0 & 1) != 0)
5849         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5850                               DAG.getConstant(8,
5851                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5852       else if (Elt1 >= 0)
5853         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5854                              DAG.getConstant(0x00FF, MVT::i16));
5855       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5856                          : InsElt0;
5857     }
5858     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5859                        DAG.getIntPtrConstant(i));
5860   }
5861   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5862 }
5863
5864 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5865 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5866 /// done when every pair / quad of shuffle mask elements point to elements in
5867 /// the right sequence. e.g.
5868 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5869 static
5870 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5871                                  SelectionDAG &DAG, DebugLoc dl) {
5872   EVT VT = SVOp->getValueType(0);
5873   SDValue V1 = SVOp->getOperand(0);
5874   SDValue V2 = SVOp->getOperand(1);
5875   unsigned NumElems = VT.getVectorNumElements();
5876   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5877   EVT NewVT;
5878   switch (VT.getSimpleVT().SimpleTy) {
5879   default: assert(false && "Unexpected!");
5880   case MVT::v4f32: NewVT = MVT::v2f64; break;
5881   case MVT::v4i32: NewVT = MVT::v2i64; break;
5882   case MVT::v8i16: NewVT = MVT::v4i32; break;
5883   case MVT::v16i8: NewVT = MVT::v4i32; break;
5884   }
5885
5886   int Scale = NumElems / NewWidth;
5887   SmallVector<int, 8> MaskVec;
5888   for (unsigned i = 0; i < NumElems; i += Scale) {
5889     int StartIdx = -1;
5890     for (int j = 0; j < Scale; ++j) {
5891       int EltIdx = SVOp->getMaskElt(i+j);
5892       if (EltIdx < 0)
5893         continue;
5894       if (StartIdx == -1)
5895         StartIdx = EltIdx - (EltIdx % Scale);
5896       if (EltIdx != StartIdx + j)
5897         return SDValue();
5898     }
5899     if (StartIdx == -1)
5900       MaskVec.push_back(-1);
5901     else
5902       MaskVec.push_back(StartIdx / Scale);
5903   }
5904
5905   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5906   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5907   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5908 }
5909
5910 /// getVZextMovL - Return a zero-extending vector move low node.
5911 ///
5912 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5913                             SDValue SrcOp, SelectionDAG &DAG,
5914                             const X86Subtarget *Subtarget, DebugLoc dl) {
5915   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5916     LoadSDNode *LD = NULL;
5917     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5918       LD = dyn_cast<LoadSDNode>(SrcOp);
5919     if (!LD) {
5920       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5921       // instead.
5922       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5923       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5924           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5925           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5926           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5927         // PR2108
5928         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5929         return DAG.getNode(ISD::BITCAST, dl, VT,
5930                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5931                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5932                                                    OpVT,
5933                                                    SrcOp.getOperand(0)
5934                                                           .getOperand(0))));
5935       }
5936     }
5937   }
5938
5939   return DAG.getNode(ISD::BITCAST, dl, VT,
5940                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5941                                  DAG.getNode(ISD::BITCAST, dl,
5942                                              OpVT, SrcOp)));
5943 }
5944
5945 /// areShuffleHalvesWithinDisjointLanes - Check whether each half of a vector
5946 /// shuffle node referes to only one lane in the sources.
5947 static bool areShuffleHalvesWithinDisjointLanes(ShuffleVectorSDNode *SVOp) {
5948   EVT VT = SVOp->getValueType(0);
5949   int NumElems = VT.getVectorNumElements();
5950   int HalfSize = NumElems/2;
5951   SmallVector<int, 16> M;
5952   SVOp->getMask(M);
5953   bool MatchA = false, MatchB = false;
5954
5955   for (int l = 0; l < NumElems*2; l += HalfSize) {
5956     if (isUndefOrInRange(M, 0, HalfSize, l, l+HalfSize)) {
5957       MatchA = true;
5958       break;
5959     }
5960   }
5961
5962   for (int l = 0; l < NumElems*2; l += HalfSize) {
5963     if (isUndefOrInRange(M, HalfSize, HalfSize, l, l+HalfSize)) {
5964       MatchB = true;
5965       break;
5966     }
5967   }
5968
5969   return MatchA && MatchB;
5970 }
5971
5972 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5973 /// which could not be matched by any known target speficic shuffle
5974 static SDValue
5975 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5976   if (areShuffleHalvesWithinDisjointLanes(SVOp)) {
5977     // If each half of a vector shuffle node referes to only one lane in the
5978     // source vectors, extract each used 128-bit lane and shuffle them using
5979     // 128-bit shuffles. Then, concatenate the results. Otherwise leave
5980     // the work to the legalizer.
5981     DebugLoc dl = SVOp->getDebugLoc();
5982     EVT VT = SVOp->getValueType(0);
5983     int NumElems = VT.getVectorNumElements();
5984     int HalfSize = NumElems/2;
5985
5986     // Extract the reference for each half
5987     int FstVecExtractIdx = 0, SndVecExtractIdx = 0;
5988     int FstVecOpNum = 0, SndVecOpNum = 0;
5989     for (int i = 0; i < HalfSize; ++i) {
5990       int Elt = SVOp->getMaskElt(i);
5991       if (SVOp->getMaskElt(i) < 0)
5992         continue;
5993       FstVecOpNum = Elt/NumElems;
5994       FstVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
5995       break;
5996     }
5997     for (int i = HalfSize; i < NumElems; ++i) {
5998       int Elt = SVOp->getMaskElt(i);
5999       if (SVOp->getMaskElt(i) < 0)
6000         continue;
6001       SndVecOpNum = Elt/NumElems;
6002       SndVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
6003       break;
6004     }
6005
6006     // Extract the subvectors
6007     SDValue V1 = Extract128BitVector(SVOp->getOperand(FstVecOpNum),
6008                       DAG.getConstant(FstVecExtractIdx, MVT::i32), DAG, dl);
6009     SDValue V2 = Extract128BitVector(SVOp->getOperand(SndVecOpNum),
6010                       DAG.getConstant(SndVecExtractIdx, MVT::i32), DAG, dl);
6011
6012     // Generate 128-bit shuffles
6013     SmallVector<int, 16> MaskV1, MaskV2;
6014     for (int i = 0; i < HalfSize; ++i) {
6015       int Elt = SVOp->getMaskElt(i);
6016       MaskV1.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6017     }
6018     for (int i = HalfSize; i < NumElems; ++i) {
6019       int Elt = SVOp->getMaskElt(i);
6020       MaskV2.push_back(Elt < 0 ? Elt : Elt % HalfSize);
6021     }
6022
6023     EVT NVT = V1.getValueType();
6024     V1 = DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &MaskV1[0]);
6025     V2 = DAG.getVectorShuffle(NVT, dl, V2, DAG.getUNDEF(NVT), &MaskV2[0]);
6026
6027     // Concatenate the result back
6028     SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), V1,
6029                                    DAG.getConstant(0, MVT::i32), DAG, dl);
6030     return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
6031                               DAG, dl);
6032   }
6033
6034   return SDValue();
6035 }
6036
6037 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6038 /// 4 elements, and match them with several different shuffle types.
6039 static SDValue
6040 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6041   SDValue V1 = SVOp->getOperand(0);
6042   SDValue V2 = SVOp->getOperand(1);
6043   DebugLoc dl = SVOp->getDebugLoc();
6044   EVT VT = SVOp->getValueType(0);
6045
6046   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6047
6048   SmallVector<std::pair<int, int>, 8> Locs;
6049   Locs.resize(4);
6050   SmallVector<int, 8> Mask1(4U, -1);
6051   SmallVector<int, 8> PermMask;
6052   SVOp->getMask(PermMask);
6053
6054   unsigned NumHi = 0;
6055   unsigned NumLo = 0;
6056   for (unsigned i = 0; i != 4; ++i) {
6057     int Idx = PermMask[i];
6058     if (Idx < 0) {
6059       Locs[i] = std::make_pair(-1, -1);
6060     } else {
6061       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6062       if (Idx < 4) {
6063         Locs[i] = std::make_pair(0, NumLo);
6064         Mask1[NumLo] = Idx;
6065         NumLo++;
6066       } else {
6067         Locs[i] = std::make_pair(1, NumHi);
6068         if (2+NumHi < 4)
6069           Mask1[2+NumHi] = Idx;
6070         NumHi++;
6071       }
6072     }
6073   }
6074
6075   if (NumLo <= 2 && NumHi <= 2) {
6076     // If no more than two elements come from either vector. This can be
6077     // implemented with two shuffles. First shuffle gather the elements.
6078     // The second shuffle, which takes the first shuffle as both of its
6079     // vector operands, put the elements into the right order.
6080     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6081
6082     SmallVector<int, 8> Mask2(4U, -1);
6083
6084     for (unsigned i = 0; i != 4; ++i) {
6085       if (Locs[i].first == -1)
6086         continue;
6087       else {
6088         unsigned Idx = (i < 2) ? 0 : 4;
6089         Idx += Locs[i].first * 2 + Locs[i].second;
6090         Mask2[i] = Idx;
6091       }
6092     }
6093
6094     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6095   } else if (NumLo == 3 || NumHi == 3) {
6096     // Otherwise, we must have three elements from one vector, call it X, and
6097     // one element from the other, call it Y.  First, use a shufps to build an
6098     // intermediate vector with the one element from Y and the element from X
6099     // that will be in the same half in the final destination (the indexes don't
6100     // matter). Then, use a shufps to build the final vector, taking the half
6101     // containing the element from Y from the intermediate, and the other half
6102     // from X.
6103     if (NumHi == 3) {
6104       // Normalize it so the 3 elements come from V1.
6105       CommuteVectorShuffleMask(PermMask, 4);
6106       std::swap(V1, V2);
6107     }
6108
6109     // Find the element from V2.
6110     unsigned HiIndex;
6111     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6112       int Val = PermMask[HiIndex];
6113       if (Val < 0)
6114         continue;
6115       if (Val >= 4)
6116         break;
6117     }
6118
6119     Mask1[0] = PermMask[HiIndex];
6120     Mask1[1] = -1;
6121     Mask1[2] = PermMask[HiIndex^1];
6122     Mask1[3] = -1;
6123     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6124
6125     if (HiIndex >= 2) {
6126       Mask1[0] = PermMask[0];
6127       Mask1[1] = PermMask[1];
6128       Mask1[2] = HiIndex & 1 ? 6 : 4;
6129       Mask1[3] = HiIndex & 1 ? 4 : 6;
6130       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6131     } else {
6132       Mask1[0] = HiIndex & 1 ? 2 : 0;
6133       Mask1[1] = HiIndex & 1 ? 0 : 2;
6134       Mask1[2] = PermMask[2];
6135       Mask1[3] = PermMask[3];
6136       if (Mask1[2] >= 0)
6137         Mask1[2] += 4;
6138       if (Mask1[3] >= 0)
6139         Mask1[3] += 4;
6140       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6141     }
6142   }
6143
6144   // Break it into (shuffle shuffle_hi, shuffle_lo).
6145   Locs.clear();
6146   Locs.resize(4);
6147   SmallVector<int,8> LoMask(4U, -1);
6148   SmallVector<int,8> HiMask(4U, -1);
6149
6150   SmallVector<int,8> *MaskPtr = &LoMask;
6151   unsigned MaskIdx = 0;
6152   unsigned LoIdx = 0;
6153   unsigned HiIdx = 2;
6154   for (unsigned i = 0; i != 4; ++i) {
6155     if (i == 2) {
6156       MaskPtr = &HiMask;
6157       MaskIdx = 1;
6158       LoIdx = 0;
6159       HiIdx = 2;
6160     }
6161     int Idx = PermMask[i];
6162     if (Idx < 0) {
6163       Locs[i] = std::make_pair(-1, -1);
6164     } else if (Idx < 4) {
6165       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6166       (*MaskPtr)[LoIdx] = Idx;
6167       LoIdx++;
6168     } else {
6169       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6170       (*MaskPtr)[HiIdx] = Idx;
6171       HiIdx++;
6172     }
6173   }
6174
6175   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6176   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6177   SmallVector<int, 8> MaskOps;
6178   for (unsigned i = 0; i != 4; ++i) {
6179     if (Locs[i].first == -1) {
6180       MaskOps.push_back(-1);
6181     } else {
6182       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
6183       MaskOps.push_back(Idx);
6184     }
6185   }
6186   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6187 }
6188
6189 static bool MayFoldVectorLoad(SDValue V) {
6190   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6191     V = V.getOperand(0);
6192   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6193     V = V.getOperand(0);
6194   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
6195       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
6196     // BUILD_VECTOR (load), undef
6197     V = V.getOperand(0);
6198   if (MayFoldLoad(V))
6199     return true;
6200   return false;
6201 }
6202
6203 // FIXME: the version above should always be used. Since there's
6204 // a bug where several vector shuffles can't be folded because the
6205 // DAG is not updated during lowering and a node claims to have two
6206 // uses while it only has one, use this version, and let isel match
6207 // another instruction if the load really happens to have more than
6208 // one use. Remove this version after this bug get fixed.
6209 // rdar://8434668, PR8156
6210 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6211   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6212     V = V.getOperand(0);
6213   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6214     V = V.getOperand(0);
6215   if (ISD::isNormalLoad(V.getNode()))
6216     return true;
6217   return false;
6218 }
6219
6220 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6221 /// a vector extract, and if both can be later optimized into a single load.
6222 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6223 /// here because otherwise a target specific shuffle node is going to be
6224 /// emitted for this shuffle, and the optimization not done.
6225 /// FIXME: This is probably not the best approach, but fix the problem
6226 /// until the right path is decided.
6227 static
6228 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6229                                          const TargetLowering &TLI) {
6230   EVT VT = V.getValueType();
6231   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6232
6233   // Be sure that the vector shuffle is present in a pattern like this:
6234   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6235   if (!V.hasOneUse())
6236     return false;
6237
6238   SDNode *N = *V.getNode()->use_begin();
6239   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6240     return false;
6241
6242   SDValue EltNo = N->getOperand(1);
6243   if (!isa<ConstantSDNode>(EltNo))
6244     return false;
6245
6246   // If the bit convert changed the number of elements, it is unsafe
6247   // to examine the mask.
6248   bool HasShuffleIntoBitcast = false;
6249   if (V.getOpcode() == ISD::BITCAST) {
6250     EVT SrcVT = V.getOperand(0).getValueType();
6251     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6252       return false;
6253     V = V.getOperand(0);
6254     HasShuffleIntoBitcast = true;
6255   }
6256
6257   // Select the input vector, guarding against out of range extract vector.
6258   unsigned NumElems = VT.getVectorNumElements();
6259   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6260   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6261   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6262
6263   // Skip one more bit_convert if necessary
6264   if (V.getOpcode() == ISD::BITCAST)
6265     V = V.getOperand(0);
6266
6267   if (!ISD::isNormalLoad(V.getNode()))
6268     return false;
6269
6270   // Is the original load suitable?
6271   LoadSDNode *LN0 = cast<LoadSDNode>(V);
6272
6273   if (!LN0 || !LN0->hasNUsesOfValue(1,0) || LN0->isVolatile())
6274     return false;
6275
6276   if (!HasShuffleIntoBitcast)
6277     return true;
6278
6279   // If there's a bitcast before the shuffle, check if the load type and
6280   // alignment is valid.
6281   unsigned Align = LN0->getAlignment();
6282   unsigned NewAlign =
6283     TLI.getTargetData()->getABITypeAlignment(
6284                                   VT.getTypeForEVT(*DAG.getContext()));
6285
6286   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6287     return false;
6288
6289   return true;
6290 }
6291
6292 static
6293 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6294   EVT VT = Op.getValueType();
6295
6296   // Canonizalize to v2f64.
6297   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6298   return DAG.getNode(ISD::BITCAST, dl, VT,
6299                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6300                                           V1, DAG));
6301 }
6302
6303 static
6304 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6305                         bool HasXMMInt) {
6306   SDValue V1 = Op.getOperand(0);
6307   SDValue V2 = Op.getOperand(1);
6308   EVT VT = Op.getValueType();
6309
6310   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6311
6312   if (HasXMMInt && VT == MVT::v2f64)
6313     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6314
6315   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6316   return DAG.getNode(ISD::BITCAST, dl, VT,
6317                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6318                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6319                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6320 }
6321
6322 static
6323 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6324   SDValue V1 = Op.getOperand(0);
6325   SDValue V2 = Op.getOperand(1);
6326   EVT VT = Op.getValueType();
6327
6328   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6329          "unsupported shuffle type");
6330
6331   if (V2.getOpcode() == ISD::UNDEF)
6332     V2 = V1;
6333
6334   // v4i32 or v4f32
6335   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6336 }
6337
6338 static
6339 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasXMMInt) {
6340   SDValue V1 = Op.getOperand(0);
6341   SDValue V2 = Op.getOperand(1);
6342   EVT VT = Op.getValueType();
6343   unsigned NumElems = VT.getVectorNumElements();
6344
6345   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6346   // operand of these instructions is only memory, so check if there's a
6347   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6348   // same masks.
6349   bool CanFoldLoad = false;
6350
6351   // Trivial case, when V2 comes from a load.
6352   if (MayFoldVectorLoad(V2))
6353     CanFoldLoad = true;
6354
6355   // When V1 is a load, it can be folded later into a store in isel, example:
6356   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6357   //    turns into:
6358   //  (MOVLPSmr addr:$src1, VR128:$src2)
6359   // So, recognize this potential and also use MOVLPS or MOVLPD
6360   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6361     CanFoldLoad = true;
6362
6363   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6364   if (CanFoldLoad) {
6365     if (HasXMMInt && NumElems == 2)
6366       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6367
6368     if (NumElems == 4)
6369       // If we don't care about the second element, procede to use movss.
6370       if (SVOp->getMaskElt(1) != -1)
6371         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6372   }
6373
6374   // movl and movlp will both match v2i64, but v2i64 is never matched by
6375   // movl earlier because we make it strict to avoid messing with the movlp load
6376   // folding logic (see the code above getMOVLP call). Match it here then,
6377   // this is horrible, but will stay like this until we move all shuffle
6378   // matching to x86 specific nodes. Note that for the 1st condition all
6379   // types are matched with movsd.
6380   if (HasXMMInt) {
6381     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6382     // as to remove this logic from here, as much as possible
6383     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6384       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6385     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6386   }
6387
6388   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6389
6390   // Invert the operand order and use SHUFPS to match it.
6391   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
6392                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6393 }
6394
6395 static
6396 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6397                                const TargetLowering &TLI,
6398                                const X86Subtarget *Subtarget) {
6399   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6400   EVT VT = Op.getValueType();
6401   DebugLoc dl = Op.getDebugLoc();
6402   SDValue V1 = Op.getOperand(0);
6403   SDValue V2 = Op.getOperand(1);
6404
6405   if (isZeroShuffle(SVOp))
6406     return getZeroVector(VT, Subtarget->hasXMMInt(), DAG, dl);
6407
6408   // Handle splat operations
6409   if (SVOp->isSplat()) {
6410     unsigned NumElem = VT.getVectorNumElements();
6411     int Size = VT.getSizeInBits();
6412     // Special case, this is the only place now where it's allowed to return
6413     // a vector_shuffle operation without using a target specific node, because
6414     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6415     // this be moved to DAGCombine instead?
6416     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6417       return Op;
6418
6419     // Use vbroadcast whenever the splat comes from a foldable load
6420     SDValue LD = isVectorBroadcast(Op, Subtarget->hasAVX2());
6421     if (Subtarget->hasAVX() && LD.getNode())
6422       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, LD);
6423
6424     // Handle splats by matching through known shuffle masks
6425     if ((Size == 128 && NumElem <= 4) ||
6426         (Size == 256 && NumElem < 8))
6427       return SDValue();
6428
6429     // All remaning splats are promoted to target supported vector shuffles.
6430     return PromoteSplat(SVOp, DAG);
6431   }
6432
6433   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6434   // do it!
6435   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6436     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6437     if (NewOp.getNode())
6438       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6439   } else if ((VT == MVT::v4i32 ||
6440              (VT == MVT::v4f32 && Subtarget->hasXMMInt()))) {
6441     // FIXME: Figure out a cleaner way to do this.
6442     // Try to make use of movq to zero out the top part.
6443     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6444       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6445       if (NewOp.getNode()) {
6446         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6447           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6448                               DAG, Subtarget, dl);
6449       }
6450     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6451       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6452       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6453         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6454                             DAG, Subtarget, dl);
6455     }
6456   }
6457   return SDValue();
6458 }
6459
6460 SDValue
6461 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6462   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6463   SDValue V1 = Op.getOperand(0);
6464   SDValue V2 = Op.getOperand(1);
6465   EVT VT = Op.getValueType();
6466   DebugLoc dl = Op.getDebugLoc();
6467   unsigned NumElems = VT.getVectorNumElements();
6468   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6469   bool V1IsSplat = false;
6470   bool V2IsSplat = false;
6471   bool HasXMMInt = Subtarget->hasXMMInt();
6472   bool HasAVX    = Subtarget->hasAVX();
6473   bool HasAVX2   = Subtarget->hasAVX2();
6474   MachineFunction &MF = DAG.getMachineFunction();
6475   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6476
6477   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
6478
6479   assert(V1.getOpcode() != ISD::UNDEF && "Op 1 of shuffle should not be undef");
6480
6481   // Vector shuffle lowering takes 3 steps:
6482   //
6483   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6484   //    narrowing and commutation of operands should be handled.
6485   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6486   //    shuffle nodes.
6487   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6488   //    so the shuffle can be broken into other shuffles and the legalizer can
6489   //    try the lowering again.
6490   //
6491   // The general idea is that no vector_shuffle operation should be left to
6492   // be matched during isel, all of them must be converted to a target specific
6493   // node here.
6494
6495   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6496   // narrowing and commutation of operands should be handled. The actual code
6497   // doesn't include all of those, work in progress...
6498   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6499   if (NewOp.getNode())
6500     return NewOp;
6501
6502   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6503   // unpckh_undef). Only use pshufd if speed is more important than size.
6504   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp, HasAVX2))
6505     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6506   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp, HasAVX2))
6507     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6508
6509   if (X86::isMOVDDUPMask(SVOp) && Subtarget->hasSSE3orAVX() &&
6510       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6511     return getMOVDDup(Op, dl, V1, DAG);
6512
6513   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6514     return getMOVHighToLow(Op, dl, DAG);
6515
6516   // Use to match splats
6517   if (HasXMMInt && X86::isUNPCKHMask(SVOp, HasAVX2) && V2IsUndef &&
6518       (VT == MVT::v2f64 || VT == MVT::v2i64))
6519     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6520
6521   if (X86::isPSHUFDMask(SVOp)) {
6522     // The actual implementation will match the mask in the if above and then
6523     // during isel it can match several different instructions, not only pshufd
6524     // as its name says, sad but true, emulate the behavior for now...
6525     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6526         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6527
6528     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6529
6530     if (HasXMMInt && (VT == MVT::v4f32 || VT == MVT::v4i32))
6531       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6532
6533     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
6534                                 TargetMask, DAG);
6535   }
6536
6537   // Check if this can be converted into a logical shift.
6538   bool isLeft = false;
6539   unsigned ShAmt = 0;
6540   SDValue ShVal;
6541   bool isShift = HasXMMInt && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6542   if (isShift && ShVal.hasOneUse()) {
6543     // If the shifted value has multiple uses, it may be cheaper to use
6544     // v_set0 + movlhps or movhlps, etc.
6545     EVT EltVT = VT.getVectorElementType();
6546     ShAmt *= EltVT.getSizeInBits();
6547     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6548   }
6549
6550   if (X86::isMOVLMask(SVOp)) {
6551     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6552       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6553     if (!X86::isMOVLPMask(SVOp)) {
6554       if (HasXMMInt && (VT == MVT::v2i64 || VT == MVT::v2f64))
6555         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6556
6557       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6558         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6559     }
6560   }
6561
6562   // FIXME: fold these into legal mask.
6563   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp, HasAVX2))
6564     return getMOVLowToHigh(Op, dl, DAG, HasXMMInt);
6565
6566   if (X86::isMOVHLPSMask(SVOp))
6567     return getMOVHighToLow(Op, dl, DAG);
6568
6569   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6570     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6571
6572   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6573     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6574
6575   if (X86::isMOVLPMask(SVOp))
6576     return getMOVLP(Op, dl, DAG, HasXMMInt);
6577
6578   if (ShouldXformToMOVHLPS(SVOp) ||
6579       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6580     return CommuteVectorShuffle(SVOp, DAG);
6581
6582   if (isShift) {
6583     // No better options. Use a vshl / vsrl.
6584     EVT EltVT = VT.getVectorElementType();
6585     ShAmt *= EltVT.getSizeInBits();
6586     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6587   }
6588
6589   bool Commuted = false;
6590   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6591   // 1,1,1,1 -> v8i16 though.
6592   V1IsSplat = isSplatVector(V1.getNode());
6593   V2IsSplat = isSplatVector(V2.getNode());
6594
6595   // Canonicalize the splat or undef, if present, to be on the RHS.
6596   if (V1IsSplat && !V2IsSplat) {
6597     Op = CommuteVectorShuffle(SVOp, DAG);
6598     SVOp = cast<ShuffleVectorSDNode>(Op);
6599     V1 = SVOp->getOperand(0);
6600     V2 = SVOp->getOperand(1);
6601     std::swap(V1IsSplat, V2IsSplat);
6602     Commuted = true;
6603   }
6604
6605   SmallVector<int, 32> M;
6606   SVOp->getMask(M);
6607
6608   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
6609     // Shuffling low element of v1 into undef, just return v1.
6610     if (V2IsUndef)
6611       return V1;
6612     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6613     // the instruction selector will not match, so get a canonical MOVL with
6614     // swapped operands to undo the commute.
6615     return getMOVL(DAG, dl, VT, V2, V1);
6616   }
6617
6618   if (isUNPCKLMask(M, VT, HasAVX2))
6619     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
6620
6621   if (isUNPCKHMask(M, VT, HasAVX2))
6622     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
6623
6624   if (V2IsSplat) {
6625     // Normalize mask so all entries that point to V2 points to its first
6626     // element then try to match unpck{h|l} again. If match, return a
6627     // new vector_shuffle with the corrected mask.
6628     SDValue NewMask = NormalizeMask(SVOp, DAG);
6629     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
6630     if (NSVOp != SVOp) {
6631       if (X86::isUNPCKLMask(NSVOp, HasAVX2, true)) {
6632         return NewMask;
6633       } else if (X86::isUNPCKHMask(NSVOp, HasAVX2, true)) {
6634         return NewMask;
6635       }
6636     }
6637   }
6638
6639   if (Commuted) {
6640     // Commute is back and try unpck* again.
6641     // FIXME: this seems wrong.
6642     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
6643     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
6644
6645     if (X86::isUNPCKLMask(NewSVOp, HasAVX2))
6646       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V2, V1, DAG);
6647
6648     if (X86::isUNPCKHMask(NewSVOp, HasAVX2))
6649       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V2, V1, DAG);
6650   }
6651
6652   // Normalize the node to match x86 shuffle ops if needed
6653   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true) ||
6654                      isVSHUFPYMask(M, VT, HasAVX, /* Commuted */ true)))
6655     return CommuteVectorShuffle(SVOp, DAG);
6656
6657   // The checks below are all present in isShuffleMaskLegal, but they are
6658   // inlined here right now to enable us to directly emit target specific
6659   // nodes, and remove one by one until they don't return Op anymore.
6660
6661   if (isPALIGNRMask(M, VT, Subtarget->hasSSSE3orAVX()))
6662     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6663                                 getShufflePALIGNRImmediate(SVOp),
6664                                 DAG);
6665
6666   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6667       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6668     if (VT == MVT::v2f64 || VT == MVT::v2i64)
6669       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6670   }
6671
6672   if (isPSHUFHWMask(M, VT))
6673     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6674                                 X86::getShufflePSHUFHWImmediate(SVOp),
6675                                 DAG);
6676
6677   if (isPSHUFLWMask(M, VT))
6678     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6679                                 X86::getShufflePSHUFLWImmediate(SVOp),
6680                                 DAG);
6681
6682   if (isSHUFPMask(M, VT))
6683     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6684                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6685
6686   if (isUNPCKL_v_undef_Mask(M, VT, HasAVX2))
6687     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
6688   if (isUNPCKH_v_undef_Mask(M, VT, HasAVX2))
6689     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
6690
6691   //===--------------------------------------------------------------------===//
6692   // Generate target specific nodes for 128 or 256-bit shuffles only
6693   // supported in the AVX instruction set.
6694   //
6695
6696   // Handle VMOVDDUPY permutations
6697   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasAVX))
6698     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6699
6700   // Handle VPERMILPS/D* permutations
6701   if (isVPERMILPMask(M, VT, HasAVX))
6702     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
6703                                 getShuffleVPERMILPImmediate(SVOp), DAG);
6704
6705   // Handle VPERM2F128/VPERM2I128 permutations
6706   if (isVPERM2X128Mask(M, VT, HasAVX))
6707     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
6708                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
6709
6710   // Handle VSHUFPS/DY permutations
6711   if (isVSHUFPYMask(M, VT, HasAVX))
6712     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
6713                                 getShuffleVSHUFPYImmediate(SVOp), DAG);
6714
6715   //===--------------------------------------------------------------------===//
6716   // Since no target specific shuffle was selected for this generic one,
6717   // lower it into other known shuffles. FIXME: this isn't true yet, but
6718   // this is the plan.
6719   //
6720
6721   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6722   if (VT == MVT::v8i16) {
6723     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6724     if (NewOp.getNode())
6725       return NewOp;
6726   }
6727
6728   if (VT == MVT::v16i8) {
6729     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6730     if (NewOp.getNode())
6731       return NewOp;
6732   }
6733
6734   // Handle all 128-bit wide vectors with 4 elements, and match them with
6735   // several different shuffle types.
6736   if (NumElems == 4 && VT.getSizeInBits() == 128)
6737     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6738
6739   // Handle general 256-bit shuffles
6740   if (VT.is256BitVector())
6741     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6742
6743   return SDValue();
6744 }
6745
6746 SDValue
6747 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6748                                                 SelectionDAG &DAG) const {
6749   EVT VT = Op.getValueType();
6750   DebugLoc dl = Op.getDebugLoc();
6751
6752   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6753     return SDValue();
6754
6755   if (VT.getSizeInBits() == 8) {
6756     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6757                                     Op.getOperand(0), Op.getOperand(1));
6758     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6759                                     DAG.getValueType(VT));
6760     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6761   } else if (VT.getSizeInBits() == 16) {
6762     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6763     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6764     if (Idx == 0)
6765       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6766                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6767                                      DAG.getNode(ISD::BITCAST, dl,
6768                                                  MVT::v4i32,
6769                                                  Op.getOperand(0)),
6770                                      Op.getOperand(1)));
6771     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6772                                     Op.getOperand(0), Op.getOperand(1));
6773     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6774                                     DAG.getValueType(VT));
6775     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6776   } else if (VT == MVT::f32) {
6777     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6778     // the result back to FR32 register. It's only worth matching if the
6779     // result has a single use which is a store or a bitcast to i32.  And in
6780     // the case of a store, it's not worth it if the index is a constant 0,
6781     // because a MOVSSmr can be used instead, which is smaller and faster.
6782     if (!Op.hasOneUse())
6783       return SDValue();
6784     SDNode *User = *Op.getNode()->use_begin();
6785     if ((User->getOpcode() != ISD::STORE ||
6786          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6787           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6788         (User->getOpcode() != ISD::BITCAST ||
6789          User->getValueType(0) != MVT::i32))
6790       return SDValue();
6791     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6792                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6793                                               Op.getOperand(0)),
6794                                               Op.getOperand(1));
6795     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6796   } else if (VT == MVT::i32 || VT == MVT::i64) {
6797     // ExtractPS/pextrq works with constant index.
6798     if (isa<ConstantSDNode>(Op.getOperand(1)))
6799       return Op;
6800   }
6801   return SDValue();
6802 }
6803
6804
6805 SDValue
6806 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6807                                            SelectionDAG &DAG) const {
6808   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6809     return SDValue();
6810
6811   SDValue Vec = Op.getOperand(0);
6812   EVT VecVT = Vec.getValueType();
6813
6814   // If this is a 256-bit vector result, first extract the 128-bit vector and
6815   // then extract the element from the 128-bit vector.
6816   if (VecVT.getSizeInBits() == 256) {
6817     DebugLoc dl = Op.getNode()->getDebugLoc();
6818     unsigned NumElems = VecVT.getVectorNumElements();
6819     SDValue Idx = Op.getOperand(1);
6820     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6821
6822     // Get the 128-bit vector.
6823     bool Upper = IdxVal >= NumElems/2;
6824     Vec = Extract128BitVector(Vec,
6825                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6826
6827     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6828                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6829   }
6830
6831   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6832
6833   if (Subtarget->hasSSE41orAVX()) {
6834     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6835     if (Res.getNode())
6836       return Res;
6837   }
6838
6839   EVT VT = Op.getValueType();
6840   DebugLoc dl = Op.getDebugLoc();
6841   // TODO: handle v16i8.
6842   if (VT.getSizeInBits() == 16) {
6843     SDValue Vec = Op.getOperand(0);
6844     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6845     if (Idx == 0)
6846       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6847                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6848                                      DAG.getNode(ISD::BITCAST, dl,
6849                                                  MVT::v4i32, Vec),
6850                                      Op.getOperand(1)));
6851     // Transform it so it match pextrw which produces a 32-bit result.
6852     EVT EltVT = MVT::i32;
6853     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6854                                     Op.getOperand(0), Op.getOperand(1));
6855     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6856                                     DAG.getValueType(VT));
6857     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6858   } else if (VT.getSizeInBits() == 32) {
6859     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6860     if (Idx == 0)
6861       return Op;
6862
6863     // SHUFPS the element to the lowest double word, then movss.
6864     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6865     EVT VVT = Op.getOperand(0).getValueType();
6866     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6867                                        DAG.getUNDEF(VVT), Mask);
6868     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6869                        DAG.getIntPtrConstant(0));
6870   } else if (VT.getSizeInBits() == 64) {
6871     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6872     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6873     //        to match extract_elt for f64.
6874     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6875     if (Idx == 0)
6876       return Op;
6877
6878     // UNPCKHPD the element to the lowest double word, then movsd.
6879     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6880     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6881     int Mask[2] = { 1, -1 };
6882     EVT VVT = Op.getOperand(0).getValueType();
6883     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6884                                        DAG.getUNDEF(VVT), Mask);
6885     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6886                        DAG.getIntPtrConstant(0));
6887   }
6888
6889   return SDValue();
6890 }
6891
6892 SDValue
6893 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6894                                                SelectionDAG &DAG) const {
6895   EVT VT = Op.getValueType();
6896   EVT EltVT = VT.getVectorElementType();
6897   DebugLoc dl = Op.getDebugLoc();
6898
6899   SDValue N0 = Op.getOperand(0);
6900   SDValue N1 = Op.getOperand(1);
6901   SDValue N2 = Op.getOperand(2);
6902
6903   if (VT.getSizeInBits() == 256)
6904     return SDValue();
6905
6906   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
6907       isa<ConstantSDNode>(N2)) {
6908     unsigned Opc;
6909     if (VT == MVT::v8i16)
6910       Opc = X86ISD::PINSRW;
6911     else if (VT == MVT::v16i8)
6912       Opc = X86ISD::PINSRB;
6913     else
6914       Opc = X86ISD::PINSRB;
6915
6916     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
6917     // argument.
6918     if (N1.getValueType() != MVT::i32)
6919       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6920     if (N2.getValueType() != MVT::i32)
6921       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6922     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
6923   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
6924     // Bits [7:6] of the constant are the source select.  This will always be
6925     //  zero here.  The DAG Combiner may combine an extract_elt index into these
6926     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
6927     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
6928     // Bits [5:4] of the constant are the destination select.  This is the
6929     //  value of the incoming immediate.
6930     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
6931     //   combine either bitwise AND or insert of float 0.0 to set these bits.
6932     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
6933     // Create this as a scalar to vector..
6934     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
6935     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
6936   } else if ((EltVT == MVT::i32 || EltVT == MVT::i64) && 
6937              isa<ConstantSDNode>(N2)) {
6938     // PINSR* works with constant index.
6939     return Op;
6940   }
6941   return SDValue();
6942 }
6943
6944 SDValue
6945 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
6946   EVT VT = Op.getValueType();
6947   EVT EltVT = VT.getVectorElementType();
6948
6949   DebugLoc dl = Op.getDebugLoc();
6950   SDValue N0 = Op.getOperand(0);
6951   SDValue N1 = Op.getOperand(1);
6952   SDValue N2 = Op.getOperand(2);
6953
6954   // If this is a 256-bit vector result, first extract the 128-bit vector,
6955   // insert the element into the extracted half and then place it back.
6956   if (VT.getSizeInBits() == 256) {
6957     if (!isa<ConstantSDNode>(N2))
6958       return SDValue();
6959
6960     // Get the desired 128-bit vector half.
6961     unsigned NumElems = VT.getVectorNumElements();
6962     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
6963     bool Upper = IdxVal >= NumElems/2;
6964     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
6965     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
6966
6967     // Insert the element into the desired half.
6968     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
6969                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
6970
6971     // Insert the changed part back to the 256-bit vector
6972     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
6973   }
6974
6975   if (Subtarget->hasSSE41orAVX())
6976     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
6977
6978   if (EltVT == MVT::i8)
6979     return SDValue();
6980
6981   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
6982     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
6983     // as its second argument.
6984     if (N1.getValueType() != MVT::i32)
6985       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
6986     if (N2.getValueType() != MVT::i32)
6987       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
6988     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
6989   }
6990   return SDValue();
6991 }
6992
6993 SDValue
6994 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6995   LLVMContext *Context = DAG.getContext();
6996   DebugLoc dl = Op.getDebugLoc();
6997   EVT OpVT = Op.getValueType();
6998
6999   // If this is a 256-bit vector result, first insert into a 128-bit
7000   // vector and then insert into the 256-bit vector.
7001   if (OpVT.getSizeInBits() > 128) {
7002     // Insert into a 128-bit vector.
7003     EVT VT128 = EVT::getVectorVT(*Context,
7004                                  OpVT.getVectorElementType(),
7005                                  OpVT.getVectorNumElements() / 2);
7006
7007     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7008
7009     // Insert the 128-bit vector.
7010     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
7011                               DAG.getConstant(0, MVT::i32),
7012                               DAG, dl);
7013   }
7014
7015   if (Op.getValueType() == MVT::v1i64 &&
7016       Op.getOperand(0).getValueType() == MVT::i64)
7017     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7018
7019   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7020   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
7021          "Expected an SSE type!");
7022   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
7023                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7024 }
7025
7026 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7027 // a simple subregister reference or explicit instructions to grab
7028 // upper bits of a vector.
7029 SDValue
7030 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7031   if (Subtarget->hasAVX()) {
7032     DebugLoc dl = Op.getNode()->getDebugLoc();
7033     SDValue Vec = Op.getNode()->getOperand(0);
7034     SDValue Idx = Op.getNode()->getOperand(1);
7035
7036     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
7037         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
7038         return Extract128BitVector(Vec, Idx, DAG, dl);
7039     }
7040   }
7041   return SDValue();
7042 }
7043
7044 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7045 // simple superregister reference or explicit instructions to insert
7046 // the upper bits of a vector.
7047 SDValue
7048 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7049   if (Subtarget->hasAVX()) {
7050     DebugLoc dl = Op.getNode()->getDebugLoc();
7051     SDValue Vec = Op.getNode()->getOperand(0);
7052     SDValue SubVec = Op.getNode()->getOperand(1);
7053     SDValue Idx = Op.getNode()->getOperand(2);
7054
7055     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
7056         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
7057       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
7058     }
7059   }
7060   return SDValue();
7061 }
7062
7063 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7064 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7065 // one of the above mentioned nodes. It has to be wrapped because otherwise
7066 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7067 // be used to form addressing mode. These wrapped nodes will be selected
7068 // into MOV32ri.
7069 SDValue
7070 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7071   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7072
7073   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7074   // global base reg.
7075   unsigned char OpFlag = 0;
7076   unsigned WrapperKind = X86ISD::Wrapper;
7077   CodeModel::Model M = getTargetMachine().getCodeModel();
7078
7079   if (Subtarget->isPICStyleRIPRel() &&
7080       (M == CodeModel::Small || M == CodeModel::Kernel))
7081     WrapperKind = X86ISD::WrapperRIP;
7082   else if (Subtarget->isPICStyleGOT())
7083     OpFlag = X86II::MO_GOTOFF;
7084   else if (Subtarget->isPICStyleStubPIC())
7085     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7086
7087   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7088                                              CP->getAlignment(),
7089                                              CP->getOffset(), OpFlag);
7090   DebugLoc DL = CP->getDebugLoc();
7091   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7092   // With PIC, the address is actually $g + Offset.
7093   if (OpFlag) {
7094     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7095                          DAG.getNode(X86ISD::GlobalBaseReg,
7096                                      DebugLoc(), getPointerTy()),
7097                          Result);
7098   }
7099
7100   return Result;
7101 }
7102
7103 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7104   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7105
7106   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7107   // global base reg.
7108   unsigned char OpFlag = 0;
7109   unsigned WrapperKind = X86ISD::Wrapper;
7110   CodeModel::Model M = getTargetMachine().getCodeModel();
7111
7112   if (Subtarget->isPICStyleRIPRel() &&
7113       (M == CodeModel::Small || M == CodeModel::Kernel))
7114     WrapperKind = X86ISD::WrapperRIP;
7115   else if (Subtarget->isPICStyleGOT())
7116     OpFlag = X86II::MO_GOTOFF;
7117   else if (Subtarget->isPICStyleStubPIC())
7118     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7119
7120   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7121                                           OpFlag);
7122   DebugLoc DL = JT->getDebugLoc();
7123   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7124
7125   // With PIC, the address is actually $g + Offset.
7126   if (OpFlag)
7127     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7128                          DAG.getNode(X86ISD::GlobalBaseReg,
7129                                      DebugLoc(), getPointerTy()),
7130                          Result);
7131
7132   return Result;
7133 }
7134
7135 SDValue
7136 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7137   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7138
7139   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7140   // global base reg.
7141   unsigned char OpFlag = 0;
7142   unsigned WrapperKind = X86ISD::Wrapper;
7143   CodeModel::Model M = getTargetMachine().getCodeModel();
7144
7145   if (Subtarget->isPICStyleRIPRel() &&
7146       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7147     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7148       OpFlag = X86II::MO_GOTPCREL;
7149     WrapperKind = X86ISD::WrapperRIP;
7150   } else if (Subtarget->isPICStyleGOT()) {
7151     OpFlag = X86II::MO_GOT;
7152   } else if (Subtarget->isPICStyleStubPIC()) {
7153     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7154   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7155     OpFlag = X86II::MO_DARWIN_NONLAZY;
7156   }
7157
7158   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7159
7160   DebugLoc DL = Op.getDebugLoc();
7161   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7162
7163
7164   // With PIC, the address is actually $g + Offset.
7165   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7166       !Subtarget->is64Bit()) {
7167     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7168                          DAG.getNode(X86ISD::GlobalBaseReg,
7169                                      DebugLoc(), getPointerTy()),
7170                          Result);
7171   }
7172
7173   // For symbols that require a load from a stub to get the address, emit the
7174   // load.
7175   if (isGlobalStubReference(OpFlag))
7176     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7177                          MachinePointerInfo::getGOT(), false, false, false, 0);
7178
7179   return Result;
7180 }
7181
7182 SDValue
7183 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7184   // Create the TargetBlockAddressAddress node.
7185   unsigned char OpFlags =
7186     Subtarget->ClassifyBlockAddressReference();
7187   CodeModel::Model M = getTargetMachine().getCodeModel();
7188   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7189   DebugLoc dl = Op.getDebugLoc();
7190   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7191                                        /*isTarget=*/true, OpFlags);
7192
7193   if (Subtarget->isPICStyleRIPRel() &&
7194       (M == CodeModel::Small || M == CodeModel::Kernel))
7195     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7196   else
7197     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7198
7199   // With PIC, the address is actually $g + Offset.
7200   if (isGlobalRelativeToPICBase(OpFlags)) {
7201     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7202                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7203                          Result);
7204   }
7205
7206   return Result;
7207 }
7208
7209 SDValue
7210 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7211                                       int64_t Offset,
7212                                       SelectionDAG &DAG) const {
7213   // Create the TargetGlobalAddress node, folding in the constant
7214   // offset if it is legal.
7215   unsigned char OpFlags =
7216     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7217   CodeModel::Model M = getTargetMachine().getCodeModel();
7218   SDValue Result;
7219   if (OpFlags == X86II::MO_NO_FLAG &&
7220       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7221     // A direct static reference to a global.
7222     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7223     Offset = 0;
7224   } else {
7225     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7226   }
7227
7228   if (Subtarget->isPICStyleRIPRel() &&
7229       (M == CodeModel::Small || M == CodeModel::Kernel))
7230     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7231   else
7232     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7233
7234   // With PIC, the address is actually $g + Offset.
7235   if (isGlobalRelativeToPICBase(OpFlags)) {
7236     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7237                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7238                          Result);
7239   }
7240
7241   // For globals that require a load from a stub to get the address, emit the
7242   // load.
7243   if (isGlobalStubReference(OpFlags))
7244     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7245                          MachinePointerInfo::getGOT(), false, false, false, 0);
7246
7247   // If there was a non-zero offset that we didn't fold, create an explicit
7248   // addition for it.
7249   if (Offset != 0)
7250     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7251                          DAG.getConstant(Offset, getPointerTy()));
7252
7253   return Result;
7254 }
7255
7256 SDValue
7257 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7258   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7259   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7260   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7261 }
7262
7263 static SDValue
7264 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7265            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7266            unsigned char OperandFlags) {
7267   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7268   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7269   DebugLoc dl = GA->getDebugLoc();
7270   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7271                                            GA->getValueType(0),
7272                                            GA->getOffset(),
7273                                            OperandFlags);
7274   if (InFlag) {
7275     SDValue Ops[] = { Chain,  TGA, *InFlag };
7276     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7277   } else {
7278     SDValue Ops[]  = { Chain, TGA };
7279     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7280   }
7281
7282   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7283   MFI->setAdjustsStack(true);
7284
7285   SDValue Flag = Chain.getValue(1);
7286   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7287 }
7288
7289 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7290 static SDValue
7291 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7292                                 const EVT PtrVT) {
7293   SDValue InFlag;
7294   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7295   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7296                                      DAG.getNode(X86ISD::GlobalBaseReg,
7297                                                  DebugLoc(), PtrVT), InFlag);
7298   InFlag = Chain.getValue(1);
7299
7300   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7301 }
7302
7303 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7304 static SDValue
7305 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7306                                 const EVT PtrVT) {
7307   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7308                     X86::RAX, X86II::MO_TLSGD);
7309 }
7310
7311 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7312 // "local exec" model.
7313 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7314                                    const EVT PtrVT, TLSModel::Model model,
7315                                    bool is64Bit) {
7316   DebugLoc dl = GA->getDebugLoc();
7317
7318   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7319   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7320                                                          is64Bit ? 257 : 256));
7321
7322   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7323                                       DAG.getIntPtrConstant(0),
7324                                       MachinePointerInfo(Ptr),
7325                                       false, false, false, 0);
7326
7327   unsigned char OperandFlags = 0;
7328   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7329   // initialexec.
7330   unsigned WrapperKind = X86ISD::Wrapper;
7331   if (model == TLSModel::LocalExec) {
7332     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7333   } else if (is64Bit) {
7334     assert(model == TLSModel::InitialExec);
7335     OperandFlags = X86II::MO_GOTTPOFF;
7336     WrapperKind = X86ISD::WrapperRIP;
7337   } else {
7338     assert(model == TLSModel::InitialExec);
7339     OperandFlags = X86II::MO_INDNTPOFF;
7340   }
7341
7342   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7343   // exec)
7344   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7345                                            GA->getValueType(0),
7346                                            GA->getOffset(), OperandFlags);
7347   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7348
7349   if (model == TLSModel::InitialExec)
7350     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7351                          MachinePointerInfo::getGOT(), false, false, false, 0);
7352
7353   // The address of the thread local variable is the add of the thread
7354   // pointer with the offset of the variable.
7355   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7356 }
7357
7358 SDValue
7359 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7360
7361   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7362   const GlobalValue *GV = GA->getGlobal();
7363
7364   if (Subtarget->isTargetELF()) {
7365     // TODO: implement the "local dynamic" model
7366     // TODO: implement the "initial exec"model for pic executables
7367
7368     // If GV is an alias then use the aliasee for determining
7369     // thread-localness.
7370     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7371       GV = GA->resolveAliasedGlobal(false);
7372
7373     TLSModel::Model model
7374       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7375
7376     switch (model) {
7377       case TLSModel::GeneralDynamic:
7378       case TLSModel::LocalDynamic: // not implemented
7379         if (Subtarget->is64Bit())
7380           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7381         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7382
7383       case TLSModel::InitialExec:
7384       case TLSModel::LocalExec:
7385         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7386                                    Subtarget->is64Bit());
7387     }
7388   } else if (Subtarget->isTargetDarwin()) {
7389     // Darwin only has one model of TLS.  Lower to that.
7390     unsigned char OpFlag = 0;
7391     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7392                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7393
7394     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7395     // global base reg.
7396     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7397                   !Subtarget->is64Bit();
7398     if (PIC32)
7399       OpFlag = X86II::MO_TLVP_PIC_BASE;
7400     else
7401       OpFlag = X86II::MO_TLVP;
7402     DebugLoc DL = Op.getDebugLoc();
7403     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7404                                                 GA->getValueType(0),
7405                                                 GA->getOffset(), OpFlag);
7406     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7407
7408     // With PIC32, the address is actually $g + Offset.
7409     if (PIC32)
7410       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7411                            DAG.getNode(X86ISD::GlobalBaseReg,
7412                                        DebugLoc(), getPointerTy()),
7413                            Offset);
7414
7415     // Lowering the machine isd will make sure everything is in the right
7416     // location.
7417     SDValue Chain = DAG.getEntryNode();
7418     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7419     SDValue Args[] = { Chain, Offset };
7420     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7421
7422     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7423     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7424     MFI->setAdjustsStack(true);
7425
7426     // And our return value (tls address) is in the standard call return value
7427     // location.
7428     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7429     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
7430                               Chain.getValue(1));
7431   }
7432
7433   assert(false &&
7434          "TLS not implemented for this target.");
7435
7436   llvm_unreachable("Unreachable");
7437   return SDValue();
7438 }
7439
7440
7441 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
7442 /// and take a 2 x i32 value to shift plus a shift amount.
7443 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const{
7444   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7445   EVT VT = Op.getValueType();
7446   unsigned VTBits = VT.getSizeInBits();
7447   DebugLoc dl = Op.getDebugLoc();
7448   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7449   SDValue ShOpLo = Op.getOperand(0);
7450   SDValue ShOpHi = Op.getOperand(1);
7451   SDValue ShAmt  = Op.getOperand(2);
7452   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7453                                      DAG.getConstant(VTBits - 1, MVT::i8))
7454                        : DAG.getConstant(0, VT);
7455
7456   SDValue Tmp2, Tmp3;
7457   if (Op.getOpcode() == ISD::SHL_PARTS) {
7458     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7459     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7460   } else {
7461     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7462     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7463   }
7464
7465   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7466                                 DAG.getConstant(VTBits, MVT::i8));
7467   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7468                              AndNode, DAG.getConstant(0, MVT::i8));
7469
7470   SDValue Hi, Lo;
7471   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7472   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7473   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7474
7475   if (Op.getOpcode() == ISD::SHL_PARTS) {
7476     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7477     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7478   } else {
7479     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7480     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7481   }
7482
7483   SDValue Ops[2] = { Lo, Hi };
7484   return DAG.getMergeValues(Ops, 2, dl);
7485 }
7486
7487 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7488                                            SelectionDAG &DAG) const {
7489   EVT SrcVT = Op.getOperand(0).getValueType();
7490
7491   if (SrcVT.isVector())
7492     return SDValue();
7493
7494   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7495          "Unknown SINT_TO_FP to lower!");
7496
7497   // These are really Legal; return the operand so the caller accepts it as
7498   // Legal.
7499   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7500     return Op;
7501   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7502       Subtarget->is64Bit()) {
7503     return Op;
7504   }
7505
7506   DebugLoc dl = Op.getDebugLoc();
7507   unsigned Size = SrcVT.getSizeInBits()/8;
7508   MachineFunction &MF = DAG.getMachineFunction();
7509   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7510   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7511   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7512                                StackSlot,
7513                                MachinePointerInfo::getFixedStack(SSFI),
7514                                false, false, 0);
7515   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7516 }
7517
7518 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7519                                      SDValue StackSlot,
7520                                      SelectionDAG &DAG) const {
7521   // Build the FILD
7522   DebugLoc DL = Op.getDebugLoc();
7523   SDVTList Tys;
7524   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7525   if (useSSE)
7526     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7527   else
7528     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7529
7530   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7531
7532   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7533   MachineMemOperand *MMO;
7534   if (FI) {
7535     int SSFI = FI->getIndex();
7536     MMO =
7537       DAG.getMachineFunction()
7538       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7539                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7540   } else {
7541     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7542     StackSlot = StackSlot.getOperand(1);
7543   }
7544   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7545   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7546                                            X86ISD::FILD, DL,
7547                                            Tys, Ops, array_lengthof(Ops),
7548                                            SrcVT, MMO);
7549
7550   if (useSSE) {
7551     Chain = Result.getValue(1);
7552     SDValue InFlag = Result.getValue(2);
7553
7554     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7555     // shouldn't be necessary except that RFP cannot be live across
7556     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7557     MachineFunction &MF = DAG.getMachineFunction();
7558     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7559     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7560     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7561     Tys = DAG.getVTList(MVT::Other);
7562     SDValue Ops[] = {
7563       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7564     };
7565     MachineMemOperand *MMO =
7566       DAG.getMachineFunction()
7567       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7568                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7569
7570     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7571                                     Ops, array_lengthof(Ops),
7572                                     Op.getValueType(), MMO);
7573     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7574                          MachinePointerInfo::getFixedStack(SSFI),
7575                          false, false, false, 0);
7576   }
7577
7578   return Result;
7579 }
7580
7581 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7582 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7583                                                SelectionDAG &DAG) const {
7584   // This algorithm is not obvious. Here it is what we're trying to output:
7585   /*
7586      movq       %rax,  %xmm0
7587      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
7588      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
7589      #ifdef __SSE3__
7590        haddpd   %xmm0, %xmm0          
7591      #else
7592        pshufd   $0x4e, %xmm0, %xmm1 
7593        addpd    %xmm1, %xmm0
7594      #endif
7595   */
7596
7597   DebugLoc dl = Op.getDebugLoc();
7598   LLVMContext *Context = DAG.getContext();
7599
7600   // Build some magic constants.
7601   SmallVector<Constant*,4> CV0;
7602   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
7603   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
7604   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7605   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7606   Constant *C0 = ConstantVector::get(CV0);
7607   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7608
7609   SmallVector<Constant*,2> CV1;
7610   CV1.push_back(
7611     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7612   CV1.push_back(
7613     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7614   Constant *C1 = ConstantVector::get(CV1);
7615   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7616
7617   // Load the 64-bit value into an XMM register.
7618   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
7619                             Op.getOperand(0));
7620   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7621                               MachinePointerInfo::getConstantPool(),
7622                               false, false, false, 16);
7623   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
7624                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
7625                               CLod0);
7626
7627   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7628                               MachinePointerInfo::getConstantPool(),
7629                               false, false, false, 16);
7630   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
7631   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7632   SDValue Result;
7633
7634   if (Subtarget->hasSSE3()) {
7635     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
7636     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
7637   } else {
7638     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
7639     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
7640                                            S2F, 0x4E, DAG);
7641     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
7642                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
7643                          Sub);
7644   }
7645
7646   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
7647                      DAG.getIntPtrConstant(0));
7648 }
7649
7650 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7651 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7652                                                SelectionDAG &DAG) const {
7653   DebugLoc dl = Op.getDebugLoc();
7654   // FP constant to bias correct the final result.
7655   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7656                                    MVT::f64);
7657
7658   // Load the 32-bit value into an XMM register.
7659   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7660                              Op.getOperand(0));
7661
7662   // Zero out the upper parts of the register.
7663   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget->hasXMMInt(),
7664                                      DAG);
7665
7666   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7667                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7668                      DAG.getIntPtrConstant(0));
7669
7670   // Or the load with the bias.
7671   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7672                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7673                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7674                                                    MVT::v2f64, Load)),
7675                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7676                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7677                                                    MVT::v2f64, Bias)));
7678   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7679                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7680                    DAG.getIntPtrConstant(0));
7681
7682   // Subtract the bias.
7683   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7684
7685   // Handle final rounding.
7686   EVT DestVT = Op.getValueType();
7687
7688   if (DestVT.bitsLT(MVT::f64)) {
7689     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7690                        DAG.getIntPtrConstant(0));
7691   } else if (DestVT.bitsGT(MVT::f64)) {
7692     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7693   }
7694
7695   // Handle final rounding.
7696   return Sub;
7697 }
7698
7699 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7700                                            SelectionDAG &DAG) const {
7701   SDValue N0 = Op.getOperand(0);
7702   DebugLoc dl = Op.getDebugLoc();
7703
7704   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7705   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7706   // the optimization here.
7707   if (DAG.SignBitIsZero(N0))
7708     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7709
7710   EVT SrcVT = N0.getValueType();
7711   EVT DstVT = Op.getValueType();
7712   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7713     return LowerUINT_TO_FP_i64(Op, DAG);
7714   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7715     return LowerUINT_TO_FP_i32(Op, DAG);
7716   else if (SrcVT == MVT::i64 && DstVT == MVT::f32)
7717     return SDValue();
7718
7719   // Make a 64-bit buffer, and use it to build an FILD.
7720   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7721   if (SrcVT == MVT::i32) {
7722     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7723     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7724                                      getPointerTy(), StackSlot, WordOff);
7725     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7726                                   StackSlot, MachinePointerInfo(),
7727                                   false, false, 0);
7728     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7729                                   OffsetSlot, MachinePointerInfo(),
7730                                   false, false, 0);
7731     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7732     return Fild;
7733   }
7734
7735   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7736   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7737                                 StackSlot, MachinePointerInfo(),
7738                                false, false, 0);
7739   // For i64 source, we need to add the appropriate power of 2 if the input
7740   // was negative.  This is the same as the optimization in
7741   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7742   // we must be careful to do the computation in x87 extended precision, not
7743   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7744   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7745   MachineMemOperand *MMO =
7746     DAG.getMachineFunction()
7747     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7748                           MachineMemOperand::MOLoad, 8, 8);
7749
7750   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7751   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7752   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7753                                          MVT::i64, MMO);
7754
7755   APInt FF(32, 0x5F800000ULL);
7756
7757   // Check whether the sign bit is set.
7758   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7759                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7760                                  ISD::SETLT);
7761
7762   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7763   SDValue FudgePtr = DAG.getConstantPool(
7764                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7765                                          getPointerTy());
7766
7767   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7768   SDValue Zero = DAG.getIntPtrConstant(0);
7769   SDValue Four = DAG.getIntPtrConstant(4);
7770   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7771                                Zero, Four);
7772   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7773
7774   // Load the value out, extending it from f32 to f80.
7775   // FIXME: Avoid the extend by constructing the right constant pool?
7776   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7777                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7778                                  MVT::f32, false, false, 4);
7779   // Extend everything to 80 bits to force it to be done on x87.
7780   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7781   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7782 }
7783
7784 std::pair<SDValue,SDValue> X86TargetLowering::
7785 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7786   DebugLoc DL = Op.getDebugLoc();
7787
7788   EVT DstTy = Op.getValueType();
7789
7790   if (!IsSigned) {
7791     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7792     DstTy = MVT::i64;
7793   }
7794
7795   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7796          DstTy.getSimpleVT() >= MVT::i16 &&
7797          "Unknown FP_TO_SINT to lower!");
7798
7799   // These are really Legal.
7800   if (DstTy == MVT::i32 &&
7801       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7802     return std::make_pair(SDValue(), SDValue());
7803   if (Subtarget->is64Bit() &&
7804       DstTy == MVT::i64 &&
7805       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7806     return std::make_pair(SDValue(), SDValue());
7807
7808   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7809   // stack slot.
7810   MachineFunction &MF = DAG.getMachineFunction();
7811   unsigned MemSize = DstTy.getSizeInBits()/8;
7812   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7813   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7814
7815
7816
7817   unsigned Opc;
7818   switch (DstTy.getSimpleVT().SimpleTy) {
7819   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7820   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7821   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7822   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7823   }
7824
7825   SDValue Chain = DAG.getEntryNode();
7826   SDValue Value = Op.getOperand(0);
7827   EVT TheVT = Op.getOperand(0).getValueType();
7828   if (isScalarFPTypeInSSEReg(TheVT)) {
7829     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7830     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7831                          MachinePointerInfo::getFixedStack(SSFI),
7832                          false, false, 0);
7833     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7834     SDValue Ops[] = {
7835       Chain, StackSlot, DAG.getValueType(TheVT)
7836     };
7837
7838     MachineMemOperand *MMO =
7839       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7840                               MachineMemOperand::MOLoad, MemSize, MemSize);
7841     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7842                                     DstTy, MMO);
7843     Chain = Value.getValue(1);
7844     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7845     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7846   }
7847
7848   MachineMemOperand *MMO =
7849     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7850                             MachineMemOperand::MOStore, MemSize, MemSize);
7851
7852   // Build the FP_TO_INT*_IN_MEM
7853   SDValue Ops[] = { Chain, Value, StackSlot };
7854   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7855                                          Ops, 3, DstTy, MMO);
7856
7857   return std::make_pair(FIST, StackSlot);
7858 }
7859
7860 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7861                                            SelectionDAG &DAG) const {
7862   if (Op.getValueType().isVector())
7863     return SDValue();
7864
7865   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7866   SDValue FIST = Vals.first, StackSlot = Vals.second;
7867   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7868   if (FIST.getNode() == 0) return Op;
7869
7870   // Load the result.
7871   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7872                      FIST, StackSlot, MachinePointerInfo(),
7873                      false, false, false, 0);
7874 }
7875
7876 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7877                                            SelectionDAG &DAG) const {
7878   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7879   SDValue FIST = Vals.first, StackSlot = Vals.second;
7880   assert(FIST.getNode() && "Unexpected failure");
7881
7882   // Load the result.
7883   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7884                      FIST, StackSlot, MachinePointerInfo(),
7885                      false, false, false, 0);
7886 }
7887
7888 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7889                                      SelectionDAG &DAG) const {
7890   LLVMContext *Context = DAG.getContext();
7891   DebugLoc dl = Op.getDebugLoc();
7892   EVT VT = Op.getValueType();
7893   EVT EltVT = VT;
7894   if (VT.isVector())
7895     EltVT = VT.getVectorElementType();
7896   SmallVector<Constant*,4> CV;
7897   if (EltVT == MVT::f64) {
7898     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
7899     CV.assign(2, C);
7900   } else {
7901     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
7902     CV.assign(4, C);
7903   }
7904   Constant *C = ConstantVector::get(CV);
7905   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7906   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7907                              MachinePointerInfo::getConstantPool(),
7908                              false, false, false, 16);
7909   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
7910 }
7911
7912 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
7913   LLVMContext *Context = DAG.getContext();
7914   DebugLoc dl = Op.getDebugLoc();
7915   EVT VT = Op.getValueType();
7916   EVT EltVT = VT;
7917   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
7918   if (VT.isVector()) {
7919     EltVT = VT.getVectorElementType();
7920     NumElts = VT.getVectorNumElements();
7921   }
7922   SmallVector<Constant*,8> CV;
7923   if (EltVT == MVT::f64) {
7924     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
7925     CV.assign(NumElts, C);
7926   } else {
7927     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
7928     CV.assign(NumElts, C);
7929   }
7930   Constant *C = ConstantVector::get(CV);
7931   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7932   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
7933                              MachinePointerInfo::getConstantPool(),
7934                              false, false, false, 16);
7935   if (VT.isVector()) {
7936     MVT XORVT = VT.getSizeInBits() == 128 ? MVT::v2i64 : MVT::v4i64;
7937     return DAG.getNode(ISD::BITCAST, dl, VT,
7938                        DAG.getNode(ISD::XOR, dl, XORVT,
7939                     DAG.getNode(ISD::BITCAST, dl, XORVT,
7940                                 Op.getOperand(0)),
7941                     DAG.getNode(ISD::BITCAST, dl, XORVT, Mask)));
7942   } else {
7943     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
7944   }
7945 }
7946
7947 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
7948   LLVMContext *Context = DAG.getContext();
7949   SDValue Op0 = Op.getOperand(0);
7950   SDValue Op1 = Op.getOperand(1);
7951   DebugLoc dl = Op.getDebugLoc();
7952   EVT VT = Op.getValueType();
7953   EVT SrcVT = Op1.getValueType();
7954
7955   // If second operand is smaller, extend it first.
7956   if (SrcVT.bitsLT(VT)) {
7957     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
7958     SrcVT = VT;
7959   }
7960   // And if it is bigger, shrink it first.
7961   if (SrcVT.bitsGT(VT)) {
7962     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
7963     SrcVT = VT;
7964   }
7965
7966   // At this point the operands and the result should have the same
7967   // type, and that won't be f80 since that is not custom lowered.
7968
7969   // First get the sign bit of second operand.
7970   SmallVector<Constant*,4> CV;
7971   if (SrcVT == MVT::f64) {
7972     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
7973     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
7974   } else {
7975     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
7976     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7977     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7978     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
7979   }
7980   Constant *C = ConstantVector::get(CV);
7981   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
7982   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
7983                               MachinePointerInfo::getConstantPool(),
7984                               false, false, false, 16);
7985   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
7986
7987   // Shift sign bit right or left if the two operands have different types.
7988   if (SrcVT.bitsGT(VT)) {
7989     // Op0 is MVT::f32, Op1 is MVT::f64.
7990     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
7991     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
7992                           DAG.getConstant(32, MVT::i32));
7993     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
7994     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
7995                           DAG.getIntPtrConstant(0));
7996   }
7997
7998   // Clear first operand sign bit.
7999   CV.clear();
8000   if (VT == MVT::f64) {
8001     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8002     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8003   } else {
8004     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8005     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8006     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8007     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8008   }
8009   C = ConstantVector::get(CV);
8010   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8011   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8012                               MachinePointerInfo::getConstantPool(),
8013                               false, false, false, 16);
8014   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8015
8016   // Or the value with the sign bit.
8017   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8018 }
8019
8020 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8021   SDValue N0 = Op.getOperand(0);
8022   DebugLoc dl = Op.getDebugLoc();
8023   EVT VT = Op.getValueType();
8024
8025   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8026   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8027                                   DAG.getConstant(1, VT));
8028   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8029 }
8030
8031 /// Emit nodes that will be selected as "test Op0,Op0", or something
8032 /// equivalent.
8033 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8034                                     SelectionDAG &DAG) const {
8035   DebugLoc dl = Op.getDebugLoc();
8036
8037   // CF and OF aren't always set the way we want. Determine which
8038   // of these we need.
8039   bool NeedCF = false;
8040   bool NeedOF = false;
8041   switch (X86CC) {
8042   default: break;
8043   case X86::COND_A: case X86::COND_AE:
8044   case X86::COND_B: case X86::COND_BE:
8045     NeedCF = true;
8046     break;
8047   case X86::COND_G: case X86::COND_GE:
8048   case X86::COND_L: case X86::COND_LE:
8049   case X86::COND_O: case X86::COND_NO:
8050     NeedOF = true;
8051     break;
8052   }
8053
8054   // See if we can use the EFLAGS value from the operand instead of
8055   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8056   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8057   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8058     // Emit a CMP with 0, which is the TEST pattern.
8059     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8060                        DAG.getConstant(0, Op.getValueType()));
8061
8062   unsigned Opcode = 0;
8063   unsigned NumOperands = 0;
8064   switch (Op.getNode()->getOpcode()) {
8065   case ISD::ADD:
8066     // Due to an isel shortcoming, be conservative if this add is likely to be
8067     // selected as part of a load-modify-store instruction. When the root node
8068     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8069     // uses of other nodes in the match, such as the ADD in this case. This
8070     // leads to the ADD being left around and reselected, with the result being
8071     // two adds in the output.  Alas, even if none our users are stores, that
8072     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8073     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8074     // climbing the DAG back to the root, and it doesn't seem to be worth the
8075     // effort.
8076     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8077          UE = Op.getNode()->use_end(); UI != UE; ++UI)
8078       if (UI->getOpcode() != ISD::CopyToReg &&
8079           UI->getOpcode() != ISD::SETCC &&
8080           UI->getOpcode() != ISD::STORE)
8081         goto default_case;
8082
8083     if (ConstantSDNode *C =
8084         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8085       // An add of one will be selected as an INC.
8086       if (C->getAPIntValue() == 1) {
8087         Opcode = X86ISD::INC;
8088         NumOperands = 1;
8089         break;
8090       }
8091
8092       // An add of negative one (subtract of one) will be selected as a DEC.
8093       if (C->getAPIntValue().isAllOnesValue()) {
8094         Opcode = X86ISD::DEC;
8095         NumOperands = 1;
8096         break;
8097       }
8098     }
8099
8100     // Otherwise use a regular EFLAGS-setting add.
8101     Opcode = X86ISD::ADD;
8102     NumOperands = 2;
8103     break;
8104   case ISD::AND: {
8105     // If the primary and result isn't used, don't bother using X86ISD::AND,
8106     // because a TEST instruction will be better.
8107     bool NonFlagUse = false;
8108     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8109            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8110       SDNode *User = *UI;
8111       unsigned UOpNo = UI.getOperandNo();
8112       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8113         // Look pass truncate.
8114         UOpNo = User->use_begin().getOperandNo();
8115         User = *User->use_begin();
8116       }
8117
8118       if (User->getOpcode() != ISD::BRCOND &&
8119           User->getOpcode() != ISD::SETCC &&
8120           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8121         NonFlagUse = true;
8122         break;
8123       }
8124     }
8125
8126     if (!NonFlagUse)
8127       break;
8128   }
8129     // FALL THROUGH
8130   case ISD::SUB:
8131   case ISD::OR:
8132   case ISD::XOR:
8133     // Due to the ISEL shortcoming noted above, be conservative if this op is
8134     // likely to be selected as part of a load-modify-store instruction.
8135     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8136            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8137       if (UI->getOpcode() == ISD::STORE)
8138         goto default_case;
8139
8140     // Otherwise use a regular EFLAGS-setting instruction.
8141     switch (Op.getNode()->getOpcode()) {
8142     default: llvm_unreachable("unexpected operator!");
8143     case ISD::SUB: Opcode = X86ISD::SUB; break;
8144     case ISD::OR:  Opcode = X86ISD::OR;  break;
8145     case ISD::XOR: Opcode = X86ISD::XOR; break;
8146     case ISD::AND: Opcode = X86ISD::AND; break;
8147     }
8148
8149     NumOperands = 2;
8150     break;
8151   case X86ISD::ADD:
8152   case X86ISD::SUB:
8153   case X86ISD::INC:
8154   case X86ISD::DEC:
8155   case X86ISD::OR:
8156   case X86ISD::XOR:
8157   case X86ISD::AND:
8158     return SDValue(Op.getNode(), 1);
8159   default:
8160   default_case:
8161     break;
8162   }
8163
8164   if (Opcode == 0)
8165     // Emit a CMP with 0, which is the TEST pattern.
8166     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8167                        DAG.getConstant(0, Op.getValueType()));
8168
8169   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8170   SmallVector<SDValue, 4> Ops;
8171   for (unsigned i = 0; i != NumOperands; ++i)
8172     Ops.push_back(Op.getOperand(i));
8173
8174   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8175   DAG.ReplaceAllUsesWith(Op, New);
8176   return SDValue(New.getNode(), 1);
8177 }
8178
8179 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8180 /// equivalent.
8181 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8182                                    SelectionDAG &DAG) const {
8183   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8184     if (C->getAPIntValue() == 0)
8185       return EmitTest(Op0, X86CC, DAG);
8186
8187   DebugLoc dl = Op0.getDebugLoc();
8188   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8189 }
8190
8191 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8192 /// if it's possible.
8193 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8194                                      DebugLoc dl, SelectionDAG &DAG) const {
8195   SDValue Op0 = And.getOperand(0);
8196   SDValue Op1 = And.getOperand(1);
8197   if (Op0.getOpcode() == ISD::TRUNCATE)
8198     Op0 = Op0.getOperand(0);
8199   if (Op1.getOpcode() == ISD::TRUNCATE)
8200     Op1 = Op1.getOperand(0);
8201
8202   SDValue LHS, RHS;
8203   if (Op1.getOpcode() == ISD::SHL)
8204     std::swap(Op0, Op1);
8205   if (Op0.getOpcode() == ISD::SHL) {
8206     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8207       if (And00C->getZExtValue() == 1) {
8208         // If we looked past a truncate, check that it's only truncating away
8209         // known zeros.
8210         unsigned BitWidth = Op0.getValueSizeInBits();
8211         unsigned AndBitWidth = And.getValueSizeInBits();
8212         if (BitWidth > AndBitWidth) {
8213           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8214           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8215           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8216             return SDValue();
8217         }
8218         LHS = Op1;
8219         RHS = Op0.getOperand(1);
8220       }
8221   } else if (Op1.getOpcode() == ISD::Constant) {
8222     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8223     uint64_t AndRHSVal = AndRHS->getZExtValue();
8224     SDValue AndLHS = Op0;
8225
8226     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
8227       LHS = AndLHS.getOperand(0);
8228       RHS = AndLHS.getOperand(1);
8229     }
8230
8231     // Use BT if the immediate can't be encoded in a TEST instruction.
8232     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
8233       LHS = AndLHS;
8234       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
8235     }
8236   }
8237
8238   if (LHS.getNode()) {
8239     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8240     // instruction.  Since the shift amount is in-range-or-undefined, we know
8241     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8242     // the encoding for the i16 version is larger than the i32 version.
8243     // Also promote i16 to i32 for performance / code size reason.
8244     if (LHS.getValueType() == MVT::i8 ||
8245         LHS.getValueType() == MVT::i16)
8246       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8247
8248     // If the operand types disagree, extend the shift amount to match.  Since
8249     // BT ignores high bits (like shifts) we can use anyextend.
8250     if (LHS.getValueType() != RHS.getValueType())
8251       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8252
8253     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8254     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8255     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8256                        DAG.getConstant(Cond, MVT::i8), BT);
8257   }
8258
8259   return SDValue();
8260 }
8261
8262 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8263
8264   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8265
8266   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8267   SDValue Op0 = Op.getOperand(0);
8268   SDValue Op1 = Op.getOperand(1);
8269   DebugLoc dl = Op.getDebugLoc();
8270   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8271
8272   // Optimize to BT if possible.
8273   // Lower (X & (1 << N)) == 0 to BT(X, N).
8274   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8275   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8276   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8277       Op1.getOpcode() == ISD::Constant &&
8278       cast<ConstantSDNode>(Op1)->isNullValue() &&
8279       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8280     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8281     if (NewSetCC.getNode())
8282       return NewSetCC;
8283   }
8284
8285   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8286   // these.
8287   if (Op1.getOpcode() == ISD::Constant &&
8288       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8289        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8290       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8291
8292     // If the input is a setcc, then reuse the input setcc or use a new one with
8293     // the inverted condition.
8294     if (Op0.getOpcode() == X86ISD::SETCC) {
8295       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8296       bool Invert = (CC == ISD::SETNE) ^
8297         cast<ConstantSDNode>(Op1)->isNullValue();
8298       if (!Invert) return Op0;
8299
8300       CCode = X86::GetOppositeBranchCondition(CCode);
8301       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8302                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8303     }
8304   }
8305
8306   bool isFP = Op1.getValueType().isFloatingPoint();
8307   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8308   if (X86CC == X86::COND_INVALID)
8309     return SDValue();
8310
8311   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8312   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8313                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8314 }
8315
8316 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8317 // ones, and then concatenate the result back.
8318 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
8319   EVT VT = Op.getValueType();
8320
8321   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8322          "Unsupported value type for operation");
8323
8324   int NumElems = VT.getVectorNumElements();
8325   DebugLoc dl = Op.getDebugLoc();
8326   SDValue CC = Op.getOperand(2);
8327   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8328   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8329
8330   // Extract the LHS vectors
8331   SDValue LHS = Op.getOperand(0);
8332   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8333   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8334
8335   // Extract the RHS vectors
8336   SDValue RHS = Op.getOperand(1);
8337   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8338   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8339
8340   // Issue the operation on the smaller types and concatenate the result back
8341   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8342   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8343   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8344                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8345                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8346 }
8347
8348
8349 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8350   SDValue Cond;
8351   SDValue Op0 = Op.getOperand(0);
8352   SDValue Op1 = Op.getOperand(1);
8353   SDValue CC = Op.getOperand(2);
8354   EVT VT = Op.getValueType();
8355   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8356   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8357   DebugLoc dl = Op.getDebugLoc();
8358
8359   if (isFP) {
8360     unsigned SSECC = 8;
8361     EVT EltVT = Op0.getValueType().getVectorElementType();
8362     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8363
8364     unsigned Opc = EltVT == MVT::f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
8365     bool Swap = false;
8366
8367     // SSE Condition code mapping:
8368     //  0 - EQ
8369     //  1 - LT
8370     //  2 - LE
8371     //  3 - UNORD
8372     //  4 - NEQ
8373     //  5 - NLT
8374     //  6 - NLE
8375     //  7 - ORD
8376     switch (SetCCOpcode) {
8377     default: break;
8378     case ISD::SETOEQ:
8379     case ISD::SETEQ:  SSECC = 0; break;
8380     case ISD::SETOGT:
8381     case ISD::SETGT: Swap = true; // Fallthrough
8382     case ISD::SETLT:
8383     case ISD::SETOLT: SSECC = 1; break;
8384     case ISD::SETOGE:
8385     case ISD::SETGE: Swap = true; // Fallthrough
8386     case ISD::SETLE:
8387     case ISD::SETOLE: SSECC = 2; break;
8388     case ISD::SETUO:  SSECC = 3; break;
8389     case ISD::SETUNE:
8390     case ISD::SETNE:  SSECC = 4; break;
8391     case ISD::SETULE: Swap = true;
8392     case ISD::SETUGE: SSECC = 5; break;
8393     case ISD::SETULT: Swap = true;
8394     case ISD::SETUGT: SSECC = 6; break;
8395     case ISD::SETO:   SSECC = 7; break;
8396     }
8397     if (Swap)
8398       std::swap(Op0, Op1);
8399
8400     // In the two special cases we can't handle, emit two comparisons.
8401     if (SSECC == 8) {
8402       if (SetCCOpcode == ISD::SETUEQ) {
8403         SDValue UNORD, EQ;
8404         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
8405         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
8406         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8407       } else if (SetCCOpcode == ISD::SETONE) {
8408         SDValue ORD, NEQ;
8409         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
8410         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
8411         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8412       }
8413       llvm_unreachable("Illegal FP comparison");
8414     }
8415     // Handle all other FP comparisons here.
8416     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
8417   }
8418
8419   // Break 256-bit integer vector compare into smaller ones.
8420   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
8421     return Lower256IntVSETCC(Op, DAG);
8422
8423   // We are handling one of the integer comparisons here.  Since SSE only has
8424   // GT and EQ comparisons for integer, swapping operands and multiple
8425   // operations may be required for some comparisons.
8426   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
8427   bool Swap = false, Invert = false, FlipSigns = false;
8428
8429   switch (VT.getVectorElementType().getSimpleVT().SimpleTy) {
8430   default: break;
8431   case MVT::i8:   EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
8432   case MVT::i16:  EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
8433   case MVT::i32:  EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
8434   case MVT::i64:  EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
8435   }
8436
8437   switch (SetCCOpcode) {
8438   default: break;
8439   case ISD::SETNE:  Invert = true;
8440   case ISD::SETEQ:  Opc = EQOpc; break;
8441   case ISD::SETLT:  Swap = true;
8442   case ISD::SETGT:  Opc = GTOpc; break;
8443   case ISD::SETGE:  Swap = true;
8444   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
8445   case ISD::SETULT: Swap = true;
8446   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
8447   case ISD::SETUGE: Swap = true;
8448   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
8449   }
8450   if (Swap)
8451     std::swap(Op0, Op1);
8452
8453   // Check that the operation in question is available (most are plain SSE2,
8454   // but PCMPGTQ and PCMPEQQ have different requirements).
8455   if (Opc == X86ISD::PCMPGTQ && !Subtarget->hasSSE42orAVX())
8456     return SDValue();
8457   if (Opc == X86ISD::PCMPEQQ && !Subtarget->hasSSE41orAVX())
8458     return SDValue();
8459
8460   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8461   // bits of the inputs before performing those operations.
8462   if (FlipSigns) {
8463     EVT EltVT = VT.getVectorElementType();
8464     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8465                                       EltVT);
8466     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8467     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8468                                     SignBits.size());
8469     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8470     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8471   }
8472
8473   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8474
8475   // If the logical-not of the result is required, perform that now.
8476   if (Invert)
8477     Result = DAG.getNOT(dl, Result, VT);
8478
8479   return Result;
8480 }
8481
8482 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8483 static bool isX86LogicalCmp(SDValue Op) {
8484   unsigned Opc = Op.getNode()->getOpcode();
8485   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8486     return true;
8487   if (Op.getResNo() == 1 &&
8488       (Opc == X86ISD::ADD ||
8489        Opc == X86ISD::SUB ||
8490        Opc == X86ISD::ADC ||
8491        Opc == X86ISD::SBB ||
8492        Opc == X86ISD::SMUL ||
8493        Opc == X86ISD::UMUL ||
8494        Opc == X86ISD::INC ||
8495        Opc == X86ISD::DEC ||
8496        Opc == X86ISD::OR ||
8497        Opc == X86ISD::XOR ||
8498        Opc == X86ISD::AND))
8499     return true;
8500
8501   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8502     return true;
8503
8504   return false;
8505 }
8506
8507 static bool isZero(SDValue V) {
8508   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8509   return C && C->isNullValue();
8510 }
8511
8512 static bool isAllOnes(SDValue V) {
8513   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8514   return C && C->isAllOnesValue();
8515 }
8516
8517 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8518   bool addTest = true;
8519   SDValue Cond  = Op.getOperand(0);
8520   SDValue Op1 = Op.getOperand(1);
8521   SDValue Op2 = Op.getOperand(2);
8522   DebugLoc DL = Op.getDebugLoc();
8523   SDValue CC;
8524
8525   if (Cond.getOpcode() == ISD::SETCC) {
8526     SDValue NewCond = LowerSETCC(Cond, DAG);
8527     if (NewCond.getNode())
8528       Cond = NewCond;
8529   }
8530
8531   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8532   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8533   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8534   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8535   if (Cond.getOpcode() == X86ISD::SETCC &&
8536       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8537       isZero(Cond.getOperand(1).getOperand(1))) {
8538     SDValue Cmp = Cond.getOperand(1);
8539
8540     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8541
8542     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8543         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8544       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8545
8546       SDValue CmpOp0 = Cmp.getOperand(0);
8547       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8548                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8549
8550       SDValue Res =   // Res = 0 or -1.
8551         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8552                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8553
8554       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8555         Res = DAG.getNOT(DL, Res, Res.getValueType());
8556
8557       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8558       if (N2C == 0 || !N2C->isNullValue())
8559         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8560       return Res;
8561     }
8562   }
8563
8564   // Look past (and (setcc_carry (cmp ...)), 1).
8565   if (Cond.getOpcode() == ISD::AND &&
8566       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8567     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8568     if (C && C->getAPIntValue() == 1)
8569       Cond = Cond.getOperand(0);
8570   }
8571
8572   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8573   // setting operand in place of the X86ISD::SETCC.
8574   unsigned CondOpcode = Cond.getOpcode();
8575   if (CondOpcode == X86ISD::SETCC ||
8576       CondOpcode == X86ISD::SETCC_CARRY) {
8577     CC = Cond.getOperand(0);
8578
8579     SDValue Cmp = Cond.getOperand(1);
8580     unsigned Opc = Cmp.getOpcode();
8581     EVT VT = Op.getValueType();
8582
8583     bool IllegalFPCMov = false;
8584     if (VT.isFloatingPoint() && !VT.isVector() &&
8585         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8586       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8587
8588     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8589         Opc == X86ISD::BT) { // FIXME
8590       Cond = Cmp;
8591       addTest = false;
8592     }
8593   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8594              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8595              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8596               Cond.getOperand(0).getValueType() != MVT::i8)) {
8597     SDValue LHS = Cond.getOperand(0);
8598     SDValue RHS = Cond.getOperand(1);
8599     unsigned X86Opcode;
8600     unsigned X86Cond;
8601     SDVTList VTs;
8602     switch (CondOpcode) {
8603     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8604     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8605     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8606     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8607     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8608     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8609     default: llvm_unreachable("unexpected overflowing operator");
8610     }
8611     if (CondOpcode == ISD::UMULO)
8612       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8613                           MVT::i32);
8614     else
8615       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8616
8617     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
8618
8619     if (CondOpcode == ISD::UMULO)
8620       Cond = X86Op.getValue(2);
8621     else
8622       Cond = X86Op.getValue(1);
8623
8624     CC = DAG.getConstant(X86Cond, MVT::i8);
8625     addTest = false;
8626   }
8627
8628   if (addTest) {
8629     // Look pass the truncate.
8630     if (Cond.getOpcode() == ISD::TRUNCATE)
8631       Cond = Cond.getOperand(0);
8632
8633     // We know the result of AND is compared against zero. Try to match
8634     // it to BT.
8635     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8636       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8637       if (NewSetCC.getNode()) {
8638         CC = NewSetCC.getOperand(0);
8639         Cond = NewSetCC.getOperand(1);
8640         addTest = false;
8641       }
8642     }
8643   }
8644
8645   if (addTest) {
8646     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8647     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8648   }
8649
8650   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8651   // a <  b ?  0 : -1 -> RES = setcc_carry
8652   // a >= b ? -1 :  0 -> RES = setcc_carry
8653   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8654   if (Cond.getOpcode() == X86ISD::CMP) {
8655     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8656
8657     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8658         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8659       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8660                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8661       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8662         return DAG.getNOT(DL, Res, Res.getValueType());
8663       return Res;
8664     }
8665   }
8666
8667   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8668   // condition is true.
8669   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8670   SDValue Ops[] = { Op2, Op1, CC, Cond };
8671   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8672 }
8673
8674 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8675 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8676 // from the AND / OR.
8677 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8678   Opc = Op.getOpcode();
8679   if (Opc != ISD::OR && Opc != ISD::AND)
8680     return false;
8681   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8682           Op.getOperand(0).hasOneUse() &&
8683           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8684           Op.getOperand(1).hasOneUse());
8685 }
8686
8687 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8688 // 1 and that the SETCC node has a single use.
8689 static bool isXor1OfSetCC(SDValue Op) {
8690   if (Op.getOpcode() != ISD::XOR)
8691     return false;
8692   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8693   if (N1C && N1C->getAPIntValue() == 1) {
8694     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8695       Op.getOperand(0).hasOneUse();
8696   }
8697   return false;
8698 }
8699
8700 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8701   bool addTest = true;
8702   SDValue Chain = Op.getOperand(0);
8703   SDValue Cond  = Op.getOperand(1);
8704   SDValue Dest  = Op.getOperand(2);
8705   DebugLoc dl = Op.getDebugLoc();
8706   SDValue CC;
8707   bool Inverted = false;
8708
8709   if (Cond.getOpcode() == ISD::SETCC) {
8710     // Check for setcc([su]{add,sub,mul}o == 0).
8711     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
8712         isa<ConstantSDNode>(Cond.getOperand(1)) &&
8713         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
8714         Cond.getOperand(0).getResNo() == 1 &&
8715         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
8716          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
8717          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
8718          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
8719          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
8720          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
8721       Inverted = true;
8722       Cond = Cond.getOperand(0);
8723     } else {
8724       SDValue NewCond = LowerSETCC(Cond, DAG);
8725       if (NewCond.getNode())
8726         Cond = NewCond;
8727     }
8728   }
8729 #if 0
8730   // FIXME: LowerXALUO doesn't handle these!!
8731   else if (Cond.getOpcode() == X86ISD::ADD  ||
8732            Cond.getOpcode() == X86ISD::SUB  ||
8733            Cond.getOpcode() == X86ISD::SMUL ||
8734            Cond.getOpcode() == X86ISD::UMUL)
8735     Cond = LowerXALUO(Cond, DAG);
8736 #endif
8737
8738   // Look pass (and (setcc_carry (cmp ...)), 1).
8739   if (Cond.getOpcode() == ISD::AND &&
8740       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8741     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8742     if (C && C->getAPIntValue() == 1)
8743       Cond = Cond.getOperand(0);
8744   }
8745
8746   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8747   // setting operand in place of the X86ISD::SETCC.
8748   unsigned CondOpcode = Cond.getOpcode();
8749   if (CondOpcode == X86ISD::SETCC ||
8750       CondOpcode == X86ISD::SETCC_CARRY) {
8751     CC = Cond.getOperand(0);
8752
8753     SDValue Cmp = Cond.getOperand(1);
8754     unsigned Opc = Cmp.getOpcode();
8755     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8756     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8757       Cond = Cmp;
8758       addTest = false;
8759     } else {
8760       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8761       default: break;
8762       case X86::COND_O:
8763       case X86::COND_B:
8764         // These can only come from an arithmetic instruction with overflow,
8765         // e.g. SADDO, UADDO.
8766         Cond = Cond.getNode()->getOperand(1);
8767         addTest = false;
8768         break;
8769       }
8770     }
8771   }
8772   CondOpcode = Cond.getOpcode();
8773   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
8774       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
8775       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
8776        Cond.getOperand(0).getValueType() != MVT::i8)) {
8777     SDValue LHS = Cond.getOperand(0);
8778     SDValue RHS = Cond.getOperand(1);
8779     unsigned X86Opcode;
8780     unsigned X86Cond;
8781     SDVTList VTs;
8782     switch (CondOpcode) {
8783     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
8784     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
8785     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
8786     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
8787     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
8788     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
8789     default: llvm_unreachable("unexpected overflowing operator");
8790     }
8791     if (Inverted)
8792       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
8793     if (CondOpcode == ISD::UMULO)
8794       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
8795                           MVT::i32);
8796     else
8797       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
8798
8799     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
8800
8801     if (CondOpcode == ISD::UMULO)
8802       Cond = X86Op.getValue(2);
8803     else
8804       Cond = X86Op.getValue(1);
8805
8806     CC = DAG.getConstant(X86Cond, MVT::i8);
8807     addTest = false;
8808   } else {
8809     unsigned CondOpc;
8810     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8811       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8812       if (CondOpc == ISD::OR) {
8813         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8814         // two branches instead of an explicit OR instruction with a
8815         // separate test.
8816         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8817             isX86LogicalCmp(Cmp)) {
8818           CC = Cond.getOperand(0).getOperand(0);
8819           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8820                               Chain, Dest, CC, Cmp);
8821           CC = Cond.getOperand(1).getOperand(0);
8822           Cond = Cmp;
8823           addTest = false;
8824         }
8825       } else { // ISD::AND
8826         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8827         // two branches instead of an explicit AND instruction with a
8828         // separate test. However, we only do this if this block doesn't
8829         // have a fall-through edge, because this requires an explicit
8830         // jmp when the condition is false.
8831         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8832             isX86LogicalCmp(Cmp) &&
8833             Op.getNode()->hasOneUse()) {
8834           X86::CondCode CCode =
8835             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8836           CCode = X86::GetOppositeBranchCondition(CCode);
8837           CC = DAG.getConstant(CCode, MVT::i8);
8838           SDNode *User = *Op.getNode()->use_begin();
8839           // Look for an unconditional branch following this conditional branch.
8840           // We need this because we need to reverse the successors in order
8841           // to implement FCMP_OEQ.
8842           if (User->getOpcode() == ISD::BR) {
8843             SDValue FalseBB = User->getOperand(1);
8844             SDNode *NewBR =
8845               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8846             assert(NewBR == User);
8847             (void)NewBR;
8848             Dest = FalseBB;
8849
8850             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8851                                 Chain, Dest, CC, Cmp);
8852             X86::CondCode CCode =
8853               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8854             CCode = X86::GetOppositeBranchCondition(CCode);
8855             CC = DAG.getConstant(CCode, MVT::i8);
8856             Cond = Cmp;
8857             addTest = false;
8858           }
8859         }
8860       }
8861     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8862       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8863       // It should be transformed during dag combiner except when the condition
8864       // is set by a arithmetics with overflow node.
8865       X86::CondCode CCode =
8866         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8867       CCode = X86::GetOppositeBranchCondition(CCode);
8868       CC = DAG.getConstant(CCode, MVT::i8);
8869       Cond = Cond.getOperand(0).getOperand(1);
8870       addTest = false;
8871     } else if (Cond.getOpcode() == ISD::SETCC &&
8872                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
8873       // For FCMP_OEQ, we can emit
8874       // two branches instead of an explicit AND instruction with a
8875       // separate test. However, we only do this if this block doesn't
8876       // have a fall-through edge, because this requires an explicit
8877       // jmp when the condition is false.
8878       if (Op.getNode()->hasOneUse()) {
8879         SDNode *User = *Op.getNode()->use_begin();
8880         // Look for an unconditional branch following this conditional branch.
8881         // We need this because we need to reverse the successors in order
8882         // to implement FCMP_OEQ.
8883         if (User->getOpcode() == ISD::BR) {
8884           SDValue FalseBB = User->getOperand(1);
8885           SDNode *NewBR =
8886             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8887           assert(NewBR == User);
8888           (void)NewBR;
8889           Dest = FalseBB;
8890
8891           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8892                                     Cond.getOperand(0), Cond.getOperand(1));
8893           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8894           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8895                               Chain, Dest, CC, Cmp);
8896           CC = DAG.getConstant(X86::COND_P, MVT::i8);
8897           Cond = Cmp;
8898           addTest = false;
8899         }
8900       }
8901     } else if (Cond.getOpcode() == ISD::SETCC &&
8902                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
8903       // For FCMP_UNE, we can emit
8904       // two branches instead of an explicit AND instruction with a
8905       // separate test. However, we only do this if this block doesn't
8906       // have a fall-through edge, because this requires an explicit
8907       // jmp when the condition is false.
8908       if (Op.getNode()->hasOneUse()) {
8909         SDNode *User = *Op.getNode()->use_begin();
8910         // Look for an unconditional branch following this conditional branch.
8911         // We need this because we need to reverse the successors in order
8912         // to implement FCMP_UNE.
8913         if (User->getOpcode() == ISD::BR) {
8914           SDValue FalseBB = User->getOperand(1);
8915           SDNode *NewBR =
8916             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8917           assert(NewBR == User);
8918           (void)NewBR;
8919
8920           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
8921                                     Cond.getOperand(0), Cond.getOperand(1));
8922           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8923           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8924                               Chain, Dest, CC, Cmp);
8925           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
8926           Cond = Cmp;
8927           addTest = false;
8928           Dest = FalseBB;
8929         }
8930       }
8931     }
8932   }
8933
8934   if (addTest) {
8935     // Look pass the truncate.
8936     if (Cond.getOpcode() == ISD::TRUNCATE)
8937       Cond = Cond.getOperand(0);
8938
8939     // We know the result of AND is compared against zero. Try to match
8940     // it to BT.
8941     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8942       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8943       if (NewSetCC.getNode()) {
8944         CC = NewSetCC.getOperand(0);
8945         Cond = NewSetCC.getOperand(1);
8946         addTest = false;
8947       }
8948     }
8949   }
8950
8951   if (addTest) {
8952     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8953     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8954   }
8955   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8956                      Chain, Dest, CC, Cond);
8957 }
8958
8959
8960 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8961 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8962 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8963 // that the guard pages used by the OS virtual memory manager are allocated in
8964 // correct sequence.
8965 SDValue
8966 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8967                                            SelectionDAG &DAG) const {
8968   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8969           getTargetMachine().Options.EnableSegmentedStacks) &&
8970          "This should be used only on Windows targets or when segmented stacks "
8971          "are being used");
8972   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8973   DebugLoc dl = Op.getDebugLoc();
8974
8975   // Get the inputs.
8976   SDValue Chain = Op.getOperand(0);
8977   SDValue Size  = Op.getOperand(1);
8978   // FIXME: Ensure alignment here
8979
8980   bool Is64Bit = Subtarget->is64Bit();
8981   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8982
8983   if (getTargetMachine().Options.EnableSegmentedStacks) {
8984     MachineFunction &MF = DAG.getMachineFunction();
8985     MachineRegisterInfo &MRI = MF.getRegInfo();
8986
8987     if (Is64Bit) {
8988       // The 64 bit implementation of segmented stacks needs to clobber both r10
8989       // r11. This makes it impossible to use it along with nested parameters.
8990       const Function *F = MF.getFunction();
8991
8992       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
8993            I != E; I++)
8994         if (I->hasNestAttr())
8995           report_fatal_error("Cannot use segmented stacks with functions that "
8996                              "have nested arguments.");
8997     }
8998
8999     const TargetRegisterClass *AddrRegClass =
9000       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
9001     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
9002     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
9003     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
9004                                 DAG.getRegister(Vreg, SPTy));
9005     SDValue Ops1[2] = { Value, Chain };
9006     return DAG.getMergeValues(Ops1, 2, dl);
9007   } else {
9008     SDValue Flag;
9009     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
9010
9011     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
9012     Flag = Chain.getValue(1);
9013     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
9014
9015     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
9016     Flag = Chain.getValue(1);
9017
9018     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
9019
9020     SDValue Ops1[2] = { Chain.getValue(0), Chain };
9021     return DAG.getMergeValues(Ops1, 2, dl);
9022   }
9023 }
9024
9025 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
9026   MachineFunction &MF = DAG.getMachineFunction();
9027   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
9028
9029   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9030   DebugLoc DL = Op.getDebugLoc();
9031
9032   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
9033     // vastart just stores the address of the VarArgsFrameIndex slot into the
9034     // memory location argument.
9035     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9036                                    getPointerTy());
9037     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
9038                         MachinePointerInfo(SV), false, false, 0);
9039   }
9040
9041   // __va_list_tag:
9042   //   gp_offset         (0 - 6 * 8)
9043   //   fp_offset         (48 - 48 + 8 * 16)
9044   //   overflow_arg_area (point to parameters coming in memory).
9045   //   reg_save_area
9046   SmallVector<SDValue, 8> MemOps;
9047   SDValue FIN = Op.getOperand(1);
9048   // Store gp_offset
9049   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
9050                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
9051                                                MVT::i32),
9052                                FIN, MachinePointerInfo(SV), false, false, 0);
9053   MemOps.push_back(Store);
9054
9055   // Store fp_offset
9056   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9057                     FIN, DAG.getIntPtrConstant(4));
9058   Store = DAG.getStore(Op.getOperand(0), DL,
9059                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9060                                        MVT::i32),
9061                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9062   MemOps.push_back(Store);
9063
9064   // Store ptr to overflow_arg_area
9065   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9066                     FIN, DAG.getIntPtrConstant(4));
9067   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9068                                     getPointerTy());
9069   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9070                        MachinePointerInfo(SV, 8),
9071                        false, false, 0);
9072   MemOps.push_back(Store);
9073
9074   // Store ptr to reg_save_area.
9075   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9076                     FIN, DAG.getIntPtrConstant(8));
9077   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9078                                     getPointerTy());
9079   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9080                        MachinePointerInfo(SV, 16), false, false, 0);
9081   MemOps.push_back(Store);
9082   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9083                      &MemOps[0], MemOps.size());
9084 }
9085
9086 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9087   assert(Subtarget->is64Bit() &&
9088          "LowerVAARG only handles 64-bit va_arg!");
9089   assert((Subtarget->isTargetLinux() ||
9090           Subtarget->isTargetDarwin()) &&
9091           "Unhandled target in LowerVAARG");
9092   assert(Op.getNode()->getNumOperands() == 4);
9093   SDValue Chain = Op.getOperand(0);
9094   SDValue SrcPtr = Op.getOperand(1);
9095   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9096   unsigned Align = Op.getConstantOperandVal(3);
9097   DebugLoc dl = Op.getDebugLoc();
9098
9099   EVT ArgVT = Op.getNode()->getValueType(0);
9100   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9101   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9102   uint8_t ArgMode;
9103
9104   // Decide which area this value should be read from.
9105   // TODO: Implement the AMD64 ABI in its entirety. This simple
9106   // selection mechanism works only for the basic types.
9107   if (ArgVT == MVT::f80) {
9108     llvm_unreachable("va_arg for f80 not yet implemented");
9109   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9110     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9111   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9112     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9113   } else {
9114     llvm_unreachable("Unhandled argument type in LowerVAARG");
9115   }
9116
9117   if (ArgMode == 2) {
9118     // Sanity Check: Make sure using fp_offset makes sense.
9119     assert(!getTargetMachine().Options.UseSoftFloat &&
9120            !(DAG.getMachineFunction()
9121                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9122            Subtarget->hasXMM());
9123   }
9124
9125   // Insert VAARG_64 node into the DAG
9126   // VAARG_64 returns two values: Variable Argument Address, Chain
9127   SmallVector<SDValue, 11> InstOps;
9128   InstOps.push_back(Chain);
9129   InstOps.push_back(SrcPtr);
9130   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9131   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9132   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9133   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9134   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9135                                           VTs, &InstOps[0], InstOps.size(),
9136                                           MVT::i64,
9137                                           MachinePointerInfo(SV),
9138                                           /*Align=*/0,
9139                                           /*Volatile=*/false,
9140                                           /*ReadMem=*/true,
9141                                           /*WriteMem=*/true);
9142   Chain = VAARG.getValue(1);
9143
9144   // Load the next argument and return it
9145   return DAG.getLoad(ArgVT, dl,
9146                      Chain,
9147                      VAARG,
9148                      MachinePointerInfo(),
9149                      false, false, false, 0);
9150 }
9151
9152 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9153   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9154   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9155   SDValue Chain = Op.getOperand(0);
9156   SDValue DstPtr = Op.getOperand(1);
9157   SDValue SrcPtr = Op.getOperand(2);
9158   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9159   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9160   DebugLoc DL = Op.getDebugLoc();
9161
9162   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9163                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9164                        false,
9165                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9166 }
9167
9168 SDValue
9169 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9170   DebugLoc dl = Op.getDebugLoc();
9171   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9172   switch (IntNo) {
9173   default: return SDValue();    // Don't custom lower most intrinsics.
9174   // Comparison intrinsics.
9175   case Intrinsic::x86_sse_comieq_ss:
9176   case Intrinsic::x86_sse_comilt_ss:
9177   case Intrinsic::x86_sse_comile_ss:
9178   case Intrinsic::x86_sse_comigt_ss:
9179   case Intrinsic::x86_sse_comige_ss:
9180   case Intrinsic::x86_sse_comineq_ss:
9181   case Intrinsic::x86_sse_ucomieq_ss:
9182   case Intrinsic::x86_sse_ucomilt_ss:
9183   case Intrinsic::x86_sse_ucomile_ss:
9184   case Intrinsic::x86_sse_ucomigt_ss:
9185   case Intrinsic::x86_sse_ucomige_ss:
9186   case Intrinsic::x86_sse_ucomineq_ss:
9187   case Intrinsic::x86_sse2_comieq_sd:
9188   case Intrinsic::x86_sse2_comilt_sd:
9189   case Intrinsic::x86_sse2_comile_sd:
9190   case Intrinsic::x86_sse2_comigt_sd:
9191   case Intrinsic::x86_sse2_comige_sd:
9192   case Intrinsic::x86_sse2_comineq_sd:
9193   case Intrinsic::x86_sse2_ucomieq_sd:
9194   case Intrinsic::x86_sse2_ucomilt_sd:
9195   case Intrinsic::x86_sse2_ucomile_sd:
9196   case Intrinsic::x86_sse2_ucomigt_sd:
9197   case Intrinsic::x86_sse2_ucomige_sd:
9198   case Intrinsic::x86_sse2_ucomineq_sd: {
9199     unsigned Opc = 0;
9200     ISD::CondCode CC = ISD::SETCC_INVALID;
9201     switch (IntNo) {
9202     default: break;
9203     case Intrinsic::x86_sse_comieq_ss:
9204     case Intrinsic::x86_sse2_comieq_sd:
9205       Opc = X86ISD::COMI;
9206       CC = ISD::SETEQ;
9207       break;
9208     case Intrinsic::x86_sse_comilt_ss:
9209     case Intrinsic::x86_sse2_comilt_sd:
9210       Opc = X86ISD::COMI;
9211       CC = ISD::SETLT;
9212       break;
9213     case Intrinsic::x86_sse_comile_ss:
9214     case Intrinsic::x86_sse2_comile_sd:
9215       Opc = X86ISD::COMI;
9216       CC = ISD::SETLE;
9217       break;
9218     case Intrinsic::x86_sse_comigt_ss:
9219     case Intrinsic::x86_sse2_comigt_sd:
9220       Opc = X86ISD::COMI;
9221       CC = ISD::SETGT;
9222       break;
9223     case Intrinsic::x86_sse_comige_ss:
9224     case Intrinsic::x86_sse2_comige_sd:
9225       Opc = X86ISD::COMI;
9226       CC = ISD::SETGE;
9227       break;
9228     case Intrinsic::x86_sse_comineq_ss:
9229     case Intrinsic::x86_sse2_comineq_sd:
9230       Opc = X86ISD::COMI;
9231       CC = ISD::SETNE;
9232       break;
9233     case Intrinsic::x86_sse_ucomieq_ss:
9234     case Intrinsic::x86_sse2_ucomieq_sd:
9235       Opc = X86ISD::UCOMI;
9236       CC = ISD::SETEQ;
9237       break;
9238     case Intrinsic::x86_sse_ucomilt_ss:
9239     case Intrinsic::x86_sse2_ucomilt_sd:
9240       Opc = X86ISD::UCOMI;
9241       CC = ISD::SETLT;
9242       break;
9243     case Intrinsic::x86_sse_ucomile_ss:
9244     case Intrinsic::x86_sse2_ucomile_sd:
9245       Opc = X86ISD::UCOMI;
9246       CC = ISD::SETLE;
9247       break;
9248     case Intrinsic::x86_sse_ucomigt_ss:
9249     case Intrinsic::x86_sse2_ucomigt_sd:
9250       Opc = X86ISD::UCOMI;
9251       CC = ISD::SETGT;
9252       break;
9253     case Intrinsic::x86_sse_ucomige_ss:
9254     case Intrinsic::x86_sse2_ucomige_sd:
9255       Opc = X86ISD::UCOMI;
9256       CC = ISD::SETGE;
9257       break;
9258     case Intrinsic::x86_sse_ucomineq_ss:
9259     case Intrinsic::x86_sse2_ucomineq_sd:
9260       Opc = X86ISD::UCOMI;
9261       CC = ISD::SETNE;
9262       break;
9263     }
9264
9265     SDValue LHS = Op.getOperand(1);
9266     SDValue RHS = Op.getOperand(2);
9267     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9268     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9269     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9270     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9271                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9272     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9273   }
9274   // Arithmetic intrinsics.
9275   case Intrinsic::x86_sse3_hadd_ps:
9276   case Intrinsic::x86_sse3_hadd_pd:
9277   case Intrinsic::x86_avx_hadd_ps_256:
9278   case Intrinsic::x86_avx_hadd_pd_256:
9279     return DAG.getNode(X86ISD::FHADD, dl, Op.getValueType(),
9280                        Op.getOperand(1), Op.getOperand(2));
9281   case Intrinsic::x86_sse3_hsub_ps:
9282   case Intrinsic::x86_sse3_hsub_pd:
9283   case Intrinsic::x86_avx_hsub_ps_256:
9284   case Intrinsic::x86_avx_hsub_pd_256:
9285     return DAG.getNode(X86ISD::FHSUB, dl, Op.getValueType(),
9286                        Op.getOperand(1), Op.getOperand(2));
9287   case Intrinsic::x86_avx2_psllv_d:
9288   case Intrinsic::x86_avx2_psllv_q:
9289   case Intrinsic::x86_avx2_psllv_d_256:
9290   case Intrinsic::x86_avx2_psllv_q_256:
9291     return DAG.getNode(ISD::SHL, dl, Op.getValueType(),
9292                       Op.getOperand(1), Op.getOperand(2));
9293   case Intrinsic::x86_avx2_psrlv_d:
9294   case Intrinsic::x86_avx2_psrlv_q:
9295   case Intrinsic::x86_avx2_psrlv_d_256:
9296   case Intrinsic::x86_avx2_psrlv_q_256:
9297     return DAG.getNode(ISD::SRL, dl, Op.getValueType(),
9298                       Op.getOperand(1), Op.getOperand(2));
9299   case Intrinsic::x86_avx2_psrav_d:
9300   case Intrinsic::x86_avx2_psrav_d_256:
9301     return DAG.getNode(ISD::SRA, dl, Op.getValueType(),
9302                       Op.getOperand(1), Op.getOperand(2));
9303
9304   // ptest and testp intrinsics. The intrinsic these come from are designed to
9305   // return an integer value, not just an instruction so lower it to the ptest
9306   // or testp pattern and a setcc for the result.
9307   case Intrinsic::x86_sse41_ptestz:
9308   case Intrinsic::x86_sse41_ptestc:
9309   case Intrinsic::x86_sse41_ptestnzc:
9310   case Intrinsic::x86_avx_ptestz_256:
9311   case Intrinsic::x86_avx_ptestc_256:
9312   case Intrinsic::x86_avx_ptestnzc_256:
9313   case Intrinsic::x86_avx_vtestz_ps:
9314   case Intrinsic::x86_avx_vtestc_ps:
9315   case Intrinsic::x86_avx_vtestnzc_ps:
9316   case Intrinsic::x86_avx_vtestz_pd:
9317   case Intrinsic::x86_avx_vtestc_pd:
9318   case Intrinsic::x86_avx_vtestnzc_pd:
9319   case Intrinsic::x86_avx_vtestz_ps_256:
9320   case Intrinsic::x86_avx_vtestc_ps_256:
9321   case Intrinsic::x86_avx_vtestnzc_ps_256:
9322   case Intrinsic::x86_avx_vtestz_pd_256:
9323   case Intrinsic::x86_avx_vtestc_pd_256:
9324   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9325     bool IsTestPacked = false;
9326     unsigned X86CC = 0;
9327     switch (IntNo) {
9328     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9329     case Intrinsic::x86_avx_vtestz_ps:
9330     case Intrinsic::x86_avx_vtestz_pd:
9331     case Intrinsic::x86_avx_vtestz_ps_256:
9332     case Intrinsic::x86_avx_vtestz_pd_256:
9333       IsTestPacked = true; // Fallthrough
9334     case Intrinsic::x86_sse41_ptestz:
9335     case Intrinsic::x86_avx_ptestz_256:
9336       // ZF = 1
9337       X86CC = X86::COND_E;
9338       break;
9339     case Intrinsic::x86_avx_vtestc_ps:
9340     case Intrinsic::x86_avx_vtestc_pd:
9341     case Intrinsic::x86_avx_vtestc_ps_256:
9342     case Intrinsic::x86_avx_vtestc_pd_256:
9343       IsTestPacked = true; // Fallthrough
9344     case Intrinsic::x86_sse41_ptestc:
9345     case Intrinsic::x86_avx_ptestc_256:
9346       // CF = 1
9347       X86CC = X86::COND_B;
9348       break;
9349     case Intrinsic::x86_avx_vtestnzc_ps:
9350     case Intrinsic::x86_avx_vtestnzc_pd:
9351     case Intrinsic::x86_avx_vtestnzc_ps_256:
9352     case Intrinsic::x86_avx_vtestnzc_pd_256:
9353       IsTestPacked = true; // Fallthrough
9354     case Intrinsic::x86_sse41_ptestnzc:
9355     case Intrinsic::x86_avx_ptestnzc_256:
9356       // ZF and CF = 0
9357       X86CC = X86::COND_A;
9358       break;
9359     }
9360
9361     SDValue LHS = Op.getOperand(1);
9362     SDValue RHS = Op.getOperand(2);
9363     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9364     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9365     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9366     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9367     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9368   }
9369
9370   // Fix vector shift instructions where the last operand is a non-immediate
9371   // i32 value.
9372   case Intrinsic::x86_avx2_pslli_w:
9373   case Intrinsic::x86_avx2_pslli_d:
9374   case Intrinsic::x86_avx2_pslli_q:
9375   case Intrinsic::x86_avx2_psrli_w:
9376   case Intrinsic::x86_avx2_psrli_d:
9377   case Intrinsic::x86_avx2_psrli_q:
9378   case Intrinsic::x86_avx2_psrai_w:
9379   case Intrinsic::x86_avx2_psrai_d:
9380   case Intrinsic::x86_sse2_pslli_w:
9381   case Intrinsic::x86_sse2_pslli_d:
9382   case Intrinsic::x86_sse2_pslli_q:
9383   case Intrinsic::x86_sse2_psrli_w:
9384   case Intrinsic::x86_sse2_psrli_d:
9385   case Intrinsic::x86_sse2_psrli_q:
9386   case Intrinsic::x86_sse2_psrai_w:
9387   case Intrinsic::x86_sse2_psrai_d:
9388   case Intrinsic::x86_mmx_pslli_w:
9389   case Intrinsic::x86_mmx_pslli_d:
9390   case Intrinsic::x86_mmx_pslli_q:
9391   case Intrinsic::x86_mmx_psrli_w:
9392   case Intrinsic::x86_mmx_psrli_d:
9393   case Intrinsic::x86_mmx_psrli_q:
9394   case Intrinsic::x86_mmx_psrai_w:
9395   case Intrinsic::x86_mmx_psrai_d: {
9396     SDValue ShAmt = Op.getOperand(2);
9397     if (isa<ConstantSDNode>(ShAmt))
9398       return SDValue();
9399
9400     unsigned NewIntNo = 0;
9401     EVT ShAmtVT = MVT::v4i32;
9402     switch (IntNo) {
9403     case Intrinsic::x86_sse2_pslli_w:
9404       NewIntNo = Intrinsic::x86_sse2_psll_w;
9405       break;
9406     case Intrinsic::x86_sse2_pslli_d:
9407       NewIntNo = Intrinsic::x86_sse2_psll_d;
9408       break;
9409     case Intrinsic::x86_sse2_pslli_q:
9410       NewIntNo = Intrinsic::x86_sse2_psll_q;
9411       break;
9412     case Intrinsic::x86_sse2_psrli_w:
9413       NewIntNo = Intrinsic::x86_sse2_psrl_w;
9414       break;
9415     case Intrinsic::x86_sse2_psrli_d:
9416       NewIntNo = Intrinsic::x86_sse2_psrl_d;
9417       break;
9418     case Intrinsic::x86_sse2_psrli_q:
9419       NewIntNo = Intrinsic::x86_sse2_psrl_q;
9420       break;
9421     case Intrinsic::x86_sse2_psrai_w:
9422       NewIntNo = Intrinsic::x86_sse2_psra_w;
9423       break;
9424     case Intrinsic::x86_sse2_psrai_d:
9425       NewIntNo = Intrinsic::x86_sse2_psra_d;
9426       break;
9427     case Intrinsic::x86_avx2_pslli_w:
9428       NewIntNo = Intrinsic::x86_avx2_psll_w;
9429       break;
9430     case Intrinsic::x86_avx2_pslli_d:
9431       NewIntNo = Intrinsic::x86_avx2_psll_d;
9432       break;
9433     case Intrinsic::x86_avx2_pslli_q:
9434       NewIntNo = Intrinsic::x86_avx2_psll_q;
9435       break;
9436     case Intrinsic::x86_avx2_psrli_w:
9437       NewIntNo = Intrinsic::x86_avx2_psrl_w;
9438       break;
9439     case Intrinsic::x86_avx2_psrli_d:
9440       NewIntNo = Intrinsic::x86_avx2_psrl_d;
9441       break;
9442     case Intrinsic::x86_avx2_psrli_q:
9443       NewIntNo = Intrinsic::x86_avx2_psrl_q;
9444       break;
9445     case Intrinsic::x86_avx2_psrai_w:
9446       NewIntNo = Intrinsic::x86_avx2_psra_w;
9447       break;
9448     case Intrinsic::x86_avx2_psrai_d:
9449       NewIntNo = Intrinsic::x86_avx2_psra_d;
9450       break;
9451     default: {
9452       ShAmtVT = MVT::v2i32;
9453       switch (IntNo) {
9454       case Intrinsic::x86_mmx_pslli_w:
9455         NewIntNo = Intrinsic::x86_mmx_psll_w;
9456         break;
9457       case Intrinsic::x86_mmx_pslli_d:
9458         NewIntNo = Intrinsic::x86_mmx_psll_d;
9459         break;
9460       case Intrinsic::x86_mmx_pslli_q:
9461         NewIntNo = Intrinsic::x86_mmx_psll_q;
9462         break;
9463       case Intrinsic::x86_mmx_psrli_w:
9464         NewIntNo = Intrinsic::x86_mmx_psrl_w;
9465         break;
9466       case Intrinsic::x86_mmx_psrli_d:
9467         NewIntNo = Intrinsic::x86_mmx_psrl_d;
9468         break;
9469       case Intrinsic::x86_mmx_psrli_q:
9470         NewIntNo = Intrinsic::x86_mmx_psrl_q;
9471         break;
9472       case Intrinsic::x86_mmx_psrai_w:
9473         NewIntNo = Intrinsic::x86_mmx_psra_w;
9474         break;
9475       case Intrinsic::x86_mmx_psrai_d:
9476         NewIntNo = Intrinsic::x86_mmx_psra_d;
9477         break;
9478       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9479       }
9480       break;
9481     }
9482     }
9483
9484     // The vector shift intrinsics with scalars uses 32b shift amounts but
9485     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9486     // to be zero.
9487     SDValue ShOps[4];
9488     ShOps[0] = ShAmt;
9489     ShOps[1] = DAG.getConstant(0, MVT::i32);
9490     if (ShAmtVT == MVT::v4i32) {
9491       ShOps[2] = DAG.getUNDEF(MVT::i32);
9492       ShOps[3] = DAG.getUNDEF(MVT::i32);
9493       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
9494     } else {
9495       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
9496 // FIXME this must be lowered to get rid of the invalid type.
9497     }
9498
9499     EVT VT = Op.getValueType();
9500     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9501     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9502                        DAG.getConstant(NewIntNo, MVT::i32),
9503                        Op.getOperand(1), ShAmt);
9504   }
9505   }
9506 }
9507
9508 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9509                                            SelectionDAG &DAG) const {
9510   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9511   MFI->setReturnAddressIsTaken(true);
9512
9513   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9514   DebugLoc dl = Op.getDebugLoc();
9515
9516   if (Depth > 0) {
9517     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9518     SDValue Offset =
9519       DAG.getConstant(TD->getPointerSize(),
9520                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9521     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9522                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9523                                    FrameAddr, Offset),
9524                        MachinePointerInfo(), false, false, false, 0);
9525   }
9526
9527   // Just load the return address.
9528   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9529   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9530                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
9531 }
9532
9533 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9534   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9535   MFI->setFrameAddressIsTaken(true);
9536
9537   EVT VT = Op.getValueType();
9538   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9539   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9540   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9541   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9542   while (Depth--)
9543     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9544                             MachinePointerInfo(),
9545                             false, false, false, 0);
9546   return FrameAddr;
9547 }
9548
9549 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9550                                                      SelectionDAG &DAG) const {
9551   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9552 }
9553
9554 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9555   MachineFunction &MF = DAG.getMachineFunction();
9556   SDValue Chain     = Op.getOperand(0);
9557   SDValue Offset    = Op.getOperand(1);
9558   SDValue Handler   = Op.getOperand(2);
9559   DebugLoc dl       = Op.getDebugLoc();
9560
9561   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9562                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9563                                      getPointerTy());
9564   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9565
9566   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9567                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9568   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9569   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9570                        false, false, 0);
9571   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9572   MF.getRegInfo().addLiveOut(StoreAddrReg);
9573
9574   return DAG.getNode(X86ISD::EH_RETURN, dl,
9575                      MVT::Other,
9576                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9577 }
9578
9579 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9580                                                   SelectionDAG &DAG) const {
9581   return Op.getOperand(0);
9582 }
9583
9584 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9585                                                 SelectionDAG &DAG) const {
9586   SDValue Root = Op.getOperand(0);
9587   SDValue Trmp = Op.getOperand(1); // trampoline
9588   SDValue FPtr = Op.getOperand(2); // nested function
9589   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9590   DebugLoc dl  = Op.getDebugLoc();
9591
9592   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9593
9594   if (Subtarget->is64Bit()) {
9595     SDValue OutChains[6];
9596
9597     // Large code-model.
9598     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9599     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9600
9601     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9602     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9603
9604     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9605
9606     // Load the pointer to the nested function into R11.
9607     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9608     SDValue Addr = Trmp;
9609     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9610                                 Addr, MachinePointerInfo(TrmpAddr),
9611                                 false, false, 0);
9612
9613     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9614                        DAG.getConstant(2, MVT::i64));
9615     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9616                                 MachinePointerInfo(TrmpAddr, 2),
9617                                 false, false, 2);
9618
9619     // Load the 'nest' parameter value into R10.
9620     // R10 is specified in X86CallingConv.td
9621     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9622     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9623                        DAG.getConstant(10, MVT::i64));
9624     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9625                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9626                                 false, false, 0);
9627
9628     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9629                        DAG.getConstant(12, MVT::i64));
9630     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9631                                 MachinePointerInfo(TrmpAddr, 12),
9632                                 false, false, 2);
9633
9634     // Jump to the nested function.
9635     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9636     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9637                        DAG.getConstant(20, MVT::i64));
9638     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9639                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9640                                 false, false, 0);
9641
9642     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9643     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9644                        DAG.getConstant(22, MVT::i64));
9645     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9646                                 MachinePointerInfo(TrmpAddr, 22),
9647                                 false, false, 0);
9648
9649     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9650   } else {
9651     const Function *Func =
9652       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9653     CallingConv::ID CC = Func->getCallingConv();
9654     unsigned NestReg;
9655
9656     switch (CC) {
9657     default:
9658       llvm_unreachable("Unsupported calling convention");
9659     case CallingConv::C:
9660     case CallingConv::X86_StdCall: {
9661       // Pass 'nest' parameter in ECX.
9662       // Must be kept in sync with X86CallingConv.td
9663       NestReg = X86::ECX;
9664
9665       // Check that ECX wasn't needed by an 'inreg' parameter.
9666       FunctionType *FTy = Func->getFunctionType();
9667       const AttrListPtr &Attrs = Func->getAttributes();
9668
9669       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9670         unsigned InRegCount = 0;
9671         unsigned Idx = 1;
9672
9673         for (FunctionType::param_iterator I = FTy->param_begin(),
9674              E = FTy->param_end(); I != E; ++I, ++Idx)
9675           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9676             // FIXME: should only count parameters that are lowered to integers.
9677             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9678
9679         if (InRegCount > 2) {
9680           report_fatal_error("Nest register in use - reduce number of inreg"
9681                              " parameters!");
9682         }
9683       }
9684       break;
9685     }
9686     case CallingConv::X86_FastCall:
9687     case CallingConv::X86_ThisCall:
9688     case CallingConv::Fast:
9689       // Pass 'nest' parameter in EAX.
9690       // Must be kept in sync with X86CallingConv.td
9691       NestReg = X86::EAX;
9692       break;
9693     }
9694
9695     SDValue OutChains[4];
9696     SDValue Addr, Disp;
9697
9698     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9699                        DAG.getConstant(10, MVT::i32));
9700     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9701
9702     // This is storing the opcode for MOV32ri.
9703     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9704     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9705     OutChains[0] = DAG.getStore(Root, dl,
9706                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9707                                 Trmp, MachinePointerInfo(TrmpAddr),
9708                                 false, false, 0);
9709
9710     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9711                        DAG.getConstant(1, MVT::i32));
9712     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9713                                 MachinePointerInfo(TrmpAddr, 1),
9714                                 false, false, 1);
9715
9716     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9717     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9718                        DAG.getConstant(5, MVT::i32));
9719     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9720                                 MachinePointerInfo(TrmpAddr, 5),
9721                                 false, false, 1);
9722
9723     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9724                        DAG.getConstant(6, MVT::i32));
9725     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9726                                 MachinePointerInfo(TrmpAddr, 6),
9727                                 false, false, 1);
9728
9729     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9730   }
9731 }
9732
9733 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9734                                             SelectionDAG &DAG) const {
9735   /*
9736    The rounding mode is in bits 11:10 of FPSR, and has the following
9737    settings:
9738      00 Round to nearest
9739      01 Round to -inf
9740      10 Round to +inf
9741      11 Round to 0
9742
9743   FLT_ROUNDS, on the other hand, expects the following:
9744     -1 Undefined
9745      0 Round to 0
9746      1 Round to nearest
9747      2 Round to +inf
9748      3 Round to -inf
9749
9750   To perform the conversion, we do:
9751     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9752   */
9753
9754   MachineFunction &MF = DAG.getMachineFunction();
9755   const TargetMachine &TM = MF.getTarget();
9756   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9757   unsigned StackAlignment = TFI.getStackAlignment();
9758   EVT VT = Op.getValueType();
9759   DebugLoc DL = Op.getDebugLoc();
9760
9761   // Save FP Control Word to stack slot
9762   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9763   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9764
9765
9766   MachineMemOperand *MMO =
9767    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9768                            MachineMemOperand::MOStore, 2, 2);
9769
9770   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9771   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9772                                           DAG.getVTList(MVT::Other),
9773                                           Ops, 2, MVT::i16, MMO);
9774
9775   // Load FP Control Word from stack slot
9776   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9777                             MachinePointerInfo(), false, false, false, 0);
9778
9779   // Transform as necessary
9780   SDValue CWD1 =
9781     DAG.getNode(ISD::SRL, DL, MVT::i16,
9782                 DAG.getNode(ISD::AND, DL, MVT::i16,
9783                             CWD, DAG.getConstant(0x800, MVT::i16)),
9784                 DAG.getConstant(11, MVT::i8));
9785   SDValue CWD2 =
9786     DAG.getNode(ISD::SRL, DL, MVT::i16,
9787                 DAG.getNode(ISD::AND, DL, MVT::i16,
9788                             CWD, DAG.getConstant(0x400, MVT::i16)),
9789                 DAG.getConstant(9, MVT::i8));
9790
9791   SDValue RetVal =
9792     DAG.getNode(ISD::AND, DL, MVT::i16,
9793                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9794                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9795                             DAG.getConstant(1, MVT::i16)),
9796                 DAG.getConstant(3, MVT::i16));
9797
9798
9799   return DAG.getNode((VT.getSizeInBits() < 16 ?
9800                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9801 }
9802
9803 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9804   EVT VT = Op.getValueType();
9805   EVT OpVT = VT;
9806   unsigned NumBits = VT.getSizeInBits();
9807   DebugLoc dl = Op.getDebugLoc();
9808
9809   Op = Op.getOperand(0);
9810   if (VT == MVT::i8) {
9811     // Zero extend to i32 since there is not an i8 bsr.
9812     OpVT = MVT::i32;
9813     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9814   }
9815
9816   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9817   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9818   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9819
9820   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9821   SDValue Ops[] = {
9822     Op,
9823     DAG.getConstant(NumBits+NumBits-1, OpVT),
9824     DAG.getConstant(X86::COND_E, MVT::i8),
9825     Op.getValue(1)
9826   };
9827   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9828
9829   // Finally xor with NumBits-1.
9830   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9831
9832   if (VT == MVT::i8)
9833     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9834   return Op;
9835 }
9836
9837 SDValue X86TargetLowering::LowerCTLZ_ZERO_UNDEF(SDValue Op,
9838                                                 SelectionDAG &DAG) const {
9839   EVT VT = Op.getValueType();
9840   EVT OpVT = VT;
9841   unsigned NumBits = VT.getSizeInBits();
9842   DebugLoc dl = Op.getDebugLoc();
9843
9844   Op = Op.getOperand(0);
9845   if (VT == MVT::i8) {
9846     // Zero extend to i32 since there is not an i8 bsr.
9847     OpVT = MVT::i32;
9848     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9849   }
9850
9851   // Issue a bsr (scan bits in reverse).
9852   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9853   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9854
9855   // And xor with NumBits-1.
9856   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9857
9858   if (VT == MVT::i8)
9859     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9860   return Op;
9861 }
9862
9863 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
9864   EVT VT = Op.getValueType();
9865   unsigned NumBits = VT.getSizeInBits();
9866   DebugLoc dl = Op.getDebugLoc();
9867   Op = Op.getOperand(0);
9868
9869   // Issue a bsf (scan bits forward) which also sets EFLAGS.
9870   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
9871   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
9872
9873   // If src is zero (i.e. bsf sets ZF), returns NumBits.
9874   SDValue Ops[] = {
9875     Op,
9876     DAG.getConstant(NumBits, VT),
9877     DAG.getConstant(X86::COND_E, MVT::i8),
9878     Op.getValue(1)
9879   };
9880   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops, array_lengthof(Ops));
9881 }
9882
9883 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
9884 // ones, and then concatenate the result back.
9885 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
9886   EVT VT = Op.getValueType();
9887
9888   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
9889          "Unsupported value type for operation");
9890
9891   int NumElems = VT.getVectorNumElements();
9892   DebugLoc dl = Op.getDebugLoc();
9893   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
9894   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
9895
9896   // Extract the LHS vectors
9897   SDValue LHS = Op.getOperand(0);
9898   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
9899   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
9900
9901   // Extract the RHS vectors
9902   SDValue RHS = Op.getOperand(1);
9903   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
9904   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
9905
9906   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9907   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9908
9909   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
9910                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
9911                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
9912 }
9913
9914 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
9915   assert(Op.getValueType().getSizeInBits() == 256 &&
9916          Op.getValueType().isInteger() &&
9917          "Only handle AVX 256-bit vector integer operation");
9918   return Lower256IntArith(Op, DAG);
9919 }
9920
9921 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
9922   assert(Op.getValueType().getSizeInBits() == 256 &&
9923          Op.getValueType().isInteger() &&
9924          "Only handle AVX 256-bit vector integer operation");
9925   return Lower256IntArith(Op, DAG);
9926 }
9927
9928 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
9929   EVT VT = Op.getValueType();
9930
9931   // Decompose 256-bit ops into smaller 128-bit ops.
9932   if (VT.getSizeInBits() == 256 && !Subtarget->hasAVX2())
9933     return Lower256IntArith(Op, DAG);
9934
9935   DebugLoc dl = Op.getDebugLoc();
9936
9937   SDValue A = Op.getOperand(0);
9938   SDValue B = Op.getOperand(1);
9939
9940   if (VT == MVT::v4i64) {
9941     assert(Subtarget->hasAVX2() && "Lowering v4i64 multiply requires AVX2");
9942
9943     //  ulong2 Ahi = __builtin_ia32_psrlqi256( a, 32);
9944     //  ulong2 Bhi = __builtin_ia32_psrlqi256( b, 32);
9945     //  ulong2 AloBlo = __builtin_ia32_pmuludq256( a, b );
9946     //  ulong2 AloBhi = __builtin_ia32_pmuludq256( a, Bhi );
9947     //  ulong2 AhiBlo = __builtin_ia32_pmuludq256( Ahi, b );
9948     //
9949     //  AloBhi = __builtin_ia32_psllqi256( AloBhi, 32 );
9950     //  AhiBlo = __builtin_ia32_psllqi256( AhiBlo, 32 );
9951     //  return AloBlo + AloBhi + AhiBlo;
9952
9953     SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9954                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9955                          A, DAG.getConstant(32, MVT::i32));
9956     SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9957                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
9958                          B, DAG.getConstant(32, MVT::i32));
9959     SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9960                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9961                          A, B);
9962     SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9963                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9964                          A, Bhi);
9965     SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9966                          DAG.getConstant(Intrinsic::x86_avx2_pmulu_dq, MVT::i32),
9967                          Ahi, B);
9968     AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9969                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9970                          AloBhi, DAG.getConstant(32, MVT::i32));
9971     AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9972                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
9973                          AhiBlo, DAG.getConstant(32, MVT::i32));
9974     SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
9975     Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
9976     return Res;
9977   }
9978
9979   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
9980
9981   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
9982   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
9983   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
9984   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
9985   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
9986   //
9987   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
9988   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
9989   //  return AloBlo + AloBhi + AhiBlo;
9990
9991   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9992                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9993                        A, DAG.getConstant(32, MVT::i32));
9994   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9995                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9996                        B, DAG.getConstant(32, MVT::i32));
9997   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9998                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
9999                        A, B);
10000   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10001                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10002                        A, Bhi);
10003   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10004                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
10005                        Ahi, B);
10006   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10007                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10008                        AloBhi, DAG.getConstant(32, MVT::i32));
10009   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10010                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10011                        AhiBlo, DAG.getConstant(32, MVT::i32));
10012   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
10013   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
10014   return Res;
10015 }
10016
10017 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
10018
10019   EVT VT = Op.getValueType();
10020   DebugLoc dl = Op.getDebugLoc();
10021   SDValue R = Op.getOperand(0);
10022   SDValue Amt = Op.getOperand(1);
10023   LLVMContext *Context = DAG.getContext();
10024
10025   if (!Subtarget->hasXMMInt())
10026     return SDValue();
10027
10028   // Optimize shl/srl/sra with constant shift amount.
10029   if (isSplatVector(Amt.getNode())) {
10030     SDValue SclrAmt = Amt->getOperand(0);
10031     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
10032       uint64_t ShiftAmt = C->getZExtValue();
10033
10034       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SHL) {
10035         // Make a large shift.
10036         SDValue SHL =
10037           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10038                       DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10039                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10040         // Zero out the rightmost bits.
10041         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10042                                                        MVT::i8));
10043         return DAG.getNode(ISD::AND, dl, VT, SHL,
10044                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10045       }
10046
10047       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SHL)
10048        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10049                      DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
10050                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10051
10052       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SHL)
10053        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10054                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10055                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10056
10057       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SHL)
10058        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10059                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10060                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10061
10062       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRL) {
10063         // Make a large shift.
10064         SDValue SRL =
10065           DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10066                       DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10067                       R, DAG.getConstant(ShiftAmt, MVT::i32));
10068         // Zero out the leftmost bits.
10069         SmallVector<SDValue, 16> V(16, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10070                                                        MVT::i8));
10071         return DAG.getNode(ISD::AND, dl, VT, SRL,
10072                            DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16));
10073       }
10074
10075       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SRL)
10076        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10077                      DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
10078                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10079
10080       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRL)
10081        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10082                      DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
10083                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10084
10085       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRL)
10086        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10087                      DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
10088                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10089
10090       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRA)
10091        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10092                      DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
10093                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10094
10095       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRA)
10096        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10097                      DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
10098                      R, DAG.getConstant(ShiftAmt, MVT::i32));
10099
10100       if (VT == MVT::v16i8 && Op.getOpcode() == ISD::SRA) {
10101         if (ShiftAmt == 7) {
10102           // R s>> 7  ===  R s< 0
10103           SDValue Zeros = getZeroVector(VT, true /* HasXMMInt */, DAG, dl);
10104           return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10105         }
10106
10107         // R s>> a === ((R u>> a) ^ m) - m
10108         SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10109         SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
10110                                                        MVT::i8));
10111         SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 16);
10112         Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10113         Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10114         return Res;
10115       }
10116
10117       if (Subtarget->hasAVX2() && VT == MVT::v32i8) {
10118         if (Op.getOpcode() == ISD::SHL) {
10119           // Make a large shift.
10120           SDValue SHL =
10121             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10122                         DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
10123                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10124           // Zero out the rightmost bits.
10125           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U << ShiftAmt),
10126                                                          MVT::i8));
10127           return DAG.getNode(ISD::AND, dl, VT, SHL,
10128                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10129         }
10130         if (Op.getOpcode() == ISD::SRL) {
10131           // Make a large shift.
10132           SDValue SRL =
10133             DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10134                         DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
10135                         R, DAG.getConstant(ShiftAmt, MVT::i32));
10136           // Zero out the leftmost bits.
10137           SmallVector<SDValue, 32> V(32, DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
10138                                                          MVT::i8));
10139           return DAG.getNode(ISD::AND, dl, VT, SRL,
10140                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32));
10141         }
10142         if (Op.getOpcode() == ISD::SRA) {
10143           if (ShiftAmt == 7) {
10144             // R s>> 7  ===  R s< 0
10145             SDValue Zeros = getZeroVector(VT, true /* HasXMMInt */, DAG, dl);
10146             return DAG.getNode(X86ISD::PCMPGTB, dl, VT, Zeros, R);
10147           }
10148
10149           // R s>> a === ((R u>> a) ^ m) - m
10150           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
10151           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
10152                                                          MVT::i8));
10153           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &V[0], 32);
10154           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
10155           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
10156           return Res;
10157         }
10158       }
10159     }
10160   }
10161
10162   // Lower SHL with variable shift amount.
10163   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
10164     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10165                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
10166                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
10167
10168     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
10169
10170     std::vector<Constant*> CV(4, CI);
10171     Constant *C = ConstantVector::get(CV);
10172     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
10173     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
10174                                  MachinePointerInfo::getConstantPool(),
10175                                  false, false, false, 16);
10176
10177     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
10178     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
10179     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
10180     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
10181   }
10182   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
10183     assert((Subtarget->hasSSE2() || Subtarget->hasAVX()) &&
10184             "Need SSE2 for pslli/pcmpeq.");
10185
10186     // a = a << 5;
10187     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10188                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
10189                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
10190
10191     // Turn 'a' into a mask suitable for VSELECT
10192     SDValue VSelM = DAG.getConstant(0x80, VT);
10193     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10194     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10195                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10196                         OpVSel, VSelM);
10197
10198     SDValue CM1 = DAG.getConstant(0x0f, VT);
10199     SDValue CM2 = DAG.getConstant(0x3f, VT);
10200
10201     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
10202     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
10203     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10204                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10205                     DAG.getConstant(4, MVT::i32));
10206     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10207
10208     // a += a
10209     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10210     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10211     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10212                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10213                         OpVSel, VSelM);
10214
10215     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
10216     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
10217     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10218                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10219                     DAG.getConstant(2, MVT::i32));
10220     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
10221
10222     // a += a
10223     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10224     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
10225     OpVSel = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10226                         DAG.getConstant(Intrinsic::x86_sse2_pcmpeq_b, MVT::i32),
10227                         OpVSel, VSelM);
10228
10229     // return VSELECT(r, r+r, a);
10230     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
10231                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
10232     return R;
10233   }
10234
10235   // Decompose 256-bit shifts into smaller 128-bit shifts.
10236   if (VT.getSizeInBits() == 256) {
10237     int NumElems = VT.getVectorNumElements();
10238     MVT EltVT = VT.getVectorElementType().getSimpleVT();
10239     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10240
10241     // Extract the two vectors
10242     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
10243     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
10244                                      DAG, dl);
10245
10246     // Recreate the shift amount vectors
10247     SDValue Amt1, Amt2;
10248     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
10249       // Constant shift amount
10250       SmallVector<SDValue, 4> Amt1Csts;
10251       SmallVector<SDValue, 4> Amt2Csts;
10252       for (int i = 0; i < NumElems/2; ++i)
10253         Amt1Csts.push_back(Amt->getOperand(i));
10254       for (int i = NumElems/2; i < NumElems; ++i)
10255         Amt2Csts.push_back(Amt->getOperand(i));
10256
10257       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10258                                  &Amt1Csts[0], NumElems/2);
10259       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
10260                                  &Amt2Csts[0], NumElems/2);
10261     } else {
10262       // Variable shift amount
10263       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
10264       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
10265                                  DAG, dl);
10266     }
10267
10268     // Issue new vector shifts for the smaller types
10269     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
10270     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
10271
10272     // Concatenate the result back
10273     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
10274   }
10275
10276   return SDValue();
10277 }
10278
10279 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10280   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10281   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10282   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10283   // has only one use.
10284   SDNode *N = Op.getNode();
10285   SDValue LHS = N->getOperand(0);
10286   SDValue RHS = N->getOperand(1);
10287   unsigned BaseOp = 0;
10288   unsigned Cond = 0;
10289   DebugLoc DL = Op.getDebugLoc();
10290   switch (Op.getOpcode()) {
10291   default: llvm_unreachable("Unknown ovf instruction!");
10292   case ISD::SADDO:
10293     // A subtract of one will be selected as a INC. Note that INC doesn't
10294     // set CF, so we can't do this for UADDO.
10295     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10296       if (C->isOne()) {
10297         BaseOp = X86ISD::INC;
10298         Cond = X86::COND_O;
10299         break;
10300       }
10301     BaseOp = X86ISD::ADD;
10302     Cond = X86::COND_O;
10303     break;
10304   case ISD::UADDO:
10305     BaseOp = X86ISD::ADD;
10306     Cond = X86::COND_B;
10307     break;
10308   case ISD::SSUBO:
10309     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10310     // set CF, so we can't do this for USUBO.
10311     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10312       if (C->isOne()) {
10313         BaseOp = X86ISD::DEC;
10314         Cond = X86::COND_O;
10315         break;
10316       }
10317     BaseOp = X86ISD::SUB;
10318     Cond = X86::COND_O;
10319     break;
10320   case ISD::USUBO:
10321     BaseOp = X86ISD::SUB;
10322     Cond = X86::COND_B;
10323     break;
10324   case ISD::SMULO:
10325     BaseOp = X86ISD::SMUL;
10326     Cond = X86::COND_O;
10327     break;
10328   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10329     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10330                                  MVT::i32);
10331     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10332
10333     SDValue SetCC =
10334       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10335                   DAG.getConstant(X86::COND_O, MVT::i32),
10336                   SDValue(Sum.getNode(), 2));
10337
10338     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10339   }
10340   }
10341
10342   // Also sets EFLAGS.
10343   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10344   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10345
10346   SDValue SetCC =
10347     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10348                 DAG.getConstant(Cond, MVT::i32),
10349                 SDValue(Sum.getNode(), 1));
10350
10351   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10352 }
10353
10354 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
10355                                                   SelectionDAG &DAG) const {
10356   DebugLoc dl = Op.getDebugLoc();
10357   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
10358   EVT VT = Op.getValueType();
10359
10360   if (Subtarget->hasXMMInt() && VT.isVector()) {
10361     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10362                         ExtraVT.getScalarType().getSizeInBits();
10363     SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10364
10365     unsigned SHLIntrinsicsID = 0;
10366     unsigned SRAIntrinsicsID = 0;
10367     switch (VT.getSimpleVT().SimpleTy) {
10368       default:
10369         return SDValue();
10370       case MVT::v4i32:
10371         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_d;
10372         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_d;
10373         break;
10374       case MVT::v8i16:
10375         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_w;
10376         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_w;
10377         break;
10378       case MVT::v8i32:
10379       case MVT::v16i16:
10380         if (!Subtarget->hasAVX())
10381           return SDValue();
10382         if (!Subtarget->hasAVX2()) {
10383           // needs to be split
10384           int NumElems = VT.getVectorNumElements();
10385           SDValue Idx0 = DAG.getConstant(0, MVT::i32);
10386           SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
10387
10388           // Extract the LHS vectors
10389           SDValue LHS = Op.getOperand(0);
10390           SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
10391           SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
10392
10393           MVT EltVT = VT.getVectorElementType().getSimpleVT();
10394           EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
10395
10396           EVT ExtraEltVT = ExtraVT.getVectorElementType();
10397           int ExtraNumElems = ExtraVT.getVectorNumElements();
10398           ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
10399                                      ExtraNumElems/2);
10400           SDValue Extra = DAG.getValueType(ExtraVT);
10401
10402           LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
10403           LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
10404
10405           return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);;
10406         }
10407         if (VT == MVT::v8i32) {
10408           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_d;
10409           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_d;
10410         } else {
10411           SHLIntrinsicsID = Intrinsic::x86_avx2_pslli_w;
10412           SRAIntrinsicsID = Intrinsic::x86_avx2_psrai_w;
10413         }
10414     }
10415
10416     SDValue Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10417                          DAG.getConstant(SHLIntrinsicsID, MVT::i32),
10418                          Op.getOperand(0), ShAmt);
10419
10420     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10421                        DAG.getConstant(SRAIntrinsicsID, MVT::i32),
10422                        Tmp1, ShAmt);
10423   }
10424
10425   return SDValue();
10426 }
10427
10428
10429 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10430   DebugLoc dl = Op.getDebugLoc();
10431
10432   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10433   // There isn't any reason to disable it if the target processor supports it.
10434   if (!Subtarget->hasXMMInt() && !Subtarget->is64Bit()) {
10435     SDValue Chain = Op.getOperand(0);
10436     SDValue Zero = DAG.getConstant(0, MVT::i32);
10437     SDValue Ops[] = {
10438       DAG.getRegister(X86::ESP, MVT::i32), // Base
10439       DAG.getTargetConstant(1, MVT::i8),   // Scale
10440       DAG.getRegister(0, MVT::i32),        // Index
10441       DAG.getTargetConstant(0, MVT::i32),  // Disp
10442       DAG.getRegister(0, MVT::i32),        // Segment.
10443       Zero,
10444       Chain
10445     };
10446     SDNode *Res =
10447       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10448                           array_lengthof(Ops));
10449     return SDValue(Res, 0);
10450   }
10451
10452   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10453   if (!isDev)
10454     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10455
10456   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10457   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10458   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10459   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10460
10461   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10462   if (!Op1 && !Op2 && !Op3 && Op4)
10463     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10464
10465   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10466   if (Op1 && !Op2 && !Op3 && !Op4)
10467     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10468
10469   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10470   //           (MFENCE)>;
10471   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10472 }
10473
10474 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10475                                              SelectionDAG &DAG) const {
10476   DebugLoc dl = Op.getDebugLoc();
10477   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10478     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10479   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10480     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10481
10482   // The only fence that needs an instruction is a sequentially-consistent
10483   // cross-thread fence.
10484   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10485     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10486     // no-sse2). There isn't any reason to disable it if the target processor
10487     // supports it.
10488     if (Subtarget->hasXMMInt() || Subtarget->is64Bit())
10489       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10490
10491     SDValue Chain = Op.getOperand(0);
10492     SDValue Zero = DAG.getConstant(0, MVT::i32);
10493     SDValue Ops[] = {
10494       DAG.getRegister(X86::ESP, MVT::i32), // Base
10495       DAG.getTargetConstant(1, MVT::i8),   // Scale
10496       DAG.getRegister(0, MVT::i32),        // Index
10497       DAG.getTargetConstant(0, MVT::i32),  // Disp
10498       DAG.getRegister(0, MVT::i32),        // Segment.
10499       Zero,
10500       Chain
10501     };
10502     SDNode *Res =
10503       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10504                          array_lengthof(Ops));
10505     return SDValue(Res, 0);
10506   }
10507
10508   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10509   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10510 }
10511
10512
10513 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10514   EVT T = Op.getValueType();
10515   DebugLoc DL = Op.getDebugLoc();
10516   unsigned Reg = 0;
10517   unsigned size = 0;
10518   switch(T.getSimpleVT().SimpleTy) {
10519   default:
10520     assert(false && "Invalid value type!");
10521   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10522   case MVT::i16: Reg = X86::AX;  size = 2; break;
10523   case MVT::i32: Reg = X86::EAX; size = 4; break;
10524   case MVT::i64:
10525     assert(Subtarget->is64Bit() && "Node not type legal!");
10526     Reg = X86::RAX; size = 8;
10527     break;
10528   }
10529   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10530                                     Op.getOperand(2), SDValue());
10531   SDValue Ops[] = { cpIn.getValue(0),
10532                     Op.getOperand(1),
10533                     Op.getOperand(3),
10534                     DAG.getTargetConstant(size, MVT::i8),
10535                     cpIn.getValue(1) };
10536   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10537   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10538   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10539                                            Ops, 5, T, MMO);
10540   SDValue cpOut =
10541     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10542   return cpOut;
10543 }
10544
10545 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10546                                                  SelectionDAG &DAG) const {
10547   assert(Subtarget->is64Bit() && "Result not type legalized?");
10548   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10549   SDValue TheChain = Op.getOperand(0);
10550   DebugLoc dl = Op.getDebugLoc();
10551   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10552   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10553   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10554                                    rax.getValue(2));
10555   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10556                             DAG.getConstant(32, MVT::i8));
10557   SDValue Ops[] = {
10558     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10559     rdx.getValue(1)
10560   };
10561   return DAG.getMergeValues(Ops, 2, dl);
10562 }
10563
10564 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10565                                             SelectionDAG &DAG) const {
10566   EVT SrcVT = Op.getOperand(0).getValueType();
10567   EVT DstVT = Op.getValueType();
10568   assert(Subtarget->is64Bit() && !Subtarget->hasXMMInt() &&
10569          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10570   assert((DstVT == MVT::i64 ||
10571           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10572          "Unexpected custom BITCAST");
10573   // i64 <=> MMX conversions are Legal.
10574   if (SrcVT==MVT::i64 && DstVT.isVector())
10575     return Op;
10576   if (DstVT==MVT::i64 && SrcVT.isVector())
10577     return Op;
10578   // MMX <=> MMX conversions are Legal.
10579   if (SrcVT.isVector() && DstVT.isVector())
10580     return Op;
10581   // All other conversions need to be expanded.
10582   return SDValue();
10583 }
10584
10585 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10586   SDNode *Node = Op.getNode();
10587   DebugLoc dl = Node->getDebugLoc();
10588   EVT T = Node->getValueType(0);
10589   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10590                               DAG.getConstant(0, T), Node->getOperand(2));
10591   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10592                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10593                        Node->getOperand(0),
10594                        Node->getOperand(1), negOp,
10595                        cast<AtomicSDNode>(Node)->getSrcValue(),
10596                        cast<AtomicSDNode>(Node)->getAlignment(),
10597                        cast<AtomicSDNode>(Node)->getOrdering(),
10598                        cast<AtomicSDNode>(Node)->getSynchScope());
10599 }
10600
10601 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10602   SDNode *Node = Op.getNode();
10603   DebugLoc dl = Node->getDebugLoc();
10604   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10605
10606   // Convert seq_cst store -> xchg
10607   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10608   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10609   //        (The only way to get a 16-byte store is cmpxchg16b)
10610   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10611   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10612       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10613     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10614                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10615                                  Node->getOperand(0),
10616                                  Node->getOperand(1), Node->getOperand(2),
10617                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10618                                  cast<AtomicSDNode>(Node)->getOrdering(),
10619                                  cast<AtomicSDNode>(Node)->getSynchScope());
10620     return Swap.getValue(1);
10621   }
10622   // Other atomic stores have a simple pattern.
10623   return Op;
10624 }
10625
10626 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10627   EVT VT = Op.getNode()->getValueType(0);
10628
10629   // Let legalize expand this if it isn't a legal type yet.
10630   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10631     return SDValue();
10632
10633   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10634
10635   unsigned Opc;
10636   bool ExtraOp = false;
10637   switch (Op.getOpcode()) {
10638   default: assert(0 && "Invalid code");
10639   case ISD::ADDC: Opc = X86ISD::ADD; break;
10640   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10641   case ISD::SUBC: Opc = X86ISD::SUB; break;
10642   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10643   }
10644
10645   if (!ExtraOp)
10646     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10647                        Op.getOperand(1));
10648   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10649                      Op.getOperand(1), Op.getOperand(2));
10650 }
10651
10652 /// LowerOperation - Provide custom lowering hooks for some operations.
10653 ///
10654 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10655   switch (Op.getOpcode()) {
10656   default: llvm_unreachable("Should not custom lower this!");
10657   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10658   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10659   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10660   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10661   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10662   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10663   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10664   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10665   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10666   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10667   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10668   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10669   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10670   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10671   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10672   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10673   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10674   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10675   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10676   case ISD::SHL_PARTS:
10677   case ISD::SRA_PARTS:
10678   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10679   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10680   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10681   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10682   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10683   case ISD::FABS:               return LowerFABS(Op, DAG);
10684   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10685   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10686   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10687   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10688   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10689   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10690   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10691   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10692   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10693   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10694   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10695   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10696   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10697   case ISD::FRAME_TO_ARGS_OFFSET:
10698                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10699   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10700   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10701   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10702   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10703   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10704   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10705   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
10706   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10707   case ISD::MUL:                return LowerMUL(Op, DAG);
10708   case ISD::SRA:
10709   case ISD::SRL:
10710   case ISD::SHL:                return LowerShift(Op, DAG);
10711   case ISD::SADDO:
10712   case ISD::UADDO:
10713   case ISD::SSUBO:
10714   case ISD::USUBO:
10715   case ISD::SMULO:
10716   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10717   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10718   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10719   case ISD::ADDC:
10720   case ISD::ADDE:
10721   case ISD::SUBC:
10722   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10723   case ISD::ADD:                return LowerADD(Op, DAG);
10724   case ISD::SUB:                return LowerSUB(Op, DAG);
10725   }
10726 }
10727
10728 static void ReplaceATOMIC_LOAD(SDNode *Node,
10729                                   SmallVectorImpl<SDValue> &Results,
10730                                   SelectionDAG &DAG) {
10731   DebugLoc dl = Node->getDebugLoc();
10732   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10733
10734   // Convert wide load -> cmpxchg8b/cmpxchg16b
10735   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10736   //        (The only way to get a 16-byte load is cmpxchg16b)
10737   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10738   SDValue Zero = DAG.getConstant(0, VT);
10739   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10740                                Node->getOperand(0),
10741                                Node->getOperand(1), Zero, Zero,
10742                                cast<AtomicSDNode>(Node)->getMemOperand(),
10743                                cast<AtomicSDNode>(Node)->getOrdering(),
10744                                cast<AtomicSDNode>(Node)->getSynchScope());
10745   Results.push_back(Swap.getValue(0));
10746   Results.push_back(Swap.getValue(1));
10747 }
10748
10749 void X86TargetLowering::
10750 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10751                         SelectionDAG &DAG, unsigned NewOp) const {
10752   DebugLoc dl = Node->getDebugLoc();
10753   assert (Node->getValueType(0) == MVT::i64 &&
10754           "Only know how to expand i64 atomics");
10755
10756   SDValue Chain = Node->getOperand(0);
10757   SDValue In1 = Node->getOperand(1);
10758   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10759                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10760   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10761                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10762   SDValue Ops[] = { Chain, In1, In2L, In2H };
10763   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10764   SDValue Result =
10765     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10766                             cast<MemSDNode>(Node)->getMemOperand());
10767   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10768   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10769   Results.push_back(Result.getValue(2));
10770 }
10771
10772 /// ReplaceNodeResults - Replace a node with an illegal result type
10773 /// with a new node built out of custom code.
10774 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10775                                            SmallVectorImpl<SDValue>&Results,
10776                                            SelectionDAG &DAG) const {
10777   DebugLoc dl = N->getDebugLoc();
10778   switch (N->getOpcode()) {
10779   default:
10780     assert(false && "Do not know how to custom type legalize this operation!");
10781     return;
10782   case ISD::SIGN_EXTEND_INREG:
10783   case ISD::ADDC:
10784   case ISD::ADDE:
10785   case ISD::SUBC:
10786   case ISD::SUBE:
10787     // We don't want to expand or promote these.
10788     return;
10789   case ISD::FP_TO_SINT: {
10790     std::pair<SDValue,SDValue> Vals =
10791         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10792     SDValue FIST = Vals.first, StackSlot = Vals.second;
10793     if (FIST.getNode() != 0) {
10794       EVT VT = N->getValueType(0);
10795       // Return a load from the stack slot.
10796       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10797                                     MachinePointerInfo(), 
10798                                     false, false, false, 0));
10799     }
10800     return;
10801   }
10802   case ISD::READCYCLECOUNTER: {
10803     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10804     SDValue TheChain = N->getOperand(0);
10805     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10806     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10807                                      rd.getValue(1));
10808     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10809                                      eax.getValue(2));
10810     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10811     SDValue Ops[] = { eax, edx };
10812     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10813     Results.push_back(edx.getValue(1));
10814     return;
10815   }
10816   case ISD::ATOMIC_CMP_SWAP: {
10817     EVT T = N->getValueType(0);
10818     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10819     bool Regs64bit = T == MVT::i128;
10820     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10821     SDValue cpInL, cpInH;
10822     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10823                         DAG.getConstant(0, HalfT));
10824     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10825                         DAG.getConstant(1, HalfT));
10826     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10827                              Regs64bit ? X86::RAX : X86::EAX,
10828                              cpInL, SDValue());
10829     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10830                              Regs64bit ? X86::RDX : X86::EDX,
10831                              cpInH, cpInL.getValue(1));
10832     SDValue swapInL, swapInH;
10833     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10834                           DAG.getConstant(0, HalfT));
10835     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10836                           DAG.getConstant(1, HalfT));
10837     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10838                                Regs64bit ? X86::RBX : X86::EBX,
10839                                swapInL, cpInH.getValue(1));
10840     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10841                                Regs64bit ? X86::RCX : X86::ECX, 
10842                                swapInH, swapInL.getValue(1));
10843     SDValue Ops[] = { swapInH.getValue(0),
10844                       N->getOperand(1),
10845                       swapInH.getValue(1) };
10846     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10847     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10848     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10849                                   X86ISD::LCMPXCHG8_DAG;
10850     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10851                                              Ops, 3, T, MMO);
10852     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10853                                         Regs64bit ? X86::RAX : X86::EAX,
10854                                         HalfT, Result.getValue(1));
10855     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10856                                         Regs64bit ? X86::RDX : X86::EDX,
10857                                         HalfT, cpOutL.getValue(2));
10858     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10859     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10860     Results.push_back(cpOutH.getValue(1));
10861     return;
10862   }
10863   case ISD::ATOMIC_LOAD_ADD:
10864     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10865     return;
10866   case ISD::ATOMIC_LOAD_AND:
10867     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10868     return;
10869   case ISD::ATOMIC_LOAD_NAND:
10870     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10871     return;
10872   case ISD::ATOMIC_LOAD_OR:
10873     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10874     return;
10875   case ISD::ATOMIC_LOAD_SUB:
10876     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10877     return;
10878   case ISD::ATOMIC_LOAD_XOR:
10879     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10880     return;
10881   case ISD::ATOMIC_SWAP:
10882     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10883     return;
10884   case ISD::ATOMIC_LOAD:
10885     ReplaceATOMIC_LOAD(N, Results, DAG);
10886   }
10887 }
10888
10889 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10890   switch (Opcode) {
10891   default: return NULL;
10892   case X86ISD::BSF:                return "X86ISD::BSF";
10893   case X86ISD::BSR:                return "X86ISD::BSR";
10894   case X86ISD::SHLD:               return "X86ISD::SHLD";
10895   case X86ISD::SHRD:               return "X86ISD::SHRD";
10896   case X86ISD::FAND:               return "X86ISD::FAND";
10897   case X86ISD::FOR:                return "X86ISD::FOR";
10898   case X86ISD::FXOR:               return "X86ISD::FXOR";
10899   case X86ISD::FSRL:               return "X86ISD::FSRL";
10900   case X86ISD::FILD:               return "X86ISD::FILD";
10901   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10902   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10903   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10904   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10905   case X86ISD::FLD:                return "X86ISD::FLD";
10906   case X86ISD::FST:                return "X86ISD::FST";
10907   case X86ISD::CALL:               return "X86ISD::CALL";
10908   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10909   case X86ISD::BT:                 return "X86ISD::BT";
10910   case X86ISD::CMP:                return "X86ISD::CMP";
10911   case X86ISD::COMI:               return "X86ISD::COMI";
10912   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10913   case X86ISD::SETCC:              return "X86ISD::SETCC";
10914   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10915   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10916   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10917   case X86ISD::CMOV:               return "X86ISD::CMOV";
10918   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10919   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10920   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10921   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10922   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10923   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10924   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10925   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10926   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10927   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10928   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10929   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10930   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10931   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10932   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
10933   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
10934   case X86ISD::HADD:               return "X86ISD::HADD";
10935   case X86ISD::HSUB:               return "X86ISD::HSUB";
10936   case X86ISD::FHADD:              return "X86ISD::FHADD";
10937   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
10938   case X86ISD::FMAX:               return "X86ISD::FMAX";
10939   case X86ISD::FMIN:               return "X86ISD::FMIN";
10940   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10941   case X86ISD::FRCP:               return "X86ISD::FRCP";
10942   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10943   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10944   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10945   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10946   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10947   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10948   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10949   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10950   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
10951   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
10952   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
10953   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
10954   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
10955   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
10956   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
10957   case X86ISD::VSHL:               return "X86ISD::VSHL";
10958   case X86ISD::VSRL:               return "X86ISD::VSRL";
10959   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
10960   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
10961   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
10962   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
10963   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
10964   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
10965   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
10966   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
10967   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
10968   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
10969   case X86ISD::ADD:                return "X86ISD::ADD";
10970   case X86ISD::SUB:                return "X86ISD::SUB";
10971   case X86ISD::ADC:                return "X86ISD::ADC";
10972   case X86ISD::SBB:                return "X86ISD::SBB";
10973   case X86ISD::SMUL:               return "X86ISD::SMUL";
10974   case X86ISD::UMUL:               return "X86ISD::UMUL";
10975   case X86ISD::INC:                return "X86ISD::INC";
10976   case X86ISD::DEC:                return "X86ISD::DEC";
10977   case X86ISD::OR:                 return "X86ISD::OR";
10978   case X86ISD::XOR:                return "X86ISD::XOR";
10979   case X86ISD::AND:                return "X86ISD::AND";
10980   case X86ISD::ANDN:               return "X86ISD::ANDN";
10981   case X86ISD::BLSI:               return "X86ISD::BLSI";
10982   case X86ISD::BLSMSK:             return "X86ISD::BLSMSK";
10983   case X86ISD::BLSR:               return "X86ISD::BLSR";
10984   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
10985   case X86ISD::PTEST:              return "X86ISD::PTEST";
10986   case X86ISD::TESTP:              return "X86ISD::TESTP";
10987   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
10988   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
10989   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
10990   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
10991   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
10992   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
10993   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
10994   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
10995   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
10996   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
10997   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
10998   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
10999   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
11000   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
11001   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
11002   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
11003   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
11004   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
11005   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
11006   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
11007   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
11008   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
11009   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
11010   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
11011   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
11012   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
11013   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
11014   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
11015   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
11016   }
11017 }
11018
11019 // isLegalAddressingMode - Return true if the addressing mode represented
11020 // by AM is legal for this target, for a load/store of the specified type.
11021 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
11022                                               Type *Ty) const {
11023   // X86 supports extremely general addressing modes.
11024   CodeModel::Model M = getTargetMachine().getCodeModel();
11025   Reloc::Model R = getTargetMachine().getRelocationModel();
11026
11027   // X86 allows a sign-extended 32-bit immediate field as a displacement.
11028   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
11029     return false;
11030
11031   if (AM.BaseGV) {
11032     unsigned GVFlags =
11033       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
11034
11035     // If a reference to this global requires an extra load, we can't fold it.
11036     if (isGlobalStubReference(GVFlags))
11037       return false;
11038
11039     // If BaseGV requires a register for the PIC base, we cannot also have a
11040     // BaseReg specified.
11041     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
11042       return false;
11043
11044     // If lower 4G is not available, then we must use rip-relative addressing.
11045     if ((M != CodeModel::Small || R != Reloc::Static) &&
11046         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
11047       return false;
11048   }
11049
11050   switch (AM.Scale) {
11051   case 0:
11052   case 1:
11053   case 2:
11054   case 4:
11055   case 8:
11056     // These scales always work.
11057     break;
11058   case 3:
11059   case 5:
11060   case 9:
11061     // These scales are formed with basereg+scalereg.  Only accept if there is
11062     // no basereg yet.
11063     if (AM.HasBaseReg)
11064       return false;
11065     break;
11066   default:  // Other stuff never works.
11067     return false;
11068   }
11069
11070   return true;
11071 }
11072
11073
11074 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
11075   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
11076     return false;
11077   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
11078   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
11079   if (NumBits1 <= NumBits2)
11080     return false;
11081   return true;
11082 }
11083
11084 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
11085   if (!VT1.isInteger() || !VT2.isInteger())
11086     return false;
11087   unsigned NumBits1 = VT1.getSizeInBits();
11088   unsigned NumBits2 = VT2.getSizeInBits();
11089   if (NumBits1 <= NumBits2)
11090     return false;
11091   return true;
11092 }
11093
11094 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
11095   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11096   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
11097 }
11098
11099 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
11100   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
11101   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
11102 }
11103
11104 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
11105   // i16 instructions are longer (0x66 prefix) and potentially slower.
11106   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
11107 }
11108
11109 /// isShuffleMaskLegal - Targets can use this to indicate that they only
11110 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
11111 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
11112 /// are assumed to be legal.
11113 bool
11114 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
11115                                       EVT VT) const {
11116   // Very little shuffling can be done for 64-bit vectors right now.
11117   if (VT.getSizeInBits() == 64)
11118     return false;
11119
11120   // FIXME: pshufb, blends, shifts.
11121   return (VT.getVectorNumElements() == 2 ||
11122           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
11123           isMOVLMask(M, VT) ||
11124           isSHUFPMask(M, VT) ||
11125           isPSHUFDMask(M, VT) ||
11126           isPSHUFHWMask(M, VT) ||
11127           isPSHUFLWMask(M, VT) ||
11128           isPALIGNRMask(M, VT, Subtarget->hasSSSE3orAVX()) ||
11129           isUNPCKLMask(M, VT, Subtarget->hasAVX2()) ||
11130           isUNPCKHMask(M, VT, Subtarget->hasAVX2()) ||
11131           isUNPCKL_v_undef_Mask(M, VT, Subtarget->hasAVX2()) ||
11132           isUNPCKH_v_undef_Mask(M, VT, Subtarget->hasAVX2()));
11133 }
11134
11135 bool
11136 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
11137                                           EVT VT) const {
11138   unsigned NumElts = VT.getVectorNumElements();
11139   // FIXME: This collection of masks seems suspect.
11140   if (NumElts == 2)
11141     return true;
11142   if (NumElts == 4 && VT.getSizeInBits() == 128) {
11143     return (isMOVLMask(Mask, VT)  ||
11144             isCommutedMOVLMask(Mask, VT, true) ||
11145             isSHUFPMask(Mask, VT) ||
11146             isSHUFPMask(Mask, VT, /* Commuted */ true));
11147   }
11148   return false;
11149 }
11150
11151 //===----------------------------------------------------------------------===//
11152 //                           X86 Scheduler Hooks
11153 //===----------------------------------------------------------------------===//
11154
11155 // private utility function
11156 MachineBasicBlock *
11157 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
11158                                                        MachineBasicBlock *MBB,
11159                                                        unsigned regOpc,
11160                                                        unsigned immOpc,
11161                                                        unsigned LoadOpc,
11162                                                        unsigned CXchgOpc,
11163                                                        unsigned notOpc,
11164                                                        unsigned EAXreg,
11165                                                        TargetRegisterClass *RC,
11166                                                        bool invSrc) const {
11167   // For the atomic bitwise operator, we generate
11168   //   thisMBB:
11169   //   newMBB:
11170   //     ld  t1 = [bitinstr.addr]
11171   //     op  t2 = t1, [bitinstr.val]
11172   //     mov EAX = t1
11173   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11174   //     bz  newMBB
11175   //     fallthrough -->nextMBB
11176   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11177   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11178   MachineFunction::iterator MBBIter = MBB;
11179   ++MBBIter;
11180
11181   /// First build the CFG
11182   MachineFunction *F = MBB->getParent();
11183   MachineBasicBlock *thisMBB = MBB;
11184   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11185   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11186   F->insert(MBBIter, newMBB);
11187   F->insert(MBBIter, nextMBB);
11188
11189   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11190   nextMBB->splice(nextMBB->begin(), thisMBB,
11191                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11192                   thisMBB->end());
11193   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11194
11195   // Update thisMBB to fall through to newMBB
11196   thisMBB->addSuccessor(newMBB);
11197
11198   // newMBB jumps to itself and fall through to nextMBB
11199   newMBB->addSuccessor(nextMBB);
11200   newMBB->addSuccessor(newMBB);
11201
11202   // Insert instructions into newMBB based on incoming instruction
11203   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11204          "unexpected number of operands");
11205   DebugLoc dl = bInstr->getDebugLoc();
11206   MachineOperand& destOper = bInstr->getOperand(0);
11207   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11208   int numArgs = bInstr->getNumOperands() - 1;
11209   for (int i=0; i < numArgs; ++i)
11210     argOpers[i] = &bInstr->getOperand(i+1);
11211
11212   // x86 address has 4 operands: base, index, scale, and displacement
11213   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11214   int valArgIndx = lastAddrIndx + 1;
11215
11216   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11217   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
11218   for (int i=0; i <= lastAddrIndx; ++i)
11219     (*MIB).addOperand(*argOpers[i]);
11220
11221   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
11222   if (invSrc) {
11223     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
11224   }
11225   else
11226     tt = t1;
11227
11228   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11229   assert((argOpers[valArgIndx]->isReg() ||
11230           argOpers[valArgIndx]->isImm()) &&
11231          "invalid operand");
11232   if (argOpers[valArgIndx]->isReg())
11233     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
11234   else
11235     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
11236   MIB.addReg(tt);
11237   (*MIB).addOperand(*argOpers[valArgIndx]);
11238
11239   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
11240   MIB.addReg(t1);
11241
11242   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
11243   for (int i=0; i <= lastAddrIndx; ++i)
11244     (*MIB).addOperand(*argOpers[i]);
11245   MIB.addReg(t2);
11246   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11247   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11248                     bInstr->memoperands_end());
11249
11250   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11251   MIB.addReg(EAXreg);
11252
11253   // insert branch
11254   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11255
11256   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11257   return nextMBB;
11258 }
11259
11260 // private utility function:  64 bit atomics on 32 bit host.
11261 MachineBasicBlock *
11262 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
11263                                                        MachineBasicBlock *MBB,
11264                                                        unsigned regOpcL,
11265                                                        unsigned regOpcH,
11266                                                        unsigned immOpcL,
11267                                                        unsigned immOpcH,
11268                                                        bool invSrc) const {
11269   // For the atomic bitwise operator, we generate
11270   //   thisMBB (instructions are in pairs, except cmpxchg8b)
11271   //     ld t1,t2 = [bitinstr.addr]
11272   //   newMBB:
11273   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
11274   //     op  t5, t6 <- out1, out2, [bitinstr.val]
11275   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
11276   //     mov ECX, EBX <- t5, t6
11277   //     mov EAX, EDX <- t1, t2
11278   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
11279   //     mov t3, t4 <- EAX, EDX
11280   //     bz  newMBB
11281   //     result in out1, out2
11282   //     fallthrough -->nextMBB
11283
11284   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11285   const unsigned LoadOpc = X86::MOV32rm;
11286   const unsigned NotOpc = X86::NOT32r;
11287   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11288   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11289   MachineFunction::iterator MBBIter = MBB;
11290   ++MBBIter;
11291
11292   /// First build the CFG
11293   MachineFunction *F = MBB->getParent();
11294   MachineBasicBlock *thisMBB = MBB;
11295   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11296   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11297   F->insert(MBBIter, newMBB);
11298   F->insert(MBBIter, nextMBB);
11299
11300   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11301   nextMBB->splice(nextMBB->begin(), thisMBB,
11302                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11303                   thisMBB->end());
11304   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11305
11306   // Update thisMBB to fall through to newMBB
11307   thisMBB->addSuccessor(newMBB);
11308
11309   // newMBB jumps to itself and fall through to nextMBB
11310   newMBB->addSuccessor(nextMBB);
11311   newMBB->addSuccessor(newMBB);
11312
11313   DebugLoc dl = bInstr->getDebugLoc();
11314   // Insert instructions into newMBB based on incoming instruction
11315   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11316   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11317          "unexpected number of operands");
11318   MachineOperand& dest1Oper = bInstr->getOperand(0);
11319   MachineOperand& dest2Oper = bInstr->getOperand(1);
11320   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11321   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11322     argOpers[i] = &bInstr->getOperand(i+2);
11323
11324     // We use some of the operands multiple times, so conservatively just
11325     // clear any kill flags that might be present.
11326     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11327       argOpers[i]->setIsKill(false);
11328   }
11329
11330   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11331   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11332
11333   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11334   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11335   for (int i=0; i <= lastAddrIndx; ++i)
11336     (*MIB).addOperand(*argOpers[i]);
11337   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11338   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11339   // add 4 to displacement.
11340   for (int i=0; i <= lastAddrIndx-2; ++i)
11341     (*MIB).addOperand(*argOpers[i]);
11342   MachineOperand newOp3 = *(argOpers[3]);
11343   if (newOp3.isImm())
11344     newOp3.setImm(newOp3.getImm()+4);
11345   else
11346     newOp3.setOffset(newOp3.getOffset()+4);
11347   (*MIB).addOperand(newOp3);
11348   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11349
11350   // t3/4 are defined later, at the bottom of the loop
11351   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11352   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11353   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11354     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11355   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11356     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11357
11358   // The subsequent operations should be using the destination registers of
11359   //the PHI instructions.
11360   if (invSrc) {
11361     t1 = F->getRegInfo().createVirtualRegister(RC);
11362     t2 = F->getRegInfo().createVirtualRegister(RC);
11363     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11364     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11365   } else {
11366     t1 = dest1Oper.getReg();
11367     t2 = dest2Oper.getReg();
11368   }
11369
11370   int valArgIndx = lastAddrIndx + 1;
11371   assert((argOpers[valArgIndx]->isReg() ||
11372           argOpers[valArgIndx]->isImm()) &&
11373          "invalid operand");
11374   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11375   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11376   if (argOpers[valArgIndx]->isReg())
11377     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11378   else
11379     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11380   if (regOpcL != X86::MOV32rr)
11381     MIB.addReg(t1);
11382   (*MIB).addOperand(*argOpers[valArgIndx]);
11383   assert(argOpers[valArgIndx + 1]->isReg() ==
11384          argOpers[valArgIndx]->isReg());
11385   assert(argOpers[valArgIndx + 1]->isImm() ==
11386          argOpers[valArgIndx]->isImm());
11387   if (argOpers[valArgIndx + 1]->isReg())
11388     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11389   else
11390     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11391   if (regOpcH != X86::MOV32rr)
11392     MIB.addReg(t2);
11393   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11394
11395   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11396   MIB.addReg(t1);
11397   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11398   MIB.addReg(t2);
11399
11400   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11401   MIB.addReg(t5);
11402   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11403   MIB.addReg(t6);
11404
11405   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11406   for (int i=0; i <= lastAddrIndx; ++i)
11407     (*MIB).addOperand(*argOpers[i]);
11408
11409   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11410   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11411                     bInstr->memoperands_end());
11412
11413   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11414   MIB.addReg(X86::EAX);
11415   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11416   MIB.addReg(X86::EDX);
11417
11418   // insert branch
11419   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11420
11421   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11422   return nextMBB;
11423 }
11424
11425 // private utility function
11426 MachineBasicBlock *
11427 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11428                                                       MachineBasicBlock *MBB,
11429                                                       unsigned cmovOpc) const {
11430   // For the atomic min/max operator, we generate
11431   //   thisMBB:
11432   //   newMBB:
11433   //     ld t1 = [min/max.addr]
11434   //     mov t2 = [min/max.val]
11435   //     cmp  t1, t2
11436   //     cmov[cond] t2 = t1
11437   //     mov EAX = t1
11438   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11439   //     bz   newMBB
11440   //     fallthrough -->nextMBB
11441   //
11442   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11443   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11444   MachineFunction::iterator MBBIter = MBB;
11445   ++MBBIter;
11446
11447   /// First build the CFG
11448   MachineFunction *F = MBB->getParent();
11449   MachineBasicBlock *thisMBB = MBB;
11450   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11451   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11452   F->insert(MBBIter, newMBB);
11453   F->insert(MBBIter, nextMBB);
11454
11455   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11456   nextMBB->splice(nextMBB->begin(), thisMBB,
11457                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11458                   thisMBB->end());
11459   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11460
11461   // Update thisMBB to fall through to newMBB
11462   thisMBB->addSuccessor(newMBB);
11463
11464   // newMBB jumps to newMBB and fall through to nextMBB
11465   newMBB->addSuccessor(nextMBB);
11466   newMBB->addSuccessor(newMBB);
11467
11468   DebugLoc dl = mInstr->getDebugLoc();
11469   // Insert instructions into newMBB based on incoming instruction
11470   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11471          "unexpected number of operands");
11472   MachineOperand& destOper = mInstr->getOperand(0);
11473   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11474   int numArgs = mInstr->getNumOperands() - 1;
11475   for (int i=0; i < numArgs; ++i)
11476     argOpers[i] = &mInstr->getOperand(i+1);
11477
11478   // x86 address has 4 operands: base, index, scale, and displacement
11479   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11480   int valArgIndx = lastAddrIndx + 1;
11481
11482   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11483   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11484   for (int i=0; i <= lastAddrIndx; ++i)
11485     (*MIB).addOperand(*argOpers[i]);
11486
11487   // We only support register and immediate values
11488   assert((argOpers[valArgIndx]->isReg() ||
11489           argOpers[valArgIndx]->isImm()) &&
11490          "invalid operand");
11491
11492   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11493   if (argOpers[valArgIndx]->isReg())
11494     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11495   else
11496     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11497   (*MIB).addOperand(*argOpers[valArgIndx]);
11498
11499   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11500   MIB.addReg(t1);
11501
11502   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11503   MIB.addReg(t1);
11504   MIB.addReg(t2);
11505
11506   // Generate movc
11507   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11508   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11509   MIB.addReg(t2);
11510   MIB.addReg(t1);
11511
11512   // Cmp and exchange if none has modified the memory location
11513   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11514   for (int i=0; i <= lastAddrIndx; ++i)
11515     (*MIB).addOperand(*argOpers[i]);
11516   MIB.addReg(t3);
11517   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11518   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11519                     mInstr->memoperands_end());
11520
11521   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11522   MIB.addReg(X86::EAX);
11523
11524   // insert branch
11525   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11526
11527   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11528   return nextMBB;
11529 }
11530
11531 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11532 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11533 // in the .td file.
11534 MachineBasicBlock *
11535 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11536                             unsigned numArgs, bool memArg) const {
11537   assert(Subtarget->hasSSE42orAVX() &&
11538          "Target must have SSE4.2 or AVX features enabled");
11539
11540   DebugLoc dl = MI->getDebugLoc();
11541   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11542   unsigned Opc;
11543   if (!Subtarget->hasAVX()) {
11544     if (memArg)
11545       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11546     else
11547       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11548   } else {
11549     if (memArg)
11550       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11551     else
11552       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11553   }
11554
11555   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11556   for (unsigned i = 0; i < numArgs; ++i) {
11557     MachineOperand &Op = MI->getOperand(i+1);
11558     if (!(Op.isReg() && Op.isImplicit()))
11559       MIB.addOperand(Op);
11560   }
11561   BuildMI(*BB, MI, dl,
11562     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11563              MI->getOperand(0).getReg())
11564     .addReg(X86::XMM0);
11565
11566   MI->eraseFromParent();
11567   return BB;
11568 }
11569
11570 MachineBasicBlock *
11571 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11572   DebugLoc dl = MI->getDebugLoc();
11573   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11574
11575   // Address into RAX/EAX, other two args into ECX, EDX.
11576   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11577   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11578   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11579   for (int i = 0; i < X86::AddrNumOperands; ++i)
11580     MIB.addOperand(MI->getOperand(i));
11581
11582   unsigned ValOps = X86::AddrNumOperands;
11583   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11584     .addReg(MI->getOperand(ValOps).getReg());
11585   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11586     .addReg(MI->getOperand(ValOps+1).getReg());
11587
11588   // The instruction doesn't actually take any operands though.
11589   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11590
11591   MI->eraseFromParent(); // The pseudo is gone now.
11592   return BB;
11593 }
11594
11595 MachineBasicBlock *
11596 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11597   DebugLoc dl = MI->getDebugLoc();
11598   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11599
11600   // First arg in ECX, the second in EAX.
11601   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11602     .addReg(MI->getOperand(0).getReg());
11603   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11604     .addReg(MI->getOperand(1).getReg());
11605
11606   // The instruction doesn't actually take any operands though.
11607   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11608
11609   MI->eraseFromParent(); // The pseudo is gone now.
11610   return BB;
11611 }
11612
11613 MachineBasicBlock *
11614 X86TargetLowering::EmitVAARG64WithCustomInserter(
11615                    MachineInstr *MI,
11616                    MachineBasicBlock *MBB) const {
11617   // Emit va_arg instruction on X86-64.
11618
11619   // Operands to this pseudo-instruction:
11620   // 0  ) Output        : destination address (reg)
11621   // 1-5) Input         : va_list address (addr, i64mem)
11622   // 6  ) ArgSize       : Size (in bytes) of vararg type
11623   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11624   // 8  ) Align         : Alignment of type
11625   // 9  ) EFLAGS (implicit-def)
11626
11627   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11628   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11629
11630   unsigned DestReg = MI->getOperand(0).getReg();
11631   MachineOperand &Base = MI->getOperand(1);
11632   MachineOperand &Scale = MI->getOperand(2);
11633   MachineOperand &Index = MI->getOperand(3);
11634   MachineOperand &Disp = MI->getOperand(4);
11635   MachineOperand &Segment = MI->getOperand(5);
11636   unsigned ArgSize = MI->getOperand(6).getImm();
11637   unsigned ArgMode = MI->getOperand(7).getImm();
11638   unsigned Align = MI->getOperand(8).getImm();
11639
11640   // Memory Reference
11641   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11642   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11643   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11644
11645   // Machine Information
11646   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11647   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11648   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11649   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11650   DebugLoc DL = MI->getDebugLoc();
11651
11652   // struct va_list {
11653   //   i32   gp_offset
11654   //   i32   fp_offset
11655   //   i64   overflow_area (address)
11656   //   i64   reg_save_area (address)
11657   // }
11658   // sizeof(va_list) = 24
11659   // alignment(va_list) = 8
11660
11661   unsigned TotalNumIntRegs = 6;
11662   unsigned TotalNumXMMRegs = 8;
11663   bool UseGPOffset = (ArgMode == 1);
11664   bool UseFPOffset = (ArgMode == 2);
11665   unsigned MaxOffset = TotalNumIntRegs * 8 +
11666                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11667
11668   /* Align ArgSize to a multiple of 8 */
11669   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11670   bool NeedsAlign = (Align > 8);
11671
11672   MachineBasicBlock *thisMBB = MBB;
11673   MachineBasicBlock *overflowMBB;
11674   MachineBasicBlock *offsetMBB;
11675   MachineBasicBlock *endMBB;
11676
11677   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11678   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11679   unsigned OffsetReg = 0;
11680
11681   if (!UseGPOffset && !UseFPOffset) {
11682     // If we only pull from the overflow region, we don't create a branch.
11683     // We don't need to alter control flow.
11684     OffsetDestReg = 0; // unused
11685     OverflowDestReg = DestReg;
11686
11687     offsetMBB = NULL;
11688     overflowMBB = thisMBB;
11689     endMBB = thisMBB;
11690   } else {
11691     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11692     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11693     // If not, pull from overflow_area. (branch to overflowMBB)
11694     //
11695     //       thisMBB
11696     //         |     .
11697     //         |        .
11698     //     offsetMBB   overflowMBB
11699     //         |        .
11700     //         |     .
11701     //        endMBB
11702
11703     // Registers for the PHI in endMBB
11704     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11705     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11706
11707     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11708     MachineFunction *MF = MBB->getParent();
11709     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11710     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11711     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11712
11713     MachineFunction::iterator MBBIter = MBB;
11714     ++MBBIter;
11715
11716     // Insert the new basic blocks
11717     MF->insert(MBBIter, offsetMBB);
11718     MF->insert(MBBIter, overflowMBB);
11719     MF->insert(MBBIter, endMBB);
11720
11721     // Transfer the remainder of MBB and its successor edges to endMBB.
11722     endMBB->splice(endMBB->begin(), thisMBB,
11723                     llvm::next(MachineBasicBlock::iterator(MI)),
11724                     thisMBB->end());
11725     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11726
11727     // Make offsetMBB and overflowMBB successors of thisMBB
11728     thisMBB->addSuccessor(offsetMBB);
11729     thisMBB->addSuccessor(overflowMBB);
11730
11731     // endMBB is a successor of both offsetMBB and overflowMBB
11732     offsetMBB->addSuccessor(endMBB);
11733     overflowMBB->addSuccessor(endMBB);
11734
11735     // Load the offset value into a register
11736     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11737     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11738       .addOperand(Base)
11739       .addOperand(Scale)
11740       .addOperand(Index)
11741       .addDisp(Disp, UseFPOffset ? 4 : 0)
11742       .addOperand(Segment)
11743       .setMemRefs(MMOBegin, MMOEnd);
11744
11745     // Check if there is enough room left to pull this argument.
11746     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11747       .addReg(OffsetReg)
11748       .addImm(MaxOffset + 8 - ArgSizeA8);
11749
11750     // Branch to "overflowMBB" if offset >= max
11751     // Fall through to "offsetMBB" otherwise
11752     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11753       .addMBB(overflowMBB);
11754   }
11755
11756   // In offsetMBB, emit code to use the reg_save_area.
11757   if (offsetMBB) {
11758     assert(OffsetReg != 0);
11759
11760     // Read the reg_save_area address.
11761     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11762     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11763       .addOperand(Base)
11764       .addOperand(Scale)
11765       .addOperand(Index)
11766       .addDisp(Disp, 16)
11767       .addOperand(Segment)
11768       .setMemRefs(MMOBegin, MMOEnd);
11769
11770     // Zero-extend the offset
11771     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11772       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11773         .addImm(0)
11774         .addReg(OffsetReg)
11775         .addImm(X86::sub_32bit);
11776
11777     // Add the offset to the reg_save_area to get the final address.
11778     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11779       .addReg(OffsetReg64)
11780       .addReg(RegSaveReg);
11781
11782     // Compute the offset for the next argument
11783     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11784     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11785       .addReg(OffsetReg)
11786       .addImm(UseFPOffset ? 16 : 8);
11787
11788     // Store it back into the va_list.
11789     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11790       .addOperand(Base)
11791       .addOperand(Scale)
11792       .addOperand(Index)
11793       .addDisp(Disp, UseFPOffset ? 4 : 0)
11794       .addOperand(Segment)
11795       .addReg(NextOffsetReg)
11796       .setMemRefs(MMOBegin, MMOEnd);
11797
11798     // Jump to endMBB
11799     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11800       .addMBB(endMBB);
11801   }
11802
11803   //
11804   // Emit code to use overflow area
11805   //
11806
11807   // Load the overflow_area address into a register.
11808   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11809   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11810     .addOperand(Base)
11811     .addOperand(Scale)
11812     .addOperand(Index)
11813     .addDisp(Disp, 8)
11814     .addOperand(Segment)
11815     .setMemRefs(MMOBegin, MMOEnd);
11816
11817   // If we need to align it, do so. Otherwise, just copy the address
11818   // to OverflowDestReg.
11819   if (NeedsAlign) {
11820     // Align the overflow address
11821     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11822     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11823
11824     // aligned_addr = (addr + (align-1)) & ~(align-1)
11825     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11826       .addReg(OverflowAddrReg)
11827       .addImm(Align-1);
11828
11829     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11830       .addReg(TmpReg)
11831       .addImm(~(uint64_t)(Align-1));
11832   } else {
11833     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11834       .addReg(OverflowAddrReg);
11835   }
11836
11837   // Compute the next overflow address after this argument.
11838   // (the overflow address should be kept 8-byte aligned)
11839   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11840   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11841     .addReg(OverflowDestReg)
11842     .addImm(ArgSizeA8);
11843
11844   // Store the new overflow address.
11845   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11846     .addOperand(Base)
11847     .addOperand(Scale)
11848     .addOperand(Index)
11849     .addDisp(Disp, 8)
11850     .addOperand(Segment)
11851     .addReg(NextAddrReg)
11852     .setMemRefs(MMOBegin, MMOEnd);
11853
11854   // If we branched, emit the PHI to the front of endMBB.
11855   if (offsetMBB) {
11856     BuildMI(*endMBB, endMBB->begin(), DL,
11857             TII->get(X86::PHI), DestReg)
11858       .addReg(OffsetDestReg).addMBB(offsetMBB)
11859       .addReg(OverflowDestReg).addMBB(overflowMBB);
11860   }
11861
11862   // Erase the pseudo instruction
11863   MI->eraseFromParent();
11864
11865   return endMBB;
11866 }
11867
11868 MachineBasicBlock *
11869 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11870                                                  MachineInstr *MI,
11871                                                  MachineBasicBlock *MBB) const {
11872   // Emit code to save XMM registers to the stack. The ABI says that the
11873   // number of registers to save is given in %al, so it's theoretically
11874   // possible to do an indirect jump trick to avoid saving all of them,
11875   // however this code takes a simpler approach and just executes all
11876   // of the stores if %al is non-zero. It's less code, and it's probably
11877   // easier on the hardware branch predictor, and stores aren't all that
11878   // expensive anyway.
11879
11880   // Create the new basic blocks. One block contains all the XMM stores,
11881   // and one block is the final destination regardless of whether any
11882   // stores were performed.
11883   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11884   MachineFunction *F = MBB->getParent();
11885   MachineFunction::iterator MBBIter = MBB;
11886   ++MBBIter;
11887   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11888   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11889   F->insert(MBBIter, XMMSaveMBB);
11890   F->insert(MBBIter, EndMBB);
11891
11892   // Transfer the remainder of MBB and its successor edges to EndMBB.
11893   EndMBB->splice(EndMBB->begin(), MBB,
11894                  llvm::next(MachineBasicBlock::iterator(MI)),
11895                  MBB->end());
11896   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11897
11898   // The original block will now fall through to the XMM save block.
11899   MBB->addSuccessor(XMMSaveMBB);
11900   // The XMMSaveMBB will fall through to the end block.
11901   XMMSaveMBB->addSuccessor(EndMBB);
11902
11903   // Now add the instructions.
11904   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11905   DebugLoc DL = MI->getDebugLoc();
11906
11907   unsigned CountReg = MI->getOperand(0).getReg();
11908   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11909   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11910
11911   if (!Subtarget->isTargetWin64()) {
11912     // If %al is 0, branch around the XMM save block.
11913     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11914     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11915     MBB->addSuccessor(EndMBB);
11916   }
11917
11918   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11919   // In the XMM save block, save all the XMM argument registers.
11920   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11921     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11922     MachineMemOperand *MMO =
11923       F->getMachineMemOperand(
11924           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11925         MachineMemOperand::MOStore,
11926         /*Size=*/16, /*Align=*/16);
11927     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11928       .addFrameIndex(RegSaveFrameIndex)
11929       .addImm(/*Scale=*/1)
11930       .addReg(/*IndexReg=*/0)
11931       .addImm(/*Disp=*/Offset)
11932       .addReg(/*Segment=*/0)
11933       .addReg(MI->getOperand(i).getReg())
11934       .addMemOperand(MMO);
11935   }
11936
11937   MI->eraseFromParent();   // The pseudo instruction is gone now.
11938
11939   return EndMBB;
11940 }
11941
11942 MachineBasicBlock *
11943 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
11944                                      MachineBasicBlock *BB) const {
11945   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11946   DebugLoc DL = MI->getDebugLoc();
11947
11948   // To "insert" a SELECT_CC instruction, we actually have to insert the
11949   // diamond control-flow pattern.  The incoming instruction knows the
11950   // destination vreg to set, the condition code register to branch on, the
11951   // true/false values to select between, and a branch opcode to use.
11952   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11953   MachineFunction::iterator It = BB;
11954   ++It;
11955
11956   //  thisMBB:
11957   //  ...
11958   //   TrueVal = ...
11959   //   cmpTY ccX, r1, r2
11960   //   bCC copy1MBB
11961   //   fallthrough --> copy0MBB
11962   MachineBasicBlock *thisMBB = BB;
11963   MachineFunction *F = BB->getParent();
11964   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
11965   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
11966   F->insert(It, copy0MBB);
11967   F->insert(It, sinkMBB);
11968
11969   // If the EFLAGS register isn't dead in the terminator, then claim that it's
11970   // live into the sink and copy blocks.
11971   if (!MI->killsRegister(X86::EFLAGS)) {
11972     copy0MBB->addLiveIn(X86::EFLAGS);
11973     sinkMBB->addLiveIn(X86::EFLAGS);
11974   }
11975
11976   // Transfer the remainder of BB and its successor edges to sinkMBB.
11977   sinkMBB->splice(sinkMBB->begin(), BB,
11978                   llvm::next(MachineBasicBlock::iterator(MI)),
11979                   BB->end());
11980   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
11981
11982   // Add the true and fallthrough blocks as its successors.
11983   BB->addSuccessor(copy0MBB);
11984   BB->addSuccessor(sinkMBB);
11985
11986   // Create the conditional branch instruction.
11987   unsigned Opc =
11988     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
11989   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
11990
11991   //  copy0MBB:
11992   //   %FalseValue = ...
11993   //   # fallthrough to sinkMBB
11994   copy0MBB->addSuccessor(sinkMBB);
11995
11996   //  sinkMBB:
11997   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
11998   //  ...
11999   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
12000           TII->get(X86::PHI), MI->getOperand(0).getReg())
12001     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
12002     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
12003
12004   MI->eraseFromParent();   // The pseudo instruction is gone now.
12005   return sinkMBB;
12006 }
12007
12008 MachineBasicBlock *
12009 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
12010                                         bool Is64Bit) const {
12011   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12012   DebugLoc DL = MI->getDebugLoc();
12013   MachineFunction *MF = BB->getParent();
12014   const BasicBlock *LLVM_BB = BB->getBasicBlock();
12015
12016   assert(getTargetMachine().Options.EnableSegmentedStacks);
12017
12018   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
12019   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
12020
12021   // BB:
12022   //  ... [Till the alloca]
12023   // If stacklet is not large enough, jump to mallocMBB
12024   //
12025   // bumpMBB:
12026   //  Allocate by subtracting from RSP
12027   //  Jump to continueMBB
12028   //
12029   // mallocMBB:
12030   //  Allocate by call to runtime
12031   //
12032   // continueMBB:
12033   //  ...
12034   //  [rest of original BB]
12035   //
12036
12037   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12038   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12039   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
12040
12041   MachineRegisterInfo &MRI = MF->getRegInfo();
12042   const TargetRegisterClass *AddrRegClass =
12043     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
12044
12045   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12046     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
12047     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
12048     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
12049     sizeVReg = MI->getOperand(1).getReg(),
12050     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
12051
12052   MachineFunction::iterator MBBIter = BB;
12053   ++MBBIter;
12054
12055   MF->insert(MBBIter, bumpMBB);
12056   MF->insert(MBBIter, mallocMBB);
12057   MF->insert(MBBIter, continueMBB);
12058
12059   continueMBB->splice(continueMBB->begin(), BB, llvm::next
12060                       (MachineBasicBlock::iterator(MI)), BB->end());
12061   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
12062
12063   // Add code to the main basic block to check if the stack limit has been hit,
12064   // and if so, jump to mallocMBB otherwise to bumpMBB.
12065   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
12066   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
12067     .addReg(tmpSPVReg).addReg(sizeVReg);
12068   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
12069     .addReg(0).addImm(0).addReg(0).addImm(TlsOffset).addReg(TlsReg)
12070     .addReg(SPLimitVReg);
12071   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
12072
12073   // bumpMBB simply decreases the stack pointer, since we know the current
12074   // stacklet has enough space.
12075   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
12076     .addReg(SPLimitVReg);
12077   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
12078     .addReg(SPLimitVReg);
12079   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12080
12081   // Calls into a routine in libgcc to allocate more space from the heap.
12082   if (Is64Bit) {
12083     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
12084       .addReg(sizeVReg);
12085     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
12086     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
12087   } else {
12088     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
12089       .addImm(12);
12090     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
12091     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
12092       .addExternalSymbol("__morestack_allocate_stack_space");
12093   }
12094
12095   if (!Is64Bit)
12096     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
12097       .addImm(16);
12098
12099   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
12100     .addReg(Is64Bit ? X86::RAX : X86::EAX);
12101   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
12102
12103   // Set up the CFG correctly.
12104   BB->addSuccessor(bumpMBB);
12105   BB->addSuccessor(mallocMBB);
12106   mallocMBB->addSuccessor(continueMBB);
12107   bumpMBB->addSuccessor(continueMBB);
12108
12109   // Take care of the PHI nodes.
12110   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
12111           MI->getOperand(0).getReg())
12112     .addReg(mallocPtrVReg).addMBB(mallocMBB)
12113     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
12114
12115   // Delete the original pseudo instruction.
12116   MI->eraseFromParent();
12117
12118   // And we're done.
12119   return continueMBB;
12120 }
12121
12122 MachineBasicBlock *
12123 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
12124                                           MachineBasicBlock *BB) const {
12125   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12126   DebugLoc DL = MI->getDebugLoc();
12127
12128   assert(!Subtarget->isTargetEnvMacho());
12129
12130   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
12131   // non-trivial part is impdef of ESP.
12132
12133   if (Subtarget->isTargetWin64()) {
12134     if (Subtarget->isTargetCygMing()) {
12135       // ___chkstk(Mingw64):
12136       // Clobbers R10, R11, RAX and EFLAGS.
12137       // Updates RSP.
12138       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12139         .addExternalSymbol("___chkstk")
12140         .addReg(X86::RAX, RegState::Implicit)
12141         .addReg(X86::RSP, RegState::Implicit)
12142         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
12143         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
12144         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12145     } else {
12146       // __chkstk(MSVCRT): does not update stack pointer.
12147       // Clobbers R10, R11 and EFLAGS.
12148       // FIXME: RAX(allocated size) might be reused and not killed.
12149       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
12150         .addExternalSymbol("__chkstk")
12151         .addReg(X86::RAX, RegState::Implicit)
12152         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12153       // RAX has the offset to subtracted from RSP.
12154       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
12155         .addReg(X86::RSP)
12156         .addReg(X86::RAX);
12157     }
12158   } else {
12159     const char *StackProbeSymbol =
12160       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
12161
12162     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
12163       .addExternalSymbol(StackProbeSymbol)
12164       .addReg(X86::EAX, RegState::Implicit)
12165       .addReg(X86::ESP, RegState::Implicit)
12166       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
12167       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
12168       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
12169   }
12170
12171   MI->eraseFromParent();   // The pseudo instruction is gone now.
12172   return BB;
12173 }
12174
12175 MachineBasicBlock *
12176 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
12177                                       MachineBasicBlock *BB) const {
12178   // This is pretty easy.  We're taking the value that we received from
12179   // our load from the relocation, sticking it in either RDI (x86-64)
12180   // or EAX and doing an indirect call.  The return value will then
12181   // be in the normal return register.
12182   const X86InstrInfo *TII
12183     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
12184   DebugLoc DL = MI->getDebugLoc();
12185   MachineFunction *F = BB->getParent();
12186
12187   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
12188   assert(MI->getOperand(3).isGlobal() && "This should be a global");
12189
12190   if (Subtarget->is64Bit()) {
12191     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12192                                       TII->get(X86::MOV64rm), X86::RDI)
12193     .addReg(X86::RIP)
12194     .addImm(0).addReg(0)
12195     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12196                       MI->getOperand(3).getTargetFlags())
12197     .addReg(0);
12198     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
12199     addDirectMem(MIB, X86::RDI);
12200   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
12201     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12202                                       TII->get(X86::MOV32rm), X86::EAX)
12203     .addReg(0)
12204     .addImm(0).addReg(0)
12205     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12206                       MI->getOperand(3).getTargetFlags())
12207     .addReg(0);
12208     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12209     addDirectMem(MIB, X86::EAX);
12210   } else {
12211     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
12212                                       TII->get(X86::MOV32rm), X86::EAX)
12213     .addReg(TII->getGlobalBaseReg(F))
12214     .addImm(0).addReg(0)
12215     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
12216                       MI->getOperand(3).getTargetFlags())
12217     .addReg(0);
12218     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
12219     addDirectMem(MIB, X86::EAX);
12220   }
12221
12222   MI->eraseFromParent(); // The pseudo instruction is gone now.
12223   return BB;
12224 }
12225
12226 MachineBasicBlock *
12227 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
12228                                                MachineBasicBlock *BB) const {
12229   switch (MI->getOpcode()) {
12230   default: assert(0 && "Unexpected instr type to insert");
12231   case X86::TAILJMPd64:
12232   case X86::TAILJMPr64:
12233   case X86::TAILJMPm64:
12234     assert(0 && "TAILJMP64 would not be touched here.");
12235   case X86::TCRETURNdi64:
12236   case X86::TCRETURNri64:
12237   case X86::TCRETURNmi64:
12238     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
12239     // On AMD64, additional defs should be added before register allocation.
12240     if (!Subtarget->isTargetWin64()) {
12241       MI->addRegisterDefined(X86::RSI);
12242       MI->addRegisterDefined(X86::RDI);
12243       MI->addRegisterDefined(X86::XMM6);
12244       MI->addRegisterDefined(X86::XMM7);
12245       MI->addRegisterDefined(X86::XMM8);
12246       MI->addRegisterDefined(X86::XMM9);
12247       MI->addRegisterDefined(X86::XMM10);
12248       MI->addRegisterDefined(X86::XMM11);
12249       MI->addRegisterDefined(X86::XMM12);
12250       MI->addRegisterDefined(X86::XMM13);
12251       MI->addRegisterDefined(X86::XMM14);
12252       MI->addRegisterDefined(X86::XMM15);
12253     }
12254     return BB;
12255   case X86::WIN_ALLOCA:
12256     return EmitLoweredWinAlloca(MI, BB);
12257   case X86::SEG_ALLOCA_32:
12258     return EmitLoweredSegAlloca(MI, BB, false);
12259   case X86::SEG_ALLOCA_64:
12260     return EmitLoweredSegAlloca(MI, BB, true);
12261   case X86::TLSCall_32:
12262   case X86::TLSCall_64:
12263     return EmitLoweredTLSCall(MI, BB);
12264   case X86::CMOV_GR8:
12265   case X86::CMOV_FR32:
12266   case X86::CMOV_FR64:
12267   case X86::CMOV_V4F32:
12268   case X86::CMOV_V2F64:
12269   case X86::CMOV_V2I64:
12270   case X86::CMOV_V8F32:
12271   case X86::CMOV_V4F64:
12272   case X86::CMOV_V4I64:
12273   case X86::CMOV_GR16:
12274   case X86::CMOV_GR32:
12275   case X86::CMOV_RFP32:
12276   case X86::CMOV_RFP64:
12277   case X86::CMOV_RFP80:
12278     return EmitLoweredSelect(MI, BB);
12279
12280   case X86::FP32_TO_INT16_IN_MEM:
12281   case X86::FP32_TO_INT32_IN_MEM:
12282   case X86::FP32_TO_INT64_IN_MEM:
12283   case X86::FP64_TO_INT16_IN_MEM:
12284   case X86::FP64_TO_INT32_IN_MEM:
12285   case X86::FP64_TO_INT64_IN_MEM:
12286   case X86::FP80_TO_INT16_IN_MEM:
12287   case X86::FP80_TO_INT32_IN_MEM:
12288   case X86::FP80_TO_INT64_IN_MEM: {
12289     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12290     DebugLoc DL = MI->getDebugLoc();
12291
12292     // Change the floating point control register to use "round towards zero"
12293     // mode when truncating to an integer value.
12294     MachineFunction *F = BB->getParent();
12295     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12296     addFrameReference(BuildMI(*BB, MI, DL,
12297                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12298
12299     // Load the old value of the high byte of the control word...
12300     unsigned OldCW =
12301       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12302     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12303                       CWFrameIdx);
12304
12305     // Set the high part to be round to zero...
12306     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12307       .addImm(0xC7F);
12308
12309     // Reload the modified control word now...
12310     addFrameReference(BuildMI(*BB, MI, DL,
12311                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12312
12313     // Restore the memory image of control word to original value
12314     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12315       .addReg(OldCW);
12316
12317     // Get the X86 opcode to use.
12318     unsigned Opc;
12319     switch (MI->getOpcode()) {
12320     default: llvm_unreachable("illegal opcode!");
12321     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12322     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12323     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12324     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12325     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12326     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12327     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12328     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12329     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12330     }
12331
12332     X86AddressMode AM;
12333     MachineOperand &Op = MI->getOperand(0);
12334     if (Op.isReg()) {
12335       AM.BaseType = X86AddressMode::RegBase;
12336       AM.Base.Reg = Op.getReg();
12337     } else {
12338       AM.BaseType = X86AddressMode::FrameIndexBase;
12339       AM.Base.FrameIndex = Op.getIndex();
12340     }
12341     Op = MI->getOperand(1);
12342     if (Op.isImm())
12343       AM.Scale = Op.getImm();
12344     Op = MI->getOperand(2);
12345     if (Op.isImm())
12346       AM.IndexReg = Op.getImm();
12347     Op = MI->getOperand(3);
12348     if (Op.isGlobal()) {
12349       AM.GV = Op.getGlobal();
12350     } else {
12351       AM.Disp = Op.getImm();
12352     }
12353     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12354                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12355
12356     // Reload the original control word now.
12357     addFrameReference(BuildMI(*BB, MI, DL,
12358                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12359
12360     MI->eraseFromParent();   // The pseudo instruction is gone now.
12361     return BB;
12362   }
12363     // String/text processing lowering.
12364   case X86::PCMPISTRM128REG:
12365   case X86::VPCMPISTRM128REG:
12366     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12367   case X86::PCMPISTRM128MEM:
12368   case X86::VPCMPISTRM128MEM:
12369     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12370   case X86::PCMPESTRM128REG:
12371   case X86::VPCMPESTRM128REG:
12372     return EmitPCMP(MI, BB, 5, false /* in mem */);
12373   case X86::PCMPESTRM128MEM:
12374   case X86::VPCMPESTRM128MEM:
12375     return EmitPCMP(MI, BB, 5, true /* in mem */);
12376
12377     // Thread synchronization.
12378   case X86::MONITOR:
12379     return EmitMonitor(MI, BB);
12380   case X86::MWAIT:
12381     return EmitMwait(MI, BB);
12382
12383     // Atomic Lowering.
12384   case X86::ATOMAND32:
12385     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12386                                                X86::AND32ri, X86::MOV32rm,
12387                                                X86::LCMPXCHG32,
12388                                                X86::NOT32r, X86::EAX,
12389                                                X86::GR32RegisterClass);
12390   case X86::ATOMOR32:
12391     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12392                                                X86::OR32ri, X86::MOV32rm,
12393                                                X86::LCMPXCHG32,
12394                                                X86::NOT32r, X86::EAX,
12395                                                X86::GR32RegisterClass);
12396   case X86::ATOMXOR32:
12397     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12398                                                X86::XOR32ri, X86::MOV32rm,
12399                                                X86::LCMPXCHG32,
12400                                                X86::NOT32r, X86::EAX,
12401                                                X86::GR32RegisterClass);
12402   case X86::ATOMNAND32:
12403     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12404                                                X86::AND32ri, X86::MOV32rm,
12405                                                X86::LCMPXCHG32,
12406                                                X86::NOT32r, X86::EAX,
12407                                                X86::GR32RegisterClass, true);
12408   case X86::ATOMMIN32:
12409     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12410   case X86::ATOMMAX32:
12411     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12412   case X86::ATOMUMIN32:
12413     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12414   case X86::ATOMUMAX32:
12415     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12416
12417   case X86::ATOMAND16:
12418     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12419                                                X86::AND16ri, X86::MOV16rm,
12420                                                X86::LCMPXCHG16,
12421                                                X86::NOT16r, X86::AX,
12422                                                X86::GR16RegisterClass);
12423   case X86::ATOMOR16:
12424     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12425                                                X86::OR16ri, X86::MOV16rm,
12426                                                X86::LCMPXCHG16,
12427                                                X86::NOT16r, X86::AX,
12428                                                X86::GR16RegisterClass);
12429   case X86::ATOMXOR16:
12430     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12431                                                X86::XOR16ri, X86::MOV16rm,
12432                                                X86::LCMPXCHG16,
12433                                                X86::NOT16r, X86::AX,
12434                                                X86::GR16RegisterClass);
12435   case X86::ATOMNAND16:
12436     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12437                                                X86::AND16ri, X86::MOV16rm,
12438                                                X86::LCMPXCHG16,
12439                                                X86::NOT16r, X86::AX,
12440                                                X86::GR16RegisterClass, true);
12441   case X86::ATOMMIN16:
12442     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12443   case X86::ATOMMAX16:
12444     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12445   case X86::ATOMUMIN16:
12446     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12447   case X86::ATOMUMAX16:
12448     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12449
12450   case X86::ATOMAND8:
12451     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12452                                                X86::AND8ri, X86::MOV8rm,
12453                                                X86::LCMPXCHG8,
12454                                                X86::NOT8r, X86::AL,
12455                                                X86::GR8RegisterClass);
12456   case X86::ATOMOR8:
12457     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12458                                                X86::OR8ri, X86::MOV8rm,
12459                                                X86::LCMPXCHG8,
12460                                                X86::NOT8r, X86::AL,
12461                                                X86::GR8RegisterClass);
12462   case X86::ATOMXOR8:
12463     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12464                                                X86::XOR8ri, X86::MOV8rm,
12465                                                X86::LCMPXCHG8,
12466                                                X86::NOT8r, X86::AL,
12467                                                X86::GR8RegisterClass);
12468   case X86::ATOMNAND8:
12469     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12470                                                X86::AND8ri, X86::MOV8rm,
12471                                                X86::LCMPXCHG8,
12472                                                X86::NOT8r, X86::AL,
12473                                                X86::GR8RegisterClass, true);
12474   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12475   // This group is for 64-bit host.
12476   case X86::ATOMAND64:
12477     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12478                                                X86::AND64ri32, X86::MOV64rm,
12479                                                X86::LCMPXCHG64,
12480                                                X86::NOT64r, X86::RAX,
12481                                                X86::GR64RegisterClass);
12482   case X86::ATOMOR64:
12483     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12484                                                X86::OR64ri32, X86::MOV64rm,
12485                                                X86::LCMPXCHG64,
12486                                                X86::NOT64r, X86::RAX,
12487                                                X86::GR64RegisterClass);
12488   case X86::ATOMXOR64:
12489     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12490                                                X86::XOR64ri32, X86::MOV64rm,
12491                                                X86::LCMPXCHG64,
12492                                                X86::NOT64r, X86::RAX,
12493                                                X86::GR64RegisterClass);
12494   case X86::ATOMNAND64:
12495     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12496                                                X86::AND64ri32, X86::MOV64rm,
12497                                                X86::LCMPXCHG64,
12498                                                X86::NOT64r, X86::RAX,
12499                                                X86::GR64RegisterClass, true);
12500   case X86::ATOMMIN64:
12501     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12502   case X86::ATOMMAX64:
12503     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12504   case X86::ATOMUMIN64:
12505     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12506   case X86::ATOMUMAX64:
12507     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12508
12509   // This group does 64-bit operations on a 32-bit host.
12510   case X86::ATOMAND6432:
12511     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12512                                                X86::AND32rr, X86::AND32rr,
12513                                                X86::AND32ri, X86::AND32ri,
12514                                                false);
12515   case X86::ATOMOR6432:
12516     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12517                                                X86::OR32rr, X86::OR32rr,
12518                                                X86::OR32ri, X86::OR32ri,
12519                                                false);
12520   case X86::ATOMXOR6432:
12521     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12522                                                X86::XOR32rr, X86::XOR32rr,
12523                                                X86::XOR32ri, X86::XOR32ri,
12524                                                false);
12525   case X86::ATOMNAND6432:
12526     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12527                                                X86::AND32rr, X86::AND32rr,
12528                                                X86::AND32ri, X86::AND32ri,
12529                                                true);
12530   case X86::ATOMADD6432:
12531     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12532                                                X86::ADD32rr, X86::ADC32rr,
12533                                                X86::ADD32ri, X86::ADC32ri,
12534                                                false);
12535   case X86::ATOMSUB6432:
12536     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12537                                                X86::SUB32rr, X86::SBB32rr,
12538                                                X86::SUB32ri, X86::SBB32ri,
12539                                                false);
12540   case X86::ATOMSWAP6432:
12541     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12542                                                X86::MOV32rr, X86::MOV32rr,
12543                                                X86::MOV32ri, X86::MOV32ri,
12544                                                false);
12545   case X86::VASTART_SAVE_XMM_REGS:
12546     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12547
12548   case X86::VAARG_64:
12549     return EmitVAARG64WithCustomInserter(MI, BB);
12550   }
12551 }
12552
12553 //===----------------------------------------------------------------------===//
12554 //                           X86 Optimization Hooks
12555 //===----------------------------------------------------------------------===//
12556
12557 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12558                                                        const APInt &Mask,
12559                                                        APInt &KnownZero,
12560                                                        APInt &KnownOne,
12561                                                        const SelectionDAG &DAG,
12562                                                        unsigned Depth) const {
12563   unsigned Opc = Op.getOpcode();
12564   assert((Opc >= ISD::BUILTIN_OP_END ||
12565           Opc == ISD::INTRINSIC_WO_CHAIN ||
12566           Opc == ISD::INTRINSIC_W_CHAIN ||
12567           Opc == ISD::INTRINSIC_VOID) &&
12568          "Should use MaskedValueIsZero if you don't know whether Op"
12569          " is a target node!");
12570
12571   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12572   switch (Opc) {
12573   default: break;
12574   case X86ISD::ADD:
12575   case X86ISD::SUB:
12576   case X86ISD::ADC:
12577   case X86ISD::SBB:
12578   case X86ISD::SMUL:
12579   case X86ISD::UMUL:
12580   case X86ISD::INC:
12581   case X86ISD::DEC:
12582   case X86ISD::OR:
12583   case X86ISD::XOR:
12584   case X86ISD::AND:
12585     // These nodes' second result is a boolean.
12586     if (Op.getResNo() == 0)
12587       break;
12588     // Fallthrough
12589   case X86ISD::SETCC:
12590     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12591                                        Mask.getBitWidth() - 1);
12592     break;
12593   case ISD::INTRINSIC_WO_CHAIN: {
12594     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
12595     unsigned NumLoBits = 0;
12596     switch (IntId) {
12597     default: break;
12598     case Intrinsic::x86_sse_movmsk_ps:
12599     case Intrinsic::x86_avx_movmsk_ps_256:
12600     case Intrinsic::x86_sse2_movmsk_pd:
12601     case Intrinsic::x86_avx_movmsk_pd_256:
12602     case Intrinsic::x86_mmx_pmovmskb:
12603     case Intrinsic::x86_sse2_pmovmskb_128:
12604     case Intrinsic::x86_avx2_pmovmskb: {
12605       // High bits of movmskp{s|d}, pmovmskb are known zero.
12606       switch (IntId) {
12607         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
12608         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
12609         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
12610         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
12611         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
12612         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
12613         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
12614       }
12615       KnownZero = APInt::getHighBitsSet(Mask.getBitWidth(),
12616                                         Mask.getBitWidth() - NumLoBits);
12617       break;
12618     }
12619     }
12620     break;
12621   }
12622   }
12623 }
12624
12625 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12626                                                          unsigned Depth) const {
12627   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12628   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12629     return Op.getValueType().getScalarType().getSizeInBits();
12630
12631   // Fallback case.
12632   return 1;
12633 }
12634
12635 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12636 /// node is a GlobalAddress + offset.
12637 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12638                                        const GlobalValue* &GA,
12639                                        int64_t &Offset) const {
12640   if (N->getOpcode() == X86ISD::Wrapper) {
12641     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12642       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12643       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12644       return true;
12645     }
12646   }
12647   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12648 }
12649
12650 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12651 /// same as extracting the high 128-bit part of 256-bit vector and then
12652 /// inserting the result into the low part of a new 256-bit vector
12653 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12654   EVT VT = SVOp->getValueType(0);
12655   int NumElems = VT.getVectorNumElements();
12656
12657   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12658   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12659     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12660         SVOp->getMaskElt(j) >= 0)
12661       return false;
12662
12663   return true;
12664 }
12665
12666 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12667 /// same as extracting the low 128-bit part of 256-bit vector and then
12668 /// inserting the result into the high part of a new 256-bit vector
12669 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12670   EVT VT = SVOp->getValueType(0);
12671   int NumElems = VT.getVectorNumElements();
12672
12673   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12674   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12675     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12676         SVOp->getMaskElt(j) >= 0)
12677       return false;
12678
12679   return true;
12680 }
12681
12682 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12683 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12684                                         TargetLowering::DAGCombinerInfo &DCI) {
12685   DebugLoc dl = N->getDebugLoc();
12686   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12687   SDValue V1 = SVOp->getOperand(0);
12688   SDValue V2 = SVOp->getOperand(1);
12689   EVT VT = SVOp->getValueType(0);
12690   int NumElems = VT.getVectorNumElements();
12691
12692   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12693       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12694     //
12695     //                   0,0,0,...
12696     //                      |
12697     //    V      UNDEF    BUILD_VECTOR    UNDEF
12698     //     \      /           \           /
12699     //  CONCAT_VECTOR         CONCAT_VECTOR
12700     //         \                  /
12701     //          \                /
12702     //          RESULT: V + zero extended
12703     //
12704     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12705         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12706         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12707       return SDValue();
12708
12709     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12710       return SDValue();
12711
12712     // To match the shuffle mask, the first half of the mask should
12713     // be exactly the first vector, and all the rest a splat with the
12714     // first element of the second one.
12715     for (int i = 0; i < NumElems/2; ++i)
12716       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12717           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12718         return SDValue();
12719
12720     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
12721     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
12722       SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
12723       SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
12724       SDValue ResNode =
12725         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2,
12726                                 Ld->getMemoryVT(),
12727                                 Ld->getPointerInfo(),
12728                                 Ld->getAlignment(),
12729                                 false/*isVolatile*/, true/*ReadMem*/,
12730                                 false/*WriteMem*/);
12731       return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
12732     } 
12733
12734     // Emit a zeroed vector and insert the desired subvector on its
12735     // first half.
12736     SDValue Zeros = getZeroVector(VT, true /* HasXMMInt */, DAG, dl);
12737     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12738                          DAG.getConstant(0, MVT::i32), DAG, dl);
12739     return DCI.CombineTo(N, InsV);
12740   }
12741
12742   //===--------------------------------------------------------------------===//
12743   // Combine some shuffles into subvector extracts and inserts:
12744   //
12745
12746   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12747   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12748     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12749                                     DAG, dl);
12750     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12751                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12752     return DCI.CombineTo(N, InsV);
12753   }
12754
12755   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12756   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12757     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12758     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12759                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12760     return DCI.CombineTo(N, InsV);
12761   }
12762
12763   return SDValue();
12764 }
12765
12766 /// PerformShuffleCombine - Performs several different shuffle combines.
12767 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12768                                      TargetLowering::DAGCombinerInfo &DCI,
12769                                      const X86Subtarget *Subtarget) {
12770   DebugLoc dl = N->getDebugLoc();
12771   EVT VT = N->getValueType(0);
12772
12773   // Don't create instructions with illegal types after legalize types has run.
12774   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12775   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12776     return SDValue();
12777
12778   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12779   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12780       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12781     return PerformShuffleCombine256(N, DAG, DCI);
12782
12783   // Only handle 128 wide vector from here on.
12784   if (VT.getSizeInBits() != 128)
12785     return SDValue();
12786
12787   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12788   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12789   // consecutive, non-overlapping, and in the right order.
12790   SmallVector<SDValue, 16> Elts;
12791   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12792     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12793
12794   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12795 }
12796
12797 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12798 /// generation and convert it from being a bunch of shuffles and extracts
12799 /// to a simple store and scalar loads to extract the elements.
12800 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12801                                                 const TargetLowering &TLI) {
12802   SDValue InputVector = N->getOperand(0);
12803
12804   // Only operate on vectors of 4 elements, where the alternative shuffling
12805   // gets to be more expensive.
12806   if (InputVector.getValueType() != MVT::v4i32)
12807     return SDValue();
12808
12809   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12810   // single use which is a sign-extend or zero-extend, and all elements are
12811   // used.
12812   SmallVector<SDNode *, 4> Uses;
12813   unsigned ExtractedElements = 0;
12814   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12815        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12816     if (UI.getUse().getResNo() != InputVector.getResNo())
12817       return SDValue();
12818
12819     SDNode *Extract = *UI;
12820     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12821       return SDValue();
12822
12823     if (Extract->getValueType(0) != MVT::i32)
12824       return SDValue();
12825     if (!Extract->hasOneUse())
12826       return SDValue();
12827     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12828         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12829       return SDValue();
12830     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12831       return SDValue();
12832
12833     // Record which element was extracted.
12834     ExtractedElements |=
12835       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12836
12837     Uses.push_back(Extract);
12838   }
12839
12840   // If not all the elements were used, this may not be worthwhile.
12841   if (ExtractedElements != 15)
12842     return SDValue();
12843
12844   // Ok, we've now decided to do the transformation.
12845   DebugLoc dl = InputVector.getDebugLoc();
12846
12847   // Store the value to a temporary stack slot.
12848   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
12849   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
12850                             MachinePointerInfo(), false, false, 0);
12851
12852   // Replace each use (extract) with a load of the appropriate element.
12853   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
12854        UE = Uses.end(); UI != UE; ++UI) {
12855     SDNode *Extract = *UI;
12856
12857     // cOMpute the element's address.
12858     SDValue Idx = Extract->getOperand(1);
12859     unsigned EltSize =
12860         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
12861     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
12862     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
12863
12864     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
12865                                      StackPtr, OffsetVal);
12866
12867     // Load the scalar.
12868     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
12869                                      ScalarAddr, MachinePointerInfo(),
12870                                      false, false, false, 0);
12871
12872     // Replace the exact with the load.
12873     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
12874   }
12875
12876   // The replacement was made in place; don't return anything.
12877   return SDValue();
12878 }
12879
12880 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
12881 /// nodes.
12882 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
12883                                     const X86Subtarget *Subtarget) {
12884   DebugLoc DL = N->getDebugLoc();
12885   SDValue Cond = N->getOperand(0);
12886   // Get the LHS/RHS of the select.
12887   SDValue LHS = N->getOperand(1);
12888   SDValue RHS = N->getOperand(2);
12889   EVT VT = LHS.getValueType();
12890
12891   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
12892   // instructions match the semantics of the common C idiom x<y?x:y but not
12893   // x<=y?x:y, because of how they handle negative zero (which can be
12894   // ignored in unsafe-math mode).
12895   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
12896       VT != MVT::f80 && DAG.getTargetLoweringInfo().isTypeLegal(VT) &&
12897       (Subtarget->hasXMMInt() ||
12898        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
12899     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
12900
12901     unsigned Opcode = 0;
12902     // Check for x CC y ? x : y.
12903     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
12904         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
12905       switch (CC) {
12906       default: break;
12907       case ISD::SETULT:
12908         // Converting this to a min would handle NaNs incorrectly, and swapping
12909         // the operands would cause it to handle comparisons between positive
12910         // and negative zero incorrectly.
12911         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12912           if (!DAG.getTarget().Options.UnsafeFPMath &&
12913               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12914             break;
12915           std::swap(LHS, RHS);
12916         }
12917         Opcode = X86ISD::FMIN;
12918         break;
12919       case ISD::SETOLE:
12920         // Converting this to a min would handle comparisons between positive
12921         // and negative zero incorrectly.
12922         if (!DAG.getTarget().Options.UnsafeFPMath &&
12923             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12924           break;
12925         Opcode = X86ISD::FMIN;
12926         break;
12927       case ISD::SETULE:
12928         // Converting this to a min would handle both negative zeros and NaNs
12929         // incorrectly, but we can swap the operands to fix both.
12930         std::swap(LHS, RHS);
12931       case ISD::SETOLT:
12932       case ISD::SETLT:
12933       case ISD::SETLE:
12934         Opcode = X86ISD::FMIN;
12935         break;
12936
12937       case ISD::SETOGE:
12938         // Converting this to a max would handle comparisons between positive
12939         // and negative zero incorrectly.
12940         if (!DAG.getTarget().Options.UnsafeFPMath &&
12941             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12942           break;
12943         Opcode = X86ISD::FMAX;
12944         break;
12945       case ISD::SETUGT:
12946         // Converting this to a max would handle NaNs incorrectly, and swapping
12947         // the operands would cause it to handle comparisons between positive
12948         // and negative zero incorrectly.
12949         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12950           if (!DAG.getTarget().Options.UnsafeFPMath &&
12951               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12952             break;
12953           std::swap(LHS, RHS);
12954         }
12955         Opcode = X86ISD::FMAX;
12956         break;
12957       case ISD::SETUGE:
12958         // Converting this to a max would handle both negative zeros and NaNs
12959         // incorrectly, but we can swap the operands to fix both.
12960         std::swap(LHS, RHS);
12961       case ISD::SETOGT:
12962       case ISD::SETGT:
12963       case ISD::SETGE:
12964         Opcode = X86ISD::FMAX;
12965         break;
12966       }
12967     // Check for x CC y ? y : x -- a min/max with reversed arms.
12968     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
12969                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
12970       switch (CC) {
12971       default: break;
12972       case ISD::SETOGE:
12973         // Converting this to a min would handle comparisons between positive
12974         // and negative zero incorrectly, and swapping the operands would
12975         // cause it to handle NaNs incorrectly.
12976         if (!DAG.getTarget().Options.UnsafeFPMath &&
12977             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
12978           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12979             break;
12980           std::swap(LHS, RHS);
12981         }
12982         Opcode = X86ISD::FMIN;
12983         break;
12984       case ISD::SETUGT:
12985         // Converting this to a min would handle NaNs incorrectly.
12986         if (!DAG.getTarget().Options.UnsafeFPMath &&
12987             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
12988           break;
12989         Opcode = X86ISD::FMIN;
12990         break;
12991       case ISD::SETUGE:
12992         // Converting this to a min would handle both negative zeros and NaNs
12993         // incorrectly, but we can swap the operands to fix both.
12994         std::swap(LHS, RHS);
12995       case ISD::SETOGT:
12996       case ISD::SETGT:
12997       case ISD::SETGE:
12998         Opcode = X86ISD::FMIN;
12999         break;
13000
13001       case ISD::SETULT:
13002         // Converting this to a max would handle NaNs incorrectly.
13003         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13004           break;
13005         Opcode = X86ISD::FMAX;
13006         break;
13007       case ISD::SETOLE:
13008         // Converting this to a max would handle comparisons between positive
13009         // and negative zero incorrectly, and swapping the operands would
13010         // cause it to handle NaNs incorrectly.
13011         if (!DAG.getTarget().Options.UnsafeFPMath &&
13012             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
13013           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
13014             break;
13015           std::swap(LHS, RHS);
13016         }
13017         Opcode = X86ISD::FMAX;
13018         break;
13019       case ISD::SETULE:
13020         // Converting this to a max would handle both negative zeros and NaNs
13021         // incorrectly, but we can swap the operands to fix both.
13022         std::swap(LHS, RHS);
13023       case ISD::SETOLT:
13024       case ISD::SETLT:
13025       case ISD::SETLE:
13026         Opcode = X86ISD::FMAX;
13027         break;
13028       }
13029     }
13030
13031     if (Opcode)
13032       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
13033   }
13034
13035   // If this is a select between two integer constants, try to do some
13036   // optimizations.
13037   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
13038     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
13039       // Don't do this for crazy integer types.
13040       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
13041         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
13042         // so that TrueC (the true value) is larger than FalseC.
13043         bool NeedsCondInvert = false;
13044
13045         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
13046             // Efficiently invertible.
13047             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
13048              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
13049               isa<ConstantSDNode>(Cond.getOperand(1))))) {
13050           NeedsCondInvert = true;
13051           std::swap(TrueC, FalseC);
13052         }
13053
13054         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
13055         if (FalseC->getAPIntValue() == 0 &&
13056             TrueC->getAPIntValue().isPowerOf2()) {
13057           if (NeedsCondInvert) // Invert the condition if needed.
13058             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13059                                DAG.getConstant(1, Cond.getValueType()));
13060
13061           // Zero extend the condition if needed.
13062           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
13063
13064           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13065           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
13066                              DAG.getConstant(ShAmt, MVT::i8));
13067         }
13068
13069         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
13070         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13071           if (NeedsCondInvert) // Invert the condition if needed.
13072             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13073                                DAG.getConstant(1, Cond.getValueType()));
13074
13075           // Zero extend the condition if needed.
13076           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13077                              FalseC->getValueType(0), Cond);
13078           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13079                              SDValue(FalseC, 0));
13080         }
13081
13082         // Optimize cases that will turn into an LEA instruction.  This requires
13083         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13084         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13085           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13086           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13087
13088           bool isFastMultiplier = false;
13089           if (Diff < 10) {
13090             switch ((unsigned char)Diff) {
13091               default: break;
13092               case 1:  // result = add base, cond
13093               case 2:  // result = lea base(    , cond*2)
13094               case 3:  // result = lea base(cond, cond*2)
13095               case 4:  // result = lea base(    , cond*4)
13096               case 5:  // result = lea base(cond, cond*4)
13097               case 8:  // result = lea base(    , cond*8)
13098               case 9:  // result = lea base(cond, cond*8)
13099                 isFastMultiplier = true;
13100                 break;
13101             }
13102           }
13103
13104           if (isFastMultiplier) {
13105             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13106             if (NeedsCondInvert) // Invert the condition if needed.
13107               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
13108                                  DAG.getConstant(1, Cond.getValueType()));
13109
13110             // Zero extend the condition if needed.
13111             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13112                                Cond);
13113             // Scale the condition by the difference.
13114             if (Diff != 1)
13115               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13116                                  DAG.getConstant(Diff, Cond.getValueType()));
13117
13118             // Add the base if non-zero.
13119             if (FalseC->getAPIntValue() != 0)
13120               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13121                                  SDValue(FalseC, 0));
13122             return Cond;
13123           }
13124         }
13125       }
13126   }
13127
13128   // Canonicalize max and min:
13129   // (x > y) ? x : y -> (x >= y) ? x : y
13130   // (x < y) ? x : y -> (x <= y) ? x : y
13131   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
13132   // the need for an extra compare
13133   // against zero. e.g.
13134   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
13135   // subl   %esi, %edi
13136   // testl  %edi, %edi
13137   // movl   $0, %eax
13138   // cmovgl %edi, %eax
13139   // =>
13140   // xorl   %eax, %eax
13141   // subl   %esi, $edi
13142   // cmovsl %eax, %edi
13143   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
13144       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
13145       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
13146     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
13147     switch (CC) {
13148     default: break;
13149     case ISD::SETLT:
13150     case ISD::SETGT: {
13151       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
13152       Cond = DAG.getSetCC(Cond.getDebugLoc(), Cond.getValueType(),
13153                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
13154       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
13155     }
13156     }
13157   }
13158
13159   return SDValue();
13160 }
13161
13162 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
13163 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
13164                                   TargetLowering::DAGCombinerInfo &DCI) {
13165   DebugLoc DL = N->getDebugLoc();
13166
13167   // If the flag operand isn't dead, don't touch this CMOV.
13168   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
13169     return SDValue();
13170
13171   SDValue FalseOp = N->getOperand(0);
13172   SDValue TrueOp = N->getOperand(1);
13173   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
13174   SDValue Cond = N->getOperand(3);
13175   if (CC == X86::COND_E || CC == X86::COND_NE) {
13176     switch (Cond.getOpcode()) {
13177     default: break;
13178     case X86ISD::BSR:
13179     case X86ISD::BSF:
13180       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
13181       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
13182         return (CC == X86::COND_E) ? FalseOp : TrueOp;
13183     }
13184   }
13185
13186   // If this is a select between two integer constants, try to do some
13187   // optimizations.  Note that the operands are ordered the opposite of SELECT
13188   // operands.
13189   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
13190     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
13191       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
13192       // larger than FalseC (the false value).
13193       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
13194         CC = X86::GetOppositeBranchCondition(CC);
13195         std::swap(TrueC, FalseC);
13196       }
13197
13198       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
13199       // This is efficient for any integer data type (including i8/i16) and
13200       // shift amount.
13201       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
13202         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13203                            DAG.getConstant(CC, MVT::i8), Cond);
13204
13205         // Zero extend the condition if needed.
13206         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
13207
13208         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
13209         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
13210                            DAG.getConstant(ShAmt, MVT::i8));
13211         if (N->getNumValues() == 2)  // Dead flag value?
13212           return DCI.CombineTo(N, Cond, SDValue());
13213         return Cond;
13214       }
13215
13216       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
13217       // for any integer data type, including i8/i16.
13218       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
13219         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13220                            DAG.getConstant(CC, MVT::i8), Cond);
13221
13222         // Zero extend the condition if needed.
13223         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
13224                            FalseC->getValueType(0), Cond);
13225         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13226                            SDValue(FalseC, 0));
13227
13228         if (N->getNumValues() == 2)  // Dead flag value?
13229           return DCI.CombineTo(N, Cond, SDValue());
13230         return Cond;
13231       }
13232
13233       // Optimize cases that will turn into an LEA instruction.  This requires
13234       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
13235       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
13236         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
13237         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
13238
13239         bool isFastMultiplier = false;
13240         if (Diff < 10) {
13241           switch ((unsigned char)Diff) {
13242           default: break;
13243           case 1:  // result = add base, cond
13244           case 2:  // result = lea base(    , cond*2)
13245           case 3:  // result = lea base(cond, cond*2)
13246           case 4:  // result = lea base(    , cond*4)
13247           case 5:  // result = lea base(cond, cond*4)
13248           case 8:  // result = lea base(    , cond*8)
13249           case 9:  // result = lea base(cond, cond*8)
13250             isFastMultiplier = true;
13251             break;
13252           }
13253         }
13254
13255         if (isFastMultiplier) {
13256           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
13257           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
13258                              DAG.getConstant(CC, MVT::i8), Cond);
13259           // Zero extend the condition if needed.
13260           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
13261                              Cond);
13262           // Scale the condition by the difference.
13263           if (Diff != 1)
13264             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
13265                                DAG.getConstant(Diff, Cond.getValueType()));
13266
13267           // Add the base if non-zero.
13268           if (FalseC->getAPIntValue() != 0)
13269             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
13270                                SDValue(FalseC, 0));
13271           if (N->getNumValues() == 2)  // Dead flag value?
13272             return DCI.CombineTo(N, Cond, SDValue());
13273           return Cond;
13274         }
13275       }
13276     }
13277   }
13278   return SDValue();
13279 }
13280
13281
13282 /// PerformMulCombine - Optimize a single multiply with constant into two
13283 /// in order to implement it with two cheaper instructions, e.g.
13284 /// LEA + SHL, LEA + LEA.
13285 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
13286                                  TargetLowering::DAGCombinerInfo &DCI) {
13287   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
13288     return SDValue();
13289
13290   EVT VT = N->getValueType(0);
13291   if (VT != MVT::i64)
13292     return SDValue();
13293
13294   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
13295   if (!C)
13296     return SDValue();
13297   uint64_t MulAmt = C->getZExtValue();
13298   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
13299     return SDValue();
13300
13301   uint64_t MulAmt1 = 0;
13302   uint64_t MulAmt2 = 0;
13303   if ((MulAmt % 9) == 0) {
13304     MulAmt1 = 9;
13305     MulAmt2 = MulAmt / 9;
13306   } else if ((MulAmt % 5) == 0) {
13307     MulAmt1 = 5;
13308     MulAmt2 = MulAmt / 5;
13309   } else if ((MulAmt % 3) == 0) {
13310     MulAmt1 = 3;
13311     MulAmt2 = MulAmt / 3;
13312   }
13313   if (MulAmt2 &&
13314       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
13315     DebugLoc DL = N->getDebugLoc();
13316
13317     if (isPowerOf2_64(MulAmt2) &&
13318         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
13319       // If second multiplifer is pow2, issue it first. We want the multiply by
13320       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
13321       // is an add.
13322       std::swap(MulAmt1, MulAmt2);
13323
13324     SDValue NewMul;
13325     if (isPowerOf2_64(MulAmt1))
13326       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
13327                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
13328     else
13329       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
13330                            DAG.getConstant(MulAmt1, VT));
13331
13332     if (isPowerOf2_64(MulAmt2))
13333       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
13334                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
13335     else
13336       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
13337                            DAG.getConstant(MulAmt2, VT));
13338
13339     // Do not add new nodes to DAG combiner worklist.
13340     DCI.CombineTo(N, NewMul, false);
13341   }
13342   return SDValue();
13343 }
13344
13345 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
13346   SDValue N0 = N->getOperand(0);
13347   SDValue N1 = N->getOperand(1);
13348   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
13349   EVT VT = N0.getValueType();
13350
13351   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
13352   // since the result of setcc_c is all zero's or all ones.
13353   if (VT.isInteger() && !VT.isVector() &&
13354       N1C && N0.getOpcode() == ISD::AND &&
13355       N0.getOperand(1).getOpcode() == ISD::Constant) {
13356     SDValue N00 = N0.getOperand(0);
13357     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
13358         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13359           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13360          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13361       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13362       APInt ShAmt = N1C->getAPIntValue();
13363       Mask = Mask.shl(ShAmt);
13364       if (Mask != 0)
13365         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13366                            N00, DAG.getConstant(Mask, VT));
13367     }
13368   }
13369
13370
13371   // Hardware support for vector shifts is sparse which makes us scalarize the
13372   // vector operations in many cases. Also, on sandybridge ADD is faster than
13373   // shl.
13374   // (shl V, 1) -> add V,V
13375   if (isSplatVector(N1.getNode())) {
13376     assert(N0.getValueType().isVector() && "Invalid vector shift type");
13377     ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1->getOperand(0));
13378     // We shift all of the values by one. In many cases we do not have
13379     // hardware support for this operation. This is better expressed as an ADD
13380     // of two values.
13381     if (N1C && (1 == N1C->getZExtValue())) {
13382       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, N0, N0);
13383     }
13384   }
13385
13386   return SDValue();
13387 }
13388
13389 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13390 ///                       when possible.
13391 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13392                                    const X86Subtarget *Subtarget) {
13393   EVT VT = N->getValueType(0);
13394   if (N->getOpcode() == ISD::SHL) {
13395     SDValue V = PerformSHLCombine(N, DAG);
13396     if (V.getNode()) return V;
13397   }
13398
13399   // On X86 with SSE2 support, we can transform this to a vector shift if
13400   // all elements are shifted by the same amount.  We can't do this in legalize
13401   // because the a constant vector is typically transformed to a constant pool
13402   // so we have no knowledge of the shift amount.
13403   if (!Subtarget->hasXMMInt())
13404     return SDValue();
13405
13406   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
13407       (!Subtarget->hasAVX2() ||
13408        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
13409     return SDValue();
13410
13411   SDValue ShAmtOp = N->getOperand(1);
13412   EVT EltVT = VT.getVectorElementType();
13413   DebugLoc DL = N->getDebugLoc();
13414   SDValue BaseShAmt = SDValue();
13415   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13416     unsigned NumElts = VT.getVectorNumElements();
13417     unsigned i = 0;
13418     for (; i != NumElts; ++i) {
13419       SDValue Arg = ShAmtOp.getOperand(i);
13420       if (Arg.getOpcode() == ISD::UNDEF) continue;
13421       BaseShAmt = Arg;
13422       break;
13423     }
13424     for (; i != NumElts; ++i) {
13425       SDValue Arg = ShAmtOp.getOperand(i);
13426       if (Arg.getOpcode() == ISD::UNDEF) continue;
13427       if (Arg != BaseShAmt) {
13428         return SDValue();
13429       }
13430     }
13431   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13432              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13433     SDValue InVec = ShAmtOp.getOperand(0);
13434     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13435       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13436       unsigned i = 0;
13437       for (; i != NumElts; ++i) {
13438         SDValue Arg = InVec.getOperand(i);
13439         if (Arg.getOpcode() == ISD::UNDEF) continue;
13440         BaseShAmt = Arg;
13441         break;
13442       }
13443     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13444        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13445          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13446          if (C->getZExtValue() == SplatIdx)
13447            BaseShAmt = InVec.getOperand(1);
13448        }
13449     }
13450     if (BaseShAmt.getNode() == 0)
13451       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13452                               DAG.getIntPtrConstant(0));
13453   } else
13454     return SDValue();
13455
13456   // The shift amount is an i32.
13457   if (EltVT.bitsGT(MVT::i32))
13458     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13459   else if (EltVT.bitsLT(MVT::i32))
13460     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13461
13462   // The shift amount is identical so we can do a vector shift.
13463   SDValue  ValOp = N->getOperand(0);
13464   switch (N->getOpcode()) {
13465   default:
13466     llvm_unreachable("Unknown shift opcode!");
13467     break;
13468   case ISD::SHL:
13469     if (VT == MVT::v2i64)
13470       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13471                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
13472                          ValOp, BaseShAmt);
13473     if (VT == MVT::v4i32)
13474       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13475                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
13476                          ValOp, BaseShAmt);
13477     if (VT == MVT::v8i16)
13478       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13479                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
13480                          ValOp, BaseShAmt);
13481     if (VT == MVT::v4i64)
13482       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13483                          DAG.getConstant(Intrinsic::x86_avx2_pslli_q, MVT::i32),
13484                          ValOp, BaseShAmt);
13485     if (VT == MVT::v8i32)
13486       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13487                          DAG.getConstant(Intrinsic::x86_avx2_pslli_d, MVT::i32),
13488                          ValOp, BaseShAmt);
13489     if (VT == MVT::v16i16)
13490       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13491                          DAG.getConstant(Intrinsic::x86_avx2_pslli_w, MVT::i32),
13492                          ValOp, BaseShAmt);
13493     break;
13494   case ISD::SRA:
13495     if (VT == MVT::v4i32)
13496       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13497                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
13498                          ValOp, BaseShAmt);
13499     if (VT == MVT::v8i16)
13500       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13501                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
13502                          ValOp, BaseShAmt);
13503     if (VT == MVT::v8i32)
13504       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13505                          DAG.getConstant(Intrinsic::x86_avx2_psrai_d, MVT::i32),
13506                          ValOp, BaseShAmt);
13507     if (VT == MVT::v16i16)
13508       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13509                          DAG.getConstant(Intrinsic::x86_avx2_psrai_w, MVT::i32),
13510                          ValOp, BaseShAmt);
13511     break;
13512   case ISD::SRL:
13513     if (VT == MVT::v2i64)
13514       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13515                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
13516                          ValOp, BaseShAmt);
13517     if (VT == MVT::v4i32)
13518       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13519                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
13520                          ValOp, BaseShAmt);
13521     if (VT ==  MVT::v8i16)
13522       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13523                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
13524                          ValOp, BaseShAmt);
13525     if (VT == MVT::v4i64)
13526       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13527                          DAG.getConstant(Intrinsic::x86_avx2_psrli_q, MVT::i32),
13528                          ValOp, BaseShAmt);
13529     if (VT == MVT::v8i32)
13530       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13531                          DAG.getConstant(Intrinsic::x86_avx2_psrli_d, MVT::i32),
13532                          ValOp, BaseShAmt);
13533     if (VT ==  MVT::v16i16)
13534       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13535                          DAG.getConstant(Intrinsic::x86_avx2_psrli_w, MVT::i32),
13536                          ValOp, BaseShAmt);
13537     break;
13538   }
13539   return SDValue();
13540 }
13541
13542
13543 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13544 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13545 // and friends.  Likewise for OR -> CMPNEQSS.
13546 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13547                             TargetLowering::DAGCombinerInfo &DCI,
13548                             const X86Subtarget *Subtarget) {
13549   unsigned opcode;
13550
13551   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13552   // we're requiring SSE2 for both.
13553   if (Subtarget->hasXMMInt() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13554     SDValue N0 = N->getOperand(0);
13555     SDValue N1 = N->getOperand(1);
13556     SDValue CMP0 = N0->getOperand(1);
13557     SDValue CMP1 = N1->getOperand(1);
13558     DebugLoc DL = N->getDebugLoc();
13559
13560     // The SETCCs should both refer to the same CMP.
13561     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13562       return SDValue();
13563
13564     SDValue CMP00 = CMP0->getOperand(0);
13565     SDValue CMP01 = CMP0->getOperand(1);
13566     EVT     VT    = CMP00.getValueType();
13567
13568     if (VT == MVT::f32 || VT == MVT::f64) {
13569       bool ExpectingFlags = false;
13570       // Check for any users that want flags:
13571       for (SDNode::use_iterator UI = N->use_begin(),
13572              UE = N->use_end();
13573            !ExpectingFlags && UI != UE; ++UI)
13574         switch (UI->getOpcode()) {
13575         default:
13576         case ISD::BR_CC:
13577         case ISD::BRCOND:
13578         case ISD::SELECT:
13579           ExpectingFlags = true;
13580           break;
13581         case ISD::CopyToReg:
13582         case ISD::SIGN_EXTEND:
13583         case ISD::ZERO_EXTEND:
13584         case ISD::ANY_EXTEND:
13585           break;
13586         }
13587
13588       if (!ExpectingFlags) {
13589         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13590         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13591
13592         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13593           X86::CondCode tmp = cc0;
13594           cc0 = cc1;
13595           cc1 = tmp;
13596         }
13597
13598         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13599             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13600           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13601           X86ISD::NodeType NTOperator = is64BitFP ?
13602             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13603           // FIXME: need symbolic constants for these magic numbers.
13604           // See X86ATTInstPrinter.cpp:printSSECC().
13605           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13606           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13607                                               DAG.getConstant(x86cc, MVT::i8));
13608           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13609                                               OnesOrZeroesF);
13610           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13611                                       DAG.getConstant(1, MVT::i32));
13612           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13613           return OneBitOfTruth;
13614         }
13615       }
13616     }
13617   }
13618   return SDValue();
13619 }
13620
13621 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13622 /// so it can be folded inside ANDNP.
13623 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13624   EVT VT = N->getValueType(0);
13625
13626   // Match direct AllOnes for 128 and 256-bit vectors
13627   if (ISD::isBuildVectorAllOnes(N))
13628     return true;
13629
13630   // Look through a bit convert.
13631   if (N->getOpcode() == ISD::BITCAST)
13632     N = N->getOperand(0).getNode();
13633
13634   // Sometimes the operand may come from a insert_subvector building a 256-bit
13635   // allones vector
13636   if (VT.getSizeInBits() == 256 &&
13637       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13638     SDValue V1 = N->getOperand(0);
13639     SDValue V2 = N->getOperand(1);
13640
13641     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13642         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13643         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13644         ISD::isBuildVectorAllOnes(V2.getNode()))
13645       return true;
13646   }
13647
13648   return false;
13649 }
13650
13651 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13652                                  TargetLowering::DAGCombinerInfo &DCI,
13653                                  const X86Subtarget *Subtarget) {
13654   if (DCI.isBeforeLegalizeOps())
13655     return SDValue();
13656
13657   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13658   if (R.getNode())
13659     return R;
13660
13661   EVT VT = N->getValueType(0);
13662
13663   // Create ANDN, BLSI, and BLSR instructions
13664   // BLSI is X & (-X)
13665   // BLSR is X & (X-1)
13666   if (Subtarget->hasBMI() && (VT == MVT::i32 || VT == MVT::i64)) {
13667     SDValue N0 = N->getOperand(0);
13668     SDValue N1 = N->getOperand(1);
13669     DebugLoc DL = N->getDebugLoc();
13670
13671     // Check LHS for not
13672     if (N0.getOpcode() == ISD::XOR && isAllOnes(N0.getOperand(1)))
13673       return DAG.getNode(X86ISD::ANDN, DL, VT, N0.getOperand(0), N1);
13674     // Check RHS for not
13675     if (N1.getOpcode() == ISD::XOR && isAllOnes(N1.getOperand(1)))
13676       return DAG.getNode(X86ISD::ANDN, DL, VT, N1.getOperand(0), N0);
13677
13678     // Check LHS for neg
13679     if (N0.getOpcode() == ISD::SUB && N0.getOperand(1) == N1 &&
13680         isZero(N0.getOperand(0)))
13681       return DAG.getNode(X86ISD::BLSI, DL, VT, N1);
13682
13683     // Check RHS for neg
13684     if (N1.getOpcode() == ISD::SUB && N1.getOperand(1) == N0 &&
13685         isZero(N1.getOperand(0)))
13686       return DAG.getNode(X86ISD::BLSI, DL, VT, N0);
13687
13688     // Check LHS for X-1
13689     if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13690         isAllOnes(N0.getOperand(1)))
13691       return DAG.getNode(X86ISD::BLSR, DL, VT, N1);
13692
13693     // Check RHS for X-1
13694     if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13695         isAllOnes(N1.getOperand(1)))
13696       return DAG.getNode(X86ISD::BLSR, DL, VT, N0);
13697
13698     return SDValue();
13699   }
13700
13701   // Want to form ANDNP nodes:
13702   // 1) In the hopes of then easily combining them with OR and AND nodes
13703   //    to form PBLEND/PSIGN.
13704   // 2) To match ANDN packed intrinsics
13705   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13706     return SDValue();
13707
13708   SDValue N0 = N->getOperand(0);
13709   SDValue N1 = N->getOperand(1);
13710   DebugLoc DL = N->getDebugLoc();
13711
13712   // Check LHS for vnot
13713   if (N0.getOpcode() == ISD::XOR &&
13714       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13715       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13716     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13717
13718   // Check RHS for vnot
13719   if (N1.getOpcode() == ISD::XOR &&
13720       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13721       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13722     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13723
13724   return SDValue();
13725 }
13726
13727 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13728                                 TargetLowering::DAGCombinerInfo &DCI,
13729                                 const X86Subtarget *Subtarget) {
13730   if (DCI.isBeforeLegalizeOps())
13731     return SDValue();
13732
13733   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13734   if (R.getNode())
13735     return R;
13736
13737   EVT VT = N->getValueType(0);
13738
13739   SDValue N0 = N->getOperand(0);
13740   SDValue N1 = N->getOperand(1);
13741
13742   // look for psign/blend
13743   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
13744     if (!Subtarget->hasSSSE3orAVX() ||
13745         (VT == MVT::v4i64 && !Subtarget->hasAVX2()))
13746       return SDValue();
13747
13748     // Canonicalize pandn to RHS
13749     if (N0.getOpcode() == X86ISD::ANDNP)
13750       std::swap(N0, N1);
13751     // or (and (m, x), (pandn m, y))
13752     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13753       SDValue Mask = N1.getOperand(0);
13754       SDValue X    = N1.getOperand(1);
13755       SDValue Y;
13756       if (N0.getOperand(0) == Mask)
13757         Y = N0.getOperand(1);
13758       if (N0.getOperand(1) == Mask)
13759         Y = N0.getOperand(0);
13760
13761       // Check to see if the mask appeared in both the AND and ANDNP and
13762       if (!Y.getNode())
13763         return SDValue();
13764
13765       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13766       if (Mask.getOpcode() != ISD::BITCAST ||
13767           X.getOpcode() != ISD::BITCAST ||
13768           Y.getOpcode() != ISD::BITCAST)
13769         return SDValue();
13770
13771       // Look through mask bitcast.
13772       Mask = Mask.getOperand(0);
13773       EVT MaskVT = Mask.getValueType();
13774
13775       // Validate that the Mask operand is a vector sra node.  The sra node
13776       // will be an intrinsic.
13777       if (Mask.getOpcode() != ISD::INTRINSIC_WO_CHAIN)
13778         return SDValue();
13779
13780       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13781       // there is no psrai.b
13782       switch (cast<ConstantSDNode>(Mask.getOperand(0))->getZExtValue()) {
13783       case Intrinsic::x86_sse2_psrai_w:
13784       case Intrinsic::x86_sse2_psrai_d:
13785       case Intrinsic::x86_avx2_psrai_w:
13786       case Intrinsic::x86_avx2_psrai_d:
13787         break;
13788       default: return SDValue();
13789       }
13790
13791       // Check that the SRA is all signbits.
13792       SDValue SraC = Mask.getOperand(2);
13793       unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13794       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13795       if ((SraAmt + 1) != EltBits)
13796         return SDValue();
13797
13798       DebugLoc DL = N->getDebugLoc();
13799
13800       // Now we know we at least have a plendvb with the mask val.  See if
13801       // we can form a psignb/w/d.
13802       // psign = x.type == y.type == mask.type && y = sub(0, x);
13803       X = X.getOperand(0);
13804       Y = Y.getOperand(0);
13805       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13806           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13807           X.getValueType() == MaskVT && X.getValueType() == Y.getValueType() &&
13808           (EltBits == 8 || EltBits == 16 || EltBits == 32)) {
13809         SDValue Sign = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X,
13810                                    Mask.getOperand(1));
13811         return DAG.getNode(ISD::BITCAST, DL, VT, Sign);
13812       }
13813       // PBLENDVB only available on SSE 4.1
13814       if (!Subtarget->hasSSE41orAVX())
13815         return SDValue();
13816
13817       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
13818
13819       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
13820       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
13821       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
13822       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
13823       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
13824     }
13825   }
13826
13827   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
13828     return SDValue();
13829
13830   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13831   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13832     std::swap(N0, N1);
13833   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13834     return SDValue();
13835   if (!N0.hasOneUse() || !N1.hasOneUse())
13836     return SDValue();
13837
13838   SDValue ShAmt0 = N0.getOperand(1);
13839   if (ShAmt0.getValueType() != MVT::i8)
13840     return SDValue();
13841   SDValue ShAmt1 = N1.getOperand(1);
13842   if (ShAmt1.getValueType() != MVT::i8)
13843     return SDValue();
13844   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13845     ShAmt0 = ShAmt0.getOperand(0);
13846   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13847     ShAmt1 = ShAmt1.getOperand(0);
13848
13849   DebugLoc DL = N->getDebugLoc();
13850   unsigned Opc = X86ISD::SHLD;
13851   SDValue Op0 = N0.getOperand(0);
13852   SDValue Op1 = N1.getOperand(0);
13853   if (ShAmt0.getOpcode() == ISD::SUB) {
13854     Opc = X86ISD::SHRD;
13855     std::swap(Op0, Op1);
13856     std::swap(ShAmt0, ShAmt1);
13857   }
13858
13859   unsigned Bits = VT.getSizeInBits();
13860   if (ShAmt1.getOpcode() == ISD::SUB) {
13861     SDValue Sum = ShAmt1.getOperand(0);
13862     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
13863       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
13864       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
13865         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
13866       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
13867         return DAG.getNode(Opc, DL, VT,
13868                            Op0, Op1,
13869                            DAG.getNode(ISD::TRUNCATE, DL,
13870                                        MVT::i8, ShAmt0));
13871     }
13872   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
13873     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
13874     if (ShAmt0C &&
13875         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
13876       return DAG.getNode(Opc, DL, VT,
13877                          N0.getOperand(0), N1.getOperand(0),
13878                          DAG.getNode(ISD::TRUNCATE, DL,
13879                                        MVT::i8, ShAmt0));
13880   }
13881
13882   return SDValue();
13883 }
13884
13885 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
13886 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
13887                                  TargetLowering::DAGCombinerInfo &DCI,
13888                                  const X86Subtarget *Subtarget) {
13889   if (DCI.isBeforeLegalizeOps())
13890     return SDValue();
13891
13892   EVT VT = N->getValueType(0);
13893
13894   if (VT != MVT::i32 && VT != MVT::i64)
13895     return SDValue();
13896
13897   assert(Subtarget->hasBMI() && "Creating BLSMSK requires BMI instructions");
13898
13899   // Create BLSMSK instructions by finding X ^ (X-1)
13900   SDValue N0 = N->getOperand(0);
13901   SDValue N1 = N->getOperand(1);
13902   DebugLoc DL = N->getDebugLoc();
13903
13904   if (N0.getOpcode() == ISD::ADD && N0.getOperand(0) == N1 &&
13905       isAllOnes(N0.getOperand(1)))
13906     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N1);
13907
13908   if (N1.getOpcode() == ISD::ADD && N1.getOperand(0) == N0 &&
13909       isAllOnes(N1.getOperand(1)))
13910     return DAG.getNode(X86ISD::BLSMSK, DL, VT, N0);
13911
13912   return SDValue();
13913 }
13914
13915 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
13916 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
13917                                    const X86Subtarget *Subtarget) {
13918   LoadSDNode *Ld = cast<LoadSDNode>(N);
13919   EVT RegVT = Ld->getValueType(0);
13920   EVT MemVT = Ld->getMemoryVT();
13921   DebugLoc dl = Ld->getDebugLoc();
13922   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13923
13924   ISD::LoadExtType Ext = Ld->getExtensionType();
13925
13926   // If this is a vector EXT Load then attempt to optimize it using a
13927   // shuffle. We need SSE4 for the shuffles.
13928   // TODO: It is possible to support ZExt by zeroing the undef values
13929   // during the shuffle phase or after the shuffle.
13930   if (RegVT.isVector() && RegVT.isInteger() &&
13931       Ext == ISD::EXTLOAD && Subtarget->hasSSE41()) {
13932     assert(MemVT != RegVT && "Cannot extend to the same type");
13933     assert(MemVT.isVector() && "Must load a vector from memory");
13934
13935     unsigned NumElems = RegVT.getVectorNumElements();
13936     unsigned RegSz = RegVT.getSizeInBits();
13937     unsigned MemSz = MemVT.getSizeInBits();
13938     assert(RegSz > MemSz && "Register size must be greater than the mem size");
13939     // All sizes must be a power of two
13940     if (!isPowerOf2_32(RegSz * MemSz * NumElems)) return SDValue();
13941
13942     // Attempt to load the original value using a single load op.
13943     // Find a scalar type which is equal to the loaded word size.
13944     MVT SclrLoadTy = MVT::i8;
13945     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13946          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13947       MVT Tp = (MVT::SimpleValueType)tp;
13948       if (TLI.isTypeLegal(Tp) &&  Tp.getSizeInBits() == MemSz) {
13949         SclrLoadTy = Tp;
13950         break;
13951       }
13952     }
13953
13954     // Proceed if a load word is found.
13955     if (SclrLoadTy.getSizeInBits() != MemSz) return SDValue();
13956
13957     EVT LoadUnitVecVT = EVT::getVectorVT(*DAG.getContext(), SclrLoadTy,
13958       RegSz/SclrLoadTy.getSizeInBits());
13959
13960     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
13961                                   RegSz/MemVT.getScalarType().getSizeInBits());
13962     // Can't shuffle using an illegal type.
13963     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
13964
13965     // Perform a single load.
13966     SDValue ScalarLoad = DAG.getLoad(SclrLoadTy, dl, Ld->getChain(),
13967                                   Ld->getBasePtr(),
13968                                   Ld->getPointerInfo(), Ld->isVolatile(),
13969                                   Ld->isNonTemporal(), Ld->isInvariant(),
13970                                   Ld->getAlignment());
13971
13972     // Insert the word loaded into a vector.
13973     SDValue ScalarInVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13974       LoadUnitVecVT, ScalarLoad);
13975
13976     // Bitcast the loaded value to a vector of the original element type, in
13977     // the size of the target vector type.
13978     SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT,
13979                                     ScalarInVector);
13980     unsigned SizeRatio = RegSz/MemSz;
13981
13982     // Redistribute the loaded elements into the different locations.
13983     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
13984     for (unsigned i = 0; i < NumElems; i++) ShuffleVec[i*SizeRatio] = i;
13985
13986     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
13987                                 DAG.getUNDEF(SlicedVec.getValueType()),
13988                                 ShuffleVec.data());
13989
13990     // Bitcast to the requested type.
13991     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
13992     // Replace the original load with the new sequence
13993     // and return the new chain.
13994     DAG.ReplaceAllUsesOfValueWith(SDValue(N, 0), Shuff);
13995     return SDValue(ScalarLoad.getNode(), 1);
13996   }
13997
13998   return SDValue();
13999 }
14000
14001 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
14002 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
14003                                    const X86Subtarget *Subtarget) {
14004   StoreSDNode *St = cast<StoreSDNode>(N);
14005   EVT VT = St->getValue().getValueType();
14006   EVT StVT = St->getMemoryVT();
14007   DebugLoc dl = St->getDebugLoc();
14008   SDValue StoredVal = St->getOperand(1);
14009   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14010
14011   // If we are saving a concatenation of two XMM registers, perform two stores.
14012   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
14013   // 128-bit ones. If in the future the cost becomes only one memory access the
14014   // first version would be better.
14015   if (VT.getSizeInBits() == 256 &&
14016     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
14017     StoredVal.getNumOperands() == 2) {
14018
14019     SDValue Value0 = StoredVal.getOperand(0);
14020     SDValue Value1 = StoredVal.getOperand(1);
14021
14022     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
14023     SDValue Ptr0 = St->getBasePtr();
14024     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
14025
14026     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
14027                                 St->getPointerInfo(), St->isVolatile(),
14028                                 St->isNonTemporal(), St->getAlignment());
14029     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
14030                                 St->getPointerInfo(), St->isVolatile(),
14031                                 St->isNonTemporal(), St->getAlignment());
14032     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
14033   }
14034
14035   // Optimize trunc store (of multiple scalars) to shuffle and store.
14036   // First, pack all of the elements in one place. Next, store to memory
14037   // in fewer chunks.
14038   if (St->isTruncatingStore() && VT.isVector()) {
14039     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14040     unsigned NumElems = VT.getVectorNumElements();
14041     assert(StVT != VT && "Cannot truncate to the same type");
14042     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
14043     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
14044
14045     // From, To sizes and ElemCount must be pow of two
14046     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
14047     // We are going to use the original vector elt for storing.
14048     // Accumulated smaller vector elements must be a multiple of the store size.
14049     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
14050
14051     unsigned SizeRatio  = FromSz / ToSz;
14052
14053     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
14054
14055     // Create a type on which we perform the shuffle
14056     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
14057             StVT.getScalarType(), NumElems*SizeRatio);
14058
14059     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
14060
14061     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
14062     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
14063     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
14064
14065     // Can't shuffle using an illegal type
14066     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
14067
14068     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
14069                                 DAG.getUNDEF(WideVec.getValueType()),
14070                                 ShuffleVec.data());
14071     // At this point all of the data is stored at the bottom of the
14072     // register. We now need to save it to mem.
14073
14074     // Find the largest store unit
14075     MVT StoreType = MVT::i8;
14076     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14077          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14078       MVT Tp = (MVT::SimpleValueType)tp;
14079       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
14080         StoreType = Tp;
14081     }
14082
14083     // Bitcast the original vector into a vector of store-size units
14084     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
14085             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
14086     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
14087     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
14088     SmallVector<SDValue, 8> Chains;
14089     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
14090                                         TLI.getPointerTy());
14091     SDValue Ptr = St->getBasePtr();
14092
14093     // Perform one or more big stores into memory.
14094     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
14095       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
14096                                    StoreType, ShuffWide,
14097                                    DAG.getIntPtrConstant(i));
14098       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
14099                                 St->getPointerInfo(), St->isVolatile(),
14100                                 St->isNonTemporal(), St->getAlignment());
14101       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14102       Chains.push_back(Ch);
14103     }
14104
14105     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
14106                                Chains.size());
14107   }
14108
14109
14110   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
14111   // the FP state in cases where an emms may be missing.
14112   // A preferable solution to the general problem is to figure out the right
14113   // places to insert EMMS.  This qualifies as a quick hack.
14114
14115   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
14116   if (VT.getSizeInBits() != 64)
14117     return SDValue();
14118
14119   const Function *F = DAG.getMachineFunction().getFunction();
14120   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
14121   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
14122                      && Subtarget->hasXMMInt();
14123   if ((VT.isVector() ||
14124        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
14125       isa<LoadSDNode>(St->getValue()) &&
14126       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
14127       St->getChain().hasOneUse() && !St->isVolatile()) {
14128     SDNode* LdVal = St->getValue().getNode();
14129     LoadSDNode *Ld = 0;
14130     int TokenFactorIndex = -1;
14131     SmallVector<SDValue, 8> Ops;
14132     SDNode* ChainVal = St->getChain().getNode();
14133     // Must be a store of a load.  We currently handle two cases:  the load
14134     // is a direct child, and it's under an intervening TokenFactor.  It is
14135     // possible to dig deeper under nested TokenFactors.
14136     if (ChainVal == LdVal)
14137       Ld = cast<LoadSDNode>(St->getChain());
14138     else if (St->getValue().hasOneUse() &&
14139              ChainVal->getOpcode() == ISD::TokenFactor) {
14140       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
14141         if (ChainVal->getOperand(i).getNode() == LdVal) {
14142           TokenFactorIndex = i;
14143           Ld = cast<LoadSDNode>(St->getValue());
14144         } else
14145           Ops.push_back(ChainVal->getOperand(i));
14146       }
14147     }
14148
14149     if (!Ld || !ISD::isNormalLoad(Ld))
14150       return SDValue();
14151
14152     // If this is not the MMX case, i.e. we are just turning i64 load/store
14153     // into f64 load/store, avoid the transformation if there are multiple
14154     // uses of the loaded value.
14155     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
14156       return SDValue();
14157
14158     DebugLoc LdDL = Ld->getDebugLoc();
14159     DebugLoc StDL = N->getDebugLoc();
14160     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
14161     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
14162     // pair instead.
14163     if (Subtarget->is64Bit() || F64IsLegal) {
14164       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
14165       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
14166                                   Ld->getPointerInfo(), Ld->isVolatile(),
14167                                   Ld->isNonTemporal(), Ld->isInvariant(),
14168                                   Ld->getAlignment());
14169       SDValue NewChain = NewLd.getValue(1);
14170       if (TokenFactorIndex != -1) {
14171         Ops.push_back(NewChain);
14172         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14173                                Ops.size());
14174       }
14175       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
14176                           St->getPointerInfo(),
14177                           St->isVolatile(), St->isNonTemporal(),
14178                           St->getAlignment());
14179     }
14180
14181     // Otherwise, lower to two pairs of 32-bit loads / stores.
14182     SDValue LoAddr = Ld->getBasePtr();
14183     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
14184                                  DAG.getConstant(4, MVT::i32));
14185
14186     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
14187                                Ld->getPointerInfo(),
14188                                Ld->isVolatile(), Ld->isNonTemporal(),
14189                                Ld->isInvariant(), Ld->getAlignment());
14190     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
14191                                Ld->getPointerInfo().getWithOffset(4),
14192                                Ld->isVolatile(), Ld->isNonTemporal(),
14193                                Ld->isInvariant(),
14194                                MinAlign(Ld->getAlignment(), 4));
14195
14196     SDValue NewChain = LoLd.getValue(1);
14197     if (TokenFactorIndex != -1) {
14198       Ops.push_back(LoLd);
14199       Ops.push_back(HiLd);
14200       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
14201                              Ops.size());
14202     }
14203
14204     LoAddr = St->getBasePtr();
14205     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
14206                          DAG.getConstant(4, MVT::i32));
14207
14208     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
14209                                 St->getPointerInfo(),
14210                                 St->isVolatile(), St->isNonTemporal(),
14211                                 St->getAlignment());
14212     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
14213                                 St->getPointerInfo().getWithOffset(4),
14214                                 St->isVolatile(),
14215                                 St->isNonTemporal(),
14216                                 MinAlign(St->getAlignment(), 4));
14217     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
14218   }
14219   return SDValue();
14220 }
14221
14222 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
14223 /// and return the operands for the horizontal operation in LHS and RHS.  A
14224 /// horizontal operation performs the binary operation on successive elements
14225 /// of its first operand, then on successive elements of its second operand,
14226 /// returning the resulting values in a vector.  For example, if
14227 ///   A = < float a0, float a1, float a2, float a3 >
14228 /// and
14229 ///   B = < float b0, float b1, float b2, float b3 >
14230 /// then the result of doing a horizontal operation on A and B is
14231 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
14232 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
14233 /// A horizontal-op B, for some already available A and B, and if so then LHS is
14234 /// set to A, RHS to B, and the routine returns 'true'.
14235 /// Note that the binary operation should have the property that if one of the
14236 /// operands is UNDEF then the result is UNDEF.
14237 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
14238   // Look for the following pattern: if
14239   //   A = < float a0, float a1, float a2, float a3 >
14240   //   B = < float b0, float b1, float b2, float b3 >
14241   // and
14242   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
14243   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
14244   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
14245   // which is A horizontal-op B.
14246
14247   // At least one of the operands should be a vector shuffle.
14248   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
14249       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
14250     return false;
14251
14252   EVT VT = LHS.getValueType();
14253
14254   assert((VT.is128BitVector() || VT.is256BitVector()) &&
14255          "Unsupported vector type for horizontal add/sub");
14256
14257   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
14258   // operate independently on 128-bit lanes.
14259   unsigned NumElts = VT.getVectorNumElements();
14260   unsigned NumLanes = VT.getSizeInBits()/128;
14261   unsigned NumLaneElts = NumElts / NumLanes;
14262   assert((NumLaneElts % 2 == 0) &&
14263          "Vector type should have an even number of elements in each lane");
14264   unsigned HalfLaneElts = NumLaneElts/2;
14265
14266   // View LHS in the form
14267   //   LHS = VECTOR_SHUFFLE A, B, LMask
14268   // If LHS is not a shuffle then pretend it is the shuffle
14269   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
14270   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
14271   // type VT.
14272   SDValue A, B;
14273   SmallVector<int, 16> LMask(NumElts);
14274   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14275     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
14276       A = LHS.getOperand(0);
14277     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
14278       B = LHS.getOperand(1);
14279     cast<ShuffleVectorSDNode>(LHS.getNode())->getMask(LMask);
14280   } else {
14281     if (LHS.getOpcode() != ISD::UNDEF)
14282       A = LHS;
14283     for (unsigned i = 0; i != NumElts; ++i)
14284       LMask[i] = i;
14285   }
14286
14287   // Likewise, view RHS in the form
14288   //   RHS = VECTOR_SHUFFLE C, D, RMask
14289   SDValue C, D;
14290   SmallVector<int, 16> RMask(NumElts);
14291   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
14292     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
14293       C = RHS.getOperand(0);
14294     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
14295       D = RHS.getOperand(1);
14296     cast<ShuffleVectorSDNode>(RHS.getNode())->getMask(RMask);
14297   } else {
14298     if (RHS.getOpcode() != ISD::UNDEF)
14299       C = RHS;
14300     for (unsigned i = 0; i != NumElts; ++i)
14301       RMask[i] = i;
14302   }
14303
14304   // Check that the shuffles are both shuffling the same vectors.
14305   if (!(A == C && B == D) && !(A == D && B == C))
14306     return false;
14307
14308   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
14309   if (!A.getNode() && !B.getNode())
14310     return false;
14311
14312   // If A and B occur in reverse order in RHS, then "swap" them (which means
14313   // rewriting the mask).
14314   if (A != C)
14315     CommuteVectorShuffleMask(RMask, NumElts);
14316
14317   // At this point LHS and RHS are equivalent to
14318   //   LHS = VECTOR_SHUFFLE A, B, LMask
14319   //   RHS = VECTOR_SHUFFLE A, B, RMask
14320   // Check that the masks correspond to performing a horizontal operation.
14321   for (unsigned i = 0; i != NumElts; ++i) {
14322     int LIdx = LMask[i], RIdx = RMask[i];
14323
14324     // Ignore any UNDEF components.
14325     if (LIdx < 0 || RIdx < 0 ||
14326         (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
14327         (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
14328       continue;
14329
14330     // Check that successive elements are being operated on.  If not, this is
14331     // not a horizontal operation.
14332     unsigned Src = (i/HalfLaneElts) % 2; // each lane is split between srcs
14333     unsigned LaneStart = (i/NumLaneElts) * NumLaneElts;
14334     int Index = 2*(i%HalfLaneElts) + NumElts*Src + LaneStart;
14335     if (!(LIdx == Index && RIdx == Index + 1) &&
14336         !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
14337       return false;
14338   }
14339
14340   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
14341   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
14342   return true;
14343 }
14344
14345 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
14346 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
14347                                   const X86Subtarget *Subtarget) {
14348   EVT VT = N->getValueType(0);
14349   SDValue LHS = N->getOperand(0);
14350   SDValue RHS = N->getOperand(1);
14351
14352   // Try to synthesize horizontal adds from adds of shuffles.
14353   if (((Subtarget->hasSSE3orAVX() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14354        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14355       isHorizontalBinOp(LHS, RHS, true))
14356     return DAG.getNode(X86ISD::FHADD, N->getDebugLoc(), VT, LHS, RHS);
14357   return SDValue();
14358 }
14359
14360 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
14361 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
14362                                   const X86Subtarget *Subtarget) {
14363   EVT VT = N->getValueType(0);
14364   SDValue LHS = N->getOperand(0);
14365   SDValue RHS = N->getOperand(1);
14366
14367   // Try to synthesize horizontal subs from subs of shuffles.
14368   if (((Subtarget->hasSSE3orAVX() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
14369        (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
14370       isHorizontalBinOp(LHS, RHS, false))
14371     return DAG.getNode(X86ISD::FHSUB, N->getDebugLoc(), VT, LHS, RHS);
14372   return SDValue();
14373 }
14374
14375 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
14376 /// X86ISD::FXOR nodes.
14377 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
14378   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
14379   // F[X]OR(0.0, x) -> x
14380   // F[X]OR(x, 0.0) -> x
14381   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14382     if (C->getValueAPF().isPosZero())
14383       return N->getOperand(1);
14384   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14385     if (C->getValueAPF().isPosZero())
14386       return N->getOperand(0);
14387   return SDValue();
14388 }
14389
14390 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
14391 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
14392   // FAND(0.0, x) -> 0.0
14393   // FAND(x, 0.0) -> 0.0
14394   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
14395     if (C->getValueAPF().isPosZero())
14396       return N->getOperand(0);
14397   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
14398     if (C->getValueAPF().isPosZero())
14399       return N->getOperand(1);
14400   return SDValue();
14401 }
14402
14403 static SDValue PerformBTCombine(SDNode *N,
14404                                 SelectionDAG &DAG,
14405                                 TargetLowering::DAGCombinerInfo &DCI) {
14406   // BT ignores high bits in the bit index operand.
14407   SDValue Op1 = N->getOperand(1);
14408   if (Op1.hasOneUse()) {
14409     unsigned BitWidth = Op1.getValueSizeInBits();
14410     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
14411     APInt KnownZero, KnownOne;
14412     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
14413                                           !DCI.isBeforeLegalizeOps());
14414     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14415     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
14416         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
14417       DCI.CommitTargetLoweringOpt(TLO);
14418   }
14419   return SDValue();
14420 }
14421
14422 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
14423   SDValue Op = N->getOperand(0);
14424   if (Op.getOpcode() == ISD::BITCAST)
14425     Op = Op.getOperand(0);
14426   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
14427   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
14428       VT.getVectorElementType().getSizeInBits() ==
14429       OpVT.getVectorElementType().getSizeInBits()) {
14430     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
14431   }
14432   return SDValue();
14433 }
14434
14435 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
14436   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
14437   //           (and (i32 x86isd::setcc_carry), 1)
14438   // This eliminates the zext. This transformation is necessary because
14439   // ISD::SETCC is always legalized to i8.
14440   DebugLoc dl = N->getDebugLoc();
14441   SDValue N0 = N->getOperand(0);
14442   EVT VT = N->getValueType(0);
14443   if (N0.getOpcode() == ISD::AND &&
14444       N0.hasOneUse() &&
14445       N0.getOperand(0).hasOneUse()) {
14446     SDValue N00 = N0.getOperand(0);
14447     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
14448       return SDValue();
14449     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
14450     if (!C || C->getZExtValue() != 1)
14451       return SDValue();
14452     return DAG.getNode(ISD::AND, dl, VT,
14453                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
14454                                    N00.getOperand(0), N00.getOperand(1)),
14455                        DAG.getConstant(1, VT));
14456   }
14457
14458   return SDValue();
14459 }
14460
14461 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
14462 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
14463   unsigned X86CC = N->getConstantOperandVal(0);
14464   SDValue EFLAG = N->getOperand(1);
14465   DebugLoc DL = N->getDebugLoc();
14466
14467   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
14468   // a zext and produces an all-ones bit which is more useful than 0/1 in some
14469   // cases.
14470   if (X86CC == X86::COND_B)
14471     return DAG.getNode(ISD::AND, DL, MVT::i8,
14472                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
14473                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
14474                        DAG.getConstant(1, MVT::i8));
14475
14476   return SDValue();
14477 }
14478
14479 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
14480                                         const X86TargetLowering *XTLI) {
14481   SDValue Op0 = N->getOperand(0);
14482   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
14483   // a 32-bit target where SSE doesn't support i64->FP operations.
14484   if (Op0.getOpcode() == ISD::LOAD) {
14485     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
14486     EVT VT = Ld->getValueType(0);
14487     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
14488         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
14489         !XTLI->getSubtarget()->is64Bit() &&
14490         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
14491       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
14492                                           Ld->getChain(), Op0, DAG);
14493       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
14494       return FILDChain;
14495     }
14496   }
14497   return SDValue();
14498 }
14499
14500 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
14501 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
14502                                  X86TargetLowering::DAGCombinerInfo &DCI) {
14503   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
14504   // the result is either zero or one (depending on the input carry bit).
14505   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
14506   if (X86::isZeroNode(N->getOperand(0)) &&
14507       X86::isZeroNode(N->getOperand(1)) &&
14508       // We don't have a good way to replace an EFLAGS use, so only do this when
14509       // dead right now.
14510       SDValue(N, 1).use_empty()) {
14511     DebugLoc DL = N->getDebugLoc();
14512     EVT VT = N->getValueType(0);
14513     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
14514     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
14515                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
14516                                            DAG.getConstant(X86::COND_B,MVT::i8),
14517                                            N->getOperand(2)),
14518                                DAG.getConstant(1, VT));
14519     return DCI.CombineTo(N, Res1, CarryOut);
14520   }
14521
14522   return SDValue();
14523 }
14524
14525 // fold (add Y, (sete  X, 0)) -> adc  0, Y
14526 //      (add Y, (setne X, 0)) -> sbb -1, Y
14527 //      (sub (sete  X, 0), Y) -> sbb  0, Y
14528 //      (sub (setne X, 0), Y) -> adc -1, Y
14529 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
14530   DebugLoc DL = N->getDebugLoc();
14531
14532   // Look through ZExts.
14533   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
14534   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
14535     return SDValue();
14536
14537   SDValue SetCC = Ext.getOperand(0);
14538   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
14539     return SDValue();
14540
14541   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
14542   if (CC != X86::COND_E && CC != X86::COND_NE)
14543     return SDValue();
14544
14545   SDValue Cmp = SetCC.getOperand(1);
14546   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
14547       !X86::isZeroNode(Cmp.getOperand(1)) ||
14548       !Cmp.getOperand(0).getValueType().isInteger())
14549     return SDValue();
14550
14551   SDValue CmpOp0 = Cmp.getOperand(0);
14552   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
14553                                DAG.getConstant(1, CmpOp0.getValueType()));
14554
14555   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
14556   if (CC == X86::COND_NE)
14557     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
14558                        DL, OtherVal.getValueType(), OtherVal,
14559                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
14560   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
14561                      DL, OtherVal.getValueType(), OtherVal,
14562                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
14563 }
14564
14565 /// PerformADDCombine - Do target-specific dag combines on integer adds.
14566 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
14567                                  const X86Subtarget *Subtarget) {
14568   EVT VT = N->getValueType(0);
14569   SDValue Op0 = N->getOperand(0);
14570   SDValue Op1 = N->getOperand(1);
14571
14572   // Try to synthesize horizontal adds from adds of shuffles.
14573   if (((Subtarget->hasSSSE3orAVX() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14574        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || MVT::v8i32))) &&
14575       isHorizontalBinOp(Op0, Op1, true))
14576     return DAG.getNode(X86ISD::HADD, N->getDebugLoc(), VT, Op0, Op1);
14577
14578   return OptimizeConditionalInDecrement(N, DAG);
14579 }
14580
14581 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
14582                                  const X86Subtarget *Subtarget) {
14583   SDValue Op0 = N->getOperand(0);
14584   SDValue Op1 = N->getOperand(1);
14585
14586   // X86 can't encode an immediate LHS of a sub. See if we can push the
14587   // negation into a preceding instruction.
14588   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
14589     // If the RHS of the sub is a XOR with one use and a constant, invert the
14590     // immediate. Then add one to the LHS of the sub so we can turn
14591     // X-Y -> X+~Y+1, saving one register.
14592     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
14593         isa<ConstantSDNode>(Op1.getOperand(1))) {
14594       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
14595       EVT VT = Op0.getValueType();
14596       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
14597                                    Op1.getOperand(0),
14598                                    DAG.getConstant(~XorC, VT));
14599       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
14600                          DAG.getConstant(C->getAPIntValue()+1, VT));
14601     }
14602   }
14603
14604   // Try to synthesize horizontal adds from adds of shuffles.
14605   EVT VT = N->getValueType(0);
14606   if (((Subtarget->hasSSSE3orAVX() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
14607        (Subtarget->hasAVX2() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
14608       isHorizontalBinOp(Op0, Op1, true))
14609     return DAG.getNode(X86ISD::HSUB, N->getDebugLoc(), VT, Op0, Op1);
14610
14611   return OptimizeConditionalInDecrement(N, DAG);
14612 }
14613
14614 // Helper which returns index of constant operand of a two-operand node.
14615 static inline int GetConstOpIndexFor2OpNode(SDValue Op) {
14616   if (isa<ConstantSDNode>(Op.getOperand(0)))
14617     return 0;
14618   if (isa<ConstantSDNode>(Op.getOperand(1)))
14619     return 1;
14620   return -1;
14621 }
14622
14623 SDValue X86TargetLowering::PerformBrcondCombine(SDNode* N, SelectionDAG &DAG,
14624                                                 DAGCombinerInfo &DCI) const {
14625   // Simplification of the PTEST-and-BRANCH pattern.
14626   //
14627   // The LLVM IR patterns targeted are:
14628   //     %res = call i32 @llvm.x86.<func>(...)
14629   //     %one = icmp {ne|eq} i32 %res, {0|1}
14630   //     br i1 %one, label %bb1, label %bb2
14631   //                  and
14632   //     %res = call i32 @llvm.x86.<func>(...)
14633   //     %one = trunc i32 %res to i1
14634   //     br i1 %one, label %bb1, label %bb2
14635   //           where <func> is one of:
14636   //             sse41.ptestz
14637   //             sse41.ptestc
14638   //             avx.ptestz.256
14639   //             avx.ptestc.256
14640   //
14641   // The simplification is in folding of the following SDNode sequence:
14642   //    X86ISD::PTEST
14643   //    {X86ISD::SETCC | X86ISD::SETCC_CARRY}
14644   //    [ISD::ZERO_EXTEND][[[ISD::AND,]ISD::TRUNCATE,]ISD::AND]
14645   //    X86ISD::CMP
14646   //    X86ISD::BRCOND(cond)
14647   // to the code sequence:
14648   //    X86ISD::PTEST
14649   //    X86ISD::BRCOND(!cond)
14650
14651   // The optimization is relevant only once the DAG contains x86 ISA (i.e. after
14652   // operation legalization).
14653   if (DCI.isBeforeLegalize() || DCI.isBeforeLegalizeOps() || DCI.isCalledByLegalizer())
14654     return SDValue();
14655
14656   // Below we iterate through DAG upwards, starting from BRCOND node and finishing
14657   // at PTEST node. We stop the iteration once we cannot find match with any of 
14658   // the patterns which we are able to simplify.
14659
14660   // Indices for constant and variable operands in two-operand nodes
14661   int ConstOpIdx;
14662   unsigned int VarOpIdx;
14663
14664   // Validate that we're starting from the BRCOND node.
14665   assert(N->getOpcode() == X86ISD::BRCOND && "Should start from conditional branch!");
14666   // Check that the BRCOND condition is ZF.
14667   if (!isa<ConstantSDNode>(N->getOperand(2)))
14668     return SDValue();
14669   uint64_t BranchCond = N->getConstantOperandVal(2);
14670   if (BranchCond != X86::COND_NE && BranchCond != X86::COND_E)
14671     return SDValue();
14672
14673   // 1st step upwards: verify CMP use.
14674   SDValue CmpValue = N->getOperand(3);
14675   if (CmpValue.getOpcode() != X86ISD::CMP)
14676     return SDValue();
14677   // Check that the CMP comparison is with 0.
14678   if ((ConstOpIdx = GetConstOpIndexFor2OpNode(CmpValue)) == -1)
14679     return SDValue();
14680   VarOpIdx = (ConstOpIdx == 0)? 1:0;
14681   uint64_t CompareWith = CmpValue.getConstantOperandVal((unsigned int)ConstOpIdx);
14682   if (CompareWith != 0 && CompareWith != 1)
14683     return SDValue();
14684
14685   // 2rd step upwards: cover alternative paths between pre-BRCOND CMP and PTEST 
14686   // return value analysis.
14687   
14688   SDValue SVOp = CmpValue.getOperand(VarOpIdx);
14689   // Verify optional AND use.
14690   if (SVOp.getOpcode() == ISD::AND) {
14691     // Check that the AND is with 0x1.
14692     if ((ConstOpIdx = GetConstOpIndexFor2OpNode(SVOp)) == -1)
14693       return SDValue();
14694     VarOpIdx = (ConstOpIdx == 0)? 1:0;
14695     if (SVOp.getConstantOperandVal((unsigned int)ConstOpIdx) != 1)
14696       return SDValue();
14697     // Step upwards: verify optional TRUNCATE use.
14698     SVOp = SVOp.getOperand(VarOpIdx);
14699     if (SVOp.getOpcode() == ISD::TRUNCATE) {
14700       // Step upwards: verify optional AND or ZERO_EXTEND use.
14701       SVOp = SVOp.getOperand(0);
14702       if (SVOp.getOpcode() == ISD::AND) {
14703         // Check that the AND is with 0x1.
14704         if ((ConstOpIdx = GetConstOpIndexFor2OpNode(SVOp)) == -1)
14705           return SDValue();
14706         VarOpIdx = (ConstOpIdx == 0)? 1:0;
14707         if (SVOp.getConstantOperandVal((unsigned int)ConstOpIdx) != 1)
14708             return SDValue();
14709         // Step upwards.
14710         SVOp = SVOp.getOperand(VarOpIdx);
14711       }
14712     }
14713   }
14714   // Verify optional ZERO_EXTEND use
14715   if (SVOp.getOpcode() == ISD::ZERO_EXTEND) {
14716     // Step upwards.
14717     SVOp = SVOp.getOperand(0);
14718   }
14719
14720   // 3rd step upwards: verify SETCC or SETCC_CARRY use.
14721   unsigned SetCcOP = SVOp.getOpcode();
14722   if (SetCcOP != X86ISD::SETCC && SetCcOP != X86ISD::SETCC_CARRY)
14723     return SDValue();
14724   // Check that the SETCC/SETCC_CARRY flag is 'COND_E' (for ptestz) or 'COND_B' (for ptestc)
14725   if ((ConstOpIdx = GetConstOpIndexFor2OpNode(SVOp)) == -1)
14726     return SDValue();
14727   VarOpIdx = (ConstOpIdx == 0)? 1:0;
14728   uint64_t SetCond = SVOp.getConstantOperandVal((unsigned int)ConstOpIdx);
14729   if (SetCond != X86::COND_E && SetCond != X86::COND_B)
14730     return SDValue();
14731
14732   // 4th step upwards: verify PTEST use.
14733   SDValue PtestValue = SVOp.getOperand(VarOpIdx);
14734   if (PtestValue.getOpcode() != X86ISD::PTEST)
14735     return SDValue();
14736
14737   // The chain to be folded is recognized. We can fold it now.
14738
14739   // At first - select the branch condition.
14740   SDValue CC = DAG.getConstant(SetCond, MVT::i8);
14741   if ((CompareWith == 1 && BranchCond == X86::COND_NE) ||
14742       (CompareWith == 0 && BranchCond == X86::COND_E)) {
14743     // Invert branch condition.
14744     CC = (SetCond == X86::COND_E? DAG.getConstant(X86::COND_NE, MVT::i8):
14745                                    DAG.getConstant(X86::COND_AE, MVT::i8));
14746   }
14747   // Then - update the BRCOND node. 
14748   // Resno is set to 0 as X86ISD::BRCOND has single return value.
14749   return SDValue(DAG.UpdateNodeOperands(N, N->getOperand(0), N->getOperand(1),
14750                                         CC, PtestValue), 0);
14751
14752 }
14753
14754 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
14755                                              DAGCombinerInfo &DCI) const {
14756   SelectionDAG &DAG = DCI.DAG;
14757   switch (N->getOpcode()) {
14758   default: break;
14759   case ISD::EXTRACT_VECTOR_ELT:
14760     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
14761   case ISD::VSELECT:
14762   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
14763   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
14764   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
14765   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
14766   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
14767   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
14768   case ISD::SHL:
14769   case ISD::SRA:
14770   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
14771   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
14772   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
14773   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
14774   case ISD::LOAD:           return PerformLOADCombine(N, DAG, Subtarget);
14775   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
14776   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
14777   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
14778   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
14779   case X86ISD::FXOR:
14780   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
14781   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
14782   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
14783   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
14784   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
14785   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
14786   case X86ISD::SHUFP:       // Handle all target specific shuffles
14787   case X86ISD::PALIGN:
14788   case X86ISD::UNPCKH:
14789   case X86ISD::UNPCKL:
14790   case X86ISD::MOVHLPS:
14791   case X86ISD::MOVLHPS:
14792   case X86ISD::PSHUFD:
14793   case X86ISD::PSHUFHW:
14794   case X86ISD::PSHUFLW:
14795   case X86ISD::MOVSS:
14796   case X86ISD::MOVSD:
14797   case X86ISD::VPERMILP:
14798   case X86ISD::VPERM2X128:
14799   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
14800   case X86ISD::BRCOND: return PerformBrcondCombine(N, DAG, DCI); 
14801   }
14802
14803   return SDValue();
14804 }
14805
14806 /// isTypeDesirableForOp - Return true if the target has native support for
14807 /// the specified value type and it is 'desirable' to use the type for the
14808 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
14809 /// instruction encodings are longer and some i16 instructions are slow.
14810 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
14811   if (!isTypeLegal(VT))
14812     return false;
14813   if (VT != MVT::i16)
14814     return true;
14815
14816   switch (Opc) {
14817   default:
14818     return true;
14819   case ISD::LOAD:
14820   case ISD::SIGN_EXTEND:
14821   case ISD::ZERO_EXTEND:
14822   case ISD::ANY_EXTEND:
14823   case ISD::SHL:
14824   case ISD::SRL:
14825   case ISD::SUB:
14826   case ISD::ADD:
14827   case ISD::MUL:
14828   case ISD::AND:
14829   case ISD::OR:
14830   case ISD::XOR:
14831     return false;
14832   }
14833 }
14834
14835 /// IsDesirableToPromoteOp - This method query the target whether it is
14836 /// beneficial for dag combiner to promote the specified node. If true, it
14837 /// should return the desired promotion type by reference.
14838 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
14839   EVT VT = Op.getValueType();
14840   if (VT != MVT::i16)
14841     return false;
14842
14843   bool Promote = false;
14844   bool Commute = false;
14845   switch (Op.getOpcode()) {
14846   default: break;
14847   case ISD::LOAD: {
14848     LoadSDNode *LD = cast<LoadSDNode>(Op);
14849     // If the non-extending load has a single use and it's not live out, then it
14850     // might be folded.
14851     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
14852                                                      Op.hasOneUse()*/) {
14853       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14854              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
14855         // The only case where we'd want to promote LOAD (rather then it being
14856         // promoted as an operand is when it's only use is liveout.
14857         if (UI->getOpcode() != ISD::CopyToReg)
14858           return false;
14859       }
14860     }
14861     Promote = true;
14862     break;
14863   }
14864   case ISD::SIGN_EXTEND:
14865   case ISD::ZERO_EXTEND:
14866   case ISD::ANY_EXTEND:
14867     Promote = true;
14868     break;
14869   case ISD::SHL:
14870   case ISD::SRL: {
14871     SDValue N0 = Op.getOperand(0);
14872     // Look out for (store (shl (load), x)).
14873     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14874       return false;
14875     Promote = true;
14876     break;
14877   }
14878   case ISD::ADD:
14879   case ISD::MUL:
14880   case ISD::AND:
14881   case ISD::OR:
14882   case ISD::XOR:
14883     Commute = true;
14884     // fallthrough
14885   case ISD::SUB: {
14886     SDValue N0 = Op.getOperand(0);
14887     SDValue N1 = Op.getOperand(1);
14888     if (!Commute && MayFoldLoad(N1))
14889       return false;
14890     // Avoid disabling potential load folding opportunities.
14891     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14892       return false;
14893     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14894       return false;
14895     Promote = true;
14896   }
14897   }
14898
14899   PVT = MVT::i32;
14900   return Promote;
14901 }
14902
14903 //===----------------------------------------------------------------------===//
14904 //                           X86 Inline Assembly Support
14905 //===----------------------------------------------------------------------===//
14906
14907 namespace {
14908   // Helper to match a string separated by whitespace.
14909   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
14910     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
14911
14912     for (unsigned i = 0, e = args.size(); i != e; ++i) {
14913       StringRef piece(*args[i]);
14914       if (!s.startswith(piece)) // Check if the piece matches.
14915         return false;
14916
14917       s = s.substr(piece.size());
14918       StringRef::size_type pos = s.find_first_not_of(" \t");
14919       if (pos == 0) // We matched a prefix.
14920         return false;
14921
14922       s = s.substr(pos);
14923     }
14924
14925     return s.empty();
14926   }
14927   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
14928 }
14929
14930 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
14931   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
14932
14933   std::string AsmStr = IA->getAsmString();
14934
14935   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14936   if (!Ty || Ty->getBitWidth() % 16 != 0)
14937     return false;
14938
14939   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
14940   SmallVector<StringRef, 4> AsmPieces;
14941   SplitString(AsmStr, AsmPieces, ";\n");
14942
14943   switch (AsmPieces.size()) {
14944   default: return false;
14945   case 1:
14946     // FIXME: this should verify that we are targeting a 486 or better.  If not,
14947     // we will turn this bswap into something that will be lowered to logical
14948     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
14949     // lower so don't worry about this.
14950     // bswap $0
14951     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
14952         matchAsm(AsmPieces[0], "bswapl", "$0") ||
14953         matchAsm(AsmPieces[0], "bswapq", "$0") ||
14954         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
14955         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
14956         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
14957       // No need to check constraints, nothing other than the equivalent of
14958       // "=r,0" would be valid here.
14959       return IntrinsicLowering::LowerToByteSwap(CI);
14960     }
14961
14962     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
14963     if (CI->getType()->isIntegerTy(16) &&
14964         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14965         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
14966          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
14967       AsmPieces.clear();
14968       const std::string &ConstraintsStr = IA->getConstraintString();
14969       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14970       std::sort(AsmPieces.begin(), AsmPieces.end());
14971       if (AsmPieces.size() == 4 &&
14972           AsmPieces[0] == "~{cc}" &&
14973           AsmPieces[1] == "~{dirflag}" &&
14974           AsmPieces[2] == "~{flags}" &&
14975           AsmPieces[3] == "~{fpsr}")
14976       return IntrinsicLowering::LowerToByteSwap(CI);
14977     }
14978     break;
14979   case 3:
14980     if (CI->getType()->isIntegerTy(32) &&
14981         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
14982         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
14983         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
14984         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
14985       AsmPieces.clear();
14986       const std::string &ConstraintsStr = IA->getConstraintString();
14987       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14988       std::sort(AsmPieces.begin(), AsmPieces.end());
14989       if (AsmPieces.size() == 4 &&
14990           AsmPieces[0] == "~{cc}" &&
14991           AsmPieces[1] == "~{dirflag}" &&
14992           AsmPieces[2] == "~{flags}" &&
14993           AsmPieces[3] == "~{fpsr}")
14994         return IntrinsicLowering::LowerToByteSwap(CI);
14995     }
14996
14997     if (CI->getType()->isIntegerTy(64)) {
14998       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
14999       if (Constraints.size() >= 2 &&
15000           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
15001           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
15002         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
15003         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
15004             matchAsm(AsmPieces[1], "bswap", "%edx") &&
15005             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
15006           return IntrinsicLowering::LowerToByteSwap(CI);
15007       }
15008     }
15009     break;
15010   }
15011   return false;
15012 }
15013
15014
15015
15016 /// getConstraintType - Given a constraint letter, return the type of
15017 /// constraint it is for this target.
15018 X86TargetLowering::ConstraintType
15019 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
15020   if (Constraint.size() == 1) {
15021     switch (Constraint[0]) {
15022     case 'R':
15023     case 'q':
15024     case 'Q':
15025     case 'f':
15026     case 't':
15027     case 'u':
15028     case 'y':
15029     case 'x':
15030     case 'Y':
15031     case 'l':
15032       return C_RegisterClass;
15033     case 'a':
15034     case 'b':
15035     case 'c':
15036     case 'd':
15037     case 'S':
15038     case 'D':
15039     case 'A':
15040       return C_Register;
15041     case 'I':
15042     case 'J':
15043     case 'K':
15044     case 'L':
15045     case 'M':
15046     case 'N':
15047     case 'G':
15048     case 'C':
15049     case 'e':
15050     case 'Z':
15051       return C_Other;
15052     default:
15053       break;
15054     }
15055   }
15056   return TargetLowering::getConstraintType(Constraint);
15057 }
15058
15059 /// Examine constraint type and operand type and determine a weight value.
15060 /// This object must already have been set up with the operand type
15061 /// and the current alternative constraint selected.
15062 TargetLowering::ConstraintWeight
15063   X86TargetLowering::getSingleConstraintMatchWeight(
15064     AsmOperandInfo &info, const char *constraint) const {
15065   ConstraintWeight weight = CW_Invalid;
15066   Value *CallOperandVal = info.CallOperandVal;
15067     // If we don't have a value, we can't do a match,
15068     // but allow it at the lowest weight.
15069   if (CallOperandVal == NULL)
15070     return CW_Default;
15071   Type *type = CallOperandVal->getType();
15072   // Look at the constraint type.
15073   switch (*constraint) {
15074   default:
15075     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
15076   case 'R':
15077   case 'q':
15078   case 'Q':
15079   case 'a':
15080   case 'b':
15081   case 'c':
15082   case 'd':
15083   case 'S':
15084   case 'D':
15085   case 'A':
15086     if (CallOperandVal->getType()->isIntegerTy())
15087       weight = CW_SpecificReg;
15088     break;
15089   case 'f':
15090   case 't':
15091   case 'u':
15092       if (type->isFloatingPointTy())
15093         weight = CW_SpecificReg;
15094       break;
15095   case 'y':
15096       if (type->isX86_MMXTy() && Subtarget->hasMMX())
15097         weight = CW_SpecificReg;
15098       break;
15099   case 'x':
15100   case 'Y':
15101     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasXMM()) ||
15102         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasAVX()))
15103       weight = CW_Register;
15104     break;
15105   case 'I':
15106     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
15107       if (C->getZExtValue() <= 31)
15108         weight = CW_Constant;
15109     }
15110     break;
15111   case 'J':
15112     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15113       if (C->getZExtValue() <= 63)
15114         weight = CW_Constant;
15115     }
15116     break;
15117   case 'K':
15118     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15119       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
15120         weight = CW_Constant;
15121     }
15122     break;
15123   case 'L':
15124     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15125       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
15126         weight = CW_Constant;
15127     }
15128     break;
15129   case 'M':
15130     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15131       if (C->getZExtValue() <= 3)
15132         weight = CW_Constant;
15133     }
15134     break;
15135   case 'N':
15136     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15137       if (C->getZExtValue() <= 0xff)
15138         weight = CW_Constant;
15139     }
15140     break;
15141   case 'G':
15142   case 'C':
15143     if (dyn_cast<ConstantFP>(CallOperandVal)) {
15144       weight = CW_Constant;
15145     }
15146     break;
15147   case 'e':
15148     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15149       if ((C->getSExtValue() >= -0x80000000LL) &&
15150           (C->getSExtValue() <= 0x7fffffffLL))
15151         weight = CW_Constant;
15152     }
15153     break;
15154   case 'Z':
15155     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
15156       if (C->getZExtValue() <= 0xffffffff)
15157         weight = CW_Constant;
15158     }
15159     break;
15160   }
15161   return weight;
15162 }
15163
15164 /// LowerXConstraint - try to replace an X constraint, which matches anything,
15165 /// with another that has more specific requirements based on the type of the
15166 /// corresponding operand.
15167 const char *X86TargetLowering::
15168 LowerXConstraint(EVT ConstraintVT) const {
15169   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
15170   // 'f' like normal targets.
15171   if (ConstraintVT.isFloatingPoint()) {
15172     if (Subtarget->hasXMMInt())
15173       return "Y";
15174     if (Subtarget->hasXMM())
15175       return "x";
15176   }
15177
15178   return TargetLowering::LowerXConstraint(ConstraintVT);
15179 }
15180
15181 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
15182 /// vector.  If it is invalid, don't add anything to Ops.
15183 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
15184                                                      std::string &Constraint,
15185                                                      std::vector<SDValue>&Ops,
15186                                                      SelectionDAG &DAG) const {
15187   SDValue Result(0, 0);
15188
15189   // Only support length 1 constraints for now.
15190   if (Constraint.length() > 1) return;
15191
15192   char ConstraintLetter = Constraint[0];
15193   switch (ConstraintLetter) {
15194   default: break;
15195   case 'I':
15196     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15197       if (C->getZExtValue() <= 31) {
15198         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15199         break;
15200       }
15201     }
15202     return;
15203   case 'J':
15204     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15205       if (C->getZExtValue() <= 63) {
15206         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15207         break;
15208       }
15209     }
15210     return;
15211   case 'K':
15212     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15213       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
15214         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15215         break;
15216       }
15217     }
15218     return;
15219   case 'N':
15220     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15221       if (C->getZExtValue() <= 255) {
15222         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15223         break;
15224       }
15225     }
15226     return;
15227   case 'e': {
15228     // 32-bit signed value
15229     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15230       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15231                                            C->getSExtValue())) {
15232         // Widen to 64 bits here to get it sign extended.
15233         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
15234         break;
15235       }
15236     // FIXME gcc accepts some relocatable values here too, but only in certain
15237     // memory models; it's complicated.
15238     }
15239     return;
15240   }
15241   case 'Z': {
15242     // 32-bit unsigned value
15243     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
15244       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
15245                                            C->getZExtValue())) {
15246         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
15247         break;
15248       }
15249     }
15250     // FIXME gcc accepts some relocatable values here too, but only in certain
15251     // memory models; it's complicated.
15252     return;
15253   }
15254   case 'i': {
15255     // Literal immediates are always ok.
15256     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
15257       // Widen to 64 bits here to get it sign extended.
15258       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
15259       break;
15260     }
15261
15262     // In any sort of PIC mode addresses need to be computed at runtime by
15263     // adding in a register or some sort of table lookup.  These can't
15264     // be used as immediates.
15265     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
15266       return;
15267
15268     // If we are in non-pic codegen mode, we allow the address of a global (with
15269     // an optional displacement) to be used with 'i'.
15270     GlobalAddressSDNode *GA = 0;
15271     int64_t Offset = 0;
15272
15273     // Match either (GA), (GA+C), (GA+C1+C2), etc.
15274     while (1) {
15275       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
15276         Offset += GA->getOffset();
15277         break;
15278       } else if (Op.getOpcode() == ISD::ADD) {
15279         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15280           Offset += C->getZExtValue();
15281           Op = Op.getOperand(0);
15282           continue;
15283         }
15284       } else if (Op.getOpcode() == ISD::SUB) {
15285         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
15286           Offset += -C->getZExtValue();
15287           Op = Op.getOperand(0);
15288           continue;
15289         }
15290       }
15291
15292       // Otherwise, this isn't something we can handle, reject it.
15293       return;
15294     }
15295
15296     const GlobalValue *GV = GA->getGlobal();
15297     // If we require an extra load to get this address, as in PIC mode, we
15298     // can't accept it.
15299     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
15300                                                         getTargetMachine())))
15301       return;
15302
15303     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
15304                                         GA->getValueType(0), Offset);
15305     break;
15306   }
15307   }
15308
15309   if (Result.getNode()) {
15310     Ops.push_back(Result);
15311     return;
15312   }
15313   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
15314 }
15315
15316 std::pair<unsigned, const TargetRegisterClass*>
15317 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
15318                                                 EVT VT) const {
15319   // First, see if this is a constraint that directly corresponds to an LLVM
15320   // register class.
15321   if (Constraint.size() == 1) {
15322     // GCC Constraint Letters
15323     switch (Constraint[0]) {
15324     default: break;
15325       // TODO: Slight differences here in allocation order and leaving
15326       // RIP in the class. Do they matter any more here than they do
15327       // in the normal allocation?
15328     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
15329       if (Subtarget->is64Bit()) {
15330         if (VT == MVT::i32 || VT == MVT::f32)
15331           return std::make_pair(0U, X86::GR32RegisterClass);
15332         else if (VT == MVT::i16)
15333           return std::make_pair(0U, X86::GR16RegisterClass);
15334         else if (VT == MVT::i8 || VT == MVT::i1)
15335           return std::make_pair(0U, X86::GR8RegisterClass);
15336         else if (VT == MVT::i64 || VT == MVT::f64)
15337           return std::make_pair(0U, X86::GR64RegisterClass);
15338         break;
15339       }
15340       // 32-bit fallthrough
15341     case 'Q':   // Q_REGS
15342       if (VT == MVT::i32 || VT == MVT::f32)
15343         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
15344       else if (VT == MVT::i16)
15345         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
15346       else if (VT == MVT::i8 || VT == MVT::i1)
15347         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
15348       else if (VT == MVT::i64)
15349         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
15350       break;
15351     case 'r':   // GENERAL_REGS
15352     case 'l':   // INDEX_REGS
15353       if (VT == MVT::i8 || VT == MVT::i1)
15354         return std::make_pair(0U, X86::GR8RegisterClass);
15355       if (VT == MVT::i16)
15356         return std::make_pair(0U, X86::GR16RegisterClass);
15357       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
15358         return std::make_pair(0U, X86::GR32RegisterClass);
15359       return std::make_pair(0U, X86::GR64RegisterClass);
15360     case 'R':   // LEGACY_REGS
15361       if (VT == MVT::i8 || VT == MVT::i1)
15362         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
15363       if (VT == MVT::i16)
15364         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
15365       if (VT == MVT::i32 || !Subtarget->is64Bit())
15366         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
15367       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
15368     case 'f':  // FP Stack registers.
15369       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
15370       // value to the correct fpstack register class.
15371       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
15372         return std::make_pair(0U, X86::RFP32RegisterClass);
15373       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
15374         return std::make_pair(0U, X86::RFP64RegisterClass);
15375       return std::make_pair(0U, X86::RFP80RegisterClass);
15376     case 'y':   // MMX_REGS if MMX allowed.
15377       if (!Subtarget->hasMMX()) break;
15378       return std::make_pair(0U, X86::VR64RegisterClass);
15379     case 'Y':   // SSE_REGS if SSE2 allowed
15380       if (!Subtarget->hasXMMInt()) break;
15381       // FALL THROUGH.
15382     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
15383       if (!Subtarget->hasXMM() && !Subtarget->hasAVX()) break;
15384
15385       switch (VT.getSimpleVT().SimpleTy) {
15386       default: break;
15387       // Scalar SSE types.
15388       case MVT::f32:
15389       case MVT::i32:
15390         return std::make_pair(0U, X86::FR32RegisterClass);
15391       case MVT::f64:
15392       case MVT::i64:
15393         return std::make_pair(0U, X86::FR64RegisterClass);
15394       // Vector types.
15395       case MVT::v16i8:
15396       case MVT::v8i16:
15397       case MVT::v4i32:
15398       case MVT::v2i64:
15399       case MVT::v4f32:
15400       case MVT::v2f64:
15401         return std::make_pair(0U, X86::VR128RegisterClass);
15402       // AVX types.
15403       case MVT::v32i8:
15404       case MVT::v16i16:
15405       case MVT::v8i32:
15406       case MVT::v4i64:
15407       case MVT::v8f32:
15408       case MVT::v4f64:
15409         return std::make_pair(0U, X86::VR256RegisterClass);
15410         
15411       }
15412       break;
15413     }
15414   }
15415
15416   // Use the default implementation in TargetLowering to convert the register
15417   // constraint into a member of a register class.
15418   std::pair<unsigned, const TargetRegisterClass*> Res;
15419   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
15420
15421   // Not found as a standard register?
15422   if (Res.second == 0) {
15423     // Map st(0) -> st(7) -> ST0
15424     if (Constraint.size() == 7 && Constraint[0] == '{' &&
15425         tolower(Constraint[1]) == 's' &&
15426         tolower(Constraint[2]) == 't' &&
15427         Constraint[3] == '(' &&
15428         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
15429         Constraint[5] == ')' &&
15430         Constraint[6] == '}') {
15431
15432       Res.first = X86::ST0+Constraint[4]-'0';
15433       Res.second = X86::RFP80RegisterClass;
15434       return Res;
15435     }
15436
15437     // GCC allows "st(0)" to be called just plain "st".
15438     if (StringRef("{st}").equals_lower(Constraint)) {
15439       Res.first = X86::ST0;
15440       Res.second = X86::RFP80RegisterClass;
15441       return Res;
15442     }
15443
15444     // flags -> EFLAGS
15445     if (StringRef("{flags}").equals_lower(Constraint)) {
15446       Res.first = X86::EFLAGS;
15447       Res.second = X86::CCRRegisterClass;
15448       return Res;
15449     }
15450
15451     // 'A' means EAX + EDX.
15452     if (Constraint == "A") {
15453       Res.first = X86::EAX;
15454       Res.second = X86::GR32_ADRegisterClass;
15455       return Res;
15456     }
15457     return Res;
15458   }
15459
15460   // Otherwise, check to see if this is a register class of the wrong value
15461   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
15462   // turn into {ax},{dx}.
15463   if (Res.second->hasType(VT))
15464     return Res;   // Correct type already, nothing to do.
15465
15466   // All of the single-register GCC register classes map their values onto
15467   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
15468   // really want an 8-bit or 32-bit register, map to the appropriate register
15469   // class and return the appropriate register.
15470   if (Res.second == X86::GR16RegisterClass) {
15471     if (VT == MVT::i8) {
15472       unsigned DestReg = 0;
15473       switch (Res.first) {
15474       default: break;
15475       case X86::AX: DestReg = X86::AL; break;
15476       case X86::DX: DestReg = X86::DL; break;
15477       case X86::CX: DestReg = X86::CL; break;
15478       case X86::BX: DestReg = X86::BL; break;
15479       }
15480       if (DestReg) {
15481         Res.first = DestReg;
15482         Res.second = X86::GR8RegisterClass;
15483       }
15484     } else if (VT == MVT::i32) {
15485       unsigned DestReg = 0;
15486       switch (Res.first) {
15487       default: break;
15488       case X86::AX: DestReg = X86::EAX; break;
15489       case X86::DX: DestReg = X86::EDX; break;
15490       case X86::CX: DestReg = X86::ECX; break;
15491       case X86::BX: DestReg = X86::EBX; break;
15492       case X86::SI: DestReg = X86::ESI; break;
15493       case X86::DI: DestReg = X86::EDI; break;
15494       case X86::BP: DestReg = X86::EBP; break;
15495       case X86::SP: DestReg = X86::ESP; break;
15496       }
15497       if (DestReg) {
15498         Res.first = DestReg;
15499         Res.second = X86::GR32RegisterClass;
15500       }
15501     } else if (VT == MVT::i64) {
15502       unsigned DestReg = 0;
15503       switch (Res.first) {
15504       default: break;
15505       case X86::AX: DestReg = X86::RAX; break;
15506       case X86::DX: DestReg = X86::RDX; break;
15507       case X86::CX: DestReg = X86::RCX; break;
15508       case X86::BX: DestReg = X86::RBX; break;
15509       case X86::SI: DestReg = X86::RSI; break;
15510       case X86::DI: DestReg = X86::RDI; break;
15511       case X86::BP: DestReg = X86::RBP; break;
15512       case X86::SP: DestReg = X86::RSP; break;
15513       }
15514       if (DestReg) {
15515         Res.first = DestReg;
15516         Res.second = X86::GR64RegisterClass;
15517       }
15518     }
15519   } else if (Res.second == X86::FR32RegisterClass ||
15520              Res.second == X86::FR64RegisterClass ||
15521              Res.second == X86::VR128RegisterClass) {
15522     // Handle references to XMM physical registers that got mapped into the
15523     // wrong class.  This can happen with constraints like {xmm0} where the
15524     // target independent register mapper will just pick the first match it can
15525     // find, ignoring the required type.
15526     if (VT == MVT::f32)
15527       Res.second = X86::FR32RegisterClass;
15528     else if (VT == MVT::f64)
15529       Res.second = X86::FR64RegisterClass;
15530     else if (X86::VR128RegisterClass->hasType(VT))
15531       Res.second = X86::VR128RegisterClass;
15532   }
15533
15534   return Res;
15535 }