Simplify.
[oota-llvm.git] / lib / Target / X86 / X86CodeEmitter.cpp
1 //===-- X86/X86CodeEmitter.cpp - Convert X86 code to machine code ---------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the pass that transforms the X86 machine instructions into
11 // relocatable machine code.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-emitter"
16 #include "X86InstrInfo.h"
17 #include "X86JITInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "X86Relocations.h"
21 #include "X86.h"
22 #include "llvm/PassManager.h"
23 #include "llvm/CodeGen/MachineCodeEmitter.h"
24 #include "llvm/CodeGen/JITCodeEmitter.h"
25 #include "llvm/CodeGen/ObjectCodeEmitter.h"
26 #include "llvm/CodeGen/MachineFunctionPass.h"
27 #include "llvm/CodeGen/MachineInstr.h"
28 #include "llvm/CodeGen/MachineModuleInfo.h"
29 #include "llvm/CodeGen/Passes.h"
30 #include "llvm/Function.h"
31 #include "llvm/ADT/Statistic.h"
32 #include "llvm/MC/MCCodeEmitter.h"
33 #include "llvm/MC/MCExpr.h"
34 #include "llvm/MC/MCInst.h"
35 #include "llvm/Support/Compiler.h"
36 #include "llvm/Support/Debug.h"
37 #include "llvm/Support/ErrorHandling.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/Target/TargetOptions.h"
40 using namespace llvm;
41
42 STATISTIC(NumEmitted, "Number of machine instructions emitted");
43
44 namespace {
45   template<class CodeEmitter>
46   class VISIBILITY_HIDDEN Emitter : public MachineFunctionPass {
47     const X86InstrInfo  *II;
48     const TargetData    *TD;
49     X86TargetMachine    &TM;
50     CodeEmitter         &MCE;
51     intptr_t PICBaseOffset;
52     bool Is64BitMode;
53     bool IsPIC;
54   public:
55     static char ID;
56     explicit Emitter(X86TargetMachine &tm, CodeEmitter &mce)
57       : MachineFunctionPass(&ID), II(0), TD(0), TM(tm), 
58       MCE(mce), PICBaseOffset(0), Is64BitMode(false),
59       IsPIC(TM.getRelocationModel() == Reloc::PIC_) {}
60     Emitter(X86TargetMachine &tm, CodeEmitter &mce,
61             const X86InstrInfo &ii, const TargetData &td, bool is64)
62       : MachineFunctionPass(&ID), II(&ii), TD(&td), TM(tm), 
63       MCE(mce), PICBaseOffset(0), Is64BitMode(is64),
64       IsPIC(TM.getRelocationModel() == Reloc::PIC_) {}
65
66     bool runOnMachineFunction(MachineFunction &MF);
67
68     virtual const char *getPassName() const {
69       return "X86 Machine Code Emitter";
70     }
71
72     void emitInstruction(const MachineInstr &MI,
73                          const TargetInstrDesc *Desc);
74     
75     void getAnalysisUsage(AnalysisUsage &AU) const {
76       AU.setPreservesAll();
77       AU.addRequired<MachineModuleInfo>();
78       MachineFunctionPass::getAnalysisUsage(AU);
79     }
80
81   private:
82     void emitPCRelativeBlockAddress(MachineBasicBlock *MBB);
83     void emitGlobalAddress(GlobalValue *GV, unsigned Reloc,
84                            intptr_t Disp = 0, intptr_t PCAdj = 0,
85                            bool NeedStub = false, bool Indirect = false);
86     void emitExternalSymbolAddress(const char *ES, unsigned Reloc);
87     void emitConstPoolAddress(unsigned CPI, unsigned Reloc, intptr_t Disp = 0,
88                               intptr_t PCAdj = 0);
89     void emitJumpTableAddress(unsigned JTI, unsigned Reloc,
90                               intptr_t PCAdj = 0);
91
92     void emitDisplacementField(const MachineOperand *RelocOp, int DispVal,
93                                intptr_t Adj = 0, bool IsPCRel = true);
94
95     void emitRegModRMByte(unsigned ModRMReg, unsigned RegOpcodeField);
96     void emitRegModRMByte(unsigned RegOpcodeField);
97     void emitSIBByte(unsigned SS, unsigned Index, unsigned Base);
98     void emitConstant(uint64_t Val, unsigned Size);
99
100     void emitMemModRMByte(const MachineInstr &MI,
101                           unsigned Op, unsigned RegOpcodeField,
102                           intptr_t PCAdj = 0);
103
104     unsigned getX86RegNum(unsigned RegNo) const;
105   };
106
107 template<class CodeEmitter>
108   char Emitter<CodeEmitter>::ID = 0;
109 } // end anonymous namespace.
110
111 /// createX86CodeEmitterPass - Return a pass that emits the collected X86 code
112 /// to the specified templated MachineCodeEmitter object.
113
114 FunctionPass *llvm::createX86CodeEmitterPass(X86TargetMachine &TM,
115                                              MachineCodeEmitter &MCE) {
116   return new Emitter<MachineCodeEmitter>(TM, MCE);
117 }
118 FunctionPass *llvm::createX86JITCodeEmitterPass(X86TargetMachine &TM,
119                                                 JITCodeEmitter &JCE) {
120   return new Emitter<JITCodeEmitter>(TM, JCE);
121 }
122 FunctionPass *llvm::createX86ObjectCodeEmitterPass(X86TargetMachine &TM,
123                                                    ObjectCodeEmitter &OCE) {
124   return new Emitter<ObjectCodeEmitter>(TM, OCE);
125 }
126
127 template<class CodeEmitter>
128 bool Emitter<CodeEmitter>::runOnMachineFunction(MachineFunction &MF) {
129  
130   MCE.setModuleInfo(&getAnalysis<MachineModuleInfo>());
131   
132   II = TM.getInstrInfo();
133   TD = TM.getTargetData();
134   Is64BitMode = TM.getSubtarget<X86Subtarget>().is64Bit();
135   IsPIC = TM.getRelocationModel() == Reloc::PIC_;
136   
137   do {
138     DEBUG(errs() << "JITTing function '" 
139           << MF.getFunction()->getName() << "'\n");
140     MCE.startFunction(MF);
141     for (MachineFunction::iterator MBB = MF.begin(), E = MF.end(); 
142          MBB != E; ++MBB) {
143       MCE.StartMachineBasicBlock(MBB);
144       for (MachineBasicBlock::const_iterator I = MBB->begin(), E = MBB->end();
145            I != E; ++I) {
146         const TargetInstrDesc &Desc = I->getDesc();
147         emitInstruction(*I, &Desc);
148         // MOVPC32r is basically a call plus a pop instruction.
149         if (Desc.getOpcode() == X86::MOVPC32r)
150           emitInstruction(*I, &II->get(X86::POP32r));
151         NumEmitted++;  // Keep track of the # of mi's emitted
152       }
153     }
154   } while (MCE.finishFunction(MF));
155
156   return false;
157 }
158
159 /// emitPCRelativeBlockAddress - This method keeps track of the information
160 /// necessary to resolve the address of this block later and emits a dummy
161 /// value.
162 ///
163 template<class CodeEmitter>
164 void Emitter<CodeEmitter>::emitPCRelativeBlockAddress(MachineBasicBlock *MBB) {
165   // Remember where this reference was and where it is to so we can
166   // deal with it later.
167   MCE.addRelocation(MachineRelocation::getBB(MCE.getCurrentPCOffset(),
168                                              X86::reloc_pcrel_word, MBB));
169   MCE.emitWordLE(0);
170 }
171
172 /// emitGlobalAddress - Emit the specified address to the code stream assuming
173 /// this is part of a "take the address of a global" instruction.
174 ///
175 template<class CodeEmitter>
176 void Emitter<CodeEmitter>::emitGlobalAddress(GlobalValue *GV, unsigned Reloc,
177                                 intptr_t Disp /* = 0 */,
178                                 intptr_t PCAdj /* = 0 */,
179                                 bool NeedStub /* = false */,
180                                 bool Indirect /* = false */) {
181   intptr_t RelocCST = Disp;
182   if (Reloc == X86::reloc_picrel_word)
183     RelocCST = PICBaseOffset;
184   else if (Reloc == X86::reloc_pcrel_word)
185     RelocCST = PCAdj;
186   MachineRelocation MR = Indirect
187     ? MachineRelocation::getIndirectSymbol(MCE.getCurrentPCOffset(), Reloc,
188                                            GV, RelocCST, NeedStub)
189     : MachineRelocation::getGV(MCE.getCurrentPCOffset(), Reloc,
190                                GV, RelocCST, NeedStub);
191   MCE.addRelocation(MR);
192   // The relocated value will be added to the displacement
193   if (Reloc == X86::reloc_absolute_dword)
194     MCE.emitDWordLE(Disp);
195   else
196     MCE.emitWordLE((int32_t)Disp);
197 }
198
199 /// emitExternalSymbolAddress - Arrange for the address of an external symbol to
200 /// be emitted to the current location in the function, and allow it to be PC
201 /// relative.
202 template<class CodeEmitter>
203 void Emitter<CodeEmitter>::emitExternalSymbolAddress(const char *ES,
204                                                      unsigned Reloc) {
205   intptr_t RelocCST = (Reloc == X86::reloc_picrel_word) ? PICBaseOffset : 0;
206   MCE.addRelocation(MachineRelocation::getExtSym(MCE.getCurrentPCOffset(),
207                                                  Reloc, ES, RelocCST));
208   if (Reloc == X86::reloc_absolute_dword)
209     MCE.emitDWordLE(0);
210   else
211     MCE.emitWordLE(0);
212 }
213
214 /// emitConstPoolAddress - Arrange for the address of an constant pool
215 /// to be emitted to the current location in the function, and allow it to be PC
216 /// relative.
217 template<class CodeEmitter>
218 void Emitter<CodeEmitter>::emitConstPoolAddress(unsigned CPI, unsigned Reloc,
219                                    intptr_t Disp /* = 0 */,
220                                    intptr_t PCAdj /* = 0 */) {
221   intptr_t RelocCST = 0;
222   if (Reloc == X86::reloc_picrel_word)
223     RelocCST = PICBaseOffset;
224   else if (Reloc == X86::reloc_pcrel_word)
225     RelocCST = PCAdj;
226   MCE.addRelocation(MachineRelocation::getConstPool(MCE.getCurrentPCOffset(),
227                                                     Reloc, CPI, RelocCST));
228   // The relocated value will be added to the displacement
229   if (Reloc == X86::reloc_absolute_dword)
230     MCE.emitDWordLE(Disp);
231   else
232     MCE.emitWordLE((int32_t)Disp);
233 }
234
235 /// emitJumpTableAddress - Arrange for the address of a jump table to
236 /// be emitted to the current location in the function, and allow it to be PC
237 /// relative.
238 template<class CodeEmitter>
239 void Emitter<CodeEmitter>::emitJumpTableAddress(unsigned JTI, unsigned Reloc,
240                                    intptr_t PCAdj /* = 0 */) {
241   intptr_t RelocCST = 0;
242   if (Reloc == X86::reloc_picrel_word)
243     RelocCST = PICBaseOffset;
244   else if (Reloc == X86::reloc_pcrel_word)
245     RelocCST = PCAdj;
246   MCE.addRelocation(MachineRelocation::getJumpTable(MCE.getCurrentPCOffset(),
247                                                     Reloc, JTI, RelocCST));
248   // The relocated value will be added to the displacement
249   if (Reloc == X86::reloc_absolute_dword)
250     MCE.emitDWordLE(0);
251   else
252     MCE.emitWordLE(0);
253 }
254
255 template<class CodeEmitter>
256 unsigned Emitter<CodeEmitter>::getX86RegNum(unsigned RegNo) const {
257   return II->getRegisterInfo().getX86RegNum(RegNo);
258 }
259
260 inline static unsigned char ModRMByte(unsigned Mod, unsigned RegOpcode,
261                                       unsigned RM) {
262   assert(Mod < 4 && RegOpcode < 8 && RM < 8 && "ModRM Fields out of range!");
263   return RM | (RegOpcode << 3) | (Mod << 6);
264 }
265
266 template<class CodeEmitter>
267 void Emitter<CodeEmitter>::emitRegModRMByte(unsigned ModRMReg,
268                                             unsigned RegOpcodeFld){
269   MCE.emitByte(ModRMByte(3, RegOpcodeFld, getX86RegNum(ModRMReg)));
270 }
271
272 template<class CodeEmitter>
273 void Emitter<CodeEmitter>::emitRegModRMByte(unsigned RegOpcodeFld) {
274   MCE.emitByte(ModRMByte(3, RegOpcodeFld, 0));
275 }
276
277 template<class CodeEmitter>
278 void Emitter<CodeEmitter>::emitSIBByte(unsigned SS, 
279                                        unsigned Index,
280                                        unsigned Base) {
281   // SIB byte is in the same format as the ModRMByte...
282   MCE.emitByte(ModRMByte(SS, Index, Base));
283 }
284
285 template<class CodeEmitter>
286 void Emitter<CodeEmitter>::emitConstant(uint64_t Val, unsigned Size) {
287   // Output the constant in little endian byte order...
288   for (unsigned i = 0; i != Size; ++i) {
289     MCE.emitByte(Val & 255);
290     Val >>= 8;
291   }
292 }
293
294 /// isDisp8 - Return true if this signed displacement fits in a 8-bit 
295 /// sign-extended field. 
296 static bool isDisp8(int Value) {
297   return Value == (signed char)Value;
298 }
299
300 static bool gvNeedsNonLazyPtr(const MachineOperand &GVOp,
301                               const TargetMachine &TM) {
302   // For Darwin-64, simulate the linktime GOT by using the same non-lazy-pointer
303   // mechanism as 32-bit mode.
304   if (TM.getSubtarget<X86Subtarget>().is64Bit() && 
305       !TM.getSubtarget<X86Subtarget>().isTargetDarwin())
306     return false;
307   
308   // Return true if this is a reference to a stub containing the address of the
309   // global, not the global itself.
310   return isGlobalStubReference(GVOp.getTargetFlags());
311 }
312
313 template<class CodeEmitter>
314 void Emitter<CodeEmitter>::emitDisplacementField(const MachineOperand *RelocOp,
315                                                  int DispVal,
316                                                  intptr_t Adj /* = 0 */,
317                                                  bool IsPCRel /* = true */) {
318   // If this is a simple integer displacement that doesn't require a relocation,
319   // emit it now.
320   if (!RelocOp) {
321     emitConstant(DispVal, 4);
322     return;
323   }
324
325   // Otherwise, this is something that requires a relocation.  Emit it as such
326   // now.
327   unsigned RelocType = Is64BitMode ?
328     (IsPCRel ? X86::reloc_pcrel_word : X86::reloc_absolute_word_sext)
329     : (IsPIC ? X86::reloc_picrel_word : X86::reloc_absolute_word);
330   if (RelocOp->isGlobal()) {
331     // In 64-bit static small code model, we could potentially emit absolute.
332     // But it's probably not beneficial. If the MCE supports using RIP directly
333     // do it, otherwise fallback to absolute (this is determined by IsPCRel). 
334     //  89 05 00 00 00 00     mov    %eax,0(%rip)  # PC-relative
335     //  89 04 25 00 00 00 00  mov    %eax,0x0      # Absolute
336     bool NeedStub = isa<Function>(RelocOp->getGlobal());
337     bool Indirect = gvNeedsNonLazyPtr(*RelocOp, TM);
338     emitGlobalAddress(RelocOp->getGlobal(), RelocType, RelocOp->getOffset(),
339                       Adj, NeedStub, Indirect);
340   } else if (RelocOp->isSymbol()) {
341     emitExternalSymbolAddress(RelocOp->getSymbolName(), RelocType);
342   } else if (RelocOp->isCPI()) {
343     emitConstPoolAddress(RelocOp->getIndex(), RelocType,
344                          RelocOp->getOffset(), Adj);
345   } else {
346     assert(RelocOp->isJTI() && "Unexpected machine operand!");
347     emitJumpTableAddress(RelocOp->getIndex(), RelocType, Adj);
348   }
349 }
350
351 template<class CodeEmitter>
352 void Emitter<CodeEmitter>::emitMemModRMByte(const MachineInstr &MI,
353                                             unsigned Op,unsigned RegOpcodeField,
354                                             intptr_t PCAdj) {
355   const MachineOperand &Op3 = MI.getOperand(Op+3);
356   int DispVal = 0;
357   const MachineOperand *DispForReloc = 0;
358   
359   // Figure out what sort of displacement we have to handle here.
360   if (Op3.isGlobal()) {
361     DispForReloc = &Op3;
362   } else if (Op3.isSymbol()) {
363     DispForReloc = &Op3;
364   } else if (Op3.isCPI()) {
365     if (!MCE.earlyResolveAddresses() || Is64BitMode || IsPIC) {
366       DispForReloc = &Op3;
367     } else {
368       DispVal += MCE.getConstantPoolEntryAddress(Op3.getIndex());
369       DispVal += Op3.getOffset();
370     }
371   } else if (Op3.isJTI()) {
372     if (!MCE.earlyResolveAddresses() || Is64BitMode || IsPIC) {
373       DispForReloc = &Op3;
374     } else {
375       DispVal += MCE.getJumpTableEntryAddress(Op3.getIndex());
376     }
377   } else {
378     DispVal = Op3.getImm();
379   }
380
381   const MachineOperand &Base     = MI.getOperand(Op);
382   const MachineOperand &Scale    = MI.getOperand(Op+1);
383   const MachineOperand &IndexReg = MI.getOperand(Op+2);
384
385   unsigned BaseReg = Base.getReg();
386
387   // Indicate that the displacement will use an pcrel or absolute reference
388   // by default. MCEs able to resolve addresses on-the-fly use pcrel by default
389   // while others, unless explicit asked to use RIP, use absolute references.
390   bool IsPCRel = MCE.earlyResolveAddresses() ? true : false;
391
392   // Is a SIB byte needed?
393   // If no BaseReg, issue a RIP relative instruction only if the MCE can 
394   // resolve addresses on-the-fly, otherwise use SIB (Intel Manual 2A, table
395   // 2-7) and absolute references.
396   if ((!Is64BitMode || DispForReloc || BaseReg != 0) &&
397       IndexReg.getReg() == 0 && 
398       ((BaseReg == 0 && MCE.earlyResolveAddresses()) || BaseReg == X86::RIP || 
399        (BaseReg != 0 && getX86RegNum(BaseReg) != N86::ESP))) {
400     if (BaseReg == 0 || BaseReg == X86::RIP) {  // Just a displacement?
401       // Emit special case [disp32] encoding
402       MCE.emitByte(ModRMByte(0, RegOpcodeField, 5));
403       emitDisplacementField(DispForReloc, DispVal, PCAdj, true);
404     } else {
405       unsigned BaseRegNo = getX86RegNum(BaseReg);
406       if (!DispForReloc && DispVal == 0 && BaseRegNo != N86::EBP) {
407         // Emit simple indirect register encoding... [EAX] f.e.
408         MCE.emitByte(ModRMByte(0, RegOpcodeField, BaseRegNo));
409       } else if (!DispForReloc && isDisp8(DispVal)) {
410         // Emit the disp8 encoding... [REG+disp8]
411         MCE.emitByte(ModRMByte(1, RegOpcodeField, BaseRegNo));
412         emitConstant(DispVal, 1);
413       } else {
414         // Emit the most general non-SIB encoding: [REG+disp32]
415         MCE.emitByte(ModRMByte(2, RegOpcodeField, BaseRegNo));
416         emitDisplacementField(DispForReloc, DispVal, PCAdj, IsPCRel);
417       }
418     }
419
420   } else {  // We need a SIB byte, so start by outputting the ModR/M byte first
421     assert(IndexReg.getReg() != X86::ESP &&
422            IndexReg.getReg() != X86::RSP && "Cannot use ESP as index reg!");
423
424     bool ForceDisp32 = false;
425     bool ForceDisp8  = false;
426     if (BaseReg == 0) {
427       // If there is no base register, we emit the special case SIB byte with
428       // MOD=0, BASE=5, to JUST get the index, scale, and displacement.
429       MCE.emitByte(ModRMByte(0, RegOpcodeField, 4));
430       ForceDisp32 = true;
431     } else if (DispForReloc) {
432       // Emit the normal disp32 encoding.
433       MCE.emitByte(ModRMByte(2, RegOpcodeField, 4));
434       ForceDisp32 = true;
435     } else if (DispVal == 0 && getX86RegNum(BaseReg) != N86::EBP) {
436       // Emit no displacement ModR/M byte
437       MCE.emitByte(ModRMByte(0, RegOpcodeField, 4));
438     } else if (isDisp8(DispVal)) {
439       // Emit the disp8 encoding...
440       MCE.emitByte(ModRMByte(1, RegOpcodeField, 4));
441       ForceDisp8 = true;           // Make sure to force 8 bit disp if Base=EBP
442     } else {
443       // Emit the normal disp32 encoding...
444       MCE.emitByte(ModRMByte(2, RegOpcodeField, 4));
445     }
446
447     // Calculate what the SS field value should be...
448     static const unsigned SSTable[] = { ~0, 0, 1, ~0, 2, ~0, ~0, ~0, 3 };
449     unsigned SS = SSTable[Scale.getImm()];
450
451     if (BaseReg == 0) {
452       // Handle the SIB byte for the case where there is no base, see Intel 
453       // Manual 2A, table 2-7. The displacement has already been output.
454       unsigned IndexRegNo;
455       if (IndexReg.getReg())
456         IndexRegNo = getX86RegNum(IndexReg.getReg());
457       else // Examples: [ESP+1*<noreg>+4] or [scaled idx]+disp32 (MOD=0,BASE=5)
458         IndexRegNo = 4;
459       emitSIBByte(SS, IndexRegNo, 5);
460     } else {
461       unsigned BaseRegNo = getX86RegNum(BaseReg);
462       unsigned IndexRegNo;
463       if (IndexReg.getReg())
464         IndexRegNo = getX86RegNum(IndexReg.getReg());
465       else
466         IndexRegNo = 4;   // For example [ESP+1*<noreg>+4]
467       emitSIBByte(SS, IndexRegNo, BaseRegNo);
468     }
469
470     // Do we need to output a displacement?
471     if (ForceDisp8) {
472       emitConstant(DispVal, 1);
473     } else if (DispVal != 0 || ForceDisp32) {
474       emitDisplacementField(DispForReloc, DispVal, PCAdj, IsPCRel);
475     }
476   }
477 }
478
479 template<class CodeEmitter>
480 void Emitter<CodeEmitter>::emitInstruction(const MachineInstr &MI,
481                                            const TargetInstrDesc *Desc) {
482   DEBUG(errs() << MI);
483
484   MCE.processDebugLoc(MI.getDebugLoc());
485
486   unsigned Opcode = Desc->Opcode;
487
488   // Emit the lock opcode prefix as needed.
489   if (Desc->TSFlags & X86II::LOCK)
490     MCE.emitByte(0xF0);
491
492   // Emit segment override opcode prefix as needed.
493   switch (Desc->TSFlags & X86II::SegOvrMask) {
494   case X86II::FS:
495     MCE.emitByte(0x64);
496     break;
497   case X86II::GS:
498     MCE.emitByte(0x65);
499     break;
500   default: llvm_unreachable("Invalid segment!");
501   case 0: break;  // No segment override!
502   }
503
504   // Emit the repeat opcode prefix as needed.
505   if ((Desc->TSFlags & X86II::Op0Mask) == X86II::REP)
506     MCE.emitByte(0xF3);
507
508   // Emit the operand size opcode prefix as needed.
509   if (Desc->TSFlags & X86II::OpSize)
510     MCE.emitByte(0x66);
511
512   // Emit the address size opcode prefix as needed.
513   if (Desc->TSFlags & X86II::AdSize)
514     MCE.emitByte(0x67);
515
516   bool Need0FPrefix = false;
517   switch (Desc->TSFlags & X86II::Op0Mask) {
518   case X86II::TB:  // Two-byte opcode prefix
519   case X86II::T8:  // 0F 38
520   case X86II::TA:  // 0F 3A
521     Need0FPrefix = true;
522     break;
523   case X86II::TF: // F2 0F 38
524     MCE.emitByte(0xF2);
525     Need0FPrefix = true;
526     break;
527   case X86II::REP: break; // already handled.
528   case X86II::XS:   // F3 0F
529     MCE.emitByte(0xF3);
530     Need0FPrefix = true;
531     break;
532   case X86II::XD:   // F2 0F
533     MCE.emitByte(0xF2);
534     Need0FPrefix = true;
535     break;
536   case X86II::D8: case X86II::D9: case X86II::DA: case X86II::DB:
537   case X86II::DC: case X86II::DD: case X86II::DE: case X86II::DF:
538     MCE.emitByte(0xD8+
539                  (((Desc->TSFlags & X86II::Op0Mask)-X86II::D8)
540                                    >> X86II::Op0Shift));
541     break; // Two-byte opcode prefix
542   default: llvm_unreachable("Invalid prefix!");
543   case 0: break;  // No prefix!
544   }
545
546   // Handle REX prefix.
547   if (Is64BitMode) {
548     if (unsigned REX = X86InstrInfo::determineREX(MI))
549       MCE.emitByte(0x40 | REX);
550   }
551
552   // 0x0F escape code must be emitted just before the opcode.
553   if (Need0FPrefix)
554     MCE.emitByte(0x0F);
555
556   switch (Desc->TSFlags & X86II::Op0Mask) {
557   case X86II::TF:    // F2 0F 38
558   case X86II::T8:    // 0F 38
559     MCE.emitByte(0x38);
560     break;
561   case X86II::TA:    // 0F 3A
562     MCE.emitByte(0x3A);
563     break;
564   }
565
566   // If this is a two-address instruction, skip one of the register operands.
567   unsigned NumOps = Desc->getNumOperands();
568   unsigned CurOp = 0;
569   if (NumOps > 1 && Desc->getOperandConstraint(1, TOI::TIED_TO) != -1)
570     ++CurOp;
571   else if (NumOps > 2 && Desc->getOperandConstraint(NumOps-1, TOI::TIED_TO)== 0)
572     // Skip the last source operand that is tied_to the dest reg. e.g. LXADD32
573     --NumOps;
574
575   unsigned char BaseOpcode = II->getBaseOpcodeFor(Desc);
576   switch (Desc->TSFlags & X86II::FormMask) {
577   default:
578     llvm_unreachable("Unknown FormMask value in X86 MachineCodeEmitter!");
579   case X86II::Pseudo:
580     // Remember the current PC offset, this is the PIC relocation
581     // base address.
582     switch (Opcode) {
583     default: 
584       llvm_unreachable("psuedo instructions should be removed before code"
585                        " emission");
586       break;
587     case TargetInstrInfo::INLINEASM:
588       // We allow inline assembler nodes with empty bodies - they can
589       // implicitly define registers, which is ok for JIT.
590       assert(MI.getOperand(0).getSymbolName()[0] == 0 && 
591              "JIT does not support inline asm!");
592       break;
593     case TargetInstrInfo::DBG_LABEL:
594     case TargetInstrInfo::EH_LABEL:
595       MCE.emitLabel(MI.getOperand(0).getImm());
596       break;
597     case TargetInstrInfo::IMPLICIT_DEF:
598     case X86::DWARF_LOC:
599     case X86::FP_REG_KILL:
600       break;
601     case X86::MOVPC32r: {
602       // This emits the "call" portion of this pseudo instruction.
603       MCE.emitByte(BaseOpcode);
604       emitConstant(0, X86InstrInfo::sizeOfImm(Desc));
605       // Remember PIC base.
606       PICBaseOffset = (intptr_t) MCE.getCurrentPCOffset();
607       X86JITInfo *JTI = TM.getJITInfo();
608       JTI->setPICBase(MCE.getCurrentPCValue());
609       break;
610     }
611     }
612     CurOp = NumOps;
613     break;
614   case X86II::RawFrm: {
615     MCE.emitByte(BaseOpcode);
616
617     if (CurOp == NumOps)
618       break;
619       
620     const MachineOperand &MO = MI.getOperand(CurOp++);
621
622     DEBUG(errs() << "RawFrm CurOp " << CurOp << "\n");
623     DEBUG(errs() << "isMBB " << MO.isMBB() << "\n");
624     DEBUG(errs() << "isGlobal " << MO.isGlobal() << "\n");
625     DEBUG(errs() << "isSymbol " << MO.isSymbol() << "\n");
626     DEBUG(errs() << "isImm " << MO.isImm() << "\n");
627
628     if (MO.isMBB()) {
629       emitPCRelativeBlockAddress(MO.getMBB());
630       break;
631     }
632     
633     if (MO.isGlobal()) {
634       // Assume undefined functions may be outside the Small codespace.
635       bool NeedStub = 
636         (Is64BitMode && 
637             (TM.getCodeModel() == CodeModel::Large ||
638              TM.getSubtarget<X86Subtarget>().isTargetDarwin())) ||
639         Opcode == X86::TAILJMPd;
640       emitGlobalAddress(MO.getGlobal(), X86::reloc_pcrel_word,
641                         MO.getOffset(), 0, NeedStub);
642       break;
643     }
644     
645     if (MO.isSymbol()) {
646       emitExternalSymbolAddress(MO.getSymbolName(), X86::reloc_pcrel_word);
647       break;
648     }
649     
650     assert(MO.isImm() && "Unknown RawFrm operand!");
651     if (Opcode == X86::CALLpcrel32 || Opcode == X86::CALL64pcrel32) {
652       // Fix up immediate operand for pc relative calls.
653       intptr_t Imm = (intptr_t)MO.getImm();
654       Imm = Imm - MCE.getCurrentPCValue() - 4;
655       emitConstant(Imm, X86InstrInfo::sizeOfImm(Desc));
656     } else
657       emitConstant(MO.getImm(), X86InstrInfo::sizeOfImm(Desc));
658     break;
659   }
660       
661   case X86II::AddRegFrm: {
662     MCE.emitByte(BaseOpcode + getX86RegNum(MI.getOperand(CurOp++).getReg()));
663     
664     if (CurOp == NumOps)
665       break;
666       
667     const MachineOperand &MO1 = MI.getOperand(CurOp++);
668     unsigned Size = X86InstrInfo::sizeOfImm(Desc);
669     if (MO1.isImm()) {
670       emitConstant(MO1.getImm(), Size);
671       break;
672     }
673     
674     unsigned rt = Is64BitMode ? X86::reloc_pcrel_word
675       : (IsPIC ? X86::reloc_picrel_word : X86::reloc_absolute_word);
676     if (Opcode == X86::MOV64ri64i32)
677       rt = X86::reloc_absolute_word;  // FIXME: add X86II flag?
678     // This should not occur on Darwin for relocatable objects.
679     if (Opcode == X86::MOV64ri)
680       rt = X86::reloc_absolute_dword;  // FIXME: add X86II flag?
681     if (MO1.isGlobal()) {
682       bool NeedStub = isa<Function>(MO1.getGlobal());
683       bool Indirect = gvNeedsNonLazyPtr(MO1, TM);
684       emitGlobalAddress(MO1.getGlobal(), rt, MO1.getOffset(), 0,
685                         NeedStub, Indirect);
686     } else if (MO1.isSymbol())
687       emitExternalSymbolAddress(MO1.getSymbolName(), rt);
688     else if (MO1.isCPI())
689       emitConstPoolAddress(MO1.getIndex(), rt);
690     else if (MO1.isJTI())
691       emitJumpTableAddress(MO1.getIndex(), rt);
692     break;
693   }
694
695   case X86II::MRMDestReg: {
696     MCE.emitByte(BaseOpcode);
697     emitRegModRMByte(MI.getOperand(CurOp).getReg(),
698                      getX86RegNum(MI.getOperand(CurOp+1).getReg()));
699     CurOp += 2;
700     if (CurOp != NumOps)
701       emitConstant(MI.getOperand(CurOp++).getImm(),
702                    X86InstrInfo::sizeOfImm(Desc));
703     break;
704   }
705   case X86II::MRMDestMem: {
706     MCE.emitByte(BaseOpcode);
707     emitMemModRMByte(MI, CurOp,
708                      getX86RegNum(MI.getOperand(CurOp + X86AddrNumOperands)
709                                   .getReg()));
710     CurOp +=  X86AddrNumOperands + 1;
711     if (CurOp != NumOps)
712       emitConstant(MI.getOperand(CurOp++).getImm(),
713                    X86InstrInfo::sizeOfImm(Desc));
714     break;
715   }
716
717   case X86II::MRMSrcReg:
718     MCE.emitByte(BaseOpcode);
719     emitRegModRMByte(MI.getOperand(CurOp+1).getReg(),
720                      getX86RegNum(MI.getOperand(CurOp).getReg()));
721     CurOp += 2;
722     if (CurOp != NumOps)
723       emitConstant(MI.getOperand(CurOp++).getImm(),
724                    X86InstrInfo::sizeOfImm(Desc));
725     break;
726
727   case X86II::MRMSrcMem: {
728     // FIXME: Maybe lea should have its own form?
729     int AddrOperands;
730     if (Opcode == X86::LEA64r || Opcode == X86::LEA64_32r ||
731         Opcode == X86::LEA16r || Opcode == X86::LEA32r)
732       AddrOperands = X86AddrNumOperands - 1; // No segment register
733     else
734       AddrOperands = X86AddrNumOperands;
735
736     intptr_t PCAdj = (CurOp + AddrOperands + 1 != NumOps) ?
737       X86InstrInfo::sizeOfImm(Desc) : 0;
738
739     MCE.emitByte(BaseOpcode);
740     emitMemModRMByte(MI, CurOp+1, getX86RegNum(MI.getOperand(CurOp).getReg()),
741                      PCAdj);
742     CurOp += AddrOperands + 1;
743     if (CurOp != NumOps)
744       emitConstant(MI.getOperand(CurOp++).getImm(),
745                    X86InstrInfo::sizeOfImm(Desc));
746     break;
747   }
748
749   case X86II::MRM0r: case X86II::MRM1r:
750   case X86II::MRM2r: case X86II::MRM3r:
751   case X86II::MRM4r: case X86II::MRM5r:
752   case X86II::MRM6r: case X86II::MRM7r: {
753     MCE.emitByte(BaseOpcode);
754
755     // Special handling of lfence, mfence, monitor, and mwait.
756     if (Desc->getOpcode() == X86::LFENCE ||
757         Desc->getOpcode() == X86::MFENCE ||
758         Desc->getOpcode() == X86::MONITOR ||
759         Desc->getOpcode() == X86::MWAIT) {
760       emitRegModRMByte((Desc->TSFlags & X86II::FormMask)-X86II::MRM0r);
761
762       switch (Desc->getOpcode()) {
763       default: break;
764       case X86::MONITOR:
765         MCE.emitByte(0xC8);
766         break;
767       case X86::MWAIT:
768         MCE.emitByte(0xC9);
769         break;
770       }
771     } else {
772       emitRegModRMByte(MI.getOperand(CurOp++).getReg(),
773                        (Desc->TSFlags & X86II::FormMask)-X86II::MRM0r);
774     }
775
776     if (CurOp == NumOps)
777       break;
778     
779     const MachineOperand &MO1 = MI.getOperand(CurOp++);
780     unsigned Size = X86InstrInfo::sizeOfImm(Desc);
781     if (MO1.isImm()) {
782       emitConstant(MO1.getImm(), Size);
783       break;
784     }
785     
786     unsigned rt = Is64BitMode ? X86::reloc_pcrel_word
787       : (IsPIC ? X86::reloc_picrel_word : X86::reloc_absolute_word);
788     if (Opcode == X86::MOV64ri32)
789       rt = X86::reloc_absolute_word_sext;  // FIXME: add X86II flag?
790     if (MO1.isGlobal()) {
791       bool NeedStub = isa<Function>(MO1.getGlobal());
792       bool Indirect = gvNeedsNonLazyPtr(MO1, TM);
793       emitGlobalAddress(MO1.getGlobal(), rt, MO1.getOffset(), 0,
794                         NeedStub, Indirect);
795     } else if (MO1.isSymbol())
796       emitExternalSymbolAddress(MO1.getSymbolName(), rt);
797     else if (MO1.isCPI())
798       emitConstPoolAddress(MO1.getIndex(), rt);
799     else if (MO1.isJTI())
800       emitJumpTableAddress(MO1.getIndex(), rt);
801     break;
802   }
803
804   case X86II::MRM0m: case X86II::MRM1m:
805   case X86II::MRM2m: case X86II::MRM3m:
806   case X86II::MRM4m: case X86II::MRM5m:
807   case X86II::MRM6m: case X86II::MRM7m: {
808     intptr_t PCAdj = (CurOp + X86AddrNumOperands != NumOps) ?
809       (MI.getOperand(CurOp+X86AddrNumOperands).isImm() ? 
810           X86InstrInfo::sizeOfImm(Desc) : 4) : 0;
811
812     MCE.emitByte(BaseOpcode);
813     emitMemModRMByte(MI, CurOp, (Desc->TSFlags & X86II::FormMask)-X86II::MRM0m,
814                      PCAdj);
815     CurOp += X86AddrNumOperands;
816
817     if (CurOp == NumOps)
818       break;
819     
820     const MachineOperand &MO = MI.getOperand(CurOp++);
821     unsigned Size = X86InstrInfo::sizeOfImm(Desc);
822     if (MO.isImm()) {
823       emitConstant(MO.getImm(), Size);
824       break;
825     }
826     
827     unsigned rt = Is64BitMode ? X86::reloc_pcrel_word
828       : (IsPIC ? X86::reloc_picrel_word : X86::reloc_absolute_word);
829     if (Opcode == X86::MOV64mi32)
830       rt = X86::reloc_absolute_word_sext;  // FIXME: add X86II flag?
831     if (MO.isGlobal()) {
832       bool NeedStub = isa<Function>(MO.getGlobal());
833       bool Indirect = gvNeedsNonLazyPtr(MO, TM);
834       emitGlobalAddress(MO.getGlobal(), rt, MO.getOffset(), 0,
835                         NeedStub, Indirect);
836     } else if (MO.isSymbol())
837       emitExternalSymbolAddress(MO.getSymbolName(), rt);
838     else if (MO.isCPI())
839       emitConstPoolAddress(MO.getIndex(), rt);
840     else if (MO.isJTI())
841       emitJumpTableAddress(MO.getIndex(), rt);
842     break;
843   }
844
845   case X86II::MRMInitReg:
846     MCE.emitByte(BaseOpcode);
847     // Duplicate register, used by things like MOV8r0 (aka xor reg,reg).
848     emitRegModRMByte(MI.getOperand(CurOp).getReg(),
849                      getX86RegNum(MI.getOperand(CurOp).getReg()));
850     ++CurOp;
851     break;
852   }
853
854   if (!Desc->isVariadic() && CurOp != NumOps) {
855 #ifndef NDEBUG
856     errs() << "Cannot encode all operands of: " << MI << "\n";
857 #endif
858     llvm_unreachable(0);
859   }
860 }
861
862 // Adapt the Emitter / CodeEmitter interfaces to MCCodeEmitter.
863 //
864 // FIXME: This is a total hack designed to allow work on llvm-mc to proceed
865 // without being blocked on various cleanups needed to support a clean interface
866 // to instruction encoding.
867 //
868 // Look away!
869
870 #include "llvm/DerivedTypes.h"
871
872 namespace {
873 class MCSingleInstructionCodeEmitter : public MachineCodeEmitter {
874   uint8_t Data[256];
875
876 public:
877   MCSingleInstructionCodeEmitter() { reset(); }
878
879   void reset() { 
880     BufferBegin = Data;
881     BufferEnd = array_endof(Data);
882     CurBufferPtr = Data;
883   }
884
885   StringRef str() {
886     return StringRef(reinterpret_cast<char*>(BufferBegin),
887                      CurBufferPtr - BufferBegin);
888   }
889
890   virtual void startFunction(MachineFunction &F) {}
891   virtual bool finishFunction(MachineFunction &F) { return false; }
892   virtual void emitLabel(uint64_t LabelID) {}
893   virtual void StartMachineBasicBlock(MachineBasicBlock *MBB) {}
894   virtual bool earlyResolveAddresses() const { return false; }
895   virtual void addRelocation(const MachineRelocation &MR) { }
896   virtual uintptr_t getConstantPoolEntryAddress(unsigned Index) const {
897     return 0;
898   }
899   virtual uintptr_t getJumpTableEntryAddress(unsigned Index) const {
900     return 0;
901   }
902   virtual uintptr_t getMachineBasicBlockAddress(MachineBasicBlock *MBB) const {
903     return 0;
904   }
905   virtual uintptr_t getLabelAddress(uint64_t LabelID) const {
906     return 0;
907   }
908   virtual void setModuleInfo(MachineModuleInfo* Info) {}
909 };
910
911 class X86MCCodeEmitter : public MCCodeEmitter {
912   X86MCCodeEmitter(const X86MCCodeEmitter &); // DO NOT IMPLEMENT
913   void operator=(const X86MCCodeEmitter &); // DO NOT IMPLEMENT
914
915 private:
916   X86TargetMachine &TM;
917   llvm::Function *DummyF;
918   TargetData *DummyTD;
919   mutable llvm::MachineFunction *DummyMF;
920   llvm::MachineBasicBlock *DummyMBB;
921   
922   MCSingleInstructionCodeEmitter *InstrEmitter;
923   Emitter<MachineCodeEmitter> *Emit;
924
925 public:
926   X86MCCodeEmitter(X86TargetMachine &_TM) : TM(_TM) {
927     // Verily, thou shouldst avert thine eyes.
928     const llvm::FunctionType *FTy =
929       FunctionType::get(llvm::Type::getVoidTy(getGlobalContext()), false);
930     DummyF = Function::Create(FTy, GlobalValue::InternalLinkage);
931     DummyTD = new TargetData("");
932     DummyMF = new MachineFunction(DummyF, TM);
933     DummyMBB = DummyMF->CreateMachineBasicBlock();
934
935     InstrEmitter = new MCSingleInstructionCodeEmitter();
936     Emit = new Emitter<MachineCodeEmitter>(TM, *InstrEmitter, 
937                                            *TM.getInstrInfo(),
938                                            *DummyTD, false);
939   }
940   ~X86MCCodeEmitter() {
941     delete Emit;
942     delete InstrEmitter;
943     delete DummyMF;
944     delete DummyF;
945   }
946
947   bool AddRegToInstr(const MCInst &MI, MachineInstr *Instr,
948                      unsigned Start) const {
949     if (Start + 1 > MI.getNumOperands())
950       return false;
951
952     const MCOperand &Op = MI.getOperand(Start);
953     if (!Op.isReg()) return false;
954
955     Instr->addOperand(MachineOperand::CreateReg(Op.getReg(), false));
956     return true;
957   }
958
959   bool AddImmToInstr(const MCInst &MI, MachineInstr *Instr,
960                      unsigned Start) const {
961     if (Start + 1 > MI.getNumOperands())
962       return false;
963
964     const MCOperand &Op = MI.getOperand(Start);
965     if (Op.isImm()) {
966       Instr->addOperand(MachineOperand::CreateImm(Op.getImm()));
967       return true;
968     }
969     if (!Op.isExpr())
970       return false;
971
972     const MCExpr *Expr = Op.getExpr();
973     if (const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(Expr)) {
974       Instr->addOperand(MachineOperand::CreateImm(CE->getValue()));
975       return true;
976     }
977
978     // FIXME: Relocation / fixup.
979     Instr->addOperand(MachineOperand::CreateImm(0));
980     return true;
981   }
982
983   bool AddLMemToInstr(const MCInst &MI, MachineInstr *Instr,
984                      unsigned Start) const {
985     return (AddRegToInstr(MI, Instr, Start + 0) &&
986             AddImmToInstr(MI, Instr, Start + 1) &&
987             AddRegToInstr(MI, Instr, Start + 2) &&
988             AddImmToInstr(MI, Instr, Start + 3));
989   }
990
991   bool AddMemToInstr(const MCInst &MI, MachineInstr *Instr,
992                      unsigned Start) const {
993     return (AddRegToInstr(MI, Instr, Start + 0) &&
994             AddImmToInstr(MI, Instr, Start + 1) &&
995             AddRegToInstr(MI, Instr, Start + 2) &&
996             AddImmToInstr(MI, Instr, Start + 3) &&
997             AddRegToInstr(MI, Instr, Start + 4));
998   }
999
1000   void EncodeInstruction(const MCInst &MI, raw_ostream &OS) const {
1001     // Don't look yet!
1002
1003     // Convert the MCInst to a MachineInstr so we can (ab)use the regular
1004     // emitter.
1005     const X86InstrInfo &II = *TM.getInstrInfo();
1006     const TargetInstrDesc &Desc = II.get(MI.getOpcode());    
1007     MachineInstr *Instr = DummyMF->CreateMachineInstr(Desc, DebugLoc());
1008     DummyMBB->push_back(Instr);
1009
1010     unsigned Opcode = MI.getOpcode();
1011     unsigned NumOps = MI.getNumOperands();
1012     unsigned CurOp = 0;
1013     if (NumOps > 1 && Desc.getOperandConstraint(1, TOI::TIED_TO) != -1) {
1014       Instr->addOperand(MachineOperand::CreateReg(0, false));
1015       ++CurOp;
1016     } else if (NumOps > 2 && 
1017              Desc.getOperandConstraint(NumOps-1, TOI::TIED_TO)== 0)
1018       // Skip the last source operand that is tied_to the dest reg. e.g. LXADD32
1019       --NumOps;
1020
1021     bool OK = true;
1022     switch (Desc.TSFlags & X86II::FormMask) {
1023     case X86II::MRMDestReg:
1024     case X86II::MRMSrcReg:
1025       // Matching doesn't fill this in completely, we have to choose operand 0
1026       // for a tied register.
1027       OK &= AddRegToInstr(MI, Instr, 0); CurOp++;
1028       OK &= AddRegToInstr(MI, Instr, CurOp++);
1029       if (CurOp < NumOps)
1030         OK &= AddImmToInstr(MI, Instr, CurOp);
1031       break;
1032
1033     case X86II::RawFrm:
1034       if (CurOp < NumOps) {
1035         // Hack to make branches work.
1036         if (!(Desc.TSFlags & X86II::ImmMask) &&
1037             MI.getOperand(0).isExpr() &&
1038             isa<MCSymbolRefExpr>(MI.getOperand(0).getExpr()))
1039           Instr->addOperand(MachineOperand::CreateMBB(DummyMBB));
1040         else
1041           OK &= AddImmToInstr(MI, Instr, CurOp);
1042       }
1043       break;
1044
1045     case X86II::AddRegFrm:
1046       OK &= AddRegToInstr(MI, Instr, CurOp++);
1047       if (CurOp < NumOps)
1048         OK &= AddImmToInstr(MI, Instr, CurOp);
1049       break;
1050
1051     case X86II::MRM0r: case X86II::MRM1r:
1052     case X86II::MRM2r: case X86II::MRM3r:
1053     case X86II::MRM4r: case X86II::MRM5r:
1054     case X86II::MRM6r: case X86II::MRM7r:
1055       // Matching doesn't fill this in completely, we have to choose operand 0
1056       // for a tied register.
1057       OK &= AddRegToInstr(MI, Instr, 0); CurOp++;
1058       if (CurOp < NumOps)
1059         OK &= AddImmToInstr(MI, Instr, CurOp);
1060       break;
1061       
1062     case X86II::MRM0m: case X86II::MRM1m:
1063     case X86II::MRM2m: case X86II::MRM3m:
1064     case X86II::MRM4m: case X86II::MRM5m:
1065     case X86II::MRM6m: case X86II::MRM7m:
1066       OK &= AddMemToInstr(MI, Instr, CurOp); CurOp += 5;
1067       if (CurOp < NumOps)
1068         OK &= AddImmToInstr(MI, Instr, CurOp);
1069       break;
1070
1071     case X86II::MRMSrcMem:
1072       OK &= AddRegToInstr(MI, Instr, CurOp++);
1073       if (Opcode == X86::LEA64r || Opcode == X86::LEA64_32r ||
1074           Opcode == X86::LEA16r || Opcode == X86::LEA32r)
1075         OK &= AddLMemToInstr(MI, Instr, CurOp);
1076       else
1077         OK &= AddMemToInstr(MI, Instr, CurOp);
1078       break;
1079
1080     case X86II::MRMDestMem:
1081       OK &= AddMemToInstr(MI, Instr, CurOp); CurOp += 5;
1082       OK &= AddRegToInstr(MI, Instr, CurOp);
1083       break;
1084
1085     default:
1086     case X86II::MRMInitReg:
1087     case X86II::Pseudo:
1088       OK = false;
1089       break;
1090     }
1091
1092     if (!OK) {
1093       errs() << "couldn't convert inst '";
1094       MI.print(errs());
1095       errs() << "' to machine instr:\n";
1096       Instr->dump();
1097     }
1098
1099     InstrEmitter->reset();
1100     if (OK)
1101       Emit->emitInstruction(*Instr, &Desc);
1102     OS << InstrEmitter->str();
1103
1104     Instr->eraseFromParent();
1105   }
1106 };
1107 }
1108
1109 // Ok, now you can look.
1110 MCCodeEmitter *llvm::createX86MCCodeEmitter(const Target &,
1111                                             TargetMachine &TM) {
1112   return new X86MCCodeEmitter(static_cast<X86TargetMachine&>(TM));
1113 }