Implement (and document!) support for MnemonicAlias's to have Requires
[oota-llvm.git] / lib / Target / X86 / AsmParser / X86AsmParser.cpp
1 //===-- X86AsmParser.cpp - Parse X86 assembly to MCInst instructions ------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 #include "llvm/Target/TargetAsmParser.h"
11 #include "X86.h"
12 #include "X86Subtarget.h"
13 #include "llvm/Target/TargetRegistry.h"
14 #include "llvm/Target/TargetAsmParser.h"
15 #include "llvm/MC/MCStreamer.h"
16 #include "llvm/MC/MCExpr.h"
17 #include "llvm/MC/MCInst.h"
18 #include "llvm/MC/MCParser/MCAsmLexer.h"
19 #include "llvm/MC/MCParser/MCAsmParser.h"
20 #include "llvm/MC/MCParser/MCParsedAsmOperand.h"
21 #include "llvm/ADT/SmallString.h"
22 #include "llvm/ADT/SmallVector.h"
23 #include "llvm/ADT/StringExtras.h"
24 #include "llvm/ADT/StringSwitch.h"
25 #include "llvm/ADT/Twine.h"
26 #include "llvm/Support/SourceMgr.h"
27 #include "llvm/Support/raw_ostream.h"
28 using namespace llvm;
29
30 namespace {
31 struct X86Operand;
32
33 class X86ATTAsmParser : public TargetAsmParser {
34   MCAsmParser &Parser;
35   TargetMachine &TM;
36
37 protected:
38   unsigned Is64Bit : 1;
39
40 private:
41   MCAsmParser &getParser() const { return Parser; }
42
43   MCAsmLexer &getLexer() const { return Parser.getLexer(); }
44
45   bool Error(SMLoc L, const Twine &Msg) { return Parser.Error(L, Msg); }
46
47   bool ParseRegister(unsigned &RegNo, SMLoc &StartLoc, SMLoc &EndLoc);
48
49   X86Operand *ParseOperand();
50   X86Operand *ParseMemOperand(unsigned SegReg, SMLoc StartLoc);
51
52   bool ParseDirectiveWord(unsigned Size, SMLoc L);
53
54   bool MatchAndEmitInstruction(SMLoc IDLoc,
55                                SmallVectorImpl<MCParsedAsmOperand*> &Operands,
56                                MCStreamer &Out);
57
58   /// @name Auto-generated Matcher Functions
59   /// {
60
61 #define GET_ASSEMBLER_HEADER
62 #include "X86GenAsmMatcher.inc"
63
64   /// }
65
66 public:
67   X86ATTAsmParser(const Target &T, MCAsmParser &parser, TargetMachine &TM)
68     : TargetAsmParser(T), Parser(parser), TM(TM) {
69
70     // Initialize the set of available features.
71     setAvailableFeatures(ComputeAvailableFeatures(
72                            &TM.getSubtarget<X86Subtarget>()));
73   }
74
75   virtual bool ParseInstruction(StringRef Name, SMLoc NameLoc,
76                                 SmallVectorImpl<MCParsedAsmOperand*> &Operands);
77
78   virtual bool ParseDirective(AsmToken DirectiveID);
79 };
80
81 class X86_32ATTAsmParser : public X86ATTAsmParser {
82 public:
83   X86_32ATTAsmParser(const Target &T, MCAsmParser &Parser, TargetMachine &TM)
84     : X86ATTAsmParser(T, Parser, TM) {
85     Is64Bit = false;
86   }
87 };
88
89 class X86_64ATTAsmParser : public X86ATTAsmParser {
90 public:
91   X86_64ATTAsmParser(const Target &T, MCAsmParser &Parser, TargetMachine &TM)
92     : X86ATTAsmParser(T, Parser, TM) {
93     Is64Bit = true;
94   }
95 };
96
97 } // end anonymous namespace
98
99 /// @name Auto-generated Match Functions
100 /// {
101
102 static unsigned MatchRegisterName(StringRef Name);
103
104 /// }
105
106 namespace {
107
108 /// X86Operand - Instances of this class represent a parsed X86 machine
109 /// instruction.
110 struct X86Operand : public MCParsedAsmOperand {
111   enum KindTy {
112     Token,
113     Register,
114     Immediate,
115     Memory
116   } Kind;
117
118   SMLoc StartLoc, EndLoc;
119
120   union {
121     struct {
122       const char *Data;
123       unsigned Length;
124     } Tok;
125
126     struct {
127       unsigned RegNo;
128     } Reg;
129
130     struct {
131       const MCExpr *Val;
132     } Imm;
133
134     struct {
135       unsigned SegReg;
136       const MCExpr *Disp;
137       unsigned BaseReg;
138       unsigned IndexReg;
139       unsigned Scale;
140     } Mem;
141   };
142
143   X86Operand(KindTy K, SMLoc Start, SMLoc End)
144     : Kind(K), StartLoc(Start), EndLoc(End) {}
145
146   /// getStartLoc - Get the location of the first token of this operand.
147   SMLoc getStartLoc() const { return StartLoc; }
148   /// getEndLoc - Get the location of the last token of this operand.
149   SMLoc getEndLoc() const { return EndLoc; }
150
151   virtual void dump(raw_ostream &OS) const {}
152
153   StringRef getToken() const {
154     assert(Kind == Token && "Invalid access!");
155     return StringRef(Tok.Data, Tok.Length);
156   }
157   void setTokenValue(StringRef Value) {
158     assert(Kind == Token && "Invalid access!");
159     Tok.Data = Value.data();
160     Tok.Length = Value.size();
161   }
162
163   unsigned getReg() const {
164     assert(Kind == Register && "Invalid access!");
165     return Reg.RegNo;
166   }
167
168   const MCExpr *getImm() const {
169     assert(Kind == Immediate && "Invalid access!");
170     return Imm.Val;
171   }
172
173   const MCExpr *getMemDisp() const {
174     assert(Kind == Memory && "Invalid access!");
175     return Mem.Disp;
176   }
177   unsigned getMemSegReg() const {
178     assert(Kind == Memory && "Invalid access!");
179     return Mem.SegReg;
180   }
181   unsigned getMemBaseReg() const {
182     assert(Kind == Memory && "Invalid access!");
183     return Mem.BaseReg;
184   }
185   unsigned getMemIndexReg() const {
186     assert(Kind == Memory && "Invalid access!");
187     return Mem.IndexReg;
188   }
189   unsigned getMemScale() const {
190     assert(Kind == Memory && "Invalid access!");
191     return Mem.Scale;
192   }
193
194   bool isToken() const {return Kind == Token; }
195
196   bool isImm() const { return Kind == Immediate; }
197
198   bool isImmSExti16i8() const {
199     if (!isImm())
200       return false;
201
202     // If this isn't a constant expr, just assume it fits and let relaxation
203     // handle it.
204     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
205     if (!CE)
206       return true;
207
208     // Otherwise, check the value is in a range that makes sense for this
209     // extension.
210     uint64_t Value = CE->getValue();
211     return ((                                  Value <= 0x000000000000007FULL)||
212             (0x000000000000FF80ULL <= Value && Value <= 0x000000000000FFFFULL)||
213             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
214   }
215   bool isImmSExti32i8() const {
216     if (!isImm())
217       return false;
218
219     // If this isn't a constant expr, just assume it fits and let relaxation
220     // handle it.
221     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
222     if (!CE)
223       return true;
224
225     // Otherwise, check the value is in a range that makes sense for this
226     // extension.
227     uint64_t Value = CE->getValue();
228     return ((                                  Value <= 0x000000000000007FULL)||
229             (0x00000000FFFFFF80ULL <= Value && Value <= 0x00000000FFFFFFFFULL)||
230             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
231   }
232   bool isImmSExti64i8() const {
233     if (!isImm())
234       return false;
235
236     // If this isn't a constant expr, just assume it fits and let relaxation
237     // handle it.
238     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
239     if (!CE)
240       return true;
241
242     // Otherwise, check the value is in a range that makes sense for this
243     // extension.
244     uint64_t Value = CE->getValue();
245     return ((                                  Value <= 0x000000000000007FULL)||
246             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
247   }
248   bool isImmSExti64i32() const {
249     if (!isImm())
250       return false;
251
252     // If this isn't a constant expr, just assume it fits and let relaxation
253     // handle it.
254     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
255     if (!CE)
256       return true;
257
258     // Otherwise, check the value is in a range that makes sense for this
259     // extension.
260     uint64_t Value = CE->getValue();
261     return ((                                  Value <= 0x000000007FFFFFFFULL)||
262             (0xFFFFFFFF80000000ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
263   }
264
265   bool isMem() const { return Kind == Memory; }
266
267   bool isAbsMem() const {
268     return Kind == Memory && !getMemSegReg() && !getMemBaseReg() &&
269       !getMemIndexReg() && getMemScale() == 1;
270   }
271
272   bool isReg() const { return Kind == Register; }
273
274   void addExpr(MCInst &Inst, const MCExpr *Expr) const {
275     // Add as immediates when possible.
276     if (const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(Expr))
277       Inst.addOperand(MCOperand::CreateImm(CE->getValue()));
278     else
279       Inst.addOperand(MCOperand::CreateExpr(Expr));
280   }
281
282   void addRegOperands(MCInst &Inst, unsigned N) const {
283     assert(N == 1 && "Invalid number of operands!");
284     Inst.addOperand(MCOperand::CreateReg(getReg()));
285   }
286
287   void addImmOperands(MCInst &Inst, unsigned N) const {
288     assert(N == 1 && "Invalid number of operands!");
289     addExpr(Inst, getImm());
290   }
291
292   void addMemOperands(MCInst &Inst, unsigned N) const {
293     assert((N == 5) && "Invalid number of operands!");
294     Inst.addOperand(MCOperand::CreateReg(getMemBaseReg()));
295     Inst.addOperand(MCOperand::CreateImm(getMemScale()));
296     Inst.addOperand(MCOperand::CreateReg(getMemIndexReg()));
297     addExpr(Inst, getMemDisp());
298     Inst.addOperand(MCOperand::CreateReg(getMemSegReg()));
299   }
300
301   void addAbsMemOperands(MCInst &Inst, unsigned N) const {
302     assert((N == 1) && "Invalid number of operands!");
303     Inst.addOperand(MCOperand::CreateExpr(getMemDisp()));
304   }
305
306   static X86Operand *CreateToken(StringRef Str, SMLoc Loc) {
307     X86Operand *Res = new X86Operand(Token, Loc, Loc);
308     Res->Tok.Data = Str.data();
309     Res->Tok.Length = Str.size();
310     return Res;
311   }
312
313   static X86Operand *CreateReg(unsigned RegNo, SMLoc StartLoc, SMLoc EndLoc) {
314     X86Operand *Res = new X86Operand(Register, StartLoc, EndLoc);
315     Res->Reg.RegNo = RegNo;
316     return Res;
317   }
318
319   static X86Operand *CreateImm(const MCExpr *Val, SMLoc StartLoc, SMLoc EndLoc){
320     X86Operand *Res = new X86Operand(Immediate, StartLoc, EndLoc);
321     Res->Imm.Val = Val;
322     return Res;
323   }
324
325   /// Create an absolute memory operand.
326   static X86Operand *CreateMem(const MCExpr *Disp, SMLoc StartLoc,
327                                SMLoc EndLoc) {
328     X86Operand *Res = new X86Operand(Memory, StartLoc, EndLoc);
329     Res->Mem.SegReg   = 0;
330     Res->Mem.Disp     = Disp;
331     Res->Mem.BaseReg  = 0;
332     Res->Mem.IndexReg = 0;
333     Res->Mem.Scale    = 1;
334     return Res;
335   }
336
337   /// Create a generalized memory operand.
338   static X86Operand *CreateMem(unsigned SegReg, const MCExpr *Disp,
339                                unsigned BaseReg, unsigned IndexReg,
340                                unsigned Scale, SMLoc StartLoc, SMLoc EndLoc) {
341     // We should never just have a displacement, that should be parsed as an
342     // absolute memory operand.
343     assert((SegReg || BaseReg || IndexReg) && "Invalid memory operand!");
344
345     // The scale should always be one of {1,2,4,8}.
346     assert(((Scale == 1 || Scale == 2 || Scale == 4 || Scale == 8)) &&
347            "Invalid scale!");
348     X86Operand *Res = new X86Operand(Memory, StartLoc, EndLoc);
349     Res->Mem.SegReg   = SegReg;
350     Res->Mem.Disp     = Disp;
351     Res->Mem.BaseReg  = BaseReg;
352     Res->Mem.IndexReg = IndexReg;
353     Res->Mem.Scale    = Scale;
354     return Res;
355   }
356 };
357
358 } // end anonymous namespace.
359
360
361 bool X86ATTAsmParser::ParseRegister(unsigned &RegNo,
362                                     SMLoc &StartLoc, SMLoc &EndLoc) {
363   RegNo = 0;
364   const AsmToken &TokPercent = Parser.getTok();
365   assert(TokPercent.is(AsmToken::Percent) && "Invalid token kind!");
366   StartLoc = TokPercent.getLoc();
367   Parser.Lex(); // Eat percent token.
368
369   const AsmToken &Tok = Parser.getTok();
370   if (Tok.isNot(AsmToken::Identifier))
371     return Error(Tok.getLoc(), "invalid register name");
372
373   // FIXME: Validate register for the current architecture; we have to do
374   // validation later, so maybe there is no need for this here.
375   RegNo = MatchRegisterName(Tok.getString());
376
377   // If the match failed, try the register name as lowercase.
378   if (RegNo == 0)
379     RegNo = MatchRegisterName(LowercaseString(Tok.getString()));
380
381   // FIXME: This should be done using Requires<In32BitMode> and
382   // Requires<In64BitMode> so "eiz" usage in 64-bit instructions
383   // can be also checked.
384   if (RegNo == X86::RIZ && !Is64Bit)
385     return Error(Tok.getLoc(), "riz register in 64-bit mode only");
386
387   // Parse "%st" as "%st(0)" and "%st(1)", which is multiple tokens.
388   if (RegNo == 0 && (Tok.getString() == "st" || Tok.getString() == "ST")) {
389     RegNo = X86::ST0;
390     EndLoc = Tok.getLoc();
391     Parser.Lex(); // Eat 'st'
392
393     // Check to see if we have '(4)' after %st.
394     if (getLexer().isNot(AsmToken::LParen))
395       return false;
396     // Lex the paren.
397     getParser().Lex();
398
399     const AsmToken &IntTok = Parser.getTok();
400     if (IntTok.isNot(AsmToken::Integer))
401       return Error(IntTok.getLoc(), "expected stack index");
402     switch (IntTok.getIntVal()) {
403     case 0: RegNo = X86::ST0; break;
404     case 1: RegNo = X86::ST1; break;
405     case 2: RegNo = X86::ST2; break;
406     case 3: RegNo = X86::ST3; break;
407     case 4: RegNo = X86::ST4; break;
408     case 5: RegNo = X86::ST5; break;
409     case 6: RegNo = X86::ST6; break;
410     case 7: RegNo = X86::ST7; break;
411     default: return Error(IntTok.getLoc(), "invalid stack index");
412     }
413
414     if (getParser().Lex().isNot(AsmToken::RParen))
415       return Error(Parser.getTok().getLoc(), "expected ')'");
416
417     EndLoc = Tok.getLoc();
418     Parser.Lex(); // Eat ')'
419     return false;
420   }
421
422   // If this is "db[0-7]", match it as an alias
423   // for dr[0-7].
424   if (RegNo == 0 && Tok.getString().size() == 3 &&
425       Tok.getString().startswith("db")) {
426     switch (Tok.getString()[2]) {
427     case '0': RegNo = X86::DR0; break;
428     case '1': RegNo = X86::DR1; break;
429     case '2': RegNo = X86::DR2; break;
430     case '3': RegNo = X86::DR3; break;
431     case '4': RegNo = X86::DR4; break;
432     case '5': RegNo = X86::DR5; break;
433     case '6': RegNo = X86::DR6; break;
434     case '7': RegNo = X86::DR7; break;
435     }
436
437     if (RegNo != 0) {
438       EndLoc = Tok.getLoc();
439       Parser.Lex(); // Eat it.
440       return false;
441     }
442   }
443
444   if (RegNo == 0)
445     return Error(Tok.getLoc(), "invalid register name");
446
447   EndLoc = Tok.getLoc();
448   Parser.Lex(); // Eat identifier token.
449   return false;
450 }
451
452 X86Operand *X86ATTAsmParser::ParseOperand() {
453   switch (getLexer().getKind()) {
454   default:
455     // Parse a memory operand with no segment register.
456     return ParseMemOperand(0, Parser.getTok().getLoc());
457   case AsmToken::Percent: {
458     // Read the register.
459     unsigned RegNo;
460     SMLoc Start, End;
461     if (ParseRegister(RegNo, Start, End)) return 0;
462     if (RegNo == X86::EIZ || RegNo == X86::RIZ) {
463       Error(Start, "eiz and riz can only be used as index registers");
464       return 0;
465     }
466
467     // If this is a segment register followed by a ':', then this is the start
468     // of a memory reference, otherwise this is a normal register reference.
469     if (getLexer().isNot(AsmToken::Colon))
470       return X86Operand::CreateReg(RegNo, Start, End);
471
472
473     getParser().Lex(); // Eat the colon.
474     return ParseMemOperand(RegNo, Start);
475   }
476   case AsmToken::Dollar: {
477     // $42 -> immediate.
478     SMLoc Start = Parser.getTok().getLoc(), End;
479     Parser.Lex();
480     const MCExpr *Val;
481     if (getParser().ParseExpression(Val, End))
482       return 0;
483     return X86Operand::CreateImm(Val, Start, End);
484   }
485   }
486 }
487
488 /// ParseMemOperand: segment: disp(basereg, indexreg, scale).  The '%ds:' prefix
489 /// has already been parsed if present.
490 X86Operand *X86ATTAsmParser::ParseMemOperand(unsigned SegReg, SMLoc MemStart) {
491
492   // We have to disambiguate a parenthesized expression "(4+5)" from the start
493   // of a memory operand with a missing displacement "(%ebx)" or "(,%eax)".  The
494   // only way to do this without lookahead is to eat the '(' and see what is
495   // after it.
496   const MCExpr *Disp = MCConstantExpr::Create(0, getParser().getContext());
497   if (getLexer().isNot(AsmToken::LParen)) {
498     SMLoc ExprEnd;
499     if (getParser().ParseExpression(Disp, ExprEnd)) return 0;
500
501     // After parsing the base expression we could either have a parenthesized
502     // memory address or not.  If not, return now.  If so, eat the (.
503     if (getLexer().isNot(AsmToken::LParen)) {
504       // Unless we have a segment register, treat this as an immediate.
505       if (SegReg == 0)
506         return X86Operand::CreateMem(Disp, MemStart, ExprEnd);
507       return X86Operand::CreateMem(SegReg, Disp, 0, 0, 1, MemStart, ExprEnd);
508     }
509
510     // Eat the '('.
511     Parser.Lex();
512   } else {
513     // Okay, we have a '('.  We don't know if this is an expression or not, but
514     // so we have to eat the ( to see beyond it.
515     SMLoc LParenLoc = Parser.getTok().getLoc();
516     Parser.Lex(); // Eat the '('.
517
518     if (getLexer().is(AsmToken::Percent) || getLexer().is(AsmToken::Comma)) {
519       // Nothing to do here, fall into the code below with the '(' part of the
520       // memory operand consumed.
521     } else {
522       SMLoc ExprEnd;
523
524       // It must be an parenthesized expression, parse it now.
525       if (getParser().ParseParenExpression(Disp, ExprEnd))
526         return 0;
527
528       // After parsing the base expression we could either have a parenthesized
529       // memory address or not.  If not, return now.  If so, eat the (.
530       if (getLexer().isNot(AsmToken::LParen)) {
531         // Unless we have a segment register, treat this as an immediate.
532         if (SegReg == 0)
533           return X86Operand::CreateMem(Disp, LParenLoc, ExprEnd);
534         return X86Operand::CreateMem(SegReg, Disp, 0, 0, 1, MemStart, ExprEnd);
535       }
536
537       // Eat the '('.
538       Parser.Lex();
539     }
540   }
541
542   // If we reached here, then we just ate the ( of the memory operand.  Process
543   // the rest of the memory operand.
544   unsigned BaseReg = 0, IndexReg = 0, Scale = 1;
545
546   if (getLexer().is(AsmToken::Percent)) {
547     SMLoc L;
548     if (ParseRegister(BaseReg, L, L)) return 0;
549     if (BaseReg == X86::EIZ || BaseReg == X86::RIZ) {
550       Error(L, "eiz and riz can only be used as index registers");
551       return 0;
552     }
553   }
554
555   if (getLexer().is(AsmToken::Comma)) {
556     Parser.Lex(); // Eat the comma.
557
558     // Following the comma we should have either an index register, or a scale
559     // value. We don't support the later form, but we want to parse it
560     // correctly.
561     //
562     // Not that even though it would be completely consistent to support syntax
563     // like "1(%eax,,1)", the assembler doesn't. Use "eiz" or "riz" for this.
564     if (getLexer().is(AsmToken::Percent)) {
565       SMLoc L;
566       if (ParseRegister(IndexReg, L, L)) return 0;
567
568       if (getLexer().isNot(AsmToken::RParen)) {
569         // Parse the scale amount:
570         //  ::= ',' [scale-expression]
571         if (getLexer().isNot(AsmToken::Comma)) {
572           Error(Parser.getTok().getLoc(),
573                 "expected comma in scale expression");
574           return 0;
575         }
576         Parser.Lex(); // Eat the comma.
577
578         if (getLexer().isNot(AsmToken::RParen)) {
579           SMLoc Loc = Parser.getTok().getLoc();
580
581           int64_t ScaleVal;
582           if (getParser().ParseAbsoluteExpression(ScaleVal))
583             return 0;
584
585           // Validate the scale amount.
586           if (ScaleVal != 1 && ScaleVal != 2 && ScaleVal != 4 && ScaleVal != 8){
587             Error(Loc, "scale factor in address must be 1, 2, 4 or 8");
588             return 0;
589           }
590           Scale = (unsigned)ScaleVal;
591         }
592       }
593     } else if (getLexer().isNot(AsmToken::RParen)) {
594       // A scale amount without an index is ignored.
595       // index.
596       SMLoc Loc = Parser.getTok().getLoc();
597
598       int64_t Value;
599       if (getParser().ParseAbsoluteExpression(Value))
600         return 0;
601
602       if (Value != 1)
603         Warning(Loc, "scale factor without index register is ignored");
604       Scale = 1;
605     }
606   }
607
608   // Ok, we've eaten the memory operand, verify we have a ')' and eat it too.
609   if (getLexer().isNot(AsmToken::RParen)) {
610     Error(Parser.getTok().getLoc(), "unexpected token in memory operand");
611     return 0;
612   }
613   SMLoc MemEnd = Parser.getTok().getLoc();
614   Parser.Lex(); // Eat the ')'.
615
616   return X86Operand::CreateMem(SegReg, Disp, BaseReg, IndexReg, Scale,
617                                MemStart, MemEnd);
618 }
619
620 bool X86ATTAsmParser::
621 ParseInstruction(StringRef Name, SMLoc NameLoc,
622                  SmallVectorImpl<MCParsedAsmOperand*> &Operands) {
623   // FIXME: This is not correct at all.
624   if (Name == "movzx") Name = "movzb";
625   
626   StringRef PatchedName = Name;
627
628   // FIXME: Hack to recognize cmp<comparison code>{ss,sd,ps,pd}.
629   const MCExpr *ExtraImmOp = 0;
630   if ((PatchedName.startswith("cmp") || PatchedName.startswith("vcmp")) &&
631       (PatchedName.endswith("ss") || PatchedName.endswith("sd") ||
632        PatchedName.endswith("ps") || PatchedName.endswith("pd"))) {
633     bool IsVCMP = PatchedName.startswith("vcmp");
634     unsigned SSECCIdx = IsVCMP ? 4 : 3;
635     unsigned SSEComparisonCode = StringSwitch<unsigned>(
636       PatchedName.slice(SSECCIdx, PatchedName.size() - 2))
637       .Case("eq",          0)
638       .Case("lt",          1)
639       .Case("le",          2)
640       .Case("unord",       3)
641       .Case("neq",         4)
642       .Case("nlt",         5)
643       .Case("nle",         6)
644       .Case("ord",         7)
645       .Case("eq_uq",       8)
646       .Case("nge",         9)
647       .Case("ngt",      0x0A)
648       .Case("false",    0x0B)
649       .Case("neq_oq",   0x0C)
650       .Case("ge",       0x0D)
651       .Case("gt",       0x0E)
652       .Case("true",     0x0F)
653       .Case("eq_os",    0x10)
654       .Case("lt_oq",    0x11)
655       .Case("le_oq",    0x12)
656       .Case("unord_s",  0x13)
657       .Case("neq_us",   0x14)
658       .Case("nlt_uq",   0x15)
659       .Case("nle_uq",   0x16)
660       .Case("ord_s",    0x17)
661       .Case("eq_us",    0x18)
662       .Case("nge_uq",   0x19)
663       .Case("ngt_uq",   0x1A)
664       .Case("false_os", 0x1B)
665       .Case("neq_os",   0x1C)
666       .Case("ge_oq",    0x1D)
667       .Case("gt_oq",    0x1E)
668       .Case("true_us",  0x1F)
669       .Default(~0U);
670     if (SSEComparisonCode != ~0U) {
671       ExtraImmOp = MCConstantExpr::Create(SSEComparisonCode,
672                                           getParser().getContext());
673       if (PatchedName.endswith("ss")) {
674         PatchedName = IsVCMP ? "vcmpss" : "cmpss";
675       } else if (PatchedName.endswith("sd")) {
676         PatchedName = IsVCMP ? "vcmpsd" : "cmpsd";
677       } else if (PatchedName.endswith("ps")) {
678         PatchedName = IsVCMP ? "vcmpps" : "cmpps";
679       } else {
680         assert(PatchedName.endswith("pd") && "Unexpected mnemonic!");
681         PatchedName = IsVCMP ? "vcmppd" : "cmppd";
682       }
683     }
684   }
685
686   // FIXME: Hack to recognize vpclmul<src1_quadword, src2_quadword>dq
687   if (PatchedName.startswith("vpclmul")) {
688     unsigned CLMULQuadWordSelect = StringSwitch<unsigned>(
689       PatchedName.slice(7, PatchedName.size() - 2))
690       .Case("lqlq", 0x00) // src1[63:0],   src2[63:0]
691       .Case("hqlq", 0x01) // src1[127:64], src2[63:0]
692       .Case("lqhq", 0x10) // src1[63:0],   src2[127:64]
693       .Case("hqhq", 0x11) // src1[127:64], src2[127:64]
694       .Default(~0U);
695     if (CLMULQuadWordSelect != ~0U) {
696       ExtraImmOp = MCConstantExpr::Create(CLMULQuadWordSelect,
697                                           getParser().getContext());
698       assert(PatchedName.endswith("dq") && "Unexpected mnemonic!");
699       PatchedName = "vpclmulqdq";
700     }
701   }
702
703   Operands.push_back(X86Operand::CreateToken(PatchedName, NameLoc));
704
705   if (ExtraImmOp)
706     Operands.push_back(X86Operand::CreateImm(ExtraImmOp, NameLoc, NameLoc));
707
708
709   // Determine whether this is an instruction prefix.
710   bool isPrefix =
711     Name == "lock" || Name == "rep" ||
712     Name == "repe" || Name == "repz" ||
713     Name == "repne" || Name == "repnz";
714
715
716   // This does the actual operand parsing.  Don't parse any more if we have a
717   // prefix juxtaposed with an operation like "lock incl 4(%rax)", because we
718   // just want to parse the "lock" as the first instruction and the "incl" as
719   // the next one.
720   if (getLexer().isNot(AsmToken::EndOfStatement) && !isPrefix) {
721
722     // Parse '*' modifier.
723     if (getLexer().is(AsmToken::Star)) {
724       SMLoc Loc = Parser.getTok().getLoc();
725       Operands.push_back(X86Operand::CreateToken("*", Loc));
726       Parser.Lex(); // Eat the star.
727     }
728
729     // Read the first operand.
730     if (X86Operand *Op = ParseOperand())
731       Operands.push_back(Op);
732     else {
733       Parser.EatToEndOfStatement();
734       return true;
735     }
736
737     while (getLexer().is(AsmToken::Comma)) {
738       Parser.Lex();  // Eat the comma.
739
740       // Parse and remember the operand.
741       if (X86Operand *Op = ParseOperand())
742         Operands.push_back(Op);
743       else {
744         Parser.EatToEndOfStatement();
745         return true;
746       }
747     }
748
749     if (getLexer().isNot(AsmToken::EndOfStatement)) {
750       Parser.EatToEndOfStatement();
751       return TokError("unexpected token in argument list");
752     }
753   }
754
755   if (getLexer().is(AsmToken::EndOfStatement))
756     Parser.Lex(); // Consume the EndOfStatement
757
758   // Hack to allow 'movq <largeimm>, <reg>' as an alias for movabsq.
759   if ((Name == "movq" || Name == "mov") && Operands.size() == 3 &&
760       static_cast<X86Operand*>(Operands[2])->isReg() &&
761       static_cast<X86Operand*>(Operands[1])->isImm() &&
762       !static_cast<X86Operand*>(Operands[1])->isImmSExti64i32()) {
763     delete Operands[0];
764     Operands[0] = X86Operand::CreateToken("movabsq", NameLoc);
765   }
766
767   // FIXME: Hack to handle recognize s{hr,ar,hl} $1, <op>.  Canonicalize to
768   // "shift <op>".
769   if ((Name.startswith("shr") || Name.startswith("sar") ||
770        Name.startswith("shl") || Name.startswith("sal")) &&
771       Operands.size() == 3) {
772     X86Operand *Op1 = static_cast<X86Operand*>(Operands[1]);
773     if (Op1->isImm() && isa<MCConstantExpr>(Op1->getImm()) &&
774         cast<MCConstantExpr>(Op1->getImm())->getValue() == 1) {
775       delete Operands[1];
776       Operands.erase(Operands.begin() + 1);
777     }
778   }
779
780   // FIXME: Hack to handle recognize "rc[lr] <op>" -> "rcl $1, <op>".
781   if ((Name.startswith("rcl") || Name.startswith("rcr")) &&
782       Operands.size() == 2) {
783     const MCExpr *One = MCConstantExpr::Create(1, getParser().getContext());
784     Operands.push_back(X86Operand::CreateImm(One, NameLoc, NameLoc));
785     std::swap(Operands[1], Operands[2]);
786   }
787
788   // FIXME: Hack to handle recognize "sh[lr]d op,op" -> "shld $1, op,op".
789   if ((Name.startswith("shld") || Name.startswith("shrd")) &&
790       Operands.size() == 3) {
791     const MCExpr *One = MCConstantExpr::Create(1, getParser().getContext());
792     Operands.insert(Operands.begin()+1,
793                     X86Operand::CreateImm(One, NameLoc, NameLoc));
794   }
795
796
797   // FIXME: Hack to handle recognize "in[bwl] <op>".  Canonicalize it to
798   // "inb <op>, %al".
799   if ((Name == "inb" || Name == "inw" || Name == "inl") &&
800       Operands.size() == 2) {
801     unsigned Reg;
802     if (Name[2] == 'b')
803       Reg = MatchRegisterName("al");
804     else if (Name[2] == 'w')
805       Reg = MatchRegisterName("ax");
806     else
807       Reg = MatchRegisterName("eax");
808     SMLoc Loc = Operands.back()->getEndLoc();
809     Operands.push_back(X86Operand::CreateReg(Reg, Loc, Loc));
810   }
811
812   // FIXME: Hack to handle recognize "out[bwl] <op>".  Canonicalize it to
813   // "outb %al, <op>".
814   if ((Name == "outb" || Name == "outw" || Name == "outl") &&
815       Operands.size() == 2) {
816     unsigned Reg;
817     if (Name[3] == 'b')
818       Reg = MatchRegisterName("al");
819     else if (Name[3] == 'w')
820       Reg = MatchRegisterName("ax");
821     else
822       Reg = MatchRegisterName("eax");
823     SMLoc Loc = Operands.back()->getEndLoc();
824     Operands.push_back(X86Operand::CreateReg(Reg, Loc, Loc));
825     std::swap(Operands[1], Operands[2]);
826   }
827
828   // FIXME: Hack to handle "out[bwl]? %al, (%dx)" -> "outb %al, %dx".
829   if ((Name == "outb" || Name == "outw" || Name == "outl" || Name == "out") &&
830       Operands.size() == 3) {
831     X86Operand &Op = *(X86Operand*)Operands.back();
832     if (Op.isMem() && Op.Mem.SegReg == 0 &&
833         isa<MCConstantExpr>(Op.Mem.Disp) &&
834         cast<MCConstantExpr>(Op.Mem.Disp)->getValue() == 0 &&
835         Op.Mem.BaseReg == MatchRegisterName("dx") && Op.Mem.IndexReg == 0) {
836       SMLoc Loc = Op.getEndLoc();
837       Operands.back() = X86Operand::CreateReg(Op.Mem.BaseReg, Loc, Loc);
838       delete &Op;
839     }
840   }
841
842   // FIXME: Hack to handle "f{mul*,add*,sub*,div*} $op, st(0)" the same as
843   // "f{mul*,add*,sub*,div*} $op"
844   if ((Name.startswith("fmul") || Name.startswith("fadd") ||
845        Name.startswith("fsub") || Name.startswith("fdiv")) &&
846       Operands.size() == 3 &&
847       static_cast<X86Operand*>(Operands[2])->isReg() &&
848       static_cast<X86Operand*>(Operands[2])->getReg() == X86::ST0) {
849     delete Operands[2];
850     Operands.erase(Operands.begin() + 2);
851   }
852
853   // FIXME: Hack to handle "f{mulp,addp} st(0), $op" the same as
854   // "f{mulp,addp} $op", since they commute.  We also allow fdivrp/fsubrp even
855   // though they don't commute, solely because gas does support this.
856   if ((Name=="fmulp" || Name=="faddp" || Name=="fsubrp" || Name=="fdivrp") &&
857       Operands.size() == 3 &&
858       static_cast<X86Operand*>(Operands[1])->isReg() &&
859       static_cast<X86Operand*>(Operands[1])->getReg() == X86::ST0) {
860     delete Operands[1];
861     Operands.erase(Operands.begin() + 1);
862   }
863
864   // FIXME: Hack to handle "imul <imm>, B" which is an alias for "imul <imm>, B,
865   // B".
866   if (Name.startswith("imul") && Operands.size() == 3 &&
867       static_cast<X86Operand*>(Operands[1])->isImm() &&
868       static_cast<X86Operand*>(Operands.back())->isReg()) {
869     X86Operand *Op = static_cast<X86Operand*>(Operands.back());
870     Operands.push_back(X86Operand::CreateReg(Op->getReg(), Op->getStartLoc(),
871                                              Op->getEndLoc()));
872   }
873
874   // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
875   // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
876   // errors, since its encoding is the most compact.
877   if (Name == "sldt" && Operands.size() == 2 &&
878       static_cast<X86Operand*>(Operands[1])->isMem()) {
879     delete Operands[0];
880     Operands[0] = X86Operand::CreateToken("sldtw", NameLoc);
881   }
882
883   // The assembler accepts "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as
884   // synonyms.  Our tables only have the "<reg>, <mem>" form, so if we see the
885   // other operand order, swap them.
886   if (Name == "xchgb" || Name == "xchgw" || Name == "xchgl" || Name == "xchgq"||
887       Name == "xchg")
888     if (Operands.size() == 3 &&
889         static_cast<X86Operand*>(Operands[1])->isMem() &&
890         static_cast<X86Operand*>(Operands[2])->isReg()) {
891       std::swap(Operands[1], Operands[2]);
892     }
893
894   // The assembler accepts "testX <reg>, <mem>" and "testX <mem>, <reg>" as
895   // synonyms.  Our tables only have the "<mem>, <reg>" form, so if we see the
896   // other operand order, swap them.
897   if (Name == "testb" || Name == "testw" || Name == "testl" || Name == "testq"||
898       Name == "test")
899     if (Operands.size() == 3 &&
900         static_cast<X86Operand*>(Operands[1])->isReg() &&
901         static_cast<X86Operand*>(Operands[2])->isMem()) {
902       std::swap(Operands[1], Operands[2]);
903     }
904
905   // The assembler accepts these instructions with no operand as a synonym for
906   // an instruction acting on st(1).  e.g. "fxch" -> "fxch %st(1)".
907   if ((Name == "fxch" || Name == "fucom" || Name == "fucomp" ||
908        Name == "faddp" || Name == "fsubp" || Name == "fsubrp" ||
909        Name == "fmulp" || Name == "fdivp" || Name == "fdivrp") &&
910       Operands.size() == 1) {
911     Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(1)"),
912                                              NameLoc, NameLoc));
913   }
914
915   // The assembler accepts these instructions with two few operands as a synonym
916   // for taking %st(1),%st(0) or X, %st(0).
917   if ((Name == "fcomi" || Name == "fucomi" || Name == "fucompi" ||
918        Name == "fcompi" ) &&
919       Operands.size() < 3) {
920     if (Operands.size() == 1)
921       Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(1)"),
922                                                NameLoc, NameLoc));
923     Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(0)"),
924                                              NameLoc, NameLoc));
925   }
926
927   // The assembler accepts various amounts of brokenness for fnstsw.
928   if (Name == "fnstsw" || Name == "fnstsww") {
929     if (Operands.size() == 2 &&
930         static_cast<X86Operand*>(Operands[1])->isReg()) {
931       // "fnstsw al" and "fnstsw eax" -> "fnstw"
932       unsigned Reg = static_cast<X86Operand*>(Operands[1])->Reg.RegNo;
933       if (Reg == MatchRegisterName("eax") ||
934           Reg == MatchRegisterName("al")) {
935         delete Operands[1];
936         Operands.pop_back();
937       }
938     }
939
940     // "fnstw" -> "fnstw %ax"
941     if (Operands.size() == 1)
942       Operands.push_back(X86Operand::CreateReg(MatchRegisterName("ax"),
943                                                NameLoc, NameLoc));
944   }
945
946   // jmp $42,$5 -> ljmp, similarly for call.
947   if ((Name.startswith("call") || Name.startswith("jmp")) &&
948       Operands.size() == 3 &&
949       static_cast<X86Operand*>(Operands[1])->isImm() &&
950       static_cast<X86Operand*>(Operands[2])->isImm()) {
951     const char *NewOpName = StringSwitch<const char *>(Name)
952       .Case("jmp", "ljmp")
953       .Case("jmpw", "ljmpw")
954       .Case("jmpl", "ljmpl")
955       .Case("jmpq", "ljmpq")
956       .Case("call", "lcall")
957       .Case("callw", "lcallw")
958       .Case("calll", "lcalll")
959       .Case("callq", "lcallq")
960     .Default(0);
961     if (NewOpName) {
962       delete Operands[0];
963       Operands[0] = X86Operand::CreateToken(NewOpName, NameLoc);
964       Name = NewOpName;
965     }
966   }
967
968   // lcall  and ljmp  -> lcalll and ljmpl
969   if ((Name == "lcall" || Name == "ljmp") && Operands.size() == 3) {
970     delete Operands[0];
971     Operands[0] = X86Operand::CreateToken(Name == "lcall" ? "lcalll" : "ljmpl",
972                                           NameLoc);
973   }
974
975   // call foo is not ambiguous with callw.
976   if (Name == "call" && Operands.size() == 2) {
977     const char *NewName = Is64Bit ? "callq" : "calll";
978     delete Operands[0];
979     Operands[0] = X86Operand::CreateToken(NewName, NameLoc);
980     Name = NewName;
981   }
982
983   // movsd -> movsl (when no operands are specified).
984   if (Name == "movsd" && Operands.size() == 1) {
985     delete Operands[0];
986     Operands[0] = X86Operand::CreateToken("movsl", NameLoc);
987   }
988
989   // fstp <mem> -> fstps <mem>.  Without this, we'll default to fstpl due to
990   // suffix searching.
991   if (Name == "fstp" && Operands.size() == 2 &&
992       static_cast<X86Operand*>(Operands[1])->isMem()) {
993     delete Operands[0];
994     Operands[0] = X86Operand::CreateToken("fstps", NameLoc);
995   }
996
997
998   // "clr <reg>" -> "xor <reg>, <reg>".
999   if ((Name == "clrb" || Name == "clrw" || Name == "clrl" || Name == "clrq" ||
1000        Name == "clr") && Operands.size() == 2 &&
1001       static_cast<X86Operand*>(Operands[1])->isReg()) {
1002     unsigned RegNo = static_cast<X86Operand*>(Operands[1])->getReg();
1003     Operands.push_back(X86Operand::CreateReg(RegNo, NameLoc, NameLoc));
1004     delete Operands[0];
1005     Operands[0] = X86Operand::CreateToken("xor", NameLoc);
1006   }
1007
1008   // FIXME: Hack to handle recognize "aa[dm]" -> "aa[dm] $0xA".
1009   if ((Name.startswith("aad") || Name.startswith("aam")) &&
1010       Operands.size() == 1) {
1011     const MCExpr *A = MCConstantExpr::Create(0xA, getParser().getContext());
1012     Operands.push_back(X86Operand::CreateImm(A, NameLoc, NameLoc));
1013   }
1014
1015   // "lgdtl" is not ambiguous 32-bit mode and is the same as "lgdt".
1016   // "lgdtq" is not ambiguous 64-bit mode and is the same as "lgdt".
1017   if ((Name == "lgdtl" && Is64Bit == false) ||
1018       (Name == "lgdtq" && Is64Bit == true)) {
1019     const char *NewName = "lgdt";
1020     delete Operands[0];
1021     Operands[0] = X86Operand::CreateToken(NewName, NameLoc);
1022     Name = NewName;
1023   }
1024
1025   // "lidtl" is not ambiguous 32-bit mode and is the same as "lidt".
1026   // "lidtq" is not ambiguous 64-bit mode and is the same as "lidt".
1027   if ((Name == "lidtl" && Is64Bit == false) ||
1028       (Name == "lidtq" && Is64Bit == true)) {
1029     const char *NewName = "lidt";
1030     delete Operands[0];
1031     Operands[0] = X86Operand::CreateToken(NewName, NameLoc);
1032     Name = NewName;
1033   }
1034
1035   // "sgdtl" is not ambiguous 32-bit mode and is the same as "sgdt".
1036   // "sgdtq" is not ambiguous 64-bit mode and is the same as "sgdt".
1037   if ((Name == "sgdtl" && Is64Bit == false) ||
1038       (Name == "sgdtq" && Is64Bit == true)) {
1039     const char *NewName = "sgdt";
1040     delete Operands[0];
1041     Operands[0] = X86Operand::CreateToken(NewName, NameLoc);
1042     Name = NewName;
1043   }
1044
1045   // "sidtl" is not ambiguous 32-bit mode and is the same as "sidt".
1046   // "sidtq" is not ambiguous 64-bit mode and is the same as "sidt".
1047   if ((Name == "sidtl" && Is64Bit == false) ||
1048       (Name == "sidtq" && Is64Bit == true)) {
1049     const char *NewName = "sidt";
1050     delete Operands[0];
1051     Operands[0] = X86Operand::CreateToken(NewName, NameLoc);
1052     Name = NewName;
1053   }
1054
1055   return false;
1056 }
1057
1058 bool X86ATTAsmParser::
1059 MatchAndEmitInstruction(SMLoc IDLoc,
1060                         SmallVectorImpl<MCParsedAsmOperand*> &Operands,
1061                         MCStreamer &Out) {
1062   assert(!Operands.empty() && "Unexpect empty operand list!");
1063   X86Operand *Op = static_cast<X86Operand*>(Operands[0]);
1064   assert(Op->isToken() && "Leading operand should always be a mnemonic!");
1065
1066   // First, handle aliases that expand to multiple instructions.
1067   // FIXME: This should be replaced with a real .td file alias mechanism.
1068   if (Op->getToken() == "fstsw" || Op->getToken() == "fstcw" ||
1069       Op->getToken() == "fstsww" || Op->getToken() == "fstcww" ||
1070       Op->getToken() == "finit" || Op->getToken() == "fsave" ||
1071       Op->getToken() == "fstenv" || Op->getToken() == "fclex") {
1072     MCInst Inst;
1073     Inst.setOpcode(X86::WAIT);
1074     Out.EmitInstruction(Inst);
1075
1076     const char *Repl =
1077       StringSwitch<const char*>(Op->getToken())
1078         .Case("finit",  "fninit")
1079         .Case("fsave",  "fnsave")
1080         .Case("fstcw",  "fnstcw")
1081         .Case("fstcww",  "fnstcw")
1082         .Case("fstenv", "fnstenv")
1083         .Case("fstsw",  "fnstsw")
1084         .Case("fstsww", "fnstsw")
1085         .Case("fclex",  "fnclex")
1086         .Default(0);
1087     assert(Repl && "Unknown wait-prefixed instruction");
1088     delete Operands[0];
1089     Operands[0] = X86Operand::CreateToken(Repl, IDLoc);
1090   }
1091
1092   bool WasOriginallyInvalidOperand = false;
1093   unsigned OrigErrorInfo;
1094   MCInst Inst;
1095
1096   // First, try a direct match.
1097   switch (MatchInstructionImpl(Operands, Inst, OrigErrorInfo)) {
1098   case Match_Success:
1099     Out.EmitInstruction(Inst);
1100     return false;
1101   case Match_MissingFeature:
1102     Error(IDLoc, "instruction requires a CPU feature not currently enabled");
1103     return true;
1104   case Match_InvalidOperand:
1105     WasOriginallyInvalidOperand = true;
1106     break;
1107   case Match_MnemonicFail:
1108     break;
1109   }
1110
1111   // FIXME: Ideally, we would only attempt suffix matches for things which are
1112   // valid prefixes, and we could just infer the right unambiguous
1113   // type. However, that requires substantially more matcher support than the
1114   // following hack.
1115
1116   // Change the operand to point to a temporary token.
1117   StringRef Base = Op->getToken();
1118   SmallString<16> Tmp;
1119   Tmp += Base;
1120   Tmp += ' ';
1121   Op->setTokenValue(Tmp.str());
1122
1123   // Check for the various suffix matches.
1124   Tmp[Base.size()] = 'b';
1125   unsigned BErrorInfo, WErrorInfo, LErrorInfo, QErrorInfo;
1126   MatchResultTy MatchB = MatchInstructionImpl(Operands, Inst, BErrorInfo);
1127   Tmp[Base.size()] = 'w';
1128   MatchResultTy MatchW = MatchInstructionImpl(Operands, Inst, WErrorInfo);
1129   Tmp[Base.size()] = 'l';
1130   MatchResultTy MatchL = MatchInstructionImpl(Operands, Inst, LErrorInfo);
1131   Tmp[Base.size()] = 'q';
1132   MatchResultTy MatchQ = MatchInstructionImpl(Operands, Inst, QErrorInfo);
1133
1134   // Restore the old token.
1135   Op->setTokenValue(Base);
1136
1137   // If exactly one matched, then we treat that as a successful match (and the
1138   // instruction will already have been filled in correctly, since the failing
1139   // matches won't have modified it).
1140   unsigned NumSuccessfulMatches =
1141     (MatchB == Match_Success) + (MatchW == Match_Success) +
1142     (MatchL == Match_Success) + (MatchQ == Match_Success);
1143   if (NumSuccessfulMatches == 1) {
1144     Out.EmitInstruction(Inst);
1145     return false;
1146   }
1147
1148   // Otherwise, the match failed, try to produce a decent error message.
1149
1150   // If we had multiple suffix matches, then identify this as an ambiguous
1151   // match.
1152   if (NumSuccessfulMatches > 1) {
1153     char MatchChars[4];
1154     unsigned NumMatches = 0;
1155     if (MatchB == Match_Success)
1156       MatchChars[NumMatches++] = 'b';
1157     if (MatchW == Match_Success)
1158       MatchChars[NumMatches++] = 'w';
1159     if (MatchL == Match_Success)
1160       MatchChars[NumMatches++] = 'l';
1161     if (MatchQ == Match_Success)
1162       MatchChars[NumMatches++] = 'q';
1163
1164     SmallString<126> Msg;
1165     raw_svector_ostream OS(Msg);
1166     OS << "ambiguous instructions require an explicit suffix (could be ";
1167     for (unsigned i = 0; i != NumMatches; ++i) {
1168       if (i != 0)
1169         OS << ", ";
1170       if (i + 1 == NumMatches)
1171         OS << "or ";
1172       OS << "'" << Base << MatchChars[i] << "'";
1173     }
1174     OS << ")";
1175     Error(IDLoc, OS.str());
1176     return true;
1177   }
1178
1179   // Okay, we know that none of the variants matched successfully.
1180
1181   // If all of the instructions reported an invalid mnemonic, then the original
1182   // mnemonic was invalid.
1183   if ((MatchB == Match_MnemonicFail) && (MatchW == Match_MnemonicFail) &&
1184       (MatchL == Match_MnemonicFail) && (MatchQ == Match_MnemonicFail)) {
1185     if (!WasOriginallyInvalidOperand) {
1186       Error(IDLoc, "invalid instruction mnemonic '" + Base + "'");
1187       return true;
1188     }
1189
1190     // Recover location info for the operand if we know which was the problem.
1191     SMLoc ErrorLoc = IDLoc;
1192     if (OrigErrorInfo != ~0U) {
1193       if (OrigErrorInfo >= Operands.size())
1194         return Error(IDLoc, "too few operands for instruction");
1195
1196       ErrorLoc = ((X86Operand*)Operands[OrigErrorInfo])->getStartLoc();
1197       if (ErrorLoc == SMLoc()) ErrorLoc = IDLoc;
1198     }
1199
1200     return Error(ErrorLoc, "invalid operand for instruction");
1201   }
1202
1203   // If one instruction matched with a missing feature, report this as a
1204   // missing feature.
1205   if ((MatchB == Match_MissingFeature) + (MatchW == Match_MissingFeature) +
1206       (MatchL == Match_MissingFeature) + (MatchQ == Match_MissingFeature) == 1){
1207     Error(IDLoc, "instruction requires a CPU feature not currently enabled");
1208     return true;
1209   }
1210
1211   // If one instruction matched with an invalid operand, report this as an
1212   // operand failure.
1213   if ((MatchB == Match_InvalidOperand) + (MatchW == Match_InvalidOperand) +
1214       (MatchL == Match_InvalidOperand) + (MatchQ == Match_InvalidOperand) == 1){
1215     Error(IDLoc, "invalid operand for instruction");
1216     return true;
1217   }
1218
1219   // If all of these were an outright failure, report it in a useless way.
1220   // FIXME: We should give nicer diagnostics about the exact failure.
1221   Error(IDLoc, "unknown use of instruction mnemonic without a size suffix");
1222   return true;
1223 }
1224
1225
1226 bool X86ATTAsmParser::ParseDirective(AsmToken DirectiveID) {
1227   StringRef IDVal = DirectiveID.getIdentifier();
1228   if (IDVal == ".word")
1229     return ParseDirectiveWord(2, DirectiveID.getLoc());
1230   return true;
1231 }
1232
1233 /// ParseDirectiveWord
1234 ///  ::= .word [ expression (, expression)* ]
1235 bool X86ATTAsmParser::ParseDirectiveWord(unsigned Size, SMLoc L) {
1236   if (getLexer().isNot(AsmToken::EndOfStatement)) {
1237     for (;;) {
1238       const MCExpr *Value;
1239       if (getParser().ParseExpression(Value))
1240         return true;
1241       
1242       getParser().getStreamer().EmitValue(Value, Size, 0 /*addrspace*/);
1243       
1244       if (getLexer().is(AsmToken::EndOfStatement))
1245         break;
1246       
1247       // FIXME: Improve diagnostic.
1248       if (getLexer().isNot(AsmToken::Comma))
1249         return Error(L, "unexpected token in directive");
1250       Parser.Lex();
1251     }
1252   }
1253   
1254   Parser.Lex();
1255   return false;
1256 }
1257
1258
1259
1260
1261 extern "C" void LLVMInitializeX86AsmLexer();
1262
1263 // Force static initialization.
1264 extern "C" void LLVMInitializeX86AsmParser() {
1265   RegisterAsmParser<X86_32ATTAsmParser> X(TheX86_32Target);
1266   RegisterAsmParser<X86_64ATTAsmParser> Y(TheX86_64Target);
1267   LLVMInitializeX86AsmLexer();
1268 }
1269
1270 #define GET_REGISTER_MATCHER
1271 #define GET_MATCHER_IMPLEMENTATION
1272 #include "X86GenAsmMatcher.inc"