fix a bug where we had an implicit assumption that the
[oota-llvm.git] / lib / Target / X86 / AsmParser / X86AsmParser.cpp
1 //===-- X86AsmParser.cpp - Parse X86 assembly to MCInst instructions ------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9
10 #include "llvm/Target/TargetAsmParser.h"
11 #include "X86.h"
12 #include "X86Subtarget.h"
13 #include "llvm/Target/TargetRegistry.h"
14 #include "llvm/Target/TargetAsmParser.h"
15 #include "llvm/MC/MCStreamer.h"
16 #include "llvm/MC/MCExpr.h"
17 #include "llvm/MC/MCInst.h"
18 #include "llvm/MC/MCParser/MCAsmLexer.h"
19 #include "llvm/MC/MCParser/MCAsmParser.h"
20 #include "llvm/MC/MCParser/MCParsedAsmOperand.h"
21 #include "llvm/ADT/SmallString.h"
22 #include "llvm/ADT/SmallVector.h"
23 #include "llvm/ADT/StringExtras.h"
24 #include "llvm/ADT/StringSwitch.h"
25 #include "llvm/ADT/Twine.h"
26 #include "llvm/Support/SourceMgr.h"
27 #include "llvm/Support/raw_ostream.h"
28 using namespace llvm;
29
30 namespace {
31 struct X86Operand;
32
33 class X86ATTAsmParser : public TargetAsmParser {
34   MCAsmParser &Parser;
35   TargetMachine &TM;
36
37 protected:
38   unsigned Is64Bit : 1;
39
40 private:
41   MCAsmParser &getParser() const { return Parser; }
42
43   MCAsmLexer &getLexer() const { return Parser.getLexer(); }
44
45   bool Error(SMLoc L, const Twine &Msg) { return Parser.Error(L, Msg); }
46
47   bool ParseRegister(unsigned &RegNo, SMLoc &StartLoc, SMLoc &EndLoc);
48
49   X86Operand *ParseOperand();
50   X86Operand *ParseMemOperand(unsigned SegReg, SMLoc StartLoc);
51
52   bool ParseDirectiveWord(unsigned Size, SMLoc L);
53
54   bool MatchAndEmitInstruction(SMLoc IDLoc,
55                                SmallVectorImpl<MCParsedAsmOperand*> &Operands,
56                                MCStreamer &Out);
57
58   /// @name Auto-generated Matcher Functions
59   /// {
60
61 #define GET_ASSEMBLER_HEADER
62 #include "X86GenAsmMatcher.inc"
63
64   /// }
65
66 public:
67   X86ATTAsmParser(const Target &T, MCAsmParser &parser, TargetMachine &TM)
68     : TargetAsmParser(T), Parser(parser), TM(TM) {
69
70     // Initialize the set of available features.
71     setAvailableFeatures(ComputeAvailableFeatures(
72                            &TM.getSubtarget<X86Subtarget>()));
73   }
74
75   virtual bool ParseInstruction(StringRef Name, SMLoc NameLoc,
76                                 SmallVectorImpl<MCParsedAsmOperand*> &Operands);
77
78   virtual bool ParseDirective(AsmToken DirectiveID);
79 };
80
81 class X86_32ATTAsmParser : public X86ATTAsmParser {
82 public:
83   X86_32ATTAsmParser(const Target &T, MCAsmParser &Parser, TargetMachine &TM)
84     : X86ATTAsmParser(T, Parser, TM) {
85     Is64Bit = false;
86   }
87 };
88
89 class X86_64ATTAsmParser : public X86ATTAsmParser {
90 public:
91   X86_64ATTAsmParser(const Target &T, MCAsmParser &Parser, TargetMachine &TM)
92     : X86ATTAsmParser(T, Parser, TM) {
93     Is64Bit = true;
94   }
95 };
96
97 } // end anonymous namespace
98
99 /// @name Auto-generated Match Functions
100 /// {
101
102 static unsigned MatchRegisterName(StringRef Name);
103
104 /// }
105
106 namespace {
107
108 /// X86Operand - Instances of this class represent a parsed X86 machine
109 /// instruction.
110 struct X86Operand : public MCParsedAsmOperand {
111   enum KindTy {
112     Token,
113     Register,
114     Immediate,
115     Memory
116   } Kind;
117
118   SMLoc StartLoc, EndLoc;
119
120   union {
121     struct {
122       const char *Data;
123       unsigned Length;
124     } Tok;
125
126     struct {
127       unsigned RegNo;
128     } Reg;
129
130     struct {
131       const MCExpr *Val;
132     } Imm;
133
134     struct {
135       unsigned SegReg;
136       const MCExpr *Disp;
137       unsigned BaseReg;
138       unsigned IndexReg;
139       unsigned Scale;
140     } Mem;
141   };
142
143   X86Operand(KindTy K, SMLoc Start, SMLoc End)
144     : Kind(K), StartLoc(Start), EndLoc(End) {}
145
146   /// getStartLoc - Get the location of the first token of this operand.
147   SMLoc getStartLoc() const { return StartLoc; }
148   /// getEndLoc - Get the location of the last token of this operand.
149   SMLoc getEndLoc() const { return EndLoc; }
150
151   virtual void dump(raw_ostream &OS) const {}
152
153   StringRef getToken() const {
154     assert(Kind == Token && "Invalid access!");
155     return StringRef(Tok.Data, Tok.Length);
156   }
157   void setTokenValue(StringRef Value) {
158     assert(Kind == Token && "Invalid access!");
159     Tok.Data = Value.data();
160     Tok.Length = Value.size();
161   }
162
163   unsigned getReg() const {
164     assert(Kind == Register && "Invalid access!");
165     return Reg.RegNo;
166   }
167
168   const MCExpr *getImm() const {
169     assert(Kind == Immediate && "Invalid access!");
170     return Imm.Val;
171   }
172
173   const MCExpr *getMemDisp() const {
174     assert(Kind == Memory && "Invalid access!");
175     return Mem.Disp;
176   }
177   unsigned getMemSegReg() const {
178     assert(Kind == Memory && "Invalid access!");
179     return Mem.SegReg;
180   }
181   unsigned getMemBaseReg() const {
182     assert(Kind == Memory && "Invalid access!");
183     return Mem.BaseReg;
184   }
185   unsigned getMemIndexReg() const {
186     assert(Kind == Memory && "Invalid access!");
187     return Mem.IndexReg;
188   }
189   unsigned getMemScale() const {
190     assert(Kind == Memory && "Invalid access!");
191     return Mem.Scale;
192   }
193
194   bool isToken() const {return Kind == Token; }
195
196   bool isImm() const { return Kind == Immediate; }
197
198   bool isImmSExti16i8() const {
199     if (!isImm())
200       return false;
201
202     // If this isn't a constant expr, just assume it fits and let relaxation
203     // handle it.
204     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
205     if (!CE)
206       return true;
207
208     // Otherwise, check the value is in a range that makes sense for this
209     // extension.
210     uint64_t Value = CE->getValue();
211     return ((                                  Value <= 0x000000000000007FULL)||
212             (0x000000000000FF80ULL <= Value && Value <= 0x000000000000FFFFULL)||
213             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
214   }
215   bool isImmSExti32i8() const {
216     if (!isImm())
217       return false;
218
219     // If this isn't a constant expr, just assume it fits and let relaxation
220     // handle it.
221     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
222     if (!CE)
223       return true;
224
225     // Otherwise, check the value is in a range that makes sense for this
226     // extension.
227     uint64_t Value = CE->getValue();
228     return ((                                  Value <= 0x000000000000007FULL)||
229             (0x00000000FFFFFF80ULL <= Value && Value <= 0x00000000FFFFFFFFULL)||
230             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
231   }
232   bool isImmSExti64i8() const {
233     if (!isImm())
234       return false;
235
236     // If this isn't a constant expr, just assume it fits and let relaxation
237     // handle it.
238     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
239     if (!CE)
240       return true;
241
242     // Otherwise, check the value is in a range that makes sense for this
243     // extension.
244     uint64_t Value = CE->getValue();
245     return ((                                  Value <= 0x000000000000007FULL)||
246             (0xFFFFFFFFFFFFFF80ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
247   }
248   bool isImmSExti64i32() const {
249     if (!isImm())
250       return false;
251
252     // If this isn't a constant expr, just assume it fits and let relaxation
253     // handle it.
254     const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(getImm());
255     if (!CE)
256       return true;
257
258     // Otherwise, check the value is in a range that makes sense for this
259     // extension.
260     uint64_t Value = CE->getValue();
261     return ((                                  Value <= 0x000000007FFFFFFFULL)||
262             (0xFFFFFFFF80000000ULL <= Value && Value <= 0xFFFFFFFFFFFFFFFFULL));
263   }
264
265   bool isMem() const { return Kind == Memory; }
266
267   bool isAbsMem() const {
268     return Kind == Memory && !getMemSegReg() && !getMemBaseReg() &&
269       !getMemIndexReg() && getMemScale() == 1;
270   }
271
272   bool isReg() const { return Kind == Register; }
273
274   void addExpr(MCInst &Inst, const MCExpr *Expr) const {
275     // Add as immediates when possible.
276     if (const MCConstantExpr *CE = dyn_cast<MCConstantExpr>(Expr))
277       Inst.addOperand(MCOperand::CreateImm(CE->getValue()));
278     else
279       Inst.addOperand(MCOperand::CreateExpr(Expr));
280   }
281
282   void addRegOperands(MCInst &Inst, unsigned N) const {
283     assert(N == 1 && "Invalid number of operands!");
284     Inst.addOperand(MCOperand::CreateReg(getReg()));
285   }
286
287   void addImmOperands(MCInst &Inst, unsigned N) const {
288     assert(N == 1 && "Invalid number of operands!");
289     addExpr(Inst, getImm());
290   }
291
292   void addMemOperands(MCInst &Inst, unsigned N) const {
293     assert((N == 5) && "Invalid number of operands!");
294     Inst.addOperand(MCOperand::CreateReg(getMemBaseReg()));
295     Inst.addOperand(MCOperand::CreateImm(getMemScale()));
296     Inst.addOperand(MCOperand::CreateReg(getMemIndexReg()));
297     addExpr(Inst, getMemDisp());
298     Inst.addOperand(MCOperand::CreateReg(getMemSegReg()));
299   }
300
301   void addAbsMemOperands(MCInst &Inst, unsigned N) const {
302     assert((N == 1) && "Invalid number of operands!");
303     Inst.addOperand(MCOperand::CreateExpr(getMemDisp()));
304   }
305
306   static X86Operand *CreateToken(StringRef Str, SMLoc Loc) {
307     X86Operand *Res = new X86Operand(Token, Loc, Loc);
308     Res->Tok.Data = Str.data();
309     Res->Tok.Length = Str.size();
310     return Res;
311   }
312
313   static X86Operand *CreateReg(unsigned RegNo, SMLoc StartLoc, SMLoc EndLoc) {
314     X86Operand *Res = new X86Operand(Register, StartLoc, EndLoc);
315     Res->Reg.RegNo = RegNo;
316     return Res;
317   }
318
319   static X86Operand *CreateImm(const MCExpr *Val, SMLoc StartLoc, SMLoc EndLoc){
320     X86Operand *Res = new X86Operand(Immediate, StartLoc, EndLoc);
321     Res->Imm.Val = Val;
322     return Res;
323   }
324
325   /// Create an absolute memory operand.
326   static X86Operand *CreateMem(const MCExpr *Disp, SMLoc StartLoc,
327                                SMLoc EndLoc) {
328     X86Operand *Res = new X86Operand(Memory, StartLoc, EndLoc);
329     Res->Mem.SegReg   = 0;
330     Res->Mem.Disp     = Disp;
331     Res->Mem.BaseReg  = 0;
332     Res->Mem.IndexReg = 0;
333     Res->Mem.Scale    = 1;
334     return Res;
335   }
336
337   /// Create a generalized memory operand.
338   static X86Operand *CreateMem(unsigned SegReg, const MCExpr *Disp,
339                                unsigned BaseReg, unsigned IndexReg,
340                                unsigned Scale, SMLoc StartLoc, SMLoc EndLoc) {
341     // We should never just have a displacement, that should be parsed as an
342     // absolute memory operand.
343     assert((SegReg || BaseReg || IndexReg) && "Invalid memory operand!");
344
345     // The scale should always be one of {1,2,4,8}.
346     assert(((Scale == 1 || Scale == 2 || Scale == 4 || Scale == 8)) &&
347            "Invalid scale!");
348     X86Operand *Res = new X86Operand(Memory, StartLoc, EndLoc);
349     Res->Mem.SegReg   = SegReg;
350     Res->Mem.Disp     = Disp;
351     Res->Mem.BaseReg  = BaseReg;
352     Res->Mem.IndexReg = IndexReg;
353     Res->Mem.Scale    = Scale;
354     return Res;
355   }
356 };
357
358 } // end anonymous namespace.
359
360
361 bool X86ATTAsmParser::ParseRegister(unsigned &RegNo,
362                                     SMLoc &StartLoc, SMLoc &EndLoc) {
363   RegNo = 0;
364   const AsmToken &TokPercent = Parser.getTok();
365   assert(TokPercent.is(AsmToken::Percent) && "Invalid token kind!");
366   StartLoc = TokPercent.getLoc();
367   Parser.Lex(); // Eat percent token.
368
369   const AsmToken &Tok = Parser.getTok();
370   if (Tok.isNot(AsmToken::Identifier))
371     return Error(Tok.getLoc(), "invalid register name");
372
373   // FIXME: Validate register for the current architecture; we have to do
374   // validation later, so maybe there is no need for this here.
375   RegNo = MatchRegisterName(Tok.getString());
376
377   // If the match failed, try the register name as lowercase.
378   if (RegNo == 0)
379     RegNo = MatchRegisterName(LowercaseString(Tok.getString()));
380
381   // FIXME: This should be done using Requires<In32BitMode> and
382   // Requires<In64BitMode> so "eiz" usage in 64-bit instructions
383   // can be also checked.
384   if (RegNo == X86::RIZ && !Is64Bit)
385     return Error(Tok.getLoc(), "riz register in 64-bit mode only");
386
387   // Parse "%st" as "%st(0)" and "%st(1)", which is multiple tokens.
388   if (RegNo == 0 && (Tok.getString() == "st" || Tok.getString() == "ST")) {
389     RegNo = X86::ST0;
390     EndLoc = Tok.getLoc();
391     Parser.Lex(); // Eat 'st'
392
393     // Check to see if we have '(4)' after %st.
394     if (getLexer().isNot(AsmToken::LParen))
395       return false;
396     // Lex the paren.
397     getParser().Lex();
398
399     const AsmToken &IntTok = Parser.getTok();
400     if (IntTok.isNot(AsmToken::Integer))
401       return Error(IntTok.getLoc(), "expected stack index");
402     switch (IntTok.getIntVal()) {
403     case 0: RegNo = X86::ST0; break;
404     case 1: RegNo = X86::ST1; break;
405     case 2: RegNo = X86::ST2; break;
406     case 3: RegNo = X86::ST3; break;
407     case 4: RegNo = X86::ST4; break;
408     case 5: RegNo = X86::ST5; break;
409     case 6: RegNo = X86::ST6; break;
410     case 7: RegNo = X86::ST7; break;
411     default: return Error(IntTok.getLoc(), "invalid stack index");
412     }
413
414     if (getParser().Lex().isNot(AsmToken::RParen))
415       return Error(Parser.getTok().getLoc(), "expected ')'");
416
417     EndLoc = Tok.getLoc();
418     Parser.Lex(); // Eat ')'
419     return false;
420   }
421
422   // If this is "db[0-7]", match it as an alias
423   // for dr[0-7].
424   if (RegNo == 0 && Tok.getString().size() == 3 &&
425       Tok.getString().startswith("db")) {
426     switch (Tok.getString()[2]) {
427     case '0': RegNo = X86::DR0; break;
428     case '1': RegNo = X86::DR1; break;
429     case '2': RegNo = X86::DR2; break;
430     case '3': RegNo = X86::DR3; break;
431     case '4': RegNo = X86::DR4; break;
432     case '5': RegNo = X86::DR5; break;
433     case '6': RegNo = X86::DR6; break;
434     case '7': RegNo = X86::DR7; break;
435     }
436
437     if (RegNo != 0) {
438       EndLoc = Tok.getLoc();
439       Parser.Lex(); // Eat it.
440       return false;
441     }
442   }
443
444   if (RegNo == 0)
445     return Error(Tok.getLoc(), "invalid register name");
446
447   EndLoc = Tok.getLoc();
448   Parser.Lex(); // Eat identifier token.
449   return false;
450 }
451
452 X86Operand *X86ATTAsmParser::ParseOperand() {
453   switch (getLexer().getKind()) {
454   default:
455     // Parse a memory operand with no segment register.
456     return ParseMemOperand(0, Parser.getTok().getLoc());
457   case AsmToken::Percent: {
458     // Read the register.
459     unsigned RegNo;
460     SMLoc Start, End;
461     if (ParseRegister(RegNo, Start, End)) return 0;
462     if (RegNo == X86::EIZ || RegNo == X86::RIZ) {
463       Error(Start, "eiz and riz can only be used as index registers");
464       return 0;
465     }
466
467     // If this is a segment register followed by a ':', then this is the start
468     // of a memory reference, otherwise this is a normal register reference.
469     if (getLexer().isNot(AsmToken::Colon))
470       return X86Operand::CreateReg(RegNo, Start, End);
471
472
473     getParser().Lex(); // Eat the colon.
474     return ParseMemOperand(RegNo, Start);
475   }
476   case AsmToken::Dollar: {
477     // $42 -> immediate.
478     SMLoc Start = Parser.getTok().getLoc(), End;
479     Parser.Lex();
480     const MCExpr *Val;
481     if (getParser().ParseExpression(Val, End))
482       return 0;
483     return X86Operand::CreateImm(Val, Start, End);
484   }
485   }
486 }
487
488 /// ParseMemOperand: segment: disp(basereg, indexreg, scale).  The '%ds:' prefix
489 /// has already been parsed if present.
490 X86Operand *X86ATTAsmParser::ParseMemOperand(unsigned SegReg, SMLoc MemStart) {
491
492   // We have to disambiguate a parenthesized expression "(4+5)" from the start
493   // of a memory operand with a missing displacement "(%ebx)" or "(,%eax)".  The
494   // only way to do this without lookahead is to eat the '(' and see what is
495   // after it.
496   const MCExpr *Disp = MCConstantExpr::Create(0, getParser().getContext());
497   if (getLexer().isNot(AsmToken::LParen)) {
498     SMLoc ExprEnd;
499     if (getParser().ParseExpression(Disp, ExprEnd)) return 0;
500
501     // After parsing the base expression we could either have a parenthesized
502     // memory address or not.  If not, return now.  If so, eat the (.
503     if (getLexer().isNot(AsmToken::LParen)) {
504       // Unless we have a segment register, treat this as an immediate.
505       if (SegReg == 0)
506         return X86Operand::CreateMem(Disp, MemStart, ExprEnd);
507       return X86Operand::CreateMem(SegReg, Disp, 0, 0, 1, MemStart, ExprEnd);
508     }
509
510     // Eat the '('.
511     Parser.Lex();
512   } else {
513     // Okay, we have a '('.  We don't know if this is an expression or not, but
514     // so we have to eat the ( to see beyond it.
515     SMLoc LParenLoc = Parser.getTok().getLoc();
516     Parser.Lex(); // Eat the '('.
517
518     if (getLexer().is(AsmToken::Percent) || getLexer().is(AsmToken::Comma)) {
519       // Nothing to do here, fall into the code below with the '(' part of the
520       // memory operand consumed.
521     } else {
522       SMLoc ExprEnd;
523
524       // It must be an parenthesized expression, parse it now.
525       if (getParser().ParseParenExpression(Disp, ExprEnd))
526         return 0;
527
528       // After parsing the base expression we could either have a parenthesized
529       // memory address or not.  If not, return now.  If so, eat the (.
530       if (getLexer().isNot(AsmToken::LParen)) {
531         // Unless we have a segment register, treat this as an immediate.
532         if (SegReg == 0)
533           return X86Operand::CreateMem(Disp, LParenLoc, ExprEnd);
534         return X86Operand::CreateMem(SegReg, Disp, 0, 0, 1, MemStart, ExprEnd);
535       }
536
537       // Eat the '('.
538       Parser.Lex();
539     }
540   }
541
542   // If we reached here, then we just ate the ( of the memory operand.  Process
543   // the rest of the memory operand.
544   unsigned BaseReg = 0, IndexReg = 0, Scale = 1;
545
546   if (getLexer().is(AsmToken::Percent)) {
547     SMLoc L;
548     if (ParseRegister(BaseReg, L, L)) return 0;
549     if (BaseReg == X86::EIZ || BaseReg == X86::RIZ) {
550       Error(L, "eiz and riz can only be used as index registers");
551       return 0;
552     }
553   }
554
555   if (getLexer().is(AsmToken::Comma)) {
556     Parser.Lex(); // Eat the comma.
557
558     // Following the comma we should have either an index register, or a scale
559     // value. We don't support the later form, but we want to parse it
560     // correctly.
561     //
562     // Not that even though it would be completely consistent to support syntax
563     // like "1(%eax,,1)", the assembler doesn't. Use "eiz" or "riz" for this.
564     if (getLexer().is(AsmToken::Percent)) {
565       SMLoc L;
566       if (ParseRegister(IndexReg, L, L)) return 0;
567
568       if (getLexer().isNot(AsmToken::RParen)) {
569         // Parse the scale amount:
570         //  ::= ',' [scale-expression]
571         if (getLexer().isNot(AsmToken::Comma)) {
572           Error(Parser.getTok().getLoc(),
573                 "expected comma in scale expression");
574           return 0;
575         }
576         Parser.Lex(); // Eat the comma.
577
578         if (getLexer().isNot(AsmToken::RParen)) {
579           SMLoc Loc = Parser.getTok().getLoc();
580
581           int64_t ScaleVal;
582           if (getParser().ParseAbsoluteExpression(ScaleVal))
583             return 0;
584
585           // Validate the scale amount.
586           if (ScaleVal != 1 && ScaleVal != 2 && ScaleVal != 4 && ScaleVal != 8){
587             Error(Loc, "scale factor in address must be 1, 2, 4 or 8");
588             return 0;
589           }
590           Scale = (unsigned)ScaleVal;
591         }
592       }
593     } else if (getLexer().isNot(AsmToken::RParen)) {
594       // A scale amount without an index is ignored.
595       // index.
596       SMLoc Loc = Parser.getTok().getLoc();
597
598       int64_t Value;
599       if (getParser().ParseAbsoluteExpression(Value))
600         return 0;
601
602       if (Value != 1)
603         Warning(Loc, "scale factor without index register is ignored");
604       Scale = 1;
605     }
606   }
607
608   // Ok, we've eaten the memory operand, verify we have a ')' and eat it too.
609   if (getLexer().isNot(AsmToken::RParen)) {
610     Error(Parser.getTok().getLoc(), "unexpected token in memory operand");
611     return 0;
612   }
613   SMLoc MemEnd = Parser.getTok().getLoc();
614   Parser.Lex(); // Eat the ')'.
615
616   return X86Operand::CreateMem(SegReg, Disp, BaseReg, IndexReg, Scale,
617                                MemStart, MemEnd);
618 }
619
620 bool X86ATTAsmParser::
621 ParseInstruction(StringRef Name, SMLoc NameLoc,
622                  SmallVectorImpl<MCParsedAsmOperand*> &Operands) {
623   StringRef PatchedName = Name;
624
625   // FIXME: Hack to recognize cmp<comparison code>{ss,sd,ps,pd}.
626   const MCExpr *ExtraImmOp = 0;
627   if ((PatchedName.startswith("cmp") || PatchedName.startswith("vcmp")) &&
628       (PatchedName.endswith("ss") || PatchedName.endswith("sd") ||
629        PatchedName.endswith("ps") || PatchedName.endswith("pd"))) {
630     bool IsVCMP = PatchedName.startswith("vcmp");
631     unsigned SSECCIdx = IsVCMP ? 4 : 3;
632     unsigned SSEComparisonCode = StringSwitch<unsigned>(
633       PatchedName.slice(SSECCIdx, PatchedName.size() - 2))
634       .Case("eq",          0)
635       .Case("lt",          1)
636       .Case("le",          2)
637       .Case("unord",       3)
638       .Case("neq",         4)
639       .Case("nlt",         5)
640       .Case("nle",         6)
641       .Case("ord",         7)
642       .Case("eq_uq",       8)
643       .Case("nge",         9)
644       .Case("ngt",      0x0A)
645       .Case("false",    0x0B)
646       .Case("neq_oq",   0x0C)
647       .Case("ge",       0x0D)
648       .Case("gt",       0x0E)
649       .Case("true",     0x0F)
650       .Case("eq_os",    0x10)
651       .Case("lt_oq",    0x11)
652       .Case("le_oq",    0x12)
653       .Case("unord_s",  0x13)
654       .Case("neq_us",   0x14)
655       .Case("nlt_uq",   0x15)
656       .Case("nle_uq",   0x16)
657       .Case("ord_s",    0x17)
658       .Case("eq_us",    0x18)
659       .Case("nge_uq",   0x19)
660       .Case("ngt_uq",   0x1A)
661       .Case("false_os", 0x1B)
662       .Case("neq_os",   0x1C)
663       .Case("ge_oq",    0x1D)
664       .Case("gt_oq",    0x1E)
665       .Case("true_us",  0x1F)
666       .Default(~0U);
667     if (SSEComparisonCode != ~0U) {
668       ExtraImmOp = MCConstantExpr::Create(SSEComparisonCode,
669                                           getParser().getContext());
670       if (PatchedName.endswith("ss")) {
671         PatchedName = IsVCMP ? "vcmpss" : "cmpss";
672       } else if (PatchedName.endswith("sd")) {
673         PatchedName = IsVCMP ? "vcmpsd" : "cmpsd";
674       } else if (PatchedName.endswith("ps")) {
675         PatchedName = IsVCMP ? "vcmpps" : "cmpps";
676       } else {
677         assert(PatchedName.endswith("pd") && "Unexpected mnemonic!");
678         PatchedName = IsVCMP ? "vcmppd" : "cmppd";
679       }
680     }
681   }
682
683   // FIXME: Hack to recognize vpclmul<src1_quadword, src2_quadword>dq
684   if (PatchedName.startswith("vpclmul")) {
685     unsigned CLMULQuadWordSelect = StringSwitch<unsigned>(
686       PatchedName.slice(7, PatchedName.size() - 2))
687       .Case("lqlq", 0x00) // src1[63:0],   src2[63:0]
688       .Case("hqlq", 0x01) // src1[127:64], src2[63:0]
689       .Case("lqhq", 0x10) // src1[63:0],   src2[127:64]
690       .Case("hqhq", 0x11) // src1[127:64], src2[127:64]
691       .Default(~0U);
692     if (CLMULQuadWordSelect != ~0U) {
693       ExtraImmOp = MCConstantExpr::Create(CLMULQuadWordSelect,
694                                           getParser().getContext());
695       assert(PatchedName.endswith("dq") && "Unexpected mnemonic!");
696       PatchedName = "vpclmulqdq";
697     }
698   }
699
700   Operands.push_back(X86Operand::CreateToken(PatchedName, NameLoc));
701
702   if (ExtraImmOp)
703     Operands.push_back(X86Operand::CreateImm(ExtraImmOp, NameLoc, NameLoc));
704
705
706   // Determine whether this is an instruction prefix.
707   bool isPrefix =
708     Name == "lock" || Name == "rep" ||
709     Name == "repe" || Name == "repz" ||
710     Name == "repne" || Name == "repnz";
711
712
713   // This does the actual operand parsing.  Don't parse any more if we have a
714   // prefix juxtaposed with an operation like "lock incl 4(%rax)", because we
715   // just want to parse the "lock" as the first instruction and the "incl" as
716   // the next one.
717   if (getLexer().isNot(AsmToken::EndOfStatement) && !isPrefix) {
718
719     // Parse '*' modifier.
720     if (getLexer().is(AsmToken::Star)) {
721       SMLoc Loc = Parser.getTok().getLoc();
722       Operands.push_back(X86Operand::CreateToken("*", Loc));
723       Parser.Lex(); // Eat the star.
724     }
725
726     // Read the first operand.
727     if (X86Operand *Op = ParseOperand())
728       Operands.push_back(Op);
729     else {
730       Parser.EatToEndOfStatement();
731       return true;
732     }
733
734     while (getLexer().is(AsmToken::Comma)) {
735       Parser.Lex();  // Eat the comma.
736
737       // Parse and remember the operand.
738       if (X86Operand *Op = ParseOperand())
739         Operands.push_back(Op);
740       else {
741         Parser.EatToEndOfStatement();
742         return true;
743       }
744     }
745
746     if (getLexer().isNot(AsmToken::EndOfStatement)) {
747       Parser.EatToEndOfStatement();
748       return TokError("unexpected token in argument list");
749     }
750   }
751
752   if (getLexer().is(AsmToken::EndOfStatement))
753     Parser.Lex(); // Consume the EndOfStatement
754
755   // Hack to allow 'movq <largeimm>, <reg>' as an alias for movabsq.
756   if ((Name == "movq" || Name == "mov") && Operands.size() == 3 &&
757       static_cast<X86Operand*>(Operands[2])->isReg() &&
758       static_cast<X86Operand*>(Operands[1])->isImm() &&
759       !static_cast<X86Operand*>(Operands[1])->isImmSExti64i32()) {
760     delete Operands[0];
761     Operands[0] = X86Operand::CreateToken("movabsq", NameLoc);
762   }
763
764   // FIXME: Hack to handle recognize s{hr,ar,hl} $1, <op>.  Canonicalize to
765   // "shift <op>".
766   if ((Name.startswith("shr") || Name.startswith("sar") ||
767        Name.startswith("shl") || Name.startswith("sal")) &&
768       Operands.size() == 3) {
769     X86Operand *Op1 = static_cast<X86Operand*>(Operands[1]);
770     if (Op1->isImm() && isa<MCConstantExpr>(Op1->getImm()) &&
771         cast<MCConstantExpr>(Op1->getImm())->getValue() == 1) {
772       delete Operands[1];
773       Operands.erase(Operands.begin() + 1);
774     }
775   }
776
777   // FIXME: Hack to handle recognize "rc[lr] <op>" -> "rcl $1, <op>".
778   if ((Name.startswith("rcl") || Name.startswith("rcr")) &&
779       Operands.size() == 2) {
780     const MCExpr *One = MCConstantExpr::Create(1, getParser().getContext());
781     Operands.push_back(X86Operand::CreateImm(One, NameLoc, NameLoc));
782     std::swap(Operands[1], Operands[2]);
783   }
784
785   // FIXME: Hack to handle recognize "sh[lr]d op,op" -> "shld $1, op,op".
786   if ((Name.startswith("shld") || Name.startswith("shrd")) &&
787       Operands.size() == 3) {
788     const MCExpr *One = MCConstantExpr::Create(1, getParser().getContext());
789     Operands.insert(Operands.begin()+1,
790                     X86Operand::CreateImm(One, NameLoc, NameLoc));
791   }
792
793
794   // FIXME: Hack to handle recognize "in[bwl] <op>".  Canonicalize it to
795   // "inb <op>, %al".
796   if ((Name == "inb" || Name == "inw" || Name == "inl") &&
797       Operands.size() == 2) {
798     unsigned Reg;
799     if (Name[2] == 'b')
800       Reg = MatchRegisterName("al");
801     else if (Name[2] == 'w')
802       Reg = MatchRegisterName("ax");
803     else
804       Reg = MatchRegisterName("eax");
805     SMLoc Loc = Operands.back()->getEndLoc();
806     Operands.push_back(X86Operand::CreateReg(Reg, Loc, Loc));
807   }
808
809   // FIXME: Hack to handle recognize "out[bwl] <op>".  Canonicalize it to
810   // "outb %al, <op>".
811   if ((Name == "outb" || Name == "outw" || Name == "outl") &&
812       Operands.size() == 2) {
813     unsigned Reg;
814     if (Name[3] == 'b')
815       Reg = MatchRegisterName("al");
816     else if (Name[3] == 'w')
817       Reg = MatchRegisterName("ax");
818     else
819       Reg = MatchRegisterName("eax");
820     SMLoc Loc = Operands.back()->getEndLoc();
821     Operands.push_back(X86Operand::CreateReg(Reg, Loc, Loc));
822     std::swap(Operands[1], Operands[2]);
823   }
824
825   // FIXME: Hack to handle "out[bwl]? %al, (%dx)" -> "outb %al, %dx".
826   if ((Name == "outb" || Name == "outw" || Name == "outl" || Name == "out") &&
827       Operands.size() == 3) {
828     X86Operand &Op = *(X86Operand*)Operands.back();
829     if (Op.isMem() && Op.Mem.SegReg == 0 &&
830         isa<MCConstantExpr>(Op.Mem.Disp) &&
831         cast<MCConstantExpr>(Op.Mem.Disp)->getValue() == 0 &&
832         Op.Mem.BaseReg == MatchRegisterName("dx") && Op.Mem.IndexReg == 0) {
833       SMLoc Loc = Op.getEndLoc();
834       Operands.back() = X86Operand::CreateReg(Op.Mem.BaseReg, Loc, Loc);
835       delete &Op;
836     }
837   }
838
839   // FIXME: Hack to handle "f{mul*,add*,sub*,div*} $op, st(0)" the same as
840   // "f{mul*,add*,sub*,div*} $op"
841   if ((Name.startswith("fmul") || Name.startswith("fadd") ||
842        Name.startswith("fsub") || Name.startswith("fdiv")) &&
843       Operands.size() == 3 &&
844       static_cast<X86Operand*>(Operands[2])->isReg() &&
845       static_cast<X86Operand*>(Operands[2])->getReg() == X86::ST0) {
846     delete Operands[2];
847     Operands.erase(Operands.begin() + 2);
848   }
849
850   // FIXME: Hack to handle "f{mulp,addp} st(0), $op" the same as
851   // "f{mulp,addp} $op", since they commute.  We also allow fdivrp/fsubrp even
852   // though they don't commute, solely because gas does support this.
853   if ((Name=="fmulp" || Name=="faddp" || Name=="fsubrp" || Name=="fdivrp") &&
854       Operands.size() == 3 &&
855       static_cast<X86Operand*>(Operands[1])->isReg() &&
856       static_cast<X86Operand*>(Operands[1])->getReg() == X86::ST0) {
857     delete Operands[1];
858     Operands.erase(Operands.begin() + 1);
859   }
860
861   // FIXME: Hack to handle "imul <imm>, B" which is an alias for "imul <imm>, B,
862   // B".
863   if (Name.startswith("imul") && Operands.size() == 3 &&
864       static_cast<X86Operand*>(Operands[1])->isImm() &&
865       static_cast<X86Operand*>(Operands.back())->isReg()) {
866     X86Operand *Op = static_cast<X86Operand*>(Operands.back());
867     Operands.push_back(X86Operand::CreateReg(Op->getReg(), Op->getStartLoc(),
868                                              Op->getEndLoc()));
869   }
870
871   // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
872   // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
873   // errors, since its encoding is the most compact.
874   if (Name == "sldt" && Operands.size() == 2 &&
875       static_cast<X86Operand*>(Operands[1])->isMem()) {
876     delete Operands[0];
877     Operands[0] = X86Operand::CreateToken("sldtw", NameLoc);
878   }
879
880
881   // The assembler accepts these instructions with no operand as a synonym for
882   // an instruction acting on st(1).  e.g. "fxch" -> "fxch %st(1)".
883   if ((Name == "fxch" || Name == "fucom" || Name == "fucomp" ||
884        Name == "faddp" || Name == "fsubp" || Name == "fsubrp" ||
885        Name == "fmulp" || Name == "fdivp" || Name == "fdivrp") &&
886       Operands.size() == 1) {
887     Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(1)"),
888                                              NameLoc, NameLoc));
889   }
890
891   // The assembler accepts these instructions with two few operands as a synonym
892   // for taking %st(1),%st(0) or X, %st(0).
893   if ((Name == "fcomi" || Name == "fucomi" || Name == "fucompi" ||
894        Name == "fcompi" ) &&
895       Operands.size() < 3) {
896     if (Operands.size() == 1)
897       Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(1)"),
898                                                NameLoc, NameLoc));
899     Operands.push_back(X86Operand::CreateReg(MatchRegisterName("st(0)"),
900                                              NameLoc, NameLoc));
901   }
902
903   // The assembler accepts various amounts of brokenness for fnstsw.
904   if (Name == "fnstsw" || Name == "fnstsww") {
905     if (Operands.size() == 2 &&
906         static_cast<X86Operand*>(Operands[1])->isReg()) {
907       // "fnstsw al" and "fnstsw eax" -> "fnstw"
908       unsigned Reg = static_cast<X86Operand*>(Operands[1])->Reg.RegNo;
909       if (Reg == MatchRegisterName("eax") ||
910           Reg == MatchRegisterName("al")) {
911         delete Operands[1];
912         Operands.pop_back();
913       }
914     }
915
916     // "fnstw" -> "fnstw %ax"
917     if (Operands.size() == 1)
918       Operands.push_back(X86Operand::CreateReg(MatchRegisterName("ax"),
919                                                NameLoc, NameLoc));
920   }
921
922   // fstp <mem> -> fstps <mem>.  Without this, we'll default to fstpl due to
923   // suffix searching.
924   if (Name == "fstp" && Operands.size() == 2 &&
925       static_cast<X86Operand*>(Operands[1])->isMem()) {
926     delete Operands[0];
927     Operands[0] = X86Operand::CreateToken("fstps", NameLoc);
928   }
929
930   // FIXME: Hack to handle recognize "aa[dm]" -> "aa[dm] $0xA".
931   if ((Name.startswith("aad") || Name.startswith("aam")) &&
932       Operands.size() == 1) {
933     const MCExpr *A = MCConstantExpr::Create(0xA, getParser().getContext());
934     Operands.push_back(X86Operand::CreateImm(A, NameLoc, NameLoc));
935   }
936
937   return false;
938 }
939
940 bool X86ATTAsmParser::
941 MatchAndEmitInstruction(SMLoc IDLoc,
942                         SmallVectorImpl<MCParsedAsmOperand*> &Operands,
943                         MCStreamer &Out) {
944   assert(!Operands.empty() && "Unexpect empty operand list!");
945   X86Operand *Op = static_cast<X86Operand*>(Operands[0]);
946   assert(Op->isToken() && "Leading operand should always be a mnemonic!");
947
948   // First, handle aliases that expand to multiple instructions.
949   // FIXME: This should be replaced with a real .td file alias mechanism.
950   if (Op->getToken() == "fstsw" || Op->getToken() == "fstcw" ||
951       Op->getToken() == "fstsww" || Op->getToken() == "fstcww" ||
952       Op->getToken() == "finit" || Op->getToken() == "fsave" ||
953       Op->getToken() == "fstenv" || Op->getToken() == "fclex") {
954     MCInst Inst;
955     Inst.setOpcode(X86::WAIT);
956     Out.EmitInstruction(Inst);
957
958     const char *Repl =
959       StringSwitch<const char*>(Op->getToken())
960         .Case("finit",  "fninit")
961         .Case("fsave",  "fnsave")
962         .Case("fstcw",  "fnstcw")
963         .Case("fstcww",  "fnstcw")
964         .Case("fstenv", "fnstenv")
965         .Case("fstsw",  "fnstsw")
966         .Case("fstsww", "fnstsw")
967         .Case("fclex",  "fnclex")
968         .Default(0);
969     assert(Repl && "Unknown wait-prefixed instruction");
970     delete Operands[0];
971     Operands[0] = X86Operand::CreateToken(Repl, IDLoc);
972   }
973
974   bool WasOriginallyInvalidOperand = false;
975   unsigned OrigErrorInfo;
976   MCInst Inst;
977
978   // First, try a direct match.
979   switch (MatchInstructionImpl(Operands, Inst, OrigErrorInfo)) {
980   case Match_Success:
981     Out.EmitInstruction(Inst);
982     return false;
983   case Match_MissingFeature:
984     Error(IDLoc, "instruction requires a CPU feature not currently enabled");
985     return true;
986   case Match_InvalidOperand:
987     WasOriginallyInvalidOperand = true;
988     break;
989   case Match_MnemonicFail:
990     break;
991   }
992
993   // FIXME: Ideally, we would only attempt suffix matches for things which are
994   // valid prefixes, and we could just infer the right unambiguous
995   // type. However, that requires substantially more matcher support than the
996   // following hack.
997
998   // Change the operand to point to a temporary token.
999   StringRef Base = Op->getToken();
1000   SmallString<16> Tmp;
1001   Tmp += Base;
1002   Tmp += ' ';
1003   Op->setTokenValue(Tmp.str());
1004
1005   // Check for the various suffix matches.
1006   Tmp[Base.size()] = 'b';
1007   unsigned BErrorInfo, WErrorInfo, LErrorInfo, QErrorInfo;
1008   MatchResultTy MatchB = MatchInstructionImpl(Operands, Inst, BErrorInfo);
1009   Tmp[Base.size()] = 'w';
1010   MatchResultTy MatchW = MatchInstructionImpl(Operands, Inst, WErrorInfo);
1011   Tmp[Base.size()] = 'l';
1012   MatchResultTy MatchL = MatchInstructionImpl(Operands, Inst, LErrorInfo);
1013   Tmp[Base.size()] = 'q';
1014   MatchResultTy MatchQ = MatchInstructionImpl(Operands, Inst, QErrorInfo);
1015
1016   // Restore the old token.
1017   Op->setTokenValue(Base);
1018
1019   // If exactly one matched, then we treat that as a successful match (and the
1020   // instruction will already have been filled in correctly, since the failing
1021   // matches won't have modified it).
1022   unsigned NumSuccessfulMatches =
1023     (MatchB == Match_Success) + (MatchW == Match_Success) +
1024     (MatchL == Match_Success) + (MatchQ == Match_Success);
1025   if (NumSuccessfulMatches == 1) {
1026     Out.EmitInstruction(Inst);
1027     return false;
1028   }
1029
1030   // Otherwise, the match failed, try to produce a decent error message.
1031
1032   // If we had multiple suffix matches, then identify this as an ambiguous
1033   // match.
1034   if (NumSuccessfulMatches > 1) {
1035     char MatchChars[4];
1036     unsigned NumMatches = 0;
1037     if (MatchB == Match_Success)
1038       MatchChars[NumMatches++] = 'b';
1039     if (MatchW == Match_Success)
1040       MatchChars[NumMatches++] = 'w';
1041     if (MatchL == Match_Success)
1042       MatchChars[NumMatches++] = 'l';
1043     if (MatchQ == Match_Success)
1044       MatchChars[NumMatches++] = 'q';
1045
1046     SmallString<126> Msg;
1047     raw_svector_ostream OS(Msg);
1048     OS << "ambiguous instructions require an explicit suffix (could be ";
1049     for (unsigned i = 0; i != NumMatches; ++i) {
1050       if (i != 0)
1051         OS << ", ";
1052       if (i + 1 == NumMatches)
1053         OS << "or ";
1054       OS << "'" << Base << MatchChars[i] << "'";
1055     }
1056     OS << ")";
1057     Error(IDLoc, OS.str());
1058     return true;
1059   }
1060
1061   // Okay, we know that none of the variants matched successfully.
1062
1063   // If all of the instructions reported an invalid mnemonic, then the original
1064   // mnemonic was invalid.
1065   if ((MatchB == Match_MnemonicFail) && (MatchW == Match_MnemonicFail) &&
1066       (MatchL == Match_MnemonicFail) && (MatchQ == Match_MnemonicFail)) {
1067     if (!WasOriginallyInvalidOperand) {
1068       Error(IDLoc, "invalid instruction mnemonic '" + Base + "'");
1069       return true;
1070     }
1071
1072     // Recover location info for the operand if we know which was the problem.
1073     SMLoc ErrorLoc = IDLoc;
1074     if (OrigErrorInfo != ~0U) {
1075       if (OrigErrorInfo >= Operands.size())
1076         return Error(IDLoc, "too few operands for instruction");
1077
1078       ErrorLoc = ((X86Operand*)Operands[OrigErrorInfo])->getStartLoc();
1079       if (ErrorLoc == SMLoc()) ErrorLoc = IDLoc;
1080     }
1081
1082     return Error(ErrorLoc, "invalid operand for instruction");
1083   }
1084
1085   // If one instruction matched with a missing feature, report this as a
1086   // missing feature.
1087   if ((MatchB == Match_MissingFeature) + (MatchW == Match_MissingFeature) +
1088       (MatchL == Match_MissingFeature) + (MatchQ == Match_MissingFeature) == 1){
1089     Error(IDLoc, "instruction requires a CPU feature not currently enabled");
1090     return true;
1091   }
1092
1093   // If one instruction matched with an invalid operand, report this as an
1094   // operand failure.
1095   if ((MatchB == Match_InvalidOperand) + (MatchW == Match_InvalidOperand) +
1096       (MatchL == Match_InvalidOperand) + (MatchQ == Match_InvalidOperand) == 1){
1097     Error(IDLoc, "invalid operand for instruction");
1098     return true;
1099   }
1100
1101   // If all of these were an outright failure, report it in a useless way.
1102   // FIXME: We should give nicer diagnostics about the exact failure.
1103   Error(IDLoc, "unknown use of instruction mnemonic without a size suffix");
1104   return true;
1105 }
1106
1107
1108 bool X86ATTAsmParser::ParseDirective(AsmToken DirectiveID) {
1109   StringRef IDVal = DirectiveID.getIdentifier();
1110   if (IDVal == ".word")
1111     return ParseDirectiveWord(2, DirectiveID.getLoc());
1112   return true;
1113 }
1114
1115 /// ParseDirectiveWord
1116 ///  ::= .word [ expression (, expression)* ]
1117 bool X86ATTAsmParser::ParseDirectiveWord(unsigned Size, SMLoc L) {
1118   if (getLexer().isNot(AsmToken::EndOfStatement)) {
1119     for (;;) {
1120       const MCExpr *Value;
1121       if (getParser().ParseExpression(Value))
1122         return true;
1123       
1124       getParser().getStreamer().EmitValue(Value, Size, 0 /*addrspace*/);
1125       
1126       if (getLexer().is(AsmToken::EndOfStatement))
1127         break;
1128       
1129       // FIXME: Improve diagnostic.
1130       if (getLexer().isNot(AsmToken::Comma))
1131         return Error(L, "unexpected token in directive");
1132       Parser.Lex();
1133     }
1134   }
1135   
1136   Parser.Lex();
1137   return false;
1138 }
1139
1140
1141
1142
1143 extern "C" void LLVMInitializeX86AsmLexer();
1144
1145 // Force static initialization.
1146 extern "C" void LLVMInitializeX86AsmParser() {
1147   RegisterAsmParser<X86_32ATTAsmParser> X(TheX86_32Target);
1148   RegisterAsmParser<X86_64ATTAsmParser> Y(TheX86_64Target);
1149   LLVMInitializeX86AsmLexer();
1150 }
1151
1152 #define GET_REGISTER_MATCHER
1153 #define GET_MATCHER_IMPLEMENTATION
1154 #include "X86GenAsmMatcher.inc"