Add initial support for variants
[oota-llvm.git] / lib / Target / Target.td
1 //===- Target.td - Target Independent TableGen interface ---*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces which should be
11 // implemented by each target which is using a TableGen based code generator.
12 //
13 //===----------------------------------------------------------------------===//
14
15
16 //===----------------------------------------------------------------------===//
17 //
18 // Value types - These values correspond to the register types defined in the
19 // ValueTypes.h file.  If you update anything here, you must update it there as
20 // well!
21 //
22 class ValueType<int size, int value> {
23   string Namespace = "MVT";
24   int Size = size;
25   int Value = value;
26 }
27
28 def OtherVT: ValueType<0  ,  0>;   // "Other" value
29 def i1     : ValueType<1  ,  1>;   // One bit boolean value
30 def i8     : ValueType<8  ,  2>;   // 8-bit integer value
31 def i16    : ValueType<16 ,  3>;   // 16-bit integer value
32 def i32    : ValueType<32 ,  4>;   // 32-bit integer value
33 def i64    : ValueType<64 ,  5>;   // 64-bit integer value
34 def i128   : ValueType<128,  5>;   // 128-bit integer value
35 def f32    : ValueType<32 ,  7>;   // 32-bit floating point value
36 def f64    : ValueType<64 ,  8>;   // 64-bit floating point value
37 def f80    : ValueType<80 ,  9>;   // 80-bit floating point value
38 def f128   : ValueType<128,  9>;   // 128-bit floating point value
39 def isVoid : ValueType<0  , 11>;   // Produces no value
40
41 //===----------------------------------------------------------------------===//
42 // Register file description - These classes are used to fill in the target
43 // description classes in llvm/Target/MRegisterInfo.h
44
45
46 // Register - You should define one instance of this class for each register
47 // in the target machine.  String n will become the "name" of the register.
48 class RegisterBase<string n> {
49   string Namespace = "";
50   string Name = n;
51
52   // SpillSize - If this value is set to a non-zero value, it is the size in
53   // bits of the spill slot required to hold this register.  If this value is
54   // set to zero, the information is inferred from any register classes the
55   // register belongs to.
56   int SpillSize = 0;
57
58   // SpillAlignment - This value is used to specify the alignment required for
59   // spilling the register.  Like SpillSize, this should only be explicitly
60   // specified if the register is not in a register class.
61   int SpillAlignment = 0;
62 }
63
64 class Register<string n> : RegisterBase<n> {
65   list<RegisterBase> Aliases = [];
66 }
67
68 // RegisterGroup - This can be used to define instances of Register which
69 // need to specify aliases.
70 // List "aliases" specifies which registers are aliased to this one.  This
71 // allows the code generator to be careful not to put two values with 
72 // overlapping live ranges into registers which alias.
73 class RegisterGroup<string n, list<Register> aliases> : Register<n> {
74   let Aliases = aliases;
75 }
76
77 // RegisterClass - Now that all of the registers are defined, and aliases
78 // between registers are defined, specify which registers belong to which
79 // register classes.  This also defines the default allocation order of
80 // registers by register allocators.
81 //
82 class RegisterClass<ValueType regType, int alignment, list<Register> regList> {
83   // RegType - Specify the ValueType of the registers in this register class.
84   // Note that all registers in a register class must have the same ValueType.
85   //
86   ValueType RegType = regType;
87
88   // Alignment - Specify the alignment required of the registers when they are
89   // stored or loaded to memory.
90   //
91   int Size = RegType.Size;
92   int Alignment = alignment;
93
94   // MemberList - Specify which registers are in this class.  If the
95   // allocation_order_* method are not specified, this also defines the order of
96   // allocation used by the register allocator.
97   //
98   list<Register> MemberList = regList;
99
100   // Methods - This member can be used to insert arbitrary code into a generated
101   // register class.   The normal usage of this is to overload virtual methods.
102   code Methods = [{}];
103 }
104
105
106 //===----------------------------------------------------------------------===//
107 // Instruction set description - These classes correspond to the C++ classes in
108 // the Target/TargetInstrInfo.h file.
109 //
110 class Instruction {
111   string Name = "";         // The opcode string for this instruction
112   string Namespace = "";
113
114   dag OperandList;          // An dag containing the MI operand list.
115   string AsmString = "";    // The .s format to print the instruction with.
116
117   // Pattern - Set to the DAG pattern for this instruction, if we know of one,
118   // otherwise, uninitialized.
119   list<dag> Pattern;
120
121   // The follow state will eventually be inferred automatically from the
122   // instruction pattern.
123
124   list<Register> Uses = []; // Default to using no non-operand registers
125   list<Register> Defs = []; // Default to modifying no non-operand registers
126
127   // These bits capture information about the high-level semantics of the
128   // instruction.
129   bit isReturn     = 0;     // Is this instruction a return instruction?
130   bit isBranch     = 0;     // Is this instruction a branch instruction?
131   bit isBarrier    = 0;     // Can control flow fall through this instruction?
132   bit isCall       = 0;     // Is this instruction a call instruction?
133   bit isLoad       = 0;     // Is this instruction a load instruction?
134   bit isStore      = 0;     // Is this instruction a store instruction?
135   bit isTwoAddress = 0;     // Is this a two address instruction?
136   bit isTerminator = 0;     // Is this part of the terminator for a basic block?
137   bit hasDelaySlot = 0;     // Does this instruction have an delay slot?
138 }
139
140
141 /// ops definition - This is just a simple marker used to identify the operands
142 /// list for an instruction.  This should be used like this:
143 ///     (ops R32:$dst, R32:$src) or something similar.
144 def ops;
145
146 /// Operand Types - These provide the built-in operand types that may be used
147 /// by a target.  Targets can optionally provide their own operand types as
148 /// needed, though this should not be needed for RISC targets.
149 class Operand<ValueType ty> {
150   int NumMIOperands = 1;
151   ValueType Type = ty;
152   string PrintMethod = "printOperand";
153 }
154
155 def i1imm  : Operand<i1>;
156 def i8imm  : Operand<i8>;
157 def i16imm : Operand<i16>;
158 def i32imm : Operand<i32>;
159 def i64imm : Operand<i64>;
160
161 // InstrInfo - This class should only be instantiated once to provide parameters
162 // which are global to the the target machine.
163 //
164 class InstrInfo {
165   Instruction PHIInst;
166
167   // If the target wants to associate some target-specific information with each
168   // instruction, it should provide these two lists to indicate how to assemble
169   // the target specific information into the 32 bits available.
170   //
171   list<string> TSFlagsFields = [];
172   list<int>    TSFlagsShifts = [];
173 }
174
175 //===----------------------------------------------------------------------===//
176 // AsmWriter - This class can be implemented by targets that need to customize
177 // the format of the .s file writer.
178 //
179 // Subtargets can have multiple different asmwriters (e.g. AT&T vs Intel syntax
180 // on X86 for example).
181 //
182 class AsmWriter {
183   // AsmWriterClassName - This specifies the suffix to use for the asmwriter
184   // class.  Generated AsmWriter classes are always prefixed with the target
185   // name.
186   string AsmWriterClassName  = "AsmPrinter";
187
188   // InstFormatName - AsmWriters can specify the name of the format string to
189   // print instructions with.
190   string InstFormatName = "AsmString";
191
192   // Variant - AsmWriters can be of multiple different variants.  Variants are
193   // used to support targets that need to emit assembly code in ways that are
194   // mostly the same for different targets, but have minor differences in
195   // syntax.  If the asmstring contains {|} characters in them, this integer
196   // will specify which alternative to use.  For example "{x|y|z}" with Variant
197   // == 1, will expand to "y".
198   int Variant = 0;
199 }
200 def DefaultAsmWriter : AsmWriter;
201
202
203 //===----------------------------------------------------------------------===//
204 // Target - This class contains the "global" target information
205 //
206 class Target {
207   // CalleeSavedRegisters - As you might guess, this is a list of the callee
208   // saved registers for a target.
209   list<Register> CalleeSavedRegisters = [];
210   
211   // PointerType - Specify the value type to be used to represent pointers in
212   // this target.  Typically this is an i32 or i64 type.
213   ValueType PointerType;
214
215   // InstructionSet - Instruction set description for this target.
216   InstrInfo InstructionSet;
217
218   // AssemblyWriters - The AsmWriter instances available for this target.
219   list<AsmWriter> AssemblyWriters = [DefaultAsmWriter];
220 }
221
222
223 //===----------------------------------------------------------------------===//
224 // DAG node definitions used by the instruction selector.
225 //
226 // NOTE: all of this is a work-in-progress and should be ignored for now.
227 //
228 /*
229 class Expander<dag pattern, list<dag> result> {
230   dag Pattern      = pattern;
231   list<dag> Result = result;
232 }
233
234 class DagNodeValType;
235 def DNVT_any   : DagNodeValType;  // No constraint on tree node
236 def DNVT_void  : DagNodeValType;  // Tree node always returns void
237 def DNVT_val   : DagNodeValType;  // A non-void type
238 def DNVT_arg0  : DagNodeValType;  // Tree node returns same type as Arg0
239 def DNVT_arg1  : DagNodeValType;  // Tree node returns same type as Arg1
240 def DNVT_ptr   : DagNodeValType;  // The target pointer type
241 def DNVT_i8    : DagNodeValType;  // Always have an i8 value
242
243 class DagNode<DagNodeValType ret, list<DagNodeValType> args> {
244   DagNodeValType RetType = ret;
245   list<DagNodeValType> ArgTypes = args;
246   string EnumName = ?;
247 }
248
249 // BuiltinDagNodes are built into the instruction selector and correspond to
250 // enum values.
251 class BuiltinDagNode<DagNodeValType Ret, list<DagNodeValType> Args,
252                      string Ename> : DagNode<Ret, Args> {
253   let EnumName = Ename;
254 }
255
256 // Magic nodes...
257 def Void       : RegisterClass<isVoid,0,[]> { let isDummyClass = 1; }
258 def set        : DagNode<DNVT_void, [DNVT_val, DNVT_arg0]>;
259 def chain      : BuiltinDagNode<DNVT_void, [DNVT_void, DNVT_void], "ChainNode">;
260 def blockchain : BuiltinDagNode<DNVT_void, [DNVT_void, DNVT_void],
261                                 "BlockChainNode">;
262 def ChainExpander      : Expander<(chain Void, Void), []>;
263 def BlockChainExpander : Expander<(blockchain Void, Void), []>;
264
265
266 // Terminals...
267 def imm        : BuiltinDagNode<DNVT_val, [], "Constant">;
268 def frameidx   : BuiltinDagNode<DNVT_ptr, [], "FrameIndex">;
269 def basicblock : BuiltinDagNode<DNVT_ptr, [], "BasicBlock">;
270
271 // Arithmetic...
272 def plus    : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "Plus">;
273 def minus   : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "Minus">;
274 def times   : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "Times">;
275 def sdiv    : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "SDiv">;
276 def udiv    : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "UDiv">;
277 def srem    : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "SRem">;
278 def urem    : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "URem">;
279 def and     : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "And">;
280 def or      : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "Or">;
281 def xor     : BuiltinDagNode<DNVT_arg0, [DNVT_arg1, DNVT_arg0], "Xor">;
282
283 // Comparisons...
284 def seteq   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetEQ">;
285 def setne   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetNE">;
286 def setlt   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetLT">;
287 def setle   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetLE">;
288 def setgt   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetGT">;
289 def setge   : BuiltinDagNode<DNVT_i8  , [DNVT_arg1, DNVT_arg0], "SetGE">;
290
291 def load    : BuiltinDagNode<DNVT_val, [DNVT_ptr], "Load">;
292 //def store   : BuiltinDagNode<DNVT_Void, [DNVT_ptr, DNVT_val]>;
293
294 // Other...
295 def ret     : BuiltinDagNode<DNVT_void, [DNVT_val], "Ret">;
296 def retvoid : BuiltinDagNode<DNVT_void, [], "RetVoid">;
297 def br      : BuiltinDagNode<DNVT_void, [DNVT_ptr], "Br">;
298 def brcond  : BuiltinDagNode<DNVT_void, [DNVT_i8, DNVT_ptr, DNVT_ptr],
299                              "BrCond">;
300
301 def unspec1 : BuiltinDagNode<DNVT_any , [DNVT_val], "Unspec1">;
302 def unspec2 : BuiltinDagNode<DNVT_any , [DNVT_val, DNVT_val], "Unspec2">;
303
304 //===----------------------------------------------------------------------===//
305 // DAG nonterminals definitions used by the instruction selector...
306 //
307 class Nonterminal<dag pattern> {
308   dag Pattern = pattern;
309   bit BuiltIn = 0;
310 }
311
312 */