Add an OtherPreserved field to the CalleeSaved TableGen class.
[oota-llvm.git] / lib / Target / Sparc / SparcRegisterInfo.cpp
1 //===-- SparcRegisterInfo.cpp - SPARC Register Information ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the SPARC implementation of the TargetRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SparcRegisterInfo.h"
15 #include "Sparc.h"
16 #include "SparcMachineFunctionInfo.h"
17 #include "SparcSubtarget.h"
18 #include "llvm/ADT/BitVector.h"
19 #include "llvm/ADT/STLExtras.h"
20 #include "llvm/CodeGen/MachineFrameInfo.h"
21 #include "llvm/CodeGen/MachineFunction.h"
22 #include "llvm/CodeGen/MachineInstrBuilder.h"
23 #include "llvm/IR/Type.h"
24 #include "llvm/Support/CommandLine.h"
25 #include "llvm/Support/ErrorHandling.h"
26 #include "llvm/Target/TargetInstrInfo.h"
27
28 #define GET_REGINFO_TARGET_DESC
29 #include "SparcGenRegisterInfo.inc"
30
31 using namespace llvm;
32
33 static cl::opt<bool>
34 ReserveAppRegisters("sparc-reserve-app-registers", cl::Hidden, cl::init(false),
35                     cl::desc("Reserve application registers (%g2-%g4)"));
36
37 SparcRegisterInfo::SparcRegisterInfo(SparcSubtarget &st)
38   : SparcGenRegisterInfo(SP::I7), Subtarget(st) {
39 }
40
41 const uint16_t* SparcRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF)
42                                                                          const {
43   return CSR_SaveList;
44 }
45
46 const uint32_t*
47 SparcRegisterInfo::getCallPreservedMask(CallingConv::ID CC) const {
48   return CSR_RegMask;
49 }
50
51 BitVector SparcRegisterInfo::getReservedRegs(const MachineFunction &MF) const {
52   BitVector Reserved(getNumRegs());
53   // FIXME: G1 reserved for now for large imm generation by frame code.
54   Reserved.set(SP::G1);
55
56   // G1-G4 can be used in applications.
57   if (ReserveAppRegisters) {
58     Reserved.set(SP::G2);
59     Reserved.set(SP::G3);
60     Reserved.set(SP::G4);
61   }
62   // G5 is not reserved in 64 bit mode.
63   if (!Subtarget.is64Bit())
64     Reserved.set(SP::G5);
65
66   Reserved.set(SP::O6);
67   Reserved.set(SP::I6);
68   Reserved.set(SP::I7);
69   Reserved.set(SP::G0);
70   Reserved.set(SP::G6);
71   Reserved.set(SP::G7);
72   return Reserved;
73 }
74
75 const TargetRegisterClass*
76 SparcRegisterInfo::getPointerRegClass(const MachineFunction &MF,
77                                       unsigned Kind) const {
78   return Subtarget.is64Bit() ? &SP::I64RegsRegClass : &SP::IntRegsRegClass;
79 }
80
81 void
82 SparcRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
83                                        int SPAdj, unsigned FIOperandNum,
84                                        RegScavenger *RS) const {
85   assert(SPAdj == 0 && "Unexpected");
86
87   MachineInstr &MI = *II;
88   DebugLoc dl = MI.getDebugLoc();
89   int FrameIndex = MI.getOperand(FIOperandNum).getIndex();
90
91   // Addressable stack objects are accessed using neg. offsets from %fp
92   MachineFunction &MF = *MI.getParent()->getParent();
93   int64_t Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
94                    MI.getOperand(FIOperandNum + 1).getImm() +
95                    Subtarget.getStackPointerBias();
96   SparcMachineFunctionInfo *FuncInfo = MF.getInfo<SparcMachineFunctionInfo>();
97   unsigned FramePtr = SP::I6;
98   if (FuncInfo->isLeafProc()) {
99     // Use %sp and adjust offset if needed.
100     FramePtr = SP::O6;
101     int stackSize = MF.getFrameInfo()->getStackSize();
102     Offset += (stackSize) ? Subtarget.getAdjustedFrameSize(stackSize) : 0 ;
103   }
104
105   // Replace frame index with a frame pointer reference.
106   if (Offset >= -4096 && Offset <= 4095) {
107     // If the offset is small enough to fit in the immediate field, directly
108     // encode it.
109     MI.getOperand(FIOperandNum).ChangeToRegister(FramePtr, false);
110     MI.getOperand(FIOperandNum + 1).ChangeToImmediate(Offset);
111   } else {
112     // Otherwise, emit a G1 = SETHI %hi(offset).  FIXME: it would be better to
113     // scavenge a register here instead of reserving G1 all of the time.
114     const TargetInstrInfo &TII = *MF.getTarget().getInstrInfo();
115     unsigned OffHi = (unsigned)Offset >> 10U;
116     BuildMI(*MI.getParent(), II, dl, TII.get(SP::SETHIi), SP::G1).addImm(OffHi);
117     // Emit G1 = G1 + I6
118     BuildMI(*MI.getParent(), II, dl, TII.get(SP::ADDrr), SP::G1).addReg(SP::G1)
119       .addReg(FramePtr);
120     // Insert: G1+%lo(offset) into the user.
121     MI.getOperand(FIOperandNum).ChangeToRegister(SP::G1, false);
122     MI.getOperand(FIOperandNum + 1).ChangeToImmediate(Offset & ((1 << 10)-1));
123   }
124 }
125
126 unsigned SparcRegisterInfo::getFrameRegister(const MachineFunction &MF) const {
127   return SP::I6;
128 }
129
130 unsigned SparcRegisterInfo::getEHExceptionRegister() const {
131   llvm_unreachable("What is the exception register");
132 }
133
134 unsigned SparcRegisterInfo::getEHHandlerRegister() const {
135   llvm_unreachable("What is the exception handler register");
136 }