R600: Use new fmad node.
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isGCN : Predicate<"Subtarget->getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31 def isSICI : Predicate<
32   "Subtarget->getGeneration() == AMDGPUSubtarget::SOUTHERN_ISLANDS ||"
33   "Subtarget->getGeneration() == AMDGPUSubtarget::SEA_ISLANDS"
34 >;
35 def isCI : Predicate<"Subtarget->getGeneration() "
36                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
37 def isVI : Predicate <
38   "Subtarget->getGeneration() >= AMDGPUSubtarget::VOLCANIC_ISLANDS"
39 >;
40
41 def HasFlatAddressSpace : Predicate<"Subtarget.hasFlatAddressSpace()">;
42
43 def SWaitMatchClass : AsmOperandClass {
44   let Name = "SWaitCnt";
45   let RenderMethod = "addImmOperands";
46   let ParserMethod = "parseSWaitCntOps";
47 }
48
49 def WAIT_FLAG : InstFlag<"printWaitFlag"> {
50   let ParserMatchClass = SWaitMatchClass;
51 }
52
53 let SubtargetPredicate = isGCN in {
54
55 //===----------------------------------------------------------------------===//
56 // EXP Instructions
57 //===----------------------------------------------------------------------===//
58
59 defm EXP : EXP_m;
60
61 //===----------------------------------------------------------------------===//
62 // SMRD Instructions
63 //===----------------------------------------------------------------------===//
64
65 let mayLoad = 1 in {
66
67 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
68 // SMRD instructions, because the SGPR_32 register class does not include M0
69 // and writing to M0 from an SMRD instruction will hang the GPU.
70 defm S_LOAD_DWORD : SMRD_Helper <0x00, "s_load_dword", SReg_64, SGPR_32>;
71 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "s_load_dwordx2", SReg_64, SReg_64>;
72 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "s_load_dwordx4", SReg_64, SReg_128>;
73 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "s_load_dwordx8", SReg_64, SReg_256>;
74 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "s_load_dwordx16", SReg_64, SReg_512>;
75
76 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
77   0x08, "s_buffer_load_dword", SReg_128, SGPR_32
78 >;
79
80 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
81   0x09, "s_buffer_load_dwordx2", SReg_128, SReg_64
82 >;
83
84 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
85   0x0a, "s_buffer_load_dwordx4", SReg_128, SReg_128
86 >;
87
88 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
89   0x0b, "s_buffer_load_dwordx8", SReg_128, SReg_256
90 >;
91
92 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
93   0x0c, "s_buffer_load_dwordx16", SReg_128, SReg_512
94 >;
95
96 } // mayLoad = 1
97
98 //def S_MEMTIME : SMRD_ <0x0000001e, "s_memtime", []>;
99 //def S_DCACHE_INV : SMRD_ <0x0000001f, "s_dcache_inv", []>;
100
101 //===----------------------------------------------------------------------===//
102 // SOP1 Instructions
103 //===----------------------------------------------------------------------===//
104
105 let isMoveImm = 1 in {
106   let isReMaterializable = 1 in {
107     defm S_MOV_B32 : SOP1_32 <sop1<0x03, 0x00>, "s_mov_b32", []>;
108     defm S_MOV_B64 : SOP1_64 <sop1<0x04, 0x01>, "s_mov_b64", []>;
109   } // let isRematerializeable = 1
110
111   let Uses = [SCC] in {
112     defm S_CMOV_B32 : SOP1_32 <sop1<0x05, 0x02>, "s_cmov_b32", []>;
113     defm S_CMOV_B64 : SOP1_64 <sop1<0x06, 0x03>, "s_cmov_b64", []>;
114   } // End Uses = [SCC]
115 } // End isMoveImm = 1
116
117 let Defs = [SCC] in {
118   defm S_NOT_B32 : SOP1_32 <sop1<0x07, 0x04>, "s_not_b32",
119     [(set i32:$dst, (not i32:$src0))]
120   >;
121
122   defm S_NOT_B64 : SOP1_64 <sop1<0x08, 0x05>, "s_not_b64",
123     [(set i64:$dst, (not i64:$src0))]
124   >;
125   defm S_WQM_B32 : SOP1_32 <sop1<0x09, 0x06>, "s_wqm_b32", []>;
126   defm S_WQM_B64 : SOP1_64 <sop1<0x0a, 0x07>, "s_wqm_b64", []>;
127 } // End Defs = [SCC]
128
129
130 defm S_BREV_B32 : SOP1_32 <sop1<0x0b, 0x08>, "s_brev_b32",
131   [(set i32:$dst, (AMDGPUbrev i32:$src0))]
132 >;
133 defm S_BREV_B64 : SOP1_64 <sop1<0x0c, 0x09>, "s_brev_b64", []>;
134
135 let Defs = [SCC] in {
136   defm S_BCNT0_I32_B32 : SOP1_32 <sop1<0x0d, 0x0a>, "s_bcnt0_i32_b32", []>;
137   defm S_BCNT0_I32_B64 : SOP1_32_64 <sop1<0x0e, 0x0b>, "s_bcnt0_i32_b64", []>;
138   defm S_BCNT1_I32_B32 : SOP1_32 <sop1<0x0f, 0x0c>, "s_bcnt1_i32_b32",
139     [(set i32:$dst, (ctpop i32:$src0))]
140   >;
141   defm S_BCNT1_I32_B64 : SOP1_32_64 <sop1<0x10, 0x0d>, "s_bcnt1_i32_b64", []>;
142 } // End Defs = [SCC]
143
144 defm S_FF0_I32_B32 : SOP1_32 <sop1<0x11, 0x0e>, "s_ff0_i32_b32", []>;
145 defm S_FF0_I32_B64 : SOP1_32_64 <sop1<0x12, 0x0f>, "s_ff0_i32_b64", []>;
146 defm S_FF1_I32_B32 : SOP1_32 <sop1<0x13, 0x10>, "s_ff1_i32_b32",
147   [(set i32:$dst, (cttz_zero_undef i32:$src0))]
148 >;
149 defm S_FF1_I32_B64 : SOP1_32_64 <sop1<0x14, 0x11>, "s_ff1_i32_b64", []>;
150
151 defm S_FLBIT_I32_B32 : SOP1_32 <sop1<0x15, 0x12>, "s_flbit_i32_b32",
152   [(set i32:$dst, (ctlz_zero_undef i32:$src0))]
153 >;
154
155 defm S_FLBIT_I32_B64 : SOP1_32_64 <sop1<0x16, 0x13>, "s_flbit_i32_b64", []>;
156 defm S_FLBIT_I32 : SOP1_32 <sop1<0x17, 0x14>, "s_flbit_i32", []>;
157 defm S_FLBIT_I32_I64 : SOP1_32_64 <sop1<0x18, 0x15>, "s_flbit_i32_i64", []>;
158 defm S_SEXT_I32_I8 : SOP1_32 <sop1<0x19, 0x16>, "s_sext_i32_i8",
159   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
160 >;
161 defm S_SEXT_I32_I16 : SOP1_32 <sop1<0x1a, 0x17>, "s_sext_i32_i16",
162   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
163 >;
164
165 defm S_BITSET0_B32 : SOP1_32 <sop1<0x1b, 0x18>, "s_bitset0_b32", []>;
166 defm S_BITSET0_B64 : SOP1_64 <sop1<0x1c, 0x19>, "s_bitset0_b64", []>;
167 defm S_BITSET1_B32 : SOP1_32 <sop1<0x1d, 0x1a>, "s_bitset1_b32", []>;
168 defm S_BITSET1_B64 : SOP1_64 <sop1<0x1e, 0x1b>, "s_bitset1_b64", []>;
169 defm S_GETPC_B64 : SOP1_64_0 <sop1<0x1f, 0x1c>, "s_getpc_b64", []>;
170 defm S_SETPC_B64 : SOP1_64 <sop1<0x20, 0x1d>, "s_setpc_b64", []>;
171 defm S_SWAPPC_B64 : SOP1_64 <sop1<0x21, 0x1e>, "s_swappc_b64", []>;
172 defm S_RFE_B64 : SOP1_64 <sop1<0x22, 0x1f>, "s_rfe_b64", []>;
173
174 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC, SCC] in {
175
176 defm S_AND_SAVEEXEC_B64 : SOP1_64 <sop1<0x24, 0x20>, "s_and_saveexec_b64", []>;
177 defm S_OR_SAVEEXEC_B64 : SOP1_64 <sop1<0x25, 0x21>, "s_or_saveexec_b64", []>;
178 defm S_XOR_SAVEEXEC_B64 : SOP1_64 <sop1<0x26, 0x22>, "s_xor_saveexec_b64", []>;
179 defm S_ANDN2_SAVEEXEC_B64 : SOP1_64 <sop1<0x27, 0x23>, "s_andn2_saveexec_b64", []>;
180 defm S_ORN2_SAVEEXEC_B64 : SOP1_64 <sop1<0x28, 0x24>, "s_orn2_saveexec_b64", []>;
181 defm S_NAND_SAVEEXEC_B64 : SOP1_64 <sop1<0x29, 0x25>, "s_nand_saveexec_b64", []>;
182 defm S_NOR_SAVEEXEC_B64 : SOP1_64 <sop1<0x2a, 0x26>, "s_nor_saveexec_b64", []>;
183 defm S_XNOR_SAVEEXEC_B64 : SOP1_64 <sop1<0x2b, 0x27>, "s_xnor_saveexec_b64", []>;
184
185 } // End hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC, SCC]
186
187 defm S_QUADMASK_B32 : SOP1_32 <sop1<0x2c, 0x28>, "s_quadmask_b32", []>;
188 defm S_QUADMASK_B64 : SOP1_64 <sop1<0x2d, 0x29>, "s_quadmask_b64", []>;
189 defm S_MOVRELS_B32 : SOP1_32 <sop1<0x2e, 0x2a>, "s_movrels_b32", []>;
190 defm S_MOVRELS_B64 : SOP1_64 <sop1<0x2f, 0x2b>, "s_movrels_b64", []>;
191 defm S_MOVRELD_B32 : SOP1_32 <sop1<0x30, 0x2c>, "s_movreld_b32", []>;
192 defm S_MOVRELD_B64 : SOP1_64 <sop1<0x31, 0x2d>, "s_movreld_b64", []>;
193 defm S_CBRANCH_JOIN : SOP1_1 <sop1<0x32, 0x2e>, "s_cbranch_join", []>;
194 defm S_MOV_REGRD_B32 : SOP1_32 <sop1<0x33, 0x2f>, "s_mov_regrd_b32", []>;
195 let Defs = [SCC] in {
196   defm S_ABS_I32 : SOP1_32 <sop1<0x34, 0x30>, "s_abs_i32", []>;
197 } // End Defs = [SCC]
198 defm S_MOV_FED_B32 : SOP1_32 <sop1<0x35, 0x31>, "s_mov_fed_b32", []>;
199
200 //===----------------------------------------------------------------------===//
201 // SOP2 Instructions
202 //===----------------------------------------------------------------------===//
203
204 let Defs = [SCC] in { // Carry out goes to SCC
205 let isCommutable = 1 in {
206 defm S_ADD_U32 : SOP2_32 <sop2<0x00>, "s_add_u32", []>;
207 defm S_ADD_I32 : SOP2_32 <sop2<0x02>, "s_add_i32",
208   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
209 >;
210 } // End isCommutable = 1
211
212 defm S_SUB_U32 : SOP2_32 <sop2<0x01>, "s_sub_u32", []>;
213 defm S_SUB_I32 : SOP2_32 <sop2<0x03>, "s_sub_i32",
214   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
215 >;
216
217 let Uses = [SCC] in { // Carry in comes from SCC
218 let isCommutable = 1 in {
219 defm S_ADDC_U32 : SOP2_32 <sop2<0x04>, "s_addc_u32",
220   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
221 } // End isCommutable = 1
222
223 defm S_SUBB_U32 : SOP2_32 <sop2<0x05>, "s_subb_u32",
224   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
225 } // End Uses = [SCC]
226
227 defm S_MIN_I32 : SOP2_32 <sop2<0x06>, "s_min_i32",
228   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
229 >;
230 defm S_MIN_U32 : SOP2_32 <sop2<0x07>, "s_min_u32",
231   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
232 >;
233 defm S_MAX_I32 : SOP2_32 <sop2<0x08>, "s_max_i32",
234   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
235 >;
236 defm S_MAX_U32 : SOP2_32 <sop2<0x09>, "s_max_u32",
237   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
238 >;
239 } // End Defs = [SCC]
240
241 defm S_CSELECT_B32 : SOP2_SELECT_32 <sop2<0x0a>, "s_cselect_b32", []>;
242
243 let Uses = [SCC] in {
244   defm S_CSELECT_B64 : SOP2_64 <sop2<0x0b>, "s_cselect_b64", []>;
245 } // End Uses = [SCC]
246
247 let Defs = [SCC] in {
248 defm S_AND_B32 : SOP2_32 <sop2<0x0e, 0x0c>, "s_and_b32",
249   [(set i32:$dst, (and i32:$src0, i32:$src1))]
250 >;
251
252 defm S_AND_B64 : SOP2_64 <sop2<0x0f, 0x0d>, "s_and_b64",
253   [(set i64:$dst, (and i64:$src0, i64:$src1))]
254 >;
255
256 defm S_OR_B32 : SOP2_32 <sop2<0x10, 0x0e>, "s_or_b32",
257   [(set i32:$dst, (or i32:$src0, i32:$src1))]
258 >;
259
260 defm S_OR_B64 : SOP2_64 <sop2<0x11, 0x0f>, "s_or_b64",
261   [(set i64:$dst, (or i64:$src0, i64:$src1))]
262 >;
263
264 defm S_XOR_B32 : SOP2_32 <sop2<0x12, 0x10>, "s_xor_b32",
265   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
266 >;
267
268 defm S_XOR_B64 : SOP2_64 <sop2<0x13, 0x11>, "s_xor_b64",
269   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
270 >;
271 defm S_ANDN2_B32 : SOP2_32 <sop2<0x14, 0x12>, "s_andn2_b32", []>;
272 defm S_ANDN2_B64 : SOP2_64 <sop2<0x15, 0x13>, "s_andn2_b64", []>;
273 defm S_ORN2_B32 : SOP2_32 <sop2<0x16, 0x14>, "s_orn2_b32", []>;
274 defm S_ORN2_B64 : SOP2_64 <sop2<0x17, 0x15>, "s_orn2_b64", []>;
275 defm S_NAND_B32 : SOP2_32 <sop2<0x18, 0x16>, "s_nand_b32", []>;
276 defm S_NAND_B64 : SOP2_64 <sop2<0x19, 0x17>, "s_nand_b64", []>;
277 defm S_NOR_B32 : SOP2_32 <sop2<0x1a, 0x18>, "s_nor_b32", []>;
278 defm S_NOR_B64 : SOP2_64 <sop2<0x1b, 0x19>, "s_nor_b64", []>;
279 defm S_XNOR_B32 : SOP2_32 <sop2<0x1c, 0x1a>, "s_xnor_b32", []>;
280 defm S_XNOR_B64 : SOP2_64 <sop2<0x1d, 0x1b>, "s_xnor_b64", []>;
281 } // End Defs = [SCC]
282
283 // Use added complexity so these patterns are preferred to the VALU patterns.
284 let AddedComplexity = 1 in {
285 let Defs = [SCC] in {
286
287 defm S_LSHL_B32 : SOP2_32 <sop2<0x1e, 0x1c>, "s_lshl_b32",
288   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
289 >;
290 defm S_LSHL_B64 : SOP2_64_32 <sop2<0x1f, 0x1d>, "s_lshl_b64",
291   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
292 >;
293 defm S_LSHR_B32 : SOP2_32 <sop2<0x20, 0x1e>, "s_lshr_b32",
294   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
295 >;
296 defm S_LSHR_B64 : SOP2_64_32 <sop2<0x21, 0x1f>, "s_lshr_b64",
297   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
298 >;
299 defm S_ASHR_I32 : SOP2_32 <sop2<0x22, 0x20>, "s_ashr_i32",
300   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
301 >;
302 defm S_ASHR_I64 : SOP2_64_32 <sop2<0x23, 0x21>, "s_ashr_i64",
303   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
304 >;
305 } // End Defs = [SCC]
306
307 defm S_BFM_B32 : SOP2_32 <sop2<0x24, 0x22>, "s_bfm_b32", []>;
308 defm S_BFM_B64 : SOP2_64 <sop2<0x25, 0x23>, "s_bfm_b64", []>;
309 defm S_MUL_I32 : SOP2_32 <sop2<0x26, 0x24>, "s_mul_i32",
310   [(set i32:$dst, (mul i32:$src0, i32:$src1))]
311 >;
312
313 } // End AddedComplexity = 1
314
315 let Defs = [SCC] in {
316 defm S_BFE_U32 : SOP2_32 <sop2<0x27, 0x25>, "s_bfe_u32", []>;
317 defm S_BFE_I32 : SOP2_32 <sop2<0x28, 0x26>, "s_bfe_i32", []>;
318 defm S_BFE_U64 : SOP2_64 <sop2<0x29, 0x27>, "s_bfe_u64", []>;
319 defm S_BFE_I64 : SOP2_64_32 <sop2<0x2a, 0x28>, "s_bfe_i64", []>;
320 } // End Defs = [SCC]
321
322 let sdst = 0 in {
323 defm S_CBRANCH_G_FORK : SOP2_m <
324   sop2<0x2b, 0x29>, "s_cbranch_g_fork", (outs),
325   (ins SReg_64:$src0, SReg_64:$src1), "s_cbranch_g_fork $src0, $src1", []
326 >;
327 }
328
329 let Defs = [SCC] in {
330 defm S_ABSDIFF_I32 : SOP2_32 <sop2<0x2c, 0x2a>, "s_absdiff_i32", []>;
331 } // End Defs = [SCC]
332
333 //===----------------------------------------------------------------------===//
334 // SOPC Instructions
335 //===----------------------------------------------------------------------===//
336
337 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "s_cmp_eq_i32">;
338 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "s_cmp_lg_i32">;
339 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "s_cmp_gt_i32">;
340 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "s_cmp_ge_i32">;
341 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "s_cmp_lt_i32">;
342 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "s_cmp_le_i32">;
343 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "s_cmp_eq_u32">;
344 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "s_cmp_lg_u32">;
345 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "s_cmp_gt_u32">;
346 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "s_cmp_ge_u32">;
347 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "s_cmp_lt_u32">;
348 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "s_cmp_le_u32">;
349 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "s_bitcmp0_b32", []>;
350 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "s_bitcmp1_b32", []>;
351 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "s_bitcmp0_b64", []>;
352 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "s_bitcmp1_b64", []>;
353 //def S_SETVSKIP : SOPC_ <0x00000010, "s_setvskip", []>;
354
355 //===----------------------------------------------------------------------===//
356 // SOPK Instructions
357 //===----------------------------------------------------------------------===//
358
359 let isReMaterializable = 1 in {
360 defm S_MOVK_I32 : SOPK_32 <sopk<0x00>, "s_movk_i32", []>;
361 } // End isReMaterializable = 1
362 let Uses = [SCC] in {
363   defm S_CMOVK_I32 : SOPK_32 <sopk<0x02, 0x01>, "s_cmovk_i32", []>;
364 }
365
366 let isCompare = 1 in {
367
368 /*
369 This instruction is disabled for now until we can figure out how to teach
370 the instruction selector to correctly use the  S_CMP* vs V_CMP*
371 instructions.
372
373 When this instruction is enabled the code generator sometimes produces this
374 invalid sequence:
375
376 SCC = S_CMPK_EQ_I32 SGPR0, imm
377 VCC = COPY SCC
378 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
379
380 defm S_CMPK_EQ_I32 : SOPK_SCC <sopk<0x03, 0x02>, "s_cmpk_eq_i32",
381   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
382 >;
383 */
384
385 defm S_CMPK_LG_I32 : SOPK_SCC <sopk<0x04, 0x03>, "s_cmpk_lg_i32", []>;
386 defm S_CMPK_GT_I32 : SOPK_SCC <sopk<0x05, 0x04>, "s_cmpk_gt_i32", []>;
387 defm S_CMPK_GE_I32 : SOPK_SCC <sopk<0x06, 0x05>, "s_cmpk_ge_i32", []>;
388 defm S_CMPK_LT_I32 : SOPK_SCC <sopk<0x07, 0x06>, "s_cmpk_lt_i32", []>;
389 defm S_CMPK_LE_I32 : SOPK_SCC <sopk<0x08, 0x07>, "s_cmpk_le_i32", []>;
390 defm S_CMPK_EQ_U32 : SOPK_SCC <sopk<0x09, 0x08>, "s_cmpk_eq_u32", []>;
391 defm S_CMPK_LG_U32 : SOPK_SCC <sopk<0x0a, 0x09>, "s_cmpk_lg_u32", []>;
392 defm S_CMPK_GT_U32 : SOPK_SCC <sopk<0x0b, 0x0a>, "s_cmpk_gt_u32", []>;
393 defm S_CMPK_GE_U32 : SOPK_SCC <sopk<0x0c, 0x0b>, "s_cmpk_ge_u32", []>;
394 defm S_CMPK_LT_U32 : SOPK_SCC <sopk<0x0d, 0x0c>, "s_cmpk_lt_u32", []>;
395 defm S_CMPK_LE_U32 : SOPK_SCC <sopk<0x0e, 0x0d>, "s_cmpk_le_u32", []>;
396 } // End isCompare = 1
397
398 let isCommutable = 1 in {
399   let Defs = [SCC], isCommutable = 1 in {
400     defm S_ADDK_I32 : SOPK_32 <sopk<0x0f, 0x0e>, "s_addk_i32", []>;
401   }
402   defm S_MULK_I32 : SOPK_32 <sopk<0x10, 0x0f>, "s_mulk_i32", []>;
403 }
404
405 //defm S_CBRANCH_I_FORK : SOPK_ <sopk<0x11, 0x10>, "s_cbranch_i_fork", []>;
406 defm S_GETREG_B32 : SOPK_32 <sopk<0x12, 0x11>, "s_getreg_b32", []>;
407 defm S_SETREG_B32 : SOPK_32 <sopk<0x13, 0x12>, "s_setreg_b32", []>;
408 defm S_GETREG_REGRD_B32 : SOPK_32 <sopk<0x14, 0x13>, "s_getreg_regrd_b32", []>;
409 //defm S_SETREG_IMM32_B32 : SOPK_32 <sopk<0x15, 0x14>, "s_setreg_imm32_b32", []>;
410
411 //===----------------------------------------------------------------------===//
412 // SOPP Instructions
413 //===----------------------------------------------------------------------===//
414
415 def S_NOP : SOPP <0x00000000, (ins i16imm:$simm16), "s_nop $simm16">;
416
417 let isTerminator = 1 in {
418
419 def S_ENDPGM : SOPP <0x00000001, (ins), "s_endpgm",
420   [(IL_retflag)]> {
421   let simm16 = 0;
422   let isBarrier = 1;
423   let hasCtrlDep = 1;
424 }
425
426 let isBranch = 1 in {
427 def S_BRANCH : SOPP <
428   0x00000002, (ins sopp_brtarget:$simm16), "s_branch $simm16",
429   [(br bb:$simm16)]> {
430   let isBarrier = 1;
431 }
432
433 let DisableEncoding = "$scc" in {
434 def S_CBRANCH_SCC0 : SOPP <
435   0x00000004, (ins sopp_brtarget:$simm16, SCCReg:$scc),
436   "s_cbranch_scc0 $simm16"
437 >;
438 def S_CBRANCH_SCC1 : SOPP <
439   0x00000005, (ins sopp_brtarget:$simm16, SCCReg:$scc),
440   "s_cbranch_scc1 $simm16"
441 >;
442 } // End DisableEncoding = "$scc"
443
444 def S_CBRANCH_VCCZ : SOPP <
445   0x00000006, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
446   "s_cbranch_vccz $simm16"
447 >;
448 def S_CBRANCH_VCCNZ : SOPP <
449   0x00000007, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
450   "s_cbranch_vccnz $simm16"
451 >;
452
453 let DisableEncoding = "$exec" in {
454 def S_CBRANCH_EXECZ : SOPP <
455   0x00000008, (ins sopp_brtarget:$simm16, EXECReg:$exec),
456   "s_cbranch_execz $simm16"
457 >;
458 def S_CBRANCH_EXECNZ : SOPP <
459   0x00000009, (ins sopp_brtarget:$simm16, EXECReg:$exec),
460   "s_cbranch_execnz $simm16"
461 >;
462 } // End DisableEncoding = "$exec"
463
464
465 } // End isBranch = 1
466 } // End isTerminator = 1
467
468 let hasSideEffects = 1 in {
469 def S_BARRIER : SOPP <0x0000000a, (ins), "s_barrier",
470   [(int_AMDGPU_barrier_local)]
471 > {
472   let simm16 = 0;
473   let isBarrier = 1;
474   let hasCtrlDep = 1;
475   let mayLoad = 1;
476   let mayStore = 1;
477 }
478
479 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "s_waitcnt $simm16">;
480 def S_SETHALT : SOPP <0x0000000d, (ins i16imm:$simm16), "s_sethalt $simm16">;
481 def S_SLEEP : SOPP <0x0000000e, (ins i16imm:$simm16), "s_sleep $simm16">;
482 def S_SETPRIO : SOPP <0x0000000f, (ins i16imm:$sim16), "s_setprio $sim16">;
483
484 let Uses = [EXEC] in {
485   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "s_sendmsg $simm16",
486       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
487   > {
488     let DisableEncoding = "$m0";
489   }
490 } // End Uses = [EXEC]
491
492 def S_SENDMSGHALT : SOPP <0x00000011, (ins i16imm:$simm16), "s_sendmsghalt $simm16">;
493 def S_TRAP : SOPP <0x00000012, (ins i16imm:$simm16), "s_trap $simm16">;
494 def S_ICACHE_INV : SOPP <0x00000013, (ins), "s_icache_inv"> {
495         let simm16 = 0;
496 }
497 def S_INCPERFLEVEL : SOPP <0x00000014, (ins i16imm:$simm16), "s_incperflevel $simm16">;
498 def S_DECPERFLEVEL : SOPP <0x00000015, (ins i16imm:$simm16), "s_decperflevel $simm16">;
499 def S_TTRACEDATA : SOPP <0x00000016, (ins), "s_ttracedata"> {
500   let simm16 = 0;
501 }
502 } // End hasSideEffects
503
504 //===----------------------------------------------------------------------===//
505 // VOPC Instructions
506 //===----------------------------------------------------------------------===//
507
508 let isCompare = 1 in {
509
510 defm V_CMP_F_F32 : VOPC_F32 <vopc<0x0, 0x40>, "v_cmp_f_f32">;
511 defm V_CMP_LT_F32 : VOPC_F32 <vopc<0x1, 0x41>, "v_cmp_lt_f32", COND_OLT>;
512 defm V_CMP_EQ_F32 : VOPC_F32 <vopc<0x2, 0x42>, "v_cmp_eq_f32", COND_OEQ>;
513 defm V_CMP_LE_F32 : VOPC_F32 <vopc<0x3, 0x43>, "v_cmp_le_f32", COND_OLE>;
514 defm V_CMP_GT_F32 : VOPC_F32 <vopc<0x4, 0x44>, "v_cmp_gt_f32", COND_OGT>;
515 defm V_CMP_LG_F32 : VOPC_F32 <vopc<0x5, 0x45>, "v_cmp_lg_f32", COND_ONE>;
516 defm V_CMP_GE_F32 : VOPC_F32 <vopc<0x6, 0x46>, "v_cmp_ge_f32", COND_OGE>;
517 defm V_CMP_O_F32 : VOPC_F32 <vopc<0x7, 0x47>, "v_cmp_o_f32", COND_O>;
518 defm V_CMP_U_F32 : VOPC_F32 <vopc<0x8, 0x48>, "v_cmp_u_f32", COND_UO>;
519 defm V_CMP_NGE_F32 : VOPC_F32 <vopc<0x9, 0x49>, "v_cmp_nge_f32",  COND_ULT>;
520 defm V_CMP_NLG_F32 : VOPC_F32 <vopc<0xa, 0x4a>, "v_cmp_nlg_f32", COND_UEQ>;
521 defm V_CMP_NGT_F32 : VOPC_F32 <vopc<0xb, 0x4b>, "v_cmp_ngt_f32", COND_ULE>;
522 defm V_CMP_NLE_F32 : VOPC_F32 <vopc<0xc, 0x4c>, "v_cmp_nle_f32", COND_UGT>;
523 defm V_CMP_NEQ_F32 : VOPC_F32 <vopc<0xd, 0x4d>, "v_cmp_neq_f32", COND_UNE>;
524 defm V_CMP_NLT_F32 : VOPC_F32 <vopc<0xe, 0x4e>, "v_cmp_nlt_f32", COND_UGE>;
525 defm V_CMP_TRU_F32 : VOPC_F32 <vopc<0xf, 0x4f>, "v_cmp_tru_f32">;
526
527 let hasSideEffects = 1 in {
528
529 defm V_CMPX_F_F32 : VOPCX_F32 <vopc<0x10, 0x50>, "v_cmpx_f_f32">;
530 defm V_CMPX_LT_F32 : VOPCX_F32 <vopc<0x11, 0x51>, "v_cmpx_lt_f32">;
531 defm V_CMPX_EQ_F32 : VOPCX_F32 <vopc<0x12, 0x52>, "v_cmpx_eq_f32">;
532 defm V_CMPX_LE_F32 : VOPCX_F32 <vopc<0x13, 0x53>, "v_cmpx_le_f32">;
533 defm V_CMPX_GT_F32 : VOPCX_F32 <vopc<0x14, 0x54>, "v_cmpx_gt_f32">;
534 defm V_CMPX_LG_F32 : VOPCX_F32 <vopc<0x15, 0x55>, "v_cmpx_lg_f32">;
535 defm V_CMPX_GE_F32 : VOPCX_F32 <vopc<0x16, 0x56>, "v_cmpx_ge_f32">;
536 defm V_CMPX_O_F32 : VOPCX_F32 <vopc<0x17, 0x57>, "v_cmpx_o_f32">;
537 defm V_CMPX_U_F32 : VOPCX_F32 <vopc<0x18, 0x58>, "v_cmpx_u_f32">;
538 defm V_CMPX_NGE_F32 : VOPCX_F32 <vopc<0x19, 0x59>, "v_cmpx_nge_f32">;
539 defm V_CMPX_NLG_F32 : VOPCX_F32 <vopc<0x1a, 0x5a>, "v_cmpx_nlg_f32">;
540 defm V_CMPX_NGT_F32 : VOPCX_F32 <vopc<0x1b, 0x5b>, "v_cmpx_ngt_f32">;
541 defm V_CMPX_NLE_F32 : VOPCX_F32 <vopc<0x1c, 0x5c>, "v_cmpx_nle_f32">;
542 defm V_CMPX_NEQ_F32 : VOPCX_F32 <vopc<0x1d, 0x5d>, "v_cmpx_neq_f32">;
543 defm V_CMPX_NLT_F32 : VOPCX_F32 <vopc<0x1e, 0x5e>, "v_cmpx_nlt_f32">;
544 defm V_CMPX_TRU_F32 : VOPCX_F32 <vopc<0x1f, 0x5f>, "v_cmpx_tru_f32">;
545
546 } // End hasSideEffects = 1
547
548 defm V_CMP_F_F64 : VOPC_F64 <vopc<0x20, 0x60>, "v_cmp_f_f64">;
549 defm V_CMP_LT_F64 : VOPC_F64 <vopc<0x21, 0x61>, "v_cmp_lt_f64", COND_OLT>;
550 defm V_CMP_EQ_F64 : VOPC_F64 <vopc<0x22, 0x62>, "v_cmp_eq_f64", COND_OEQ>;
551 defm V_CMP_LE_F64 : VOPC_F64 <vopc<0x23, 0x63>, "v_cmp_le_f64", COND_OLE>;
552 defm V_CMP_GT_F64 : VOPC_F64 <vopc<0x24, 0x64>, "v_cmp_gt_f64", COND_OGT>;
553 defm V_CMP_LG_F64 : VOPC_F64 <vopc<0x25, 0x65>, "v_cmp_lg_f64", COND_ONE>;
554 defm V_CMP_GE_F64 : VOPC_F64 <vopc<0x26, 0x66>, "v_cmp_ge_f64", COND_OGE>;
555 defm V_CMP_O_F64 : VOPC_F64 <vopc<0x27, 0x67>, "v_cmp_o_f64", COND_O>;
556 defm V_CMP_U_F64 : VOPC_F64 <vopc<0x28, 0x68>, "v_cmp_u_f64", COND_UO>;
557 defm V_CMP_NGE_F64 : VOPC_F64 <vopc<0x29, 0x69>, "v_cmp_nge_f64", COND_ULT>;
558 defm V_CMP_NLG_F64 : VOPC_F64 <vopc<0x2a, 0x6a>, "v_cmp_nlg_f64", COND_UEQ>;
559 defm V_CMP_NGT_F64 : VOPC_F64 <vopc<0x2b, 0x6b>, "v_cmp_ngt_f64", COND_ULE>;
560 defm V_CMP_NLE_F64 : VOPC_F64 <vopc<0x2c, 0x6c>, "v_cmp_nle_f64", COND_UGT>;
561 defm V_CMP_NEQ_F64 : VOPC_F64 <vopc<0x2d, 0x6d>, "v_cmp_neq_f64", COND_UNE>;
562 defm V_CMP_NLT_F64 : VOPC_F64 <vopc<0x2e, 0x6e>, "v_cmp_nlt_f64", COND_UGE>;
563 defm V_CMP_TRU_F64 : VOPC_F64 <vopc<0x2f, 0x6f>, "v_cmp_tru_f64">;
564
565 let hasSideEffects = 1 in {
566
567 defm V_CMPX_F_F64 : VOPCX_F64 <vopc<0x30, 0x70>, "v_cmpx_f_f64">;
568 defm V_CMPX_LT_F64 : VOPCX_F64 <vopc<0x31, 0x71>, "v_cmpx_lt_f64">;
569 defm V_CMPX_EQ_F64 : VOPCX_F64 <vopc<0x32, 0x72>, "v_cmpx_eq_f64">;
570 defm V_CMPX_LE_F64 : VOPCX_F64 <vopc<0x33, 0x73>, "v_cmpx_le_f64">;
571 defm V_CMPX_GT_F64 : VOPCX_F64 <vopc<0x34, 0x74>, "v_cmpx_gt_f64">;
572 defm V_CMPX_LG_F64 : VOPCX_F64 <vopc<0x35, 0x75>, "v_cmpx_lg_f64">;
573 defm V_CMPX_GE_F64 : VOPCX_F64 <vopc<0x36, 0x76>, "v_cmpx_ge_f64">;
574 defm V_CMPX_O_F64 : VOPCX_F64 <vopc<0x37, 0x77>, "v_cmpx_o_f64">;
575 defm V_CMPX_U_F64 : VOPCX_F64 <vopc<0x38, 0x78>, "v_cmpx_u_f64">;
576 defm V_CMPX_NGE_F64 : VOPCX_F64 <vopc<0x39, 0x79>, "v_cmpx_nge_f64">;
577 defm V_CMPX_NLG_F64 : VOPCX_F64 <vopc<0x3a, 0x7a>, "v_cmpx_nlg_f64">;
578 defm V_CMPX_NGT_F64 : VOPCX_F64 <vopc<0x3b, 0x7b>, "v_cmpx_ngt_f64">;
579 defm V_CMPX_NLE_F64 : VOPCX_F64 <vopc<0x3c, 0x7c>, "v_cmpx_nle_f64">;
580 defm V_CMPX_NEQ_F64 : VOPCX_F64 <vopc<0x3d, 0x7d>, "v_cmpx_neq_f64">;
581 defm V_CMPX_NLT_F64 : VOPCX_F64 <vopc<0x3e, 0x7e>, "v_cmpx_nlt_f64">;
582 defm V_CMPX_TRU_F64 : VOPCX_F64 <vopc<0x3f, 0x7f>, "v_cmpx_tru_f64">;
583
584 } // End hasSideEffects = 1
585
586 let SubtargetPredicate = isSICI in {
587
588 defm V_CMPS_F_F32 : VOPC_F32 <vopc<0x40>, "v_cmps_f_f32">;
589 defm V_CMPS_LT_F32 : VOPC_F32 <vopc<0x41>, "v_cmps_lt_f32">;
590 defm V_CMPS_EQ_F32 : VOPC_F32 <vopc<0x42>, "v_cmps_eq_f32">;
591 defm V_CMPS_LE_F32 : VOPC_F32 <vopc<0x43>, "v_cmps_le_f32">;
592 defm V_CMPS_GT_F32 : VOPC_F32 <vopc<0x44>, "v_cmps_gt_f32">;
593 defm V_CMPS_LG_F32 : VOPC_F32 <vopc<0x45>, "v_cmps_lg_f32">;
594 defm V_CMPS_GE_F32 : VOPC_F32 <vopc<0x46>, "v_cmps_ge_f32">;
595 defm V_CMPS_O_F32 : VOPC_F32 <vopc<0x47>, "v_cmps_o_f32">;
596 defm V_CMPS_U_F32 : VOPC_F32 <vopc<0x48>, "v_cmps_u_f32">;
597 defm V_CMPS_NGE_F32 : VOPC_F32 <vopc<0x49>, "v_cmps_nge_f32">;
598 defm V_CMPS_NLG_F32 : VOPC_F32 <vopc<0x4a>, "v_cmps_nlg_f32">;
599 defm V_CMPS_NGT_F32 : VOPC_F32 <vopc<0x4b>, "v_cmps_ngt_f32">;
600 defm V_CMPS_NLE_F32 : VOPC_F32 <vopc<0x4c>, "v_cmps_nle_f32">;
601 defm V_CMPS_NEQ_F32 : VOPC_F32 <vopc<0x4d>, "v_cmps_neq_f32">;
602 defm V_CMPS_NLT_F32 : VOPC_F32 <vopc<0x4e>, "v_cmps_nlt_f32">;
603 defm V_CMPS_TRU_F32 : VOPC_F32 <vopc<0x4f>, "v_cmps_tru_f32">;
604
605 let hasSideEffects = 1 in {
606
607 defm V_CMPSX_F_F32 : VOPCX_F32 <vopc<0x50>, "v_cmpsx_f_f32">;
608 defm V_CMPSX_LT_F32 : VOPCX_F32 <vopc<0x51>, "v_cmpsx_lt_f32">;
609 defm V_CMPSX_EQ_F32 : VOPCX_F32 <vopc<0x52>, "v_cmpsx_eq_f32">;
610 defm V_CMPSX_LE_F32 : VOPCX_F32 <vopc<0x53>, "v_cmpsx_le_f32">;
611 defm V_CMPSX_GT_F32 : VOPCX_F32 <vopc<0x54>, "v_cmpsx_gt_f32">;
612 defm V_CMPSX_LG_F32 : VOPCX_F32 <vopc<0x55>, "v_cmpsx_lg_f32">;
613 defm V_CMPSX_GE_F32 : VOPCX_F32 <vopc<0x56>, "v_cmpsx_ge_f32">;
614 defm V_CMPSX_O_F32 : VOPCX_F32 <vopc<0x57>, "v_cmpsx_o_f32">;
615 defm V_CMPSX_U_F32 : VOPCX_F32 <vopc<0x58>, "v_cmpsx_u_f32">;
616 defm V_CMPSX_NGE_F32 : VOPCX_F32 <vopc<0x59>, "v_cmpsx_nge_f32">;
617 defm V_CMPSX_NLG_F32 : VOPCX_F32 <vopc<0x5a>, "v_cmpsx_nlg_f32">;
618 defm V_CMPSX_NGT_F32 : VOPCX_F32 <vopc<0x5b>, "v_cmpsx_ngt_f32">;
619 defm V_CMPSX_NLE_F32 : VOPCX_F32 <vopc<0x5c>, "v_cmpsx_nle_f32">;
620 defm V_CMPSX_NEQ_F32 : VOPCX_F32 <vopc<0x5d>, "v_cmpsx_neq_f32">;
621 defm V_CMPSX_NLT_F32 : VOPCX_F32 <vopc<0x5e>, "v_cmpsx_nlt_f32">;
622 defm V_CMPSX_TRU_F32 : VOPCX_F32 <vopc<0x5f>, "v_cmpsx_tru_f32">;
623
624 } // End hasSideEffects = 1
625
626 defm V_CMPS_F_F64 : VOPC_F64 <vopc<0x60>, "v_cmps_f_f64">;
627 defm V_CMPS_LT_F64 : VOPC_F64 <vopc<0x61>, "v_cmps_lt_f64">;
628 defm V_CMPS_EQ_F64 : VOPC_F64 <vopc<0x62>, "v_cmps_eq_f64">;
629 defm V_CMPS_LE_F64 : VOPC_F64 <vopc<0x63>, "v_cmps_le_f64">;
630 defm V_CMPS_GT_F64 : VOPC_F64 <vopc<0x64>, "v_cmps_gt_f64">;
631 defm V_CMPS_LG_F64 : VOPC_F64 <vopc<0x65>, "v_cmps_lg_f64">;
632 defm V_CMPS_GE_F64 : VOPC_F64 <vopc<0x66>, "v_cmps_ge_f64">;
633 defm V_CMPS_O_F64 : VOPC_F64 <vopc<0x67>, "v_cmps_o_f64">;
634 defm V_CMPS_U_F64 : VOPC_F64 <vopc<0x68>, "v_cmps_u_f64">;
635 defm V_CMPS_NGE_F64 : VOPC_F64 <vopc<0x69>, "v_cmps_nge_f64">;
636 defm V_CMPS_NLG_F64 : VOPC_F64 <vopc<0x6a>, "v_cmps_nlg_f64">;
637 defm V_CMPS_NGT_F64 : VOPC_F64 <vopc<0x6b>, "v_cmps_ngt_f64">;
638 defm V_CMPS_NLE_F64 : VOPC_F64 <vopc<0x6c>, "v_cmps_nle_f64">;
639 defm V_CMPS_NEQ_F64 : VOPC_F64 <vopc<0x6d>, "v_cmps_neq_f64">;
640 defm V_CMPS_NLT_F64 : VOPC_F64 <vopc<0x6e>, "v_cmps_nlt_f64">;
641 defm V_CMPS_TRU_F64 : VOPC_F64 <vopc<0x6f>, "v_cmps_tru_f64">;
642
643 let hasSideEffects = 1, Defs = [EXEC] in {
644
645 defm V_CMPSX_F_F64 : VOPC_F64 <vopc<0x70>, "v_cmpsx_f_f64">;
646 defm V_CMPSX_LT_F64 : VOPC_F64 <vopc<0x71>, "v_cmpsx_lt_f64">;
647 defm V_CMPSX_EQ_F64 : VOPC_F64 <vopc<0x72>, "v_cmpsx_eq_f64">;
648 defm V_CMPSX_LE_F64 : VOPC_F64 <vopc<0x73>, "v_cmpsx_le_f64">;
649 defm V_CMPSX_GT_F64 : VOPC_F64 <vopc<0x74>, "v_cmpsx_gt_f64">;
650 defm V_CMPSX_LG_F64 : VOPC_F64 <vopc<0x75>, "v_cmpsx_lg_f64">;
651 defm V_CMPSX_GE_F64 : VOPC_F64 <vopc<0x76>, "v_cmpsx_ge_f64">;
652 defm V_CMPSX_O_F64 : VOPC_F64 <vopc<0x77>, "v_cmpsx_o_f64">;
653 defm V_CMPSX_U_F64 : VOPC_F64 <vopc<0x78>, "v_cmpsx_u_f64">;
654 defm V_CMPSX_NGE_F64 : VOPC_F64 <vopc<0x79>, "v_cmpsx_nge_f64">;
655 defm V_CMPSX_NLG_F64 : VOPC_F64 <vopc<0x7a>, "v_cmpsx_nlg_f64">;
656 defm V_CMPSX_NGT_F64 : VOPC_F64 <vopc<0x7b>, "v_cmpsx_ngt_f64">;
657 defm V_CMPSX_NLE_F64 : VOPC_F64 <vopc<0x7c>, "v_cmpsx_nle_f64">;
658 defm V_CMPSX_NEQ_F64 : VOPC_F64 <vopc<0x7d>, "v_cmpsx_neq_f64">;
659 defm V_CMPSX_NLT_F64 : VOPC_F64 <vopc<0x7e>, "v_cmpsx_nlt_f64">;
660 defm V_CMPSX_TRU_F64 : VOPC_F64 <vopc<0x7f>, "v_cmpsx_tru_f64">;
661
662 } // End hasSideEffects = 1, Defs = [EXEC]
663
664 } // End SubtargetPredicate = isSICI
665
666 defm V_CMP_F_I32 : VOPC_I32 <vopc<0x80, 0xc0>, "v_cmp_f_i32">;
667 defm V_CMP_LT_I32 : VOPC_I32 <vopc<0x81, 0xc1>, "v_cmp_lt_i32", COND_SLT>;
668 defm V_CMP_EQ_I32 : VOPC_I32 <vopc<0x82, 0xc2>, "v_cmp_eq_i32", COND_EQ>;
669 defm V_CMP_LE_I32 : VOPC_I32 <vopc<0x83, 0xc3>, "v_cmp_le_i32", COND_SLE>;
670 defm V_CMP_GT_I32 : VOPC_I32 <vopc<0x84, 0xc4>, "v_cmp_gt_i32", COND_SGT>;
671 defm V_CMP_NE_I32 : VOPC_I32 <vopc<0x85, 0xc5>, "v_cmp_ne_i32", COND_NE>;
672 defm V_CMP_GE_I32 : VOPC_I32 <vopc<0x86, 0xc6>, "v_cmp_ge_i32", COND_SGE>;
673 defm V_CMP_T_I32 : VOPC_I32 <vopc<0x87, 0xc7>, "v_cmp_t_i32">;
674
675 let hasSideEffects = 1 in {
676
677 defm V_CMPX_F_I32 : VOPCX_I32 <vopc<0x90, 0xd0>, "v_cmpx_f_i32">;
678 defm V_CMPX_LT_I32 : VOPCX_I32 <vopc<0x91, 0xd1>, "v_cmpx_lt_i32">;
679 defm V_CMPX_EQ_I32 : VOPCX_I32 <vopc<0x92, 0xd2>, "v_cmpx_eq_i32">;
680 defm V_CMPX_LE_I32 : VOPCX_I32 <vopc<0x93, 0xd3>, "v_cmpx_le_i32">;
681 defm V_CMPX_GT_I32 : VOPCX_I32 <vopc<0x94, 0xd4>, "v_cmpx_gt_i32">;
682 defm V_CMPX_NE_I32 : VOPCX_I32 <vopc<0x95, 0xd5>, "v_cmpx_ne_i32">;
683 defm V_CMPX_GE_I32 : VOPCX_I32 <vopc<0x96, 0xd6>, "v_cmpx_ge_i32">;
684 defm V_CMPX_T_I32 : VOPCX_I32 <vopc<0x97, 0xd7>, "v_cmpx_t_i32">;
685
686 } // End hasSideEffects = 1
687
688 defm V_CMP_F_I64 : VOPC_I64 <vopc<0xa0, 0xe0>, "v_cmp_f_i64">;
689 defm V_CMP_LT_I64 : VOPC_I64 <vopc<0xa1, 0xe1>, "v_cmp_lt_i64", COND_SLT>;
690 defm V_CMP_EQ_I64 : VOPC_I64 <vopc<0xa2, 0xe2>, "v_cmp_eq_i64", COND_EQ>;
691 defm V_CMP_LE_I64 : VOPC_I64 <vopc<0xa3, 0xe3>, "v_cmp_le_i64", COND_SLE>;
692 defm V_CMP_GT_I64 : VOPC_I64 <vopc<0xa4, 0xe4>, "v_cmp_gt_i64", COND_SGT>;
693 defm V_CMP_NE_I64 : VOPC_I64 <vopc<0xa5, 0xe5>, "v_cmp_ne_i64", COND_NE>;
694 defm V_CMP_GE_I64 : VOPC_I64 <vopc<0xa6, 0xe6>, "v_cmp_ge_i64", COND_SGE>;
695 defm V_CMP_T_I64 : VOPC_I64 <vopc<0xa7, 0xe7>, "v_cmp_t_i64">;
696
697 let hasSideEffects = 1 in {
698
699 defm V_CMPX_F_I64 : VOPCX_I64 <vopc<0xb0, 0xf0>, "v_cmpx_f_i64">;
700 defm V_CMPX_LT_I64 : VOPCX_I64 <vopc<0xb1, 0xf1>, "v_cmpx_lt_i64">;
701 defm V_CMPX_EQ_I64 : VOPCX_I64 <vopc<0xb2, 0xf2>, "v_cmpx_eq_i64">;
702 defm V_CMPX_LE_I64 : VOPCX_I64 <vopc<0xb3, 0xf3>, "v_cmpx_le_i64">;
703 defm V_CMPX_GT_I64 : VOPCX_I64 <vopc<0xb4, 0xf4>, "v_cmpx_gt_i64">;
704 defm V_CMPX_NE_I64 : VOPCX_I64 <vopc<0xb5, 0xf5>, "v_cmpx_ne_i64">;
705 defm V_CMPX_GE_I64 : VOPCX_I64 <vopc<0xb6, 0xf6>, "v_cmpx_ge_i64">;
706 defm V_CMPX_T_I64 : VOPCX_I64 <vopc<0xb7, 0xf7>, "v_cmpx_t_i64">;
707
708 } // End hasSideEffects = 1
709
710 defm V_CMP_F_U32 : VOPC_I32 <vopc<0xc0, 0xc8>, "v_cmp_f_u32">;
711 defm V_CMP_LT_U32 : VOPC_I32 <vopc<0xc1, 0xc9>, "v_cmp_lt_u32", COND_ULT>;
712 defm V_CMP_EQ_U32 : VOPC_I32 <vopc<0xc2, 0xca>, "v_cmp_eq_u32", COND_EQ>;
713 defm V_CMP_LE_U32 : VOPC_I32 <vopc<0xc3, 0xcb>, "v_cmp_le_u32", COND_ULE>;
714 defm V_CMP_GT_U32 : VOPC_I32 <vopc<0xc4, 0xcc>, "v_cmp_gt_u32", COND_UGT>;
715 defm V_CMP_NE_U32 : VOPC_I32 <vopc<0xc5, 0xcd>, "v_cmp_ne_u32", COND_NE>;
716 defm V_CMP_GE_U32 : VOPC_I32 <vopc<0xc6, 0xce>, "v_cmp_ge_u32", COND_UGE>;
717 defm V_CMP_T_U32 : VOPC_I32 <vopc<0xc7, 0xcf>, "v_cmp_t_u32">;
718
719 let hasSideEffects = 1 in {
720
721 defm V_CMPX_F_U32 : VOPCX_I32 <vopc<0xd0, 0xd8>, "v_cmpx_f_u32">;
722 defm V_CMPX_LT_U32 : VOPCX_I32 <vopc<0xd1, 0xd9>, "v_cmpx_lt_u32">;
723 defm V_CMPX_EQ_U32 : VOPCX_I32 <vopc<0xd2, 0xda>, "v_cmpx_eq_u32">;
724 defm V_CMPX_LE_U32 : VOPCX_I32 <vopc<0xd3, 0xdb>, "v_cmpx_le_u32">;
725 defm V_CMPX_GT_U32 : VOPCX_I32 <vopc<0xd4, 0xdc>, "v_cmpx_gt_u32">;
726 defm V_CMPX_NE_U32 : VOPCX_I32 <vopc<0xd5, 0xdd>, "v_cmpx_ne_u32">;
727 defm V_CMPX_GE_U32 : VOPCX_I32 <vopc<0xd6, 0xde>, "v_cmpx_ge_u32">;
728 defm V_CMPX_T_U32 : VOPCX_I32 <vopc<0xd7, 0xdf>, "v_cmpx_t_u32">;
729
730 } // End hasSideEffects = 1
731
732 defm V_CMP_F_U64 : VOPC_I64 <vopc<0xe0, 0xe8>, "v_cmp_f_u64">;
733 defm V_CMP_LT_U64 : VOPC_I64 <vopc<0xe1, 0xe9>, "v_cmp_lt_u64", COND_ULT>;
734 defm V_CMP_EQ_U64 : VOPC_I64 <vopc<0xe2, 0xea>, "v_cmp_eq_u64", COND_EQ>;
735 defm V_CMP_LE_U64 : VOPC_I64 <vopc<0xe3, 0xeb>, "v_cmp_le_u64", COND_ULE>;
736 defm V_CMP_GT_U64 : VOPC_I64 <vopc<0xe4, 0xec>, "v_cmp_gt_u64", COND_UGT>;
737 defm V_CMP_NE_U64 : VOPC_I64 <vopc<0xe5, 0xed>, "v_cmp_ne_u64", COND_NE>;
738 defm V_CMP_GE_U64 : VOPC_I64 <vopc<0xe6, 0xee>, "v_cmp_ge_u64", COND_UGE>;
739 defm V_CMP_T_U64 : VOPC_I64 <vopc<0xe7, 0xef>, "v_cmp_t_u64">;
740
741 let hasSideEffects = 1 in {
742
743 defm V_CMPX_F_U64 : VOPCX_I64 <vopc<0xf0, 0xf8>, "v_cmpx_f_u64">;
744 defm V_CMPX_LT_U64 : VOPCX_I64 <vopc<0xf1, 0xf9>, "v_cmpx_lt_u64">;
745 defm V_CMPX_EQ_U64 : VOPCX_I64 <vopc<0xf2, 0xfa>, "v_cmpx_eq_u64">;
746 defm V_CMPX_LE_U64 : VOPCX_I64 <vopc<0xf3, 0xfb>, "v_cmpx_le_u64">;
747 defm V_CMPX_GT_U64 : VOPCX_I64 <vopc<0xf4, 0xfc>, "v_cmpx_gt_u64">;
748 defm V_CMPX_NE_U64 : VOPCX_I64 <vopc<0xf5, 0xfd>, "v_cmpx_ne_u64">;
749 defm V_CMPX_GE_U64 : VOPCX_I64 <vopc<0xf6, 0xfe>, "v_cmpx_ge_u64">;
750 defm V_CMPX_T_U64 : VOPCX_I64 <vopc<0xf7, 0xff>, "v_cmpx_t_u64">;
751
752 } // End hasSideEffects = 1
753
754 defm V_CMP_CLASS_F32 : VOPC_CLASS_F32 <vopc<0x88, 0x10>, "v_cmp_class_f32">;
755
756 let hasSideEffects = 1 in {
757 defm V_CMPX_CLASS_F32 : VOPCX_CLASS_F32 <vopc<0x98, 0x11>, "v_cmpx_class_f32">;
758 } // End hasSideEffects = 1
759
760 defm V_CMP_CLASS_F64 : VOPC_CLASS_F64 <vopc<0xa8, 0x12>, "v_cmp_class_f64">;
761
762 let hasSideEffects = 1 in {
763 defm V_CMPX_CLASS_F64 : VOPCX_CLASS_F64 <vopc<0xb8, 0x13>, "v_cmpx_class_f64">;
764 } // End hasSideEffects = 1
765
766 } // End isCompare = 1
767
768 //===----------------------------------------------------------------------===//
769 // DS Instructions
770 //===----------------------------------------------------------------------===//
771
772
773 defm DS_ADD_U32 : DS_1A1D_NORET <0x0, "ds_add_u32", VGPR_32>;
774 defm DS_SUB_U32 : DS_1A1D_NORET <0x1, "ds_sub_u32", VGPR_32>;
775 defm DS_RSUB_U32 : DS_1A1D_NORET <0x2, "ds_rsub_u32", VGPR_32>;
776 defm DS_INC_U32 : DS_1A1D_NORET <0x3, "ds_inc_u32", VGPR_32>;
777 defm DS_DEC_U32 : DS_1A1D_NORET <0x4, "ds_dec_u32", VGPR_32>;
778 defm DS_MIN_I32 : DS_1A1D_NORET <0x5, "ds_min_i32", VGPR_32>;
779 defm DS_MAX_I32 : DS_1A1D_NORET <0x6, "ds_max_i32", VGPR_32>;
780 defm DS_MIN_U32 : DS_1A1D_NORET <0x7, "ds_min_u32", VGPR_32>;
781 defm DS_MAX_U32 : DS_1A1D_NORET <0x8, "ds_max_u32", VGPR_32>;
782 defm DS_AND_B32 : DS_1A1D_NORET <0x9, "ds_and_b32", VGPR_32>;
783 defm DS_OR_B32 : DS_1A1D_NORET <0xa, "ds_or_b32", VGPR_32>;
784 defm DS_XOR_B32 : DS_1A1D_NORET <0xb, "ds_xor_b32", VGPR_32>;
785 defm DS_MSKOR_B32 : DS_1A1D_NORET <0xc, "ds_mskor_b32", VGPR_32>;
786 defm DS_CMPST_B32 : DS_1A2D_NORET <0x10, "ds_cmpst_b32", VGPR_32>;
787 defm DS_CMPST_F32 : DS_1A2D_NORET <0x11, "ds_cmpst_f32", VGPR_32>;
788 defm DS_MIN_F32 : DS_1A1D_NORET <0x12, "ds_min_f32", VGPR_32>;
789 defm DS_MAX_F32 : DS_1A1D_NORET <0x13, "ds_max_f32", VGPR_32>;
790
791 defm DS_ADD_RTN_U32 : DS_1A1D_RET <0x20, "ds_add_rtn_u32", VGPR_32, "ds_add_u32">;
792 defm DS_SUB_RTN_U32 : DS_1A1D_RET <0x21, "ds_sub_rtn_u32", VGPR_32, "ds_sub_u32">;
793 defm DS_RSUB_RTN_U32 : DS_1A1D_RET <0x22, "ds_rsub_rtn_u32", VGPR_32, "ds_rsub_u32">;
794 defm DS_INC_RTN_U32 : DS_1A1D_RET <0x23, "ds_inc_rtn_u32", VGPR_32, "ds_inc_u32">;
795 defm DS_DEC_RTN_U32 : DS_1A1D_RET <0x24, "ds_dec_rtn_u32", VGPR_32, "ds_dec_u32">;
796 defm DS_MIN_RTN_I32 : DS_1A1D_RET <0x25, "ds_min_rtn_i32", VGPR_32, "ds_min_i32">;
797 defm DS_MAX_RTN_I32 : DS_1A1D_RET <0x26, "ds_max_rtn_i32", VGPR_32, "ds_max_i32">;
798 defm DS_MIN_RTN_U32 : DS_1A1D_RET <0x27, "ds_min_rtn_u32", VGPR_32, "ds_min_u32">;
799 defm DS_MAX_RTN_U32 : DS_1A1D_RET <0x28, "ds_max_rtn_u32", VGPR_32, "ds_max_u32">;
800 defm DS_AND_RTN_B32 : DS_1A1D_RET <0x29, "ds_and_rtn_b32", VGPR_32, "ds_and_b32">;
801 defm DS_OR_RTN_B32 : DS_1A1D_RET <0x2a, "ds_or_rtn_b32", VGPR_32, "ds_or_b32">;
802 defm DS_XOR_RTN_B32 : DS_1A1D_RET <0x2b, "ds_xor_rtn_b32", VGPR_32, "ds_xor_b32">;
803 defm DS_MSKOR_RTN_B32 : DS_1A1D_RET <0x2c, "ds_mskor_rtn_b32", VGPR_32, "ds_mskor_b32">;
804 defm DS_WRXCHG_RTN_B32 : DS_1A1D_RET <0x2d, "ds_wrxchg_rtn_b32", VGPR_32>;
805 //def DS_WRXCHG2_RTN_B32 : DS_2A0D_RET <0x2e, "ds_wrxchg2_rtn_b32", VGPR_32, "ds_wrxchg2_b32">;
806 //def DS_WRXCHG2ST64_RTN_B32 : DS_2A0D_RET <0x2f, "ds_wrxchg2_rtn_b32", VGPR_32, "ds_wrxchg2st64_b32">;
807 defm DS_CMPST_RTN_B32 : DS_1A2D_RET <0x30, "ds_cmpst_rtn_b32", VGPR_32, "ds_cmpst_b32">;
808 defm DS_CMPST_RTN_F32 : DS_1A2D_RET <0x31, "ds_cmpst_rtn_f32", VGPR_32, "ds_cmpst_f32">;
809 defm DS_MIN_RTN_F32 : DS_1A1D_RET <0x32, "ds_min_rtn_f32", VGPR_32, "ds_min_f32">;
810 defm DS_MAX_RTN_F32 : DS_1A1D_RET <0x33, "ds_max_rtn_f32", VGPR_32, "ds_max_f32">;
811
812 let SubtargetPredicate = isCI in {
813 defm DS_WRAP_RTN_F32 : DS_1A1D_RET <0x34, "ds_wrap_rtn_f32", VGPR_32, "ds_wrap_f32">;
814 } // End isCI
815
816
817 defm DS_ADD_U64 : DS_1A1D_NORET <0x40, "ds_add_u64", VReg_64>;
818 defm DS_SUB_U64 : DS_1A1D_NORET <0x41, "ds_sub_u64", VReg_64>;
819 defm DS_RSUB_U64 : DS_1A1D_NORET <0x42, "ds_rsub_u64", VReg_64>;
820 defm DS_INC_U64 : DS_1A1D_NORET <0x43, "ds_inc_u64", VReg_64>;
821 defm DS_DEC_U64 : DS_1A1D_NORET <0x44, "ds_dec_u64", VReg_64>;
822 defm DS_MIN_I64 : DS_1A1D_NORET <0x45, "ds_min_i64", VReg_64>;
823 defm DS_MAX_I64 : DS_1A1D_NORET <0x46, "ds_max_i64", VReg_64>;
824 defm DS_MIN_U64 : DS_1A1D_NORET <0x47, "ds_min_u64", VReg_64>;
825 defm DS_MAX_U64 : DS_1A1D_NORET <0x48, "ds_max_u64", VReg_64>;
826 defm DS_AND_B64 : DS_1A1D_NORET <0x49, "ds_and_b64", VReg_64>;
827 defm DS_OR_B64 : DS_1A1D_NORET <0x4a, "ds_or_b64", VReg_64>;
828 defm DS_XOR_B64 : DS_1A1D_NORET <0x4b, "ds_xor_b64", VReg_64>;
829 defm DS_MSKOR_B64 : DS_1A1D_NORET <0x4c, "ds_mskor_b64", VReg_64>;
830 defm DS_CMPST_B64 : DS_1A2D_NORET <0x50, "ds_cmpst_b64", VReg_64>;
831 defm DS_CMPST_F64 : DS_1A2D_NORET <0x51, "ds_cmpst_f64", VReg_64>;
832 defm DS_MIN_F64 : DS_1A1D_NORET <0x52, "ds_min_f64", VReg_64>;
833 defm DS_MAX_F64 : DS_1A1D_NORET <0x53, "ds_max_f64", VReg_64>;
834
835 defm DS_ADD_RTN_U64 : DS_1A1D_RET <0x60, "ds_add_rtn_u64", VReg_64, "ds_add_u64">;
836 defm DS_SUB_RTN_U64 : DS_1A1D_RET <0x61, "ds_sub_rtn_u64", VReg_64, "ds_sub_u64">;
837 defm DS_RSUB_RTN_U64 : DS_1A1D_RET <0x62, "ds_rsub_rtn_u64", VReg_64, "ds_rsub_u64">;
838 defm DS_INC_RTN_U64 : DS_1A1D_RET <0x63, "ds_inc_rtn_u64", VReg_64, "ds_inc_u64">;
839 defm DS_DEC_RTN_U64 : DS_1A1D_RET <0x64, "ds_dec_rtn_u64", VReg_64, "ds_dec_u64">;
840 defm DS_MIN_RTN_I64 : DS_1A1D_RET <0x65, "ds_min_rtn_i64", VReg_64, "ds_min_i64">;
841 defm DS_MAX_RTN_I64 : DS_1A1D_RET <0x66, "ds_max_rtn_i64", VReg_64, "ds_max_i64">;
842 defm DS_MIN_RTN_U64 : DS_1A1D_RET <0x67, "ds_min_rtn_u64", VReg_64, "ds_min_u64">;
843 defm DS_MAX_RTN_U64 : DS_1A1D_RET <0x68, "ds_max_rtn_u64", VReg_64, "ds_max_u64">;
844 defm DS_AND_RTN_B64 : DS_1A1D_RET <0x69, "ds_and_rtn_b64", VReg_64, "ds_and_b64">;
845 defm DS_OR_RTN_B64 : DS_1A1D_RET <0x6a, "ds_or_rtn_b64", VReg_64, "ds_or_b64">;
846 defm DS_XOR_RTN_B64 : DS_1A1D_RET <0x6b, "ds_xor_rtn_b64", VReg_64, "ds_xor_b64">;
847 defm DS_MSKOR_RTN_B64 : DS_1A1D_RET <0x6c, "ds_mskor_rtn_b64", VReg_64, "ds_mskor_b64">;
848 defm DS_WRXCHG_RTN_B64 : DS_1A1D_RET <0x6d, "ds_wrxchg_rtn_b64", VReg_64, "ds_wrxchg_b64">;
849 //def DS_WRXCHG2_RTN_B64 : DS_2A0D_RET <0x6e, "ds_wrxchg2_rtn_b64", VReg_64, "ds_wrxchg2_b64">;
850 //def DS_WRXCHG2ST64_RTN_B64 : DS_2A0D_RET <0x6f, "ds_wrxchg2_rtn_b64", VReg_64, "ds_wrxchg2st64_b64">;
851 defm DS_CMPST_RTN_B64 : DS_1A2D_RET <0x70, "ds_cmpst_rtn_b64", VReg_64, "ds_cmpst_b64">;
852 defm DS_CMPST_RTN_F64 : DS_1A2D_RET <0x71, "ds_cmpst_rtn_f64", VReg_64, "ds_cmpst_f64">;
853 defm DS_MIN_RTN_F64 : DS_1A1D_RET <0x72, "ds_min_rtn_f64", VReg_64, "ds_min_f64">;
854 defm DS_MAX_RTN_F64 : DS_1A1D_RET <0x73, "ds_max_rtn_f64", VReg_64, "ds_max_f64">;
855
856 //let SubtargetPredicate = isCI in {
857 // DS_CONDXCHG32_RTN_B64
858 // DS_CONDXCHG32_RTN_B128
859 //} // End isCI
860
861 // TODO: _SRC2_* forms
862
863 defm DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "ds_write_b32", VGPR_32>;
864 defm DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "ds_write_b8", VGPR_32>;
865 defm DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "ds_write_b16", VGPR_32>;
866 defm DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "ds_write_b64", VReg_64>;
867
868 defm DS_READ_B32 : DS_Load_Helper <0x00000036, "ds_read_b32", VGPR_32>;
869 defm DS_READ_I8 : DS_Load_Helper <0x00000039, "ds_read_i8", VGPR_32>;
870 defm DS_READ_U8 : DS_Load_Helper <0x0000003a, "ds_read_u8", VGPR_32>;
871 defm DS_READ_I16 : DS_Load_Helper <0x0000003b, "ds_read_i16", VGPR_32>;
872 defm DS_READ_U16 : DS_Load_Helper <0x0000003c, "ds_read_u16", VGPR_32>;
873 defm DS_READ_B64 : DS_Load_Helper <0x00000076, "ds_read_b64", VReg_64>;
874
875 // 2 forms.
876 defm DS_WRITE2_B32 : DS_Store2_Helper <0x0000000E, "ds_write2_b32", VGPR_32>;
877 defm DS_WRITE2ST64_B32 : DS_Store2_Helper <0x0000000F, "ds_write2st64_b32", VGPR_32>;
878 defm DS_WRITE2_B64 : DS_Store2_Helper <0x0000004E, "ds_write2_b64", VReg_64>;
879 defm DS_WRITE2ST64_B64 : DS_Store2_Helper <0x0000004F, "ds_write2st64_b64", VReg_64>;
880
881 defm DS_READ2_B32 : DS_Load2_Helper <0x00000037, "ds_read2_b32", VReg_64>;
882 defm DS_READ2ST64_B32 : DS_Load2_Helper <0x00000038, "ds_read2st64_b32", VReg_64>;
883 defm DS_READ2_B64 : DS_Load2_Helper <0x00000075, "ds_read2_b64", VReg_128>;
884 defm DS_READ2ST64_B64 : DS_Load2_Helper <0x00000076, "ds_read2st64_b64", VReg_128>;
885
886 //===----------------------------------------------------------------------===//
887 // MUBUF Instructions
888 //===----------------------------------------------------------------------===//
889
890 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <mubuf<0x00>, "buffer_load_format_x", []>;
891 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <mubuf<0x01>, "buffer_load_format_xy", []>;
892 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <mubuf<0x02>, "buffer_load_format_xyz", []>;
893 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <mubuf<0x03>, "buffer_load_format_xyzw", VReg_128>;
894 //def BUFFER_STORE_FORMAT_X : MUBUF_ <mubuf<0x04>, "buffer_store_format_x", []>;
895 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <mubuf<0x05>, "buffer_store_format_xy", []>;
896 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <mubuf<0x06>, "buffer_store_format_xyz", []>;
897 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <mubuf<0x07>, "buffer_store_format_xyzw", []>;
898 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <
899   mubuf<0x08, 0x10>, "buffer_load_ubyte", VGPR_32, i32, az_extloadi8_global
900 >;
901 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <
902   mubuf<0x09, 0x11>, "buffer_load_sbyte", VGPR_32, i32, sextloadi8_global
903 >;
904 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <
905   mubuf<0x0a, 0x12>, "buffer_load_ushort", VGPR_32, i32, az_extloadi16_global
906 >;
907 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <
908   mubuf<0x0b, 0x13>, "buffer_load_sshort", VGPR_32, i32, sextloadi16_global
909 >;
910 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <
911   mubuf<0x0c, 0x14>, "buffer_load_dword", VGPR_32, i32, global_load
912 >;
913 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <
914   mubuf<0x0d, 0x15>, "buffer_load_dwordx2", VReg_64, v2i32, global_load
915 >;
916 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <
917   mubuf<0x0e, 0x17>, "buffer_load_dwordx4", VReg_128, v4i32, global_load
918 >;
919
920 defm BUFFER_STORE_BYTE : MUBUF_Store_Helper <
921   mubuf<0x18>, "buffer_store_byte", VGPR_32, i32, truncstorei8_global
922 >;
923
924 defm BUFFER_STORE_SHORT : MUBUF_Store_Helper <
925   mubuf<0x1a>, "buffer_store_short", VGPR_32, i32, truncstorei16_global
926 >;
927
928 defm BUFFER_STORE_DWORD : MUBUF_Store_Helper <
929   mubuf<0x1c>, "buffer_store_dword", VGPR_32, i32, global_store
930 >;
931
932 defm BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
933   mubuf<0x1d>, "buffer_store_dwordx2", VReg_64, v2i32, global_store
934 >;
935
936 defm BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
937   mubuf<0x1e, 0x1f>, "buffer_store_dwordx4", VReg_128, v4i32, global_store
938 >;
939
940 defm BUFFER_ATOMIC_SWAP : MUBUF_Atomic <
941   mubuf<0x30, 0x40>, "buffer_atomic_swap", VGPR_32, i32, atomic_swap_global
942 >;
943 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <mubuf<0x31, 0x41>, "buffer_atomic_cmpswap", []>;
944 defm BUFFER_ATOMIC_ADD : MUBUF_Atomic <
945   mubuf<0x32, 0x42>, "buffer_atomic_add", VGPR_32, i32, atomic_add_global
946 >;
947 defm BUFFER_ATOMIC_SUB : MUBUF_Atomic <
948   mubuf<0x33, 0x43>, "buffer_atomic_sub", VGPR_32, i32, atomic_sub_global
949 >;
950 //def BUFFER_ATOMIC_RSUB : MUBUF_ <mubuf<0x34>, "buffer_atomic_rsub", []>; // isn't on CI & VI
951 defm BUFFER_ATOMIC_SMIN : MUBUF_Atomic <
952   mubuf<0x35, 0x44>, "buffer_atomic_smin", VGPR_32, i32, atomic_min_global
953 >;
954 defm BUFFER_ATOMIC_UMIN : MUBUF_Atomic <
955   mubuf<0x36, 0x45>, "buffer_atomic_umin", VGPR_32, i32, atomic_umin_global
956 >;
957 defm BUFFER_ATOMIC_SMAX : MUBUF_Atomic <
958   mubuf<0x37, 0x46>, "buffer_atomic_smax", VGPR_32, i32, atomic_max_global
959 >;
960 defm BUFFER_ATOMIC_UMAX : MUBUF_Atomic <
961   mubuf<0x38, 0x47>, "buffer_atomic_umax", VGPR_32, i32, atomic_umax_global
962 >;
963 defm BUFFER_ATOMIC_AND : MUBUF_Atomic <
964   mubuf<0x39, 0x48>, "buffer_atomic_and", VGPR_32, i32, atomic_and_global
965 >;
966 defm BUFFER_ATOMIC_OR : MUBUF_Atomic <
967   mubuf<0x3a, 0x49>, "buffer_atomic_or", VGPR_32, i32, atomic_or_global
968 >;
969 defm BUFFER_ATOMIC_XOR : MUBUF_Atomic <
970   mubuf<0x3b, 0x4a>, "buffer_atomic_xor", VGPR_32, i32, atomic_xor_global
971 >;
972 //def BUFFER_ATOMIC_INC : MUBUF_ <mubuf<0x3c, 0x4b>, "buffer_atomic_inc", []>;
973 //def BUFFER_ATOMIC_DEC : MUBUF_ <mubuf<0x3d, 0x4c>, "buffer_atomic_dec", []>;
974 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <mubuf<0x3e>, "buffer_atomic_fcmpswap", []>; // isn't on VI
975 //def BUFFER_ATOMIC_FMIN : MUBUF_ <mubuf<0x3f>, "buffer_atomic_fmin", []>; // isn't on VI
976 //def BUFFER_ATOMIC_FMAX : MUBUF_ <mubuf<0x40>, "buffer_atomic_fmax", []>; // isn't on VI
977 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <mubuf<0x50, 0x60>, "buffer_atomic_swap_x2", []>;
978 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <mubuf<0x51, 0x61>, "buffer_atomic_cmpswap_x2", []>;
979 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <mubuf<0x52, 0x62>, "buffer_atomic_add_x2", []>;
980 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <mubuf<0x53, 0x63>, "buffer_atomic_sub_x2", []>;
981 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <mubuf<0x54>, "buffer_atomic_rsub_x2", []>; // isn't on CI & VI
982 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <mubuf<0x55, 0x64>, "buffer_atomic_smin_x2", []>;
983 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <mubuf<0x56, 0x65>, "buffer_atomic_umin_x2", []>;
984 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <mubuf<0x57, 0x66>, "buffer_atomic_smax_x2", []>;
985 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <mubuf<0x58, 0x67>, "buffer_atomic_umax_x2", []>;
986 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <mubuf<0x59, 0x68>, "buffer_atomic_and_x2", []>;
987 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <mubuf<0x5a, 0x69>, "buffer_atomic_or_x2", []>;
988 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <mubuf<0x5b, 0x6a>, "buffer_atomic_xor_x2", []>;
989 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <mubuf<0x5c, 0x6b>, "buffer_atomic_inc_x2", []>;
990 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <mubuf<0x5d, 0x6c>, "buffer_atomic_dec_x2", []>;
991 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <mubuf<0x5e>, "buffer_atomic_fcmpswap_x2", []>; // isn't on VI
992 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <mubuf<0x5f>, "buffer_atomic_fmin_x2", []>; // isn't on VI
993 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <mubuf<0x60>, "buffer_atomic_fmax_x2", []>; // isn't on VI
994 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <mubuf<0x70>, "buffer_wbinvl1_sc", []>; // isn't on CI & VI
995 //def BUFFER_WBINVL1_VOL : MUBUF_WBINVL1 <mubuf<0x70, 0x3f>, "buffer_wbinvl1_vol", []>; // isn't on SI
996 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <mubuf<0x71, 0x3e>, "buffer_wbinvl1", []>;
997
998 //===----------------------------------------------------------------------===//
999 // MTBUF Instructions
1000 //===----------------------------------------------------------------------===//
1001
1002 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "tbuffer_load_format_x", []>;
1003 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "tbuffer_load_format_xy", []>;
1004 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "tbuffer_load_format_xyz", []>;
1005 defm TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "tbuffer_load_format_xyzw", VReg_128>;
1006 defm TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "tbuffer_store_format_x", VGPR_32>;
1007 defm TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "tbuffer_store_format_xy", VReg_64>;
1008 defm TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "tbuffer_store_format_xyz", VReg_128>;
1009 defm TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "tbuffer_store_format_xyzw", VReg_128>;
1010
1011 //===----------------------------------------------------------------------===//
1012 // MIMG Instructions
1013 //===----------------------------------------------------------------------===//
1014
1015 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "image_load">;
1016 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "image_load_mip">;
1017 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"image_load_pck", 0x00000002>;
1018 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"image_load_pck_sgn", 0x00000003>;
1019 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"image_load_mip_pck", 0x00000004>;
1020 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"image_load_mip_pck_sgn", 0x00000005>;
1021 //def IMAGE_STORE : MIMG_NoPattern_ <"image_store", 0x00000008>;
1022 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"image_store_mip", 0x00000009>;
1023 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"image_store_pck", 0x0000000a>;
1024 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"image_store_mip_pck", 0x0000000b>;
1025 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "image_get_resinfo">;
1026 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"image_atomic_swap", 0x0000000f>;
1027 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"image_atomic_cmpswap", 0x00000010>;
1028 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"image_atomic_add", 0x00000011>;
1029 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"image_atomic_sub", 0x00000012>;
1030 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"image_atomic_rsub", 0x00000013>;
1031 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"image_atomic_smin", 0x00000014>;
1032 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"image_atomic_umin", 0x00000015>;
1033 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"image_atomic_smax", 0x00000016>;
1034 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"image_atomic_umax", 0x00000017>;
1035 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"image_atomic_and", 0x00000018>;
1036 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"image_atomic_or", 0x00000019>;
1037 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"image_atomic_xor", 0x0000001a>;
1038 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"image_atomic_inc", 0x0000001b>;
1039 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"image_atomic_dec", 0x0000001c>;
1040 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"image_atomic_fcmpswap", 0x0000001d>;
1041 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"image_atomic_fmin", 0x0000001e>;
1042 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"image_atomic_fmax", 0x0000001f>;
1043 defm IMAGE_SAMPLE           : MIMG_Sampler_WQM <0x00000020, "image_sample">;
1044 defm IMAGE_SAMPLE_CL        : MIMG_Sampler_WQM <0x00000021, "image_sample_cl">;
1045 defm IMAGE_SAMPLE_D         : MIMG_Sampler <0x00000022, "image_sample_d">;
1046 defm IMAGE_SAMPLE_D_CL      : MIMG_Sampler <0x00000023, "image_sample_d_cl">;
1047 defm IMAGE_SAMPLE_L         : MIMG_Sampler <0x00000024, "image_sample_l">;
1048 defm IMAGE_SAMPLE_B         : MIMG_Sampler_WQM <0x00000025, "image_sample_b">;
1049 defm IMAGE_SAMPLE_B_CL      : MIMG_Sampler_WQM <0x00000026, "image_sample_b_cl">;
1050 defm IMAGE_SAMPLE_LZ        : MIMG_Sampler <0x00000027, "image_sample_lz">;
1051 defm IMAGE_SAMPLE_C         : MIMG_Sampler_WQM <0x00000028, "image_sample_c">;
1052 defm IMAGE_SAMPLE_C_CL      : MIMG_Sampler_WQM <0x00000029, "image_sample_c_cl">;
1053 defm IMAGE_SAMPLE_C_D       : MIMG_Sampler <0x0000002a, "image_sample_c_d">;
1054 defm IMAGE_SAMPLE_C_D_CL    : MIMG_Sampler <0x0000002b, "image_sample_c_d_cl">;
1055 defm IMAGE_SAMPLE_C_L       : MIMG_Sampler <0x0000002c, "image_sample_c_l">;
1056 defm IMAGE_SAMPLE_C_B       : MIMG_Sampler_WQM <0x0000002d, "image_sample_c_b">;
1057 defm IMAGE_SAMPLE_C_B_CL    : MIMG_Sampler_WQM <0x0000002e, "image_sample_c_b_cl">;
1058 defm IMAGE_SAMPLE_C_LZ      : MIMG_Sampler <0x0000002f, "image_sample_c_lz">;
1059 defm IMAGE_SAMPLE_O         : MIMG_Sampler_WQM <0x00000030, "image_sample_o">;
1060 defm IMAGE_SAMPLE_CL_O      : MIMG_Sampler_WQM <0x00000031, "image_sample_cl_o">;
1061 defm IMAGE_SAMPLE_D_O       : MIMG_Sampler <0x00000032, "image_sample_d_o">;
1062 defm IMAGE_SAMPLE_D_CL_O    : MIMG_Sampler <0x00000033, "image_sample_d_cl_o">;
1063 defm IMAGE_SAMPLE_L_O       : MIMG_Sampler <0x00000034, "image_sample_l_o">;
1064 defm IMAGE_SAMPLE_B_O       : MIMG_Sampler_WQM <0x00000035, "image_sample_b_o">;
1065 defm IMAGE_SAMPLE_B_CL_O    : MIMG_Sampler_WQM <0x00000036, "image_sample_b_cl_o">;
1066 defm IMAGE_SAMPLE_LZ_O      : MIMG_Sampler <0x00000037, "image_sample_lz_o">;
1067 defm IMAGE_SAMPLE_C_O       : MIMG_Sampler_WQM <0x00000038, "image_sample_c_o">;
1068 defm IMAGE_SAMPLE_C_CL_O    : MIMG_Sampler_WQM <0x00000039, "image_sample_c_cl_o">;
1069 defm IMAGE_SAMPLE_C_D_O     : MIMG_Sampler <0x0000003a, "image_sample_c_d_o">;
1070 defm IMAGE_SAMPLE_C_D_CL_O  : MIMG_Sampler <0x0000003b, "image_sample_c_d_cl_o">;
1071 defm IMAGE_SAMPLE_C_L_O     : MIMG_Sampler <0x0000003c, "image_sample_c_l_o">;
1072 defm IMAGE_SAMPLE_C_B_O     : MIMG_Sampler_WQM <0x0000003d, "image_sample_c_b_o">;
1073 defm IMAGE_SAMPLE_C_B_CL_O  : MIMG_Sampler_WQM <0x0000003e, "image_sample_c_b_cl_o">;
1074 defm IMAGE_SAMPLE_C_LZ_O    : MIMG_Sampler <0x0000003f, "image_sample_c_lz_o">;
1075 defm IMAGE_GATHER4          : MIMG_Gather_WQM <0x00000040, "image_gather4">;
1076 defm IMAGE_GATHER4_CL       : MIMG_Gather_WQM <0x00000041, "image_gather4_cl">;
1077 defm IMAGE_GATHER4_L        : MIMG_Gather <0x00000044, "image_gather4_l">;
1078 defm IMAGE_GATHER4_B        : MIMG_Gather_WQM <0x00000045, "image_gather4_b">;
1079 defm IMAGE_GATHER4_B_CL     : MIMG_Gather_WQM <0x00000046, "image_gather4_b_cl">;
1080 defm IMAGE_GATHER4_LZ       : MIMG_Gather <0x00000047, "image_gather4_lz">;
1081 defm IMAGE_GATHER4_C        : MIMG_Gather_WQM <0x00000048, "image_gather4_c">;
1082 defm IMAGE_GATHER4_C_CL     : MIMG_Gather_WQM <0x00000049, "image_gather4_c_cl">;
1083 defm IMAGE_GATHER4_C_L      : MIMG_Gather <0x0000004c, "image_gather4_c_l">;
1084 defm IMAGE_GATHER4_C_B      : MIMG_Gather_WQM <0x0000004d, "image_gather4_c_b">;
1085 defm IMAGE_GATHER4_C_B_CL   : MIMG_Gather_WQM <0x0000004e, "image_gather4_c_b_cl">;
1086 defm IMAGE_GATHER4_C_LZ     : MIMG_Gather <0x0000004f, "image_gather4_c_lz">;
1087 defm IMAGE_GATHER4_O        : MIMG_Gather_WQM <0x00000050, "image_gather4_o">;
1088 defm IMAGE_GATHER4_CL_O     : MIMG_Gather_WQM <0x00000051, "image_gather4_cl_o">;
1089 defm IMAGE_GATHER4_L_O      : MIMG_Gather <0x00000054, "image_gather4_l_o">;
1090 defm IMAGE_GATHER4_B_O      : MIMG_Gather_WQM <0x00000055, "image_gather4_b_o">;
1091 defm IMAGE_GATHER4_B_CL_O   : MIMG_Gather <0x00000056, "image_gather4_b_cl_o">;
1092 defm IMAGE_GATHER4_LZ_O     : MIMG_Gather <0x00000057, "image_gather4_lz_o">;
1093 defm IMAGE_GATHER4_C_O      : MIMG_Gather_WQM <0x00000058, "image_gather4_c_o">;
1094 defm IMAGE_GATHER4_C_CL_O   : MIMG_Gather_WQM <0x00000059, "image_gather4_c_cl_o">;
1095 defm IMAGE_GATHER4_C_L_O    : MIMG_Gather <0x0000005c, "image_gather4_c_l_o">;
1096 defm IMAGE_GATHER4_C_B_O    : MIMG_Gather_WQM <0x0000005d, "image_gather4_c_b_o">;
1097 defm IMAGE_GATHER4_C_B_CL_O : MIMG_Gather_WQM <0x0000005e, "image_gather4_c_b_cl_o">;
1098 defm IMAGE_GATHER4_C_LZ_O   : MIMG_Gather <0x0000005f, "image_gather4_c_lz_o">;
1099 defm IMAGE_GET_LOD          : MIMG_Sampler_WQM <0x00000060, "image_get_lod">;
1100 defm IMAGE_SAMPLE_CD        : MIMG_Sampler <0x00000068, "image_sample_cd">;
1101 defm IMAGE_SAMPLE_CD_CL     : MIMG_Sampler <0x00000069, "image_sample_cd_cl">;
1102 defm IMAGE_SAMPLE_C_CD      : MIMG_Sampler <0x0000006a, "image_sample_c_cd">;
1103 defm IMAGE_SAMPLE_C_CD_CL   : MIMG_Sampler <0x0000006b, "image_sample_c_cd_cl">;
1104 defm IMAGE_SAMPLE_CD_O      : MIMG_Sampler <0x0000006c, "image_sample_cd_o">;
1105 defm IMAGE_SAMPLE_CD_CL_O   : MIMG_Sampler <0x0000006d, "image_sample_cd_cl_o">;
1106 defm IMAGE_SAMPLE_C_CD_O    : MIMG_Sampler <0x0000006e, "image_sample_c_cd_o">;
1107 defm IMAGE_SAMPLE_C_CD_CL_O : MIMG_Sampler <0x0000006f, "image_sample_c_cd_cl_o">;
1108 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"image_rsrc256", 0x0000007e>;
1109 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"image_sampler", 0x0000007f>;
1110
1111 //===----------------------------------------------------------------------===//
1112 // Flat Instructions
1113 //===----------------------------------------------------------------------===//
1114
1115 let Predicates = [HasFlatAddressSpace] in {
1116 def FLAT_LOAD_UBYTE : FLAT_Load_Helper <0x00000008, "flat_load_ubyte", VGPR_32>;
1117 def FLAT_LOAD_SBYTE : FLAT_Load_Helper <0x00000009, "flat_load_sbyte", VGPR_32>;
1118 def FLAT_LOAD_USHORT : FLAT_Load_Helper <0x0000000a, "flat_load_ushort", VGPR_32>;
1119 def FLAT_LOAD_SSHORT : FLAT_Load_Helper <0x0000000b, "flat_load_sshort", VGPR_32>;
1120 def FLAT_LOAD_DWORD : FLAT_Load_Helper <0x0000000c, "flat_load_dword", VGPR_32>;
1121 def FLAT_LOAD_DWORDX2 : FLAT_Load_Helper <0x0000000d, "flat_load_dwordx2", VReg_64>;
1122 def FLAT_LOAD_DWORDX4 : FLAT_Load_Helper <0x0000000e, "flat_load_dwordx4", VReg_128>;
1123 def FLAT_LOAD_DWORDX3 : FLAT_Load_Helper <0x00000010, "flat_load_dwordx3", VReg_96>;
1124
1125 def FLAT_STORE_BYTE : FLAT_Store_Helper <
1126   0x00000018, "flat_store_byte", VGPR_32
1127 >;
1128
1129 def FLAT_STORE_SHORT : FLAT_Store_Helper <
1130   0x0000001a, "flat_store_short", VGPR_32
1131 >;
1132
1133 def FLAT_STORE_DWORD : FLAT_Store_Helper <
1134   0x0000001c, "flat_store_dword", VGPR_32
1135 >;
1136
1137 def FLAT_STORE_DWORDX2 : FLAT_Store_Helper <
1138   0x0000001d, "flat_store_dwordx2", VReg_64
1139 >;
1140
1141 def FLAT_STORE_DWORDX4 : FLAT_Store_Helper <
1142   0x0000001e, "flat_store_dwordx4", VReg_128
1143 >;
1144
1145 def FLAT_STORE_DWORDX3 : FLAT_Store_Helper <
1146   0x0000001e, "flat_store_dwordx3", VReg_96
1147 >;
1148
1149 //def FLAT_ATOMIC_SWAP : FLAT_ <0x00000030, "flat_atomic_swap", []>;
1150 //def FLAT_ATOMIC_CMPSWAP : FLAT_ <0x00000031, "flat_atomic_cmpswap", []>;
1151 //def FLAT_ATOMIC_ADD : FLAT_ <0x00000032, "flat_atomic_add", []>;
1152 //def FLAT_ATOMIC_SUB : FLAT_ <0x00000033, "flat_atomic_sub", []>;
1153 //def FLAT_ATOMIC_RSUB : FLAT_ <0x00000034, "flat_atomic_rsub", []>;
1154 //def FLAT_ATOMIC_SMIN : FLAT_ <0x00000035, "flat_atomic_smin", []>;
1155 //def FLAT_ATOMIC_UMIN : FLAT_ <0x00000036, "flat_atomic_umin", []>;
1156 //def FLAT_ATOMIC_SMAX : FLAT_ <0x00000037, "flat_atomic_smax", []>;
1157 //def FLAT_ATOMIC_UMAX : FLAT_ <0x00000038, "flat_atomic_umax", []>;
1158 //def FLAT_ATOMIC_AND : FLAT_ <0x00000039, "flat_atomic_and", []>;
1159 //def FLAT_ATOMIC_OR : FLAT_ <0x0000003a, "flat_atomic_or", []>;
1160 //def FLAT_ATOMIC_XOR : FLAT_ <0x0000003b, "flat_atomic_xor", []>;
1161 //def FLAT_ATOMIC_INC : FLAT_ <0x0000003c, "flat_atomic_inc", []>;
1162 //def FLAT_ATOMIC_DEC : FLAT_ <0x0000003d, "flat_atomic_dec", []>;
1163 //def FLAT_ATOMIC_FCMPSWAP : FLAT_ <0x0000003e, "flat_atomic_fcmpswap", []>;
1164 //def FLAT_ATOMIC_FMIN : FLAT_ <0x0000003f, "flat_atomic_fmin", []>;
1165 //def FLAT_ATOMIC_FMAX : FLAT_ <0x00000040, "flat_atomic_fmax", []>;
1166 //def FLAT_ATOMIC_SWAP_X2 : FLAT_X2 <0x00000050, "flat_atomic_swap_x2", []>;
1167 //def FLAT_ATOMIC_CMPSWAP_X2 : FLAT_X2 <0x00000051, "flat_atomic_cmpswap_x2", []>;
1168 //def FLAT_ATOMIC_ADD_X2 : FLAT_X2 <0x00000052, "flat_atomic_add_x2", []>;
1169 //def FLAT_ATOMIC_SUB_X2 : FLAT_X2 <0x00000053, "flat_atomic_sub_x2", []>;
1170 //def FLAT_ATOMIC_RSUB_X2 : FLAT_X2 <0x00000054, "flat_atomic_rsub_x2", []>;
1171 //def FLAT_ATOMIC_SMIN_X2 : FLAT_X2 <0x00000055, "flat_atomic_smin_x2", []>;
1172 //def FLAT_ATOMIC_UMIN_X2 : FLAT_X2 <0x00000056, "flat_atomic_umin_x2", []>;
1173 //def FLAT_ATOMIC_SMAX_X2 : FLAT_X2 <0x00000057, "flat_atomic_smax_x2", []>;
1174 //def FLAT_ATOMIC_UMAX_X2 : FLAT_X2 <0x00000058, "flat_atomic_umax_x2", []>;
1175 //def FLAT_ATOMIC_AND_X2 : FLAT_X2 <0x00000059, "flat_atomic_and_x2", []>;
1176 //def FLAT_ATOMIC_OR_X2 : FLAT_X2 <0x0000005a, "flat_atomic_or_x2", []>;
1177 //def FLAT_ATOMIC_XOR_X2 : FLAT_X2 <0x0000005b, "flat_atomic_xor_x2", []>;
1178 //def FLAT_ATOMIC_INC_X2 : FLAT_X2 <0x0000005c, "flat_atomic_inc_x2", []>;
1179 //def FLAT_ATOMIC_DEC_X2 : FLAT_X2 <0x0000005d, "flat_atomic_dec_x2", []>;
1180 //def FLAT_ATOMIC_FCMPSWAP_X2 : FLAT_X2 <0x0000005e, "flat_atomic_fcmpswap_x2", []>;
1181 //def FLAT_ATOMIC_FMIN_X2 : FLAT_X2 <0x0000005f, "flat_atomic_fmin_x2", []>;
1182 //def FLAT_ATOMIC_FMAX_X2 : FLAT_X2 <0x00000060, "flat_atomic_fmax_x2", []>;
1183
1184 } // End HasFlatAddressSpace predicate
1185 //===----------------------------------------------------------------------===//
1186 // VOP1 Instructions
1187 //===----------------------------------------------------------------------===//
1188
1189 let vdst = 0, src0 = 0 in {
1190 defm V_NOP : VOP1_m <vop1<0x0>, (outs), (ins), "v_nop", [], "v_nop">;
1191 }
1192
1193 let isMoveImm = 1 in {
1194 defm V_MOV_B32 : VOP1Inst <vop1<0x1>, "v_mov_b32", VOP_I32_I32>;
1195 } // End isMoveImm = 1
1196
1197 let Uses = [EXEC] in {
1198
1199 // FIXME: Specify SchedRW for READFIRSTLANE_B32
1200
1201 def V_READFIRSTLANE_B32 : VOP1 <
1202   0x00000002,
1203   (outs SReg_32:$vdst),
1204   (ins VGPR_32:$src0),
1205   "v_readfirstlane_b32 $vdst, $src0",
1206   []
1207 >;
1208
1209 }
1210
1211 let SchedRW = [WriteQuarterRate32] in {
1212
1213 defm V_CVT_I32_F64 : VOP1Inst <vop1<0x3>, "v_cvt_i32_f64",
1214   VOP_I32_F64, fp_to_sint
1215 >;
1216 defm V_CVT_F64_I32 : VOP1Inst <vop1<0x4>, "v_cvt_f64_i32",
1217   VOP_F64_I32, sint_to_fp
1218 >;
1219 defm V_CVT_F32_I32 : VOP1Inst <vop1<0x5>, "v_cvt_f32_i32",
1220   VOP_F32_I32, sint_to_fp
1221 >;
1222 defm V_CVT_F32_U32 : VOP1Inst <vop1<0x6>, "v_cvt_f32_u32",
1223   VOP_F32_I32, uint_to_fp
1224 >;
1225 defm V_CVT_U32_F32 : VOP1Inst <vop1<0x7>, "v_cvt_u32_f32",
1226   VOP_I32_F32, fp_to_uint
1227 >;
1228 defm V_CVT_I32_F32 : VOP1Inst <vop1<0x8>, "v_cvt_i32_f32",
1229   VOP_I32_F32, fp_to_sint
1230 >;
1231 defm V_MOV_FED_B32 : VOP1Inst <vop1<0x9>, "v_mov_fed_b32", VOP_I32_I32>;
1232 defm V_CVT_F16_F32 : VOP1Inst <vop1<0xa>, "v_cvt_f16_f32",
1233   VOP_I32_F32, fp_to_f16
1234 >;
1235 defm V_CVT_F32_F16 : VOP1Inst <vop1<0xb>, "v_cvt_f32_f16",
1236   VOP_F32_I32, f16_to_fp
1237 >;
1238 defm V_CVT_RPI_I32_F32 : VOP1Inst <vop1<0xc>, "v_cvt_rpi_i32_f32",
1239   VOP_I32_F32, cvt_rpi_i32_f32>;
1240 defm V_CVT_FLR_I32_F32 : VOP1Inst <vop1<0xd>, "v_cvt_flr_i32_f32",
1241   VOP_I32_F32, cvt_flr_i32_f32>;
1242 defm V_CVT_OFF_F32_I4 : VOP1Inst  <vop1<0x0e>, "v_cvt_off_f32_i4", VOP_F32_I32>;
1243 defm V_CVT_F32_F64 : VOP1Inst <vop1<0xf>, "v_cvt_f32_f64",
1244   VOP_F32_F64, fround
1245 >;
1246 defm V_CVT_F64_F32 : VOP1Inst <vop1<0x10>, "v_cvt_f64_f32",
1247   VOP_F64_F32, fextend
1248 >;
1249 defm V_CVT_F32_UBYTE0 : VOP1Inst <vop1<0x11>, "v_cvt_f32_ubyte0",
1250   VOP_F32_I32, AMDGPUcvt_f32_ubyte0
1251 >;
1252 defm V_CVT_F32_UBYTE1 : VOP1Inst <vop1<0x12>, "v_cvt_f32_ubyte1",
1253   VOP_F32_I32, AMDGPUcvt_f32_ubyte1
1254 >;
1255 defm V_CVT_F32_UBYTE2 : VOP1Inst <vop1<0x13>, "v_cvt_f32_ubyte2",
1256   VOP_F32_I32, AMDGPUcvt_f32_ubyte2
1257 >;
1258 defm V_CVT_F32_UBYTE3 : VOP1Inst <vop1<0x14>, "v_cvt_f32_ubyte3",
1259   VOP_F32_I32, AMDGPUcvt_f32_ubyte3
1260 >;
1261 defm V_CVT_U32_F64 : VOP1Inst <vop1<0x15>, "v_cvt_u32_f64",
1262   VOP_I32_F64, fp_to_uint
1263 >;
1264 defm V_CVT_F64_U32 : VOP1Inst <vop1<0x16>, "v_cvt_f64_u32",
1265   VOP_F64_I32, uint_to_fp
1266 >;
1267
1268 } // let SchedRW = [WriteQuarterRate32]
1269
1270 defm V_FRACT_F32 : VOP1Inst <vop1<0x20, 0x1b>, "v_fract_f32",
1271   VOP_F32_F32, AMDGPUfract
1272 >;
1273 defm V_TRUNC_F32 : VOP1Inst <vop1<0x21, 0x1c>, "v_trunc_f32",
1274   VOP_F32_F32, ftrunc
1275 >;
1276 defm V_CEIL_F32 : VOP1Inst <vop1<0x22, 0x1d>, "v_ceil_f32",
1277   VOP_F32_F32, fceil
1278 >;
1279 defm V_RNDNE_F32 : VOP1Inst <vop1<0x23, 0x1e>, "v_rndne_f32",
1280   VOP_F32_F32, frint
1281 >;
1282 defm V_FLOOR_F32 : VOP1Inst <vop1<0x24, 0x1f>, "v_floor_f32",
1283   VOP_F32_F32, ffloor
1284 >;
1285 defm V_EXP_F32 : VOP1Inst <vop1<0x25, 0x20>, "v_exp_f32",
1286   VOP_F32_F32, fexp2
1287 >;
1288
1289 let SchedRW = [WriteQuarterRate32] in {
1290
1291 defm V_LOG_F32 : VOP1Inst <vop1<0x27, 0x21>, "v_log_f32",
1292   VOP_F32_F32, flog2
1293 >;
1294 defm V_RCP_F32 : VOP1Inst <vop1<0x2a, 0x22>, "v_rcp_f32",
1295   VOP_F32_F32, AMDGPUrcp
1296 >;
1297 defm V_RCP_IFLAG_F32 : VOP1Inst <vop1<0x2b, 0x23>, "v_rcp_iflag_f32",
1298   VOP_F32_F32
1299 >;
1300 defm V_RSQ_F32 : VOP1Inst <vop1<0x2e, 0x24>, "v_rsq_f32",
1301   VOP_F32_F32, AMDGPUrsq
1302 >;
1303
1304 } //let SchedRW = [WriteQuarterRate32]
1305
1306 let SchedRW = [WriteDouble] in {
1307
1308 defm V_RCP_F64 : VOP1Inst <vop1<0x2f, 0x25>, "v_rcp_f64",
1309   VOP_F64_F64, AMDGPUrcp
1310 >;
1311 defm V_RSQ_F64 : VOP1Inst <vop1<0x31, 0x26>, "v_rsq_f64",
1312   VOP_F64_F64, AMDGPUrsq
1313 >;
1314
1315 } // let SchedRW = [WriteDouble];
1316
1317 defm V_SQRT_F32 : VOP1Inst <vop1<0x33, 0x27>, "v_sqrt_f32",
1318   VOP_F32_F32, fsqrt
1319 >;
1320
1321 let SchedRW = [WriteDouble] in {
1322
1323 defm V_SQRT_F64 : VOP1Inst <vop1<0x34, 0x28>, "v_sqrt_f64",
1324   VOP_F64_F64, fsqrt
1325 >;
1326
1327 } // let SchedRW = [WriteDouble]
1328
1329 defm V_SIN_F32 : VOP1Inst <vop1<0x35, 0x29>, "v_sin_f32",
1330   VOP_F32_F32, AMDGPUsin
1331 >;
1332 defm V_COS_F32 : VOP1Inst <vop1<0x36, 0x2a>, "v_cos_f32",
1333   VOP_F32_F32, AMDGPUcos
1334 >;
1335 defm V_NOT_B32 : VOP1Inst <vop1<0x37, 0x2b>, "v_not_b32", VOP_I32_I32>;
1336 defm V_BFREV_B32 : VOP1Inst <vop1<0x38, 0x2c>, "v_bfrev_b32", VOP_I32_I32>;
1337 defm V_FFBH_U32 : VOP1Inst <vop1<0x39, 0x2d>, "v_ffbh_u32", VOP_I32_I32>;
1338 defm V_FFBL_B32 : VOP1Inst <vop1<0x3a, 0x2e>, "v_ffbl_b32", VOP_I32_I32>;
1339 defm V_FFBH_I32 : VOP1Inst <vop1<0x3b, 0x2f>, "v_ffbh_i32", VOP_I32_I32>;
1340 defm V_FREXP_EXP_I32_F64 : VOP1Inst <vop1<0x3c,0x30>, "v_frexp_exp_i32_f64",
1341   VOP_I32_F64
1342 >;
1343 defm V_FREXP_MANT_F64 : VOP1Inst <vop1<0x3d, 0x31>, "v_frexp_mant_f64",
1344   VOP_F64_F64
1345 >;
1346 defm V_FRACT_F64 : VOP1Inst <vop1<0x3e, 0x32>, "v_fract_f64", VOP_F64_F64>;
1347 defm V_FREXP_EXP_I32_F32 : VOP1Inst <vop1<0x3f, 0x33>, "v_frexp_exp_i32_f32",
1348   VOP_I32_F32
1349 >;
1350 defm V_FREXP_MANT_F32 : VOP1Inst <vop1<0x40, 0x34>, "v_frexp_mant_f32",
1351   VOP_F32_F32
1352 >;
1353 let vdst = 0, src0 = 0 in {
1354 defm V_CLREXCP : VOP1_m <vop1<0x41,0x35>, (outs), (ins), "v_clrexcp", [],
1355   "v_clrexcp"
1356 >;
1357 }
1358 defm V_MOVRELD_B32 : VOP1Inst <vop1<0x42, 0x36>, "v_movreld_b32", VOP_I32_I32>;
1359 defm V_MOVRELS_B32 : VOP1Inst <vop1<0x43, 0x37>, "v_movrels_b32", VOP_I32_I32>;
1360 defm V_MOVRELSD_B32 : VOP1Inst <vop1<0x44, 0x38>, "v_movrelsd_b32", VOP_I32_I32>;
1361
1362 // These instruction only exist on SI and CI
1363 let SubtargetPredicate = isSICI in {
1364
1365 let SchedRW = [WriteQuarterRate32] in {
1366
1367 defm V_LOG_CLAMP_F32 : VOP1InstSI <vop1<0x26>, "v_log_clamp_f32", VOP_F32_F32>;
1368 defm V_RCP_CLAMP_F32 : VOP1InstSI <vop1<0x28>, "v_rcp_clamp_f32", VOP_F32_F32>;
1369 defm V_RCP_LEGACY_F32 : VOP1InstSI <vop1<0x29>, "v_rcp_legacy_f32", VOP_F32_F32>;
1370 defm V_RSQ_CLAMP_F32 : VOP1InstSI <vop1<0x2c>, "v_rsq_clamp_f32",
1371   VOP_F32_F32, AMDGPUrsq_clamped
1372 >;
1373 defm V_RSQ_LEGACY_F32 : VOP1InstSI <vop1<0x2d>, "v_rsq_legacy_f32",
1374   VOP_F32_F32, AMDGPUrsq_legacy
1375 >;
1376
1377 } // End let SchedRW = [WriteQuarterRate32]
1378
1379 let SchedRW = [WriteDouble] in {
1380
1381 defm V_RCP_CLAMP_F64 : VOP1InstSI <vop1<0x30>, "v_rcp_clamp_f64", VOP_F64_F64>;
1382 defm V_RSQ_CLAMP_F64 : VOP1InstSI <vop1<0x32>, "v_rsq_clamp_f64",
1383   VOP_F64_F64, AMDGPUrsq_clamped
1384 >;
1385
1386 } // End SchedRW = [WriteDouble]
1387
1388 } // End SubtargetPredicate = isSICI
1389
1390 //===----------------------------------------------------------------------===//
1391 // VINTRP Instructions
1392 //===----------------------------------------------------------------------===//
1393
1394 // FIXME: Specify SchedRW for VINTRP insturctions.
1395 defm V_INTERP_P1_F32 : VINTRP_m <
1396   0x00000000, "v_interp_p1_f32",
1397   (outs VGPR_32:$dst),
1398   (ins VGPR_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1399   "v_interp_p1_f32 $dst, $i, $attr_chan, $attr, [$m0]",
1400   "$m0">;
1401
1402 defm V_INTERP_P2_F32 : VINTRP_m <
1403   0x00000001, "v_interp_p2_f32",
1404   (outs VGPR_32:$dst),
1405   (ins VGPR_32:$src0, VGPR_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1406   "v_interp_p2_f32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1407   "$src0,$m0",
1408   "$src0 = $dst">;
1409
1410 defm V_INTERP_MOV_F32 : VINTRP_m <
1411   0x00000002, "v_interp_mov_f32",
1412   (outs VGPR_32:$dst),
1413   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1414   "v_interp_mov_f32 $dst, $src0, $attr_chan, $attr, [$m0]",
1415   "$m0">;
1416
1417 //===----------------------------------------------------------------------===//
1418 // VOP2 Instructions
1419 //===----------------------------------------------------------------------===//
1420
1421 defm V_CNDMASK_B32_e64 : VOP3_m_nomods <vop3<0x100>, (outs VGPR_32:$dst),
1422   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2),
1423   "v_cndmask_b32_e64 $dst, $src0, $src1, $src2",
1424   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))],
1425   "v_cndmask_b32_e64", 3
1426 >;
1427
1428
1429 let isCommutable = 1 in {
1430 defm V_ADD_F32 : VOP2Inst <vop2<0x3, 0x1>, "v_add_f32",
1431   VOP_F32_F32_F32, fadd
1432 >;
1433
1434 defm V_SUB_F32 : VOP2Inst <vop2<0x4, 0x2>, "v_sub_f32", VOP_F32_F32_F32, fsub>;
1435 defm V_SUBREV_F32 : VOP2Inst <vop2<0x5, 0x3>, "v_subrev_f32",
1436   VOP_F32_F32_F32, null_frag, "v_sub_f32"
1437 >;
1438 } // End isCommutable = 1
1439
1440 let isCommutable = 1 in {
1441
1442 defm V_MUL_LEGACY_F32 : VOP2Inst <vop2<0x7, 0x4>, "v_mul_legacy_f32",
1443   VOP_F32_F32_F32, int_AMDGPU_mul
1444 >;
1445
1446 defm V_MUL_F32 : VOP2Inst <vop2<0x8, 0x5>, "v_mul_f32",
1447   VOP_F32_F32_F32, fmul
1448 >;
1449
1450 defm V_MUL_I32_I24 : VOP2Inst <vop2<0x9, 0x6>, "v_mul_i32_i24",
1451   VOP_I32_I32_I32, AMDGPUmul_i24
1452 >;
1453
1454 defm V_MUL_HI_I32_I24 : VOP2Inst <vop2<0xa,0x7>, "v_mul_hi_i32_i24",
1455   VOP_I32_I32_I32
1456 >;
1457
1458 defm V_MUL_U32_U24 : VOP2Inst <vop2<0xb, 0x8>, "v_mul_u32_u24",
1459   VOP_I32_I32_I32, AMDGPUmul_u24
1460 >;
1461
1462 defm V_MUL_HI_U32_U24 : VOP2Inst <vop2<0xc,0x9>, "v_mul_hi_u32_u24",
1463  VOP_I32_I32_I32
1464 >;
1465
1466 defm V_MIN_F32 : VOP2Inst <vop2<0xf, 0xa>, "v_min_f32", VOP_F32_F32_F32,
1467   fminnum>;
1468 defm V_MAX_F32 : VOP2Inst <vop2<0x10, 0xb>, "v_max_f32", VOP_F32_F32_F32,
1469   fmaxnum>;
1470 defm V_MIN_I32 : VOP2Inst <vop2<0x11, 0xc>, "v_min_i32", VOP_I32_I32_I32>;
1471 defm V_MAX_I32 : VOP2Inst <vop2<0x12, 0xd>, "v_max_i32", VOP_I32_I32_I32>;
1472 defm V_MIN_U32 : VOP2Inst <vop2<0x13, 0xe>, "v_min_u32", VOP_I32_I32_I32>;
1473 defm V_MAX_U32 : VOP2Inst <vop2<0x14, 0xf>, "v_max_u32", VOP_I32_I32_I32>;
1474
1475 defm V_LSHRREV_B32 : VOP2Inst <
1476   vop2<0x16, 0x10>, "v_lshrrev_b32", VOP_I32_I32_I32, null_frag,
1477     "v_lshr_b32"
1478 >;
1479
1480 defm V_ASHRREV_I32 : VOP2Inst <
1481   vop2<0x18, 0x11>, "v_ashrrev_i32", VOP_I32_I32_I32, null_frag,
1482     "v_ashr_i32"
1483 >;
1484
1485 defm V_LSHLREV_B32 : VOP2Inst <
1486   vop2<0x1a, 0x12>, "v_lshlrev_b32", VOP_I32_I32_I32, null_frag,
1487     "v_lshl_b32"
1488 >;
1489
1490 defm V_AND_B32 : VOP2Inst <vop2<0x1b, 0x13>, "v_and_b32", VOP_I32_I32_I32>;
1491 defm V_OR_B32 : VOP2Inst <vop2<0x1c, 0x14>, "v_or_b32", VOP_I32_I32_I32>;
1492 defm V_XOR_B32 : VOP2Inst <vop2<0x1d, 0x15>, "v_xor_b32", VOP_I32_I32_I32>;
1493
1494 defm V_MAC_F32 : VOP2Inst <vop2<0x1f, 0x16>, "v_mac_f32", VOP_F32_F32_F32>;
1495 } // End isCommutable = 1
1496
1497 defm V_MADMK_F32 : VOP2Inst <vop2<0x20, 0x17>, "v_madmk_f32", VOP_F32_F32_F32>;
1498
1499 let isCommutable = 1 in {
1500 defm V_MADAK_F32 : VOP2Inst <vop2<0x21, 0x18>, "v_madak_f32", VOP_F32_F32_F32>;
1501 } // End isCommutable = 1
1502
1503 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1504 // No patterns so that the scalar instructions are always selected.
1505 // The scalar versions will be replaced with vector when needed later.
1506
1507 // V_ADD_I32, V_SUB_I32, and V_SUBREV_I32 where renamed to *_U32 in VI,
1508 // but the VI instructions behave the same as the SI versions.
1509 defm V_ADD_I32 : VOP2bInst <vop2<0x25, 0x19>, "v_add_i32",
1510   VOP_I32_I32_I32, add
1511 >;
1512 defm V_SUB_I32 : VOP2bInst <vop2<0x26, 0x1a>, "v_sub_i32", VOP_I32_I32_I32>;
1513
1514 defm V_SUBREV_I32 : VOP2bInst <vop2<0x27, 0x1b>, "v_subrev_i32",
1515   VOP_I32_I32_I32, null_frag, "v_sub_i32"
1516 >;
1517
1518 let Uses = [VCC] in { // Carry-in comes from VCC
1519 defm V_ADDC_U32 : VOP2bInst <vop2<0x28, 0x1c>, "v_addc_u32",
1520   VOP_I32_I32_I32_VCC
1521 >;
1522 defm V_SUBB_U32 : VOP2bInst <vop2<0x29, 0x1d>, "v_subb_u32",
1523   VOP_I32_I32_I32_VCC
1524 >;
1525 defm V_SUBBREV_U32 : VOP2bInst <vop2<0x2a, 0x1e>, "v_subbrev_u32",
1526   VOP_I32_I32_I32_VCC, null_frag, "v_subb_u32"
1527 >;
1528
1529 } // End Uses = [VCC]
1530 } // End isCommutable = 1, Defs = [VCC]
1531
1532 defm V_READLANE_B32 : VOP2SI_3VI_m <
1533   vop3 <0x001, 0x289>,
1534   "v_readlane_b32",
1535   (outs SReg_32:$vdst),
1536   (ins VGPR_32:$src0, SCSrc_32:$src1),
1537   "v_readlane_b32 $vdst, $src0, $src1"
1538 >;
1539
1540 defm V_WRITELANE_B32 : VOP2SI_3VI_m <
1541   vop3 <0x002, 0x28a>,
1542   "v_writelane_b32",
1543   (outs VGPR_32:$vdst),
1544   (ins SReg_32:$src0, SCSrc_32:$src1),
1545   "v_writelane_b32 $vdst, $src0, $src1"
1546 >;
1547
1548 // These instructions only exist on SI and CI
1549 let SubtargetPredicate = isSICI in {
1550
1551 defm V_MIN_LEGACY_F32 : VOP2InstSI <vop2<0xd>, "v_min_legacy_f32",
1552   VOP_F32_F32_F32, AMDGPUfmin_legacy
1553 >;
1554 defm V_MAX_LEGACY_F32 : VOP2InstSI <vop2<0xe>, "v_max_legacy_f32",
1555   VOP_F32_F32_F32, AMDGPUfmax_legacy
1556 >;
1557
1558 let isCommutable = 1 in {
1559 defm V_LSHR_B32 : VOP2InstSI <vop2<0x15>, "v_lshr_b32", VOP_I32_I32_I32>;
1560 defm V_ASHR_I32 : VOP2InstSI <vop2<0x17>, "v_ashr_i32", VOP_I32_I32_I32>;
1561 defm V_LSHL_B32 : VOP2InstSI <vop2<0x19>, "v_lshl_b32", VOP_I32_I32_I32>;
1562 } // End isCommutable = 1
1563 } // End let SubtargetPredicate = SICI
1564
1565 let isCommutable = 1 in {
1566 defm V_MAC_LEGACY_F32 : VOP2_VI3_Inst <vop23<0x6, 0x28e>, "v_mac_legacy_f32",
1567   VOP_F32_F32_F32
1568 >;
1569 } // End isCommutable = 1
1570
1571 defm V_BFM_B32 : VOP2_VI3_Inst <vop23<0x1e, 0x293>, "v_bfm_b32", VOP_I32_I32_I32,
1572   AMDGPUbfm
1573 >;
1574 defm V_BCNT_U32_B32 : VOP2_VI3_Inst <vop23<0x22, 0x28b>, "v_bcnt_u32_b32",
1575   VOP_I32_I32_I32
1576 >;
1577 defm V_MBCNT_LO_U32_B32 : VOP2_VI3_Inst <vop23<0x23, 0x28c>, "v_mbcnt_lo_u32_b32",
1578   VOP_I32_I32_I32
1579 >;
1580 defm V_MBCNT_HI_U32_B32 : VOP2_VI3_Inst <vop23<0x24, 0x28d>, "v_mbcnt_hi_u32_b32",
1581   VOP_I32_I32_I32
1582 >;
1583 defm V_LDEXP_F32 : VOP2_VI3_Inst <vop23<0x2b, 0x288>, "v_ldexp_f32",
1584   VOP_F32_F32_I32, AMDGPUldexp
1585 >;
1586
1587
1588 defm V_CVT_PKACCUM_U8_F32 : VOP2_VI3_Inst <vop23<0x2c, 0x1f0>, "v_cvt_pkaccum_u8_f32",
1589   VOP_I32_F32_I32>; // TODO: set "Uses = dst"
1590
1591 defm V_CVT_PKNORM_I16_F32 : VOP2_VI3_Inst <vop23<0x2d, 0x294>, "v_cvt_pknorm_i16_f32",
1592   VOP_I32_F32_F32
1593 >;
1594 defm V_CVT_PKNORM_U16_F32 : VOP2_VI3_Inst <vop23<0x2e, 0x295>, "v_cvt_pknorm_u16_f32",
1595   VOP_I32_F32_F32
1596 >;
1597 defm V_CVT_PKRTZ_F16_F32 : VOP2_VI3_Inst <vop23<0x2f, 0x296>, "v_cvt_pkrtz_f16_f32",
1598   VOP_I32_F32_F32, int_SI_packf16
1599 >;
1600 defm V_CVT_PK_U16_U32 : VOP2_VI3_Inst <vop23<0x30, 0x297>, "v_cvt_pk_u16_u32",
1601   VOP_I32_I32_I32
1602 >;
1603 defm V_CVT_PK_I16_I32 : VOP2_VI3_Inst <vop23<0x31, 0x298>, "v_cvt_pk_i16_i32",
1604   VOP_I32_I32_I32
1605 >;
1606
1607 //===----------------------------------------------------------------------===//
1608 // VOP3 Instructions
1609 //===----------------------------------------------------------------------===//
1610
1611 let isCommutable = 1 in {
1612 defm V_MAD_LEGACY_F32 : VOP3Inst <vop3<0x140, 0x1c0>, "v_mad_legacy_f32",
1613   VOP_F32_F32_F32_F32
1614 >;
1615
1616 defm V_MAD_F32 : VOP3Inst <vop3<0x141, 0x1c1>, "v_mad_f32",
1617   VOP_F32_F32_F32_F32, fmad
1618 >;
1619
1620 defm V_MAD_I32_I24 : VOP3Inst <vop3<0x142, 0x1c2>, "v_mad_i32_i24",
1621   VOP_I32_I32_I32_I32, AMDGPUmad_i24
1622 >;
1623 defm V_MAD_U32_U24 : VOP3Inst <vop3<0x143, 0x1c3>, "v_mad_u32_u24",
1624   VOP_I32_I32_I32_I32, AMDGPUmad_u24
1625 >;
1626 } // End isCommutable = 1
1627
1628 defm V_CUBEID_F32 : VOP3Inst <vop3<0x144, 0x1c4>, "v_cubeid_f32",
1629   VOP_F32_F32_F32_F32
1630 >;
1631 defm V_CUBESC_F32 : VOP3Inst <vop3<0x145, 0x1c5>, "v_cubesc_f32",
1632   VOP_F32_F32_F32_F32
1633 >;
1634 defm V_CUBETC_F32 : VOP3Inst <vop3<0x146, 0x1c6>, "v_cubetc_f32",
1635   VOP_F32_F32_F32_F32
1636 >;
1637 defm V_CUBEMA_F32 : VOP3Inst <vop3<0x147, 0x1c7>, "v_cubema_f32",
1638   VOP_F32_F32_F32_F32
1639 >;
1640
1641 let hasSideEffects = 0, mayLoad = 0, mayStore = 0 in {
1642 defm V_BFE_U32 : VOP3Inst <vop3<0x148, 0x1c8>, "v_bfe_u32",
1643   VOP_I32_I32_I32_I32, AMDGPUbfe_u32
1644 >;
1645 defm V_BFE_I32 : VOP3Inst <vop3<0x149, 0x1c9>, "v_bfe_i32",
1646   VOP_I32_I32_I32_I32, AMDGPUbfe_i32
1647 >;
1648 }
1649
1650 defm V_BFI_B32 : VOP3Inst <vop3<0x14a, 0x1ca>, "v_bfi_b32",
1651   VOP_I32_I32_I32_I32, AMDGPUbfi
1652 >;
1653
1654 let isCommutable = 1 in {
1655 defm V_FMA_F32 : VOP3Inst <vop3<0x14b, 0x1cb>, "v_fma_f32",
1656   VOP_F32_F32_F32_F32, fma
1657 >;
1658 defm V_FMA_F64 : VOP3Inst <vop3<0x14c, 0x1cc>, "v_fma_f64",
1659   VOP_F64_F64_F64_F64, fma
1660 >;
1661 } // End isCommutable = 1
1662
1663 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "v_lerp_u8", []>;
1664 defm V_ALIGNBIT_B32 : VOP3Inst <vop3<0x14e, 0x1ce>, "v_alignbit_b32",
1665   VOP_I32_I32_I32_I32
1666 >;
1667 defm V_ALIGNBYTE_B32 : VOP3Inst <vop3<0x14f, 0x1cf>, "v_alignbyte_b32",
1668   VOP_I32_I32_I32_I32
1669 >;
1670
1671 defm V_MIN3_F32 : VOP3Inst <vop3<0x151, 0x1d0>, "v_min3_f32",
1672   VOP_F32_F32_F32_F32, AMDGPUfmin3>;
1673
1674 defm V_MIN3_I32 : VOP3Inst <vop3<0x152, 0x1d1>, "v_min3_i32",
1675   VOP_I32_I32_I32_I32, AMDGPUsmin3
1676 >;
1677 defm V_MIN3_U32 : VOP3Inst <vop3<0x153, 0x1d2>, "v_min3_u32",
1678   VOP_I32_I32_I32_I32, AMDGPUumin3
1679 >;
1680 defm V_MAX3_F32 : VOP3Inst <vop3<0x154, 0x1d3>, "v_max3_f32",
1681   VOP_F32_F32_F32_F32, AMDGPUfmax3
1682 >;
1683 defm V_MAX3_I32 : VOP3Inst <vop3<0x155, 0x1d4>, "v_max3_i32",
1684   VOP_I32_I32_I32_I32, AMDGPUsmax3
1685 >;
1686 defm V_MAX3_U32 : VOP3Inst <vop3<0x156, 0x1d5>, "v_max3_u32",
1687   VOP_I32_I32_I32_I32, AMDGPUumax3
1688 >;
1689 defm V_MED3_F32 : VOP3Inst <vop3<0x157, 0x1d6>, "v_med3_f32",
1690   VOP_F32_F32_F32_F32
1691 >;
1692 defm V_MED3_I32 : VOP3Inst <vop3<0x158, 0x1d7>, "v_med3_i32",
1693   VOP_I32_I32_I32_I32
1694 >;
1695 defm V_MED3_U32 : VOP3Inst <vop3<0x159, 0x1d8>, "v_med3_u32",
1696   VOP_I32_I32_I32_I32
1697 >;
1698
1699 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "v_sad_u8", []>;
1700 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "v_sad_hi_u8", []>;
1701 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "v_sad_u16", []>;
1702 defm V_SAD_U32 : VOP3Inst <vop3<0x15d, 0x1dc>, "v_sad_u32",
1703   VOP_I32_I32_I32_I32
1704 >;
1705 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "v_cvt_pk_u8_f32", []>;
1706 defm V_DIV_FIXUP_F32 : VOP3Inst <
1707   vop3<0x15f, 0x1de>, "v_div_fixup_f32", VOP_F32_F32_F32_F32, AMDGPUdiv_fixup
1708 >;
1709
1710 let SchedRW = [WriteDouble] in {
1711
1712 defm V_DIV_FIXUP_F64 : VOP3Inst <
1713   vop3<0x160, 0x1df>, "v_div_fixup_f64", VOP_F64_F64_F64_F64, AMDGPUdiv_fixup
1714 >;
1715
1716 } // let SchedRW = [WriteDouble]
1717
1718 let SchedRW = [WriteDouble] in {
1719 let isCommutable = 1 in {
1720
1721 defm V_ADD_F64 : VOP3Inst <vop3<0x164, 0x280>, "v_add_f64",
1722   VOP_F64_F64_F64, fadd
1723 >;
1724 defm V_MUL_F64 : VOP3Inst <vop3<0x165, 0x281>, "v_mul_f64",
1725   VOP_F64_F64_F64, fmul
1726 >;
1727
1728 defm V_MIN_F64 : VOP3Inst <vop3<0x166, 0x282>, "v_min_f64",
1729   VOP_F64_F64_F64, fminnum
1730 >;
1731 defm V_MAX_F64 : VOP3Inst <vop3<0x167, 0x283>, "v_max_f64",
1732   VOP_F64_F64_F64, fmaxnum
1733 >;
1734
1735 } // isCommutable = 1
1736
1737 defm V_LDEXP_F64 : VOP3Inst <vop3<0x168, 0x284>, "v_ldexp_f64",
1738   VOP_F64_F64_I32, AMDGPUldexp
1739 >;
1740
1741 } // let SchedRW = [WriteDouble]
1742
1743 let isCommutable = 1, SchedRW = [WriteQuarterRate32] in {
1744
1745 defm V_MUL_LO_U32 : VOP3Inst <vop3<0x169, 0x285>, "v_mul_lo_u32",
1746   VOP_I32_I32_I32
1747 >;
1748 defm V_MUL_HI_U32 : VOP3Inst <vop3<0x16a, 0x286>, "v_mul_hi_u32",
1749   VOP_I32_I32_I32
1750 >;
1751
1752 defm V_MUL_LO_I32 : VOP3Inst <vop3<0x16b, 0x285>, "v_mul_lo_i32",
1753   VOP_I32_I32_I32
1754 >;
1755 defm V_MUL_HI_I32 : VOP3Inst <vop3<0x16c, 0x287>, "v_mul_hi_i32",
1756   VOP_I32_I32_I32
1757 >;
1758
1759 } // isCommutable = 1, SchedRW = [WriteQuarterRate32]
1760
1761 let SchedRW = [WriteFloatFMA, WriteSALU] in {
1762 defm V_DIV_SCALE_F32 : VOP3b_32 <vop3<0x16d, 0x1e0>, "v_div_scale_f32", []>;
1763 }
1764
1765 let SchedRW = [WriteDouble, WriteSALU] in {
1766 // Double precision division pre-scale.
1767 defm V_DIV_SCALE_F64 : VOP3b_64 <vop3<0x16e, 0x1e1>, "v_div_scale_f64", []>;
1768 } // let SchedRW = [WriteDouble]
1769
1770 let isCommutable = 1, Uses = [VCC] in {
1771
1772 // v_div_fmas_f32:
1773 //   result = src0 * src1 + src2
1774 //   if (vcc)
1775 //     result *= 2^32
1776 //
1777 defm V_DIV_FMAS_F32 : VOP3_VCC_Inst <vop3<0x16f, 0x1e2>, "v_div_fmas_f32",
1778   VOP_F32_F32_F32_F32, AMDGPUdiv_fmas
1779 >;
1780
1781 let SchedRW = [WriteDouble] in {
1782 // v_div_fmas_f64:
1783 //   result = src0 * src1 + src2
1784 //   if (vcc)
1785 //     result *= 2^64
1786 //
1787 defm V_DIV_FMAS_F64 : VOP3_VCC_Inst <vop3<0x170, 0x1e3>, "v_div_fmas_f64",
1788   VOP_F64_F64_F64_F64, AMDGPUdiv_fmas
1789 >;
1790
1791 } // End SchedRW = [WriteDouble]
1792 } // End isCommutable = 1
1793
1794 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "v_msad_u8", []>;
1795 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "v_qsad_u8", []>;
1796 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "v_mqsad_u8", []>;
1797
1798 let SchedRW = [WriteDouble] in {
1799 defm V_TRIG_PREOP_F64 : VOP3Inst <
1800   vop3<0x174, 0x292>, "v_trig_preop_f64", VOP_F64_F64_I32, AMDGPUtrig_preop
1801 >;
1802
1803 } // let SchedRW = [WriteDouble]
1804
1805 // These instructions only exist on SI and CI
1806 let SubtargetPredicate = isSICI in {
1807
1808 defm V_LSHL_B64 : VOP3Inst <vop3<0x161>, "v_lshl_b64", VOP_I64_I64_I32>;
1809 defm V_LSHR_B64 : VOP3Inst <vop3<0x162>, "v_lshr_b64", VOP_I64_I64_I32>;
1810 defm V_ASHR_I64 : VOP3Inst <vop3<0x163>, "v_ashr_i64", VOP_I64_I64_I32>;
1811
1812 defm V_MULLIT_F32 : VOP3Inst <vop3<0x150>, "v_mullit_f32",
1813   VOP_F32_F32_F32_F32>;
1814
1815 } // End SubtargetPredicate = isSICI
1816
1817 let SubtargetPredicate = isVI in {
1818
1819 defm V_LSHLREV_B64 : VOP3Inst <vop3<0, 0x28f>, "v_lshlrev_b64",
1820   VOP_I64_I32_I64
1821 >;
1822 defm V_LSHRREV_B64 : VOP3Inst <vop3<0, 0x290>, "v_lshrrev_b64",
1823   VOP_I64_I32_I64
1824 >;
1825 defm V_ASHRREV_I64 : VOP3Inst <vop3<0, 0x291>, "v_ashrrev_i64",
1826   VOP_I64_I32_I64
1827 >;
1828
1829 } // End SubtargetPredicate = isVI
1830
1831 //===----------------------------------------------------------------------===//
1832 // Pseudo Instructions
1833 //===----------------------------------------------------------------------===//
1834 let isCodeGenOnly = 1, isPseudo = 1 in {
1835
1836 let hasSideEffects = 0, mayLoad = 0, mayStore = 0 in {
1837 // 64-bit vector move instruction.  This is mainly used by the SIFoldOperands
1838 // pass to enable folding of inline immediates.
1839 def V_MOV_B64_PSEUDO : InstSI <(outs VReg_64:$dst), (ins VSrc_64:$src0), "", []>;
1840 } // end let hasSideEffects = 0, mayLoad = 0, mayStore = 0
1841
1842 let hasSideEffects = 1 in {
1843 def SGPR_USE : InstSI <(outs),(ins), "", []>;
1844 }
1845
1846 // SI pseudo instructions. These are used by the CFG structurizer pass
1847 // and should be lowered to ISA instructions prior to codegen.
1848
1849 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1850     Uses = [EXEC], Defs = [EXEC] in {
1851
1852 let isBranch = 1, isTerminator = 1 in {
1853
1854 def SI_IF: InstSI <
1855   (outs SReg_64:$dst),
1856   (ins SReg_64:$vcc, brtarget:$target),
1857   "",
1858   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1859 >;
1860
1861 def SI_ELSE : InstSI <
1862   (outs SReg_64:$dst),
1863   (ins SReg_64:$src, brtarget:$target),
1864   "",
1865   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1866 > {
1867   let Constraints = "$src = $dst";
1868 }
1869
1870 def SI_LOOP : InstSI <
1871   (outs),
1872   (ins SReg_64:$saved, brtarget:$target),
1873   "si_loop $saved, $target",
1874   [(int_SI_loop i64:$saved, bb:$target)]
1875 >;
1876
1877 } // end isBranch = 1, isTerminator = 1
1878
1879 def SI_BREAK : InstSI <
1880   (outs SReg_64:$dst),
1881   (ins SReg_64:$src),
1882   "si_else $dst, $src",
1883   [(set i64:$dst, (int_SI_break i64:$src))]
1884 >;
1885
1886 def SI_IF_BREAK : InstSI <
1887   (outs SReg_64:$dst),
1888   (ins SReg_64:$vcc, SReg_64:$src),
1889   "si_if_break $dst, $vcc, $src",
1890   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1891 >;
1892
1893 def SI_ELSE_BREAK : InstSI <
1894   (outs SReg_64:$dst),
1895   (ins SReg_64:$src0, SReg_64:$src1),
1896   "si_else_break $dst, $src0, $src1",
1897   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1898 >;
1899
1900 def SI_END_CF : InstSI <
1901   (outs),
1902   (ins SReg_64:$saved),
1903   "si_end_cf $saved",
1904   [(int_SI_end_cf i64:$saved)]
1905 >;
1906
1907 def SI_KILL : InstSI <
1908   (outs),
1909   (ins VSrc_32:$src),
1910   "si_kill $src",
1911   [(int_AMDGPU_kill f32:$src)]
1912 >;
1913
1914 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1915   // Uses = [EXEC], Defs = [EXEC]
1916
1917 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1918
1919 //defm SI_ : RegisterLoadStore <VGPR_32, FRAMEri, ADDRIndirect>;
1920
1921 let UseNamedOperandTable = 1 in {
1922
1923 def SI_RegisterLoad : InstSI <
1924   (outs VGPR_32:$dst, SReg_64:$temp),
1925   (ins FRAMEri32:$addr, i32imm:$chan),
1926   "", []
1927 > {
1928   let isRegisterLoad = 1;
1929   let mayLoad = 1;
1930 }
1931
1932 class SIRegStore<dag outs> : InstSI <
1933   outs,
1934   (ins VGPR_32:$val, FRAMEri32:$addr, i32imm:$chan),
1935   "", []
1936 > {
1937   let isRegisterStore = 1;
1938   let mayStore = 1;
1939 }
1940
1941 let usesCustomInserter = 1 in {
1942 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1943 } // End usesCustomInserter = 1
1944 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1945
1946
1947 } // End UseNamedOperandTable = 1
1948
1949 def SI_INDIRECT_SRC : InstSI <
1950   (outs VGPR_32:$dst, SReg_64:$temp),
1951   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1952   "si_indirect_src $dst, $temp, $src, $idx, $off",
1953   []
1954 >;
1955
1956 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1957   (outs rc:$dst, SReg_64:$temp),
1958   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VGPR_32:$val),
1959   "si_indirect_dst $dst, $temp, $src, $idx, $off, $val",
1960   []
1961 > {
1962   let Constraints = "$src = $dst";
1963 }
1964
1965 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VGPR_32>;
1966 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1967 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1968 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1969 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1970
1971 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1972
1973 let usesCustomInserter = 1 in {
1974
1975 def V_SUB_F64 : InstSI <
1976   (outs VReg_64:$dst),
1977   (ins VReg_64:$src0, VReg_64:$src1),
1978   "v_sub_f64 $dst, $src0, $src1",
1979   [(set f64:$dst, (fsub f64:$src0, f64:$src1))]
1980 >;
1981
1982 } // end usesCustomInserter
1983
1984 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1985
1986   let UseNamedOperandTable = 1 in {
1987     def _SAVE : InstSI <
1988       (outs),
1989       (ins sgpr_class:$src, i32imm:$frame_idx, SReg_128:$scratch_rsrc,
1990            SReg_32:$scratch_offset),
1991       "", []
1992     >;
1993
1994     def _RESTORE : InstSI <
1995       (outs sgpr_class:$dst),
1996       (ins i32imm:$frame_idx, SReg_128:$scratch_rsrc, SReg_32:$scratch_offset),
1997       "", []
1998     >;
1999   } // End UseNamedOperandTable = 1
2000 }
2001
2002 defm SI_SPILL_S32  : SI_SPILL_SGPR <SReg_32>;
2003 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
2004 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
2005 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
2006 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
2007
2008 multiclass SI_SPILL_VGPR <RegisterClass vgpr_class> {
2009   let UseNamedOperandTable = 1 in {
2010     def _SAVE : InstSI <
2011       (outs),
2012       (ins vgpr_class:$src, i32imm:$frame_idx, SReg_128:$scratch_rsrc,
2013            SReg_32:$scratch_offset),
2014       "", []
2015     >;
2016
2017     def _RESTORE : InstSI <
2018       (outs vgpr_class:$dst),
2019       (ins i32imm:$frame_idx, SReg_128:$scratch_rsrc, SReg_32:$scratch_offset),
2020       "", []
2021     >;
2022   } // End UseNamedOperandTable = 1
2023 }
2024
2025 defm SI_SPILL_V32  : SI_SPILL_VGPR <VGPR_32>;
2026 defm SI_SPILL_V64  : SI_SPILL_VGPR <VReg_64>;
2027 defm SI_SPILL_V96  : SI_SPILL_VGPR <VReg_96>;
2028 defm SI_SPILL_V128 : SI_SPILL_VGPR <VReg_128>;
2029 defm SI_SPILL_V256 : SI_SPILL_VGPR <VReg_256>;
2030 defm SI_SPILL_V512 : SI_SPILL_VGPR <VReg_512>;
2031
2032 let Defs = [SCC] in {
2033
2034 def SI_CONSTDATA_PTR : InstSI <
2035   (outs SReg_64:$dst),
2036   (ins),
2037   "", [(set SReg_64:$dst, (i64 SIconstdata_ptr))]
2038 >;
2039
2040 } // End Defs = [SCC]
2041
2042 } // end IsCodeGenOnly, isPseudo
2043
2044 } // end SubtargetPredicate = isGCN
2045
2046 let Predicates = [isGCN] in {
2047
2048 def : Pat<
2049   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
2050   (V_CNDMASK_B32_e64 $src2, $src1,
2051                      (V_CMP_GT_F32_e64 SRCMODS.NONE, 0, SRCMODS.NONE, $src0,
2052                                        DSTCLAMP.NONE, DSTOMOD.NONE))
2053 >;
2054
2055 def : Pat <
2056   (int_AMDGPU_kilp),
2057   (SI_KILL 0xbf800000)
2058 >;
2059
2060 /* int_SI_vs_load_input */
2061 def : Pat<
2062   (SIload_input v4i32:$tlst, imm:$attr_offset, i32:$buf_idx_vgpr),
2063   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
2064 >;
2065
2066 /* int_SI_export */
2067 def : Pat <
2068   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
2069                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
2070   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
2071        $src0, $src1, $src2, $src3)
2072 >;
2073
2074 //===----------------------------------------------------------------------===//
2075 // SMRD Patterns
2076 //===----------------------------------------------------------------------===//
2077
2078 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
2079
2080   // 1. SI-CI: Offset as 8bit DWORD immediate
2081   def : Pat <
2082     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
2083     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
2084   >;
2085
2086   // 2. Offset loaded in an 32bit SGPR
2087   def : Pat <
2088     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
2089     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
2090   >;
2091
2092   // 3. No offset at all
2093   def : Pat <
2094     (constant_load i64:$sbase),
2095     (vt (Instr_IMM $sbase, 0))
2096   >;
2097 }
2098
2099 multiclass SMRD_Pattern_vi <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
2100
2101   // 1. VI: Offset as 20bit immediate in bytes
2102   def : Pat <
2103     (constant_load (add i64:$sbase, (i64 IMM20bit:$offset))),
2104     (vt (Instr_IMM $sbase, (as_i32imm $offset)))
2105   >;
2106
2107   // 2. Offset loaded in an 32bit SGPR
2108   def : Pat <
2109     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
2110     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
2111   >;
2112
2113   // 3. No offset at all
2114   def : Pat <
2115     (constant_load i64:$sbase),
2116     (vt (Instr_IMM $sbase, 0))
2117   >;
2118 }
2119
2120 let Predicates = [isSICI] in {
2121 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
2122 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
2123 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
2124 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
2125 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
2126 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
2127 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
2128 } // End Predicates = [isSICI]
2129
2130 let Predicates = [isVI] in {
2131 defm : SMRD_Pattern_vi <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
2132 defm : SMRD_Pattern_vi <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
2133 defm : SMRD_Pattern_vi <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
2134 defm : SMRD_Pattern_vi <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
2135 defm : SMRD_Pattern_vi <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
2136 defm : SMRD_Pattern_vi <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
2137 defm : SMRD_Pattern_vi <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
2138 } // End Predicates = [isVI]
2139
2140 let Predicates = [isSICI] in {
2141
2142 // 1. Offset as 8bit DWORD immediate
2143 def : Pat <
2144   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
2145   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
2146 >;
2147
2148 } // End Predicates = [isSICI]
2149
2150 // 2. Offset loaded in an 32bit SGPR
2151 def : Pat <
2152   (SIload_constant v4i32:$sbase, imm:$offset),
2153   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
2154 >;
2155
2156 //===----------------------------------------------------------------------===//
2157 // SOP1 Patterns
2158 //===----------------------------------------------------------------------===//
2159
2160 def : Pat <
2161   (i64 (ctpop i64:$src)),
2162     (i64 (REG_SEQUENCE SReg_64,
2163      (S_BCNT1_I32_B64 $src), sub0,
2164      (S_MOV_B32 0), sub1))
2165 >;
2166
2167 //===----------------------------------------------------------------------===//
2168 // SOP2 Patterns
2169 //===----------------------------------------------------------------------===//
2170
2171 // V_ADD_I32_e32/S_ADD_U32 produces carry in VCC/SCC. For the vector
2172 // case, the sgpr-copies pass will fix this to use the vector version.
2173 def : Pat <
2174   (i32 (addc i32:$src0, i32:$src1)),
2175   (S_ADD_U32 $src0, $src1)
2176 >;
2177
2178 //===----------------------------------------------------------------------===//
2179 // SOPP Patterns
2180 //===----------------------------------------------------------------------===//
2181
2182 def : Pat <
2183   (int_AMDGPU_barrier_global),
2184   (S_BARRIER)
2185 >;
2186
2187 //===----------------------------------------------------------------------===//
2188 // VOP1 Patterns
2189 //===----------------------------------------------------------------------===//
2190
2191 let Predicates = [UnsafeFPMath] in {
2192
2193 //def : RcpPat<V_RCP_F64_e32, f64>;
2194 //defm : RsqPat<V_RSQ_F64_e32, f64>;
2195 //defm : RsqPat<V_RSQ_F32_e32, f32>;
2196
2197 def : RsqPat<V_RSQ_F32_e32, f32>;
2198 def : RsqPat<V_RSQ_F64_e32, f64>;
2199 }
2200
2201 //===----------------------------------------------------------------------===//
2202 // VOP2 Patterns
2203 //===----------------------------------------------------------------------===//
2204
2205 def : Pat <
2206   (i32 (add (i32 (ctpop i32:$popcnt)), i32:$val)),
2207   (V_BCNT_U32_B32_e64 $popcnt, $val)
2208 >;
2209
2210 /********** ======================= **********/
2211 /********** Image sampling patterns **********/
2212 /********** ======================= **********/
2213
2214 // Image + sampler
2215 class SampleRawPattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2216   (name vt:$addr, v8i32:$rsrc, v4i32:$sampler, i32:$dmask, i32:$unorm,
2217         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2218   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2219           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2220           $addr, $rsrc, $sampler)
2221 >;
2222
2223 multiclass SampleRawPatterns<SDPatternOperator name, string opcode> {
2224   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2225   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2226   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2227   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V8), v8i32>;
2228   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V16), v16i32>;
2229 }
2230
2231 // Image only
2232 class ImagePattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2233   (name vt:$addr, v8i32:$rsrc, i32:$dmask, i32:$unorm,
2234         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2235   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2236           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2237           $addr, $rsrc)
2238 >;
2239
2240 multiclass ImagePatterns<SDPatternOperator name, string opcode> {
2241   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2242   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2243   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2244 }
2245
2246 // Basic sample
2247 defm : SampleRawPatterns<int_SI_image_sample,           "IMAGE_SAMPLE">;
2248 defm : SampleRawPatterns<int_SI_image_sample_cl,        "IMAGE_SAMPLE_CL">;
2249 defm : SampleRawPatterns<int_SI_image_sample_d,         "IMAGE_SAMPLE_D">;
2250 defm : SampleRawPatterns<int_SI_image_sample_d_cl,      "IMAGE_SAMPLE_D_CL">;
2251 defm : SampleRawPatterns<int_SI_image_sample_l,         "IMAGE_SAMPLE_L">;
2252 defm : SampleRawPatterns<int_SI_image_sample_b,         "IMAGE_SAMPLE_B">;
2253 defm : SampleRawPatterns<int_SI_image_sample_b_cl,      "IMAGE_SAMPLE_B_CL">;
2254 defm : SampleRawPatterns<int_SI_image_sample_lz,        "IMAGE_SAMPLE_LZ">;
2255 defm : SampleRawPatterns<int_SI_image_sample_cd,        "IMAGE_SAMPLE_CD">;
2256 defm : SampleRawPatterns<int_SI_image_sample_cd_cl,     "IMAGE_SAMPLE_CD_CL">;
2257
2258 // Sample with comparison
2259 defm : SampleRawPatterns<int_SI_image_sample_c,         "IMAGE_SAMPLE_C">;
2260 defm : SampleRawPatterns<int_SI_image_sample_c_cl,      "IMAGE_SAMPLE_C_CL">;
2261 defm : SampleRawPatterns<int_SI_image_sample_c_d,       "IMAGE_SAMPLE_C_D">;
2262 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl,    "IMAGE_SAMPLE_C_D_CL">;
2263 defm : SampleRawPatterns<int_SI_image_sample_c_l,       "IMAGE_SAMPLE_C_L">;
2264 defm : SampleRawPatterns<int_SI_image_sample_c_b,       "IMAGE_SAMPLE_C_B">;
2265 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl,    "IMAGE_SAMPLE_C_B_CL">;
2266 defm : SampleRawPatterns<int_SI_image_sample_c_lz,      "IMAGE_SAMPLE_C_LZ">;
2267 defm : SampleRawPatterns<int_SI_image_sample_c_cd,      "IMAGE_SAMPLE_C_CD">;
2268 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl,   "IMAGE_SAMPLE_C_CD_CL">;
2269
2270 // Sample with offsets
2271 defm : SampleRawPatterns<int_SI_image_sample_o,         "IMAGE_SAMPLE_O">;
2272 defm : SampleRawPatterns<int_SI_image_sample_cl_o,      "IMAGE_SAMPLE_CL_O">;
2273 defm : SampleRawPatterns<int_SI_image_sample_d_o,       "IMAGE_SAMPLE_D_O">;
2274 defm : SampleRawPatterns<int_SI_image_sample_d_cl_o,    "IMAGE_SAMPLE_D_CL_O">;
2275 defm : SampleRawPatterns<int_SI_image_sample_l_o,       "IMAGE_SAMPLE_L_O">;
2276 defm : SampleRawPatterns<int_SI_image_sample_b_o,       "IMAGE_SAMPLE_B_O">;
2277 defm : SampleRawPatterns<int_SI_image_sample_b_cl_o,    "IMAGE_SAMPLE_B_CL_O">;
2278 defm : SampleRawPatterns<int_SI_image_sample_lz_o,      "IMAGE_SAMPLE_LZ_O">;
2279 defm : SampleRawPatterns<int_SI_image_sample_cd_o,      "IMAGE_SAMPLE_CD_O">;
2280 defm : SampleRawPatterns<int_SI_image_sample_cd_cl_o,   "IMAGE_SAMPLE_CD_CL_O">;
2281
2282 // Sample with comparison and offsets
2283 defm : SampleRawPatterns<int_SI_image_sample_c_o,       "IMAGE_SAMPLE_C_O">;
2284 defm : SampleRawPatterns<int_SI_image_sample_c_cl_o,    "IMAGE_SAMPLE_C_CL_O">;
2285 defm : SampleRawPatterns<int_SI_image_sample_c_d_o,     "IMAGE_SAMPLE_C_D_O">;
2286 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl_o,  "IMAGE_SAMPLE_C_D_CL_O">;
2287 defm : SampleRawPatterns<int_SI_image_sample_c_l_o,     "IMAGE_SAMPLE_C_L_O">;
2288 defm : SampleRawPatterns<int_SI_image_sample_c_b_o,     "IMAGE_SAMPLE_C_B_O">;
2289 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl_o,  "IMAGE_SAMPLE_C_B_CL_O">;
2290 defm : SampleRawPatterns<int_SI_image_sample_c_lz_o,    "IMAGE_SAMPLE_C_LZ_O">;
2291 defm : SampleRawPatterns<int_SI_image_sample_c_cd_o,    "IMAGE_SAMPLE_C_CD_O">;
2292 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl_o, "IMAGE_SAMPLE_C_CD_CL_O">;
2293
2294 // Gather opcodes
2295 // Only the variants which make sense are defined.
2296 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V2,        v2i32>;
2297 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V4,        v4i32>;
2298 def : SampleRawPattern<int_SI_gather4_cl,        IMAGE_GATHER4_CL_V4_V4,     v4i32>;
2299 def : SampleRawPattern<int_SI_gather4_l,         IMAGE_GATHER4_L_V4_V4,      v4i32>;
2300 def : SampleRawPattern<int_SI_gather4_b,         IMAGE_GATHER4_B_V4_V4,      v4i32>;
2301 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V4,   v4i32>;
2302 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V8,   v8i32>;
2303 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V2,     v2i32>;
2304 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V4,     v4i32>;
2305
2306 def : SampleRawPattern<int_SI_gather4_c,         IMAGE_GATHER4_C_V4_V4,      v4i32>;
2307 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V4,   v4i32>;
2308 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V8,   v8i32>;
2309 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V4,    v4i32>;
2310 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V8,    v8i32>;
2311 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V4,    v4i32>;
2312 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V8,    v8i32>;
2313 def : SampleRawPattern<int_SI_gather4_c_b_cl,    IMAGE_GATHER4_C_B_CL_V4_V8, v8i32>;
2314 def : SampleRawPattern<int_SI_gather4_c_lz,      IMAGE_GATHER4_C_LZ_V4_V4,   v4i32>;
2315
2316 def : SampleRawPattern<int_SI_gather4_o,         IMAGE_GATHER4_O_V4_V4,      v4i32>;
2317 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V4,   v4i32>;
2318 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V8,   v8i32>;
2319 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V4,    v4i32>;
2320 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V8,    v8i32>;
2321 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V4,    v4i32>;
2322 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V8,    v8i32>;
2323 def : SampleRawPattern<int_SI_gather4_b_cl_o,    IMAGE_GATHER4_B_CL_O_V4_V8, v8i32>;
2324 def : SampleRawPattern<int_SI_gather4_lz_o,      IMAGE_GATHER4_LZ_O_V4_V4,   v4i32>;
2325
2326 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V4,    v4i32>;
2327 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V8,    v8i32>;
2328 def : SampleRawPattern<int_SI_gather4_c_cl_o,    IMAGE_GATHER4_C_CL_O_V4_V8, v8i32>;
2329 def : SampleRawPattern<int_SI_gather4_c_l_o,     IMAGE_GATHER4_C_L_O_V4_V8,  v8i32>;
2330 def : SampleRawPattern<int_SI_gather4_c_b_o,     IMAGE_GATHER4_C_B_O_V4_V8,  v8i32>;
2331 def : SampleRawPattern<int_SI_gather4_c_b_cl_o,  IMAGE_GATHER4_C_B_CL_O_V4_V8, v8i32>;
2332 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V4, v4i32>;
2333 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V8, v8i32>;
2334
2335 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V1, i32>;
2336 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V2, v2i32>;
2337 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V4, v4i32>;
2338
2339 def : ImagePattern<int_SI_getresinfo, IMAGE_GET_RESINFO_V4_V1, i32>;
2340 defm : ImagePatterns<int_SI_image_load, "IMAGE_LOAD">;
2341 defm : ImagePatterns<int_SI_image_load_mip, "IMAGE_LOAD_MIP">;
2342
2343 /* SIsample for simple 1D texture lookup */
2344 def : Pat <
2345   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2346   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2347 >;
2348
2349 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2350     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2351     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2352 >;
2353
2354 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2355     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
2356     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2357 >;
2358
2359 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2360     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
2361     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2362 >;
2363
2364 class SampleShadowPattern<SDNode name, MIMG opcode,
2365                           ValueType vt> : Pat <
2366     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
2367     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2368 >;
2369
2370 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
2371                                ValueType vt> : Pat <
2372     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
2373     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2374 >;
2375
2376 /* SIsample* for texture lookups consuming more address parameters */
2377 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
2378                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
2379 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
2380   def : SamplePattern <SIsample, sample, addr_type>;
2381   def : SampleRectPattern <SIsample, sample, addr_type>;
2382   def : SampleArrayPattern <SIsample, sample, addr_type>;
2383   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
2384   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
2385
2386   def : SamplePattern <SIsamplel, sample_l, addr_type>;
2387   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
2388   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
2389   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
2390
2391   def : SamplePattern <SIsampleb, sample_b, addr_type>;
2392   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
2393   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
2394   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
2395
2396   def : SamplePattern <SIsampled, sample_d, addr_type>;
2397   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
2398   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
2399   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
2400 }
2401
2402 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
2403                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
2404                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
2405                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
2406                       v2i32>;
2407 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
2408                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
2409                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
2410                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
2411                       v4i32>;
2412 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
2413                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
2414                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
2415                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
2416                       v8i32>;
2417 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
2418                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
2419                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
2420                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
2421                       v16i32>;
2422
2423 /* int_SI_imageload for texture fetches consuming varying address parameters */
2424 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2425     (name addr_type:$addr, v32i8:$rsrc, imm),
2426     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2427 >;
2428
2429 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2430     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
2431     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2432 >;
2433
2434 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2435     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
2436     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2437 >;
2438
2439 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2440     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
2441     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2442 >;
2443
2444 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
2445   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
2446   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
2447 }
2448
2449 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
2450   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
2451   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
2452 }
2453
2454 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
2455 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
2456
2457 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
2458 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
2459
2460 /* Image resource information */
2461 def : Pat <
2462   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
2463   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2464 >;
2465
2466 def : Pat <
2467   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
2468   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2469 >;
2470
2471 def : Pat <
2472   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
2473   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2474 >;
2475
2476 /********** ============================================ **********/
2477 /********** Extraction, Insertion, Building and Casting  **********/
2478 /********** ============================================ **********/
2479
2480 foreach Index = 0-2 in {
2481   def Extract_Element_v2i32_#Index : Extract_Element <
2482     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2483   >;
2484   def Insert_Element_v2i32_#Index : Insert_Element <
2485     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2486   >;
2487
2488   def Extract_Element_v2f32_#Index : Extract_Element <
2489     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2490   >;
2491   def Insert_Element_v2f32_#Index : Insert_Element <
2492     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2493   >;
2494 }
2495
2496 foreach Index = 0-3 in {
2497   def Extract_Element_v4i32_#Index : Extract_Element <
2498     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2499   >;
2500   def Insert_Element_v4i32_#Index : Insert_Element <
2501     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2502   >;
2503
2504   def Extract_Element_v4f32_#Index : Extract_Element <
2505     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2506   >;
2507   def Insert_Element_v4f32_#Index : Insert_Element <
2508     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2509   >;
2510 }
2511
2512 foreach Index = 0-7 in {
2513   def Extract_Element_v8i32_#Index : Extract_Element <
2514     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2515   >;
2516   def Insert_Element_v8i32_#Index : Insert_Element <
2517     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2518   >;
2519
2520   def Extract_Element_v8f32_#Index : Extract_Element <
2521     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2522   >;
2523   def Insert_Element_v8f32_#Index : Insert_Element <
2524     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2525   >;
2526 }
2527
2528 foreach Index = 0-15 in {
2529   def Extract_Element_v16i32_#Index : Extract_Element <
2530     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2531   >;
2532   def Insert_Element_v16i32_#Index : Insert_Element <
2533     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2534   >;
2535
2536   def Extract_Element_v16f32_#Index : Extract_Element <
2537     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2538   >;
2539   def Insert_Element_v16f32_#Index : Insert_Element <
2540     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2541   >;
2542 }
2543
2544 def : BitConvert <i32, f32, SReg_32>;
2545 def : BitConvert <i32, f32, VGPR_32>;
2546
2547 def : BitConvert <f32, i32, SReg_32>;
2548 def : BitConvert <f32, i32, VGPR_32>;
2549
2550 def : BitConvert <i64, f64, VReg_64>;
2551
2552 def : BitConvert <f64, i64, VReg_64>;
2553
2554 def : BitConvert <v2f32, v2i32, VReg_64>;
2555 def : BitConvert <v2i32, v2f32, VReg_64>;
2556 def : BitConvert <v2i32, i64, VReg_64>;
2557 def : BitConvert <i64, v2i32, VReg_64>;
2558 def : BitConvert <v2f32, i64, VReg_64>;
2559 def : BitConvert <i64, v2f32, VReg_64>;
2560 def : BitConvert <v2i32, f64, VReg_64>;
2561 def : BitConvert <f64, v2i32, VReg_64>;
2562 def : BitConvert <v4f32, v4i32, VReg_128>;
2563 def : BitConvert <v4i32, v4f32, VReg_128>;
2564
2565 def : BitConvert <v8f32, v8i32, SReg_256>;
2566 def : BitConvert <v8i32, v8f32, SReg_256>;
2567 def : BitConvert <v8i32, v32i8, SReg_256>;
2568 def : BitConvert <v32i8, v8i32, SReg_256>;
2569 def : BitConvert <v8i32, v32i8, VReg_256>;
2570 def : BitConvert <v8i32, v8f32, VReg_256>;
2571 def : BitConvert <v8f32, v8i32, VReg_256>;
2572 def : BitConvert <v32i8, v8i32, VReg_256>;
2573
2574 def : BitConvert <v16i32, v16f32, VReg_512>;
2575 def : BitConvert <v16f32, v16i32, VReg_512>;
2576
2577 /********** =================== **********/
2578 /********** Src & Dst modifiers **********/
2579 /********** =================== **********/
2580
2581 def : Pat <
2582   (AMDGPUclamp (VOP3Mods0Clamp f32:$src0, i32:$src0_modifiers, i32:$omod),
2583                (f32 FP_ZERO), (f32 FP_ONE)),
2584   (V_ADD_F32_e64 $src0_modifiers, $src0, 0, 0, 1, $omod)
2585 >;
2586
2587 /********** ================================ **********/
2588 /********** Floating point absolute/negative **********/
2589 /********** ================================ **********/
2590
2591 // Prevent expanding both fneg and fabs.
2592
2593 // FIXME: Should use S_OR_B32
2594 def : Pat <
2595   (fneg (fabs f32:$src)),
2596   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
2597 >;
2598
2599 // FIXME: Should use S_OR_B32
2600 def : Pat <
2601   (fneg (fabs f64:$src)),
2602   (REG_SEQUENCE VReg_64,
2603     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2604     sub0,
2605     (V_OR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2606                   (V_MOV_B32_e32 0x80000000)), // Set sign bit.
2607     sub1)
2608 >;
2609
2610 def : Pat <
2611   (fabs f32:$src),
2612   (V_AND_B32_e32 $src, (V_MOV_B32_e32 0x7fffffff))
2613 >;
2614
2615 def : Pat <
2616   (fneg f32:$src),
2617   (V_XOR_B32_e32 $src, (V_MOV_B32_e32 0x80000000))
2618 >;
2619
2620 def : Pat <
2621   (fabs f64:$src),
2622   (REG_SEQUENCE VReg_64,
2623     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2624     sub0,
2625     (V_AND_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2626                    (V_MOV_B32_e32 0x7fffffff)), // Set sign bit.
2627      sub1)
2628 >;
2629
2630 def : Pat <
2631   (fneg f64:$src),
2632   (REG_SEQUENCE VReg_64,
2633     (i32 (EXTRACT_SUBREG f64:$src, sub0)),
2634     sub0,
2635     (V_XOR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2636                    (V_MOV_B32_e32 0x80000000)),
2637     sub1)
2638 >;
2639
2640 /********** ================== **********/
2641 /********** Immediate Patterns **********/
2642 /********** ================== **********/
2643
2644 def : Pat <
2645   (SGPRImm<(i32 imm)>:$imm),
2646   (S_MOV_B32 imm:$imm)
2647 >;
2648
2649 def : Pat <
2650   (SGPRImm<(f32 fpimm)>:$imm),
2651   (S_MOV_B32 (f32 (bitcast_fpimm_to_i32 $imm)))
2652 >;
2653
2654 def : Pat <
2655   (i32 imm:$imm),
2656   (V_MOV_B32_e32 imm:$imm)
2657 >;
2658
2659 def : Pat <
2660   (f32 fpimm:$imm),
2661   (V_MOV_B32_e32 (f32 (bitcast_fpimm_to_i32 $imm)))
2662 >;
2663
2664 def : Pat <
2665   (i64 InlineImm<i64>:$imm),
2666   (S_MOV_B64 InlineImm<i64>:$imm)
2667 >;
2668
2669 // XXX - Should this use a s_cmp to set SCC?
2670
2671 // Set to sign-extended 64-bit value (true = -1, false = 0)
2672 def : Pat <
2673   (i1 imm:$imm),
2674   (S_MOV_B64 (i64 (as_i64imm $imm)))
2675 >;
2676
2677 def : Pat <
2678   (f64 InlineFPImm<f64>:$imm),
2679   (S_MOV_B64 (f64 (bitcast_fpimm_to_i64 InlineFPImm<f64>:$imm)))
2680 >;
2681
2682 /********** ===================== **********/
2683 /********** Interpolation Paterns **********/
2684 /********** ===================== **********/
2685
2686 // The value of $params is constant through out the entire kernel.
2687 // We need to use S_MOV_B32 $params, because CSE ignores copies, so
2688 // without it we end up with a lot of redundant moves.
2689
2690 def : Pat <
2691   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2692   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, (S_MOV_B32 $params))
2693 >;
2694
2695 def : Pat <
2696   (int_SI_fs_interp imm:$attr_chan, imm:$attr, i32:$params, v2i32:$ij),
2697   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2698                                     imm:$attr_chan, imm:$attr, (S_MOV_B32 $params)),
2699                    (EXTRACT_SUBREG $ij, sub1),
2700                    imm:$attr_chan, imm:$attr, (S_MOV_B32 $params))
2701 >;
2702
2703 /********** ================== **********/
2704 /********** Intrinsic Patterns **********/
2705 /********** ================== **********/
2706
2707 /* llvm.AMDGPU.pow */
2708 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2709
2710 def : Pat <
2711   (int_AMDGPU_div f32:$src0, f32:$src1),
2712   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2713 >;
2714
2715 def : Pat <
2716   (int_AMDGPU_cube v4f32:$src),
2717   (REG_SEQUENCE VReg_128,
2718     (V_CUBETC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2719                   0 /* src1_modifiers */, (EXTRACT_SUBREG $src, sub1),
2720                   0 /* src2_modifiers */, (EXTRACT_SUBREG $src, sub2),
2721                   0 /* clamp */, 0 /* omod */), sub0,
2722     (V_CUBESC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2723                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2724                   0 /* src2_modifiers */,(EXTRACT_SUBREG $src, sub2),
2725                   0 /* clamp */, 0 /* omod */), sub1,
2726     (V_CUBEMA_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2727                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2728                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2729                   0 /* clamp */, 0 /* omod */), sub2,
2730     (V_CUBEID_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2731                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2732                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2733                   0 /* clamp */, 0 /* omod */), sub3)
2734 >;
2735
2736 def : Pat <
2737   (i32 (sext i1:$src0)),
2738   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2739 >;
2740
2741 class Ext32Pat <SDNode ext> : Pat <
2742   (i32 (ext i1:$src0)),
2743   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2744 >;
2745
2746 def : Ext32Pat <zext>;
2747 def : Ext32Pat <anyext>;
2748
2749 // Offset in an 32Bit VGPR
2750 def : Pat <
2751   (SIload_constant v4i32:$sbase, i32:$voff),
2752   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0, 0)
2753 >;
2754
2755 // The multiplication scales from [0,1] to the unsigned integer range
2756 def : Pat <
2757   (AMDGPUurecip i32:$src0),
2758   (V_CVT_U32_F32_e32
2759     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2760                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2761 >;
2762
2763 def : Pat <
2764   (int_SI_tid),
2765   (V_MBCNT_HI_U32_B32_e64 0xffffffff,
2766                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0))
2767 >;
2768
2769 //===----------------------------------------------------------------------===//
2770 // VOP3 Patterns
2771 //===----------------------------------------------------------------------===//
2772
2773 def : IMad24Pat<V_MAD_I32_I24>;
2774 def : UMad24Pat<V_MAD_U32_U24>;
2775
2776 def : Pat <
2777   (mulhu i32:$src0, i32:$src1),
2778   (V_MUL_HI_U32 $src0, $src1)
2779 >;
2780
2781 def : Pat <
2782   (mulhs i32:$src0, i32:$src1),
2783   (V_MUL_HI_I32 $src0, $src1)
2784 >;
2785
2786 defm : BFIPatterns <V_BFI_B32, S_MOV_B32, SReg_64>;
2787 def : ROTRPattern <V_ALIGNBIT_B32>;
2788
2789 /********** ======================= **********/
2790 /**********   Load/Store Patterns   **********/
2791 /********** ======================= **********/
2792
2793 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
2794   (vt (frag (DS1Addr1Offset i32:$ptr, i32:$offset))),
2795   (inst (i1 0), $ptr, (as_i16imm $offset), (S_MOV_B32 -1))
2796 >;
2797
2798 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2799 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2800 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2801 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2802 def : DSReadPat <DS_READ_B32, i32, local_load>;
2803
2804 let AddedComplexity = 100 in {
2805
2806 def : DSReadPat <DS_READ_B64, v2i32, local_load_aligned8bytes>;
2807
2808 } // End AddedComplexity = 100
2809
2810 def : Pat <
2811   (v2i32 (local_load (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2812                                                     i8:$offset1))),
2813   (DS_READ2_B32 (i1 0), $ptr, $offset0, $offset1, (S_MOV_B32 -1))
2814 >;
2815
2816 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
2817   (frag vt:$value, (DS1Addr1Offset i32:$ptr, i32:$offset)),
2818   (inst (i1 0), $ptr, $value, (as_i16imm $offset), (S_MOV_B32 -1))
2819 >;
2820
2821 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2822 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2823 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
2824
2825 let AddedComplexity = 100 in {
2826
2827 def : DSWritePat <DS_WRITE_B64, v2i32, local_store_aligned8bytes>;
2828 } // End AddedComplexity = 100
2829
2830 def : Pat <
2831   (local_store v2i32:$value, (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2832                                                             i8:$offset1)),
2833   (DS_WRITE2_B32 (i1 0), $ptr, (EXTRACT_SUBREG $value, sub0),
2834                         (EXTRACT_SUBREG $value, sub1), $offset0, $offset1,
2835                         (S_MOV_B32 -1))
2836 >;
2837
2838 class DSAtomicRetPat<DS inst, ValueType vt, PatFrag frag> : Pat <
2839   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$value),
2840   (inst (i1 0), $ptr, $value, (as_i16imm $offset), (S_MOV_B32 -1))
2841 >;
2842
2843 // Special case of DSAtomicRetPat for add / sub 1 -> inc / dec
2844 //
2845 // We need to use something for the data0, so we set a register to
2846 // -1. For the non-rtn variants, the manual says it does
2847 // DS[A] = (DS[A] >= D0) ? 0 : DS[A] + 1, and setting D0 to uint_max
2848 // will always do the increment so I'm assuming it's the same.
2849 //
2850 // We also load this -1 with s_mov_b32 / s_mov_b64 even though this
2851 // needs to be a VGPR. The SGPR copy pass will fix this, and it's
2852 // easier since there is no v_mov_b64.
2853 class DSAtomicIncRetPat<DS inst, ValueType vt,
2854                         Instruction LoadImm, PatFrag frag> : Pat <
2855   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), (vt 1)),
2856   (inst (i1 0), $ptr, (LoadImm (vt -1)), (as_i16imm $offset), (S_MOV_B32 -1))
2857 >;
2858
2859
2860 class DSAtomicCmpXChg <DS inst, ValueType vt, PatFrag frag> : Pat <
2861   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$cmp, vt:$swap),
2862   (inst (i1 0), $ptr, $cmp, $swap, (as_i16imm $offset), (S_MOV_B32 -1))
2863 >;
2864
2865
2866 // 32-bit atomics.
2867 def : DSAtomicIncRetPat<DS_INC_RTN_U32, i32,
2868                         S_MOV_B32, atomic_load_add_local>;
2869 def : DSAtomicIncRetPat<DS_DEC_RTN_U32, i32,
2870                         S_MOV_B32, atomic_load_sub_local>;
2871
2872 def : DSAtomicRetPat<DS_WRXCHG_RTN_B32, i32, atomic_swap_local>;
2873 def : DSAtomicRetPat<DS_ADD_RTN_U32, i32, atomic_load_add_local>;
2874 def : DSAtomicRetPat<DS_SUB_RTN_U32, i32, atomic_load_sub_local>;
2875 def : DSAtomicRetPat<DS_AND_RTN_B32, i32, atomic_load_and_local>;
2876 def : DSAtomicRetPat<DS_OR_RTN_B32, i32, atomic_load_or_local>;
2877 def : DSAtomicRetPat<DS_XOR_RTN_B32, i32, atomic_load_xor_local>;
2878 def : DSAtomicRetPat<DS_MIN_RTN_I32, i32, atomic_load_min_local>;
2879 def : DSAtomicRetPat<DS_MAX_RTN_I32, i32, atomic_load_max_local>;
2880 def : DSAtomicRetPat<DS_MIN_RTN_U32, i32, atomic_load_umin_local>;
2881 def : DSAtomicRetPat<DS_MAX_RTN_U32, i32, atomic_load_umax_local>;
2882
2883 def : DSAtomicCmpXChg<DS_CMPST_RTN_B32, i32, atomic_cmp_swap_32_local>;
2884
2885 // 64-bit atomics.
2886 def : DSAtomicIncRetPat<DS_INC_RTN_U64, i64,
2887                         S_MOV_B64, atomic_load_add_local>;
2888 def : DSAtomicIncRetPat<DS_DEC_RTN_U64, i64,
2889                         S_MOV_B64, atomic_load_sub_local>;
2890
2891 def : DSAtomicRetPat<DS_WRXCHG_RTN_B64, i64, atomic_swap_local>;
2892 def : DSAtomicRetPat<DS_ADD_RTN_U64, i64, atomic_load_add_local>;
2893 def : DSAtomicRetPat<DS_SUB_RTN_U64, i64, atomic_load_sub_local>;
2894 def : DSAtomicRetPat<DS_AND_RTN_B64, i64, atomic_load_and_local>;
2895 def : DSAtomicRetPat<DS_OR_RTN_B64, i64, atomic_load_or_local>;
2896 def : DSAtomicRetPat<DS_XOR_RTN_B64, i64, atomic_load_xor_local>;
2897 def : DSAtomicRetPat<DS_MIN_RTN_I64, i64, atomic_load_min_local>;
2898 def : DSAtomicRetPat<DS_MAX_RTN_I64, i64, atomic_load_max_local>;
2899 def : DSAtomicRetPat<DS_MIN_RTN_U64, i64, atomic_load_umin_local>;
2900 def : DSAtomicRetPat<DS_MAX_RTN_U64, i64, atomic_load_umax_local>;
2901
2902 def : DSAtomicCmpXChg<DS_CMPST_RTN_B64, i64, atomic_cmp_swap_64_local>;
2903
2904
2905 //===----------------------------------------------------------------------===//
2906 // MUBUF Patterns
2907 //===----------------------------------------------------------------------===//
2908
2909 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2910                               PatFrag constant_ld> {
2911   def : Pat <
2912      (vt (constant_ld (MUBUFAddr64 v4i32:$srsrc, i64:$vaddr, i32:$soffset, i16:$offset))),
2913      (Instr_ADDR64 $srsrc, $vaddr, $soffset, $offset)
2914   >;
2915 }
2916
2917 let Predicates = [isSICI] in {
2918 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32, sextloadi8_constant>;
2919 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32, az_extloadi8_constant>;
2920 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32, sextloadi16_constant>;
2921 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32, az_extloadi16_constant>;
2922 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32, constant_load>;
2923 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32, constant_load>;
2924 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32, constant_load>;
2925 } // End Predicates = [isSICI]
2926
2927 class MUBUFScratchLoadPat <MUBUF Instr, ValueType vt, PatFrag ld> : Pat <
2928   (vt (ld (MUBUFScratch v4i32:$srsrc, i32:$vaddr,
2929                         i32:$soffset, u16imm:$offset))),
2930   (Instr $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2931 >;
2932
2933 def : MUBUFScratchLoadPat <BUFFER_LOAD_SBYTE_OFFEN, i32, sextloadi8_private>;
2934 def : MUBUFScratchLoadPat <BUFFER_LOAD_UBYTE_OFFEN, i32, extloadi8_private>;
2935 def : MUBUFScratchLoadPat <BUFFER_LOAD_SSHORT_OFFEN, i32, sextloadi16_private>;
2936 def : MUBUFScratchLoadPat <BUFFER_LOAD_USHORT_OFFEN, i32, extloadi16_private>;
2937 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORD_OFFEN, i32, load_private>;
2938 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX2_OFFEN, v2i32, load_private>;
2939 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX4_OFFEN, v4i32, load_private>;
2940
2941 // BUFFER_LOAD_DWORD*, addr64=0
2942 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2943                              MUBUF bothen> {
2944
2945   def : Pat <
2946     (vt (int_SI_buffer_load_dword v4i32:$rsrc, (i32 imm), i32:$soffset,
2947                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2948                                   imm:$tfe)),
2949     (offset $rsrc, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2950             (as_i1imm $slc), (as_i1imm $tfe))
2951   >;
2952
2953   def : Pat <
2954     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2955                                   imm:$offset, 1, 0, imm:$glc, imm:$slc,
2956                                   imm:$tfe)),
2957     (offen $rsrc, $vaddr, $soffset, (as_i16imm $offset), (as_i1imm $glc), (as_i1imm $slc),
2958            (as_i1imm $tfe))
2959   >;
2960
2961   def : Pat <
2962     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2963                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2964                                   imm:$tfe)),
2965     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2966            (as_i1imm $slc), (as_i1imm $tfe))
2967   >;
2968
2969   def : Pat <
2970     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2971                                   imm:$offset, 1, 1, imm:$glc, imm:$slc,
2972                                   imm:$tfe)),
2973     (bothen $rsrc, $vaddr, $soffset, (as_i16imm $offset), (as_i1imm $glc), (as_i1imm $slc),
2974             (as_i1imm $tfe))
2975   >;
2976 }
2977
2978 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2979                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2980 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2981                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2982 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2983                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2984
2985 class MUBUFScratchStorePat <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2986   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i32:$vaddr, i32:$soffset,
2987                                u16imm:$offset)),
2988   (Instr $value, $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2989 >;
2990
2991 def : MUBUFScratchStorePat <BUFFER_STORE_BYTE_OFFEN, i32, truncstorei8_private>;
2992 def : MUBUFScratchStorePat <BUFFER_STORE_SHORT_OFFEN, i32, truncstorei16_private>;
2993 def : MUBUFScratchStorePat <BUFFER_STORE_DWORD_OFFEN, i32, store_private>;
2994 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX2_OFFEN, v2i32, store_private>;
2995 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX4_OFFEN, v4i32, store_private>;
2996
2997 /*
2998 class MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2999   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i64:$vaddr, u16imm:$offset)),
3000   (Instr $value, $srsrc, $vaddr, $offset)
3001 >;
3002
3003 let Predicates = [isSICI] in {
3004 def : MUBUFStore_Pattern <BUFFER_STORE_BYTE_ADDR64, i32, truncstorei8_private>;
3005 def : MUBUFStore_Pattern <BUFFER_STORE_SHORT_ADDR64, i32, truncstorei16_private>;
3006 def : MUBUFStore_Pattern <BUFFER_STORE_DWORD_ADDR64, i32, store_private>;
3007 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2_ADDR64, v2i32, store_private>;
3008 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4_ADDR64, v4i32, store_private>;
3009 } // End Predicates = [isSICI]
3010
3011 */
3012
3013 //===----------------------------------------------------------------------===//
3014 // MTBUF Patterns
3015 //===----------------------------------------------------------------------===//
3016
3017 // TBUFFER_STORE_FORMAT_*, addr64=0
3018 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
3019   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
3020                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
3021                    imm:$nfmt, imm:$offen, imm:$idxen,
3022                    imm:$glc, imm:$slc, imm:$tfe),
3023   (opcode
3024     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
3025     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
3026     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
3027 >;
3028
3029 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
3030 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
3031 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
3032 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
3033
3034 let SubtargetPredicate = isCI in {
3035
3036 defm V_QSAD_PK_U16_U8 : VOP3Inst <vop3<0x173>, "v_qsad_pk_u16_u8",
3037   VOP_I32_I32_I32
3038 >;
3039 defm V_MQSAD_U16_U8 : VOP3Inst <vop3<0x172>, "v_mqsad_u16_u8",
3040   VOP_I32_I32_I32
3041 >;
3042 defm V_MQSAD_U32_U8 : VOP3Inst <vop3<0x175>, "v_mqsad_u32_u8",
3043   VOP_I32_I32_I32
3044 >;
3045
3046 let isCommutable = 1 in {
3047 defm V_MAD_U64_U32 : VOP3Inst <vop3<0x176>, "v_mad_u64_u32",
3048   VOP_I64_I32_I32_I64
3049 >;
3050
3051 // XXX - Does this set VCC?
3052 defm V_MAD_I64_I32 : VOP3Inst <vop3<0x177>, "v_mad_i64_i32",
3053   VOP_I64_I32_I32_I64
3054 >;
3055 } // End isCommutable = 1
3056
3057 // Remaining instructions:
3058 // FLAT_*
3059 // S_CBRANCH_CDBGUSER
3060 // S_CBRANCH_CDBGSYS
3061 // S_CBRANCH_CDBGSYS_OR_USER
3062 // S_CBRANCH_CDBGSYS_AND_USER
3063 // S_DCACHE_INV_VOL
3064 // DS_NOP
3065 // DS_GWS_SEMA_RELEASE_ALL
3066 // DS_WRAP_RTN_B32
3067 // DS_CNDXCHG32_RTN_B64
3068 // DS_WRITE_B96
3069 // DS_WRITE_B128
3070 // DS_CONDXCHG32_RTN_B128
3071 // DS_READ_B96
3072 // DS_READ_B128
3073 // BUFFER_LOAD_DWORDX3
3074 // BUFFER_STORE_DWORDX3
3075
3076 } // End isCI
3077
3078 //===----------------------------------------------------------------------===//
3079 // Flat Patterns
3080 //===----------------------------------------------------------------------===//
3081
3082 class FLATLoad_Pattern <FLAT Instr_ADDR64, ValueType vt,
3083                              PatFrag flat_ld> :
3084   Pat <(vt (flat_ld i64:$ptr)),
3085        (Instr_ADDR64 $ptr)
3086 >;
3087
3088 def : FLATLoad_Pattern <FLAT_LOAD_SBYTE, i32, sextloadi8_flat>;
3089 def : FLATLoad_Pattern <FLAT_LOAD_UBYTE, i32, az_extloadi8_flat>;
3090 def : FLATLoad_Pattern <FLAT_LOAD_SSHORT, i32, sextloadi16_flat>;
3091 def : FLATLoad_Pattern <FLAT_LOAD_USHORT, i32, az_extloadi16_flat>;
3092 def : FLATLoad_Pattern <FLAT_LOAD_DWORD, i32, flat_load>;
3093 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, flat_load>;
3094 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, az_extloadi32_flat>;
3095 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, v2i32, flat_load>;
3096 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX4, v4i32, flat_load>;
3097
3098 class FLATStore_Pattern <FLAT Instr, ValueType vt, PatFrag st> :
3099   Pat <(st vt:$value, i64:$ptr),
3100         (Instr $value, $ptr)
3101   >;
3102
3103 def : FLATStore_Pattern <FLAT_STORE_BYTE, i32, truncstorei8_flat>;
3104 def : FLATStore_Pattern <FLAT_STORE_SHORT, i32, truncstorei16_flat>;
3105 def : FLATStore_Pattern <FLAT_STORE_DWORD, i32, flat_store>;
3106 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, i64, flat_store>;
3107 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, v2i32, flat_store>;
3108 def : FLATStore_Pattern <FLAT_STORE_DWORDX4, v4i32, flat_store>;
3109
3110 /********** ====================== **********/
3111 /**********   Indirect adressing   **********/
3112 /********** ====================== **********/
3113
3114 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
3115
3116   // 1. Extract with offset
3117   def : Pat<
3118     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
3119     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
3120   >;
3121
3122   // 2. Extract without offset
3123   def : Pat<
3124     (vector_extract vt:$vec, i32:$idx),
3125     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
3126   >;
3127
3128   // 3. Insert with offset
3129   def : Pat<
3130     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
3131     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
3132   >;
3133
3134   // 4. Insert without offset
3135   def : Pat<
3136     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
3137     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
3138   >;
3139 }
3140
3141 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
3142 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
3143 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
3144 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
3145
3146 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
3147 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
3148 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
3149 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
3150
3151 //===----------------------------------------------------------------------===//
3152 // Conversion Patterns
3153 //===----------------------------------------------------------------------===//
3154
3155 def : Pat<(i32 (sext_inreg i32:$src, i1)),
3156   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
3157
3158 // Handle sext_inreg in i64
3159 def : Pat <
3160   (i64 (sext_inreg i64:$src, i1)),
3161   (S_BFE_I64 i64:$src, 0x10000) // 0 | 1 << 16
3162 >;
3163
3164 def : Pat <
3165   (i64 (sext_inreg i64:$src, i8)),
3166   (S_BFE_I64 i64:$src, 0x80000) // 0 | 8 << 16
3167 >;
3168
3169 def : Pat <
3170   (i64 (sext_inreg i64:$src, i16)),
3171   (S_BFE_I64 i64:$src, 0x100000) // 0 | 16 << 16
3172 >;
3173
3174 def : Pat <
3175   (i64 (sext_inreg i64:$src, i32)),
3176   (S_BFE_I64 i64:$src, 0x200000) // 0 | 32 << 16
3177 >;
3178
3179 class ZExt_i64_i32_Pat <SDNode ext> : Pat <
3180   (i64 (ext i32:$src)),
3181   (REG_SEQUENCE SReg_64, $src, sub0, (S_MOV_B32 0), sub1)
3182 >;
3183
3184 class ZExt_i64_i1_Pat <SDNode ext> : Pat <
3185   (i64 (ext i1:$src)),
3186     (REG_SEQUENCE VReg_64,
3187       (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src), sub0,
3188       (S_MOV_B32 0), sub1)
3189 >;
3190
3191
3192 def : ZExt_i64_i32_Pat<zext>;
3193 def : ZExt_i64_i32_Pat<anyext>;
3194 def : ZExt_i64_i1_Pat<zext>;
3195 def : ZExt_i64_i1_Pat<anyext>;
3196
3197 def : Pat <
3198   (i64 (sext i32:$src)),
3199     (REG_SEQUENCE SReg_64, $src, sub0,
3200     (S_ASHR_I32 $src, 31), sub1)
3201 >;
3202
3203 def : Pat <
3204   (i64 (sext i1:$src)),
3205   (REG_SEQUENCE VReg_64,
3206     (V_CNDMASK_B32_e64 0, -1, $src), sub0,
3207     (V_CNDMASK_B32_e64 0, -1, $src), sub1)
3208 >;
3209
3210 // If we need to perform a logical operation on i1 values, we need to
3211 // use vector comparisons since there is only one SCC register. Vector
3212 // comparisions still write to a pair of SGPRs, so treat these as
3213 // 64-bit comparisons. When legalizing SGPR copies, instructions
3214 // resulting in the copies from SCC to these instructions will be
3215 // moved to the VALU.
3216 def : Pat <
3217   (i1 (and i1:$src0, i1:$src1)),
3218   (S_AND_B64 $src0, $src1)
3219 >;
3220
3221 def : Pat <
3222   (i1 (or i1:$src0, i1:$src1)),
3223   (S_OR_B64 $src0, $src1)
3224 >;
3225
3226 def : Pat <
3227   (i1 (xor i1:$src0, i1:$src1)),
3228   (S_XOR_B64 $src0, $src1)
3229 >;
3230
3231 def : Pat <
3232   (f32 (sint_to_fp i1:$src)),
3233   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_NEG_ONE, $src)
3234 >;
3235
3236 def : Pat <
3237   (f32 (uint_to_fp i1:$src)),
3238   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_ONE, $src)
3239 >;
3240
3241 def : Pat <
3242   (f64 (sint_to_fp i1:$src)),
3243   (V_CVT_F64_I32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src))
3244 >;
3245
3246 def : Pat <
3247   (f64 (uint_to_fp i1:$src)),
3248   (V_CVT_F64_U32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src))
3249 >;
3250
3251 //===----------------------------------------------------------------------===//
3252 // Miscellaneous Patterns
3253 //===----------------------------------------------------------------------===//
3254
3255 def : Pat <
3256   (i32 (trunc i64:$a)),
3257   (EXTRACT_SUBREG $a, sub0)
3258 >;
3259
3260 def : Pat <
3261   (i1 (trunc i32:$a)),
3262   (V_CMP_EQ_I32_e64 (V_AND_B32_e64 (i32 1), $a), 1)
3263 >;
3264
3265 def : Pat <
3266   (i1 (trunc i64:$a)),
3267   (V_CMP_EQ_I32_e64 (V_AND_B32_e64 (i32 1),
3268                     (EXTRACT_SUBREG $a, sub0)), 1)
3269 >;
3270
3271 def : Pat <
3272   (i32 (bswap i32:$a)),
3273   (V_BFI_B32 (S_MOV_B32 0x00ff00ff),
3274              (V_ALIGNBIT_B32 $a, $a, 24),
3275              (V_ALIGNBIT_B32 $a, $a, 8))
3276 >;
3277
3278 def : Pat <
3279   (f32 (select i1:$src2, f32:$src1, f32:$src0)),
3280   (V_CNDMASK_B32_e64 $src0, $src1, $src2)
3281 >;
3282
3283 //============================================================================//
3284 // Miscellaneous Optimization Patterns
3285 //============================================================================//
3286
3287 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e64>;
3288
3289 } // End isGCN predicate