R600/SI: Match fp_to_uint / uint_to_fp for f64
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34
35 def isCFDepth0 : Predicate<"isCFDepth0()">;
36
37 def WAIT_FLAG : InstFlag<"printWaitFlag">;
38
39 let SubtargetPredicate = isSI in {
40 let OtherPredicates  = [isCFDepth0] in {
41
42 //===----------------------------------------------------------------------===//
43 // SMRD Instructions
44 //===----------------------------------------------------------------------===//
45
46 let mayLoad = 1 in {
47
48 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
49 // SMRD instructions, because the SGPR_32 register class does not include M0
50 // and writing to M0 from an SMRD instruction will hang the GPU.
51 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
52 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
53 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
54 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
55 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
56
57 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
58   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
59 >;
60
61 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
62   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
63 >;
64
65 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
66   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
67 >;
68
69 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
70   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
71 >;
72
73 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
74   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
75 >;
76
77 } // mayLoad = 1
78
79 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
80 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
81
82 //===----------------------------------------------------------------------===//
83 // SOP1 Instructions
84 //===----------------------------------------------------------------------===//
85
86 let neverHasSideEffects = 1 in {
87
88 let isMoveImm = 1 in {
89 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
90 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
91 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
92 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
93 } // End isMoveImm = 1
94
95 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32",
96   [(set i32:$dst, (not i32:$src0))]
97 >;
98
99 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64", []>;
100 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
101 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
102 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32", []>;
103 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
104 } // End neverHasSideEffects = 1
105
106 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
107 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
108 ////def S_BCNT1_I32_B32 : SOP1_BCNT1 <0x0000000f, "S_BCNT1_I32_B32", []>;
109 ////def S_BCNT1_I32_B64 : SOP1_BCNT1 <0x00000010, "S_BCNT1_I32_B64", []>;
110 ////def S_FF0_I32_B32 : SOP1_FF0 <0x00000011, "S_FF0_I32_B32", []>;
111 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
112 ////def S_FF1_I32_B32 : SOP1_FF1 <0x00000013, "S_FF1_I32_B32", []>;
113 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
114 //def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32", []>;
115 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
116 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
117 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
118 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8",
119   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
120 >;
121 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16",
122   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
123 >;
124
125 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
126 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
127 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
128 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
129 def S_GETPC_B64 : SOP1_64 <0x0000001f, "S_GETPC_B64", []>;
130 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
131 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
132 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
133
134 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
135
136 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
137 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
138 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
139 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
140 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
141 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
142 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
143 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
144
145 } // End hasSideEffects = 1
146
147 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
148 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
149 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
150 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
151 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
152 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
153 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
154 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
155 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
156 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
157
158 //===----------------------------------------------------------------------===//
159 // SOP2 Instructions
160 //===----------------------------------------------------------------------===//
161
162 let Defs = [SCC] in { // Carry out goes to SCC
163 let isCommutable = 1 in {
164 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
165 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
166   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
167 >;
168 } // End isCommutable = 1
169
170 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
171 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
172   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
173 >;
174
175 let Uses = [SCC] in { // Carry in comes from SCC
176 let isCommutable = 1 in {
177 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
178   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
179 } // End isCommutable = 1
180
181 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
182   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
183 } // End Uses = [SCC]
184 } // End Defs = [SCC]
185
186 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32",
187   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
188 >;
189 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32",
190   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
191 >;
192 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32",
193   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
194 >;
195 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32",
196   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
197 >;
198
199 def S_CSELECT_B32 : SOP2 <
200   0x0000000a, (outs SReg_32:$dst),
201   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
202   []
203 >;
204
205 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
206
207 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32",
208   [(set i32:$dst, (and i32:$src0, i32:$src1))]
209 >;
210
211 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
212   [(set i64:$dst, (and i64:$src0, i64:$src1))]
213 >;
214
215 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32",
216   [(set i32:$dst, (or i32:$src0, i32:$src1))]
217 >;
218
219 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64",
220   [(set i64:$dst, (or i64:$src0, i64:$src1))]
221 >;
222
223 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32",
224   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
225 >;
226
227 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
228   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
229 >;
230 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
231 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
232 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
233 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
234 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
235 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
236 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
237 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
238 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
239 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
240
241 // Use added complexity so these patterns are preferred to the VALU patterns.
242 let AddedComplexity = 1 in {
243
244 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
245   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
246 >;
247 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
248   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
249 >;
250 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
251   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
252 >;
253 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
254   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
255 >;
256 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
257   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
258 >;
259 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
260   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
261 >;
262
263 } // End AddedComplexity = 1
264
265 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
266 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
267 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32", []>;
268 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
269 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
270 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
271 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
272 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
273 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
274
275 //===----------------------------------------------------------------------===//
276 // SOPC Instructions
277 //===----------------------------------------------------------------------===//
278
279 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32">;
280 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32">;
281 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32">;
282 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32">;
283 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32">;
284 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32">;
285 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32">;
286 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32">;
287 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32">;
288 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32">;
289 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32">;
290 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32">;
291 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
292 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
293 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
294 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
295 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
296
297 //===----------------------------------------------------------------------===//
298 // SOPK Instructions
299 //===----------------------------------------------------------------------===//
300
301 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
302 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
303
304 /*
305 This instruction is disabled for now until we can figure out how to teach
306 the instruction selector to correctly use the  S_CMP* vs V_CMP*
307 instructions.
308
309 When this instruction is enabled the code generator sometimes produces this
310 invalid sequence:
311
312 SCC = S_CMPK_EQ_I32 SGPR0, imm
313 VCC = COPY SCC
314 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
315
316 def S_CMPK_EQ_I32 : SOPK <
317   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
318   "S_CMPK_EQ_I32",
319   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
320 >;
321 */
322
323 let isCompare = 1 in {
324 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
325 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
326 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
327 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
328 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
329 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
330 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
331 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
332 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
333 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
334 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
335 } // End isCompare = 1
336
337 let Defs = [SCC], isCommutable = 1 in {
338   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
339   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
340 }
341
342 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
343 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
344 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
345 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
346 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
347 //def EXP : EXP_ <0x00000000, "EXP", []>;
348
349 } // End let OtherPredicates = [isCFDepth0]
350
351 //===----------------------------------------------------------------------===//
352 // SOPP Instructions
353 //===----------------------------------------------------------------------===//
354
355 def S_NOP : SOPP <0x00000000, (ins i16imm:$SIMM16), "S_NOP $SIMM16", []>;
356
357 let isTerminator = 1 in {
358
359 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
360   [(IL_retflag)]> {
361   let SIMM16 = 0;
362   let isBarrier = 1;
363   let hasCtrlDep = 1;
364 }
365
366 let isBranch = 1 in {
367 def S_BRANCH : SOPP <
368   0x00000002, (ins brtarget:$target), "S_BRANCH $target",
369   [(br bb:$target)]> {
370   let isBarrier = 1;
371 }
372
373 let DisableEncoding = "$scc" in {
374 def S_CBRANCH_SCC0 : SOPP <
375   0x00000004, (ins brtarget:$target, SCCReg:$scc),
376   "S_CBRANCH_SCC0 $target", []
377 >;
378 def S_CBRANCH_SCC1 : SOPP <
379   0x00000005, (ins brtarget:$target, SCCReg:$scc),
380   "S_CBRANCH_SCC1 $target",
381   []
382 >;
383 } // End DisableEncoding = "$scc"
384
385 def S_CBRANCH_VCCZ : SOPP <
386   0x00000006, (ins brtarget:$target, VCCReg:$vcc),
387   "S_CBRANCH_VCCZ $target",
388   []
389 >;
390 def S_CBRANCH_VCCNZ : SOPP <
391   0x00000007, (ins brtarget:$target, VCCReg:$vcc),
392   "S_CBRANCH_VCCNZ $target",
393   []
394 >;
395
396 let DisableEncoding = "$exec" in {
397 def S_CBRANCH_EXECZ : SOPP <
398   0x00000008, (ins brtarget:$target, EXECReg:$exec),
399   "S_CBRANCH_EXECZ $target",
400   []
401 >;
402 def S_CBRANCH_EXECNZ : SOPP <
403   0x00000009, (ins brtarget:$target, EXECReg:$exec),
404   "S_CBRANCH_EXECNZ $target",
405   []
406 >;
407 } // End DisableEncoding = "$exec"
408
409
410 } // End isBranch = 1
411 } // End isTerminator = 1
412
413 let hasSideEffects = 1 in {
414 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
415   [(int_AMDGPU_barrier_local)]
416 > {
417   let SIMM16 = 0;
418   let isBarrier = 1;
419   let hasCtrlDep = 1;
420   let mayLoad = 1;
421   let mayStore = 1;
422 }
423
424 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
425   []
426 >;
427 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
428 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
429 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
430
431 let Uses = [EXEC] in {
432   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
433       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
434   > {
435     let DisableEncoding = "$m0";
436   }
437 } // End Uses = [EXEC]
438
439 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
440 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
441 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
442 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
443 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
444 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
445 } // End hasSideEffects
446
447 //===----------------------------------------------------------------------===//
448 // VOPC Instructions
449 //===----------------------------------------------------------------------===//
450
451 let isCompare = 1 in {
452
453 defm V_CMP_F_F32 : VOPC_32 <0x00000000, "V_CMP_F_F32">;
454 defm V_CMP_LT_F32 : VOPC_32 <0x00000001, "V_CMP_LT_F32", f32, COND_OLT>;
455 defm V_CMP_EQ_F32 : VOPC_32 <0x00000002, "V_CMP_EQ_F32", f32, COND_OEQ>;
456 defm V_CMP_LE_F32 : VOPC_32 <0x00000003, "V_CMP_LE_F32", f32, COND_OLE>;
457 defm V_CMP_GT_F32 : VOPC_32 <0x00000004, "V_CMP_GT_F32", f32, COND_OGT>;
458 defm V_CMP_LG_F32 : VOPC_32 <0x00000005, "V_CMP_LG_F32">;
459 defm V_CMP_GE_F32 : VOPC_32 <0x00000006, "V_CMP_GE_F32", f32, COND_OGE>;
460 defm V_CMP_O_F32 : VOPC_32 <0x00000007, "V_CMP_O_F32", f32, COND_O>;
461 defm V_CMP_U_F32 : VOPC_32 <0x00000008, "V_CMP_U_F32", f32, COND_UO>;
462 defm V_CMP_NGE_F32 : VOPC_32 <0x00000009, "V_CMP_NGE_F32">;
463 defm V_CMP_NLG_F32 : VOPC_32 <0x0000000a, "V_CMP_NLG_F32">;
464 defm V_CMP_NGT_F32 : VOPC_32 <0x0000000b, "V_CMP_NGT_F32">;
465 defm V_CMP_NLE_F32 : VOPC_32 <0x0000000c, "V_CMP_NLE_F32">;
466 defm V_CMP_NEQ_F32 : VOPC_32 <0x0000000d, "V_CMP_NEQ_F32", f32, COND_UNE>;
467 defm V_CMP_NLT_F32 : VOPC_32 <0x0000000e, "V_CMP_NLT_F32">;
468 defm V_CMP_TRU_F32 : VOPC_32 <0x0000000f, "V_CMP_TRU_F32">;
469
470 let hasSideEffects = 1, Defs = [EXEC] in {
471
472 defm V_CMPX_F_F32 : VOPC_32 <0x00000010, "V_CMPX_F_F32">;
473 defm V_CMPX_LT_F32 : VOPC_32 <0x00000011, "V_CMPX_LT_F32">;
474 defm V_CMPX_EQ_F32 : VOPC_32 <0x00000012, "V_CMPX_EQ_F32">;
475 defm V_CMPX_LE_F32 : VOPC_32 <0x00000013, "V_CMPX_LE_F32">;
476 defm V_CMPX_GT_F32 : VOPC_32 <0x00000014, "V_CMPX_GT_F32">;
477 defm V_CMPX_LG_F32 : VOPC_32 <0x00000015, "V_CMPX_LG_F32">;
478 defm V_CMPX_GE_F32 : VOPC_32 <0x00000016, "V_CMPX_GE_F32">;
479 defm V_CMPX_O_F32 : VOPC_32 <0x00000017, "V_CMPX_O_F32">;
480 defm V_CMPX_U_F32 : VOPC_32 <0x00000018, "V_CMPX_U_F32">;
481 defm V_CMPX_NGE_F32 : VOPC_32 <0x00000019, "V_CMPX_NGE_F32">;
482 defm V_CMPX_NLG_F32 : VOPC_32 <0x0000001a, "V_CMPX_NLG_F32">;
483 defm V_CMPX_NGT_F32 : VOPC_32 <0x0000001b, "V_CMPX_NGT_F32">;
484 defm V_CMPX_NLE_F32 : VOPC_32 <0x0000001c, "V_CMPX_NLE_F32">;
485 defm V_CMPX_NEQ_F32 : VOPC_32 <0x0000001d, "V_CMPX_NEQ_F32">;
486 defm V_CMPX_NLT_F32 : VOPC_32 <0x0000001e, "V_CMPX_NLT_F32">;
487 defm V_CMPX_TRU_F32 : VOPC_32 <0x0000001f, "V_CMPX_TRU_F32">;
488
489 } // End hasSideEffects = 1, Defs = [EXEC]
490
491 defm V_CMP_F_F64 : VOPC_64 <0x00000020, "V_CMP_F_F64">;
492 defm V_CMP_LT_F64 : VOPC_64 <0x00000021, "V_CMP_LT_F64", f64, COND_OLT>;
493 defm V_CMP_EQ_F64 : VOPC_64 <0x00000022, "V_CMP_EQ_F64", f64, COND_OEQ>;
494 defm V_CMP_LE_F64 : VOPC_64 <0x00000023, "V_CMP_LE_F64", f64, COND_OLE>;
495 defm V_CMP_GT_F64 : VOPC_64 <0x00000024, "V_CMP_GT_F64", f64, COND_OGT>;
496 defm V_CMP_LG_F64 : VOPC_64 <0x00000025, "V_CMP_LG_F64">;
497 defm V_CMP_GE_F64 : VOPC_64 <0x00000026, "V_CMP_GE_F64", f64, COND_OGE>;
498 defm V_CMP_O_F64 : VOPC_64 <0x00000027, "V_CMP_O_F64", f64, COND_O>;
499 defm V_CMP_U_F64 : VOPC_64 <0x00000028, "V_CMP_U_F64", f64, COND_UO>;
500 defm V_CMP_NGE_F64 : VOPC_64 <0x00000029, "V_CMP_NGE_F64">;
501 defm V_CMP_NLG_F64 : VOPC_64 <0x0000002a, "V_CMP_NLG_F64">;
502 defm V_CMP_NGT_F64 : VOPC_64 <0x0000002b, "V_CMP_NGT_F64">;
503 defm V_CMP_NLE_F64 : VOPC_64 <0x0000002c, "V_CMP_NLE_F64">;
504 defm V_CMP_NEQ_F64 : VOPC_64 <0x0000002d, "V_CMP_NEQ_F64", f64, COND_UNE>;
505 defm V_CMP_NLT_F64 : VOPC_64 <0x0000002e, "V_CMP_NLT_F64">;
506 defm V_CMP_TRU_F64 : VOPC_64 <0x0000002f, "V_CMP_TRU_F64">;
507
508 let hasSideEffects = 1, Defs = [EXEC] in {
509
510 defm V_CMPX_F_F64 : VOPC_64 <0x00000030, "V_CMPX_F_F64">;
511 defm V_CMPX_LT_F64 : VOPC_64 <0x00000031, "V_CMPX_LT_F64">;
512 defm V_CMPX_EQ_F64 : VOPC_64 <0x00000032, "V_CMPX_EQ_F64">;
513 defm V_CMPX_LE_F64 : VOPC_64 <0x00000033, "V_CMPX_LE_F64">;
514 defm V_CMPX_GT_F64 : VOPC_64 <0x00000034, "V_CMPX_GT_F64">;
515 defm V_CMPX_LG_F64 : VOPC_64 <0x00000035, "V_CMPX_LG_F64">;
516 defm V_CMPX_GE_F64 : VOPC_64 <0x00000036, "V_CMPX_GE_F64">;
517 defm V_CMPX_O_F64 : VOPC_64 <0x00000037, "V_CMPX_O_F64">;
518 defm V_CMPX_U_F64 : VOPC_64 <0x00000038, "V_CMPX_U_F64">;
519 defm V_CMPX_NGE_F64 : VOPC_64 <0x00000039, "V_CMPX_NGE_F64">;
520 defm V_CMPX_NLG_F64 : VOPC_64 <0x0000003a, "V_CMPX_NLG_F64">;
521 defm V_CMPX_NGT_F64 : VOPC_64 <0x0000003b, "V_CMPX_NGT_F64">;
522 defm V_CMPX_NLE_F64 : VOPC_64 <0x0000003c, "V_CMPX_NLE_F64">;
523 defm V_CMPX_NEQ_F64 : VOPC_64 <0x0000003d, "V_CMPX_NEQ_F64">;
524 defm V_CMPX_NLT_F64 : VOPC_64 <0x0000003e, "V_CMPX_NLT_F64">;
525 defm V_CMPX_TRU_F64 : VOPC_64 <0x0000003f, "V_CMPX_TRU_F64">;
526
527 } // End hasSideEffects = 1, Defs = [EXEC]
528
529 defm V_CMPS_F_F32 : VOPC_32 <0x00000040, "V_CMPS_F_F32">;
530 defm V_CMPS_LT_F32 : VOPC_32 <0x00000041, "V_CMPS_LT_F32">;
531 defm V_CMPS_EQ_F32 : VOPC_32 <0x00000042, "V_CMPS_EQ_F32">;
532 defm V_CMPS_LE_F32 : VOPC_32 <0x00000043, "V_CMPS_LE_F32">;
533 defm V_CMPS_GT_F32 : VOPC_32 <0x00000044, "V_CMPS_GT_F32">;
534 defm V_CMPS_LG_F32 : VOPC_32 <0x00000045, "V_CMPS_LG_F32">;
535 defm V_CMPS_GE_F32 : VOPC_32 <0x00000046, "V_CMPS_GE_F32">;
536 defm V_CMPS_O_F32 : VOPC_32 <0x00000047, "V_CMPS_O_F32">;
537 defm V_CMPS_U_F32 : VOPC_32 <0x00000048, "V_CMPS_U_F32">;
538 defm V_CMPS_NGE_F32 : VOPC_32 <0x00000049, "V_CMPS_NGE_F32">;
539 defm V_CMPS_NLG_F32 : VOPC_32 <0x0000004a, "V_CMPS_NLG_F32">;
540 defm V_CMPS_NGT_F32 : VOPC_32 <0x0000004b, "V_CMPS_NGT_F32">;
541 defm V_CMPS_NLE_F32 : VOPC_32 <0x0000004c, "V_CMPS_NLE_F32">;
542 defm V_CMPS_NEQ_F32 : VOPC_32 <0x0000004d, "V_CMPS_NEQ_F32">;
543 defm V_CMPS_NLT_F32 : VOPC_32 <0x0000004e, "V_CMPS_NLT_F32">;
544 defm V_CMPS_TRU_F32 : VOPC_32 <0x0000004f, "V_CMPS_TRU_F32">;
545
546 let hasSideEffects = 1, Defs = [EXEC] in {
547
548 defm V_CMPSX_F_F32 : VOPC_32 <0x00000050, "V_CMPSX_F_F32">;
549 defm V_CMPSX_LT_F32 : VOPC_32 <0x00000051, "V_CMPSX_LT_F32">;
550 defm V_CMPSX_EQ_F32 : VOPC_32 <0x00000052, "V_CMPSX_EQ_F32">;
551 defm V_CMPSX_LE_F32 : VOPC_32 <0x00000053, "V_CMPSX_LE_F32">;
552 defm V_CMPSX_GT_F32 : VOPC_32 <0x00000054, "V_CMPSX_GT_F32">;
553 defm V_CMPSX_LG_F32 : VOPC_32 <0x00000055, "V_CMPSX_LG_F32">;
554 defm V_CMPSX_GE_F32 : VOPC_32 <0x00000056, "V_CMPSX_GE_F32">;
555 defm V_CMPSX_O_F32 : VOPC_32 <0x00000057, "V_CMPSX_O_F32">;
556 defm V_CMPSX_U_F32 : VOPC_32 <0x00000058, "V_CMPSX_U_F32">;
557 defm V_CMPSX_NGE_F32 : VOPC_32 <0x00000059, "V_CMPSX_NGE_F32">;
558 defm V_CMPSX_NLG_F32 : VOPC_32 <0x0000005a, "V_CMPSX_NLG_F32">;
559 defm V_CMPSX_NGT_F32 : VOPC_32 <0x0000005b, "V_CMPSX_NGT_F32">;
560 defm V_CMPSX_NLE_F32 : VOPC_32 <0x0000005c, "V_CMPSX_NLE_F32">;
561 defm V_CMPSX_NEQ_F32 : VOPC_32 <0x0000005d, "V_CMPSX_NEQ_F32">;
562 defm V_CMPSX_NLT_F32 : VOPC_32 <0x0000005e, "V_CMPSX_NLT_F32">;
563 defm V_CMPSX_TRU_F32 : VOPC_32 <0x0000005f, "V_CMPSX_TRU_F32">;
564
565 } // End hasSideEffects = 1, Defs = [EXEC]
566
567 defm V_CMPS_F_F64 : VOPC_64 <0x00000060, "V_CMPS_F_F64">;
568 defm V_CMPS_LT_F64 : VOPC_64 <0x00000061, "V_CMPS_LT_F64">;
569 defm V_CMPS_EQ_F64 : VOPC_64 <0x00000062, "V_CMPS_EQ_F64">;
570 defm V_CMPS_LE_F64 : VOPC_64 <0x00000063, "V_CMPS_LE_F64">;
571 defm V_CMPS_GT_F64 : VOPC_64 <0x00000064, "V_CMPS_GT_F64">;
572 defm V_CMPS_LG_F64 : VOPC_64 <0x00000065, "V_CMPS_LG_F64">;
573 defm V_CMPS_GE_F64 : VOPC_64 <0x00000066, "V_CMPS_GE_F64">;
574 defm V_CMPS_O_F64 : VOPC_64 <0x00000067, "V_CMPS_O_F64">;
575 defm V_CMPS_U_F64 : VOPC_64 <0x00000068, "V_CMPS_U_F64">;
576 defm V_CMPS_NGE_F64 : VOPC_64 <0x00000069, "V_CMPS_NGE_F64">;
577 defm V_CMPS_NLG_F64 : VOPC_64 <0x0000006a, "V_CMPS_NLG_F64">;
578 defm V_CMPS_NGT_F64 : VOPC_64 <0x0000006b, "V_CMPS_NGT_F64">;
579 defm V_CMPS_NLE_F64 : VOPC_64 <0x0000006c, "V_CMPS_NLE_F64">;
580 defm V_CMPS_NEQ_F64 : VOPC_64 <0x0000006d, "V_CMPS_NEQ_F64">;
581 defm V_CMPS_NLT_F64 : VOPC_64 <0x0000006e, "V_CMPS_NLT_F64">;
582 defm V_CMPS_TRU_F64 : VOPC_64 <0x0000006f, "V_CMPS_TRU_F64">;
583
584 let hasSideEffects = 1, Defs = [EXEC] in {
585
586 defm V_CMPSX_F_F64 : VOPC_64 <0x00000070, "V_CMPSX_F_F64">;
587 defm V_CMPSX_LT_F64 : VOPC_64 <0x00000071, "V_CMPSX_LT_F64">;
588 defm V_CMPSX_EQ_F64 : VOPC_64 <0x00000072, "V_CMPSX_EQ_F64">;
589 defm V_CMPSX_LE_F64 : VOPC_64 <0x00000073, "V_CMPSX_LE_F64">;
590 defm V_CMPSX_GT_F64 : VOPC_64 <0x00000074, "V_CMPSX_GT_F64">;
591 defm V_CMPSX_LG_F64 : VOPC_64 <0x00000075, "V_CMPSX_LG_F64">;
592 defm V_CMPSX_GE_F64 : VOPC_64 <0x00000076, "V_CMPSX_GE_F64">;
593 defm V_CMPSX_O_F64 : VOPC_64 <0x00000077, "V_CMPSX_O_F64">;
594 defm V_CMPSX_U_F64 : VOPC_64 <0x00000078, "V_CMPSX_U_F64">;
595 defm V_CMPSX_NGE_F64 : VOPC_64 <0x00000079, "V_CMPSX_NGE_F64">;
596 defm V_CMPSX_NLG_F64 : VOPC_64 <0x0000007a, "V_CMPSX_NLG_F64">;
597 defm V_CMPSX_NGT_F64 : VOPC_64 <0x0000007b, "V_CMPSX_NGT_F64">;
598 defm V_CMPSX_NLE_F64 : VOPC_64 <0x0000007c, "V_CMPSX_NLE_F64">;
599 defm V_CMPSX_NEQ_F64 : VOPC_64 <0x0000007d, "V_CMPSX_NEQ_F64">;
600 defm V_CMPSX_NLT_F64 : VOPC_64 <0x0000007e, "V_CMPSX_NLT_F64">;
601 defm V_CMPSX_TRU_F64 : VOPC_64 <0x0000007f, "V_CMPSX_TRU_F64">;
602
603 } // End hasSideEffects = 1, Defs = [EXEC]
604
605 defm V_CMP_F_I32 : VOPC_32 <0x00000080, "V_CMP_F_I32">;
606 defm V_CMP_LT_I32 : VOPC_32 <0x00000081, "V_CMP_LT_I32", i32, COND_SLT>;
607 defm V_CMP_EQ_I32 : VOPC_32 <0x00000082, "V_CMP_EQ_I32", i32, COND_EQ>;
608 defm V_CMP_LE_I32 : VOPC_32 <0x00000083, "V_CMP_LE_I32", i32, COND_SLE>;
609 defm V_CMP_GT_I32 : VOPC_32 <0x00000084, "V_CMP_GT_I32", i32, COND_SGT>;
610 defm V_CMP_NE_I32 : VOPC_32 <0x00000085, "V_CMP_NE_I32", i32, COND_NE>;
611 defm V_CMP_GE_I32 : VOPC_32 <0x00000086, "V_CMP_GE_I32", i32, COND_SGE>;
612 defm V_CMP_T_I32 : VOPC_32 <0x00000087, "V_CMP_T_I32">;
613
614 let hasSideEffects = 1, Defs = [EXEC] in {
615
616 defm V_CMPX_F_I32 : VOPC_32 <0x00000090, "V_CMPX_F_I32">;
617 defm V_CMPX_LT_I32 : VOPC_32 <0x00000091, "V_CMPX_LT_I32">;
618 defm V_CMPX_EQ_I32 : VOPC_32 <0x00000092, "V_CMPX_EQ_I32">;
619 defm V_CMPX_LE_I32 : VOPC_32 <0x00000093, "V_CMPX_LE_I32">;
620 defm V_CMPX_GT_I32 : VOPC_32 <0x00000094, "V_CMPX_GT_I32">;
621 defm V_CMPX_NE_I32 : VOPC_32 <0x00000095, "V_CMPX_NE_I32">;
622 defm V_CMPX_GE_I32 : VOPC_32 <0x00000096, "V_CMPX_GE_I32">;
623 defm V_CMPX_T_I32 : VOPC_32 <0x00000097, "V_CMPX_T_I32">;
624
625 } // End hasSideEffects = 1, Defs = [EXEC]
626
627 defm V_CMP_F_I64 : VOPC_64 <0x000000a0, "V_CMP_F_I64">;
628 defm V_CMP_LT_I64 : VOPC_64 <0x000000a1, "V_CMP_LT_I64", i64, COND_SLT>;
629 defm V_CMP_EQ_I64 : VOPC_64 <0x000000a2, "V_CMP_EQ_I64", i64, COND_EQ>;
630 defm V_CMP_LE_I64 : VOPC_64 <0x000000a3, "V_CMP_LE_I64", i64, COND_SLE>;
631 defm V_CMP_GT_I64 : VOPC_64 <0x000000a4, "V_CMP_GT_I64", i64, COND_SGT>;
632 defm V_CMP_NE_I64 : VOPC_64 <0x000000a5, "V_CMP_NE_I64", i64, COND_NE>;
633 defm V_CMP_GE_I64 : VOPC_64 <0x000000a6, "V_CMP_GE_I64", i64, COND_SGE>;
634 defm V_CMP_T_I64 : VOPC_64 <0x000000a7, "V_CMP_T_I64">;
635
636 let hasSideEffects = 1, Defs = [EXEC] in {
637
638 defm V_CMPX_F_I64 : VOPC_64 <0x000000b0, "V_CMPX_F_I64">;
639 defm V_CMPX_LT_I64 : VOPC_64 <0x000000b1, "V_CMPX_LT_I64">;
640 defm V_CMPX_EQ_I64 : VOPC_64 <0x000000b2, "V_CMPX_EQ_I64">;
641 defm V_CMPX_LE_I64 : VOPC_64 <0x000000b3, "V_CMPX_LE_I64">;
642 defm V_CMPX_GT_I64 : VOPC_64 <0x000000b4, "V_CMPX_GT_I64">;
643 defm V_CMPX_NE_I64 : VOPC_64 <0x000000b5, "V_CMPX_NE_I64">;
644 defm V_CMPX_GE_I64 : VOPC_64 <0x000000b6, "V_CMPX_GE_I64">;
645 defm V_CMPX_T_I64 : VOPC_64 <0x000000b7, "V_CMPX_T_I64">;
646
647 } // End hasSideEffects = 1, Defs = [EXEC]
648
649 defm V_CMP_F_U32 : VOPC_32 <0x000000c0, "V_CMP_F_U32">;
650 defm V_CMP_LT_U32 : VOPC_32 <0x000000c1, "V_CMP_LT_U32", i32, COND_ULT>;
651 defm V_CMP_EQ_U32 : VOPC_32 <0x000000c2, "V_CMP_EQ_U32", i32, COND_EQ>;
652 defm V_CMP_LE_U32 : VOPC_32 <0x000000c3, "V_CMP_LE_U32", i32, COND_ULE>;
653 defm V_CMP_GT_U32 : VOPC_32 <0x000000c4, "V_CMP_GT_U32", i32, COND_UGT>;
654 defm V_CMP_NE_U32 : VOPC_32 <0x000000c5, "V_CMP_NE_U32", i32, COND_NE>;
655 defm V_CMP_GE_U32 : VOPC_32 <0x000000c6, "V_CMP_GE_U32", i32, COND_UGE>;
656 defm V_CMP_T_U32 : VOPC_32 <0x000000c7, "V_CMP_T_U32">;
657
658 let hasSideEffects = 1, Defs = [EXEC] in {
659
660 defm V_CMPX_F_U32 : VOPC_32 <0x000000d0, "V_CMPX_F_U32">;
661 defm V_CMPX_LT_U32 : VOPC_32 <0x000000d1, "V_CMPX_LT_U32">;
662 defm V_CMPX_EQ_U32 : VOPC_32 <0x000000d2, "V_CMPX_EQ_U32">;
663 defm V_CMPX_LE_U32 : VOPC_32 <0x000000d3, "V_CMPX_LE_U32">;
664 defm V_CMPX_GT_U32 : VOPC_32 <0x000000d4, "V_CMPX_GT_U32">;
665 defm V_CMPX_NE_U32 : VOPC_32 <0x000000d5, "V_CMPX_NE_U32">;
666 defm V_CMPX_GE_U32 : VOPC_32 <0x000000d6, "V_CMPX_GE_U32">;
667 defm V_CMPX_T_U32 : VOPC_32 <0x000000d7, "V_CMPX_T_U32">;
668
669 } // End hasSideEffects = 1, Defs = [EXEC]
670
671 defm V_CMP_F_U64 : VOPC_64 <0x000000e0, "V_CMP_F_U64">;
672 defm V_CMP_LT_U64 : VOPC_64 <0x000000e1, "V_CMP_LT_U64", i64, COND_ULT>;
673 defm V_CMP_EQ_U64 : VOPC_64 <0x000000e2, "V_CMP_EQ_U64", i64, COND_EQ>;
674 defm V_CMP_LE_U64 : VOPC_64 <0x000000e3, "V_CMP_LE_U64", i64, COND_ULE>;
675 defm V_CMP_GT_U64 : VOPC_64 <0x000000e4, "V_CMP_GT_U64", i64, COND_UGT>;
676 defm V_CMP_NE_U64 : VOPC_64 <0x000000e5, "V_CMP_NE_U64", i64, COND_NE>;
677 defm V_CMP_GE_U64 : VOPC_64 <0x000000e6, "V_CMP_GE_U64", i64, COND_UGE>;
678 defm V_CMP_T_U64 : VOPC_64 <0x000000e7, "V_CMP_T_U64">;
679
680 let hasSideEffects = 1, Defs = [EXEC] in {
681
682 defm V_CMPX_F_U64 : VOPC_64 <0x000000f0, "V_CMPX_F_U64">;
683 defm V_CMPX_LT_U64 : VOPC_64 <0x000000f1, "V_CMPX_LT_U64">;
684 defm V_CMPX_EQ_U64 : VOPC_64 <0x000000f2, "V_CMPX_EQ_U64">;
685 defm V_CMPX_LE_U64 : VOPC_64 <0x000000f3, "V_CMPX_LE_U64">;
686 defm V_CMPX_GT_U64 : VOPC_64 <0x000000f4, "V_CMPX_GT_U64">;
687 defm V_CMPX_NE_U64 : VOPC_64 <0x000000f5, "V_CMPX_NE_U64">;
688 defm V_CMPX_GE_U64 : VOPC_64 <0x000000f6, "V_CMPX_GE_U64">;
689 defm V_CMPX_T_U64 : VOPC_64 <0x000000f7, "V_CMPX_T_U64">;
690
691 } // End hasSideEffects = 1, Defs = [EXEC]
692
693 defm V_CMP_CLASS_F32 : VOPC_32 <0x00000088, "V_CMP_CLASS_F32">;
694
695 let hasSideEffects = 1, Defs = [EXEC] in {
696 defm V_CMPX_CLASS_F32 : VOPC_32 <0x00000098, "V_CMPX_CLASS_F32">;
697 } // End hasSideEffects = 1, Defs = [EXEC]
698
699 defm V_CMP_CLASS_F64 : VOPC_64 <0x000000a8, "V_CMP_CLASS_F64">;
700
701 let hasSideEffects = 1, Defs = [EXEC] in {
702 defm V_CMPX_CLASS_F64 : VOPC_64 <0x000000b8, "V_CMPX_CLASS_F64">;
703 } // End hasSideEffects = 1, Defs = [EXEC]
704
705 } // End isCompare = 1
706
707 //===----------------------------------------------------------------------===//
708 // DS Instructions
709 //===----------------------------------------------------------------------===//
710
711 def DS_ADD_U32_RTN : DS_1A1D_RET <0x20, "DS_ADD_U32_RTN", VReg_32>;
712 def DS_SUB_U32_RTN : DS_1A1D_RET <0x21, "DS_SUB_U32_RTN", VReg_32>;
713 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
714 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
715 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
716 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "DS_WRITE_B64", VReg_64>;
717
718 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
719 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
720 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
721 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
722 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
723 def DS_READ_B64 : DS_Load_Helper <0x00000076, "DS_READ_B64", VReg_64>;
724
725 // 2 forms.
726 def DS_WRITE2_B32 : DS_Load2_Helper <0x0000000E, "DS_WRITE2_B32", VReg_64>;
727 def DS_WRITE2_B64 : DS_Load2_Helper <0x0000004E, "DS_WRITE2_B64", VReg_128>;
728
729 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "DS_READ2_B32", VReg_64>;
730 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "DS_READ2_B64", VReg_128>;
731
732 // TODO: DS_READ2ST64_B32, DS_READ2ST64_B64,
733 // DS_WRITE2ST64_B32, DS_WRITE2ST64_B64
734
735 //===----------------------------------------------------------------------===//
736 // MUBUF Instructions
737 //===----------------------------------------------------------------------===//
738
739 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
740 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
741 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
742 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
743 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
744 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
745 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
746 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
747 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <0x00000008, "BUFFER_LOAD_UBYTE", VReg_32>;
748 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <0x00000009, "BUFFER_LOAD_SBYTE", VReg_32>;
749 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <0x0000000a, "BUFFER_LOAD_USHORT", VReg_32>;
750 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32>;
751 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <0x0000000c, "BUFFER_LOAD_DWORD", VReg_32>;
752 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64>;
753 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128>;
754
755 def BUFFER_STORE_BYTE : MUBUF_Store_Helper <
756   0x00000018, "BUFFER_STORE_BYTE", VReg_32
757 >;
758
759 def BUFFER_STORE_SHORT : MUBUF_Store_Helper <
760   0x0000001a, "BUFFER_STORE_SHORT", VReg_32
761 >;
762
763 def BUFFER_STORE_DWORD : MUBUF_Store_Helper <
764   0x0000001c, "BUFFER_STORE_DWORD", VReg_32
765 >;
766
767 def BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
768   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64
769 >;
770
771 def BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
772   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128
773 >;
774 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
775 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
776 //def BUFFER_ATOMIC_ADD : MUBUF_ <0x00000032, "BUFFER_ATOMIC_ADD", []>;
777 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
778 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
779 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
780 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
781 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
782 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
783 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
784 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
785 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
786 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
787 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
788 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
789 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
790 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
791 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
792 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
793 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
794 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
795 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
796 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
797 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
798 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
799 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
800 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
801 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
802 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
803 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
804 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
805 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
806 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
807 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
808 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
809 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
810
811 //===----------------------------------------------------------------------===//
812 // MTBUF Instructions
813 //===----------------------------------------------------------------------===//
814
815 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
816 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
817 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
818 def TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
819 def TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
820 def TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
821 def TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
822 def TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
823
824 //===----------------------------------------------------------------------===//
825 // MIMG Instructions
826 //===----------------------------------------------------------------------===//
827
828 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
829 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
830 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
831 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
832 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
833 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
834 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
835 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
836 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
837 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
838 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
839 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
840 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
841 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
842 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
843 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
844 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
845 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
846 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
847 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
848 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
849 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
850 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
851 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
852 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
853 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
854 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
855 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
856 defm IMAGE_SAMPLE : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
857 //def IMAGE_SAMPLE_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL", 0x00000021>;
858 defm IMAGE_SAMPLE_D : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
859 //def IMAGE_SAMPLE_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL", 0x00000023>;
860 defm IMAGE_SAMPLE_L : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
861 defm IMAGE_SAMPLE_B : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
862 //def IMAGE_SAMPLE_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL", 0x00000026>;
863 //def IMAGE_SAMPLE_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ", 0x00000027>;
864 defm IMAGE_SAMPLE_C : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
865 //def IMAGE_SAMPLE_C_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL", 0x00000029>;
866 defm IMAGE_SAMPLE_C_D : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
867 //def IMAGE_SAMPLE_C_D_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL", 0x0000002b>;
868 defm IMAGE_SAMPLE_C_L : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
869 defm IMAGE_SAMPLE_C_B : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
870 //def IMAGE_SAMPLE_C_B_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL", 0x0000002e>;
871 //def IMAGE_SAMPLE_C_LZ : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ", 0x0000002f>;
872 //def IMAGE_SAMPLE_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_O", 0x00000030>;
873 //def IMAGE_SAMPLE_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CL_O", 0x00000031>;
874 //def IMAGE_SAMPLE_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_O", 0x00000032>;
875 //def IMAGE_SAMPLE_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_D_CL_O", 0x00000033>;
876 //def IMAGE_SAMPLE_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_L_O", 0x00000034>;
877 //def IMAGE_SAMPLE_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_O", 0x00000035>;
878 //def IMAGE_SAMPLE_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_B_CL_O", 0x00000036>;
879 //def IMAGE_SAMPLE_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_LZ_O", 0x00000037>;
880 //def IMAGE_SAMPLE_C_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_O", 0x00000038>;
881 //def IMAGE_SAMPLE_C_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CL_O", 0x00000039>;
882 //def IMAGE_SAMPLE_C_D_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_O", 0x0000003a>;
883 //def IMAGE_SAMPLE_C_D_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_D_CL_O", 0x0000003b>;
884 //def IMAGE_SAMPLE_C_L_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_L_O", 0x0000003c>;
885 //def IMAGE_SAMPLE_C_B_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_O", 0x0000003d>;
886 //def IMAGE_SAMPLE_C_B_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_B_CL_O", 0x0000003e>;
887 //def IMAGE_SAMPLE_C_LZ_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_LZ_O", 0x0000003f>;
888 //def IMAGE_GATHER4 : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4", 0x00000040>;
889 //def IMAGE_GATHER4_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL", 0x00000041>;
890 //def IMAGE_GATHER4_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L", 0x00000044>;
891 //def IMAGE_GATHER4_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B", 0x00000045>;
892 //def IMAGE_GATHER4_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL", 0x00000046>;
893 //def IMAGE_GATHER4_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ", 0x00000047>;
894 //def IMAGE_GATHER4_C : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C", 0x00000048>;
895 //def IMAGE_GATHER4_C_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL", 0x00000049>;
896 //def IMAGE_GATHER4_C_L : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L", 0x0000004c>;
897 //def IMAGE_GATHER4_C_B : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B", 0x0000004d>;
898 //def IMAGE_GATHER4_C_B_CL : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL", 0x0000004e>;
899 //def IMAGE_GATHER4_C_LZ : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ", 0x0000004f>;
900 //def IMAGE_GATHER4_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_O", 0x00000050>;
901 //def IMAGE_GATHER4_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_CL_O", 0x00000051>;
902 //def IMAGE_GATHER4_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_L_O", 0x00000054>;
903 //def IMAGE_GATHER4_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_O", 0x00000055>;
904 //def IMAGE_GATHER4_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_B_CL_O", 0x00000056>;
905 //def IMAGE_GATHER4_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_LZ_O", 0x00000057>;
906 //def IMAGE_GATHER4_C_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_O", 0x00000058>;
907 //def IMAGE_GATHER4_C_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_CL_O", 0x00000059>;
908 //def IMAGE_GATHER4_C_L_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_L_O", 0x0000005c>;
909 //def IMAGE_GATHER4_C_B_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_O", 0x0000005d>;
910 //def IMAGE_GATHER4_C_B_CL_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_B_CL_O", 0x0000005e>;
911 //def IMAGE_GATHER4_C_LZ_O : MIMG_NoPattern_GATHER4 <"IMAGE_GATHER4_C_LZ_O", 0x0000005f>;
912 //def IMAGE_GET_LOD : MIMG_NoPattern_ <"IMAGE_GET_LOD", 0x00000060>;
913 //def IMAGE_SAMPLE_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD", 0x00000068>;
914 //def IMAGE_SAMPLE_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL", 0x00000069>;
915 //def IMAGE_SAMPLE_C_CD : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD", 0x0000006a>;
916 //def IMAGE_SAMPLE_C_CD_CL : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL", 0x0000006b>;
917 //def IMAGE_SAMPLE_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_O", 0x0000006c>;
918 //def IMAGE_SAMPLE_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_CD_CL_O", 0x0000006d>;
919 //def IMAGE_SAMPLE_C_CD_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_O", 0x0000006e>;
920 //def IMAGE_SAMPLE_C_CD_CL_O : MIMG_NoPattern_ <"IMAGE_SAMPLE_C_CD_CL_O", 0x0000006f>;
921 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
922 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
923
924 //===----------------------------------------------------------------------===//
925 // VOP1 Instructions
926 //===----------------------------------------------------------------------===//
927
928 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
929
930 let neverHasSideEffects = 1, isMoveImm = 1 in {
931 defm V_MOV_B32 : VOP1_32 <0x00000001, "V_MOV_B32", []>;
932 } // End neverHasSideEffects = 1, isMoveImm = 1
933
934 let Uses = [EXEC] in {
935
936 def V_READFIRSTLANE_B32 : VOP1 <
937   0x00000002,
938   (outs SReg_32:$vdst),
939   (ins VReg_32:$src0),
940   "V_READFIRSTLANE_B32 $vdst, $src0",
941   []
942 >;
943
944 }
945
946 defm V_CVT_I32_F64 : VOP1_32_64 <0x00000003, "V_CVT_I32_F64",
947   [(set i32:$dst, (fp_to_sint f64:$src0))]
948 >;
949 defm V_CVT_F64_I32 : VOP1_64_32 <0x00000004, "V_CVT_F64_I32",
950   [(set f64:$dst, (sint_to_fp i32:$src0))]
951 >;
952 defm V_CVT_F32_I32 : VOP1_32 <0x00000005, "V_CVT_F32_I32",
953   [(set f32:$dst, (sint_to_fp i32:$src0))]
954 >;
955 defm V_CVT_F32_U32 : VOP1_32 <0x00000006, "V_CVT_F32_U32",
956   [(set f32:$dst, (uint_to_fp i32:$src0))]
957 >;
958 defm V_CVT_U32_F32 : VOP1_32 <0x00000007, "V_CVT_U32_F32",
959   [(set i32:$dst, (fp_to_uint f32:$src0))]
960 >;
961 defm V_CVT_I32_F32 : VOP1_32 <0x00000008, "V_CVT_I32_F32",
962   [(set i32:$dst, (fp_to_sint f32:$src0))]
963 >;
964 defm V_MOV_FED_B32 : VOP1_32 <0x00000009, "V_MOV_FED_B32", []>;
965 ////def V_CVT_F16_F32 : VOP1_F16 <0x0000000a, "V_CVT_F16_F32", []>;
966 //defm V_CVT_F32_F16 : VOP1_32 <0x0000000b, "V_CVT_F32_F16", []>;
967 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
968 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
969 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
970 defm V_CVT_F32_F64 : VOP1_32_64 <0x0000000f, "V_CVT_F32_F64",
971   [(set f32:$dst, (fround f64:$src0))]
972 >;
973 defm V_CVT_F64_F32 : VOP1_64_32 <0x00000010, "V_CVT_F64_F32",
974   [(set f64:$dst, (fextend f32:$src0))]
975 >;
976 //defm V_CVT_F32_UBYTE0 : VOP1_32 <0x00000011, "V_CVT_F32_UBYTE0", []>;
977 //defm V_CVT_F32_UBYTE1 : VOP1_32 <0x00000012, "V_CVT_F32_UBYTE1", []>;
978 //defm V_CVT_F32_UBYTE2 : VOP1_32 <0x00000013, "V_CVT_F32_UBYTE2", []>;
979 //defm V_CVT_F32_UBYTE3 : VOP1_32 <0x00000014, "V_CVT_F32_UBYTE3", []>;
980 defm V_CVT_U32_F64 : VOP1_32_64 <0x00000015, "V_CVT_U32_F64",
981   [(set i32:$dst, (fp_to_uint f64:$src0))]
982 >;
983 defm V_CVT_F64_U32 : VOP1_64_32 <0x00000016, "V_CVT_F64_U32",
984   [(set f64:$dst, (uint_to_fp i32:$src0))]
985 >;
986
987 defm V_FRACT_F32 : VOP1_32 <0x00000020, "V_FRACT_F32",
988   [(set f32:$dst, (AMDGPUfract f32:$src0))]
989 >;
990 defm V_TRUNC_F32 : VOP1_32 <0x00000021, "V_TRUNC_F32",
991   [(set f32:$dst, (int_AMDGPU_trunc f32:$src0))]
992 >;
993 defm V_CEIL_F32 : VOP1_32 <0x00000022, "V_CEIL_F32",
994   [(set f32:$dst, (fceil f32:$src0))]
995 >;
996 defm V_RNDNE_F32 : VOP1_32 <0x00000023, "V_RNDNE_F32",
997   [(set f32:$dst, (frint f32:$src0))]
998 >;
999 defm V_FLOOR_F32 : VOP1_32 <0x00000024, "V_FLOOR_F32",
1000   [(set f32:$dst, (ffloor f32:$src0))]
1001 >;
1002 defm V_EXP_F32 : VOP1_32 <0x00000025, "V_EXP_F32",
1003   [(set f32:$dst, (fexp2 f32:$src0))]
1004 >;
1005 defm V_LOG_CLAMP_F32 : VOP1_32 <0x00000026, "V_LOG_CLAMP_F32", []>;
1006 defm V_LOG_F32 : VOP1_32 <0x00000027, "V_LOG_F32",
1007   [(set f32:$dst, (flog2 f32:$src0))]
1008 >;
1009 defm V_RCP_CLAMP_F32 : VOP1_32 <0x00000028, "V_RCP_CLAMP_F32", []>;
1010 defm V_RCP_LEGACY_F32 : VOP1_32 <0x00000029, "V_RCP_LEGACY_F32", []>;
1011 defm V_RCP_F32 : VOP1_32 <0x0000002a, "V_RCP_F32",
1012   [(set f32:$dst, (fdiv FP_ONE, f32:$src0))]
1013 >;
1014 defm V_RCP_IFLAG_F32 : VOP1_32 <0x0000002b, "V_RCP_IFLAG_F32", []>;
1015 defm V_RSQ_CLAMP_F32 : VOP1_32 <0x0000002c, "V_RSQ_CLAMP_F32", []>;
1016 defm V_RSQ_LEGACY_F32 : VOP1_32 <
1017   0x0000002d, "V_RSQ_LEGACY_F32",
1018   [(set f32:$dst, (int_AMDGPU_rsq f32:$src0))]
1019 >;
1020 defm V_RSQ_F32 : VOP1_32 <0x0000002e, "V_RSQ_F32", []>;
1021 defm V_RCP_F64 : VOP1_64 <0x0000002f, "V_RCP_F64",
1022   [(set f64:$dst, (fdiv FP_ONE, f64:$src0))]
1023 >;
1024 defm V_RCP_CLAMP_F64 : VOP1_64 <0x00000030, "V_RCP_CLAMP_F64", []>;
1025 defm V_RSQ_F64 : VOP1_64 <0x00000031, "V_RSQ_F64", []>;
1026 defm V_RSQ_CLAMP_F64 : VOP1_64 <0x00000032, "V_RSQ_CLAMP_F64", []>;
1027 defm V_SQRT_F32 : VOP1_32 <0x00000033, "V_SQRT_F32",
1028   [(set f32:$dst, (fsqrt f32:$src0))]
1029 >;
1030 defm V_SQRT_F64 : VOP1_64 <0x00000034, "V_SQRT_F64",
1031   [(set f64:$dst, (fsqrt f64:$src0))]
1032 >;
1033 defm V_SIN_F32 : VOP1_32 <0x00000035, "V_SIN_F32", []>;
1034 defm V_COS_F32 : VOP1_32 <0x00000036, "V_COS_F32", []>;
1035 defm V_NOT_B32 : VOP1_32 <0x00000037, "V_NOT_B32", []>;
1036 defm V_BFREV_B32 : VOP1_32 <0x00000038, "V_BFREV_B32", []>;
1037 defm V_FFBH_U32 : VOP1_32 <0x00000039, "V_FFBH_U32", []>;
1038 defm V_FFBL_B32 : VOP1_32 <0x0000003a, "V_FFBL_B32", []>;
1039 defm V_FFBH_I32 : VOP1_32 <0x0000003b, "V_FFBH_I32", []>;
1040 //defm V_FREXP_EXP_I32_F64 : VOP1_32 <0x0000003c, "V_FREXP_EXP_I32_F64", []>;
1041 defm V_FREXP_MANT_F64 : VOP1_64 <0x0000003d, "V_FREXP_MANT_F64", []>;
1042 defm V_FRACT_F64 : VOP1_64 <0x0000003e, "V_FRACT_F64", []>;
1043 //defm V_FREXP_EXP_I32_F32 : VOP1_32 <0x0000003f, "V_FREXP_EXP_I32_F32", []>;
1044 defm V_FREXP_MANT_F32 : VOP1_32 <0x00000040, "V_FREXP_MANT_F32", []>;
1045 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
1046 defm V_MOVRELD_B32 : VOP1_32 <0x00000042, "V_MOVRELD_B32", []>;
1047 defm V_MOVRELS_B32 : VOP1_32 <0x00000043, "V_MOVRELS_B32", []>;
1048 defm V_MOVRELSD_B32 : VOP1_32 <0x00000044, "V_MOVRELSD_B32", []>;
1049
1050
1051 //===----------------------------------------------------------------------===//
1052 // VINTRP Instructions
1053 //===----------------------------------------------------------------------===//
1054
1055 def V_INTERP_P1_F32 : VINTRP <
1056   0x00000000,
1057   (outs VReg_32:$dst),
1058   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1059   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
1060   []> {
1061   let DisableEncoding = "$m0";
1062 }
1063
1064 def V_INTERP_P2_F32 : VINTRP <
1065   0x00000001,
1066   (outs VReg_32:$dst),
1067   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1068   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1069   []> {
1070
1071   let Constraints = "$src0 = $dst";
1072   let DisableEncoding = "$src0,$m0";
1073
1074 }
1075
1076 def V_INTERP_MOV_F32 : VINTRP <
1077   0x00000002,
1078   (outs VReg_32:$dst),
1079   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1080   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
1081   []> {
1082   let DisableEncoding = "$m0";
1083 }
1084
1085 //===----------------------------------------------------------------------===//
1086 // VOP2 Instructions
1087 //===----------------------------------------------------------------------===//
1088
1089 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1090   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1091   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
1092   []
1093 >{
1094   let DisableEncoding = "$vcc";
1095 }
1096
1097 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1098   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2,
1099    InstFlag:$abs, InstFlag:$clamp, InstFlag:$omod, InstFlag:$neg),
1100   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2, $abs, $clamp, $omod, $neg",
1101   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1102 > {
1103   let src0_modifiers = 0;
1104   let src1_modifiers = 0;
1105   let src2_modifiers = 0;
1106 }
1107
1108 def V_READLANE_B32 : VOP2 <
1109   0x00000001,
1110   (outs SReg_32:$vdst),
1111   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1112   "V_READLANE_B32 $vdst, $src0, $vsrc1",
1113   []
1114 >;
1115
1116 def V_WRITELANE_B32 : VOP2 <
1117   0x00000002,
1118   (outs VReg_32:$vdst),
1119   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1120   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
1121   []
1122 >;
1123
1124 let isCommutable = 1 in {
1125 defm V_ADD_F32 : VOP2_32 <0x00000003, "V_ADD_F32",
1126   [(set f32:$dst, (fadd f32:$src0, f32:$src1))]
1127 >;
1128
1129 defm V_SUB_F32 : VOP2_32 <0x00000004, "V_SUB_F32",
1130   [(set f32:$dst, (fsub f32:$src0, f32:$src1))]
1131 >;
1132 defm V_SUBREV_F32 : VOP2_32 <0x00000005, "V_SUBREV_F32", [], "V_SUB_F32">;
1133 } // End isCommutable = 1
1134
1135 defm V_MAC_LEGACY_F32 : VOP2_32 <0x00000006, "V_MAC_LEGACY_F32", []>;
1136
1137 let isCommutable = 1 in {
1138
1139 defm V_MUL_LEGACY_F32 : VOP2_32 <
1140   0x00000007, "V_MUL_LEGACY_F32",
1141   [(set f32:$dst, (int_AMDGPU_mul f32:$src0, f32:$src1))]
1142 >;
1143
1144 defm V_MUL_F32 : VOP2_32 <0x00000008, "V_MUL_F32",
1145   [(set f32:$dst, (fmul f32:$src0, f32:$src1))]
1146 >;
1147
1148
1149 defm V_MUL_I32_I24 : VOP2_32 <0x00000009, "V_MUL_I32_I24",
1150   [(set i32:$dst, (AMDGPUmul_i24 i32:$src0, i32:$src1))]
1151 >;
1152 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
1153 defm V_MUL_U32_U24 : VOP2_32 <0x0000000b, "V_MUL_U32_U24",
1154   [(set i32:$dst, (AMDGPUmul_u24 i32:$src0, i32:$src1))]
1155 >;
1156 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
1157
1158
1159 defm V_MIN_LEGACY_F32 : VOP2_32 <0x0000000d, "V_MIN_LEGACY_F32",
1160   [(set f32:$dst, (AMDGPUfmin f32:$src0, f32:$src1))]
1161 >;
1162
1163 defm V_MAX_LEGACY_F32 : VOP2_32 <0x0000000e, "V_MAX_LEGACY_F32",
1164   [(set f32:$dst, (AMDGPUfmax f32:$src0, f32:$src1))]
1165 >;
1166
1167 defm V_MIN_F32 : VOP2_32 <0x0000000f, "V_MIN_F32", []>;
1168 defm V_MAX_F32 : VOP2_32 <0x00000010, "V_MAX_F32", []>;
1169 defm V_MIN_I32 : VOP2_32 <0x00000011, "V_MIN_I32",
1170   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]>;
1171 defm V_MAX_I32 : VOP2_32 <0x00000012, "V_MAX_I32",
1172   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]>;
1173 defm V_MIN_U32 : VOP2_32 <0x00000013, "V_MIN_U32",
1174   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]>;
1175 defm V_MAX_U32 : VOP2_32 <0x00000014, "V_MAX_U32",
1176   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]>;
1177
1178 defm V_LSHR_B32 : VOP2_32 <0x00000015, "V_LSHR_B32",
1179   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
1180 >;
1181
1182 defm V_LSHRREV_B32 : VOP2_32 <0x00000016, "V_LSHRREV_B32", [], "V_LSHR_B32">;
1183
1184 defm V_ASHR_I32 : VOP2_32 <0x00000017, "V_ASHR_I32",
1185   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
1186 >;
1187 defm V_ASHRREV_I32 : VOP2_32 <0x00000018, "V_ASHRREV_I32", [], "V_ASHR_I32">;
1188
1189 let hasPostISelHook = 1 in {
1190
1191 defm V_LSHL_B32 : VOP2_32 <0x00000019, "V_LSHL_B32",
1192   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
1193 >;
1194
1195 }
1196 defm V_LSHLREV_B32 : VOP2_32 <0x0000001a, "V_LSHLREV_B32", [], "V_LSHL_B32">;
1197
1198 defm V_AND_B32 : VOP2_32 <0x0000001b, "V_AND_B32",
1199   [(set i32:$dst, (and i32:$src0, i32:$src1))]>;
1200 defm V_OR_B32 : VOP2_32 <0x0000001c, "V_OR_B32",
1201   [(set i32:$dst, (or i32:$src0, i32:$src1))]
1202 >;
1203 defm V_XOR_B32 : VOP2_32 <0x0000001d, "V_XOR_B32",
1204   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
1205 >;
1206
1207 } // End isCommutable = 1
1208
1209 defm V_BFM_B32 : VOP2_32 <0x0000001e, "V_BFM_B32",
1210   [(set i32:$dst, (AMDGPUbfm i32:$src0, i32:$src1))]>;
1211 defm V_MAC_F32 : VOP2_32 <0x0000001f, "V_MAC_F32", []>;
1212 defm V_MADMK_F32 : VOP2_32 <0x00000020, "V_MADMK_F32", []>;
1213 defm V_MADAK_F32 : VOP2_32 <0x00000021, "V_MADAK_F32", []>;
1214 //defm V_BCNT_U32_B32 : VOP2_32 <0x00000022, "V_BCNT_U32_B32", []>;
1215 defm V_MBCNT_LO_U32_B32 : VOP2_32 <0x00000023, "V_MBCNT_LO_U32_B32", []>;
1216 defm V_MBCNT_HI_U32_B32 : VOP2_32 <0x00000024, "V_MBCNT_HI_U32_B32", []>;
1217
1218 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1219 // No patterns so that the scalar instructions are always selected.
1220 // The scalar versions will be replaced with vector when needed later.
1221 defm V_ADD_I32 : VOP2b_32 <0x00000025, "V_ADD_I32",
1222   [(set i32:$dst, (add i32:$src0, i32:$src1))], VSrc_32>;
1223 defm V_SUB_I32 : VOP2b_32 <0x00000026, "V_SUB_I32",
1224   [(set i32:$dst, (sub i32:$src0, i32:$src1))], VSrc_32>;
1225 defm V_SUBREV_I32 : VOP2b_32 <0x00000027, "V_SUBREV_I32", [], VSrc_32,
1226                               "V_SUB_I32">;
1227
1228 let Uses = [VCC] in { // Carry-in comes from VCC
1229 defm V_ADDC_U32 : VOP2b_32 <0x00000028, "V_ADDC_U32",
1230   [(set i32:$dst, (adde i32:$src0, i32:$src1))], VReg_32>;
1231 defm V_SUBB_U32 : VOP2b_32 <0x00000029, "V_SUBB_U32",
1232   [(set i32:$dst, (sube i32:$src0, i32:$src1))], VReg_32>;
1233 defm V_SUBBREV_U32 : VOP2b_32 <0x0000002a, "V_SUBBREV_U32", [], VReg_32,
1234                                "V_SUBB_U32">;
1235 } // End Uses = [VCC]
1236 } // End isCommutable = 1, Defs = [VCC]
1237
1238 defm V_LDEXP_F32 : VOP2_32 <0x0000002b, "V_LDEXP_F32", []>;
1239 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1240 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1241 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1242 defm V_CVT_PKRTZ_F16_F32 : VOP2_32 <0x0000002f, "V_CVT_PKRTZ_F16_F32",
1243  [(set i32:$dst, (int_SI_packf16 f32:$src0, f32:$src1))]
1244 >;
1245 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1246 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1247
1248 //===----------------------------------------------------------------------===//
1249 // VOP3 Instructions
1250 //===----------------------------------------------------------------------===//
1251
1252 let neverHasSideEffects = 1 in {
1253
1254 defm V_MAD_LEGACY_F32 : VOP3_32 <0x00000140, "V_MAD_LEGACY_F32", []>;
1255 defm V_MAD_F32 : VOP3_32 <0x00000141, "V_MAD_F32", []>;
1256 defm V_MAD_I32_I24 : VOP3_32 <0x00000142, "V_MAD_I32_I24",
1257   [(set i32:$dst, (add (AMDGPUmul_i24 i32:$src0, i32:$src1), i32:$src2))]
1258 >;
1259 defm V_MAD_U32_U24 : VOP3_32 <0x00000143, "V_MAD_U32_U24",
1260   [(set i32:$dst, (add (AMDGPUmul_u24 i32:$src0, i32:$src1), i32:$src2))]
1261 >;
1262
1263 } // End neverHasSideEffects
1264 defm V_CUBEID_F32 : VOP3_32 <0x00000144, "V_CUBEID_F32", []>;
1265 defm V_CUBESC_F32 : VOP3_32 <0x00000145, "V_CUBESC_F32", []>;
1266 defm V_CUBETC_F32 : VOP3_32 <0x00000146, "V_CUBETC_F32", []>;
1267 defm V_CUBEMA_F32 : VOP3_32 <0x00000147, "V_CUBEMA_F32", []>;
1268
1269 let neverHasSideEffects = 1, mayLoad = 0, mayStore = 0 in {
1270 defm V_BFE_U32 : VOP3_32 <0x00000148, "V_BFE_U32",
1271   [(set i32:$dst, (AMDGPUbfe_u32 i32:$src0, i32:$src1, i32:$src2))]>;
1272 defm V_BFE_I32 : VOP3_32 <0x00000149, "V_BFE_I32",
1273   [(set i32:$dst, (AMDGPUbfe_i32 i32:$src0, i32:$src1, i32:$src2))]>;
1274 }
1275
1276 defm V_BFI_B32 : VOP3_32 <0x0000014a, "V_BFI_B32",
1277   [(set i32:$dst, (AMDGPUbfi i32:$src0, i32:$src1, i32:$src2))]>;
1278 defm V_FMA_F32 : VOP3_32 <0x0000014b, "V_FMA_F32",
1279   [(set f32:$dst, (fma f32:$src0, f32:$src1, f32:$src2))]
1280 >;
1281 def V_FMA_F64 : VOP3_64 <0x0000014c, "V_FMA_F64",
1282   [(set f64:$dst, (fma f64:$src0, f64:$src1, f64:$src2))]
1283 >;
1284 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1285 defm V_ALIGNBIT_B32 : VOP3_32 <0x0000014e, "V_ALIGNBIT_B32", []>;
1286
1287 defm V_ALIGNBYTE_B32 : VOP3_32 <0x0000014f, "V_ALIGNBYTE_B32", []>;
1288 defm V_MULLIT_F32 : VOP3_32 <0x00000150, "V_MULLIT_F32", []>;
1289 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1290 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1291 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1292 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1293 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1294 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1295 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1296 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1297 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1298 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1299 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1300 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1301 defm V_SAD_U32 : VOP3_32 <0x0000015d, "V_SAD_U32", []>;
1302 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1303 defm V_DIV_FIXUP_F32 : VOP3_32 <0x0000015f, "V_DIV_FIXUP_F32", []>;
1304 def V_DIV_FIXUP_F64 : VOP3_64 <0x00000160, "V_DIV_FIXUP_F64", []>;
1305
1306 def V_LSHL_B64 : VOP3_64_Shift <0x00000161, "V_LSHL_B64",
1307   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
1308 >;
1309 def V_LSHR_B64 : VOP3_64_Shift <0x00000162, "V_LSHR_B64",
1310   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
1311 >;
1312 def V_ASHR_I64 : VOP3_64_Shift <0x00000163, "V_ASHR_I64",
1313   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
1314 >;
1315
1316 let isCommutable = 1 in {
1317
1318 def V_ADD_F64 : VOP3_64 <0x00000164, "V_ADD_F64", []>;
1319 def V_MUL_F64 : VOP3_64 <0x00000165, "V_MUL_F64", []>;
1320 def V_MIN_F64 : VOP3_64 <0x00000166, "V_MIN_F64", []>;
1321 def V_MAX_F64 : VOP3_64 <0x00000167, "V_MAX_F64", []>;
1322
1323 } // isCommutable = 1
1324
1325 def V_LDEXP_F64 : VOP3_64 <0x00000168, "V_LDEXP_F64", []>;
1326
1327 let isCommutable = 1 in {
1328
1329 defm V_MUL_LO_U32 : VOP3_32 <0x00000169, "V_MUL_LO_U32", []>;
1330 defm V_MUL_HI_U32 : VOP3_32 <0x0000016a, "V_MUL_HI_U32", []>;
1331 defm V_MUL_LO_I32 : VOP3_32 <0x0000016b, "V_MUL_LO_I32", []>;
1332 defm V_MUL_HI_I32 : VOP3_32 <0x0000016c, "V_MUL_HI_I32", []>;
1333
1334 } // isCommutable = 1
1335
1336 defm V_DIV_SCALE_F32 : VOP3_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1337 def V_DIV_SCALE_F64 : VOP3_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1338 defm V_DIV_FMAS_F32 : VOP3_32 <0x0000016f, "V_DIV_FMAS_F32", []>;
1339 def V_DIV_FMAS_F64 : VOP3_64 <0x00000170, "V_DIV_FMAS_F64", []>;
1340 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1341 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1342 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1343 def V_TRIG_PREOP_F64 : VOP3_64 <0x00000174, "V_TRIG_PREOP_F64", []>;
1344
1345 //===----------------------------------------------------------------------===//
1346 // Pseudo Instructions
1347 //===----------------------------------------------------------------------===//
1348
1349 let isCodeGenOnly = 1, isPseudo = 1 in {
1350
1351 def V_MOV_I1 : InstSI <
1352   (outs VReg_1:$dst),
1353   (ins i1imm:$src),
1354   "", [(set i1:$dst, (imm:$src))]
1355 >;
1356
1357 def V_AND_I1 : InstSI <
1358    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1359    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1360 >;
1361
1362 def V_OR_I1 : InstSI <
1363    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1364    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1365 >;
1366
1367 // SI pseudo instructions. These are used by the CFG structurizer pass
1368 // and should be lowered to ISA instructions prior to codegen.
1369
1370 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1371     Uses = [EXEC], Defs = [EXEC] in {
1372
1373 let isBranch = 1, isTerminator = 1 in {
1374
1375 def SI_IF: InstSI <
1376   (outs SReg_64:$dst),
1377   (ins SReg_64:$vcc, brtarget:$target),
1378   "",
1379   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1380 >;
1381
1382 def SI_ELSE : InstSI <
1383   (outs SReg_64:$dst),
1384   (ins SReg_64:$src, brtarget:$target),
1385   "",
1386   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1387 > {
1388   let Constraints = "$src = $dst";
1389 }
1390
1391 def SI_LOOP : InstSI <
1392   (outs),
1393   (ins SReg_64:$saved, brtarget:$target),
1394   "SI_LOOP $saved, $target",
1395   [(int_SI_loop i64:$saved, bb:$target)]
1396 >;
1397
1398 } // end isBranch = 1, isTerminator = 1
1399
1400 def SI_BREAK : InstSI <
1401   (outs SReg_64:$dst),
1402   (ins SReg_64:$src),
1403   "SI_ELSE $dst, $src",
1404   [(set i64:$dst, (int_SI_break i64:$src))]
1405 >;
1406
1407 def SI_IF_BREAK : InstSI <
1408   (outs SReg_64:$dst),
1409   (ins SReg_64:$vcc, SReg_64:$src),
1410   "SI_IF_BREAK $dst, $vcc, $src",
1411   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1412 >;
1413
1414 def SI_ELSE_BREAK : InstSI <
1415   (outs SReg_64:$dst),
1416   (ins SReg_64:$src0, SReg_64:$src1),
1417   "SI_ELSE_BREAK $dst, $src0, $src1",
1418   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1419 >;
1420
1421 def SI_END_CF : InstSI <
1422   (outs),
1423   (ins SReg_64:$saved),
1424   "SI_END_CF $saved",
1425   [(int_SI_end_cf i64:$saved)]
1426 >;
1427
1428 def SI_KILL : InstSI <
1429   (outs),
1430   (ins VSrc_32:$src),
1431   "SI_KILL $src",
1432   [(int_AMDGPU_kill f32:$src)]
1433 >;
1434
1435 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1436   // Uses = [EXEC], Defs = [EXEC]
1437
1438 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1439
1440 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1441
1442 let UseNamedOperandTable = 1 in {
1443
1444 def SI_RegisterLoad : InstSI <
1445   (outs VReg_32:$dst, SReg_64:$temp),
1446   (ins FRAMEri32:$addr, i32imm:$chan),
1447   "", []
1448 > {
1449   let isRegisterLoad = 1;
1450   let mayLoad = 1;
1451 }
1452
1453 class SIRegStore<dag outs> : InstSI <
1454   outs,
1455   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1456   "", []
1457 > {
1458   let isRegisterStore = 1;
1459   let mayStore = 1;
1460 }
1461
1462 let usesCustomInserter = 1 in {
1463 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1464 } // End usesCustomInserter = 1
1465 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1466
1467
1468 } // End UseNamedOperandTable = 1
1469
1470 def SI_INDIRECT_SRC : InstSI <
1471   (outs VReg_32:$dst, SReg_64:$temp),
1472   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1473   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1474   []
1475 >;
1476
1477 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1478   (outs rc:$dst, SReg_64:$temp),
1479   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1480   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1481   []
1482 > {
1483   let Constraints = "$src = $dst";
1484 }
1485
1486 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1487 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1488 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1489 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1490 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1491
1492 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1493
1494 let usesCustomInserter = 1 in {
1495
1496 // This pseudo instruction takes a pointer as input and outputs a resource
1497 // constant that can be used with the ADDR64 MUBUF instructions.
1498 def SI_ADDR64_RSRC : InstSI <
1499   (outs SReg_128:$srsrc),
1500   (ins SReg_64:$ptr),
1501   "", []
1502 >;
1503
1504 def V_SUB_F64 : InstSI <
1505   (outs VReg_64:$dst),
1506   (ins VReg_64:$src0, VReg_64:$src1),
1507   "V_SUB_F64 $dst, $src0, $src1",
1508   []
1509 >;
1510
1511 } // end usesCustomInserter
1512
1513 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1514
1515   def _SAVE : InstSI <
1516     (outs VReg_32:$dst),
1517     (ins sgpr_class:$src, i32imm:$frame_idx),
1518     "", []
1519   >;
1520
1521   def _RESTORE : InstSI <
1522     (outs sgpr_class:$dst),
1523     (ins VReg_32:$src, i32imm:$frame_idx),
1524     "", []
1525   >;
1526
1527 }
1528
1529 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1530 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1531 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1532 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1533
1534 } // end IsCodeGenOnly, isPseudo
1535
1536 } // end SubtargetPredicate = SI
1537
1538 let Predicates = [isSI] in {
1539
1540 def : Pat<
1541   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1542   (V_CNDMASK_B32_e64 $src2, $src1, (V_CMP_GT_F32_e64 0, $src0))
1543 >;
1544
1545 def : Pat <
1546   (int_AMDGPU_kilp),
1547   (SI_KILL 0xbf800000)
1548 >;
1549
1550 /* int_SI_vs_load_input */
1551 def : Pat<
1552   (SIload_input v4i32:$tlst, IMM12bit:$attr_offset, i32:$buf_idx_vgpr),
1553   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1554 >;
1555
1556 /* int_SI_export */
1557 def : Pat <
1558   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1559                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1560   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1561        $src0, $src1, $src2, $src3)
1562 >;
1563
1564 def : Pat <
1565   (f64 (fsub f64:$src0, f64:$src1)),
1566   (V_SUB_F64 $src0, $src1)
1567 >;
1568
1569 //===----------------------------------------------------------------------===//
1570 // SMRD Patterns
1571 //===----------------------------------------------------------------------===//
1572
1573 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1574
1575   // 1. Offset as 8bit DWORD immediate
1576   def : Pat <
1577     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1578     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1579   >;
1580
1581   // 2. Offset loaded in an 32bit SGPR
1582   def : Pat <
1583     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1584     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1585   >;
1586
1587   // 3. No offset at all
1588   def : Pat <
1589     (constant_load i64:$sbase),
1590     (vt (Instr_IMM $sbase, 0))
1591   >;
1592 }
1593
1594 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1595 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1596 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, i64>;
1597 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1598 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1599 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1600 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1601 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1602
1603 // 1. Offset as 8bit DWORD immediate
1604 def : Pat <
1605   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1606   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1607 >;
1608
1609 // 2. Offset loaded in an 32bit SGPR
1610 def : Pat <
1611   (SIload_constant v4i32:$sbase, imm:$offset),
1612   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1613 >;
1614
1615 //===----------------------------------------------------------------------===//
1616 // SOP2 Patterns
1617 //===----------------------------------------------------------------------===//
1618
1619 def : Pat <
1620   (i1 (xor i1:$src0, i1:$src1)),
1621   (S_XOR_B64 $src0, $src1)
1622 >;
1623
1624 //===----------------------------------------------------------------------===//
1625 // VOP2 Patterns
1626 //===----------------------------------------------------------------------===//
1627
1628 def : Pat <
1629   (or i64:$src0, i64:$src1),
1630   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1631     (V_OR_B32_e32 (EXTRACT_SUBREG i64:$src0, sub0),
1632                   (EXTRACT_SUBREG i64:$src1, sub0)), sub0),
1633     (V_OR_B32_e32 (EXTRACT_SUBREG i64:$src0, sub1),
1634                   (EXTRACT_SUBREG i64:$src1, sub1)), sub1)
1635 >;
1636
1637 class SextInReg <ValueType vt, int ShiftAmt> : Pat <
1638   (sext_inreg i32:$src0, vt),
1639   (V_ASHRREV_I32_e32 ShiftAmt, (V_LSHLREV_B32_e32 ShiftAmt, $src0))
1640 >;
1641
1642 def : SextInReg <i8, 24>;
1643 def : SextInReg <i16, 16>;
1644
1645 /********** ======================= **********/
1646 /********** Image sampling patterns **********/
1647 /********** ======================= **********/
1648
1649 /* SIsample for simple 1D texture lookup */
1650 def : Pat <
1651   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1652   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1653 >;
1654
1655 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1656     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
1657     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1658 >;
1659
1660 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1661     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
1662     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1663 >;
1664
1665 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
1666     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
1667     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1668 >;
1669
1670 class SampleShadowPattern<SDNode name, MIMG opcode,
1671                           ValueType vt> : Pat <
1672     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
1673     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1674 >;
1675
1676 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
1677                                ValueType vt> : Pat <
1678     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
1679     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
1680 >;
1681
1682 /* SIsample* for texture lookups consuming more address parameters */
1683 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
1684                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
1685 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
1686   def : SamplePattern <SIsample, sample, addr_type>;
1687   def : SampleRectPattern <SIsample, sample, addr_type>;
1688   def : SampleArrayPattern <SIsample, sample, addr_type>;
1689   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
1690   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
1691
1692   def : SamplePattern <SIsamplel, sample_l, addr_type>;
1693   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
1694   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
1695   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
1696
1697   def : SamplePattern <SIsampleb, sample_b, addr_type>;
1698   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
1699   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
1700   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
1701
1702   def : SamplePattern <SIsampled, sample_d, addr_type>;
1703   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
1704   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
1705   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
1706 }
1707
1708 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
1709                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
1710                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
1711                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
1712                       v2i32>;
1713 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
1714                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
1715                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
1716                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
1717                       v4i32>;
1718 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
1719                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
1720                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
1721                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
1722                       v8i32>;
1723 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
1724                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
1725                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
1726                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
1727                       v16i32>;
1728
1729 /* int_SI_imageload for texture fetches consuming varying address parameters */
1730 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1731     (name addr_type:$addr, v32i8:$rsrc, imm),
1732     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1733 >;
1734
1735 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1736     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
1737     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1738 >;
1739
1740 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1741     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
1742     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
1743 >;
1744
1745 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
1746     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
1747     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
1748 >;
1749
1750 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
1751   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
1752   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
1753 }
1754
1755 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
1756   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
1757   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
1758 }
1759
1760 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
1761 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
1762
1763 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
1764 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
1765
1766 /* Image resource information */
1767 def : Pat <
1768   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
1769   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1770 >;
1771
1772 def : Pat <
1773   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
1774   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1775 >;
1776
1777 def : Pat <
1778   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
1779   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
1780 >;
1781
1782 /********** ============================================ **********/
1783 /********** Extraction, Insertion, Building and Casting  **********/
1784 /********** ============================================ **********/
1785
1786 foreach Index = 0-2 in {
1787   def Extract_Element_v2i32_#Index : Extract_Element <
1788     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1789   >;
1790   def Insert_Element_v2i32_#Index : Insert_Element <
1791     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
1792   >;
1793
1794   def Extract_Element_v2f32_#Index : Extract_Element <
1795     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1796   >;
1797   def Insert_Element_v2f32_#Index : Insert_Element <
1798     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
1799   >;
1800 }
1801
1802 foreach Index = 0-3 in {
1803   def Extract_Element_v4i32_#Index : Extract_Element <
1804     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1805   >;
1806   def Insert_Element_v4i32_#Index : Insert_Element <
1807     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
1808   >;
1809
1810   def Extract_Element_v4f32_#Index : Extract_Element <
1811     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1812   >;
1813   def Insert_Element_v4f32_#Index : Insert_Element <
1814     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
1815   >;
1816 }
1817
1818 foreach Index = 0-7 in {
1819   def Extract_Element_v8i32_#Index : Extract_Element <
1820     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1821   >;
1822   def Insert_Element_v8i32_#Index : Insert_Element <
1823     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
1824   >;
1825
1826   def Extract_Element_v8f32_#Index : Extract_Element <
1827     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1828   >;
1829   def Insert_Element_v8f32_#Index : Insert_Element <
1830     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
1831   >;
1832 }
1833
1834 foreach Index = 0-15 in {
1835   def Extract_Element_v16i32_#Index : Extract_Element <
1836     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1837   >;
1838   def Insert_Element_v16i32_#Index : Insert_Element <
1839     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
1840   >;
1841
1842   def Extract_Element_v16f32_#Index : Extract_Element <
1843     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1844   >;
1845   def Insert_Element_v16f32_#Index : Insert_Element <
1846     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
1847   >;
1848 }
1849
1850 def : BitConvert <i32, f32, SReg_32>;
1851 def : BitConvert <i32, f32, VReg_32>;
1852
1853 def : BitConvert <f32, i32, SReg_32>;
1854 def : BitConvert <f32, i32, VReg_32>;
1855
1856 def : BitConvert <i64, f64, VReg_64>;
1857
1858 def : BitConvert <f64, i64, VReg_64>;
1859
1860 def : BitConvert <v2f32, v2i32, VReg_64>;
1861 def : BitConvert <v2i32, v2f32, VReg_64>;
1862 def : BitConvert <v2i32, i64, VReg_64>;
1863 def : BitConvert <i64, v2i32, VReg_64>;
1864
1865 def : BitConvert <v4f32, v4i32, VReg_128>;
1866 def : BitConvert <v4i32, v4f32, VReg_128>;
1867
1868 def : BitConvert <v8f32, v8i32, SReg_256>;
1869 def : BitConvert <v8i32, v8f32, SReg_256>;
1870 def : BitConvert <v8i32, v32i8, SReg_256>;
1871 def : BitConvert <v32i8, v8i32, SReg_256>;
1872 def : BitConvert <v8i32, v32i8, VReg_256>;
1873 def : BitConvert <v8i32, v8f32, VReg_256>;
1874 def : BitConvert <v8f32, v8i32, VReg_256>;
1875 def : BitConvert <v32i8, v8i32, VReg_256>;
1876
1877 def : BitConvert <v16i32, v16f32, VReg_512>;
1878 def : BitConvert <v16f32, v16i32, VReg_512>;
1879
1880 /********** =================== **********/
1881 /********** Src & Dst modifiers **********/
1882 /********** =================== **********/
1883
1884 def FCLAMP_SI : AMDGPUShaderInst <
1885   (outs VReg_32:$dst),
1886   (ins VSrc_32:$src0),
1887   "FCLAMP_SI $dst, $src0",
1888   []
1889 > {
1890   let usesCustomInserter = 1;
1891 }
1892
1893 def : Pat <
1894   (int_AMDIL_clamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
1895   (FCLAMP_SI f32:$src)
1896 >;
1897
1898 /********** ================================ **********/
1899 /********** Floating point absolute/negative **********/
1900 /********** ================================ **********/
1901
1902 // Manipulate the sign bit directly, as e.g. using the source negation modifier
1903 // in V_ADD_F32_e64 $src, 0, [...] does not result in -0.0 for $src == +0.0,
1904 // breaking the piglit *s-floatBitsToInt-neg* tests
1905
1906 // TODO: Look into not implementing isFNegFree/isFAbsFree for SI, and possibly
1907 // removing these patterns
1908
1909 def : Pat <
1910   (fneg (fabs f32:$src)),
1911   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
1912 >;
1913
1914 def FABS_SI : AMDGPUShaderInst <
1915   (outs VReg_32:$dst),
1916   (ins VSrc_32:$src0),
1917   "FABS_SI $dst, $src0",
1918   []
1919 > {
1920   let usesCustomInserter = 1;
1921 }
1922
1923 def : Pat <
1924   (fabs f32:$src),
1925   (FABS_SI f32:$src)
1926 >;
1927
1928 def FNEG_SI : AMDGPUShaderInst <
1929   (outs VReg_32:$dst),
1930   (ins VSrc_32:$src0),
1931   "FNEG_SI $dst, $src0",
1932   []
1933 > {
1934   let usesCustomInserter = 1;
1935 }
1936
1937 def : Pat <
1938   (fneg f32:$src),
1939   (FNEG_SI f32:$src)
1940 >;
1941
1942 /********** ================== **********/
1943 /********** Immediate Patterns **********/
1944 /********** ================== **********/
1945
1946 def : Pat <
1947   (SGPRImm<(i32 imm)>:$imm),
1948   (S_MOV_B32 imm:$imm)
1949 >;
1950
1951 def : Pat <
1952   (SGPRImm<(f32 fpimm)>:$imm),
1953   (S_MOV_B32 fpimm:$imm)
1954 >;
1955
1956 def : Pat <
1957   (i32 imm:$imm),
1958   (V_MOV_B32_e32 imm:$imm)
1959 >;
1960
1961 def : Pat <
1962   (f32 fpimm:$imm),
1963   (V_MOV_B32_e32 fpimm:$imm)
1964 >;
1965
1966 def : Pat <
1967   (i64 InlineImm<i64>:$imm),
1968   (S_MOV_B64 InlineImm<i64>:$imm)
1969 >;
1970
1971 /********** ===================== **********/
1972 /********** Interpolation Paterns **********/
1973 /********** ===================== **********/
1974
1975 def : Pat <
1976   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
1977   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
1978 >;
1979
1980 def : Pat <
1981   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
1982   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
1983                                     imm:$attr_chan, imm:$attr, i32:$params),
1984                    (EXTRACT_SUBREG $ij, sub1),
1985                    imm:$attr_chan, imm:$attr, $params)
1986 >;
1987
1988 /********** ================== **********/
1989 /********** Intrinsic Patterns **********/
1990 /********** ================== **********/
1991
1992 /* llvm.AMDGPU.pow */
1993 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
1994
1995 def : Pat <
1996   (int_AMDGPU_div f32:$src0, f32:$src1),
1997   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
1998 >;
1999
2000 def : Pat<
2001   (fdiv f32:$src0, f32:$src1),
2002   (V_MUL_F32_e32 $src0, (V_RCP_F32_e32 $src1))
2003 >;
2004
2005 def : Pat<
2006   (fdiv f64:$src0, f64:$src1),
2007   (V_MUL_F64 $src0, (V_RCP_F64_e32 $src1), (i64 0))
2008 >;
2009
2010 def : Pat <
2011   (fcos f32:$src0),
2012   (V_COS_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2013 >;
2014
2015 def : Pat <
2016   (fsin f32:$src0),
2017   (V_SIN_F32_e32 (V_MUL_F32_e32 $src0, (V_MOV_B32_e32 CONST.TWO_PI_INV)))
2018 >;
2019
2020 def : Pat <
2021   (int_AMDGPU_cube v4f32:$src),
2022   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2023     (V_CUBETC_F32 (EXTRACT_SUBREG $src, sub0),
2024                   (EXTRACT_SUBREG $src, sub1),
2025                   (EXTRACT_SUBREG $src, sub2)),
2026                    sub0),
2027     (V_CUBESC_F32 (EXTRACT_SUBREG $src, sub0),
2028                   (EXTRACT_SUBREG $src, sub1),
2029                   (EXTRACT_SUBREG $src, sub2)),
2030                    sub1),
2031     (V_CUBEMA_F32 (EXTRACT_SUBREG $src, sub0),
2032                   (EXTRACT_SUBREG $src, sub1),
2033                   (EXTRACT_SUBREG $src, sub2)),
2034                    sub2),
2035     (V_CUBEID_F32 (EXTRACT_SUBREG $src, sub0),
2036                   (EXTRACT_SUBREG $src, sub1),
2037                   (EXTRACT_SUBREG $src, sub2)),
2038                    sub3)
2039 >;
2040
2041 def : Pat <
2042   (i32 (sext i1:$src0)),
2043   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2044 >;
2045
2046 class Ext32Pat <SDNode ext> : Pat <
2047   (i32 (ext i1:$src0)),
2048   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2049 >;
2050
2051 def : Ext32Pat <zext>;
2052 def : Ext32Pat <anyext>;
2053
2054 // Offset in an 32Bit VGPR
2055 def : Pat <
2056   (SIload_constant v4i32:$sbase, i32:$voff),
2057   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0)
2058 >;
2059
2060 // The multiplication scales from [0,1] to the unsigned integer range
2061 def : Pat <
2062   (AMDGPUurecip i32:$src0),
2063   (V_CVT_U32_F32_e32
2064     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2065                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2066 >;
2067
2068 def : Pat <
2069   (int_SI_tid),
2070   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2071                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0, 0, 0))
2072 >;
2073
2074 //===----------------------------------------------------------------------===//
2075 // VOP3 Patterns
2076 //===----------------------------------------------------------------------===//
2077
2078 def : Pat <
2079   (f32 (fadd (fmul f32:$src0, f32:$src1), f32:$src2)),
2080   (V_MAD_F32 $src0, $src1, $src2)
2081 >;
2082
2083 def : Pat <
2084   (fadd f64:$src0, f64:$src1),
2085   (V_ADD_F64 $src0, $src1, (i64 0))
2086 >;
2087
2088 def : Pat <
2089   (fmul f64:$src0, f64:$src1),
2090   (V_MUL_F64 $src0, $src1, (i64 0))
2091 >;
2092
2093 def : Pat <
2094   (mul i32:$src0, i32:$src1),
2095   (V_MUL_LO_I32 $src0, $src1, (i32 0))
2096 >;
2097
2098 def : Pat <
2099   (mulhu i32:$src0, i32:$src1),
2100   (V_MUL_HI_U32 $src0, $src1, (i32 0))
2101 >;
2102
2103 def : Pat <
2104   (mulhs i32:$src0, i32:$src1),
2105   (V_MUL_HI_I32 $src0, $src1, (i32 0))
2106 >;
2107
2108 defm : BFIPatterns <V_BFI_B32>;
2109 def : ROTRPattern <V_ALIGNBIT_B32>;
2110
2111 /********** ======================= **********/
2112 /**********   Load/Store Patterns   **********/
2113 /********** ======================= **********/
2114
2115 multiclass DSReadPat <DS inst, ValueType vt, PatFrag frag> {
2116   def : Pat <
2117     (vt (frag (add i32:$ptr, (i32 IMM16bit:$offset)))),
2118     (inst (i1 0), $ptr, (as_i16imm $offset))
2119   >;
2120
2121   def : Pat <
2122     (frag i32:$src0),
2123     (vt (inst 0, $src0, 0))
2124   >;
2125 }
2126
2127 defm : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2128 defm : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2129 defm : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2130 defm : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2131 defm : DSReadPat <DS_READ_B32, i32, local_load>;
2132 defm : DSReadPat <DS_READ_B64, i64, local_load>;
2133
2134 multiclass DSWritePat <DS inst, ValueType vt, PatFrag frag> {
2135   def : Pat <
2136     (frag vt:$value, (add i32:$ptr, (i32 IMM16bit:$offset))),
2137     (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2138   >;
2139
2140   def : Pat <
2141     (frag vt:$src1, i32:$src0),
2142     (inst 0, $src0, $src1, 0)
2143   >;
2144 }
2145
2146 defm : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2147 defm : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2148 defm : DSWritePat <DS_WRITE_B32, i32, local_store>;
2149 defm : DSWritePat <DS_WRITE_B64, i64, local_store>;
2150
2151 def : Pat <(atomic_load_add_local i32:$ptr, i32:$val),
2152            (DS_ADD_U32_RTN 0, $ptr, $val, 0)>;
2153
2154 def : Pat <(atomic_load_sub_local i32:$ptr, i32:$val),
2155            (DS_SUB_U32_RTN 0, $ptr, $val, 0)>;
2156
2157 //===----------------------------------------------------------------------===//
2158 // MUBUF Patterns
2159 //===----------------------------------------------------------------------===//
2160
2161 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2162                               PatFrag global_ld, PatFrag constant_ld> {
2163   def : Pat <
2164     (vt (global_ld (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset))),
2165     (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
2166   >;
2167
2168   def : Pat <
2169     (vt (global_ld (add i64:$ptr, (i64 IMM12bit:$offset)))),
2170     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
2171   >;
2172
2173   def : Pat <
2174     (vt (global_ld i64:$ptr)),
2175     (Instr_ADDR64 (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
2176   >;
2177
2178   def : Pat <
2179      (vt (global_ld (add i64:$ptr, i64:$offset))),
2180      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2181   >;
2182
2183   def : Pat <
2184      (vt (constant_ld (add i64:$ptr, i64:$offset))),
2185      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2186   >;
2187 }
2188
2189 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32,
2190                           sextloadi8_global, sextloadi8_constant>;
2191 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32,
2192                           az_extloadi8_global, az_extloadi8_constant>;
2193 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32,
2194                           sextloadi16_global, sextloadi16_constant>;
2195 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32,
2196                           az_extloadi16_global, az_extloadi16_constant>;
2197 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32,
2198                           global_load, constant_load>;
2199 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2200                           global_load, constant_load>;
2201 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, i64,
2202                           az_extloadi32_global, az_extloadi32_constant>;
2203 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32,
2204                           global_load, constant_load>;
2205 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32,
2206                           global_load, constant_load>;
2207
2208 multiclass MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> {
2209
2210   def : Pat <
2211     (st vt:$value, (mubuf_vaddr_offset i64:$ptr, i64:$offset, IMM12bit:$imm_offset)),
2212     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, (as_i16imm $imm_offset))
2213   >;
2214
2215   def : Pat <
2216     (st vt:$value, (add i64:$ptr, IMM12bit:$offset)),
2217     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, (as_i16imm $offset))
2218   >;
2219
2220   def : Pat <
2221     (st vt:$value, i64:$ptr),
2222     (Instr $value, (SI_ADDR64_RSRC (i64 0)), $ptr, 0)
2223   >;
2224
2225   def : Pat <
2226     (st vt:$value, (add i64:$ptr, i64:$offset)),
2227     (Instr $value, (SI_ADDR64_RSRC $ptr), $offset, 0)
2228    >;
2229 }
2230
2231 defm : MUBUFStore_Pattern <BUFFER_STORE_BYTE, i32, truncstorei8_global>;
2232 defm : MUBUFStore_Pattern <BUFFER_STORE_SHORT, i32, truncstorei16_global>;
2233 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORD, i32, global_store>;
2234 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, i64, global_store>;
2235 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2, v2i32, global_store>;
2236 defm : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4, v4i32, global_store>;
2237
2238 // BUFFER_LOAD_DWORD*, addr64=0
2239 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2240                              MUBUF bothen> {
2241
2242   def : Pat <
2243     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2244                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2245                                   imm:$tfe)),
2246     (offset $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2247             (as_i1imm $slc), (as_i1imm $tfe))
2248   >;
2249
2250   def : Pat <
2251     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2252                                   imm, 1, 0, imm:$glc, imm:$slc,
2253                                   imm:$tfe)),
2254     (offen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2255            (as_i1imm $tfe))
2256   >;
2257
2258   def : Pat <
2259     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2260                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2261                                   imm:$tfe)),
2262     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2263            (as_i1imm $slc), (as_i1imm $tfe))
2264   >;
2265
2266   def : Pat <
2267     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2268                                   imm, 1, 1, imm:$glc, imm:$slc,
2269                                   imm:$tfe)),
2270     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2271             (as_i1imm $tfe))
2272   >;
2273 }
2274
2275 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2276                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2277 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2278                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2279 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2280                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2281
2282 //===----------------------------------------------------------------------===//
2283 // MTBUF Patterns
2284 //===----------------------------------------------------------------------===//
2285
2286 // TBUFFER_STORE_FORMAT_*, addr64=0
2287 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2288   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2289                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2290                    imm:$nfmt, imm:$offen, imm:$idxen,
2291                    imm:$glc, imm:$slc, imm:$tfe),
2292   (opcode
2293     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2294     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2295     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2296 >;
2297
2298 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2299 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2300 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2301 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2302
2303 let Predicates = [isCI] in {
2304
2305 // Sea island new arithmetic instructinos
2306 let neverHasSideEffects = 1 in {
2307 defm V_TRUNC_F64 : VOP1_64 <0x00000017, "V_TRUNC_F64",
2308   [(set f64:$dst, (ftrunc f64:$src0))]
2309 >;
2310 defm V_CEIL_F64 : VOP1_64 <0x00000018, "V_CEIL_F64",
2311   [(set f64:$dst, (fceil f64:$src0))]
2312 >;
2313 defm V_FLOOR_F64 : VOP1_64 <0x0000001A, "V_FLOOR_F64",
2314   [(set f64:$dst, (ffloor f64:$src0))]
2315 >;
2316 defm V_RNDNE_F64 : VOP1_64 <0x00000019, "V_RNDNE_F64",
2317   [(set f64:$dst, (frint f64:$src0))]
2318 >;
2319
2320 defm V_QSAD_PK_U16_U8 : VOP3_32 <0x00000173, "V_QSAD_PK_U16_U8", []>;
2321 defm V_MQSAD_U16_U8 : VOP3_32 <0x000000172, "V_MQSAD_U16_U8", []>;
2322 defm V_MQSAD_U32_U8 : VOP3_32 <0x00000175, "V_MQSAD_U32_U8", []>;
2323 def V_MAD_U64_U32 : VOP3_64 <0x00000176, "V_MAD_U64_U32", []>;
2324
2325 // XXX - Does this set VCC?
2326 def V_MAD_I64_I32 : VOP3_64 <0x00000177, "V_MAD_I64_I32", []>;
2327 } // End neverHasSideEffects = 1
2328
2329 // Remaining instructions:
2330 // FLAT_*
2331 // S_CBRANCH_CDBGUSER
2332 // S_CBRANCH_CDBGSYS
2333 // S_CBRANCH_CDBGSYS_OR_USER
2334 // S_CBRANCH_CDBGSYS_AND_USER
2335 // S_DCACHE_INV_VOL
2336 // V_EXP_LEGACY_F32
2337 // V_LOG_LEGACY_F32
2338 // DS_NOP
2339 // DS_GWS_SEMA_RELEASE_ALL
2340 // DS_WRAP_RTN_B32
2341 // DS_CNDXCHG32_RTN_B64
2342 // DS_WRITE_B96
2343 // DS_WRITE_B128
2344 // DS_CONDXCHG32_RTN_B128
2345 // DS_READ_B96
2346 // DS_READ_B128
2347 // BUFFER_LOAD_DWORDX3
2348 // BUFFER_STORE_DWORDX3
2349
2350 } // End Predicates = [isCI]
2351
2352
2353 /********** ====================== **********/
2354 /**********   Indirect adressing   **********/
2355 /********** ====================== **********/
2356
2357 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2358
2359   // 1. Extract with offset
2360   def : Pat<
2361     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2362     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2363   >;
2364
2365   // 2. Extract without offset
2366   def : Pat<
2367     (vector_extract vt:$vec, i32:$idx),
2368     (f32 (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2369   >;
2370
2371   // 3. Insert with offset
2372   def : Pat<
2373     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2374     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2375   >;
2376
2377   // 4. Insert without offset
2378   def : Pat<
2379     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2380     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2381   >;
2382 }
2383
2384 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2385 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2386 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2387 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2388
2389 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2390 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2391 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2392 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2393
2394 /********** =============== **********/
2395 /**********   Conditions    **********/
2396 /********** =============== **********/
2397
2398 def : Pat<
2399   (i1 (setcc f32:$src0, f32:$src1, SETO)),
2400   (V_CMP_O_F32_e64 $src0, $src1)
2401 >;
2402
2403 def : Pat<
2404   (i1 (setcc f32:$src0, f32:$src1, SETUO)),
2405   (V_CMP_U_F32_e64 $src0, $src1)
2406 >;
2407
2408 //===----------------------------------------------------------------------===//
2409 // Conversion Patterns
2410 //===----------------------------------------------------------------------===//
2411
2412 def : Pat<(i32 (sext_inreg i32:$src, i1)),
2413   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
2414
2415 // TODO: Match 64-bit BFE. SI has a 64-bit BFE, but it's scalar only so it
2416 // might not be worth the effort, and will need to expand to shifts when
2417 // fixing SGPR copies.
2418
2419 // Handle sext_inreg in i64
2420 def : Pat <
2421   (i64 (sext_inreg i64:$src, i1)),
2422   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2423     (S_BFE_I32 (EXTRACT_SUBREG i64:$src, sub0), 65536), sub0), // 0 | 1 << 16
2424     (S_MOV_B32 -1), sub1)
2425 >;
2426
2427 def : Pat <
2428   (i64 (sext_inreg i64:$src, i8)),
2429   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2430     (S_SEXT_I32_I8 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2431     (S_MOV_B32 -1), sub1)
2432 >;
2433
2434 def : Pat <
2435   (i64 (sext_inreg i64:$src, i16)),
2436   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2437     (S_SEXT_I32_I16 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
2438     (S_MOV_B32 -1), sub1)
2439 >;
2440
2441 //===----------------------------------------------------------------------===//
2442 // Miscellaneous Patterns
2443 //===----------------------------------------------------------------------===//
2444
2445 def : Pat <
2446   (i32 (trunc i64:$a)),
2447   (EXTRACT_SUBREG $a, sub0)
2448 >;
2449
2450 def : Pat <
2451   (i1 (trunc i32:$a)),
2452   (V_CMP_EQ_I32_e64 (V_AND_B32_e32 (i32 1), $a), 1)
2453 >;
2454
2455 // V_ADD_I32_e32/S_ADD_I32 produces carry in VCC/SCC. For the vector
2456 // case, the sgpr-copies pass will fix this to use the vector version.
2457 def : Pat <
2458   (i32 (addc i32:$src0, i32:$src1)),
2459   (S_ADD_I32 $src0, $src1)
2460 >;
2461
2462 //============================================================================//
2463 // Miscellaneous Optimization Patterns
2464 //============================================================================//
2465
2466 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e32>;
2467
2468 } // End isSI predicate