R600/SI: Pattern match isinf to v_cmp_class instructions
[oota-llvm.git] / lib / Target / R600 / AMDGPU.h
1 //===-- AMDGPU.h - MachineFunction passes hw codegen --------------*- C++ -*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 /// \file
9 //===----------------------------------------------------------------------===//
10
11 #ifndef LLVM_LIB_TARGET_R600_AMDGPU_H
12 #define LLVM_LIB_TARGET_R600_AMDGPU_H
13
14 #include "llvm/Support/TargetRegistry.h"
15 #include "llvm/Target/TargetMachine.h"
16
17 namespace llvm {
18
19 class AMDGPUInstrPrinter;
20 class AMDGPUSubtarget;
21 class AMDGPUTargetMachine;
22 class FunctionPass;
23 class MCAsmInfo;
24 class raw_ostream;
25 class Target;
26 class TargetMachine;
27
28 // R600 Passes
29 FunctionPass *createR600VectorRegMerger(TargetMachine &tm);
30 FunctionPass *createR600TextureIntrinsicsReplacer();
31 FunctionPass *createR600ExpandSpecialInstrsPass(TargetMachine &tm);
32 FunctionPass *createR600EmitClauseMarkers();
33 FunctionPass *createR600ClauseMergePass(TargetMachine &tm);
34 FunctionPass *createR600Packetizer(TargetMachine &tm);
35 FunctionPass *createR600ControlFlowFinalizer(TargetMachine &tm);
36 FunctionPass *createAMDGPUCFGStructurizerPass();
37
38 // SI Passes
39 FunctionPass *createSITypeRewriter();
40 FunctionPass *createSIAnnotateControlFlowPass();
41 FunctionPass *createSIFoldOperandsPass();
42 FunctionPass *createSILowerI1CopiesPass();
43 FunctionPass *createSIShrinkInstructionsPass();
44 FunctionPass *createSILoadStoreOptimizerPass(TargetMachine &tm);
45 FunctionPass *createSILowerControlFlowPass(TargetMachine &tm);
46 FunctionPass *createSIFixSGPRCopiesPass(TargetMachine &tm);
47 FunctionPass *createSIFixSGPRLiveRangesPass();
48 FunctionPass *createSICodeEmitterPass(formatted_raw_ostream &OS);
49 FunctionPass *createSIInsertWaits(TargetMachine &tm);
50
51 void initializeSIFoldOperandsPass(PassRegistry &);
52 extern char &SIFoldOperandsID;
53
54 void initializeSILowerI1CopiesPass(PassRegistry &);
55 extern char &SILowerI1CopiesID;
56
57 void initializeSILoadStoreOptimizerPass(PassRegistry &);
58 extern char &SILoadStoreOptimizerID;
59
60 // Passes common to R600 and SI
61 FunctionPass *createAMDGPUPromoteAlloca(const AMDGPUSubtarget &ST);
62 Pass *createAMDGPUStructurizeCFGPass();
63 FunctionPass *createAMDGPUISelDag(TargetMachine &tm);
64 ModulePass *createAMDGPUAlwaysInlinePass();
65
66 /// \brief Creates an AMDGPU-specific Target Transformation Info pass.
67 ImmutablePass *
68 createAMDGPUTargetTransformInfoPass(const AMDGPUTargetMachine *TM);
69
70 void initializeSIFixSGPRLiveRangesPass(PassRegistry&);
71 extern char &SIFixSGPRLiveRangesID;
72
73
74 extern Target TheAMDGPUTarget;
75 extern Target TheGCNTarget;
76
77 namespace AMDGPU {
78 enum TargetIndex {
79   TI_CONSTDATA_START
80 };
81 }
82
83 #define END_OF_TEXT_LABEL_NAME "EndOfTextLabel"
84
85 } // End namespace llvm
86
87 namespace ShaderType {
88   enum Type {
89     PIXEL = 0,
90     VERTEX = 1,
91     GEOMETRY = 2,
92     COMPUTE = 3
93   };
94 }
95
96 /// OpenCL uses address spaces to differentiate between
97 /// various memory regions on the hardware. On the CPU
98 /// all of the address spaces point to the same memory,
99 /// however on the GPU, each address space points to
100 /// a separate piece of memory that is unique from other
101 /// memory locations.
102 namespace AMDGPUAS {
103 enum AddressSpaces {
104   PRIVATE_ADDRESS  = 0, ///< Address space for private memory.
105   GLOBAL_ADDRESS   = 1, ///< Address space for global memory (RAT0, VTX0).
106   CONSTANT_ADDRESS = 2, ///< Address space for constant memory
107   LOCAL_ADDRESS    = 3, ///< Address space for local memory.
108   FLAT_ADDRESS     = 4, ///< Address space for flat memory.
109   REGION_ADDRESS   = 5, ///< Address space for region memory.
110   PARAM_D_ADDRESS  = 6, ///< Address space for direct addressible parameter memory (CONST0)
111   PARAM_I_ADDRESS  = 7, ///< Address space for indirect addressible parameter memory (VTX1)
112
113   // Do not re-order the CONSTANT_BUFFER_* enums.  Several places depend on this
114   // order to be able to dynamically index a constant buffer, for example:
115   //
116   // ConstantBufferAS = CONSTANT_BUFFER_0 + CBIdx
117
118   CONSTANT_BUFFER_0 = 8,
119   CONSTANT_BUFFER_1 = 9,
120   CONSTANT_BUFFER_2 = 10,
121   CONSTANT_BUFFER_3 = 11,
122   CONSTANT_BUFFER_4 = 12,
123   CONSTANT_BUFFER_5 = 13,
124   CONSTANT_BUFFER_6 = 14,
125   CONSTANT_BUFFER_7 = 15,
126   CONSTANT_BUFFER_8 = 16,
127   CONSTANT_BUFFER_9 = 17,
128   CONSTANT_BUFFER_10 = 18,
129   CONSTANT_BUFFER_11 = 19,
130   CONSTANT_BUFFER_12 = 20,
131   CONSTANT_BUFFER_13 = 21,
132   CONSTANT_BUFFER_14 = 22,
133   CONSTANT_BUFFER_15 = 23,
134   ADDRESS_NONE = 24, ///< Address space for unknown memory.
135   LAST_ADDRESS = ADDRESS_NONE
136 };
137
138 } // namespace AMDGPUAS
139
140 #endif