Add file comment.
[oota-llvm.git] / lib / Target / PowerPC / PowerPCReg.td
1 //===- PowerPCReg.td - Describe the PowerPC Register File -------*- C++ -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the PowerPC register file in Tablegen format.
11 //
12 //===----------------------------------------------------------------------===//
13
14 class PPCReg : Register {
15   let Namespace = "PowerPC";
16 }
17
18 // We identify all our registers with a 5-bit ID, for consistency's sake.
19
20 // GPR - One of the 32 32-bit general-purpose registers
21 class GPR<bits<5> num> : PPCReg {
22   field bits<5> Num = num;
23 }
24
25 // SPR - One of the 32-bit special-purpose registers
26 class SPR<bits<5> num> : PPCReg {
27   field bits<5> Num = num;
28 }
29
30 // FPR - One of the 32 64-bit floating-point registers
31 class FPR<bits<5> num> : PPCReg {
32   field bits<5> Num = num;
33 }
34
35 // CR - One of the 8 4-bit condition registers
36 class CR<bits<5> num> : PPCReg {
37   field bits<5> Num = num;
38 }
39
40 // General-purpose registers
41 def R0  : GPR< 0>;  def R1  : GPR< 1>;  def R2  : GPR< 2>;  def R3  : GPR< 3>;
42 def R4  : GPR< 4>;  def R5  : GPR< 5>;  def R6  : GPR< 6>;  def R7  : GPR< 7>;
43 def R8  : GPR< 8>;  def R9  : GPR< 9>;  def R10 : GPR<10>;  def R11 : GPR<11>;
44 def R12 : GPR<12>;  def R13 : GPR<13>;  def R14 : GPR<14>;  def R15 : GPR<15>;
45 def R16 : GPR<16>;  def R17 : GPR<17>;  def R18 : GPR<18>;  def R19 : GPR<19>;
46 def R20 : GPR<20>;  def R21 : GPR<21>;  def R22 : GPR<22>;  def R23 : GPR<23>;
47 def R24 : GPR<24>;  def R25 : GPR<25>;  def R26 : GPR<26>;  def R27 : GPR<27>;
48 def R28 : GPR<28>;  def R29 : GPR<29>;  def R30 : GPR<30>;  def R31 : GPR<31>;
49
50 // Floating-point registers
51 def F0  : FPR< 0>;  def F1  : FPR< 1>;  def F2  : FPR< 2>;  def F3  : FPR< 3>;
52 def F4  : FPR< 4>;  def F5  : FPR< 5>;  def F6  : FPR< 6>;  def F7  : FPR< 7>;
53 def F8  : FPR< 8>;  def F9  : FPR< 9>;  def F10 : FPR<10>;  def F11 : FPR<11>;
54 def F12 : FPR<12>;  def F13 : FPR<13>;  def F14 : FPR<14>;  def F15 : FPR<15>;
55 def F16 : FPR<16>;  def F17 : FPR<17>;  def F18 : FPR<18>;  def F19 : FPR<19>;
56 def F20 : FPR<20>;  def F21 : FPR<21>;  def F22 : FPR<22>;  def F23 : FPR<23>;
57 def F24 : FPR<24>;  def F25 : FPR<25>;  def F26 : FPR<26>;  def F27 : FPR<27>;
58 def F28 : FPR<28>;  def F29 : FPR<29>;  def F30 : FPR<30>;  def F31 : FPR<31>;
59
60 // Condition registers
61 def CR0 : CR<0>; def CR1 : CR<1>; def CR2 : CR<2>; def CR3 : CR<3>;
62 def CR4 : CR<4>; def CR5 : CR<5>; def CR6 : CR<6>; def CR7 : CR<7>;
63
64 // Floating-point status and control register
65 def FPSCR : SPR<0>;
66 // fiXed-point Exception Register? :-)
67 def XER : SPR<1>;
68 // Link register
69 def LR : SPR<2>;
70 // Count register
71 def CTR : SPR<3>;
72 // These are the "time base" registers which are read-only in user mode.
73 def TBL : SPR<4>;
74 def TBU : SPR<5>;
75
76 /// Register classes: one for floats and another for non-floats.
77 def GPRC : RegisterClass<i32, 4, [R0, R1, R2, R3, R4, R5, R6, R7,
78   R8, R9, R10, R11, R12, R13, R14, R15, R16, R17, R18, R19, R20, R21,
79   R22, R23, R24, R25, R26, R27, R28, R29, R30, R31]>;
80 def FPRC : RegisterClass<f64, 8, [F0, F1, F2, F3, F4, F5, F6, F7,
81   F8, F9, F10, F11, F12, F13, F14, F15, F16, F17, F18, F19, F20, F21,
82   F22, F23, F24, F25, F26, F27, F28, F29, F30, F31]>;
83