Add Hardware Transactional Memory (HTM) Support
[oota-llvm.git] / lib / Target / PowerPC / PPCSubtarget.h
1 //===-- PPCSubtarget.h - Define Subtarget for the PPC ----------*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the PowerPC specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef LLVM_LIB_TARGET_POWERPC_PPCSUBTARGET_H
15 #define LLVM_LIB_TARGET_POWERPC_PPCSUBTARGET_H
16
17 #include "PPCFrameLowering.h"
18 #include "PPCISelLowering.h"
19 #include "PPCInstrInfo.h"
20 #include "PPCSelectionDAGInfo.h"
21 #include "llvm/ADT/Triple.h"
22 #include "llvm/IR/DataLayout.h"
23 #include "llvm/MC/MCInstrItineraries.h"
24 #include "llvm/Target/TargetSubtargetInfo.h"
25 #include <string>
26
27 #define GET_SUBTARGETINFO_HEADER
28 #include "PPCGenSubtargetInfo.inc"
29
30 // GCC #defines PPC on Linux but we use it as our namespace name
31 #undef PPC
32
33 namespace llvm {
34 class StringRef;
35
36 namespace PPC {
37   // -m directive values.
38   enum {
39     DIR_NONE,
40     DIR_32,
41     DIR_440,
42     DIR_601,
43     DIR_602,
44     DIR_603,
45     DIR_7400,
46     DIR_750,
47     DIR_970,
48     DIR_A2,
49     DIR_E500mc,
50     DIR_E5500,
51     DIR_PWR3,
52     DIR_PWR4,
53     DIR_PWR5,
54     DIR_PWR5X,
55     DIR_PWR6,
56     DIR_PWR6X,
57     DIR_PWR7,
58     DIR_PWR8,
59     DIR_64
60   };
61 }
62
63 class GlobalValue;
64 class TargetMachine;
65
66 class PPCSubtarget : public PPCGenSubtargetInfo {
67 protected:
68   /// TargetTriple - What processor and OS we're targeting.
69   Triple TargetTriple;
70
71   /// stackAlignment - The minimum alignment known to hold of the stack frame on
72   /// entry to the function and which must be maintained by every function.
73   unsigned StackAlignment;
74
75   /// Selected instruction itineraries (one entry per itinerary class.)
76   InstrItineraryData InstrItins;
77
78   /// Which cpu directive was used.
79   unsigned DarwinDirective;
80
81   /// Used by the ISel to turn in optimizations for POWER4-derived architectures
82   bool HasMFOCRF;
83   bool Has64BitSupport;
84   bool Use64BitRegs;
85   bool UseCRBits;
86   bool IsPPC64;
87   bool HasAltivec;
88   bool HasSPE;
89   bool HasQPX;
90   bool HasVSX;
91   bool HasP8Vector;
92   bool HasP8Altivec;
93   bool HasP8Crypto;
94   bool HasFCPSGN;
95   bool HasFSQRT;
96   bool HasFRE, HasFRES, HasFRSQRTE, HasFRSQRTES;
97   bool HasRecipPrec;
98   bool HasSTFIWX;
99   bool HasLFIWAX;
100   bool HasFPRND;
101   bool HasFPCVT;
102   bool HasISEL;
103   bool HasPOPCNTD;
104   bool HasCMPB;
105   bool HasLDBRX;
106   bool IsBookE;
107   bool HasOnlyMSYNC;
108   bool IsE500;
109   bool IsPPC4xx;
110   bool IsPPC6xx;
111   bool DeprecatedMFTB;
112   bool DeprecatedDST;
113   bool HasLazyResolverStubs;
114   bool IsLittleEndian;
115   bool HasICBT;
116   bool HasInvariantFunctionDescriptors;
117   bool HasPartwordAtomics;
118   bool HasHTM;
119
120   /// When targeting QPX running a stock PPC64 Linux kernel where the stack
121   /// alignment has not been changed, we need to keep the 16-byte alignment
122   /// of the stack.
123   bool IsQPXStackUnaligned;
124
125   const PPCTargetMachine &TM;
126   PPCFrameLowering FrameLowering;
127   PPCInstrInfo InstrInfo;
128   PPCTargetLowering TLInfo;
129   PPCSelectionDAGInfo TSInfo;
130
131 public:
132   /// This constructor initializes the data members to match that
133   /// of the specified triple.
134   ///
135   PPCSubtarget(const std::string &TT, const std::string &CPU,
136                const std::string &FS, const PPCTargetMachine &TM);
137
138   /// ParseSubtargetFeatures - Parses features string setting specified
139   /// subtarget options.  Definition of function is auto generated by tblgen.
140   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
141
142   /// getStackAlignment - Returns the minimum alignment known to hold of the
143   /// stack frame on entry to the function and which must be maintained by every
144   /// function for this subtarget.
145   unsigned getStackAlignment() const { return StackAlignment; }
146
147   /// getDarwinDirective - Returns the -m directive specified for the cpu.
148   ///
149   unsigned getDarwinDirective() const { return DarwinDirective; }
150
151   /// getInstrItins - Return the instruction itineraries based on subtarget
152   /// selection.
153   const InstrItineraryData *getInstrItineraryData() const override {
154     return &InstrItins;
155   }
156
157   const PPCFrameLowering *getFrameLowering() const override {
158     return &FrameLowering;
159   }
160   const PPCInstrInfo *getInstrInfo() const override { return &InstrInfo; }
161   const PPCTargetLowering *getTargetLowering() const override {
162     return &TLInfo;
163   }
164   const PPCSelectionDAGInfo *getSelectionDAGInfo() const override {
165     return &TSInfo;
166   }
167   const PPCRegisterInfo *getRegisterInfo() const override {
168     return &getInstrInfo()->getRegisterInfo();
169   }
170   const PPCTargetMachine &getTargetMachine() const { return TM; }
171
172   /// initializeSubtargetDependencies - Initializes using a CPU and feature string
173   /// so that we can use initializer lists for subtarget initialization.
174   PPCSubtarget &initializeSubtargetDependencies(StringRef CPU, StringRef FS);
175
176 private:
177   void initializeEnvironment();
178   void initSubtargetFeatures(StringRef CPU, StringRef FS);
179
180 public:
181   /// isPPC64 - Return true if we are generating code for 64-bit pointer mode.
182   ///
183   bool isPPC64() const;
184
185   /// has64BitSupport - Return true if the selected CPU supports 64-bit
186   /// instructions, regardless of whether we are in 32-bit or 64-bit mode.
187   bool has64BitSupport() const { return Has64BitSupport; }
188
189   /// use64BitRegs - Return true if in 64-bit mode or if we should use 64-bit
190   /// registers in 32-bit mode when possible.  This can only true if
191   /// has64BitSupport() returns true.
192   bool use64BitRegs() const { return Use64BitRegs; }
193
194   /// useCRBits - Return true if we should store and manipulate i1 values in
195   /// the individual condition register bits.
196   bool useCRBits() const { return UseCRBits; }
197
198   /// hasLazyResolverStub - Return true if accesses to the specified global have
199   /// to go through a dyld lazy resolution stub.  This means that an extra load
200   /// is required to get the address of the global.
201   bool hasLazyResolverStub(const GlobalValue *GV) const;
202
203   // isLittleEndian - True if generating little-endian code
204   bool isLittleEndian() const { return IsLittleEndian; }
205
206   // Specific obvious features.
207   bool hasFCPSGN() const { return HasFCPSGN; }
208   bool hasFSQRT() const { return HasFSQRT; }
209   bool hasFRE() const { return HasFRE; }
210   bool hasFRES() const { return HasFRES; }
211   bool hasFRSQRTE() const { return HasFRSQRTE; }
212   bool hasFRSQRTES() const { return HasFRSQRTES; }
213   bool hasRecipPrec() const { return HasRecipPrec; }
214   bool hasSTFIWX() const { return HasSTFIWX; }
215   bool hasLFIWAX() const { return HasLFIWAX; }
216   bool hasFPRND() const { return HasFPRND; }
217   bool hasFPCVT() const { return HasFPCVT; }
218   bool hasAltivec() const { return HasAltivec; }
219   bool hasSPE() const { return HasSPE; }
220   bool hasQPX() const { return HasQPX; }
221   bool hasVSX() const { return HasVSX; }
222   bool hasP8Vector() const { return HasP8Vector; }
223   bool hasP8Altivec() const { return HasP8Altivec; }
224   bool hasP8Crypto() const { return HasP8Crypto; }
225   bool hasMFOCRF() const { return HasMFOCRF; }
226   bool hasISEL() const { return HasISEL; }
227   bool hasPOPCNTD() const { return HasPOPCNTD; }
228   bool hasCMPB() const { return HasCMPB; }
229   bool hasLDBRX() const { return HasLDBRX; }
230   bool isBookE() const { return IsBookE; }
231   bool hasOnlyMSYNC() const { return HasOnlyMSYNC; }
232   bool isPPC4xx() const { return IsPPC4xx; }
233   bool isPPC6xx() const { return IsPPC6xx; }
234   bool isE500() const { return IsE500; }
235   bool isDeprecatedMFTB() const { return DeprecatedMFTB; }
236   bool isDeprecatedDST() const { return DeprecatedDST; }
237   bool hasICBT() const { return HasICBT; }
238   bool hasInvariantFunctionDescriptors() const {
239     return HasInvariantFunctionDescriptors;
240   }
241   bool hasPartwordAtomics() const { return HasPartwordAtomics; }
242
243   bool isQPXStackUnaligned() const { return IsQPXStackUnaligned; }
244   unsigned getPlatformStackAlignment() const {
245     if ((hasQPX() || isBGQ()) && !isQPXStackUnaligned())
246       return 32;
247
248     return 16;
249   }
250   bool hasHTM() const { return HasHTM; }
251
252   const Triple &getTargetTriple() const { return TargetTriple; }
253
254   /// isDarwin - True if this is any darwin platform.
255   bool isDarwin() const { return TargetTriple.isMacOSX(); }
256   /// isBGQ - True if this is a BG/Q platform.
257   bool isBGQ() const { return TargetTriple.getVendor() == Triple::BGQ; }
258
259   bool isTargetELF() const { return TargetTriple.isOSBinFormatELF(); }
260   bool isTargetMachO() const { return TargetTriple.isOSBinFormatMachO(); }
261
262   bool isDarwinABI() const { return isTargetMachO() || isDarwin(); }
263   bool isSVR4ABI() const { return !isDarwinABI(); }
264   bool isELFv2ABI() const;
265
266   bool enableEarlyIfConversion() const override { return hasISEL(); }
267
268   // Scheduling customization.
269   bool enableMachineScheduler() const override;
270   // This overrides the PostRAScheduler bit in the SchedModel for each CPU.
271   bool enablePostMachineScheduler() const override;
272   AntiDepBreakMode getAntiDepBreakMode() const override;
273   void getCriticalPathRCs(RegClassVector &CriticalPathRCs) const override;
274
275   void overrideSchedPolicy(MachineSchedPolicy &Policy,
276                            MachineInstr *begin,
277                            MachineInstr *end,
278                            unsigned NumRegionInstrs) const override;
279   bool useAA() const override;
280
281   bool enableSubRegLiveness() const override;
282 };
283 } // End llvm namespace
284
285 #endif